--- /srv/rebuilderd/tmp/rebuilderdlnJthG/inputs/mesa-opencl-icd_25.2.6-1~bpo13+1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdlnJthG/out/mesa-opencl-icd_25.2.6-1~bpo13+1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-11-04 16:30:36.000000 debian-binary │ -rw-r--r-- 0 0 0 1188 2025-11-04 16:30:36.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6172908 2025-11-04 16:30:36.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6172916 2025-11-04 16:30:36.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/arm-linux-gnueabi/libRusticlOpenCL.so.1.0.0 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,16 +1,16 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Shared object file) │ │ │ │ Entry point 0x0 │ │ │ │ There are 8 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x1a7afa0 0x01a7afa0 0x01a7afa0 0x0e508 0x0e508 R 0x4 │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x1a894ac 0x1a894ac R E 0x10000 │ │ │ │ + ARM_EXIDX 0x1a7afc0 0x01a7afc0 0x01a7afc0 0x0e508 0x0e508 R 0x4 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x1a894cc 0x1a894cc R E 0x10000 │ │ │ │ LOAD 0x1a93940 0x01a93940 0x01a93940 0xc49ea 0x281f38 RW 0x10000 │ │ │ │ DYNAMIC 0x1b3fe7c 0x01b3fe7c 0x01b3fe7c 0x00180 0x00180 RW 0x4 │ │ │ │ NOTE 0x000134 0x00000134 0x00000134 0x00024 0x00024 R 0x4 │ │ │ │ TLS 0x1a93940 0x01a93940 0x01a93940 0x00011 0x00074 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x1a93940 0x01a93940 0x01a93940 0xac6c0 0xac6c0 R 0x1 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -9,20 +9,20 @@ │ │ │ │ [ 4] .dynstr STRTAB 00003fa4 003fa4 006b13 00 A 0 0 1 │ │ │ │ [ 5] .gnu.version VERSYM 0000aab8 00aab8 0007c4 02 A 3 0 2 │ │ │ │ [ 6] .gnu.version_r VERNEED 0000b27c 00b27c 000360 00 A 4 9 4 │ │ │ │ [ 7] .rel.dyn REL 0000b5dc 00b5dc 044e80 08 A 3 0 4 │ │ │ │ [ 8] .rel.plt REL 0005045c 05045c 001c58 08 AI 3 23 4 │ │ │ │ [ 9] .init PROGBITS 000520b4 0520b4 00000c 00 AX 0 0 4 │ │ │ │ [10] .plt PROGBITS 000520c0 0520c0 002a88 04 AX 0 0 4 │ │ │ │ - [11] .text PROGBITS 00054b50 054b50 11a1010 00 AX 0 0 16 │ │ │ │ - [12] .fini PROGBITS 011f5b60 11f5b60 000008 00 AX 0 0 4 │ │ │ │ - [13] .rodata PROGBITS 011f5b70 11f5b70 86cc45 00 A 0 0 16 │ │ │ │ - [14] .ARM.extab PROGBITS 01a627b8 1a627b8 0187e6 00 A 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 01a7afa0 1a7afa0 00e508 00 AL 11 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 01a894a8 1a894a8 000004 00 A 0 0 4 │ │ │ │ + [11] .text PROGBITS 00054b50 054b50 11a1030 00 AX 0 0 16 │ │ │ │ + [12] .fini PROGBITS 011f5b80 11f5b80 000008 00 AX 0 0 4 │ │ │ │ + [13] .rodata PROGBITS 011f5b90 11f5b90 86cc45 00 A 0 0 16 │ │ │ │ + [14] .ARM.extab PROGBITS 01a627d8 1a627d8 0187e6 00 A 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 01a7afc0 1a7afc0 00e508 00 AL 11 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 01a894c8 1a894c8 000004 00 A 0 0 4 │ │ │ │ [17] .tdata PROGBITS 01a93940 1a93940 000011 00 WAT 0 0 8 │ │ │ │ [18] .tbss NOBITS 01a93958 1a93951 00005c 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 01a93958 1a93958 000040 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01a93998 1a93998 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 01a939a0 1a939a0 0ac4dc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01b3fe7c 1b3fe7c 000180 08 WA 4 0 4 │ │ │ │ [23] .got PROGBITS 01b40000 1b40000 0021e4 04 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,22 +1,22 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 994 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ 1: 000520b4 0 SECTION LOCAL DEFAULT 9 .init │ │ │ │ 2: 01b421e8 0 SECTION LOCAL DEFAULT 24 .data │ │ │ │ - 3: 019fda00 24 OBJECT LOCAL DEFAULT 13 _ZTSSt19_Sp_make_shared_tag │ │ │ │ - 4: 00a19c8c 508 FUNC LOCAL DEFAULT 11 _ZNSt6vectorINSt7__cxx1112basic_stringIcSt11char_traitsIcESaIcEEESaIS5_EE17_M_realloc_appendIJS5_EEEvDpOT_ │ │ │ │ + 3: 019fda20 24 OBJECT LOCAL DEFAULT 13 _ZTSSt19_Sp_make_shared_tag │ │ │ │ + 4: 00a19cb4 508 FUNC LOCAL DEFAULT 11 _ZNSt6vectorINSt7__cxx1112basic_stringIcSt11char_traitsIcESaIcEEESaIS5_EE17_M_realloc_appendIJS5_EEEvDpOT_ │ │ │ │ 5: 01b38afc 12 OBJECT LOCAL DEFAULT 21 _ZTISt11_Mutex_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ - 6: 0058c84c 96 FUNC LOCAL DEFAULT 11 _ZSteqIcSt11char_traitsIcESaIcEEbRKNSt7__cxx1112basic_stringIT_T0_T1_EEPKS5_ │ │ │ │ - 7: 018c6024 47 OBJECT LOCAL DEFAULT 13 _ZTSSt11_Mutex_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ - 8: 018c6054 52 OBJECT LOCAL DEFAULT 13 _ZTSSt16_Sp_counted_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ + 6: 0058c874 96 FUNC LOCAL DEFAULT 11 _ZSteqIcSt11char_traitsIcESaIcEEbRKNSt7__cxx1112basic_stringIT_T0_T1_EEPKS5_ │ │ │ │ + 7: 018c604c 47 OBJECT LOCAL DEFAULT 13 _ZTSSt11_Mutex_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ + 8: 018c607c 52 OBJECT LOCAL DEFAULT 13 _ZTSSt16_Sp_counted_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ 9: 01b38af4 8 OBJECT LOCAL DEFAULT 21 _ZTIN9__gnu_cxx7__mutexE │ │ │ │ - 10: 019fdaf0 8 OBJECT LOCAL DEFAULT 13 _ZZNSt19_Sp_make_shared_tag5_S_tiEvE5__tag │ │ │ │ - 11: 018c600c 21 OBJECT LOCAL DEFAULT 13 _ZTSN9__gnu_cxx7__mutexE │ │ │ │ + 10: 019fdb10 8 OBJECT LOCAL DEFAULT 13 _ZZNSt19_Sp_make_shared_tag5_S_tiEvE5__tag │ │ │ │ + 11: 018c6034 21 OBJECT LOCAL DEFAULT 13 _ZTSN9__gnu_cxx7__mutexE │ │ │ │ 12: 01b38b08 24 OBJECT LOCAL DEFAULT 21 _ZTISt16_Sp_counted_baseILN9__gnu_cxx12_Lock_policyE1EE │ │ │ │ 13: 00000000 0 FUNC GLOBAL DEFAULT UND _ZN5clang19getClangFullVersionB5cxx11Ev │ │ │ │ 14: 00000000 0 FUNC GLOBAL DEFAULT UND fminf@GLIBC_2.4 (2) │ │ │ │ 15: 00000000 0 FUNC GLOBAL DEFAULT UND LLVMInitializePowerPCAsmPrinter@LLVM_19.1 (3) │ │ │ │ 16: 00000000 0 FUNC GLOBAL DEFAULT UND drmIoctl │ │ │ │ 17: 00000000 0 FUNC GLOBAL DEFAULT UND XML_SetUserData │ │ │ │ 18: 00000000 0 FUNC GLOBAL DEFAULT UND LLVMInitializeARMAsmPrinter@LLVM_19.1 (3) │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -15,15 +15,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgcc_s.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000e (SONAME) Library soname: [libRusticlOpenCL.so.1] │ │ │ │ 0x00000010 (SYMBOLIC) 0x0 │ │ │ │ 0x0000000c (INIT) 0x520b4 │ │ │ │ - 0x0000000d (FINI) 0x11f5b60 │ │ │ │ + 0x0000000d (FINI) 0x11f5b80 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x1a93958 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 64 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x1a93998 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x158 │ │ │ │ 0x00000005 (STRTAB) 0x3fa4 │ │ │ │ 0x00000006 (SYMTAB) 0x184 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d453dcafa476df9477b15508c61c9e69e9b11332 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3a9e23acd21c440f39bc58c9b03986946ed72f53 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -300,15 +300,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 55004 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1d5df8 │ │ │ │ mov r0, r4 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - strdeq pc, [pc, -ip]! │ │ │ │ + msreq CPSR_fsxc, ip, lsl sp │ │ │ │ @ instruction: 0x01aed24c │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mvn r1, #99 @ 0x63 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -594,15 +594,15 @@ │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ ldr r0, [pc, #16] @ 55498 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #12] @ 5549c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56804 │ │ │ │ - ldrdeq pc, [pc, -r1]! │ │ │ │ + strdeq pc, [pc, -r1]! │ │ │ │ @ instruction: 0x01ada848 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ bl 19f100 │ │ │ │ @@ -1682,15 +1682,15 @@ │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #8] @ 56598 │ │ │ │ mov r1, #43 @ 0x2b │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56804 │ │ │ │ - teqeq r0, r7, ror r1 │ │ │ │ + teqeq r0, r7 @ │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -1705,15 +1705,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 565f8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [fp, #-4] │ │ │ │ mov r0, sp │ │ │ │ str r0, [fp, #-8] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 567a4 │ │ │ │ - @ instruction: 0x012f8620 │ │ │ │ + @ instruction: 0x012f8640 │ │ │ │ andseq r9, r7, r8, lsl #9 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -1914,15 +1914,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [fp, #-4] │ │ │ │ ldr r0, [pc, #20] @ 56940 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [fp, #-8] │ │ │ │ mov r0, sp │ │ │ │ bl 567a4 │ │ │ │ - ldrdeq r8, [pc, -ip]! │ │ │ │ + strdeq r8, [pc, -ip]! │ │ │ │ andseq r9, r7, r8, asr #2 │ │ │ │ @ instruction: 0x01ada8bc │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ @@ -1950,15 +1950,15 @@ │ │ │ │ @ instruction: 0x01aeac98 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ ldr r0, [pc, #8] @ 569c8 │ │ │ │ mov r1, #38 @ 0x26 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56848 │ │ │ │ - teqeq r0, pc, asr #3 │ │ │ │ + teqeq r0, pc, ror #3 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ ldr r0, [pc, #8] @ 569e4 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56894 │ │ │ │ teqeq r0, r9 @ │ │ │ │ @@ -2063,17 +2063,17 @@ │ │ │ │ ldr r0, [pc, #40] @ 56ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #16 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ sub r0, fp, #40 @ 0x28 │ │ │ │ bl 567a4 │ │ │ │ - teqeq r0, r8, lsl #3 │ │ │ │ - teqeq r0, sl, ror r1 │ │ │ │ - teqeq r0, r6, ror #2 │ │ │ │ + teqeq r0, r8, lsr #3 │ │ │ │ + teqeq r0, sl @ │ │ │ │ + teqeq r0, r6, lsl #3 │ │ │ │ @ instruction: 0x01ada764 │ │ │ │ andseq r8, r7, r0, ror #30 │ │ │ │ @ instruction: 0x00178ef0 │ │ │ │ @ instruction: 0x01ada6e8 │ │ │ │ andseq r8, r7, r4, lsl #30 │ │ │ │ @ instruction: 0x01aea6a4 │ │ │ │ push {fp, lr} │ │ │ │ @@ -2155,17 +2155,17 @@ │ │ │ │ beq 56cf8 │ │ │ │ ldr r4, [r0] │ │ │ │ mov r1, #12 │ │ │ │ bl 53880 │ │ │ │ mov r0, r4 │ │ │ │ b 56cdc │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ - bl 1184bec , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x76af60> │ │ │ │ + bl 1184c14 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x76af60> │ │ │ │ mov r0, r5 │ │ │ │ - bl 1158920 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x73ec94> │ │ │ │ + bl 1158948 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x73ec94> │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #824] @ 5705c │ │ │ │ ldr r2, [pc, #824] @ 57060 │ │ │ │ @@ -2233,15 +2233,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r4, #-8] │ │ │ │ bne 56d90 │ │ │ │ ldr r1, [pc, #596] @ 57080 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 540bc8 │ │ │ │ + bl 540bf0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq 56e00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b 56dac │ │ │ │ ldr r3, [pc, #560] @ 57084 │ │ │ │ ldr r2, [pc, #560] @ 57088 │ │ │ │ @@ -2307,15 +2307,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r4, #-8] │ │ │ │ bne 56ebc │ │ │ │ ldr r1, [pc, #340] @ 570a8 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 540b1c │ │ │ │ + bl 540b44 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 56f28 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ b 56ed8 │ │ │ │ ldr r2, [pc, #304] @ 570ac │ │ │ │ ldr r3, [pc, #228] @ 57064 │ │ │ │ @@ -2346,54 +2346,54 @@ │ │ │ │ cmp fp, r5 │ │ │ │ movge r5, #0 │ │ │ │ movlt r5, #1 │ │ │ │ b 56ef0 │ │ │ │ ldr r3, [pc, #200] @ 570bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 540ffc │ │ │ │ + bl 541024 │ │ │ │ ldr r2, [pc, #188] @ 570c0 │ │ │ │ ldr r3, [pc, #92] @ 57064 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 57058 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 570c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 5411b8 │ │ │ │ + bl 5411e0 │ │ │ │ ldr r2, [pc, #140] @ 570c8 │ │ │ │ ldr r3, [pc, #36] @ 57064 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 57020 │ │ │ │ bl 528f0 <__cxa_end_cleanup@plt> │ │ │ │ ldrdeq r9, [lr, r0]! │ │ │ │ rorseq r4, ip @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq lr, [r6, r8] │ │ │ │ + orreq lr, r6, r0, lsr #24 │ │ │ │ rorseq r4, r0, #9 │ │ │ │ @ instruction: 0x01ae9290 │ │ │ │ asrseq r4, r0, #9 │ │ │ │ lsrseq r4, r0, #9 │ │ │ │ lsrseq r4, r4, #8 │ │ │ │ lslseq r4, r8, #8 │ │ │ │ andeq r1, r0, r0, lsr sp │ │ │ │ @ instruction: 0x01aeb380 │ │ │ │ asrseq r4, r0 @ │ │ │ │ lsrseq r4, r0, #7 │ │ │ │ - orreq lr, r6, ip, lsr r9 │ │ │ │ + orreq lr, r6, r4, ror #18 │ │ │ │ lslseq r4, ip, #7 │ │ │ │ rorseq r4, ip, r3 │ │ │ │ asrseq r4, ip, r3 │ │ │ │ rorseq r4, r4, #5 │ │ │ │ asrseq r4, r8, #5 │ │ │ │ @ instruction: 0x01ae907c │ │ │ │ @ instruction: 0x000016bc │ │ │ │ @@ -2407,15 +2407,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #60] @ 57120 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545f50 │ │ │ │ + bl 545f78 │ │ │ │ ldr r5, [pc, #44] @ 57124 │ │ │ │ ldr r3, [pc, #44] @ 57128 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [pc, #36] @ 5712c │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -2447,84 +2447,84 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #300] @ 0x12c │ │ │ │ mov r3, #0 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1356] @ 576e4 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #85 @ 0x55 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1320] @ 576e8 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1284] @ 576ec │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ add r9, sp, #72 @ 0x48 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1248] @ 576f0 │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1212] @ 576f4 │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1176] @ 576f8 │ │ │ │ add r5, sp, #96 @ 0x60 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ add r0, sp, #276 @ 0x114 │ │ │ │ str r3, [sp, #272] @ 0x110 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ mov r3, #7 │ │ │ │ ldr r0, [pc, #1144] @ 576fc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r4, sp, #104 @ 0x68 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm r3, {r1, r2} │ │ │ │ mov r3, r6 │ │ │ │ - bl 54d570 │ │ │ │ + bl 54d598 │ │ │ │ add sl, sp, #300 @ 0x12c │ │ │ │ sub sl, sl, #28 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ add r3, sl, #12 │ │ │ │ cmp r0, r3 │ │ │ │ beq 572c8 │ │ │ │ ldr r1, [sl, #12] │ │ │ │ @@ -2543,59 +2543,59 @@ │ │ │ │ bl 53118 <__aeabi_atexit@plt> │ │ │ │ ldr r1, [pc, #1040] @ 5770c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1016] @ 57710 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #992] @ 57714 │ │ │ │ mov r3, #3 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #968] @ 57718 │ │ │ │ mov r3, #2 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #944] @ 5771c │ │ │ │ mov r3, #4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #920] @ 57720 │ │ │ │ mov r3, #5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r0, [pc, #896] @ 57724 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldm r9, {r1, r2} │ │ │ │ mov r3, r6 │ │ │ │ - bl 54d7e0 │ │ │ │ + bl 54d808 │ │ │ │ add r9, sp, #272 @ 0x110 │ │ │ │ sub r9, r9, #28 │ │ │ │ ldr r0, [r9, #4] │ │ │ │ add r3, r9, #12 │ │ │ │ cmp r0, r3 │ │ │ │ beq 573e4 │ │ │ │ ldr r1, [r9, #12] │ │ │ │ @@ -2656,42 +2656,42 @@ │ │ │ │ bl 53118 <__aeabi_atexit@plt> │ │ │ │ mov r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ ldm r8, {r1, r2} │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 5488f0 │ │ │ │ + bl 548918 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 53118 <__aeabi_atexit@plt> │ │ │ │ ldr r0, [pc, #608] @ 5774c │ │ │ │ mov r3, #5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp, #92] @ 0x5c │ │ │ │ ldm r6, {r1, r2} │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 5488f0 │ │ │ │ + bl 548918 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 53118 <__aeabi_atexit@plt> │ │ │ │ ldr r6, [pc, #560] @ 57750 │ │ │ │ ldr r3, [pc, #560] @ 57754 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldm r5, {r1, r2} │ │ │ │ - bl 5488f0 │ │ │ │ + bl 548918 │ │ │ │ ldr r2, [pc, #528] @ 57758 │ │ │ │ ldr r3, [pc, #396] @ 576d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -2787,45 +2787,45 @@ │ │ │ │ b 57634 │ │ │ │ sub r5, r5, #28 │ │ │ │ add r0, r5, #4 │ │ │ │ bl 53100 , std::allocator >::_M_dispose()@plt> │ │ │ │ b 57640 │ │ │ │ @ instruction: 0x01ae8ea4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01283ce8 │ │ │ │ + @ instruction: 0x01283d08 │ │ │ │ @ instruction: 0x01ae8e7c │ │ │ │ - @ instruction: 0x01280848 │ │ │ │ - @ instruction: 0x01283cb0 │ │ │ │ - @ instruction: 0x01280800 │ │ │ │ - @ instruction: 0x01283c0c │ │ │ │ - strdeq r3, [r8, -r4]! │ │ │ │ - @ instruction: 0x01283bb4 │ │ │ │ + @ instruction: 0x01280868 │ │ │ │ + ldrdeq r3, [r8, -r0]! │ │ │ │ + @ instruction: 0x01280820 │ │ │ │ + @ instruction: 0x01283c2c │ │ │ │ + @ instruction: 0x01283c14 │ │ │ │ + ldrdeq r3, [r8, -r4]! │ │ │ │ lsrseq r4, r4, #2 │ │ │ │ andeq r1, r0, r8, asr #30 │ │ │ │ strdeq sl, [lr, ip]! │ │ │ │ ldrsbeq r4, [r0, r0]! │ │ │ │ - strdeq r0, [r8, -ip]! │ │ │ │ - smulwteq r8, r8, r6 │ │ │ │ - ldrdeq r0, [r8, -r4]! │ │ │ │ - smlawteq r8, r4, r6, r0 │ │ │ │ - @ instruction: 0x012806b0 │ │ │ │ - @ instruction: 0x0128069c │ │ │ │ + @ instruction: 0x0128071c │ │ │ │ + @ instruction: 0x01280708 │ │ │ │ + strdeq r0, [r8, -r4]! │ │ │ │ + smulwteq r8, r4, r6 │ │ │ │ + ldrdeq r0, [r8, -r0]! @ │ │ │ │ + @ instruction: 0x012806bc │ │ │ │ rorseq r3, r0 @ │ │ │ │ andeq r1, r0, r8, ror pc │ │ │ │ @ instruction: 0x01aeade4 │ │ │ │ lslseq r3, r8 @ │ │ │ │ rorseq r3, ip, #30 │ │ │ │ andeq r1, r0, r8, ror #17 │ │ │ │ lslseq r3, ip, pc │ │ │ │ asrseq r3, r8 @ │ │ │ │ strheq r2, [r0], -ip │ │ │ │ lslseq r3, r4 @ │ │ │ │ lsrseq r3, ip, lr │ │ │ │ rorseq r3, r8, #27 │ │ │ │ - orreq pc, r6, r8, lsl #4 │ │ │ │ + orreq pc, r6, r0, lsr r2 @ │ │ │ │ @ instruction: 0x01ae8ab0 │ │ │ │ @ instruction: 0x01ae8a60 │ │ │ │ @ instruction: 0x01ae89a8 │ │ │ │ b 57130 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -2843,37 +2843,37 @@ │ │ │ │ ldr r8, [pc, #1064] @ 57bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1036] @ 57bd4 │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #1008] @ 57bd8 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r1, [pc, #984] @ 57bdc │ │ │ │ mov r3, #2 │ │ │ │ add r2, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - bl 54d438 │ │ │ │ + bl 54d460 │ │ │ │ ldr r2, [pc, #960] @ 57be0 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [pc, #952] @ 57be4 │ │ │ │ add r0, r2, #4 │ │ │ │ ldr r9, [pc, #948] @ 57be8 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -2912,15 +2912,15 @@ │ │ │ │ subeq r3, r6, r5 │ │ │ │ cmpeq r3, #0 │ │ │ │ blt 57a94 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 553998 │ │ │ │ + bl 5539c0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ beq 57974 │ │ │ │ add r6, r9, #4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r6, r8, r6 │ │ │ │ clz r6, r6 │ │ │ │ @@ -3092,30 +3092,30 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ b 57b90 │ │ │ │ bl 54654 <__cxa_end_catch@plt> │ │ │ │ ldr r3, [pc, #120] @ 57c10 │ │ │ │ mov r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 553bdc │ │ │ │ + bl 553c04 │ │ │ │ add r4, sp, #164 @ 0xa4 │ │ │ │ sub r4, r4, #28 │ │ │ │ mov r0, r4 │ │ │ │ bl 53100 , std::allocator >::_M_dispose()@plt> │ │ │ │ subs r5, r5, #1 │ │ │ │ beq 57b40 │ │ │ │ b 57ba8 │ │ │ │ bl 528f0 <__cxa_end_cleanup@plt> │ │ │ │ @ instruction: 0x01ae8868 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - tsteq sp, r4, asr #23 │ │ │ │ + tsteq sp, r4, ror #23 │ │ │ │ @ instruction: 0x01ae884c │ │ │ │ + strdeq r0, [r8, -r8]! │ │ │ │ + smulwteq r8, r8, r3 │ │ │ │ ldrdeq r0, [r8, -r8]! │ │ │ │ - smlawteq r8, r8, r3, r0 │ │ │ │ - @ instruction: 0x012803b8 │ │ │ │ lsrseq r3, r0 @ │ │ │ │ lslseq r3, r8 @ │ │ │ │ rorseq r3, r8, fp │ │ │ │ asrseq r3, r0, fp │ │ │ │ asrseq r3, r8, #20 │ │ │ │ @ instruction: 0x01ae85e4 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ @@ -3195,15 +3195,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r4, #-8] │ │ │ │ bne 57c98 │ │ │ │ ldr r1, [pc, #596] @ 57f88 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 554a7c │ │ │ │ + bl 554aa4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq 57d08 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b 57cb4 │ │ │ │ ldr r3, [pc, #560] @ 57f8c │ │ │ │ ldr r2, [pc, #560] @ 57f90 │ │ │ │ @@ -3269,15 +3269,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r4, #-8] │ │ │ │ bne 57dc4 │ │ │ │ ldr r1, [pc, #340] @ 57fb0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 5549d0 │ │ │ │ + bl 5549f8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 57e30 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ b 57de0 │ │ │ │ ldr r2, [pc, #304] @ 57fb4 │ │ │ │ ldr r3, [pc, #228] @ 57f6c │ │ │ │ @@ -3308,29 +3308,29 @@ │ │ │ │ cmp fp, r5 │ │ │ │ movge r5, #0 │ │ │ │ movlt r5, #1 │ │ │ │ b 57df8 │ │ │ │ ldr r3, [pc, #200] @ 57fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 554c9c │ │ │ │ + bl 554cc4 │ │ │ │ ldr r2, [pc, #188] @ 57fc8 │ │ │ │ ldr r3, [pc, #92] @ 57f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 57f60 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 57fcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 554e58 │ │ │ │ + bl 554e80 │ │ │ │ ldr r2, [pc, #140] @ 57fd0 │ │ │ │ ldr r3, [pc, #36] @ 57f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -3437,15 +3437,15 @@ │ │ │ │ ldr r0, [pc, #20] @ 58104 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53f70 │ │ │ │ @ instruction: 0x01ae800c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01ae7f9c │ │ │ │ @ instruction: 0x01ae7f30 │ │ │ │ - smlawteq r7, ip, r8, pc @ │ │ │ │ + msreq CPSR_sxc, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3288] @ 0xcd8 │ │ │ │ ldr ip, [pc, #1288] @ 58628 │ │ │ │ ldr r2, [pc, #1288] @ 5862c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -3625,15 +3625,15 @@ │ │ │ │ add r5, sp, #32 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r3, sp, #16 │ │ │ │ ldm r2, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 560158 │ │ │ │ + bl 560180 │ │ │ │ add r4, sp, #760 @ 0x2f8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r3, r4, #12 │ │ │ │ cmp r0, r3 │ │ │ │ beq 58418 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -3768,42 +3768,42 @@ │ │ │ │ add r5, sp, #32 │ │ │ │ b 584d0 │ │ │ │ mov r3, #26 │ │ │ │ add r5, sp, #32 │ │ │ │ b 584d0 │ │ │ │ ldrdeq r7, [lr, r8]! │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - tsteq fp, r8, lsl ip │ │ │ │ + tsteq fp, r8, lsr ip │ │ │ │ @ instruction: 0x01ae7eb8 │ │ │ │ - msreq CPSR_sxc, r4 @ │ │ │ │ - msreq CPSR_sxc, r0 @ │ │ │ │ - msreq CPSR_sxc, r0 @ │ │ │ │ - msreq CPSR_sxc, r0, lsr #27 │ │ │ │ + ldrdeq pc, [r7, -r4]! │ │ │ │ + ldrdeq pc, [r7, -r0]! │ │ │ │ + ldrdeq pc, [r7, -r0]! │ │ │ │ + smlawteq r7, r0, sp, pc @ │ │ │ │ msreq CPSR_sxc, r8 @ │ │ │ │ msreq CPSR_sxc, r0 @ │ │ │ │ - smlawbeq r7, ip, sp, pc @ │ │ │ │ - smlawbeq r7, r4, sp, pc @ │ │ │ │ + msreq CPSR_sxc, ip, lsr #27 │ │ │ │ + msreq CPSR_sxc, r4, lsr #27 │ │ │ │ + msreq CPSR_sxc, ip @ │ │ │ │ + tsteq sl, r8, lsr #10 │ │ │ │ msreq CPSR_sxc, ip, ror sp │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ - msreq CPSR_sxc, ip, asr sp │ │ │ │ - msreq CPSR_sxc, r0, asr sp │ │ │ │ - msreq CPSR_sxc, r4, asr #26 │ │ │ │ - msreq CPSR_sxc, r8, lsr sp │ │ │ │ - msreq CPSR_sxc, ip, lsr #26 │ │ │ │ - msreq CPSR_sxc, r0, lsr #26 │ │ │ │ - msreq CPSR_sxc, r0, lsl sp │ │ │ │ - msreq CPSR_sxc, r4, lsl #26 │ │ │ │ - strdeq pc, [r7, -r8]! │ │ │ │ - msreq CPSR_sxc, ip, ror #25 │ │ │ │ + msreq CPSR_sxc, r0, ror sp │ │ │ │ + msreq CPSR_sxc, r4, ror #26 │ │ │ │ + msreq CPSR_sxc, r8, asr sp │ │ │ │ + msreq CPSR_sxc, ip, asr #26 │ │ │ │ + msreq CPSR_sxc, r0, asr #26 │ │ │ │ + msreq CPSR_sxc, r0, lsr sp │ │ │ │ + msreq CPSR_sxc, r4, lsr #26 │ │ │ │ + msreq CPSR_sxc, r8, lsl sp │ │ │ │ + msreq CPSR_sxc, ip, lsl #26 │ │ │ │ + msreq CPSR_sxc, r0, lsl #26 │ │ │ │ + strdeq pc, [r7, -r4]! │ │ │ │ + msreq CPSR_sxc, r8, ror #25 │ │ │ │ msreq CPSR_sxc, r0, ror #25 │ │ │ │ ldrdeq pc, [r7, -r4]! │ │ │ │ - smlawteq r7, r8, ip, pc @ │ │ │ │ - smlawteq r7, r0, ip, pc @ │ │ │ │ - msreq CPSR_sxc, r4 @ │ │ │ │ - msreq CPSR_sxc, ip, lsr #25 │ │ │ │ + smlawteq r7, ip, ip, pc @ │ │ │ │ lsrseq r3, r8, #32 │ │ │ │ @ instruction: 0x01ae7bcc │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x01ae9d88 │ │ │ │ lsrseq r2, ip @ │ │ │ │ @ instruction: 0x01ae7b68 │ │ │ │ b 58108 │ │ │ │ @@ -4859,256 +4859,256 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #1364] @ 0x554 │ │ │ │ ldr r2, [pc, #560] @ 59960 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #1376] @ 0x560 │ │ │ │ b 59b28 │ │ │ │ svcne 0x001f1f00 │ │ │ │ - @ instruction: 0x01282d08 │ │ │ │ + @ instruction: 0x01282d28 │ │ │ │ @ instruction: 0x01ae7870 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ - @ instruction: 0x01282f08 │ │ │ │ - @ instruction: 0x01212ce0 │ │ │ │ - @ instruction: 0x01282ee0 │ │ │ │ + @ instruction: 0x01282f28 │ │ │ │ + @ instruction: 0x01212d00 │ │ │ │ + @ instruction: 0x01282f00 │ │ │ │ svceq 0x000f0f00 │ │ │ │ - @ instruction: 0x01282eb4 │ │ │ │ - strdeq r3, [r8, -r4]! │ │ │ │ - ldrdeq r3, [r8, -r0]! │ │ │ │ + ldrdeq r2, [r8, -r4]! │ │ │ │ + @ instruction: 0x01283314 │ │ │ │ + strdeq r3, [r8, -r0]! │ │ │ │ svcne 0x001f1f01 │ │ │ │ svceq 0x000f0f01 │ │ │ │ svcne 0x001f1f31 │ │ │ │ - ldrdeq r2, [r8, -ip]! │ │ │ │ - @ instruction: 0x01282aec │ │ │ │ - @ instruction: 0x01283228 │ │ │ │ - smlawbeq r8, r4, sp, r2 │ │ │ │ - @ instruction: 0x0128302c │ │ │ │ + strdeq r2, [r8, -ip]! │ │ │ │ + @ instruction: 0x01282b0c │ │ │ │ + @ instruction: 0x01283248 │ │ │ │ + @ instruction: 0x01282da4 │ │ │ │ + @ instruction: 0x0128304c │ │ │ │ andsne r1, r0, r1, lsr r0 │ │ │ │ - @ instruction: 0x011b29d0 │ │ │ │ - @ instruction: 0x012831a8 │ │ │ │ - tsteq fp, r0, lsl r8 │ │ │ │ - @ instruction: 0x01282a38 │ │ │ │ + @ instruction: 0x011b29f0 │ │ │ │ + smlawteq r8, r8, r1, r3 │ │ │ │ + tsteq fp, r0, lsr r8 │ │ │ │ + @ instruction: 0x01282a58 │ │ │ │ svceq 0x000f0f11 │ │ │ │ svceq 0x00101011 │ │ │ │ andsne r1, r0, r1, lsl r0 │ │ │ │ svceq 0x000f0f21 │ │ │ │ svcne 0x001f1f71 │ │ │ │ - @ instruction: 0x01282c64 │ │ │ │ - strdeq r2, [r8, -ip]! │ │ │ │ - @ instruction: 0x01282eb4 │ │ │ │ - @ instruction: 0x01282eb4 │ │ │ │ - @ instruction: 0x01282fac │ │ │ │ + smlawbeq r8, r4, ip, r2 │ │ │ │ + @ instruction: 0x01282e1c │ │ │ │ + ldrdeq r2, [r8, -r4]! │ │ │ │ + ldrdeq r2, [r8, -r4]! │ │ │ │ + smlawteq r8, ip, pc, r2 @ │ │ │ │ + @ instruction: 0x01282e28 │ │ │ │ + @ instruction: 0x01282fb8 │ │ │ │ @ instruction: 0x01282e08 │ │ │ │ - @ instruction: 0x01282f98 │ │ │ │ - @ instruction: 0x01282de8 │ │ │ │ svceq 0x000f0f51 │ │ │ │ - @ instruction: 0x01282894 │ │ │ │ - @ instruction: 0x01282eb8 │ │ │ │ - @ instruction: 0x01282e90 │ │ │ │ + @ instruction: 0x012828b4 │ │ │ │ + ldrdeq r2, [r8, -r8]! │ │ │ │ + @ instruction: 0x01282eb0 │ │ │ │ + strdeq r2, [r8, -ip]! │ │ │ │ + @ instruction: 0x01282e9c │ │ │ │ + ldrdeq r2, [r8, -ip]! │ │ │ │ ldrdeq r2, [r8, -ip]! │ │ │ │ - @ instruction: 0x01282e7c │ │ │ │ - @ instruction: 0x01282fbc │ │ │ │ - @ instruction: 0x01282fbc │ │ │ │ - @ instruction: 0x01282fb4 │ │ │ │ + ldrdeq r2, [r8, -r4]! │ │ │ │ andsne r1, r0, r1, lsr #32 │ │ │ │ svcne 0x001f1f11 │ │ │ │ @ instruction: 0x01ae737c │ │ │ │ svceq 0x000f0f31 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ - @ instruction: 0x01282e58 │ │ │ │ - smlawbeq r8, r8, sl, r2 │ │ │ │ - tsteq fp, r0, ror #9 │ │ │ │ - @ instruction: 0x01282d00 │ │ │ │ - @ instruction: 0x01282c48 │ │ │ │ - @ instruction: 0x01282c7c │ │ │ │ - @ instruction: 0x01282714 │ │ │ │ - @ instruction: 0x01282d3c │ │ │ │ - @ instruction: 0x01282754 │ │ │ │ - @ instruction: 0x01282b5c │ │ │ │ - smlawbeq r8, r0, r6, r2 │ │ │ │ - @ instruction: 0x012826a4 │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ - strdeq r2, [r8, -r0]! │ │ │ │ - @ instruction: 0x01282938 │ │ │ │ - @ instruction: 0x011b239c │ │ │ │ + @ instruction: 0x01282e78 │ │ │ │ + @ instruction: 0x01282aa8 │ │ │ │ + tsteq fp, r0, lsl #10 │ │ │ │ + @ instruction: 0x01282d20 │ │ │ │ + @ instruction: 0x01282c68 │ │ │ │ + @ instruction: 0x01282c9c │ │ │ │ + @ instruction: 0x01282734 │ │ │ │ + @ instruction: 0x01282d5c │ │ │ │ + @ instruction: 0x01282774 │ │ │ │ + @ instruction: 0x01282b7c │ │ │ │ + @ instruction: 0x012826a0 │ │ │ │ + smlawteq r8, r4, r6, r2 │ │ │ │ + @ instruction: 0x01282910 │ │ │ │ + @ instruction: 0x01282910 │ │ │ │ + @ instruction: 0x01282958 │ │ │ │ + @ instruction: 0x011b23bc │ │ │ │ andsne r1, r0, r2, asr r0 │ │ │ │ andsne r1, r0, r1 │ │ │ │ - tsteq fp, r8, ror #5 │ │ │ │ - @ instruction: 0x0128286c │ │ │ │ - @ instruction: 0x01282870 │ │ │ │ - @ instruction: 0x01282870 │ │ │ │ - @ instruction: 0x012828a0 │ │ │ │ - @ instruction: 0x0128289c │ │ │ │ - @ instruction: 0x0128289c │ │ │ │ - @ instruction: 0x0128289c │ │ │ │ + tsteq fp, r8, lsl #6 │ │ │ │ + smlawbeq r8, ip, r8, r2 │ │ │ │ + @ instruction: 0x01282890 │ │ │ │ + @ instruction: 0x01282890 │ │ │ │ + smlawteq r8, r0, r8, r2 │ │ │ │ + @ instruction: 0x012828bc │ │ │ │ + @ instruction: 0x012828bc │ │ │ │ + @ instruction: 0x012828bc │ │ │ │ + @ instruction: 0x01282800 │ │ │ │ + @ instruction: 0x01282804 │ │ │ │ + smlawteq r8, r4, r3, r2 │ │ │ │ + @ instruction: 0x011b22b4 │ │ │ │ + @ instruction: 0x011b22fc │ │ │ │ + @ instruction: 0x01282390 │ │ │ │ @ instruction: 0x012827e0 │ │ │ │ - @ instruction: 0x012827e4 │ │ │ │ - @ instruction: 0x012823a4 │ │ │ │ - @ instruction: 0x011b2294 │ │ │ │ - @ instruction: 0x011b22dc │ │ │ │ - @ instruction: 0x01282370 │ │ │ │ - smlawteq r8, r0, r7, r2 │ │ │ │ - @ instruction: 0x01282808 │ │ │ │ - @ instruction: 0x0128279c │ │ │ │ + @ instruction: 0x01282828 │ │ │ │ + @ instruction: 0x012827bc │ │ │ │ + @ instruction: 0x01282754 │ │ │ │ + @ instruction: 0x0128274c │ │ │ │ + @ instruction: 0x01282744 │ │ │ │ + ldrdeq r2, [r8, -r8]! │ │ │ │ @ instruction: 0x01282734 │ │ │ │ @ instruction: 0x0128272c │ │ │ │ @ instruction: 0x01282724 │ │ │ │ - @ instruction: 0x012826b8 │ │ │ │ - @ instruction: 0x01282714 │ │ │ │ - @ instruction: 0x0128270c │ │ │ │ - @ instruction: 0x01282704 │ │ │ │ svcne 0x001f1f32 │ │ │ │ - @ instruction: 0x011b3cb4 │ │ │ │ + @ instruction: 0x011b3cd4 │ │ │ │ svceq 0x000f0f02 │ │ │ │ svcne 0x001f1f51 │ │ │ │ svceq 0x000f0f71 │ │ │ │ - smlawteq r8, r0, r5, r2 │ │ │ │ - @ instruction: 0x012820a0 │ │ │ │ - @ instruction: 0x01282090 │ │ │ │ - tsteq fp, r8, lsl #25 │ │ │ │ - tsteq fp, r4, ror #24 │ │ │ │ - @ instruction: 0x01282048 │ │ │ │ - @ instruction: 0x0128202c │ │ │ │ + @ instruction: 0x012825e0 │ │ │ │ + smlawteq r8, r0, r0, r2 │ │ │ │ + strheq r2, [r8, -r0]! │ │ │ │ + tsteq fp, r8, lsr #25 │ │ │ │ + tsteq fp, r4, lsl #25 │ │ │ │ + @ instruction: 0x01282068 │ │ │ │ + @ instruction: 0x0128204c │ │ │ │ svcne 0x001f1f12 │ │ │ │ - @ instruction: 0x01282040 │ │ │ │ + @ instruction: 0x01282060 │ │ │ │ + @ instruction: 0x0128201c │ │ │ │ + @ instruction: 0x0128200c │ │ │ │ strdeq r1, [r8, -ip]! │ │ │ │ @ instruction: 0x01281fec │ │ │ │ ldrdeq r1, [r8, -ip]! │ │ │ │ - smlawteq r8, ip, pc, r1 @ │ │ │ │ - @ instruction: 0x01281fbc │ │ │ │ + @ instruction: 0x01281f94 │ │ │ │ @ instruction: 0x01281f74 │ │ │ │ - @ instruction: 0x01281f54 │ │ │ │ svcne 0x001f1f02 │ │ │ │ svcne 0x001f1002 │ │ │ │ svcne 0x001f1f72 │ │ │ │ - @ instruction: 0x01281f40 │ │ │ │ - @ instruction: 0x01281f3c │ │ │ │ - @ instruction: 0x01281f38 │ │ │ │ - @ instruction: 0x01282558 │ │ │ │ - @ instruction: 0x01281f30 │ │ │ │ - @ instruction: 0x01281f30 │ │ │ │ - @ instruction: 0x01281e64 │ │ │ │ - @ instruction: 0x01281e64 │ │ │ │ - @ instruction: 0x01281e64 │ │ │ │ - @ instruction: 0x01281e64 │ │ │ │ - @ instruction: 0x01281e74 │ │ │ │ - @ instruction: 0x01281e9c │ │ │ │ - @ instruction: 0x01281ea0 │ │ │ │ - @ instruction: 0x01281ea4 │ │ │ │ - strdeq r1, [r8, -r0]! │ │ │ │ - strdeq r1, [r8, -r4]! │ │ │ │ - strdeq r1, [r8, -r0]! │ │ │ │ - @ instruction: 0x01281dec │ │ │ │ - @ instruction: 0x01281de8 │ │ │ │ - @ instruction: 0x01281de4 │ │ │ │ - @ instruction: 0x01281de0 │ │ │ │ - @ instruction: 0x012819e8 │ │ │ │ - @ instruction: 0x0128192c │ │ │ │ - @ instruction: 0x01281928 │ │ │ │ - @ instruction: 0x01281304 │ │ │ │ - @ instruction: 0x012812ec │ │ │ │ - @ instruction: 0x01281308 │ │ │ │ - @ instruction: 0x012812ec │ │ │ │ - strdeq r1, [r8, -r4]! │ │ │ │ - strdeq r1, [r8, -r4]! │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x01281830 │ │ │ │ - @ instruction: 0x012822e8 │ │ │ │ - @ instruction: 0x01281834 │ │ │ │ - smlawbeq r8, r0, r7, r1 │ │ │ │ - smlawbeq r8, r4, r7, r1 │ │ │ │ - smlawbeq r8, r8, r7, r1 │ │ │ │ - smlawbeq r8, r8, r7, r1 │ │ │ │ - smlawbeq r8, r8, r7, r1 │ │ │ │ - smlawbeq r8, r8, r7, r1 │ │ │ │ - smlawbeq r8, r8, r7, r1 │ │ │ │ - @ instruction: 0x01281790 │ │ │ │ - ldrdeq r1, [r8, -r8]! │ │ │ │ - @ instruction: 0x012816e0 │ │ │ │ - @ instruction: 0x012816e8 │ │ │ │ - strdeq r1, [r8, -r0]! │ │ │ │ - @ instruction: 0x01281710 │ │ │ │ + @ instruction: 0x01281f60 │ │ │ │ + @ instruction: 0x01281f5c │ │ │ │ + @ instruction: 0x01281f58 │ │ │ │ + @ instruction: 0x01282578 │ │ │ │ + @ instruction: 0x01281f50 │ │ │ │ + @ instruction: 0x01281f50 │ │ │ │ + smlawbeq r8, r4, lr, r1 │ │ │ │ + smlawbeq r8, r4, lr, r1 │ │ │ │ + smlawbeq r8, r4, lr, r1 │ │ │ │ + smlawbeq r8, r4, lr, r1 │ │ │ │ + @ instruction: 0x01281e94 │ │ │ │ + @ instruction: 0x01281ebc │ │ │ │ + smlawteq r8, r0, lr, r1 │ │ │ │ + smlawteq r8, r4, lr, r1 │ │ │ │ + @ instruction: 0x01281e10 │ │ │ │ + @ instruction: 0x01281e14 │ │ │ │ + @ instruction: 0x01281e10 │ │ │ │ + @ instruction: 0x01281e0c │ │ │ │ + @ instruction: 0x01281e08 │ │ │ │ + @ instruction: 0x01281e04 │ │ │ │ + @ instruction: 0x01281e00 │ │ │ │ + @ instruction: 0x01281a08 │ │ │ │ + @ instruction: 0x0128194c │ │ │ │ + @ instruction: 0x01281948 │ │ │ │ + @ instruction: 0x01281324 │ │ │ │ + @ instruction: 0x0128130c │ │ │ │ + @ instruction: 0x01281328 │ │ │ │ + @ instruction: 0x0128130c │ │ │ │ + @ instruction: 0x01281914 │ │ │ │ + @ instruction: 0x01281914 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01281850 │ │ │ │ + @ instruction: 0x01282308 │ │ │ │ + @ instruction: 0x01281854 │ │ │ │ + @ instruction: 0x012817a0 │ │ │ │ + @ instruction: 0x012817a4 │ │ │ │ + @ instruction: 0x012817a8 │ │ │ │ + @ instruction: 0x012817a8 │ │ │ │ + @ instruction: 0x012817a8 │ │ │ │ + @ instruction: 0x012817a8 │ │ │ │ + @ instruction: 0x012817a8 │ │ │ │ + @ instruction: 0x012817b0 │ │ │ │ + strdeq r1, [r8, -r8]! │ │ │ │ + @ instruction: 0x01281700 │ │ │ │ + @ instruction: 0x01281708 │ │ │ │ @ instruction: 0x01281710 │ │ │ │ - @ instruction: 0x01281740 │ │ │ │ - @ instruction: 0x01281758 │ │ │ │ + @ instruction: 0x01281730 │ │ │ │ + @ instruction: 0x01281730 │ │ │ │ + @ instruction: 0x01281760 │ │ │ │ + @ instruction: 0x01281778 │ │ │ │ svceq 0x000f0f52 │ │ │ │ andsne r1, r0, r2 │ │ │ │ svceq 0x000f0f32 │ │ │ │ - @ instruction: 0x01281734 │ │ │ │ - @ instruction: 0x01281730 │ │ │ │ - @ instruction: 0x0128172c │ │ │ │ - @ instruction: 0x01281728 │ │ │ │ - @ instruction: 0x01281848 │ │ │ │ + @ instruction: 0x01281754 │ │ │ │ + @ instruction: 0x01281750 │ │ │ │ + @ instruction: 0x0128174c │ │ │ │ + @ instruction: 0x01281748 │ │ │ │ @ instruction: 0x01281868 │ │ │ │ smlawbeq r8, r8, r8, r1 │ │ │ │ - @ instruction: 0x012818b4 │ │ │ │ - svceq 0x000f0f12 │ │ │ │ - @ instruction: 0x012817e0 │ │ │ │ - @ instruction: 0x012817e0 │ │ │ │ - @ instruction: 0x012817e0 │ │ │ │ - @ instruction: 0x012817e0 │ │ │ │ - ldrdeq r1, [r8, -ip]! │ │ │ │ - ldrdeq r1, [r8, -r8]! │ │ │ │ + @ instruction: 0x012818a8 │ │ │ │ ldrdeq r1, [r8, -r4]! │ │ │ │ + svceq 0x000f0f12 │ │ │ │ + @ instruction: 0x01281800 │ │ │ │ + @ instruction: 0x01281800 │ │ │ │ + @ instruction: 0x01281800 │ │ │ │ + @ instruction: 0x01281800 │ │ │ │ + strdeq r1, [r8, -ip]! │ │ │ │ + strdeq r1, [r8, -r8]! │ │ │ │ + strdeq r1, [r8, -r4]! │ │ │ │ msreq (UNDEF: 56), ip @ │ │ │ │ svceq 0x000f0f72 │ │ │ │ - @ instruction: 0x01281728 │ │ │ │ - @ instruction: 0x01281728 │ │ │ │ - @ instruction: 0x0128172c │ │ │ │ - @ instruction: 0x01281730 │ │ │ │ - @ instruction: 0x0128172c │ │ │ │ - @ instruction: 0x01281754 │ │ │ │ - @ instruction: 0x0128175c │ │ │ │ - @ instruction: 0x01281754 │ │ │ │ - @ instruction: 0x01281704 │ │ │ │ - @ instruction: 0x01281690 │ │ │ │ + @ instruction: 0x01281748 │ │ │ │ + @ instruction: 0x01281748 │ │ │ │ + @ instruction: 0x0128174c │ │ │ │ + @ instruction: 0x01281750 │ │ │ │ + @ instruction: 0x0128174c │ │ │ │ + @ instruction: 0x01281774 │ │ │ │ + @ instruction: 0x0128177c │ │ │ │ + @ instruction: 0x01281774 │ │ │ │ + @ instruction: 0x01281724 │ │ │ │ + @ instruction: 0x012816b0 │ │ │ │ + @ instruction: 0x012816ac │ │ │ │ + @ instruction: 0x012816a4 │ │ │ │ + @ instruction: 0x0128169c │ │ │ │ + @ instruction: 0x0128169c │ │ │ │ + @ instruction: 0x01281694 │ │ │ │ smlawbeq r8, ip, r6, r1 │ │ │ │ - smlawbeq r8, r4, r6, r1 │ │ │ │ - @ instruction: 0x0128167c │ │ │ │ - @ instruction: 0x0128167c │ │ │ │ - @ instruction: 0x01281674 │ │ │ │ - @ instruction: 0x0128166c │ │ │ │ svceq 0x000f0f03 │ │ │ │ svceq 0x000f0f33 │ │ │ │ svceq 0x000f0f53 │ │ │ │ svceq 0x000f0f73 │ │ │ │ + @ instruction: 0x012816a4 │ │ │ │ + @ instruction: 0x012816a0 │ │ │ │ + @ instruction: 0x01281698 │ │ │ │ + @ instruction: 0x01281690 │ │ │ │ + @ instruction: 0x01281694 │ │ │ │ + @ instruction: 0x01281690 │ │ │ │ + smlawbeq r8, r8, r6, r1 │ │ │ │ smlawbeq r8, r4, r6, r1 │ │ │ │ - smlawbeq r8, r0, r6, r1 │ │ │ │ - @ instruction: 0x01281678 │ │ │ │ - @ instruction: 0x01281670 │ │ │ │ - @ instruction: 0x01281674 │ │ │ │ - @ instruction: 0x01281670 │ │ │ │ - @ instruction: 0x01281668 │ │ │ │ - @ instruction: 0x01281664 │ │ │ │ - @ instruction: 0x012815ec │ │ │ │ + @ instruction: 0x0128160c │ │ │ │ svcne 0x001f1f33 │ │ │ │ tsteq r1, r3, lsl #2 │ │ │ │ - @ instruction: 0x0128157c │ │ │ │ - @ instruction: 0x0128157c │ │ │ │ - @ instruction: 0x0128157c │ │ │ │ - @ instruction: 0x01281590 │ │ │ │ - smlawbeq r8, ip, r5, r1 │ │ │ │ + @ instruction: 0x0128159c │ │ │ │ + @ instruction: 0x0128159c │ │ │ │ + @ instruction: 0x0128159c │ │ │ │ + @ instruction: 0x012815b0 │ │ │ │ + @ instruction: 0x012815ac │ │ │ │ lsrseq r0, r4, #28 │ │ │ │ - smlawbeq r8, r4, r5, r1 │ │ │ │ - smlawbeq r8, r0, r5, r1 │ │ │ │ + @ instruction: 0x012815a4 │ │ │ │ + @ instruction: 0x012815a0 │ │ │ │ @ instruction: 0x01ae7984 │ │ │ │ - @ instruction: 0x01281528 │ │ │ │ + @ instruction: 0x01281548 │ │ │ │ svcne 0x001f1f03 │ │ │ │ - @ instruction: 0x01281508 │ │ │ │ - @ instruction: 0x012814a8 │ │ │ │ + @ instruction: 0x01281528 │ │ │ │ + smlawteq r8, r8, r4, r1 │ │ │ │ + smlawteq r8, r8, r4, r1 │ │ │ │ + @ instruction: 0x012814b8 │ │ │ │ @ instruction: 0x012814a8 │ │ │ │ @ instruction: 0x01281498 │ │ │ │ - smlawbeq r8, r8, r4, r1 │ │ │ │ - @ instruction: 0x01281478 │ │ │ │ - @ instruction: 0x0128146c │ │ │ │ - @ instruction: 0x01281450 │ │ │ │ + smlawbeq r8, ip, r4, r1 │ │ │ │ + @ instruction: 0x01281470 │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ @ instruction: 0x01a85864 │ │ │ │ lslseq r0, ip, #24 │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ lsrseq r0, r8 @ │ │ │ │ strdeq r5, [r8, r4]! │ │ │ │ @ instruction: 0x01ae5700 │ │ │ │ @@ -5953,15 +5953,15 @@ │ │ │ │ add r8, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r8, [sp] │ │ │ │ str r3, [sp, #2456] @ 0x998 │ │ │ │ ldmdb r4, {r1, r2} │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 5c6974 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a128> │ │ │ │ + bl 5c699c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a128> │ │ │ │ ldr r3, [pc, #-3420] @ 59b04 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -5973,15 +5973,15 @@ │ │ │ │ sub r6, r4, #12 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ ldm r4, {r1, r2} │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c6b14 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a2c8> │ │ │ │ + bl 5c6b3c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a2c8> │ │ │ │ ldr r3, [pc, #-3488] @ 59b10 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r4, [pc, #-3508] @ 59b14 │ │ │ │ @@ -5991,15 +5991,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #16 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldm r8, {r1, r2} │ │ │ │ - bl 5c6cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a468> │ │ │ │ + bl 5c6cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a468> │ │ │ │ ldr r2, [pc, #-3548] @ 59b1c │ │ │ │ ldr r3, [pc, #-3548] @ 59b20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #2460] @ 0x99c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6068,18 +6068,18 @@ │ │ │ │ beq 5a9f0 │ │ │ │ cmp r1, #49 @ 0x31 │ │ │ │ beq 5a9d8 │ │ │ │ ldr r0, [pc, #20] @ 5aa2c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 535f8 │ │ │ │ @ instruction: 0x01aed458 │ │ │ │ - @ instruction: 0x012eb774 │ │ │ │ + @ instruction: 0x012eb794 │ │ │ │ @ instruction: 0x01aed434 │ │ │ │ andeq r0, r0, sp, asr r6 │ │ │ │ - @ instruction: 0x012ebd74 │ │ │ │ + @ instruction: 0x012ebd94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub r6, r1, #192 @ 0xc0 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ movls r6, #0 │ │ │ │ @@ -6372,15 +6372,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae5144 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, lsr #25 │ │ │ │ + tsteq r9, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5af20 │ │ │ │ ldr r1, [pc, #36] @ 5af24 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6390,15 +6390,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq r5, [lr, ip]! │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, ror ip │ │ │ │ + @ instruction: 0x0119ac94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5af68 │ │ │ │ ldr r1, [pc, #36] @ 5af6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6408,15 +6408,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strheq r5, [lr, r4]! │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, asr #24 │ │ │ │ + tsteq r9, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5afb0 │ │ │ │ ldr r1, [pc, #36] @ 5afb4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6426,15 +6426,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae506c │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, lsl ip │ │ │ │ + tsteq r9, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5aff8 │ │ │ │ ldr r1, [pc, #36] @ 5affc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6444,15 +6444,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae5024 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, ror #23 │ │ │ │ + tsteq r9, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b040 │ │ │ │ ldr r1, [pc, #36] @ 5b044 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6462,15 +6462,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrdeq r4, [lr, ip]! │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - @ instruction: 0x0119abb4 │ │ │ │ + @ instruction: 0x0119abd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b088 │ │ │ │ ldr r1, [pc, #36] @ 5b08c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6480,15 +6480,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4f94 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r8, lsl #23 │ │ │ │ + tsteq r9, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b0d0 │ │ │ │ ldr r1, [pc, #36] @ 5b0d4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6498,15 +6498,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4f4c │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b118 │ │ │ │ ldr r1, [pc, #36] @ 5b11c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6516,15 +6516,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4f04 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r8, lsr #22 │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b160 │ │ │ │ ldr r1, [pc, #36] @ 5b164 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6534,15 +6534,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4ebc │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - @ instruction: 0x0119aafc │ │ │ │ + tsteq r9, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b1a8 │ │ │ │ ldr r1, [pc, #36] @ 5b1ac │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6552,15 +6552,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4e74 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - @ instruction: 0x0119aad0 │ │ │ │ + @ instruction: 0x0119aaf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b1f0 │ │ │ │ ldr r1, [pc, #36] @ 5b1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6570,15 +6570,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4e2c │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r0, lsr #21 │ │ │ │ + tsteq r9, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b238 │ │ │ │ ldr r1, [pc, #36] @ 5b23c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6588,15 +6588,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4de4 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, ror sl │ │ │ │ + @ instruction: 0x0119aa94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b280 │ │ │ │ ldr r1, [pc, #36] @ 5b284 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6606,15 +6606,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4d9c │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, asr #20 │ │ │ │ + tsteq r9, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 5b2c8 │ │ │ │ ldr r1, [pc, #36] @ 5b2cc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6624,150 +6624,150 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4d54 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - tsteq r9, r4, lsl sl │ │ │ │ + tsteq r9, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ 5b358 │ │ │ │ ldr r2, [pc, #108] @ 5b35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 60f7dc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x82f90> │ │ │ │ + bl 60f804 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x82f90> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 5b338 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #52] @ 5b360 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b344 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01ae4d0c │ │ │ │ andeq r1, r0, r8, lsr #12 │ │ │ │ - @ instruction: 0x0119a9b8 │ │ │ │ + @ instruction: 0x0119a9d8 │ │ │ │ b 31ee70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 4560ec │ │ │ │ + bl 456118 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 5b3ac │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ 5b3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b3b4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - tsteq r9, r4, asr #18 │ │ │ │ + tsteq r9, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 61eebc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x92670> │ │ │ │ + bl 61eee4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x92670> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 5b40c │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ 5b424 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b414 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - tsteq r9, r4, ror #17 │ │ │ │ + tsteq r9, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8016a4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x274e58> │ │ │ │ + bl 8016cc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x274e58> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 5b46c │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ 5b484 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b474 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - tsteq r9, r4, lsl #17 │ │ │ │ + tsteq r9, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ bl 31ee34 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 5b4d4 │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ 5b4ec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b4dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - tsteq r9, ip, lsl r8 │ │ │ │ + tsteq r9, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #372] @ 5b680 │ │ │ │ ldr r3, [pc, #372] @ 5b684 │ │ │ │ @@ -6814,15 +6814,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 547f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b5d4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 801654 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x274e08> │ │ │ │ + bl 80167c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x274e08> │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b5e8 │ │ │ │ cmp r6, #0 │ │ │ │ beq 5b628 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5b640 │ │ │ │ mov r0, #0 │ │ │ │ @@ -6834,51 +6834,51 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 5b67c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7b0348 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x223afc> │ │ │ │ + bl 7b0370 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x223afc> │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b5e8 │ │ │ │ b 5b594 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 5b5e4 │ │ │ │ mov r6, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ b 5b570 │ │ │ │ mov r6, #2 │ │ │ │ b 5b638 │ │ │ │ mov r0, r7 │ │ │ │ - bl 790d80 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x204534> │ │ │ │ + bl 790da8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x204534> │ │ │ │ cmp r0, #0 │ │ │ │ bne 5b5e8 │ │ │ │ b 5b5a8 │ │ │ │ ldr r1, [pc, #60] @ 5b6a0 │ │ │ │ ldr r0, [pc, #60] @ 5b6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c08 │ │ │ │ ldr r3, [pc, #48] @ 5b6a8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 5b550 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01ae4aec │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0119a7d8 │ │ │ │ - tstpeq sl, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, ip, asr #15 │ │ │ │ - tsteq r9, ip, lsl #15 │ │ │ │ - tsteq r9, r0, lsl #15 │ │ │ │ + @ instruction: 0x0119a7f8 │ │ │ │ + tstpeq sl, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, ip, ror #15 │ │ │ │ + tsteq r9, ip, lsr #15 │ │ │ │ + tsteq r9, r0, lsr #15 │ │ │ │ @ instruction: 0x01ae4a08 │ │ │ │ - tstpeq sl, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, ip, lsr #13 │ │ │ │ - tsteq r9, ip, ror r6 │ │ │ │ + tstpeq sl, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, ip, asr #13 │ │ │ │ + @ instruction: 0x0119a69c │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ bl c2db8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ bl c212c │ │ │ │ @@ -7089,22 +7089,22 @@ │ │ │ │ str r0, [r1] │ │ │ │ b 5ba00 │ │ │ │ b 5b8c8 │ │ │ │ b 5b908 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5ba08 │ │ │ │ - @ instruction: 0x012f3494 │ │ │ │ - smlawbeq pc, ip, r4, r3 @ │ │ │ │ - @ instruction: 0x012f3334 │ │ │ │ - @ instruction: 0x012f332c │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ - @ instruction: 0x012f3270 │ │ │ │ - strdeq r3, [pc, -ip]! │ │ │ │ - strdeq r3, [pc, -r4]! │ │ │ │ + @ instruction: 0x012f34b4 │ │ │ │ + @ instruction: 0x012f34ac │ │ │ │ + @ instruction: 0x012f3354 │ │ │ │ + @ instruction: 0x012f334c │ │ │ │ + @ instruction: 0x012f3298 │ │ │ │ + @ instruction: 0x012f3290 │ │ │ │ + @ instruction: 0x012f321c │ │ │ │ + @ instruction: 0x012f3214 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #216 @ 0xd8 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #207] @ 0xcf │ │ │ │ @@ -7299,22 +7299,22 @@ │ │ │ │ str r0, [r1] │ │ │ │ b 5bd48 │ │ │ │ b 5bc10 │ │ │ │ b 5bc50 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5bd50 │ │ │ │ - @ instruction: 0x012f314c │ │ │ │ - @ instruction: 0x012f3144 │ │ │ │ - @ instruction: 0x012f2fec │ │ │ │ - @ instruction: 0x012f2fe4 │ │ │ │ - @ instruction: 0x012f2f30 │ │ │ │ - @ instruction: 0x012f2f28 │ │ │ │ - @ instruction: 0x012f2eb4 │ │ │ │ - @ instruction: 0x012f2eac │ │ │ │ + @ instruction: 0x012f316c │ │ │ │ + @ instruction: 0x012f3164 │ │ │ │ + @ instruction: 0x012f300c │ │ │ │ + @ instruction: 0x012f3004 │ │ │ │ + @ instruction: 0x012f2f50 │ │ │ │ + @ instruction: 0x012f2f48 │ │ │ │ + ldrdeq r2, [pc, -r4]! │ │ │ │ + smlawteq pc, ip, lr, r2 @ │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #216 @ 0xd8 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #207] @ 0xcf │ │ │ │ @@ -7509,22 +7509,22 @@ │ │ │ │ str r0, [r1] │ │ │ │ b 5c090 │ │ │ │ b 5bf58 │ │ │ │ b 5bf98 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5c098 │ │ │ │ - @ instruction: 0x012f2e04 │ │ │ │ - strdeq r2, [pc, -ip]! │ │ │ │ - @ instruction: 0x012f2ca4 │ │ │ │ - @ instruction: 0x012f2c9c │ │ │ │ - @ instruction: 0x012f2be8 │ │ │ │ - @ instruction: 0x012f2be0 │ │ │ │ - @ instruction: 0x012f2b6c │ │ │ │ - @ instruction: 0x012f2b64 │ │ │ │ + @ instruction: 0x012f2e24 │ │ │ │ + @ instruction: 0x012f2e1c │ │ │ │ + smlawteq pc, r4, ip, r2 @ │ │ │ │ + @ instruction: 0x012f2cbc │ │ │ │ + @ instruction: 0x012f2c08 │ │ │ │ + @ instruction: 0x012f2c00 │ │ │ │ + smlawbeq pc, ip, fp, r2 @ │ │ │ │ + smlawbeq pc, r4, fp, r2 @ │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #216 @ 0xd8 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #207] @ 0xcf │ │ │ │ @@ -7719,22 +7719,22 @@ │ │ │ │ str r0, [r1] │ │ │ │ b 5c3d8 │ │ │ │ b 5c2a0 │ │ │ │ b 5c2e0 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5c3e0 │ │ │ │ - @ instruction: 0x012f2abc │ │ │ │ - @ instruction: 0x012f2ab4 │ │ │ │ - @ instruction: 0x012f295c │ │ │ │ - @ instruction: 0x012f2954 │ │ │ │ - @ instruction: 0x012f28a0 │ │ │ │ - @ instruction: 0x012f2898 │ │ │ │ - @ instruction: 0x012f2824 │ │ │ │ - @ instruction: 0x012f281c │ │ │ │ + ldrdeq r2, [pc, -ip]! │ │ │ │ + ldrdeq r2, [pc, -r4]! │ │ │ │ + @ instruction: 0x012f297c │ │ │ │ + @ instruction: 0x012f2974 │ │ │ │ + smlawteq pc, r0, r8, r2 @ │ │ │ │ + @ instruction: 0x012f28b8 │ │ │ │ + @ instruction: 0x012f2844 │ │ │ │ + @ instruction: 0x012f283c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ b 5c420 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ @@ -7998,15 +7998,15 @@ │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - smlawbeq pc, ip, r5, r2 @ │ │ │ │ + @ instruction: 0x012f25ac │ │ │ │ @ instruction: 0x01acce70 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ mov ip, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ @@ -8092,15 +8092,15 @@ │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r2, [pc, -r0]! │ │ │ │ + @ instruction: 0x012f2410 │ │ │ │ ldrdeq ip, [ip, r4]! │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -8186,15 +8186,15 @@ │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ add sp, sp, #136 @ 0x88 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x012f22a0 │ │ │ │ + smlawteq pc, r0, r2, r2 @ │ │ │ │ @ instruction: 0x01accb84 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -8271,15 +8271,15 @@ │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ add sp, sp, #128 @ 0x80 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x012f2128 │ │ │ │ + @ instruction: 0x012f2148 │ │ │ │ @ instruction: 0x01acca0c │ │ │ │ push {fp, lr} │ │ │ │ bl 68988 │ │ │ │ mov r1, #0 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ bl 689f8 │ │ │ │ @@ -8761,17 +8761,17 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl c4dd4 │ │ │ │ b 5d408 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5d428 │ │ │ │ - @ instruction: 0x012f1ca1 │ │ │ │ + smlawteq pc, r1, ip, r1 @ │ │ │ │ @ instruction: 0x01acc394 │ │ │ │ - @ instruction: 0x012f1a3c │ │ │ │ + @ instruction: 0x012f1a5c │ │ │ │ @ instruction: 0x01acc340 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ @@ -8922,17 +8922,17 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl c4ea0 │ │ │ │ b 5d68c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5d6ac │ │ │ │ - @ instruction: 0x012f1a21 │ │ │ │ + @ instruction: 0x012f1a41 │ │ │ │ @ instruction: 0x01acc114 │ │ │ │ - @ instruction: 0x012f17bc │ │ │ │ + ldrdeq r1, [pc, -ip]! │ │ │ │ @ instruction: 0x01acc0c0 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ @@ -9074,17 +9074,17 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl c212c │ │ │ │ b 5d8ec │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5d90c │ │ │ │ - @ instruction: 0x012f179d │ │ │ │ + @ instruction: 0x012f17bd │ │ │ │ @ instruction: 0x01acbe90 │ │ │ │ - @ instruction: 0x012f1538 │ │ │ │ + @ instruction: 0x012f1558 │ │ │ │ @ instruction: 0x01acbe3c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ @@ -9247,17 +9247,17 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ bl c2db8 │ │ │ │ b 5dba0 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 5dbc0 │ │ │ │ - @ instruction: 0x012f1519 │ │ │ │ + @ instruction: 0x012f1539 │ │ │ │ @ instruction: 0x01acbc0c │ │ │ │ - @ instruction: 0x012f12b4 │ │ │ │ + ldrdeq r1, [pc, -r4]! │ │ │ │ @ instruction: 0x01acbbb8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 68a70 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -9732,16 +9732,16 @@ │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ b 5e350 │ │ │ │ b 5e354 │ │ │ │ add sp, sp, #360 @ 0x168 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01acb3cc │ │ │ │ - smlawteq pc, ip, r9, r0 @ │ │ │ │ - smlawteq pc, r4, r9, r0 @ │ │ │ │ + smulwteq pc, ip, r9 @ │ │ │ │ + smulwteq pc, r4, r9 @ │ │ │ │ @ instruction: 0x01acb394 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #360 @ 0x168 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -9952,16 +9952,16 @@ │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ b 5e6c0 │ │ │ │ b 5e6c4 │ │ │ │ add sp, sp, #360 @ 0x168 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01acb05c │ │ │ │ - @ instruction: 0x012f065c │ │ │ │ - @ instruction: 0x012f0654 │ │ │ │ + @ instruction: 0x012f067c │ │ │ │ + @ instruction: 0x012f0674 │ │ │ │ @ instruction: 0x01acb024 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #360 @ 0x168 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -10172,16 +10172,16 @@ │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ b 5ea30 │ │ │ │ b 5ea34 │ │ │ │ add sp, sp, #360 @ 0x168 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01acacec │ │ │ │ - smulwteq pc, ip, r2 @ │ │ │ │ - smulwteq pc, r4, r2 @ │ │ │ │ + @ instruction: 0x012f030c │ │ │ │ + @ instruction: 0x012f0304 │ │ │ │ @ instruction: 0x01acacb4 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #360 @ 0x168 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -10392,16 +10392,16 @@ │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ b 5eda0 │ │ │ │ b 5eda4 │ │ │ │ add sp, sp, #360 @ 0x168 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01aca97c │ │ │ │ - msreq ELR_hyp, ip, ror pc │ │ │ │ - msreq ELR_hyp, r4, ror pc │ │ │ │ + msreq ELR_hyp, ip @ │ │ │ │ + msreq ELR_hyp, r4 @ │ │ │ │ @ instruction: 0x01aca944 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #32 │ │ │ │ @@ -10694,15 +10694,15 @@ │ │ │ │ add r0, sp, #15 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #368 @ 0x170 │ │ │ │ bl 10e080 │ │ │ │ b 5f260 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - msreq CPSR_fsx, sl, lsr sp │ │ │ │ + msreq CPSR_fsx, sl, asr sp │ │ │ │ strdeq sl, [ip, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne 5f2a8 │ │ │ │ @@ -10739,15 +10739,15 @@ │ │ │ │ add r0, sp, #15 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #320 @ 0x140 │ │ │ │ bl 10e080 │ │ │ │ b 5f314 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq lr, r6, ip, pc @ │ │ │ │ + msreq CPSR_fsx, r6, lsr #25 │ │ │ │ @ instruction: 0x01aca344 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne 5f35c │ │ │ │ @@ -10784,15 +10784,15 @@ │ │ │ │ add r0, sp, #15 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #408 @ 0x198 │ │ │ │ bl 10e080 │ │ │ │ b 5f3c8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq pc, [lr, -r2]! │ │ │ │ + strdeq pc, [lr, -r2]! │ │ │ │ @ instruction: 0x01aca290 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne 5f410 │ │ │ │ @@ -10829,15 +10829,15 @@ │ │ │ │ add r0, sp, #15 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #628 @ 0x274 │ │ │ │ bl 10e080 │ │ │ │ b 5f47c │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - msreq ELR_hyp, lr, lsl fp │ │ │ │ + msreq ELR_hyp, lr, lsr fp │ │ │ │ ldrdeq sl, [ip, ip]! │ │ │ │ push {fp, lr} │ │ │ │ bl 5dc50 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ bl 5dd38 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -11478,15 +11478,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #4 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq lr, r3, r0, pc @ │ │ │ │ + msreq CPSR_fsx, r3, ror #1 │ │ │ │ @ instruction: 0x01ac9770 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11503,15 +11503,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ lsl r2, r2, #3 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - msreq CPSR_fsx, r3, rrx │ │ │ │ + smlawbeq lr, r3, r0, pc @ │ │ │ │ @ instruction: 0x01ac9710 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11527,15 +11527,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq lr, [lr, -pc]! │ │ │ │ + msreq CPSR_fsx, pc, lsl r0 │ │ │ │ @ instruction: 0x01ac96ac │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11551,15 +11551,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012eef9f │ │ │ │ + @ instruction: 0x012eefbf │ │ │ │ @ instruction: 0x01ac964c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11576,15 +11576,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012eef3f │ │ │ │ + @ instruction: 0x012eef5f │ │ │ │ @ instruction: 0x01ac95ec │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11600,15 +11600,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq lr, [lr, -fp]! │ │ │ │ + strdeq lr, [lr, -fp]! │ │ │ │ @ instruction: 0x01ac9588 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11624,15 +11624,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012eee7b │ │ │ │ + @ instruction: 0x012eee9b │ │ │ │ @ instruction: 0x01ac9528 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11648,15 +11648,15 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012eee1b │ │ │ │ + @ instruction: 0x012eee3b │ │ │ │ @ instruction: 0x01ac94c8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -11673,15 +11673,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ lsl r2, r2, #4 │ │ │ │ bl 52ed8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012eedbb │ │ │ │ + ldrdeq lr, [lr, -fp]! │ │ │ │ @ instruction: 0x01ac9468 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ @@ -19223,15 +19223,15 @@ │ │ │ │ b 677a0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl c212c │ │ │ │ b 67784 │ │ │ │ ldr r0, [sp, #312] @ 0x138 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 677a0 │ │ │ │ - @ instruction: 0x012e7d03 │ │ │ │ + @ instruction: 0x012e7d23 │ │ │ │ @ instruction: 0x01ac23c8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -19587,15 +19587,15 @@ │ │ │ │ b 67d50 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl c4dd4 │ │ │ │ b 67d34 │ │ │ │ ldr r0, [sp, #408] @ 0x198 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 67d50 │ │ │ │ - @ instruction: 0x012e775b │ │ │ │ + @ instruction: 0x012e777b │ │ │ │ @ instruction: 0x01ac1e20 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #312 @ 0x138 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -19981,15 +19981,15 @@ │ │ │ │ b 68378 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl c2db8 │ │ │ │ b 6835c │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 68378 │ │ │ │ - smlawbeq lr, r7, r1, r7 │ │ │ │ + @ instruction: 0x012e71a7 │ │ │ │ @ instruction: 0x01ac184c │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #320 @ 0x140 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -20349,15 +20349,15 @@ │ │ │ │ b 68938 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl c4ea0 │ │ │ │ b 6891c │ │ │ │ ldr r0, [sp, #312] @ 0x138 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 68938 │ │ │ │ - smlawbeq lr, r3, fp, r6 │ │ │ │ + @ instruction: 0x012e6ba3 │ │ │ │ @ instruction: 0x01ac1248 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 156d44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -21065,21 +21065,21 @@ │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ bl 5ff74 │ │ │ │ ldr r2, [sp] │ │ │ │ add r0, sp, #364 @ 0x16c │ │ │ │ mov r1, #0 │ │ │ │ bl 5cff4 │ │ │ │ b 69298 │ │ │ │ - @ instruction: 0x012e6454 │ │ │ │ + @ instruction: 0x012e6474 │ │ │ │ strdeq r0, [ip, r4]! │ │ │ │ - @ instruction: 0x012e641f │ │ │ │ + @ instruction: 0x012e643f │ │ │ │ @ instruction: 0x01ac0ab4 │ │ │ │ - @ instruction: 0x012e6426 │ │ │ │ + @ instruction: 0x012e6446 │ │ │ │ @ instruction: 0x01ac0a98 │ │ │ │ - @ instruction: 0x012e5d61 │ │ │ │ + smlawbeq lr, r1, sp, r5 │ │ │ │ @ instruction: 0x01ac03bc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #920 @ 0x398 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ bne 694c8 │ │ │ │ @@ -21657,21 +21657,21 @@ │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ bl 5ff14 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r0, sp, #284 @ 0x11c │ │ │ │ mov r1, #0 │ │ │ │ bl 5cd7c │ │ │ │ b 69bdc │ │ │ │ - @ instruction: 0x012e5ae0 │ │ │ │ + @ instruction: 0x012e5b00 │ │ │ │ @ instruction: 0x01ac0180 │ │ │ │ - @ instruction: 0x012e5aab │ │ │ │ + smlawteq lr, fp, sl, r5 │ │ │ │ @ instruction: 0x01ac0140 │ │ │ │ - @ instruction: 0x012e5ab2 │ │ │ │ + ldrdeq r5, [lr, -r2]! │ │ │ │ @ instruction: 0x01ac0124 │ │ │ │ - @ instruction: 0x012e5421 │ │ │ │ + @ instruction: 0x012e5441 │ │ │ │ @ instruction: 0x01abfa7c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #888 @ 0x378 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ bne 69e08 │ │ │ │ @@ -22266,21 +22266,21 @@ │ │ │ │ ldr r1, [sp, #292] @ 0x124 │ │ │ │ bl 60038 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, sp, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ bl 5d130 │ │ │ │ b 6a560 │ │ │ │ - @ instruction: 0x012e51a0 │ │ │ │ + smlawteq lr, r0, r1, r5 │ │ │ │ @ instruction: 0x01abf840 │ │ │ │ - @ instruction: 0x012e516b │ │ │ │ + smlawbeq lr, fp, r1, r5 │ │ │ │ @ instruction: 0x01abf800 │ │ │ │ - @ instruction: 0x012e5172 │ │ │ │ + @ instruction: 0x012e5192 │ │ │ │ @ instruction: 0x01abf7e4 │ │ │ │ - @ instruction: 0x012e4a9d │ │ │ │ + @ instruction: 0x012e4abd │ │ │ │ strdeq pc, [fp, r8]! │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #928 @ 0x3a0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne 6a78c │ │ │ │ @@ -22875,21 +22875,21 @@ │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ bl 60098 │ │ │ │ ldr r2, [sp] │ │ │ │ add r0, sp, #284 @ 0x11c │ │ │ │ mov r1, #0 │ │ │ │ bl 5ce10 │ │ │ │ b 6aee4 │ │ │ │ - @ instruction: 0x012e481c │ │ │ │ + @ instruction: 0x012e483c │ │ │ │ @ instruction: 0x01abeebc │ │ │ │ - @ instruction: 0x012e47e7 │ │ │ │ + @ instruction: 0x012e4807 │ │ │ │ @ instruction: 0x01abee7c │ │ │ │ - @ instruction: 0x012e47ee │ │ │ │ + @ instruction: 0x012e480e │ │ │ │ @ instruction: 0x01abee60 │ │ │ │ - @ instruction: 0x012e4119 │ │ │ │ + @ instruction: 0x012e4139 │ │ │ │ @ instruction: 0x01abe774 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #928 @ 0x3a0 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ bne 6b110 │ │ │ │ @@ -23466,21 +23466,21 @@ │ │ │ │ bl 5cd7c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, r0, #1 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ mov r1, #0 │ │ │ │ bl 5cd7c │ │ │ │ b 6b808 │ │ │ │ - @ instruction: 0x012e3e98 │ │ │ │ + @ instruction: 0x012e3eb8 │ │ │ │ @ instruction: 0x01abe578 │ │ │ │ - @ instruction: 0x012e3ee1 │ │ │ │ + @ instruction: 0x012e3f01 │ │ │ │ @ instruction: 0x01abe534 │ │ │ │ - @ instruction: 0x012e3ee7 │ │ │ │ + @ instruction: 0x012e3f07 │ │ │ │ @ instruction: 0x01abe518 │ │ │ │ - strdeq r3, [lr, -r5]! │ │ │ │ + @ instruction: 0x012e3815 │ │ │ │ @ instruction: 0x01abde90 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #912 @ 0x390 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ bne 6ba4c │ │ │ │ @@ -24087,21 +24087,21 @@ │ │ │ │ bl 5d130 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, r0, #1 │ │ │ │ add r0, sp, #268 @ 0x10c │ │ │ │ mov r1, #0 │ │ │ │ bl 5d130 │ │ │ │ b 6c1bc │ │ │ │ - @ instruction: 0x012e355c │ │ │ │ + @ instruction: 0x012e357c │ │ │ │ @ instruction: 0x01abdc3c │ │ │ │ - @ instruction: 0x012e35a5 │ │ │ │ + smlawteq lr, r5, r5, r3 │ │ │ │ strdeq sp, [fp, r8]! │ │ │ │ - @ instruction: 0x012e35ab │ │ │ │ + smlawteq lr, fp, r5, r3 │ │ │ │ ldrdeq sp, [fp, ip]! │ │ │ │ - @ instruction: 0x012e2e41 │ │ │ │ + @ instruction: 0x012e2e61 │ │ │ │ ldrdeq sp, [fp, ip]! │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #1056 @ 0x420 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ bne 6c400 │ │ │ │ @@ -24690,21 +24690,21 @@ │ │ │ │ bl 5cff4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, r0, #1 │ │ │ │ add r0, sp, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ bl 5cff4 │ │ │ │ b 6cb28 │ │ │ │ - @ instruction: 0x012e2ba8 │ │ │ │ + smlawteq lr, r8, fp, r2 │ │ │ │ @ instruction: 0x01abd288 │ │ │ │ - strdeq r2, [lr, -r1]! │ │ │ │ + @ instruction: 0x012e2c11 │ │ │ │ @ instruction: 0x01abd244 │ │ │ │ - strdeq r2, [lr, -r7]! │ │ │ │ + @ instruction: 0x012e2c17 │ │ │ │ @ instruction: 0x01abd228 │ │ │ │ - ldrdeq r2, [lr, -r5]! │ │ │ │ + strdeq r2, [lr, -r5]! │ │ │ │ @ instruction: 0x01abcb70 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #936 @ 0x3a8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ bne 6cd6c │ │ │ │ @@ -25298,21 +25298,21 @@ │ │ │ │ bl 5ce10 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, r0, #1 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ mov r1, #0 │ │ │ │ bl 5ce10 │ │ │ │ b 6d4a8 │ │ │ │ - @ instruction: 0x012e223c │ │ │ │ + @ instruction: 0x012e225c │ │ │ │ @ instruction: 0x01abc91c │ │ │ │ - smlawbeq lr, r5, r2, r2 │ │ │ │ + @ instruction: 0x012e22a5 │ │ │ │ ldrdeq ip, [fp, r8]! │ │ │ │ - smlawbeq lr, fp, r2, r2 │ │ │ │ + @ instruction: 0x012e22ab │ │ │ │ @ instruction: 0x01abc8bc │ │ │ │ - @ instruction: 0x012e1b55 │ │ │ │ + @ instruction: 0x012e1b75 │ │ │ │ strdeq ip, [fp, r0]! │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ @@ -25444,15 +25444,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b 6d838 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6d8d4 │ │ │ │ - @ instruction: 0x012e18ef │ │ │ │ + @ instruction: 0x012e190f │ │ │ │ @ instruction: 0x01abbf18 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -25568,15 +25568,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b 6da28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6dac4 │ │ │ │ - strdeq r1, [lr, -pc]! │ │ │ │ + @ instruction: 0x012e171f │ │ │ │ @ instruction: 0x01abbd28 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -25692,15 +25692,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b 6dc18 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6dcb4 │ │ │ │ - @ instruction: 0x012e150f │ │ │ │ + @ instruction: 0x012e152f │ │ │ │ @ instruction: 0x01abbb38 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -25816,15 +25816,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b 6de08 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6dea4 │ │ │ │ - @ instruction: 0x012e131f │ │ │ │ + @ instruction: 0x012e133f │ │ │ │ @ instruction: 0x01abb948 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #848 @ 0x350 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #319] @ 0x13f │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -26341,15 +26341,15 @@ │ │ │ │ ldrb r0, [sp, #319] @ 0x13f │ │ │ │ tst r0, #1 │ │ │ │ bne 6e6e0 │ │ │ │ b 6e6d8 │ │ │ │ ldr r0, [sp, #840] @ 0x348 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6e6d8 │ │ │ │ - smlawteq lr, r9, r1, r1 │ │ │ │ + @ instruction: 0x012e11e9 │ │ │ │ @ instruction: 0x01abb774 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #856 @ 0x358 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #319] @ 0x13f │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -26878,15 +26878,15 @@ │ │ │ │ ldrb r0, [sp, #319] @ 0x13f │ │ │ │ tst r0, #1 │ │ │ │ bne 6ef44 │ │ │ │ b 6ef3c │ │ │ │ ldr r0, [sp, #848] @ 0x350 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6ef3c │ │ │ │ - @ instruction: 0x012e0995 │ │ │ │ + @ instruction: 0x012e09b5 │ │ │ │ @ instruction: 0x01abaf40 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #856 @ 0x358 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #319] @ 0x13f │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -27415,15 +27415,15 @@ │ │ │ │ ldrb r0, [sp, #319] @ 0x13f │ │ │ │ tst r0, #1 │ │ │ │ bne 6f7a8 │ │ │ │ b 6f7a0 │ │ │ │ ldr r0, [sp, #848] @ 0x350 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6f7a0 │ │ │ │ - @ instruction: 0x012e0131 │ │ │ │ + @ instruction: 0x012e0151 │ │ │ │ ldrdeq sl, [fp, ip]! │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #936 @ 0x3a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #359] @ 0x167 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -27948,15 +27948,15 @@ │ │ │ │ ldrb r0, [sp, #359] @ 0x167 │ │ │ │ tst r0, #1 │ │ │ │ bne 6fffc │ │ │ │ b 6fff4 │ │ │ │ ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 6fff4 │ │ │ │ - smlawteq sp, sp, r8, pc @ │ │ │ │ + msreq CPSR_fsc, sp, ror #17 │ │ │ │ @ instruction: 0x01ab9e78 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #936 @ 0x3a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #359] @ 0x167 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -28481,15 +28481,15 @@ │ │ │ │ ldrb r0, [sp, #359] @ 0x167 │ │ │ │ tst r0, #1 │ │ │ │ bne 70850 │ │ │ │ b 70848 │ │ │ │ ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 70848 │ │ │ │ - msreq CPSR_fsc, r9, ror r0 │ │ │ │ + msreq CPSR_fsc, r9 @ │ │ │ │ @ instruction: 0x01ab9624 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #848 @ 0x350 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #319] @ 0x13f │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -29006,15 +29006,15 @@ │ │ │ │ ldrb r0, [sp, #319] @ 0x13f │ │ │ │ tst r0, #1 │ │ │ │ bne 71084 │ │ │ │ b 7107c │ │ │ │ ldr r0, [sp, #840] @ 0x348 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 7107c │ │ │ │ - @ instruction: 0x012de825 │ │ │ │ + @ instruction: 0x012de845 │ │ │ │ ldrdeq r8, [fp, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #832 @ 0x340 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #311] @ 0x137 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -29549,15 +29549,15 @@ │ │ │ │ ldrb r0, [sp, #311] @ 0x137 │ │ │ │ tst r0, #1 │ │ │ │ bne 71900 │ │ │ │ b 718f8 │ │ │ │ ldr r0, [sp, #824] @ 0x338 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 718f8 │ │ │ │ - strdeq sp, [sp, -r1]! │ │ │ │ + @ instruction: 0x012de011 │ │ │ │ @ instruction: 0x01ab859c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #832 @ 0x340 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #311] @ 0x137 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -30092,15 +30092,15 @@ │ │ │ │ ldrb r0, [sp, #311] @ 0x137 │ │ │ │ tst r0, #1 │ │ │ │ bne 7217c │ │ │ │ b 72174 │ │ │ │ ldr r0, [sp, #824] @ 0x338 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 72174 │ │ │ │ - @ instruction: 0x012dd775 │ │ │ │ + @ instruction: 0x012dd795 │ │ │ │ @ instruction: 0x01ab7d20 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -35685,28 +35685,28 @@ │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ str r0, [sp, #256] @ 0x100 │ │ │ │ b 776c0 │ │ │ │ add sp, sp, #392 @ 0x188 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01ab2244 │ │ │ │ - @ instruction: 0x012d772c │ │ │ │ - @ instruction: 0x012d7724 │ │ │ │ + @ instruction: 0x012d774c │ │ │ │ + @ instruction: 0x012d7744 │ │ │ │ @ instruction: 0x01ab220c │ │ │ │ @ instruction: 0x01ab220c │ │ │ │ - ldrdeq r7, [sp, -ip]! │ │ │ │ - ldrdeq r7, [sp, -r4]! │ │ │ │ + strdeq r7, [sp, -ip]! │ │ │ │ + strdeq r7, [sp, -r4]! │ │ │ │ ldrdeq r2, [fp, r4]! │ │ │ │ @ instruction: 0x01ab2168 │ │ │ │ - @ instruction: 0x012d7620 │ │ │ │ - @ instruction: 0x012d7618 │ │ │ │ + @ instruction: 0x012d7640 │ │ │ │ + @ instruction: 0x012d7638 │ │ │ │ @ instruction: 0x01ab2130 │ │ │ │ @ instruction: 0x01ab2130 │ │ │ │ - ldrdeq r7, [sp, -r0]! │ │ │ │ - smlawteq sp, r8, r5, r7 │ │ │ │ + strdeq r7, [sp, -r0]! │ │ │ │ + @ instruction: 0x012d75e8 │ │ │ │ strdeq r2, [fp, r8]! │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #392 @ 0x188 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -36147,28 +36147,28 @@ │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ str r0, [sp, #256] @ 0x100 │ │ │ │ b 77df8 │ │ │ │ add sp, sp, #392 @ 0x188 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01ab1b18 │ │ │ │ - @ instruction: 0x012d7000 │ │ │ │ - strdeq r6, [sp, -r8]! │ │ │ │ + @ instruction: 0x012d7020 │ │ │ │ + @ instruction: 0x012d7018 │ │ │ │ @ instruction: 0x01ab1ae0 │ │ │ │ @ instruction: 0x01ab1ae0 │ │ │ │ - @ instruction: 0x012d6fb0 │ │ │ │ - @ instruction: 0x012d6fa8 │ │ │ │ + ldrdeq r6, [sp, -r0]! │ │ │ │ + smlawteq sp, r8, pc, r6 @ │ │ │ │ @ instruction: 0x01ab1aa8 │ │ │ │ @ instruction: 0x01ab1a30 │ │ │ │ - @ instruction: 0x012d6ee8 │ │ │ │ - @ instruction: 0x012d6ee0 │ │ │ │ + @ instruction: 0x012d6f08 │ │ │ │ + @ instruction: 0x012d6f00 │ │ │ │ strdeq r1, [fp, r8]! │ │ │ │ strdeq r1, [fp, r8]! │ │ │ │ - @ instruction: 0x012d6e98 │ │ │ │ - @ instruction: 0x012d6e90 │ │ │ │ + @ instruction: 0x012d6eb8 │ │ │ │ + @ instruction: 0x012d6eb0 │ │ │ │ @ instruction: 0x01ab19c0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -37990,16 +37990,16 @@ │ │ │ │ str ip, [sp, #456] @ 0x1c8 │ │ │ │ str r3, [sp, #460] @ 0x1cc │ │ │ │ str r2, [sp, #436] @ 0x1b4 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ b 797e8 │ │ │ │ @ instruction: 0x01aafc9c │ │ │ │ - @ instruction: 0x012d5124 │ │ │ │ - @ instruction: 0x012d511c │ │ │ │ + @ instruction: 0x012d5144 │ │ │ │ + @ instruction: 0x012d513c │ │ │ │ @ instruction: 0x01aafc64 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #480 @ 0x1e0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #492] @ 0x1ec │ │ │ │ ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -38374,16 +38374,16 @@ │ │ │ │ str ip, [sp, #464] @ 0x1d0 │ │ │ │ str r3, [sp, #468] @ 0x1d4 │ │ │ │ str r2, [sp, #444] @ 0x1bc │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ b 79de8 │ │ │ │ @ instruction: 0x01aaf69c │ │ │ │ - @ instruction: 0x012d4b24 │ │ │ │ - @ instruction: 0x012d4b1c │ │ │ │ + @ instruction: 0x012d4b44 │ │ │ │ + @ instruction: 0x012d4b3c │ │ │ │ @ instruction: 0x01aaf664 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -41571,20 +41571,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ b 7d4d4 │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ bx lr │ │ │ │ b 7d4cc │ │ │ │ b 7d4cc │ │ │ │ - @ instruction: 0x012d1868 │ │ │ │ - @ instruction: 0x012d1860 │ │ │ │ - @ instruction: 0x012d17ec │ │ │ │ - @ instruction: 0x012d17e4 │ │ │ │ - @ instruction: 0x012d1778 │ │ │ │ - @ instruction: 0x012d1770 │ │ │ │ + smlawbeq sp, r8, r8, r1 │ │ │ │ + smlawbeq sp, r0, r8, r1 │ │ │ │ + @ instruction: 0x012d180c │ │ │ │ + @ instruction: 0x012d1804 │ │ │ │ + @ instruction: 0x012d1798 │ │ │ │ + @ instruction: 0x012d1790 │ │ │ │ b 7d4f8 │ │ │ │ bx lr │ │ │ │ b 7d500 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -42351,16 +42351,16 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ bx lr │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - strdeq r0, [sp, -r8]! │ │ │ │ - strdeq r0, [sp, -r0]! @ │ │ │ │ + @ instruction: 0x012d0b18 │ │ │ │ + @ instruction: 0x012d0b10 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -42550,18 +42550,18 @@ │ │ │ │ bl 52ed8 │ │ │ │ b 7e418 │ │ │ │ b 7e2ac │ │ │ │ b 7e16c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x012d0a54 │ │ │ │ - @ instruction: 0x012d0a4c │ │ │ │ - @ instruction: 0x012d1178 │ │ │ │ - @ instruction: 0x012d102d │ │ │ │ + @ instruction: 0x012d0a74 │ │ │ │ + @ instruction: 0x012d0a6c │ │ │ │ + @ instruction: 0x012d1198 │ │ │ │ + @ instruction: 0x012d104d │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -43424,18 +43424,18 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ b 7f1bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - smlawteq ip, r8, sl, pc @ │ │ │ │ - smlawteq ip, r0, sl, pc @ │ │ │ │ - msreq R12_fiq, ip, ror #20 │ │ │ │ - msreq R12_fiq, r4, ror #20 │ │ │ │ + msreq R12_fiq, r8, ror #21 │ │ │ │ + msreq R12_fiq, r0, ror #21 │ │ │ │ + smlawbeq ip, ip, sl, pc @ │ │ │ │ + smlawbeq ip, r4, sl, pc @ │ │ │ │ ldrdeq sl, [sl, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ @@ -43577,16 +43577,16 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ b 7f404 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - ldrdeq pc, [ip, -r4]! │ │ │ │ - smlawteq ip, ip, r9, pc @ │ │ │ │ + strdeq pc, [ip, -r4]! │ │ │ │ + msreq CPSR_fs, ip, ror #19 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 7f458 │ │ │ │ @@ -64421,16 +64421,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 939d4 │ │ │ │ ldrdeq r6, [r9, r4]! │ │ │ │ - smlawteq fp, r8, r2, fp │ │ │ │ - smlawteq fp, r0, r2, fp │ │ │ │ + @ instruction: 0x012bb2e8 │ │ │ │ + @ instruction: 0x012bb2e0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #163] @ 0xa3 │ │ │ │ @@ -65099,16 +65099,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 9446c │ │ │ │ @ instruction: 0x01a95724 │ │ │ │ - @ instruction: 0x012ba818 │ │ │ │ - @ instruction: 0x012ba810 │ │ │ │ + @ instruction: 0x012ba838 │ │ │ │ + @ instruction: 0x012ba830 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -65186,16 +65186,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 945c8 │ │ │ │ @ instruction: 0x01a955c8 │ │ │ │ - @ instruction: 0x012ba6bc │ │ │ │ - @ instruction: 0x012ba6b4 │ │ │ │ + ldrdeq sl, [fp, -ip]! │ │ │ │ + ldrdeq sl, [fp, -r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #87] @ 0x57 │ │ │ │ @@ -65277,16 +65277,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 94734 │ │ │ │ @ instruction: 0x01a95474 │ │ │ │ - @ instruction: 0x012ba568 │ │ │ │ - @ instruction: 0x012ba560 │ │ │ │ + smlawbeq fp, r8, r5, sl │ │ │ │ + smlawbeq fp, r0, r5, sl │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ @@ -66867,16 +66867,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 9600c │ │ │ │ @ instruction: 0x01a93b4c │ │ │ │ - @ instruction: 0x012b8c40 │ │ │ │ - @ instruction: 0x012b8c38 │ │ │ │ + @ instruction: 0x012b8c60 │ │ │ │ + @ instruction: 0x012b8c58 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #87] @ 0x57 │ │ │ │ @@ -66945,16 +66945,16 @@ │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 96144 │ │ │ │ @ instruction: 0x01a93a2c │ │ │ │ - @ instruction: 0x012b8b20 │ │ │ │ - @ instruction: 0x012b8b18 │ │ │ │ + @ instruction: 0x012b8b40 │ │ │ │ + @ instruction: 0x012b8b38 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -67019,16 +67019,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 9626c │ │ │ │ @ instruction: 0x01a938ec │ │ │ │ - @ instruction: 0x012b89e0 │ │ │ │ - ldrdeq r8, [fp, -r8]! @ │ │ │ │ + @ instruction: 0x012b8a00 │ │ │ │ + strdeq r8, [fp, -r8]! @ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #95] @ 0x5f │ │ │ │ @@ -67097,16 +67097,16 @@ │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl c10ac │ │ │ │ b 96398 │ │ │ │ bl 569cc │ │ │ │ @ instruction: 0x01a937cc │ │ │ │ - smlawteq fp, r0, r8, r8 │ │ │ │ - @ instruction: 0x012b88b8 │ │ │ │ + @ instruction: 0x012b88e0 │ │ │ │ + ldrdeq r8, [fp, -r8]! @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #87] @ 0x57 │ │ │ │ @@ -67175,16 +67175,16 @@ │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 964dc │ │ │ │ @ instruction: 0x01a93694 │ │ │ │ - smlawbeq fp, r8, r7, r8 │ │ │ │ - smlawbeq fp, r0, r7, r8 │ │ │ │ + @ instruction: 0x012b87a8 │ │ │ │ + @ instruction: 0x012b87a0 │ │ │ │ push {fp, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ add lr, r0, r0, lsl #1 │ │ │ │ ldr ip, [r3] │ │ │ │ @@ -71791,16 +71791,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ 9ad0c │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [pc, #12] @ 9ad10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x012b3ee0 │ │ │ │ - ldrdeq r3, [fp, -r8]! │ │ │ │ + @ instruction: 0x012b3f00 │ │ │ │ + strdeq r3, [fp, -r8]! │ │ │ │ push {fp, lr} │ │ │ │ bl 95eac │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ bl 95e0c │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ @@ -72953,16 +72953,16 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 9bf2c │ │ │ │ add sp, sp, #20 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x012b35ac │ │ │ │ - @ instruction: 0x012b35a4 │ │ │ │ + smlawteq fp, ip, r5, r3 │ │ │ │ + smlawteq fp, r4, r5, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 9bf4c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ add r0, r0, r1 │ │ │ │ @@ -76431,15 +76431,15 @@ │ │ │ │ ldr r0, [pc, #20] @ 9f58c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #6 │ │ │ │ add r2, sp, #4 │ │ │ │ bl 17a494 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012b003c │ │ │ │ + qsubeq r0, ip, fp │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 9f5d8 │ │ │ │ add r0, r0, r1 │ │ │ │ cmp r0, #5 │ │ │ │ bcc 9f5bc │ │ │ │ b 9f5a8 │ │ │ │ mvn r0, #29 │ │ │ │ @@ -76718,15 +76718,15 @@ │ │ │ │ str r2, [r1] │ │ │ │ strb r0, [r1, #4] │ │ │ │ b 9f9f8 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a8a2bc │ │ │ │ @ instruction: 0x01a8a270 │ │ │ │ - msreq (UNDEF: 58), r8, lsl #22 │ │ │ │ + msreq (UNDEF: 58), r8, lsr #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #384 @ 0x180 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ @@ -77308,15 +77308,15 @@ │ │ │ │ b a0040 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ mvn r0, #64 @ 0x40 │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #3 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ b a0180 │ │ │ │ - msreq (UNDEF: 58), ip, lsr #22 │ │ │ │ + msreq (UNDEF: 58), ip, asr #22 │ │ │ │ @ instruction: 0x01a8a164 │ │ │ │ @ instruction: 0x01a89fb8 │ │ │ │ @ instruction: 0x01a89f88 │ │ │ │ @ instruction: 0x01a89dc4 │ │ │ │ @ instruction: 0x01a89b98 │ │ │ │ @ instruction: 0x01a89a68 │ │ │ │ @ instruction: 0x01a89930 │ │ │ │ @@ -77463,15 +77463,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ b a059c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq sl, r4, sp, lr │ │ │ │ + @ instruction: 0x012aeda4 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r0, r1 │ │ │ │ beq a05dc │ │ │ │ @@ -77894,15 +77894,15 @@ │ │ │ │ mvn r0, #64 @ 0x40 │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1] │ │ │ │ b a0934 │ │ │ │ @ instruction: 0x01a89498 │ │ │ │ strdeq r9, [r8, r0]! │ │ │ │ - @ instruction: 0x012aec6c │ │ │ │ + smlawbeq sl, ip, ip, lr │ │ │ │ ldrdeq r9, [r8, r4]! │ │ │ │ @ instruction: 0x01a89010 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ @@ -79918,36 +79918,36 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #292 @ 0x124 │ │ │ │ bl c3650 │ │ │ │ b a2be8 │ │ │ │ @ instruction: 0x01a87d2c │ │ │ │ @ instruction: 0x01a87c7c │ │ │ │ @ instruction: 0x01a8797c │ │ │ │ - @ instruction: 0x012ad098 │ │ │ │ + strheq sp, [sl, -r8]! │ │ │ │ @ instruction: 0x01a87854 │ │ │ │ @ instruction: 0x01a877a0 │ │ │ │ - @ instruction: 0x012acf9f │ │ │ │ + @ instruction: 0x012acfbf │ │ │ │ @ instruction: 0x01a87758 │ │ │ │ @ instruction: 0x01a87694 │ │ │ │ - strdeq ip, [sl, -r2]! │ │ │ │ + @ instruction: 0x012acf12 │ │ │ │ @ instruction: 0x01a876a8 │ │ │ │ strdeq r7, [r8, r4]! │ │ │ │ - @ instruction: 0x012ace55 │ │ │ │ + @ instruction: 0x012ace75 │ │ │ │ @ instruction: 0x01a87608 │ │ │ │ @ instruction: 0x01a87554 │ │ │ │ - @ instruction: 0x012acdb8 │ │ │ │ + ldrdeq ip, [sl, -r8]! │ │ │ │ @ instruction: 0x01a87568 │ │ │ │ @ instruction: 0x01a874b8 │ │ │ │ - @ instruction: 0x012acd20 │ │ │ │ + @ instruction: 0x012acd40 │ │ │ │ @ instruction: 0x01a874cc │ │ │ │ @ instruction: 0x01a8741c │ │ │ │ - smlawbeq sl, r8, ip, ip │ │ │ │ + @ instruction: 0x012acca8 │ │ │ │ @ instruction: 0x01a87430 │ │ │ │ @ instruction: 0x01a87380 │ │ │ │ - strdeq ip, [sl, -r0]! │ │ │ │ + @ instruction: 0x012acc10 │ │ │ │ @ instruction: 0x01a87394 │ │ │ │ strdeq r7, [r8, r4]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #264 @ 0x108 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ @@ -82353,15 +82353,15 @@ │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ b a5204 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a84fc8 │ │ │ │ @ instruction: 0x01a84f3c │ │ │ │ - @ instruction: 0x012aa390 │ │ │ │ + @ instruction: 0x012aa3b0 │ │ │ │ @ instruction: 0x01a849e8 │ │ │ │ ldrdeq r4, [r8, ip]! │ │ │ │ @ instruction: 0x01a84e90 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -83634,15 +83634,15 @@ │ │ │ │ b a6600 │ │ │ │ b a6524 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a83e84 │ │ │ │ @ instruction: 0x01a83e44 │ │ │ │ - strdeq r8, [sl, -ip]! │ │ │ │ + @ instruction: 0x012a8f1c │ │ │ │ @ instruction: 0x01a83bc0 │ │ │ │ @ instruction: 0x01a83b84 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -86404,15 +86404,15 @@ │ │ │ │ add r0, sp, #272 @ 0x110 │ │ │ │ bl c3650 │ │ │ │ b a913c │ │ │ │ @ instruction: 0x01a81b7c │ │ │ │ @ instruction: 0x01a81b2c │ │ │ │ @ instruction: 0x01a81a84 │ │ │ │ ldrdeq r1, [r8, r4]! │ │ │ │ - @ instruction: 0x012a6848 │ │ │ │ + @ instruction: 0x012a6868 │ │ │ │ @ instruction: 0x01a8168c │ │ │ │ strdeq r1, [r8, r4]! │ │ │ │ @ instruction: 0x01a812e4 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -87171,15 +87171,15 @@ │ │ │ │ add r0, sp, #272 @ 0x110 │ │ │ │ bl c3650 │ │ │ │ b a9d38 │ │ │ │ strdeq r0, [r8, r0]! @ │ │ │ │ @ instruction: 0x01a80fa0 │ │ │ │ strdeq r0, [r8, r8]! │ │ │ │ @ instruction: 0x01a80e48 │ │ │ │ - @ instruction: 0x012a5c4c │ │ │ │ + @ instruction: 0x012a5c6c │ │ │ │ @ instruction: 0x01a80b00 │ │ │ │ @ instruction: 0x01a80a68 │ │ │ │ @ instruction: 0x01a80758 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -88079,15 +88079,15 @@ │ │ │ │ add r0, sp, #316 @ 0x13c │ │ │ │ bl c3650 │ │ │ │ b aab68 │ │ │ │ @ instruction: 0x01a804a4 │ │ │ │ @ instruction: 0x01a80400 │ │ │ │ @ instruction: 0x01a80358 │ │ │ │ @ instruction: 0x01a802a8 │ │ │ │ - strheq r5, [sl, -ip]! │ │ │ │ + ldrdeq r5, [sl, -ip]! │ │ │ │ @ instruction: 0x01a7ff70 │ │ │ │ @ instruction: 0x01a7ff28 │ │ │ │ @ instruction: 0x01a7f9cc │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -104090,16 +104090,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #28] │ │ │ │ b ba5a8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01294690 │ │ │ │ - smlawbeq r9, r8, r6, r4 │ │ │ │ + @ instruction: 0x012946b0 │ │ │ │ + @ instruction: 0x012946a8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #20] │ │ │ │ b ba5d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -104157,16 +104157,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #28] │ │ │ │ b ba6b4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq r9, r4, r5, r4 │ │ │ │ - @ instruction: 0x0129457c │ │ │ │ + @ instruction: 0x012945a4 │ │ │ │ + @ instruction: 0x0129459c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b ba6e0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [r0] │ │ │ │ @@ -105466,19 +105466,19 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ b bbb28 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01293158 │ │ │ │ - @ instruction: 0x01293150 │ │ │ │ + @ instruction: 0x01293178 │ │ │ │ + @ instruction: 0x01293170 │ │ │ │ ldrdeq lr, [r6, r4]! │ │ │ │ - @ instruction: 0x01293124 │ │ │ │ - @ instruction: 0x0129311c │ │ │ │ + @ instruction: 0x01293144 │ │ │ │ + @ instruction: 0x0129313c │ │ │ │ @ instruction: 0x01a6ef9c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ @@ -105538,19 +105538,19 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ b bbc48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01293038 │ │ │ │ - @ instruction: 0x01293030 │ │ │ │ + qsubeq r3, r8, r9 │ │ │ │ + qsubeq r3, r0, r9 │ │ │ │ @ instruction: 0x01a6eeb4 │ │ │ │ - @ instruction: 0x01293004 │ │ │ │ - strdeq r2, [r9, -ip]! │ │ │ │ + @ instruction: 0x01293024 │ │ │ │ + @ instruction: 0x0129301c │ │ │ │ @ instruction: 0x01a6ee7c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ @@ -105610,19 +105610,19 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ b bbd68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01292f18 │ │ │ │ - @ instruction: 0x01292f10 │ │ │ │ + @ instruction: 0x01292f38 │ │ │ │ + @ instruction: 0x01292f30 │ │ │ │ @ instruction: 0x01a6ed94 │ │ │ │ - @ instruction: 0x01292ee4 │ │ │ │ - ldrdeq r2, [r9, -ip]! │ │ │ │ + @ instruction: 0x01292f04 │ │ │ │ + strdeq r2, [r9, -ip]! │ │ │ │ @ instruction: 0x01a6ed5c │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -106340,50 +106340,50 @@ │ │ │ │ str r0, [r1] │ │ │ │ ldr r2, [sp, #244] @ 0xf4 │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b bc8dc │ │ │ │ b bc790 │ │ │ │ - @ instruction: 0x012929b8 │ │ │ │ - @ instruction: 0x012929b0 │ │ │ │ - @ instruction: 0x01292894 │ │ │ │ - smlawbeq r9, ip, r8, r2 │ │ │ │ ldrdeq r2, [r9, -r8]! │ │ │ │ ldrdeq r2, [r9, -r0]! │ │ │ │ - smlawbeq r9, ip, r7, r2 │ │ │ │ - smlawbeq r9, r4, r7, r2 │ │ │ │ + @ instruction: 0x012928b4 │ │ │ │ + @ instruction: 0x012928ac │ │ │ │ + strdeq r2, [r9, -r8]! │ │ │ │ + strdeq r2, [r9, -r0]! │ │ │ │ + @ instruction: 0x012927ac │ │ │ │ + @ instruction: 0x012927a4 │ │ │ │ + @ instruction: 0x01292740 │ │ │ │ + @ instruction: 0x01292738 │ │ │ │ @ instruction: 0x01292720 │ │ │ │ @ instruction: 0x01292718 │ │ │ │ - @ instruction: 0x01292700 │ │ │ │ + @ instruction: 0x012926b4 │ │ │ │ + @ instruction: 0x012926ac │ │ │ │ + @ instruction: 0x012926a4 │ │ │ │ + @ instruction: 0x0129269c │ │ │ │ + @ instruction: 0x01292634 │ │ │ │ + @ instruction: 0x0129262c │ │ │ │ + @ instruction: 0x01292600 │ │ │ │ strdeq r2, [r9, -r8]! │ │ │ │ - @ instruction: 0x01292694 │ │ │ │ - smlawbeq r9, ip, r6, r2 │ │ │ │ - smlawbeq r9, r4, r6, r2 │ │ │ │ - @ instruction: 0x0129267c │ │ │ │ - @ instruction: 0x01292614 │ │ │ │ - @ instruction: 0x0129260c │ │ │ │ @ instruction: 0x012925e0 │ │ │ │ ldrdeq r2, [r9, -r8]! │ │ │ │ - smlawteq r9, r0, r5, r2 │ │ │ │ - @ instruction: 0x012925b8 │ │ │ │ - @ instruction: 0x01292550 │ │ │ │ - @ instruction: 0x01292548 │ │ │ │ + @ instruction: 0x01292570 │ │ │ │ + @ instruction: 0x01292568 │ │ │ │ + @ instruction: 0x01292534 │ │ │ │ + @ instruction: 0x0129252c │ │ │ │ @ instruction: 0x01292514 │ │ │ │ @ instruction: 0x0129250c │ │ │ │ - strdeq r2, [r9, -r4]! │ │ │ │ - @ instruction: 0x012924ec │ │ │ │ - smlawbeq r9, ip, r4, r2 │ │ │ │ - smlawbeq r9, r4, r4, r2 │ │ │ │ - @ instruction: 0x01292444 │ │ │ │ - @ instruction: 0x0129243c │ │ │ │ - smlawteq r9, r4, r3, r2 │ │ │ │ - @ instruction: 0x012923bc │ │ │ │ - @ instruction: 0x01292338 │ │ │ │ - @ instruction: 0x01292330 │ │ │ │ + @ instruction: 0x012924ac │ │ │ │ + @ instruction: 0x012924a4 │ │ │ │ + @ instruction: 0x01292464 │ │ │ │ + @ instruction: 0x0129245c │ │ │ │ + @ instruction: 0x012923e4 │ │ │ │ + ldrdeq r2, [r9, -ip]! │ │ │ │ + @ instruction: 0x01292358 │ │ │ │ + @ instruction: 0x01292350 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ bne bc9b8 │ │ │ │ @@ -106450,18 +106450,18 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b bca90 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0129224c │ │ │ │ - @ instruction: 0x01292244 │ │ │ │ - @ instruction: 0x01292194 │ │ │ │ - smlawbeq r9, ip, r1, r2 │ │ │ │ + @ instruction: 0x0129226c │ │ │ │ + @ instruction: 0x01292264 │ │ │ │ + @ instruction: 0x012921b4 │ │ │ │ + @ instruction: 0x012921ac │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #83] @ 0x53 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -107009,15 +107009,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a6d7bc │ │ │ │ - @ instruction: 0x0129269b │ │ │ │ + @ instruction: 0x012926bb │ │ │ │ @ instruction: 0x01a6d8b4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl d381c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -115195,16 +115195,16 @@ │ │ │ │ ldrb r0, [r0] │ │ │ │ and r1, r1, #7 │ │ │ │ and r0, r0, #63 @ 0x3f │ │ │ │ orr r0, r0, r2, lsl #6 │ │ │ │ orr r0, r0, r1, lsl #18 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ b c52ec │ │ │ │ - @ instruction: 0x01289a30 │ │ │ │ - @ instruction: 0x01289a28 │ │ │ │ + @ instruction: 0x01289a50 │ │ │ │ + @ instruction: 0x01289a48 │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ bl d6960 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ @@ -115223,37 +115223,37 @@ │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ c53ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0128a469 │ │ │ │ + smlawbeq r8, r9, r4, sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl bbdfc │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ c53d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0128a43d │ │ │ │ + @ instruction: 0x0128a45d │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl bbe08 │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ c5404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0128a411 │ │ │ │ + @ instruction: 0x0128a431 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, sp │ │ │ │ add r2, r1, #4 │ │ │ │ ldm r3!, {r4, r5, r6, ip, lr} │ │ │ │ stmia r2!, {r4, r5, r6, ip, lr} │ │ │ │ @@ -116416,20 +116416,20 @@ │ │ │ │ bl 1d6098 │ │ │ │ str r0, [sp, #12] │ │ │ │ b c6640 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a64558 │ │ │ │ - @ instruction: 0x01288650 │ │ │ │ - @ instruction: 0x01288648 │ │ │ │ + @ instruction: 0x01288670 │ │ │ │ + @ instruction: 0x01288668 │ │ │ │ @ instruction: 0x01a64520 │ │ │ │ @ instruction: 0x01a64508 │ │ │ │ - @ instruction: 0x012885e8 │ │ │ │ - @ instruction: 0x012885e0 │ │ │ │ + @ instruction: 0x01288608 │ │ │ │ + @ instruction: 0x01288600 │ │ │ │ ldrdeq r4, [r6, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ strb r1, [sp, #11] │ │ │ │ ldrb r0, [sp, #11] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -116499,20 +116499,20 @@ │ │ │ │ bl 1d6098 │ │ │ │ str r0, [sp, #12] │ │ │ │ b c678c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a6440c │ │ │ │ - @ instruction: 0x01288504 │ │ │ │ - strdeq r8, [r8, -ip]! │ │ │ │ + @ instruction: 0x01288524 │ │ │ │ + @ instruction: 0x0128851c │ │ │ │ ldrdeq r4, [r6, r4]! @ │ │ │ │ @ instruction: 0x01a643bc │ │ │ │ - @ instruction: 0x0128849c │ │ │ │ - @ instruction: 0x01288494 │ │ │ │ + @ instruction: 0x012884bc │ │ │ │ + @ instruction: 0x012884b4 │ │ │ │ @ instruction: 0x01a64384 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #4] │ │ │ │ strb r1, [sp, #14] │ │ │ │ ldrb r0, [sp, #14] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -116582,20 +116582,20 @@ │ │ │ │ bl 1d515c │ │ │ │ strb r0, [sp, #15] │ │ │ │ b c68d8 │ │ │ │ ldrb r0, [sp, #15] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a642c0 │ │ │ │ - @ instruction: 0x012883b8 │ │ │ │ - @ instruction: 0x012883b0 │ │ │ │ + ldrdeq r8, [r8, -r8]! @ │ │ │ │ + ldrdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01a64288 │ │ │ │ @ instruction: 0x01a64270 │ │ │ │ - @ instruction: 0x01288350 │ │ │ │ - @ instruction: 0x01288348 │ │ │ │ + @ instruction: 0x01288370 │ │ │ │ + @ instruction: 0x01288368 │ │ │ │ @ instruction: 0x01a64238 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ strb r1, [sp, #11] │ │ │ │ ldrb r0, [sp, #11] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -116665,20 +116665,20 @@ │ │ │ │ bl 1d6098 │ │ │ │ str r0, [sp, #12] │ │ │ │ b c6a24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a64174 │ │ │ │ - @ instruction: 0x0128826c │ │ │ │ - @ instruction: 0x01288264 │ │ │ │ + smlawbeq r8, ip, r2, r8 │ │ │ │ + smlawbeq r8, r4, r2, r8 │ │ │ │ @ instruction: 0x01a6413c │ │ │ │ @ instruction: 0x01a64124 │ │ │ │ - @ instruction: 0x01288204 │ │ │ │ - strdeq r8, [r8, -ip]! │ │ │ │ + @ instruction: 0x01288224 │ │ │ │ + @ instruction: 0x0128821c │ │ │ │ @ instruction: 0x01a640ec │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ strb r2, [sp, #15] │ │ │ │ ldrb r0, [sp, #15] │ │ │ │ @@ -116744,20 +116744,20 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d5df8 │ │ │ │ b c6b64 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a64044 │ │ │ │ - @ instruction: 0x0128810c │ │ │ │ - @ instruction: 0x01288104 │ │ │ │ + @ instruction: 0x0128812c │ │ │ │ + @ instruction: 0x01288124 │ │ │ │ @ instruction: 0x01a6400c │ │ │ │ @ instruction: 0x01a6400c │ │ │ │ - strheq r8, [r8, -ip]! │ │ │ │ - strheq r8, [r8, -r4]! │ │ │ │ + ldrdeq r8, [r8, -ip]! │ │ │ │ + ldrdeq r8, [r8, -r4]! │ │ │ │ ldrdeq r3, [r6, r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ strb r2, [sp, #15] │ │ │ │ ldrb r0, [sp, #15] │ │ │ │ @@ -116823,20 +116823,20 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1d5774 │ │ │ │ b c6ca0 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a63f08 │ │ │ │ - ldrdeq r7, [r8, -r0]! │ │ │ │ - smlawteq r8, r8, pc, r7 @ │ │ │ │ + strdeq r7, [r8, -r0]! │ │ │ │ + @ instruction: 0x01287fe8 │ │ │ │ ldrdeq r3, [r6, r0]! │ │ │ │ ldrdeq r3, [r6, r0]! │ │ │ │ - smlawbeq r8, r0, pc, r7 @ │ │ │ │ - @ instruction: 0x01287f78 │ │ │ │ + @ instruction: 0x01287fa0 │ │ │ │ + @ instruction: 0x01287f98 │ │ │ │ @ instruction: 0x01a63e98 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ strb r2, [sp, #15] │ │ │ │ ldrb r0, [sp, #15] │ │ │ │ @@ -116902,20 +116902,20 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d5df8 │ │ │ │ b c6ddc │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a63dcc │ │ │ │ - @ instruction: 0x01287e94 │ │ │ │ - smlawbeq r8, ip, lr, r7 │ │ │ │ + @ instruction: 0x01287eb4 │ │ │ │ + @ instruction: 0x01287eac │ │ │ │ @ instruction: 0x01a63d94 │ │ │ │ @ instruction: 0x01a63d94 │ │ │ │ - @ instruction: 0x01287e44 │ │ │ │ - @ instruction: 0x01287e3c │ │ │ │ + @ instruction: 0x01287e64 │ │ │ │ + @ instruction: 0x01287e5c │ │ │ │ @ instruction: 0x01a63d5c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ strb r2, [sp, #15] │ │ │ │ ldrb r0, [sp, #15] │ │ │ │ @@ -116981,20 +116981,20 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d5df8 │ │ │ │ b c6f18 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a63c90 │ │ │ │ - @ instruction: 0x01287d58 │ │ │ │ - @ instruction: 0x01287d50 │ │ │ │ + @ instruction: 0x01287d78 │ │ │ │ + @ instruction: 0x01287d70 │ │ │ │ @ instruction: 0x01a63c58 │ │ │ │ @ instruction: 0x01a63c58 │ │ │ │ - @ instruction: 0x01287d08 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + @ instruction: 0x01287d28 │ │ │ │ + @ instruction: 0x01287d20 │ │ │ │ @ instruction: 0x01a63c20 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ @@ -117323,20 +117323,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [pc, #36] @ c7494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ bl 567a4 │ │ │ │ @ instruction: 0x01a63750 │ │ │ │ - @ instruction: 0x012877e8 │ │ │ │ - @ instruction: 0x012877e0 │ │ │ │ + @ instruction: 0x01287808 │ │ │ │ + @ instruction: 0x01287800 │ │ │ │ @ instruction: 0x01a63718 │ │ │ │ @ instruction: 0x01a63718 │ │ │ │ - @ instruction: 0x01287798 │ │ │ │ - @ instruction: 0x01287790 │ │ │ │ + @ instruction: 0x012877b8 │ │ │ │ + @ instruction: 0x012877b0 │ │ │ │ @ instruction: 0x01a636e0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ @@ -117665,20 +117665,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [pc, #36] @ c79ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ bl 567a4 │ │ │ │ strdeq r3, [r6, r8]! │ │ │ │ - @ instruction: 0x01287290 │ │ │ │ - smlawbeq r8, r8, r2, r7 │ │ │ │ + @ instruction: 0x012872b0 │ │ │ │ + @ instruction: 0x012872a8 │ │ │ │ @ instruction: 0x01a631c0 │ │ │ │ @ instruction: 0x01a631c0 │ │ │ │ - @ instruction: 0x01287240 │ │ │ │ - @ instruction: 0x01287238 │ │ │ │ + @ instruction: 0x01287260 │ │ │ │ + @ instruction: 0x01287258 │ │ │ │ @ instruction: 0x01a63188 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ @@ -118007,20 +118007,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [pc, #36] @ c7f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ bl 567a4 │ │ │ │ @ instruction: 0x01a62ca0 │ │ │ │ - @ instruction: 0x01286d38 │ │ │ │ - @ instruction: 0x01286d30 │ │ │ │ + @ instruction: 0x01286d58 │ │ │ │ + @ instruction: 0x01286d50 │ │ │ │ @ instruction: 0x01a62c68 │ │ │ │ @ instruction: 0x01a62c68 │ │ │ │ - @ instruction: 0x01286ce8 │ │ │ │ - @ instruction: 0x01286ce0 │ │ │ │ + @ instruction: 0x01286d08 │ │ │ │ + @ instruction: 0x01286d00 │ │ │ │ @ instruction: 0x01a62c30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ @@ -118349,20 +118349,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [pc, #36] @ c849c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ bl 567a4 │ │ │ │ @ instruction: 0x01a62748 │ │ │ │ - @ instruction: 0x012867e0 │ │ │ │ - ldrdeq r6, [r8, -r8]! │ │ │ │ + @ instruction: 0x01286800 │ │ │ │ + strdeq r6, [r8, -r8]! │ │ │ │ @ instruction: 0x01a62738 │ │ │ │ @ instruction: 0x01a62710 │ │ │ │ - @ instruction: 0x01286790 │ │ │ │ - smlawbeq r8, r8, r7, r6 │ │ │ │ + @ instruction: 0x012867b0 │ │ │ │ + @ instruction: 0x012867a8 │ │ │ │ strdeq r2, [r6, r8]! │ │ │ │ sub sp, sp, #20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -118538,16 +118538,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b c8768 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x012864b0 │ │ │ │ - @ instruction: 0x012864a8 │ │ │ │ + ldrdeq r6, [r8, -r0]! │ │ │ │ + smlawteq r8, r8, r4, r6 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ bne c87a8 │ │ │ │ b c8794 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -118562,16 +118562,16 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b c87c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0128643c │ │ │ │ - @ instruction: 0x01286434 │ │ │ │ + @ instruction: 0x0128645c │ │ │ │ + @ instruction: 0x01286454 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 159794 │ │ │ │ @@ -119052,16 +119052,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r0, r1, lsl #2] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ b c8f14 │ │ │ │ - @ instruction: 0x01285d04 │ │ │ │ - strdeq r5, [r8, -ip]! │ │ │ │ + @ instruction: 0x01285d24 │ │ │ │ + @ instruction: 0x01285d1c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ sub r0, r0, r1 │ │ │ │ @@ -119111,16 +119111,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r0, r1, lsl #2] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ b c8ffc │ │ │ │ - @ instruction: 0x01285c20 │ │ │ │ - @ instruction: 0x01285c18 │ │ │ │ + @ instruction: 0x01285c40 │ │ │ │ + @ instruction: 0x01285c38 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -119169,16 +119169,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r0, r1, lsl #2] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ b c90e8 │ │ │ │ - @ instruction: 0x01285b30 │ │ │ │ - @ instruction: 0x01285b28 │ │ │ │ + @ instruction: 0x01285b50 │ │ │ │ + @ instruction: 0x01285b48 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -119238,16 +119238,16 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b c91d8 │ │ │ │ - @ instruction: 0x01285a44 │ │ │ │ - @ instruction: 0x01285a3c │ │ │ │ + @ instruction: 0x01285a64 │ │ │ │ + @ instruction: 0x01285a5c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ sub r0, r0, r1 │ │ │ │ @@ -119297,16 +119297,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r0, r1, lsl #2] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ b c92e4 │ │ │ │ - @ instruction: 0x01285938 │ │ │ │ - @ instruction: 0x01285930 │ │ │ │ + @ instruction: 0x01285958 │ │ │ │ + @ instruction: 0x01285950 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -119355,16 +119355,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r0, r1, lsl #2] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ b c93d0 │ │ │ │ - @ instruction: 0x01285848 │ │ │ │ - @ instruction: 0x01285840 │ │ │ │ + @ instruction: 0x01285868 │ │ │ │ + @ instruction: 0x01285860 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ sub r0, r0, r2 │ │ │ │ @@ -120437,15 +120437,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 175510 │ │ │ │ b ca2e8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a60980 │ │ │ │ @ instruction: 0x01a6094c │ │ │ │ - @ instruction: 0x0128561b │ │ │ │ + @ instruction: 0x0128563b │ │ │ │ @ instruction: 0x01a60824 │ │ │ │ @ instruction: 0x01a60850 │ │ │ │ push {fp, lr} │ │ │ │ bl ca228 │ │ │ │ pop {fp, pc} │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #416 @ 0x1a0 │ │ │ │ @@ -120975,15 +120975,15 @@ │ │ │ │ mov ip, sp │ │ │ │ str r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ bl 164080 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ ldrdeq pc, [r5, ip]! │ │ │ │ - @ instruction: 0x01284c6b │ │ │ │ + smlawbeq r8, fp, ip, r4 │ │ │ │ @ instruction: 0x01a5fe54 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, sp │ │ │ │ bl 178a1c │ │ │ │ @@ -122327,19 +122327,19 @@ │ │ │ │ bl c05b4 │ │ │ │ b cbaec │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5f588 │ │ │ │ @ instruction: 0x01a5f528 │ │ │ │ @ instruction: 0x01a5f470 │ │ │ │ - @ instruction: 0x0128402f │ │ │ │ + @ instruction: 0x0128404f │ │ │ │ @ instruction: 0x01a5f238 │ │ │ │ @ instruction: 0x01a5f34c │ │ │ │ @ instruction: 0x01a5f0c4 │ │ │ │ - @ instruction: 0x01283c63 │ │ │ │ + smlawbeq r8, r3, ip, r3 │ │ │ │ @ instruction: 0x01a5eebc │ │ │ │ strdeq lr, [r5, ip]! │ │ │ │ @ instruction: 0x01a5ed6c │ │ │ │ @ instruction: 0x01a5ec70 │ │ │ │ mov r0, #1064960 @ 0x104000 │ │ │ │ bx lr │ │ │ │ mvn r0, #5 │ │ │ │ @@ -122478,15 +122478,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b cc4fc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5eb20 │ │ │ │ - @ instruction: 0x01283667 │ │ │ │ + smlawbeq r8, r7, r6, r3 │ │ │ │ @ instruction: 0x01a5e8c0 │ │ │ │ @ instruction: 0x01a5e9cc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -122597,15 +122597,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #32] │ │ │ │ b cc6d8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5e8e8 │ │ │ │ - @ instruction: 0x0128340f │ │ │ │ + @ instruction: 0x0128342f │ │ │ │ @ instruction: 0x01a5e668 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #384 @ 0x180 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ str r2, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ ldr r1, [sp, #400] @ 0x190 │ │ │ │ @@ -122966,15 +122966,15 @@ │ │ │ │ b cca04 │ │ │ │ ldr r0, [sp, #360] @ 0x168 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ b ccc9c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5e738 │ │ │ │ - @ instruction: 0x0128324f │ │ │ │ + @ instruction: 0x0128326f │ │ │ │ @ instruction: 0x01a5e4a8 │ │ │ │ @ instruction: 0x01a5e5b0 │ │ │ │ @ instruction: 0x01a5e4c4 │ │ │ │ @ instruction: 0x01a5e39c │ │ │ │ @ instruction: 0x01a5e288 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ @@ -123160,15 +123160,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b ccfa4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5e1ac │ │ │ │ - @ instruction: 0x01282c73 │ │ │ │ + @ instruction: 0x01282c93 │ │ │ │ @ instruction: 0x01a5decc │ │ │ │ @ instruction: 0x01a5e034 │ │ │ │ @ instruction: 0x01a5df88 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -123381,15 +123381,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b cd318 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5deb4 │ │ │ │ - @ instruction: 0x0128297b │ │ │ │ + @ instruction: 0x0128299b │ │ │ │ ldrdeq sp, [r5, r4]! │ │ │ │ @ instruction: 0x01a5dd3c │ │ │ │ @ instruction: 0x01a5dc90 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -123584,15 +123584,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b cd644 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5db40 │ │ │ │ - @ instruction: 0x01282607 │ │ │ │ + @ instruction: 0x01282627 │ │ │ │ @ instruction: 0x01a5d860 │ │ │ │ @ instruction: 0x01a5d9c8 │ │ │ │ @ instruction: 0x01a5d91c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -123775,15 +123775,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b cd940 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5d810 │ │ │ │ - ldrdeq r2, [r8, -r7]! │ │ │ │ + strdeq r2, [r8, -r7]! │ │ │ │ @ instruction: 0x01a5d530 │ │ │ │ @ instruction: 0x01a5d698 │ │ │ │ @ instruction: 0x01a5d5ec │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #304 @ 0x130 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -123966,15 +123966,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b cdc3c │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5d518 │ │ │ │ - ldrdeq r1, [r8, -pc]! │ │ │ │ + strdeq r1, [r8, -pc]! │ │ │ │ @ instruction: 0x01a5d238 │ │ │ │ @ instruction: 0x01a5d3a0 │ │ │ │ strdeq sp, [r5, r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -124157,15 +124157,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b cdf38 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5d21c │ │ │ │ - @ instruction: 0x01281ce3 │ │ │ │ + @ instruction: 0x01281d03 │ │ │ │ @ instruction: 0x01a5cf3c │ │ │ │ @ instruction: 0x01a5d0a4 │ │ │ │ strdeq ip, [r5, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -124348,15 +124348,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ b ce234 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5cf20 │ │ │ │ - @ instruction: 0x012819e7 │ │ │ │ + @ instruction: 0x01281a07 │ │ │ │ @ instruction: 0x01a5cc40 │ │ │ │ @ instruction: 0x01a5cda8 │ │ │ │ strdeq ip, [r5, ip]! @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ @@ -124540,15 +124540,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ b ce534 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5cc1c │ │ │ │ - @ instruction: 0x012816e3 │ │ │ │ + @ instruction: 0x01281703 │ │ │ │ @ instruction: 0x01a5c93c │ │ │ │ @ instruction: 0x01a5caa4 │ │ │ │ strdeq ip, [r5, r8]! │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #312 @ 0x138 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ @@ -124861,15 +124861,15 @@ │ │ │ │ b ce978 │ │ │ │ ldr r0, [sp, #288] @ 0x120 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ bl c1a20 │ │ │ │ b cea2c │ │ │ │ @ instruction: 0x01a5c90c │ │ │ │ - @ instruction: 0x012813a3 │ │ │ │ + smlawteq r8, r3, r3, r1 │ │ │ │ strdeq ip, [r5, ip]! @ │ │ │ │ @ instruction: 0x01a5c684 │ │ │ │ strdeq ip, [r5, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r1, r0, #168 @ 0xa8 │ │ │ │ @@ -124942,15 +124942,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #28] │ │ │ │ b ceb7c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5c490 │ │ │ │ - strdeq r0, [r8, -r7]! │ │ │ │ + @ instruction: 0x01280f17 │ │ │ │ @ instruction: 0x01a5c150 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r1, #16 │ │ │ │ bl 1576e4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -125028,15 +125028,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #16] │ │ │ │ b cecd4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5c33c │ │ │ │ - @ instruction: 0x01280d93 │ │ │ │ + @ instruction: 0x01280db3 │ │ │ │ @ instruction: 0x01a5bfec │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -125112,15 +125112,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #8] │ │ │ │ b cee24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ strdeq ip, [r5, r0]! │ │ │ │ - @ instruction: 0x01280c37 │ │ │ │ + @ instruction: 0x01280c57 │ │ │ │ @ instruction: 0x01a5be90 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ @@ -125289,15 +125289,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ b cf0e8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5c07c │ │ │ │ - @ instruction: 0x01280ab3 │ │ │ │ + ldrdeq r0, [r8, -r3]! │ │ │ │ @ instruction: 0x01a5bcec │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r1, r0, #72 @ 0x48 │ │ │ │ @@ -125413,15 +125413,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str r0, [sp, #32] │ │ │ │ b cf2d8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5be20 │ │ │ │ - @ instruction: 0x01280847 │ │ │ │ + @ instruction: 0x01280867 │ │ │ │ @ instruction: 0x01a5ba80 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #184 @ 0xb8 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r1, r0, #72 @ 0x48 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 1095f0 │ │ │ │ @@ -125538,15 +125538,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b cf4cc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5bc48 │ │ │ │ - @ instruction: 0x0128065f │ │ │ │ + @ instruction: 0x0128067f │ │ │ │ @ instruction: 0x01a5b898 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #316] @ 0x13c │ │ │ │ @@ -125790,15 +125790,15 @@ │ │ │ │ strb r0, [sp, #267] @ 0x10b │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl c05b4 │ │ │ │ b cf694 │ │ │ │ ldr r0, [sp, #268] @ 0x10c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5b9c0 │ │ │ │ - msreq CPSR_sxc, r4, ror #24 │ │ │ │ + smlawbeq r7, r4, ip, pc @ │ │ │ │ @ instruction: 0x01a5b8a8 │ │ │ │ @ instruction: 0x01a5b89c │ │ │ │ @ instruction: 0x01a5b764 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -125918,15 +125918,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #24] │ │ │ │ b cfabc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a5b640 │ │ │ │ - strdeq pc, [r7, -r7]! │ │ │ │ + @ instruction: 0x01280017 │ │ │ │ ldrdeq fp, [r5, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r0, [pc, #48] @ cfb10 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #18 │ │ │ │ str r1, [sp] │ │ │ │ @@ -125936,16 +125936,16 @@ │ │ │ │ ldr r0, [pc, #24] @ cfb14 │ │ │ │ add r0, pc, r0 │ │ │ │ bl cfb18 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01280049 │ │ │ │ - @ instruction: 0x0128003f │ │ │ │ + @ instruction: 0x01280069 │ │ │ │ + qsubeq r0, pc, r8 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 154044 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 540a8 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -126190,18 +126190,18 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b cfef8 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5b3cc │ │ │ │ - msreq CPSR_sxc, r3, asr sp │ │ │ │ + msreq CPSR_sxc, r3, ror sp │ │ │ │ @ instruction: 0x01a5af6c │ │ │ │ - smlawteq r7, ip, lr, pc @ │ │ │ │ - smlawbeq r7, r7, lr, pc @ │ │ │ │ + msreq (UNDEF: 39), ip, ror #29 │ │ │ │ + msreq (UNDEF: 39), r7, lsr #29 │ │ │ │ @ instruction: 0x01a5b2e8 │ │ │ │ @ instruction: 0x01a5b270 │ │ │ │ @ instruction: 0x01a5b23c │ │ │ │ @ instruction: 0x01a5b1b0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -126398,18 +126398,18 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b d0238 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5b08c │ │ │ │ - msreq (UNDEF: 39), r3, lsl sl │ │ │ │ + msreq (UNDEF: 39), r3, lsr sl │ │ │ │ @ instruction: 0x01a5ac2c │ │ │ │ - smlawbeq r7, ip, fp, pc @ │ │ │ │ - msreq SP_und, r7, asr #22 │ │ │ │ + msreq SP_und, ip, lsr #23 │ │ │ │ + msreq SP_und, r7, ror #22 │ │ │ │ @ instruction: 0x01a5afa8 │ │ │ │ @ instruction: 0x01a5af30 │ │ │ │ strdeq sl, [r5, ip]! │ │ │ │ @ instruction: 0x01a5ae70 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -126606,18 +126606,18 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b d0578 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5ad4c │ │ │ │ - ldrdeq pc, [r7, -r3]! │ │ │ │ + strdeq pc, [r7, -r3]! │ │ │ │ @ instruction: 0x01a5a8ec │ │ │ │ - msreq CPSR_sxc, ip, asr #16 │ │ │ │ - msreq CPSR_sxc, r7, lsl #16 │ │ │ │ + msreq CPSR_sxc, ip, ror #16 │ │ │ │ + msreq CPSR_sxc, r7, lsr #16 │ │ │ │ @ instruction: 0x01a5ac68 │ │ │ │ strdeq sl, [r5, r0]! │ │ │ │ @ instruction: 0x01a5abbc │ │ │ │ @ instruction: 0x01a5ab30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -126816,16 +126816,16 @@ │ │ │ │ b d08b8 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5aa0c │ │ │ │ msreq SP_und, r3 @ │ │ │ │ @ instruction: 0x01a5a5ac │ │ │ │ - msreq CPSR_sxc, ip, lsl #10 │ │ │ │ - smlawteq r7, r7, r4, pc @ │ │ │ │ + msreq CPSR_sxc, ip, lsr #10 │ │ │ │ + msreq CPSR_sxc, r7, ror #9 │ │ │ │ @ instruction: 0x01a5a928 │ │ │ │ @ instruction: 0x01a5a8b0 │ │ │ │ @ instruction: 0x01a5a87c │ │ │ │ strdeq sl, [r5, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -127022,18 +127022,18 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b d0bf8 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5a6cc │ │ │ │ - qsubeq pc, r3, r7 @ │ │ │ │ + msreq CPSR_sxc, r3, ror r0 │ │ │ │ @ instruction: 0x01a5a26c │ │ │ │ - smlawteq r7, ip, r1, pc @ │ │ │ │ - smlawbeq r7, r7, r1, pc @ │ │ │ │ + msreq CPSR_sxc, ip, ror #3 │ │ │ │ + msreq CPSR_sxc, r7, lsr #3 │ │ │ │ @ instruction: 0x01a5a5e8 │ │ │ │ @ instruction: 0x01a5a570 │ │ │ │ @ instruction: 0x01a5a53c │ │ │ │ @ instruction: 0x01a5a4b0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -127230,64 +127230,64 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b d0f38 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a5a38c │ │ │ │ - @ instruction: 0x0127ed13 │ │ │ │ + @ instruction: 0x0127ed33 │ │ │ │ @ instruction: 0x01a59f2c │ │ │ │ - smlawbeq r7, ip, lr, lr │ │ │ │ - @ instruction: 0x0127ee47 │ │ │ │ + @ instruction: 0x0127eeac │ │ │ │ + @ instruction: 0x0127ee67 │ │ │ │ @ instruction: 0x01a5a2a8 │ │ │ │ @ instruction: 0x01a5a230 │ │ │ │ strdeq sl, [r5, ip]! │ │ │ │ @ instruction: 0x01a5a170 │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d0f80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #31 │ │ │ │ bl cff28 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec0a │ │ │ │ + @ instruction: 0x0127ec2a │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d0f9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #31 │ │ │ │ bl cfbe8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec0d │ │ │ │ + @ instruction: 0x0127ec2d │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d0fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #28 │ │ │ │ bl d05a8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec10 │ │ │ │ + @ instruction: 0x0127ec30 │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d0fd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #28 │ │ │ │ bl d08e8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec10 │ │ │ │ + @ instruction: 0x0127ec30 │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d0ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #28 │ │ │ │ bl d0c28 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec10 │ │ │ │ + @ instruction: 0x0127ec30 │ │ │ │ push {fp, lr} │ │ │ │ ldr r1, [pc, #12] @ d100c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #28 │ │ │ │ bl d0268 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127ec10 │ │ │ │ + @ instruction: 0x0127ec30 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #672 @ 0x2a0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -128039,15 +128039,15 @@ │ │ │ │ b d1a54 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a59854 │ │ │ │ @ instruction: 0x01a5969c │ │ │ │ @ instruction: 0x01a5965c │ │ │ │ @ instruction: 0x01a59614 │ │ │ │ ldrdeq r9, [r5, r4]! │ │ │ │ - @ instruction: 0x0127d110 │ │ │ │ + @ instruction: 0x0127d130 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r1] │ │ │ │ bl 163e84 │ │ │ │ bl 168bcc │ │ │ │ mov r2, r0 │ │ │ │ @@ -129061,15 +129061,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ b d2bd0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01a586b0 │ │ │ │ - @ instruction: 0x0127ce97 │ │ │ │ + @ instruction: 0x0127ceb7 │ │ │ │ @ instruction: 0x01a58080 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #1 │ │ │ │ beq d2c2c │ │ │ │ b d2c00 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -130046,15 +130046,15 @@ │ │ │ │ b d3b30 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x0127b80c │ │ │ │ + @ instruction: 0x0127b82c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, sp, #4 │ │ │ │ bl 159710 │ │ │ │ str r0, [sp] │ │ │ │ b d3b80 │ │ │ │ @@ -130492,18 +130492,18 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ bl c39d4 │ │ │ │ b d421c │ │ │ │ mcrr 9, 11, pc, ip, cr0 @ │ │ │ │ @ instruction: 0x01a575a0 │ │ │ │ @ instruction: 0x01a57550 │ │ │ │ @ instruction: 0x01a57468 │ │ │ │ - strdeq fp, [r7, -r6]! │ │ │ │ + @ instruction: 0x0127bd16 │ │ │ │ @ instruction: 0x01a572ac │ │ │ │ strdeq r7, [r5, r8]! │ │ │ │ - @ instruction: 0x0127b95f │ │ │ │ + @ instruction: 0x0127b97f │ │ │ │ @ instruction: 0x01a56b58 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #328 @ 0x148 │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #319] @ 0x13f │ │ │ │ strb r1, [sp, #318] @ 0x13e │ │ │ │ @@ -131059,15 +131059,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl c3644 │ │ │ │ b d4b04 │ │ │ │ @ instruction: 0x01a56848 │ │ │ │ - @ instruction: 0x0127af6f │ │ │ │ + smlawbeq r7, pc, pc, sl @ │ │ │ │ @ instruction: 0x01a56198 │ │ │ │ @ instruction: 0x01a56794 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #392 @ 0x188 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ @@ -131492,15 +131492,15 @@ │ │ │ │ b d51d4 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl c504c │ │ │ │ b d51bc │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a56700 │ │ │ │ - @ instruction: 0x0127ae07 │ │ │ │ + @ instruction: 0x0127ae27 │ │ │ │ @ instruction: 0x01a56030 │ │ │ │ @ instruction: 0x01a56468 │ │ │ │ ldrdeq r6, [r5, r0]! │ │ │ │ push {fp, lr} │ │ │ │ bl c02c4 │ │ │ │ mvn r0, #5 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -132905,15 +132905,15 @@ │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ b d67e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a54d28 │ │ │ │ @ instruction: 0x01a54c9c │ │ │ │ - @ instruction: 0x012792a3 │ │ │ │ + smlawteq r7, r3, r2, r9 │ │ │ │ @ instruction: 0x01a544ec │ │ │ │ @ instruction: 0x01a54c3c │ │ │ │ strdeq r4, [r5, r0]! │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ @@ -132939,15 +132939,15 @@ │ │ │ │ ldr r2, [pc, #24] @ d6880 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ add sp, sp, #216 @ 0xd8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127943d │ │ │ │ + @ instruction: 0x0127945d │ │ │ │ @ instruction: 0x01a54b60 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #216 @ 0xd8 │ │ │ │ mov r0, #136 @ 0x88 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109e4c │ │ │ │ @@ -132967,15 +132967,15 @@ │ │ │ │ ldr r2, [pc, #24] @ d68f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ add sp, sp, #216 @ 0xd8 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r7, sp, r3, r9 │ │ │ │ + @ instruction: 0x012793ed │ │ │ │ strdeq r4, [r5, r0]! │ │ │ │ push {fp, lr} │ │ │ │ bl 568e0 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ @@ -133029,15 +133029,15 @@ │ │ │ │ ldr r2, [pc, #24] @ d69e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq r9, [r7, -r5]! │ │ │ │ + strdeq r9, [r7, -r5]! │ │ │ │ @ instruction: 0x01a54a08 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109e04 │ │ │ │ @@ -133057,15 +133057,15 @@ │ │ │ │ ldr r2, [pc, #24] @ d6a58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01279265 │ │ │ │ + smlawbeq r7, r5, r2, r9 │ │ │ │ @ instruction: 0x01a54998 │ │ │ │ push {fp, lr} │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -133429,20 +133429,20 @@ │ │ │ │ b d6fe4 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl c4e08 │ │ │ │ b d700c │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x01278eec │ │ │ │ - @ instruction: 0x01278ee4 │ │ │ │ - smlawbeq r7, r8, lr, r8 │ │ │ │ - smlawbeq r7, r0, lr, r8 │ │ │ │ - @ instruction: 0x01278e20 │ │ │ │ - @ instruction: 0x01278e18 │ │ │ │ + @ instruction: 0x01278f0c │ │ │ │ + @ instruction: 0x01278f04 │ │ │ │ + @ instruction: 0x01278ea8 │ │ │ │ + @ instruction: 0x01278ea0 │ │ │ │ + @ instruction: 0x01278e40 │ │ │ │ + @ instruction: 0x01278e38 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ bne d7078 │ │ │ │ @@ -133488,15 +133488,15 @@ │ │ │ │ b d70e4 │ │ │ │ bl 569cc │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl c063c │ │ │ │ b d70fc │ │ │ │ - @ instruction: 0x01278da8 │ │ │ │ + smlawteq r7, r8, sp, r8 │ │ │ │ @ instruction: 0x01a5438c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -133569,20 +133569,20 @@ │ │ │ │ b d724c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, #-2147483648 @ 0x80000000 │ │ │ │ str r0, [r1] │ │ │ │ b d724c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq r8, [r7, -r8]! @ │ │ │ │ - ldrdeq r8, [r7, -r0]! │ │ │ │ - @ instruction: 0x01278ba4 │ │ │ │ - @ instruction: 0x01278b9c │ │ │ │ - @ instruction: 0x01278b6c │ │ │ │ - @ instruction: 0x01278b64 │ │ │ │ + strdeq r8, [r7, -r8]! @ │ │ │ │ + strdeq r8, [r7, -r0]! │ │ │ │ + smlawteq r7, r4, fp, r8 │ │ │ │ + @ instruction: 0x01278bbc │ │ │ │ + smlawbeq r7, ip, fp, r8 │ │ │ │ + smlawbeq r7, r4, fp, r8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #608 @ 0x260 │ │ │ │ bic sp, sp, #31 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -134295,15 +134295,15 @@ │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ d7dac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r7, lr, r0, r8 │ │ │ │ + @ instruction: 0x012780ee │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str ip, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ @@ -138531,15 +138531,15 @@ │ │ │ │ b dbfb4 │ │ │ │ b dbef8 │ │ │ │ ldr r0, [sp, #640] @ 0x280 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a4ffb8 │ │ │ │ @ instruction: 0x01a4fd00 │ │ │ │ @ instruction: 0x01a4fcb4 │ │ │ │ - @ instruction: 0x012746a7 │ │ │ │ + smlawteq r7, r7, r6, r4 │ │ │ │ @ instruction: 0x01a4fcb8 │ │ │ │ @ instruction: 0x01a4fb14 │ │ │ │ ldrdeq pc, [r4, r0]! │ │ │ │ @ instruction: 0x01a4f8a8 │ │ │ │ @ instruction: 0x01a4f614 │ │ │ │ @ instruction: 0x01a4f5ec │ │ │ │ push {fp, lr} │ │ │ │ @@ -138991,15 +138991,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ bl 975ac │ │ │ │ b dc6ec │ │ │ │ b dc6a4 │ │ │ │ ldr r0, [sp, #392] @ 0x188 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a4f398 │ │ │ │ - ldrdeq r3, [r7, -r8]! │ │ │ │ + strdeq r3, [r7, -r8]! │ │ │ │ @ instruction: 0x01a4f3c4 │ │ │ │ @ instruction: 0x01a4f33c │ │ │ │ @ instruction: 0x01a4f318 │ │ │ │ @ instruction: 0x01a4f1e8 │ │ │ │ ldrdeq pc, [r4, ip]! │ │ │ │ @ instruction: 0x01a4ef2c │ │ │ │ push {fp, lr} │ │ │ │ @@ -140380,15 +140380,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ b ddca8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 10f344 │ │ │ │ b ddca8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0127234e │ │ │ │ + @ instruction: 0x0127236e │ │ │ │ @ instruction: 0x01a4da24 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #856 @ 0x358 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #876] @ 0x36c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -141187,15 +141187,15 @@ │ │ │ │ b de86c │ │ │ │ ldr r0, [sp, #1200] @ 0x4b0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl c39d4 │ │ │ │ b de934 │ │ │ │ mcrr 9, 10, pc, ip, cr13 @ │ │ │ │ - @ instruction: 0x01271b52 │ │ │ │ + @ instruction: 0x01271b72 │ │ │ │ @ instruction: 0x01a4d1bc │ │ │ │ @ instruction: 0x01a4d134 │ │ │ │ @ instruction: 0x01a4d094 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -142250,18 +142250,18 @@ │ │ │ │ mcrr 9, 10, pc, ip, cr9 @ │ │ │ │ @ instruction: 0x01a4ca0c │ │ │ │ @ instruction: 0x01a4c98c │ │ │ │ @ instruction: 0x01a4c888 │ │ │ │ @ instruction: 0x01a4c840 │ │ │ │ @ instruction: 0x01a4c6c0 │ │ │ │ @ instruction: 0x01a4c538 │ │ │ │ - ldrdeq pc, [r6, -r8]! │ │ │ │ + strdeq pc, [r6, -r8]! │ │ │ │ @ instruction: 0x01a4c420 │ │ │ │ - msreq LR_und, r0, lsr #31 │ │ │ │ - msreq CPSR_sx, r4, asr #26 │ │ │ │ + smlawteq r6, r0, pc, pc @ │ │ │ │ + msreq CPSR_sx, r4, ror #26 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ @@ -142613,15 +142613,15 @@ │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ b dff6c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b dff84 │ │ │ │ @ instruction: 0x01a4ba2c │ │ │ │ - @ instruction: 0x0127010d │ │ │ │ + @ instruction: 0x0127012d │ │ │ │ @ instruction: 0x01a4b674 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ @@ -142827,15 +142827,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b e02c4 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b e02dc │ │ │ │ @ instruction: 0x01a4b6ec │ │ │ │ - smlawteq r6, sp, sp, pc @ │ │ │ │ + msreq CPSR_sx, sp, ror #27 │ │ │ │ @ instruction: 0x01a4b384 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #144 @ 0x90 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ bl 109a50 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ @@ -142920,15 +142920,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #24] │ │ │ │ b e0454 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a4b498 │ │ │ │ - msreq LR_und, r9, ror #22 │ │ │ │ + smlawbeq r6, r9, fp, pc @ │ │ │ │ @ instruction: 0x01a4b100 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl e1a18 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 149600 │ │ │ │ @@ -144285,15 +144285,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #12] │ │ │ │ b e19a8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a4a120 │ │ │ │ - @ instruction: 0x0126e629 │ │ │ │ + @ instruction: 0x0126e649 │ │ │ │ @ instruction: 0x01a49b90 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -144773,15 +144773,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ b e2148 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a49b30 │ │ │ │ - ldrdeq sp, [r6, -r9]! │ │ │ │ + strdeq sp, [r6, -r9]! │ │ │ │ @ instruction: 0x01a49540 │ │ │ │ strdeq r9, [r4, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -144961,15 +144961,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ b e2438 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a49844 │ │ │ │ - smlawteq r6, sp, ip, sp │ │ │ │ + @ instruction: 0x0126dced │ │ │ │ @ instruction: 0x01a49234 │ │ │ │ @ instruction: 0x01a496e8 │ │ │ │ @ instruction: 0x01a4966c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -145182,15 +145182,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #20] │ │ │ │ b e27ac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a4942c │ │ │ │ - @ instruction: 0x0126d845 │ │ │ │ + @ instruction: 0x0126d865 │ │ │ │ @ instruction: 0x01a48dac │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ @@ -146717,15 +146717,15 @@ │ │ │ │ b e3f9c │ │ │ │ b e3fa0 │ │ │ │ b e3fa4 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ mov r3, #1 │ │ │ │ - bl a4f5c8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3593c> │ │ │ │ + bl a4f5f0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3593c> │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl dcf64 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ b e3fc8 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ bl dfb7c │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ @@ -147092,15 +147092,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #12] │ │ │ │ b e4584 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a478b4 │ │ │ │ - @ instruction: 0x0126ba4d │ │ │ │ + @ instruction: 0x0126ba6d │ │ │ │ @ instruction: 0x01a47004 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -147846,15 +147846,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ b e514c │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a46f80 │ │ │ │ - smlawbeq r6, r1, r0, fp │ │ │ │ + @ instruction: 0x0126b0a1 │ │ │ │ @ instruction: 0x01a46638 │ │ │ │ @ instruction: 0x01a46de8 │ │ │ │ @ instruction: 0x01a46ca0 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #264 @ 0x108 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ @@ -148079,15 +148079,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ b e54f0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ strdeq r6, [r4, r4]! │ │ │ │ - smlawteq r6, r5, ip, sl │ │ │ │ + @ instruction: 0x0126ace5 │ │ │ │ @ instruction: 0x01a4627c │ │ │ │ @ instruction: 0x01a46a90 │ │ │ │ @ instruction: 0x01a46a2c │ │ │ │ @ instruction: 0x01a46984 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -148239,15 +148239,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #20] │ │ │ │ b e5770 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a46800 │ │ │ │ - smlawbeq r6, r1, r8, sl │ │ │ │ + @ instruction: 0x0126a8a1 │ │ │ │ @ instruction: 0x01a45e38 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #304 @ 0x130 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ @@ -148836,17 +148836,17 @@ │ │ │ │ ldr r1, [pc, #52] @ e60f0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 146da4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ b e5f54 │ │ │ │ @ instruction: 0x01a461c0 │ │ │ │ - @ instruction: 0x01269504 │ │ │ │ + @ instruction: 0x01269524 │ │ │ │ @ instruction: 0x01a46074 │ │ │ │ - @ instruction: 0x01269498 │ │ │ │ + @ instruction: 0x012694b8 │ │ │ │ @ instruction: 0x01a46008 │ │ │ │ @ instruction: 0x01a45fb4 │ │ │ │ @ instruction: 0x01a45f18 │ │ │ │ @ instruction: 0x01a45f10 │ │ │ │ @ instruction: 0x01a45ebc │ │ │ │ @ instruction: 0x01a45e64 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ @@ -149117,17 +149117,17 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [pc, #44] @ e6554 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1469c0 │ │ │ │ b e6368 │ │ │ │ @ instruction: 0x01a45e14 │ │ │ │ - @ instruction: 0x012690e0 │ │ │ │ + @ instruction: 0x01269100 │ │ │ │ ldrdeq r5, [r4, r0]! │ │ │ │ - @ instruction: 0x01269074 │ │ │ │ + @ instruction: 0x01269094 │ │ │ │ @ instruction: 0x01a45c60 │ │ │ │ strdeq r5, [r4, r0]! │ │ │ │ @ instruction: 0x01a45b8c │ │ │ │ @ instruction: 0x01a45b80 │ │ │ │ @ instruction: 0x01a45b10 │ │ │ │ @ instruction: 0x01a45a78 │ │ │ │ push {r4, lr} │ │ │ │ @@ -149906,43 +149906,43 @@ │ │ │ │ strb r0, [sp, #543] @ 0x21f │ │ │ │ add sp, sp, #552 @ 0x228 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, sp, #336 @ 0x150 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 176fc4 │ │ │ │ b e7168 │ │ │ │ - @ instruction: 0x0126984c │ │ │ │ - @ instruction: 0x0126973d │ │ │ │ - @ instruction: 0x01269704 │ │ │ │ + @ instruction: 0x0126986c │ │ │ │ + @ instruction: 0x0126975d │ │ │ │ + @ instruction: 0x01269724 │ │ │ │ @ instruction: 0x01a5b6c8 │ │ │ │ - smlawteq r6, r3, r6, r9 │ │ │ │ + @ instruction: 0x012696e3 │ │ │ │ @ instruction: 0x01a5b684 │ │ │ │ - smlawbeq r6, r5, r6, r9 │ │ │ │ + @ instruction: 0x012696a5 │ │ │ │ @ instruction: 0x01a5b640 │ │ │ │ - @ instruction: 0x01269134 │ │ │ │ + @ instruction: 0x01269154 │ │ │ │ strdeq fp, [r5, ip]! │ │ │ │ - @ instruction: 0x01269600 │ │ │ │ + @ instruction: 0x01269620 │ │ │ │ @ instruction: 0x01a5b5b8 │ │ │ │ - @ instruction: 0x01268658 │ │ │ │ + @ instruction: 0x01268678 │ │ │ │ @ instruction: 0x01a5b574 │ │ │ │ - smlawbeq r6, r3, r5, r9 │ │ │ │ + @ instruction: 0x012695a3 │ │ │ │ @ instruction: 0x01a5b524 │ │ │ │ - smlawteq r6, pc, r5, r9 │ │ │ │ + @ instruction: 0x012695ef │ │ │ │ ldrdeq fp, [r5, r8]! │ │ │ │ - smlawbeq r6, r0, r5, r8 │ │ │ │ + @ instruction: 0x012685a0 │ │ │ │ @ instruction: 0x01a5b498 │ │ │ │ - @ instruction: 0x012694af │ │ │ │ + smlawteq r6, pc, r4, r9 │ │ │ │ @ instruction: 0x01a5b454 │ │ │ │ @ instruction: 0x01a5b414 │ │ │ │ @ instruction: 0x01a451b4 │ │ │ │ - @ instruction: 0x01269468 │ │ │ │ + smlawbeq r6, r8, r4, r9 │ │ │ │ @ instruction: 0x01a5b334 │ │ │ │ - @ instruction: 0x01268e50 │ │ │ │ - smlawteq r6, r8, r2, r8 │ │ │ │ - @ instruction: 0x012692bb │ │ │ │ + @ instruction: 0x01268e70 │ │ │ │ + @ instruction: 0x012682e8 │ │ │ │ + ldrdeq r9, [r6, -fp]! │ │ │ │ @ instruction: 0x01a712ac │ │ │ │ @ instruction: 0x01a7126c │ │ │ │ @ instruction: 0x01a44f00 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 9eef8 │ │ │ │ @@ -150325,23 +150325,23 @@ │ │ │ │ b e77d8 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ bl c3e38 │ │ │ │ b e748c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #384] @ 0x180 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x01268f77 │ │ │ │ + @ instruction: 0x01268f97 │ │ │ │ @ instruction: 0x01a44bbc │ │ │ │ @ instruction: 0x01a44ae4 │ │ │ │ @ instruction: 0x01a449b8 │ │ │ │ - @ instruction: 0x01268809 │ │ │ │ + @ instruction: 0x01268829 │ │ │ │ @ instruction: 0x01a43d90 │ │ │ │ @ instruction: 0x01a4495c │ │ │ │ @ instruction: 0x01a44930 │ │ │ │ - @ instruction: 0x01268c6a │ │ │ │ + smlawbeq r6, sl, ip, r8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 163e84 │ │ │ │ bl 168a5c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -150507,15 +150507,15 @@ │ │ │ │ b e7ab0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [pc, #24] @ e7af8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r1] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012687e7 │ │ │ │ + @ instruction: 0x01268807 │ │ │ │ @ instruction: 0x01a708a4 │ │ │ │ @ instruction: 0x01a70890 │ │ │ │ @ instruction: 0x01a7086c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 163e84 │ │ │ │ bl 168484 │ │ │ │ @@ -151100,15 +151100,15 @@ │ │ │ │ b e7e8c │ │ │ │ ldr r0, [sp, #1124] @ 0x464 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 1773c0 │ │ │ │ b e8418 │ │ │ │ @ instruction: 0x01a44270 │ │ │ │ - @ instruction: 0x01268467 │ │ │ │ + smlawbeq r6, r7, r4, r8 │ │ │ │ @ instruction: 0x01a44148 │ │ │ │ @ instruction: 0x01a440ec │ │ │ │ @ instruction: 0x01a43dcc │ │ │ │ push {fp, lr} │ │ │ │ add r0, r1, #64 @ 0x40 │ │ │ │ bl 112c58 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -151330,17 +151330,17 @@ │ │ │ │ mov r2, #8 │ │ │ │ bl 17177c │ │ │ │ b e87b8 │ │ │ │ b e86a8 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x01266d48 │ │ │ │ + @ instruction: 0x01266d68 │ │ │ │ @ instruction: 0x01a43b50 │ │ │ │ - @ instruction: 0x01266d00 │ │ │ │ + @ instruction: 0x01266d20 │ │ │ │ @ instruction: 0x01a43b20 │ │ │ │ ldrdeq r3, [r4, r4]! │ │ │ │ @ instruction: 0x01a439e8 │ │ │ │ @ instruction: 0x01a439c4 │ │ │ │ push {fp, lr} │ │ │ │ add r0, r0, #96 @ 0x60 │ │ │ │ bl 171fc0 │ │ │ │ @@ -151631,17 +151631,17 @@ │ │ │ │ beq e8858 │ │ │ │ b e8c68 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ bl 1773c0 │ │ │ │ b e8858 │ │ │ │ ldr r0, [sp, #336] @ 0x150 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x01266a64 │ │ │ │ + smlawbeq r6, r4, sl, r6 │ │ │ │ @ instruction: 0x01a438cc │ │ │ │ - @ instruction: 0x01266a2c │ │ │ │ + @ instruction: 0x01266a4c │ │ │ │ @ instruction: 0x01a43840 │ │ │ │ @ instruction: 0x01a436cc │ │ │ │ @ instruction: 0x01a435c8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -151911,17 +151911,17 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ b e8ed8 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - strdeq r7, [r6, -fp]! │ │ │ │ - @ instruction: 0x0126767f │ │ │ │ - @ instruction: 0x01267672 │ │ │ │ + @ instruction: 0x0126751b │ │ │ │ + @ instruction: 0x0126769f │ │ │ │ + @ instruction: 0x01267692 │ │ │ │ @ instruction: 0x01a432a0 │ │ │ │ @ instruction: 0x01a43270 │ │ │ │ @ instruction: 0x01a43150 │ │ │ │ @ instruction: 0x01a4313c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -151958,17 +151958,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ b e9188 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01267334 │ │ │ │ - @ instruction: 0x01267324 │ │ │ │ - @ instruction: 0x01265b74 │ │ │ │ + @ instruction: 0x01267354 │ │ │ │ + @ instruction: 0x01267344 │ │ │ │ + @ instruction: 0x01265b94 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ @@ -152349,15 +152349,15 @@ │ │ │ │ mvn r0, #41 @ 0x29 │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r1] │ │ │ │ b e97ac │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlawbeq r6, fp, ip, r6 │ │ │ │ + @ instruction: 0x01266cab │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #1616] @ 0x650 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ @@ -153089,15 +153089,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a41f44 │ │ │ │ - @ instruction: 0x01265bb5 │ │ │ │ + ldrdeq r5, [r6, -r5]! @ │ │ │ │ @ instruction: 0x01a4112c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ bl ea2a4 │ │ │ │ str r0, [sp, #16] │ │ │ │ and r0, r1, #1 │ │ │ │ @@ -153534,20 +153534,20 @@ │ │ │ │ b eaa20 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 2e1fe8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl a4f5b4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35928> │ │ │ │ + bl a4f5dc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35928> │ │ │ │ b ea7e0 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #256] @ 0x100 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x0126593f │ │ │ │ + @ instruction: 0x0126595f │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ bl ea2a4 │ │ │ │ str r0, [sp, #32] │ │ │ │ and r0, r1, #1 │ │ │ │ @@ -153861,15 +153861,15 @@ │ │ │ │ b eabb0 │ │ │ │ bl 569cc │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 17789c │ │ │ │ b eab84 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x0126593b │ │ │ │ + @ instruction: 0x0126595b │ │ │ │ @ instruction: 0x01a414e4 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #992 @ 0x3e0 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ @@ -155333,15 +155333,15 @@ │ │ │ │ b ebb08 │ │ │ │ ldr r0, [sp, #1692] @ 0x69c │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ bl c39d4 │ │ │ │ b ec63c │ │ │ │ mcrr 9, 10, pc, ip, cr15 @ │ │ │ │ - @ instruction: 0x012648af │ │ │ │ + smlawteq r6, pc, r8, r4 │ │ │ │ strdeq pc, [r3, r0]! │ │ │ │ push {fp, lr} │ │ │ │ mov r0, r1 │ │ │ │ bl 1596c8 │ │ │ │ bl ea2a4 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ @@ -155416,15 +155416,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ ec7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #12] @ ec7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ bl 56804 │ │ │ │ - @ instruction: 0x0126367c │ │ │ │ + @ instruction: 0x0126369c │ │ │ │ strdeq pc, [r3, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #320 @ 0x140 │ │ │ │ add ip, sp, #232 @ 0xe8 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -155763,24 +155763,24 @@ │ │ │ │ bl 567a4 │ │ │ │ b eccf8 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #220] @ 0xdc │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01a3f978 │ │ │ │ - @ instruction: 0x01263571 │ │ │ │ + @ instruction: 0x01263591 │ │ │ │ @ instruction: 0x01a3eb18 │ │ │ │ @ instruction: 0x01a3f878 │ │ │ │ - @ instruction: 0x01263461 │ │ │ │ + smlawbeq r6, r1, r4, r3 │ │ │ │ @ instruction: 0x01a3ea08 │ │ │ │ @ instruction: 0x01a3f7c4 │ │ │ │ - @ instruction: 0x0126339d │ │ │ │ + @ instruction: 0x012633bd │ │ │ │ @ instruction: 0x01a3e944 │ │ │ │ strdeq pc, [r3, r8]! │ │ │ │ - smlawteq r6, r1, r2, r3 │ │ │ │ + @ instruction: 0x012632e1 │ │ │ │ @ instruction: 0x01a3e868 │ │ │ │ @ instruction: 0x01a3f60c │ │ │ │ strdeq pc, [r3, ip]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #544 @ 0x220 │ │ │ │ str r1, [sp, #504] @ 0x1f8 │ │ │ │ str r0, [sp, #516] @ 0x204 │ │ │ │ @@ -156836,15 +156836,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #228] @ 0xe4 │ │ │ │ tst r0, #1 │ │ │ │ bne eddf4 │ │ │ │ b eddd4 │ │ │ │ - @ instruction: 0x01263729 │ │ │ │ + @ instruction: 0x01263749 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #4092] @ eede0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ @@ -156853,15 +156853,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ tst r0, #1 │ │ │ │ bne ede3c │ │ │ │ b ede1c │ │ │ │ - @ instruction: 0x01263706 │ │ │ │ + @ instruction: 0x01263726 │ │ │ │ @ instruction: 0x01a54d64 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #4076] @ eee18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ bl fafb4 │ │ │ │ @@ -156871,29 +156871,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #220] @ 0xdc │ │ │ │ tst r0, #1 │ │ │ │ bne ede84 │ │ │ │ b ede64 │ │ │ │ - ldrdeq r3, [r6, -r4]! │ │ │ │ + strdeq r3, [r6, -r4]! │ │ │ │ @ instruction: 0xfffb6b6c │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #4012] @ eee20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #216] @ 0xd8 │ │ │ │ b ede98 │ │ │ │ ldr r0, [pc, #3992] @ eee24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x012636a3 │ │ │ │ + smlawteq r6, r3, r6, r3 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ tst r0, #1 │ │ │ │ bne edecc │ │ │ │ b edeac │ │ │ │ @ instruction: 0xfffb6a74 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -156903,29 +156903,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #212] @ 0xd4 │ │ │ │ b edee0 │ │ │ │ ldr r0, [pc, #3928] @ eee2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01263672 │ │ │ │ + @ instruction: 0x01263692 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ tst r0, #1 │ │ │ │ bne edf18 │ │ │ │ b edef4 │ │ │ │ @ instruction: 0xfffe8954 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3884] @ eee30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ b edf2c │ │ │ │ - @ instruction: 0x01263649 │ │ │ │ + @ instruction: 0x01263669 │ │ │ │ ldr r0, [pc, #3860] @ eee34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffe9328 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ tst r0, #1 │ │ │ │ @@ -156935,25 +156935,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3820] @ eee38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ b edf74 │ │ │ │ - @ instruction: 0x01262e0c │ │ │ │ + @ instruction: 0x01262e2c │ │ │ │ ldr r0, [pc, #3796] @ eee3c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffe9568 │ │ │ │ ldr r0, [sp, #204] @ 0xcc │ │ │ │ tst r0, #1 │ │ │ │ bne edfac │ │ │ │ b edf88 │ │ │ │ - ldrdeq r2, [r6, -ip]! │ │ │ │ + strdeq r2, [r6, -ip]! │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3752] @ eee40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ @@ -156963,15 +156963,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ tst r0, #1 │ │ │ │ bne edff4 │ │ │ │ b edfd0 │ │ │ │ - @ instruction: 0x01263598 │ │ │ │ + @ instruction: 0x012635b8 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3688] @ eee48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #196] @ 0xc4 │ │ │ │ @@ -156981,15 +156981,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ tst r0, #1 │ │ │ │ bne ee03c │ │ │ │ b ee01c │ │ │ │ - @ instruction: 0x0126356c │ │ │ │ + smlawbeq r6, ip, r5, r3 │ │ │ │ andeq ip, r7, r0, asr ip │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3620] @ eee50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ bl fafb4 │ │ │ │ @@ -156999,29 +156999,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ tst r0, #1 │ │ │ │ bne ee084 │ │ │ │ b ee064 │ │ │ │ - @ instruction: 0x01263540 │ │ │ │ + @ instruction: 0x01263560 │ │ │ │ andeq sp, r7, r0, asr #29 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3556] @ eee58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ b ee098 │ │ │ │ ldr r0, [pc, #3536] @ eee5c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01263515 │ │ │ │ + @ instruction: 0x01263535 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ tst r0, #1 │ │ │ │ bne ee0cc │ │ │ │ b ee0ac │ │ │ │ andeq sp, r7, ip, ror #29 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157031,29 +157031,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ b ee0e0 │ │ │ │ ldr r0, [pc, #3472] @ eee64 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x012634ea │ │ │ │ + @ instruction: 0x0126350a │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ tst r0, #1 │ │ │ │ bne ee118 │ │ │ │ b ee0f4 │ │ │ │ andeq ip, r7, r0, lsl #21 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3428] @ eee68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ b ee12c │ │ │ │ - smlawteq r6, r3, r4, r3 │ │ │ │ + @ instruction: 0x012634e3 │ │ │ │ ldr r0, [pc, #3404] @ eee6c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0x0007cab8 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ tst r0, #1 │ │ │ │ @@ -157063,25 +157063,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3364] @ eee70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ b ee174 │ │ │ │ - @ instruction: 0x01263491 │ │ │ │ + @ instruction: 0x012634b1 │ │ │ │ ldr r0, [pc, #3340] @ eee74 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffb77c0 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ tst r0, #1 │ │ │ │ bne ee1ac │ │ │ │ b ee188 │ │ │ │ - @ instruction: 0x01263460 │ │ │ │ + smlawbeq r6, r0, r4, r3 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3296] @ eee78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ @@ -157091,15 +157091,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ tst r0, #1 │ │ │ │ bne ee1f4 │ │ │ │ b ee1d0 │ │ │ │ - @ instruction: 0x0126342f │ │ │ │ + @ instruction: 0x0126344f │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3232] @ eee80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ @@ -157109,15 +157109,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ tst r0, #1 │ │ │ │ bne ee23c │ │ │ │ b ee21c │ │ │ │ - @ instruction: 0x01263400 │ │ │ │ + @ instruction: 0x01263420 │ │ │ │ @ instruction: 0xfffc32b4 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3164] @ eee88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ bl fafb4 │ │ │ │ @@ -157127,29 +157127,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ tst r0, #1 │ │ │ │ bne ee284 │ │ │ │ b ee264 │ │ │ │ - ldrdeq r3, [r6, -r2]! │ │ │ │ + strdeq r3, [r6, -r2]! │ │ │ │ @ instruction: 0xfffc33f0 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #3100] @ eee90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ b ee298 │ │ │ │ ldr r0, [pc, #3080] @ eee94 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x012633ac │ │ │ │ + smlawteq r6, ip, r3, r3 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ tst r0, #1 │ │ │ │ bne ee2cc │ │ │ │ b ee2ac │ │ │ │ @ instruction: 0xfffb8f48 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157159,29 +157159,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ b ee2e0 │ │ │ │ ldr r0, [pc, #3016] @ eee9c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x0126337e │ │ │ │ + @ instruction: 0x0126339e │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ tst r0, #1 │ │ │ │ bne ee318 │ │ │ │ b ee2f4 │ │ │ │ @ instruction: 0xfffb6ec4 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2972] @ eeea0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #13 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ b ee32c │ │ │ │ - @ instruction: 0x0126334c │ │ │ │ + @ instruction: 0x0126336c │ │ │ │ ldr r0, [pc, #2948] @ eeea4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffb7ee8 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ tst r0, #1 │ │ │ │ @@ -157191,25 +157191,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2908] @ eeea8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ b ee374 │ │ │ │ - @ instruction: 0x0126331b │ │ │ │ + @ instruction: 0x0126333b │ │ │ │ ldr r0, [pc, #2884] @ eeeac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffb9320 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ tst r0, #1 │ │ │ │ bne ee3ac │ │ │ │ b ee388 │ │ │ │ - @ instruction: 0x012629ec │ │ │ │ + @ instruction: 0x01262a0c │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2840] @ eeeb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #13 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ @@ -157219,15 +157219,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ tst r0, #1 │ │ │ │ bne ee3f4 │ │ │ │ b ee3d0 │ │ │ │ - @ instruction: 0x012629bc │ │ │ │ + ldrdeq r2, [r6, -ip]! │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2776] @ eeeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ @@ -157237,15 +157237,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ tst r0, #1 │ │ │ │ bne ee43c │ │ │ │ b ee41c │ │ │ │ - @ instruction: 0x0126326a │ │ │ │ + smlawbeq r6, sl, r2, r3 │ │ │ │ @ instruction: 0xfffb91e8 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2708] @ eeec0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ bl fafb4 │ │ │ │ @@ -157255,29 +157255,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ tst r0, #1 │ │ │ │ bne ee484 │ │ │ │ b ee464 │ │ │ │ - @ instruction: 0x01263243 │ │ │ │ + @ instruction: 0x01263263 │ │ │ │ andeq r9, r4, r4, ror r3 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2644] @ eeec8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ b ee498 │ │ │ │ ldr r0, [pc, #2624] @ eeecc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x0126321c │ │ │ │ + @ instruction: 0x0126323c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ tst r0, #1 │ │ │ │ bne ee4cc │ │ │ │ b ee4ac │ │ │ │ muleq r4, r0, sl │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157287,29 +157287,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ b ee4e0 │ │ │ │ ldr r0, [pc, #2560] @ eeed4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - smlawteq r6, ip, r8, r2 │ │ │ │ + @ instruction: 0x012628ec │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ tst r0, #1 │ │ │ │ bne ee518 │ │ │ │ b ee4f4 │ │ │ │ andeq sl, r4, r4, asr #12 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2516] @ eeed8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ b ee52c │ │ │ │ - @ instruction: 0x012631ab │ │ │ │ + smlawteq r6, fp, r1, r3 │ │ │ │ ldr r0, [pc, #2492] @ eeedc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ andeq sl, r4, r0, ror r6 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ tst r0, #1 │ │ │ │ @@ -157319,25 +157319,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2452] @ eeee0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ b ee574 │ │ │ │ - @ instruction: 0x0126285c │ │ │ │ + @ instruction: 0x0126287c │ │ │ │ ldr r0, [pc, #2428] @ eeee4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ muleq r4, ip, r6 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ tst r0, #1 │ │ │ │ bne ee5ac │ │ │ │ b ee588 │ │ │ │ - @ instruction: 0x01263139 │ │ │ │ + @ instruction: 0x01263159 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2384] @ eeee8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ @@ -157347,15 +157347,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ tst r0, #1 │ │ │ │ bne ee5f4 │ │ │ │ b ee5d0 │ │ │ │ - @ instruction: 0x0126310e │ │ │ │ + @ instruction: 0x0126312e │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2320] @ eeef0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ @@ -157365,15 +157365,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ tst r0, #1 │ │ │ │ bne ee63c │ │ │ │ b ee61c │ │ │ │ - ldrdeq r3, [r6, -ip]! │ │ │ │ + strdeq r3, [r6, -ip]! │ │ │ │ strdeq r5, [r4], -ip │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2252] @ eeef8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ bl fafb4 │ │ │ │ @@ -157383,29 +157383,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ bne ee684 │ │ │ │ b ee664 │ │ │ │ - strheq r3, [r6, -r4]! │ │ │ │ + ldrdeq r3, [r6, -r4]! │ │ │ │ andeq r6, r4, r0, lsl r4 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2188] @ eef00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ b ee698 │ │ │ │ ldr r0, [pc, #2168] @ eef04 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - smlawbeq r6, r2, r0, r3 │ │ │ │ + @ instruction: 0x012630a2 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ tst r0, #1 │ │ │ │ bne ee6cc │ │ │ │ b ee6ac │ │ │ │ strdeq r6, [r4], -r8 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157415,29 +157415,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b ee6e0 │ │ │ │ ldr r0, [pc, #2104] @ eef0c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - qsubeq r3, r1, r6 │ │ │ │ + @ instruction: 0x01263071 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ tst r0, #1 │ │ │ │ bne ee718 │ │ │ │ b ee6f4 │ │ │ │ andeq r6, r4, r4, lsr #6 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #2060] @ eef10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #13 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ b ee72c │ │ │ │ - @ instruction: 0x0126301f │ │ │ │ + @ instruction: 0x0126303f │ │ │ │ ldr r0, [pc, #2036] @ eef14 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ andeq r6, r4, ip, lsr #15 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ tst r0, #1 │ │ │ │ @@ -157447,25 +157447,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1996] @ eef18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b ee774 │ │ │ │ - @ instruction: 0x01262fee │ │ │ │ + @ instruction: 0x0126300e │ │ │ │ ldr r0, [pc, #1972] @ eef1c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ andeq r5, r4, r4, asr #24 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ tst r0, #1 │ │ │ │ bne ee7ac │ │ │ │ b ee788 │ │ │ │ - smlawteq r6, r6, pc, r2 @ │ │ │ │ + @ instruction: 0x01262fe6 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1928] @ eef20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ @@ -157475,15 +157475,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ tst r0, #1 │ │ │ │ bne ee7f4 │ │ │ │ b ee7d0 │ │ │ │ - @ instruction: 0x01262f95 │ │ │ │ + @ instruction: 0x01262fb5 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1864] @ eef28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ @@ -157493,15 +157493,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ tst r0, #1 │ │ │ │ bne ee83c │ │ │ │ b ee81c │ │ │ │ - @ instruction: 0x01262f63 │ │ │ │ + smlawbeq r6, r3, pc, r2 @ │ │ │ │ strdeq r2, [r3], -r0 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1796] @ eef30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ bl fafb4 │ │ │ │ @@ -157511,29 +157511,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ tst r0, #1 │ │ │ │ bne ee884 │ │ │ │ b ee864 │ │ │ │ - @ instruction: 0x01262f30 │ │ │ │ + @ instruction: 0x01262f50 │ │ │ │ andeq r2, r3, r4, lsr #16 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1732] @ eef38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ b ee898 │ │ │ │ ldr r0, [pc, #1712] @ eef3c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - strdeq r2, [r6, -lr]! │ │ │ │ + @ instruction: 0x01262f1e │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ tst r0, #1 │ │ │ │ bne ee8cc │ │ │ │ b ee8ac │ │ │ │ andeq r2, r3, r0, asr r8 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157543,29 +157543,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b ee8e0 │ │ │ │ ldr r0, [pc, #1648] @ eef44 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - ldrdeq r2, [r6, -r5]! │ │ │ │ + strdeq r2, [r6, -r5]! │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ tst r0, #1 │ │ │ │ bne ee918 │ │ │ │ b ee8f4 │ │ │ │ muleq r3, r4, r3 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1604] @ eef48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ b ee92c │ │ │ │ - @ instruction: 0x01262967 │ │ │ │ + smlawbeq r6, r7, r9, r2 │ │ │ │ ldr r0, [pc, #1580] @ eef4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ andeq sp, r7, r0, ror #8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ tst r0, #1 │ │ │ │ @@ -157575,25 +157575,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1540] @ eef50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ b ee974 │ │ │ │ - @ instruction: 0x01262e5c │ │ │ │ + @ instruction: 0x01262e7c │ │ │ │ ldr r0, [pc, #1516] @ eef54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ strdeq sp, [r7], -r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ tst r0, #1 │ │ │ │ bne ee9ac │ │ │ │ b ee988 │ │ │ │ - @ instruction: 0x01262e2f │ │ │ │ + @ instruction: 0x01262e4f │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1472] @ eef58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ @@ -157603,15 +157603,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ tst r0, #1 │ │ │ │ bne ee9f4 │ │ │ │ b ee9d0 │ │ │ │ - @ instruction: 0x01262e03 │ │ │ │ + @ instruction: 0x01262e23 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1408] @ eef60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ @@ -157621,15 +157621,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ tst r0, #1 │ │ │ │ bne eea3c │ │ │ │ b eea1c │ │ │ │ - ldrdeq r2, [r6, -r6]! │ │ │ │ + strdeq r2, [r6, -r6]! │ │ │ │ @ instruction: 0xfffba2f4 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1340] @ eef68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ bl fafb4 │ │ │ │ @@ -157639,29 +157639,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ tst r0, #1 │ │ │ │ bne eea84 │ │ │ │ b eea64 │ │ │ │ - @ instruction: 0x01262da8 │ │ │ │ + smlawteq r6, r8, sp, r2 │ │ │ │ @ instruction: 0xfffbe408 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1276] @ eef70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #13 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b eea98 │ │ │ │ ldr r0, [pc, #1256] @ eef74 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01262d7b │ │ │ │ + @ instruction: 0x01262d9b │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ tst r0, #1 │ │ │ │ bne eeacc │ │ │ │ b eeaac │ │ │ │ @ instruction: 0xfffbedf4 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157671,29 +157671,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ b eeae0 │ │ │ │ ldr r0, [pc, #1192] @ eef7c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01262d4d │ │ │ │ + @ instruction: 0x01262d6d │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ tst r0, #1 │ │ │ │ bne eeb18 │ │ │ │ b eeaf4 │ │ │ │ @ instruction: 0xfffbf7e0 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1148] @ eef80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b eeb2c │ │ │ │ - @ instruction: 0x01262d27 │ │ │ │ + @ instruction: 0x01262d47 │ │ │ │ ldr r0, [pc, #1124] @ eef84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffc13b8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ tst r0, #1 │ │ │ │ @@ -157703,25 +157703,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1084] @ eef88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b eeb74 │ │ │ │ - @ instruction: 0x01262d01 │ │ │ │ + @ instruction: 0x01262d21 │ │ │ │ ldr r0, [pc, #1060] @ eef8c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0xfffc0a7c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ tst r0, #1 │ │ │ │ bne eebac │ │ │ │ b eeb88 │ │ │ │ - ldrdeq r2, [r6, -r3]! │ │ │ │ + strdeq r2, [r6, -r3]! │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #1016] @ eef90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #32] │ │ │ │ @@ -157731,15 +157731,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ tst r0, #1 │ │ │ │ bne eebf4 │ │ │ │ b eebd0 │ │ │ │ - @ instruction: 0x01262ca4 │ │ │ │ + smlawteq r6, r4, ip, r2 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #952] @ eef98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #28] │ │ │ │ @@ -157749,15 +157749,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ tst r0, #1 │ │ │ │ bne eec3c │ │ │ │ b eec1c │ │ │ │ - @ instruction: 0x01262c7b │ │ │ │ + @ instruction: 0x01262c9b │ │ │ │ @ instruction: 0xfffc2bac │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #884] @ eefa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ bl fafb4 │ │ │ │ @@ -157767,29 +157767,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ tst r0, #1 │ │ │ │ bne eec84 │ │ │ │ b eec64 │ │ │ │ - @ instruction: 0x01262c51 │ │ │ │ + @ instruction: 0x01262c71 │ │ │ │ andeq r7, r4, r4, asr #9 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #820] @ eefa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #20] │ │ │ │ b eec98 │ │ │ │ ldr r0, [pc, #800] @ eefac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01262c1e │ │ │ │ + @ instruction: 0x01262c3e │ │ │ │ ldr r0, [sp, #20] │ │ │ │ tst r0, #1 │ │ │ │ bne eeccc │ │ │ │ b eecac │ │ │ │ andeq r8, r4, r0, lsr r1 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ @@ -157799,29 +157799,29 @@ │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #16] │ │ │ │ b eece0 │ │ │ │ ldr r0, [pc, #736] @ eefb4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x012620ec │ │ │ │ + @ instruction: 0x0126210c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ tst r0, #1 │ │ │ │ bne eed18 │ │ │ │ b eecf4 │ │ │ │ andeq ip, r7, r8, ror r5 │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #692] @ eefb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #12] │ │ │ │ b eed2c │ │ │ │ - @ instruction: 0x01262bad │ │ │ │ + smlawteq r6, sp, fp, r2 │ │ │ │ ldr r0, [pc, #668] @ eefbc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldrdeq ip, [r7], -r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ tst r0, #1 │ │ │ │ @@ -157831,25 +157831,25 @@ │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #628] @ eefc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #8] │ │ │ │ b eed74 │ │ │ │ - smlawbeq r6, sl, fp, r2 │ │ │ │ + @ instruction: 0x01262baa │ │ │ │ ldr r0, [pc, #604] @ eefc4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ @ instruction: 0x01a531c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ tst r0, #1 │ │ │ │ bne eedac │ │ │ │ b eed88 │ │ │ │ - @ instruction: 0x01262b5e │ │ │ │ + @ instruction: 0x01262b7e │ │ │ │ ldr r1, [sp, #484] @ 0x1e4 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [pc, #560] @ eefc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ bl fafb4 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -157864,137 +157864,137 @@ │ │ │ │ bne eedd0 │ │ │ │ b eedcc │ │ │ │ b eede8 │ │ │ │ ldr r0, [pc, #504] @ eefd0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01262b31 │ │ │ │ + @ instruction: 0x01262b51 │ │ │ │ @ instruction: 0xfffc4cf0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ ldr r0, [sp, #520] @ 0x208 │ │ │ │ add sp, sp, #544 @ 0x220 │ │ │ │ pop {fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ b eedf4 │ │ │ │ - @ instruction: 0x01262b00 │ │ │ │ + @ instruction: 0x01262b20 │ │ │ │ @ instruction: 0xfffc4e20 │ │ │ │ - ldrdeq r2, [r6, -r2]! @ │ │ │ │ + strdeq r2, [r6, -r2]! @ │ │ │ │ @ instruction: 0xfffc5058 │ │ │ │ - @ instruction: 0x01262a9b │ │ │ │ + @ instruction: 0x01262abb │ │ │ │ @ instruction: 0xfffc5114 │ │ │ │ - @ instruction: 0x01262a65 │ │ │ │ + smlawbeq r6, r5, sl, r2 │ │ │ │ @ instruction: 0xfffc49dc │ │ │ │ - @ instruction: 0x01262a36 │ │ │ │ + @ instruction: 0x01262a56 │ │ │ │ @ instruction: 0xfffc51e4 │ │ │ │ - @ instruction: 0x01262a03 │ │ │ │ + @ instruction: 0x01262a23 │ │ │ │ @ instruction: 0xfffc59f0 │ │ │ │ - ldrdeq r2, [r6, -r0]! │ │ │ │ + strdeq r2, [r6, -r0]! │ │ │ │ @ instruction: 0xfffe7330 │ │ │ │ - @ instruction: 0x01262996 │ │ │ │ + @ instruction: 0x012629b6 │ │ │ │ andeq r2, r3, r8, asr #12 │ │ │ │ - @ instruction: 0x01260c78 │ │ │ │ + @ instruction: 0x01260c98 │ │ │ │ @ instruction: 0xfffb69b0 │ │ │ │ - @ instruction: 0x01262917 │ │ │ │ + @ instruction: 0x01262937 │ │ │ │ @ instruction: 0xfffb6f04 │ │ │ │ - @ instruction: 0x012628e0 │ │ │ │ + @ instruction: 0x01262900 │ │ │ │ ldrdeq r1, [r3], -r0 │ │ │ │ - @ instruction: 0x012628ac │ │ │ │ + smlawteq r6, ip, r8, r2 │ │ │ │ andeq r2, r3, r0, lsr #13 │ │ │ │ - @ instruction: 0x01262877 │ │ │ │ + @ instruction: 0x01262897 │ │ │ │ @ instruction: 0xfffba46c │ │ │ │ - @ instruction: 0x01262847 │ │ │ │ + @ instruction: 0x01262867 │ │ │ │ @ instruction: 0xfffbb020 │ │ │ │ - @ instruction: 0x01262812 │ │ │ │ + @ instruction: 0x01262832 │ │ │ │ @ instruction: 0xfffbbbd4 │ │ │ │ - ldrdeq r2, [r6, -ip]! │ │ │ │ + strdeq r2, [r6, -ip]! │ │ │ │ @ instruction: 0xfffb5bb0 │ │ │ │ - @ instruction: 0x012627a2 │ │ │ │ + smlawteq r6, r2, r7, r2 │ │ │ │ @ instruction: 0xfffb5a70 │ │ │ │ - @ instruction: 0x01262769 │ │ │ │ + smlawbeq r6, r9, r7, r2 │ │ │ │ @ instruction: 0xfffb5aa0 │ │ │ │ - @ instruction: 0x01261a90 │ │ │ │ + @ instruction: 0x01261ab0 │ │ │ │ @ instruction: 0xfffb7a1c │ │ │ │ - @ instruction: 0x012626e2 │ │ │ │ + @ instruction: 0x01262702 │ │ │ │ andeq r9, r4, r4, ror #23 │ │ │ │ - @ instruction: 0x012626a7 │ │ │ │ + smlawteq r6, r7, r6, r2 │ │ │ │ @ instruction: 0xfffecd5c │ │ │ │ - @ instruction: 0x01262673 │ │ │ │ + @ instruction: 0x01262693 │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ - @ instruction: 0x0126263d │ │ │ │ + @ instruction: 0x0126265d │ │ │ │ andeq r4, r4, r8, lsr #31 │ │ │ │ - @ instruction: 0x01262608 │ │ │ │ + @ instruction: 0x01262628 │ │ │ │ @ instruction: 0xfffbc788 │ │ │ │ - ldrdeq r2, [r6, -r2]! @ │ │ │ │ + strdeq r2, [r6, -r2]! @ │ │ │ │ @ instruction: 0xfffbf88c │ │ │ │ - @ instruction: 0x012625a4 │ │ │ │ + smlawteq r6, r4, r5, r2 │ │ │ │ @ instruction: 0xfffc28bc │ │ │ │ - @ instruction: 0x01262573 │ │ │ │ + @ instruction: 0x01262593 │ │ │ │ andeq fp, r7, r4, lsl pc │ │ │ │ - @ instruction: 0x01262547 │ │ │ │ + @ instruction: 0x01262567 │ │ │ │ andeq ip, r7, r8, asr r4 │ │ │ │ - @ instruction: 0x01262523 │ │ │ │ + @ instruction: 0x01262543 │ │ │ │ @ instruction: 0xfffecbd8 │ │ │ │ - strdeq r2, [r6, -r0]! │ │ │ │ + @ instruction: 0x01262510 │ │ │ │ @ instruction: 0xfffc42e8 │ │ │ │ - smlawteq r6, sl, r4, r2 │ │ │ │ + @ instruction: 0x012624ea │ │ │ │ andeq fp, r7, r4, asr #13 │ │ │ │ - smlawbeq r6, lr, r4, r2 │ │ │ │ + @ instruction: 0x012624ae │ │ │ │ @ instruction: 0xfffc40d8 │ │ │ │ - @ instruction: 0x01262453 │ │ │ │ + @ instruction: 0x01262473 │ │ │ │ @ instruction: 0xfffc2c6c │ │ │ │ - @ instruction: 0x01262411 │ │ │ │ + @ instruction: 0x01262431 │ │ │ │ @ instruction: 0xfffeca78 │ │ │ │ - @ instruction: 0x0126160c │ │ │ │ + @ instruction: 0x0126162c │ │ │ │ @ instruction: 0xfffeca98 │ │ │ │ - smlawbeq r6, r6, r3, r2 │ │ │ │ + @ instruction: 0x012623a6 │ │ │ │ @ instruction: 0xfffc2c08 │ │ │ │ - @ instruction: 0x01262350 │ │ │ │ + @ instruction: 0x01262370 │ │ │ │ @ instruction: 0xfffc2d50 │ │ │ │ - @ instruction: 0x0126231b │ │ │ │ + @ instruction: 0x0126233b │ │ │ │ @ instruction: 0xfffc3204 │ │ │ │ - @ instruction: 0x012622e2 │ │ │ │ + @ instruction: 0x01262302 │ │ │ │ @ instruction: 0xfffc3348 │ │ │ │ - @ instruction: 0x012622ab │ │ │ │ + smlawteq r6, fp, r2, r2 │ │ │ │ @ instruction: 0xfffc34b0 │ │ │ │ - @ instruction: 0x0126227c │ │ │ │ + @ instruction: 0x0126229c │ │ │ │ @ instruction: 0xfffb7df4 │ │ │ │ - @ instruction: 0x0126224c │ │ │ │ + @ instruction: 0x0126226c │ │ │ │ muleq r4, r0, fp │ │ │ │ - @ instruction: 0x01262213 │ │ │ │ + @ instruction: 0x01262233 │ │ │ │ ldrdeq r5, [r4], -ip │ │ │ │ - @ instruction: 0x012621e5 │ │ │ │ + @ instruction: 0x01262205 │ │ │ │ @ instruction: 0xfffec83c │ │ │ │ - @ instruction: 0x012621aa │ │ │ │ + smlawteq r6, sl, r1, r2 │ │ │ │ ldrdeq r7, [r4], -r4 │ │ │ │ - @ instruction: 0x01262177 │ │ │ │ + @ instruction: 0x01262197 │ │ │ │ strdeq r8, [r4], -r4 │ │ │ │ - @ instruction: 0x01262145 │ │ │ │ + @ instruction: 0x01262165 │ │ │ │ @ instruction: 0xfffc33e0 │ │ │ │ - @ instruction: 0x01262110 │ │ │ │ + @ instruction: 0x01262130 │ │ │ │ @ instruction: 0xfffb5318 │ │ │ │ - ldrdeq r2, [r6, -r6]! │ │ │ │ + strdeq r2, [r6, -r6]! │ │ │ │ @ instruction: 0xfffb53ec │ │ │ │ - @ instruction: 0x012620a1 │ │ │ │ + smlawteq r6, r1, r0, r2 │ │ │ │ @ instruction: 0xfffec684 │ │ │ │ - @ instruction: 0x01262077 │ │ │ │ + @ instruction: 0x01262097 │ │ │ │ @ instruction: 0xfffb54ac │ │ │ │ - @ instruction: 0x0126204a │ │ │ │ + @ instruction: 0x0126206a │ │ │ │ andeq r9, r4, r8, lsr #23 │ │ │ │ - @ instruction: 0x01262024 │ │ │ │ + @ instruction: 0x01262044 │ │ │ │ ldrdeq r9, [r4], -r4 │ │ │ │ - strdeq r1, [r6, -r8]! │ │ │ │ + @ instruction: 0x01262018 │ │ │ │ @ instruction: 0xfffb54f8 │ │ │ │ - smlawteq r6, r7, pc, r1 @ │ │ │ │ + @ instruction: 0x01261fe7 │ │ │ │ @ instruction: 0xfffb64e4 │ │ │ │ @ instruction: 0xfffe77e0 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r1, [r1] │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -158548,70 +158548,70 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ add sp, sp, #304 @ 0x130 │ │ │ │ pop {fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ b ef86c │ │ │ │ @ instruction: 0x01a3d4cc │ │ │ │ - @ instruction: 0x01260e19 │ │ │ │ + @ instruction: 0x01260e39 │ │ │ │ @ instruction: 0x01a3c3a0 │ │ │ │ - smlawbeq r6, r1, ip, r1 │ │ │ │ - @ instruction: 0x012613e9 │ │ │ │ + @ instruction: 0x01261ca1 │ │ │ │ + @ instruction: 0x01261409 │ │ │ │ andeq sl, r7, r4, asr ip │ │ │ │ - @ instruction: 0x01261c32 │ │ │ │ + @ instruction: 0x01261c52 │ │ │ │ @ instruction: 0x01a52a14 │ │ │ │ - @ instruction: 0x01261c04 │ │ │ │ + @ instruction: 0x01261c24 │ │ │ │ @ instruction: 0x01a52ca8 │ │ │ │ - @ instruction: 0x01261be5 │ │ │ │ + @ instruction: 0x01261c05 │ │ │ │ @ instruction: 0xffffdb2c │ │ │ │ - smlawteq r6, r0, fp, r1 │ │ │ │ + @ instruction: 0x01261be0 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - @ instruction: 0x0126166a │ │ │ │ + smlawbeq r6, sl, r6, r1 │ │ │ │ andeq r8, r4, ip, ror r6 │ │ │ │ - @ instruction: 0x01261668 │ │ │ │ + smlawbeq r6, r8, r6, r1 │ │ │ │ @ instruction: 0xfffc3b04 │ │ │ │ - @ instruction: 0x01261847 │ │ │ │ + @ instruction: 0x01261867 │ │ │ │ @ instruction: 0xfffc3bc4 │ │ │ │ - @ instruction: 0x012615b2 │ │ │ │ + ldrdeq r1, [r6, -r2]! │ │ │ │ @ instruction: 0xfffc3610 │ │ │ │ - smlawbeq r6, r5, r5, r1 │ │ │ │ + @ instruction: 0x012615a5 │ │ │ │ @ instruction: 0xfffc3744 │ │ │ │ - @ instruction: 0x01261595 │ │ │ │ + @ instruction: 0x012615b5 │ │ │ │ @ instruction: 0xfffc3878 │ │ │ │ - @ instruction: 0x0126156a │ │ │ │ + smlawbeq r6, sl, r5, r1 │ │ │ │ @ instruction: 0xfffc3d1c │ │ │ │ - @ instruction: 0x0126153f │ │ │ │ + @ instruction: 0x0126155f │ │ │ │ @ instruction: 0xfffc4530 │ │ │ │ - @ instruction: 0x012614a6 │ │ │ │ + smlawteq r6, r6, r4, r1 │ │ │ │ @ instruction: 0xfffe5e74 │ │ │ │ - @ instruction: 0x01261473 │ │ │ │ + @ instruction: 0x01261493 │ │ │ │ @ instruction: 0xfffc3aec │ │ │ │ - @ instruction: 0x012618ec │ │ │ │ + @ instruction: 0x0126190c │ │ │ │ @ instruction: 0xfffc33bc │ │ │ │ - smlawteq r6, ip, r8, r1 │ │ │ │ + @ instruction: 0x012618ec │ │ │ │ andeq r6, r4, r8, ror #20 │ │ │ │ - @ instruction: 0x0126189b │ │ │ │ + @ instruction: 0x012618bb │ │ │ │ @ instruction: 0xfffc1f4c │ │ │ │ - @ instruction: 0x01261869 │ │ │ │ + smlawbeq r6, r9, r8, r1 │ │ │ │ @ instruction: 0xfffc2734 │ │ │ │ - @ instruction: 0x0126183a │ │ │ │ + @ instruction: 0x0126185a │ │ │ │ @ instruction: 0xfffc2054 │ │ │ │ - @ instruction: 0x0126180c │ │ │ │ + @ instruction: 0x0126182c │ │ │ │ @ instruction: 0xfffc250c │ │ │ │ - ldrdeq r1, [r6, -ip]! │ │ │ │ + strdeq r1, [r6, -ip]! │ │ │ │ @ instruction: 0xfffc27d8 │ │ │ │ - @ instruction: 0x012617b3 │ │ │ │ + ldrdeq r1, [r6, -r3]! │ │ │ │ andeq r4, r4, r0, ror lr │ │ │ │ - smlawbeq r6, r5, r7, r1 │ │ │ │ + @ instruction: 0x012617a5 │ │ │ │ andeq r5, r4, r0, asr #3 │ │ │ │ - @ instruction: 0x0126174e │ │ │ │ + @ instruction: 0x0126176e │ │ │ │ @ instruction: 0xfffeba88 │ │ │ │ - @ instruction: 0x01261716 │ │ │ │ + @ instruction: 0x01261736 │ │ │ │ @ instruction: 0xfffebaac │ │ │ │ - strdeq r1, [r6, -r2]! │ │ │ │ + @ instruction: 0x01261512 │ │ │ │ andeq r4, r4, r8, lsl pc │ │ │ │ andeq r8, r4, r0, lsr #29 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -158852,17 +158852,17 @@ │ │ │ │ bl 1ceaf4 │ │ │ │ strb r0, [sp, #19] │ │ │ │ b efd38 │ │ │ │ ldrb r0, [sp, #19] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - msreq SP_usr, r4, lsl r6 │ │ │ │ + msreq SP_usr, r4, lsr r6 │ │ │ │ @ instruction: 0x01a3c868 │ │ │ │ - @ instruction: 0x01261210 │ │ │ │ + @ instruction: 0x01261230 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -158927,15 +158927,15 @@ │ │ │ │ ldr r2, [pc, #24] @ efe78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ add sp, sp, #232 @ 0xe8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012610e2 │ │ │ │ + @ instruction: 0x01261102 │ │ │ │ @ instruction: 0x01a3c72c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #232 @ 0xe8 │ │ │ │ mov r0, #164 @ 0xa4 │ │ │ │ str r0, [sp, #216] @ 0xd8 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109cfc │ │ │ │ @@ -158955,15 +158955,15 @@ │ │ │ │ ldr r2, [pc, #24] @ efee8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ add sp, sp, #232 @ 0xe8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01261072 │ │ │ │ + @ instruction: 0x01261092 │ │ │ │ @ instruction: 0x01a3c6bc │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -158994,15 +158994,15 @@ │ │ │ │ ldr r2, [pc, #24] @ eff84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ add sp, sp, #288 @ 0x120 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq r0, [r6, -r6]! │ │ │ │ + strdeq r0, [r6, -r6]! │ │ │ │ @ instruction: 0x01a3c630 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #288 @ 0x120 │ │ │ │ mov r0, #164 @ 0xa4 │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109e7c │ │ │ │ @@ -159022,15 +159022,15 @@ │ │ │ │ ldr r2, [pc, #24] @ efff4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ add sp, sp, #288 @ 0x120 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01260f66 │ │ │ │ + smlawbeq r6, r6, pc, r0 @ │ │ │ │ @ instruction: 0x01a3c5c0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #312 @ 0x138 │ │ │ │ mov r0, #164 @ 0xa4 │ │ │ │ str r0, [sp, #296] @ 0x128 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109d2c │ │ │ │ @@ -159050,15 +159050,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f0064 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #296] @ 0x128 │ │ │ │ add sp, sp, #312 @ 0x138 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq r0, [r6, -r6]! │ │ │ │ + @ instruction: 0x01260f16 │ │ │ │ @ instruction: 0x01a3c560 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #312 @ 0x138 │ │ │ │ mov r0, #164 @ 0xa4 │ │ │ │ str r0, [sp, #296] @ 0x128 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109d2c │ │ │ │ @@ -159078,15 +159078,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f00d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #296] @ 0x128 │ │ │ │ add sp, sp, #312 @ 0x138 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq r6, r6, lr, r0 │ │ │ │ + smulwbeq r6, r6, lr │ │ │ │ strdeq ip, [r3, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #28] @ f0104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -159190,15 +159190,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f0294 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r6, r6, ip, r0 │ │ │ │ + smulwteq r6, r6, ip │ │ │ │ @ instruction: 0x01a3c340 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109dbc │ │ │ │ @@ -159218,15 +159218,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f0304 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01260c56 │ │ │ │ + @ instruction: 0x01260c76 │ │ │ │ ldrdeq ip, [r3, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ mov r0, #120 @ 0x78 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109dd4 │ │ │ │ @@ -159246,15 +159246,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f0374 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ add sp, sp, #200 @ 0xc8 │ │ │ │ pop {fp, pc} │ │ │ │ - smulwteq r6, r6, fp │ │ │ │ + @ instruction: 0x01260c06 │ │ │ │ @ instruction: 0x01a3c270 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ mov r0, #120 @ 0x78 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109dd4 │ │ │ │ @@ -159274,15 +159274,15 @@ │ │ │ │ ldr r2, [pc, #24] @ f03e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ add sp, sp, #200 @ 0xc8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01260b76 │ │ │ │ + @ instruction: 0x01260b96 │ │ │ │ @ instruction: 0x01a3c200 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #4 │ │ │ │ bl 115fa8 │ │ │ │ b f0418 │ │ │ │ @@ -160280,16 +160280,16 @@ │ │ │ │ add r1, sp, #11 │ │ │ │ add r2, sp, #20 │ │ │ │ bl 1473ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl c3fa0 │ │ │ │ bl 1bee14 │ │ │ │ @ instruction: 0x01a3b2a0 │ │ │ │ - smlawbeq r5, ip, r8, sp │ │ │ │ - smlawbeq r5, r4, r8, sp │ │ │ │ + @ instruction: 0x0125d8ac │ │ │ │ + @ instruction: 0x0125d8a4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -160436,20 +160436,20 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b f14bc │ │ │ │ - @ instruction: 0x0125d75c │ │ │ │ - @ instruction: 0x0125d754 │ │ │ │ - @ instruction: 0x0125d66c │ │ │ │ - @ instruction: 0x0125d664 │ │ │ │ - @ instruction: 0x0125d610 │ │ │ │ - @ instruction: 0x0125d608 │ │ │ │ + @ instruction: 0x0125d77c │ │ │ │ + @ instruction: 0x0125d774 │ │ │ │ + smlawbeq r5, ip, r6, sp │ │ │ │ + smlawbeq r5, r4, r6, sp │ │ │ │ + @ instruction: 0x0125d630 │ │ │ │ + @ instruction: 0x0125d628 │ │ │ │ sub sp, sp, #24 │ │ │ │ str r0, [sp, #4] │ │ │ │ b f162c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -161496,19 +161496,19 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #32 │ │ │ │ bl c1d44 │ │ │ │ b f2660 │ │ │ │ - @ instruction: 0x0125ea6f │ │ │ │ + smlawbeq r5, pc, sl, lr @ │ │ │ │ @ instruction: 0x01a3a0a0 │ │ │ │ - @ instruction: 0x0125c664 │ │ │ │ - @ instruction: 0x0125c65c │ │ │ │ - ldrdeq lr, [r5, -r1]! │ │ │ │ + smlawbeq r5, r4, r6, ip │ │ │ │ + @ instruction: 0x0125c67c │ │ │ │ + strdeq lr, [r5, -r1]! │ │ │ │ @ instruction: 0x01a39fc0 │ │ │ │ @ instruction: 0x01a39f94 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #208 @ 0xd0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -161784,19 +161784,19 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #32 │ │ │ │ bl c1d44 │ │ │ │ b f2ae0 │ │ │ │ - @ instruction: 0x0125e5ef │ │ │ │ + @ instruction: 0x0125e60f │ │ │ │ @ instruction: 0x01a39c20 │ │ │ │ - @ instruction: 0x0125c1e4 │ │ │ │ - ldrdeq ip, [r5, -ip]! @ │ │ │ │ - @ instruction: 0x0125e551 │ │ │ │ + @ instruction: 0x0125c204 │ │ │ │ + strdeq ip, [r5, -ip]! @ │ │ │ │ + @ instruction: 0x0125e571 │ │ │ │ @ instruction: 0x01a39b60 │ │ │ │ @ instruction: 0x01a39b34 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -162188,16 +162188,16 @@ │ │ │ │ str r3, [r1, #16] │ │ │ │ str r0, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0125ba9c │ │ │ │ - @ instruction: 0x0125ba94 │ │ │ │ + @ instruction: 0x0125babc │ │ │ │ + @ instruction: 0x0125bab4 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -162208,16 +162208,16 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str ip, [r1, #16] │ │ │ │ str r3, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0125ba48 │ │ │ │ - @ instruction: 0x0125ba40 │ │ │ │ + @ instruction: 0x0125ba68 │ │ │ │ + @ instruction: 0x0125ba60 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -162293,22 +162293,22 @@ │ │ │ │ blx r3 │ │ │ │ strb r0, [sp, #27] │ │ │ │ b f32fc │ │ │ │ ldrb r0, [sp, #27] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0125b9ac │ │ │ │ - @ instruction: 0x0125b9a4 │ │ │ │ + smlawteq r5, ip, r9, fp │ │ │ │ + smlawteq r5, r4, r9, fp │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [pc, #8] @ f3328 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #92 @ 0x5c │ │ │ │ bl 56848 │ │ │ │ - @ instruction: 0x0125dd3d │ │ │ │ + @ instruction: 0x0125dd5d │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov ip, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov ip, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -163259,16 +163259,16 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ f422c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56474 │ │ │ │ @ instruction: 0x01a384e8 │ │ │ │ - @ instruction: 0x0125aa5c │ │ │ │ - @ instruction: 0x0125aa54 │ │ │ │ + @ instruction: 0x0125aa7c │ │ │ │ + @ instruction: 0x0125aa74 │ │ │ │ @ instruction: 0x01a38440 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -163322,16 +163322,16 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ f4328 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56474 │ │ │ │ @ instruction: 0x01a383ec │ │ │ │ - @ instruction: 0x0125a960 │ │ │ │ - @ instruction: 0x0125a958 │ │ │ │ + smlawbeq r5, r0, r9, sl │ │ │ │ + @ instruction: 0x0125a978 │ │ │ │ @ instruction: 0x01a38344 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -163385,16 +163385,16 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ f4424 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56474 │ │ │ │ strdeq r8, [r3, r0]! │ │ │ │ - @ instruction: 0x0125a864 │ │ │ │ - @ instruction: 0x0125a85c │ │ │ │ + smlawbeq r5, r4, r8, sl │ │ │ │ + @ instruction: 0x0125a87c │ │ │ │ @ instruction: 0x01a38248 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -164058,16 +164058,16 @@ │ │ │ │ str ip, [r1, #12] │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a378b0 │ │ │ │ - smlawteq r5, ip, sp, r9 │ │ │ │ - smlawteq r5, r4, sp, r9 │ │ │ │ + @ instruction: 0x01259dec │ │ │ │ + @ instruction: 0x01259de4 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ @@ -166397,16 +166397,16 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 563f4 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a35488 │ │ │ │ - @ instruction: 0x0125792c │ │ │ │ - @ instruction: 0x01257924 │ │ │ │ + @ instruction: 0x0125794c │ │ │ │ + @ instruction: 0x01257944 │ │ │ │ @ instruction: 0x01a35450 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -166592,18 +166592,18 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b f7628 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #152 @ 0x98 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x01257770 │ │ │ │ - @ instruction: 0x01257768 │ │ │ │ - @ instruction: 0x01257700 │ │ │ │ - strdeq r7, [r5, -r8]! │ │ │ │ + @ instruction: 0x01257790 │ │ │ │ + smlawbeq r5, r8, r7, r7 │ │ │ │ + @ instruction: 0x01257720 │ │ │ │ + @ instruction: 0x01257718 │ │ │ │ push {r4, lr} │ │ │ │ ldm r1!, {r2, r3, ip, lr} │ │ │ │ stmia r0!, {r2, r3, ip, lr} │ │ │ │ ldm r1, {r2, r3, r4, ip, lr} │ │ │ │ stm r0, {r2, r3, r4, ip, lr} │ │ │ │ pop {r4, pc} │ │ │ │ push {fp, lr} │ │ │ │ @@ -167453,24 +167453,24 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ f83ac │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [pc, #12] @ f83b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bx lr │ │ │ │ - strdeq r7, [r5, -r8]! │ │ │ │ - strdeq r7, [r5, -r0]! │ │ │ │ + @ instruction: 0x01257118 │ │ │ │ + @ instruction: 0x01257110 │ │ │ │ ldr r0, [pc, #16] @ f83cc │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [pc, #12] @ f83d0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bx lr │ │ │ │ - ldrdeq r7, [r5, -r8]! │ │ │ │ - ldrdeq r7, [r5, -r0]! │ │ │ │ + strdeq r7, [r5, -r8]! │ │ │ │ + strdeq r7, [r5, -r0]! │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -170147,16 +170147,16 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ sub r0, r0, r2 │ │ │ │ add r1, r1, r2 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ b fad94 │ │ │ │ - @ instruction: 0x01254854 │ │ │ │ - @ instruction: 0x0125484c │ │ │ │ + @ instruction: 0x01254874 │ │ │ │ + @ instruction: 0x0125486c │ │ │ │ @ instruction: 0x01a31a68 │ │ │ │ ldrdeq r1, [r3, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -170244,16 +170244,16 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ sub r0, r0, r2 │ │ │ │ add r1, r1, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b faf14 │ │ │ │ @ instruction: 0x01a3186c │ │ │ │ - smlawbeq r5, r8, r5, r4 │ │ │ │ - smlawbeq r5, r0, r5, r4 │ │ │ │ + @ instruction: 0x012545a8 │ │ │ │ + @ instruction: 0x012545a0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl fae40 │ │ │ │ @@ -170327,16 +170327,16 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r2, r1, #4 │ │ │ │ bl 9bea0 │ │ │ │ b fb08c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0125443c │ │ │ │ - @ instruction: 0x01254434 │ │ │ │ + @ instruction: 0x0125445c │ │ │ │ + @ instruction: 0x01254454 │ │ │ │ push {fp, lr} │ │ │ │ bl f8eb8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ bl f8dfc │ │ │ │ pop {fp, pc} │ │ │ │ bx lr │ │ │ │ @@ -170564,15 +170564,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ bl 162744 │ │ │ │ b fb440 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01253f3c │ │ │ │ + @ instruction: 0x01253f5c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #156] @ fb508 │ │ │ │ @@ -170612,15 +170612,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ bl 162768 │ │ │ │ b fb500 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01253e7c │ │ │ │ + @ instruction: 0x01253e9c │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #172] @ fb5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170663,16 +170663,16 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldm r3, {r4, r5, r6, r7, ip, lr} │ │ │ │ stm r2, {r4, r5, r6, r7, ip, lr} │ │ │ │ bl 16278c │ │ │ │ b fb5cc │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ - @ instruction: 0x01253f5c │ │ │ │ - @ instruction: 0x01253f4c │ │ │ │ + @ instruction: 0x01253f7c │ │ │ │ + @ instruction: 0x01253f6c │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #172] @ fb6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170715,16 +170715,16 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldm r3, {r4, r5, r6, r7, ip, lr} │ │ │ │ stm r2, {r4, r5, r6, r7, ip, lr} │ │ │ │ bl 16278c │ │ │ │ b fb69c │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ - smlawbeq r5, ip, lr, r3 │ │ │ │ - @ instruction: 0x01253e7c │ │ │ │ + @ instruction: 0x01253eac │ │ │ │ + @ instruction: 0x01253e9c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #156] @ fb768 │ │ │ │ @@ -170764,15 +170764,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ bl 162744 │ │ │ │ b fb760 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01253c1c │ │ │ │ + @ instruction: 0x01253c3c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #156] @ fb828 │ │ │ │ @@ -170812,15 +170812,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ bl 162768 │ │ │ │ b fb820 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01253b5c │ │ │ │ + @ instruction: 0x01253b7c │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [r0] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -171251,15 +171251,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c1424 │ │ │ │ b fbeec │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x01255431 │ │ │ │ + @ instruction: 0x01255451 │ │ │ │ @ instruction: 0x01a308a4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ @@ -171298,15 +171298,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c1448 │ │ │ │ b fbfa8 │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x01255375 │ │ │ │ + @ instruction: 0x01255395 │ │ │ │ @ instruction: 0x01a307e8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ @@ -171345,15 +171345,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c143c │ │ │ │ b fc064 │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x012552b9 │ │ │ │ + ldrdeq r5, [r5, -r9]! │ │ │ │ @ instruction: 0x01a3072c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ @@ -171392,15 +171392,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c1378 │ │ │ │ b fc120 │ │ │ │ bl 569cc │ │ │ │ - strdeq r5, [r5, -sp]! │ │ │ │ + @ instruction: 0x0125521d │ │ │ │ @ instruction: 0x01a30670 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ @@ -171439,15 +171439,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c1418 │ │ │ │ b fc1dc │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x01255141 │ │ │ │ + @ instruction: 0x01255161 │ │ │ │ @ instruction: 0x01a305b4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ @@ -171486,15 +171486,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #8 │ │ │ │ bl c136c │ │ │ │ b fc298 │ │ │ │ bl 569cc │ │ │ │ - smlawbeq r5, r5, r0, r5 │ │ │ │ + @ instruction: 0x012550a5 │ │ │ │ strdeq r0, [r3, r8]! │ │ │ │ push {fp, lr} │ │ │ │ bl 15c3c0 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ bl 15c3e8 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -172871,15 +172871,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ bl 1cec98 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a2ef64 │ │ │ │ @ instruction: 0x01a2ef3c │ │ │ │ - @ instruction: 0x01251c68 │ │ │ │ + smlawbeq r5, r8, ip, r1 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, r1, #4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -172904,18 +172904,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #28] @ fd8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 1ce9bc │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a2ef10 │ │ │ │ - @ instruction: 0x01253ab5 │ │ │ │ + ldrdeq r3, [r5, -r5]! │ │ │ │ @ instruction: 0x01a2eec4 │ │ │ │ - @ instruction: 0x01253a7d │ │ │ │ - @ instruction: 0x01253a7e │ │ │ │ + @ instruction: 0x01253a9d │ │ │ │ + @ instruction: 0x01253a9e │ │ │ │ push {fp, lr} │ │ │ │ bl 15974c │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -172938,15 +172938,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #17 │ │ │ │ add r3, sp, #12 │ │ │ │ bl 1ceaf4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x01a2ee64 │ │ │ │ - @ instruction: 0x01253a12 │ │ │ │ + @ instruction: 0x01253a32 │ │ │ │ b fd968 │ │ │ │ bx lr │ │ │ │ b fd970 │ │ │ │ bx lr │ │ │ │ b fd978 │ │ │ │ bx lr │ │ │ │ mov r1, r0 │ │ │ │ @@ -173333,17 +173333,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b fdf7c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01251534 │ │ │ │ - @ instruction: 0x0125152c │ │ │ │ - @ instruction: 0x01251518 │ │ │ │ + @ instruction: 0x01251554 │ │ │ │ + @ instruction: 0x0125154c │ │ │ │ + @ instruction: 0x01251538 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -181567,21 +181567,21 @@ │ │ │ │ mov r0, #3 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 106024 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0124b443 │ │ │ │ - @ instruction: 0x0124b42e │ │ │ │ - @ instruction: 0x0124b419 │ │ │ │ - @ instruction: 0x0124b404 │ │ │ │ - @ instruction: 0x0124b3ef │ │ │ │ - ldrdeq fp, [r4, -sl]! │ │ │ │ - smlawteq r4, r5, r3, fp │ │ │ │ + @ instruction: 0x0124b463 │ │ │ │ + @ instruction: 0x0124b44e │ │ │ │ + @ instruction: 0x0124b439 │ │ │ │ + @ instruction: 0x0124b424 │ │ │ │ + @ instruction: 0x0124b40f │ │ │ │ + strdeq fp, [r4, -sl]! │ │ │ │ + @ instruction: 0x0124b3e5 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #4194304 @ 0x400000 │ │ │ │ beq 1060e0 │ │ │ │ b 106068 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -181656,21 +181656,21 @@ │ │ │ │ mov r0, #3 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 106188 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - strdeq fp, [r4, -r4]! │ │ │ │ - ldrdeq fp, [r4, -pc]! │ │ │ │ - smlawteq r4, sl, r2, fp │ │ │ │ - @ instruction: 0x0124b2b5 │ │ │ │ - @ instruction: 0x0124b2a0 │ │ │ │ - smlawbeq r4, fp, r2, fp │ │ │ │ - @ instruction: 0x0124b276 │ │ │ │ + @ instruction: 0x0124b314 │ │ │ │ + strdeq fp, [r4, -pc]! │ │ │ │ + @ instruction: 0x0124b2ea │ │ │ │ + ldrdeq fp, [r4, -r5]! │ │ │ │ + smlawteq r4, r0, r2, fp │ │ │ │ + @ instruction: 0x0124b2ab │ │ │ │ + @ instruction: 0x0124b296 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ sub sp, sp, #16 │ │ │ │ str r0, [sp] │ │ │ │ @@ -182359,15 +182359,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0124a77d │ │ │ │ + @ instruction: 0x0124a79d │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1434f4 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182382,15 +182382,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0124a721 │ │ │ │ + @ instruction: 0x0124a741 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1437e4 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182405,15 +182405,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #4 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r4, r5, r6, sl │ │ │ │ + @ instruction: 0x0124a6e5 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 14308c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182428,15 +182428,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #4 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0124a669 │ │ │ │ + smlawbeq r4, r9, r6, sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 14395c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182451,15 +182451,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #4 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0124a60d │ │ │ │ + @ instruction: 0x0124a62d │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 143a18 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182474,15 +182474,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #4 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0124a5b1 │ │ │ │ + ldrdeq sl, [r4, -r1]! │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r2 │ │ │ │ ldm r1, {r3, r4, r5, ip, lr} │ │ │ │ stm r0, {r3, r4, r5, ip, lr} │ │ │ │ @@ -186289,26 +186289,26 @@ │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 10a9fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01246a1b │ │ │ │ + @ instruction: 0x01246a3b │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 10ac24 │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 10aa28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012469ef │ │ │ │ + @ instruction: 0x01246a0f │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldm r3, {r4, r5, r6, ip, lr} │ │ │ │ stm r1, {r4, r5, r6, ip, lr} │ │ │ │ str r2, [r0, #20] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -187176,16 +187176,16 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ b 10b7c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01243440 │ │ │ │ - @ instruction: 0x01243438 │ │ │ │ + @ instruction: 0x01243460 │ │ │ │ + @ instruction: 0x01243458 │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #148] @ 10b888 │ │ │ │ and r0, r0, r1, lsr #1 │ │ │ │ sub r0, r1, r0 │ │ │ │ ldr r2, [pc, #140] @ 10b88c │ │ │ │ @@ -189124,16 +189124,16 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ ldr ip, [ip, #4] │ │ │ │ str ip, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ bl 10bb7c │ │ │ │ b 10d644 │ │ │ │ b 10d580 │ │ │ │ - @ instruction: 0x01241640 │ │ │ │ - @ instruction: 0x01241638 │ │ │ │ + @ instruction: 0x01241660 │ │ │ │ + @ instruction: 0x01241658 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ @@ -189369,16 +189369,16 @@ │ │ │ │ ldr lr, [lr, #8] │ │ │ │ str lr, [r1, #8] │ │ │ │ str ip, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ bl 10ba08 │ │ │ │ b 10da18 │ │ │ │ b 10d948 │ │ │ │ - @ instruction: 0x01241278 │ │ │ │ - @ instruction: 0x01241270 │ │ │ │ + @ instruction: 0x01241298 │ │ │ │ + @ instruction: 0x01241290 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ @@ -189594,16 +189594,16 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ bl 10b8cc │ │ │ │ b 10dd9c │ │ │ │ b 10dce0 │ │ │ │ - smulwteq r4, r0, lr │ │ │ │ - ldrdeq r0, [r4, -r8]! │ │ │ │ + @ instruction: 0x01240f00 │ │ │ │ + strdeq r0, [r4, -r8]! │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ b 10ddc0 │ │ │ │ ldr r0, [pc, #36] @ 10ddec │ │ │ │ @@ -189729,16 +189729,16 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ b 10dfa8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b 10df08 │ │ │ │ - @ instruction: 0x01240c74 │ │ │ │ - @ instruction: 0x01240c6c │ │ │ │ + @ instruction: 0x01240c94 │ │ │ │ + smlawbeq r4, ip, ip, r0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -190008,20 +190008,20 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ b 10e1e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ b 10e1e8 │ │ │ │ - @ instruction: 0x01240990 │ │ │ │ - smlawbeq r4, r8, r9, r0 │ │ │ │ - @ instruction: 0x0124094c │ │ │ │ - @ instruction: 0x01240944 │ │ │ │ - strdeq r0, [r4, -r0]! @ │ │ │ │ - smulwteq r4, r8, r7 │ │ │ │ + @ instruction: 0x012409b0 │ │ │ │ + smulwbeq r4, r8, r9 │ │ │ │ + @ instruction: 0x0124096c │ │ │ │ + @ instruction: 0x01240964 │ │ │ │ + @ instruction: 0x01240810 │ │ │ │ + @ instruction: 0x01240808 │ │ │ │ push {fp, lr} │ │ │ │ mov r3, #0 │ │ │ │ bl 10de8c │ │ │ │ pop {fp, pc} │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -190765,16 +190765,16 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 10ef78 │ │ │ │ - smlawteq r3, ip, ip, pc @ │ │ │ │ - smlawteq r3, r4, ip, pc @ │ │ │ │ + msreq CPSR_xc, ip, ror #25 │ │ │ │ + msreq CPSR_xc, r4, ror #25 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 13f428 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -192640,16 +192640,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #20] @ 110d3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0123debc │ │ │ │ - @ instruction: 0x0123deb4 │ │ │ │ + ldrdeq sp, [r3, -ip]! │ │ │ │ + ldrdeq sp, [r3, -r4]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, sp │ │ │ │ mov r0, r2 │ │ │ │ ldm r3!, {r4, r5, ip, lr} │ │ │ │ @@ -197842,17 +197842,17 @@ │ │ │ │ bl 1ceaf4 │ │ │ │ strb r0, [sp, #19] │ │ │ │ b 115e70 │ │ │ │ ldrb r0, [sp, #19] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012394e4 │ │ │ │ + @ instruction: 0x01239504 │ │ │ │ strdeq r6, [r1, r4]! │ │ │ │ - @ instruction: 0x012394b0 │ │ │ │ + ldrdeq r9, [r3, -r0]! │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp] │ │ │ │ @@ -197993,16 +197993,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ 1160dc │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [pc, #12] @ 1160e0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01238b10 │ │ │ │ - @ instruction: 0x01238b08 │ │ │ │ + @ instruction: 0x01238b30 │ │ │ │ + @ instruction: 0x01238b28 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -198075,16 +198075,16 @@ │ │ │ │ bl 116e48 │ │ │ │ strb r0, [sp, #27] │ │ │ │ b 116214 │ │ │ │ ldrb r0, [sp, #27] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ - smlawbeq r3, r8, sl, r8 │ │ │ │ - smlawbeq r3, r0, sl, r8 │ │ │ │ + @ instruction: 0x01238aa8 │ │ │ │ + @ instruction: 0x01238aa0 │ │ │ │ @ instruction: 0x01a16860 │ │ │ │ push {fp, lr} │ │ │ │ ldm r1!, {r2, r3, ip, lr} │ │ │ │ stmia r0!, {r2, r3, ip, lr} │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ pop {fp, pc} │ │ │ │ @@ -198525,262 +198525,262 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ac3a │ │ │ │ + @ instruction: 0x0123ac5a │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116960 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ac06 │ │ │ │ + @ instruction: 0x0123ac26 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116994 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq sl, [r3, -r2]! │ │ │ │ + strdeq sl, [r3, -r2]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 1169c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ab9e │ │ │ │ + @ instruction: 0x0123abbe │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 1169fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ab6a │ │ │ │ + smlawbeq r3, sl, fp, sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116a30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ab36 │ │ │ │ + @ instruction: 0x0123ab56 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116a64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123ab02 │ │ │ │ + @ instruction: 0x0123ab22 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116a98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r3, lr, sl, sl │ │ │ │ + @ instruction: 0x0123aaee │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116acc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123aa9a │ │ │ │ + @ instruction: 0x0123aaba │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123aa66 │ │ │ │ + smlawbeq r3, r6, sl, sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116b34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123aa32 │ │ │ │ + @ instruction: 0x0123aa52 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116b68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq sl, [r3, -lr]! │ │ │ │ + @ instruction: 0x0123aa1e │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116b9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r3, sl, r9, sl │ │ │ │ + @ instruction: 0x0123a9ea │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123a996 │ │ │ │ + @ instruction: 0x0123a9b6 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116c04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123a962 │ │ │ │ + smlawbeq r3, r2, r9, sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116c38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123a92e │ │ │ │ + @ instruction: 0x0123a94e │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116c6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq sl, [r3, -sl]! @ │ │ │ │ + @ instruction: 0x0123a91a │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r3, r6, r8, sl │ │ │ │ + @ instruction: 0x0123a8e6 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123a892 │ │ │ │ + @ instruction: 0x0123a8b2 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [pc, #32] @ 116d08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #11 │ │ │ │ bl 1ce8a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1d1b54 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0123a85e │ │ │ │ + @ instruction: 0x0123a87e │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r0, r1 │ │ │ │ beq 116d38 │ │ │ │ @@ -203130,15 +203130,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ strdeq r1, [r1, r8]! │ │ │ │ - ldrdeq r6, [r3, -r6]! @ │ │ │ │ + strdeq r6, [r3, -r6]! @ │ │ │ │ ldrdeq r1, [r1, r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ bl 11b080 │ │ │ │ str r0, [sp, #8] │ │ │ │ and r0, r1, #1 │ │ │ │ strb r0, [sp, #12] │ │ │ │ @@ -203385,15 +203385,15 @@ │ │ │ │ bl c43e8 │ │ │ │ b 11b1d0 │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ bl bf794 │ │ │ │ b 11b508 │ │ │ │ - @ instruction: 0x012363ec │ │ │ │ + @ instruction: 0x0123640c │ │ │ │ @ instruction: 0x01a1171c │ │ │ │ strdeq r1, [r1, r0]! │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -203876,15 +203876,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl bf794 │ │ │ │ b 11bcb0 │ │ │ │ strdeq r0, [r1, ip]! │ │ │ │ - smlawbeq r3, sl, r8, r5 │ │ │ │ + @ instruction: 0x012358aa │ │ │ │ @ instruction: 0x01a10d7c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #200 @ 0xc8 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #175] @ 0xaf │ │ │ │ @@ -204627,15 +204627,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ bl 56804 │ │ │ │ ldrb r0, [sp, #5] │ │ │ │ ldrb r1, [sp, #6] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq r4, [r3, -ip]! │ │ │ │ + strdeq r4, [r3, -ip]! │ │ │ │ ldrdeq r0, [r1, ip]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl 11c918 │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldrb r0, [sp, #7] │ │ │ │ @@ -204662,15 +204662,15 @@ │ │ │ │ strb r0, [sp, #5] │ │ │ │ strb r1, [sp, #6] │ │ │ │ b 11c900 │ │ │ │ ldrb r0, [sp, #5] │ │ │ │ ldrb r1, [sp, #6] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01234db4 │ │ │ │ + ldrdeq r4, [r3, -r4]! @ │ │ │ │ @ instruction: 0x01a1037c │ │ │ │ push {fp, lr} │ │ │ │ bl 11cba8 │ │ │ │ bl 11179c │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -207226,15 +207226,15 @@ │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ bl 100a24 │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ b 11f448 │ │ │ │ - @ instruction: 0x012335e5 │ │ │ │ + @ instruction: 0x01233605 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ bl 100a24 │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ b 11f448 │ │ │ │ @@ -207389,16 +207389,16 @@ │ │ │ │ str r1, [sp, #536] @ 0x218 │ │ │ │ str r0, [sp, #532] @ 0x214 │ │ │ │ add r0, sp, #532 @ 0x214 │ │ │ │ bl 9eef8 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ b 11f988 │ │ │ │ - smlawbeq r3, r8, r3, r3 │ │ │ │ - @ instruction: 0x012333b8 │ │ │ │ + @ instruction: 0x012333a8 │ │ │ │ + ldrdeq r3, [r3, -r8]! │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ bl 163e84 │ │ │ │ bl 168650 │ │ │ │ bl 17a834 │ │ │ │ mov r1, r0 │ │ │ │ add lr, sp, #512 @ 0x200 │ │ │ │ add r0, lr, #111 @ 0x6f │ │ │ │ @@ -207411,15 +207411,15 @@ │ │ │ │ bl 111560 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 1008b0 │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ b 11f448 │ │ │ │ - bl a509a8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36d1c> │ │ │ │ + bl a509d0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36d1c> │ │ │ │ bl 154048 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ bl ff8d8 │ │ │ │ @@ -207783,15 +207783,15 @@ │ │ │ │ bl 176fc4 │ │ │ │ b 11f448 │ │ │ │ roreq lr, r8, #5 │ │ │ │ lsreq lr, r0 @ │ │ │ │ lsleq lr, r0, #4 │ │ │ │ roreq lr, r8, r1 │ │ │ │ lsreq lr, r0, r1 │ │ │ │ - @ instruction: 0x01230560 │ │ │ │ + smlawbeq r3, r0, r5, r0 │ │ │ │ lsreq sp, ip, pc │ │ │ │ lsleq sp, r4, #30 │ │ │ │ roreq sp, r8, lr │ │ │ │ lsreq sp, r4 @ │ │ │ │ ldrdeq sl, [r0, ip]! │ │ │ │ lsreq sp, r4, #24 │ │ │ │ lsreq sp, ip, #22 │ │ │ │ @@ -207801,17 +207801,17 @@ │ │ │ │ lsreq sp, r4, #13 │ │ │ │ lsleq sp, ip @ │ │ │ │ lsleq sp, r4 @ │ │ │ │ lsleq sp, ip, #13 │ │ │ │ lsleq sp, r4, #13 │ │ │ │ lsleq sp, ip @ │ │ │ │ lsreq sp, r4 @ │ │ │ │ - strdeq r2, [r3, -r2]! @ │ │ │ │ - @ instruction: 0x012320e7 │ │ │ │ - msreq R10_usr, r4, lsl sl │ │ │ │ + @ instruction: 0x01232112 │ │ │ │ + @ instruction: 0x01232107 │ │ │ │ + msreq R10_usr, r4, lsr sl │ │ │ │ lsreq sp, r0, r5 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov ip, sp │ │ │ │ @@ -208690,15 +208690,15 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #24] @ 120808 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 147088 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ b 1207b4 │ │ │ │ - @ instruction: 0x01231260 │ │ │ │ + smlawbeq r3, r0, r2, r1 │ │ │ │ asreq ip, r0, #15 │ │ │ │ lsreq ip, r0, #14 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ bl 12086c │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -210133,20 +210133,20 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ b 121e78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ lsleq fp, r8 @ │ │ │ │ - msreq CPSR_x, r2, lsr #24 │ │ │ │ - @ instruction: 0x0122ce28 │ │ │ │ + msreq CPSR_x, r2, asr #24 │ │ │ │ + @ instruction: 0x0122ce48 │ │ │ │ lsleq fp, r4 @ │ │ │ │ - msreq LR_svc, r2, asr fp │ │ │ │ - smlawteq r2, r7, fp, pc @ │ │ │ │ - msreq LR_svc, r2 @ │ │ │ │ + msreq LR_svc, r2, ror fp │ │ │ │ + msreq LR_svc, r7, ror #23 │ │ │ │ + ldrdeq pc, [r2, -r2]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #232 @ 0xe8 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [r0] │ │ │ │ bl d9914 │ │ │ │ @@ -210539,17 +210539,17 @@ │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ b 12203c │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ lsreq fp, r8 @ │ │ │ │ roreq sl, ip, #28 │ │ │ │ ldrdeq sl, [r0, ip]! │ │ │ │ - msreq R10_usr, r1, ror #13 │ │ │ │ + msreq LR_svc, r1, lsl #14 │ │ │ │ asreq sl, r8, ip │ │ │ │ - msreq R10_usr, r9, ror #4 │ │ │ │ + smlawbeq r2, r9, r2, pc @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r0] │ │ │ │ bl d9914 │ │ │ │ @@ -210979,15 +210979,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 122bb4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawteq r2, r8, r7, ip │ │ │ │ + @ instruction: 0x0122c7e8 │ │ │ │ strdeq sl, [r0, r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl c5174 │ │ │ │ cmp r0, #0 │ │ │ │ bne 122c00 │ │ │ │ @@ -211047,15 +211047,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 122cc4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122c6bc │ │ │ │ + ldrdeq ip, [r2, -ip]! @ │ │ │ │ strdeq sl, [r0, r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl 15e930 │ │ │ │ cmp r0, #0 │ │ │ │ bne 122d10 │ │ │ │ @@ -211164,15 +211164,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 122e98 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122c4ec │ │ │ │ + @ instruction: 0x0122c50c │ │ │ │ lsreq sl, r0, r3 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1108b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 122ee4 │ │ │ │ @@ -211222,15 +211222,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 122f94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ add sp, sp, #152 @ 0x98 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122eb6a │ │ │ │ + smlawbeq r2, sl, fp, lr │ │ │ │ lsleq sl, r4, #4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ mov r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109d44 │ │ │ │ @@ -211250,15 +211250,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 123004 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ add sp, sp, #152 @ 0x98 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq lr, [r2, -sl]! │ │ │ │ + @ instruction: 0x0122eb1a │ │ │ │ lsleq sl, r4 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ bl d9528 │ │ │ │ bl 14f218 │ │ │ │ @@ -211299,15 +211299,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 1230b4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrdeq ip, [r2, -r4]! │ │ │ │ + strdeq ip, [r2, -r4]! │ │ │ │ lsreq sl, r4, #2 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl 125720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123100 │ │ │ │ @@ -211367,15 +211367,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 1231c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122baac │ │ │ │ + smlawteq r2, ip, sl, fp │ │ │ │ lsreq sl, r4, #32 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl d7b2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 123210 │ │ │ │ @@ -211435,15 +211435,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 1232d4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq r2, r8, r0, ip │ │ │ │ + @ instruction: 0x0122c0a8 │ │ │ │ lsreq r9, r4, #30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl d7ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123320 │ │ │ │ @@ -211503,15 +211503,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 1233e4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122bfa8 │ │ │ │ + smlawteq r2, r8, pc, fp @ │ │ │ │ lsreq r9, r4, #28 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl d7b08 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123430 │ │ │ │ @@ -211571,15 +211571,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 1234f4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122be9c │ │ │ │ + @ instruction: 0x0122bebc │ │ │ │ lsreq r9, r4, #26 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl d7ae4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123540 │ │ │ │ @@ -211639,15 +211639,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 123604 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122bd90 │ │ │ │ + @ instruction: 0x0122bdb0 │ │ │ │ lsreq r9, r4, #24 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl d7af0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123650 │ │ │ │ @@ -211707,15 +211707,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 123714 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - smlawbeq r2, r4, ip, fp │ │ │ │ + @ instruction: 0x0122bca4 │ │ │ │ lsreq r9, r4, #22 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ bl c5168 │ │ │ │ cmp r0, #0 │ │ │ │ bne 123760 │ │ │ │ @@ -211937,17 +211937,17 @@ │ │ │ │ lsr r0, r0, #5 │ │ │ │ strb r0, [sp, #11] │ │ │ │ b 123aac │ │ │ │ ldrb r0, [sp, #11] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #24 │ │ │ │ bx lr │ │ │ │ - smlawbeq r2, sp, r1, lr │ │ │ │ - @ instruction: 0x0122e151 │ │ │ │ - @ instruction: 0x0122e115 │ │ │ │ + @ instruction: 0x0122e1ad │ │ │ │ + @ instruction: 0x0122e171 │ │ │ │ + @ instruction: 0x0122e135 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 180ee0 │ │ │ │ @@ -212023,16 +212023,16 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ bl 152fbc │ │ │ │ b 123c10 │ │ │ │ b 123c10 │ │ │ │ b 123b94 │ │ │ │ - @ instruction: 0x0122b03c │ │ │ │ - @ instruction: 0x0122b034 │ │ │ │ + qsubeq fp, ip, r2 │ │ │ │ + qsubeq fp, r4, r2 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 123c4c │ │ │ │ @@ -212094,15 +212094,15 @@ │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 123d24 │ │ │ │ b 123c98 │ │ │ │ lsreq r9, ip, #11 │ │ │ │ lsreq r9, r4, #11 │ │ │ │ - @ instruction: 0x0122df3a │ │ │ │ + @ instruction: 0x0122df5a │ │ │ │ lsleq r9, r8, r5 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -212217,16 +212217,16 @@ │ │ │ │ b 123f14 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ b 123f14 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0122ad4c │ │ │ │ - @ instruction: 0x0122ad44 │ │ │ │ + @ instruction: 0x0122ad6c │ │ │ │ + @ instruction: 0x0122ad64 │ │ │ │ asreq r9, r8, #6 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ @@ -212435,15 +212435,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 124278 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ asreq r9, ip, #1 │ │ │ │ - smlawteq r2, r8, fp, sp │ │ │ │ + @ instruction: 0x0122dbe8 │ │ │ │ asreq r9, ip, #4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #28 │ │ │ │ @@ -212537,15 +212537,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 124410 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ lsleq r8, r0, #31 │ │ │ │ - @ instruction: 0x0122da6c │ │ │ │ + smlawbeq r2, ip, sl, sp │ │ │ │ strdeq r9, [r0, r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, #4 │ │ │ │ bl c67b8 │ │ │ │ @@ -212651,15 +212651,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 1245d8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ roreq r8, r4, #27 │ │ │ │ - smlawteq r2, r0, r8, sp │ │ │ │ + @ instruction: 0x0122d8e0 │ │ │ │ asreq r8, r4, #30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -212742,15 +212742,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 124744 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ lsreq r8, ip, ip │ │ │ │ - @ instruction: 0x0122d708 │ │ │ │ + @ instruction: 0x0122d728 │ │ │ │ lsleq r8, ip, #27 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #31] │ │ │ │ @@ -213497,15 +213497,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ movgt r0, #1 │ │ │ │ sub r1, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ movlt r0, r1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01229fec │ │ │ │ + @ instruction: 0x0122a00c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ @@ -214372,15 +214372,15 @@ │ │ │ │ bl 138eac │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [pc, #8] @ 1260c8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #82 @ 0x52 │ │ │ │ bl 56848 │ │ │ │ - @ instruction: 0x0122bc3e │ │ │ │ + @ instruction: 0x0122bc5e │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 14e600 │ │ │ │ @@ -214663,17 +214663,17 @@ │ │ │ │ ldrb ip, [sp, #39] @ 0x27 │ │ │ │ strb ip, [r1, #23] │ │ │ │ strb r3, [r1, #22] │ │ │ │ strb r2, [r1, #21] │ │ │ │ strb r0, [r1, #20] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq fp, [r2, -r7]! │ │ │ │ + @ instruction: 0x0122b917 │ │ │ │ roreq r6, r0, pc │ │ │ │ - @ instruction: 0x0122881c │ │ │ │ + @ instruction: 0x0122883c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 126578 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -215016,16 +215016,16 @@ │ │ │ │ b 126ac0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ b 126a94 │ │ │ │ - @ instruction: 0x01228160 │ │ │ │ - @ instruction: 0x01228158 │ │ │ │ + smlawbeq r2, r0, r1, r8 │ │ │ │ + @ instruction: 0x01228178 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ @@ -215580,16 +215580,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1] │ │ │ │ b 12739c │ │ │ │ b 1272a4 │ │ │ │ b 1273a0 │ │ │ │ add sp, sp, #136 @ 0x88 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01227a08 │ │ │ │ - @ instruction: 0x01227a00 │ │ │ │ + @ instruction: 0x01227a28 │ │ │ │ + @ instruction: 0x01227a20 │ │ │ │ lsleq r6, r0, #3 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -216384,15 +216384,15 @@ │ │ │ │ mov r0, #3 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 128028 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - strdeq r9, [r2, -r4]! │ │ │ │ + @ instruction: 0x01229e14 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 149890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 128074 │ │ │ │ @@ -217312,28 +217312,28 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl a4f690 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ + bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ cmp r0, #0 │ │ │ │ bne 128f1c │ │ │ │ b 128efc │ │ │ │ mov r0, #6 │ │ │ │ strb r0, [sp, #184] @ 0xb8 │ │ │ │ b 128f28 │ │ │ │ mov r0, #7 │ │ │ │ strb r0, [sp, #184] @ 0xb8 │ │ │ │ b 128f28 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ + bl a4f6e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ cmp r0, #0 │ │ │ │ bne 128f44 │ │ │ │ b 128f38 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 286c30 │ │ │ │ @@ -217688,33 +217688,33 @@ │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, #16] │ │ │ │ - bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ + bl a4f6e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ cmp r0, #0 │ │ │ │ bne 1294d0 │ │ │ │ b 1294bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #116] @ 12952c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56944 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl a4f6a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a18> │ │ │ │ + bl a4f6cc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a18> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1294dc │ │ │ │ b 1294d0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #79] @ 0x4f │ │ │ │ b 1294ec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl a4f690 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ + bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ strb r0, [sp, #79] @ 0x4f │ │ │ │ b 1294ec │ │ │ │ ldrb r0, [sp, #79] @ 0x4f │ │ │ │ tst r0, #1 │ │ │ │ bne 12950c │ │ │ │ b 1294fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -219207,28 +219207,28 @@ │ │ │ │ ldrdeq r6, [r1, r4]! │ │ │ │ @ instruction: 0x01a17614 │ │ │ │ @ instruction: 0x01a16554 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r0, [sp] │ │ │ │ - bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ + bl a4f6e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a2c> │ │ │ │ cmp r0, #0 │ │ │ │ bne 12ac78 │ │ │ │ b 12ac64 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl a4f6a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a18> │ │ │ │ + bl a4f6cc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a18> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12ac84 │ │ │ │ b 12ac78 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [sp, #7] │ │ │ │ b 12ac98 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl a4f690 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ + bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ eor r0, r0, #1 │ │ │ │ strb r0, [sp, #7] │ │ │ │ b 12ac98 │ │ │ │ ldrb r0, [sp, #7] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -219566,15 +219566,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1782e0 │ │ │ │ add sp, sp, #152 @ 0x98 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl a4f690 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ + bl a4f6b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12b220 │ │ │ │ b 12b200 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ @@ -219661,30 +219661,30 @@ │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 163e84 │ │ │ │ bl 167684 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ bne 12b3a8 │ │ │ │ b 12b36c │ │ │ │ - bl a4f6f8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a6c> │ │ │ │ + bl a4f720 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a6c> │ │ │ │ str r0, [sp, #192] @ 0xc0 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ str r0, [sp, #196] @ 0xc4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ mov r0, #10 │ │ │ │ str r0, [sp, #216] @ 0xd8 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ b 12b3e0 │ │ │ │ - bl a4f6cc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a40> │ │ │ │ + bl a4f6f4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a40> │ │ │ │ str r0, [sp, #192] @ 0xc0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ @@ -219777,15 +219777,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 12b5d4 │ │ │ │ b 12b5b4 │ │ │ │ mov r0, #4 │ │ │ │ strb r0, [sp, #304] @ 0x130 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ mov r1, #3 │ │ │ │ - bl a4f77c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ + bl a4f7a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #276] @ 0x114 │ │ │ │ add r1, sp, #156 @ 0x9c │ │ │ │ str r1, [sp, #280] @ 0x118 │ │ │ │ ldr r1, [sp, #296] @ 0x128 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ @@ -219822,15 +219822,15 @@ │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ add r0, r0, #12 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, #5 │ │ │ │ strb r0, [sp, #352] @ 0x160 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ mov r1, #3 │ │ │ │ - bl a4f77c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ + bl a4f7a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #324] @ 0x144 │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ @@ -219867,15 +219867,15 @@ │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ add r0, r0, #4 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ mov r0, #11 │ │ │ │ strb r0, [sp, #400] @ 0x190 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ mov r1, #3 │ │ │ │ - bl a4f77c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ + bl a4f7a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #372] @ 0x174 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ ldr r1, [sp, #392] @ 0x188 │ │ │ │ ldr r2, [sp, #396] @ 0x18c │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ @@ -219911,15 +219911,15 @@ │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ mov r0, #12 │ │ │ │ strb r0, [sp, #448] @ 0x1c0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #452] @ 0x1c4 │ │ │ │ ldr r0, [sp, #452] @ 0x1c4 │ │ │ │ mov r1, #3 │ │ │ │ - bl a4f77c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ + bl a4f7a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35af0> │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #420] @ 0x1a4 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ ldr r2, [sp, #444] @ 0x1bc │ │ │ │ ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ @@ -220038,15 +220038,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ add r0, r0, #20 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, #8 │ │ │ │ strb r0, [sp, #584] @ 0x248 │ │ │ │ - bl a4f724 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a98> │ │ │ │ + bl a4f74c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a98> │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, #2 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 284948 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -220079,15 +220079,15 @@ │ │ │ │ add r3, sp, #544 @ 0x220 │ │ │ │ bl 12bf0c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r0, r0, #24 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, #9 │ │ │ │ strb r0, [sp, #628] @ 0x274 │ │ │ │ - bl a4f724 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a98> │ │ │ │ + bl a4f74c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35a98> │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ bl 284948 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -220223,15 +220223,15 @@ │ │ │ │ beq 12bcac │ │ │ │ b 12bcc0 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ add r0, r0, #28 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #10 │ │ │ │ strb r0, [sp, #676] @ 0x2a4 │ │ │ │ - bl a4f750 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35ac4> │ │ │ │ + bl a4f778 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35ac4> │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r2, [sp, #648] @ 0x288 │ │ │ │ str r1, [sp, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #668] @ 0x29c │ │ │ │ ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ ldr r3, [sp, #676] @ 0x2a4 │ │ │ │ @@ -220379,34 +220379,34 @@ │ │ │ │ add r2, sp, #792 @ 0x318 │ │ │ │ bl 17e8b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1b5d98 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ bl 178190 │ │ │ │ b 12be0c │ │ │ │ - @ instruction: 0x01226a73 │ │ │ │ - @ instruction: 0x01226a3f │ │ │ │ - @ instruction: 0x01226a10 │ │ │ │ + @ instruction: 0x01226a93 │ │ │ │ + @ instruction: 0x01226a5f │ │ │ │ + @ instruction: 0x01226a30 │ │ │ │ strdeq r6, [r1, ip]! │ │ │ │ - @ instruction: 0x0122690a │ │ │ │ - @ instruction: 0x01226870 │ │ │ │ - smlawteq r2, r8, r7, r6 │ │ │ │ - @ instruction: 0x0122672a │ │ │ │ - @ instruction: 0x012266a1 │ │ │ │ - @ instruction: 0x0122661e │ │ │ │ - @ instruction: 0x0122654d │ │ │ │ - @ instruction: 0x012264bb │ │ │ │ + @ instruction: 0x0122692a │ │ │ │ + @ instruction: 0x01226890 │ │ │ │ + @ instruction: 0x012267e8 │ │ │ │ + @ instruction: 0x0122674a │ │ │ │ + smlawteq r2, r1, r6, r6 │ │ │ │ + @ instruction: 0x0122663e │ │ │ │ + @ instruction: 0x0122656d │ │ │ │ + ldrdeq r6, [r2, -fp]! │ │ │ │ @ instruction: 0x01a15f94 │ │ │ │ @ instruction: 0x01a15f30 │ │ │ │ @ instruction: 0x01a15a94 │ │ │ │ @ instruction: 0xfffff110 │ │ │ │ @ instruction: 0x01a164bc │ │ │ │ @ instruction: 0x01a15f44 │ │ │ │ @ instruction: 0x01a15c2c │ │ │ │ - @ instruction: 0x0122629c │ │ │ │ + @ instruction: 0x012262bc │ │ │ │ @ instruction: 0x01a15c34 │ │ │ │ @ instruction: 0x01a152b0 │ │ │ │ @ instruction: 0x01a15b88 │ │ │ │ roreq r1, r4, r8 │ │ │ │ @ instruction: 0x01a15788 │ │ │ │ strdeq r1, [r0, r4]! │ │ │ │ push {fp, lr} │ │ │ │ @@ -220508,15 +220508,15 @@ │ │ │ │ bic r0, r0, r1 │ │ │ │ strb r0, [sp, #23] │ │ │ │ b 12c098 │ │ │ │ ldrb r0, [sp, #23] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x012232e0 │ │ │ │ + @ instruction: 0x01223300 │ │ │ │ lsreq r1, ip, #12 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r2 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -220763,15 +220763,15 @@ │ │ │ │ b 12c108 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 177248 │ │ │ │ b 12c48c │ │ │ │ lsleq r1, ip @ │ │ │ │ - smlawteq r2, ip, fp, r5 │ │ │ │ + @ instruction: 0x01225bec │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, #2 │ │ │ │ strb r0, [sp, #8] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -221800,15 +221800,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #324 @ 0x144 │ │ │ │ add lr, sp, #256 @ 0x100 │ │ │ │ add r3, lr, #91 @ 0x5b │ │ │ │ bl 17931c │ │ │ │ b 12d4d4 │ │ │ │ add r0, sp, #328 @ 0x148 │ │ │ │ - bl a4f5b4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35928> │ │ │ │ + bl a4f5dc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35928> │ │ │ │ b 12d358 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [sp, #434] @ 0x1b2 │ │ │ │ strb r0, [sp, #435] @ 0x1b3 │ │ │ │ strb r0, [sp, #437] @ 0x1b5 │ │ │ │ strb r0, [sp, #438] @ 0x1b6 │ │ │ │ strb r0, [sp, #439] @ 0x1b7 │ │ │ │ @@ -221941,15 +221941,15 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ lsreq r0, r0, #1 │ │ │ │ rrxeq r0, r0 │ │ │ │ - smlawbeq r2, r4, r6, r4 │ │ │ │ + @ instruction: 0x012246a4 │ │ │ │ orrseq pc, pc, r8, lsr #26 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #520 @ 0x208 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -222698,15 +222698,15 @@ │ │ │ │ str r0, [r1, r2, lsl #2] │ │ │ │ b 12e184 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #36] @ 12e2fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #3 │ │ │ │ bl 56944 │ │ │ │ - @ instruction: 0x01221274 │ │ │ │ + @ instruction: 0x01221294 │ │ │ │ @ instruction: 0x019ff6f4 │ │ │ │ orrseq pc, pc, r0, ror #13 │ │ │ │ orrseq pc, pc, ip, lsr #13 │ │ │ │ orrseq pc, pc, r4, ror #11 │ │ │ │ orrseq pc, pc, ip, asr #11 │ │ │ │ orrseq pc, pc, ip, lsr #11 │ │ │ │ @ instruction: 0x019ff594 │ │ │ │ @@ -223450,19 +223450,19 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #260 @ 0x104 │ │ │ │ bl c3b6c │ │ │ │ b 12ee80 │ │ │ │ orrseq pc, pc, r8, ror #8 │ │ │ │ orrseq pc, pc, r8, lsl #8 │ │ │ │ orrseq pc, pc, ip, ror #6 │ │ │ │ - @ instruction: 0x01223810 │ │ │ │ + @ instruction: 0x01223830 │ │ │ │ orrseq lr, pc, r4, lsr #29 │ │ │ │ orrseq pc, pc, r8, asr #5 │ │ │ │ orrseq pc, pc, r8, lsr r2 @ │ │ │ │ - @ instruction: 0x012236bc │ │ │ │ + ldrdeq r3, [r2, -ip]! │ │ │ │ orrseq lr, pc, r0, ror sp @ │ │ │ │ @ instruction: 0x019feff4 │ │ │ │ orrseq lr, pc, r4, ror #30 │ │ │ │ @ instruction: 0x019feedc │ │ │ │ orrseq lr, pc, ip, lsl sp @ │ │ │ │ orrseq lr, pc, ip, lsr #24 │ │ │ │ orrseq lr, pc, ip, lsl #23 │ │ │ │ @@ -224519,15 +224519,15 @@ │ │ │ │ str r1, [sp, #784] @ 0x310 │ │ │ │ str r0, [sp, #788] @ 0x314 │ │ │ │ b 1300ac │ │ │ │ add lr, sp, #2048 @ 0x800 │ │ │ │ add r0, lr, #404 @ 0x194 │ │ │ │ bl c2dac │ │ │ │ b 12fa20 │ │ │ │ - @ instruction: 0x01222eb0 │ │ │ │ + ldrdeq r2, [r2, -r0]! │ │ │ │ str r0, [sp, #2556] @ 0x9fc │ │ │ │ str r1, [sp, #2560] @ 0xa00 │ │ │ │ b 12ff44 │ │ │ │ b 12ff68 │ │ │ │ ldr r1, [sp, #1096] @ 0x448 │ │ │ │ ldr r0, [sp, #792] @ 0x318 │ │ │ │ bl 17b9d0 │ │ │ │ @@ -224569,15 +224569,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #2620] @ 0xa3c │ │ │ │ ldr r2, [sp, #2624] @ 0xa40 │ │ │ │ str r2, [sp, #764] @ 0x2fc │ │ │ │ cmp r0, r1 │ │ │ │ bls 13003c │ │ │ │ b 130020 │ │ │ │ - @ instruction: 0x01222dec │ │ │ │ + @ instruction: 0x01222e0c │ │ │ │ ldr r1, [sp, #756] @ 0x2f4 │ │ │ │ ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ ldr r2, [pc, #4052] @ 131004 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56704 │ │ │ │ b 130038 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ @@ -224729,20 +224729,20 @@ │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl c0214 │ │ │ │ b 13028c │ │ │ │ ldr r0, [sp, #1172] @ 0x494 │ │ │ │ ldr r1, [sp, #1176] @ 0x498 │ │ │ │ add sp, sp, #2640 @ 0xa50 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - msreq CPSR_c, ip, lsr r9 │ │ │ │ + msreq CPSR_c, ip, asr r9 │ │ │ │ ldr r0, [sp, #2556] @ 0x9fc │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x01220030 │ │ │ │ - smlawteq r2, lr, ip, r2 │ │ │ │ - @ instruction: 0x01222ae0 │ │ │ │ + qsubeq r0, r0, r2 │ │ │ │ + @ instruction: 0x01222cee │ │ │ │ + @ instruction: 0x01222b00 │ │ │ │ ldr r0, [sp, #1164] @ 0x48c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ str r0, [sp, #736] @ 0x2e0 │ │ │ │ b 1302c4 │ │ │ │ ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ ldr r1, [sp, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #4040] @ 13129c │ │ │ │ @@ -226476,39 +226476,39 @@ │ │ │ │ b 131db0 │ │ │ │ @ instruction: 0x019fccd8 │ │ │ │ ldr r0, [sp, #1164] @ 0x48c │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl c0214 │ │ │ │ b 1302a0 │ │ │ │ orrseq ip, pc, ip, lsr ip @ │ │ │ │ - smlawbeq r1, r8, r4, lr │ │ │ │ + @ instruction: 0x0121e4a8 │ │ │ │ orrseq ip, pc, ip, lsr fp @ │ │ │ │ orrseq ip, pc, ip, ror #19 │ │ │ │ @ instruction: 0x019fc9b8 │ │ │ │ @ instruction: 0x019fc8f0 │ │ │ │ @ instruction: 0x019fc894 │ │ │ │ orrseq ip, pc, r8, ror r8 @ │ │ │ │ - qsubeq lr, ip, r1 │ │ │ │ - @ instruction: 0x0121e034 │ │ │ │ + @ instruction: 0x0121e07c │ │ │ │ + qsubeq lr, r4, r1 │ │ │ │ orrseq ip, pc, ip, lsl #15 │ │ │ │ orrseq ip, pc, r4, lsl #15 │ │ │ │ @ instruction: 0x019fc6bc │ │ │ │ @ instruction: 0x019fc6b0 │ │ │ │ orrseq ip, pc, r8, lsl #12 │ │ │ │ orrseq ip, pc, ip, asr #12 │ │ │ │ - smulwteq r2, lr, r9 │ │ │ │ + @ instruction: 0x01220a0e │ │ │ │ orrseq ip, pc, ip, lsr #11 │ │ │ │ @ instruction: 0x019fc59c │ │ │ │ orrseq ip, pc, r8, lsl #11 │ │ │ │ orrseq ip, pc, r8, ror #10 │ │ │ │ orrseq ip, pc, ip, asr #10 │ │ │ │ orrseq ip, pc, r4, lsr #5 │ │ │ │ orrseq ip, pc, r4, asr r2 @ │ │ │ │ orrseq ip, pc, r8, lsr #4 │ │ │ │ - ldrdeq r0, [r2, -fp]! │ │ │ │ + strdeq r0, [r2, -fp]! │ │ │ │ @ instruction: 0x019fc1fc │ │ │ │ orrseq ip, pc, ip, asr #3 │ │ │ │ orrseq ip, pc, r8, ror #2 │ │ │ │ orrseq ip, pc, r8, lsr #2 │ │ │ │ ldrsheq ip, [pc, r4] │ │ │ │ ldrheq ip, [pc, r4] │ │ │ │ orrseq ip, pc, ip, ror r0 @ │ │ │ │ @@ -226784,15 +226784,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x019fbad4 │ │ │ │ - msreq R9_usr, r8, ror #21 │ │ │ │ + msreq SP_irq, r8, lsl #22 │ │ │ │ orrseq fp, pc, ip, lsr #3 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #176 @ 0xb0 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #151] @ 0x97 │ │ │ │ @@ -226947,15 +226947,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl c2960 │ │ │ │ b 13252c │ │ │ │ @ instruction: 0x019fb9f0 │ │ │ │ - strdeq pc, [r1, -r4]! │ │ │ │ + msreq R9_usr, r4, lsl sl │ │ │ │ ldrheq fp, [pc, r8] │ │ │ │ @ instruction: 0x019fb890 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ bl 159734 │ │ │ │ @@ -227005,16 +227005,16 @@ │ │ │ │ orr r0, r0, #4352 @ 0x1100 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 13261c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq fp, pc, ip, ror #15 │ │ │ │ - smlawbeq r1, r8, sp, ip │ │ │ │ - @ instruction: 0x0121cd60 │ │ │ │ + @ instruction: 0x0121cda8 │ │ │ │ + smlawbeq r1, r0, sp, ip │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ bl 159734 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r2, [pc, #124] @ 1326d0 │ │ │ │ @@ -227541,15 +227541,15 @@ │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl c2888 │ │ │ │ b 132ce0 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq fp, pc, r8, lsl r1 @ │ │ │ │ - strdeq ip, [r1, -ip]! @ │ │ │ │ + @ instruction: 0x0121c61c │ │ │ │ orrseq fp, pc, r0, ror r0 @ │ │ │ │ orrseq fp, pc, ip, asr r0 @ │ │ │ │ orrseq fp, pc, r0, lsl r0 @ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #360 @ 0x168 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ @@ -227868,19 +227868,19 @@ │ │ │ │ bl c39e0 │ │ │ │ b 133314 │ │ │ │ ldr r0, [sp, #320] @ 0x140 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ mcrr 9, 10, pc, ip, cr14 @ │ │ │ │ @ instruction: 0x019faefc │ │ │ │ orrseq sl, pc, r4, lsl #29 │ │ │ │ - @ instruction: 0x0121ed48 │ │ │ │ + @ instruction: 0x0121ed68 │ │ │ │ @ instruction: 0x019fa3dc │ │ │ │ orrseq sl, pc, r0, ror #27 │ │ │ │ orrseq sl, pc, r8, ror #26 │ │ │ │ - @ instruction: 0x0121ec0c │ │ │ │ + @ instruction: 0x0121ec2c │ │ │ │ orrseq sl, pc, r0, asr #5 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov ip, sp │ │ │ │ @@ -229010,17 +229010,17 @@ │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, #6 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ b 134274 │ │ │ │ orrseq r9, pc, r4, asr #30 │ │ │ │ orrseq r9, pc, ip, lsr #23 │ │ │ │ - strdeq sl, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121b014 │ │ │ │ orrseq r9, pc, ip, ror fp @ │ │ │ │ - smlawbeq r1, ip, pc, sl @ │ │ │ │ + @ instruction: 0x0121afac │ │ │ │ orrseq r9, pc, ip, asr #19 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ bl 1345f0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 1345ac │ │ │ │ @@ -229236,15 +229236,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ b 1348f4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x019f96f4 │ │ │ │ - @ instruction: 0x0121aab8 │ │ │ │ + ldrdeq sl, [r1, -r8]! │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r1] │ │ │ │ bl 163e84 │ │ │ │ bl 167c04 │ │ │ │ eor r0, r0, #1 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ @@ -229660,19 +229660,19 @@ │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b 134c6c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r9, pc, ip, asr r5 @ │ │ │ │ orrseq r9, pc, r0, lsr #8 │ │ │ │ orrseq r9, pc, r4, lsr #7 │ │ │ │ - @ instruction: 0x0121d1b8 │ │ │ │ + ldrdeq sp, [r1, -r8]! │ │ │ │ orrseq r8, pc, ip, asr #16 │ │ │ │ orrseq r9, pc, r4, lsr r3 @ │ │ │ │ orrseq r9, pc, r4, lsr #5 │ │ │ │ - smlawbeq r1, r8, r0, sp │ │ │ │ + @ instruction: 0x0121d0a8 │ │ │ │ orrseq r8, pc, ip, lsr r7 @ │ │ │ │ orrseq r9, pc, r4, asr #4 │ │ │ │ orrseq r9, pc, r0, ror #2 │ │ │ │ orrseq r9, pc, r8, ror #1 │ │ │ │ orrseq r9, pc, r0, lsr #1 │ │ │ │ orrseq r9, pc, ip, lsr r0 @ │ │ │ │ push {fp, lr} │ │ │ │ @@ -230539,15 +230539,15 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #344 @ 0x158 │ │ │ │ bl c3650 │ │ │ │ b 135d44 │ │ │ │ orrseq r8, pc, r8, lsl lr @ │ │ │ │ orrseq r8, pc, r8, ror sp @ │ │ │ │ orrseq r8, pc, ip, asr #25 │ │ │ │ - @ instruction: 0x01219b7c │ │ │ │ + @ instruction: 0x01219b9c │ │ │ │ orrseq r8, pc, ip, lsl r7 @ │ │ │ │ orrseq r8, pc, ip, lsl #13 │ │ │ │ orrseq r8, pc, r4, lsr #12 │ │ │ │ @ instruction: 0x019f85f8 │ │ │ │ orrseq r8, pc, r0, asr #11 │ │ │ │ orrseq r8, pc, ip, ror #10 │ │ │ │ orrseq r8, pc, ip, lsl #10 │ │ │ │ @@ -230619,16 +230619,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1351cc │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0121c1ec │ │ │ │ - ldrdeq ip, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121c20c │ │ │ │ + strdeq ip, [r1, -r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 135f6c │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ b 135ecc │ │ │ │ @@ -231649,16 +231649,16 @@ │ │ │ │ b 136d38 │ │ │ │ ldr r0, [sp, #368] @ 0x170 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ bl c39d4 │ │ │ │ b 136ea4 │ │ │ │ orrseq r7, pc, ip, lsl #16 │ │ │ │ - @ instruction: 0x01218900 │ │ │ │ - @ instruction: 0x01218890 │ │ │ │ + @ instruction: 0x01218920 │ │ │ │ + @ instruction: 0x012188b0 │ │ │ │ orrseq r7, pc, r8, lsl #12 │ │ │ │ orrseq r7, pc, r8, lsr #11 │ │ │ │ orrseq r7, pc, r8, ror r3 @ │ │ │ │ ldrb r0, [r1] │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ @@ -233745,16 +233745,16 @@ │ │ │ │ b 138f64 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bl 1ce88c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0121913c │ │ │ │ - @ instruction: 0x0121912b │ │ │ │ + @ instruction: 0x0121915c │ │ │ │ + @ instruction: 0x0121914b │ │ │ │ ldrb r0, [r0] │ │ │ │ and r0, r0, #1 │ │ │ │ ldrb r1, [r1] │ │ │ │ and r1, r1, #1 │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -233781,15 +233781,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 139010 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01219098 │ │ │ │ + strheq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x019f52bc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #168 @ 0xa8 │ │ │ │ mov r0, #112 @ 0x70 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109d14 │ │ │ │ @@ -233809,15 +233809,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 139080 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x01219028 │ │ │ │ + @ instruction: 0x01219048 │ │ │ │ orrseq r5, pc, ip, asr #4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp] │ │ │ │ add r0, r1, #12 │ │ │ │ bl 178948 │ │ │ │ @@ -234510,16 +234510,16 @@ │ │ │ │ stmia r2!, {r4, r5, ip, lr} │ │ │ │ ldm r3, {r4, r5, ip, lr} │ │ │ │ stm r2, {r4, r5, ip, lr} │ │ │ │ str r0, [r1, #32] │ │ │ │ b 139b68 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x012151a4 │ │ │ │ - @ instruction: 0x0121519c │ │ │ │ + smlawteq r1, r4, r1, r5 │ │ │ │ + @ instruction: 0x012151bc │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r2, r1 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -234606,16 +234606,16 @@ │ │ │ │ stmia r2!, {r4, r5, ip, lr} │ │ │ │ ldm r3, {r4, r5, ip, lr} │ │ │ │ stm r2, {r4, r5, ip, lr} │ │ │ │ str r0, [r1, #32] │ │ │ │ b 139ce8 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x01215024 │ │ │ │ - @ instruction: 0x0121501c │ │ │ │ + @ instruction: 0x01215044 │ │ │ │ + @ instruction: 0x0121503c │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r2, r1 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -234702,16 +234702,16 @@ │ │ │ │ stmia r2!, {r4, r5, ip, lr} │ │ │ │ ldm r3, {r4, r5, ip, lr} │ │ │ │ stm r2, {r4, r5, ip, lr} │ │ │ │ str r0, [r1, #32] │ │ │ │ b 139e68 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x01214ea4 │ │ │ │ - @ instruction: 0x01214e9c │ │ │ │ + smlawteq r1, r4, lr, r4 │ │ │ │ + @ instruction: 0x01214ebc │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r2, r1 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -234798,16 +234798,16 @@ │ │ │ │ stmia r2!, {r4, r5, ip, lr} │ │ │ │ ldm r3, {r4, r5, ip, lr} │ │ │ │ stm r2, {r4, r5, ip, lr} │ │ │ │ str r0, [r1, #32] │ │ │ │ b 139fe8 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x01214d24 │ │ │ │ - @ instruction: 0x01214d1c │ │ │ │ + @ instruction: 0x01214d44 │ │ │ │ + @ instruction: 0x01214d3c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 162100 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, #1 │ │ │ │ @@ -236582,19 +236582,19 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #32 │ │ │ │ bl c1d44 │ │ │ │ b 13bb98 │ │ │ │ - smlawbeq r1, r1, r6, r6 │ │ │ │ + @ instruction: 0x012166a1 │ │ │ │ orrseq r2, pc, r0, ror #16 │ │ │ │ - @ instruction: 0x01213124 │ │ │ │ - @ instruction: 0x0121311c │ │ │ │ - @ instruction: 0x012165eb │ │ │ │ + @ instruction: 0x01213144 │ │ │ │ + @ instruction: 0x0121313c │ │ │ │ + @ instruction: 0x0121660b │ │ │ │ orrseq r2, pc, r8, lsl #15 │ │ │ │ orrseq r2, pc, ip, asr r7 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -236684,15 +236684,15 @@ │ │ │ │ b 13bd20 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp] │ │ │ │ bl c4e08 │ │ │ │ b 13bd50 │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x0121650b │ │ │ │ + @ instruction: 0x0121652b │ │ │ │ orrseq r2, pc, r0, lsr #13 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -237004,19 +237004,19 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ b 13c254 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r2, pc, r8, asr #3 │ │ │ │ - @ instruction: 0x01212a5c │ │ │ │ - @ instruction: 0x01212a54 │ │ │ │ + @ instruction: 0x01212a7c │ │ │ │ + @ instruction: 0x01212a74 │ │ │ │ @ instruction: 0x019f2190 │ │ │ │ - @ instruction: 0x012129b4 │ │ │ │ - @ instruction: 0x012129ac │ │ │ │ + ldrdeq r2, [r1, -r4]! │ │ │ │ + smlawteq r1, ip, r9, r2 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ bcc 13c2a0 │ │ │ │ b 13c290 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #2048 @ 0x800 │ │ │ │ @@ -238672,16 +238672,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ b 13dc68 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01210fb0 │ │ │ │ - smulwbeq r1, r8, pc @ │ │ │ │ + ldrdeq r0, [r1, -r0]! @ │ │ │ │ + smlawteq r1, r8, pc, r0 @ │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ lsr r0, r0, #15 │ │ │ │ cmp r0, #0 │ │ │ │ bne 13dcac │ │ │ │ b 13dc98 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -238696,15 +238696,15 @@ │ │ │ │ strh r1, [sp, #4] │ │ │ │ strh r0, [sp, #6] │ │ │ │ b 13dcc8 │ │ │ │ ldrh r0, [sp, #4] │ │ │ │ ldrh r1, [sp, #6] │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ - smlawbeq r1, r0, r6, r1 │ │ │ │ + @ instruction: 0x012116a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bmi 13dd04 │ │ │ │ b 13dcf0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -238719,16 +238719,16 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 13dd24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - smulwteq r1, r0, lr │ │ │ │ - ldrdeq r0, [r1, -r8]! │ │ │ │ + @ instruction: 0x01210f00 │ │ │ │ + strdeq r0, [r1, -r8]! │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ lsr r0, r0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ bne 13dd68 │ │ │ │ b 13dd54 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -238743,15 +238743,15 @@ │ │ │ │ strh r1, [sp, #4] │ │ │ │ strh r0, [sp, #6] │ │ │ │ b 13dd84 │ │ │ │ ldrh r0, [sp, #4] │ │ │ │ ldrh r1, [sp, #6] │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ - smlawteq r1, r4, r5, r1 │ │ │ │ + @ instruction: 0x012115e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -238802,55 +238802,55 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01210d7c │ │ │ │ - @ instruction: 0x01210d74 │ │ │ │ + @ instruction: 0x01210d9c │ │ │ │ + @ instruction: 0x01210d94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #32] @ 13deb4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #28] @ 13deb8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01210d48 │ │ │ │ - @ instruction: 0x01210d40 │ │ │ │ + @ instruction: 0x01210d68 │ │ │ │ + @ instruction: 0x01210d60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #32] @ 13dee8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #28] @ 13deec │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01210d14 │ │ │ │ - @ instruction: 0x01210d0c │ │ │ │ + @ instruction: 0x01210d34 │ │ │ │ + @ instruction: 0x01210d2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #32] @ 13df1c │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #28] @ 13df20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - smulwteq r1, r0, ip │ │ │ │ - ldrdeq r0, [r1, -r8]! │ │ │ │ + @ instruction: 0x01210d00 │ │ │ │ + strdeq r0, [r1, -r8]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -240976,16 +240976,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 140064 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #8 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 140038 │ │ │ │ - smlawteq r0, r8, fp, lr │ │ │ │ - smlawteq r0, r0, fp, lr │ │ │ │ + @ instruction: 0x0120ebe8 │ │ │ │ + @ instruction: 0x0120ebe0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1400a0 │ │ │ │ b 14009c │ │ │ │ @@ -241024,16 +241024,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 140124 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #8 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 1400f8 │ │ │ │ - @ instruction: 0x0120eb08 │ │ │ │ - @ instruction: 0x0120eb00 │ │ │ │ + @ instruction: 0x0120eb28 │ │ │ │ + @ instruction: 0x0120eb20 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 140160 │ │ │ │ b 14015c │ │ │ │ @@ -241072,16 +241072,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 1401e4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 1401b8 │ │ │ │ - @ instruction: 0x0120ea48 │ │ │ │ - @ instruction: 0x0120ea40 │ │ │ │ + @ instruction: 0x0120ea68 │ │ │ │ + @ instruction: 0x0120ea60 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 140220 │ │ │ │ b 14021c │ │ │ │ @@ -241120,16 +241120,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 1402a4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #8 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 140278 │ │ │ │ - smlawbeq r0, r8, r9, lr │ │ │ │ - smlawbeq r0, r0, r9, lr │ │ │ │ + @ instruction: 0x0120e9a8 │ │ │ │ + @ instruction: 0x0120e9a0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1402e0 │ │ │ │ b 1402dc │ │ │ │ @@ -241168,16 +241168,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 140364 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #12 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 140338 │ │ │ │ - smlawteq r0, r8, r8, lr │ │ │ │ - smlawteq r0, r0, r8, lr │ │ │ │ + @ instruction: 0x0120e8e8 │ │ │ │ + @ instruction: 0x0120e8e0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1403a0 │ │ │ │ b 14039c │ │ │ │ @@ -241216,16 +241216,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 140424 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 1403f8 │ │ │ │ - @ instruction: 0x0120e808 │ │ │ │ - @ instruction: 0x0120e800 │ │ │ │ + @ instruction: 0x0120e828 │ │ │ │ + @ instruction: 0x0120e820 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 140460 │ │ │ │ b 14045c │ │ │ │ @@ -241264,16 +241264,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 1404e4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #8 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 1404b8 │ │ │ │ - @ instruction: 0x0120e748 │ │ │ │ - @ instruction: 0x0120e740 │ │ │ │ + @ instruction: 0x0120e768 │ │ │ │ + @ instruction: 0x0120e760 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, sp, #4 │ │ │ │ mov r1, r0 │ │ │ │ ldm r2, {r3, r4, r5, ip, lr} │ │ │ │ @@ -241460,16 +241460,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 1407f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r1, #4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 1407c8 │ │ │ │ - @ instruction: 0x0120e438 │ │ │ │ - @ instruction: 0x0120e430 │ │ │ │ + @ instruction: 0x0120e458 │ │ │ │ + @ instruction: 0x0120e450 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ @@ -245650,16 +245650,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 144978 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0120a2b8 │ │ │ │ - @ instruction: 0x0120a2b0 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1, #40] @ 0x28 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -245685,16 +245685,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 144a04 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0120a22c │ │ │ │ - @ instruction: 0x0120a224 │ │ │ │ + @ instruction: 0x0120a24c │ │ │ │ + @ instruction: 0x0120a244 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ ldrb r0, [r0] │ │ │ │ tst r0, #1 │ │ │ │ @@ -245720,16 +245720,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 144a90 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x0120a1a0 │ │ │ │ - @ instruction: 0x0120a198 │ │ │ │ + smlawteq r0, r0, r1, sl │ │ │ │ + @ instruction: 0x0120a1b8 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -248425,16 +248425,16 @@ │ │ │ │ b 147450 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r7, lr, r4, asr #32 │ │ │ │ @ instruction: 0x019e6fd8 │ │ │ │ - @ instruction: 0x01207768 │ │ │ │ - @ instruction: 0x01207760 │ │ │ │ + smlawbeq r0, r8, r7, r7 │ │ │ │ + smlawbeq r0, r0, r7, r7 │ │ │ │ orrseq r6, lr, r0, lsr #31 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -248542,24 +248542,24 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ b 14769c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ b 147618 │ │ │ │ - @ instruction: 0x0120763c │ │ │ │ - @ instruction: 0x01207634 │ │ │ │ - @ instruction: 0x01207658 │ │ │ │ - @ instruction: 0x01207650 │ │ │ │ - @ instruction: 0x01207598 │ │ │ │ - @ instruction: 0x01207590 │ │ │ │ - smlawbeq r0, r8, r5, r7 │ │ │ │ - smlawbeq r0, r0, r5, r7 │ │ │ │ - smlawbeq r0, r8, r5, r7 │ │ │ │ - smlawbeq r0, r0, r5, r7 │ │ │ │ + @ instruction: 0x0120765c │ │ │ │ + @ instruction: 0x01207654 │ │ │ │ + @ instruction: 0x01207678 │ │ │ │ + @ instruction: 0x01207670 │ │ │ │ + @ instruction: 0x012075b8 │ │ │ │ + @ instruction: 0x012075b0 │ │ │ │ + @ instruction: 0x012075a8 │ │ │ │ + @ instruction: 0x012075a0 │ │ │ │ + @ instruction: 0x012075a8 │ │ │ │ + @ instruction: 0x012075a0 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -248753,27 +248753,27 @@ │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ b 1479f0 │ │ │ │ b 147850 │ │ │ │ b 1476f8 │ │ │ │ blcc fe7fa200 @@Base+0xfccc16f8> │ │ │ │ - smlawbeq r0, r0, r4, r7 │ │ │ │ - @ instruction: 0x01207478 │ │ │ │ - @ instruction: 0x01207470 │ │ │ │ - @ instruction: 0x01207468 │ │ │ │ - @ instruction: 0x01207470 │ │ │ │ - @ instruction: 0x01207468 │ │ │ │ - @ instruction: 0x0120741c │ │ │ │ - @ instruction: 0x012073e0 │ │ │ │ - @ instruction: 0x012073bc │ │ │ │ - @ instruction: 0x012072bc │ │ │ │ - @ instruction: 0x012072b4 │ │ │ │ - @ instruction: 0x01207228 │ │ │ │ - @ instruction: 0x01207220 │ │ │ │ + @ instruction: 0x012074a0 │ │ │ │ + @ instruction: 0x01207498 │ │ │ │ + @ instruction: 0x01207490 │ │ │ │ + smlawbeq r0, r8, r4, r7 │ │ │ │ + @ instruction: 0x01207490 │ │ │ │ + smlawbeq r0, r8, r4, r7 │ │ │ │ + @ instruction: 0x0120743c │ │ │ │ + @ instruction: 0x01207400 │ │ │ │ + ldrdeq r7, [r0, -ip]! │ │ │ │ + ldrdeq r7, [r0, -ip]! │ │ │ │ + ldrdeq r7, [r0, -r4]! │ │ │ │ + @ instruction: 0x01207248 │ │ │ │ + @ instruction: 0x01207240 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ mov r2, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #4 │ │ │ │ mov r1, r0 │ │ │ │ ldm r2!, {r3, r4, ip, lr} │ │ │ │ @@ -250335,18 +250335,18 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r2, r2, r3 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ b 149034 │ │ │ │ orrseq r5, lr, r4, ror #12 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01205a08 │ │ │ │ - @ instruction: 0x01205a00 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205a28 │ │ │ │ + @ instruction: 0x01205a20 │ │ │ │ sub sp, sp, #24 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1492ec │ │ │ │ b 1492e0 │ │ │ │ @@ -250460,16 +250460,16 @@ │ │ │ │ str ip, [r1, #4] │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r1, #12] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 1494a0 │ │ │ │ add sp, sp, #24 │ │ │ │ bx lr │ │ │ │ - smlawbeq r0, r4, r9, r6 │ │ │ │ - @ instruction: 0x0120697c │ │ │ │ + @ instruction: 0x012069a4 │ │ │ │ + @ instruction: 0x0120699c │ │ │ │ mov r1, r0 │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [ip, #4]! │ │ │ │ lsr r0, r3, #24 │ │ │ │ strb r0, [ip, #3] │ │ │ │ lsr r0, r3, #16 │ │ │ │ strb r0, [ip, #2] │ │ │ │ @@ -250574,16 +250574,16 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ b 149660 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01205594 │ │ │ │ - smlawbeq r0, ip, r5, r5 │ │ │ │ + @ instruction: 0x012055b4 │ │ │ │ + @ instruction: 0x012055ac │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ umull r1, r0, r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1496ac │ │ │ │ @@ -250601,16 +250601,16 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 1496cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01205528 │ │ │ │ - @ instruction: 0x01205520 │ │ │ │ + @ instruction: 0x01205548 │ │ │ │ + @ instruction: 0x01205540 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #2 │ │ │ │ bcc 149720 │ │ │ │ b 1496f8 │ │ │ │ ldr r0, [sp] │ │ │ │ sub r0, r0, #1 │ │ │ │ @@ -252217,15 +252217,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add lr, sp, #4096 @ 0x1000 │ │ │ │ add r0, lr, #72 @ 0x48 │ │ │ │ bl c48a8 │ │ │ │ b 14affc │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x01207618 │ │ │ │ + @ instruction: 0x01207638 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ sub sp, sp, #8192 @ 0x2000 │ │ │ │ add r3, sp, #8320 @ 0x2080 │ │ │ │ str r3, [sp, #20] │ │ │ │ add lr, sp, #4096 @ 0x1000 │ │ │ │ add r3, lr, #80 @ 0x50 │ │ │ │ @@ -252387,15 +252387,15 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add lr, sp, #4096 @ 0x1000 │ │ │ │ add r0, lr, #72 @ 0x48 │ │ │ │ bl 1773c0 │ │ │ │ b 14b2a0 │ │ │ │ bl 569cc │ │ │ │ andeq r2, sl, sl, lsr #24 │ │ │ │ - @ instruction: 0x01207374 │ │ │ │ + @ instruction: 0x01207394 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ sub sp, sp, #8192 @ 0x2000 │ │ │ │ add r3, sp, #8320 @ 0x2080 │ │ │ │ str r3, [sp, #20] │ │ │ │ add lr, sp, #4096 @ 0x1000 │ │ │ │ add r3, lr, #80 @ 0x50 │ │ │ │ @@ -252557,15 +252557,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add lr, sp, #4096 @ 0x1000 │ │ │ │ add r0, lr, #72 @ 0x48 │ │ │ │ bl c3df0 │ │ │ │ b 14b54c │ │ │ │ bl 569cc │ │ │ │ - smlawteq r0, r8, r0, r7 │ │ │ │ + @ instruction: 0x012070e8 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r0, [sp] │ │ │ │ b 14b57c │ │ │ │ ldr r0, [sp] │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ @@ -252795,16 +252795,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 14b844 │ │ │ │ - @ instruction: 0x0120337c │ │ │ │ - @ instruction: 0x01203374 │ │ │ │ + @ instruction: 0x0120339c │ │ │ │ + @ instruction: 0x01203394 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -253001,16 +253001,16 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 14bb8c │ │ │ │ - @ instruction: 0x01203034 │ │ │ │ - @ instruction: 0x0120302c │ │ │ │ + qsubeq r3, r4, r0 │ │ │ │ + @ instruction: 0x0120304c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -253203,16 +253203,16 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ b 14bf70 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r1] │ │ │ │ b 14bebc │ │ │ │ - @ instruction: 0x01202d04 │ │ │ │ - strdeq r2, [r0, -ip]! │ │ │ │ + @ instruction: 0x01202d24 │ │ │ │ + @ instruction: 0x01202d1c │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -253405,16 +253405,16 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ b 14c298 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r1] │ │ │ │ b 14c1e4 │ │ │ │ - ldrdeq r2, [r0, -ip]! │ │ │ │ - ldrdeq r2, [r0, -r4]! │ │ │ │ + strdeq r2, [r0, -ip]! │ │ │ │ + strdeq r2, [r0, -r4]! │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -253611,16 +253611,16 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 14c514 │ │ │ │ - @ instruction: 0x012026ac │ │ │ │ - @ instruction: 0x012026a4 │ │ │ │ + smlawteq r0, ip, r6, r2 │ │ │ │ + smlawteq r0, r4, r6, r2 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -253828,16 +253828,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 14c868 │ │ │ │ - @ instruction: 0x01202358 │ │ │ │ - @ instruction: 0x01202350 │ │ │ │ + @ instruction: 0x01202378 │ │ │ │ + @ instruction: 0x01202370 │ │ │ │ sub sp, sp, #28 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 14c968 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -254197,16 +254197,16 @@ │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ b 14cbdc │ │ │ │ @ instruction: 0x019e17d0 │ │ │ │ orrseq r1, lr, r0, asr #14 │ │ │ │ orrseq r1, lr, r0, lsr #13 │ │ │ │ orrseq r1, lr, r8, ror #12 │ │ │ │ - @ instruction: 0x01201d7c │ │ │ │ - @ instruction: 0x01201d74 │ │ │ │ + @ instruction: 0x01201d9c │ │ │ │ + @ instruction: 0x01201d94 │ │ │ │ orrseq r1, lr, r0, lsr r6 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -254413,16 +254413,16 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ b 14cf44 │ │ │ │ orrseq r1, lr, r0, ror r4 │ │ │ │ orrseq r1, lr, r0, ror #7 │ │ │ │ orrseq r1, lr, r0, asr #6 │ │ │ │ orrseq r1, lr, r8, lsl #6 │ │ │ │ - @ instruction: 0x01201a1c │ │ │ │ - @ instruction: 0x01201a14 │ │ │ │ + @ instruction: 0x01201a3c │ │ │ │ + @ instruction: 0x01201a34 │ │ │ │ @ instruction: 0x019e12d0 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -254641,16 +254641,16 @@ │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ b 14d2a4 │ │ │ │ orrseq r1, lr, r4, ror #1 │ │ │ │ orrseq r1, lr, r0, asr r0 │ │ │ │ @ instruction: 0x019e0fb0 │ │ │ │ orrseq r0, lr, r8, ror pc │ │ │ │ - smlawbeq r0, ip, r6, r1 │ │ │ │ - smlawbeq r0, r4, r6, r1 │ │ │ │ + @ instruction: 0x012016ac │ │ │ │ + @ instruction: 0x012016a4 │ │ │ │ orrseq r0, lr, r0, asr #30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -254813,19 +254813,19 @@ │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ bl 56704 │ │ │ │ b 14d78c │ │ │ │ - @ instruction: 0x01201474 │ │ │ │ - @ instruction: 0x0120146c │ │ │ │ + @ instruction: 0x01201494 │ │ │ │ + smlawbeq r0, ip, r4, r1 │ │ │ │ orrseq r0, lr, r8, asr sp │ │ │ │ - @ instruction: 0x012013b4 │ │ │ │ - @ instruction: 0x012013ac │ │ │ │ + ldrdeq r1, [r0, -r4]! │ │ │ │ + smlawteq r0, ip, r3, r1 │ │ │ │ orrseq r0, lr, r8, lsr #25 │ │ │ │ sub sp, sp, #16 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 14d8f4 │ │ │ │ @@ -259627,16 +259627,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #20] @ 1523e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - tsteq pc, r0, lsl r8 @ │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ + tsteq pc, r0, lsr r8 @ │ │ │ │ + tsteq pc, r8, lsr #16 │ │ │ │ push {fp, lr} │ │ │ │ bl c40a8 │ │ │ │ pop {fp, pc} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, sp │ │ │ │ @@ -261141,16 +261141,16 @@ │ │ │ │ ldr r0, [sp, #356] @ 0x164 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #24 │ │ │ │ bl c3d8c │ │ │ │ b 153b70 │ │ │ │ @ instruction: 0x019dac9c │ │ │ │ - tsteq pc, r8, lsr #6 │ │ │ │ - tsteq pc, r0, lsr #6 │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ @ instruction: 0xfff9f28c │ │ │ │ @ instruction: 0xfff9f2fc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #264] @ 153cb4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, #0 │ │ │ │ @@ -261216,17 +261216,17 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 153ca8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq sp, lr, ip, lsl #15 │ │ │ │ - tsteq pc, r5, lsr #18 │ │ │ │ - @ instruction: 0x011fafd8 │ │ │ │ - @ instruction: 0x011fafd0 │ │ │ │ + tsteq pc, r5, asr #18 │ │ │ │ + @ instruction: 0x011faff8 │ │ │ │ + @ instruction: 0x011faff0 │ │ │ │ orrseq sp, lr, r4, lsr #13 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #47] @ 0x2f │ │ │ │ @@ -261342,19 +261342,19 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq pc, r4, ror #27 │ │ │ │ - @ instruction: 0x011faddc │ │ │ │ - tsteq pc, r8, asr #27 │ │ │ │ - tsteq pc, ip, ror #26 │ │ │ │ - tsteq pc, r4, ror #26 │ │ │ │ + tsteq pc, r4, lsl #28 │ │ │ │ + @ instruction: 0x011fadfc │ │ │ │ + tsteq pc, r8, ror #27 │ │ │ │ + tsteq pc, ip, lsl #27 │ │ │ │ + tsteq pc, r4, lsl #27 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -261383,16 +261383,16 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - tsteq pc, ip, lsr #25 │ │ │ │ - tsteq pc, r4, lsr #25 │ │ │ │ + tsteq pc, ip, asr #25 │ │ │ │ + tsteq pc, r4, asr #25 │ │ │ │ push {fp, lr} │ │ │ │ bl 15303c │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -262191,16 +262191,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 154b4c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 154b98 │ │ │ │ - tsteq pc, r4, ror r0 @ │ │ │ │ - tsteq pc, ip, rrx │ │ │ │ + @ instruction: 0x011fa094 │ │ │ │ + tsteq pc, ip, lsl #1 │ │ │ │ orrseq r9, sp, r8, ror r9 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ @@ -263627,17 +263627,17 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 567a4 │ │ │ │ orrseq sl, lr, r8, ror pc │ │ │ │ - tsteq pc, r8, asr #19 │ │ │ │ - tsteq pc, r4, lsr #19 │ │ │ │ - @ instruction: 0x011f899c │ │ │ │ + tsteq pc, r8, ror #19 │ │ │ │ + tsteq pc, r4, asr #19 │ │ │ │ + @ instruction: 0x011f89bc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [r0] │ │ │ │ add r1, r0, #4 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -264016,16 +264016,16 @@ │ │ │ │ bl 156888 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 15683c │ │ │ │ - tsteq pc, r8, asr #7 │ │ │ │ - tsteq pc, r0, asr #7 │ │ │ │ + tsteq pc, r8, ror #7 │ │ │ │ + tsteq pc, r0, ror #7 │ │ │ │ orrseq r7, sp, r0, lsl #26 │ │ │ │ orrseq r7, sp, r0, lsl sp │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #104] @ 156904 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -264052,17 +264052,17 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 567a4 │ │ │ │ @ instruction: 0x019ea8d4 │ │ │ │ - tsteq pc, r4, lsr #6 │ │ │ │ - tsteq pc, r0, lsl #6 │ │ │ │ - @ instruction: 0x011f82f8 │ │ │ │ + tsteq pc, r4, asr #6 │ │ │ │ + tsteq pc, r0, lsr #6 │ │ │ │ + tsteq pc, r8, lsl r3 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ cmn r0, #1 │ │ │ │ beq 15697c │ │ │ │ @@ -264105,16 +264105,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 1569cc │ │ │ │ b 1569d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ + tsteq pc, r8, ror r2 @ │ │ │ │ + tsteq pc, r0, ror r2 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ cmn r0, #1 │ │ │ │ beq 156a4c │ │ │ │ @@ -264157,16 +264157,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 156a9c │ │ │ │ b 156aa0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq pc, r8, lsl #3 │ │ │ │ - tsteq pc, r0, lsl #3 │ │ │ │ + tsteq pc, r8, lsr #3 │ │ │ │ + tsteq pc, r0, lsr #3 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ cmn r0, #1 │ │ │ │ beq 156b1c │ │ │ │ @@ -264209,16 +264209,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 156b6c │ │ │ │ b 156b70 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrheq r8, [pc, -r8] │ │ │ │ - ldrheq r8, [pc, -r0] │ │ │ │ + ldrsbeq r8, [pc, -r8] │ │ │ │ + ldrsbeq r8, [pc, -r0] │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ cmn r0, #1 │ │ │ │ beq 156bec │ │ │ │ @@ -264261,16 +264261,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 156c3c │ │ │ │ b 156c40 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq pc, r8, ror #31 │ │ │ │ - tsteq pc, r0, ror #31 │ │ │ │ + tsteq pc, r8 │ │ │ │ + tsteq pc, r0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ b 156c60 │ │ │ │ bl 157278 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -265075,15 +265075,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #15 │ │ │ │ add r3, sp, #12 │ │ │ │ bl 1ceaf4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r6, sp, r0, lsr #25 │ │ │ │ - @ instruction: 0x011fac90 │ │ │ │ + @ instruction: 0x011facb0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #1 │ │ │ │ bne 15793c │ │ │ │ b 157924 │ │ │ │ @@ -265177,19 +265177,19 @@ │ │ │ │ and r1, r1, #1 │ │ │ │ bl 19f100 │ │ │ │ b 157a8c │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0xfff9b354 │ │ │ │ @ instruction: 0xfff9b38c │ │ │ │ - tsteq pc, r4, asr r2 @ │ │ │ │ - tsteq pc, ip, asr #4 │ │ │ │ + tsteq pc, r4, ror r2 @ │ │ │ │ + tsteq pc, ip, ror #4 │ │ │ │ orrseq r6, sp, r0, asr #23 │ │ │ │ - @ instruction: 0x011f71fc │ │ │ │ - @ instruction: 0x011f71f4 │ │ │ │ + tsteq pc, ip, lsl r2 @ │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ bl c0958 │ │ │ │ @@ -270347,15 +270347,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 15cb58 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r1, sp, r8, lsr #23 │ │ │ │ - @ instruction: 0x011f5d95 │ │ │ │ + @ instruction: 0x011f5db5 │ │ │ │ orrseq r1, sp, r0, lsl sp │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -270669,15 +270669,15 @@ │ │ │ │ b 15d060 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ bl c4d60 │ │ │ │ b 15d048 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r1, sp, r4, lsr #16 │ │ │ │ - tsteq pc, r1, ror #19 │ │ │ │ + tsteq pc, r1, lsl #20 │ │ │ │ orrseq r1, sp, ip, asr r9 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ @@ -271014,24 +271014,24 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r0, r0, #12 │ │ │ │ bl c4d60 │ │ │ │ b 15d5b8 │ │ │ │ - tsteq pc, r6, ror #12 │ │ │ │ + tsteq pc, r6, lsl #13 │ │ │ │ @ instruction: 0x019d1590 │ │ │ │ - tsteq pc, r0, lsr #10 │ │ │ │ + tsteq pc, r0, asr #10 │ │ │ │ orrseq r1, sp, r8, lsl #8 │ │ │ │ orrseq r1, sp, ip, lsr #7 │ │ │ │ - tsteq pc, r9, lsr r5 @ │ │ │ │ + tsteq pc, r9, asr r5 @ │ │ │ │ @ instruction: 0x019d14b4 │ │ │ │ @ instruction: 0x019d12f4 │ │ │ │ orrseq r1, sp, r8, ror r2 │ │ │ │ - tsteq pc, r5, ror #7 │ │ │ │ + tsteq pc, r5, lsl #8 │ │ │ │ orrseq r1, sp, r0, ror #6 │ │ │ │ orrseq r1, sp, r0, asr #3 │ │ │ │ orrseq r1, sp, r4, lsr r1 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -271289,15 +271289,15 @@ │ │ │ │ b 15d65c │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl c4e08 │ │ │ │ b 15da04 │ │ │ │ @ instruction: 0x019d0ffc │ │ │ │ - tsteq pc, r9, lsr r1 @ │ │ │ │ + tsteq pc, r9, asr r1 @ │ │ │ │ ldrheq r1, [sp, r4] │ │ │ │ @ instruction: 0x019d0df0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #368 @ 0x170 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ @@ -271705,25 +271705,25 @@ │ │ │ │ b 15e068 │ │ │ │ ldr r0, [sp, #328] @ 0x148 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #12 │ │ │ │ bl c4d60 │ │ │ │ b 15e084 │ │ │ │ - tsteq pc, lr, lsr #25 │ │ │ │ + tsteq pc, lr, asr #25 │ │ │ │ @ instruction: 0x019d0bd8 │ │ │ │ - tsteq pc, ip, lsr fp @ │ │ │ │ + tsteq pc, ip, asr fp @ │ │ │ │ orrseq r0, sp, r4, lsr #21 │ │ │ │ orrseq r0, sp, r8, asr #20 │ │ │ │ - tsteq pc, r5, asr fp @ │ │ │ │ + tsteq pc, r5, ror fp @ │ │ │ │ @ instruction: 0x019d0ad0 │ │ │ │ @ instruction: 0x019d0990 │ │ │ │ orrseq r0, sp, r4, lsl r9 │ │ │ │ orrseq r0, sp, r0, lsl #17 │ │ │ │ - tsteq pc, sp, asr r9 @ │ │ │ │ + tsteq pc, sp, ror r9 @ │ │ │ │ @ instruction: 0x019d08d8 │ │ │ │ orrseq r0, sp, r8, asr #15 │ │ │ │ orrseq r0, sp, ip, asr #14 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -272473,48 +272473,48 @@ │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 15ec9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq pc, r5, lsr fp @ │ │ │ │ + tsteq pc, r5, asr fp @ │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 15c01c │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 15ecc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq pc, sl, lsl #22 │ │ │ │ + tsteq pc, sl, lsr #22 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 15c00c │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 15ecf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x011f3ade │ │ │ │ + @ instruction: 0x011f3afe │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 15bf18 │ │ │ │ strb r0, [sp, #7] │ │ │ │ ldr r1, [pc, #16] @ 15ed20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #7 │ │ │ │ bl 12744c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - @ instruction: 0x011f3ab2 │ │ │ │ + @ instruction: 0x011f3ad2 │ │ │ │ bx lr │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [r1, #8] │ │ │ │ @@ -275986,16 +275986,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 162384 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ bl 1ce8e0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq ip, ip, r0, ror #8 │ │ │ │ - @ instruction: 0x011f04f8 │ │ │ │ - @ instruction: 0x011ecfd8 │ │ │ │ + tsteq pc, r8, lsl r5 @ │ │ │ │ + @ instruction: 0x011ecff8 │ │ │ │ push {fp, lr} │ │ │ │ bl 10e46c │ │ │ │ pop {fp, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -276202,16 +276202,16 @@ │ │ │ │ sub ip, r2, ip │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r2, r2, ip │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ b 162678 │ │ │ │ - tsteq lr, r8, asr #11 │ │ │ │ - tsteq lr, r0, asr #11 │ │ │ │ + tsteq lr, r8, ror #11 │ │ │ │ + tsteq lr, r0, ror #11 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r1, [r1] │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ and r0, r0, r1 │ │ │ │ @@ -276493,15 +276493,15 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ bl 1773c0 │ │ │ │ add sp, sp, #240 @ 0xf0 │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #232] @ 0xe8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tstpeq lr, r0, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #28 │ │ │ │ bl 122c18 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -278534,25 +278534,25 @@ │ │ │ │ b 164754 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #912] @ 0x390 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ bl c3944 │ │ │ │ b 164b3c │ │ │ │ - tsteq lr, r4, asr #9 │ │ │ │ - tsteq lr, ip, lsl #9 │ │ │ │ - tsteq lr, ip, ror #23 │ │ │ │ - tsteq lr, r0, ror #5 │ │ │ │ - tsteq lr, r4, lsl #5 │ │ │ │ - tsteq lr, r0, ror #8 │ │ │ │ - tsteq lr, ip, ror #22 │ │ │ │ - @ instruction: 0x011eaad0 │ │ │ │ - tsteq lr, r4, lsr #6 │ │ │ │ - @ instruction: 0x011ea2dc │ │ │ │ - @ instruction: 0x011ea2b4 │ │ │ │ + tsteq lr, r4, ror #9 │ │ │ │ + tsteq lr, ip, lsr #9 │ │ │ │ + tsteq lr, ip, lsl #24 │ │ │ │ + tsteq lr, r0, lsl #6 │ │ │ │ + tsteq lr, r4, lsr #5 │ │ │ │ + tsteq lr, r0, lsl #9 │ │ │ │ + tsteq lr, ip, lsl #23 │ │ │ │ + @ instruction: 0x011eaaf0 │ │ │ │ + tsteq lr, r4, asr #6 │ │ │ │ + @ instruction: 0x011ea2fc │ │ │ │ + @ instruction: 0x011ea2d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ ldrb r0, [r0] │ │ │ │ tst r0, #1 │ │ │ │ bne 164bb0 │ │ │ │ b 164b98 │ │ │ │ @@ -278584,15 +278584,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ bl 106c3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r9, ip, r8, lsl #26 │ │ │ │ - tsteq lr, r4, asr r7 │ │ │ │ + tsteq lr, r4, ror r7 │ │ │ │ orrseq r9, ip, r4, lsl #26 │ │ │ │ and r1, r2, #2 │ │ │ │ mov r0, #1 │ │ │ │ eor r0, r0, r1, lsr #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -278648,15 +278648,15 @@ │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 164d18 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1087bc │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, ip, lsr r6 │ │ │ │ + tsteq lr, ip, asr r6 │ │ │ │ ldr r0, [r1] │ │ │ │ mvn r2, #3 │ │ │ │ sub r2, r2, #4096 @ 0x1000 │ │ │ │ and r0, r0, r2 │ │ │ │ str r0, [r1] │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ @@ -279049,15 +279049,15 @@ │ │ │ │ b 16532c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ b 16532c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq lr, r0, ror #1 │ │ │ │ + tsteq lr, r0, lsl #2 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #568 @ 0x238 │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ bl 9eef8 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r1 │ │ │ │ @@ -279470,31 +279470,31 @@ │ │ │ │ bl 1770fc │ │ │ │ add sp, sp, #568 @ 0x238 │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #560] @ 0x230 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x003fffff │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ @ instruction: 0x019c9394 │ │ │ │ orrseq r9, ip, r8, asr #6 │ │ │ │ orrseq r9, ip, r0, lsl r3 │ │ │ │ @ instruction: 0x019c92d8 │ │ │ │ orrseq r9, ip, r0, lsr #5 │ │ │ │ - @ instruction: 0x011e9bb0 │ │ │ │ - tsteq lr, ip, lsl #23 │ │ │ │ - tsteq lr, ip, asr #8 │ │ │ │ + @ instruction: 0x011e9bd0 │ │ │ │ + tsteq lr, ip, lsr #23 │ │ │ │ + tsteq lr, ip, ror #8 │ │ │ │ orrseq r9, ip, ip, asr r1 │ │ │ │ - tsteq lr, r0, lsl fp │ │ │ │ - tsteq lr, ip, asr #7 │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ + tsteq lr, ip, ror #7 │ │ │ │ orrseq r9, ip, ip, ror #1 │ │ │ │ - @ instruction: 0x011e9a94 │ │ │ │ - tsteq lr, ip, asr #6 │ │ │ │ + @ instruction: 0x011e9ab4 │ │ │ │ + tsteq lr, ip, ror #6 │ │ │ │ orrseq r9, ip, ip, ror r0 │ │ │ │ - @ instruction: 0x011e92b8 │ │ │ │ + @ instruction: 0x011e92d8 │ │ │ │ @ instruction: 0x019c8ff8 │ │ │ │ ldr r0, [r1] │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -279526,15 +279526,15 @@ │ │ │ │ b 165ab8 │ │ │ │ ldr r0, [pc, #20] @ 165ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5657c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r0, asr #17 │ │ │ │ + tsteq lr, r0, ror #17 │ │ │ │ orrseq r8, ip, ip, lsl #30 │ │ │ │ ldrb r0, [r1] │ │ │ │ and r1, r0, #2 │ │ │ │ mov r0, #1 │ │ │ │ eor r0, r0, r1, lsr #1 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ @@ -280633,15 +280633,15 @@ │ │ │ │ tst r0, #1 │ │ │ │ bne 166c20 │ │ │ │ b 166c0c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 167f38 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ b 166c78 │ │ │ │ - @ instruction: 0x011ed596 │ │ │ │ + @ instruction: 0x011ed5b6 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #1256] @ 0x4e8 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #1260] @ 0x4ec │ │ │ │ str r0, [sp, #1264] @ 0x4f0 │ │ │ │ ldr r0, [pc, #2232] @ 1674f4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -280660,20 +280660,20 @@ │ │ │ │ bl 167524 │ │ │ │ b 166c74 │ │ │ │ b 166c0c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 166ca0 │ │ │ │ b 166c8c │ │ │ │ - tsteq lr, r9, lsr #11 │ │ │ │ + tsteq lr, r9, asr #11 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 168650 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ b 166cfc │ │ │ │ - tsteq lr, r0, ror r5 │ │ │ │ + @ instruction: 0x011ed590 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #1276] @ 0x4fc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #1280] @ 0x500 │ │ │ │ str r0, [sp, #1284] @ 0x504 │ │ │ │ ldr r0, [pc, #2108] @ 1674f8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -280688,15 +280688,15 @@ │ │ │ │ mov ip, sp │ │ │ │ str lr, [ip, #4] │ │ │ │ str r0, [ip] │ │ │ │ add r0, sp, #436 @ 0x1b4 │ │ │ │ bl 167524 │ │ │ │ b 166cf4 │ │ │ │ b 166c8c │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ + tsteq lr, r0, asr r5 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 17a834 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ b 166d0c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add lr, sp, #1280 @ 0x500 │ │ │ │ add r0, lr, #18 │ │ │ │ @@ -280711,15 +280711,15 @@ │ │ │ │ tst r0, #1 │ │ │ │ bne 166d58 │ │ │ │ b 166d44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 1689c0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b 166e0c │ │ │ │ - @ instruction: 0x011ed4f3 │ │ │ │ + tsteq lr, r3, lsl r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 168650 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ b 166d68 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 17a834 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -280734,15 +280734,15 @@ │ │ │ │ bl 1136e8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b 166da0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ tst r0, #1 │ │ │ │ beq 166d44 │ │ │ │ b 166db4 │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ + tsteq lr, r8, ror #30 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #1332] @ 0x534 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #1336] @ 0x538 │ │ │ │ str r0, [sp, #1340] @ 0x53c │ │ │ │ ldr r0, [pc, #1836] @ 1674fc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -280765,19 +280765,19 @@ │ │ │ │ tst r0, #1 │ │ │ │ bne 166e40 │ │ │ │ b 166e1c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 168a78 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1670a4 │ │ │ │ - @ instruction: 0x011ed39f │ │ │ │ - tsteq lr, r1, lsl r4 │ │ │ │ - tsteq lr, fp, lsl r3 │ │ │ │ - tsteq lr, r6, ror #5 │ │ │ │ - tsteq lr, r6, lsr #6 │ │ │ │ + @ instruction: 0x011ed3bf │ │ │ │ + tsteq lr, r1, lsr r4 │ │ │ │ + tsteq lr, fp, lsr r3 │ │ │ │ + tsteq lr, r6, lsl #6 │ │ │ │ + tsteq lr, r6, asr #6 │ │ │ │ mov r0, #65 @ 0x41 │ │ │ │ str r0, [sp, #1352] @ 0x548 │ │ │ │ ldr r1, [sp, #1352] @ 0x548 │ │ │ │ add r0, sp, #452 @ 0x1c4 │ │ │ │ bl 16762c │ │ │ │ b 166e58 │ │ │ │ mov r0, #66 @ 0x42 │ │ │ │ @@ -280865,17 +280865,17 @@ │ │ │ │ bl 167c18 │ │ │ │ str r0, [sp, #28] │ │ │ │ b 166fac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ tst r0, #1 │ │ │ │ beq 166e1c │ │ │ │ b 166fc8 │ │ │ │ - tsteq lr, ip, ror #5 │ │ │ │ - @ instruction: 0x011ed2bf │ │ │ │ - tsteq lr, r8, asr #25 │ │ │ │ + tsteq lr, ip, lsl #6 │ │ │ │ + @ instruction: 0x011ed2df │ │ │ │ + tsteq lr, r8, ror #25 │ │ │ │ mov r0, #5568 @ 0x15c0 │ │ │ │ str r0, [sp, #1428] @ 0x594 │ │ │ │ ldr r1, [sp, #1428] @ 0x594 │ │ │ │ add r0, sp, #452 @ 0x1c4 │ │ │ │ bl 16762c │ │ │ │ b 166fe0 │ │ │ │ mov r0, #1 │ │ │ │ @@ -280931,15 +280931,15 @@ │ │ │ │ tst r0, #1 │ │ │ │ bne 1670c8 │ │ │ │ b 1670b4 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 167c04 │ │ │ │ str r0, [sp, #24] │ │ │ │ b 167124 │ │ │ │ - tsteq lr, fp, lsr #4 │ │ │ │ + tsteq lr, fp, asr #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #1472] @ 0x5c0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #1476] @ 0x5c4 │ │ │ │ str r0, [sp, #1480] @ 0x5c8 │ │ │ │ ldr r0, [pc, #1076] @ 167518 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -280954,15 +280954,15 @@ │ │ │ │ mov ip, sp │ │ │ │ str lr, [ip, #4] │ │ │ │ str r0, [ip] │ │ │ │ add r0, sp, #436 @ 0x1b4 │ │ │ │ bl 167524 │ │ │ │ b 16711c │ │ │ │ b 1670b4 │ │ │ │ - tsteq lr, r2, lsl #4 │ │ │ │ + tsteq lr, r2, lsr #4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ tst r0, #1 │ │ │ │ bne 167178 │ │ │ │ b 167134 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #1847] @ 0x737 │ │ │ │ @@ -280971,19 +280971,19 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #1520] @ 0x5f0 │ │ │ │ str r2, [sp, #1516] @ 0x5ec │ │ │ │ str r1, [sp, #1512] @ 0x5e8 │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ bl c3e38 │ │ │ │ b 167200 │ │ │ │ - @ instruction: 0x011ed1f4 │ │ │ │ - @ instruction: 0x011ed1f5 │ │ │ │ - @ instruction: 0x011ed1f3 │ │ │ │ - @ instruction: 0x011ed1f2 │ │ │ │ - @ instruction: 0x011ed1f6 │ │ │ │ + tsteq lr, r4, lsl r2 │ │ │ │ + tsteq lr, r5, lsl r2 │ │ │ │ + tsteq lr, r3, lsl r2 │ │ │ │ + tsteq lr, r2, lsl r2 │ │ │ │ + tsteq lr, r6, lsl r2 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #1492] @ 0x5d4 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #1496] @ 0x5d8 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp, #1500] @ 0x5dc │ │ │ │ ldr r0, [pc, #900] @ 16751c │ │ │ │ @@ -281076,15 +281076,15 @@ │ │ │ │ str r3, [r1, #84] @ 0x54 │ │ │ │ str r2, [r1, #80] @ 0x50 │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ b 165c5c │ │ │ │ str r0, [sp, #1848] @ 0x738 │ │ │ │ str r1, [sp, #1852] @ 0x73c │ │ │ │ b 1672dc │ │ │ │ - tsteq lr, r1, ror r0 │ │ │ │ + @ instruction: 0x011ed091 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #1536] @ 0x600 │ │ │ │ ldr r2, [sp, #1540] @ 0x604 │ │ │ │ ldr r3, [sp, #1544] @ 0x608 │ │ │ │ str r3, [r1, #84] @ 0x54 │ │ │ │ str r2, [r1, #80] @ 0x50 │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ @@ -281117,15 +281117,15 @@ │ │ │ │ ldr r0, [sp, #1820] @ 0x71c │ │ │ │ ldr r2, [sp, #1824] @ 0x720 │ │ │ │ ldr r3, [sp, #1828] @ 0x724 │ │ │ │ str r3, [r1, #108] @ 0x6c │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ str r0, [r1, #100] @ 0x64 │ │ │ │ b 165c5c │ │ │ │ - tsteq lr, sl, asr #32 │ │ │ │ + tsteq lr, sl, rrx │ │ │ │ str r0, [sp, #1848] @ 0x738 │ │ │ │ str r1, [sp, #1852] @ 0x73c │ │ │ │ b 16738c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #1820] @ 0x71c │ │ │ │ ldr r2, [sp, #1824] @ 0x720 │ │ │ │ ldr r3, [sp, #1828] @ 0x724 │ │ │ │ @@ -281139,15 +281139,15 @@ │ │ │ │ ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ str r3, [sp, #1840] @ 0x730 │ │ │ │ str r2, [sp, #1836] @ 0x72c │ │ │ │ str r1, [sp, #1832] @ 0x728 │ │ │ │ add r0, r0, #112 @ 0x70 │ │ │ │ bl c33f0 │ │ │ │ b 167434 │ │ │ │ - @ instruction: 0x011ecff7 │ │ │ │ + tsteq lr, r7, lsl r0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #1832] @ 0x728 │ │ │ │ ldr r2, [sp, #1836] @ 0x72c │ │ │ │ ldr r3, [sp, #1840] @ 0x730 │ │ │ │ str r3, [r1, #120] @ 0x78 │ │ │ │ str r2, [r1, #116] @ 0x74 │ │ │ │ str r0, [r1, #112] @ 0x70 │ │ │ │ @@ -281180,45 +281180,45 @@ │ │ │ │ b 165b7c │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl c3e38 │ │ │ │ b 165b4c │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ bl c3e38 │ │ │ │ b 165b20 │ │ │ │ - tsteq lr, r2, ror pc │ │ │ │ + @ instruction: 0x011ecf92 │ │ │ │ ldr r0, [sp, #1848] @ 0x738 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq lr, r9, lsr #30 │ │ │ │ - tsteq lr, r0, asr #29 │ │ │ │ - tsteq lr, sp, lsr #28 │ │ │ │ - tsteq lr, r3, ror #27 │ │ │ │ - tsteq lr, fp, ror lr │ │ │ │ - tsteq lr, sl, lsr lr │ │ │ │ - tsteq lr, sl, lsl #28 │ │ │ │ - @ instruction: 0x011ecdf1 │ │ │ │ - tsteq lr, r2, lsr sp │ │ │ │ - @ instruction: 0x011eccbb │ │ │ │ - tsteq lr, r1, asr ip │ │ │ │ - tsteq lr, r1, lsl #24 │ │ │ │ - tsteq lr, r3, asr #23 │ │ │ │ - tsteq lr, r1, ror fp │ │ │ │ - tsteq lr, ip, lsr #22 │ │ │ │ - @ instruction: 0x011ecaf7 │ │ │ │ - tsteq lr, lr, lsl #21 │ │ │ │ - tsteq lr, r1, lsr #20 │ │ │ │ - tsteq lr, r2, lsr #18 │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ - tsteq lr, r8, lsl #16 │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ - tsteq lr, r3, lsr r7 │ │ │ │ - @ instruction: 0x011ec6fe │ │ │ │ - @ instruction: 0x011ec6d0 │ │ │ │ - @ instruction: 0x011ec690 │ │ │ │ - @ instruction: 0x011ec5f8 │ │ │ │ - tsteq lr, ip, ror #9 │ │ │ │ + tsteq lr, r9, asr #30 │ │ │ │ + tsteq lr, r0, ror #29 │ │ │ │ + tsteq lr, sp, asr #28 │ │ │ │ + tsteq lr, r3, lsl #28 │ │ │ │ + @ instruction: 0x011ece9b │ │ │ │ + tsteq lr, sl, asr lr │ │ │ │ + tsteq lr, sl, lsr #28 │ │ │ │ + tsteq lr, r1, lsl lr │ │ │ │ + tsteq lr, r2, asr sp │ │ │ │ + @ instruction: 0x011eccdb │ │ │ │ + tsteq lr, r1, ror ip │ │ │ │ + tsteq lr, r1, lsr #24 │ │ │ │ + tsteq lr, r3, ror #23 │ │ │ │ + @ instruction: 0x011ecb91 │ │ │ │ + tsteq lr, ip, asr #22 │ │ │ │ + tsteq lr, r7, lsl fp │ │ │ │ + tsteq lr, lr, lsr #21 │ │ │ │ + tsteq lr, r1, asr #20 │ │ │ │ + tsteq lr, r2, asr #18 │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ + tsteq lr, r3, asr r7 │ │ │ │ + tsteq lr, lr, lsl r7 │ │ │ │ + @ instruction: 0x011ec6f0 │ │ │ │ + @ instruction: 0x011ec6b0 │ │ │ │ + tsteq lr, r8, lsl r6 │ │ │ │ + tsteq lr, ip, lsl #10 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr lr, [sp, #132] @ 0x84 │ │ │ │ str lr, [sp, #28] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ @@ -281283,15 +281283,15 @@ │ │ │ │ orrseq r7, ip, ip, ror #7 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ mov r2, #1 │ │ │ │ - bl 5cdc28 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x413dc> │ │ │ │ + bl 5cdc50 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x413dc> │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r2, [pc, #12] @ 167668 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 98234 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -281402,15 +281402,15 @@ │ │ │ │ b 167790 │ │ │ │ mov r0, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ b 167790 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ b 167790 │ │ │ │ - tsteq lr, sp, ror r0 │ │ │ │ + @ instruction: 0x011ec09d │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ bl 9eef8 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ b 167858 │ │ │ │ @@ -281521,21 +281521,21 @@ │ │ │ │ b 1679e4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 176fc4 │ │ │ │ b 1679b8 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ - tsteq lr, r3, ror #29 │ │ │ │ - tsteq lr, sl, lsr #29 │ │ │ │ - tsteq lr, r4, ror lr │ │ │ │ + tsteq lr, r8, lsr #30 │ │ │ │ + tsteq lr, r3, lsl #30 │ │ │ │ + tsteq lr, sl, asr #29 │ │ │ │ + @ instruction: 0x011ebe94 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #96 @ 0x60 │ │ │ │ - bl a43ec0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2a234> │ │ │ │ + bl a43ee8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2a234> │ │ │ │ bl 154048 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 1d08c0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -281760,15 +281760,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #16] @ 167db8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 162424 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r1, #136 @ 0x88 │ │ │ │ bl 17a834 │ │ │ │ mov r1, #5 │ │ │ │ bl 1761b4 │ │ │ │ @@ -282104,15 +282104,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #16] @ 168318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 1622c0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r0, ror #31 │ │ │ │ + tsteq lr, r0 │ │ │ │ push {fp, lr} │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 17a834 │ │ │ │ bl 175b7c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -282267,15 +282267,15 @@ │ │ │ │ b 16859c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ b 16859c │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ + tsteq lr, r8, lsl #29 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, r0, #164 @ 0xa4 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 1099c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -282308,15 +282308,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r6, ip, ip, lsl #9 │ │ │ │ - tsteq lr, r9, lsl #4 │ │ │ │ + tsteq lr, r9, lsr #4 │ │ │ │ orrseq r6, ip, r4, ror r1 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ @@ -282363,15 +282363,15 @@ │ │ │ │ str r0, [r1] │ │ │ │ b 16871c │ │ │ │ ldr r0, [sp] │ │ │ │ bl 17b23c │ │ │ │ b 16871c │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r4, ror ip │ │ │ │ + @ instruction: 0x011e6c94 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1685a8 │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -282491,15 +282491,15 @@ │ │ │ │ b 1688f8 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1772c8 │ │ │ │ b 168910 │ │ │ │ - tsteq lr, r4, lsr #21 │ │ │ │ + tsteq lr, r4, asr #21 │ │ │ │ orrseq r6, ip, r4, lsr #3 │ │ │ │ push {fp, lr} │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 17a834 │ │ │ │ bl 175b7c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bl 15c944 │ │ │ │ @@ -282701,15 +282701,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r1, [sp, #12] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r5, ip, r8, lsl #29 │ │ │ │ - tsteq lr, r5, ror #23 │ │ │ │ + tsteq lr, r5, lsl #24 │ │ │ │ orrseq r5, ip, r0, asr #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ @@ -283513,15 +283513,15 @@ │ │ │ │ add sp, sp, #144 @ 0x90 │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x019c52d0 │ │ │ │ orrseq r5, ip, r4, lsl #4 │ │ │ │ - @ instruction: 0x011e5a9c │ │ │ │ + @ instruction: 0x011e5abc │ │ │ │ push {fp, lr} │ │ │ │ bl e728c │ │ │ │ add r0, r0, #8 │ │ │ │ bl 9ac7c │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -285235,15 +285235,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 16b408 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ add sp, sp, #496 @ 0x1f0 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r3, ror r4 │ │ │ │ + @ instruction: 0x011e8493 │ │ │ │ @ instruction: 0x019c37fc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #496 @ 0x1f0 │ │ │ │ mov r0, #456 @ 0x1c8 │ │ │ │ str r0, [sp, #480] @ 0x1e0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 109dec │ │ │ │ @@ -285263,15 +285263,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 16b478 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ bl 56804 │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ add sp, sp, #496 @ 0x1f0 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq lr, r3, lsl #8 │ │ │ │ + tsteq lr, r3, lsr #8 │ │ │ │ orrseq r3, ip, ip, lsl #15 │ │ │ │ b 1b5ed8 │ │ │ │ b 1b5f2c │ │ │ │ b 1b5f30 │ │ │ │ b 1b5fc8 │ │ │ │ b 1bf670 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -285513,20 +285513,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ b 16b854 │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ bx lr │ │ │ │ b 16b84c │ │ │ │ b 16b84c │ │ │ │ - tsteq lr, r8, ror #9 │ │ │ │ - tsteq lr, r0, ror #9 │ │ │ │ - tsteq lr, ip, ror #8 │ │ │ │ - tsteq lr, r4, ror #8 │ │ │ │ - @ instruction: 0x011e33f8 │ │ │ │ - @ instruction: 0x011e33f0 │ │ │ │ + tsteq lr, r8, lsl #10 │ │ │ │ + tsteq lr, r0, lsl #10 │ │ │ │ + tsteq lr, ip, lsl #9 │ │ │ │ + tsteq lr, r4, lsl #9 │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #8] │ │ │ │ b 16b884 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -285661,16 +285661,16 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ bx lr │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - tsteq lr, r8, asr r1 │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ + tsteq lr, r8, ror r1 │ │ │ │ + tsteq lr, r0, ror r1 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -285860,18 +285860,18 @@ │ │ │ │ bl 52ed8 │ │ │ │ b 16bdb8 │ │ │ │ b 16bc4c │ │ │ │ b 16bb0c │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - ldrheq r3, [lr, -r4] │ │ │ │ - tsteq lr, ip, lsr #1 │ │ │ │ - tsteq lr, r9, asr #25 │ │ │ │ - tsteq lr, lr, ror fp │ │ │ │ + ldrsbeq r3, [lr, -r4] │ │ │ │ + tsteq lr, ip, asr #1 │ │ │ │ + tsteq lr, r9, ror #25 │ │ │ │ + @ instruction: 0x011e7b9e │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 16be24 │ │ │ │ @@ -285965,15 +285965,15 @@ │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ sub r0, r0, r2 │ │ │ │ str r0, [r1, #8] │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x011e79f5 │ │ │ │ + tsteq lr, r5, lsl sl │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -286512,18 +286512,18 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ b 16c7e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {fp, pc} │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - tsteq lr, r0, lsr #9 │ │ │ │ - @ instruction: 0x011e2498 │ │ │ │ - tsteq lr, r4, asr #8 │ │ │ │ - tsteq lr, ip, lsr r4 │ │ │ │ + tsteq lr, r0, asr #9 │ │ │ │ + @ instruction: 0x011e24b8 │ │ │ │ + tsteq lr, r4, ror #8 │ │ │ │ + tsteq lr, ip, asr r4 │ │ │ │ orrseq r2, ip, r4, asr r4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ @@ -286665,16 +286665,16 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ b 16ca2c │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - tsteq lr, ip, lsr #7 │ │ │ │ - tsteq lr, r4, lsr #7 │ │ │ │ + tsteq lr, ip, asr #7 │ │ │ │ + tsteq lr, r4, asr #7 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 16ca80 │ │ │ │ @@ -286797,17 +286797,17 @@ │ │ │ │ b 16cc54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 16cc2c │ │ │ │ ldrcs r4, [r2], #2341 @ 0x925 │ │ │ │ - tsteq lr, r8, lsr #32 │ │ │ │ - tsteq lr, r0, lsr #32 │ │ │ │ - tsteq lr, ip │ │ │ │ + tsteq lr, r8, asr #32 │ │ │ │ + tsteq lr, r0, asr #32 │ │ │ │ + tsteq lr, ip, lsr #32 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 16cc88 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #4 │ │ │ │ bl 177f28 │ │ │ │ @@ -289603,19 +289603,19 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 16f834 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ - tstpeq sp, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, asr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x019bf498 │ │ │ │ - tstpeq sp, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ orrseq pc, fp, r0, ror #8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -289694,16 +289694,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 16f9a0 │ │ │ │ orrseq pc, fp, ip, ror r3 @ │ │ │ │ - tstpeq sp, r4, ror #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011df2dc │ │ │ │ + tstpeq sp, r4, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011df2fc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -289781,16 +289781,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 16fafc │ │ │ │ orrseq pc, fp, r0, lsr #4 │ │ │ │ - tstpeq sp, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -289868,16 +289868,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 16fc58 │ │ │ │ orrseq pc, fp, r4, asr #1 │ │ │ │ - tstpeq sp, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -289955,16 +289955,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 16fdb4 │ │ │ │ orrseq lr, fp, r8, ror #30 │ │ │ │ - @ instruction: 0x011deed0 │ │ │ │ - tsteq sp, r8, asr #29 │ │ │ │ + @ instruction: 0x011deef0 │ │ │ │ + tsteq sp, r8, ror #29 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -290042,16 +290042,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 16ff10 │ │ │ │ orrseq lr, fp, ip, lsl #28 │ │ │ │ - tsteq sp, r4, ror sp │ │ │ │ - tsteq sp, ip, ror #26 │ │ │ │ + @ instruction: 0x011ded94 │ │ │ │ + tsteq sp, ip, lsl #27 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -290129,16 +290129,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 17006c │ │ │ │ @ instruction: 0x019becb0 │ │ │ │ - tsteq sp, r8, lsl ip │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ + tsteq sp, r8, lsr ip │ │ │ │ + tsteq sp, r0, lsr ip │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ @@ -290216,16 +290216,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 1701c8 │ │ │ │ orrseq lr, fp, r4, asr fp │ │ │ │ - @ instruction: 0x011deabc │ │ │ │ - @ instruction: 0x011deab4 │ │ │ │ + @ instruction: 0x011deadc │ │ │ │ + @ instruction: 0x011dead4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub sp, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -290420,16 +290420,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ bl 569cc │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 1704f8 │ │ │ │ orrseq lr, fp, r4, lsr #16 │ │ │ │ - tsteq sp, ip, lsl #15 │ │ │ │ - tsteq sp, r4, lsl #15 │ │ │ │ + tsteq sp, ip, lsr #15 │ │ │ │ + tsteq sp, r4, lsr #15 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -290877,16 +290877,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 170c1c │ │ │ │ orrseq lr, fp, r8, asr #1 │ │ │ │ - tsteq sp, r0, lsr r0 │ │ │ │ - tsteq sp, r8, lsr #32 │ │ │ │ + tsteq sp, r0, asr r0 │ │ │ │ + tsteq sp, r8, asr #32 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -290951,16 +290951,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 170d44 │ │ │ │ orrseq sp, fp, r0, lsr #31 │ │ │ │ - tsteq sp, r8, lsl #30 │ │ │ │ - tsteq sp, r0, lsl #30 │ │ │ │ + tsteq sp, r8, lsr #30 │ │ │ │ + tsteq sp, r0, lsr #30 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291025,16 +291025,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 170e6c │ │ │ │ orrseq sp, fp, r8, ror lr │ │ │ │ - tsteq sp, r0, ror #27 │ │ │ │ - @ instruction: 0x011dddd8 │ │ │ │ + tsteq sp, r0, lsl #28 │ │ │ │ + @ instruction: 0x011dddf8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291099,16 +291099,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 170f94 │ │ │ │ orrseq sp, fp, r0, asr sp │ │ │ │ - @ instruction: 0x011ddcb8 │ │ │ │ - @ instruction: 0x011ddcb0 │ │ │ │ + @ instruction: 0x011ddcd8 │ │ │ │ + @ instruction: 0x011ddcd0 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291173,16 +291173,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 1710bc │ │ │ │ orrseq sp, fp, r8, lsr #24 │ │ │ │ - @ instruction: 0x011ddb90 │ │ │ │ - tsteq sp, r8, lsl #23 │ │ │ │ + @ instruction: 0x011ddbb0 │ │ │ │ + tsteq sp, r8, lsr #23 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291247,16 +291247,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 1711e4 │ │ │ │ orrseq sp, fp, r0, lsl #22 │ │ │ │ - tsteq sp, r8, ror #20 │ │ │ │ - tsteq sp, r0, ror #20 │ │ │ │ + tsteq sp, r8, lsl #21 │ │ │ │ + tsteq sp, r0, lsl #21 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291321,16 +291321,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 17130c │ │ │ │ @ instruction: 0x019bd9d8 │ │ │ │ - tsteq sp, r0, asr #18 │ │ │ │ - tsteq sp, r8, lsr r9 │ │ │ │ + tsteq sp, r0, ror #18 │ │ │ │ + tsteq sp, r8, asr r9 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, #1 │ │ │ │ @@ -291395,16 +291395,16 @@ │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {fp, pc} │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 171434 │ │ │ │ @ instruction: 0x019bd8b0 │ │ │ │ - tsteq sp, r8, lsl r8 │ │ │ │ - tsteq sp, r0, lsl r8 │ │ │ │ + tsteq sp, r8, lsr r8 │ │ │ │ + tsteq sp, r0, lsr r8 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ str r0, [r2, r3, lsl #2] │ │ │ │ @@ -294005,17 +294005,17 @@ │ │ │ │ ldr r0, [r0, #16] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov ip, sp │ │ │ │ str r4, [ip, #8] │ │ │ │ str lr, [ip, #4] │ │ │ │ str r3, [ip] │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 998464 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ + bl 99848c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 17eafc │ │ │ │ cmp r0, #0 │ │ │ │ bne 173d90 │ │ │ │ b 173d2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -295928,15 +295928,15 @@ │ │ │ │ bl 178ac4 │ │ │ │ add sp, sp, #296 @ 0x128 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ orr r0, r0, #32768 @ 0x8000 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ b 175a9c │ │ │ │ - tsteq sp, r4, lsl #17 │ │ │ │ + tsteq sp, r4, lsr #17 │ │ │ │ orrseq r9, fp, ip, ror #10 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 175430 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -296219,15 +296219,15 @@ │ │ │ │ mov r0, #15 │ │ │ │ str r0, [sp, #12] │ │ │ │ b 175f94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, sl, lsl #29 │ │ │ │ + tsteq sp, sl, lsr #29 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r0, r0, #4 │ │ │ │ bl 17a844 │ │ │ │ @@ -296855,15 +296855,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 176994 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ bl 17c16c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r8, fp, r0, lsr #15 │ │ │ │ - tsteq sp, r8, lsl #12 │ │ │ │ + tsteq sp, r8, lsr #12 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #23] │ │ │ │ ldr r1, [r1] │ │ │ │ mov r0, #0 │ │ │ │ @@ -296952,16 +296952,16 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ b 176b10 │ │ │ │ add sp, sp, #20 │ │ │ │ bx lr │ │ │ │ - tsteq sp, r0, lsr #2 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ + tsteq sp, r0, asr #2 │ │ │ │ + tsteq sp, r8, lsr r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 176b30 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ add r0, r0, r1 │ │ │ │ @@ -298293,24 +298293,24 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 177ffc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ bx lr │ │ │ │ - tsteq sp, ip, lsl #24 │ │ │ │ - tsteq sp, r4, lsl #24 │ │ │ │ - @ instruction: 0x011d6bf0 │ │ │ │ + tsteq sp, ip, lsr #24 │ │ │ │ + tsteq sp, r4, lsr #24 │ │ │ │ + tsteq sp, r0, lsl ip │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl a50968 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36cdc> │ │ │ │ + bl a50990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36cdc> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov lr, sp │ │ │ │ str ip, [lr] │ │ │ │ @@ -298394,15 +298394,15 @@ │ │ │ │ bl 23e4a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl a50988 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36cfc> │ │ │ │ + bl a509b0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x36cfc> │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2333cc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ @@ -298436,15 +298436,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ blx r2 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - bl a4f7ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35b20> │ │ │ │ + bl a4f7d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35b20> │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #28] @ 178280 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ bl 1781e4 │ │ │ │ @@ -298671,15 +298671,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r0, #420] @ 0x1a4 │ │ │ │ ldr r1, [r0, #420] @ 0x1a4 │ │ │ │ ldr r2, [r0, #424] @ 0x1a8 │ │ │ │ mov r3, #1024 @ 0x400 │ │ │ │ bl 1fce4c │ │ │ │ b 178590 │ │ │ │ - tsteq sp, r5, lsl fp │ │ │ │ + tsteq sp, r5, lsr fp │ │ │ │ orrseq r6, fp, r0, lsr #23 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ bl 172624 │ │ │ │ @@ -298882,15 +298882,15 @@ │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [r1, #44] @ 0x2c │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r6, fp, r4, lsl #17 │ │ │ │ - tsteq sp, r7, asr #14 │ │ │ │ + tsteq sp, r7, ror #14 │ │ │ │ orrseq r6, fp, ip, lsr #16 │ │ │ │ push {fp, lr} │ │ │ │ bl 1781c0 │ │ │ │ bl 179e28 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -298963,25 +298963,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, sp, #12 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldm r1, {r2, r3, r4, r5, ip, lr} │ │ │ │ stm r0, {r2, r3, r4, r5, ip, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ mov r1, #0 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ pop {fp, pc} │ │ │ │ str r1, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -299015,15 +299015,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r0] │ │ │ │ add r0, sp, #4 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 179e10 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -299047,15 +299047,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #16] @ 178bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 17ffe0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r4, lsr #14 │ │ │ │ + tsteq sp, r4, asr #14 │ │ │ │ push {fp, lr} │ │ │ │ bl 178b70 │ │ │ │ ldrb r0, [r0, #91] @ 0x5b │ │ │ │ and r0, r0, #1 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -299189,15 +299189,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ bl 178a64 │ │ │ │ add sp, sp, #96 @ 0x60 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r4, asr r6 │ │ │ │ + tsteq sp, r4, ror r6 │ │ │ │ orrseq r6, fp, r0, asr r4 │ │ │ │ orrseq r6, fp, r8, lsr r4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -299309,15 +299309,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 178b70 │ │ │ │ bl 17db3c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 97713c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ + bl 977164 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldm r1!, {r2, r3, ip} │ │ │ │ stmia r0!, {r2, r3, ip} │ │ │ │ ldm r1, {r2, r3, ip, lr} │ │ │ │ stm r0, {r2, r3, ip, lr} │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ @@ -299334,15 +299334,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1867cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 178b68 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 97713c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ + bl 977164 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r1!, {r2, r3, ip} │ │ │ │ @@ -299363,15 +299363,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 1867cc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 178b68 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 97713c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ + bl 977164 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea8f0> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ @@ -299396,15 +299396,15 @@ │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -299449,15 +299449,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r6, fp, ip, lsr #32 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - bl a4fa30 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35da4> │ │ │ │ + bl a4fa58 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35da4> │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -299473,30 +299473,30 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bl 1735e8 │ │ │ │ b 179274 │ │ │ │ add r0, sp, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl a4f990 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ + bl a4f9b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35d04> │ │ │ │ ldr ip, [sp] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str ip, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -299634,30 +299634,30 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ bl 2eb388 │ │ │ │ ldr r1, [sp] │ │ │ │ add r0, sp, #163 @ 0xa3 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, #20 │ │ │ │ - bl a4f92c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35ca0> │ │ │ │ + bl a4f954 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35ca0> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 176b44 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 2e2f6c │ │ │ │ bl 179308 │ │ │ │ bl 17bc60 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b 17954c │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r0, [r0] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl a4f7f0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35b64> │ │ │ │ + bl a4f818 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35b64> │ │ │ │ cmp r0, #0 │ │ │ │ bne 1794c4 │ │ │ │ b 179558 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #216 @ 0xd8 │ │ │ │ pop {fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -300103,16 +300103,16 @@ │ │ │ │ ldrb r2, [sp, #74] @ 0x4a │ │ │ │ add r2, r2, r3 │ │ │ │ strb r2, [sp, #74] @ 0x4a │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ b 1799d4 │ │ │ │ orrseq r5, fp, r0, lsr sl │ │ │ │ - @ instruction: 0x011da6f3 │ │ │ │ - tsteq sp, pc, lsl r6 │ │ │ │ + tsteq sp, r3, lsl r7 │ │ │ │ + tsteq sp, pc, lsr r6 │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r1, r0 │ │ │ │ cmp r0, r1 │ │ │ │ @@ -300133,16 +300133,16 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ b 179cbc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ - tsteq sp, r8, lsr pc │ │ │ │ - tsteq sp, r0, lsr pc │ │ │ │ + tsteq sp, r8, asr pc │ │ │ │ + tsteq sp, r0, asr pc │ │ │ │ push {fp, lr} │ │ │ │ mov r2, #10 │ │ │ │ bl 179764 │ │ │ │ pop {fp, pc} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ b 179cf0 │ │ │ │ @@ -300475,15 +300475,15 @@ │ │ │ │ lsr r1, r0, #2 │ │ │ │ ldr r2, [pc, #16] @ 17a224 │ │ │ │ mul r0, r1, r2 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - blt d1d0b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x30342c> │ │ │ │ + blt d1d0b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x303404> │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 17a238 │ │ │ │ b 17a23c │ │ │ │ b 17a240 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -300528,15 +300528,15 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [pc, #8] @ 17a2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #82 @ 0x52 │ │ │ │ bl 56848 │ │ │ │ - @ instruction: 0x011d9ede │ │ │ │ + @ instruction: 0x011d9efe │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ ldm r1!, {r2, r3, r4, r5, ip, lr} │ │ │ │ stmia r0!, {r2, r3, r4, r5, ip, lr} │ │ │ │ ldm r1, {r2, r3, r4, r5, ip, lr} │ │ │ │ stm r0, {r2, r3, r4, r5, ip, lr} │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ @@ -300595,16 +300595,16 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [pc, #16] @ 17a40c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 56474 │ │ │ │ @ instruction: 0x019b4e94 │ │ │ │ - tsteq sp, ip, ror r8 │ │ │ │ - tsteq sp, r4, ror r8 │ │ │ │ + @ instruction: 0x011d489c │ │ │ │ + @ instruction: 0x011d4894 │ │ │ │ orrseq r4, fp, ip, ror #27 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ b 17a428 │ │ │ │ @@ -300707,16 +300707,16 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ b 17a51c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 17a568 │ │ │ │ - tsteq sp, r4, lsr #13 │ │ │ │ - @ instruction: 0x011d469c │ │ │ │ + tsteq sp, r4, asr #13 │ │ │ │ + @ instruction: 0x011d46bc │ │ │ │ orrseq r4, fp, ip, asr ip │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bmi 17a5f8 │ │ │ │ b 17a5e4 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -300732,16 +300732,16 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ b 17a618 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ - tsteq sp, ip, ror #11 │ │ │ │ - tsteq sp, r4, ror #11 │ │ │ │ + tsteq sp, ip, lsl #12 │ │ │ │ + tsteq sp, r4, lsl #12 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r2, [r0] │ │ │ │ add r1, r0, #4 │ │ │ │ str r2, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -301388,29 +301388,29 @@ │ │ │ │ bl 177920 │ │ │ │ b 17aad4 │ │ │ │ ldr r0, [sp, #420] @ 0x1a4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ bl 177994 │ │ │ │ b 17b054 │ │ │ │ - tsteq sp, r3, lsr #16 │ │ │ │ + tsteq sp, r3, asr #16 │ │ │ │ orrseq r4, fp, r0, lsl r7 │ │ │ │ - tsteq sp, r5, ror #15 │ │ │ │ - tsteq sp, r4, asr #32 │ │ │ │ - tsteq sp, r2, ror r6 │ │ │ │ - @ instruction: 0x011d3fb0 │ │ │ │ + tsteq sp, r5, lsl #16 │ │ │ │ + tsteq sp, r4, rrx │ │ │ │ + @ instruction: 0x011d9692 │ │ │ │ + @ instruction: 0x011d3fd0 │ │ │ │ orrseq r4, fp, r4, lsl #11 │ │ │ │ orrseq r4, fp, r0, asr r4 │ │ │ │ orrseq r4, fp, ip, asr #7 │ │ │ │ orrseq r4, fp, r0, asr #7 │ │ │ │ - tsteq sp, r8, lsr sp │ │ │ │ - tsteq sp, r5, lsr #7 │ │ │ │ - @ instruction: 0x011d9392 │ │ │ │ - tsteq sp, sl, lsr r3 │ │ │ │ - tsteq sp, fp, lsl r3 │ │ │ │ + tsteq sp, r8, asr sp │ │ │ │ + tsteq sp, r5, asr #7 │ │ │ │ + @ instruction: 0x011d93b2 │ │ │ │ + tsteq sp, sl, asr r3 │ │ │ │ + tsteq sp, fp, lsr r3 │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #168 @ 0xa8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [sp, #159] @ 0x9f │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #159] @ 0x9f │ │ │ │ @@ -301706,16 +301706,16 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ b 17b520 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r8, lsl #14 │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ + tsteq sp, r8, lsr #14 │ │ │ │ + tsteq sp, r0, lsr #14 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldrb r0, [r0, #37] @ 0x25 │ │ │ │ tst r0, #1 │ │ │ │ bne 17b5a0 │ │ │ │ b 17b584 │ │ │ │ @@ -301763,16 +301763,16 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ b 17b634 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #32 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r4, lsr r6 │ │ │ │ - tsteq sp, ip, lsr #12 │ │ │ │ + tsteq sp, r4, asr r6 │ │ │ │ + tsteq sp, ip, asr #12 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #56] @ 0x38 │ │ │ │ ldr r2, [r1, #32] │ │ │ │ ldr r3, [r1, #36] @ 0x24 │ │ │ │ ldr ip, [pc, #120] @ 17b6e0 │ │ │ │ eor r2, r2, ip │ │ │ │ @@ -301969,16 +301969,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #20] @ 17b980 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ bx lr │ │ │ │ - tsteq sp, r8, ror r2 │ │ │ │ - tsteq sp, r0, ror r2 │ │ │ │ + @ instruction: 0x011d3298 │ │ │ │ + @ instruction: 0x011d3290 │ │ │ │ push {fp, lr} │ │ │ │ bl 16dd80 │ │ │ │ pop {fp, pc} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ b 17b9a0 │ │ │ │ @@ -302737,15 +302737,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ bl 1cec98 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r2, fp, r0, lsl #27 │ │ │ │ orrseq r2, fp, r8, asr sp │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ + tsteq sp, r0, lsr #14 │ │ │ │ sub sp, sp, #4 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ b 17c590 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1] │ │ │ │ @@ -303289,15 +303289,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #15 │ │ │ │ add r3, sp, #12 │ │ │ │ bl 1ceaf4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ @ instruction: 0x019b24dc │ │ │ │ - tsteq sp, r5, ror r5 │ │ │ │ + @ instruction: 0x011d7595 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r1, [r0, #56] @ 0x38 │ │ │ │ add r1, r1, r2 │ │ │ │ @@ -304834,16 +304834,16 @@ │ │ │ │ b 17e628 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r4, lsl #13 │ │ │ │ - tsteq sp, ip, ror r6 │ │ │ │ + tsteq sp, r4, lsr #13 │ │ │ │ + @ instruction: 0x011d069c │ │ │ │ orrseq r0, fp, ip, lsl sp │ │ │ │ @ instruction: 0x019b0cf8 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -304883,15 +304883,15 @@ │ │ │ │ push {fp, lr} │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #12] @ 17e704 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ bl 1ce618 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r0, lsr sp │ │ │ │ + tsteq sp, r0, asr sp │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -304949,16 +304949,16 @@ │ │ │ │ str r3, [r1, #16] │ │ │ │ str r0, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ mov r0, #3 │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x011d03f8 │ │ │ │ - @ instruction: 0x011d03f0 │ │ │ │ + tsteq sp, r8, lsl r4 │ │ │ │ + tsteq sp, r0, lsl r4 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -304970,16 +304970,16 @@ │ │ │ │ str r3, [r1, #16] │ │ │ │ str r0, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - tsteq sp, r4, lsr #7 │ │ │ │ - @ instruction: 0x011d039c │ │ │ │ + tsteq sp, r4, asr #7 │ │ │ │ + @ instruction: 0x011d03bc │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -304990,16 +304990,16 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str ip, [r1, #16] │ │ │ │ str r3, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - tsteq sp, r0, asr r3 │ │ │ │ - tsteq sp, r8, asr #6 │ │ │ │ + tsteq sp, r0, ror r3 │ │ │ │ + tsteq sp, r8, ror #6 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #3 │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -305011,16 +305011,16 @@ │ │ │ │ str r3, [r1, #16] │ │ │ │ str r0, [r1, #20] │ │ │ │ str r2, [r1, #8] │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - tsteq sp, r0, lsl #6 │ │ │ │ - @ instruction: 0x011d02f8 │ │ │ │ + tsteq sp, r0, lsr #6 │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r1] │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1, #4] │ │ │ │ @@ -305033,16 +305033,16 @@ │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #4 │ │ │ │ str r0, [r1, #8] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r1, #12] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ - tsteq sp, ip, lsr #5 │ │ │ │ - tsteq sp, r4, lsr #5 │ │ │ │ + tsteq sp, ip, asr #5 │ │ │ │ + tsteq sp, r4, asr #5 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -305118,16 +305118,16 @@ │ │ │ │ blx r3 │ │ │ │ strb r0, [sp, #27] │ │ │ │ b 17eaa0 │ │ │ │ ldrb r0, [sp, #27] │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - tsteq sp, r8, lsl #4 │ │ │ │ - tsteq sp, r0, lsl #4 │ │ │ │ + tsteq sp, r8, lsr #4 │ │ │ │ + tsteq sp, r0, lsr #4 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 17ead8 │ │ │ │ b 17eacc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -305481,19 +305481,19 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ b 17f048 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r0, fp, r0, asr #7 │ │ │ │ - tstpeq ip, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq ip, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r8, lsl #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq ip, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ orrseq r0, fp, r8, lsl #7 │ │ │ │ - tstpeq ip, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011cfbb8 │ │ │ │ + tstpeq ip, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011cfbd8 │ │ │ │ push {fp, lr} │ │ │ │ bl 180088 │ │ │ │ pop {fp, pc} │ │ │ │ sub sp, sp, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ @@ -306712,22 +306712,22 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r1, #8] │ │ │ │ str r2, [r1, #4] │ │ │ │ str r0, [r1] │ │ │ │ b 18024c │ │ │ │ - @ instruction: 0x011d42f8 │ │ │ │ - tsteq sp, r0, lsr #5 │ │ │ │ - tsteq sp, sp, lsl #5 │ │ │ │ - tsteq sp, fp, ror r2 │ │ │ │ - tsteq sp, pc, asr #5 │ │ │ │ - tsteq sp, pc, asr #4 │ │ │ │ - tsteq sp, r4, lsr #5 │ │ │ │ - @ instruction: 0x011d4291 │ │ │ │ + tsteq sp, r8, lsl r3 │ │ │ │ + tsteq sp, r0, asr #5 │ │ │ │ + tsteq sp, sp, lsr #5 │ │ │ │ + @ instruction: 0x011d429b │ │ │ │ + tsteq sp, pc, ror #5 │ │ │ │ + tsteq sp, pc, ror #4 │ │ │ │ + tsteq sp, r4, asr #5 │ │ │ │ + @ instruction: 0x011d42b1 │ │ │ │ orrseq pc, sl, r4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r1, #20 │ │ │ │ ldr r1, [pc, #228] @ 1804bc │ │ │ │ @@ -306785,15 +306785,15 @@ │ │ │ │ b 1804b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, #-2147483648 @ 0x80000000 │ │ │ │ str r0, [r1] │ │ │ │ b 1804b4 │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ + tsteq sp, r0, ror #3 │ │ │ │ orrseq lr, sl, r0, lsl pc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r1, #32 │ │ │ │ ldr r1, [pc, #228] @ 1805c4 │ │ │ │ @@ -306851,15 +306851,15 @@ │ │ │ │ b 1805bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, #-2147483648 @ 0x80000000 │ │ │ │ str r0, [r1] │ │ │ │ b 1805bc │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {fp, pc} │ │ │ │ - ldrheq r4, [sp, -r8] │ │ │ │ + ldrsbeq r4, [sp, -r8] │ │ │ │ orrseq lr, sl, r8, lsr #28 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp] │ │ │ │ add sp, sp, #4 │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ @@ -306969,15 +306969,15 @@ │ │ │ │ bl 5659c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r0, r0, #12 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, r3, asr lr │ │ │ │ + tsteq sp, r3, ror lr │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #148] @ 180848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 176948 │ │ │ │ @@ -307285,15 +307285,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, #12] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ b 180c80 │ │ │ │ - tsteq sp, sp, ror #19 │ │ │ │ + tsteq sp, sp, lsl #20 │ │ │ │ @ instruction: 0x019ae7b4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -307418,17 +307418,17 @@ │ │ │ │ ldrb ip, [sp, #39] @ 0x27 │ │ │ │ strb ip, [r1, #23] │ │ │ │ strb r3, [r1, #22] │ │ │ │ strb r2, [r1, #21] │ │ │ │ strb r0, [r1, #20] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sp, sl, ror #16 │ │ │ │ + tsteq sp, sl, lsl #17 │ │ │ │ orrseq lr, sl, ip, lsr #11 │ │ │ │ - @ instruction: 0x011cded0 │ │ │ │ + @ instruction: 0x011cdef0 │ │ │ │ push {fp, lr} │ │ │ │ bl 17a5d0 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ mov r1, #0 │ │ │ │ bl 17d850 │ │ │ │ pop {fp, pc} │ │ │ │ @@ -307492,16 +307492,16 @@ │ │ │ │ b 180fb0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ b 180f84 │ │ │ │ - tsteq ip, r0, ror ip │ │ │ │ - tsteq ip, r8, ror #24 │ │ │ │ + @ instruction: 0x011cdc90 │ │ │ │ + tsteq ip, r8, lsl #25 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, sp │ │ │ │ mov r2, r1 │ │ │ │ ldm r3, {r4, r5, r6, r7, ip, lr} │ │ │ │ stm r2, {r4, r5, r6, r7, ip, lr} │ │ │ │ @@ -307614,16 +307614,16 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ b 18119c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b 1810fc │ │ │ │ - tsteq ip, r0, lsl #21 │ │ │ │ - tsteq ip, r8, ror sl │ │ │ │ + tsteq ip, r0, lsr #21 │ │ │ │ + @ instruction: 0x011cda98 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -307867,16 +307867,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r1] │ │ │ │ b 181598 │ │ │ │ b 1814a0 │ │ │ │ b 18159c │ │ │ │ add sp, sp, #136 @ 0x88 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq ip, ip, lsl #16 │ │ │ │ - tsteq ip, r4, lsl #16 │ │ │ │ + tsteq ip, ip, lsr #16 │ │ │ │ + tsteq ip, r4, lsr #16 │ │ │ │ orrseq sp, sl, ip, lsr #29 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ bx lr │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -308229,15 +308229,15 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 181a70 │ │ │ │ b 181b48 │ │ │ │ b 181b30 │ │ │ │ - tsteq ip, r8, lsr #16 │ │ │ │ + tsteq ip, r8, asr #16 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [pc, #36] @ 181b8c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -308627,15 +308627,15 @@ │ │ │ │ str r1, [sp, #568] @ 0x238 │ │ │ │ str r0, [sp, #572] @ 0x23c │ │ │ │ b 182174 │ │ │ │ add r0, sp, #476 @ 0x1dc │ │ │ │ add r1, sp, #556 @ 0x22c │ │ │ │ add r2, sp, #568 @ 0x238 │ │ │ │ mov r3, #0 │ │ │ │ - bl a422e8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2865c> │ │ │ │ + bl a42310 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2865c> │ │ │ │ cmp r0, #0 │ │ │ │ bne 1821a0 │ │ │ │ b 182194 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp, #576] @ 0x240 │ │ │ │ b 1821d8 │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ @@ -308767,15 +308767,15 @@ │ │ │ │ bl 177318 │ │ │ │ b 181f18 │ │ │ │ ldr r0, [sp, #740] @ 0x2e4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq sp, sl, r8, asr #15 │ │ │ │ orrseq sp, sl, r4, asr #14 │ │ │ │ @ instruction: 0x019ad6b4 │ │ │ │ - @ instruction: 0x011d269c │ │ │ │ + @ instruction: 0x011d26bc │ │ │ │ orrseq sp, sl, ip, lsr #3 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r0, r1 │ │ │ │ bl 17c4d8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ @@ -308798,15 +308798,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [pc, #16] @ 182430 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 17fa6c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {fp, pc} │ │ │ │ orrseq sp, sl, ip, asr r0 │ │ │ │ - tsteq sp, r9, asr #5 │ │ │ │ + tsteq sp, r9, ror #5 │ │ │ │ push {fp, lr} │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ bl 176b44 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -308941,15 +308941,15 @@ │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ - bl a42350 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x286c4> │ │ │ │ + bl a42378 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x286c4> │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #12] │ │ │ │ tst r0, #1 │ │ │ │ bne 182698 │ │ │ │ b 182688 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -308961,15 +308961,15 @@ │ │ │ │ b 1826f8 │ │ │ │ add r0, sp, #132 @ 0x84 │ │ │ │ bl 186484 │ │ │ │ b 1826b0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r2, sp, #132 @ 0x84 │ │ │ │ - bl a423b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2872c> │ │ │ │ + bl a423e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2872c> │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #144] @ 0x90 │ │ │ │ str ip, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ @@ -309068,15 +309068,15 @@ │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ b 182840 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #20 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ - bl a43ec4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2a238> │ │ │ │ + bl a43eec , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2a238> │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 171fc0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ b 182884 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -309628,15 +309628,15 @@ │ │ │ │ ldr ip, [sp, #204] @ 0xcc │ │ │ │ mov lr, sp │ │ │ │ str r5, [lr, #12] │ │ │ │ add r5, sp, #108 @ 0x6c │ │ │ │ str r5, [lr, #8] │ │ │ │ str r4, [lr, #4] │ │ │ │ str ip, [lr] │ │ │ │ - bl 5e8380 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x5bb34> │ │ │ │ + bl 5e83a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x5bb34> │ │ │ │ bl 17806c │ │ │ │ str r0, [sp, #16] │ │ │ │ b 183138 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ bl 177054 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #240 @ 0xf0 │ │ │ │ @@ -309644,15 +309644,15 @@ │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b 18315c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq ip, sl, r4, asr #9 │ │ │ │ - tsteq sp, pc, asr #12 │ │ │ │ + tsteq sp, pc, ror #12 │ │ │ │ orrseq ip, sl, ip, asr #7 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r1, #5 │ │ │ │ bl 1761b4 │ │ │ │ @@ -309681,15 +309681,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov lr, sp │ │ │ │ mov ip, #1 │ │ │ │ str ip, [lr] │ │ │ │ - bl a4ef04 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35278> │ │ │ │ + bl a4ef2c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x35278> │ │ │ │ bl 17806c │ │ │ │ add sp, sp, #136 @ 0x88 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ @@ -309713,15 +309713,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 186484 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ - bl a423b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2872c> │ │ │ │ + bl a423e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2872c> │ │ │ │ cmp r0, #0 │ │ │ │ bne 183298 │ │ │ │ b 18328c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ b 1832e4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -309834,23 +309834,23 @@ │ │ │ │ bl 183224 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r0, #20 │ │ │ │ - bl a422e4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x28658> │ │ │ │ + bl a4230c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x28658> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #1 │ │ │ │ bne 183488 │ │ │ │ b 183478 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r0, r0, #4 │ │ │ │ - bl a42618 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2898c> │ │ │ │ + bl a42640 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x2898c> │ │ │ │ b 183488 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {fp, pc} │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ @@ -311081,18 +311081,18 @@ │ │ │ │ str r0, [sp, #1056] @ 0x420 │ │ │ │ ldr r1, [pc, #644] @ 184a50 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #20 │ │ │ │ bl 567a4 │ │ │ │ b 183c5c │ │ │ │ - tsteq ip, ip, lsr #7 │ │ │ │ - tsteq ip, r4, lsr #7 │ │ │ │ - tsteq ip, ip, ror r3 │ │ │ │ - tsteq ip, r4, ror r3 │ │ │ │ + tsteq ip, ip, asr #7 │ │ │ │ + tsteq ip, r4, asr #7 │ │ │ │ + @ instruction: 0x011cb39c │ │ │ │ + @ instruction: 0x011cb394 │ │ │ │ ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #44 @ 0x2c │ │ │ │ bl 180cec │ │ │ │ b 184808 │ │ │ │ @@ -311140,15 +311140,15 @@ │ │ │ │ str r0, [sp, #1096] @ 0x448 │ │ │ │ ldr r1, [pc, #428] @ 184a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #60 @ 0x3c │ │ │ │ bl 567a4 │ │ │ │ b 183c5c │ │ │ │ - tsteq sp, fp, lsl #28 │ │ │ │ + tsteq sp, fp, lsr #28 │ │ │ │ orrseq fp, sl, ip, asr #23 │ │ │ │ orrseq fp, sl, r4, asr #23 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #84 @ 0x54 │ │ │ │ @@ -311173,84 +311173,84 @@ │ │ │ │ str r1, [sp, #484] @ 0x1e4 │ │ │ │ str r0, [sp, #488] @ 0x1e8 │ │ │ │ b 1846c0 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #1124] @ 0x464 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x019abaf4 │ │ │ │ - tsteq ip, r4, lsr #1 │ │ │ │ - @ instruction: 0x011cb09c │ │ │ │ + tsteq ip, r4, asr #1 │ │ │ │ + ldrheq fp, [ip, -ip] │ │ │ │ orrseq fp, sl, ip, ror #17 │ │ │ │ - @ instruction: 0x011cafd0 │ │ │ │ - tsteq ip, r8, asr #31 │ │ │ │ + @ instruction: 0x011caff0 │ │ │ │ + tsteq ip, r8, ror #31 │ │ │ │ @ instruction: 0x019ab8b4 │ │ │ │ orrseq fp, sl, r4, ror #16 │ │ │ │ orrseq fp, sl, r4, lsl r8 │ │ │ │ - @ instruction: 0x011caef8 │ │ │ │ - @ instruction: 0x011caef0 │ │ │ │ + tsteq ip, r8, lsl pc │ │ │ │ + tsteq ip, r0, lsl pc │ │ │ │ @ instruction: 0x019ab7dc │ │ │ │ @ instruction: 0x019ab790 │ │ │ │ - tsteq ip, r0, lsr #28 │ │ │ │ - tsteq ip, r8, lsl lr │ │ │ │ + tsteq ip, r0, asr #28 │ │ │ │ + tsteq ip, r8, lsr lr │ │ │ │ @ instruction: 0x019ab698 │ │ │ │ - tsteq ip, ip, ror sp │ │ │ │ - tsteq ip, r4, ror sp │ │ │ │ + @ instruction: 0x011cad9c │ │ │ │ + @ instruction: 0x011cad94 │ │ │ │ orrseq fp, sl, r0, ror #12 │ │ │ │ orrseq fp, sl, r4, lsl r6 │ │ │ │ orrseq fp, sl, r4, asr #11 │ │ │ │ - tsteq ip, r8, lsr #25 │ │ │ │ - tsteq ip, r0, lsr #25 │ │ │ │ + tsteq ip, r8, asr #25 │ │ │ │ + tsteq ip, r0, asr #25 │ │ │ │ orrseq fp, sl, ip, lsl #11 │ │ │ │ orrseq fp, sl, r0, asr #10 │ │ │ │ - @ instruction: 0x011cabd0 │ │ │ │ - tsteq ip, r8, asr #23 │ │ │ │ + @ instruction: 0x011cabf0 │ │ │ │ + tsteq ip, r8, ror #23 │ │ │ │ orrseq fp, sl, r8, asr #8 │ │ │ │ - tsteq ip, ip, lsr #22 │ │ │ │ - tsteq ip, r4, lsr #22 │ │ │ │ + tsteq ip, ip, asr #22 │ │ │ │ + tsteq ip, r4, asr #22 │ │ │ │ orrseq fp, sl, r0, lsl r4 │ │ │ │ orrseq fp, sl, r4, asr #7 │ │ │ │ orrseq fp, sl, r4, ror r3 │ │ │ │ - tsteq ip, r8, asr sl │ │ │ │ - tsteq ip, r0, asr sl │ │ │ │ + tsteq ip, r8, ror sl │ │ │ │ + tsteq ip, r0, ror sl │ │ │ │ orrseq fp, sl, ip, lsr r3 │ │ │ │ @ instruction: 0x019ab2f0 │ │ │ │ - tsteq ip, r0, lsl #19 │ │ │ │ - tsteq ip, r8, ror r9 │ │ │ │ + tsteq ip, r0, lsr #19 │ │ │ │ + @ instruction: 0x011ca998 │ │ │ │ @ instruction: 0x019ab1f8 │ │ │ │ - @ instruction: 0x011ca8dc │ │ │ │ - @ instruction: 0x011ca8d4 │ │ │ │ + @ instruction: 0x011ca8fc │ │ │ │ + @ instruction: 0x011ca8f4 │ │ │ │ orrseq fp, sl, r0, asr #3 │ │ │ │ orrseq fp, sl, r4, ror r1 │ │ │ │ orrseq fp, sl, r4, lsr #2 │ │ │ │ - tsteq ip, r8, lsl #16 │ │ │ │ - tsteq ip, r0, lsl #16 │ │ │ │ + tsteq ip, r8, lsr #16 │ │ │ │ + tsteq ip, r0, lsr #16 │ │ │ │ orrseq fp, sl, ip, ror #1 │ │ │ │ orrseq fp, sl, r0, lsr #1 │ │ │ │ - tsteq ip, r0, lsr r7 │ │ │ │ - tsteq ip, r8, lsr #14 │ │ │ │ + tsteq ip, r0, asr r7 │ │ │ │ + tsteq ip, r8, asr #14 │ │ │ │ orrseq sl, sl, r8, lsr #31 │ │ │ │ - tsteq ip, ip, lsl #13 │ │ │ │ - tsteq ip, r4, lsl #13 │ │ │ │ + tsteq ip, ip, lsr #13 │ │ │ │ + tsteq ip, r4, lsr #13 │ │ │ │ orrseq sl, sl, r0, ror pc │ │ │ │ orrseq sl, sl, r4, lsr #30 │ │ │ │ @ instruction: 0x019aaed4 │ │ │ │ - @ instruction: 0x011ca5b8 │ │ │ │ - @ instruction: 0x011ca5b0 │ │ │ │ + @ instruction: 0x011ca5d8 │ │ │ │ + @ instruction: 0x011ca5d0 │ │ │ │ @ instruction: 0x019aae9c │ │ │ │ orrseq sl, sl, r0, asr lr │ │ │ │ - tsteq ip, r0, ror #9 │ │ │ │ - @ instruction: 0x011ca4d8 │ │ │ │ + tsteq ip, r0, lsl #10 │ │ │ │ + @ instruction: 0x011ca4f8 │ │ │ │ orrseq sl, sl, r8, asr sp │ │ │ │ - tsteq ip, ip, lsr r4 │ │ │ │ - tsteq ip, r4, lsr r4 │ │ │ │ + tsteq ip, ip, asr r4 │ │ │ │ + tsteq ip, r4, asr r4 │ │ │ │ orrseq sl, sl, r0, lsr #26 │ │ │ │ @ instruction: 0x019aacbc │ │ │ │ orrseq sl, sl, ip, ror #24 │ │ │ │ - tsteq ip, r0, asr r3 │ │ │ │ - tsteq ip, r8, asr #6 │ │ │ │ + tsteq ip, r0, ror r3 │ │ │ │ + tsteq ip, r8, ror #6 │ │ │ │ orrseq sl, sl, r4, lsr ip │ │ │ │ @ instruction: 0x019aabd4 │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ str r3, [sp, #420] @ 0x1a4 │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ str r1, [sp, #428] @ 0x1ac │ │ │ │ @@ -312303,18 +312303,18 @@ │ │ │ │ str r0, [sp, #1056] @ 0x420 │ │ │ │ ldr r1, [pc, #644] @ 185d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #20 │ │ │ │ bl 567a4 │ │ │ │ b 184f74 │ │ │ │ - @ instruction: 0x011ca090 │ │ │ │ - tsteq ip, r8, lsl #1 │ │ │ │ - tsteq ip, r0, rrx │ │ │ │ - tsteq ip, r8, asr r0 │ │ │ │ + ldrheq sl, [ip, -r0] │ │ │ │ + tsteq ip, r8, lsr #1 │ │ │ │ + tsteq ip, r0, lsl #1 │ │ │ │ + tsteq ip, r8, ror r0 │ │ │ │ ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #44 @ 0x2c │ │ │ │ bl 180cec │ │ │ │ b 185b20 │ │ │ │ @@ -312362,15 +312362,15 @@ │ │ │ │ str r0, [sp, #1096] @ 0x448 │ │ │ │ ldr r1, [pc, #428] @ 185d7c │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #60 @ 0x3c │ │ │ │ bl 567a4 │ │ │ │ b 184f74 │ │ │ │ - @ instruction: 0x011cfaf3 │ │ │ │ + tstpeq ip, r3, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x019aa8b4 │ │ │ │ orrseq sl, sl, ip, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add lr, sp, #1024 @ 0x400 │ │ │ │ add r0, lr, #84 @ 0x54 │ │ │ │ @@ -312395,84 +312395,84 @@ │ │ │ │ str r1, [sp, #484] @ 0x1e4 │ │ │ │ str r0, [sp, #488] @ 0x1e8 │ │ │ │ b 1859d8 │ │ │ │ bl 569cc │ │ │ │ ldr r0, [sp, #1124] @ 0x464 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x019aa7dc │ │ │ │ - tsteq ip, ip, lsl #27 │ │ │ │ - tsteq ip, r4, lsl #27 │ │ │ │ + tsteq ip, ip, lsr #27 │ │ │ │ + tsteq ip, r4, lsr #27 │ │ │ │ @ instruction: 0x019aa5d4 │ │ │ │ - @ instruction: 0x011c9cb8 │ │ │ │ - @ instruction: 0x011c9cb0 │ │ │ │ + @ instruction: 0x011c9cd8 │ │ │ │ + @ instruction: 0x011c9cd0 │ │ │ │ @ instruction: 0x019aa59c │ │ │ │ orrseq sl, sl, ip, asr #10 │ │ │ │ @ instruction: 0x019aa4fc │ │ │ │ - tsteq ip, r0, ror #23 │ │ │ │ - @ instruction: 0x011c9bd8 │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ + @ instruction: 0x011c9bf8 │ │ │ │ orrseq sl, sl, r4, asr #9 │ │ │ │ orrseq sl, sl, r8, ror r4 │ │ │ │ - tsteq ip, r8, lsl #22 │ │ │ │ - tsteq ip, r0, lsl #22 │ │ │ │ + tsteq ip, r8, lsr #22 │ │ │ │ + tsteq ip, r0, lsr #22 │ │ │ │ orrseq sl, sl, r0, lsl #7 │ │ │ │ - tsteq ip, r4, ror #20 │ │ │ │ - tsteq ip, ip, asr sl │ │ │ │ + tsteq ip, r4, lsl #21 │ │ │ │ + tsteq ip, ip, ror sl │ │ │ │ orrseq sl, sl, r8, asr #6 │ │ │ │ @ instruction: 0x019aa2fc │ │ │ │ orrseq sl, sl, ip, lsr #5 │ │ │ │ - @ instruction: 0x011c9990 │ │ │ │ - tsteq ip, r8, lsl #19 │ │ │ │ + @ instruction: 0x011c99b0 │ │ │ │ + tsteq ip, r8, lsr #19 │ │ │ │ orrseq sl, sl, r4, ror r2 │ │ │ │ orrseq sl, sl, r8, lsr #4 │ │ │ │ - @ instruction: 0x011c98b8 │ │ │ │ - @ instruction: 0x011c98b0 │ │ │ │ + @ instruction: 0x011c98d8 │ │ │ │ + @ instruction: 0x011c98d0 │ │ │ │ orrseq sl, sl, r0, lsr r1 │ │ │ │ - tsteq ip, r4, lsl r8 │ │ │ │ - tsteq ip, ip, lsl #16 │ │ │ │ + tsteq ip, r4, lsr r8 │ │ │ │ + tsteq ip, ip, lsr #16 │ │ │ │ ldrsheq sl, [sl, r8] │ │ │ │ orrseq sl, sl, ip, lsr #1 │ │ │ │ orrseq sl, sl, ip, asr r0 │ │ │ │ - tsteq ip, r0, asr #14 │ │ │ │ - tsteq ip, r8, lsr r7 │ │ │ │ + tsteq ip, r0, ror #14 │ │ │ │ + tsteq ip, r8, asr r7 │ │ │ │ orrseq sl, sl, r4, lsr #32 │ │ │ │ @ instruction: 0x019a9fd8 │ │ │ │ - tsteq ip, r8, ror #12 │ │ │ │ - tsteq ip, r0, ror #12 │ │ │ │ + tsteq ip, r8, lsl #13 │ │ │ │ + tsteq ip, r0, lsl #13 │ │ │ │ orrseq r9, sl, r0, ror #29 │ │ │ │ - tsteq ip, r4, asr #11 │ │ │ │ - @ instruction: 0x011c95bc │ │ │ │ + tsteq ip, r4, ror #11 │ │ │ │ + @ instruction: 0x011c95dc │ │ │ │ orrseq r9, sl, r8, lsr #29 │ │ │ │ orrseq r9, sl, ip, asr lr │ │ │ │ orrseq r9, sl, ip, lsl #28 │ │ │ │ - @ instruction: 0x011c94f0 │ │ │ │ - tsteq ip, r8, ror #9 │ │ │ │ + tsteq ip, r0, lsl r5 │ │ │ │ + tsteq ip, r8, lsl #10 │ │ │ │ @ instruction: 0x019a9dd4 │ │ │ │ orrseq r9, sl, r8, lsl #27 │ │ │ │ - tsteq ip, r8, lsl r4 │ │ │ │ - tsteq ip, r0, lsl r4 │ │ │ │ + tsteq ip, r8, lsr r4 │ │ │ │ + tsteq ip, r0, lsr r4 │ │ │ │ @ instruction: 0x019a9c90 │ │ │ │ - tsteq ip, r4, ror r3 │ │ │ │ - tsteq ip, ip, ror #6 │ │ │ │ + @ instruction: 0x011c9394 │ │ │ │ + tsteq ip, ip, lsl #7 │ │ │ │ orrseq r9, sl, r8, asr ip │ │ │ │ orrseq r9, sl, ip, lsl #24 │ │ │ │ @ instruction: 0x019a9bbc │ │ │ │ - tsteq ip, r0, lsr #5 │ │ │ │ - @ instruction: 0x011c9298 │ │ │ │ + tsteq ip, r0, asr #5 │ │ │ │ + @ instruction: 0x011c92b8 │ │ │ │ orrseq r9, sl, r4, lsl #23 │ │ │ │ orrseq r9, sl, r8, lsr fp │ │ │ │ - tsteq ip, r8, asr #3 │ │ │ │ - tsteq ip, r0, asr #3 │ │ │ │ + tsteq ip, r8, ror #3 │ │ │ │ + tsteq ip, r0, ror #3 │ │ │ │ orrseq r9, sl, r0, asr #20 │ │ │ │ - tsteq ip, r4, lsr #2 │ │ │ │ - tsteq ip, ip, lsl r1 │ │ │ │ + tsteq ip, r4, asr #2 │ │ │ │ + tsteq ip, ip, lsr r1 │ │ │ │ orrseq r9, sl, r8, lsl #20 │ │ │ │ orrseq r9, sl, r4, lsr #19 │ │ │ │ orrseq r9, sl, r4, asr r9 │ │ │ │ - tsteq ip, r8, lsr r0 │ │ │ │ - tsteq ip, r0, lsr r0 │ │ │ │ + tsteq ip, r8, asr r0 │ │ │ │ + tsteq ip, r0, asr r0 │ │ │ │ orrseq r9, sl, ip, lsl r9 │ │ │ │ @ instruction: 0x019a98bc │ │ │ │ push {fp, lr} │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ bl 180ed0 │ │ │ │ bl 1726c8 │ │ │ │ @@ -312801,15 +312801,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 186080 │ │ │ │ b 1862b4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq ip, r6, asr r5 │ │ │ │ + tsteq ip, r6, ror r5 │ │ │ │ @ instruction: 0x019a92b4 │ │ │ │ push {fp, lr} │ │ │ │ bl 185e90 │ │ │ │ pop {fp, pc} │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -315997,15 +315997,15 @@ │ │ │ │ b 1cdac0 │ │ │ │ b 1cdb34 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1894ac │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce618 │ │ │ │ - tsteq ip, sp, ror r5 │ │ │ │ + @ instruction: 0x011cb59d │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r3 │ │ │ │ b 1cf2f0 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ tst r2, #16 │ │ │ │ @@ -317458,15 +317458,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1cec98 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r4, sl, ip, lsr fp │ │ │ │ orrseq r4, sl, r8, lsr #22 │ │ │ │ - tsteq ip, r3, lsr #14 │ │ │ │ + tsteq ip, r3, asr #14 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #160 @ 0xa0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r5, r1 │ │ │ │ @@ -324480,15 +324480,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r6 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq sp, r9, r0, lsl #31 │ │ │ │ - @ instruction: 0x011c31bc │ │ │ │ + @ instruction: 0x011c31dc │ │ │ │ orrseq sp, r9, ip, ror #26 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0] │ │ │ │ b 54150 <_Unwind_GetDataRelBase@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r0, [r0] │ │ │ │ b 52464 <_Unwind_GetTextRelBase@plt> │ │ │ │ @@ -329271,30 +329271,30 @@ │ │ │ │ b 195cb4 │ │ │ │ mov r1, #74 @ 0x4a │ │ │ │ b 1959b4 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svceq 0x000f0f0f │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ - tsteq fp, fp, lsr #9 │ │ │ │ - @ instruction: 0x011ba39f │ │ │ │ - @ instruction: 0x011ba293 │ │ │ │ - tsteq fp, fp, lsl r2 │ │ │ │ - tsteq fp, fp, lsr r1 │ │ │ │ - tsteq fp, r7, asr r0 │ │ │ │ - tsteq fp, r7 │ │ │ │ - tsteq fp, fp, lsr #14 │ │ │ │ - tsteq fp, r3, lsr #8 │ │ │ │ - tsteq fp, fp, lsl #6 │ │ │ │ - tsteq fp, r7, lsr #3 │ │ │ │ - ldrheq sl, [fp, -pc] │ │ │ │ - @ instruction: 0x011b9f97 │ │ │ │ - tsteq fp, r3, lsl pc │ │ │ │ - tsteq fp, pc, lsr #29 │ │ │ │ - tsteq fp, r3, lsl r6 │ │ │ │ + tsteq fp, fp, asr #9 │ │ │ │ + @ instruction: 0x011ba3bf │ │ │ │ + @ instruction: 0x011ba2b3 │ │ │ │ + tsteq fp, fp, lsr r2 │ │ │ │ + tsteq fp, fp, asr r1 │ │ │ │ + tsteq fp, r7, ror r0 │ │ │ │ + tsteq fp, r7, lsr #32 │ │ │ │ + tsteq fp, fp, asr #14 │ │ │ │ + tsteq fp, r3, asr #8 │ │ │ │ + tsteq fp, fp, lsr #6 │ │ │ │ + tsteq fp, r7, asr #3 │ │ │ │ + ldrsbeq sl, [fp, -pc] │ │ │ │ + @ instruction: 0x011b9fb7 │ │ │ │ + tsteq fp, r3, lsr pc │ │ │ │ + tsteq fp, pc, asr #29 │ │ │ │ + tsteq fp, r3, lsr r6 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #16 │ │ │ │ and r3, r2, #255 @ 0xff │ │ │ │ sub r4, r3, #1 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 19659c │ │ │ │ @@ -331215,15 +331215,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #12 │ │ │ │ mov r2, #4 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ stm r7, {r5, r6} │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq fp, r4, lsl fp │ │ │ │ + tsteq fp, r4, lsr fp │ │ │ │ orrseq r7, r9, ip, asr #15 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r0] │ │ │ │ str r1, [r0] │ │ │ │ @@ -331940,20 +331940,20 @@ │ │ │ │ mov r1, r7 │ │ │ │ bl 197de8 │ │ │ │ mov r0, r6 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ orrseq r9, sl, r0, lsr r1 │ │ │ │ @ instruction: 0x01996db8 │ │ │ │ - @ instruction: 0x011b6594 │ │ │ │ + @ instruction: 0x011b65b4 │ │ │ │ orrseq r9, sl, ip, lsl #13 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ orrseq r6, r9, r0, asr #27 │ │ │ │ orrseq r6, r9, r8, lsl #27 │ │ │ │ - tsteq fp, r8, asr r6 │ │ │ │ + tsteq fp, r8, ror r6 │ │ │ │ orrseq r6, r9, r0, ror sp │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 19fd04 │ │ │ │ @@ -334035,16 +334035,16 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 1999dc │ │ │ │ mov r0, r8 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ orrseq r6, sl, ip, ror #20 │ │ │ │ - tsteq fp, sl, lsr #2 │ │ │ │ - tsteq fp, lr, lsl #2 │ │ │ │ + tsteq fp, sl, asr #2 │ │ │ │ + tsteq fp, lr, lsr #2 │ │ │ │ orrseq r4, r9, ip, lsl lr │ │ │ │ orrseq r4, r9, r0, ror #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #596 @ 0x254 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r1 │ │ │ │ @@ -334433,15 +334433,15 @@ │ │ │ │ @ instruction: 0x57a64178 │ │ │ │ strble r5, [fp], sp, ror #26 │ │ │ │ mvnvs r5, #44 @ 0x2c │ │ │ │ stc2l 7, cr2, [r7, #984] @ 0x3d8 │ │ │ │ stcge 0, cr2, [fp], #-132 @ 0xffffff7c │ │ │ │ blhi ffb58514 @@Base+0xfe01fa0c> │ │ │ │ vstmiale lr!, {d27-} │ │ │ │ - tsteq fp, fp, ror #19 │ │ │ │ + tsteq fp, fp, lsl #20 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ stm sp, {r0, r1, r2} │ │ │ │ mov r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ @@ -335691,27 +335691,27 @@ │ │ │ │ str r5, [r4, #20] │ │ │ │ str r8, [r4, #24] │ │ │ │ str r6, [r4, #28] │ │ │ │ str r1, [r4, #100] @ 0x64 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq fp, fp, ror r2 │ │ │ │ - tsteq fp, ip, asr r2 │ │ │ │ - tsteq fp, r7, asr #4 │ │ │ │ - tsteq fp, r4, asr #4 │ │ │ │ - tsteq fp, pc, lsr #4 │ │ │ │ - tsteq fp, sl, lsl r2 │ │ │ │ - tsteq fp, lr, lsr r2 │ │ │ │ - tsteq fp, r8, lsr #4 │ │ │ │ - tsteq fp, r9, lsr #4 │ │ │ │ - tsteq fp, r9, lsr #3 │ │ │ │ - @ instruction: 0x011b9193 │ │ │ │ - tsteq fp, r2, lsl #3 │ │ │ │ - tsteq fp, r7, ror r1 │ │ │ │ + @ instruction: 0x011b929b │ │ │ │ + tsteq fp, ip, ror r2 │ │ │ │ + tsteq fp, r7, ror #4 │ │ │ │ + tsteq fp, r4, ror #4 │ │ │ │ + tsteq fp, pc, asr #4 │ │ │ │ + tsteq fp, sl, lsr r2 │ │ │ │ + tsteq fp, lr, asr r2 │ │ │ │ + tsteq fp, r8, asr #4 │ │ │ │ + tsteq fp, r9, asr #4 │ │ │ │ + tsteq fp, r9, asr #3 │ │ │ │ + @ instruction: 0x011b91b3 │ │ │ │ + tsteq fp, r2, lsr #3 │ │ │ │ + @ instruction: 0x011b9197 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #560] @ 19cae0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -335850,23 +335850,23 @@ │ │ │ │ str lr, [r4, #20] │ │ │ │ str r3, [r4, #24] │ │ │ │ str r5, [r4, #28] │ │ │ │ str r1, [r4, #100] @ 0x64 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq fp, fp, lsr #19 │ │ │ │ - @ instruction: 0x011b9990 │ │ │ │ - tsteq fp, pc, ror r9 │ │ │ │ - tsteq fp, r2, lsr #19 │ │ │ │ - @ instruction: 0x011b9990 │ │ │ │ - tsteq fp, r3, lsr #23 │ │ │ │ - tsteq fp, lr, lsl #18 │ │ │ │ - @ instruction: 0x011b98fc │ │ │ │ - @ instruction: 0x011b98f7 │ │ │ │ + tsteq fp, fp, asr #19 │ │ │ │ + @ instruction: 0x011b99b0 │ │ │ │ + @ instruction: 0x011b999f │ │ │ │ + tsteq fp, r2, asr #19 │ │ │ │ + @ instruction: 0x011b99b0 │ │ │ │ + tsteq fp, r3, asr #23 │ │ │ │ + tsteq fp, lr, lsr #18 │ │ │ │ + tsteq fp, ip, lsl r9 │ │ │ │ + tsteq fp, r7, lsl r9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #220 @ 0xdc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #928] @ 19cec0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -336098,27 +336098,27 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ bl 19ba18 │ │ │ │ mov r0, r5 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x011b8c9b │ │ │ │ - tsteq fp, r4, lsl #25 │ │ │ │ - tsteq fp, pc, ror #24 │ │ │ │ - tsteq fp, ip, ror #24 │ │ │ │ - tsteq fp, r7, asr ip │ │ │ │ - tsteq fp, r2, asr #24 │ │ │ │ - tsteq fp, r6, ror #24 │ │ │ │ - tsteq fp, r0, asr ip │ │ │ │ - tsteq fp, r1, asr ip │ │ │ │ - @ instruction: 0x011b8bd1 │ │ │ │ - @ instruction: 0x011b8bbb │ │ │ │ - @ instruction: 0x011b8bb2 │ │ │ │ - @ instruction: 0x011b8b9f │ │ │ │ + @ instruction: 0x011b8cbb │ │ │ │ + tsteq fp, r4, lsr #25 │ │ │ │ + tsteq fp, pc, lsl #25 │ │ │ │ + tsteq fp, ip, lsl #25 │ │ │ │ + tsteq fp, r7, ror ip │ │ │ │ + tsteq fp, r2, ror #24 │ │ │ │ + tsteq fp, r6, lsl #25 │ │ │ │ + tsteq fp, r0, ror ip │ │ │ │ + tsteq fp, r1, ror ip │ │ │ │ + @ instruction: 0x011b8bf1 │ │ │ │ + @ instruction: 0x011b8bdb │ │ │ │ + @ instruction: 0x011b8bd2 │ │ │ │ + @ instruction: 0x011b8bbf │ │ │ │ orrseq r4, sl, r8, asr lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #276 @ 0x114 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r6, r2 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ @@ -336426,25 +336426,25 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strb r0, [r9, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r8, [r9, #176] @ 0xb0 │ │ │ │ strb r0, [r9] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq fp, r5, asr #17 │ │ │ │ - tsteq fp, r2, lsr r9 │ │ │ │ + tsteq fp, r5, ror #17 │ │ │ │ + tsteq fp, r2, asr r9 │ │ │ │ + tsteq fp, sl, ror #22 │ │ │ │ + tsteq fp, fp, asr fp │ │ │ │ tsteq fp, sl, asr #22 │ │ │ │ - tsteq fp, fp, lsr fp │ │ │ │ - tsteq fp, sl, lsr #22 │ │ │ │ - tsteq fp, sp, asr #22 │ │ │ │ - tsteq fp, fp, lsr fp │ │ │ │ - @ instruction: 0x011b8ad9 │ │ │ │ - tsteq fp, r7, asr #21 │ │ │ │ - @ instruction: 0x011b8aba │ │ │ │ - tsteq fp, r7, lsr #9 │ │ │ │ + tsteq fp, sp, ror #22 │ │ │ │ + tsteq fp, fp, asr fp │ │ │ │ + @ instruction: 0x011b8af9 │ │ │ │ + tsteq fp, r7, ror #21 │ │ │ │ + @ instruction: 0x011b8ada │ │ │ │ + tsteq fp, r7, asr #9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr ip, [r1, #48] @ 0x30 │ │ │ │ str r0, [fp, #-36] @ 0xffffffdc │ │ │ │ cmp ip, #0 │ │ │ │ str r1, [fp, #-40] @ 0xffffffd8 │ │ │ │ @@ -338513,15 +338513,15 @@ │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce8a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d1c60 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq fp, r2, lsl #26 │ │ │ │ + tsteq fp, r2, lsr #26 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #16 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -338572,15 +338572,15 @@ │ │ │ │ bl 569cc │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 19b990 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ - tsteq fp, r5, ror #24 │ │ │ │ + tsteq fp, r5, lsl #25 │ │ │ │ orrseq r0, r9, r8, lsr r8 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r4, #8]! │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ cmpne r3, #0 │ │ │ │ @@ -338863,29 +338863,29 @@ │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [r1, #20] │ │ │ │ subne r1, r1, #1 │ │ │ │ bxne lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x011af9b4 │ │ │ │ + @ instruction: 0x011af9d4 │ │ │ │ ldr r1, [r0] │ │ │ │ cmp r1, #1 │ │ │ │ ldrne r0, [pc, #36] @ 19fa2c │ │ │ │ movne r1, #5 │ │ │ │ addne r0, pc, r0 │ │ │ │ bxne lr │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [r1, #20] │ │ │ │ bxne lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - tsteq fp, r2, lsr #16 │ │ │ │ + tsteq fp, r2, asr #16 │ │ │ │ b 1a63d0 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #168 @ 0xa8 │ │ │ │ mov r4, r1 │ │ │ │ ldrb r1, [r0] │ │ │ │ add r2, pc, #4 │ │ │ │ @@ -339018,17 +339018,17 @@ │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0x01990290 │ │ │ │ orrseq r2, sl, r4, asr r5 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - tstpeq sl, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, rrx @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffe98f0 │ │ │ │ - tsteq fp, r0, lsr #19 │ │ │ │ + tsteq fp, r0, asr #19 │ │ │ │ orrseq r0, r9, r4, lsr #4 │ │ │ │ orrseq r0, r9, r0, lsl r8 │ │ │ │ orrseq r0, r9, r0, lsl #16 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #116] @ 19fd00 │ │ │ │ @@ -339263,15 +339263,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ orrseq r1, sl, r0, lsr #10 │ │ │ │ orrseq r1, sl, r0, lsr #3 │ │ │ │ orrseq r8, fp, ip, lsl #13 │ │ │ │ orrseq pc, r8, r8, asr #28 │ │ │ │ - @ instruction: 0x011af2f8 │ │ │ │ + tstpeq sl, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ orrseq pc, r8, r0, lsr #28 │ │ │ │ orrseq pc, r8, ip, lsl lr @ │ │ │ │ orrseq pc, r8, r0, ror #28 │ │ │ │ @ instruction: 0x019a15d0 │ │ │ │ orrseq pc, r8, r4, lsr lr @ │ │ │ │ @ instruction: 0x0198feb4 │ │ │ │ orrseq r1, sl, ip, lsr #12 │ │ │ │ @@ -341488,15 +341488,15 @@ │ │ │ │ str r2, [fp, #-12] │ │ │ │ ldr r2, [fp, #8] │ │ │ │ strb r2, [fp, #-1] │ │ │ │ add r2, sp, #4 │ │ │ │ blx r3 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq sl, r0, lsr r9 │ │ │ │ + tsteq sl, r0, asr r9 │ │ │ │ @ instruction: 0x0199f9f4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r8, sp, #56 @ 0x38 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r4, r1 │ │ │ │ @@ -341638,19 +341638,19 @@ │ │ │ │ cmpne r1, #0 │ │ │ │ beq 1a2548 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq fp, fp, lsr #6 │ │ │ │ + tsteq fp, fp, asr #6 │ │ │ │ orrseq sp, r8, ip, lsl ip │ │ │ │ orrseq sp, r8, ip, asr #23 │ │ │ │ @ instruction: 0xffff5730 │ │ │ │ - tsteq fp, r4, asr r2 │ │ │ │ + tsteq fp, r4, ror r2 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r0] │ │ │ │ subs r3, r2, #-2147483648 @ 0x80000000 │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ movne r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ @@ -341810,19 +341810,19 @@ │ │ │ │ ldr r1, [r4, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1ce028 │ │ │ │ sub sp, fp, #16 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ - tsteq fp, r4, asr #32 │ │ │ │ + tsteq fp, r4, rrx │ │ │ │ orrseq sp, r8, r0, ror r8 │ │ │ │ @ instruction: 0xfffe6ce4 │ │ │ │ orrseq pc, r9, ip, lsr #5 │ │ │ │ - tsteq sl, r0, lsr #23 │ │ │ │ + tsteq sl, r0, asr #23 │ │ │ │ ldr r1, [pc, #4] @ 1a2820 │ │ │ │ add r1, pc, r1 │ │ │ │ bx lr │ │ │ │ orrseq sp, r8, r4, lsr #16 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -342285,29 +342285,29 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bne 1a2d38 │ │ │ │ b 1a2d5c │ │ │ │ orrseq lr, r9, r8, asr #22 │ │ │ │ orrseq sp, r8, r8, asr r5 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ @ instruction: 0x0198d4d4 │ │ │ │ - tsteq fp, r0, asr #22 │ │ │ │ - tsteq fp, r8, asr sp │ │ │ │ + tsteq fp, r0, ror #22 │ │ │ │ + tsteq fp, r8, ror sp │ │ │ │ @ instruction: 0xfffe6a40 │ │ │ │ - tsteq sl, r8, asr r1 │ │ │ │ + tsteq sl, r8, ror r1 │ │ │ │ orrseq lr, r9, ip, ror #6 │ │ │ │ - @ instruction: 0x011abef4 │ │ │ │ + tsteq sl, r4, lsl pc │ │ │ │ orrseq lr, r9, r4, asr #7 │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ - tsteq fp, fp, ror #20 │ │ │ │ + @ instruction: 0x011abf98 │ │ │ │ + tsteq fp, fp, lsl #21 │ │ │ │ @ instruction: 0xfffe6700 │ │ │ │ - tsteq sl, r8, lsl lr │ │ │ │ - @ instruction: 0x011b0693 │ │ │ │ + tsteq sl, r8, lsr lr │ │ │ │ + @ instruction: 0x011b06b3 │ │ │ │ orrseq lr, r9, r8, lsr #12 │ │ │ │ @ instruction: 0x0198d1f4 │ │ │ │ - tsteq fp, fp, asr #16 │ │ │ │ + tsteq fp, fp, ror #16 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ ldrb lr, [r0] │ │ │ │ ldrb r3, [r1] │ │ │ │ sub r2, lr, #6 │ │ │ │ cmp r2, #4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -345637,15 +345637,15 @@ │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ orr r0, r0, #9728 @ 0x2600 │ │ │ │ strh r0, [r8] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq sl, ip, lsr #19 │ │ │ │ + tsteq sl, ip, asr #19 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #208 @ 0xd0 │ │ │ │ ldrb r2, [r0] │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ add pc, r3, r2 │ │ │ │ @@ -345818,47 +345818,47 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq 1a6698 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x011af49b │ │ │ │ + @ instruction: 0x011af4bb │ │ │ │ orrseq r9, r8, r0, asr #25 │ │ │ │ - tsteq sl, r4, asr pc │ │ │ │ + tsteq sl, r4, ror pc │ │ │ │ @ instruction: 0x01989c98 │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ orrseq r9, r8, ip, lsl ip │ │ │ │ - @ instruction: 0x011af3b1 │ │ │ │ - tsteq sl, r4, ror sp │ │ │ │ + @ instruction: 0x011af3d1 │ │ │ │ + @ instruction: 0x011a8d94 │ │ │ │ orrseq r9, r8, r4, asr #21 │ │ │ │ - tstpeq sl, ip, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01989b9c │ │ │ │ - tsteq sl, r4, lsr #28 │ │ │ │ + tsteq sl, r4, asr #28 │ │ │ │ @ instruction: 0x01989b98 │ │ │ │ - tstpeq sl, r1, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r1, asr #6 @ p-variant is OBSOLETE │ │ │ │ orrseq r9, r8, r4, ror #22 │ │ │ │ - @ instruction: 0x011af2f7 │ │ │ │ + tstpeq sl, r7, lsl r3 @ p-variant is OBSOLETE │ │ │ │ orrseq r9, r8, r8, lsr #22 │ │ │ │ - tstpeq sl, sp, asr #5 @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r0, lsr #27 │ │ │ │ + tstpeq sl, sp, ror #5 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r0, asr #27 │ │ │ │ orrseq r9, r8, r0, asr #27 │ │ │ │ @ instruction: 0x01989db4 │ │ │ │ mov r3, r1 │ │ │ │ ldrb r0, [r0] │ │ │ │ ldr r1, [pc, #24] @ 1a671c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, r0, lsl #2] │ │ │ │ ldr r2, [pc, #16] @ 1a6720 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, r0, lsl #2] │ │ │ │ mov r0, r3 │ │ │ │ b 1ce88c │ │ │ │ orrseq r9, r8, ip, ror sl │ │ │ │ - tstpeq sl, r0, ror #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsl #9 @ p-variant is OBSOLETE │ │ │ │ sub r1, r0, #1 │ │ │ │ cmp r1, #121 @ 0x79 │ │ │ │ bhi 1a6938 │ │ │ │ add r2, pc, #8 │ │ │ │ mov r0, #34 @ 0x22 │ │ │ │ ldr r1, [r2, r1, lsl #2] │ │ │ │ add pc, r2, r1 │ │ │ │ @@ -346816,15 +346816,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 524dc │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r8, r8, r8, ror #3 │ │ │ │ @ instruction: 0x019881dc │ │ │ │ orrseq r8, r8, ip, lsr #12 │ │ │ │ - tsteq sl, ip, ror #15 │ │ │ │ + tsteq sl, ip, lsl #16 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #964 @ 0x3c4 │ │ │ │ sub sp, sp, #1024 @ 0x400 │ │ │ │ sub sl, fp, #976 @ 0x3d0 │ │ │ │ tst r0, #1 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -349493,15 +349493,15 @@ │ │ │ │ bl 569cc │ │ │ │ @ instruction: 0x01997290 │ │ │ │ orrseq r7, r9, r8, asr #4 │ │ │ │ orrseq r7, r9, r4, lsr #4 │ │ │ │ orrseq r7, r9, ip, ror #3 │ │ │ │ @ instruction: 0x019971dc │ │ │ │ orrseq r6, r8, r0, ror #7 │ │ │ │ - tsteq sl, r3, lsr #28 │ │ │ │ + tsteq sl, r3, asr #28 │ │ │ │ @ instruction: 0x01986398 │ │ │ │ andeq ip, r0, r8, lsl #3 │ │ │ │ orrseq r6, r8, r4, lsl #6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ @@ -349699,26 +349699,26 @@ │ │ │ │ bl 1a9848 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ blcc fe85cb40 @@Base+0xfcd24038> │ │ │ │ orrseq r6, r9, r0, lsl lr │ │ │ │ @ instruction: 0x01986090 │ │ │ │ - tsteq sl, r7, asr #20 │ │ │ │ + tsteq sl, r7, ror #20 │ │ │ │ orrseq r6, r8, ip, lsr #32 │ │ │ │ orrseq r6, r8, r0, lsr r0 │ │ │ │ - tsteq sl, r7, asr #19 │ │ │ │ + tsteq sl, r7, ror #19 │ │ │ │ orrseq r5, r8, ip, lsr #31 │ │ │ │ orrseq r6, r8, r0, rrx │ │ │ │ orrseq r6, r8, r0, rrx │ │ │ │ - tsteq sl, r7, lsl #20 │ │ │ │ + tsteq sl, r7, lsr #20 │ │ │ │ orrseq r5, r8, ip, ror #31 │ │ │ │ orrseq r5, r8, r0, ror #31 │ │ │ │ orrseq r6, r8, r0 │ │ │ │ - tsteq sl, r7, lsl #19 │ │ │ │ + tsteq sl, r7, lsr #19 │ │ │ │ orrseq r5, r8, ip, ror #30 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r3, r1 │ │ │ │ ldr r6, [r1] │ │ │ │ ldrd r8, [r2] │ │ │ │ @@ -349795,15 +349795,15 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [pc, #20] @ 1aa4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 5659c │ │ │ │ blcc fe85ccc4 @@Base+0xfcd241bc> │ │ │ │ andeq r4, r4, r3, lsl #23 │ │ │ │ - tsteq sl, r4, ror #14 │ │ │ │ + tsteq sl, r4, lsl #15 │ │ │ │ orrseq r5, r8, r0, ror sp │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ @@ -350181,15 +350181,15 @@ │ │ │ │ bl 524dc │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ bl 1a9770 │ │ │ │ add r0, sp, #32 │ │ │ │ bl 1a99b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - @ instruction: 0x011ab8d0 │ │ │ │ + @ instruction: 0x011ab8f0 │ │ │ │ orrseq r5, r8, r0 │ │ │ │ @ instruction: 0x01984ff0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0x01985afc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -350485,17 +350485,17 @@ │ │ │ │ bl 1a9970 │ │ │ │ bl 569b0 │ │ │ │ ldmib sp, {r0, r1} │ │ │ │ bl 1a98dc │ │ │ │ bl 569b0 │ │ │ │ bl 569b0 │ │ │ │ orrseq r4, r8, r4, ror #27 │ │ │ │ - @ instruction: 0x011ab49c │ │ │ │ + @ instruction: 0x011ab4bc │ │ │ │ @ instruction: 0x01984e98 │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ orrseq r5, r8, r8, asr #11 │ │ │ │ orrseq r5, r8, r8, lsr #8 │ │ │ │ orrseq r7, r9, r0, asr #2 │ │ │ │ orrseq r4, r8, r8, asr #12 │ │ │ │ orrseq r6, r9, r8, asr lr │ │ │ │ orrseq r5, r8, r4, ror #6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -350963,24 +350963,24 @@ │ │ │ │ stm r8, {r6, r7, sl} │ │ │ │ str r5, [r8, #12] │ │ │ │ str r4, [r8, #16] │ │ │ │ str r9, [r8, #20] │ │ │ │ str r0, [r8, #52] @ 0x34 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq sl, sl, lsr #23 │ │ │ │ - tsteq sl, pc, lsr #23 │ │ │ │ - @ instruction: 0x011aab94 │ │ │ │ - tsteq sl, ip, ror #22 │ │ │ │ - tsteq sl, sp, ror #22 │ │ │ │ - @ instruction: 0x011aab95 │ │ │ │ - tsteq sl, r4, asr ip │ │ │ │ - tsteq sl, r1, lsr #18 │ │ │ │ - tsteq sl, r7, asr r8 │ │ │ │ - tsteq sl, r0, asr #16 │ │ │ │ + tsteq sl, sl, asr #23 │ │ │ │ + tsteq sl, pc, asr #23 │ │ │ │ + @ instruction: 0x011aabb4 │ │ │ │ + tsteq sl, ip, lsl #23 │ │ │ │ + tsteq sl, sp, lsl #23 │ │ │ │ + @ instruction: 0x011aabb5 │ │ │ │ + tsteq sl, r4, ror ip │ │ │ │ + tsteq sl, r1, asr #18 │ │ │ │ + tsteq sl, r7, ror r8 │ │ │ │ + tsteq sl, r0, ror #16 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ ldr r4, [r1] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ cmp r4, r2 │ │ │ │ beq 1ab76c │ │ │ │ mov r3, r4 │ │ │ │ @@ -351027,15 +351027,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ stm r0, {r1, r2} │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ orr r2, lr, ip, lsl #12 │ │ │ │ mov r1, #0 │ │ │ │ stm r0, {r1, r2} │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq sl, r5, lsr #15 │ │ │ │ + tsteq sl, r5, asr #15 │ │ │ │ ldr r1, [pc, #36] @ 1ab834 │ │ │ │ ldr ip, [pc, #20] @ 1ab828 │ │ │ │ ldr r2, [pc, #20] @ 1ab82c │ │ │ │ ldr r3, [pc, #20] @ 1ab830 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r2, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ @@ -351067,16 +351067,16 @@ │ │ │ │ pop {fp, pc} │ │ │ │ ldr r1, [pc, #20] @ 1ab8a8 │ │ │ │ mov r0, r2 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce88c │ │ │ │ orrseq r4, r8, ip, asr #21 │ │ │ │ + @ instruction: 0x011a8cb7 │ │ │ │ @ instruction: 0x011a8c97 │ │ │ │ - tsteq sl, r7, ror ip │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, sp │ │ │ │ @@ -355564,18 +355564,18 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r1, #12] │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ @ instruction: 0xfffd9758 │ │ │ │ @ instruction: 0x019918b8 │ │ │ │ - tsteq sl, r5, lsr r2 │ │ │ │ + tsteq sl, r5, asr r2 │ │ │ │ orrseq r0, r8, ip, lsr #11 │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ - tsteq sl, sl, ror #1 │ │ │ │ + tsteq sl, r0, lsr r1 │ │ │ │ + tsteq sl, sl, lsl #2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0] │ │ │ │ cmp r1, #2 │ │ │ │ bne 1aff94 │ │ │ │ @@ -355628,15 +355628,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #12] @ 1affec │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 566f8 │ │ │ │ - tsteq sl, sl, asr r0 │ │ │ │ + tsteq sl, sl, ror r0 │ │ │ │ orrseq r0, r8, r0, lsr #7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bmi 1b00b4 │ │ │ │ ldr r7, [r0, #8] │ │ │ │ @@ -356008,15 +356008,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ceaf4 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ orrseq pc, r7, r0, ror #28 │ │ │ │ - tsteq sl, pc, asr #30 │ │ │ │ + tsteq sl, pc, ror #30 │ │ │ │ ldr r2, [pc, #12] @ 1b05f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r2] │ │ │ │ str r1, [r2, #4] │ │ │ │ bx lr │ │ │ │ @ instruction: 0x019a7df0 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ @@ -356294,15 +356294,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1be950 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrb r0, [sp, #8] │ │ │ │ bl 1b02f0 │ │ │ │ bl 1bee14 │ │ │ │ orrseq pc, r7, r4, lsl #21 │ │ │ │ - tsteq r9, r0, ror #17 │ │ │ │ + tsteq r9, r0, lsl #18 │ │ │ │ orrseq pc, r7, r8, asr #20 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r8, r0 │ │ │ │ cmp r2, #52 @ 0x34 │ │ │ │ bcc 1b0aa8 │ │ │ │ @@ -357107,16 +357107,16 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r1 │ │ │ │ bl 56bb0 │ │ │ │ submi r4, r9, #23040 @ 0x5a00 │ │ │ │ - tsteq sl, pc, lsl #30 │ │ │ │ - tsteq r9, fp, lsl #29 │ │ │ │ + tsteq sl, pc, lsr #30 │ │ │ │ + tsteq r9, fp, lsr #29 │ │ │ │ orrseq lr, r7, ip, lsr #27 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [r0, #72] @ 0x48 │ │ │ │ mov lr, r0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357345,15 +357345,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r7, r9 │ │ │ │ mov r1, r5 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x011a479c │ │ │ │ + @ instruction: 0x011a47bc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357716,24 +357716,24 @@ │ │ │ │ beq 1b2080 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq sl, fp, asr #12 │ │ │ │ + tsteq sl, fp, ror #12 │ │ │ │ orrseq pc, r8, r0, asr pc @ │ │ │ │ @ instruction: 0x0197e4b4 │ │ │ │ - tsteq sl, r5, asr #7 │ │ │ │ + tsteq sl, r5, ror #7 │ │ │ │ @ instruction: 0x019a64bc │ │ │ │ - tsteq sl, r6, ror #5 │ │ │ │ - @ instruction: 0x011a42b2 │ │ │ │ - tsteq sl, sl, ror #5 │ │ │ │ + tsteq sl, r6, lsl #6 │ │ │ │ + @ instruction: 0x011a42d2 │ │ │ │ + tsteq sl, sl, lsl #6 │ │ │ │ orrseq lr, r7, ip, lsr #9 │ │ │ │ - tsteq sl, r1 │ │ │ │ + tsteq sl, r1, lsr #32 │ │ │ │ @ instruction: 0x0197e3b0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -357950,15 +357950,15 @@ │ │ │ │ beq 1b2428 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq sl, sp, rrx │ │ │ │ + tsteq sl, sp, lsl #1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #776 @ 0x308 │ │ │ │ sub sp, sp, #10240 @ 0x2800 │ │ │ │ mov r6, r2 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r8, sp, #28 │ │ │ │ @@ -358188,23 +358188,23 @@ │ │ │ │ beq 1b27dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, #1 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r5, sl, r8, ror #29 │ │ │ │ - tsteq sl, lr, lsr #25 │ │ │ │ + tsteq sl, lr, asr #25 │ │ │ │ orrseq pc, r8, r4, ror #14 │ │ │ │ @ instruction: 0x0197dcf4 │ │ │ │ - tsteq sl, r8, asr #24 │ │ │ │ + tsteq sl, r8, ror #24 │ │ │ │ @ instruction: 0x0197ddf0 │ │ │ │ @ instruction: 0x0197ddb4 │ │ │ │ orrseq sp, r7, r8, lsl #27 │ │ │ │ orrseq sp, r7, r0, ror #26 │ │ │ │ - @ instruction: 0x011a3ad5 │ │ │ │ + @ instruction: 0x011a3af5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #480 @ 0x1e0 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b28f8 │ │ │ │ @@ -361057,15 +361057,15 @@ │ │ │ │ orrseq fp, r8, r0, lsl #29 │ │ │ │ orrseq fp, r8, r4, ror #28 │ │ │ │ orrseq fp, r8, r4, lsl lr │ │ │ │ orrseq fp, r8, ip, asr #27 │ │ │ │ orrseq fp, r7, r8, ror r2 │ │ │ │ orrseq fp, r7, r4, lsr r1 │ │ │ │ orrseq fp, r7, r0, asr #2 │ │ │ │ - tsteq sl, r7, lsr #31 │ │ │ │ + tsteq sl, r7, asr #31 │ │ │ │ orrseq fp, r7, ip, asr #2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #636] @ 1b5758 │ │ │ │ ldr r1, [r1] │ │ │ │ @@ -361231,15 +361231,15 @@ │ │ │ │ orrseq fp, r8, r8, asr #23 │ │ │ │ orrseq fp, r8, ip, lsr #23 │ │ │ │ orrseq fp, r8, ip, asr fp │ │ │ │ orrseq fp, r8, r4, lsl fp │ │ │ │ @ instruction: 0x0197af98 │ │ │ │ orrseq sl, r7, ip, ror lr │ │ │ │ orrseq sl, r7, r8, lsl #29 │ │ │ │ - tsteq sl, pc, ror #25 │ │ │ │ + tsteq sl, pc, lsl #26 │ │ │ │ @ instruction: 0x0197ae94 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [r1] │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ @@ -361617,15 +361617,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrb r0, [sp, #24] │ │ │ │ bl 1b2df0 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x011a06f0 │ │ │ │ + tsteq sl, r0, lsl r7 │ │ │ │ orrseq r2, sl, r8, asr #14 │ │ │ │ orrseq r2, sl, r0, lsl #14 │ │ │ │ orrseq sl, r7, r8, lsl #16 │ │ │ │ @ instruction: 0x0198b7fc │ │ │ │ @ instruction: 0xfffd376c │ │ │ │ @ instruction: 0x0197a7dc │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ @@ -361687,15 +361687,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrb r0, [sp, #24] │ │ │ │ bl 1b2df0 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ - @ instruction: 0x011a05b6 │ │ │ │ + @ instruction: 0x011a05d6 │ │ │ │ orrseq ip, r8, ip, lsl r0 │ │ │ │ @ instruction: 0x0197a6f0 │ │ │ │ orrseq fp, r8, r4, ror #13 │ │ │ │ @ instruction: 0xfffd3654 │ │ │ │ orrseq sl, r7, r4, asr #13 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -367751,19 +367751,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 1bbd64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #22 │ │ │ │ str r3, [r0] │ │ │ │ stmib r0, {r1, r2} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ - tsteq r9, lr, lsr r8 │ │ │ │ - @ instruction: 0x0119a8ff │ │ │ │ - tsteq r9, lr, asr #17 │ │ │ │ - @ instruction: 0x0119a799 │ │ │ │ - tsteq r9, r7, ror r7 │ │ │ │ + tsteq r9, lr, asr r8 │ │ │ │ + tsteq r9, pc, lsl r9 │ │ │ │ + tsteq r9, lr, ror #17 │ │ │ │ + @ instruction: 0x0119a7b9 │ │ │ │ + @ instruction: 0x0119a797 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ ldrb r1, [r0] │ │ │ │ cmp r1, #3 │ │ │ │ bne 1bbdc4 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldm r4, {r5, r7} │ │ │ │ @@ -371361,21 +371361,21 @@ │ │ │ │ orrseq r0, r7, r0, asr #14 │ │ │ │ orrseq r0, r7, r0, lsl r3 │ │ │ │ orrseq r0, r7, r0, lsl #6 │ │ │ │ orrseq r9, r9, r8, lsr r1 │ │ │ │ orrseq r1, r7, r4, asr #6 │ │ │ │ orrseq r1, r7, r8, asr r3 │ │ │ │ orrseq r1, r7, r4, lsl #8 │ │ │ │ - @ instruction: 0x011973df │ │ │ │ + @ instruction: 0x011973ff │ │ │ │ orrseq r1, r7, r0, ror #5 │ │ │ │ @ instruction: 0x019711f0 │ │ │ │ - @ instruction: 0x011971f8 │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ @ instruction: 0x0199909c │ │ │ │ @ instruction: 0x019711d4 │ │ │ │ - tsteq r9, r7, asr #2 │ │ │ │ + tsteq r9, r7, ror #2 │ │ │ │ orrseq r1, r7, r0, lsl #1 │ │ │ │ @ instruction: 0x019706f4 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -371500,15 +371500,15 @@ │ │ │ │ stm r4, {r5, r6} │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ mov r0, r1 │ │ │ │ bl 53be0 <_Unwind_DeleteException@plt> │ │ │ │ bl 19ab5c │ │ │ │ ldrbpl r5, [r3], #-1362 @ 0xfffffaae │ │ │ │ subseq r4, sl, sp, asr #30 │ │ │ │ - tsteq r9, ip, asr pc │ │ │ │ + tsteq r9, ip, ror pc │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ blx r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #160] @ 1bf8a8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -371550,15 +371550,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ bl 569cc │ │ │ │ ldrbpl r5, [r3], #-1362 @ 0xfffffaae │ │ │ │ subseq r4, sl, sp, asr #30 │ │ │ │ orrseq r2, r8, r8, ror r4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, r8, lsr #29 │ │ │ │ + tsteq r9, r8, asr #29 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ mov r0, r1 │ │ │ │ bl 1bf6f0 │ │ │ │ bl 19aa88 │ │ │ │ bl 569b0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -371926,15 +371926,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1bfe90 │ │ │ │ mov r1, #2 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1c11cc │ │ │ │ mov r4, r0 │ │ │ │ b 1bfe5c │ │ │ │ - tsteq r9, r8, lsl r9 │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ ldr r1, [r0] │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r1, [r0, #4] │ │ │ │ cmpne r1, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #8] │ │ │ │ lsl r1, r1, #4 │ │ │ │ @@ -371975,15 +371975,15 @@ │ │ │ │ bl 56804 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1bfe94 │ │ │ │ mov r0, r5 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq r8, r8, ror sp │ │ │ │ + @ instruction: 0x0118ed98 │ │ │ │ orrseq r0, r7, r4, lsr #16 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r4, [fp, #8] │ │ │ │ ldr r5, [fp, #16] │ │ │ │ sub r1, r1, #1 │ │ │ │ @@ -372030,17 +372030,17 @@ │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bfe94 │ │ │ │ mov r0, r5 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r0, r7, r8, ror r7 │ │ │ │ - tsteq r9, sp, lsr #16 │ │ │ │ + tsteq r9, sp, asr #16 │ │ │ │ orrseq r0, r7, r0, ror r7 │ │ │ │ - @ instruction: 0x0118ec9c │ │ │ │ + @ instruction: 0x0118ecbc │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [fp, #8] │ │ │ │ add r0, r2, #1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -372068,15 +372068,15 @@ │ │ │ │ mov fp, sp │ │ │ │ ldr r0, [pc, #16] @ 1c00c8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #12] @ 1c00cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56804 │ │ │ │ - @ instruction: 0x01196795 │ │ │ │ + @ instruction: 0x011967b5 │ │ │ │ orrseq r0, r7, r8, asr #13 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov ip, r2 │ │ │ │ @@ -372158,15 +372158,15 @@ │ │ │ │ lsl r1, r0, #4 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #8 │ │ │ │ bl 16b480 │ │ │ │ mov r0, r5 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r0, r7, r8, asr #11 │ │ │ │ - tsteq r9, r9, ror #12 │ │ │ │ + tsteq r9, r9, lsl #13 │ │ │ │ @ instruction: 0x01970598 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 1c1188 │ │ │ │ @@ -372591,15 +372591,15 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ lsl r1, r1, #4 │ │ │ │ mov r2, #8 │ │ │ │ bl 16b480 │ │ │ │ b 1c08c0 │ │ │ │ orrseq pc, r6, r0, lsr pc @ │ │ │ │ - tsteq r9, r1, asr #31 │ │ │ │ + tsteq r9, r1, ror #31 │ │ │ │ @ instruction: 0x0196fef4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r6, [r0] │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [r0, #8] │ │ │ │ @@ -372774,15 +372774,15 @@ │ │ │ │ bl 56804 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [fp, #8] │ │ │ │ bl 1bfe94 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ - tsteq r9, sp, asr #25 │ │ │ │ + tsteq r9, sp, ror #25 │ │ │ │ orrseq pc, r6, r8, lsl #24 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ push {r0} @ (str r0, [sp, #-4]!) │ │ │ │ ldm r3, {r9, sl} │ │ │ │ mov r3, #214 @ 0xd6 │ │ │ │ orr r3, r3, #1024 @ 0x400 │ │ │ │ @@ -373304,15 +373304,15 @@ │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ ldr r0, [r8, #8] │ │ │ │ lsl r1, r1, #4 │ │ │ │ mov r2, #8 │ │ │ │ bl 16b480 │ │ │ │ b 1c13f8 │ │ │ │ orrseq pc, r6, r4, lsr #8 │ │ │ │ - tsteq r8, ip, lsr #1 │ │ │ │ + tsteq r8, ip, asr #1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr sl, [r5], #4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -373671,15 +373671,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 567a4 │ │ │ │ orrseq pc, r7, ip, asr #25 │ │ │ │ andeq r6, r0, r0, lsl r8 │ │ │ │ andeq r6, r0, ip, ror #19 │ │ │ │ orrseq lr, r6, r8, asr #30 │ │ │ │ orrseq lr, r6, r0, asr pc │ │ │ │ - @ instruction: 0x01195094 │ │ │ │ + ldrheq r5, [r9, -r4] │ │ │ │ orrseq lr, r6, r0, lsr #31 │ │ │ │ orrseq lr, r6, r4, lsr #31 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r1, [r0, #37] @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ @@ -374034,22 +374034,22 @@ │ │ │ │ ldrh r0, [sp, #20] │ │ │ │ strh r0, [r6, #8] │ │ │ │ mov r0, #10 │ │ │ │ strb r0, [r6, #11] │ │ │ │ strb r5, [r6, #10] │ │ │ │ sub sp, fp, #16 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ - tsteq r9, r7, asr r6 │ │ │ │ - tsteq r9, pc, ror #15 │ │ │ │ + tsteq r9, r7, ror r6 │ │ │ │ + tsteq r9, pc, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1c1f9c │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce88c │ │ │ │ - tsteq r9, r9, lsr #19 │ │ │ │ + tsteq r9, r9, asr #19 │ │ │ │ sub r1, r1, r0 │ │ │ │ cmp r1, #16 │ │ │ │ bcs 1c1fb0 │ │ │ │ b 1d3010 │ │ │ │ b 1d2dd0 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ @@ -374235,21 +374235,21 @@ │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, #3 │ │ │ │ bl 56bb0 │ │ │ │ - tsteq r9, sl, lsr r9 │ │ │ │ + tsteq r9, sl, asr r9 │ │ │ │ orrseq lr, r6, ip, asr #11 │ │ │ │ orrseq lr, r6, r4, asr #12 │ │ │ │ orrseq lr, r6, r4, lsr r6 │ │ │ │ orrseq lr, r6, r4, asr #13 │ │ │ │ orrseq lr, r6, r0, lsr #12 │ │ │ │ - @ instruction: 0x011946f7 │ │ │ │ + tsteq r9, r7, lsl r7 │ │ │ │ @ instruction: 0x0196e5bc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #564 @ 0x234 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ @@ -374568,17 +374568,17 @@ │ │ │ │ mov r0, sl │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56944 │ │ │ │ @ instruction: 0x0010f7ff │ │ │ │ ldrle r4, [sp], #-469 @ 0xfffffe2b │ │ │ │ orrseq lr, r6, r4, ror #1 │ │ │ │ - @ instruction: 0x011942f0 │ │ │ │ - @ instruction: 0x01194291 │ │ │ │ - tsteq r9, sl, asr #4 │ │ │ │ + tsteq r9, r0, lsl r3 │ │ │ │ + @ instruction: 0x011942b1 │ │ │ │ + tsteq r9, sl, ror #4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -374657,15 +374657,15 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ stm r8, {r0, r9} │ │ │ │ sub sp, fp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ ldr r0, [pc, #8] @ 1c2940 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5657c │ │ │ │ - tsteq r9, r7, lsr #3 │ │ │ │ + tsteq r9, r7, asr #3 │ │ │ │ orrseq sp, r6, r4, lsl #31 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, r1 │ │ │ │ ldr ip, [r1] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -375199,17 +375199,17 @@ │ │ │ │ stm r4, {r1, r2, r3, r7} │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r9, r1, lsl #20 │ │ │ │ - tsteq r9, r4, ror #18 │ │ │ │ - tsteq r9, r7, lsl #8 │ │ │ │ + tsteq r9, r1, lsr #20 │ │ │ │ + tsteq r9, r4, lsl #19 │ │ │ │ + tsteq r9, r7, lsr #8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 1c32d0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -375351,17 +375351,17 @@ │ │ │ │ stm r4, {r1, r2, r3, r7} │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x011937b1 │ │ │ │ - tsteq r9, r4, lsl r7 │ │ │ │ - @ instruction: 0x011901b7 │ │ │ │ + @ instruction: 0x011937d1 │ │ │ │ + tsteq r9, r4, lsr r7 │ │ │ │ + @ instruction: 0x011901d7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 1c3530 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -375503,17 +375503,17 @@ │ │ │ │ stm r4, {r1, r2, r3, r7} │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r9, r1, asr r5 │ │ │ │ - @ instruction: 0x011934b4 │ │ │ │ - tstpeq r8, r7, asr pc @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r1, ror r5 │ │ │ │ + @ instruction: 0x011934d4 │ │ │ │ + tstpeq r8, r7, ror pc @ p-variant is OBSOLETE │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c37a8 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #39 @ 0x27 │ │ │ │ @@ -375667,18 +375667,18 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1d0010 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r8 │ │ │ │ sub sp, fp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - @ instruction: 0x0119329a │ │ │ │ - tsteq r9, r8, lsr #3 │ │ │ │ - tstpeq r8, r7, ror #25 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011931fc │ │ │ │ + @ instruction: 0x011932ba │ │ │ │ + tsteq r9, r8, asr #3 │ │ │ │ + tstpeq r8, r7, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, ip, lsl r2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #4 │ │ │ │ ldr ip, [r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp ip, #0 │ │ │ │ beq 1c3984 │ │ │ │ @@ -375853,19 +375853,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c56e0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ sub r1, r1, r9 │ │ │ │ str r1, [r4, #20] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r3, [r9, -sp] │ │ │ │ - @ instruction: 0x0118fab3 │ │ │ │ - tsteq r9, r7, asr sl │ │ │ │ - tsteq r9, r1, ror pc │ │ │ │ - @ instruction: 0x01192edb │ │ │ │ + tsteq r9, sp, lsl r1 │ │ │ │ + @ instruction: 0x0118fad3 │ │ │ │ + tsteq r9, r7, ror sl │ │ │ │ + @ instruction: 0x01192f91 │ │ │ │ + @ instruction: 0x01192efb │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c3c70 │ │ │ │ @@ -376112,21 +376112,21 @@ │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r9, #20] │ │ │ │ sub r0, r0, r4 │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r0, r5 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x01192c97 │ │ │ │ - tsteq r9, r1, lsl lr │ │ │ │ - tstpeq r8, r3, asr #15 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r7, asr fp │ │ │ │ - tsteq r9, r7, ror #14 │ │ │ │ - @ instruction: 0x01192bf9 │ │ │ │ - tsteq r9, fp, asr fp │ │ │ │ + @ instruction: 0x01192cb7 │ │ │ │ + tsteq r9, r1, lsr lr │ │ │ │ + tstpeq r8, r3, ror #15 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r7, ror fp │ │ │ │ + tsteq r9, r7, lsl #15 │ │ │ │ + tsteq r9, r9, lsl ip │ │ │ │ + tsteq r9, fp, ror fp │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c40ac │ │ │ │ ldr r5, [pc, #140] @ 1c40c0 │ │ │ │ @@ -376162,15 +376162,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ - tsteq r9, r1, ror #20 │ │ │ │ + tsteq r9, r1, lsl #21 │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r4, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c4148 │ │ │ │ @@ -376207,15 +376207,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ - @ instruction: 0x011929b5 │ │ │ │ + @ instruction: 0x011929d5 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r4, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c4210 │ │ │ │ @@ -376254,15 +376254,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r7, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, r5, r6, r7, fp, pc} │ │ │ │ - @ instruction: 0x011928fd │ │ │ │ + tsteq r9, sp, lsl r9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c447c │ │ │ │ @@ -376458,20 +376458,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r9, #4] │ │ │ │ str r7, [r9] │ │ │ │ mov r0, r7 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r9, sp, asr #15 │ │ │ │ - @ instruction: 0x01192699 │ │ │ │ - @ instruction: 0x011926d9 │ │ │ │ - @ instruction: 0x0118effb │ │ │ │ - tsteq r9, r4, lsl #11 │ │ │ │ - tstpeq r8, r3, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, sp, ror #15 │ │ │ │ + @ instruction: 0x011926b9 │ │ │ │ + @ instruction: 0x011926f9 │ │ │ │ + tstpeq r8, fp, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r4, lsr #11 │ │ │ │ + tstpeq r8, r3, lsr #1 @ p-variant is OBSOLETE │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c45fc │ │ │ │ ldr r5, [pc, #132] @ 1c461c │ │ │ │ @@ -376505,15 +376505,15 @@ │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ - tsteq r9, r1, lsl #10 │ │ │ │ + tsteq r9, r1, lsr #10 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c471c │ │ │ │ @@ -377047,37 +377047,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 1c4eec │ │ │ │ ldr r3, [pc, #100] @ 1c4ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 564b8 │ │ │ │ - tsteq r9, r8, lsr #6 │ │ │ │ - @ instruction: 0x01192197 │ │ │ │ - ldrsbeq r2, [r9, -r7] │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ - @ instruction: 0x01191f91 │ │ │ │ - tsteq r8, fp, asr #19 │ │ │ │ - tsteq r9, r4, asr #3 │ │ │ │ - tsteq r9, r1, lsl #30 │ │ │ │ - tsteq r9, r1, asr r2 │ │ │ │ - tsteq r9, r5, ror #6 │ │ │ │ - tsteq r9, r3, lsl #27 │ │ │ │ - tsteq r9, r2, lsr sp │ │ │ │ - tstpeq r8, r7, ror #15 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01191cde │ │ │ │ - tsteq r9, sp, ror ip │ │ │ │ - tsteq r9, r2, lsr #23 │ │ │ │ - tsteq r8, pc, asr sl │ │ │ │ - tsteq r9, fp, lsl #29 │ │ │ │ - @ instruction: 0x01191dfc │ │ │ │ - @ instruction: 0x0118f8d7 │ │ │ │ - tsteq r9, r1, lsl #31 │ │ │ │ + tsteq r9, r8, asr #6 │ │ │ │ + @ instruction: 0x011921b7 │ │ │ │ + ldrsheq r2, [r9, -r7] │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ + @ instruction: 0x01191fb1 │ │ │ │ + tsteq r8, fp, ror #19 │ │ │ │ + tsteq r9, r4, ror #3 │ │ │ │ + tsteq r9, r1, lsr #30 │ │ │ │ + tsteq r9, r1, ror r2 │ │ │ │ + tsteq r9, r5, lsl #7 │ │ │ │ + tsteq r9, r3, lsr #27 │ │ │ │ + tsteq r9, r2, asr sp │ │ │ │ + tstpeq r8, r7, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01191cfe │ │ │ │ + @ instruction: 0x01191c9d │ │ │ │ + tsteq r9, r2, asr #23 │ │ │ │ + tsteq r8, pc, ror sl │ │ │ │ + tsteq r9, fp, lsr #29 │ │ │ │ + tsteq r9, ip, lsl lr │ │ │ │ + @ instruction: 0x0118f8f7 │ │ │ │ + tsteq r9, r1, lsr #31 │ │ │ │ orrseq fp, r6, r0, ror #21 │ │ │ │ - tsteq r9, r7, ror #21 │ │ │ │ + tsteq r9, r7, lsl #22 │ │ │ │ orrseq fp, r6, ip, lsr #19 │ │ │ │ push {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ ldr r9, [r0] │ │ │ │ cmp r9, #0 │ │ │ │ beq 1c4f60 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ @@ -377175,15 +377175,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ adcs r3, r5, #0 │ │ │ │ adcs r1, r1, #0 │ │ │ │ bne 1c5024 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ b 1c37d4 │ │ │ │ - tsteq r8, fp, ror #9 │ │ │ │ + tsteq r8, fp, lsl #10 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c5120 │ │ │ │ @@ -377558,34 +377558,34 @@ │ │ │ │ mov r3, r6 │ │ │ │ bl 1c37d4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #1 │ │ │ │ bne 1c54a8 │ │ │ │ b 1c5618 │ │ │ │ @ instruction: 0x03bcfbbf │ │ │ │ - tsteq r9, r1, ror #18 │ │ │ │ + tsteq r9, r1, lsl #19 │ │ │ │ orrseq fp, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0x011919d4 │ │ │ │ - tsteq r9, r5, ror #15 │ │ │ │ - tsteq r9, r7, asr #17 │ │ │ │ - @ instruction: 0x01191896 │ │ │ │ - tsteq r9, r8, lsr r8 │ │ │ │ - @ instruction: 0x011915f4 │ │ │ │ - tsteq r9, r9, lsr #11 │ │ │ │ - tsteq r9, r2, lsl #11 │ │ │ │ - @ instruction: 0x0118f193 │ │ │ │ - tsteq r9, r7, ror #12 │ │ │ │ - @ instruction: 0x011914fa │ │ │ │ - @ instruction: 0x0118ded7 │ │ │ │ - tsteq r9, r4, lsr r7 │ │ │ │ - tsteq r9, fp, asr #14 │ │ │ │ - tsteq r9, r0, asr #10 │ │ │ │ - tsteq r8, pc, asr pc │ │ │ │ - @ instruction: 0x0118e09f │ │ │ │ - @ instruction: 0x011917f0 │ │ │ │ + @ instruction: 0x011919f4 │ │ │ │ + tsteq r9, r5, lsl #16 │ │ │ │ + tsteq r9, r7, ror #17 │ │ │ │ + @ instruction: 0x011918b6 │ │ │ │ + tsteq r9, r8, asr r8 │ │ │ │ + tsteq r9, r4, lsl r6 │ │ │ │ + tsteq r9, r9, asr #11 │ │ │ │ + tsteq r9, r2, lsr #11 │ │ │ │ + @ instruction: 0x0118f1b3 │ │ │ │ + tsteq r9, r7, lsl #13 │ │ │ │ + tsteq r9, sl, lsl r5 │ │ │ │ + @ instruction: 0x0118def7 │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ + tsteq r9, fp, ror #14 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ + tsteq r8, pc, ror pc │ │ │ │ + ldrheq lr, [r8, -pc] │ │ │ │ + tsteq r9, r0, lsl r8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c59e4 │ │ │ │ @@ -377867,26 +377867,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1c5098 │ │ │ │ ldr r0, [pc, #52] @ 1c5b94 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5657c │ │ │ │ - tsteq r9, sl, asr r3 │ │ │ │ - tsteq r9, r3, lsr r3 │ │ │ │ - @ instruction: 0x0118aaf3 │ │ │ │ - tsteq r9, r9, lsl #2 │ │ │ │ - tsteq r8, fp, ror #23 │ │ │ │ - tsteq r8, pc, lsr #23 │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ - ldrsbeq r1, [r9, -r0] │ │ │ │ - ldrsheq r1, [r9, -lr] │ │ │ │ - tsteq r9, r5, ror r0 │ │ │ │ - tsteq r9, sl, lsl r0 │ │ │ │ - tsteq r8, r7, lsr #20 │ │ │ │ + tsteq r9, sl, ror r3 │ │ │ │ + tsteq r9, r3, asr r3 │ │ │ │ + tsteq r8, r3, lsl fp │ │ │ │ + tsteq r9, r9, lsr #2 │ │ │ │ + tsteq r8, fp, lsl #24 │ │ │ │ + tsteq r8, pc, asr #23 │ │ │ │ + tsteq r9, r0, lsl #3 │ │ │ │ + ldrsheq r1, [r9, -r0] │ │ │ │ + tsteq r9, lr, lsl r1 │ │ │ │ + @ instruction: 0x01191095 │ │ │ │ + tsteq r9, sl, lsr r0 │ │ │ │ + tsteq r8, r7, asr #20 │ │ │ │ orrseq sl, r6, ip, lsl #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 1c5c04 │ │ │ │ @@ -378072,18 +378072,18 @@ │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, #1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r9, pc, asr lr │ │ │ │ - tsteq r9, ip, lsl #25 │ │ │ │ - tsteq r8, pc, lsr #14 │ │ │ │ - tsteq r9, r5, lsr #28 │ │ │ │ + tsteq r9, pc, ror lr │ │ │ │ + tsteq r9, ip, lsr #25 │ │ │ │ + tsteq r8, pc, asr #14 │ │ │ │ + tsteq r9, r5, asr #28 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r4, r0 │ │ │ │ bl 1c5b98 │ │ │ │ and r1, r0, #255 @ 0xff │ │ │ │ cmp r1, #2 │ │ │ │ @@ -378265,23 +378265,23 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 1c5f6c │ │ │ │ mov r0, #0 │ │ │ │ strb r5, [r4, #4] │ │ │ │ str r0, [r4] │ │ │ │ sub sp, fp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - tsteq r9, r7, lsr #22 │ │ │ │ - tsteq r9, r9, ror fp │ │ │ │ - tsteq r9, pc, asr #21 │ │ │ │ - @ instruction: 0x01190a9f │ │ │ │ - tsteq r9, r9, ror #20 │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ - tsteq r9, r9, ror r9 │ │ │ │ - @ instruction: 0x0118d3b3 │ │ │ │ - tsteq r9, r4, lsr #18 │ │ │ │ + tsteq r9, r7, asr #22 │ │ │ │ + @ instruction: 0x01190b99 │ │ │ │ + tsteq r9, pc, ror #21 │ │ │ │ + @ instruction: 0x01190abf │ │ │ │ + tsteq r9, r9, lsl #21 │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ + @ instruction: 0x01190999 │ │ │ │ + @ instruction: 0x0118d3d3 │ │ │ │ + tsteq r9, r4, asr #18 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c6398 │ │ │ │ @@ -378791,40 +378791,40 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 1c6374 │ │ │ │ ldr r0, [pc, #108] @ 1c6a34 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ b 1c6944 │ │ │ │ @ instruction: 0xffef0800 │ │ │ │ - tsteq r9, r8, lsl #12 │ │ │ │ - tsteq r9, r5, ror r6 │ │ │ │ - tsteq r8, fp, ror #25 │ │ │ │ - tsteq r9, sl, ror #3 │ │ │ │ - ldrsheq lr, [r8, -fp] │ │ │ │ - tsteq r8, pc, lsr #25 │ │ │ │ - tsteq r9, r0, lsr #5 │ │ │ │ - tsteq r9, r7, ror #6 │ │ │ │ - tsteq r9, r7, lsl r3 │ │ │ │ - tsteq r9, fp, lsr #9 │ │ │ │ - tsteq r9, r1, asr r4 │ │ │ │ - tsteq r8, fp, lsr #25 │ │ │ │ - tsteq r9, fp, ror r5 │ │ │ │ - tsteq r9, r7, lsl r5 │ │ │ │ - @ instruction: 0x011904d8 │ │ │ │ - tsteq r9, r6, asr #32 │ │ │ │ - tsteq r9, fp, lsl r4 │ │ │ │ - @ instruction: 0x011903d4 │ │ │ │ - tsteq r9, r9, lsl #7 │ │ │ │ - tsteq r9, lr, ror r1 │ │ │ │ - tsteq r9, fp, lsr r6 │ │ │ │ - tsteq r9, r9, ror #13 │ │ │ │ - @ instruction: 0x011901b8 │ │ │ │ - tsteq r9, r0, asr #2 │ │ │ │ - tsteq r9, pc, lsl #2 │ │ │ │ - tsteq r9, ip, lsr #13 │ │ │ │ + tsteq r9, r8, lsr #12 │ │ │ │ + @ instruction: 0x01190695 │ │ │ │ + tsteq r8, fp, lsl #26 │ │ │ │ + tsteq r9, sl, lsl #4 │ │ │ │ + tsteq r8, fp, lsl r1 │ │ │ │ + tsteq r8, pc, asr #25 │ │ │ │ + tsteq r9, r0, asr #5 │ │ │ │ + tsteq r9, r7, lsl #7 │ │ │ │ + tsteq r9, r7, lsr r3 │ │ │ │ + tsteq r9, fp, asr #9 │ │ │ │ + tsteq r9, r1, ror r4 │ │ │ │ + tsteq r8, fp, asr #25 │ │ │ │ + @ instruction: 0x0119059b │ │ │ │ + tsteq r9, r7, lsr r5 │ │ │ │ + @ instruction: 0x011904f8 │ │ │ │ + tsteq r9, r6, rrx │ │ │ │ + tsteq r9, fp, lsr r4 │ │ │ │ + @ instruction: 0x011903f4 │ │ │ │ + tsteq r9, r9, lsr #7 │ │ │ │ + @ instruction: 0x0119019e │ │ │ │ + tsteq r9, fp, asr r6 │ │ │ │ + tsteq r9, r9, lsl #14 │ │ │ │ + @ instruction: 0x011901d8 │ │ │ │ + tsteq r9, r0, ror #2 │ │ │ │ + tsteq r9, pc, lsr #2 │ │ │ │ + tsteq r9, ip, asr #13 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ add fp, sp, #24 │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c6b28 │ │ │ │ @@ -378963,19 +378963,19 @@ │ │ │ │ sub sp, fp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 1c6c98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5657c │ │ │ │ @ instruction: 0x03bcfbbf │ │ │ │ orrseq r9, r6, r0, lsr lr │ │ │ │ - tstpeq r8, r3, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r9, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r3, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r9, ror pc @ p-variant is OBSOLETE │ │ │ │ orrseq r9, r6, ip, lsr sp │ │ │ │ - tstpeq r8, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, fp, lsl sl │ │ │ │ + tstpeq r8, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, fp, lsr sl │ │ │ │ orrseq r9, r6, r4, lsl #26 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -379164,18 +379164,18 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ 1c6fb4 │ │ │ │ ldr r3, [pc, #28] @ 1c6fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 564b8 │ │ │ │ orrseq r9, r6, r8, asr #23 │ │ │ │ - tsteq r8, fp, asr #13 │ │ │ │ - tstpeq r8, r5, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, fp, ror #13 │ │ │ │ + tstpeq r8, r5, asr #26 @ p-variant is OBSOLETE │ │ │ │ orrseq r9, r6, r8, asr #23 │ │ │ │ - @ instruction: 0x0118fc91 │ │ │ │ + @ instruction: 0x0118fcb1 │ │ │ │ orrseq r9, r6, r4, lsl #24 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #16 │ │ │ │ str r0, [fp, #-4] │ │ │ │ mov r3, #4 │ │ │ │ ldr r0, [pc, #56] @ 1c7010 │ │ │ │ @@ -379191,16 +379191,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1c7018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 1ce8e0 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ orrseq r9, r6, r0, lsr #20 │ │ │ │ - tstpeq r8, r7, ror fp @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r7, asr r5 │ │ │ │ + @ instruction: 0x0118fb97 │ │ │ │ + tsteq r8, r7, ror r5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -379431,15 +379431,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 56bb0 │ │ │ │ mrcmi 15, 2, r5, cr10, cr15, {2} │ │ │ │ - tstpeq r8, ip, lsl #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsr #22 @ p-variant is OBSOLETE │ │ │ │ orrseq r9, r6, r4, lsl r9 │ │ │ │ orrseq r9, r6, r0, ror #12 │ │ │ │ @ instruction: 0x019698fc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #28] │ │ │ │ @@ -380276,40 +380276,40 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r1 │ │ │ │ bl 56bb0 │ │ │ │ @ instruction: 0xffef0800 │ │ │ │ @ instruction: 0x01968af8 │ │ │ │ orrseq r8, r6, r8, lsr fp │ │ │ │ - @ instruction: 0x0118ebf0 │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ @ instruction: 0x01968a94 │ │ │ │ @ instruction: 0x01968ad8 │ │ │ │ orrseq r8, r6, r8, lsl #20 │ │ │ │ orrseq r8, r6, ip, asr sl │ │ │ │ - tstpeq r8, sp, asr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, sp, ror #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01968af8 │ │ │ │ orrseq r8, r6, r4, asr #21 │ │ │ │ orrseq r8, r6, r8, asr #21 │ │ │ │ orrseq r8, r6, r8, lsr sl │ │ │ │ orrseq r8, r6, r4, lsr #20 │ │ │ │ orrseq r8, r6, r0, lsr #20 │ │ │ │ - @ instruction: 0x0118efd2 │ │ │ │ - tsteq r8, sp, lsr #31 │ │ │ │ - tsteq r8, r8, lsl #31 │ │ │ │ - tsteq r8, r3, ror #30 │ │ │ │ - tsteq r8, lr, lsr pc │ │ │ │ - tsteq r8, r9, lsl pc │ │ │ │ - @ instruction: 0x0118eef4 │ │ │ │ + @ instruction: 0x0118eff2 │ │ │ │ + tsteq r8, sp, asr #31 │ │ │ │ + tsteq r8, r8, lsr #31 │ │ │ │ + tsteq r8, r3, lsl #31 │ │ │ │ + tsteq r8, lr, asr pc │ │ │ │ + tsteq r8, r9, lsr pc │ │ │ │ + tsteq r8, r4, lsl pc │ │ │ │ orrseq r8, r6, ip, lsl sl │ │ │ │ - @ instruction: 0x0118eedb │ │ │ │ - tstpeq r8, r3, lsr #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r9, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118eefb │ │ │ │ + tstpeq r8, r3, asr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r9, asr r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01968a98 │ │ │ │ @ instruction: 0x01968ad0 │ │ │ │ - @ instruction: 0x0118f3b7 │ │ │ │ + @ instruction: 0x0118f3d7 │ │ │ │ orrseq r8, r6, r4, lsr #22 │ │ │ │ @ instruction: 0x01968ad4 │ │ │ │ @ instruction: 0x01968ad8 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r3 │ │ │ │ @@ -380322,15 +380322,15 @@ │ │ │ │ ldr r1, [r1, r0, lsl #2] │ │ │ │ ldr r2, [pc, #16] @ 1c81c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r2, [r2, r0, lsl #2] │ │ │ │ mov r0, r3 │ │ │ │ b 1ce88c │ │ │ │ orrseq r8, r6, r8, ror #20 │ │ │ │ - tsteq r8, r0, ror #22 │ │ │ │ + tsteq r8, r0, lsl #23 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r2, #16 │ │ │ │ bne 1c81e0 │ │ │ │ tst r2, #32 │ │ │ │ bne 1c81e4 │ │ │ │ b 1cfa7c │ │ │ │ @@ -380359,15 +380359,15 @@ │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1c8254 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce618 │ │ │ │ - tsteq r8, r0, ror r9 │ │ │ │ + @ instruction: 0x0118e990 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ str r2, [sp, #4] │ │ │ │ bcs 1c8280 │ │ │ │ @@ -381172,15 +381172,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ bl 56bb0 │ │ │ │ @ instruction: 0x001fffdf │ │ │ │ - tsteq r8, r3, lsr r4 │ │ │ │ + tsteq r8, r3, asr r4 │ │ │ │ orrseq r8, r6, r8, lsl #1 │ │ │ │ @ instruction: 0x01967cd0 │ │ │ │ @ instruction: 0x01967c90 │ │ │ │ @ instruction: 0x01967cf4 │ │ │ │ orrseq r7, r6, r0, lsr #25 │ │ │ │ @ instruction: 0x01967cdc │ │ │ │ orrseq r7, r6, r4, asr #25 │ │ │ │ @@ -381330,30 +381330,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #44] @ 1c91a0 │ │ │ │ ldr r3, [pc, #44] @ 1c91a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 564b8 │ │ │ │ - @ instruction: 0x01185bd0 │ │ │ │ + @ instruction: 0x01185bf0 │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ orrseq r7, r6, r0, ror fp │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ - tsteq r8, ip, lsl #22 │ │ │ │ + tsteq r8, ip, lsr #22 │ │ │ │ @ instruction: 0x01967ab4 │ │ │ │ - tsteq r8, r8, lsl #23 │ │ │ │ + tsteq r8, r8, lsr #23 │ │ │ │ @ instruction: 0x01967a94 │ │ │ │ - tsteq r8, ip, asr #22 │ │ │ │ + tsteq r8, ip, ror #22 │ │ │ │ orrseq r7, r6, r8, lsl sl │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1c91bc │ │ │ │ mov r2, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce88c │ │ │ │ - tsteq r8, r3, asr #22 │ │ │ │ + tsteq r8, r3, ror #22 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #0 │ │ │ │ bxeq lr │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ @@ -383408,15 +383408,15 @@ │ │ │ │ bls 1cb340 │ │ │ │ mov r8, r4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [fp, #-68] @ 0xffffffbc │ │ │ │ mov ip, sl │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ b 1cbc10 │ │ │ │ - tsteq r8, ip, lsl #25 │ │ │ │ + tsteq r8, ip, lsr #25 │ │ │ │ stmdaeq r2, {r0, r2, r7, ip}^ │ │ │ │ mov r7, r2 │ │ │ │ and r2, r1, #31 │ │ │ │ mvn r6, #0 │ │ │ │ mov ip, r9 │ │ │ │ mov r0, r4 │ │ │ │ bic r9, r3, r6, lsl r2 │ │ │ │ @@ -383594,15 +383594,15 @@ │ │ │ │ ble 1cb4e4 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ and r3, r1, r2 │ │ │ │ lsr r2, r1, #9 │ │ │ │ mov r1, r3 │ │ │ │ b 1cb520 │ │ │ │ - @ instruction: 0x0118c8d6 │ │ │ │ + @ instruction: 0x0118c8f6 │ │ │ │ mov r2, #10 │ │ │ │ and r3, r2, #31 │ │ │ │ mov r7, #1 │ │ │ │ and r3, r7, r6, lsr r3 │ │ │ │ mvn r7, r1 │ │ │ │ add r3, r3, r7 │ │ │ │ lsr r7, r3, #6 │ │ │ │ @@ -383621,15 +383621,15 @@ │ │ │ │ str r0, [fp, #-56] @ 0xffffffc8 │ │ │ │ and r0, r2, #31 │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ mov sl, #13 │ │ │ │ lsr r0, r6, r0 │ │ │ │ str r0, [fp, #-60] @ 0xffffffc4 │ │ │ │ b 1c9e84 │ │ │ │ - @ instruction: 0x01184890 │ │ │ │ + @ instruction: 0x011848b0 │ │ │ │ cmp r8, r5 │ │ │ │ beq 1cbf70 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ ldrb r0, [r8], #1 │ │ │ │ strb r0, [r6, r3] │ │ │ │ mov r0, #0 │ │ │ │ add r3, r1, #3 │ │ │ │ @@ -383920,15 +383920,15 @@ │ │ │ │ ble 1cb9fc │ │ │ │ and r2, r1, r2 │ │ │ │ cmp r2, #512 @ 0x200 │ │ │ │ bcc 1cbecc │ │ │ │ mov r4, r7 │ │ │ │ lsr r2, r1, #9 │ │ │ │ b 1cba38 │ │ │ │ - tsteq r8, r2, lsl #9 │ │ │ │ + tsteq r8, r2, lsr #9 │ │ │ │ mov r4, r7 │ │ │ │ mov r2, #10 │ │ │ │ and r3, r2, #31 │ │ │ │ mov r7, #1 │ │ │ │ and r3, r7, r6, lsr r3 │ │ │ │ mvn r7, r1 │ │ │ │ add r3, r3, r7 │ │ │ │ @@ -384530,24 +384530,24 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56944 │ │ │ │ ldr r2, [pc, #16] @ 1cc388 │ │ │ │ mov r1, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56944 │ │ │ │ - tsteq r8, r2, lsr #3 │ │ │ │ - tsteq r8, ip, lsr r1 │ │ │ │ + tsteq r8, r2, asr #3 │ │ │ │ + tsteq r8, ip, asr r1 │ │ │ │ orrseq r4, r6, r4, ror #21 │ │ │ │ orrseq r4, r6, r0, asr fp │ │ │ │ orrseq r4, r6, r0, lsr ip │ │ │ │ orrseq r4, r6, r8, lsr #24 │ │ │ │ - @ instruction: 0x011834d0 │ │ │ │ - @ instruction: 0x0118b4f2 │ │ │ │ - tsteq r8, ip, lsr #7 │ │ │ │ - tsteq r8, lr, ror #7 │ │ │ │ + @ instruction: 0x011834f0 │ │ │ │ + tsteq r8, r2, lsl r5 │ │ │ │ + tsteq r8, ip, asr #7 │ │ │ │ + tsteq r8, lr, lsl #8 │ │ │ │ orrseq r4, r6, r8, ror #21 │ │ │ │ orrseq r4, r6, ip, lsr #22 │ │ │ │ orrseq r4, r6, r4, lsr #22 │ │ │ │ @ instruction: 0x01964bf4 │ │ │ │ @ instruction: 0x01964bdc │ │ │ │ orrseq r4, r6, r0, lsr #18 │ │ │ │ @ instruction: 0x01964b90 │ │ │ │ @@ -385609,15 +385609,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 563f4 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1cd45c │ │ │ │ mov r2, #11 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce88c │ │ │ │ - tsteq r8, sp, asr #22 │ │ │ │ + tsteq r8, sp, ror #22 │ │ │ │ rsb r2, r0, #0 │ │ │ │ add r3, r0, #7 │ │ │ │ cmp r0, #4 │ │ │ │ and r2, r3, r2 │ │ │ │ add r1, r2, r1 │ │ │ │ movls r0, #4 │ │ │ │ rsb r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ @@ -385637,15 +385637,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #16] @ 1cd4cc │ │ │ │ ldr r3, [pc, #16] @ 1cd4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 564b8 │ │ │ │ @ instruction: 0x01963ad8 │ │ │ │ - @ instruction: 0x01189aba │ │ │ │ + @ instruction: 0x01189ada │ │ │ │ @ instruction: 0x01963ab4 │ │ │ │ udf #65006 @ 0xfdee │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bmi 1cd53c │ │ │ │ @@ -385689,15 +385689,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ b 16b480 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #8] @ 1cd59c │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce88c │ │ │ │ - tsteq r8, r3, asr sl │ │ │ │ + tsteq r8, r3, ror sl │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385779,15 +385779,15 @@ │ │ │ │ bl 16b480 │ │ │ │ mov r0, r4 │ │ │ │ bl 539a0 <_Unwind_Resume@plt> │ │ │ │ orrseq r3, r6, r4, lsl #18 │ │ │ │ orrseq r4, r7, r8, asr r6 │ │ │ │ orrseq r3, r6, r8, asr #18 │ │ │ │ orrseq r3, r6, r4, asr #18 │ │ │ │ - tsteq r8, pc, asr r9 │ │ │ │ + tsteq r8, pc, ror r9 │ │ │ │ @ instruction: 0x019638f8 │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ @@ -385926,15 +385926,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq r8, r5, lsr r7 │ │ │ │ + tsteq r8, r5, asr r7 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ ldrb r3, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ mov ip, r1 │ │ │ │ mov r0, #0 │ │ │ │ @@ -385955,15 +385955,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq r8, r1, asr #13 │ │ │ │ + tsteq r8, r1, ror #13 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ ldrh r3, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ @@ -385986,15 +385986,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq r8, r5, asr #12 │ │ │ │ + tsteq r8, r5, ror #12 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ ldrh r3, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ @@ -386017,15 +386017,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq r8, r9, asr #11 │ │ │ │ + tsteq r8, r9, ror #11 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ ldr r3, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ mov ip, r1 │ │ │ │ mov r0, #0 │ │ │ │ @@ -386046,15 +386046,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq r8, r5, asr r5 │ │ │ │ + tsteq r8, r5, ror r5 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ ldr r3, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ mov ip, r1 │ │ │ │ mov r0, #0 │ │ │ │ @@ -386075,15 +386075,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq r8, r1, ror #9 │ │ │ │ + tsteq r8, r1, lsl #10 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #136 @ 0x88 │ │ │ │ ldr r4, [r0] │ │ │ │ add lr, sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov ip, r1 │ │ │ │ @@ -386108,15 +386108,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq r8, sp, asr r4 │ │ │ │ + tsteq r8, sp, ror r4 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r1, #39 @ 0x27 │ │ │ │ bhi 1cdd18 │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r5, [r3, r1, lsl #2] │ │ │ │ @@ -386358,16 +386358,16 @@ │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ strh r1, [r0, #10] │ │ │ │ mov r1, #604 @ 0x25c │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ str r1, [r0] │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x0118579b │ │ │ │ - @ instruction: 0x011855f7 │ │ │ │ + @ instruction: 0x011857bb │ │ │ │ + tsteq r8, r7, lsl r6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr r1, [r1, #32] │ │ │ │ b 1ce028 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -386975,16 +386975,16 @@ │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #20] @ 1ce9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ and r0, r0, #1 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - tsteq r8, r5, lsr #29 │ │ │ │ - tsteq r8, ip, ror lr │ │ │ │ + tsteq r8, r5, asr #29 │ │ │ │ + @ instruction: 0x01188e9c │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -387035,16 +387035,16 @@ │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #20] @ 1ceaa8 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ and r0, r0, #1 │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - @ instruction: 0x01188db5 │ │ │ │ - tsteq r8, ip, lsl #27 │ │ │ │ + @ instruction: 0x01188dd5 │ │ │ │ + tsteq r8, ip, lsr #27 │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ mov r4, r3 │ │ │ │ ldr r1, [r1, #32] │ │ │ │ @@ -387154,20 +387154,20 @@ │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #36] @ 1cec94 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ceb2c │ │ │ │ b 1cec2c │ │ │ │ - tsteq r8, pc, asr #25 │ │ │ │ - @ instruction: 0x01188c94 │ │ │ │ + tsteq r8, pc, ror #25 │ │ │ │ + @ instruction: 0x01188cb4 │ │ │ │ orrseq r2, r6, r0, ror #10 │ │ │ │ - @ instruction: 0x01188bfe │ │ │ │ - @ instruction: 0x01188bbd │ │ │ │ - @ instruction: 0x01188bb6 │ │ │ │ + tsteq r8, lr, lsl ip │ │ │ │ + @ instruction: 0x01188bdd │ │ │ │ + @ instruction: 0x01188bd6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r9, r3 │ │ │ │ @@ -387297,22 +387297,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1ceed8 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, sl │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r8, r7, lsr #22 │ │ │ │ - @ instruction: 0x01188af0 │ │ │ │ + tsteq r8, r7, asr #22 │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ @ instruction: 0x019623b4 │ │ │ │ - tsteq r8, r6, asr sl │ │ │ │ - tsteq r8, r7, lsl sl │ │ │ │ + tsteq r8, r6, ror sl │ │ │ │ + tsteq r8, r7, lsr sl │ │ │ │ orrseq r2, r6, r8, ror #5 │ │ │ │ - tsteq r8, sl, lsl #19 │ │ │ │ - tsteq r8, r9, asr r9 │ │ │ │ + tsteq r8, sl, lsr #19 │ │ │ │ + tsteq r8, r9, ror r9 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r1, #32] │ │ │ │ @@ -387321,15 +387321,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ mov r1, #0 │ │ │ │ strb r0, [r5, #4] │ │ │ │ strb r1, [r5, #5] │ │ │ │ str r4, [r5] │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - tsteq r8, r4, lsr #18 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r0, r2 │ │ │ │ bx r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ @@ -387722,15 +387722,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1cf560 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 1ce268 │ │ │ │ str r7, [r4, #20] │ │ │ │ stm r4, {r5, r8} │ │ │ │ sub sp, fp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - tsteq r8, sp, lsr #22 │ │ │ │ + tsteq r8, sp, asr #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [r1, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r1, #16 │ │ │ │ @@ -387872,16 +387872,16 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xd1b71759 │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ - tsteq r8, r7, asr #21 │ │ │ │ - tsteq r8, r9, ror #18 │ │ │ │ + tsteq r8, r7, ror #21 │ │ │ │ + tsteq r8, r9, lsl #19 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r1, #16 │ │ │ │ @@ -388038,16 +388038,16 @@ │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ - tsteq r8, pc, ror #16 │ │ │ │ - @ instruction: 0x011876d5 │ │ │ │ + tsteq r8, pc, lsl #17 │ │ │ │ + @ instruction: 0x011876f5 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r0, r2 │ │ │ │ bx r3 │ │ │ │ mov r3, r1 │ │ │ │ ldm r0, {r1, r2} │ │ │ │ @@ -388096,16 +388096,16 @@ │ │ │ │ stm sp, {r0, r2} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #1 │ │ │ │ bl 1ce268 │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ - tsteq r8, r3, asr #11 │ │ │ │ - tsteq r8, r3, lsl #11 │ │ │ │ + tsteq r8, r3, ror #11 │ │ │ │ + tsteq r8, r3, lsr #11 │ │ │ │ push {r4, r5, r6, sl, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrsh r0, [r0] │ │ │ │ mov ip, r1 │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ orr lr, lr, #65280 @ 0xff00 │ │ │ │ @@ -388196,16 +388196,16 @@ │ │ │ │ movgt r1, #1 │ │ │ │ mov r0, ip │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #16 │ │ │ │ pop {r4, r5, r6, sl, fp, pc} │ │ │ │ - tsteq r8, r7, asr #9 │ │ │ │ - tsteq r8, r7, ror r4 │ │ │ │ + tsteq r8, r7, ror #9 │ │ │ │ + @ instruction: 0x01187497 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r4, [r0] │ │ │ │ mov r9, #1808 @ 0x710 │ │ │ │ ldr sl, [pc, #372] @ 1cfe60 │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ @@ -388298,15 +388298,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xd1b71759 │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ - tsteq r8, r7, ror r3 │ │ │ │ + @ instruction: 0x01187397 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, #1808 @ 0x710 │ │ │ │ ldr sl, [pc, #396] @ 1d000c │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ @@ -388405,15 +388405,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xd1b71759 │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ - @ instruction: 0x011871d7 │ │ │ │ + @ instruction: 0x011871f7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r7, #1808 @ 0x710 │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ @@ -388521,15 +388521,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ce268 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ - tsteq r8, fp, lsr r0 │ │ │ │ + tsteq r8, fp, asr r0 │ │ │ │ cmp r0, #32 │ │ │ │ mov r2, #0 │ │ │ │ sub r0, r0, #127 @ 0x7f │ │ │ │ movcc r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #33 @ 0x21 │ │ │ │ movcc r1, #1 │ │ │ │ @@ -388628,17 +388628,17 @@ │ │ │ │ bl 56944 │ │ │ │ ldr r2, [pc, #20] @ 1d038c │ │ │ │ mov r0, lr │ │ │ │ mov r1, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56944 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ + tsteq r8, r4, lsl #1 │ │ │ │ orrseq r0, r6, r0, lsr #25 │ │ │ │ - tsteq r8, r0 │ │ │ │ + tsteq r8, r0, lsr #32 │ │ │ │ orrseq r0, r6, r4, asr #25 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -388974,15 +388974,15 @@ │ │ │ │ ldr r0, [r1, #28] │ │ │ │ mov r2, #14 │ │ │ │ ldr r1, [r1, #32] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #4] @ 1d08f0 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ - tsteq r8, sl, asr #28 │ │ │ │ + tsteq r8, sl, ror #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -389134,16 +389134,16 @@ │ │ │ │ mov r0, r5 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r8, r2, lsl r7 │ │ │ │ - tsteq r8, r3, lsl #21 │ │ │ │ + tsteq r8, r2, lsr r7 │ │ │ │ + tsteq r8, r3, lsr #21 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r8, [fp, #8] │ │ │ │ mov sl, r3 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ @@ -389837,21 +389837,21 @@ │ │ │ │ bl 1ce268 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r6 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrbeq lr, [r5, #255]! @ 0xff │ │ │ │ @ instruction: 0xd1b71759 │ │ │ │ - tsteq r8, r3, lsl #29 │ │ │ │ - tsteq r8, r7, asr #25 │ │ │ │ - tsteq r8, pc, asr #27 │ │ │ │ - tsteq r8, sp, lsr #26 │ │ │ │ - @ instruction: 0x011863da │ │ │ │ - tsteq r8, pc, lsl #24 │ │ │ │ - @ instruction: 0x01185ab5 │ │ │ │ + tsteq r8, r3, lsr #29 │ │ │ │ + tsteq r8, r7, ror #25 │ │ │ │ + tsteq r8, pc, ror #27 │ │ │ │ + tsteq r8, sp, asr #26 │ │ │ │ + @ instruction: 0x011863fa │ │ │ │ + tsteq r8, pc, lsr #24 │ │ │ │ + @ instruction: 0x01185ad5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r3, r1 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov sl, #0 │ │ │ │ @@ -389994,15 +389994,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ beq 454108 │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01182cdf │ │ │ │ + @ instruction: 0x01182cff │ │ │ │ push {r4, r5, r6, r7, fp, lr} │ │ │ │ add fp, sp, #16 │ │ │ │ ldm r0, {r4, r5, r6} │ │ │ │ ldrb r0, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d1930 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -390022,15 +390022,15 @@ │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ strb r0, [r6] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ pop {r4, r5, r6, r7, fp, lr} │ │ │ │ bx r2 │ │ │ │ - tsteq r8, fp, asr ip │ │ │ │ + tsteq r8, fp, ror ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ mov r6, #1 │ │ │ │ mov r9, #1 │ │ │ │ @@ -390144,21 +390144,21 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r4, #5] │ │ │ │ mov r0, r4 │ │ │ │ strb r9, [r4, #4] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r8, pc, asr lr │ │ │ │ - tsteq r8, r8, asr lr │ │ │ │ - @ instruction: 0x01185df5 │ │ │ │ - tsteq r8, pc, lsr #27 │ │ │ │ + tsteq r8, pc, ror lr │ │ │ │ + tsteq r8, r8, ror lr │ │ │ │ + tsteq r8, r5, lsl lr │ │ │ │ + tsteq r8, pc, asr #27 │ │ │ │ orrseq pc, r5, r8, lsl #13 │ │ │ │ - tsteq r8, r1, lsr sp │ │ │ │ - @ instruction: 0x01185cf6 │ │ │ │ + tsteq r8, r1, asr sp │ │ │ │ + tsteq r8, r6, lsl sp │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrb r1, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -390214,18 +390214,18 @@ │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #28] @ 1d1c5c │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ strb r0, [r4, #4] │ │ │ │ sub sp, fp, #8 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ - tsteq r8, pc, ror #24 │ │ │ │ - tsteq r8, r1, lsl ip │ │ │ │ - tsteq r8, r0, ror #23 │ │ │ │ + tsteq r8, r0, ror #24 │ │ │ │ + tsteq r8, pc, lsl #25 │ │ │ │ + tsteq r8, r1, lsr ip │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb r0, [r0, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ beq 1d1ce4 │ │ │ │ mov r0, #1 │ │ │ │ @@ -390253,16 +390253,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, sl, fp, lr} │ │ │ │ strb r0, [r1, #4] │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ - tsteq r8, r9, ror #22 │ │ │ │ - tsteq r8, ip, asr #22 │ │ │ │ + tsteq r8, r9, lsl #23 │ │ │ │ + tsteq r8, ip, ror #22 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ mov r8, #1 │ │ │ │ ldr r9, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -390354,19 +390354,19 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, r9, #1 │ │ │ │ strb r8, [r0, #8] │ │ │ │ str r1, [r0] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r8, fp, ror #21 │ │ │ │ - tsteq r8, r7, asr #21 │ │ │ │ - tsteq r8, ip, asr sl │ │ │ │ + tsteq r8, fp, lsl #22 │ │ │ │ + tsteq r8, r7, ror #21 │ │ │ │ + tsteq r8, ip, ror sl │ │ │ │ orrseq pc, r5, r0, lsl r3 @ │ │ │ │ - tsteq r8, lr, lsr #19 │ │ │ │ + tsteq r8, lr, asr #19 │ │ │ │ push {r4, r5, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ ldr r1, [r0] │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1d1f4c │ │ │ │ mov r4, #1 │ │ │ │ @@ -390407,16 +390407,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r4, [r0, #8] │ │ │ │ and r0, r4, #1 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ and r0, r2, #1 │ │ │ │ pop {r4, r5, fp, pc} │ │ │ │ - tsteq r8, sp, asr #17 │ │ │ │ - tsteq r8, sl, lsr #18 │ │ │ │ + tsteq r8, sp, ror #17 │ │ │ │ + tsteq r8, sl, asr #18 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ mov r8, #1 │ │ │ │ mov r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -390511,18 +390511,18 @@ │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ strb r8, [r0, #5] │ │ │ │ strb r5, [r0, #4] │ │ │ │ sub sp, fp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - tsteq r8, r7, asr #16 │ │ │ │ - tsteq r8, r7, ror #15 │ │ │ │ + tsteq r8, r7, ror #16 │ │ │ │ + tsteq r8, r7, lsl #16 │ │ │ │ @ instruction: 0x0195f098 │ │ │ │ - tsteq r8, r6, lsr r7 │ │ │ │ + tsteq r8, r6, asr r7 │ │ │ │ push {r4, sl, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ ldrb r1, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 1d2140 │ │ │ │ @@ -390532,15 +390532,15 @@ │ │ │ │ ldr r1, [r1, #32] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ ldr r1, [pc, #12] @ 1d2148 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ strb r0, [r4, #4] │ │ │ │ pop {r4, sl, fp, pc} │ │ │ │ - tsteq r8, sp, ror #13 │ │ │ │ + tsteq r8, sp, lsl #14 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ 1d215c │ │ │ │ add r1, pc, r1 │ │ │ │ b 1ce028 │ │ │ │ orrseq lr, r5, r0, ror #31 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ @@ -390692,15 +390692,15 @@ │ │ │ │ str r3, [r0, #4] │ │ │ │ orr r1, r7, r1, lsl #8 │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r0] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addhi r8, r0, r0, lsl #1 │ │ │ │ - tsteq r8, r0, asr #13 │ │ │ │ + tsteq r8, r0, ror #13 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add fp, sp, #28 │ │ │ │ sub sp, sp, #164 @ 0xa4 │ │ │ │ ldr r7, [r1, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [r1, #28] │ │ │ │ mov r1, #34 @ 0x22 │ │ │ │ @@ -391121,15 +391121,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, lr │ │ │ │ bl 56bb0 │ │ │ │ orrseq lr, r6, ip, lsl #20 │ │ │ │ @ instruction: 0x0195e6f0 │ │ │ │ - tsteq r8, r7, asr sp │ │ │ │ + tsteq r8, r7, ror sp │ │ │ │ orrseq lr, r5, r0, asr #15 │ │ │ │ orrseq lr, r5, r4, lsr #14 │ │ │ │ ldr ip, [r1, #4] │ │ │ │ cmp ip, #0 │ │ │ │ moveq r1, #0 │ │ │ │ streq r1, [r0] │ │ │ │ bxeq lr │ │ │ │ @@ -391251,16 +391251,16 @@ │ │ │ │ stm r1, {r6, r7} │ │ │ │ sub r1, r3, r2 │ │ │ │ add r3, lr, r2 │ │ │ │ str lr, [r0] │ │ │ │ stmib r0, {r2, r3} │ │ │ │ str r1, [r0, #12] │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - @ instruction: 0x01184ebc │ │ │ │ - @ instruction: 0x01184e98 │ │ │ │ + @ instruction: 0x01184edc │ │ │ │ + @ instruction: 0x01184eb8 │ │ │ │ push {fp, lr} │ │ │ │ mov fp, sp │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, #2 │ │ │ │ @@ -391749,15 +391749,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bl 567a4 │ │ │ │ ldr r2, [pc, #60] @ 1d347c │ │ │ │ mov r0, lr │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 56710 │ │ │ │ - tsteq r8, ip, asr #23 │ │ │ │ + tsteq r8, ip, ror #23 │ │ │ │ orrseq sp, r5, ip, lsl #29 │ │ │ │ @ instruction: 0xffffc668 │ │ │ │ orrseq lr, r6, r8, lsl #4 │ │ │ │ orrseq sp, r5, ip, asr #30 │ │ │ │ @ instruction: 0xffffc70c │ │ │ │ @ instruction: 0xffffde20 │ │ │ │ orrseq sp, r6, r0, ror lr │ │ │ │ @@ -391962,20 +391962,20 @@ │ │ │ │ mov sp, fp │ │ │ │ pop {fp, pc} │ │ │ │ andseq pc, pc, r0, ror #31 │ │ │ │ @ instruction: 0xfffd48c0 │ │ │ │ @ instruction: 0xfffd1410 │ │ │ │ @ instruction: 0xfffcecb0 │ │ │ │ @ instruction: 0xfff522b0 │ │ │ │ - tsteq r8, r2, lsr #22 │ │ │ │ - @ instruction: 0x01184990 │ │ │ │ - @ instruction: 0x011849dc │ │ │ │ - tsteq r8, lr, ror r7 │ │ │ │ - tsteq r8, sl, lsr r6 │ │ │ │ - tsteq r8, lr, lsl #13 │ │ │ │ + tsteq r8, r2, asr #22 │ │ │ │ + @ instruction: 0x011849b0 │ │ │ │ + @ instruction: 0x011849fc │ │ │ │ + @ instruction: 0x0118479e │ │ │ │ + tsteq r8, sl, asr r6 │ │ │ │ + tsteq r8, lr, lsr #13 │ │ │ │ sub r3, r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ eor r2, r1, r3 │ │ │ │ mov r0, #0 │ │ │ │ cmp r2, r3 │ │ │ │ bxls lr │ │ │ │ rsb r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -395523,16 +395523,16 @@ │ │ │ │ asr r1, ip, #24 │ │ │ │ asr ip, ip, #31 │ │ │ │ b 1d6ef0 │ │ │ │ asr ip, r1, #31 │ │ │ │ b 1d6ef0 │ │ │ │ orrseq r9, r6, ip, asr r2 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - tsteq r8, r3, ror #10 │ │ │ │ - tsteq r8, r7, asr #9 │ │ │ │ + tsteq r8, r3, lsl #11 │ │ │ │ + tsteq r8, r7, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -395605,15 +395605,15 @@ │ │ │ │ cmn ip, #1 │ │ │ │ cmneq r3, #1 │ │ │ │ beq 1d6ff4 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d6f9c │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x011813d7 │ │ │ │ + @ instruction: 0x011813f7 │ │ │ │ add r0, r1, r2, lsl #5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #336] @ 1d71f4 │ │ │ │ ldr ip, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb lr, [ip, #12] │ │ │ │ @@ -395697,15 +395697,15 @@ │ │ │ │ mov r8, r1 │ │ │ │ asr r2, r1, #31 │ │ │ │ b 1d718c │ │ │ │ mov r8, r1 │ │ │ │ b 1d718c │ │ │ │ orrseq r8, r6, r4, asr pc │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x0118129b │ │ │ │ + @ instruction: 0x011812bb │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr r1, [r2] │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d7220 │ │ │ │ mov r0, #0 │ │ │ │ @@ -395853,15 +395853,15 @@ │ │ │ │ b 1d7304 │ │ │ │ cmp r0, r2 │ │ │ │ beq 1d7400 │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r3, [r1, r3, lsl #3] │ │ │ │ b 1d7368 │ │ │ │ - tsteq r8, fp, ror #2 │ │ │ │ + tsteq r8, fp, lsl #3 │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr r2, [r2] │ │ │ │ ldrb r1, [r2, #12] │ │ │ │ cmp r1, #5 │ │ │ │ beq 1d7490 │ │ │ │ mov r0, #0 │ │ │ │ @@ -395955,15 +395955,15 @@ │ │ │ │ cmp lr, #32 │ │ │ │ add r3, r3, #5 │ │ │ │ add r0, r2, r3, lsl #3 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r3, [r2, r3, lsl #3] │ │ │ │ bls 1d756c │ │ │ │ b 1d7570 │ │ │ │ - tsteq r8, r7, lsr #30 │ │ │ │ + tsteq r8, r7, asr #30 │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr lr, [r2] │ │ │ │ ldrb r2, [lr, #12] │ │ │ │ cmp r2, #5 │ │ │ │ bne 1d76b4 │ │ │ │ @@ -396104,15 +396104,15 @@ │ │ │ │ b 1d7784 │ │ │ │ cmp ip, r0 │ │ │ │ beq 1d76c8 │ │ │ │ ldrb r3, [r0, #1]! │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r3, [lr, r3, lsl #3] │ │ │ │ b 1d7734 │ │ │ │ - tsteq r8, r7, lsr #27 │ │ │ │ + tsteq r8, r7, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -396178,15 +396178,15 @@ │ │ │ │ b 1d78fc │ │ │ │ tst r3, #31 │ │ │ │ beq 1d78fc │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d78ac │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - tsteq r8, pc, ror #22 │ │ │ │ + tsteq r8, pc, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r4, r1, r2, lsl #5 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ mov r7, r3 │ │ │ │ @@ -396344,15 +396344,15 @@ │ │ │ │ lsl r2, r1, r2 │ │ │ │ lsl r3, r1, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ orr r2, r2, r1, lsr ip │ │ │ │ subs r3, r3, #1 │ │ │ │ sbc r2, r2, #0 │ │ │ │ b 1d7bc4 │ │ │ │ - tsteq r8, fp, asr sl │ │ │ │ + tsteq r8, fp, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -396541,15 +396541,15 @@ │ │ │ │ b 1d7e00 │ │ │ │ ldrb r3, [ip, #1]! │ │ │ │ mvn r2, #0 │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r1, [r5, r3, lsl #3] │ │ │ │ mov r3, r2 │ │ │ │ b 1d7d20 │ │ │ │ - tsteq r8, r7, lsr #15 │ │ │ │ + tsteq r8, r7, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -396681,15 +396681,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ tst r3, r9 │ │ │ │ beq 1d8118 │ │ │ │ b 1d8064 │ │ │ │ mvn r9, #0 │ │ │ │ mov r2, r9 │ │ │ │ b 1d7fc0 │ │ │ │ - @ instruction: 0x011804b3 │ │ │ │ + @ instruction: 0x011804d3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -396861,15 +396861,15 @@ │ │ │ │ b 1d8338 │ │ │ │ ldrb r3, [r0, #1]! │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r3, [r5, r3, lsl #3] │ │ │ │ mov r2, r1 │ │ │ │ b 1d8394 │ │ │ │ - @ instruction: 0x0118029f │ │ │ │ + @ instruction: 0x011802bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r5, r1, r2, lsl #5 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ mov r4, r3 │ │ │ │ @@ -397001,15 +397001,15 @@ │ │ │ │ ldrhi r3, [r4, r3, lsl #3] │ │ │ │ ldrls r3, [r4, r3, lsl #3] │ │ │ │ movhi r1, r0 │ │ │ │ mvnls r1, #0 │ │ │ │ tst r3, r1 │ │ │ │ beq 1d8624 │ │ │ │ b 1d8570 │ │ │ │ - @ instruction: 0x0117fff3 │ │ │ │ + tsteq r8, r3, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r1, r2, lsl #5 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ mov r8, r3 │ │ │ │ @@ -397222,15 +397222,15 @@ │ │ │ │ orr r1, r1, r0, lsr ip │ │ │ │ lsl r0, r0, r3 │ │ │ │ cmp r1, r6 │ │ │ │ cmpeq r0, r4 │ │ │ │ movne r6, #1 │ │ │ │ moveq r6, #0 │ │ │ │ b 1d8960 │ │ │ │ - tstpeq r7, pc, lsl lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, pc, lsr lr @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr r1, [r2] │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d89f4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397277,15 +397277,15 @@ │ │ │ │ cmp r5, ip │ │ │ │ sbcs lr, lr, r3 │ │ │ │ bcs 1d8a60 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0117fafb │ │ │ │ + tstpeq r7, fp, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffc07fb │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d8ad4 │ │ │ │ @@ -397351,15 +397351,15 @@ │ │ │ │ sbcs lr, lr, #0 │ │ │ │ bcs 1d8b60 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d8af4 │ │ │ │ b 1d8b3c │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, pc, lsl sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, pc, lsr sl @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d8bf8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397423,15 +397423,15 @@ │ │ │ │ bne 1d8c68 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d8c18 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #18 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d8d18 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397495,15 +397495,15 @@ │ │ │ │ bne 1d8d88 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d8d38 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #16 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d8e38 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397567,15 +397567,15 @@ │ │ │ │ bne 1d8ea8 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d8e58 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #14 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d8f58 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397639,15 +397639,15 @@ │ │ │ │ bne 1d8fc8 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d8f78 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #12 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d9078 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397711,15 +397711,15 @@ │ │ │ │ bne 1d90e8 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d9098 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #10 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr ip, [r2] │ │ │ │ ldrb r2, [ip, #12] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1d9198 │ │ │ │ mov r0, #0 │ │ │ │ @@ -397783,15 +397783,15 @@ │ │ │ │ bne 1d9208 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d91b8 │ │ │ │ mov r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - tstpeq r7, r3, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r3, asr #8 @ p-variant is OBSOLETE │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r2] │ │ │ │ ldrb r2, [lr, #12] │ │ │ │ cmp r2, #5 │ │ │ │ bne 1d9304 │ │ │ │ @@ -397843,15 +397843,15 @@ │ │ │ │ bne 1d9350 │ │ │ │ b 1d9328 │ │ │ │ tst r0, #30 │ │ │ │ beq 1d9304 │ │ │ │ cmp r2, r1 │ │ │ │ bne 1d92d0 │ │ │ │ b 1d9328 │ │ │ │ - tstpeq r7, fp, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, fp, asr #6 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r1, r1, r2, lsl #5 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ ldr r7, [r2] │ │ │ │ @@ -397917,15 +397917,15 @@ │ │ │ │ b 1d9430 │ │ │ │ bl 52fd4 <__popcountdi2@plt> │ │ │ │ cmp r0, #2 │ │ │ │ bne 1d9408 │ │ │ │ cmp r4, r6 │ │ │ │ bne 1d93cc │ │ │ │ b 1d9430 │ │ │ │ - tstpeq r7, r7, asr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r7, ror #4 @ p-variant is OBSOLETE │ │ │ │ add ip, r1, r2, lsl #5 │ │ │ │ ldr ip, [ip, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #220] @ 1d959c │ │ │ │ ldr ip, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb ip, [ip, #12] │ │ │ │ cmp ip, #5 │ │ │ │ @@ -397979,15 +397979,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ and r2, r1, #255 @ 0xff │ │ │ │ b 1d9574 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ orrseq r6, r6, r8, lsr fp │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - tstpeq r7, r7, lsr #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r7, asr #2 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ add r5, r0, #32 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -398377,15 +398377,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ b 1d9b9c │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ b 1d9b9c │ │ │ │ orrseq r6, r6, ip, asr r5 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - tsteq r7, fp, asr #22 │ │ │ │ + tsteq r7, fp, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr ip, [pc, #1032] @ 1da004 │ │ │ │ add sl, r0, #32 │ │ │ │ @@ -402557,33 +402557,33 @@ │ │ │ │ mov r0, #165 @ 0xa5 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #38 @ 0x26 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #157 @ 0x9d │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - @ instruction: 0x0166499c │ │ │ │ - cmneq r6, ip, lsl #19 │ │ │ │ + strheq r4, [r6, #-156]! @ 0xffffff64 │ │ │ │ + cmneq r6, ip, lsr #19 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ muleq r0, fp, r1 │ │ │ │ muleq r0, sp, r1 │ │ │ │ - strdeq r4, [r6, #-128]! @ 0xffffff80 │ │ │ │ - cmneq r6, r8, ror #17 │ │ │ │ + cmneq r6, r0, lsl r9 │ │ │ │ + cmneq r6, r8, lsl #18 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - cmneq r6, r0, asr #16 │ │ │ │ - cmneq r6, r8, lsl r8 │ │ │ │ + cmneq r6, r0, ror #16 │ │ │ │ + cmneq r6, r8, lsr r8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r0] │ │ │ │ bx r3 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r3, r0 │ │ │ │ str r1, [r3], #4 │ │ │ │ @@ -402660,15 +402660,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 1dde64 │ │ │ │ strd r2, [sp] │ │ │ │ b 1dde64 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r2, r6, r4, ror #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r6, r8, lsr #13 │ │ │ │ + cmneq r6, r8, asr #13 │ │ │ │ orrseq r2, r6, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -402849,15 +402849,15 @@ │ │ │ │ cmp r3, #5 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r4, #24 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - cmneq r6, r4, asr #11 │ │ │ │ + cmneq r6, r4, ror #11 │ │ │ │ orrseq r2, r6, r8, lsr #1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -402951,15 +402951,15 @@ │ │ │ │ ldr r2, [r5, #32] │ │ │ │ add r3, r5, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bne 1de254 │ │ │ │ b 1de248 │ │ │ │ orrseq r1, r6, r8, ror #27 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - strheq r4, [r6, #-34]! @ 0xffffffde │ │ │ │ + ldrdeq r4, [r6, #-34]! @ 0xffffffde │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r1, r2 │ │ │ │ beq 1de43c │ │ │ │ cmp r2, #1 │ │ │ │ @@ -404278,16 +404278,16 @@ │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ b 1df7b8 │ │ │ │ mov ip, r0 │ │ │ │ b 1df79c │ │ │ │ mov ip, r2 │ │ │ │ b 1df750 │ │ │ │ - cmneq r6, r0, lsl lr │ │ │ │ - strheq r2, [r6, #-216]! @ 0xffffff28 │ │ │ │ + cmneq r6, r0, lsr lr │ │ │ │ + ldrdeq r2, [r6, #-216]! @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, sp, #8 │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ @@ -405163,24 +405163,24 @@ │ │ │ │ bic r1, r1, #4 │ │ │ │ str lr, [r2, #60] @ 0x3c │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r1, [r2, #72] @ 0x48 │ │ │ │ b 1e04c8 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ b 1df964 │ │ │ │ - strdeq r2, [r6, #-192]! @ 0xffffff40 │ │ │ │ + cmneq r6, r0, lsl sp │ │ │ │ @ instruction: 0x019607b0 │ │ │ │ @ instruction: 0xffffe50c │ │ │ │ - cmneq r6, ip, lsr #25 │ │ │ │ + cmneq r6, ip, asr #25 │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ - cmneq r6, r4, lsl #25 │ │ │ │ + cmneq r6, r4, lsr #25 │ │ │ │ @ instruction: 0xffffe498 │ │ │ │ - cmneq r6, r0, ror #24 │ │ │ │ + cmneq r6, r0, lsl #25 │ │ │ │ @ instruction: 0xffffe460 │ │ │ │ - cmneq r6, ip, lsr ip │ │ │ │ + cmneq r6, ip, asr ip │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #268] @ 1e0734 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -405247,15 +405247,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e0660 │ │ │ │ b 1e06a8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1e6b50 │ │ │ │ b 1e0698 │ │ │ │ - cmneq r6, r4, asr pc │ │ │ │ + cmneq r6, r4, ror pc │ │ │ │ @ instruction: 0xffffd744 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ 1e0794 │ │ │ │ mov r4, r0 │ │ │ │ @@ -405539,15 +405539,15 @@ │ │ │ │ beq 1e0b68 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ add r0, r0, #28 │ │ │ │ bx lr │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ - cmneq r6, r8, lsr sl │ │ │ │ + cmneq r6, r8, asr sl │ │ │ │ orrseq pc, r5, r8, lsr #9 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405705,15 +405705,15 @@ │ │ │ │ bl 1e0bd0 │ │ │ │ b 1e0d54 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ orrseq pc, r5, r0, lsr r3 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ - cmneq r6, r9, ror r8 │ │ │ │ + @ instruction: 0x01661899 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ @ instruction: 0x0195f29c │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -406305,15 +406305,15 @@ │ │ │ │ add ip, r1, #44 @ 0x2c │ │ │ │ cmp r0, ip │ │ │ │ beq 1e173c │ │ │ │ cmp r3, r0 │ │ │ │ beq 1e1780 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ bx lr │ │ │ │ - smultteq r6, sp, lr │ │ │ │ + cmneq r6, sp, lsl #30 │ │ │ │ ldr r3, [r0] │ │ │ │ tst r3, #1 │ │ │ │ bne 1e17e0 │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #8 │ │ │ │ ldreq r0, [r0, #-4] │ │ │ │ ldrne r0, [r3, #8] │ │ │ │ @@ -406350,15 +406350,15 @@ │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ cmp r0, r3 │ │ │ │ moveq r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ - smultbeq r6, r9, sp │ │ │ │ + smulbteq r6, r9, sp │ │ │ │ ldr r2, [pc, #112] @ 1e18ec │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #3 │ │ │ │ bhi 1e18cc │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -406381,15 +406381,15 @@ │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #16] │ │ │ │ add r3, r0, #24 │ │ │ │ cmp r2, r3 │ │ │ │ beq 1e1894 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bx lr │ │ │ │ - cmneq r6, r1, asr sp │ │ │ │ + cmneq r6, r1, ror sp │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 1e19b4 │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e1964 │ │ │ │ ldr r2, [pc, #200] @ 1e19d8 │ │ │ │ @@ -406440,15 +406440,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smulbteq r6, r1, ip │ │ │ │ + smultteq r6, r1, ip │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e1a04 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1e1a10 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ @@ -406694,15 +406694,15 @@ │ │ │ │ bne 1e1ca8 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, r0 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ orrseq lr, r5, r0, asr #7 │ │ │ │ - smulbbeq r6, sp, r9 │ │ │ │ + smultbeq r6, sp, r9 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407018,15 +407018,15 @@ │ │ │ │ beq 1e2248 │ │ │ │ b 1e2298 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ udf #0 │ │ │ │ orrseq lr, r5, r0, lsr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r6, fp, ror #10 │ │ │ │ + smulbbeq r6, fp, r5 │ │ │ │ @ instruction: 0x0195dd94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #384] @ 0x180 │ │ │ │ ldr r8, [r4] │ │ │ │ @@ -407088,15 +407088,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1e23f8 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ bx lr │ │ │ │ mov r0, #732 @ 0x2dc │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x01660690 │ │ │ │ + strheq r0, [r6, #-96]! @ 0xffffffa0 │ │ │ │ ldr r3, [pc, #692] @ 1e26b8 │ │ │ │ sub r0, r0, #236 @ 0xec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #348 @ 0x15c │ │ │ │ bhi 1e2638 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ @@ -407264,15 +407264,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #39 @ 0x27 │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ bx lr │ │ │ │ mov r0, #17 │ │ │ │ bx lr │ │ │ │ - smultteq r6, r0, r1 │ │ │ │ + cmneq r6, r0, lsl #4 │ │ │ │ ldr ip, [pc, #708] @ 1e2988 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr lr, [pc, #700] @ 1e298c │ │ │ │ add ip, pc, ip │ │ │ │ ldr ip, [ip, lr] │ │ │ │ add lr, r3, r3, lsl #1 │ │ │ │ @@ -407446,15 +407446,15 @@ │ │ │ │ ldr r8, [r3, #32] │ │ │ │ b 1e27d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ orrseq sp, r5, ip, lsr #18 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r6, r6, lsr r1 │ │ │ │ + cmneq r6, r6, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #96] @ 1e2a0c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r1, [pc, #92] @ 1e2a10 │ │ │ │ @@ -407562,15 +407562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x0195d5d8 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ - msreq (UNDEF: 117), ip, asr pc │ │ │ │ + msreq (UNDEF: 117), ip, ror pc │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr r3, [pc, #24] @ 1e2b88 │ │ │ │ cmp r2, r3 │ │ │ │ beq 1e2b80 │ │ │ │ bhi 1e2b80 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ bx lr │ │ │ │ @@ -407846,15 +407846,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq sp, r5, r4, asr #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sp, r5, ip, lsl #8 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ orrseq sp, r5, ip, ror #6 │ │ │ │ - msreq (UNDEF: 101), r2, asr #21 │ │ │ │ + msreq (UNDEF: 101), r2, ror #21 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ sub sp, sp, #16 │ │ │ │ push {r4, lr} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ ldrb r3, [sp, #12] │ │ │ │ @@ -407932,15 +407932,15 @@ │ │ │ │ ldrb r2, [r2, #64] @ 0x40 │ │ │ │ b 1e30e4 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ ldr r3, [pc, #8] @ 1e3128 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ bx lr │ │ │ │ - msreq SPSR_sc, ip, lsr r9 │ │ │ │ + msreq SPSR_sc, ip, asr r9 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ bhi 1e3154 │ │ │ │ ldr r3, [pc, #128] @ 1e31bc │ │ │ │ sub r0, r0, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #61 @ 0x3d │ │ │ │ bhi 1e316c │ │ │ │ @@ -407969,15 +407969,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #13 │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - msreq SPSR_sc, r2, lsl r8 │ │ │ │ + msreq SPSR_sc, r2, lsr r8 │ │ │ │ ldr r3, [pc, #80] @ 1e3218 │ │ │ │ sub r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #15 │ │ │ │ bhi 1e31e8 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -407992,15 +407992,15 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ 1e3224 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #24] @ 1e3228 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #20] @ 1e322c │ │ │ │ bx lr │ │ │ │ - msreq (UNDEF: 117), r4, asr #15 │ │ │ │ + msreq (UNDEF: 117), r4, ror #15 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ sub r0, r0, #480 @ 0x1e0 │ │ │ │ sub r0, r0, #3 │ │ │ │ @@ -408110,15 +408110,15 @@ │ │ │ │ sub r0, r0, #440 @ 0x1b8 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #3 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ - msreq (UNDEF: 101), r8, asr #12 │ │ │ │ + msreq (UNDEF: 101), r8, ror #12 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ svccs 0x000003cf │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ ldr ip, [pc, #68] @ 1e344c │ │ │ │ ldr r2, [pc, #68] @ 1e3450 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add ip, pc, ip │ │ │ │ @@ -408202,15 +408202,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r2] │ │ │ │ pop {r4, pc} │ │ │ │ muleq r0, fp, r2 │ │ │ │ orrseq ip, r5, r0, lsr fp │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - msreq SPSR_sc, r4, lsl r5 │ │ │ │ + msreq SPSR_sc, r4, lsr r5 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [pc, #144] @ 1e3600 │ │ │ │ cmp r3, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ beq 1e35d0 │ │ │ │ bhi 1e35b4 │ │ │ │ ldr r2, [pc, #128] @ 1e3604 │ │ │ │ @@ -408244,15 +408244,15 @@ │ │ │ │ ldrb r0, [r0, r3, lsl #2] │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ orrseq ip, r5, r8, lsl #21 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - strheq pc, [r5, #-64]! @ 0xffffffc0 @ │ │ │ │ + ldrdeq pc, [r5, #-64]! @ 0xffffffc0 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r1, #20] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #124] @ 1e36a8 │ │ │ │ @@ -408426,15 +408426,15 @@ │ │ │ │ bhi 1e385c │ │ │ │ ldr r2, [pc, #32] @ 1e38f0 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ moveq r0, #128 @ 0x80 │ │ │ │ movne r0, #2 │ │ │ │ bx lr │ │ │ │ - strheq pc, [r5, #-20]! @ 0xffffffec @ │ │ │ │ + ldrdeq pc, [r5, #-20]! @ 0xffffffec │ │ │ │ andeq pc, pc, r0, lsl #5 │ │ │ │ rsbeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r3, r0, lsr r1 │ │ │ │ andeq r3, r0, pc, lsl #4 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -408466,15 +408466,15 @@ │ │ │ │ bx lr │ │ │ │ ldrb r2, [r3, #64] @ 0x40 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ sub r0, r0, r2 │ │ │ │ bx lr │ │ │ │ mov r0, #4 │ │ │ │ bx lr │ │ │ │ - msreq SPSR_sc, r5, ror #1 │ │ │ │ + msreq SPSR_sc, r5, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #416] @ 1e3b3c │ │ │ │ ldr r1, [pc, #416] @ 1e3b40 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -408633,15 +408633,15 @@ │ │ │ │ bl 1e3b50 │ │ │ │ mov r1, #7 │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ b 1e3b6c │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r5, r0, lsr #29 │ │ │ │ + cmneq r5, r0, asr #29 │ │ │ │ ldclgt 0, cr9, [pc] @ 1e3c28 │ │ │ │ cmp r0, #31 │ │ │ │ mov r3, r0 │ │ │ │ bhi 1e3c88 │ │ │ │ cmp r1, #3 │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ @@ -408931,15 +408931,15 @@ │ │ │ │ bne 1e406c │ │ │ │ bx lr │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ ldr r3, [pc, #8] @ 1e40c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ bx lr │ │ │ │ - cmneq r5, ip, asr r9 │ │ │ │ + cmneq r5, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ beq 1e413c │ │ │ │ mov r5, r0 │ │ │ │ @@ -409523,17 +409523,17 @@ │ │ │ │ add r7, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e4860 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 2e7d20 │ │ │ │ b 1e4860 │ │ │ │ - strheq lr, [r5, #-106]! @ 0xffffff96 │ │ │ │ + ldrdeq lr, [r5, #-106]! @ 0xffffff96 │ │ │ │ orrseq fp, r5, r0, ror fp │ │ │ │ - cmneq r5, lr, ror r5 │ │ │ │ + @ instruction: 0x0165e59e │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410998,17 +410998,17 @@ │ │ │ │ add r0, r6, #28 │ │ │ │ bl 1e5784 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e5fc8 │ │ │ │ b 1e60e4 │ │ │ │ - cmneq r5, r4, lsl #26 │ │ │ │ + cmneq r5, r4, lsr #26 │ │ │ │ orrseq sl, r5, r0, lsr #3 │ │ │ │ - cmneq r5, r0, ror #24 │ │ │ │ + cmneq r5, r0, lsl #25 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #40] @ 0x28 │ │ │ │ ldr r6, [r0, #44] @ 0x2c │ │ │ │ @@ -411433,15 +411433,15 @@ │ │ │ │ b 1e676c │ │ │ │ mov r0, r7 │ │ │ │ bl 1e66a4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1e676c │ │ │ │ - cmneq r5, r2, lsr #8 │ │ │ │ + cmneq r5, r2, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2ebed0 │ │ │ │ bl 1dede0 │ │ │ │ @@ -411653,15 +411653,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r3, r5 │ │ │ │ bne 1e6ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ b 1e6a58 │ │ │ │ - cmneq r5, r2, asr #2 │ │ │ │ + cmneq r5, r2, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412420,15 +412420,15 @@ │ │ │ │ ldr r1, [r8, #48] @ 0x30 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ bl 287188 │ │ │ │ str r0, [r8, #28] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e768c │ │ │ │ b 1e7700 │ │ │ │ - strheq fp, [r5, #-68]! @ 0xffffffbc │ │ │ │ + ldrdeq fp, [r5, #-68]! @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov lr, r2 │ │ │ │ ldr r2, [pc, #436] @ 1e791c │ │ │ │ subs r4, r3, #0 │ │ │ │ @@ -412641,15 +412641,15 @@ │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ b 1e799c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ b 1e799c │ │ │ │ - cmneq r5, r5, asr r1 │ │ │ │ + cmneq r5, r5, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3312] @ 0xcf0 │ │ │ │ sub sp, sp, #748 @ 0x2ec │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r4, r2 │ │ │ │ @@ -413322,17 +413322,17 @@ │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #24 │ │ │ │ bhi 1e8560 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - cmneq r5, r7, lsl r7 │ │ │ │ - strdeq sl, [r5, #-104]! @ 0xffffff98 │ │ │ │ - cmneq r5, r1, ror #12 │ │ │ │ + cmneq r5, r7, lsr r7 │ │ │ │ + cmneq r5, r8, lsl r7 │ │ │ │ + cmneq r5, r1, lsl #13 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #1 │ │ │ │ bne 1e8590 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ @@ -413699,15 +413699,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 1e8ae4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ - cmneq r5, lr, asr r1 │ │ │ │ + cmneq r5, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ add r5, r0, #72 @ 0x48 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -413851,15 +413851,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ b 1e8d20 │ │ │ │ mov r4, #1 │ │ │ │ b 1e8d20 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ - cmneq r5, r6, ror #29 │ │ │ │ + cmneq r5, r6, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #340] @ 1e8f14 │ │ │ │ ldr r3, [pc, #340] @ 1e8f18 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -413945,15 +413945,15 @@ │ │ │ │ add fp, fp, r0 │ │ │ │ b 1e8e8c │ │ │ │ mov fp, r3 │ │ │ │ b 1e8e9c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r7, r5, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r5, pc, ror #27 │ │ │ │ + cmneq r5, pc, lsl #28 │ │ │ │ orrseq r7, r5, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ str r2, [sp] │ │ │ │ @@ -414278,20 +414278,20 @@ │ │ │ │ b 1e9398 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #16] │ │ │ │ b 1e9398 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r7, [r5, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r5, ip, lsr ip │ │ │ │ - cmneq r5, r2, asr #22 │ │ │ │ + cmneq r5, ip, asr ip │ │ │ │ + cmneq r5, r2, ror #22 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ orrseq r6, r5, r8, ror #28 │ │ │ │ - cmneq r5, r2, asr sl │ │ │ │ - cmneq r5, r2, lsr #20 │ │ │ │ + cmneq r5, r2, ror sl │ │ │ │ + cmneq r5, r2, asr #20 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ mov r8, r0 │ │ │ │ @@ -414634,15 +414634,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e99b0 │ │ │ │ mov r0, r8 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ - cmneq r5, r2, ror #8 │ │ │ │ + cmneq r5, r2, lsl #9 │ │ │ │ ldr ip, [r1, #28] │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r2, [ip] │ │ │ │ ldr lr, [r0, #28] │ │ │ │ ldr r1, [r2, #24] │ │ │ │ ldr r0, [pc, #1460] @ 1e9fb4 │ │ │ │ ldr r3, [lr] │ │ │ │ @@ -415009,18 +415009,18 @@ │ │ │ │ b 1e9ea8 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ mov r6, #0 │ │ │ │ b 1e9ea8 │ │ │ │ andseq r0, r0, r0, lsl #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - cmneq r5, r0, lsl r1 │ │ │ │ - cmneq r5, ip, ror #1 │ │ │ │ - cmneq r5, r0, lsl #29 │ │ │ │ - cmneq r5, r4, ror #28 │ │ │ │ + cmneq r5, r0, lsr r1 │ │ │ │ + cmneq r5, ip, lsl #2 │ │ │ │ + cmneq r5, r0, lsr #29 │ │ │ │ + cmneq r5, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #196] @ 1ea0a8 │ │ │ │ ldr r3, [pc, #196] @ 1ea0ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416178,17 +416178,17 @@ │ │ │ │ orrseq r5, r5, r0, lsl #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ orrseq r5, r5, ip, lsl sl │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - cmneq r5, r0, asr #8 │ │ │ │ - cmneq r5, lr, ror #7 │ │ │ │ - cmneq r5, r4, lsr r3 │ │ │ │ + cmneq r5, r0, ror #8 │ │ │ │ + cmneq r5, lr, lsl #8 │ │ │ │ + cmneq r5, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #384] @ 0x180 │ │ │ │ ldr r5, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -419369,42 +419369,42 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ str r3, [fp, #332] @ 0x14c │ │ │ │ b 1ee198 │ │ │ │ @ instruction: 0x01952bb4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01952b98 │ │ │ │ orrseq r2, r5, r4, lsl #23 │ │ │ │ - ldrdeq r5, [r5, #-136]! @ 0xffffff78 │ │ │ │ - ldrdeq r5, [r5, #-138]! @ 0xffffff76 │ │ │ │ + strdeq r5, [r5, #-136]! @ 0xffffff78 │ │ │ │ + strdeq r5, [r5, #-138]! @ 0xffffff76 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ @ instruction: 0x40601091 │ │ │ │ andeq r4, r6, r0, lsl #4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - cmneq r5, r0, asr #11 │ │ │ │ + cmneq r5, r0, ror #11 │ │ │ │ andeq fp, r2, pc, asr #31 │ │ │ │ adceq r0, r2, r1, asr #2 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - cmneq r5, ip, lsr #4 │ │ │ │ + cmneq r5, ip, asr #4 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ andeq sl, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ rscseq r7, r6, r7, asr #3 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r9, lsr #5 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ stcvs 6, cr2, [r0], {35} @ 0x23 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ cdpne 1, 12, cr2, cr0, cr15, {7} │ │ │ │ stmibeq r0, {r0, r4, r5, r6}^ │ │ │ │ - cmneq r5, r8, lsr r8 │ │ │ │ - cmneq r5, ip, asr #7 │ │ │ │ + cmneq r5, r8, asr r8 │ │ │ │ + cmneq r5, ip, ror #7 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ cmp r2, #388 @ 0x184 │ │ │ │ bne 1ed644 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -420630,15 +420630,15 @@ │ │ │ │ mla r2, r0, r2, r4 │ │ │ │ ror r2, r2, #15 │ │ │ │ mul r4, r1, r2 │ │ │ │ b 1ef57c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r0, r5, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r3, [r5, #-196]! @ 0xffffff3c │ │ │ │ + ldrdeq r3, [r5, #-196]! @ 0xffffff3c │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x165667b1 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ orrseq r0, r5, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -421253,26 +421253,26 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 1ef86c │ │ │ │ mov r3, r5 │ │ │ │ b 1efe80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r0, r5, ip, lsr #16 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r5, r4, asr #17 │ │ │ │ + cmneq r5, r4, ror #17 │ │ │ │ orrseq r0, r5, r4, lsl r8 │ │ │ │ @ instruction: 0x165667b2 │ │ │ │ orrseq r0, r5, r4, lsl #15 │ │ │ │ @ instruction: 0x165667b5 │ │ │ │ @ instruction: 0x165667b9 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x11a7ea09 │ │ │ │ - cmneq r5, r6, lsl r6 │ │ │ │ + cmneq r5, r6, lsr r6 │ │ │ │ bicvs r8, r8, pc, asr #12 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x165667b1 │ │ │ │ orrseq r0, r5, r0, lsr r2 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, sp, #16 │ │ │ │ stmdb ip, {r0, r1, r2, r3} │ │ │ │ @@ -422043,17 +422043,17 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f06a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f0cac │ │ │ │ b 1f0790 │ │ │ │ orrseq pc, r4, r0, lsr #17 │ │ │ │ - cmneq r5, r0, asr r9 │ │ │ │ + cmneq r5, r0, ror r9 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - cmneq r5, sp, lsr #15 │ │ │ │ + cmneq r5, sp, asr #15 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ b 1f0734 │ │ │ │ ldr r2, [pc, #12] @ 1f0dcc │ │ │ │ ldr r1, [pc, #12] @ 1f0dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ed4c8 │ │ │ │ @@ -422269,15 +422269,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ b 1f106c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0194f09c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq r2, [r5, #-10]! │ │ │ │ + cmneq r5, sl, lsl r1 │ │ │ │ @ instruction: 0x0194efbc │ │ │ │ orrseq lr, r4, r8, asr #30 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -422645,30 +422645,30 @@ │ │ │ │ orrseq lr, r4, ip, asr #28 │ │ │ │ orrseq lr, r4, r0, lsl lr │ │ │ │ andeq r2, r0, r1 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - cmneq r5, r2, lsr sl │ │ │ │ + cmneq r5, r2, asr sl │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svceq 0x000f0f0f │ │ │ │ ldrsheq r0, [pc], #15 @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - cmneq r5, r2, lsl #3 │ │ │ │ + cmneq r5, r2, lsr #3 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - cmneq r5, r2, lsr #1 │ │ │ │ + cmneq r5, r2, asr #1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ @@ -423544,15 +423544,15 @@ │ │ │ │ b 1f1fe0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r2, r0, r1 │ │ │ │ - cmneq r5, lr, ror #30 │ │ │ │ + smulbbeq r5, lr, pc @ │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -425212,16 +425212,16 @@ │ │ │ │ @ instruction: 0x0194d09c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sp, r4, r4, ror r0 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - cmneq r5, r2, asr #2 │ │ │ │ - cmneq r5, ip, asr #2 │ │ │ │ + cmneq r5, r2, ror #2 │ │ │ │ + cmneq r5, ip, ror #2 │ │ │ │ eoreq r8, sl, #0 │ │ │ │ svccc 0x0000f199 │ │ │ │ orrseq ip, r4, r0, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ @ instruction: 0x0194caf0 │ │ │ │ @ instruction: 0x0194cab0 │ │ │ │ @@ -427091,15 +427091,15 @@ │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ orrseq sl, r4, r4, ror #23 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0194a8b0 │ │ │ │ andeq sl, r0, r3, asr #16 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - cmneq r4, r2, lsl #17 │ │ │ │ + cmneq r4, r2, lsr #17 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ @ instruction: 0xfffff006 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -427459,18 +427459,18 @@ │ │ │ │ strb r3, [sp, #16] │ │ │ │ b 1f6074 │ │ │ │ orrseq sl, r4, r0, asr #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - cmneq r4, r2, lsr #10 │ │ │ │ + cmneq r4, r2, asr #10 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ - cmneq r4, sl, lsl r4 │ │ │ │ + cmneq r4, sl, lsr r4 │ │ │ │ orrseq sl, r4, r0, ror #1 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ orrseq r9, r4, r4, ror #31 │ │ │ │ orrseq r9, r4, r0, lsr #30 │ │ │ │ @@ -428088,25 +428088,25 @@ │ │ │ │ strd r0, [sp, #64] @ 0x40 │ │ │ │ b 1f699c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r9, r4, ip, asr sp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ svcvc 0x00efffff │ │ │ │ orrseq r9, r4, r0, ror #23 │ │ │ │ - @ instruction: 0x0164ce96 │ │ │ │ + strheq ip, [r4, #-230]! @ 0xffffff1a │ │ │ │ rscmi pc, pc, r0, lsl #24 │ │ │ │ rscgt pc, pc, r0, lsl #24 │ │ │ │ - cmneq r4, sl, lsl lr │ │ │ │ + cmneq r4, sl, lsr lr │ │ │ │ @ instruction: 0x47efffff │ │ │ │ @ instruction: 0xc7efffff │ │ │ │ - cmneq r4, lr, lsl sp │ │ │ │ - cmneq r4, sl, ror ip │ │ │ │ - strdeq ip, [r4, #-178]! @ 0xffffff4e │ │ │ │ - cmneq r4, r6, lsr #20 │ │ │ │ - @ instruction: 0x0164c99a │ │ │ │ + cmneq r4, lr, lsr sp │ │ │ │ + @ instruction: 0x0164cc9a │ │ │ │ + cmneq r4, r2, lsl ip │ │ │ │ + cmneq r4, r6, asr #20 │ │ │ │ + strheq ip, [r4, #-154]! @ 0xffffff66 │ │ │ │ @ instruction: 0xffc00000 │ │ │ │ ldrshmi pc, [pc, #255] @ 1f6d4f @ │ │ │ │ sbcsmi pc, pc, r0, asr #31 │ │ │ │ subsmi ip, pc, r0 │ │ │ │ andeq pc, r0, r0, ror #31 │ │ │ │ mvnmi r0, #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -429430,15 +429430,15 @@ │ │ │ │ beq 1f8044 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ b 1f7fd4 │ │ │ │ orrseq r8, r4, r0, ror r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, sl, asr r5 │ │ │ │ + cmneq r4, sl, ror r5 │ │ │ │ orrseq r8, r4, r0, asr r0 │ │ │ │ @ instruction: 0x01947fdc │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ orrseq r7, r4, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -429784,18 +429784,18 @@ │ │ │ │ b 1f8548 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ udf #0 │ │ │ │ orrseq r7, r4, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01947e98 │ │ │ │ @ instruction: 0x01947d94 │ │ │ │ - cmneq r4, lr, lsl r2 │ │ │ │ - cmneq r4, r7, lsl r2 │ │ │ │ + cmneq r4, lr, lsr r2 │ │ │ │ + cmneq r4, r7, lsr r2 │ │ │ │ @ instruction: 0x01947c98 │ │ │ │ - cmneq r4, ip, lsl r1 │ │ │ │ + cmneq r4, ip, lsr r1 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x019479bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -430607,19 +430607,19 @@ │ │ │ │ @ instruction: 0x01947494 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r7, r4, r0, lsl #9 │ │ │ │ orrseq r7, r4, r0, ror #8 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - cmneq r4, r0, lsl r6 │ │ │ │ + cmneq r4, r0, lsr r6 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - @ instruction: 0x0164a598 │ │ │ │ + strheq sl, [r4, #-88]! @ 0xffffffa8 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - ldrdeq sl, [r4, #-44]! @ 0xffffffd4 │ │ │ │ + strdeq sl, [r4, #-44]! @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ cmp r2, #131072 @ 0x20000 │ │ │ │ ldr r2, [pc, #524] @ 1f95b4 │ │ │ │ @@ -430896,15 +430896,15 @@ │ │ │ │ cmp r5, r6 │ │ │ │ add r3, r0, #4 │ │ │ │ bne 1f97bc │ │ │ │ b 1f96a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r6, r4, r4, lsl sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r8, asr pc │ │ │ │ + cmneq r4, r8, ror pc │ │ │ │ orrseq r6, r4, r8, asr #18 │ │ │ │ orrseq r6, r4, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov lr, r2 │ │ │ │ @@ -431098,15 +431098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, ip │ │ │ │ moveq r1, #464 @ 0x1d0 │ │ │ │ beq 1f9a78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x019465f0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r1, lsl #23 │ │ │ │ + cmneq r4, r1, lsr #23 │ │ │ │ orrseq r6, r4, r4, lsr #11 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ orrseq r6, r4, r8, ror #10 │ │ │ │ orrseq r6, r4, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -431389,15 +431389,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ b 1f9f10 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x019461dc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r6, r4, r8, asr r1 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - strheq r9, [r4, #-111]! @ 0xffffff91 │ │ │ │ + ldrdeq r9, [r4, #-111]! @ 0xffffff91 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #960] @ 1fa38c │ │ │ │ mov r6, r3 │ │ │ │ @@ -431641,17 +431641,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ b 1fa290 │ │ │ │ orrseq r6, r4, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - ldrdeq r9, [r4, #-67]! @ 0xffffffbd │ │ │ │ - strheq r9, [r4, #-75]! @ 0xffffffb5 │ │ │ │ - cmneq r4, r3, lsr #9 │ │ │ │ + strdeq r9, [r4, #-67]! @ 0xffffffbd │ │ │ │ + ldrdeq r9, [r4, #-75]! @ 0xffffffb5 │ │ │ │ + cmneq r4, r3, asr #9 │ │ │ │ orrseq r5, r4, r8, lsr lr │ │ │ │ @ instruction: 0x01945d90 │ │ │ │ orrseq r5, r4, r0, lsl sp │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -431879,17 +431879,17 @@ │ │ │ │ b 1fa6b4 │ │ │ │ strb r0, [sp] │ │ │ │ b 1fa6b4 │ │ │ │ strd r0, [sp] │ │ │ │ b 1fa6b4 │ │ │ │ orrseq r5, r4, r4, lsl ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r7, lsl #3 │ │ │ │ + cmneq r4, r7, lsr #3 │ │ │ │ @ instruction: 0x01945af0 │ │ │ │ - ldrdeq r9, [r4, #-15]! │ │ │ │ + strdeq r9, [r4, #-15]! │ │ │ │ orrseq r5, r4, r4, lsr sl │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ orrseq r5, r4, r8, lsl #19 │ │ │ │ @ instruction: 0x019458fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -433659,15 +433659,15 @@ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ orrseq r4, r4, r0, asr r7 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ orrseq r4, r4, r8, lsr #11 │ │ │ │ orrseq r4, r4, r0, lsl #7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - strheq r7, [r4, #-116]! @ 0xffffff8c │ │ │ │ + ldrdeq r7, [r4, #-116]! @ 0xffffff8c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @@ -433843,15 +433843,15 @@ │ │ │ │ moveq r0, #64 @ 0x40 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x00000abd │ │ │ │ ldr r3, [pc, #8] @ 1fc604 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ bx lr │ │ │ │ - ldrdeq r7, [r4, #-16]! │ │ │ │ + strdeq r7, [r4, #-16]! │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #532] @ 1fc838 │ │ │ │ mov r5, r3 │ │ │ │ @@ -433987,15 +433987,15 @@ │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ b 1fc80c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x019439d0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r3, r4, ip, lsr #17 │ │ │ │ - strheq r6, [r4, #-224]! @ 0xffffff20 │ │ │ │ + ldrdeq r6, [r4, #-224]! @ 0xffffff20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ands r3, r1, #2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1496] @ 1fce40 │ │ │ │ @@ -434409,15 +434409,15 @@ │ │ │ │ bl 1f95c4 │ │ │ │ b 1fce8c │ │ │ │ @ instruction: 0x001fffff │ │ │ │ ldr r3, [pc, #8] @ 1fcedc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #7 │ │ │ │ bx lr │ │ │ │ - cmneq r4, r8, lsr #18 │ │ │ │ + cmneq r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1536] @ 1fd4fc │ │ │ │ mov r5, r2 │ │ │ │ @@ -434803,22 +434803,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ moveq r2, r6 │ │ │ │ moveq r1, #102 @ 0x66 │ │ │ │ beq 1fcfc8 │ │ │ │ b 1fd128 │ │ │ │ ldrsheq r3, [r4, r8] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r6, [r4, #-112]! @ 0xffffff90 │ │ │ │ - cmneq r4, r7, lsl #15 │ │ │ │ + ldrdeq r6, [r4, #-112]! @ 0xffffff90 │ │ │ │ + cmneq r4, r7, lsr #15 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ orrseq r3, r4, r8, asr r0 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - ldrdeq r6, [r4, #-108]! @ 0xffffff94 │ │ │ │ - cmneq r4, r8, lsr #12 │ │ │ │ + strdeq r6, [r4, #-108]! @ 0xffffff94 │ │ │ │ + cmneq r4, r8, asr #12 │ │ │ │ @ instruction: 0x01942ef8 │ │ │ │ orrseq r2, r4, r4, asr #29 │ │ │ │ orrseq r2, r4, r4, lsl #29 │ │ │ │ orrseq r2, r4, ip, asr lr │ │ │ │ orrseq r2, r4, r8, lsr #28 │ │ │ │ @ instruction: 0x01942df4 │ │ │ │ orrseq r2, r4, r0, asr #27 │ │ │ │ @@ -434992,15 +434992,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1fd6b8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ orrseq r2, r4, r0, ror #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r4, ror r1 │ │ │ │ + @ instruction: 0x01646194 │ │ │ │ orrseq r2, r4, ip, lsl sl │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ orrseq r2, r4, r0, asr #19 │ │ │ │ orrseq r2, r4, r0, ror #18 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ @ instruction: 0x019428d4 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ @@ -435422,15 +435422,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1fda48 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x019427b8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r8, asr #29 │ │ │ │ + cmneq r4, r8, ror #29 │ │ │ │ orrseq r2, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ orrseq r2, r4, r8, asr #12 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ @ instruction: 0x019425d8 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ orrseq r2, r4, r4, lsl r5 │ │ │ │ @@ -435524,15 +435524,15 @@ │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ b 1fdf88 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r2, r4, r8, ror #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r5, [r4, #-118]! @ 0xffffff8a │ │ │ │ + strdeq r5, [r4, #-118]! @ 0xffffff8a │ │ │ │ orrseq r2, r4, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -435829,15 +435829,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ orrseq r1, r4, r0, lsl #31 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r1, r4, ip, asr #30 │ │ │ │ - cmneq r4, lr, lsl #13 │ │ │ │ + cmneq r4, lr, lsr #13 │ │ │ │ muleq r0, fp, r2 │ │ │ │ orrseq r1, r4, r4, asr lr │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -436181,23 +436181,23 @@ │ │ │ │ b 1fe940 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x01941abc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r4, r7, lsl r2 │ │ │ │ + cmneq r4, r7, lsr r2 │ │ │ │ @ instruction: 0x01941a94 │ │ │ │ orrseq r1, r4, r8, ror #19 │ │ │ │ - cmneq r4, r5, lsr r1 │ │ │ │ - strdeq r5, [r4, #-8]! │ │ │ │ + cmneq r4, r5, asr r1 │ │ │ │ + cmneq r4, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r4, r0, ror lr │ │ │ │ + @ instruction: 0x01644e90 │ │ │ │ orrseq r1, r4, r0, ror r6 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -436730,15 +436730,15 @@ │ │ │ │ orrseq r1, r4, ip, lsl #10 │ │ │ │ orrseq r1, r4, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x019414bc │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - cmneq r4, r8, lsl r6 │ │ │ │ + cmneq r4, r8, lsr r6 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -437173,15 +437173,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1de788 │ │ │ │ str r0, [r4, #4] │ │ │ │ b 1ff908 │ │ │ │ orrseq r0, r4, r8, lsr #14 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rscseq r8, pc, ip, asr #6 │ │ │ │ + rscseq r8, pc, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -437339,16 +437339,16 @@ │ │ │ │ str r7, [r4, #24] │ │ │ │ ldr r0, [sp] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 272a6c │ │ │ │ orrseq r0, r4, r4, ror #10 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rscseq r8, pc, r0, lsr #3 │ │ │ │ - rscseq r8, pc, r0, lsr r1 @ │ │ │ │ + rscseq r8, pc, r0, asr #3 │ │ │ │ + rscseq r8, pc, r0, asr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #1676] @ 200358 │ │ │ │ @@ -437771,15 +437771,15 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ b 200154 │ │ │ │ mov r6, r3 │ │ │ │ b 20000c │ │ │ │ orrseq r0, r4, ip, lsr #6 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rscseq r7, pc, r8, lsr #20 │ │ │ │ + rscseq r7, pc, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r1 │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -437859,15 +437859,15 @@ │ │ │ │ mov sl, #8 │ │ │ │ b 200414 │ │ │ │ mov sl, #1 │ │ │ │ b 200414 │ │ │ │ mov sl, #16 │ │ │ │ b 200414 │ │ │ │ orrseq pc, r3, r4, asr ip @ │ │ │ │ - cmneq r4, r4, lsl #20 │ │ │ │ + cmneq r4, r4, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #696] @ 2007a0 │ │ │ │ @@ -439372,15 +439372,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 271f68 │ │ │ │ ldr r1, [pc, #40] @ 201c84 │ │ │ │ b 201bbc │ │ │ │ ldr r1, [pc, #32] @ 201c84 │ │ │ │ b 201b48 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - strdeq r2, [r4, #-33]! @ 0xffffffdf │ │ │ │ + cmneq r4, r1, lsl r3 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ @@ -440298,16 +440298,16 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq sp, r3, r8, lsl #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ @ instruction: 0x0193d6d8 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - cmneq r4, r4, asr #9 │ │ │ │ - strheq r1, [r4, #-76]! @ 0xffffffb4 │ │ │ │ + cmneq r4, r4, ror #9 │ │ │ │ + ldrdeq r1, [r4, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r6, r2 │ │ │ │ @@ -441066,25 +441066,25 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq sp, r3, r8, ror #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - cmneq r4, r0, lsr #3 │ │ │ │ + cmneq r4, r0, asr #3 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - cmneq r4, r8, lsr #1 │ │ │ │ - smultteq r4, r8, lr │ │ │ │ + cmneq r4, r8, asr #1 │ │ │ │ + cmneq r4, r8, lsl #30 │ │ │ │ orrseq ip, r3, r4, lsr pc │ │ │ │ - cmneq r4, r8, lsl #26 │ │ │ │ - strheq r0, [r4, #-176]! @ 0xffffff50 │ │ │ │ + cmneq r4, r8, lsr #26 │ │ │ │ + ldrdeq r0, [r4, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - smultbeq r4, r4, r9 │ │ │ │ - smulbbeq r4, r0, r9 │ │ │ │ + smulbteq r4, r4, r9 │ │ │ │ + smultbeq r4, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -441439,21 +441439,21 @@ │ │ │ │ orrseq ip, r3, r8, asr #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - cmneq r4, r0, lsr r6 │ │ │ │ + cmneq r4, r0, asr r6 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ orrseq ip, r3, ip, lsl #10 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - cmneq r4, r0, lsr #8 │ │ │ │ - smulbteq r4, r4, r3 │ │ │ │ + cmneq r4, r0, asr #8 │ │ │ │ + smultteq r4, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -441809,21 +441809,21 @@ │ │ │ │ orrseq ip, r3, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - smulbteq r4, r8, r0 │ │ │ │ + smultteq r4, r8, r0 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ orrseq fp, r3, r4, asr #30 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - strheq pc, [r3, #-232]! @ 0xffffff18 @ │ │ │ │ - msreq (UNDEF: 99), ip, asr lr │ │ │ │ + ldrdeq pc, [r3, #-232]! @ 0xffffff18 │ │ │ │ + msreq (UNDEF: 99), ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -442183,21 +442183,21 @@ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - msreq (UNDEF: 115), r4, asr fp │ │ │ │ + msreq (UNDEF: 115), r4, ror fp │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ orrseq fp, r3, r0, ror r9 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - msreq SPSR_xc, r4, asr #18 │ │ │ │ - msreq SPSR_xc, r8, ror #17 │ │ │ │ + msreq SPSR_xc, r4, ror #18 │ │ │ │ + msreq SPSR_xc, r8, lsl #18 │ │ │ │ cmp r0, #480 @ 0x1e0 │ │ │ │ bcs 2048a0 │ │ │ │ cmp r0, #114 @ 0x72 │ │ │ │ bls 2048a8 │ │ │ │ ldr r3, [pc, #216] @ 204960 │ │ │ │ sub r0, r0, #115 @ 0x73 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -442250,15 +442250,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - msreq SPSR_xc, r8, asr #16 │ │ │ │ + msreq SPSR_xc, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -443106,25 +443106,25 @@ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ muleq r0, fp, r1 │ │ │ │ orrseq sl, r3, r4, lsr #29 │ │ │ │ - cmneq r3, lr, lsr #28 │ │ │ │ + cmneq r3, lr, asr #28 │ │ │ │ @ instruction: 0x0193ab90 │ │ │ │ - cmneq r3, r6, lsl ip │ │ │ │ + cmneq r3, r6, lsr ip │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - strheq lr, [r3, #-130]! @ 0xffffff7e │ │ │ │ + ldrdeq lr, [r3, #-130]! @ 0xffffff7e │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq lr, [r3, #-122]! @ 0xffffff86 │ │ │ │ + cmneq r3, sl, lsl r8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #80] @ 0x50 │ │ │ │ bl 1df228 │ │ │ │ @@ -444420,22 +444420,22 @@ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ orrseq sl, r3, r4, lsl #8 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ orrseq sl, r3, r0, ror r3 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - cmneq r3, sl, ror #11 │ │ │ │ + cmneq r3, sl, lsl #12 │ │ │ │ @ instruction: 0x0193a2b0 │ │ │ │ orrseq sl, r3, r8, ror r2 │ │ │ │ - @ instruction: 0x0163e896 │ │ │ │ + strheq lr, [r3, #-134]! @ 0xffffff7a │ │ │ │ @ instruction: 0x0193a1f8 │ │ │ │ @ instruction: 0x0193a1b8 │ │ │ │ orrseq sl, r3, r4, lsl #3 │ │ │ │ - ldrdeq lr, [r3, #-126]! @ 0xffffff82 │ │ │ │ + strdeq lr, [r3, #-126]! @ 0xffffff82 │ │ │ │ @ instruction: 0x01939fb0 │ │ │ │ orrseq r9, r3, r8, asr pc │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ orrseq r9, r3, r8, lsr #30 │ │ │ │ @ instruction: 0x01939ef0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ orrseq r9, r3, r8, asr #27 │ │ │ │ @@ -444466,15 +444466,15 @@ │ │ │ │ orrseq r9, r3, r8, lsr r2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ @ instruction: 0x01938ed0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ orrseq r8, r3, r8, lsr sp │ │ │ │ - cmneq r3, sl, asr r3 │ │ │ │ + cmneq r3, sl, ror r3 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ orrseq r8, r3, r4, lsl #23 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ @@ -445710,18 +445710,18 @@ │ │ │ │ strb r3, [sp, #24] │ │ │ │ b 207b44 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ mvnsmi r0, r0 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ orrseq r8, r3, r4, lsr #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq ip, [r3, #-150]! @ 0xffffff6a │ │ │ │ - cmneq r3, r2, ror r9 │ │ │ │ + ldrdeq ip, [r3, #-150]! @ 0xffffff6a │ │ │ │ + @ instruction: 0x0163c992 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - strdeq ip, [r3, #-130]! @ 0xffffff7e │ │ │ │ + cmneq r3, r2, lsl r9 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #296 @ 0x128 │ │ │ │ bcs 208034 │ │ │ │ cmp r3, #292 @ 0x124 │ │ │ │ bhi 20801c │ │ │ │ cmp r3, #115 @ 0x73 │ │ │ │ @@ -445799,15 +445799,15 @@ │ │ │ │ b 208080 │ │ │ │ ldr r0, [pc, #20] @ 2080d8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 20801c │ │ │ │ b 208080 │ │ │ │ andmi r1, r0, r1, asr #32 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - cmneq r3, lr, lsr r7 │ │ │ │ + cmneq r3, lr, asr r7 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ ldr ip, [pc, #352] @ 208248 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ beq 208148 │ │ │ │ cmp r2, #4 │ │ │ │ @@ -446858,16 +446858,16 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r7, r3, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r7, r7, r3, lsl #30 │ │ │ │ @ instruction: 0x01937390 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ orrseq r7, r3, r8, ror #2 │ │ │ │ - @ instruction: 0x0163b89d │ │ │ │ - cmneq r3, r5, ror r8 │ │ │ │ + strheq fp, [r3, #-141]! @ 0xffffff73 │ │ │ │ + @ instruction: 0x0163b895 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -448113,33 +448113,33 @@ │ │ │ │ b 20a3f8 │ │ │ │ @ instruction: 0x01936abc │ │ │ │ orrseq r6, r3, r0, asr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r6, r3, ip, ror #20 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ - cmneq r3, lr, asr r1 │ │ │ │ + cmneq r3, lr, ror r1 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - strdeq sl, [r3, #-220]! @ 0xffffff24 │ │ │ │ - cmneq r3, r2, asr r9 │ │ │ │ + cmneq r3, ip, lsl lr │ │ │ │ + cmneq r3, r2, ror r9 │ │ │ │ muleq r0, fp, r2 │ │ │ │ - strheq sl, [r3, #-130]! @ 0xffffff7e │ │ │ │ + ldrdeq sl, [r3, #-130]! @ 0xffffff7e │ │ │ │ andeq r7, r7, r3, lsl #30 │ │ │ │ - cmneq r3, sl, lsl #12 │ │ │ │ + cmneq r3, sl, lsr #12 │ │ │ │ andeq r1, r0, ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - cmneq r3, sl, lsl #23 │ │ │ │ - cmneq r3, sl, lsr fp │ │ │ │ + cmneq r3, sl, lsr #23 │ │ │ │ + cmneq r3, sl, asr fp │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ cmp r2, #32 │ │ │ │ andne r2, r2, #31 │ │ │ │ mvnne r6, #0 │ │ │ │ @@ -448971,24 +448971,24 @@ │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 20b294 │ │ │ │ subs r0, r3, r0 │ │ │ │ mvnne r0, #0 │ │ │ │ bx lr │ │ │ │ - strheq r9, [r3, #-138]! @ 0xffffff76 │ │ │ │ + ldrdeq r9, [r3, #-138]! @ 0xffffff76 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ rscseq r0, r8, fp, lsl r2 │ │ │ │ cdpeq 4, 0, cr3, cr0, cr0, {0} │ │ │ │ andeq r6, r0, r1, lsr r5 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ - cmneq r3, r6, lsr #16 │ │ │ │ + cmneq r3, r6, asr #16 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ andne r0, r0, r1, lsl r0 │ │ │ │ - cmneq r3, r7, lsr #15 │ │ │ │ + cmneq r3, r7, asr #15 │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ andeq r0, r0, sl, lsr #4 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -450393,20 +450393,20 @@ │ │ │ │ orrseq r4, r3, r8, lsr r7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r4, r3, ip, lsl r7 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ orrseq r4, r3, r8, asr #13 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - cmneq r3, r8, asr sp │ │ │ │ - smlalseq pc, pc, r4, r3 @ │ │ │ │ - cmneq r3, r6, asr #15 │ │ │ │ + cmneq r3, r8, ror sp │ │ │ │ + ldrheq pc, [pc], #52 @ │ │ │ │ + cmneq r3, r6, ror #15 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ muleq r0, fp, r2 │ │ │ │ - cmneq r3, lr, ror #1 │ │ │ │ + cmneq r3, lr, lsl #2 │ │ │ │ ldr r3, [fp, #-276] @ 0xfffffeec │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [fp, #-228] @ 0xffffff1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [fp, #-224] @ 0xffffff20 │ │ │ │ sub r3, fp, #228 @ 0xe4 │ │ │ │ @@ -450932,17 +450932,17 @@ │ │ │ │ strb r2, [r4, #20] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #12] @ 20d110 │ │ │ │ add r2, pc, r2 │ │ │ │ b 20d0bc │ │ │ │ - tsteq lr, r0, ror #2 │ │ │ │ - ldrheq sl, [lr], #196 @ 0xc4 @ │ │ │ │ - strdeq r6, [sp, -r4] │ │ │ │ + smlabbeq lr, r0, r1, r0 │ │ │ │ + ldrsbeq sl, [lr], #196 @ 0xc4 @ │ │ │ │ + tsteq sp, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r2] │ │ │ │ ldr r4, [r1] │ │ │ │ mov r7, r2 │ │ │ │ @@ -451564,17 +451564,17 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01932cd0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r2, r3, r8, lsr #25 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ orrseq r2, r3, r0, ror #17 │ │ │ │ - cmneq r3, sl, lsl #5 │ │ │ │ + cmneq r3, sl, lsr #5 │ │ │ │ orrseq r2, r3, r4, ror #13 │ │ │ │ - cmneq r3, lr │ │ │ │ + cmneq r3, lr, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [pc, #2620] @ 20e550 │ │ │ │ @@ -452234,16 +452234,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ udf #0 │ │ │ │ orrseq r2, r3, r0, ror #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r2, r3, r4, asr #9 │ │ │ │ orrseq r2, r3, r8, lsr #4 │ │ │ │ - rscseq r9, lr, r0, lsl #31 │ │ │ │ - cmneq r3, sl, asr ip │ │ │ │ + rscseq r9, lr, r0, lsr #31 │ │ │ │ + cmneq r3, sl, ror ip │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x01931af0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -452449,15 +452449,15 @@ │ │ │ │ mov r3, #8 │ │ │ │ b 20e80c │ │ │ │ mov r3, #1 │ │ │ │ b 20e80c │ │ │ │ mov r3, #16 │ │ │ │ b 20e80c │ │ │ │ @ instruction: 0x0193189c │ │ │ │ - @ instruction: 0x0163629b │ │ │ │ + strheq r6, [r3, #-43]! @ 0xffffffd5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r3, [pc, #3724] @ 20f76c │ │ │ │ @@ -453393,29 +453393,29 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ b 20f74c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r1, r3, r8, lsl r7 │ │ │ │ orrseq r1, r3, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x019316b8 │ │ │ │ - ldrdeq r6, [r3, #-30]! @ 0xffffffe2 │ │ │ │ + strdeq r6, [r3, #-30]! @ 0xffffffe2 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ @ instruction: 0x00001db8 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x01635c98 │ │ │ │ + strheq r5, [r3, #-200]! @ 0xffffff38 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - cmneq r3, sl, asr #19 │ │ │ │ - cmneq r3, r6, lsl #16 │ │ │ │ - strheq r5, [r3, #-118]! @ 0xffffff8a │ │ │ │ + cmneq r3, sl, ror #19 │ │ │ │ + cmneq r3, r6, lsr #16 │ │ │ │ + ldrdeq r5, [r3, #-118]! @ 0xffffff8a │ │ │ │ andeq r2, r0, r0, asr #2 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - cmneq r3, r2, lsl #11 │ │ │ │ + cmneq r3, r2, lsr #11 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -453540,15 +453540,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 20f7f8 │ │ │ │ b 20f85c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ orrseq r0, r3, r8, lsl r8 │ │ │ │ - cmneq r3, r6, lsl #7 │ │ │ │ + cmneq r3, r6, lsr #7 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ stmdaeq r0, {r0, r6} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -454942,26 +454942,26 @@ │ │ │ │ bhi 210e98 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 210288 │ │ │ │ @ instruction: 0x0192fed4 │ │ │ │ @ instruction: 0x0192febc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq pc, r2, r4, ror lr @ │ │ │ │ - cmneq r3, ip, asr #19 │ │ │ │ + cmneq r3, ip, ror #19 │ │ │ │ muleq r0, r3, r1 │ │ │ │ andeq r0, r0, pc, asr r2 │ │ │ │ muleq r0, r0, r6 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r3, r2, lsl #19 │ │ │ │ - cmneq r3, sl, asr #18 │ │ │ │ + cmneq r3, r2, lsr #19 │ │ │ │ + cmneq r3, sl, ror #18 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - @ instruction: 0x0163389a │ │ │ │ + strheq r3, [r3, #-138]! @ 0xffffff76 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ muleq r0, sp, r2 │ │ │ │ ldrb r3, [r9, #41] @ 0x29 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 2112e4 │ │ │ │ and r1, r3, #63 @ 0x3f │ │ │ │ mvn r2, #0 │ │ │ │ @@ -456360,17 +456360,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x0192dff8 │ │ │ │ @ instruction: 0x0192dfdc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r3, sl, asr #22 │ │ │ │ + cmneq r3, sl, ror #22 │ │ │ │ orrseq sp, r2, r4, asr lr │ │ │ │ - cmneq r3, r4, lsl r9 │ │ │ │ + cmneq r3, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #628] @ 212870 │ │ │ │ ldr r5, [r0, #384] @ 0x180 │ │ │ │ ldr r3, [pc, #624] @ 212874 │ │ │ │ @@ -456781,15 +456781,15 @@ │ │ │ │ ldr r3, [r3, #16] │ │ │ │ udf #0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ udf #0 │ │ │ │ orrseq sp, r2, ip, asr r7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sp, r2, ip, asr #14 │ │ │ │ - cmneq r3, sl, lsr #5 │ │ │ │ + cmneq r3, sl, asr #5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ orrseq sp, r2, r4, ror r5 │ │ │ │ orrseq sp, r2, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -457318,15 +457318,15 @@ │ │ │ │ orrseq sp, r2, r8, asr r3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sp, r2, ip, lsr r3 │ │ │ │ orrseq sp, r2, ip, lsr #3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ muleq r0, fp, r2 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - tsteq r3, r8, ror #3 │ │ │ │ + tsteq r3, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -457585,15 +457585,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ b 213854 │ │ │ │ strd r2, [sp, #8] │ │ │ │ b 213854 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0192c7f4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r3, r3, lsl r4 │ │ │ │ + cmneq r3, r3, lsr r4 │ │ │ │ orrseq ip, r2, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #16] │ │ │ │ @@ -457796,15 +457796,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [sp, #16] │ │ │ │ b 213b48 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq ip, r2, r4, asr r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq ip, r2, r0, lsr #10 │ │ │ │ - cmneq r3, r3, asr #2 │ │ │ │ + cmneq r3, r3, ror #2 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ orrseq ip, r2, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -459001,15 +459001,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ b 21487c │ │ │ │ @ instruction: 0x0192c09c │ │ │ │ @ instruction: 0x0192c098 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - smulbteq r3, r0, ip │ │ │ │ + smultteq r3, r0, ip │ │ │ │ orrseq fp, r2, r0, ror #31 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ orrseq fp, r2, r0, ror #22 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ orrseq fp, r2, ip, lsl #20 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ @@ -460285,35 +460285,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ orrseq sl, r2, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sl, r2, r4, lsl #21 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - msreq (UNDEF: 98), r8, ror #12 │ │ │ │ + msreq (UNDEF: 98), r8, lsl #13 │ │ │ │ andeq r0, r0, r1, lsr r2 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ orrseq sl, r2, ip, ror #17 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x0192a894 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, fp, lsl r2 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ @ instruction: 0x0192a690 │ │ │ │ orrseq sl, r2, ip, ror #11 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - msreq (UNDEF: 98), r0, asr #5 │ │ │ │ - msreq (UNDEF: 98), r0, ror #4 │ │ │ │ + msreq (UNDEF: 98), r0, ror #5 │ │ │ │ + msreq (UNDEF: 98), r0, lsl #5 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ orrseq sl, r2, r4, lsr #5 │ │ │ │ orrseq sl, r2, ip, lsl r2 │ │ │ │ ldrheq sl, [r2, ip] │ │ │ │ - strheq lr, [r2, #-210]! @ 0xffffff2e │ │ │ │ + ldrdeq lr, [r2, #-210]! @ 0xffffff2e │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - @ instruction: 0x0162ec9a │ │ │ │ + strheq lr, [r2, #-202]! @ 0xffffff36 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #268] @ 2164a8 │ │ │ │ ldr r1, [pc, #268] @ 2164ac │ │ │ │ @@ -460561,15 +460561,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [sp, #16] │ │ │ │ b 21667c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r9, r2, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r9, r2, ip, ror #19 │ │ │ │ - cmneq r2, r6, asr #15 │ │ │ │ + cmneq r2, r6, ror #15 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ orrseq r9, r2, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov lr, r2 │ │ │ │ @@ -460786,15 +460786,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 216a48 │ │ │ │ add r5, r5, #4 │ │ │ │ b 216a10 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ b 216aac │ │ │ │ - strheq lr, [r2, #-50]! @ 0xffffffce │ │ │ │ + ldrdeq lr, [r2, #-50]! @ 0xffffffce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -460939,15 +460939,15 @@ │ │ │ │ str r6, [r0, #48] @ 0x30 │ │ │ │ str r7, [r0, #4] │ │ │ │ strb r9, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0] │ │ │ │ str r0, [r8, #80] @ 0x50 │ │ │ │ ldr r6, [r5, r3, lsl #2] │ │ │ │ b 216b80 │ │ │ │ - ldrdeq lr, [r2, #-26]! @ 0xffffffe6 │ │ │ │ + strdeq lr, [r2, #-26]! @ 0xffffffe6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ bics r3, r3, #262144 @ 0x40000 │ │ │ │ bne 216ddc │ │ │ │ @@ -461295,15 +461295,15 @@ │ │ │ │ b 217288 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r4, [r4, r3, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 217220 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r2, lr, ror #24 │ │ │ │ + cmneq r2, lr, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3752] @ 0xea8 │ │ │ │ ldr r2, [pc, #3392] @ 218050 │ │ │ │ sub sp, sp, #308 @ 0x134 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ @@ -462153,23 +462153,23 @@ │ │ │ │ udf #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ orrseq r8, r2, r4, ror #25 │ │ │ │ orrseq r8, r2, ip, asr #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0162d99e │ │ │ │ - cmneq r2, r4, ror #18 │ │ │ │ + strheq sp, [r2, #-158]! @ 0xffffff62 │ │ │ │ + cmneq r2, r4, lsl #19 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r2, ip, lsr r7 │ │ │ │ + cmneq r2, ip, asr r7 │ │ │ │ @ instruction: 0x019286f0 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - cmneq r2, ip, asr r3 │ │ │ │ + cmneq r2, ip, ror r3 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #384] @ 0x180 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -462379,15 +462379,15 @@ │ │ │ │ bl 1e12d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 271b98 │ │ │ │ mov r4, r6 │ │ │ │ ldr r2, [r7] │ │ │ │ b 218210 │ │ │ │ - cmneq r2, ip, asr #28 │ │ │ │ + cmneq r2, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1408] @ 218980 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [pc, #1404] @ 218984 │ │ │ │ @@ -462741,17 +462741,17 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 218498 │ │ │ │ b 218440 │ │ │ │ @ instruction: 0x01927bf0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01927bd0 │ │ │ │ - cmneq r2, lr, asr #22 │ │ │ │ - cmneq r2, r4, lsl fp │ │ │ │ - strdeq ip, [r2, #-152]! @ 0xffffff68 │ │ │ │ + cmneq r2, lr, ror #22 │ │ │ │ + cmneq r2, r4, lsr fp │ │ │ │ + cmneq r2, r8, lsl sl │ │ │ │ orrseq r7, r2, r4, lsl #17 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ muleq r0, fp, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -463237,15 +463237,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ ldrheq r7, [r2, r8] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r7, r2, r4, lsl #1 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - cmneq r2, r4, lsl r0 │ │ │ │ + cmneq r2, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ @@ -463670,15 +463670,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ bl 1e1260 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ b 2197ec │ │ │ │ - cmneq r2, ip, asr #16 │ │ │ │ + cmneq r2, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #576] @ 219a6c │ │ │ │ ldr r3, [pc, #576] @ 219a70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -463823,15 +463823,15 @@ │ │ │ │ ldr r1, [r7, #56] @ 0x38 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [r7, #28] │ │ │ │ b 219884 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r6, r2, ip, asr #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r2, r0, ror #14 │ │ │ │ + cmneq r2, r0, lsl #15 │ │ │ │ orrseq r6, r2, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1784] @ 0x6f8 │ │ │ │ ldr ip, [pc, #688] @ 219d44 │ │ │ │ ldr r4, [r1, #20] │ │ │ │ @@ -464586,23 +464586,23 @@ │ │ │ │ orrseq r6, r2, r8, ror #4 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ svcvc 0x00efffff │ │ │ │ svcvc 0x00f80000 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ orrseq r6, r2, ip, lsr #32 │ │ │ │ - cmneq r2, r8, lsl r0 │ │ │ │ - cmneq r2, r0 │ │ │ │ + cmneq r2, r8, lsr r0 │ │ │ │ + cmneq r2, r0, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, sp, asr #4 │ │ │ │ andeq r1, r0, pc, lsl r4 │ │ │ │ - cmneq r2, r4, ror #29 │ │ │ │ + cmneq r2, r4, lsl #30 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ - @ instruction: 0x0162ab98 │ │ │ │ + strheq sl, [r2, #-184]! @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #732] @ 21a978 │ │ │ │ ldr r4, [r0, #384] @ 0x180 │ │ │ │ ldr r2, [pc, #728] @ 21a97c │ │ │ │ @@ -465319,19 +465319,19 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 2e7d20 │ │ │ │ b 21b030 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ orrseq r5, r2, r0, ror #5 │ │ │ │ - cmneq r2, r0, asr #8 │ │ │ │ + cmneq r2, r0, ror #8 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ andeq r0, r0, fp, asr #5 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - ldrdeq sl, [r2, #-36]! @ 0xffffffdc │ │ │ │ + strdeq sl, [r2, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466111,15 +466111,15 @@ │ │ │ │ bl 287678 │ │ │ │ str r7, [sp, #28] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r0, [r4, #28] │ │ │ │ b 21bdac │ │ │ │ - @ instruction: 0x0162959f │ │ │ │ + strheq r9, [r2, #-95]! @ 0xffffffa1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2028] @ 21c644 │ │ │ │ @@ -466632,16 +466632,16 @@ │ │ │ │ ldr r3, [r3, #28] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x0192419c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r4, r2, ip, ror r1 │ │ │ │ orrseq r4, r2, r4, rrx │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - strdeq r8, [r2, #-220]! @ 0xffffff24 │ │ │ │ - ldrdeq r8, [r2, #-221]! @ 0xffffff23 │ │ │ │ + cmneq r2, ip, lsl lr │ │ │ │ + strdeq r8, [r2, #-221]! @ 0xffffff23 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ @ instruction: 0xfffff006 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -467667,24 +467667,24 @@ │ │ │ │ orrseq r3, r2, r4, ror #18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r3, r2, r0, asr #18 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x019235f0 │ │ │ │ - cmneq r2, r2, lsl #15 │ │ │ │ + cmneq r2, r2, lsr #15 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ andseq r0, lr, r8, lsl #4 │ │ │ │ andeq r0, r0, fp, asr #5 │ │ │ │ andseq r0, r0, r0, lsr #4 │ │ │ │ - cmneq r2, r4, lsr #9 │ │ │ │ + cmneq r2, r4, asr #9 │ │ │ │ andseq r0, r0, r0, ror #4 │ │ │ │ orrseq r2, r2, ip, ror lr │ │ │ │ orrseq r2, r2, r4, ror #26 │ │ │ │ - cmneq r2, ip, asr #28 │ │ │ │ + cmneq r2, ip, ror #28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ udf #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ @@ -467947,15 +467947,15 @@ │ │ │ │ stm r6, {r2, r3} │ │ │ │ str r6, [r3] │ │ │ │ str r6, [r4, #20] │ │ │ │ b 21d890 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r2, r2, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r2, r8, ror #22 │ │ │ │ + cmneq r2, r8, lsl #23 │ │ │ │ orrseq r2, r2, r8, ror #17 │ │ │ │ orrseq r2, r2, r0, ror #14 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ @ instruction: 0x019225bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -469101,16 +469101,16 @@ │ │ │ │ b 21e49c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ udf #0 │ │ │ │ orrseq r1, r2, ip, lsr #24 │ │ │ │ orrseq r1, r2, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r2, sl, asr #28 │ │ │ │ - cmneq r2, r4, lsr #28 │ │ │ │ + cmneq r2, sl, ror #28 │ │ │ │ + cmneq r2, r4, asr #28 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ orrseq r1, r2, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -469427,15 +469427,15 @@ │ │ │ │ ldr r3, [r2, #16] │ │ │ │ udf #0 │ │ │ │ ldrsbeq r1, [r2, r0] │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - ldrdeq r6, [r2, #-26]! @ 0xffffffe6 │ │ │ │ + strdeq r6, [r2, #-26]! @ 0xffffffe6 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andseq r0, r8, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #756] @ 21f51c │ │ │ │ @@ -469907,15 +469907,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [ip, #48] @ 0x30 │ │ │ │ udf #0 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ udf #0 │ │ │ │ orrseq r0, r2, r8, lsr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r2, r4, lsl sp │ │ │ │ + cmneq r2, r4, lsr sp │ │ │ │ orrseq r0, r2, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #260] @ 21faa8 │ │ │ │ ldr r3, [pc, #260] @ 21faac │ │ │ │ @@ -470807,16 +470807,16 @@ │ │ │ │ bx lr │ │ │ │ orrs lr, lr, r4 │ │ │ │ movne ip, #1 │ │ │ │ moveq ip, #0 │ │ │ │ b 22072c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r2, r0, lsl #25 │ │ │ │ - cmneq r2, ip, asr ip │ │ │ │ + cmneq r2, r0, lsr #25 │ │ │ │ + cmneq r2, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov fp, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -473339,15 +473339,15 @@ │ │ │ │ udf #0 │ │ │ │ ldr r3, [r2, #16] │ │ │ │ udf #0 │ │ │ │ orrseq lr, r1, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0191dfdc │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ - strheq r2, [r2, #-108]! @ 0xffffff94 │ │ │ │ + ldrdeq r2, [r2, #-108]! @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r2, [pc, #1592] @ 223578 │ │ │ │ ldr r3, [pc, #1592] @ 22357c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -476683,15 +476683,15 @@ │ │ │ │ b 2262f0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, ip │ │ │ │ b 2262d0 │ │ │ │ orrseq r9, r1, ip, ror #27 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ - msreq SPSR_c, r4, rrx │ │ │ │ + msreq SPSR_c, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3312] @ 0xcf0 │ │ │ │ sub sp, sp, #748 @ 0x2ec │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r4, r2 │ │ │ │ @@ -478052,20 +478052,20 @@ │ │ │ │ mov r3, #16 │ │ │ │ b 2276b8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r9, r1, r0, lsr #6 │ │ │ │ orrseq r9, r1, r8, lsl #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r9, r1, r0, asr #5 │ │ │ │ - cmneq r1, r4, asr #11 │ │ │ │ + cmneq r1, r4, ror #11 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r1, ip, lsr #3 │ │ │ │ + cmneq r1, ip, asr #3 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - cmneq r1, r2, lsr ip │ │ │ │ + cmneq r1, r2, asr ip │ │ │ │ muleq r0, fp, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r2] │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -478382,24 +478382,24 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ beq 227b6c │ │ │ │ b 227a28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x019186f4 │ │ │ │ - cmneq r1, r7, ror sl │ │ │ │ + @ instruction: 0x0161da97 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ ldrdeq r8, [r0], -r1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmneq r1, fp, ror #18 │ │ │ │ + cmneq r1, fp, lsl #19 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - strdeq sp, [r1, #-143]! @ 0xffffff71 │ │ │ │ - cmneq r1, sl, lsr r9 │ │ │ │ + cmneq r1, pc, lsl r9 │ │ │ │ + cmneq r1, sl, asr r9 │ │ │ │ stmeq sp, {r0} │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #5 │ │ │ │ andeq r0, r1, r9, asr r0 │ │ │ │ stmdane r0!, {r0, lr} │ │ │ │ @@ -481370,15 +481370,15 @@ │ │ │ │ b 22ac2c │ │ │ │ mov ip, r7 │ │ │ │ b 22ab7c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r5, r1, r0, ror #28 │ │ │ │ orrseq r5, r1, r0, asr lr │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r1, r8, ror r2 │ │ │ │ + @ instruction: 0x0161b298 │ │ │ │ @ instruction: 0x01915d94 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ svcvc 0x00f80000 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ @ instruction: 0xfffff006 │ │ │ │ @@ -481858,41 +481858,41 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #116] @ 22b4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #108] @ 22b4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - strdeq sl, [r1, #-44]! @ 0xffffffd4 │ │ │ │ - ldrsheq ip, [ip], #168 @ 0xa8 @ │ │ │ │ - rscseq ip, ip, r8, asr fp │ │ │ │ - rscseq ip, ip, ip, lsl fp │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ - rscseq r0, lr, r4, asr #7 │ │ │ │ - rscseq ip, ip, ip, lsr #21 │ │ │ │ - rscseq ip, ip, ip, lsl fp │ │ │ │ - rscseq ip, ip, ip, ror sl │ │ │ │ - ldrheq ip, [ip], #164 @ 0xa4 @ │ │ │ │ - rscseq ip, ip, r4, ror sl │ │ │ │ - rscseq ip, ip, r0, lsr sl │ │ │ │ - tsteq r1, r0, ror #18 │ │ │ │ + cmneq r1, ip, lsl r3 │ │ │ │ + rscseq ip, ip, r8, lsl fp │ │ │ │ + rscseq ip, ip, r8, ror fp │ │ │ │ + rscseq ip, ip, ip, lsr fp │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ + rscseq r0, lr, r4, ror #7 │ │ │ │ + rscseq ip, ip, ip, asr #21 │ │ │ │ + rscseq ip, ip, ip, lsr fp │ │ │ │ smlalseq ip, ip, ip, sl @ │ │ │ │ - ldrsheq ip, [ip], #156 @ 0x9c @ │ │ │ │ - rscseq ip, ip, r8, asr sl │ │ │ │ + ldrsbeq ip, [ip], #164 @ 0xa4 @ │ │ │ │ + smlalseq ip, ip, r4, sl @ │ │ │ │ + rscseq ip, ip, r0, asr sl │ │ │ │ + tsteq r1, r0, lsl #19 │ │ │ │ + ldrheq ip, [ip], #172 @ 0xac @ │ │ │ │ rscseq ip, ip, ip, lsl sl │ │ │ │ - rscseq ip, ip, ip, ror #20 │ │ │ │ - smlalseq r0, lr, r0, r0 │ │ │ │ - rscseq r0, lr, r4, lsl #1 │ │ │ │ - rscseq ip, ip, r8, ror #19 │ │ │ │ - smlalseq ip, ip, r4, r9 @ │ │ │ │ - rscseq r0, lr, r0, rrx │ │ │ │ - rscseq r0, lr, r4, asr r0 │ │ │ │ - rscseq r0, lr, r8, asr #32 │ │ │ │ - rscseq r0, lr, ip, lsr r0 │ │ │ │ - rscseq r0, lr, r0, lsr r0 │ │ │ │ + rscseq ip, ip, r8, ror sl │ │ │ │ + rscseq ip, ip, ip, lsr sl │ │ │ │ + rscseq ip, ip, ip, lsl #21 │ │ │ │ + ldrheq r0, [lr], #0 @ │ │ │ │ + rscseq r0, lr, r4, lsr #1 │ │ │ │ + rscseq ip, ip, r8, lsl #20 │ │ │ │ + ldrheq ip, [ip], #148 @ 0x94 @ │ │ │ │ + rscseq r0, lr, r0, lsl #1 │ │ │ │ + rscseq r0, lr, r4, ror r0 │ │ │ │ + rscseq r0, lr, r8, rrx │ │ │ │ + rscseq r0, lr, ip, asr r0 │ │ │ │ + rscseq r0, lr, r0, asr r0 │ │ │ │ ldr r3, [pc, #176] @ 22b564 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #12 │ │ │ │ bhi 22b558 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -481931,28 +481931,28 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #64] @ 22b594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 22b598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - cmneq r1, r4, ror #1 │ │ │ │ - rscseq ip, ip, ip, lsl #19 │ │ │ │ - rscseq ip, ip, r8, lsl #19 │ │ │ │ - rscseq ip, ip, r8, lsl #19 │ │ │ │ - rscseq ip, ip, r8, lsl #19 │ │ │ │ - rscseq ip, ip, r8, lsl #19 │ │ │ │ - rscseq ip, ip, ip, lsl #19 │ │ │ │ - rscseq r1, pc, r0, ror #23 │ │ │ │ - rscseq ip, ip, r4, lsl #19 │ │ │ │ - rscseq ip, ip, r4, lsl #19 │ │ │ │ - rscseq ip, ip, r0, lsl #19 │ │ │ │ - rscseq ip, ip, r4, lsl #19 │ │ │ │ - rscseq ip, ip, r0, lsl #18 │ │ │ │ - tsteq lr, ip, ror r7 │ │ │ │ + cmneq r1, r4, lsl #2 │ │ │ │ + rscseq ip, ip, ip, lsr #19 │ │ │ │ + rscseq ip, ip, r8, lsr #19 │ │ │ │ + rscseq ip, ip, r8, lsr #19 │ │ │ │ + rscseq ip, ip, r8, lsr #19 │ │ │ │ + rscseq ip, ip, r8, lsr #19 │ │ │ │ + rscseq ip, ip, ip, lsr #19 │ │ │ │ + rscseq r1, pc, r0, lsl #24 │ │ │ │ + rscseq ip, ip, r4, lsr #19 │ │ │ │ + rscseq ip, ip, r4, lsr #19 │ │ │ │ + rscseq ip, ip, r0, lsr #19 │ │ │ │ + rscseq ip, ip, r4, lsr #19 │ │ │ │ + rscseq ip, ip, r0, lsr #18 │ │ │ │ + @ instruction: 0x010e579c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #212] @ 22b688 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -482004,17 +482004,17 @@ │ │ │ │ pop {r4, lr} │ │ │ │ b 28806c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 287f54 │ │ │ │ mov r1, r2 │ │ │ │ b 22b640 │ │ │ │ - cmneq r1, sp, ror #31 │ │ │ │ - rscseq ip, ip, ip, ror #17 │ │ │ │ - rscseq sp, sp, r8, ror #15 │ │ │ │ + cmneq r1, sp │ │ │ │ + rscseq ip, ip, ip, lsl #18 │ │ │ │ + rscseq sp, sp, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1256] @ 22bb94 │ │ │ │ ldr r4, [r2] │ │ │ │ mov r8, r2 │ │ │ │ @@ -482327,42 +482327,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ add r6, r6, r1 │ │ │ │ cmp r6, r7 │ │ │ │ bne 22bb5c │ │ │ │ b 22b784 │ │ │ │ - strdeq r9, [r1, #-229]! @ 0xffffff1b │ │ │ │ - tsteq r1, r4, lsr sl │ │ │ │ - rscseq ip, ip, ip, lsr #15 │ │ │ │ - @ instruction: 0x0111a9dc │ │ │ │ - rscseq ip, ip, ip, asr r7 │ │ │ │ - tsteq r1, r4, lsl #19 │ │ │ │ - rscseq ip, ip, r4, lsl r7 │ │ │ │ - rscseq ip, ip, r4, lsl r7 │ │ │ │ - tsteq r1, r8, asr #17 │ │ │ │ - rscseq sp, sp, r8, ror #13 │ │ │ │ - tsteq r1, r0, lsr #17 │ │ │ │ - rscseq ip, ip, r0, lsr r6 │ │ │ │ - tsteq r1, ip, asr #16 │ │ │ │ - rscseq ip, ip, r8, ror #11 │ │ │ │ - rscseq lr, sp, r0, lsl r0 │ │ │ │ - rscseq ip, ip, r0, ror #10 │ │ │ │ - rscseq ip, ip, r4, asr r5 │ │ │ │ - smlatteq ip, r8, r9, r5 │ │ │ │ - tsteq r1, r0, asr r7 │ │ │ │ - rscseq ip, ip, r8, lsl r5 │ │ │ │ - rscseq ip, ip, r8, lsl r5 │ │ │ │ - @ instruction: 0x0111a6d0 │ │ │ │ - rscseq ip, ip, r8, ror r4 │ │ │ │ - @ instruction: 0x0111a698 │ │ │ │ - rscseq ip, ip, ip, lsl r4 │ │ │ │ - tsteq r1, ip, lsr r6 │ │ │ │ - ldrheq ip, [ip], #56 @ 0x38 @ │ │ │ │ - @ instruction: 0x0111a5d8 │ │ │ │ + cmneq r1, r5, lsl pc │ │ │ │ + tsteq r1, r4, asr sl │ │ │ │ + rscseq ip, ip, ip, asr #15 │ │ │ │ + @ instruction: 0x0111a9fc │ │ │ │ + rscseq ip, ip, ip, ror r7 │ │ │ │ + tsteq r1, r4, lsr #19 │ │ │ │ + rscseq ip, ip, r4, lsr r7 │ │ │ │ + rscseq ip, ip, r4, lsr r7 │ │ │ │ + tsteq r1, r8, ror #17 │ │ │ │ + rscseq sp, sp, r8, lsl #14 │ │ │ │ + tsteq r1, r0, asr #17 │ │ │ │ + rscseq ip, ip, r0, asr r6 │ │ │ │ + tsteq r1, ip, ror #16 │ │ │ │ + rscseq ip, ip, r8, lsl #12 │ │ │ │ + rscseq lr, sp, r0, lsr r0 │ │ │ │ + rscseq ip, ip, r0, lsl #11 │ │ │ │ + rscseq ip, ip, r4, ror r5 │ │ │ │ + tsteq ip, r8, lsl #20 │ │ │ │ + tsteq r1, r0, ror r7 │ │ │ │ + rscseq ip, ip, r8, lsr r5 │ │ │ │ + rscseq ip, ip, r8, lsr r5 │ │ │ │ + @ instruction: 0x0111a6f0 │ │ │ │ + smlalseq ip, ip, r8, r4 @ │ │ │ │ + @ instruction: 0x0111a6b8 │ │ │ │ + rscseq ip, ip, ip, lsr r4 │ │ │ │ + tsteq r1, ip, asr r6 │ │ │ │ + ldrsbeq ip, [ip], #56 @ 0x38 @ │ │ │ │ + @ instruction: 0x0111a5f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -482377,15 +482377,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22bc5c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldrsbeq ip, [ip], #32 @ │ │ │ │ + ldrsheq ip, [ip], #32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r5, r3 │ │ │ │ orrs r3, r2, r5 │ │ │ │ mov r6, r2 │ │ │ │ @@ -482534,22 +482534,22 @@ │ │ │ │ add ip, ip, sl │ │ │ │ sub ip, ip, #1 │ │ │ │ add r7, sp, #28 │ │ │ │ b 22be9c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r4, r1, r0, ror r3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq ip, ip, r0, asr r2 │ │ │ │ + rscseq ip, ip, r0, ror r2 │ │ │ │ + ldrheq ip, [ip], #16 @ │ │ │ │ smlalseq ip, ip, r0, r1 @ │ │ │ │ - rscseq ip, ip, r0, ror r1 │ │ │ │ orrseq r4, r1, r8, lsl r2 │ │ │ │ - @ instruction: 0x010cb490 │ │ │ │ - rscseq ip, ip, r0, lsr #1 │ │ │ │ - rscseq ip, ip, r4, lsl #1 │ │ │ │ - tsteq ip, r0, ror #8 │ │ │ │ + @ instruction: 0x010cb4b0 │ │ │ │ + rscseq ip, ip, r0, asr #1 │ │ │ │ + rscseq ip, ip, r4, lsr #1 │ │ │ │ + smlabbeq ip, r0, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r4, r1 │ │ │ │ @@ -482603,17 +482603,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ebff4 │ │ │ │ mov r4, r0 │ │ │ │ b 22bf74 │ │ │ │ mov r1, r4 │ │ │ │ bl 2ed808 │ │ │ │ b 22bf74 │ │ │ │ - rscseq fp, ip, r0, ror #31 │ │ │ │ - rscseq fp, ip, r8, lsr #31 │ │ │ │ - rscseq fp, ip, r0, lsl #31 │ │ │ │ + rscseq ip, ip, r0 │ │ │ │ + rscseq fp, ip, r8, asr #31 │ │ │ │ + rscseq fp, ip, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs r5, r0, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -482650,17 +482650,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 5352c │ │ │ │ orreq r4, r7, r4, lsr #3 │ │ │ │ - rscseq fp, ip, r8, lsr #30 │ │ │ │ - rscseq pc, sp, ip, lsr r4 @ │ │ │ │ - tsteq ip, ip, lsr #26 │ │ │ │ + rscseq fp, ip, r8, asr #30 │ │ │ │ + rscseq pc, sp, ip, asr r4 @ │ │ │ │ + tsteq ip, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ and r2, r0, #134 @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #6 │ │ │ │ @@ -482704,22 +482704,22 @@ │ │ │ │ b 22c130 │ │ │ │ ldr r3, [pc, #40] @ 22c190 │ │ │ │ add r3, pc, r3 │ │ │ │ b 22c130 │ │ │ │ ldr r3, [pc, #32] @ 22c194 │ │ │ │ add r3, pc, r3 │ │ │ │ b 22c130 │ │ │ │ - rscseq r6, sp, r8, lsr r6 │ │ │ │ - tsteq ip, r8, ror r2 │ │ │ │ - ldrheq r5, [sp], #196 @ 0xc4 @ │ │ │ │ - rscseq fp, ip, ip, lsr #28 │ │ │ │ - rscseq fp, ip, r0, lsr #28 │ │ │ │ - ldrdeq pc, [pc, -r4] │ │ │ │ - smlabteq pc, r8, sl, pc @ │ │ │ │ - @ instruction: 0x0110cef4 │ │ │ │ + rscseq r6, sp, r8, asr r6 │ │ │ │ + @ instruction: 0x010c5298 │ │ │ │ + ldrsbeq r5, [sp], #196 @ 0xc4 @ │ │ │ │ + rscseq fp, ip, ip, asr #28 │ │ │ │ + rscseq fp, ip, r0, asr #28 │ │ │ │ + strdeq pc, [pc, -r4] │ │ │ │ + smlatteq pc, r8, sl, pc @ │ │ │ │ + tsteq r0, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ bl 1e0e74 │ │ │ │ @@ -482744,16 +482744,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ strd r4, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ - rscseq fp, ip, ip, lsl #27 │ │ │ │ - rscseq fp, ip, r4, lsl #26 │ │ │ │ + rscseq fp, ip, ip, lsr #27 │ │ │ │ + rscseq fp, ip, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r5, [r0, #37] @ 0x25 │ │ │ │ sub sp, sp, #28 │ │ │ │ cmp r2, #6 │ │ │ │ @@ -483224,52 +483224,52 @@ │ │ │ │ bls 22c340 │ │ │ │ ldr r2, [pc, #164] @ 22ca2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ b 22c340 │ │ │ │ - rscseq fp, ip, ip, lsl sp │ │ │ │ - tsteq fp, ip, ror #4 │ │ │ │ - ldrsbeq fp, [ip], #196 @ 0xc4 @ │ │ │ │ - tsteq fp, r4, ror #4 │ │ │ │ - tsteq fp, r8, lsr r2 │ │ │ │ - tsteq r1, r4, lsr lr │ │ │ │ - rscseq sp, sp, ip, lsr #12 │ │ │ │ - rscseq fp, ip, ip, lsl #21 │ │ │ │ - @ instruction: 0x01119c90 │ │ │ │ - ldrheq fp, [ip], #172 @ 0xac @ │ │ │ │ - rscseq fp, ip, ip, lsl #21 │ │ │ │ - tsteq r1, r8, lsl ip │ │ │ │ - rscseq fp, ip, r8, lsl sl │ │ │ │ - rscseq fp, ip, r0, lsl sl │ │ │ │ - rscseq fp, ip, r8, lsl #20 │ │ │ │ - ldrsheq fp, [ip], #156 @ 0x9c @ │ │ │ │ - rscseq fp, ip, r4, ror #19 │ │ │ │ - tsteq r1, r8, asr fp │ │ │ │ - rscseq ip, sp, r4, lsr r9 │ │ │ │ - rscseq fp, ip, ip, ror r8 │ │ │ │ - rscseq fp, ip, r4, asr #17 │ │ │ │ - rscseq fp, ip, r4, lsl #16 │ │ │ │ - ldrsheq fp, [ip], #120 @ 0x78 @ │ │ │ │ - smlabbeq ip, r8, ip, r4 │ │ │ │ - @ instruction: 0x011199f4 │ │ │ │ - rscseq sp, sp, r0, lsr r2 │ │ │ │ - rscseq fp, ip, ip, lsl #16 │ │ │ │ + rscseq fp, ip, ip, lsr sp │ │ │ │ + smlabbeq fp, ip, r2, ip │ │ │ │ + ldrsheq fp, [ip], #196 @ 0xc4 @ │ │ │ │ + smlabbeq fp, r4, r2, ip │ │ │ │ + tsteq fp, r8, asr r2 │ │ │ │ + tsteq r1, r4, asr lr │ │ │ │ + rscseq sp, sp, ip, asr #12 │ │ │ │ + rscseq fp, ip, ip, lsr #21 │ │ │ │ + @ instruction: 0x01119cb0 │ │ │ │ + ldrsbeq fp, [ip], #172 @ 0xac @ │ │ │ │ + rscseq fp, ip, ip, lsr #21 │ │ │ │ + tsteq r1, r8, lsr ip │ │ │ │ + rscseq fp, ip, r8, lsr sl │ │ │ │ + rscseq fp, ip, r0, lsr sl │ │ │ │ + rscseq fp, ip, r8, lsr #20 │ │ │ │ + rscseq fp, ip, ip, lsl sl │ │ │ │ + rscseq fp, ip, r4, lsl #20 │ │ │ │ + tsteq r1, r8, ror fp │ │ │ │ + rscseq ip, sp, r4, asr r9 │ │ │ │ + smlalseq fp, ip, ip, r8 │ │ │ │ + rscseq fp, ip, r4, ror #17 │ │ │ │ + rscseq fp, ip, r4, lsr #16 │ │ │ │ + rscseq fp, ip, r8, lsl r8 │ │ │ │ + smlatbeq ip, r8, ip, r4 │ │ │ │ + tsteq r1, r4, lsl sl │ │ │ │ + rscseq sp, sp, r0, asr r2 │ │ │ │ + rscseq fp, ip, ip, lsr #16 │ │ │ │ + rscseq ip, sp, r8, ror r6 │ │ │ │ + rscseq fp, ip, ip, lsl r8 │ │ │ │ + rscseq ip, sp, r0, ror r6 │ │ │ │ rscseq ip, sp, r8, asr r6 │ │ │ │ - ldrsheq fp, [ip], #124 @ 0x7c @ │ │ │ │ - rscseq ip, sp, r0, asr r6 │ │ │ │ - rscseq ip, sp, r8, lsr r6 │ │ │ │ - tsteq r1, r0, asr r9 │ │ │ │ - rscseq sl, pc, ip, ror #13 │ │ │ │ - ldrsbeq sl, [pc], #100 @ │ │ │ │ - ldrheq sl, [pc], #108 @ │ │ │ │ + tsteq r1, r0, ror r9 │ │ │ │ + rscseq sl, pc, ip, lsl #14 │ │ │ │ + ldrsheq sl, [pc], #100 @ │ │ │ │ + ldrsbeq sl, [pc], #108 @ │ │ │ │ + rscseq sl, pc, ip, ror #12 │ │ │ │ rscseq sl, pc, ip, asr #12 │ │ │ │ rscseq sl, pc, ip, lsr #12 │ │ │ │ - rscseq sl, pc, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r6, [r1] │ │ │ │ mov r7, r2 │ │ │ │ @@ -483326,17 +483326,17 @@ │ │ │ │ movne r2, #128 @ 0x80 │ │ │ │ moveq r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 22c220 │ │ │ │ - ldrsheq fp, [ip], #72 @ 0x48 @ │ │ │ │ - tsteq ip, r0, asr #24 │ │ │ │ - smlabteq lr, ip, r5, r7 │ │ │ │ + rscseq fp, ip, r8, lsl r5 │ │ │ │ + tsteq ip, r0, ror #24 │ │ │ │ + smlatteq lr, ip, r5, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1544] @ 22d160 │ │ │ │ ldr r3, [pc, #1544] @ 22d164 │ │ │ │ @@ -483724,68 +483724,68 @@ │ │ │ │ b 22d0f8 │ │ │ │ ldr r1, [pc, #228] @ 22d23c │ │ │ │ add r1, pc, r1 │ │ │ │ b 22d0e8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0191349c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq fp, ip, ip, ror #9 │ │ │ │ + rscseq fp, ip, ip, lsl #10 │ │ │ │ + rscseq fp, ip, r0, lsr #8 │ │ │ │ + rscseq fp, ip, r0, lsl r4 │ │ │ │ + rscseq lr, sp, r0, asr #17 │ │ │ │ rscseq fp, ip, r0, lsl #8 │ │ │ │ ldrsheq fp, [ip], #48 @ 0x30 @ │ │ │ │ - rscseq lr, sp, r0, lsr #17 │ │ │ │ - rscseq fp, ip, r0, ror #7 │ │ │ │ - ldrsbeq fp, [ip], #48 @ 0x30 @ │ │ │ │ - rscseq lr, sp, r8, ror #16 │ │ │ │ - rscseq fp, ip, r8, asr #7 │ │ │ │ - rscseq fp, ip, r0, asr #7 │ │ │ │ - rscseq lr, sp, r0, lsr r8 │ │ │ │ + rscseq lr, sp, r8, lsl #17 │ │ │ │ + rscseq fp, ip, r8, ror #7 │ │ │ │ rscseq fp, ip, r0, ror #7 │ │ │ │ - smlatteq lr, ip, r3, r7 │ │ │ │ - rscseq lr, sp, ip, asr #14 │ │ │ │ - smlatteq fp, r0, ip, ip │ │ │ │ - rscseq fp, ip, r8, lsr r3 │ │ │ │ + rscseq lr, sp, r0, asr r8 │ │ │ │ + rscseq fp, ip, r0, lsl #8 │ │ │ │ + tsteq lr, ip, lsl #8 │ │ │ │ + rscseq lr, sp, ip, ror #14 │ │ │ │ + tsteq fp, r0, lsl #26 │ │ │ │ + rscseq fp, ip, r8, asr r3 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ + rscseq fp, ip, ip, lsr #6 │ │ │ │ + ldrheq lr, [sp], #104 @ 0x68 @ │ │ │ │ rscseq fp, ip, ip, lsl #6 │ │ │ │ - smlalseq lr, sp, r8, r6 │ │ │ │ - rscseq fp, ip, ip, ror #5 │ │ │ │ - tsteq ip, r4, ror r8 │ │ │ │ + @ instruction: 0x010c6894 │ │ │ │ orrseq r3, r1, ip, ror #3 │ │ │ │ - rscseq lr, sp, r0, lsr #12 │ │ │ │ - rscseq fp, ip, r4, lsr #3 │ │ │ │ - rscseq lr, sp, r8, lsl #12 │ │ │ │ - ldrsheq lr, [sp], #84 @ 0x54 @ │ │ │ │ - rscseq fp, ip, r0, asr r1 │ │ │ │ - ldrsbeq lr, [sp], #92 @ 0x5c @ │ │ │ │ - rscseq lr, sp, ip, asr #11 │ │ │ │ - rscseq fp, ip, r8, lsl #2 │ │ │ │ - ldrheq lr, [sp], #80 @ 0x50 @ │ │ │ │ - rscseq fp, ip, r4, ror #3 │ │ │ │ - rscseq fp, ip, r4, lsr #32 │ │ │ │ - @ instruction: 0x0161869c │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ + rscseq lr, sp, r0, asr #12 │ │ │ │ + rscseq fp, ip, r4, asr #3 │ │ │ │ + rscseq lr, sp, r8, lsr #12 │ │ │ │ + rscseq lr, sp, r4, lsl r6 │ │ │ │ + rscseq fp, ip, r0, ror r1 │ │ │ │ + ldrsheq lr, [sp], #92 @ 0x5c @ │ │ │ │ + rscseq lr, sp, ip, ror #11 │ │ │ │ + rscseq fp, ip, r8, lsr #2 │ │ │ │ + ldrsbeq lr, [sp], #80 @ 0x50 @ │ │ │ │ + rscseq fp, ip, r4, lsl #4 │ │ │ │ + rscseq fp, ip, r4, asr #32 │ │ │ │ + strheq r8, [r1, #-108]! @ 0xffffff94 │ │ │ │ + tsteq sl, r8, lsr r8 │ │ │ │ orrseq r5, r1, r8, lsl #6 │ │ │ │ - ldrdeq ip, [sl, -r8] │ │ │ │ - rscseq fp, ip, r8, ror r0 │ │ │ │ - tsteq r1, r4, lsl #27 │ │ │ │ - rscseq lr, sp, ip, ror #7 │ │ │ │ - rscseq fp, ip, r4 │ │ │ │ - rscseq sl, ip, r0, ror pc │ │ │ │ - rscseq sl, sp, ip, lsr #26 │ │ │ │ - rscseq sl, ip, r4, asr #30 │ │ │ │ - rscseq sl, ip, r8, ror #30 │ │ │ │ - ldrsheq sl, [ip], #220 @ 0xdc @ │ │ │ │ - tsteq sp, ip, lsl #26 │ │ │ │ - ldrheq sl, [ip], #244 @ 0xf4 @ │ │ │ │ - tsteq r1, r8, asr #28 │ │ │ │ - rscseq sl, ip, r8, lsl #30 │ │ │ │ - smlabbeq fp, r0, ip, pc @ │ │ │ │ - rscseq sl, ip, r8, lsl #30 │ │ │ │ - rscseq sl, ip, ip, lsl #30 │ │ │ │ - smlalseq sl, ip, r4, sp │ │ │ │ + strdeq ip, [sl, -r8] │ │ │ │ + smlalseq fp, ip, r8, r0 │ │ │ │ + tsteq r1, r4, lsr #27 │ │ │ │ + rscseq lr, sp, ip, lsl #8 │ │ │ │ + rscseq fp, ip, r4, lsr #32 │ │ │ │ + smlalseq sl, ip, r0, pc @ │ │ │ │ + rscseq sl, sp, ip, asr #26 │ │ │ │ + rscseq sl, ip, r4, ror #30 │ │ │ │ + rscseq sl, ip, r8, lsl #31 │ │ │ │ + rscseq sl, ip, ip, lsl lr │ │ │ │ + tsteq sp, ip, lsr #26 │ │ │ │ + ldrsbeq sl, [ip], #244 @ 0xf4 @ │ │ │ │ + tsteq r1, r8, ror #28 │ │ │ │ + rscseq sl, ip, r8, lsr #30 │ │ │ │ + smlatbeq fp, r0, ip, pc @ │ │ │ │ + rscseq sl, ip, r8, lsr #30 │ │ │ │ + rscseq sl, ip, ip, lsr #30 │ │ │ │ + ldrheq sl, [ip], #212 @ 0xd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r7, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -483987,35 +483987,35 @@ │ │ │ │ lsl ip, r1, #24 │ │ │ │ asr r3, ip, #24 │ │ │ │ asr ip, ip, #31 │ │ │ │ b 22d53c │ │ │ │ mov r3, r1 │ │ │ │ asr ip, r1, #31 │ │ │ │ b 22d53c │ │ │ │ - rscseq sl, ip, ip, ror #25 │ │ │ │ - rscseq sl, ip, r0, asr #28 │ │ │ │ - rscseq ip, sp, r0, lsr #13 │ │ │ │ - cmneq r1, r1, ror #5 │ │ │ │ - cmneq r1, r9, lsr #5 │ │ │ │ - tsteq sl, r4, lsr pc │ │ │ │ - tsteq r1, r8, asr #15 │ │ │ │ - rscseq sl, ip, r4, ror #26 │ │ │ │ - cmneq r1, r9, lsl r2 │ │ │ │ - rscseq lr, sp, r8, lsl #1 │ │ │ │ - smlabbeq ip, ip, pc, r3 @ │ │ │ │ - cmneq r1, r9, lsr #3 │ │ │ │ - smlalseq sl, ip, r0, ip │ │ │ │ - rscseq sl, ip, r8, ror #21 │ │ │ │ - rscseq r9, sp, r4, lsl sl │ │ │ │ - rscseq sl, ip, r8, ror #21 │ │ │ │ - rscseq sl, ip, r0, asr #24 │ │ │ │ - tsteq fp, r4, lsl r5 │ │ │ │ - ldrsbeq sl, [ip], #188 @ 0xbc @ │ │ │ │ - rscseq sl, ip, ip, asr sl │ │ │ │ - smlalseq sl, ip, ip, fp │ │ │ │ + rscseq sl, ip, ip, lsl #26 │ │ │ │ + rscseq sl, ip, r0, ror #28 │ │ │ │ + rscseq ip, sp, r0, asr #13 │ │ │ │ + cmneq r1, r1, lsl #6 │ │ │ │ + cmneq r1, r9, asr #5 │ │ │ │ + tsteq sl, r4, asr pc │ │ │ │ + tsteq r1, r8, ror #15 │ │ │ │ + rscseq sl, ip, r4, lsl #27 │ │ │ │ + cmneq r1, r9, lsr r2 │ │ │ │ + rscseq lr, sp, r8, lsr #1 │ │ │ │ + smlatbeq ip, ip, pc, r3 @ │ │ │ │ + cmneq r1, r9, asr #3 │ │ │ │ + ldrheq sl, [ip], #192 @ 0xc0 @ │ │ │ │ + rscseq sl, ip, r8, lsl #22 │ │ │ │ + rscseq r9, sp, r4, lsr sl │ │ │ │ + rscseq sl, ip, r8, lsl #22 │ │ │ │ + rscseq sl, ip, r0, ror #24 │ │ │ │ + tsteq fp, r4, lsr r5 │ │ │ │ + ldrsheq sl, [ip], #188 @ 0xbc @ │ │ │ │ + rscseq sl, ip, ip, ror sl │ │ │ │ + ldrheq sl, [ip], #188 @ 0xbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r1, #44] @ 0x2c │ │ │ │ ldr r7, [r1] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -484088,21 +484088,21 @@ │ │ │ │ beq 22d70c │ │ │ │ ldr r3, [pc, #36] @ 22d72c │ │ │ │ add r3, pc, r3 │ │ │ │ b 22d650 │ │ │ │ ldr r3, [pc, #28] @ 22d730 │ │ │ │ add r3, pc, r3 │ │ │ │ b 22d650 │ │ │ │ - rscseq sp, sp, ip, lsl lr │ │ │ │ - ldrsheq sp, [sp], #216 @ 0xd8 @ │ │ │ │ + rscseq sp, sp, ip, lsr lr │ │ │ │ + rscseq sp, sp, r8, lsl lr │ │ │ │ ldrdeq r2, [r7, r0] │ │ │ │ - rscseq sl, ip, ip, ror sl │ │ │ │ - tsteq ip, r4, lsr #32 │ │ │ │ - ldrsheq sl, [ip], #148 @ 0x94 @ │ │ │ │ - rscseq sl, ip, r0, ror #19 │ │ │ │ + smlalseq sl, ip, ip, sl │ │ │ │ + tsteq ip, r4, asr #32 │ │ │ │ + rscseq sl, ip, r4, lsl sl │ │ │ │ + rscseq sl, ip, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #4028] @ 22e70c │ │ │ │ ldr r3, [pc, #4028] @ 22e710 │ │ │ │ @@ -485112,193 +485112,193 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ b 22e338 │ │ │ │ orrseq r2, r1, r4, lsr #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r2, r1, r4, lsl #17 │ │ │ │ - tsteq sp, r4, lsl #14 │ │ │ │ - cmneq r1, lr, lsl lr │ │ │ │ - rscseq fp, ip, r0, lsl #5 │ │ │ │ - rscseq fp, ip, r0, lsl #4 │ │ │ │ - tsteq sl, r0, ror r9 │ │ │ │ - rscseq sl, ip, ip, asr #14 │ │ │ │ - smlalseq r9, pc, r0, r5 @ │ │ │ │ - rscseq sl, ip, r0, lsl r7 │ │ │ │ - smlatteq lr, r8, r5, r6 │ │ │ │ - ldrheq r9, [sp], #56 @ 0x38 @ │ │ │ │ - @ instruction: 0x01115af8 │ │ │ │ - tsteq r1, r4, lsr r2 │ │ │ │ - rscseq sl, ip, ip, ror #8 │ │ │ │ - tsteq r1, ip, ror #9 │ │ │ │ - @ instruction: 0x0161799e │ │ │ │ - andeq r1, r0, r8, lsr #20 │ │ │ │ - ldrheq r9, [pc], #44 @ │ │ │ │ - rscseq sl, ip, r4, ror #10 │ │ │ │ - smlatbeq ip, ip, r8, r3 │ │ │ │ - tsteq r1, ip, ror #7 │ │ │ │ - rscseq fp, sp, r8, ror #23 │ │ │ │ - smlatteq ip, ip, r7, r3 │ │ │ │ - cmneq r1, r2, lsl r8 │ │ │ │ - rscseq sl, ip, r8, ror ip │ │ │ │ + tsteq sp, r4, lsr #14 │ │ │ │ + cmneq r1, lr, lsr lr │ │ │ │ + rscseq fp, ip, r0, lsr #5 │ │ │ │ + rscseq fp, ip, r0, lsr #4 │ │ │ │ + @ instruction: 0x010aa990 │ │ │ │ + rscseq sl, ip, ip, ror #14 │ │ │ │ + ldrheq r9, [pc], #80 @ │ │ │ │ + rscseq sl, ip, r0, lsr r7 │ │ │ │ + tsteq lr, r8, lsl #12 │ │ │ │ + ldrsbeq r9, [sp], #56 @ 0x38 @ │ │ │ │ + tsteq r1, r8, lsl fp │ │ │ │ + tsteq r1, r4, asr r2 │ │ │ │ + rscseq sl, ip, ip, lsl #9 │ │ │ │ + tsteq r1, ip, lsl #10 │ │ │ │ + strheq r7, [r1, #-158]! @ 0xffffff62 │ │ │ │ + andeq r1, r0, r8, lsr #20 │ │ │ │ + ldrsbeq r9, [pc], #44 @ │ │ │ │ + rscseq sl, ip, r4, lsl #11 │ │ │ │ + smlabteq ip, ip, r8, r3 │ │ │ │ + tsteq r1, ip, lsl #8 │ │ │ │ + rscseq fp, sp, r8, lsl #24 │ │ │ │ + tsteq ip, ip, lsl #16 │ │ │ │ + cmneq r1, r2, lsr r8 │ │ │ │ + smlalseq sl, ip, r8, ip │ │ │ │ orrseq r2, r1, ip, lsr #3 │ │ │ │ - strdeq r7, [r1, #-120]! @ 0xffffff88 │ │ │ │ + cmneq r1, r8, lsl r8 │ │ │ │ orrseq r2, r1, r4, lsr #2 │ │ │ │ - rscseq sl, ip, r0, lsl ip │ │ │ │ - rscseq sl, ip, r0, lsr #6 │ │ │ │ - rscseq sl, ip, ip, lsl #6 │ │ │ │ - ldrsheq sl, [ip], #36 @ 0x24 @ │ │ │ │ - ldrdeq fp, [sl, -r0] │ │ │ │ - tsteq r1, r0, lsl #3 │ │ │ │ + rscseq sl, ip, r0, lsr ip │ │ │ │ + rscseq sl, ip, r0, asr #6 │ │ │ │ + rscseq sl, ip, ip, lsr #6 │ │ │ │ + rscseq sl, ip, r4, lsl r3 │ │ │ │ + strdeq fp, [sl, -r0] │ │ │ │ + tsteq r1, r0, lsr #3 │ │ │ │ orrseq r1, r1, r4, ror #31 │ │ │ │ - ldrdeq r3, [ip, -r0] │ │ │ │ - ldrsheq fp, [sp], #140 @ 0x8c @ │ │ │ │ - cmneq r1, r8, lsl r6 │ │ │ │ - tsteq r1, r4, asr r0 │ │ │ │ - rscseq sl, ip, r0 │ │ │ │ - rscseq fp, sp, ip, ror #16 │ │ │ │ + strdeq r3, [ip, -r0] │ │ │ │ + rscseq fp, sp, ip, lsl r9 │ │ │ │ + cmneq r1, r8, lsr r6 │ │ │ │ + tsteq r1, r4, ror r0 │ │ │ │ + rscseq sl, ip, r0, lsr #32 │ │ │ │ + rscseq fp, sp, ip, lsl #17 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ orrseq r1, r1, r4, asr #27 │ │ │ │ - ldrsheq sp, [sp], #20 @ │ │ │ │ - rscseq r9, ip, r8, asr #31 │ │ │ │ + rscseq sp, sp, r4, lsl r2 │ │ │ │ + rscseq r9, ip, r8, ror #31 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rscseq sl, ip, r0, ror r4 │ │ │ │ - tsteq r1, r8, lsl lr │ │ │ │ - rscseq r9, ip, r8, lsl #29 │ │ │ │ - ldrheq r9, [ip], #224 @ 0xe0 @ │ │ │ │ - tsteq ip, r8, asr r2 │ │ │ │ - ldrheq r9, [ip], #180 @ 0xb4 @ │ │ │ │ - rscseq r9, ip, r4, ror #28 │ │ │ │ - rscseq sp, sp, r4, ror r0 │ │ │ │ - rscseq r9, ip, r0, asr fp │ │ │ │ - smlatbeq fp, r8, r5, fp │ │ │ │ - rscseq r9, ip, r0, lsr #27 │ │ │ │ - rscseq r9, ip, ip, lsr #27 │ │ │ │ + smlalseq sl, ip, r0, r4 │ │ │ │ + tsteq r1, r8, lsr lr │ │ │ │ + rscseq r9, ip, r8, lsr #29 │ │ │ │ + ldrsbeq r9, [ip], #224 @ 0xe0 @ │ │ │ │ + tsteq ip, r8, ror r2 │ │ │ │ + ldrsbeq r9, [ip], #180 @ 0xb4 @ │ │ │ │ + rscseq r9, ip, r4, lsl #29 │ │ │ │ + smlalseq sp, sp, r4, r0 @ │ │ │ │ + rscseq r9, ip, r0, ror fp │ │ │ │ + smlabteq fp, r8, r5, fp │ │ │ │ + rscseq r9, ip, r0, asr #27 │ │ │ │ + rscseq r9, ip, ip, asr #27 │ │ │ │ orrseq r1, r1, ip, asr #22 │ │ │ │ - @ instruction: 0x010d0bbc │ │ │ │ - rscseq r9, ip, r4, asr pc │ │ │ │ - rscseq r9, ip, ip, ror pc │ │ │ │ - rscseq r9, ip, ip, lsr #29 │ │ │ │ - rscseq fp, sp, r0, ror r3 │ │ │ │ - cmneq r1, ip, lsr #2 │ │ │ │ - rscseq r9, ip, r8, lsl sp │ │ │ │ + ldrdeq r0, [sp, -ip] │ │ │ │ + rscseq r9, ip, r4, ror pc │ │ │ │ + smlalseq r9, ip, ip, pc @ │ │ │ │ + rscseq r9, ip, ip, asr #29 │ │ │ │ + smlalseq fp, sp, r0, r3 │ │ │ │ + cmneq r1, ip, asr #2 │ │ │ │ + rscseq r9, ip, r8, lsr sp │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ - rscseq r9, ip, r4, lsr fp │ │ │ │ - ldrsheq r9, [ip], #168 @ 0xa8 @ │ │ │ │ - rscseq r9, ip, r0, asr #21 │ │ │ │ - ldrsbeq r9, [ip], #172 @ 0xac @ │ │ │ │ - ldrsheq sl, [ip], #8 @ │ │ │ │ + rscseq r9, ip, r4, asr fp │ │ │ │ + rscseq r9, ip, r8, lsl fp │ │ │ │ + rscseq r9, ip, r0, ror #21 │ │ │ │ + ldrsheq r9, [ip], #172 @ 0xac @ │ │ │ │ + rscseq sl, ip, r8, lsl r1 │ │ │ │ orrseq r1, r1, ip, asr #11 │ │ │ │ - rscseq sl, ip, r0, lsr #1 │ │ │ │ + rscseq sl, ip, r0, asr #1 │ │ │ │ orrseq r1, r1, r8, ror r5 │ │ │ │ - rscseq sl, ip, r0, lsr r0 │ │ │ │ + rscseq sl, ip, r0, asr r0 │ │ │ │ orrseq r1, r1, ip, lsr r5 │ │ │ │ - rscseq r9, ip, ip, ror #31 │ │ │ │ + rscseq sl, ip, ip │ │ │ │ orrseq r1, r1, ip, lsl #10 │ │ │ │ - ldrheq r9, [ip], #244 @ 0xf4 @ │ │ │ │ + ldrsbeq r9, [ip], #244 @ 0xf4 @ │ │ │ │ @ instruction: 0x019114dc │ │ │ │ - smlalseq r9, ip, r8, pc @ │ │ │ │ + ldrheq r9, [ip], #248 @ 0xf8 @ │ │ │ │ orrseq r1, r1, ip, lsr #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - tsteq r1, r4, lsl r9 │ │ │ │ - rscseq r9, ip, r4, lsr #15 │ │ │ │ - rscseq pc, ip, ip, lsl #7 │ │ │ │ - rscseq r9, ip, r0, lsr #14 │ │ │ │ + tsteq r1, r4, lsr r9 │ │ │ │ + rscseq r9, ip, r4, asr #15 │ │ │ │ + rscseq pc, ip, ip, lsr #7 │ │ │ │ + rscseq r9, ip, r0, asr #14 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, sp, asr #4 │ │ │ │ - @ instruction: 0x010c86bc │ │ │ │ - rscseq r9, ip, r0, lsr #13 │ │ │ │ - rscseq r9, ip, r8, asr #12 │ │ │ │ - ldrsheq r9, [ip], #148 @ 0x94 @ │ │ │ │ - rscseq r9, ip, ip, asr #19 │ │ │ │ - cmneq r1, sl, asr r9 │ │ │ │ - @ instruction: 0x010a71b8 │ │ │ │ - smlalseq r9, ip, r4, r9 │ │ │ │ - rscseq r9, ip, r8, lsr #8 │ │ │ │ - @ instruction: 0x010c259c │ │ │ │ - smlalseq r9, ip, r4, r8 │ │ │ │ - rscseq r9, ip, r0, ror #16 │ │ │ │ - tsteq fp, r4, lsl fp │ │ │ │ - smlabbeq ip, r4, r4, r2 │ │ │ │ - rscseq r9, ip, ip, ror r7 │ │ │ │ - cmneq r1, sl, lsl #15 │ │ │ │ - smlatteq sl, r0, pc, r6 @ │ │ │ │ - rscseq r9, ip, r8, ror #14 │ │ │ │ - rscseq r9, ip, r0, asr r2 │ │ │ │ - smlabteq ip, r4, r3, r2 │ │ │ │ - rscseq r9, ip, r4, asr #13 │ │ │ │ - rscseq r9, ip, r4, ror #2 │ │ │ │ - rscseq r9, ip, r8, lsl #13 │ │ │ │ - rscseq r9, ip, r4, ror #12 │ │ │ │ - rscseq r9, ip, r4, lsl r2 │ │ │ │ - cmneq r1, sl, ror #12 │ │ │ │ - rscseq r9, ip, ip, ror #7 │ │ │ │ - cmneq r1, ip, lsr r6 │ │ │ │ - cmneq r1, r6, ror #11 │ │ │ │ - rscseq r9, ip, ip, ror r5 │ │ │ │ - rscseq r9, ip, r4, lsl #1 │ │ │ │ + ldrdeq r8, [ip, -ip] │ │ │ │ + rscseq r9, ip, r0, asr #13 │ │ │ │ + rscseq r9, ip, r8, ror #12 │ │ │ │ + rscseq r9, ip, r4, lsl sl │ │ │ │ + rscseq r9, ip, ip, ror #19 │ │ │ │ + cmneq r1, sl, ror r9 │ │ │ │ + ldrdeq r7, [sl, -r8] │ │ │ │ + ldrheq r9, [ip], #148 @ 0x94 @ │ │ │ │ + rscseq r9, ip, r8, asr #8 │ │ │ │ + @ instruction: 0x010c25bc │ │ │ │ + ldrheq r9, [ip], #132 @ 0x84 @ │ │ │ │ + rscseq r9, ip, r0, lsl #17 │ │ │ │ + tsteq fp, r4, lsr fp │ │ │ │ + smlatbeq ip, r4, r4, r2 │ │ │ │ + smlalseq r9, ip, ip, r7 │ │ │ │ + cmneq r1, sl, lsr #15 │ │ │ │ + mrseq r7, (UNDEF: 10) │ │ │ │ + rscseq r9, ip, r8, lsl #15 │ │ │ │ + rscseq r9, ip, r0, ror r2 │ │ │ │ + smlatteq ip, r4, r3, r2 │ │ │ │ + rscseq r9, ip, r4, ror #13 │ │ │ │ + rscseq r9, ip, r4, lsl #3 │ │ │ │ + rscseq r9, ip, r8, lsr #13 │ │ │ │ + rscseq r9, ip, r4, lsl #13 │ │ │ │ + rscseq r9, ip, r4, lsr r2 │ │ │ │ + cmneq r1, sl, lsl #13 │ │ │ │ + rscseq r9, ip, ip, lsl #8 │ │ │ │ + cmneq r1, ip, asr r6 │ │ │ │ + cmneq r1, r6, lsl #12 │ │ │ │ + smlalseq r9, ip, ip, r5 │ │ │ │ + rscseq r9, ip, r4, lsr #1 │ │ │ │ orreq r0, r7, r0, asr #31 │ │ │ │ - ldrsheq r9, [ip], #8 @ │ │ │ │ + rscseq r9, ip, r8, lsl r1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - rscseq r9, ip, r4, rrx │ │ │ │ - ldrsbeq r9, [ip], #76 @ 0x4c @ │ │ │ │ - ldrsheq r8, [ip], #252 @ 0xfc @ │ │ │ │ - tsteq r1, ip, lsr r3 │ │ │ │ - tsteq r1, ip, lsl fp │ │ │ │ - rscseq r8, ip, r8, asr sp │ │ │ │ + rscseq r9, ip, r4, lsl #1 │ │ │ │ + ldrsheq r9, [ip], #76 @ 0x4c @ │ │ │ │ + rscseq r9, ip, ip, lsl r0 │ │ │ │ + tsteq r1, ip, asr r3 │ │ │ │ + tsteq r1, ip, lsr fp │ │ │ │ + rscseq r8, ip, r8, ror sp │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ - ldrsheq r8, [ip], #248 @ 0xf8 @ │ │ │ │ - rscseq r8, ip, r0, ror #31 │ │ │ │ - rscseq r8, ip, r8, asr #31 │ │ │ │ - ldrsheq fp, [sp], #240 @ 0xf0 @ │ │ │ │ - tsteq r1, ip, asr #18 │ │ │ │ - tsteq lr, r0, lsl ip │ │ │ │ - rscseq r8, ip, r8, lsr #29 │ │ │ │ - rscseq r8, ip, r8, lsr sl │ │ │ │ + rscseq r9, ip, r8, lsl r0 │ │ │ │ + rscseq r9, ip, r0 │ │ │ │ + rscseq r8, ip, r8, ror #31 │ │ │ │ + rscseq ip, sp, r0, lsl r0 │ │ │ │ + tsteq r1, ip, ror #18 │ │ │ │ + tsteq lr, r0, lsr ip │ │ │ │ + rscseq r8, ip, r8, asr #29 │ │ │ │ + rscseq r8, ip, r8, asr sl │ │ │ │ + rscseq r8, ip, r8, lsl #26 │ │ │ │ + rscseq fp, sp, r0, lsl pc │ │ │ │ + rscseq r8, ip, r8, ror #19 │ │ │ │ + rscseq r8, ip, r8, lsr sp │ │ │ │ + ldrsheq r8, [ip], #132 @ 0x84 @ │ │ │ │ rscseq r8, ip, r8, ror #25 │ │ │ │ - ldrsheq fp, [sp], #224 @ 0xe0 @ │ │ │ │ - rscseq r8, ip, r8, asr #19 │ │ │ │ - rscseq r8, ip, r8, lsl sp │ │ │ │ - ldrsbeq r8, [ip], #132 @ 0x84 @ │ │ │ │ - rscseq r8, ip, r8, asr #25 │ │ │ │ - rscseq r8, ip, r4, lsl #29 │ │ │ │ - ldrdeq r6, [r1, #-10]! │ │ │ │ - rscseq r8, ip, ip, lsr #28 │ │ │ │ - rscseq r6, sp, r4, ror #7 │ │ │ │ - rscseq r8, ip, r0, lsl lr │ │ │ │ - tsteq r1, r0, asr #20 │ │ │ │ - strdeq sl, [fp, -r4] │ │ │ │ - rscseq r9, ip, r4, ror #3 │ │ │ │ - smlatbeq lr, r0, r9, r4 │ │ │ │ - qdsubeq r6, r6, r1 │ │ │ │ - tsteq r1, r4, lsr sl │ │ │ │ + rscseq r8, ip, r4, lsr #29 │ │ │ │ + strdeq r6, [r1, #-10]! │ │ │ │ + rscseq r8, ip, ip, asr #28 │ │ │ │ + rscseq r6, sp, r4, lsl #8 │ │ │ │ + rscseq r8, ip, r0, lsr lr │ │ │ │ + tsteq r1, r0, ror #20 │ │ │ │ + tsteq fp, r4, lsl r1 │ │ │ │ + rscseq r9, ip, r4, lsl #4 │ │ │ │ + smlabteq lr, r0, r9, r4 │ │ │ │ + cmneq r1, r6, ror r0 │ │ │ │ + tsteq r1, r4, asr sl │ │ │ │ + rscseq r9, ip, r8, ror #2 │ │ │ │ + rscseq r9, ip, r4, lsr #2 │ │ │ │ + rscseq r9, ip, r8, asr r2 │ │ │ │ + ldrheq r9, [ip], #20 @ │ │ │ │ + rscseq r9, ip, r8, ror r1 │ │ │ │ + ldrsheq r9, [ip], #20 @ │ │ │ │ + rscseq r9, ip, r8, asr #3 │ │ │ │ + smlalseq r9, ip, ip, r1 │ │ │ │ + rscseq r9, ip, r0, ror r1 │ │ │ │ rscseq r9, ip, r8, asr #2 │ │ │ │ - rscseq r9, ip, r4, lsl #2 │ │ │ │ - rscseq r9, ip, r8, lsr r2 │ │ │ │ - smlalseq r9, ip, r4, r1 │ │ │ │ - rscseq r9, ip, r8, asr r1 │ │ │ │ - ldrsbeq r9, [ip], #20 @ │ │ │ │ - rscseq r9, ip, r8, lsr #3 │ │ │ │ - rscseq r9, ip, ip, ror r1 │ │ │ │ - rscseq r9, ip, r0, asr r1 │ │ │ │ - rscseq r9, ip, r8, lsr #2 │ │ │ │ - ldrsheq r9, [ip], #8 @ │ │ │ │ + rscseq r9, ip, r8, lsl r1 │ │ │ │ + rscseq r9, ip, r0, asr #1 │ │ │ │ rscseq r9, ip, r0, lsr #1 │ │ │ │ - rscseq r9, ip, r0, lsl #1 │ │ │ │ + rscseq r9, ip, r4, rrx │ │ │ │ + rscseq r9, ip, r0, asr #32 │ │ │ │ rscseq r9, ip, r4, asr #32 │ │ │ │ - rscseq r9, ip, r0, lsr #32 │ │ │ │ - rscseq r9, ip, r4, lsr #32 │ │ │ │ + rscseq r9, ip, r4 │ │ │ │ rscseq r8, ip, r4, ror #31 │ │ │ │ rscseq r8, ip, r4, asr #31 │ │ │ │ - rscseq r8, ip, r4, lsr #31 │ │ │ │ - rscseq r8, ip, r0, lsl #31 │ │ │ │ - rscseq r8, ip, r8, asr pc │ │ │ │ + rscseq r8, ip, r0, lsr #31 │ │ │ │ + rscseq r8, ip, r8, ror pc │ │ │ │ + rscseq r8, ip, r4, asr pc │ │ │ │ rscseq r8, ip, r4, lsr pc │ │ │ │ - rscseq r8, ip, r4, lsl pc │ │ │ │ - rscseq r8, ip, r8, asr #29 │ │ │ │ + rscseq r8, ip, r8, ror #29 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #-448] @ 22e830 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #32] │ │ │ │ mvneq r3, #0 │ │ │ │ @@ -487162,156 +487162,156 @@ │ │ │ │ b 22fc08 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ ldr r2, [pc, #568] @ 230954 │ │ │ │ add r2, pc, r2 │ │ │ │ b 22e604 │ │ │ │ - smlalseq r8, ip, r4, lr │ │ │ │ - rscseq r8, ip, r8, ror lr │ │ │ │ - rscseq r8, ip, ip, asr #28 │ │ │ │ - rscseq r8, ip, ip, lsl lr │ │ │ │ - rscseq r8, ip, ip, lsl #28 │ │ │ │ - ldrsbeq r8, [ip], #208 @ 0xd0 @ │ │ │ │ - rscseq r8, ip, r4, lsr #27 │ │ │ │ - rscseq r8, ip, r0, lsl #27 │ │ │ │ - rscseq r8, ip, r0, asr sp │ │ │ │ - rscseq r8, ip, r4, lsr #26 │ │ │ │ - ldrsheq r8, [ip], #200 @ 0xc8 @ │ │ │ │ + ldrheq r8, [ip], #228 @ 0xe4 @ │ │ │ │ + smlalseq r8, ip, r8, lr │ │ │ │ + rscseq r8, ip, ip, ror #28 │ │ │ │ + rscseq r8, ip, ip, lsr lr │ │ │ │ + rscseq r8, ip, ip, lsr #28 │ │ │ │ + ldrsheq r8, [ip], #208 @ 0xd0 @ │ │ │ │ + rscseq r8, ip, r4, asr #27 │ │ │ │ + rscseq r8, ip, r0, lsr #27 │ │ │ │ + rscseq r8, ip, r0, ror sp │ │ │ │ + rscseq r8, ip, r4, asr #26 │ │ │ │ + rscseq r8, ip, r8, lsl sp │ │ │ │ + ldrsheq r8, [ip], #192 @ 0xc0 @ │ │ │ │ ldrsbeq r8, [ip], #192 @ 0xc0 @ │ │ │ │ ldrheq r8, [ip], #192 @ 0xc0 @ │ │ │ │ smlalseq r8, ip, r0, ip │ │ │ │ - rscseq r8, ip, r0, ror ip │ │ │ │ - rscseq r8, ip, r4, asr #24 │ │ │ │ + rscseq r8, ip, r4, ror #24 │ │ │ │ + rscseq r8, ip, r0, asr #24 │ │ │ │ rscseq r8, ip, r0, lsr #24 │ │ │ │ rscseq r8, ip, r0, lsl #24 │ │ │ │ rscseq r8, ip, r0, ror #23 │ │ │ │ rscseq r8, ip, r0, asr #23 │ │ │ │ rscseq r8, ip, r0, lsr #23 │ │ │ │ rscseq r8, ip, r0, lsl #23 │ │ │ │ - rscseq r8, ip, r0, ror #22 │ │ │ │ + rscseq r8, ip, ip, asr #10 │ │ │ │ + rscseq r8, ip, ip, lsl #14 │ │ │ │ + ldrheq ip, [sp], #116 @ 0x74 @ │ │ │ │ + rscseq r8, ip, ip, lsl r5 │ │ │ │ + rscseq r8, ip, r0, lsl #10 │ │ │ │ + @ instruction: 0x011007d4 │ │ │ │ + tsteq lr, ip, asr ip │ │ │ │ rscseq r8, ip, ip, lsr #10 │ │ │ │ - rscseq r8, ip, ip, ror #13 │ │ │ │ - smlalseq ip, sp, r4, r7 │ │ │ │ - ldrsheq r8, [ip], #76 @ 0x4c @ │ │ │ │ - rscseq r8, ip, r0, ror #9 │ │ │ │ - @ instruction: 0x011007b4 │ │ │ │ - tsteq lr, ip, lsr ip │ │ │ │ - rscseq r8, ip, ip, lsl #10 │ │ │ │ - ldrsbeq r8, [ip], #72 @ 0x48 @ │ │ │ │ - rscseq r8, ip, r8, asr #12 │ │ │ │ - rscseq r8, ip, r0, lsr r6 │ │ │ │ - rscseq r8, ip, r8, lsl r6 │ │ │ │ - rscseq r8, ip, r4, lsl #12 │ │ │ │ - tsteq r1, ip, ror #29 │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ - rscseq r7, ip, r8, asr r0 │ │ │ │ - rscseq r0, lr, r4, ror #10 │ │ │ │ - rscseq r7, ip, r0, ror #18 │ │ │ │ - rscseq r7, ip, r4, lsl r9 │ │ │ │ - rscseq r7, ip, ip, asr r7 │ │ │ │ - tsteq r1, r8, lsl #23 │ │ │ │ - rscseq r7, ip, r0, lsr r8 │ │ │ │ - tsteq r1, r0, lsr #23 │ │ │ │ - rscseq r7, ip, r0, lsr #16 │ │ │ │ - rscseq r7, ip, r4, lsl #14 │ │ │ │ - smlalseq r8, ip, r4, r5 │ │ │ │ + ldrsheq r8, [ip], #72 @ 0x48 @ │ │ │ │ + rscseq r8, ip, r8, ror #12 │ │ │ │ + rscseq r8, ip, r0, asr r6 │ │ │ │ + rscseq r8, ip, r8, lsr r6 │ │ │ │ + rscseq r8, ip, r4, lsr #12 │ │ │ │ + tsteq r1, ip, lsl #30 │ │ │ │ + tsteq r1, r8, lsr #30 │ │ │ │ + rscseq r7, ip, r8, ror r0 │ │ │ │ + rscseq r0, lr, r4, lsl #11 │ │ │ │ + rscseq r7, ip, r0, lsl #19 │ │ │ │ + rscseq r7, ip, r4, lsr r9 │ │ │ │ + rscseq r7, ip, ip, ror r7 │ │ │ │ + tsteq r1, r8, lsr #23 │ │ │ │ + rscseq r7, ip, r0, asr r8 │ │ │ │ + tsteq r1, r0, asr #23 │ │ │ │ + rscseq r7, ip, r0, asr #16 │ │ │ │ + rscseq r7, ip, r4, lsr #14 │ │ │ │ + ldrheq r8, [ip], #84 @ 0x54 @ │ │ │ │ + rscseq r8, ip, ip, asr r9 │ │ │ │ rscseq r8, ip, ip, lsr r9 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ rscseq r8, ip, ip, lsl r9 │ │ │ │ - tsteq lr, r8, lsr r2 │ │ │ │ - ldrsheq r8, [ip], #140 @ 0x8c @ │ │ │ │ - rscseq r8, ip, ip, asr #17 │ │ │ │ - rscseq r8, ip, r0, lsr #17 │ │ │ │ - rscseq r8, ip, r4, ror r8 │ │ │ │ - rscseq r8, ip, r8, asr #16 │ │ │ │ - rscseq r8, ip, r8, lsl r8 │ │ │ │ - ldrsheq r8, [ip], #116 @ 0x74 @ │ │ │ │ - rscseq r8, ip, ip, asr #15 │ │ │ │ - rscseq r8, ip, r0, lsr #15 │ │ │ │ - rscseq r8, ip, r8, ror r7 │ │ │ │ - rscseq r8, ip, ip, asr #14 │ │ │ │ - rscseq r8, ip, r4, lsr #14 │ │ │ │ - ldrsheq r8, [ip], #100 @ 0x64 @ │ │ │ │ + rscseq r8, ip, ip, ror #17 │ │ │ │ + rscseq r8, ip, r0, asr #17 │ │ │ │ + smlalseq r8, ip, r4, r8 │ │ │ │ + rscseq r8, ip, r8, ror #16 │ │ │ │ + rscseq r8, ip, r8, lsr r8 │ │ │ │ + rscseq r8, ip, r4, lsl r8 │ │ │ │ + rscseq r8, ip, ip, ror #15 │ │ │ │ + rscseq r8, ip, r0, asr #15 │ │ │ │ + smlalseq r8, ip, r8, r7 │ │ │ │ + rscseq r8, ip, ip, ror #14 │ │ │ │ + rscseq r8, ip, r4, asr #14 │ │ │ │ + rscseq r8, ip, r4, lsl r7 │ │ │ │ + ldrsheq r8, [ip], #104 @ 0x68 @ │ │ │ │ ldrsbeq r8, [ip], #104 @ 0x68 @ │ │ │ │ - ldrheq r8, [ip], #104 @ 0x68 @ │ │ │ │ - tsteq r1, r4, ror #5 │ │ │ │ - ldrsbeq r8, [ip], #140 @ 0x8c @ │ │ │ │ + tsteq r1, r4, lsl #6 │ │ │ │ + ldrsheq r8, [ip], #140 @ 0x8c @ │ │ │ │ orrseq r0, r1, r8, ror r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r8, ip, r8, lsr #17 │ │ │ │ + rscseq r8, ip, r8, asr #17 │ │ │ │ orrseq r0, r1, ip, lsr #1 │ │ │ │ - rscseq r8, ip, r4, lsr fp │ │ │ │ + rscseq r8, ip, r4, asr fp │ │ │ │ orreq r0, r7, ip, lsl r2 │ │ │ │ - ldrdeq r1, [ip, -r4] │ │ │ │ - smlatteq sp, r4, lr, r8 │ │ │ │ - rscseq r8, ip, r8, ror r1 │ │ │ │ - rscseq r8, ip, ip, asr #2 │ │ │ │ - tsteq ip, ip, lsl r6 │ │ │ │ - ldrheq r8, [ip], #152 @ 0x98 @ │ │ │ │ - rscseq r8, ip, ip, lsr #19 │ │ │ │ + strdeq r1, [ip, -r4] │ │ │ │ + tsteq sp, r4, lsl #30 │ │ │ │ + smlalseq r8, ip, r8, r1 │ │ │ │ + rscseq r8, ip, ip, ror #2 │ │ │ │ + tsteq ip, ip, lsr r6 │ │ │ │ + ldrsbeq r8, [ip], #152 @ 0x98 @ │ │ │ │ + rscseq r8, ip, ip, asr #19 │ │ │ │ + rscseq r8, ip, r4, lsr #19 │ │ │ │ + rscseq r8, ip, r8, asr #18 │ │ │ │ + tsteq sp, r8, asr #18 │ │ │ │ + rscseq r8, ip, r4, lsl #19 │ │ │ │ rscseq r8, ip, r4, lsl #19 │ │ │ │ - rscseq r8, ip, r8, lsr #18 │ │ │ │ - tsteq sp, r8, lsr #18 │ │ │ │ - rscseq r8, ip, r4, ror #18 │ │ │ │ - rscseq r8, ip, r4, ror #18 │ │ │ │ + rscseq r8, ip, ip, ror r0 │ │ │ │ rscseq r8, ip, ip, asr r0 │ │ │ │ - rscseq r8, ip, ip, lsr r0 │ │ │ │ - ldrsheq fp, [sp], #32 @ │ │ │ │ - rscseq r8, ip, r4, asr #1 │ │ │ │ - rscseq fp, sp, ip, asr #5 │ │ │ │ - rscseq r8, ip, r0, lsr #1 │ │ │ │ - smlatteq ip, r4, r3, r1 │ │ │ │ - rscseq fp, sp, r4, asr #4 │ │ │ │ - tsteq ip, r4, asr r1 │ │ │ │ - rscseq fp, sp, r0, lsr r2 │ │ │ │ - tsteq ip, r0, asr #2 │ │ │ │ + rscseq fp, sp, r0, lsl r3 │ │ │ │ + rscseq r8, ip, r4, ror #1 │ │ │ │ + rscseq fp, sp, ip, ror #5 │ │ │ │ + rscseq r8, ip, r0, asr #1 │ │ │ │ + tsteq ip, r4, lsl #8 │ │ │ │ + rscseq fp, sp, r4, ror #4 │ │ │ │ + tsteq ip, r4, ror r1 │ │ │ │ + rscseq fp, sp, r0, asr r2 │ │ │ │ + tsteq ip, r0, ror #2 │ │ │ │ orrseq pc, r0, ip, lsr #27 │ │ │ │ - ldrsbeq r8, [ip], #76 @ 0x4c @ │ │ │ │ - ldrsbeq r8, [ip], #116 @ 0x74 @ │ │ │ │ - rscseq r7, ip, r0, ror #30 │ │ │ │ - rscseq r8, ip, r4, lsr r7 │ │ │ │ - rscseq r8, ip, r4, ror #14 │ │ │ │ + ldrsheq r8, [ip], #76 @ 0x4c @ │ │ │ │ + ldrsheq r8, [ip], #116 @ 0x74 @ │ │ │ │ + rscseq r7, ip, r0, lsl #31 │ │ │ │ + rscseq r8, ip, r4, asr r7 │ │ │ │ + rscseq r8, ip, r4, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ - rscseq r7, ip, r4, lsl #28 │ │ │ │ - rscseq r7, ip, r4, asr fp │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ - smlalseq r8, ip, r4, r0 │ │ │ │ - rscseq r7, ip, ip, ror pc │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ - rscseq r8, ip, r4, ror #5 │ │ │ │ + rscseq r7, ip, r4, lsr #28 │ │ │ │ + rscseq r7, ip, r4, ror fp │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ + ldrheq r8, [ip], #4 @ │ │ │ │ + smlalseq r7, ip, ip, pc @ │ │ │ │ + tsteq sl, r8, asr fp │ │ │ │ + rscseq r8, ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ + rscseq r7, ip, r8, lsr #30 │ │ │ │ + rscseq r7, ip, ip, asr #31 │ │ │ │ + rscseq r7, ip, r8, lsr #31 │ │ │ │ + rscseq sl, sp, r8, ror #31 │ │ │ │ + rscseq r7, ip, r8, ror pc │ │ │ │ + rscseq r7, ip, r0, asr pc │ │ │ │ + rscseq r7, ip, ip, lsr #30 │ │ │ │ rscseq r7, ip, r8, lsl #30 │ │ │ │ - rscseq r7, ip, ip, lsr #31 │ │ │ │ - rscseq r7, ip, r8, lsl #31 │ │ │ │ - rscseq sl, sp, r8, asr #31 │ │ │ │ - rscseq r7, ip, r8, asr pc │ │ │ │ - rscseq r7, ip, r0, lsr pc │ │ │ │ - rscseq r7, ip, ip, lsl #30 │ │ │ │ - rscseq r7, ip, r8, ror #29 │ │ │ │ - ldrheq r7, [ip], #232 @ 0xe8 @ │ │ │ │ - smlalseq r7, ip, r4, lr │ │ │ │ - rscseq r7, ip, r8, ror #28 │ │ │ │ - rscseq r7, ip, r0, asr #27 │ │ │ │ - rscseq r7, ip, r0, asr #28 │ │ │ │ + ldrsbeq r7, [ip], #232 @ 0xe8 @ │ │ │ │ + ldrheq r7, [ip], #228 @ 0xe4 @ │ │ │ │ + rscseq r7, ip, r8, lsl #29 │ │ │ │ + rscseq r7, ip, r0, ror #27 │ │ │ │ + rscseq r7, ip, r0, ror #28 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ - smlalseq r7, ip, r4, sp │ │ │ │ - rscseq sp, sp, ip, lsl #27 │ │ │ │ - rscseq r7, ip, r0, ror #26 │ │ │ │ + ldrheq r7, [ip], #212 @ 0xd4 @ │ │ │ │ + rscseq sp, sp, ip, lsr #27 │ │ │ │ + rscseq r7, ip, r0, lsl #27 │ │ │ │ blcc fe969d70 @@Base+0xfce31268> │ │ │ │ - rscseq r7, ip, r8, lsl fp │ │ │ │ + rscseq r7, ip, r8, lsr fp │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - smlatbeq ip, r8, ip, r6 │ │ │ │ - rscseq r7, sp, r4, asr r7 │ │ │ │ - ldrheq r9, [sp], #40 @ 0x28 @ │ │ │ │ - rscseq r7, ip, r0, lsl #21 │ │ │ │ - tsteq sl, r8, ror #16 │ │ │ │ - tsteq sl, ip, asr r8 │ │ │ │ - tsteq sl, r4, asr #16 │ │ │ │ - rscseq r7, ip, r8, ror #20 │ │ │ │ - tsteq sl, r0, lsr #16 │ │ │ │ + smlabteq ip, r8, ip, r6 │ │ │ │ + rscseq r7, sp, r4, ror r7 │ │ │ │ + ldrsbeq r9, [sp], #40 @ 0x28 @ │ │ │ │ + rscseq r7, ip, r0, lsr #21 │ │ │ │ + smlabbeq sl, r8, r8, r5 │ │ │ │ + tsteq sl, ip, ror r8 │ │ │ │ + tsteq sl, r4, ror #16 │ │ │ │ + rscseq r7, ip, r8, lsl #21 │ │ │ │ + tsteq sl, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #1912] @ 2310f0 │ │ │ │ @@ -487791,57 +487791,57 @@ │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r2, [pc, #184] @ 23119c │ │ │ │ add r2, pc, r2 │ │ │ │ b 230d8c │ │ │ │ mov r2, #0 │ │ │ │ b 230b6c │ │ │ │ orrseq pc, r0, ip, ror r6 @ │ │ │ │ - tsteq sp, r4, lsl #10 │ │ │ │ - smlalseq sl, sp, r0, sl │ │ │ │ - ldrsbeq r8, [ip], #16 @ │ │ │ │ - tsteq sp, r8, ror r4 │ │ │ │ - rscseq r8, ip, r4, asr r1 │ │ │ │ - strdeq r8, [sp, -r0] │ │ │ │ - smlalseq r8, ip, r4, sl │ │ │ │ + tsteq sp, r4, lsr #10 │ │ │ │ + ldrheq sl, [sp], #160 @ 0xa0 @ │ │ │ │ + ldrsheq r8, [ip], #16 @ │ │ │ │ + @ instruction: 0x010d8498 │ │ │ │ + rscseq r8, ip, r4, ror r1 │ │ │ │ + tsteq sp, r0, lsl r4 │ │ │ │ + ldrheq r8, [ip], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, fp, lsr #7 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - tsteq sp, ip, lsr #6 │ │ │ │ - ldrheq sl, [sp], #136 @ 0x88 @ │ │ │ │ - rscseq r7, ip, r0, ror #30 │ │ │ │ - rscseq sl, sp, r0, ror #16 │ │ │ │ - rscseq r7, ip, ip, lsr #30 │ │ │ │ - smlalseq r7, ip, r4, lr │ │ │ │ - smlatteq ip, r4, r9, r2 │ │ │ │ - @ instruction: 0x010d81b8 │ │ │ │ - rscseq sl, sp, ip, asr #14 │ │ │ │ - rscseq r7, ip, r0, lsr lr │ │ │ │ - smlalseq r7, ip, r0, sp │ │ │ │ + tsteq sp, ip, asr #6 │ │ │ │ + ldrsbeq sl, [sp], #136 @ 0x88 @ │ │ │ │ + rscseq r7, ip, r0, lsl #31 │ │ │ │ + rscseq sl, sp, r0, lsl #17 │ │ │ │ + rscseq r7, ip, ip, asr #30 │ │ │ │ + ldrheq r7, [ip], #228 @ 0xe4 @ │ │ │ │ + tsteq ip, r4, lsl #20 │ │ │ │ + ldrdeq r8, [sp, -r8] │ │ │ │ + rscseq sl, sp, ip, ror #14 │ │ │ │ + rscseq r7, ip, r0, asr lr │ │ │ │ + ldrheq r7, [ip], #208 @ 0xd0 @ │ │ │ │ + rscseq r7, ip, ip, lsl #27 │ │ │ │ + tsteq ip, r4, lsl #18 │ │ │ │ + tsteq sp, r0, lsl r1 │ │ │ │ + rscseq r7, ip, r8, lsr #27 │ │ │ │ rscseq r7, ip, ip, ror #26 │ │ │ │ - smlatteq ip, r4, r8, r2 │ │ │ │ - strdeq r8, [sp, -r0] │ │ │ │ - rscseq r7, ip, r8, lsl #27 │ │ │ │ - rscseq r7, ip, ip, asr #26 │ │ │ │ - rscseq r7, ip, ip, ror sp │ │ │ │ - tsteq sp, r8, lsr #32 │ │ │ │ - rscseq r7, ip, r4, lsr #26 │ │ │ │ - @ instruction: 0x010d7fb0 │ │ │ │ - rscseq r8, ip, r4, asr r6 │ │ │ │ - rscseq r7, ip, ip, asr #24 │ │ │ │ - rscseq r7, ip, r8, asr r1 │ │ │ │ - rscseq r7, ip, r0, asr #2 │ │ │ │ - ldrheq r7, [ip], #184 @ 0xb8 @ │ │ │ │ - rscseq r7, ip, r4, lsl r1 │ │ │ │ - rscseq r7, ip, r8, lsl #2 │ │ │ │ + smlalseq r7, ip, ip, sp │ │ │ │ + tsteq sp, r8, asr #32 │ │ │ │ + rscseq r7, ip, r4, asr #26 │ │ │ │ + ldrdeq r7, [sp, -r0] │ │ │ │ + rscseq r8, ip, r4, ror r6 │ │ │ │ + rscseq r7, ip, ip, ror #24 │ │ │ │ + rscseq r7, ip, r8, ror r1 │ │ │ │ + rscseq r7, ip, r0, ror #2 │ │ │ │ ldrsbeq r7, [ip], #184 @ 0xb8 @ │ │ │ │ - rscseq r7, ip, r4, lsl fp │ │ │ │ - smlalseq r7, ip, r8, sl │ │ │ │ - ldrheq r7, [ip], #172 @ 0xac @ │ │ │ │ - rscseq r7, ip, r8, lsr sl │ │ │ │ - rscseq r7, ip, r4, lsl sl │ │ │ │ - smlabbeq ip, ip, r5, r2 │ │ │ │ + rscseq r7, ip, r4, lsr r1 │ │ │ │ + rscseq r7, ip, r8, lsr #2 │ │ │ │ + ldrsheq r7, [ip], #184 @ 0xb8 @ │ │ │ │ + rscseq r7, ip, r4, lsr fp │ │ │ │ + ldrheq r7, [ip], #168 @ 0xa8 @ │ │ │ │ + ldrsbeq r7, [ip], #172 @ 0xac @ │ │ │ │ + rscseq r7, ip, r8, asr sl │ │ │ │ + rscseq r7, ip, r4, lsr sl │ │ │ │ + smlatbeq ip, ip, r5, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ mov r5, r1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ @@ -487951,22 +487951,22 @@ │ │ │ │ b 2311dc │ │ │ │ ldr r2, [pc, #44] @ 231390 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ b 23130c │ │ │ │ - @ instruction: 0x010d7cbc │ │ │ │ - rscseq r7, ip, r4, ror #19 │ │ │ │ - tsteq sp, r0, asr #24 │ │ │ │ - ldrdeq r7, [sp, -r0] │ │ │ │ - rscseq r7, ip, r4, lsl #18 │ │ │ │ - rscseq r7, ip, r8, lsr #17 │ │ │ │ - smlatbeq lr, r0, r7, r2 │ │ │ │ - rscseq r7, ip, r0, lsr #17 │ │ │ │ + ldrdeq r7, [sp, -ip] │ │ │ │ + rscseq r7, ip, r4, lsl #20 │ │ │ │ + tsteq sp, r0, ror #24 │ │ │ │ + strdeq r7, [sp, -r0] │ │ │ │ + rscseq r7, ip, r4, lsr #18 │ │ │ │ + rscseq r7, ip, r8, asr #17 │ │ │ │ + smlabteq lr, r0, r7, r2 │ │ │ │ + rscseq r7, ip, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3584] @ 2321b0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -488867,262 +488867,262 @@ │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ b 2315a8 │ │ │ │ orrseq lr, r0, r4, asr #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq lr, r0, ip, lsl #24 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ + rscseq r7, ip, r4, ror #15 │ │ │ │ + rscseq r7, ip, ip, lsl #16 │ │ │ │ + ldrsbeq r7, [ip], #120 @ 0x78 @ │ │ │ │ rscseq r7, ip, r4, asr #15 │ │ │ │ - rscseq r7, ip, ip, ror #15 │ │ │ │ - ldrheq r7, [ip], #120 @ 0x78 @ │ │ │ │ - rscseq r7, ip, r4, lsr #15 │ │ │ │ - rscseq r9, sp, ip, lsr pc │ │ │ │ + rscseq r9, sp, ip, asr pc │ │ │ │ + rscseq r7, ip, r4, lsl #15 │ │ │ │ + rscseq r7, ip, ip, ror r7 │ │ │ │ rscseq r7, ip, r4, ror #14 │ │ │ │ - rscseq r7, ip, ip, asr r7 │ │ │ │ - rscseq r7, ip, r4, asr #14 │ │ │ │ - rscseq r7, ip, r8, ror #24 │ │ │ │ - rscseq r7, ip, r4, lsr r7 │ │ │ │ - rscseq r7, ip, r4, lsr r7 │ │ │ │ - rscseq r7, ip, r0, lsr r7 │ │ │ │ - rscseq r7, ip, r8, lsl r7 │ │ │ │ - rscseq r7, ip, ip, lsl r7 │ │ │ │ - rscseq r7, ip, r0, lsr #14 │ │ │ │ - ldrheq r7, [ip], #112 @ 0x70 @ │ │ │ │ - ldrheq r7, [ip], #116 @ 0x74 @ │ │ │ │ - ldrheq r7, [ip], #120 @ 0x78 @ │ │ │ │ - ldrsbeq r7, [ip], #112 @ 0x70 @ │ │ │ │ - ldrheq r7, [ip], #116 @ 0x74 @ │ │ │ │ - rscseq r7, ip, r0, lsl #15 │ │ │ │ - cmneq r1, lr, lsl #28 │ │ │ │ - tsteq lr, r0, ror r8 │ │ │ │ - rscseq r7, ip, r0, lsl #6 │ │ │ │ - rscseq r7, ip, r8, lsl #6 │ │ │ │ - ldrheq r7, [ip], #36 @ 0x24 @ │ │ │ │ - rscseq r7, ip, ip, lsr #23 │ │ │ │ - rscseq r7, ip, r4, lsr r2 │ │ │ │ - smlalseq r7, ip, ip, r7 │ │ │ │ - ldrsheq r7, [ip], #44 @ 0x2c @ │ │ │ │ - rscseq r7, ip, ip, ror #14 │ │ │ │ - rscseq r7, ip, r0, lsl #5 │ │ │ │ + rscseq r7, ip, r8, lsl #25 │ │ │ │ + rscseq r7, ip, r4, asr r7 │ │ │ │ + rscseq r7, ip, r4, asr r7 │ │ │ │ + rscseq r7, ip, r0, asr r7 │ │ │ │ + rscseq r7, ip, r8, lsr r7 │ │ │ │ + rscseq r7, ip, ip, lsr r7 │ │ │ │ rscseq r7, ip, r0, asr #14 │ │ │ │ - rscseq r7, ip, r0, ror #4 │ │ │ │ - rscseq r7, ip, ip, lsl #14 │ │ │ │ - rscseq r7, ip, ip, lsr r2 │ │ │ │ - rscseq r7, ip, r8, asr #13 │ │ │ │ - rscseq r7, ip, r8, lsl r2 │ │ │ │ - smlalseq r7, ip, r4, r6 │ │ │ │ - ldrsheq r7, [ip], #20 @ │ │ │ │ - rscseq r7, ip, r4, asr r6 │ │ │ │ - ldrsbeq r7, [ip], #16 @ │ │ │ │ - rscseq r7, ip, ip, lsl r6 │ │ │ │ - rscseq r7, ip, ip, lsl #12 │ │ │ │ - ldrsbeq r7, [ip], #92 @ 0x5c @ │ │ │ │ - rscseq r7, ip, r8, ror #11 │ │ │ │ - rscseq r7, ip, r0, lsr #11 │ │ │ │ - rscseq r7, ip, r4, ror #2 │ │ │ │ - rscseq r7, ip, ip, ror #10 │ │ │ │ - rscseq r7, ip, r4, asr #2 │ │ │ │ - rscseq r7, ip, ip, lsr #10 │ │ │ │ - rscseq r7, ip, r8, ror r1 │ │ │ │ - rscseq r7, ip, r4, ror #9 │ │ │ │ - rscseq r7, ip, r0, asr r1 │ │ │ │ - rscseq r7, ip, ip, lsr #9 │ │ │ │ - rscseq r7, ip, ip, lsr #2 │ │ │ │ - rscseq r7, ip, r8, lsl #8 │ │ │ │ - rscseq r7, ip, r0, lsr #1 │ │ │ │ - rscseq r7, ip, r4, asr #7 │ │ │ │ - ldrsbeq r7, [ip], #8 @ │ │ │ │ - rscseq r7, ip, ip, lsl #7 │ │ │ │ - rscseq r7, ip, r0, ror #6 │ │ │ │ - smlalseq r7, ip, r8, r0 │ │ │ │ + ldrsbeq r7, [ip], #112 @ 0x70 @ │ │ │ │ + ldrsbeq r7, [ip], #116 @ 0x74 @ │ │ │ │ + ldrsbeq r7, [ip], #120 @ 0x78 @ │ │ │ │ + ldrsheq r7, [ip], #112 @ 0x70 @ │ │ │ │ + ldrsbeq r7, [ip], #116 @ 0x74 @ │ │ │ │ + rscseq r7, ip, r0, lsr #15 │ │ │ │ + cmneq r1, lr, lsr #28 │ │ │ │ + @ instruction: 0x010e1890 │ │ │ │ + rscseq r7, ip, r0, lsr #6 │ │ │ │ + rscseq r7, ip, r8, lsr #6 │ │ │ │ + ldrsbeq r7, [ip], #36 @ 0x24 @ │ │ │ │ + rscseq r7, ip, ip, asr #23 │ │ │ │ + rscseq r7, ip, r4, asr r2 │ │ │ │ + ldrheq r7, [ip], #124 @ 0x7c @ │ │ │ │ rscseq r7, ip, ip, lsl r3 │ │ │ │ + rscseq r7, ip, ip, lsl #15 │ │ │ │ + rscseq r7, ip, r0, lsr #5 │ │ │ │ + rscseq r7, ip, r0, ror #14 │ │ │ │ + rscseq r7, ip, r0, lsl #5 │ │ │ │ + rscseq r7, ip, ip, lsr #14 │ │ │ │ + rscseq r7, ip, ip, asr r2 │ │ │ │ + rscseq r7, ip, r8, ror #13 │ │ │ │ + rscseq r7, ip, r8, lsr r2 │ │ │ │ + ldrheq r7, [ip], #100 @ 0x64 @ │ │ │ │ + rscseq r7, ip, r4, lsl r2 │ │ │ │ + rscseq r7, ip, r4, ror r6 │ │ │ │ ldrsheq r7, [ip], #16 @ │ │ │ │ - ldrsheq r7, [ip], #32 @ │ │ │ │ - rscseq r7, ip, r8, asr #5 │ │ │ │ - ldrheq r7, [sp], #36 @ 0x24 @ │ │ │ │ - smlalseq r7, ip, r0, r0 │ │ │ │ - smlabbeq ip, r8, r9, r1 │ │ │ │ - rscseq r7, ip, ip, ror r2 │ │ │ │ - rscseq r7, ip, r4, ror #4 │ │ │ │ - rscseq r7, sp, r0, asr r2 │ │ │ │ - rscseq r7, ip, ip, lsr #32 │ │ │ │ - tsteq ip, r4, lsr #18 │ │ │ │ - rscseq r7, ip, ip, lsl #4 │ │ │ │ - rscseq r7, ip, r0, lsl #4 │ │ │ │ - rscseq r7, sp, ip, ror #3 │ │ │ │ - rscseq r6, ip, r8, asr #31 │ │ │ │ - smlabteq ip, r0, r8, r1 │ │ │ │ - smlalseq r7, ip, r0, r1 │ │ │ │ - smlalseq r7, ip, ip, r1 │ │ │ │ - rscseq r7, sp, r8, lsl #3 │ │ │ │ - tsteq ip, r4, ror r8 │ │ │ │ - rscseq r7, ip, r0, ror #16 │ │ │ │ - rscseq r7, ip, r0, asr r1 │ │ │ │ - rscseq r6, ip, r0, lsr pc │ │ │ │ - rscseq r7, sp, r8, lsr r1 │ │ │ │ - tsteq ip, r8, lsl #16 │ │ │ │ - rscseq r7, ip, ip, lsl #16 │ │ │ │ - rscseq r7, ip, r4, ror #1 │ │ │ │ - ldrheq r6, [ip], #236 @ 0xec @ │ │ │ │ - rscseq r7, sp, ip, asr #1 │ │ │ │ - @ instruction: 0x010c179c │ │ │ │ - rscseq r7, ip, r4, asr #32 │ │ │ │ - rscseq r6, ip, ip, ror pc │ │ │ │ - rscseq r7, ip, r0 │ │ │ │ + rscseq r7, ip, ip, lsr r6 │ │ │ │ + rscseq r7, ip, ip, lsr #12 │ │ │ │ + ldrsheq r7, [ip], #92 @ 0x5c @ │ │ │ │ + rscseq r7, ip, r8, lsl #12 │ │ │ │ + rscseq r7, ip, r0, asr #11 │ │ │ │ + rscseq r7, ip, r4, lsl #3 │ │ │ │ + rscseq r7, ip, ip, lsl #11 │ │ │ │ + rscseq r7, ip, r4, ror #2 │ │ │ │ + rscseq r7, ip, ip, asr #10 │ │ │ │ + smlalseq r7, ip, r8, r1 │ │ │ │ + rscseq r7, ip, r4, lsl #10 │ │ │ │ + rscseq r7, ip, r0, ror r1 │ │ │ │ + rscseq r7, ip, ip, asr #9 │ │ │ │ + rscseq r7, ip, ip, asr #2 │ │ │ │ + rscseq r7, ip, r8, lsr #8 │ │ │ │ + rscseq r7, ip, r0, asr #1 │ │ │ │ + rscseq r7, ip, r4, ror #7 │ │ │ │ + ldrsheq r7, [ip], #8 @ │ │ │ │ + rscseq r7, ip, ip, lsr #7 │ │ │ │ + rscseq r7, ip, r0, lsl #7 │ │ │ │ + ldrheq r7, [ip], #8 @ │ │ │ │ + rscseq r7, ip, ip, lsr r3 │ │ │ │ + rscseq r7, ip, r0, lsl r2 │ │ │ │ + rscseq r7, ip, r0, lsl r3 │ │ │ │ + rscseq r7, ip, r8, ror #5 │ │ │ │ + ldrsbeq r7, [sp], #36 @ 0x24 @ │ │ │ │ + ldrheq r7, [ip], #0 @ │ │ │ │ + smlatbeq ip, r8, r9, r1 │ │ │ │ + smlalseq r7, ip, ip, r2 │ │ │ │ + rscseq r7, ip, r4, lsl #5 │ │ │ │ + rscseq r7, sp, r0, ror r2 │ │ │ │ + rscseq r7, ip, ip, asr #32 │ │ │ │ + tsteq ip, r4, asr #18 │ │ │ │ + rscseq r7, ip, ip, lsr #4 │ │ │ │ + rscseq r7, ip, r0, lsr #4 │ │ │ │ + rscseq r7, sp, ip, lsl #4 │ │ │ │ + rscseq r6, ip, r8, ror #31 │ │ │ │ + smlatteq ip, r0, r8, r1 │ │ │ │ + ldrheq r7, [ip], #16 @ │ │ │ │ + ldrheq r7, [ip], #28 @ │ │ │ │ + rscseq r7, sp, r8, lsr #3 │ │ │ │ + @ instruction: 0x010c1894 │ │ │ │ + rscseq r7, ip, r0, lsl #17 │ │ │ │ + rscseq r7, ip, r0, ror r1 │ │ │ │ + rscseq r6, ip, r0, asr pc │ │ │ │ + rscseq r7, sp, r8, asr r1 │ │ │ │ + tsteq ip, r8, lsr #16 │ │ │ │ + rscseq r7, ip, ip, lsr #16 │ │ │ │ + rscseq r7, ip, r4, lsl #2 │ │ │ │ + ldrsbeq r6, [ip], #236 @ 0xec @ │ │ │ │ + rscseq r7, sp, ip, ror #1 │ │ │ │ + @ instruction: 0x010c17bc │ │ │ │ + rscseq r7, ip, r4, rrx │ │ │ │ + smlalseq r6, ip, ip, pc @ │ │ │ │ + rscseq r7, ip, r0, lsr #32 │ │ │ │ + rscseq r6, ip, r8, ror pc │ │ │ │ + ldrsbeq r6, [ip], #252 @ 0xfc @ │ │ │ │ + rscseq r6, ip, r4, asr pc │ │ │ │ rscseq r6, ip, r8, asr pc │ │ │ │ - ldrheq r6, [ip], #252 @ 0xfc @ │ │ │ │ - rscseq r6, ip, r4, lsr pc │ │ │ │ - rscseq r6, ip, r8, lsr pc │ │ │ │ - rscseq r6, ip, r0, lsl pc │ │ │ │ - ldrsheq r6, [ip], #236 @ 0xec @ │ │ │ │ - rscseq r6, ip, ip, ror #29 │ │ │ │ - ldrheq r6, [ip], #232 @ 0xe8 @ │ │ │ │ - rscseq r6, ip, r8, asr #29 │ │ │ │ - rscseq r6, ip, r0, ror lr │ │ │ │ - ldrsheq r6, [ip], #212 @ 0xd4 @ │ │ │ │ - rscseq r6, ip, ip, lsr #28 │ │ │ │ + rscseq r6, ip, r0, lsr pc │ │ │ │ + rscseq r6, ip, ip, lsl pc │ │ │ │ + rscseq r6, ip, ip, lsl #30 │ │ │ │ + ldrsbeq r6, [ip], #232 @ 0xe8 @ │ │ │ │ + rscseq r6, ip, r8, ror #29 │ │ │ │ + smlalseq r6, ip, r0, lr │ │ │ │ + rscseq r6, ip, r4, lsl lr │ │ │ │ + rscseq r6, ip, ip, asr #28 │ │ │ │ + ldrsheq r6, [ip], #208 @ 0xd0 @ │ │ │ │ + rscseq r6, ip, r8, lsl #28 │ │ │ │ + rscseq r6, ip, ip, asr #27 │ │ │ │ ldrsbeq r6, [ip], #208 @ 0xd0 @ │ │ │ │ - rscseq r6, ip, r8, ror #27 │ │ │ │ - rscseq r6, ip, ip, lsr #27 │ │ │ │ - ldrheq r6, [ip], #208 @ 0xd0 @ │ │ │ │ - rscseq r6, ip, r8, lsl #27 │ │ │ │ - rscseq r6, ip, r4, ror sp │ │ │ │ - rscseq r6, ip, r4, ror #26 │ │ │ │ - rscseq r6, ip, r0, lsr sp │ │ │ │ - rscseq r6, ip, r0, asr #26 │ │ │ │ - rscseq r7, ip, r0, lsl #12 │ │ │ │ - rscseq r6, ip, r8, asr #29 │ │ │ │ - rscseq r6, ip, r8, lsr #25 │ │ │ │ - ldrheq r6, [sp], #224 @ 0xe0 @ │ │ │ │ - smlabbeq ip, r0, r5, r1 │ │ │ │ - rscseq r6, ip, r4, lsl ip │ │ │ │ - rscseq r6, ip, r4, ror #23 │ │ │ │ - rscseq r6, ip, r4, ror #23 │ │ │ │ - rscseq r6, ip, r0, asr #23 │ │ │ │ - ldrheq r6, [ip], #180 @ 0xb4 @ │ │ │ │ - smlalseq r6, ip, ip, fp │ │ │ │ - rscseq r6, ip, r4, lsl #23 │ │ │ │ - rscseq r6, ip, r8, ror fp │ │ │ │ - rscseq r6, ip, r8, asr #22 │ │ │ │ - rscseq r6, ip, r4, asr fp │ │ │ │ - ldrsheq r6, [ip], #240 @ 0xf0 @ │ │ │ │ - ldrsheq r6, [ip], #252 @ 0xfc @ │ │ │ │ - ldrsheq r6, [ip], #252 @ 0xfc @ │ │ │ │ - ldrsheq r6, [ip], #244 @ 0xf4 @ │ │ │ │ + rscseq r6, ip, r8, lsr #27 │ │ │ │ + smlalseq r6, ip, r4, sp │ │ │ │ + rscseq r6, ip, r4, lsl #27 │ │ │ │ + rscseq r6, ip, r0, asr sp │ │ │ │ + rscseq r6, ip, r0, ror #26 │ │ │ │ + rscseq r7, ip, r0, lsr #12 │ │ │ │ + rscseq r6, ip, r8, ror #29 │ │ │ │ + rscseq r6, ip, r8, asr #25 │ │ │ │ + ldrsbeq r6, [sp], #224 @ 0xe0 @ │ │ │ │ + smlatbeq ip, r0, r5, r1 │ │ │ │ + rscseq r6, ip, r4, lsr ip │ │ │ │ + rscseq r6, ip, r4, lsl #24 │ │ │ │ + rscseq r6, ip, r4, lsl #24 │ │ │ │ + rscseq r6, ip, r0, ror #23 │ │ │ │ + ldrsbeq r6, [ip], #180 @ 0xb4 @ │ │ │ │ + ldrheq r6, [ip], #188 @ 0xbc @ │ │ │ │ + rscseq r6, ip, r4, lsr #23 │ │ │ │ + smlalseq r6, ip, r8, fp │ │ │ │ + rscseq r6, ip, r8, ror #22 │ │ │ │ + rscseq r6, ip, r4, ror fp │ │ │ │ + rscseq r7, ip, r0, lsl r0 │ │ │ │ + rscseq r7, ip, ip, lsl r0 │ │ │ │ + rscseq r7, ip, ip, lsl r0 │ │ │ │ + rscseq r7, ip, r4, lsl r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ + smlalseq r6, ip, r0, lr │ │ │ │ rscseq r6, ip, r0, ror lr │ │ │ │ - rscseq r6, ip, r0, asr lr │ │ │ │ - rscseq r6, ip, r4, ror #28 │ │ │ │ - ldrheq r6, [sp], #92 @ 0x5c @ │ │ │ │ - rscseq r5, ip, r4, lsl #30 │ │ │ │ - @ instruction: 0x011138b0 │ │ │ │ - rscseq r7, sp, ip, rrx │ │ │ │ - ldrsheq r6, [ip], #44 @ 0x2c @ │ │ │ │ - rscseq r6, ip, r0, lsl #6 │ │ │ │ - ldrsheq r6, [ip], #40 @ 0x28 @ │ │ │ │ - tsteq ip, r0, lsr r1 │ │ │ │ - strdeq r0, [ip, -r4] │ │ │ │ + rscseq r6, ip, r4, lsl #29 │ │ │ │ + ldrsbeq r6, [sp], #92 @ 0x5c @ │ │ │ │ + rscseq r5, ip, r4, lsr #30 │ │ │ │ + @ instruction: 0x011138d0 │ │ │ │ + rscseq r7, sp, ip, lsl #1 │ │ │ │ + rscseq r6, ip, ip, lsl r3 │ │ │ │ + rscseq r6, ip, r0, lsr #6 │ │ │ │ + rscseq r6, ip, r8, lsl r3 │ │ │ │ + tsteq ip, r0, asr r1 │ │ │ │ + tsteq ip, r4, lsl sp │ │ │ │ orrseq sp, r0, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r8, sp, r4, ror sl │ │ │ │ - rscseq r8, sp, r8, ror #20 │ │ │ │ - rscseq r6, ip, r0, lsl r2 │ │ │ │ - rscseq r6, ip, r0, lsr ip │ │ │ │ - rscseq r8, sp, ip, lsl sl │ │ │ │ - ldrsbeq r6, [ip], #184 @ 0xb8 @ │ │ │ │ - ldrheq r6, [ip], #176 @ 0xb0 @ │ │ │ │ - rscseq r3, ip, r8, ror #6 │ │ │ │ - rscseq r6, ip, ip, asr r2 │ │ │ │ - smlabbeq sp, r0, r3, r8 │ │ │ │ - rscseq r6, ip, r8, lsr r2 │ │ │ │ - rscseq r6, ip, r4, asr #22 │ │ │ │ - rscseq r6, ip, r4, lsl r2 │ │ │ │ - rscseq r6, ip, r0, lsl fp │ │ │ │ - rscseq r6, ip, ip, lsl #13 │ │ │ │ - smlalseq r6, ip, r4, r6 │ │ │ │ - rscseq r6, ip, ip, asr #2 │ │ │ │ + smlalseq r8, sp, r4, sl │ │ │ │ + rscseq r8, sp, r8, lsl #21 │ │ │ │ + rscseq r6, ip, r0, lsr r2 │ │ │ │ + rscseq r6, ip, r0, asr ip │ │ │ │ + rscseq r8, sp, ip, lsr sl │ │ │ │ + ldrsheq r6, [ip], #184 @ 0xb8 @ │ │ │ │ + ldrsbeq r6, [ip], #176 @ 0xb0 @ │ │ │ │ + rscseq r3, ip, r8, lsl #7 │ │ │ │ + rscseq r6, ip, ip, ror r2 │ │ │ │ + smlatbeq sp, r0, r3, r8 │ │ │ │ + rscseq r6, ip, r8, asr r2 │ │ │ │ + rscseq r6, ip, r4, ror #22 │ │ │ │ + rscseq r6, ip, r4, lsr r2 │ │ │ │ + rscseq r6, ip, r0, lsr fp │ │ │ │ + rscseq r6, ip, ip, lsr #13 │ │ │ │ + ldrheq r6, [ip], #100 @ 0x64 @ │ │ │ │ + rscseq r6, ip, ip, ror #2 │ │ │ │ + rscseq r6, ip, r4, lsr #13 │ │ │ │ + rscseq r6, ip, r0, lsr #13 │ │ │ │ + smlalseq r6, ip, ip, r6 │ │ │ │ + rscseq r6, ip, r8, lsl #13 │ │ │ │ + smlalseq r6, ip, r0, r6 │ │ │ │ + rscseq r6, ip, r4, lsr #13 │ │ │ │ + rscseq r6, ip, r8, lsr #13 │ │ │ │ + rscseq r6, ip, r0, lsr #13 │ │ │ │ + ldrsbeq r6, [ip], #80 @ 0x50 @ │ │ │ │ rscseq r6, ip, r4, lsl #13 │ │ │ │ - rscseq r6, ip, r0, lsl #13 │ │ │ │ rscseq r6, ip, ip, ror r6 │ │ │ │ - rscseq r6, ip, r8, ror #12 │ │ │ │ - rscseq r6, ip, r0, ror r6 │ │ │ │ - rscseq r6, ip, r4, lsl #13 │ │ │ │ - rscseq r6, ip, r8, lsl #13 │ │ │ │ rscseq r6, ip, r0, lsl #13 │ │ │ │ - ldrheq r6, [ip], #80 @ 0x50 @ │ │ │ │ - rscseq r6, ip, r4, ror #12 │ │ │ │ - rscseq r6, ip, ip, asr r6 │ │ │ │ - rscseq r6, ip, r0, ror #12 │ │ │ │ - rscseq r6, ip, r0, lsl #15 │ │ │ │ - rscseq r6, ip, ip, lsr #1 │ │ │ │ - rscseq r6, ip, ip, asr #14 │ │ │ │ - rscseq r6, ip, ip, asr r7 │ │ │ │ - ldrheq r5, [ip], #228 @ 0xe4 @ │ │ │ │ - ldrsheq r4, [ip], #116 @ 0x74 @ │ │ │ │ - rscseq r5, ip, r8, lsr lr │ │ │ │ - ldrsheq r6, [ip], #108 @ 0x6c @ │ │ │ │ - rscseq r5, ip, r0, ror lr │ │ │ │ - smlalseq r6, ip, r0, r6 │ │ │ │ + rscseq r6, ip, r0, lsr #15 │ │ │ │ + rscseq r6, ip, ip, asr #1 │ │ │ │ + rscseq r6, ip, ip, ror #14 │ │ │ │ + rscseq r6, ip, ip, ror r7 │ │ │ │ + ldrsbeq r5, [ip], #228 @ 0xe4 @ │ │ │ │ + rscseq r4, ip, r4, lsl r8 │ │ │ │ + rscseq r5, ip, r8, asr lr │ │ │ │ + rscseq r6, ip, ip, lsl r7 │ │ │ │ + smlalseq r5, ip, r0, lr │ │ │ │ + ldrheq r6, [ip], #96 @ 0x60 @ │ │ │ │ + rscseq r5, ip, r4, lsl lr │ │ │ │ + rscseq r6, ip, r0, lsl #13 │ │ │ │ ldrsheq r5, [ip], #212 @ 0xd4 @ │ │ │ │ - rscseq r6, ip, r0, ror #12 │ │ │ │ - ldrsbeq r5, [ip], #212 @ 0xd4 @ │ │ │ │ - rscseq r6, ip, r0, lsr #12 │ │ │ │ - ldrsheq r6, [ip], #80 @ 0x50 @ │ │ │ │ - rscseq r5, ip, r8, lsl #27 │ │ │ │ - ldrheq r6, [ip], #92 @ 0x5c @ │ │ │ │ - rscseq r5, ip, r4, ror #26 │ │ │ │ - rscseq r6, ip, r8, ror r5 │ │ │ │ - rscseq r6, ip, r8, asr #10 │ │ │ │ - rscseq r5, ip, r0, ror sp │ │ │ │ - rscseq r6, ip, r0, lsl r5 │ │ │ │ - ldrsheq r5, [ip], #196 @ 0xc4 @ │ │ │ │ - ldrsbeq r6, [ip], #64 @ 0x40 @ │ │ │ │ - ldrsbeq r5, [ip], #192 @ 0xc0 @ │ │ │ │ - smlalseq r6, ip, r0, r4 │ │ │ │ - rscseq r5, ip, ip, lsr #25 │ │ │ │ - rscseq r6, ip, r0, asr r4 │ │ │ │ - rscseq r5, ip, r8, lsl #25 │ │ │ │ - rscseq r6, ip, r4, lsl r4 │ │ │ │ + rscseq r6, ip, r0, asr #12 │ │ │ │ + rscseq r6, ip, r0, lsl r6 │ │ │ │ + rscseq r5, ip, r8, lsr #27 │ │ │ │ + ldrsbeq r6, [ip], #92 @ 0x5c @ │ │ │ │ + rscseq r5, ip, r4, lsl #27 │ │ │ │ + smlalseq r6, ip, r8, r5 │ │ │ │ + rscseq r6, ip, r8, ror #10 │ │ │ │ + smlalseq r5, ip, r0, sp │ │ │ │ + rscseq r6, ip, r0, lsr r5 │ │ │ │ + rscseq r5, ip, r4, lsl sp │ │ │ │ + ldrsheq r6, [ip], #64 @ 0x40 @ │ │ │ │ + ldrsheq r5, [ip], #192 @ 0xc0 @ │ │ │ │ + ldrheq r6, [ip], #64 @ 0x40 @ │ │ │ │ + rscseq r5, ip, ip, asr #25 │ │ │ │ + rscseq r6, ip, r0, ror r4 │ │ │ │ + rscseq r5, ip, r8, lsr #25 │ │ │ │ + rscseq r6, ip, r4, lsr r4 │ │ │ │ + rscseq r5, ip, r4, lsl #25 │ │ │ │ + rscseq r6, ip, r0, lsl #8 │ │ │ │ rscseq r5, ip, r4, ror #24 │ │ │ │ - rscseq r6, ip, r0, ror #7 │ │ │ │ - rscseq r5, ip, r4, asr #24 │ │ │ │ - rscseq r6, ip, r4, lsr #7 │ │ │ │ - rscseq r5, ip, r0, lsr #24 │ │ │ │ - ldrdeq r3, [sp, -r8] │ │ │ │ - ldrsheq r5, [ip], #188 @ 0xbc @ │ │ │ │ - rscseq r6, ip, ip, asr #6 │ │ │ │ - ldrsbeq r5, [ip], #184 @ 0xb8 @ │ │ │ │ - rscseq r6, ip, r0, lsl r3 │ │ │ │ - ldrheq r5, [ip], #180 @ 0xb4 @ │ │ │ │ - ldrsbeq r6, [ip], #40 @ 0x28 @ │ │ │ │ - smlalseq r5, ip, r0, fp │ │ │ │ - smlalseq r6, ip, ip, r2 │ │ │ │ - rscseq r5, ip, ip, ror #22 │ │ │ │ - rscseq r6, ip, r4, asr r2 │ │ │ │ + rscseq r6, ip, r4, asr #7 │ │ │ │ + rscseq r5, ip, r0, asr #24 │ │ │ │ + strdeq r3, [sp, -r8] │ │ │ │ + rscseq r5, ip, ip, lsl ip │ │ │ │ + rscseq r6, ip, ip, ror #6 │ │ │ │ + ldrsheq r5, [ip], #184 @ 0xb8 @ │ │ │ │ + rscseq r6, ip, r0, lsr r3 │ │ │ │ + ldrsbeq r5, [ip], #180 @ 0xb4 @ │ │ │ │ + ldrsheq r6, [ip], #40 @ 0x28 @ │ │ │ │ + ldrheq r5, [ip], #176 @ 0xb0 @ │ │ │ │ + ldrheq r6, [ip], #44 @ 0x2c @ │ │ │ │ + rscseq r5, ip, ip, lsl #23 │ │ │ │ + rscseq r6, ip, r4, ror r2 │ │ │ │ + rscseq r5, ip, r8, ror #22 │ │ │ │ + rscseq r6, ip, ip, lsr #4 │ │ │ │ rscseq r5, ip, r8, asr #22 │ │ │ │ - rscseq r6, ip, ip, lsl #4 │ │ │ │ - rscseq r5, ip, r8, lsr #22 │ │ │ │ - ldrsbeq r6, [ip], #20 @ │ │ │ │ - rscseq r5, ip, r4, lsl #22 │ │ │ │ - smlalseq r6, ip, r8, r1 │ │ │ │ - rscseq r5, ip, r0, ror #21 │ │ │ │ - rscseq r6, ip, r0, ror #2 │ │ │ │ - ldrheq r5, [ip], #172 @ 0xac @ │ │ │ │ - rscseq r6, ip, ip, lsr #2 │ │ │ │ - smlalseq r5, ip, r8, sl │ │ │ │ - ldrsbeq r6, [ip], #8 @ │ │ │ │ - rscseq r5, ip, r4, ror sl │ │ │ │ - rscseq r5, ip, r8, ror #31 │ │ │ │ + ldrsheq r6, [ip], #20 @ │ │ │ │ + rscseq r5, ip, r4, lsr #22 │ │ │ │ + ldrheq r6, [ip], #24 @ │ │ │ │ + rscseq r5, ip, r0, lsl #22 │ │ │ │ + rscseq r6, ip, r0, lsl #3 │ │ │ │ + ldrsbeq r5, [ip], #172 @ 0xac @ │ │ │ │ + rscseq r6, ip, ip, asr #2 │ │ │ │ + ldrheq r5, [ip], #168 @ 0xa8 @ │ │ │ │ + ldrsheq r6, [ip], #8 @ │ │ │ │ + smlalseq r5, ip, r4, sl │ │ │ │ + rscseq r6, ip, r8 │ │ │ │ + rscseq r5, ip, r0, ror sl │ │ │ │ + rscseq r5, ip, r4, ror #31 │ │ │ │ rscseq r5, ip, r0, asr sl │ │ │ │ - rscseq r5, ip, r4, asr #31 │ │ │ │ - rscseq r5, ip, r0, lsr sl │ │ │ │ - rscseq r5, ip, ip, lsr pc │ │ │ │ - rscseq r5, ip, ip, lsl #20 │ │ │ │ - rscseq r5, ip, r8, lsl #30 │ │ │ │ - rscseq r5, ip, r0, asr #20 │ │ │ │ + rscseq r5, ip, ip, asr pc │ │ │ │ + rscseq r5, ip, ip, lsr #20 │ │ │ │ + rscseq r5, ip, r8, lsr #30 │ │ │ │ + rscseq r5, ip, r0, ror #20 │ │ │ │ ldr r1, [pc, #-468] @ 2323d8 │ │ │ │ add r3, r9, #336 @ 0x150 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 22bc60 │ │ │ │ ldr r2, [pc, #-488] @ 2323dc │ │ │ │ @@ -490116,15 +490116,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 23353c │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq ip, r0, r4, ror #22 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - tstpeq sp, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq sp, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ orrseq ip, r0, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -490282,15 +490282,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ bx lr │ │ │ │ - strdeq r1, [r1, #-243]! @ 0xffffff0d │ │ │ │ + cmneq r1, r3, lsl r0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r3, r3, r2, lsl #5 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -491420,26 +491420,26 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 234734 │ │ │ │ orrseq fp, r0, ip, lsl #30 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - strdeq r1, [r1, #-80]! @ 0xffffffb0 │ │ │ │ - ldrdeq r1, [r1, #-84]! @ 0xffffffac │ │ │ │ + cmneq r1, r0, lsl r6 │ │ │ │ + strdeq r1, [r1, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ addeq r8, r0, r1 │ │ │ │ - ldrdeq r1, [r1, #-64]! @ 0xffffffc0 │ │ │ │ + strdeq r1, [r1, #-64]! @ 0xffffffc0 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - cmneq r1, r0, asr r4 │ │ │ │ + cmneq r1, r0, ror r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - cmneq r1, r8, asr r3 │ │ │ │ - strdeq r1, [r1, #-40]! @ 0xffffffd8 │ │ │ │ + cmneq r1, r8, ror r3 │ │ │ │ + cmneq r1, r8, lsl r3 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -492456,57 +492456,57 @@ │ │ │ │ @ instruction: 0x0190b5f0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq fp, r0, r0, asr #11 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ @ instruction: 0x0190b3fc │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ - cmneq r1, r8, lsl r4 │ │ │ │ - cmneq r1, ip, ror ip │ │ │ │ + cmneq r1, r8, lsr r4 │ │ │ │ + @ instruction: 0x01610c9c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - cmneq r1, r8, ror r5 │ │ │ │ + @ instruction: 0x01611598 │ │ │ │ svcvc 0x00f80000 │ │ │ │ svcvc 0x00efffff │ │ │ │ - smulbteq r1, r8, fp │ │ │ │ + smultteq r1, r8, fp │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r1, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r2, lsl #8 │ │ │ │ - cmneq r1, r8, lsl lr │ │ │ │ - smultbeq r1, r4, lr │ │ │ │ - cmneq r1, ip, ror #26 │ │ │ │ + cmneq r1, r8, lsr lr │ │ │ │ + smulbteq r1, r4, lr │ │ │ │ + smulbbeq r1, ip, sp │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - smultbeq r1, r8, ip │ │ │ │ - smultbeq r1, r0, sp │ │ │ │ - cmneq r1, r0, lsr #24 │ │ │ │ - strdeq r0, [r1, #-200]! @ 0xffffff38 │ │ │ │ - smultbeq r1, r0, ip │ │ │ │ - @ instruction: 0x01610b94 │ │ │ │ - smulbteq r1, ip, fp │ │ │ │ - cmneq r1, r4, ror #24 │ │ │ │ - @ instruction: 0x01610b9c │ │ │ │ - cmneq r1, r4, asr fp │ │ │ │ - cmneq r1, ip, ror sl │ │ │ │ - cmneq r1, r0, ror #20 │ │ │ │ - cmneq r1, r8, ror #20 │ │ │ │ - cmneq r1, r0, asr sl │ │ │ │ - smultbeq r1, r0, r4 │ │ │ │ + smulbteq r1, r8, ip │ │ │ │ + smulbteq r1, r0, sp │ │ │ │ + cmneq r1, r0, asr #24 │ │ │ │ + cmneq r1, r8, lsl sp │ │ │ │ + smulbteq r1, r0, ip │ │ │ │ + strheq r0, [r1, #-180]! @ 0xffffff4c │ │ │ │ + smultteq r1, ip, fp │ │ │ │ + smulbbeq r1, r4, ip │ │ │ │ + strheq r0, [r1, #-188]! @ 0xffffff44 │ │ │ │ + cmneq r1, r4, ror fp │ │ │ │ + @ instruction: 0x01610a9c │ │ │ │ + smulbbeq r1, r0, sl │ │ │ │ + smulbbeq r1, r8, sl │ │ │ │ + cmneq r1, r0, ror sl │ │ │ │ + smulbteq r1, r0, r4 │ │ │ │ ldreq r8, [r0], #-1412 @ 0xfffffa7c │ │ │ │ - cmneq r1, r4, lsl r2 │ │ │ │ + cmneq r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - strdeq pc, [r0, #-248]! @ 0xffffff08 │ │ │ │ - cmneq r1, r8, ror r4 │ │ │ │ - smulbteq r1, r4, r3 │ │ │ │ - cmneq r1, r4, ror r2 │ │ │ │ - cmneq r1, ip, lsr r3 │ │ │ │ - smulbteq r1, ip, r2 │ │ │ │ - strdeq r0, [r1, #-20]! @ 0xffffffec │ │ │ │ + cmneq r1, r8, lsl r0 │ │ │ │ + @ instruction: 0x01610498 │ │ │ │ + smultteq r1, r4, r3 │ │ │ │ + @ instruction: 0x01610294 │ │ │ │ + cmneq r1, ip, asr r3 │ │ │ │ + smultteq r1, ip, r2 │ │ │ │ + cmneq r1, r4, lsl r2 │ │ │ │ + smultbeq r1, r0, r2 │ │ │ │ smulbbeq r1, r0, r2 │ │ │ │ - cmneq r1, r0, ror #4 │ │ │ │ ldrb r3, [r5], #1 │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r3, [r9, r3, lsl #3] │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ clz r3, r3 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -493821,50 +493821,50 @@ │ │ │ │ ldrh r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrheq sl, [r0, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq sl, r0, ip, ror r0 │ │ │ │ orrseq sl, r0, r0, lsr r0 │ │ │ │ - strdeq pc, [r0, #-186]! @ 0xffffff46 │ │ │ │ + msreq SPSR_, sl, lsl ip │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ - strdeq pc, [r0, #-166]! @ 0xffffff5a │ │ │ │ + msreq SPSR_irq, r6, lsl fp │ │ │ │ muleq r0, lr, r1 │ │ │ │ - msreq SPSR_irq, r4, lsr #22 │ │ │ │ + msreq SPSR_irq, r4, asr #22 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - msreq (UNDEF: 96), r2, asr #20 │ │ │ │ - msreq (UNDEF: 96), r6, asr #20 │ │ │ │ + msreq (UNDEF: 96), r2, ror #20 │ │ │ │ + msreq (UNDEF: 96), r6, ror #20 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - msreq SPSR_, r4, lsl r8 │ │ │ │ - ldrdeq pc, [r0, #-116]! @ 0xffffff8c │ │ │ │ + msreq SPSR_, r4, lsr r8 │ │ │ │ + strdeq pc, [r0, #-116]! @ 0xffffff8c │ │ │ │ andeq r1, r0, pc, lsl r4 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ svcvc 0x007fffff │ │ │ │ andeq r0, r0, lr, ror #4 │ │ │ │ - msreq SPSR_, r8, ror #11 │ │ │ │ + msreq (UNDEF: 96), r8, lsl #12 │ │ │ │ stmiaeq r8, {r0, r1, r4}^ │ │ │ │ - msreq SPSR_, r4, ror #11 │ │ │ │ - msreq SPSR_, r4, lsl #9 │ │ │ │ - msreq SPSR_irq, ip, asr #7 │ │ │ │ + msreq (UNDEF: 96), r4, lsl #12 │ │ │ │ + msreq SPSR_, r4, lsr #9 │ │ │ │ + msreq SPSR_irq, ip, ror #7 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ - msreq SPSR_, ip, lsr #3 │ │ │ │ + msreq SPSR_, ip, asr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - msreq SPSR_, r0, lsr r0 │ │ │ │ - cmneq r0, ip, ror #30 │ │ │ │ - cmneq r0, ip, lsr pc │ │ │ │ - ldrdeq lr, [r0, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x0160ee90 │ │ │ │ - cmneq r0, ip, asr #28 │ │ │ │ - cmneq r0, r8, lsl lr │ │ │ │ - strheq lr, [r0, #-216]! @ 0xffffff28 │ │ │ │ + qdsubeq pc, r0, r0 @ │ │ │ │ + cmneq r0, ip, lsl #31 │ │ │ │ + cmneq r0, ip, asr pc │ │ │ │ + strdeq lr, [r0, #-232]! @ 0xffffff18 │ │ │ │ + strheq lr, [r0, #-224]! @ 0xffffff20 │ │ │ │ + cmneq r0, ip, ror #28 │ │ │ │ + cmneq r0, r8, lsr lr │ │ │ │ + ldrdeq lr, [r0, #-216]! @ 0xffffff28 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2372a8 │ │ │ │ ldr r0, [lr] │ │ │ │ ldrb r2, [r1, r2, lsl #3] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -494273,15 +494273,15 @@ │ │ │ │ orrseq r8, r0, ip, asr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01908ab8 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xffffc1c4 │ │ │ │ @ instruction: 0xffffe9a0 │ │ │ │ orrseq r8, r0, ip, lsl #20 │ │ │ │ - cmneq r0, ip, lsl #23 │ │ │ │ + cmneq r0, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, sp, #8 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ @@ -494341,15 +494341,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2376dc │ │ │ │ b 2376f8 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ - cmneq r0, r0, asr #22 │ │ │ │ + cmneq r0, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r2, [r0, #384] @ 0x180 │ │ │ │ @@ -495643,15 +495643,15 @@ │ │ │ │ add r0, r0, #28 │ │ │ │ bl 238660 │ │ │ │ b 238a6c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r7, r0, r0, asr r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r7, r0, r0, lsl r6 │ │ │ │ - cmneq r0, r2, ror #16 │ │ │ │ + cmneq r0, r2, lsl #17 │ │ │ │ orrseq r7, r0, r0, lsl #10 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1104] @ 239018 │ │ │ │ @@ -496724,18 +496724,18 @@ │ │ │ │ bne 239c50 │ │ │ │ b 239770 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orrseq r6, r0, r0, asr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orrseq r6, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x01906bb4 │ │ │ │ - cmneq r0, ip, ror sp │ │ │ │ + @ instruction: 0x0160cd9c │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x0160cc94 │ │ │ │ - strdeq ip, [r0, #-190]! @ 0xffffff42 │ │ │ │ + strheq ip, [r0, #-196]! @ 0xffffff3c │ │ │ │ + cmneq r0, lr, lsl ip │ │ │ │ cmp r0, #173 @ 0xad │ │ │ │ bhi 239ce4 │ │ │ │ cmp r0, #155 @ 0x9b │ │ │ │ bls 239cc8 │ │ │ │ ldr r3, [pc, #204] @ 239d7c │ │ │ │ sub r2, r0, #156 @ 0x9c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -496785,15 +496785,15 @@ │ │ │ │ sub r3, r0, #416 @ 0x1a0 │ │ │ │ cmp r3, #3 │ │ │ │ bhi 239d4c │ │ │ │ ldr r0, [pc, #36] @ 239d98 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #32] @ 239d9c │ │ │ │ bx lr │ │ │ │ - cmneq r0, sl, ror #11 │ │ │ │ + cmneq r0, sl, lsl #12 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, sp, ror #3 │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ @@ -497458,24 +497458,24 @@ │ │ │ │ b 23a1b0 │ │ │ │ ldr r5, [pc, #96] @ 23a850 │ │ │ │ b 23a1b0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r6, [r0, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsbeq r6, [r0, r4] │ │ │ │ - cmneq r0, r4, ror #3 │ │ │ │ + cmneq r0, r4, lsl #4 │ │ │ │ orrseq r5, r0, r8, lsl #29 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ @ instruction: 0xfffff006 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - cmneq r0, r4, lsr #30 │ │ │ │ - cmneq r0, r2, ror lr │ │ │ │ - ldrdeq fp, [r0, #-214]! @ 0xffffff2a │ │ │ │ + cmneq r0, r4, asr #30 │ │ │ │ + @ instruction: 0x0160be92 │ │ │ │ + strdeq fp, [r0, #-214]! @ 0xffffff2a │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ muleq r0, fp, r1 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ @@ -498199,15 +498199,15 @@ │ │ │ │ ldrb r3, [r3, #128] @ 0x80 │ │ │ │ cmp r2, r5 │ │ │ │ and r3, r3, r1 │ │ │ │ strb r3, [r4, #128] @ 0x80 │ │ │ │ bhi 23b354 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq fp, [r0, #-8]! │ │ │ │ + ldrdeq fp, [r0, #-8]! │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 2e27d4 │ │ │ │ @@ -500071,23 +500071,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ b 23c264 │ │ │ │ orrseq r3, r0, r4, ror #29 │ │ │ │ orrseq r3, r0, ip, asr #29 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ @ instruction: 0x01903df8 │ │ │ │ - @ instruction: 0x0160a090 │ │ │ │ + strheq sl, [r0, #-0]! │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andseq pc, pc, r0, lsl #16 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - strdeq r9, [r0, #-166]! @ 0xffffff5a │ │ │ │ + cmneq r0, r6, lsl fp │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - cmneq r0, r6, lsr #11 │ │ │ │ + cmneq r0, r6, asr #11 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ orrs r2, r0, r2 │ │ │ │ beq 23cfc0 │ │ │ │ lsl r2, r0, #13 │ │ │ │ @@ -501215,23 +501215,23 @@ │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [r8, #88] @ 0x58 │ │ │ │ bl 2e7d20 │ │ │ │ b 23d3b0 │ │ │ │ orrseq r2, r0, ip, lsr sp │ │ │ │ orrseq r2, r0, ip, lsr #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - qdsubeq r9, lr, r0 │ │ │ │ - cmneq r0, r0, rrx │ │ │ │ + cmneq r0, lr, ror r0 │ │ │ │ + cmneq r0, r0, lsl #1 │ │ │ │ orrseq r2, r0, r0, ror fp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq r0, r4, ror r4 │ │ │ │ + @ instruction: 0x01608494 │ │ │ │ @ instruction: 0xffbe0000 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 2ebf2c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ @@ -502744,15 +502744,15 @@ │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, r4 │ │ │ │ beq 23fa5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 23f9d0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ orrseq r0, r0, r8, ror #13 │ │ │ │ - cmneq r0, r0, lsl fp │ │ │ │ + cmneq r0, r0, lsr fp │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #908] @ 23fe44 │ │ │ │ mov r5, r0 │ │ │ │ @@ -502979,17 +502979,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 23fe0c │ │ │ │ b 23fb38 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ udf #0 │ │ │ │ ldr r3, [r2, #32] │ │ │ │ udf #0 │ │ │ │ - cmneq r0, sl, lsl #19 │ │ │ │ + cmneq r0, sl, lsr #19 │ │ │ │ orrseq r0, r0, r0, lsr r5 │ │ │ │ - strdeq r6, [r0, #-138]! @ 0xffffff76 │ │ │ │ + cmneq r0, sl, lsl r9 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -503462,15 +503462,15 @@ │ │ │ │ tst r0, r7 │ │ │ │ and r3, r0, #-2147483648 @ 0x80000000 │ │ │ │ beq 240590 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne 2405a0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r0, r6, asr #1 │ │ │ │ + cmneq r0, r6, ror #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ @@ -503629,15 +503629,15 @@ │ │ │ │ tst r0, r8 │ │ │ │ and r3, r0, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, r6, lsl #3] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne 24083c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmneq r0, r6, lsl #29 │ │ │ │ + cmneq r0, r6, lsr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ @@ -503787,15 +503787,15 @@ │ │ │ │ tst r0, r8 │ │ │ │ and r3, r0, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, r6, lsl #3] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne 240ab4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmneq r0, sl, lsl #24 │ │ │ │ + cmneq r0, sl, lsr #24 │ │ │ │ svcvc 0x00800000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #476] @ 240ce4 │ │ │ │ @@ -503915,15 +503915,15 @@ │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bl 1d52e4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 240c94 │ │ │ │ bl 2e6fc4 │ │ │ │ b 240c98 │ │ │ │ - strheq r5, [r0, #-158]! @ 0xffffff62 │ │ │ │ + ldrdeq r5, [r0, #-158]! @ 0xffffff62 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #32 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -504068,15 +504068,15 @@ │ │ │ │ ldr r3, [r7] │ │ │ │ ldrd r0, [r3, fp] │ │ │ │ bl 1d542c │ │ │ │ cmp r9, #0 │ │ │ │ beq 240f00 │ │ │ │ bl 2e6fc4 │ │ │ │ b 240f04 │ │ │ │ - cmneq r0, sl, asr #15 │ │ │ │ + cmneq r0, sl, ror #15 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #32 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -504218,15 +504218,15 @@ │ │ │ │ ldr r3, [r7] │ │ │ │ ldrd r0, [r3, fp] │ │ │ │ bl 1d6238 │ │ │ │ cmp r9, #0 │ │ │ │ beq 241158 │ │ │ │ bl 2e6fc4 │ │ │ │ b 24115c │ │ │ │ - cmneq r0, r6, lsl #11 │ │ │ │ + cmneq r0, r6, lsr #11 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r2, #32 │ │ │ │ @@ -504644,15 +504644,15 @@ │ │ │ │ strd r6, [ip, #8] │ │ │ │ strd r4, [ip, #16] │ │ │ │ strd sl, [ip, #24] │ │ │ │ strd r0, [ip, #40] @ 0x28 │ │ │ │ strd r2, [ip, #48] @ 0x30 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmneq r0, r2, lsl #29 │ │ │ │ + cmneq r0, r2, lsr #29 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bhi 241924 │ │ │ │ ldr r3, [pc, #256] @ 241960 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r2] │ │ │ │ @@ -504714,15 +504714,15 @@ │ │ │ │ ldrd sl, [r1] │ │ │ │ strd r8, [r0] │ │ │ │ strd sl, [r0, #32] │ │ │ │ strd r6, [r0, #8] │ │ │ │ strd r4, [r0, #16] │ │ │ │ strd r2, [r0, #24] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmneq r0, r6, ror #25 │ │ │ │ + cmneq r0, r6, lsl #26 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 241a20 │ │ │ │ ldr r3, [pc, #216] @ 241a50 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -504774,15 +504774,15 @@ │ │ │ │ ldrd r4, [r1] │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r6, [r0] │ │ │ │ strd r8, [r0, #8] │ │ │ │ strd r4, [r0, #16] │ │ │ │ strd r2, [r0, #24] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmneq r0, lr, ror #23 │ │ │ │ + cmneq r0, lr, lsl #24 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ bhi 241d18 │ │ │ │ ldr r3, [pc, #996] @ 241e50 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -505030,15 +505030,15 @@ │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ strd r8, [r0, #112] @ 0x70 │ │ │ │ strd r2, [r0, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmneq r0, sl, lsl fp │ │ │ │ + cmneq r0, sl, lsr fp │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 241f84 │ │ │ │ ldr ip, [pc, #380] @ 241fe4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505131,15 +505131,15 @@ │ │ │ │ subs r2, r4, lr │ │ │ │ sbc r5, r7, r6 │ │ │ │ cmp r1, r3 │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r5, [r0, #4] │ │ │ │ bne 241fa4 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmneq r0, lr, lsr r7 │ │ │ │ + cmneq r0, lr, asr r7 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 2420f8 │ │ │ │ ldr ip, [pc, #340] @ 242150 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505222,15 +505222,15 @@ │ │ │ │ movcc ip, #1 │ │ │ │ movcs ip, #0 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r6, [r0, #4] │ │ │ │ bne 24211c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, sl, asr #11 │ │ │ │ + cmneq r0, sl, ror #11 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 242258 │ │ │ │ ldr ip, [pc, #328] @ 2422b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505310,15 +505310,15 @@ │ │ │ │ orr r2, r2, lr, lsr r3 │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r5, [r0, #4] │ │ │ │ bne 242270 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, lr, ror r4 │ │ │ │ + @ instruction: 0x0160449e │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 2423e8 │ │ │ │ ldr ip, [pc, #408] @ 242460 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505418,15 +505418,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ orr r3, ip, r4, lsr lr │ │ │ │ cmp r1, r6 │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 242400 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmneq r0, lr, lsr r3 │ │ │ │ + cmneq r0, lr, asr r3 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 24259c │ │ │ │ ldr ip, [pc, #412] @ 242614 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505527,15 +505527,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ orr r3, ip, r4, lsl lr │ │ │ │ cmp r1, r6 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 2425b4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmneq r0, lr, lsr #3 │ │ │ │ + cmneq r0, lr, asr #3 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24272c │ │ │ │ ldr ip, [pc, #360] @ 242794 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505623,15 +505623,15 @@ │ │ │ │ orr r2, r2, r6 │ │ │ │ sbc r2, r2, r5, lsr #1 │ │ │ │ cmp r1, lr │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 242750 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, sl, lsl r0 │ │ │ │ + cmneq r0, sl, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r1] │ │ │ │ mov r5, r0 │ │ │ │ lsl r0, r6, #24 │ │ │ │ @@ -505846,15 +505846,15 @@ │ │ │ │ ldrd r0, [r6] │ │ │ │ bl 1d6394 │ │ │ │ cmp r6, r5 │ │ │ │ str r2, [r4, #8]! │ │ │ │ str r3, [r4, #4] │ │ │ │ bne 242ae0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r0, r2, lsr #25 │ │ │ │ + cmneq r0, r2, asr #25 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 242c10 │ │ │ │ ldr ip, [pc, #320] @ 242c68 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -505932,15 +505932,15 @@ │ │ │ │ movcc ip, r5 │ │ │ │ movcc r2, r4 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 242c30 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, lr, asr fp │ │ │ │ + cmneq r0, lr, ror fp │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 242d68 │ │ │ │ ldr ip, [pc, #320] @ 242dc0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506018,15 +506018,15 @@ │ │ │ │ movcc ip, r5 │ │ │ │ movcc r2, r4 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 242d88 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, r6, lsr #20 │ │ │ │ + cmneq r0, r6, asr #20 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 242ed4 │ │ │ │ ldr ip, [pc, #332] @ 242f24 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506107,15 +506107,15 @@ │ │ │ │ mvncc lr, #0 │ │ │ │ movcs lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 242ef0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, lr, ror #17 │ │ │ │ + cmneq r0, lr, lsl #18 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 243038 │ │ │ │ ldr ip, [pc, #332] @ 243088 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506196,15 +506196,15 @@ │ │ │ │ mvncc lr, #0 │ │ │ │ movcs lr, #0 │ │ │ │ str lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 243054 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, sl, lsr #15 │ │ │ │ + cmneq r0, sl, asr #15 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2431a8 │ │ │ │ ldr ip, [pc, #348] @ 2431fc │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506289,15 +506289,15 @@ │ │ │ │ mvncc lr, #0 │ │ │ │ movcs lr, #0 │ │ │ │ cmp r3, r1 │ │ │ │ strh lr, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ bne 2431c8 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, r6, ror #12 │ │ │ │ + cmneq r0, r6, lsl #13 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 243310 │ │ │ │ ldr ip, [pc, #332] @ 243360 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506378,15 +506378,15 @@ │ │ │ │ movcc lr, #1 │ │ │ │ movcs lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 24332c │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, r2, lsl r5 │ │ │ │ + cmneq r0, r2, lsr r5 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 243478 │ │ │ │ ldr ip, [pc, #360] @ 2434e0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506474,15 +506474,15 @@ │ │ │ │ adds r3, r3, ip │ │ │ │ adc r2, r4, r2, lsr #1 │ │ │ │ cmp r1, lr │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 24349c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, lr, asr #7 │ │ │ │ + cmneq r0, lr, ror #7 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2435f4 │ │ │ │ ldr ip, [pc, #332] @ 243644 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506563,15 +506563,15 @@ │ │ │ │ mvncs lr, #0 │ │ │ │ movcc lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 243610 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, lr, ror #4 │ │ │ │ + cmneq r0, lr, lsl #5 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 243758 │ │ │ │ ldr ip, [pc, #332] @ 2437a8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506652,15 +506652,15 @@ │ │ │ │ mvncs lr, #0 │ │ │ │ movcc lr, #0 │ │ │ │ str lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 243774 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, sl, lsr #2 │ │ │ │ + cmneq r0, sl, asr #2 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2438c8 │ │ │ │ ldr ip, [pc, #348] @ 24391c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506745,15 +506745,15 @@ │ │ │ │ mvncs lr, #0 │ │ │ │ movcc lr, #0 │ │ │ │ cmp r3, r1 │ │ │ │ strh lr, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ bne 2438e8 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, r6, ror #31 │ │ │ │ + cmneq r0, r6 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 243a30 │ │ │ │ ldr ip, [pc, #332] @ 243a80 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506834,15 +506834,15 @@ │ │ │ │ movcs lr, #1 │ │ │ │ movcc lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 243a4c │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x01602e92 │ │ │ │ + strheq r2, [r0, #-226]! @ 0xffffff1e │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 243b60 │ │ │ │ ldr ip, [pc, #288] @ 243bb8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -506912,15 +506912,15 @@ │ │ │ │ cmp r1, lr │ │ │ │ bne 243b74 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r3, #0 │ │ │ │ b 243b4c │ │ │ │ mvn r3, #0 │ │ │ │ b 243b94 │ │ │ │ - cmneq r0, lr, asr #26 │ │ │ │ + cmneq r0, lr, ror #26 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 243cdc │ │ │ │ ldr ip, [pc, #360] @ 243d38 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507008,15 +507008,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 243d00 │ │ │ │ str r2, [r0, r5, lsl #3] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bne 243cf0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, r6, lsr ip │ │ │ │ + cmneq r0, r6, asr ip │ │ │ │ cmp r2, #32 │ │ │ │ bhi 243e10 │ │ │ │ ldr ip, [pc, #264] @ 243e54 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 243de4 │ │ │ │ @@ -507079,15 +507079,15 @@ │ │ │ │ orr r3, r3, r2, lsl #30 │ │ │ │ cmp ip, r1 │ │ │ │ lsr r2, r2, #2 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 243e2c │ │ │ │ bx lr │ │ │ │ - ldrdeq r2, [r0, #-170]! @ 0xffffff56 │ │ │ │ + strdeq r2, [r0, #-170]! @ 0xffffff56 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -507180,15 +507180,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ cmp r6, r5 │ │ │ │ str r2, [r4, #8]! │ │ │ │ str r3, [r4, #4] │ │ │ │ bne 243fb0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r0, r6, asr #19 │ │ │ │ + cmneq r0, r6, ror #19 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 2441ac │ │ │ │ ldr ip, [pc, #548] @ 244224 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507323,15 +507323,15 @@ │ │ │ │ andle r2, ip, r2, lsr r5 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r4, [r0, #4] │ │ │ │ bne 2441d0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmneq r0, r6, ror #16 │ │ │ │ + cmneq r0, r6, lsl #17 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 244320 │ │ │ │ ldr ip, [pc, #324] @ 244380 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507410,15 +507410,15 @@ │ │ │ │ mvnne r3, #0 │ │ │ │ movne r2, r3 │ │ │ │ cmp r1, ip │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 244340 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, sl, asr #12 │ │ │ │ + cmneq r0, sl, ror #12 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 244450 │ │ │ │ ldr ip, [pc, #284] @ 2444b4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507487,15 +507487,15 @@ │ │ │ │ movcc r3, #1 │ │ │ │ movcs r3, #0 │ │ │ │ cmp lr, r1 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r6, [r0, #4] │ │ │ │ bne 244478 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, lr, lsl #10 │ │ │ │ + cmneq r0, lr, lsr #10 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 2445f4 │ │ │ │ ldr ip, [pc, #400] @ 24465c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507593,15 +507593,15 @@ │ │ │ │ ldr r5, [r4, #4] │ │ │ │ cmp r3, lr │ │ │ │ sbcs r6, r2, r5 │ │ │ │ bcc 24461c │ │ │ │ subs r3, r3, lr │ │ │ │ sbc r2, r2, r5 │ │ │ │ b 244624 │ │ │ │ - strdeq r2, [r0, #-58]! @ 0xffffffc6 │ │ │ │ + cmneq r0, sl, lsl r4 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 2447b8 │ │ │ │ ldr ip, [pc, #428] @ 244820 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507706,15 +507706,15 @@ │ │ │ │ ldr r5, [r4, #4] │ │ │ │ cmp r3, lr │ │ │ │ sbcs r6, r2, r5 │ │ │ │ blt 2447e0 │ │ │ │ subs r3, r3, lr │ │ │ │ sbc r2, r2, r5 │ │ │ │ b 2447e8 │ │ │ │ - cmneq r0, r2, ror r2 │ │ │ │ + @ instruction: 0x01602292 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 2448f0 │ │ │ │ ldr ip, [pc, #232] @ 24491c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 2448c8 │ │ │ │ @@ -507769,15 +507769,15 @@ │ │ │ │ sub r2, r2, #8 │ │ │ │ ldr ip, [r2, #8]! │ │ │ │ strb ip, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 244904 │ │ │ │ bx lr │ │ │ │ - ldrdeq r2, [r0, #-2]! │ │ │ │ + strdeq r2, [r0, #-2]! │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 244a20 │ │ │ │ ldr ip, [pc, #284] @ 244a50 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -507846,15 +507846,15 @@ │ │ │ │ sub r1, r1, #8 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldrd r4, [r3, #8]! │ │ │ │ cmp r3, r1 │ │ │ │ strd r4, [r0, #8]! │ │ │ │ bne 244a3c │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r1, [r0, #-242]! @ 0xffffff0e │ │ │ │ + cmneq r0, r2, lsl r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 244b20 │ │ │ │ ldr ip, [pc, #232] @ 244b4c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 244af8 │ │ │ │ @@ -507909,15 +507909,15 @@ │ │ │ │ sub r2, r2, #8 │ │ │ │ ldr ip, [r2, #8]! │ │ │ │ str ip, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 244b34 │ │ │ │ bx lr │ │ │ │ - cmneq r0, r2, ror #29 │ │ │ │ + cmneq r0, r2, lsl #30 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 244c28 │ │ │ │ ldr ip, [pc, #252] @ 244c5c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 244bfc │ │ │ │ @@ -507977,15 +507977,15 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr ip, [r3, #8]! │ │ │ │ strh ip, [r0, r2] │ │ │ │ cmp r3, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 244c44 │ │ │ │ bx lr │ │ │ │ - cmneq r0, r6, lsl #28 │ │ │ │ + cmneq r0, r6, lsr #28 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 244d38 │ │ │ │ ldr ip, [pc, #248] @ 244d68 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 244d0c │ │ │ │ @@ -508044,15 +508044,15 @@ │ │ │ │ ldrb r2, [ip, #8]! │ │ │ │ and r2, r2, #1 │ │ │ │ strb r2, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 244d4c │ │ │ │ bx lr │ │ │ │ - cmneq r0, r6, lsl sp │ │ │ │ + cmneq r0, r6, lsr sp │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ bhi 244ea0 │ │ │ │ ldr ip, [pc, #400] @ 244f10 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508150,15 +508150,15 @@ │ │ │ │ orr r3, r3, r7, lsr r2 │ │ │ │ cmp r1, ip │ │ │ │ and r3, r3, r8 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str lr, [r0, #4] │ │ │ │ bne 244ec4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r0, r6, lsr #24 │ │ │ │ + cmneq r0, r6, asr #24 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ bhi 245048 │ │ │ │ ldr ip, [pc, #400] @ 2450b8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508256,15 +508256,15 @@ │ │ │ │ orr r3, r3, r7, lsr r2 │ │ │ │ cmp r1, ip │ │ │ │ orr r3, r3, r8 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str lr, [r0, #4] │ │ │ │ bne 24506c │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x01601a9e │ │ │ │ + strheq r1, [r0, #-174]! @ 0xffffff52 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 2451f0 │ │ │ │ ldr ip, [pc, #400] @ 245260 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508362,15 +508362,15 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r1, ip │ │ │ │ and r3, r3, r2 │ │ │ │ str lr, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 245214 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmneq r0, r6, lsl r9 │ │ │ │ + cmneq r0, r6, lsr r9 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 245398 │ │ │ │ ldr ip, [pc, #400] @ 245408 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508468,15 +508468,15 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r1, ip │ │ │ │ orr r3, r3, r2 │ │ │ │ str lr, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 2453bc │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmneq r0, lr, lsl #15 │ │ │ │ + cmneq r0, lr, lsr #15 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 2454d8 │ │ │ │ ldr ip, [pc, #244] @ 245510 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 2454b0 │ │ │ │ @@ -508534,15 +508534,15 @@ │ │ │ │ push {r4, r5} │ │ │ │ ldrd r4, [r3, #8]! │ │ │ │ cmp r3, r1 │ │ │ │ strd r4, [r0, #8]! │ │ │ │ bne 2454f8 │ │ │ │ pop {r4, r5} │ │ │ │ bx lr │ │ │ │ - cmneq r0, sl, lsl #12 │ │ │ │ + cmneq r0, sl, lsr #12 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ bhi 245638 │ │ │ │ ldr ip, [pc, #384] @ 2456a8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508636,15 +508636,15 @@ │ │ │ │ add lr, lr, #1 │ │ │ │ adc r3, r3, r2 │ │ │ │ cmp r1, lr │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 245658 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmneq r0, lr, lsl r5 │ │ │ │ + cmneq r0, lr, lsr r5 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 24579c │ │ │ │ ldr ip, [pc, #296] @ 2457e8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508716,15 +508716,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ cmp r1, r3 │ │ │ │ eor r2, r2, r4 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 2457bc │ │ │ │ pop {r4, pc} │ │ │ │ - cmneq r0, r6, lsr #7 │ │ │ │ + cmneq r0, r6, asr #7 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 2458dc │ │ │ │ ldr ip, [pc, #296] @ 245928 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508796,15 +508796,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ str r3, [r0, #8]! │ │ │ │ sbc ip, ip, r4 │ │ │ │ cmp r2, r1 │ │ │ │ str ip, [r0, #4] │ │ │ │ bne 2458fc │ │ │ │ pop {r4, pc} │ │ │ │ - cmneq r0, r6, lsl #5 │ │ │ │ + cmneq r0, r6, lsr #5 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 245a20 │ │ │ │ ldr ip, [pc, #300] @ 245a6c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -508877,15 +508877,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ str r3, [r0, #8]! │ │ │ │ sbc ip, ip, r4 │ │ │ │ cmp r1, r2 │ │ │ │ str ip, [r0, #4] │ │ │ │ bne 245a40 │ │ │ │ pop {r4, pc} │ │ │ │ - cmneq r0, r6, ror #2 │ │ │ │ + cmneq r0, r6, lsl #3 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 245b70 │ │ │ │ ldr ip, [pc, #332] @ 245bcc │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 245b38 │ │ │ │ @@ -508965,15 +508965,15 @@ │ │ │ │ movge r2, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 245b90 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - cmneq r0, r6, asr #32 │ │ │ │ + cmneq r0, r6, rrx │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 245cc8 │ │ │ │ ldr ip, [pc, #316] @ 245d20 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509050,15 +509050,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ orrpl r2, r2, lr, asr r7 │ │ │ │ add r0, r0, #8 │ │ │ │ cmp r1, ip │ │ │ │ stm r0, {r2, r5} │ │ │ │ bne 245ce0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmneq r0, r2, lsl #30 │ │ │ │ + cmneq r0, r2, lsr #30 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 245e2c │ │ │ │ ldr ip, [pc, #332] @ 245e84 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509139,15 +509139,15 @@ │ │ │ │ orr r2, r2, lr, lsr r3 │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ str r5, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 245e44 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smulbteq r0, lr, sp │ │ │ │ + smultteq r0, lr, sp │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 245fc4 │ │ │ │ ldr ip, [pc, #400] @ 24602c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509245,15 +509245,15 @@ │ │ │ │ orr r2, r2, r6 │ │ │ │ sbc r2, r2, r5, asr #1 │ │ │ │ cmp r1, lr │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 245fe8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smulbbeq r0, sl, ip │ │ │ │ + smultbeq r0, sl, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -509340,15 +509340,15 @@ │ │ │ │ ldrd r0, [r6] │ │ │ │ bl 1d63b8 │ │ │ │ cmp r6, r5 │ │ │ │ str r2, [r4, #8]! │ │ │ │ str r3, [r4, #4] │ │ │ │ bne 246178 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - smultteq r0, lr, sl │ │ │ │ + cmneq r0, lr, lsl #22 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 24629c │ │ │ │ ldr ip, [pc, #296] @ 2462e8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509420,15 +509420,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ cmp r1, r3 │ │ │ │ orr r2, r2, r4 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 2462bc │ │ │ │ pop {r4, pc} │ │ │ │ - smultbeq r0, r6, r9 │ │ │ │ + smulbteq r0, r6, r9 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2463f0 │ │ │ │ ldr ip, [pc, #328] @ 246448 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509508,15 +509508,15 @@ │ │ │ │ orr r3, r3, r2, lsr r5 │ │ │ │ lsl r2, r2, ip │ │ │ │ cmp lr, r1 │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 246414 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - smulbbeq r0, r6, r8 │ │ │ │ + smultbeq r0, r6, r8 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24655c │ │ │ │ ldr ip, [pc, #340] @ 2465b4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509599,15 +509599,15 @@ │ │ │ │ orr r3, r3, r2, lsr r5 │ │ │ │ lsl r2, r2, ip │ │ │ │ cmp lr, r1 │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 246580 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmneq r0, r6, asr #14 │ │ │ │ + cmneq r0, r6, ror #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ cmp r2, #32 │ │ │ │ bhi 24669c │ │ │ │ ldr ip, [pc, #272] @ 2466dc │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509673,15 +509673,15 @@ │ │ │ │ mvn ip, ip │ │ │ │ mvn r2, r2 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 2466b8 │ │ │ │ bx lr │ │ │ │ - strdeq r0, [r0, #-90]! @ 0xffffffa6 │ │ │ │ + cmneq r0, sl, lsl r6 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 2467e0 │ │ │ │ ldr ip, [pc, #320] @ 246834 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509759,15 +509759,15 @@ │ │ │ │ rsbs r3, r3, #0 │ │ │ │ rsc ip, ip, #0 │ │ │ │ cmp r1, r2 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str ip, [r0, #4] │ │ │ │ bne 246804 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r0, [r0, #-66]! @ 0xffffffbe │ │ │ │ + cmneq r0, r2, lsl r5 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24693c │ │ │ │ ldr ip, [pc, #324] @ 246990 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509846,15 +509846,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0, r2, lsl #3] │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ bne 246958 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r0, [r0, #-58]! @ 0xffffffc6 │ │ │ │ + ldrdeq r0, [r0, #-58]! @ 0xffffffc6 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 246a98 │ │ │ │ ldr ip, [pc, #324] @ 246aec │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -509933,15 +509933,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0, r2, lsl #3] │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ bne 246ab4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, lr, ror r2 │ │ │ │ + @ instruction: 0x0160029e │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 246bfc │ │ │ │ ldr ip, [pc, #336] @ 246c54 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510023,15 +510023,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ rsb r3, r3, #0 │ │ │ │ cmp r1, r2 │ │ │ │ strh r3, [r0, lr] │ │ │ │ add lr, lr, #8 │ │ │ │ bne 246c1c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmneq r0, r2, asr #2 │ │ │ │ + cmneq r0, r2, ror #2 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 246d58 │ │ │ │ ldr ip, [pc, #316] @ 246da8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510108,15 +510108,15 @@ │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r2, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 246d74 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq pc, [pc, #-250] @ 246cb6 @ │ │ │ │ + cmneq r0, sl, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #624] @ 247034 │ │ │ │ ldr ip, [pc, #624] @ 247038 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -510273,15 +510273,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r2, #4] │ │ │ │ bne 246f44 │ │ │ │ b 246e3c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r9, pc, r4, lsr r2 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x015ffe9a │ │ │ │ + ldrheq pc, [pc, #-234] @ 246f5a @ │ │ │ │ @ instruction: 0x018f91b4 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 247134 │ │ │ │ ldr ip, [pc, #308] @ 24718c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -510357,15 +510357,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r1, r2 │ │ │ │ str r6, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 247154 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmppeq pc, lr, asr #24 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, lr, ror #24 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 247300 │ │ │ │ ldr ip, [pc, #500] @ 247398 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510488,15 +510488,15 @@ │ │ │ │ subs ip, ip, r9 │ │ │ │ sbc r3, r7, r3 │ │ │ │ cmp r1, lr │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 247334 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmppeq pc, r2, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, r2, asr #22 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -510618,15 +510618,15 @@ │ │ │ │ beq 247540 │ │ │ │ teq sl, r6 │ │ │ │ bpl 247540 │ │ │ │ adds r1, r7, r2 │ │ │ │ mov r7, r1 │ │ │ │ adc r6, r6, r3 │ │ │ │ b 247548 │ │ │ │ - cmppeq pc, r2, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, r2, asr #18 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 2476a4 │ │ │ │ ldr ip, [pc, #324] @ 2476fc │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510705,15 +510705,15 @@ │ │ │ │ movlt ip, r5 │ │ │ │ movlt r2, r4 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 2476c4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmppeq pc, lr, asr #14 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, lr, ror #14 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 247800 │ │ │ │ ldr ip, [pc, #324] @ 247858 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510792,15 +510792,15 @@ │ │ │ │ movlt ip, r5 │ │ │ │ movlt r2, r4 │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 247820 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmppeq pc, r2, lsl r6 @ p-variant is OBSOLETE @ │ │ │ │ + cmppeq pc, r2, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 2479cc │ │ │ │ ldr ip, [pc, #500] @ 247a64 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -510923,15 +510923,15 @@ │ │ │ │ adds ip, ip, r9 │ │ │ │ adc r3, r7, r3 │ │ │ │ cmp r1, lr │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 247a00 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsbeq pc, [pc, #-70] @ 247a26 @ │ │ │ │ + ldrsheq pc, [pc, #-70] @ 247a26 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 247b90 │ │ │ │ ldr ip, [pc, #392] @ 247c04 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511027,15 +511027,15 @@ │ │ │ │ adds r2, r2, lr │ │ │ │ adc r3, r3, r4 │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 247bbc │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmppeq pc, sl, ror #5 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, sl, lsl #6 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 247d1c │ │ │ │ ldr ip, [pc, #336] @ 247d6c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511117,15 +511117,15 @@ │ │ │ │ mvnlt lr, #0 │ │ │ │ movge lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 247d38 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmppeq pc, sl, ror #2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, sl, lsl #3 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 247e84 │ │ │ │ ldr ip, [pc, #336] @ 247ed4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511207,15 +511207,15 @@ │ │ │ │ mvnlt lr, #0 │ │ │ │ movge lr, #0 │ │ │ │ str lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 247ea0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmppeq pc, r2, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, r2, asr #32 @ p-variant is OBSOLETE │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 247ff4 │ │ │ │ ldr ip, [pc, #348] @ 248048 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511300,15 +511300,15 @@ │ │ │ │ mvnlt lr, #0 │ │ │ │ movge lr, #0 │ │ │ │ cmp r3, r1 │ │ │ │ strh lr, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ bne 248014 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq lr, [pc, #-234] @ 247f66 │ │ │ │ + ldrsheq lr, [pc, #-234] @ 247f66 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 248160 │ │ │ │ ldr ip, [pc, #336] @ 2481b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511390,15 +511390,15 @@ │ │ │ │ movlt lr, #1 │ │ │ │ movge lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 24817c │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r6, lsl #27 │ │ │ │ + cmpeq pc, r6, lsr #27 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 2482ec │ │ │ │ ldr ip, [pc, #396] @ 248354 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511495,15 +511495,15 @@ │ │ │ │ adds r3, r3, ip │ │ │ │ adc r2, r4, r2, asr #1 │ │ │ │ cmp r1, lr │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 248310 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, lr, lsr ip @ │ │ │ │ + cmpeq pc, lr, asr ip @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24846c │ │ │ │ ldr ip, [pc, #336] @ 2484bc │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511585,15 +511585,15 @@ │ │ │ │ mvnge lr, #0 │ │ │ │ movlt lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 248488 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq lr, [pc, #-170] @ 24841a │ │ │ │ + ldrsbeq lr, [pc, #-170] @ 24841a │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2485d4 │ │ │ │ ldr ip, [pc, #336] @ 248624 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511675,15 +511675,15 @@ │ │ │ │ mvnge lr, #0 │ │ │ │ movlt lr, #0 │ │ │ │ str lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 2485f0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, ror r9 @ │ │ │ │ + @ instruction: 0x015fe992 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 248744 │ │ │ │ ldr ip, [pc, #348] @ 248798 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511768,15 +511768,15 @@ │ │ │ │ mvnge lr, #0 │ │ │ │ movlt lr, #0 │ │ │ │ cmp r3, r1 │ │ │ │ strh lr, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ bne 248764 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, lsr #16 │ │ │ │ + cmpeq pc, sl, asr #16 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2488b0 │ │ │ │ ldr ip, [pc, #336] @ 248900 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511858,15 +511858,15 @@ │ │ │ │ movge lr, #1 │ │ │ │ movlt lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 2488cc │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq lr, [pc, #-102] @ 2488a2 │ │ │ │ + ldrsheq lr, [pc, #-102] @ 2488a2 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 248a18 │ │ │ │ ldr ip, [pc, #336] @ 248a68 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -511948,15 +511948,15 @@ │ │ │ │ mvneq lr, #0 │ │ │ │ movne lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 248a34 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, lr, lsl #11 │ │ │ │ + cmpeq pc, lr, lsr #11 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 248b80 │ │ │ │ ldr ip, [pc, #336] @ 248bd0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512038,15 +512038,15 @@ │ │ │ │ mvneq lr, #0 │ │ │ │ movne lr, #0 │ │ │ │ str lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 248b9c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, r6, asr #8 │ │ │ │ + cmpeq pc, r6, ror #8 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 248cf0 │ │ │ │ ldr ip, [pc, #348] @ 248d44 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512131,15 +512131,15 @@ │ │ │ │ mvneq lr, #0 │ │ │ │ movne lr, #0 │ │ │ │ cmp r3, r1 │ │ │ │ strh lr, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ bne 248d10 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq lr, [pc, #-46] @ 248d1e │ │ │ │ + cmpeq pc, lr, lsl r3 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 248e5c │ │ │ │ ldr ip, [pc, #336] @ 248eac │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512221,15 +512221,15 @@ │ │ │ │ moveq lr, #1 │ │ │ │ movne lr, #0 │ │ │ │ strb lr, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 248e78 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, sl, lsr #3 │ │ │ │ + cmpeq pc, sl, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -512323,15 +512323,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ cmp r5, r6 │ │ │ │ str r2, [r4, #8]! │ │ │ │ str r3, [r4, #4] │ │ │ │ bne 24900c │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmpeq pc, lr, asr #32 │ │ │ │ + cmpeq pc, lr, rrx │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 249160 │ │ │ │ ldr ip, [pc, #356] @ 2491c0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512418,15 +512418,15 @@ │ │ │ │ add lr, lr, #8 │ │ │ │ ldr r4, [r2, #4] │ │ │ │ add ip, ip, #8 │ │ │ │ orrs r3, r3, r4 │ │ │ │ beq 249190 │ │ │ │ ldrd r4, [ip] │ │ │ │ b 249194 │ │ │ │ - cmpeq pc, sl, ror #29 │ │ │ │ + cmpeq pc, sl, lsl #30 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ bhi 2493b0 │ │ │ │ ldr ip, [pc, #604] @ 249434 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512575,15 +512575,15 @@ │ │ │ │ asrle r6, r3, #31 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r6, [r0, #4] │ │ │ │ bne 2493d0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmpeq pc, lr, lsl #27 │ │ │ │ + cmpeq pc, lr, lsr #27 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 249528 │ │ │ │ ldr ip, [pc, #296] @ 249574 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512655,15 +512655,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ cmp r1, r3 │ │ │ │ and r2, r2, r4 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 249548 │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, sl, lsr fp @ │ │ │ │ + cmpeq pc, sl, asr fp @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 24966c │ │ │ │ ldr ip, [pc, #300] @ 2496b8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512736,15 +512736,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ str r3, [r0, #8]! │ │ │ │ adc ip, ip, r4 │ │ │ │ cmp r1, r2 │ │ │ │ str ip, [r0, #4] │ │ │ │ bne 24968c │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, sl, lsl sl @ │ │ │ │ + cmpeq pc, sl, lsr sl @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 2497f0 │ │ │ │ ldr ip, [pc, #388] @ 249854 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512839,15 +512839,15 @@ │ │ │ │ adds r3, r3, r5 │ │ │ │ adc r2, r2, r6 │ │ │ │ cmp r1, ip │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r2, [r0, #4] │ │ │ │ bne 249818 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq sp, [pc, #-134] @ 2497d6 │ │ │ │ + cmpeq pc, r6, lsl r9 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 24994c │ │ │ │ ldr ip, [pc, #300] @ 249998 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -512920,15 +512920,15 @@ │ │ │ │ ldr r4, [lr, #4] │ │ │ │ str r3, [r0, #8]! │ │ │ │ adc ip, ip, r4 │ │ │ │ cmp r1, r2 │ │ │ │ str ip, [r0, #4] │ │ │ │ bne 24996c │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, sl, ror r7 @ │ │ │ │ + @ instruction: 0x015fd79a │ │ │ │ cmp r2, #32 │ │ │ │ bhi 249a84 │ │ │ │ ldr ip, [pc, #296] @ 249ad4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 249a54 │ │ │ │ @@ -512999,15 +512999,15 @@ │ │ │ │ eor r3, r3, r3, asr #31 │ │ │ │ sbc r3, r3, lr │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 249aa4 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - cmpeq pc, sl, asr r6 @ │ │ │ │ + cmpeq pc, sl, ror r6 @ │ │ │ │ cmp r2, #32 │ │ │ │ bhi 249bac │ │ │ │ ldr ip, [pc, #240] @ 249bd8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 249b84 │ │ │ │ @@ -513064,15 +513064,15 @@ │ │ │ │ sub r2, r2, #8 │ │ │ │ ldr ip, [r2, #8]! │ │ │ │ strb ip, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 249bc0 │ │ │ │ bx lr │ │ │ │ - cmpeq pc, lr, lsr r5 @ │ │ │ │ + cmpeq pc, lr, asr r5 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 249cec │ │ │ │ ldr ip, [pc, #300] @ 249d1c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -513145,15 +513145,15 @@ │ │ │ │ sub r1, r1, #8 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldrd r4, [r3, #8]! │ │ │ │ cmp r3, r1 │ │ │ │ strd r4, [r0, #8]! │ │ │ │ bne 249d08 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r6, asr r4 @ │ │ │ │ + cmpeq pc, r6, ror r4 @ │ │ │ │ cmp r2, #32 │ │ │ │ bhi 249dfc │ │ │ │ ldr ip, [pc, #248] @ 249e28 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 249dd4 │ │ │ │ @@ -513212,15 +513212,15 @@ │ │ │ │ sub r2, r2, #8 │ │ │ │ ldr ip, [r2, #8]! │ │ │ │ str ip, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 249e10 │ │ │ │ bx lr │ │ │ │ - cmpeq pc, r6, lsr r3 @ │ │ │ │ + cmpeq pc, r6, asr r3 @ │ │ │ │ cmp r2, #32 │ │ │ │ bhi 249f10 │ │ │ │ ldr ip, [pc, #264] @ 249f44 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 249ee4 │ │ │ │ @@ -513283,15 +513283,15 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr ip, [r3, #8]! │ │ │ │ strh ip, [r0, r2] │ │ │ │ cmp r3, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 249f2c │ │ │ │ bx lr │ │ │ │ - cmpeq pc, sl, asr #4 │ │ │ │ + cmpeq pc, sl, ror #4 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 24a020 │ │ │ │ ldr ip, [pc, #248] @ 24a050 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ bhi 249ff4 │ │ │ │ @@ -513350,15 +513350,15 @@ │ │ │ │ ldrb r2, [ip, #8]! │ │ │ │ and r2, r2, #1 │ │ │ │ strb r2, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 24a034 │ │ │ │ bx lr │ │ │ │ - cmpeq pc, lr, asr #2 │ │ │ │ + cmpeq pc, lr, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #280] @ 24a188 │ │ │ │ mov r8, r3 │ │ │ │ @@ -514071,15 +514071,15 @@ │ │ │ │ cmp r1, r6 │ │ │ │ bne 24ab38 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r3, #0 │ │ │ │ b 24ab10 │ │ │ │ mvn r3, #0 │ │ │ │ b 24ab70 │ │ │ │ - cmpeq pc, r6, asr #13 │ │ │ │ + cmpeq pc, r6, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #32 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -515460,15 +515460,15 @@ │ │ │ │ orr r3, r3, lr, lsr r2 │ │ │ │ cmp ip, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r6, [r0, #4] │ │ │ │ bne 24c10c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq fp, [pc, #-10] @ 24c146 │ │ │ │ + cmpeq pc, sl, lsl r1 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24c258 │ │ │ │ ldr ip, [pc, #352] @ 24c2c0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -515554,15 +515554,15 @@ │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp ip, r1 │ │ │ │ str r3, [r0, #8]! │ │ │ │ str r6, [r0, #4] │ │ │ │ bne 24c280 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, r6, lsr #31 │ │ │ │ + cmpeq pc, r6, asr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24c3d0 │ │ │ │ ldr ip, [pc, #348] @ 24c438 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -515648,15 +515648,15 @@ │ │ │ │ asr r2, r3, #24 │ │ │ │ add r0, r0, #8 │ │ │ │ asr r3, r3, #31 │ │ │ │ cmp ip, r1 │ │ │ │ strd r2, [r0] │ │ │ │ bne 24c3f4 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, asr #28 │ │ │ │ + cmpeq pc, sl, ror #28 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24c53c │ │ │ │ ldr ip, [pc, #340] @ 24c5a4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -515739,15 +515739,15 @@ │ │ │ │ asr r2, r3, #16 │ │ │ │ add r0, r0, #8 │ │ │ │ asr r3, r3, #31 │ │ │ │ cmp ip, r1 │ │ │ │ strd r2, [r0] │ │ │ │ bne 24c560 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq sl, [pc, #-198] @ 24c4e6 │ │ │ │ + cmpeq pc, r6, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [r1] │ │ │ │ ldr r8, [r1, #8] │ │ │ │ bic fp, r6, #-2147483648 @ 0x80000000 │ │ │ │ @@ -516055,15 +516055,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ blt 24ca84 │ │ │ │ ldrd r4, [r2] │ │ │ │ cmp r1, r2 │ │ │ │ strd r4, [r0, #8]! │ │ │ │ bne 24ca58 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmpeq pc, sl, asr r8 @ │ │ │ │ + cmpeq pc, sl, ror r8 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24cba8 │ │ │ │ ldr ip, [pc, #340] @ 24cc00 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516146,15 +516146,15 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24cbc0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq sl, [pc, #-106] @ 24cb9e │ │ │ │ + ldrsheq sl, [pc, #-106] @ 24cb9e │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24cd14 │ │ │ │ ldr ip, [pc, #340] @ 24cd6c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516237,15 +516237,15 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24cd2c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, lr, lsl #11 │ │ │ │ + cmpeq pc, lr, lsr #11 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24ce8c │ │ │ │ ldr ip, [pc, #352] @ 24cee4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516331,15 +516331,15 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ strh r3, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp ip, r1 │ │ │ │ bne 24cea4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, r2, asr #8 │ │ │ │ + cmpeq pc, r2, ror #8 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24cfec │ │ │ │ ldr ip, [pc, #328] @ 24d044 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516419,15 +516419,15 @@ │ │ │ │ mvn r3, r3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24d004 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, sl, ror #5 │ │ │ │ + cmpeq pc, sl, lsl #6 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24d158 │ │ │ │ ldr ip, [pc, #340] @ 24d1b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516510,15 +516510,15 @@ │ │ │ │ ands r3, r3, #1 │ │ │ │ mvnne r3, #0 │ │ │ │ strb r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24d170 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, sl, lsr #3 │ │ │ │ + cmpeq pc, sl, asr #3 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24d2c4 │ │ │ │ ldr ip, [pc, #340] @ 24d31c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516601,15 +516601,15 @@ │ │ │ │ ands r3, r3, #1 │ │ │ │ mvnne r3, #0 │ │ │ │ str r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24d2dc │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, lr, asr r0 @ │ │ │ │ + cmpeq pc, lr, ror r0 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24d43c │ │ │ │ ldr ip, [pc, #356] @ 24d498 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516696,15 +516696,15 @@ │ │ │ │ ands r3, r3, #1 │ │ │ │ mvnne r3, #0 │ │ │ │ strh r3, [r0, ip] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp r1, ip │ │ │ │ bne 24d458 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, r2, lsl pc @ │ │ │ │ + cmpeq pc, r2, lsr pc @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24d59c │ │ │ │ ldr ip, [pc, #320] @ 24d5f0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516782,15 +516782,15 @@ │ │ │ │ orr r3, r3, r4, lsr r2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, ip, lsl #3] │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r1, ip │ │ │ │ bne 24d5b4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r9, [pc, #-214] @ 24d522 │ │ │ │ + ldrsbeq r9, [pc, #-214] @ 24d522 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 24d738 │ │ │ │ ldr ip, [pc, #412] @ 24d7a4 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -516891,15 +516891,15 @@ │ │ │ │ and r3, r3, r6 │ │ │ │ eor r3, r3, r5 │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 24d760 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq pc, lr, ror ip @ │ │ │ │ + @ instruction: 0x015f9c9e │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bhi 24d8f0 │ │ │ │ ldr ip, [pc, #440] @ 24d974 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -517007,15 +517007,15 @@ │ │ │ │ orr lr, r1, lr │ │ │ │ bne 24d920 │ │ │ │ cmp r9, r8 │ │ │ │ str ip, [r7, #8]! │ │ │ │ str lr, [r7, #4] │ │ │ │ bne 24d90c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmpeq pc, sl, ror #21 │ │ │ │ + cmpeq pc, sl, lsl #22 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bhi 24db98 │ │ │ │ ldr ip, [pc, #676] @ 24dc30 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -517182,15 +517182,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ str ip, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 24dbc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmpeq pc, sl, lsr r9 @ │ │ │ │ + cmpeq pc, sl, asr r9 @ │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bhi 24dd6c │ │ │ │ ldr r1, [pc, #380] @ 24ddcc │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -517285,15 +517285,15 @@ │ │ │ │ add ip, ip, r3 │ │ │ │ bne 24dd90 │ │ │ │ str ip, [r4, r6, lsl #3] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne 24dd80 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x015f9696 │ │ │ │ + ldrheq r9, [pc, #-102] @ 24dd6e │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r1] │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldrh r3, [r5, #120] @ 0x78 │ │ │ │ @@ -517573,15 +517573,15 @@ │ │ │ │ ldrb lr, [r6, r3, lsl #3] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp lr, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 24e21c │ │ │ │ ldrd r4, [r2] │ │ │ │ b 24e220 │ │ │ │ - cmpeq pc, lr, lsl #4 │ │ │ │ + cmpeq pc, lr, lsr #4 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24e4a8 │ │ │ │ ldr r3, [pc, #876] @ 24e5d0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -517798,15 +517798,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, asr #1 │ │ │ │ + cmpeq pc, r2, ror #1 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24e76c │ │ │ │ ldr r3, [pc, #576] @ 24e828 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -517948,15 +517948,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, lr, asr sp @ │ │ │ │ + cmpeq pc, lr, ror sp @ │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24e984 │ │ │ │ ldr r3, [pc, #476] @ 24ea1c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -518073,15 +518073,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r6, lsr #22 │ │ │ │ + cmpeq pc, r6, asr #22 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24eb3c │ │ │ │ ldr r3, [pc, #380] @ 24ebb0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -518174,15 +518174,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, asr r9 @ │ │ │ │ + cmpeq pc, r2, ror r9 @ │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 24ec90 │ │ │ │ ldr r3, [pc, #272] @ 24ecd8 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -518248,15 +518248,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq ip, lr │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r8, [pc, #-126] @ 24ec62 │ │ │ │ + ldrsheq r8, [pc, #-126] @ 24ec62 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 24f144 │ │ │ │ ldr r3, [pc, #1692] @ 24f38c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -518677,15 +518677,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r8, [pc, #-102] @ 24f32e │ │ │ │ + ldrsheq r8, [pc, #-102] @ 24f32e │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -519972,15 +519972,15 @@ │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r6, [pc, #-242] @ 2506de │ │ │ │ + ldrsheq r6, [pc, #-242] @ 2506de │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 250998 │ │ │ │ ldr r3, [pc, #612] @ 250a44 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -520131,15 +520131,15 @@ │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r6, lsr #24 │ │ │ │ + cmpeq pc, r6, asr #24 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 250bc4 │ │ │ │ ldr r3, [pc, #500] @ 250c50 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -520262,15 +520262,15 @@ │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, asr #19 │ │ │ │ + cmpeq pc, sl, ror #19 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 250d80 │ │ │ │ ldr r3, [pc, #388] @ 250dec │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -520365,15 +520365,15 @@ │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r6, [pc, #-126] @ 250d76 │ │ │ │ + ldrsheq r6, [pc, #-126] @ 250d76 │ │ │ │ cmp r1, #32 │ │ │ │ bhi 250ec8 │ │ │ │ ldr r3, [pc, #284] @ 250f1c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ bhi 250e9c │ │ │ │ @@ -520441,15 +520441,15 @@ │ │ │ │ movne r3, #0 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, r6, ror #12 │ │ │ │ + cmpeq pc, r6, lsl #13 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25146c │ │ │ │ ldr r3, [pc, #1860] @ 251678 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -520912,15 +520912,15 @@ │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, asr r5 @ │ │ │ │ + cmpeq pc, r2, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -522111,15 +522111,15 @@ │ │ │ │ ldrb lr, [r6, r3, lsl #3] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp lr, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 252904 │ │ │ │ ldrd r4, [r2] │ │ │ │ b 252908 │ │ │ │ - cmpeq pc, r6, asr #25 │ │ │ │ + cmpeq pc, r6, ror #25 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 252ba8 │ │ │ │ ldr r3, [pc, #904] @ 252cd4 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -522343,15 +522343,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, ror fp @ │ │ │ │ + @ instruction: 0x015f4b9a │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 252e88 │ │ │ │ ldr r3, [pc, #604] @ 252f48 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -522500,15 +522500,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r4, [pc, #-122] @ 252ed6 │ │ │ │ + cmpeq pc, sl, lsl r8 @ │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2530bc │ │ │ │ ldr r3, [pc, #504] @ 253158 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -522632,15 +522632,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r6, lsr #11 │ │ │ │ + cmpeq pc, r6, asr #11 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 253290 │ │ │ │ ldr r3, [pc, #408] @ 253308 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -522740,15 +522740,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r4, [pc, #-54] @ 2532da │ │ │ │ + ldrsbeq r4, [pc, #-54] @ 2532da │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 253400 │ │ │ │ ldr r3, [pc, #300] @ 25344c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -522821,15 +522821,15 @@ │ │ │ │ cmpeq ip, lr │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ orr r3, r3, r2 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, r6, lsr #4 │ │ │ │ + cmpeq pc, r6, asr #4 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2538d0 │ │ │ │ ldr r3, [pc, #1720] @ 253b1c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -523257,15 +523257,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, lsl #2 │ │ │ │ + cmpeq pc, r2, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -524546,15 +524546,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, lr, lsl #20 │ │ │ │ + cmpeq pc, lr, lsr #20 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 255120 │ │ │ │ ldr r3, [pc, #632] @ 2551d0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -524710,15 +524710,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, lr, asr #12 │ │ │ │ + cmpeq pc, lr, ror #12 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 255360 │ │ │ │ ldr r3, [pc, #520] @ 2553f0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -524846,15 +524846,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r2, [pc, #-62] @ 2553ba │ │ │ │ + ldrsheq r2, [pc, #-62] @ 2553ba │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 255530 │ │ │ │ ldr r3, [pc, #408] @ 2555a0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -524954,15 +524954,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r2, [pc, #-30] @ 25558a │ │ │ │ + ldrsheq r2, [pc, #-30] @ 25558a │ │ │ │ cmp r1, #32 │ │ │ │ bhi 25568c │ │ │ │ ldr r3, [pc, #304] @ 2556e4 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ bhi 25565c │ │ │ │ @@ -525035,15 +525035,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq pc, r2, asr r0 @ │ │ │ │ + cmpeq pc, r2, ror r0 @ │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 255c44 │ │ │ │ ldr r3, [pc, #1880] @ 255e54 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -525511,15 +525511,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strb r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, lsr #30 │ │ │ │ + cmpeq pc, sl, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -526725,15 +526725,15 @@ │ │ │ │ ldr lr, [r6, r3, lsl #3] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp lr, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 25711c │ │ │ │ ldrd r4, [r2] │ │ │ │ b 257120 │ │ │ │ - cmpeq pc, lr, asr #12 │ │ │ │ + cmpeq pc, lr, ror #12 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2573b8 │ │ │ │ ldr r3, [pc, #896] @ 2574e4 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -526955,15 +526955,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, r2, lsl #10 │ │ │ │ + cmpeq pc, r2, lsr #10 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 257690 │ │ │ │ ldr r3, [pc, #596] @ 257750 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -527110,15 +527110,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq pc, sl, lsl #3 │ │ │ │ + cmpeq pc, sl, lsr #3 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2578bc │ │ │ │ ldr r3, [pc, #496] @ 257958 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -527240,15 +527240,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmppeq lr, lr, lsr pc @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, lr, asr pc @ p-variant is OBSOLETE │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 257a88 │ │ │ │ ldr r3, [pc, #400] @ 257b00 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -527346,15 +527346,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmppeq lr, r6, asr sp @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, r6, ror sp @ p-variant is OBSOLETE │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 257bf0 │ │ │ │ ldr r3, [pc, #292] @ 257c3c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -527425,15 +527425,15 @@ │ │ │ │ cmpeq ip, lr │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ orr r3, r3, r2 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmppeq lr, lr, asr #23 @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, lr, ror #23 @ p-variant is OBSOLETE │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 2580b8 │ │ │ │ ldr r3, [pc, #1712] @ 258304 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -527859,15 +527859,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq pc, [lr, #-162] @ 0xffffff5e @ │ │ │ │ + ldrsbeq pc, [lr, #-162] @ 0xffffff5e @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -529177,15 +529177,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r2, asr r3 │ │ │ │ + cmpeq lr, r2, ror r3 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25997c │ │ │ │ ldr r3, [pc, #632] @ 259a2c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -529341,15 +529341,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x015edf92 │ │ │ │ + ldrheq sp, [lr, #-242] @ 0xffffff0e │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 259bbc │ │ │ │ ldr r3, [pc, #520] @ 259c4c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -529477,15 +529477,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r2, lsr #26 │ │ │ │ + cmpeq lr, r2, asr #26 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 259d8c │ │ │ │ ldr r3, [pc, #408] @ 259dfc │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -529585,15 +529585,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r2, lsr #22 │ │ │ │ + cmpeq lr, r2, asr #22 │ │ │ │ cmp r1, #32 │ │ │ │ bhi 259ee8 │ │ │ │ ldr r3, [pc, #304] @ 259f40 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ bhi 259eb8 │ │ │ │ @@ -529666,15 +529666,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x015ed996 │ │ │ │ + ldrheq sp, [lr, #-150] @ 0xffffff6a │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25a4a0 │ │ │ │ ldr r3, [pc, #1880] @ 25a6b0 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -530142,15 +530142,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, lr, ror #16 │ │ │ │ + cmpeq lr, lr, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -531321,15 +531321,15 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ strb r2, [r0, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ bne 25b8fc │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x015ebf9e │ │ │ │ + ldrheq fp, [lr, #-254] @ 0xffffff02 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ bhi 25ba3c │ │ │ │ ldr ip, [pc, #356] @ 25ba98 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -531416,15 +531416,15 @@ │ │ │ │ ldrsh lr, [r6, r3] │ │ │ │ add ip, ip, #8 │ │ │ │ cmp lr, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ bne 25ba68 │ │ │ │ ldrd r4, [r2] │ │ │ │ b 25ba6c │ │ │ │ - ldrsbeq fp, [lr, #-226] @ 0xffffff1e │ │ │ │ + ldrsheq fp, [lr, #-226] @ 0xffffff1e │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25bd04 │ │ │ │ ldr r3, [pc, #896] @ 25be30 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -531646,15 +531646,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r6, ror sp │ │ │ │ + @ instruction: 0x015ebd96 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25bfdc │ │ │ │ ldr r3, [pc, #596] @ 25c09c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -531801,15 +531801,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq fp, [lr, #-158] @ 0xffffff62 │ │ │ │ + cmpeq lr, lr, lsl sl │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25c208 │ │ │ │ ldr r3, [pc, #496] @ 25c2a4 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -531931,15 +531931,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq fp, [lr, #-114] @ 0xffffff8e │ │ │ │ + ldrsbeq fp, [lr, #-114] @ 0xffffff8e │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25c3d4 │ │ │ │ ldr r3, [pc, #400] @ 25c44c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -532037,15 +532037,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, sl, asr #11 │ │ │ │ + cmpeq lr, sl, ror #11 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, lr} │ │ │ │ bhi 25c53c │ │ │ │ ldr r3, [pc, #292] @ 25c588 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -532116,15 +532116,15 @@ │ │ │ │ cmpeq ip, lr │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ orr r3, r3, r2 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq lr, r2, asr #8 │ │ │ │ + cmpeq lr, r2, ror #8 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25ca04 │ │ │ │ ldr r3, [pc, #1712] @ 25cc50 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -532550,15 +532550,15 @@ │ │ │ │ cmpeq r3, lr │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ orr r3, r3, ip │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r6, lsr #6 │ │ │ │ + cmpeq lr, r6, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -533868,15 +533868,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r6, asr #23 │ │ │ │ + cmpeq lr, r6, ror #23 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25e2c8 │ │ │ │ ldr r3, [pc, #632] @ 25e378 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -534032,15 +534032,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r6, lsl #16 │ │ │ │ + cmpeq lr, r6, lsr #16 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25e508 │ │ │ │ ldr r3, [pc, #520] @ 25e598 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -534168,15 +534168,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x015e9596 │ │ │ │ + ldrheq r9, [lr, #-86] @ 0xffffffaa │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25e6d8 │ │ │ │ ldr r3, [pc, #408] @ 25e748 │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -534276,15 +534276,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x015e9396 │ │ │ │ + ldrheq r9, [lr, #-54] @ 0xffffffca │ │ │ │ cmp r1, #32 │ │ │ │ bhi 25e834 │ │ │ │ ldr r3, [pc, #304] @ 25e88c │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ bhi 25e804 │ │ │ │ @@ -534357,15 +534357,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq lr, sl, lsl #4 │ │ │ │ + cmpeq lr, sl, lsr #4 │ │ │ │ cmp r1, #32 │ │ │ │ push {r4, r5, lr} │ │ │ │ bhi 25edec │ │ │ │ ldr r3, [pc, #1880] @ 25effc │ │ │ │ sub r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -534833,15 +534833,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ cmpeq lr, ip │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ strh r3, [r0] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmpeq lr, r2, ror #1 │ │ │ │ + cmpeq lr, r2, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ cmp r1, #32 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -536058,15 +536058,15 @@ │ │ │ │ and r3, r3, r6 │ │ │ │ orr r3, r3, r5 │ │ │ │ cmp r1, ip │ │ │ │ str r2, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 2602e4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq lr, r6, lsl #16 │ │ │ │ + cmpeq lr, r6, lsr #16 │ │ │ │ cmp r2, #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ bhi 260414 │ │ │ │ ldr ip, [pc, #308] @ 26046c │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #31 │ │ │ │ @@ -536141,15 +536141,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r1, r2 │ │ │ │ str r6, [r0, #8]! │ │ │ │ str r3, [r0, #4] │ │ │ │ bne 260434 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmpeq lr, lr, lsl #13 │ │ │ │ + cmpeq lr, lr, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ @@ -536562,15 +536562,15 @@ │ │ │ │ cmp ip, r1 │ │ │ │ strd r2, [r0, #8]! │ │ │ │ bne 260aa4 │ │ │ │ b 2609cc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq pc, sp, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq lr, sl, rrx │ │ │ │ + cmpeq lr, sl, lsl #1 │ │ │ │ orreq pc, sp, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1] │ │ │ │ ldr r5, [r1, #8] │ │ │ │ @@ -541578,15 +541578,15 @@ │ │ │ │ beq 265954 │ │ │ │ ands r2, r1, r8 │ │ │ │ and r3, r1, #-2147483648 @ 0x80000000 │ │ │ │ strdeq r2, [r4] │ │ │ │ cmp r5, r7 │ │ │ │ bne 265928 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmpeq lr, r2, lsr #4 │ │ │ │ + cmpeq lr, r2, asr #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r2, #32 │ │ │ │ @@ -543441,15 +543441,15 @@ │ │ │ │ beq 267670 │ │ │ │ ands r2, r1, r7 │ │ │ │ and r3, r1, #-2147483648 @ 0x80000000 │ │ │ │ strdeq r2, [r4] │ │ │ │ cmp r8, r5 │ │ │ │ bne 267650 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmpeq lr, sl, asr r5 │ │ │ │ + cmpeq lr, sl, ror r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r0 │ │ │ │ @@ -543565,15 +543565,15 @@ │ │ │ │ beq 267860 │ │ │ │ ands r2, r1, r7 │ │ │ │ and r3, r1, #-2147483648 @ 0x80000000 │ │ │ │ strdeq r2, [r4] │ │ │ │ cmp r8, r5 │ │ │ │ bne 267840 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x015e039a │ │ │ │ + ldrheq r0, [lr, #-58] @ 0xffffffc6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ cmp r2, #32 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -546957,17 +546957,17 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mla r3, r2, r3, r1 │ │ │ │ str r3, [r4, r0, lsl #3] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 26ad08 │ │ │ │ b 26a09c │ │ │ │ - cmpeq sp, sl, lsl #25 │ │ │ │ - cmpeq sp, r8, asr #26 │ │ │ │ - cmpeq sp, ip, asr sp │ │ │ │ + cmpeq sp, sl, lsr #25 │ │ │ │ + cmpeq sp, r8, ror #26 │ │ │ │ + cmpeq sp, ip, ror sp │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ ldrbtmi pc, [pc], r0, lsl #28 @ │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq pc, pc, r0, lsl #24 │ │ │ │ @@ -551096,21 +551096,21 @@ │ │ │ │ str r1, [r4, r0, lsl #3] │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 26ed90 │ │ │ │ b 26a09c │ │ │ │ svcvc 0x00800000 │ │ │ │ svcvc 0x00efffff │ │ │ │ - cmpeq sp, r4, ror #5 │ │ │ │ - cmpeq sp, r0, lsl #6 │ │ │ │ - cmpeq sp, ip, lsl r3 │ │ │ │ - cmpeq sp, r8, lsr r3 │ │ │ │ - ldrsheq r9, [sp, #-36] @ 0xffffffdc │ │ │ │ - cmpeq sp, r0, lsl r3 │ │ │ │ - cmpeq sp, ip, lsr #6 │ │ │ │ + cmpeq sp, r4, lsl #6 │ │ │ │ + cmpeq sp, r0, lsr #6 │ │ │ │ + cmpeq sp, ip, lsr r3 │ │ │ │ + cmpeq sp, r8, asr r3 │ │ │ │ + cmpeq sp, r4, lsl r3 │ │ │ │ + cmpeq sp, r0, lsr r3 │ │ │ │ + cmpeq sp, ip, asr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ svcvc 0x007fffff │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -554005,15 +554005,15 @@ │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x018ce5b0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq ip, r8, r0, lsr #3 │ │ │ │ + rscseq ip, r8, r0, asr #3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @ instruction: 0x018ce4b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -554565,15 +554565,15 @@ │ │ │ │ ldrb r0, [r1, #5] │ │ │ │ bl 1e3118 │ │ │ │ b 2722a0 │ │ │ │ mov r0, #7 │ │ │ │ b 2722a0 │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ b 2722a0 │ │ │ │ - cmpeq sp, r8, lsl lr │ │ │ │ + cmpeq sp, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, r2 │ │ │ │ @@ -555193,15 +555193,15 @@ │ │ │ │ bne 272d28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 271f68 │ │ │ │ orreq sp, ip, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x015d5498 │ │ │ │ + ldrheq r5, [sp, #-72] @ 0xffffffb8 │ │ │ │ orreq sp, ip, r0, ror #7 │ │ │ │ orreq sp, ip, r8, asr r3 │ │ │ │ strdeq sp, [ip, r4] │ │ │ │ orreq sp, ip, r4, asr #5 │ │ │ │ orreq sp, ip, r8, lsl #5 │ │ │ │ orreq sp, ip, r8, asr r2 │ │ │ │ orreq sp, ip, r8, lsl r2 │ │ │ │ @@ -555289,16 +555289,16 @@ │ │ │ │ b 272f1c │ │ │ │ ldr r7, [pc, #44] @ 272fb8 │ │ │ │ b 272f1c │ │ │ │ ldr r7, [pc, #40] @ 272fbc │ │ │ │ b 272f1c │ │ │ │ mov r7, #344 @ 0x158 │ │ │ │ b 272f1c │ │ │ │ - ldrsheq r5, [sp, #-28] @ 0xffffffe4 │ │ │ │ - ldrsheq r5, [sp, #-28] @ 0xffffffe4 │ │ │ │ + cmpeq sp, ip, lsl r2 │ │ │ │ + cmpeq sp, ip, lsl r2 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ @@ -555497,15 +555497,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2732d4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, ip, ip, lsr #28 │ │ │ │ - cmpeq sp, r8, lsl r0 │ │ │ │ + cmpeq sp, r8, lsr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, ip, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #288] @ 273420 │ │ │ │ @@ -555653,15 +555653,15 @@ │ │ │ │ mov r1, #207 @ 0xcf │ │ │ │ bl 271f68 │ │ │ │ ldr r1, [pc, #16] @ 273550 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 271ef8 │ │ │ │ - cmpeq sp, ip, ror ip │ │ │ │ + @ instruction: 0x015d4c9c │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r5, r1 │ │ │ │ @@ -556011,19 +556011,19 @@ │ │ │ │ str lr, [sp, #24] │ │ │ │ b 273ab0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 273754 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, ip, r0, lsl #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsbeq r4, [sp, #-168] @ 0xffffff58 │ │ │ │ - cmpeq sp, r0, lsl sl │ │ │ │ + ldrsheq r4, [sp, #-168] @ 0xffffff58 │ │ │ │ + cmpeq sp, r0, lsr sl │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - cmpeq sp, ip, asr r9 │ │ │ │ + cmpeq sp, ip, ror r9 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ orreq ip, ip, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -556445,19 +556445,19 @@ │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ b 273ee4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, ip, ip, asr #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - cmpeq sp, ip, lsr r3 │ │ │ │ - cmpeq sp, r0, ror #5 │ │ │ │ + cmpeq sp, ip, asr r3 │ │ │ │ + cmpeq sp, r0, lsl #6 │ │ │ │ orreq ip, ip, ip, asr #2 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - cmpeq sp, r0, asr #4 │ │ │ │ + cmpeq sp, r0, ror #4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ orreq ip, ip, r0 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -557118,21 +557118,21 @@ │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ b 274b4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, ip, r4, ror #18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - cmpeq sp, r0, lsl #21 │ │ │ │ + cmpeq sp, r0, lsr #21 │ │ │ │ svclt 0x0088d8d4 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svclt 0x00f921fb │ │ │ │ ldrdeq fp, [ip, r8] │ │ │ │ - cmpeq sp, r8, lsr #14 │ │ │ │ - ldrsbeq r3, [sp, #-96] @ 0xffffffa0 │ │ │ │ + cmpeq sp, r8, asr #14 │ │ │ │ + ldrsheq r3, [sp, #-96] @ 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ orreq fp, ip, ip, lsr r4 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -558009,15 +558009,15 @@ │ │ │ │ bne 2759f4 │ │ │ │ b 27577c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ udf #0 │ │ │ │ - cmpeq sp, ip, ror #26 │ │ │ │ + cmpeq sp, ip, lsl #27 │ │ │ │ orreq sl, ip, r4, asr #22 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -559076,58 +559076,58 @@ │ │ │ │ ldrb r7, [r3, #18] │ │ │ │ b 275be8 │ │ │ │ orreq sl, ip, r4, lsl #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq sl, ip, r8, ror #9 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - @ instruction: 0x015d2694 │ │ │ │ + ldrheq r2, [sp, #-100] @ 0xffffff9c │ │ │ │ andeq r8, r0, r9, ror r8 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ orreq sl, ip, r4, lsl #8 │ │ │ │ - ldrheq r2, [sp, #-96] @ 0xffffffa0 │ │ │ │ + ldrsbeq r2, [sp, #-96] @ 0xffffffa0 │ │ │ │ andeq r0, r0, sl, lsr #4 │ │ │ │ - cmpeq sp, sl, lsl #13 │ │ │ │ + cmpeq sp, sl, lsr #13 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ - cmpeq sp, r4, ror #12 │ │ │ │ + cmpeq sp, r4, lsl #13 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ andseq pc, r9, r6, lsl #28 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - cmpeq sp, r0, lsl r6 │ │ │ │ - ldrsheq r2, [sp, #-88] @ 0xffffffa8 │ │ │ │ - cmpeq sp, sl, ror #11 │ │ │ │ + cmpeq sp, r0, lsr r6 │ │ │ │ + cmpeq sp, r8, lsl r6 │ │ │ │ + cmpeq sp, sl, lsl #12 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ subne r1, r1, #15232 @ 0x3b80 │ │ │ │ - cmpeq sp, r6, lsr #11 │ │ │ │ + cmpeq sp, r6, asr #11 │ │ │ │ ldreq r5, [r8], #-4095 @ 0xfffff001 │ │ │ │ stmdacc r1, {} @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ ldccs 0, cr1, [r0], {1} │ │ │ │ andeq r0, r1, r8, lsl r0 │ │ │ │ @ instruction: 0x0006a4b2 │ │ │ │ stmdaeq r0, {r0}^ │ │ │ │ strbne r0, [r0, r1]! │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ eoreq r0, r0, r9, asr #32 │ │ │ │ eorseq r1, lr, r2, lsr #24 │ │ │ │ andeq r1, r0, r9, asr #8 │ │ │ │ - cmpeq sp, ip, lsr #19 │ │ │ │ + cmpeq sp, ip, asr #19 │ │ │ │ svcvs 0x00e00002 │ │ │ │ andeq r4, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r9, lsr #5 │ │ │ │ - cmpeq sp, r8, asr #16 │ │ │ │ + cmpeq sp, r8, ror #16 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r1, r0, r9 │ │ │ │ @ instruction: 0x01248001 │ │ │ │ andeq r0, r2, #0 │ │ │ │ - cmpeq sp, r6, ror #14 │ │ │ │ - cmpeq sp, r6, lsr #12 │ │ │ │ + cmpeq sp, r6, lsl #15 │ │ │ │ + cmpeq sp, r6, asr #12 │ │ │ │ cmp r3, #179 @ 0xb3 │ │ │ │ bls 276380 │ │ │ │ sub r0, r3, #180 @ 0xb4 │ │ │ │ mov r1, #1 │ │ │ │ lsl r1, r1, r0 │ │ │ │ ldr r0, [pc, #-60] @ 276b58 │ │ │ │ tst r1, r0 │ │ │ │ @@ -560207,20 +560207,20 @@ │ │ │ │ udf #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ udf #0 │ │ │ │ orreq r9, ip, r4, ror #1 │ │ │ │ ldrdeq r9, [ip, r8] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq sp, r6, asr r5 │ │ │ │ - cmpeq sp, r0, lsr r5 │ │ │ │ - cmpeq sp, lr, lsl r5 │ │ │ │ + cmpeq sp, r6, ror r5 │ │ │ │ + cmpeq sp, r0, asr r5 │ │ │ │ + cmpeq sp, lr, lsr r5 │ │ │ │ orreq r8, ip, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmpeq sp, r2, ror #5 │ │ │ │ + cmpeq sp, r2, lsl #6 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ tsteq r0, r4 │ │ │ │ tsteq r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -563159,16 +563159,16 @@ │ │ │ │ mov r0, r8 │ │ │ │ b 27a5d4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, ip, ip, asr #5 │ │ │ │ ldrdeq r6, [ip, r0] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r6, ip, r0, lsl #5 │ │ │ │ - cmpeq ip, lr, lsl #14 │ │ │ │ - cmpeq ip, sl, lsl #14 │ │ │ │ + cmpeq ip, lr, lsr #14 │ │ │ │ + cmpeq ip, sl, lsr #14 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #812] @ 27ade8 │ │ │ │ @@ -563781,15 +563781,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 27af0c │ │ │ │ b 27b084 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r5, ip, r4, ror #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x018c5190 │ │ │ │ - cmpeq ip, sl, lsl r6 │ │ │ │ + cmpeq ip, sl, lsr r6 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ orreq r5, ip, r0, lsl r0 │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ lsr r5, r1, #5 │ │ │ │ @@ -563851,15 +563851,15 @@ │ │ │ │ tst ip, #1 │ │ │ │ moveq ip, #1 │ │ │ │ orreq r2, r2, ip, lsl r0 │ │ │ │ ldreq r0, [sp] │ │ │ │ strbeq ip, [r0] │ │ │ │ streq r2, [r3, r1, lsl #2] │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r6 │ │ │ │ + cmpeq ip, r6, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1284] @ 27ba84 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -564179,15 +564179,15 @@ │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 27b4d0 │ │ │ │ b 27b858 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmpeq ip, sp, ror #30 │ │ │ │ + cmpeq ip, sp, lsl #31 │ │ │ │ orreq r4, ip, r8, ror #20 │ │ │ │ orreq r4, ip, r0, asr sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r4, ip, r8, asr #18 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @@ -564570,15 +564570,15 @@ │ │ │ │ str fp, [r6, #12] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ orreq r4, ip, ip, lsr r5 │ │ │ │ orreq r4, ip, r4, lsr #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r4, [ip, ip] │ │ │ │ - cmpeq ip, sl, lsr #19 │ │ │ │ + cmpeq ip, sl, asr #19 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ @@ -565230,16 +565230,16 @@ │ │ │ │ b 27ca28 │ │ │ │ stm sp, {r0, ip} │ │ │ │ b 27ca28 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r3, ip, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r3, ip, r4, asr #16 │ │ │ │ - cmpeq ip, sl, ror #25 │ │ │ │ - ldrheq fp, [ip, #-206] @ 0xffffff32 │ │ │ │ + cmpeq ip, sl, lsl #26 │ │ │ │ + ldrsbeq fp, [ip, #-206] @ 0xffffff32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #128] @ 27cb90 │ │ │ │ ldr r3, [pc, #128] @ 27cb94 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -565671,15 +565671,15 @@ │ │ │ │ beq 27cfc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27d1ac │ │ │ │ b 27d088 │ │ │ │ - cmpeq ip, sl, lsl #12 │ │ │ │ + cmpeq ip, sl, lsr #12 │ │ │ │ orreq r3, ip, r8, lsr #1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -565857,15 +565857,15 @@ │ │ │ │ bne 27d310 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r4, r3 │ │ │ │ bne 27d310 │ │ │ │ b 27d294 │ │ │ │ ldrdeq r2, [ip, ip] │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - ldrheq fp, [ip, #-32] @ 0xffffffe0 │ │ │ │ + ldrsbeq fp, [ip, #-32] @ 0xffffffe0 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ ldr r3, [pc, #240] @ 27d5bc │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ ldr ip, [pc, #236] @ 27d5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #9 │ │ │ │ @@ -565921,15 +565921,15 @@ │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #36] @ 0x24 │ │ │ │ bxeq lr │ │ │ │ b 27d4f4 │ │ │ │ - @ instruction: 0x015cb09a │ │ │ │ + ldrheq fp, [ip, #-10] │ │ │ │ orreq r2, ip, r4, lsr #22 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ @@ -566211,15 +566211,15 @@ │ │ │ │ mov r0, #213 @ 0xd5 │ │ │ │ bx lr │ │ │ │ mov r0, #226 @ 0xe2 │ │ │ │ bx lr │ │ │ │ mov r0, #320 @ 0x140 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ - ldrheq sl, [ip, #-176] @ 0xffffff50 │ │ │ │ + ldrsbeq sl, [ip, #-176] @ 0xffffff50 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -568328,15 +568328,15 @@ │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - cmpeq ip, r8, lsl #23 │ │ │ │ + cmpeq ip, r8, lsr #23 │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27da58 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -570285,26 +570285,26 @@ │ │ │ │ bl 1e16b8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ udf #0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ udf #0 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - cmpeq ip, r8, lsr #18 │ │ │ │ + cmpeq ip, r8, asr #18 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ muleq r0, fp, r2 │ │ │ │ - cmpeq ip, r8, lsl #14 │ │ │ │ + cmpeq ip, r8, lsr #14 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ - cmpeq ip, r4, asr r4 │ │ │ │ + cmpeq ip, r4, ror r4 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - cmpeq ip, r4, lsl r1 │ │ │ │ + cmpeq ip, r4, lsr r1 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - cmpeq ip, r2, lsl #1 │ │ │ │ + cmpeq ip, r2, lsr #1 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -570332,15 +570332,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 281aa8 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r0, ror #24 │ │ │ │ + cmpeq ip, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r3 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr ip, [r8] │ │ │ │ @@ -570675,15 +570675,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 282010 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ orreq lr, fp, ip, lsl r5 │ │ │ │ - ldrheq r6, [ip, #-206] @ 0xffffff32 │ │ │ │ + ldrsbeq r6, [ip, #-206] @ 0xffffff32 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ muleq r0, fp, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r7, r2 │ │ │ │ @@ -570920,18 +570920,18 @@ │ │ │ │ b 2821c0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ b 282230 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, fp, r4, asr #31 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsheq r6, [ip, #-110] @ 0xffffff92 │ │ │ │ + cmpeq ip, lr, lsl r7 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ orreq sp, fp, r0, lsr lr │ │ │ │ - cmpeq ip, sl, asr #11 │ │ │ │ + cmpeq ip, sl, ror #11 │ │ │ │ orreq sp, fp, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -571649,19 +571649,19 @@ │ │ │ │ mov r3, #20 │ │ │ │ b 282acc │ │ │ │ mov r3, #20 │ │ │ │ b 282b2c │ │ │ │ mov r3, #20 │ │ │ │ b 282b8c │ │ │ │ orreq sp, fp, ip, lsl r7 │ │ │ │ - cmpeq ip, lr, lsr r5 │ │ │ │ + cmpeq ip, lr, asr r5 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - cmpeq ip, ip, lsl #10 │ │ │ │ - ldrsheq r9, [ip, #-68] @ 0xffffffbc │ │ │ │ - cmpeq ip, r2, ror #9 │ │ │ │ + cmpeq ip, ip, lsr #10 │ │ │ │ + cmpeq ip, r4, lsl r5 │ │ │ │ + cmpeq ip, r2, lsl #10 │ │ │ │ orreq lr, sl, ip, lsr #19 │ │ │ │ orreq lr, sl, ip, ror #19 │ │ │ │ orreq lr, sl, r0, lsr #19 │ │ │ │ orreq lr, sl, r4, ror #17 │ │ │ │ ldrdeq lr, [sl, r0] │ │ │ │ orreq lr, sl, r4, lsl r8 │ │ │ │ orreq lr, sl, r0, lsl #16 │ │ │ │ @@ -571897,19 +571897,19 @@ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, fp, r4, asr #31 │ │ │ │ orreq r5, sp, ip, ror #7 │ │ │ │ orreq r5, sp, r8, lsr #7 │ │ │ │ @ instruction: 0x018d539c │ │ │ │ orreq ip, fp, r8, lsl #30 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - rscseq r8, r8, r8, lsr #6 │ │ │ │ - rscseq sl, r7, r4, lsl #22 │ │ │ │ + rscseq r8, r8, r8, asr #6 │ │ │ │ + rscseq sl, r7, r4, lsr #22 │ │ │ │ orreq r5, sp, r4, asr #5 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ strdeq r5, [sp, r8] │ │ │ │ b 283344 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ cmp r3, #22 │ │ │ │ @@ -571976,15 +571976,15 @@ │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ sub r0, r0, #64 @ 0x40 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r8, [ip, #-180] @ 0xffffff4c │ │ │ │ + cmpeq ip, r4, lsl ip │ │ │ │ ldr r3, [pc, #224] @ 283544 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ ldr r1, [pc, #220] @ 283548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r2, #14 │ │ │ │ bhi 283538 │ │ │ │ @@ -572035,15 +572035,15 @@ │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #80] @ 283584 │ │ │ │ ldr r0, [r1, r3] │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #72] @ 283588 │ │ │ │ ldr r0, [r1, r3] │ │ │ │ bx lr │ │ │ │ - cmpeq ip, ip, lsr #20 │ │ │ │ + cmpeq ip, ip, asr #20 │ │ │ │ orreq ip, fp, ip, lsl #23 │ │ │ │ @ instruction: 0x00001db8 │ │ │ │ muleq r0, r0, r6 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ andeq r2, r0, r0, asr #2 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ muleq r0, r4, r5 │ │ │ │ @@ -572543,21 +572543,21 @@ │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [pc, #204] @ 283df0 │ │ │ │ ldr r0, [ip, r3] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [pc, #196] @ 283df4 │ │ │ │ ldr r0, [ip, r3] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - cmpeq ip, r0, lsl #10 │ │ │ │ + cmpeq ip, r0, lsr #10 │ │ │ │ orreq ip, fp, r0, asr r6 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ andeq r2, r0, ip, ror r1 │ │ │ │ - ldrsbeq r8, [ip, #-64] @ 0xffffffc0 │ │ │ │ - ldrheq r8, [ip, #-70] @ 0xffffffba │ │ │ │ - cmpeq ip, sl, lsr #9 │ │ │ │ + ldrsheq r8, [ip, #-64] @ 0xffffffc0 │ │ │ │ + ldrsbeq r8, [ip, #-70] @ 0xffffffba │ │ │ │ + cmpeq ip, sl, asr #9 │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ andeq r1, r0, r0, lsr pc │ │ │ │ @@ -572840,21 +572840,21 @@ │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #228] @ 2842ac │ │ │ │ ldr r0, [ip, r3] │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #220] @ 2842b0 │ │ │ │ ldr r0, [ip, r3] │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r2, asr #1 │ │ │ │ + cmpeq ip, r2, ror #1 │ │ │ │ orreq ip, fp, r8, asr #3 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - cmpeq ip, lr, lsr #1 │ │ │ │ - @ instruction: 0x015c809a │ │ │ │ - cmpeq ip, r8, lsl #1 │ │ │ │ - cmpeq ip, ip, ror r0 │ │ │ │ + cmpeq ip, lr, asr #1 │ │ │ │ + ldrheq r8, [ip, #-10] │ │ │ │ + cmpeq ip, r8, lsr #1 │ │ │ │ + @ instruction: 0x015c809c │ │ │ │ andeq r1, r0, ip, lsr #5 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r0, ip, lsr #30 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ @@ -573238,23 +573238,23 @@ │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #320] @ 284940 │ │ │ │ ldr r0, [ip, r3] │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #312] @ 284944 │ │ │ │ ldr r0, [ip, r3] │ │ │ │ bx lr │ │ │ │ - cmpeq ip, sl, ror ip │ │ │ │ + @ instruction: 0x015c7c9a │ │ │ │ orreq fp, fp, r8, lsr sp │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ + cmpeq ip, r6, lsl #25 │ │ │ │ + cmpeq ip, r2, ror ip │ │ │ │ cmpeq ip, r6, ror #24 │ │ │ │ - cmpeq ip, r2, asr ip │ │ │ │ - cmpeq ip, r6, asr #24 │ │ │ │ - cmpeq ip, sl, lsr ip │ │ │ │ - cmpeq ip, lr, lsr #24 │ │ │ │ - cmpeq ip, r2, lsr #24 │ │ │ │ + cmpeq ip, sl, asr ip │ │ │ │ + cmpeq ip, lr, asr #24 │ │ │ │ + cmpeq ip, r2, asr #24 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, ror r3 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ andeq r1, r0, r8, lsr #4 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ andeq r1, r0, r8, lsl #17 │ │ │ │ @@ -573515,17 +573515,17 @@ │ │ │ │ orreq r3, sp, ip, ror #20 │ │ │ │ ldrdeq fp, [fp, r8] │ │ │ │ @ instruction: 0xffffde54 │ │ │ │ @ instruction: 0xffffde24 │ │ │ │ ldrdeq r3, [sp, r4] │ │ │ │ andeq r1, r0, r6, lsl r7 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - rscseq r9, r7, ip, lsl #3 │ │ │ │ + rscseq r9, r7, ip, lsr #3 │ │ │ │ orreq r3, sp, r8, asr #17 │ │ │ │ - rscseq r9, r7, r0, lsl #1 │ │ │ │ + rscseq r9, r7, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r0, #1] │ │ │ │ @@ -573715,21 +573715,21 @@ │ │ │ │ orreq fp, fp, r8, lsl r3 │ │ │ │ orreq r3, sp, ip, asr #14 │ │ │ │ orreq r3, sp, r0, asr #14 │ │ │ │ orreq fp, fp, ip, lsr #5 │ │ │ │ @ instruction: 0x018d36b8 │ │ │ │ andeq r1, r0, pc, lsl #14 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - cmpeq ip, ip, ror r1 │ │ │ │ + @ instruction: 0x015c719c │ │ │ │ strdeq r3, [sp, r8] │ │ │ │ - smlatbeq r6, ip, r6, ip │ │ │ │ - rscseq r8, r7, r0, asr #27 │ │ │ │ - strdeq r3, [r5, -r8] │ │ │ │ - rscseq r9, r7, r0, asr r0 │ │ │ │ - rscseq r8, r7, r0, ror #26 │ │ │ │ + smlabteq r6, ip, r6, ip │ │ │ │ + rscseq r8, r7, r0, ror #27 │ │ │ │ + tsteq r5, r8, lsl r0 │ │ │ │ + rscseq r9, r7, r0, ror r0 │ │ │ │ + rscseq r8, r7, r0, lsl #27 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r3 │ │ │ │ @@ -574210,15 +574210,15 @@ │ │ │ │ ldr r0, [r4, #32] │ │ │ │ bl 285628 │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 284948 │ │ │ │ - cmpeq ip, ip, ror #18 │ │ │ │ + cmpeq ip, ip, lsl #19 │ │ │ │ orreq sl, fp, r8, lsr #19 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r2 │ │ │ │ @@ -574703,15 +574703,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ bl 2828d4 │ │ │ │ b 285e64 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ bl 285da0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ b 285ec4 │ │ │ │ - cmpeq ip, r0, lsr #3 │ │ │ │ + cmpeq ip, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r1, [r0, #13] │ │ │ │ ldr r9, [pc, #592] @ 286164 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -575203,15 +575203,15 @@ │ │ │ │ bl 2e2368 │ │ │ │ b 286520 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e2368 │ │ │ │ b 286510 │ │ │ │ strdeq r9, [fp, r8] │ │ │ │ - ldrheq r5, [ip, #-206] @ 0xffffff32 │ │ │ │ + ldrsbeq r5, [ip, #-206] @ 0xffffff32 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xf00001ff │ │ │ │ svceq 0x00fff000 │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ svceq 0x00ffff00 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ @@ -575536,15 +575536,15 @@ │ │ │ │ b 2867a8 │ │ │ │ mov r1, #8 │ │ │ │ b 286b38 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [fp, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r9, [fp, r0] │ │ │ │ - cmpeq ip, r3, lsr #17 │ │ │ │ + cmpeq ip, r3, asr #17 │ │ │ │ @ instruction: 0x018b9890 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r9, [fp, r0] │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ orreq r9, fp, ip, ror #12 │ │ │ │ @@ -575632,15 +575632,15 @@ │ │ │ │ ldr r2, [r4, #16] │ │ │ │ mul r0, r2, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ lsl r0, r0, #3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ lsl r0, r0, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmpeq ip, r4, lsl r3 │ │ │ │ + cmpeq ip, r4, lsr r3 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #1 │ │ │ │ beq 286db8 │ │ │ │ ldrbls r3, [r0, #4] │ │ │ │ bls 286da0 │ │ │ │ ldrb r2, [r0, #14] │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ @@ -575804,15 +575804,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #2 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r0, lsr r0 │ │ │ │ + cmpeq ip, r0, asr r0 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ cmp r3, #19 │ │ │ │ beq 287078 │ │ │ │ mov r2, #1 │ │ │ │ b 287058 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -576562,15 +576562,15 @@ │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ smulbb r3, r3, r1 │ │ │ │ mov r1, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [r4] │ │ │ │ str r1, [r2] │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r4, [ip, #-71] @ 0xffffffb9 │ │ │ │ + ldrsheq r4, [ip, #-71] @ 0xffffffb9 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ ldrb ip, [r0, #4] │ │ │ │ push {r4, lr} │ │ │ │ cmp ip, #14 │ │ │ │ mov lr, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -576637,16 +576637,16 @@ │ │ │ │ ldr r0, [pc, #20] @ 287d2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 287d30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ orreq fp, r2, r8, lsl #29 │ │ │ │ - smlabteq r8, r4, pc, r8 @ │ │ │ │ - @ instruction: 0x01088fb8 │ │ │ │ + smlatteq r8, r4, pc, r8 @ │ │ │ │ + ldrdeq r8, [r8, -r8] │ │ │ │ ldr r3, [pc, #200] @ 287e04 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #14 │ │ │ │ bhi 287d5c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -576691,30 +576691,30 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ 287e3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #64] @ 287e40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r8, asr r3 │ │ │ │ - smlalseq r2, r7, r8, r8 │ │ │ │ + cmpeq ip, r8, ror r3 │ │ │ │ + ldrheq r2, [r7], #136 @ 0x88 @ │ │ │ │ + rscseq r5, r7, ip, ror #30 │ │ │ │ + rscseq r3, r8, ip, ror ip │ │ │ │ + rscseq r5, r7, ip, asr pc │ │ │ │ + rscseq r5, r7, r8, ror #30 │ │ │ │ + rscseq r5, r7, r0, lsr pc │ │ │ │ + rscseq r3, r9, r8, lsl ip │ │ │ │ + tsteq r8, r0, lsl r8 │ │ │ │ + rscseq r5, r7, r0, asr pc │ │ │ │ rscseq r5, r7, ip, asr #30 │ │ │ │ - rscseq r3, r8, ip, asr ip │ │ │ │ - rscseq r5, r7, ip, lsr pc │ │ │ │ rscseq r5, r7, r8, asr #30 │ │ │ │ - rscseq r5, r7, r0, lsl pc │ │ │ │ - ldrsheq r3, [r9], #184 @ 0xb8 @ │ │ │ │ - strdeq ip, [r8, -r0] │ │ │ │ - rscseq r5, r7, r0, lsr pc │ │ │ │ - rscseq r5, r7, ip, lsr #30 │ │ │ │ - rscseq r5, r7, r8, lsr #30 │ │ │ │ - rscseq r5, r7, r4, lsr #30 │ │ │ │ - rscseq r5, r7, r0, lsr #30 │ │ │ │ - rscseq r5, r7, r0, lsr #30 │ │ │ │ - rscseq r5, r7, r8, lsl #14 │ │ │ │ + rscseq r5, r7, r4, asr #30 │ │ │ │ + rscseq r5, r7, r0, asr #30 │ │ │ │ + rscseq r5, r7, r0, asr #30 │ │ │ │ + rscseq r5, r7, r8, lsr #14 │ │ │ │ ldr r3, [pc, #200] @ 287f14 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #14 │ │ │ │ bhi 287e6c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -576759,46 +576759,46 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ 287f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #64] @ 287f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - cmpeq ip, r7, asr r2 │ │ │ │ - rscseq r5, r7, r0, ror #29 │ │ │ │ - @ instruction: 0x01098b9c │ │ │ │ - rscseq r6, r9, r8, asr #19 │ │ │ │ - smlalseq r5, r7, r0, lr │ │ │ │ - rscseq sl, sl, ip, asr #4 │ │ │ │ - rscseq r6, r7, r8, lsr sl │ │ │ │ - tsteq r8, r0, lsr #18 │ │ │ │ - ldrsbeq r0, [r9], #16 @ │ │ │ │ - rscseq r7, r7, r8, asr r9 │ │ │ │ - rscseq r7, r7, r0, ror #18 │ │ │ │ - rscseq r5, r7, r0, asr #28 │ │ │ │ - rscseq r5, r7, ip, lsr lr │ │ │ │ - rscseq r5, r7, r8, lsr lr │ │ │ │ - rscseq r5, r7, r4, lsr lr │ │ │ │ - rscseq r5, r7, r0, lsr lr │ │ │ │ + cmpeq ip, r7, ror r2 │ │ │ │ + rscseq r5, r7, r0, lsl #30 │ │ │ │ + @ instruction: 0x01098bbc │ │ │ │ + rscseq r6, r9, r8, ror #19 │ │ │ │ + ldrheq r5, [r7], #224 @ 0xe0 @ │ │ │ │ + rscseq sl, sl, ip, ror #4 │ │ │ │ + rscseq r6, r7, r8, asr sl │ │ │ │ + tsteq r8, r0, asr #18 │ │ │ │ + ldrsheq r0, [r9], #16 @ │ │ │ │ + rscseq r7, r7, r8, ror r9 │ │ │ │ + rscseq r7, r7, r0, lsl #19 │ │ │ │ + rscseq r5, r7, r0, ror #28 │ │ │ │ + rscseq r5, r7, ip, asr lr │ │ │ │ + rscseq r5, r7, r8, asr lr │ │ │ │ + rscseq r5, r7, r4, asr lr │ │ │ │ + rscseq r5, r7, r0, asr lr │ │ │ │ cmp r0, #31 │ │ │ │ bhi 287f7c │ │ │ │ ldr r3, [pc, #36] @ 287f88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [pc, #20] @ 287f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 287f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ orreq fp, r2, r8, lsr #23 │ │ │ │ - tsteq r8, r4, ror #26 │ │ │ │ - tsteq r8, r8, asr sp │ │ │ │ + smlabbeq r8, r4, sp, r8 │ │ │ │ + tsteq r8, r8, ror sp │ │ │ │ subs r3, r1, #4 │ │ │ │ movne r3, #1 │ │ │ │ cmp r0, #24 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288010 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -576837,86 +576837,86 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ 288064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #32] @ 288068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - smlalseq r5, r7, r8, sp │ │ │ │ + ldrheq r5, [r7], #216 @ 0xd8 @ │ │ │ │ orreq fp, r2, r4, asr r9 │ │ │ │ - ldrdeq r8, [r8, -r0] │ │ │ │ - rscseq r5, r7, r8, lsr sp │ │ │ │ - @ instruction: 0x01088cb8 │ │ │ │ - rscseq r5, r7, r0, lsr #27 │ │ │ │ + strdeq r8, [r8, -r0] │ │ │ │ rscseq r5, r7, r8, asr sp │ │ │ │ - rscseq r5, r7, ip, ror #26 │ │ │ │ + ldrdeq r8, [r8, -r8] │ │ │ │ + rscseq r5, r7, r0, asr #27 │ │ │ │ + rscseq r5, r7, r8, ror sp │ │ │ │ + rscseq r5, r7, ip, lsl #27 │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ bhi 288094 │ │ │ │ ldr r3, [pc, #36] @ 2880a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [pc, #20] @ 2880a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 2880a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ orreq fp, r2, r4, asr #14 │ │ │ │ - tsteq r8, ip, asr #24 │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ + tsteq r8, ip, ror #24 │ │ │ │ + tsteq r8, r0, ror #24 │ │ │ │ cmp r0, #4 │ │ │ │ bhi 2880d4 │ │ │ │ ldr r3, [pc, #36] @ 2880e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [pc, #20] @ 2880e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 2880e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ strdeq fp, [r2, r0] │ │ │ │ - tsteq r8, ip, lsl #24 │ │ │ │ - tsteq r8, r0, lsl #24 │ │ │ │ + tsteq r8, ip, lsr #24 │ │ │ │ + tsteq r8, r0, lsr #24 │ │ │ │ cmp r0, #11 │ │ │ │ bhi 288114 │ │ │ │ ldr r3, [pc, #36] @ 288120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [pc, #20] @ 288124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 288128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ orreq fp, r2, r0, lsl #13 │ │ │ │ - smlabteq r8, ip, fp, r8 │ │ │ │ - smlabteq r8, r0, fp, r8 │ │ │ │ + smlatteq r8, ip, fp, r8 │ │ │ │ + smlatteq r8, r0, fp, r8 │ │ │ │ cmp r0, #6 │ │ │ │ bhi 288154 │ │ │ │ ldr r3, [pc, #36] @ 288160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [pc, #20] @ 288164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ 288168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ orreq fp, r2, r4, lsr #12 │ │ │ │ - smlabbeq r8, ip, fp, r8 │ │ │ │ - smlabbeq r8, r0, fp, r8 │ │ │ │ + smlatbeq r8, ip, fp, r8 │ │ │ │ + smlatbeq r8, r0, fp, r8 │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -669770,17 +669770,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4724 │ │ │ │ b 2e2bdc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e4ee4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e52f8 │ │ │ │ - cmpeq r6, r0, asr #26 │ │ │ │ - tsteq r0, r4, asr r8 │ │ │ │ - rscseq r1, r2, r0, lsr #20 │ │ │ │ + cmpeq r6, r0, ror #26 │ │ │ │ + tsteq r0, r4, ror r8 │ │ │ │ + rscseq r1, r2, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -669937,19 +669937,19 @@ │ │ │ │ bl 2e4fb8 │ │ │ │ b 2e2dec │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ bl 2f4850 │ │ │ │ b 2e2e34 │ │ │ │ - ldrsheq r1, [r2], #116 @ 0x74 @ │ │ │ │ - rscseq r1, r2, r8, ror #15 │ │ │ │ - ldrsheq r1, [r2], #124 @ 0x7c @ │ │ │ │ - ldrheq r1, [r2], #116 @ 0x74 @ │ │ │ │ - rscseq r1, r2, r0, lsl r7 │ │ │ │ + rscseq r1, r2, r4, lsl r8 │ │ │ │ + rscseq r1, r2, r8, lsl #16 │ │ │ │ + rscseq r1, r2, ip, lsl r8 │ │ │ │ + ldrsbeq r1, [r2], #116 @ 0x74 @ │ │ │ │ + rscseq r1, r2, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ @@ -670117,26 +670117,26 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2ff4 │ │ │ │ bl 2e53cc │ │ │ │ b 2e2ff4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, r5, ip, rrx │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r1, r2, r4, ror r6 │ │ │ │ + smlalseq r1, r2, r4, r6 │ │ │ │ orreq sp, r5, r8, lsr r0 │ │ │ │ - rscseq r1, r2, r4, ror #12 │ │ │ │ - rscseq r1, r2, r0, ror #11 │ │ │ │ - rscseq r1, r2, r8, ror #12 │ │ │ │ + rscseq r1, r2, r4, lsl #13 │ │ │ │ + rscseq r1, r2, r0, lsl #12 │ │ │ │ + rscseq r1, r2, r8, lsl #13 │ │ │ │ orreq ip, r5, r8, asr #30 │ │ │ │ - rscseq r1, r2, r0, ror r5 │ │ │ │ - rscseq r1, r2, r8, lsl #11 │ │ │ │ + smlalseq r1, r2, r0, r5 │ │ │ │ + rscseq r1, r2, r8, lsr #11 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rscseq r1, r2, r8, lsl #11 │ │ │ │ - rscseq r1, r2, r4, lsr #11 │ │ │ │ - rscseq r1, r2, r0, asr #8 │ │ │ │ + rscseq r1, r2, r8, lsr #11 │ │ │ │ + rscseq r1, r2, r4, asr #11 │ │ │ │ + rscseq r1, r2, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2e3220 │ │ │ │ mov r0, r4 │ │ │ │ @@ -670175,15 +670175,15 @@ │ │ │ │ ldr r1, [pc, #20] @ 2e32b4 │ │ │ │ ldr r3, [r4, #404] @ 0x194 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 2e322c │ │ │ │ - rscseq r1, r2, r0, lsl #9 │ │ │ │ + rscseq r1, r2, r0, lsr #9 │ │ │ │ add r0, r0, #8 │ │ │ │ b 2f11a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ @@ -670375,17 +670375,17 @@ │ │ │ │ b 2e3544 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e5240 │ │ │ │ mov r5, r0 │ │ │ │ b 2e3544 │ │ │ │ - ldrsbeq r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ - tsteq r0, r4, lsl #30 │ │ │ │ - ldrheq r1, [r2], #44 @ 0x2c @ │ │ │ │ + ldrsheq r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ + tsteq r0, r4, lsr #30 │ │ │ │ + ldrsbeq r1, [r2], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #168] @ 2e36a4 │ │ │ │ mov r6, r3 │ │ │ │ @@ -670505,15 +670505,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3700 │ │ │ │ b 2e3740 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, r5, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, r5, ip, ror #17 │ │ │ │ - rscseq r1, r2, r4, lsl r0 │ │ │ │ + rscseq r1, r2, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r2, [pc, #744] @ 2e3ae0 │ │ │ │ ldr r3, [pc, #744] @ 2e3ae4 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ @@ -670701,15 +670701,15 @@ │ │ │ │ bl 543d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e3a7c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r5, ip] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rscseq r0, r2, r4, lsr #26 │ │ │ │ + rscseq r0, r2, r4, asr #26 │ │ │ │ orreq ip, r5, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #408] @ 2e3ca8 │ │ │ │ @@ -670930,16 +670930,16 @@ │ │ │ │ b 2e3e30 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, r5, r0, lsr #6 │ │ │ │ orreq ip, r5, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, r5, r4, asr r2 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rscseq r0, r2, ip, lsl #19 │ │ │ │ - rscseq r0, r2, r4, lsl r9 │ │ │ │ + rscseq r0, r2, ip, lsr #19 │ │ │ │ + rscseq r0, r2, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #412] @ 2e403c │ │ │ │ ldr r3, [pc, #412] @ 2e4040 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -671130,15 +671130,15 @@ │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2e4048 │ │ │ │ b 2e4138 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0185bf98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r0, r2, ip, asr #13 │ │ │ │ + rscseq r0, r2, ip, ror #13 │ │ │ │ @ instruction: 0x0185be90 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ and r1, r1, #61440 @ 0xf000 │ │ │ │ cmp r1, #32768 @ 0x8000 │ │ │ │ bne 2e41f0 │ │ │ │ cmp r3, #3 │ │ │ │ bls 2e41f8 │ │ │ │ @@ -671154,15 +671154,15 @@ │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ - rscseq r0, r2, r4, lsl #12 │ │ │ │ + rscseq r0, r2, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2e429c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e37e0 │ │ │ │ @@ -671276,15 +671276,15 @@ │ │ │ │ bl 54af8 <__atomic_fetch_add_8@plt> │ │ │ │ b 2e438c │ │ │ │ rsbs r2, r8, #0 │ │ │ │ b 2e43bc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, r5, r0, asr #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsheq r0, [r2], #76 @ 0x4c @ │ │ │ │ + rscseq r0, r2, ip, lsl r5 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ orreq fp, r5, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r2, [pc, #224] @ 2e44ec │ │ │ │ @@ -671481,15 +671481,15 @@ │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ b 2e46dc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, r5, r0, lsl #19 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r0, r2, ip, lsr r1 │ │ │ │ + rscseq r0, r2, ip, asr r1 │ │ │ │ orreq fp, r5, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r2, [pc, #592] @ 2e498c │ │ │ │ ldr r3, [pc, #592] @ 2e4990 │ │ │ │ @@ -671639,18 +671639,18 @@ │ │ │ │ b 2e48f0 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f80 │ │ │ │ b 2e48f0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0185b8b8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r0, r2, r8, lsl #1 │ │ │ │ + rscseq r0, r2, r8, lsr #1 │ │ │ │ andeq r0, r8, r1, asr #32 │ │ │ │ orreq fp, r5, r0, lsr #16 │ │ │ │ - rscseq pc, r1, r0, ror #31 │ │ │ │ + rscseq r0, r2, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #824] @ 2e4cf8 │ │ │ │ subs r4, r3, #0 │ │ │ │ @@ -671859,31 +671859,31 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ b 2e4a1c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, r5, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq fp, r5, r4, lsr #12 │ │ │ │ - rscseq pc, r1, r8, asr #23 │ │ │ │ - rscseq pc, r1, r4, asr #26 │ │ │ │ + rscseq pc, r1, r8, ror #23 │ │ │ │ + rscseq pc, r1, r4, ror #26 │ │ │ │ orreq fp, r5, r0, lsr #11 │ │ │ │ - smlalseq pc, r1, r0, sp @ │ │ │ │ - rscseq pc, r1, ip, lsr fp @ │ │ │ │ + ldrheq pc, [r1], #208 @ 0xd0 @ │ │ │ │ + rscseq pc, r1, ip, asr fp @ │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rscseq pc, r1, r4, lsr #27 │ │ │ │ - rscseq pc, r1, r8, lsr sp @ │ │ │ │ - rscseq pc, r1, r4, ror ip @ │ │ │ │ - ldrsheq pc, [r1], #192 @ 0xc0 @ │ │ │ │ - rscseq pc, r1, r4, ror #23 │ │ │ │ - ldrheq pc, [r1], #196 @ 0xc4 @ │ │ │ │ - rscseq pc, r1, r0, lsr #26 │ │ │ │ - ldrheq pc, [r1], #180 @ 0xb4 @ │ │ │ │ - rscseq pc, r1, ip, lsl #26 │ │ │ │ - ldrheq pc, [r1], #172 @ 0xac @ │ │ │ │ - rscseq pc, r1, r4, lsl ip @ │ │ │ │ + rscseq pc, r1, r4, asr #27 │ │ │ │ + rscseq pc, r1, r8, asr sp @ │ │ │ │ + smlalseq pc, r1, r4, ip @ │ │ │ │ + rscseq pc, r1, r0, lsl sp @ │ │ │ │ + rscseq pc, r1, r4, lsl #24 │ │ │ │ + ldrsbeq pc, [r1], #196 @ 0xc4 @ │ │ │ │ + rscseq pc, r1, r0, asr #26 │ │ │ │ + ldrsbeq pc, [r1], #180 @ 0xb4 @ │ │ │ │ + rscseq pc, r1, ip, lsr #26 │ │ │ │ + ldrsbeq pc, [r1], #172 @ 0xac @ │ │ │ │ + rscseq pc, r1, r4, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 52aac │ │ │ │ ldr r5, [pc, #172] @ 2e4e10 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -671927,20 +671927,20 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r0, [pc, #28] @ 2e4e28 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e4dac │ │ │ │ @ instruction: 0x0185b298 │ │ │ │ - rscseq pc, r1, ip, lsr #22 │ │ │ │ - rscseq pc, r1, ip, lsl #23 │ │ │ │ - rscseq pc, r1, r4, lsl #22 │ │ │ │ + rscseq pc, r1, ip, asr #22 │ │ │ │ + rscseq pc, r1, ip, lsr #23 │ │ │ │ + rscseq pc, r1, r4, lsr #22 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rscseq pc, r1, r0, lsl #22 │ │ │ │ - ldrsbeq pc, [r1], #164 @ 0xa4 @ │ │ │ │ + rscseq pc, r1, r0, lsr #22 │ │ │ │ + ldrsheq pc, [r1], #164 @ 0xa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 2e4ed8 │ │ │ │ ldr r3, [pc, #148] @ 2e4edc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -672100,15 +672100,15 @@ │ │ │ │ beq 2e5094 │ │ │ │ bl 524dc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b 2e505c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, r5, r8, lsr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq pc, r1, r0, lsl #19 │ │ │ │ + rscseq pc, r1, r0, lsr #19 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ @ instruction: 0x0185af90 │ │ │ │ andeq r0, r8, r1, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -672187,15 +672187,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ b 2e51d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e51d0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r5, r8, lsl #30 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq pc, r1, ip, ror #16 │ │ │ │ + rscseq pc, r1, ip, lsl #17 │ │ │ │ andeq r0, r8, r2, asr #32 │ │ │ │ andseq r0, r4, r8 │ │ │ │ orreq sl, r5, r8, lsl lr │ │ │ │ ldr r1, [r0, #356] @ 0x164 │ │ │ │ ldr r0, [r0, #352] @ 0x160 │ │ │ │ b 527dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -672355,15 +672355,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e54b8 │ │ │ │ add sp, sp, #128 @ 0x80 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r5, r4, lsl ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq pc, r1, r0, lsr r5 @ │ │ │ │ + rscseq pc, r1, r0, asr r5 @ │ │ │ │ andeq r3, r9, r0, lsl #21 │ │ │ │ orreq sl, r5, r4, ror #22 │ │ │ │ mov r2, #1 │ │ │ │ b 2f0070 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -672973,16 +672973,16 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e5e20 │ │ │ │ b 2e5d40 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r5, r4, asr #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq sl, r5, ip, lsl #7 │ │ │ │ - @ instruction: 0x01566b90 │ │ │ │ - ldrsheq r6, [r6, #-172] @ 0xffffff54 │ │ │ │ + ldrheq r6, [r6, #-176] @ 0xffffff50 │ │ │ │ + cmpeq r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-312] @ 0xfffffec8 │ │ │ │ sub r3, r0, #4 │ │ │ │ mov fp, r0 │ │ │ │ @@ -673157,19 +673157,19 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 52c20 │ │ │ │ str r5, [fp, r6, lsl #2] │ │ │ │ b 2e5f30 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r5, r4, asr r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlabteq r1, r8, r9, r0 │ │ │ │ - tsteq r0, r4, ror #14 │ │ │ │ - rscseq lr, r1, r8, ror #20 │ │ │ │ - rscseq lr, r1, r4, ror #20 │ │ │ │ - strdeq r0, [r1, -ip] │ │ │ │ + smlatteq r1, r8, r9, r0 │ │ │ │ + smlabbeq r0, r4, r7, sp │ │ │ │ + rscseq lr, r1, r8, lsl #21 │ │ │ │ + rscseq lr, r1, r4, lsl #21 │ │ │ │ + tsteq r1, ip, lsl r9 │ │ │ │ orreq r9, r5, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1344] @ 0x540 │ │ │ │ ldr r2, [pc, #216] @ 2e6254 │ │ │ │ ldr r3, [pc, #216] @ 2e6258 │ │ │ │ @@ -673513,25 +673513,25 @@ │ │ │ │ bl 535ec │ │ │ │ mov r0, r5 │ │ │ │ bl 524dc │ │ │ │ b 2e661c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [r5, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq lr, r1, r0, lsr #5 │ │ │ │ - rscseq lr, r1, r0, lsr r6 │ │ │ │ - rscseq lr, r1, r8, ror #11 │ │ │ │ - ldrsbeq lr, [r1], #80 @ 0x50 @ │ │ │ │ - rscseq lr, r1, ip, ror #11 │ │ │ │ - rscseq lr, r1, r8, asr r5 │ │ │ │ - rscseq lr, r1, r0, lsr #10 │ │ │ │ - smlabteq r0, r4, sp, sl │ │ │ │ - rscseq lr, r1, ip, lsl #10 │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ - rscseq lr, r1, r4, lsr #8 │ │ │ │ + rscseq lr, r1, r0, asr #5 │ │ │ │ + rscseq lr, r1, r0, asr r6 │ │ │ │ + rscseq lr, r1, r8, lsl #12 │ │ │ │ + ldrsheq lr, [r1], #80 @ 0x50 @ │ │ │ │ + rscseq lr, r1, ip, lsl #12 │ │ │ │ + rscseq lr, r1, r8, ror r5 │ │ │ │ + rscseq lr, r1, r0, asr #10 │ │ │ │ + smlatteq r0, r4, sp, sl │ │ │ │ + rscseq lr, r1, ip, lsr #10 │ │ │ │ + tsteq r1, r0, lsr #8 │ │ │ │ + rscseq lr, r1, r4, asr #8 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0x018599bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -674428,15 +674428,15 @@ │ │ │ │ mla r2, r0, r2, r4 │ │ │ │ ror r2, r2, #15 │ │ │ │ mul r4, r1, r2 │ │ │ │ b 2e7314 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01858e90 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r6, r0, lsl r7 │ │ │ │ + cmpeq r6, r0, lsr r7 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x165667b1 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ orreq r8, r5, r4, lsl #27 │ │ │ │ mov r1, r0 │ │ │ │ @@ -674609,16 +674609,16 @@ │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 53d00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ b 2e7610 │ │ │ │ - cmpeq r6, r8, ror r2 │ │ │ │ - cmpeq r6, r8, asr #1 │ │ │ │ + @ instruction: 0x01565298 │ │ │ │ + cmpeq r6, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -674740,15 +674740,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ teqcc r3, #52, 6 @ 0xd0000000 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - cmpeq r6, r4, lsr #5 │ │ │ │ + cmpeq r6, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ @@ -674790,15 +674790,15 @@ │ │ │ │ bl 2ebd10 │ │ │ │ mov r7, #0 │ │ │ │ b 2e7aa8 │ │ │ │ teqcc r3, #52, 6 @ 0xd0000000 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - cmpeq r6, r8, ror #3 │ │ │ │ + cmpeq r6, r8, lsl #4 │ │ │ │ ldr r2, [pc, #12] @ 2e7ae8 │ │ │ │ ldr r1, [pc, #12] @ 2e7aec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e7a10 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @@ -674922,15 +674922,15 @@ │ │ │ │ add r3, r3, r2, lsl #5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ lsl r2, r2, #2 │ │ │ │ bl 53d00 │ │ │ │ b 2e7ca8 │ │ │ │ - ldrsbeq r4, [r6, #-184] @ 0xffffff48 │ │ │ │ + ldrsheq r4, [r6, #-184] @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov r0, r1 │ │ │ │ @@ -675419,15 +675419,15 @@ │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ cmp r4, r0 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq r6, r8, lsr r4 │ │ │ │ + cmpeq r6, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #12 │ │ │ │ bl 2ebb14 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -675717,22 +675717,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strne r0, [r6] │ │ │ │ strne r3, [r5] │ │ │ │ tst r3, #4 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ b 2e88e4 │ │ │ │ - rscseq ip, r1, r4, lsl #3 │ │ │ │ + rscseq ip, r1, r4, lsr #3 │ │ │ │ orreq r7, r5, r4, ror #14 │ │ │ │ cmneq sp, ip, lsr r8 │ │ │ │ orreq pc, r6, r0, ror #23 │ │ │ │ ldrdeq pc, [r6, r4] │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrsheq ip, [r1], #12 @ │ │ │ │ - rscseq r8, pc, ip, asr #6 │ │ │ │ + rscseq ip, r1, ip, lsl r1 │ │ │ │ + rscseq r8, pc, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #672] @ 2e8c2c │ │ │ │ @@ -675903,25 +675903,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 52ed8 │ │ │ │ b 2e8a44 │ │ │ │ orreq r7, r5, r8, ror #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrheq r0, [r1], #84 @ 0x54 @ │ │ │ │ + ldrsbeq r0, [r1], #84 @ 0x54 @ │ │ │ │ orreq r7, r5, r8, lsr #11 │ │ │ │ - ldrdeq r0, [r6, -r0] │ │ │ │ - rscseq r0, r1, r4, lsr #9 │ │ │ │ - tsteq r0, r8, lsl fp │ │ │ │ - rscseq fp, r1, r0, asr #29 │ │ │ │ - ldrsbeq r4, [r6, #-8] │ │ │ │ - rscseq fp, r1, ip, asr lr │ │ │ │ - rscseq ip, r1, r8, ror r5 │ │ │ │ - rscseq fp, r1, ip, asr #28 │ │ │ │ - tsteq r0, r8, asr #8 │ │ │ │ + strdeq r0, [r6, -r0] │ │ │ │ + rscseq r0, r1, r4, asr #9 │ │ │ │ + tsteq r0, r8, lsr fp │ │ │ │ + rscseq fp, r1, r0, ror #29 │ │ │ │ + ldrsheq r4, [r6, #-8] │ │ │ │ + rscseq fp, r1, ip, ror lr │ │ │ │ + smlalseq ip, r1, r8, r5 │ │ │ │ + rscseq fp, r1, ip, ror #28 │ │ │ │ + tsteq r0, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3032] @ 0xbd8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [pc, #160] @ 2e8d20 │ │ │ │ @@ -675964,16 +675964,16 @@ │ │ │ │ bne 2e8d1c │ │ │ │ add sp, sp, #1040 @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r7, r5, ip, ror #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r6, r0, asr #31 │ │ │ │ - smlatbeq r0, r8, r6, r8 │ │ │ │ + cmpeq r6, r0, ror #31 │ │ │ │ + smlabteq r0, r8, r6, r8 │ │ │ │ orreq r7, r5, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3032] @ 0xbd8 │ │ │ │ ldr ip, [pc, #172] @ 2e8df8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -676019,15 +676019,15 @@ │ │ │ │ add sp, sp, #1040 @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq pc, r6, r4, lsr #14 │ │ │ │ @ instruction: 0x01857290 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlatteq r0, r4, r5, r8 │ │ │ │ + tsteq r0, r4, lsl #12 │ │ │ │ orreq r7, r5, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #184] @ 2e8ee0 │ │ │ │ @@ -676151,15 +676151,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ sub r4, r4, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 53904 │ │ │ │ str r4, [r5, #8] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrdeq r8, [r0, -r4] │ │ │ │ + strdeq r8, [r0, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #0 │ │ │ │ @@ -676172,15 +676172,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2ebf2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rscseq r2, r2, r8, lsr #8 │ │ │ │ + rscseq r2, r2, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ ldr ip, [pc, #120] @ 2e9100 │ │ │ │ ldr r2, [pc, #120] @ 2e9104 │ │ │ │ @@ -676335,15 +676335,15 @@ │ │ │ │ strb r2, [lr, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ bne 2e92c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #40] @ 0x28 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r3, [r6, #-156] @ 0xffffff64 │ │ │ │ + ldrsheq r3, [r6, #-156] @ 0xffffff64 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r5, r1, #1 │ │ │ │ ldrb ip, [r1, r2, lsl #1] │ │ │ │ ldrb r3, [r5, r2, lsl #1] │ │ │ │ cmp ip, #96 @ 0x60 │ │ │ │ @@ -676468,16 +676468,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e94fc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, r5, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq fp, r1, ip, asr #11 │ │ │ │ - rscseq pc, r1, r4, asr #21 │ │ │ │ + rscseq fp, r1, ip, ror #11 │ │ │ │ + rscseq pc, r1, r4, ror #21 │ │ │ │ orreq r6, r5, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #244] @ 2e9620 │ │ │ │ ldr r3, [pc, #244] @ 2e9624 │ │ │ │ @@ -676540,16 +676540,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e961c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, r5, ip, asr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq fp, r1, r4, lsl r5 │ │ │ │ - rscseq pc, r1, r8, asr #19 │ │ │ │ + rscseq fp, r1, r4, lsr r5 │ │ │ │ + rscseq pc, r1, r8, ror #19 │ │ │ │ orreq r6, r5, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #112] @ 2e96bc │ │ │ │ ldr r3, [pc, #112] @ 2e96c0 │ │ │ │ @@ -676743,15 +676743,15 @@ │ │ │ │ bl 2e7a10 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r7] │ │ │ │ beq 2e9a50 │ │ │ │ ldr r0, [pc, #288] @ 2e9a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 11f5b48 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbebc> │ │ │ │ + bl 11f5b68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbeb4> │ │ │ │ b 2e98d4 │ │ │ │ ldr r6, [pc, #276] @ 2e9a78 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 2ebf2c │ │ │ │ subs r5, r0, #0 │ │ │ │ @@ -676892,17 +676892,17 @@ │ │ │ │ orr r3, r3, r2, lsr #22 │ │ │ │ lsl r2, r2, #10 │ │ │ │ strd r2, [r6] │ │ │ │ b 2e9b4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, r5, ip, lsl r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalseq sl, r1, r0, pc @ │ │ │ │ - rscseq sl, r1, r0, lsl #31 │ │ │ │ - rscseq sl, r1, r8, ror pc │ │ │ │ + ldrheq sl, [r1], #240 @ 0xf0 @ │ │ │ │ + rscseq sl, r1, r0, lsr #31 │ │ │ │ + smlalseq sl, r1, r8, pc @ │ │ │ │ orreq r6, r5, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #30 │ │ │ │ @@ -676942,15 +676942,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #228] @ 2e9d50 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 11f5b48 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbebc> │ │ │ │ + b 11f5b68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbeb4> │ │ │ │ ldr r3, [pc, #216] @ 2e9d54 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r6, [r7] │ │ │ │ mov r0, r6 │ │ │ │ bl 52a40 │ │ │ │ subs r5, r0, #0 │ │ │ │ @@ -676995,20 +676995,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 543d8 │ │ │ │ add r0, r5, #1 │ │ │ │ bl 52698 │ │ │ │ b 2e9c50 │ │ │ │ mov r0, r6 │ │ │ │ b 2e9c4c │ │ │ │ - rscseq sl, r1, r0, lsl #29 │ │ │ │ + rscseq sl, r1, r0, lsr #29 │ │ │ │ @ instruction: 0x018563b8 │ │ │ │ orreq lr, r6, ip, lsr r8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ - rscseq sl, r1, r0, lsr lr │ │ │ │ + rscseq sl, r1, r0, asr lr │ │ │ │ @ instruction: 0x0186e798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 2e9db4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -677060,17 +677060,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r0, r4 │ │ │ │ beq 2e9e2c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rscseq sl, r1, ip, ror #25 │ │ │ │ - rscseq sl, r1, r0, ror #25 │ │ │ │ - ldrsbeq sl, [r1], #200 @ 0xc8 @ │ │ │ │ + rscseq sl, r1, ip, lsl #26 │ │ │ │ + rscseq sl, r1, r0, lsl #26 │ │ │ │ + ldrsheq sl, [r1], #200 @ 0xc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #116] @ 2e9ee4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -677099,15 +677099,15 @@ │ │ │ │ bl 524dc │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ strb r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlalseq sl, r1, r4, ip │ │ │ │ + ldrheq sl, [r1], #196 @ 0xc4 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldrb lr, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrb ip, [r1, #2] │ │ │ │ mov sl, r0 │ │ │ │ orr r2, r2, lr, lsl #8 │ │ │ │ ldrb r0, [r1, #3] │ │ │ │ @@ -678502,16 +678502,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 53d00 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r4, r5, r8, asr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r9, r1, r4, lsl r7 │ │ │ │ - cmpeq r6, r0, lsl #17 │ │ │ │ + rscseq r9, r1, r4, lsr r7 │ │ │ │ + cmpeq r6, r0, lsr #17 │ │ │ │ orreq r4, r5, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub r4, r0, #24 │ │ │ │ add r1, r1, #31 │ │ │ │ @@ -680166,15 +680166,15 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 524dc │ │ │ │ nop @ (mov r0, r0) │ │ │ │ stmiavc r2!, {r3, r7, r8, r9, sl, fp, lr}^ │ │ │ │ blcc 2dafb0 │ │ │ │ ldclvs 13, cr12, [r1], #-212 @ 0xffffff2c │ │ │ │ eorsls sp, r8, #893386752 @ 0x35400000 │ │ │ │ - ldrheq r7, [r1], #192 @ 0xc0 @ │ │ │ │ + ldrsbeq r7, [r1], #192 @ 0xc0 @ │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -680227,15 +680227,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmpeq r6, r8, asr #2 │ │ │ │ + cmpeq r6, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ 2ed038 │ │ │ │ ldr r2, [pc, #88] @ 2ed03c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -680390,18 +680390,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ bl 53d00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ b 2ed074 │ │ │ │ - cmppeq r5, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r5, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ - cmppeq r5, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ - cmppeq r5, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r4, asr #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0155ff94 │ │ │ │ + cmppeq r5, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -680509,17 +680509,17 @@ │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ b 2ed384 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r3 │ │ │ │ moveq r5, r6 │ │ │ │ bne 2ed36c │ │ │ │ b 2ed3ac │ │ │ │ - @ instruction: 0x0155fd98 │ │ │ │ - @ instruction: 0x0155fd94 │ │ │ │ - cmppeq r5, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ + ldrheq pc, [r5, #-216] @ 0xffffff28 @ │ │ │ │ + ldrheq pc, [r5, #-212] @ 0xffffff2c @ │ │ │ │ + cmppeq r5, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, #5 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, #3 │ │ │ │ @@ -680678,16 +680678,16 @@ │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ebd10 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r2 │ │ │ │ bne 2ed65c │ │ │ │ b 2ed6b0 │ │ │ │ - cmppeq r5, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ - cmppeq r5, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r5, r0, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r1, #0 │ │ │ │ @@ -680722,16 +680722,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ lsl r2, r2, #3 │ │ │ │ bl 53d00 │ │ │ │ b 2ed74c │ │ │ │ - cmppeq r5, r4, ror r9 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r5, r4, asr #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0155f994 │ │ │ │ + cmppeq r5, r4, ror #10 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r0, r1 │ │ │ │ @@ -680755,15 +680755,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r3, [ip, r1, lsl #5] │ │ │ │ cmp r3, r2 │ │ │ │ bcc 2ed7e8 │ │ │ │ b 2ed044 │ │ │ │ mov r1, #0 │ │ │ │ b 2ed044 │ │ │ │ - cmppeq r5, r4, asr #9 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r4, ror #9 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -680810,15 +680810,15 @@ │ │ │ │ ldr ip, [pc, #20] @ 2ed8e0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #1 │ │ │ │ str ip, [r1, #4] │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ bx lr │ │ │ │ - ldrheq pc, [r5, #-124] @ 0xffffff84 @ │ │ │ │ + ldrsbeq pc, [r5, #-124] @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -680834,15 +680834,15 @@ │ │ │ │ ldr r1, [pc, #20] @ 2ed940 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r0, #4] │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmppeq r5, ip, asr r7 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed98c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ moveq r1, r2 │ │ │ │ @@ -680877,15 +680877,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bxne lr │ │ │ │ add r0, r0, #8 │ │ │ │ cmp r0, r2 │ │ │ │ bne 2ed9c8 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - cmppeq r5, r4, asr #13 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r5, r4, ror #13 @ p-variant is OBSOLETE │ │ │ │ ldr r3, [pc, #44] @ 2eda24 │ │ │ │ ldr r1, [pc, #44] @ 2eda28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2eda2c │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r1, [sp] │ │ │ │ @@ -680947,16 +680947,16 @@ │ │ │ │ cmp r2, #0 │ │ │ │ cmpne r2, r8 │ │ │ │ bne 2edab8 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r3 │ │ │ │ bne 2edae4 │ │ │ │ b 2edaa4 │ │ │ │ - cmppeq r5, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [r5, #-84] @ 0xffffffac @ │ │ │ │ + cmppeq r5, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + ldrsheq pc, [r5, #-84] @ 0xffffffac @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r4, r2 │ │ │ │ lsr r2, r3, #31 │ │ │ │ cmp r2, r1, lsr #31 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov lr, r4 │ │ │ │ @@ -683704,15 +683704,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 2f061c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 319c10 │ │ │ │ ldr r0, [pc, #12] @ 2f0620 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 11f5b48 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbebc> │ │ │ │ + b 11f5b68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x7dbeb4> │ │ │ │ @ instruction: 0x01867e98 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -683941,15 +683941,15 @@ │ │ │ │ bl 319b3c │ │ │ │ b 2f0944 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0184f990 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq pc, r4, r4, ror #18 │ │ │ │ orreq pc, r4, r0, ror #14 │ │ │ │ - rscseq r4, r1, r4, asr r2 │ │ │ │ + rscseq r4, r1, r4, ror r2 │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r1, r0, r8, ror #29 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ b 2f02c8 │ │ │ │ mov r1, #1 │ │ │ │ @@ -684295,20 +684295,20 @@ │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 53d00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - smlalseq r3, r1, r0, sp │ │ │ │ + ldrheq r3, [r1], #208 @ 0xd0 @ │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ orreq r7, r6, r0, lsr #12 │ │ │ │ orreq r7, r6, ip, lsl #12 │ │ │ │ orreq r1, r5, r0, lsl r5 │ │ │ │ - smlabbeq r0, ip, r4, r0 │ │ │ │ + smlatbeq r0, ip, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -685074,22 +685074,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52a1c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ orreq r0, r4, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlabteq r2, ip, r7, r8 │ │ │ │ - smlalseq r3, r1, r8, r0 │ │ │ │ - rscseq pc, r1, r0, ror #5 │ │ │ │ - rscseq r6, r0, r4, lsl r4 │ │ │ │ - tsteq r1, r8, asr #14 │ │ │ │ - rscseq r3, r1, r8 │ │ │ │ - @ instruction: 0x0100229c │ │ │ │ - rscseq r6, r0, r8, ror r3 │ │ │ │ + smlatteq r2, ip, r7, r8 │ │ │ │ + ldrheq r3, [r1], #8 @ │ │ │ │ + rscseq pc, r1, r0, lsl #6 │ │ │ │ + rscseq r6, r0, r4, lsr r4 │ │ │ │ + tsteq r1, r8, ror #14 │ │ │ │ + rscseq r3, r1, r8, lsr #32 │ │ │ │ + @ instruction: 0x010022bc │ │ │ │ + smlalseq r6, r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #68] @ 2f1bfc │ │ │ │ add r5, pc, r5 │ │ │ │ ldrb r1, [r5] │ │ │ │ @@ -685106,15 +685106,15 @@ │ │ │ │ bl 1d4e5c │ │ │ │ strb r6, [r4] │ │ │ │ bl 1d4e5c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [r5] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orreq r6, r6, r5, lsl #18 │ │ │ │ - rscseq r2, r1, ip, ror pc │ │ │ │ + smlalseq r2, r1, ip, pc @ │ │ │ │ ldrdeq r6, [r6, ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ bl 2e9868 │ │ │ │ @@ -685374,21 +685374,21 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 53cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f1f94 │ │ │ │ b 2f1fdc │ │ │ │ - rscseq r2, r1, r8, asr #26 │ │ │ │ - cmpeq r5, r4, lsr #4 │ │ │ │ - ldrsheq r2, [r1], #200 @ 0xc8 @ │ │ │ │ - ldrheq r9, [r1], #92 @ 0x5c @ │ │ │ │ - smlatteq r2, r4, r1, r2 │ │ │ │ - smlalseq r2, r1, ip, ip │ │ │ │ - @ instruction: 0x01055390 │ │ │ │ + rscseq r2, r1, r8, ror #26 │ │ │ │ + cmpeq r5, r4, asr #4 │ │ │ │ + rscseq r2, r1, r8, lsl sp │ │ │ │ + ldrsbeq r9, [r1], #92 @ 0x5c @ │ │ │ │ + tsteq r2, r4, lsl #4 │ │ │ │ + ldrheq r2, [r1], #204 @ 0xcc @ │ │ │ │ + @ instruction: 0x010553b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r1 │ │ │ │ @@ -685476,16 +685476,16 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, sl │ │ │ │ mov r9, sl │ │ │ │ b 2f216c │ │ │ │ - smlalseq r7, r1, ip, r4 │ │ │ │ - smlabteq r5, ip, r1, r5 │ │ │ │ + ldrheq r7, [r1], #76 @ 0x4c @ │ │ │ │ + smlatteq r5, ip, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs r5, r0, #0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ @@ -685571,15 +685571,15 @@ │ │ │ │ moveq r7, r3 │ │ │ │ moveq r8, r7 │ │ │ │ bne 2f2300 │ │ │ │ cmp r4, #1 │ │ │ │ addcs r5, r5, r4 │ │ │ │ addcc r5, r5, #1 │ │ │ │ b 2f21f8 │ │ │ │ - smlalseq r7, r1, r0, r3 │ │ │ │ + ldrheq r7, [r1], #48 @ 0x30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-80] @ 0xffffffb0 │ │ │ │ ldr lr, [pc, #504] @ 2f255c │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -685708,15 +685708,15 @@ │ │ │ │ lsl r4, r4, #16 │ │ │ │ asr r4, r4, #16 │ │ │ │ b 2f24b8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, r4, r8, lsl #25 │ │ │ │ orreq r7, r6, r4, ror r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r2, r1, r4, asr #15 │ │ │ │ + rscseq r2, r1, r4, ror #15 │ │ │ │ orreq r7, r6, r0, lsl r9 │ │ │ │ orreq r7, r6, r4, lsr #16 │ │ │ │ orreq sp, r4, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -686050,54 +686050,54 @@ │ │ │ │ b 2f268c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, r4, r8, ror #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r7, r6, r4, asr #14 │ │ │ │ andeq r0, r0, r4, lsr #16 │ │ │ │ orreq r7, r6, r0, ror #13 │ │ │ │ - rscseq r2, r1, r8, asr r5 │ │ │ │ + rscseq r2, r1, r8, ror r5 │ │ │ │ orreq r6, r6, r1, asr #28 │ │ │ │ orreq r6, r6, ip, lsr #28 │ │ │ │ orreq r6, r6, r8, lsl lr │ │ │ │ orreq r7, r6, ip, lsr r6 │ │ │ │ orreq sp, r4, r8, lsr #18 │ │ │ │ orreq r7, r6, r0, asr #11 │ │ │ │ - ldrheq r2, [r1], #72 @ 0x48 @ │ │ │ │ - rscseq r2, r1, r0, asr #9 │ │ │ │ - ldrsbeq r2, [r1], #64 @ 0x40 @ │ │ │ │ ldrsbeq r2, [r1], #72 @ 0x48 @ │ │ │ │ - ldrsbeq r2, [r1], #68 @ 0x44 @ │ │ │ │ - ldrsbeq r2, [r1], #76 @ 0x4c @ │ │ │ │ rscseq r2, r1, r0, ror #9 │ │ │ │ - rscseq r2, r1, r4, ror #9 │ │ │ │ - rscseq r2, r1, r8, ror #9 │ │ │ │ ldrsheq r2, [r1], #64 @ 0x40 @ │ │ │ │ - ldrsheq r2, [r1], #68 @ 0x44 @ │ │ │ │ + ldrsheq r2, [r1], #72 @ 0x48 @ │ │ │ │ ldrsheq r2, [r1], #68 @ 0x44 @ │ │ │ │ ldrsheq r2, [r1], #76 @ 0x4c @ │ │ │ │ rscseq r2, r1, r0, lsl #10 │ │ │ │ rscseq r2, r1, r4, lsl #10 │ │ │ │ - rscseq r2, r1, r4, lsl #10 │ │ │ │ - rscseq r2, r1, ip, lsl #10 │ │ │ │ - rscseq r2, r1, ip, lsl #10 │ │ │ │ + rscseq r2, r1, r8, lsl #10 │ │ │ │ rscseq r2, r1, r0, lsl r5 │ │ │ │ - rscseq r2, r1, ip, lsl #10 │ │ │ │ rscseq r2, r1, r4, lsl r5 │ │ │ │ - rscseq r2, r1, r8, lsl r5 │ │ │ │ + rscseq r2, r1, r4, lsl r5 │ │ │ │ + rscseq r2, r1, ip, lsl r5 │ │ │ │ rscseq r2, r1, r0, lsr #10 │ │ │ │ - rscseq r2, r1, r8, lsr #10 │ │ │ │ + rscseq r2, r1, r4, lsr #10 │ │ │ │ + rscseq r2, r1, r4, lsr #10 │ │ │ │ + rscseq r2, r1, ip, lsr #10 │ │ │ │ + rscseq r2, r1, ip, lsr #10 │ │ │ │ rscseq r2, r1, r0, lsr r5 │ │ │ │ - rscseq r2, r1, ip, lsr r5 │ │ │ │ + rscseq r2, r1, ip, lsr #10 │ │ │ │ + rscseq r2, r1, r4, lsr r5 │ │ │ │ + rscseq r2, r1, r8, lsr r5 │ │ │ │ + rscseq r2, r1, r0, asr #10 │ │ │ │ rscseq r2, r1, r8, asr #10 │ │ │ │ - rscseq r2, r1, ip, asr #10 │ │ │ │ - rscseq r2, r1, r8, asr r5 │ │ │ │ - rscseq r2, r1, r0, ror #10 │ │ │ │ - rscseq r2, r1, r0, ror r5 │ │ │ │ + rscseq r2, r1, r0, asr r5 │ │ │ │ + rscseq r2, r1, ip, asr r5 │ │ │ │ + rscseq r2, r1, r8, ror #10 │ │ │ │ + rscseq r2, r1, ip, ror #10 │ │ │ │ + rscseq r2, r1, r8, ror r5 │ │ │ │ rscseq r2, r1, r0, lsl #11 │ │ │ │ - rscseq r2, r1, r4, ror #2 │ │ │ │ + smlalseq r2, r1, r0, r5 │ │ │ │ + rscseq r2, r1, r0, lsr #11 │ │ │ │ + rscseq r2, r1, r4, lsl #3 │ │ │ │ orreq r6, r6, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r6, r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -686174,15 +686174,15 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #37 @ 0x25 │ │ │ │ beq 2f2c60 │ │ │ │ sub r0, r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rscseq r2, r1, r8, lsr #7 │ │ │ │ + rscseq r2, r1, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #104] @ 2f2d34 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov ip, r1 │ │ │ │ @@ -686643,15 +686643,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, r4, r4, asr #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ bicvs r8, r8, pc, asr #12 │ │ │ │ strtcs r4, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - cmpeq r5, r9, rrx │ │ │ │ + cmpeq r5, r9, lsl #1 │ │ │ │ @ instruction: 0x165667b1 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ @ instruction: 0x0184cebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -687180,26 +687180,26 @@ │ │ │ │ cmp r4, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ blt 2f3bf0 │ │ │ │ b 2f36b8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, r4, r4, lsr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r5, r4, lsr fp │ │ │ │ + cmpeq r5, r4, asr fp │ │ │ │ + rscseq sp, pc, r4, asr #25 │ │ │ │ + rscseq r1, r1, r4, lsr #21 │ │ │ │ rscseq sp, pc, r4, lsr #25 │ │ │ │ - rscseq r1, r1, r4, lsl #21 │ │ │ │ - rscseq sp, pc, r4, lsl #25 │ │ │ │ - ldrheq r1, [r1], #128 @ 0x80 @ │ │ │ │ - rscseq sp, pc, r4, lsl #20 │ │ │ │ + ldrsbeq r1, [r1], #128 @ 0x80 @ │ │ │ │ + rscseq sp, pc, r4, lsr #20 │ │ │ │ orreq ip, r4, ip, ror #12 │ │ │ │ - rscseq r1, r1, r8, asr #12 │ │ │ │ - ldrsheq sp, [pc], #116 @ │ │ │ │ - rscseq sp, pc, r4, ror #15 │ │ │ │ - ldrsbeq sp, [pc], #100 @ │ │ │ │ - rscseq sp, pc, r4, asr #13 │ │ │ │ + rscseq r1, r1, r8, ror #12 │ │ │ │ + rscseq sp, pc, r4, lsl r8 @ │ │ │ │ + rscseq sp, pc, r4, lsl #16 │ │ │ │ + ldrsheq sp, [pc], #100 @ │ │ │ │ + rscseq sp, pc, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -687892,15 +687892,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 3129a8 │ │ │ │ b 2f46a0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq fp, r4, r4, ror #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq fp, [r4, r8] │ │ │ │ - ldrsheq r0, [r1], #152 @ 0x98 @ │ │ │ │ + rscseq r0, r1, r8, lsl sl │ │ │ │ andeq r0, r0, sp, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #56] @ 2f47e4 │ │ │ │ @@ -687915,15 +687915,15 @@ │ │ │ │ bl 549c0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ str r0, [r4] │ │ │ │ strne r3, [r4, #32] │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rscseq r0, r1, r4, lsl #17 │ │ │ │ + rscseq r0, r1, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldm r4, {r0, r3} │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -688187,16 +688187,16 @@ │ │ │ │ ldrb r3, [r3, #128] @ 0x80 │ │ │ │ cmp r2, r0 │ │ │ │ movgt r0, #2 │ │ │ │ movle r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ addgt r0, r0, #1 │ │ │ │ bx lr │ │ │ │ - ldrsheq r8, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldrsbeq r8, [r5, #-76] @ 0xffffffb4 │ │ │ │ + cmpeq r5, r8, lsl r5 │ │ │ │ + ldrsheq r8, [r5, #-76] @ 0xffffffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #2536] @ 2f5634 │ │ │ │ @@ -690229,17 +690229,17 @@ │ │ │ │ add r0, r0, r6 │ │ │ │ lsl r6, r3, #1 │ │ │ │ add ip, r6, #1 │ │ │ │ b 2f6a1c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r9, r4, ip, asr r7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrheq r6, [r5, #-164] @ 0xffffff5c │ │ │ │ - ldrsbeq r6, [r5, #-136] @ 0xffffff78 │ │ │ │ - ldrsheq r6, [r5, #-108] @ 0xffffff94 │ │ │ │ + ldrsbeq r6, [r5, #-164] @ 0xffffff5c │ │ │ │ + ldrsheq r6, [r5, #-136] @ 0xffffff78 │ │ │ │ + cmpeq r5, ip, lsl r7 │ │ │ │ cmneq ip, r4, ror #12 │ │ │ │ orreq r9, r4, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr ip, [pc, #1484] @ 2f7204 │ │ │ │ @@ -690614,18 +690614,18 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ b 2f6f88 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x018493bc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r9, r4, ip, lsr #6 │ │ │ │ - @ instruction: 0x01556698 │ │ │ │ - cmpeq r5, r8, asr #7 │ │ │ │ + ldrheq r6, [r5, #-104] @ 0xffffff98 │ │ │ │ + cmpeq r5, r8, ror #7 │ │ │ │ cmneq ip, r8, lsl r4 │ │ │ │ - cmpeq r5, r4, lsr #6 │ │ │ │ + cmpeq r5, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1308] @ 2f775c │ │ │ │ @@ -690955,22 +690955,22 @@ │ │ │ │ b 2f73dc │ │ │ │ ldr r3, [pc, #44] @ 2f7780 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2f76f4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01848db4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r5, r8, lsl #23 │ │ │ │ - @ instruction: 0x01555c98 │ │ │ │ + cmpeq r5, r8, lsr #23 │ │ │ │ + ldrheq r5, [r5, #-200] @ 0xffffff38 │ │ │ │ cmneq ip, r0, ror #22 │ │ │ │ ldrsbeq r3, [ip, #-172]! @ 0xffffff54 │ │ │ │ orreq r8, r4, r8, asr #18 │ │ │ │ - cmpeq r5, r8, lsr #21 │ │ │ │ - ldrheq r5, [r5, #-152] @ 0xffffff68 │ │ │ │ - cmpeq r5, r8, asr #22 │ │ │ │ + cmpeq r5, r8, asr #21 │ │ │ │ + ldrsbeq r5, [r5, #-152] @ 0xffffff68 │ │ │ │ + cmpeq r5, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ cmp r3, r0, lsl #2 │ │ │ │ mov ip, r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -691442,20 +691442,20 @@ │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b 2f79d0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r8, r4, ip, asr #16 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r8, r4, r8, asr #15 │ │ │ │ - cmpeq r5, r4, lsr #11 │ │ │ │ - cmpeq r5, ip, ror #16 │ │ │ │ - cmpeq r5, ip, asr r8 │ │ │ │ + cmpeq r5, r4, asr #11 │ │ │ │ + cmpeq r5, ip, lsl #17 │ │ │ │ + cmpeq r5, ip, ror r8 │ │ │ │ cmneq ip, r8, lsl #13 │ │ │ │ - ldrsbeq r5, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldrheq r5, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldrsheq r5, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldrsbeq r5, [r5, #-40] @ 0xffffffd8 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -691990,16 +691990,16 @@ │ │ │ │ orr r3, r3, r2, lsr #4 │ │ │ │ strb r3, [r0, #18] │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ and r3, r2, #15 │ │ │ │ orr r3, r3, r2, lsl #4 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f86c0 │ │ │ │ - cmpeq r5, r0, asr #17 │ │ │ │ - cmpeq r5, r4, asr r8 │ │ │ │ + cmpeq r5, r0, ror #17 │ │ │ │ + cmpeq r5, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov ip, r1 │ │ │ │ @@ -692617,17 +692617,17 @@ │ │ │ │ b 2f9100 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r3, [r2, #2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ bx lr │ │ │ │ - cmpeq r5, ip, ror pc │ │ │ │ + @ instruction: 0x01554f9c │ │ │ │ bge feda3c14 @@Base+0xfd26b10c> │ │ │ │ - ldrheq r4, [r5, #-236] @ 0xffffff14 │ │ │ │ + ldrsbeq r4, [r5, #-236] @ 0xffffff14 │ │ │ │ tst r1, #16 │ │ │ │ addne r3, r0, #4 │ │ │ │ moveq r3, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ andne r1, r1, #15 │ │ │ │ lsl r1, r1, #1 │ │ │ │ lsr r3, r3, r1 │ │ │ │ @@ -692651,15 +692651,15 @@ │ │ │ │ ldrb r0, [r1, r0] │ │ │ │ ldrb ip, [ip, lr] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ strb ip, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - cmpeq r5, ip, lsr lr │ │ │ │ + cmpeq r5, ip, asr lr │ │ │ │ tst r1, #16 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr lr, [r0, #12] │ │ │ │ beq 2f92cc │ │ │ │ ldr ip, [r0, #4] │ │ │ │ and r3, r1, #15 │ │ │ │ lsl r3, r3, #1 │ │ │ │ @@ -692806,22 +692806,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and ip, ip, #31 │ │ │ │ and r5, r5, #31 │ │ │ │ ldrb r1, [r3, r0] │ │ │ │ ldrb lr, [r3, ip] │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ b 2f92b4 │ │ │ │ - cmpeq r5, r0, lsr sp │ │ │ │ - cmpeq r5, ip, ror sp │ │ │ │ - cmpeq r5, ip, asr #25 │ │ │ │ - cmpeq r5, r4, ror #24 │ │ │ │ - cmpeq r5, ip, ror ip │ │ │ │ - cmpeq r5, r0, lsr #24 │ │ │ │ + cmpeq r5, r0, asr sp │ │ │ │ + @ instruction: 0x01554d9c │ │ │ │ + cmpeq r5, ip, ror #25 │ │ │ │ + cmpeq r5, r4, lsl #25 │ │ │ │ + @ instruction: 0x01554c9c │ │ │ │ + cmpeq r5, r0, asr #24 │ │ │ │ bge feda3f1c @@Base+0xfd26b414> │ │ │ │ - cmpeq r5, ip, lsr #23 │ │ │ │ + cmpeq r5, ip, asr #23 │ │ │ │ ldr ip, [r0, #12] │ │ │ │ and r3, r1, #16 │ │ │ │ tst ip, #268435456 @ 0x10000000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ beq 2f94e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f9570 │ │ │ │ @@ -692947,17 +692947,17 @@ │ │ │ │ and r1, r3, #255 @ 0xff │ │ │ │ b 2f955c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r1 │ │ │ │ b 2f955c │ │ │ │ - cmpeq r5, r4, lsr #22 │ │ │ │ - ldrheq r4, [r5, #-160] @ 0xffffff60 │ │ │ │ - cmpeq r5, r4, lsr sl │ │ │ │ + cmpeq r5, r4, asr #22 │ │ │ │ + ldrsbeq r4, [r5, #-160] @ 0xffffff60 │ │ │ │ + cmpeq r5, r4, asr sl │ │ │ │ bge feda4144 @@Base+0xfd26b63c> │ │ │ │ cmp r1, #0 │ │ │ │ add ip, r1, #7 │ │ │ │ movge ip, r1 │ │ │ │ asr ip, ip, #3 │ │ │ │ add r0, r0, ip, lsl #4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -695322,46 +695322,46 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r4, r4, r4, lsl #9 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r5, r4, asr r5 │ │ │ │ - rscseq sl, pc, r4, asr #25 │ │ │ │ + cmpeq r5, r4, ror r5 │ │ │ │ + rscseq sl, pc, r4, ror #25 │ │ │ │ ldr ip, [pc, #36] @ 2fbbd4 │ │ │ │ ldr r2, [pc, #36] @ 2fbbd8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fbbdc │ │ │ │ ldr r2, [pc, #28] @ 2fbbe0 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r4, r4, r8, asr #8 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r5, ip, ror #9 │ │ │ │ - rscseq sl, pc, r8, lsl #25 │ │ │ │ + cmpeq r5, ip, lsl #10 │ │ │ │ + rscseq sl, pc, r8, lsr #25 │ │ │ │ ldr ip, [pc, #36] @ 2fbc10 │ │ │ │ ldr r2, [pc, #36] @ 2fbc14 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fbc18 │ │ │ │ ldr r2, [pc, #28] @ 2fbc1c │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r4, r4, ip, lsl #8 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r5, r4, lsl #9 │ │ │ │ - rscseq sl, pc, ip, asr #24 │ │ │ │ + cmpeq r5, r4, lsr #9 │ │ │ │ + rscseq sl, pc, ip, ror #24 │ │ │ │ b 2fe98c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -695759,46 +695759,46 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ @ instruction: 0x01843db0 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrsheq r1, [r5, #-220] @ 0xffffff24 │ │ │ │ - ldrsheq sl, [pc], #80 @ │ │ │ │ + cmpeq r5, ip, lsl lr │ │ │ │ + rscseq sl, pc, r0, lsl r6 @ │ │ │ │ ldr ip, [pc, #36] @ 2fc2a8 │ │ │ │ ldr r2, [pc, #36] @ 2fc2ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fc2b0 │ │ │ │ ldr r2, [pc, #28] @ 2fc2b4 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r3, r4, r4, ror sp │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - @ instruction: 0x01551d94 │ │ │ │ - ldrheq sl, [pc], #84 @ │ │ │ │ + ldrheq r1, [r5, #-212] @ 0xffffff2c │ │ │ │ + ldrsbeq sl, [pc], #84 @ │ │ │ │ ldr ip, [pc, #36] @ 2fc2e4 │ │ │ │ ldr r2, [pc, #36] @ 2fc2e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fc2ec │ │ │ │ ldr r2, [pc, #28] @ 2fc2f0 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r3, r4, r8, lsr sp │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r5, ip, lsr #26 │ │ │ │ - rscseq sl, pc, r8, ror r5 @ │ │ │ │ + cmpeq r5, ip, asr #26 │ │ │ │ + smlalseq sl, pc, r8, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #480] @ 2fc4f4 │ │ │ │ @@ -698229,46 +698229,46 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r1, r4, r8, lsl r7 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrsheq pc, [r4, #-128] @ 0xffffff80 @ │ │ │ │ - rscseq r7, pc, r8, asr pc @ │ │ │ │ + cmppeq r4, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + rscseq r7, pc, r8, ror pc @ │ │ │ │ ldr ip, [pc, #36] @ 2fe940 │ │ │ │ ldr r2, [pc, #36] @ 2fe944 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fe948 │ │ │ │ ldr r2, [pc, #28] @ 2fe94c │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ ldrdeq r1, [r4, ip] │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmppeq r4, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - rscseq r7, pc, ip, lsl pc @ │ │ │ │ + cmppeq r4, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + rscseq r7, pc, ip, lsr pc @ │ │ │ │ ldr ip, [pc, #36] @ 2fe97c │ │ │ │ ldr r2, [pc, #36] @ 2fe980 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2fe984 │ │ │ │ ldr r2, [pc, #28] @ 2fe988 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r1, r4, r0, lsr #13 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmppeq r4, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - rscseq r7, pc, r0, ror #29 │ │ │ │ + cmppeq r4, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + rscseq r7, pc, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #380] @ 2feb28 │ │ │ │ @@ -699196,46 +699196,46 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ strdeq r0, [r4, ip] │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r4, r0, asr r9 │ │ │ │ - rscseq r7, pc, ip, lsr r0 @ │ │ │ │ + cmpeq r4, r0, ror r9 │ │ │ │ + rscseq r7, pc, ip, asr r0 @ │ │ │ │ ldr ip, [pc, #36] @ 2ff85c │ │ │ │ ldr r2, [pc, #36] @ 2ff860 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2ff864 │ │ │ │ ldr r2, [pc, #28] @ 2ff868 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r0, r4, r0, asr #15 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r4, r8, ror #17 │ │ │ │ - rscseq r7, pc, r0 │ │ │ │ + cmpeq r4, r8, lsl #18 │ │ │ │ + rscseq r7, pc, r0, lsr #32 │ │ │ │ ldr ip, [pc, #36] @ 2ff898 │ │ │ │ ldr r2, [pc, #36] @ 2ff89c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r2] │ │ │ │ ldr r3, [pc, #28] @ 2ff8a0 │ │ │ │ ldr r2, [pc, #28] @ 2ff8a4 │ │ │ │ ldr r0, [r1] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ orreq r0, r4, r4, lsl #15 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmpeq r4, r0, lsl #17 │ │ │ │ - rscseq r6, pc, r4, asr #31 │ │ │ │ + cmpeq r4, r0, lsr #17 │ │ │ │ + rscseq r6, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #532] @ 2ffadc │ │ │ │ @@ -701992,15 +701992,15 @@ │ │ │ │ lsl r3, r0, #16 │ │ │ │ mov r0, #2 │ │ │ │ asr r3, r3, #16 │ │ │ │ strb r0, [r2] │ │ │ │ b 302324 │ │ │ │ strdeq lr, [r3, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsbeq ip, [r4, #-222] @ 0xffffff22 │ │ │ │ + ldrsheq ip, [r4, #-222] @ 0xffffff22 │ │ │ │ strdeq r8, [r0], -r2 │ │ │ │ orreq lr, r3, r0, asr r9 │ │ │ │ orreq lr, r3, r4, lsr #18 │ │ │ │ ldrdeq lr, [r3, r4] │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strdeq r8, [r0], -r3 │ │ │ │ @@ -715009,15 +715009,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r1, r3, r8, asr #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r2, lr, r8, lsr #9 │ │ │ │ + rscseq r2, lr, r8, asr #9 │ │ │ │ orreq r1, r3, r4, lsl #2 │ │ │ │ b 53a24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -715040,16 +715040,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 52f20 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmppeq r3, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ - rscseq r2, lr, ip, lsl #8 │ │ │ │ + cmppeq r3, r0, ror #5 @ p-variant is OBSOLETE │ │ │ │ + rscseq r2, lr, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #56] @ 30f018 │ │ │ │ @@ -715064,16 +715064,16 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 527c4 │ │ │ │ bl 52f20 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmppeq r3, ip, lsr #4 @ p-variant is OBSOLETE │ │ │ │ - smlalseq r2, lr, r0, r3 │ │ │ │ + cmppeq r3, ip, asr #4 @ p-variant is OBSOLETE │ │ │ │ + ldrheq r2, [lr], #48 @ 0x30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -717458,15 +717458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 311574 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq lr, r2, r8, asr fp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r3, pc, r8, lsl #23 │ │ │ │ + rsceq r3, pc, r8, lsr #23 │ │ │ │ orreq lr, r2, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -717598,15 +717598,15 @@ │ │ │ │ orr r2, r2, r1, lsl #24 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, pc, ip, lsr #18 │ │ │ │ + rsceq r3, pc, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #172] @ 311878 │ │ │ │ ldr r3, [pc, #172] @ 31187c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -717795,16 +717795,16 @@ │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 31199c │ │ │ │ b 3119c0 │ │ │ │ andeq r0, r8, r2, asr #32 │ │ │ │ - rsceq r3, pc, r8, ror r7 @ │ │ │ │ - rsceq r3, pc, r8, ror #12 │ │ │ │ + smlaleq r3, pc, r8, r7 @ │ │ │ │ + rsceq r3, pc, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r2, #2 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -718544,19 +718544,19 @@ │ │ │ │ b 312070 │ │ │ │ blcc fe9c4e68 @@Base+0xfce8c360> │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq lr, r2, ip, asr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq lr, r2, r8, lsl #1 │ │ │ │ andeq r0, r8, r2, asr #32 │ │ │ │ - smlaleq r3, pc, r8, r0 @ │ │ │ │ + strheq r3, [pc], #8 @ │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ @ instruction: 0xfffff254 │ │ │ │ - rsceq r2, pc, r8, asr lr @ │ │ │ │ - rsceq r2, pc, r4, asr #21 │ │ │ │ + rsceq r2, pc, r8, ror lr @ │ │ │ │ + rsceq r2, pc, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #388] @ 312828 │ │ │ │ ldr r2, [pc, #388] @ 31282c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -718652,19 +718652,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 524dc │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 543d8 │ │ │ │ b 3127cc │ │ │ │ - strheq r2, [pc], #0 @ │ │ │ │ - strheq r2, [pc], #156 @ │ │ │ │ + ldrdeq r2, [pc], #0 @ │ │ │ │ + ldrdeq r2, [pc], #156 @ │ │ │ │ andeq r0, r8, r2, asr #32 │ │ │ │ - rsceq r2, pc, ip, ror #18 │ │ │ │ - rsceq r2, pc, r4, ror #18 │ │ │ │ + rsceq r2, pc, ip, lsl #19 │ │ │ │ + rsceq r2, pc, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #228] @ 312938 │ │ │ │ ldr r3, [pc, #228] @ 31293c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -718722,17 +718722,17 @@ │ │ │ │ bne 312934 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sp, r2, r4, lsr #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r1, [pc], #228 @ │ │ │ │ - ldrdeq r2, [pc], #120 @ │ │ │ │ - strheq r2, [pc], #116 @ │ │ │ │ + strdeq r1, [pc], #228 @ │ │ │ │ + strdeq r2, [pc], #120 @ │ │ │ │ + ldrdeq r2, [pc], #116 @ │ │ │ │ orreq sp, r2, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -719473,15 +719473,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ b 3134b8 │ │ │ │ @ instruction: 0xffffdff4 │ │ │ │ @ instruction: 0x018471b8 │ │ │ │ eoreq r8, r7, r0, lsl #26 │ │ │ │ - rsceq r1, pc, ip, lsr #25 │ │ │ │ + rsceq r1, pc, ip, asr #25 │ │ │ │ blcc fe9c5d08 @@Base+0xfce8d200> │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #36] @ 313544 │ │ │ │ @@ -719538,15 +719538,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - rsceq r1, pc, r4, asr #22 │ │ │ │ + rsceq r1, pc, r4, ror #22 │ │ │ │ orreq ip, r2, r4, ror sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, r2, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -719650,16 +719650,16 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 52ed8 │ │ │ │ mov r9, #1 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r9 │ │ │ │ b 3136f8 │ │ │ │ - ldrsheq fp, [r3, #-32] @ 0xffffffe0 │ │ │ │ - rsceq r1, pc, r8, ror #20 │ │ │ │ + cmpeq r3, r0, lsl r3 │ │ │ │ + rsceq r1, pc, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e1e94 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, r2, lsl #2 │ │ │ │ @@ -720265,15 +720265,15 @@ │ │ │ │ sub r0, r0, #190 @ 0xbe │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ subs r0, r0, #211 @ 0xd3 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ - ldrsheq sl, [r3, #-30] @ 0xffffffe2 │ │ │ │ + cmpeq r3, lr, lsl r2 │ │ │ │ sub ip, r1, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r1, #3 │ │ │ │ ldrb r3, [ip, #1]! │ │ │ │ cmp r3, #3 │ │ │ │ ldrbls r3, [r0, r3] │ │ │ │ cmp ip, r1 │ │ │ │ @@ -720390,18 +720390,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #93 @ 0x5d │ │ │ │ bx lr │ │ │ │ mov r0, #92 @ 0x5c │ │ │ │ bx lr │ │ │ │ mov r0, #108 @ 0x6c │ │ │ │ bx lr │ │ │ │ - cmpeq r3, r8, lsr #1 │ │ │ │ + cmpeq r3, r8, asr #1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - cmpeq r3, fp, lsr #2 │ │ │ │ - cmpeq r3, sl, lsl r1 │ │ │ │ + cmpeq r3, fp, asr #2 │ │ │ │ + cmpeq r3, sl, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ @@ -720421,15 +720421,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3143cc │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - cmpeq r3, r4, lsr r2 │ │ │ │ + cmpeq r3, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #32] @ 314408 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #28] @ 31440c │ │ │ │ @@ -720560,17 +720560,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #172 @ 0xac │ │ │ │ bx lr │ │ │ │ mov r0, #198 @ 0xc6 │ │ │ │ bx lr │ │ │ │ mov r0, #186 @ 0xba │ │ │ │ bx lr │ │ │ │ - cmpeq r3, sp, lsl #30 │ │ │ │ - cmpeq r3, ip, lsl #31 │ │ │ │ - ldrheq r9, [r3, #-249] @ 0xffffff07 │ │ │ │ + cmpeq r3, sp, lsr #30 │ │ │ │ + cmpeq r3, ip, lsr #31 │ │ │ │ + ldrsbeq r9, [r3, #-249] @ 0xffffff07 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ cmp r0, #199 @ 0xc7 │ │ │ │ bls 314654 │ │ │ │ @@ -720670,16 +720670,16 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #113 @ 0x71 │ │ │ │ bx lr │ │ │ │ mov r0, #53 @ 0x35 │ │ │ │ bx lr │ │ │ │ mov r0, #54 @ 0x36 │ │ │ │ bx lr │ │ │ │ - cmpeq r3, ip, lsl lr │ │ │ │ - @ instruction: 0x01539e90 │ │ │ │ + cmpeq r3, ip, lsr lr │ │ │ │ + ldrheq r9, [r3, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ cmp r0, #2 │ │ │ │ ldrb ip, [sp] │ │ │ │ beq 31484c │ │ │ │ @@ -720868,20 +720868,20 @@ │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ bx lr │ │ │ │ sub r1, r2, #1 │ │ │ │ cmp r1, #3 │ │ │ │ bhi 31486c │ │ │ │ add r0, r2, #103 @ 0x67 │ │ │ │ bx lr │ │ │ │ - cmpeq r3, r8, asr #27 │ │ │ │ - cmpeq r3, r8, lsr #26 │ │ │ │ - ldrheq r9, [r3, #-204] @ 0xffffff34 │ │ │ │ - cmpeq r3, r8, lsr #24 │ │ │ │ - cmpeq r3, r0, lsr fp │ │ │ │ - cmpeq r3, r4, ror #21 │ │ │ │ + cmpeq r3, r8, ror #27 │ │ │ │ + cmpeq r3, r8, asr #26 │ │ │ │ + ldrsbeq r9, [r3, #-204] @ 0xffffff34 │ │ │ │ + cmpeq r3, r8, asr #24 │ │ │ │ + cmpeq r3, r0, asr fp │ │ │ │ + cmpeq r3, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e1e94 │ │ │ │ ldrb r3, [r0, #54] @ 0x36 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -720976,15 +720976,15 @@ │ │ │ │ add r3, r4, r5 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #65536 @ 0x10000 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq r3, r4, ror #25 │ │ │ │ + cmpeq r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #112] @ 314d04 │ │ │ │ ldr r3, [pc, #112] @ 314d08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -723091,15 +723091,15 @@ │ │ │ │ strd r6, [r4, #64] @ 0x40 │ │ │ │ bl 53d00 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r4, #136] @ 0x88 │ │ │ │ strb r3, [r4, #138] @ 0x8a │ │ │ │ strb r3, [r4, #144] @ 0x90 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmpeq r3, r0, ror sp │ │ │ │ + @ instruction: 0x01537d90 │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b 31568c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ @@ -724552,15 +724552,15 @@ │ │ │ │ str r8, [r9] │ │ │ │ str ip, [r9, #16] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ str r0, [r9, #28] │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bvs 591dfc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x55b0> │ │ │ │ + bvs 591dfc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x5588> │ │ │ │ bllt 1d03e78 @@Base+0x1cb370> │ │ │ │ stclcc 3, cr15, [lr], #-456 @ 0xfffffe38 │ │ │ │ strbge pc, [pc, #-1338] @ 317f32 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldrb r6, [r1] │ │ │ │ ldrb r4, [r1, #8] │ │ │ │ @@ -725744,15 +725744,15 @@ │ │ │ │ strb r9, [r7, #36] @ 0x24 │ │ │ │ strb r3, [r7, #37] @ 0x25 │ │ │ │ lsr r3, r9, #16 │ │ │ │ lsr r9, r9, #24 │ │ │ │ strb r3, [r7, #38] @ 0x26 │ │ │ │ strb r9, [r7, #39] @ 0x27 │ │ │ │ b 319708 │ │ │ │ - bvs 59309c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x6850> │ │ │ │ + bvs 59309c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x6828> │ │ │ │ bllt 1d05118 @@Base+0x1cc610> │ │ │ │ stclcc 3, cr15, [lr], #-456 @ 0xfffffe38 │ │ │ │ strbge pc, [pc, #-1338] @ 3191d2 @ │ │ │ │ ldr r3, [r1, #8] │ │ │ │ eor ip, ip, r3 │ │ │ │ lsr r3, ip, #8 │ │ │ │ strb ip, [r7, #40] @ 0x28 │ │ │ │ @@ -726006,15 +726006,15 @@ │ │ │ │ bl 52344 <__clock_gettime64@plt> │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ lsl r0, r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - cmpeq r3, r0, rrx │ │ │ │ + cmpeq r3, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldm r0, {r4, r5} │ │ │ │ bl 543d8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -726392,31 +726392,31 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 31a140 │ │ │ │ - bl 936834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ - bl 949094 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ - bl 937e54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ + bl 93685c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3a9fe8> │ │ │ │ + bl 9490bc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3bc848> │ │ │ │ + bl 937e7c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ab608> │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ 31a158 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2f1c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31a148 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 985ce0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ + bl 985d08 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f9494> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq fp, [sp], #176 @ 0xb0 @ │ │ │ │ + ldrdeq fp, [sp], #176 @ 0xb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #1 │ │ │ │ @@ -726460,16 +726460,16 @@ │ │ │ │ b 31a1f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 543d8 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ strdeq lr, [r1, r4] │ │ │ │ cmneq sl, r8, lsr r3 │ │ │ │ - strheq ip, [lr], #40 @ 0x28 @ │ │ │ │ - smlaleq sl, lr, r8, r8 │ │ │ │ + ldrdeq ip, [lr], #40 @ 0x28 @ │ │ │ │ + strheq sl, [lr], #136 @ 0x88 @ │ │ │ │ cmp r1, #0 │ │ │ │ bgt 31a240 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -726652,24 +726652,24 @@ │ │ │ │ ldr r5, [r7, #12] │ │ │ │ b 31a398 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r5, r2, ip, lsr #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq r5, [r2, ip] │ │ │ │ @ instruction: 0x017a2198 │ │ │ │ - strdeq ip, [lr], #12 @ │ │ │ │ - rsceq fp, sp, ip, lsr #23 │ │ │ │ + rsceq ip, lr, ip, lsl r1 │ │ │ │ + rsceq fp, sp, ip, asr #23 │ │ │ │ orreq lr, r1, r8, lsl r6 │ │ │ │ - rsceq ip, lr, r4, lsr #1 │ │ │ │ + rsceq ip, lr, r4, asr #1 │ │ │ │ orreq r5, r2, r4, lsl #24 │ │ │ │ - rsceq fp, sp, r4, lsl r9 │ │ │ │ + rsceq fp, sp, r4, lsr r9 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andsgt r6, r8, r9, asr #8 │ │ │ │ orreq lr, r1, ip, lsl r5 │ │ │ │ - rsceq fp, sp, r4, lsr fp │ │ │ │ + rsceq fp, sp, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-32] @ 0xffffffe0 │ │ │ │ ldr ip, [pc, #156] @ 31a608 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -726708,16 +726708,16 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a604 │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - rsceq fp, lr, r8, lsl pc │ │ │ │ - strdeq fp, [lr], #224 @ 0xe0 @ │ │ │ │ + rsceq fp, lr, r8, lsr pc │ │ │ │ + rsceq fp, lr, r0, lsl pc │ │ │ │ orreq r5, r2, r0, ror sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r5, r2, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -726884,15 +726884,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31a8c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - smlaleq fp, lr, r0, ip │ │ │ │ + strheq fp, [lr], #192 @ 0xc0 @ │ │ │ │ orreq r5, r2, r0, ror #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ orreq r5, r2, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -726916,16 +726916,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 547f8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq fp, sp, r0, lsl #26 │ │ │ │ - rsceq fp, sp, r4, lsl #8 │ │ │ │ + rsceq fp, sp, r0, lsr #26 │ │ │ │ + rsceq fp, sp, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ bl 53820 <__errno_location@plt> │ │ │ │ mov r4, r0 │ │ │ │ @@ -726958,15 +726958,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #1 │ │ │ │ blx r4 │ │ │ │ b 31a980 │ │ │ │ orreq r7, r2, r0, lsl sl │ │ │ │ - rsceq fp, lr, r0, ror #21 │ │ │ │ + rsceq fp, lr, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #24] @ 31aa24 │ │ │ │ mov r4, r0 │ │ │ │ bl 52ac4 │ │ │ │ @@ -727007,16 +727007,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r4 │ │ │ │ blx r7 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01827994 │ │ │ │ - smlaleq fp, lr, r0, sl │ │ │ │ - rsceq fp, lr, r8, lsr sl │ │ │ │ + strheq fp, [lr], #160 @ 0xa0 @ │ │ │ │ + rsceq fp, lr, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 31aa28 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r5, r4 │ │ │ │ @@ -727038,15 +727038,15 @@ │ │ │ │ bne 31aaf4 │ │ │ │ ldrb r5, [r4, #1] │ │ │ │ subs r5, r5, #101 @ 0x65 │ │ │ │ ldrbeq r5, [r4, #2] │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 31aaf4 │ │ │ │ - rsceq fp, sp, r0, asr #22 │ │ │ │ + rsceq fp, sp, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #396] @ 31acdc │ │ │ │ ldr r3, [pc, #396] @ 31ace0 │ │ │ │ @@ -727148,22 +727148,22 @@ │ │ │ │ mov r0, #3 │ │ │ │ blx r3 │ │ │ │ b 31aca8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r5, r2, r8, lsr #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r7, r2, ip, asr #16 │ │ │ │ - strheq fp, [lr], #188 @ 0xbc @ │ │ │ │ + ldrdeq fp, [lr], #188 @ 0xbc @ │ │ │ │ orreq r5, r2, r8, lsl #8 │ │ │ │ - ldrsbeq r0, [pc], #232 @ │ │ │ │ - rsceq fp, lr, r8, lsl fp │ │ │ │ + ldrsheq r0, [pc], #232 @ │ │ │ │ + rsceq fp, lr, r8, lsr fp │ │ │ │ orreq r7, r2, r4, asr #14 │ │ │ │ - rsceq fp, lr, r0, ror #21 │ │ │ │ + rsceq fp, lr, r0, lsl #22 │ │ │ │ orreq r7, r2, r8, lsl r7 │ │ │ │ - rsceq fp, lr, r8, ror #21 │ │ │ │ + rsceq fp, lr, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #760] @ 31b018 │ │ │ │ ldr r3, [pc, #760] @ 31b01c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -727355,26 +727355,26 @@ │ │ │ │ b 31ae08 │ │ │ │ ldr r3, [pc, #64] @ 31b054 │ │ │ │ add r3, pc, r3 │ │ │ │ b 31afc0 │ │ │ │ ldrdeq r5, [r2, r8] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq sl, r8, lsl #15 │ │ │ │ - smlaleq fp, lr, r0, sl │ │ │ │ - rsceq fp, lr, r4, lsr #15 │ │ │ │ + strheq fp, [lr], #160 @ 0xa0 @ │ │ │ │ + rsceq fp, lr, r4, asr #15 │ │ │ │ orreq r5, r2, r8, ror #3 │ │ │ │ cmneq sl, r8, ror #14 │ │ │ │ orreq r7, r2, ip, lsl r5 │ │ │ │ - rsceq fp, lr, r4, lsr r9 │ │ │ │ + rsceq fp, lr, r4, asr r9 │ │ │ │ orreq r5, r2, r8, lsl #2 │ │ │ │ - strheq fp, [lr], #128 @ 0x80 @ │ │ │ │ + ldrdeq fp, [lr], #128 @ 0x80 @ │ │ │ │ orreq r5, r2, ip, lsr #1 │ │ │ │ cmneq sl, ip, lsl r6 │ │ │ │ orreq r7, r2, r4, lsl #8 │ │ │ │ - rsceq fp, lr, r0, lsl r8 │ │ │ │ + rsceq fp, lr, r0, lsr r8 │ │ │ │ cmneq sl, r8, asr #11 │ │ │ │ cmp r3, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ beq 31b108 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -727591,15 +727591,15 @@ │ │ │ │ add r0, r5, r0 │ │ │ │ bl 547f8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq fp, lr, r0, ror #9 │ │ │ │ + rsceq fp, lr, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #208] @ 31b4c4 │ │ │ │ ldr r3, [pc, #208] @ 31b4c8 │ │ │ │ @@ -727653,21 +727653,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ b 31b440 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r4, r2, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaleq fp, lr, r8, r4 │ │ │ │ + strheq fp, [lr], #72 @ 0x48 @ │ │ │ │ ldrdeq r4, [r2, r8] │ │ │ │ - rsceq fp, lr, r8, ror r4 │ │ │ │ + smlaleq fp, lr, r8, r4 │ │ │ │ @ instruction: 0x01824bb0 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq fp, lr, r0, lsr r4 │ │ │ │ - ldrheq r8, [sp], #28 @ │ │ │ │ + rsceq fp, lr, r0, asr r4 │ │ │ │ + ldrsbeq r8, [sp], #28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -727741,18 +727741,18 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ 31b638 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 31b3d8 │ │ │ │ - rsceq fp, lr, ip, ror #6 │ │ │ │ - rsceq fp, lr, r8, asr r3 │ │ │ │ - rsceq fp, lr, r8, asr #6 │ │ │ │ - smlaleq fp, lr, ip, r2 │ │ │ │ + rsceq fp, lr, ip, lsl #7 │ │ │ │ + rsceq fp, lr, r8, ror r3 │ │ │ │ + rsceq fp, lr, r8, ror #6 │ │ │ │ + strheq fp, [lr], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-200] @ 0xffffff38 │ │ │ │ ldr ip, [pc, #432] @ 31b808 │ │ │ │ sub sp, sp, #4224 @ 0x1080 │ │ │ │ @@ -727866,15 +727866,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01824998 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r4, r2, r8, ror r9 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rsceq r9, lr, r8, ror r0 │ │ │ │ + smlaleq r9, lr, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ orreq r4, r2, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #88] @ 31b89c │ │ │ │ @@ -727937,15 +727937,15 @@ │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, r1 │ │ │ │ moveq r3, #0 │ │ │ │ str r2, [r4, #60] @ 0x3c │ │ │ │ streq r3, [r4, #48] @ 0x30 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r3, [r3, #-188] @ 0xffffff44 │ │ │ │ + ldrsbeq r3, [r3, #-188] @ 0xffffff44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -728200,22 +728200,22 @@ │ │ │ │ bls 31bcc0 │ │ │ │ b 31bc60 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r4, #0 │ │ │ │ b 31baa8 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq sl, lr, r4, lsl pc │ │ │ │ - cmpeq r3, r5, lsr #20 │ │ │ │ - smlaleq sl, lr, r8, lr │ │ │ │ + rsceq sl, lr, r4, lsr pc │ │ │ │ + cmpeq r3, r5, asr #20 │ │ │ │ + strheq sl, [lr], #232 @ 0xe8 @ │ │ │ │ orreq r4, r2, r0, lsr #10 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ eormi r0, r4, r0 │ │ │ │ - strheq ip, [sp], #32 @ │ │ │ │ - rsceq ip, sp, r8, ror #4 │ │ │ │ + ldrdeq ip, [sp], #32 @ │ │ │ │ + rsceq ip, sp, r8, lsl #5 │ │ │ │ svclt 0x00800000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -728288,16 +728288,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ bl 53de4 │ │ │ │ orreq r4, r2, r8, asr r2 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrdeq sl, [lr], #168 @ 0xa8 @ │ │ │ │ - rsceq sl, lr, r4, asr #21 │ │ │ │ + strdeq sl, [lr], #168 @ 0xa8 @ │ │ │ │ + rsceq sl, lr, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-200] @ 0xffffff38 │ │ │ │ ldr r2, [pc, #964] @ 31c2a0 │ │ │ │ sub sp, sp, #4224 @ 0x1080 │ │ │ │ @@ -728540,26 +728540,26 @@ │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, r3 │ │ │ │ bl 31b3d8 │ │ │ │ b 31bff4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r4, r2, r0, lsl r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq sl, lr, ip, asr #20 │ │ │ │ - rscseq pc, ip, r0, lsr #11 │ │ │ │ - rsceq sl, lr, r8, lsr sl │ │ │ │ + rsceq sl, lr, ip, ror #20 │ │ │ │ + rscseq pc, ip, r0, asr #11 │ │ │ │ + rsceq sl, lr, r8, asr sl │ │ │ │ @ instruction: 0x01823fbc │ │ │ │ - rsceq sl, lr, r8, lsr r9 │ │ │ │ + rsceq sl, lr, r8, asr r9 │ │ │ │ + rsceq sl, lr, ip, ror #17 │ │ │ │ + rsceq sl, lr, r0, ror #18 │ │ │ │ + rsceq sl, lr, r0, lsr #17 │ │ │ │ rsceq sl, lr, ip, asr #17 │ │ │ │ - rsceq sl, lr, r0, asr #18 │ │ │ │ - rsceq sl, lr, r0, lsl #17 │ │ │ │ - rsceq sl, lr, ip, lsr #17 │ │ │ │ - rsceq sl, lr, r4, asr #16 │ │ │ │ - rsceq sl, lr, ip, asr #17 │ │ │ │ - rsceq sl, lr, r0, lsr r8 │ │ │ │ + rsceq sl, lr, r4, ror #16 │ │ │ │ + rsceq sl, lr, ip, ror #17 │ │ │ │ + rsceq sl, lr, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2108] @ 31cb30 │ │ │ │ ldr r3, [pc, #2108] @ 31cb34 │ │ │ │ @@ -729088,54 +729088,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp] │ │ │ │ bl 31b3d8 │ │ │ │ b 31c378 │ │ │ │ orreq r3, r2, r4, lsl #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r3, r7, ror #2 │ │ │ │ + cmpeq r3, r7, lsl #3 │ │ │ │ ldrdeq r3, [r2, r0] │ │ │ │ orreq r3, r2, r8, ror ip │ │ │ │ orreq r3, r2, r4, lsl ip │ │ │ │ - rsceq sl, lr, ip, lsl #16 │ │ │ │ - smlaleq sl, lr, ip, r3 │ │ │ │ - strdeq sl, [lr], #124 @ 0x7c @ │ │ │ │ + rsceq sl, lr, ip, lsr #16 │ │ │ │ + strheq sl, [lr], #60 @ 0x3c @ │ │ │ │ + rsceq sl, lr, ip, lsl r8 │ │ │ │ + rsceq sl, lr, ip, asr #13 │ │ │ │ + rsceq sl, lr, r4, lsr #17 │ │ │ │ + smlalseq lr, ip, r8, pc @ │ │ │ │ + rsceq sl, lr, r8, lsl #17 │ │ │ │ + rsceq sl, lr, r8, lsl #11 │ │ │ │ + strdeq sl, [lr], #140 @ 0x8c @ │ │ │ │ + rsceq sl, lr, r0, asr #14 │ │ │ │ + ldrdeq sl, [lr], #104 @ 0x68 @ │ │ │ │ + rsceq sl, lr, r4, ror #11 │ │ │ │ + rsceq sl, lr, r0, lsl #11 │ │ │ │ + rsceq sl, lr, r8, lsl r8 │ │ │ │ rsceq sl, lr, ip, lsr #13 │ │ │ │ - rsceq sl, lr, r4, lsl #17 │ │ │ │ - rscseq lr, ip, r8, ror pc │ │ │ │ - rsceq sl, lr, r8, ror #16 │ │ │ │ - rsceq sl, lr, r8, ror #10 │ │ │ │ - ldrdeq sl, [lr], #140 @ 0x8c @ │ │ │ │ - rsceq sl, lr, r0, lsr #14 │ │ │ │ - strheq sl, [lr], #104 @ 0x68 @ │ │ │ │ - rsceq sl, lr, r4, asr #11 │ │ │ │ - rsceq sl, lr, r0, ror #10 │ │ │ │ - strdeq sl, [lr], #120 @ 0x78 @ │ │ │ │ - rsceq sl, lr, ip, lsl #13 │ │ │ │ - rsceq sl, lr, r0, asr #13 │ │ │ │ - rsceq sl, lr, r8, rrx │ │ │ │ - rsceq sl, lr, r4, ror #15 │ │ │ │ - rscseq lr, ip, ip, lsr #27 │ │ │ │ - rscseq ip, ip, ip, asr #18 │ │ │ │ - smlabbeq r2, r8, r2, r3 │ │ │ │ - ldrdeq sl, [lr], #124 @ 0x7c @ │ │ │ │ + rsceq sl, lr, r0, ror #13 │ │ │ │ + rsceq sl, lr, r8, lsl #1 │ │ │ │ + rsceq sl, lr, r4, lsl #16 │ │ │ │ + rscseq lr, ip, ip, asr #27 │ │ │ │ + rscseq ip, ip, ip, ror #18 │ │ │ │ + smlatbeq r2, r8, r2, r3 │ │ │ │ + strdeq sl, [lr], #124 @ 0x7c @ │ │ │ │ orreq r3, r2, ip, asr #15 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - smlaleq sl, lr, r8, r7 │ │ │ │ - rsceq sl, lr, r0, lsr r0 │ │ │ │ - rsceq sl, lr, ip, lsr #5 │ │ │ │ - rsceq sl, lr, r4, lsl r4 │ │ │ │ - rsceq sl, lr, r8, lsr r4 │ │ │ │ - rsceq sl, lr, r0, lsr r5 │ │ │ │ - @ instruction: 0x018235b0 │ │ │ │ - rsceq sl, lr, ip, lsr r5 │ │ │ │ - ldrdeq sl, [lr], #68 @ 0x44 @ │ │ │ │ + strheq sl, [lr], #120 @ 0x78 @ │ │ │ │ + rsceq sl, lr, r0, asr r0 │ │ │ │ + rsceq sl, lr, ip, asr #5 │ │ │ │ + rsceq sl, lr, r4, lsr r4 │ │ │ │ + rsceq sl, lr, r8, asr r4 │ │ │ │ rsceq sl, lr, r0, asr r5 │ │ │ │ - rsceq sl, lr, r8, asr #3 │ │ │ │ - rsceq sl, lr, r8, asr #10 │ │ │ │ + @ instruction: 0x018235b0 │ │ │ │ + rsceq sl, lr, ip, asr r5 │ │ │ │ + strdeq sl, [lr], #68 @ 0x44 @ │ │ │ │ + rsceq sl, lr, r0, ror r5 │ │ │ │ + rsceq sl, lr, r8, ror #3 │ │ │ │ + rsceq sl, lr, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r3, #7 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -729345,29 +729345,29 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ bl 53de4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r2, ip] │ │ │ │ orreq r3, r2, r8, ror #7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r3, r0, lsr #16 │ │ │ │ - rsceq sl, lr, r4, ror #8 │ │ │ │ - tsteq r2, r0, lsl #28 │ │ │ │ + cmpeq r3, r0, asr #16 │ │ │ │ + rsceq sl, lr, r4, lsl #9 │ │ │ │ + tsteq r2, r0, lsr #28 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ orreq r3, r2, ip, asr r2 │ │ │ │ muleq r0, sp, r1 │ │ │ │ - rsceq r9, lr, r8, asr fp │ │ │ │ - rsceq r9, lr, ip, ror #22 │ │ │ │ - rsceq sl, lr, r8, ror r1 │ │ │ │ - rsceq sl, lr, r4, ror #3 │ │ │ │ - rsceq r9, lr, ip, ror sl │ │ │ │ - smlaleq r9, lr, r0, sl │ │ │ │ + rsceq r9, lr, r8, ror fp │ │ │ │ + rsceq r9, lr, ip, lsl #23 │ │ │ │ + smlaleq sl, lr, r8, r1 │ │ │ │ + rsceq sl, lr, r4, lsl #4 │ │ │ │ + smlaleq r9, lr, ip, sl │ │ │ │ + strheq r9, [lr], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsceq r9, lr, r8, asr #20 │ │ │ │ - rsceq r9, lr, ip, asr sl │ │ │ │ + rsceq r9, lr, r8, ror #20 │ │ │ │ + rsceq r9, lr, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #944] @ 31d348 │ │ │ │ @@ -729609,33 +729609,33 @@ │ │ │ │ bl 53de4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r3, r2, r4, asr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r3, r2, r0 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ - rsceq r9, lr, r4, lsr #17 │ │ │ │ - strheq r9, [lr], #136 @ 0x88 @ │ │ │ │ + rsceq r9, lr, r4, asr #17 │ │ │ │ + ldrdeq r9, [lr], #136 @ 0x88 @ │ │ │ │ @ instruction: 0x0183db98 │ │ │ │ - rsceq sl, lr, r4, asr #7 │ │ │ │ - rsceq r7, lr, r4, lsr r7 │ │ │ │ - rsceq sl, lr, ip, lsr #7 │ │ │ │ + rsceq sl, lr, r4, ror #7 │ │ │ │ + rsceq r7, lr, r4, asr r7 │ │ │ │ + rsceq sl, lr, ip, asr #7 │ │ │ │ @ instruction: 0xffffe6d8 │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ ldrdeq r2, [r2, r8] │ │ │ │ - rsceq sl, lr, r8, asr #5 │ │ │ │ + rsceq sl, lr, r8, ror #5 │ │ │ │ @ instruction: 0xffffe62c │ │ │ │ @ instruction: 0xfffff05c │ │ │ │ - rsceq sl, lr, r0, lsr #5 │ │ │ │ - smlaleq lr, lr, r8, r1 @ │ │ │ │ - rsceq lr, lr, ip, lsl #3 │ │ │ │ - rsceq sl, lr, r4, lsl #4 │ │ │ │ + rsceq sl, lr, r0, asr #5 │ │ │ │ + strheq lr, [lr], #24 @ │ │ │ │ + rsceq lr, lr, ip, lsr #3 │ │ │ │ + rsceq sl, lr, r4, lsr #4 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ - rsceq r9, lr, ip, lsr #12 │ │ │ │ - rsceq r9, lr, r0, asr #12 │ │ │ │ + rsceq r9, lr, ip, asr #12 │ │ │ │ + rsceq r9, lr, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -729993,16 +729993,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, r6 │ │ │ │ b 31d8d8 │ │ │ │ orreq r2, r2, r4, lsr #16 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq r9, lr, ip, lsl #25 │ │ │ │ - rsceq r9, lr, ip, lsr ip │ │ │ │ + rsceq r9, lr, ip, lsr #25 │ │ │ │ + rsceq r9, lr, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #452] @ 31db44 │ │ │ │ mov r5, r3 │ │ │ │ @@ -730630,15 +730630,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r1, r2, r8, asr lr │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r1, r2, r4, lsr #28 │ │ │ │ @ instruction: 0xc02064b2 │ │ │ │ orreq r1, r2, r0, asr #26 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq r9, lr, r8, asr #5 │ │ │ │ + rsceq r9, lr, r8, ror #5 │ │ │ │ @ instruction: 0xc00464b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov lr, r1 │ │ │ │ ldr r1, [pc, #620] @ 31e5e0 │ │ │ │ @@ -731258,15 +731258,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orreq r1, r2, r4, lsl #6 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq r8, lr, ip, ror #17 │ │ │ │ + rsceq r8, lr, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ 31ed60 │ │ │ │ ldr r1, [pc, #36] @ 31ed64 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -731276,15 +731276,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x018212bc │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrdeq r8, [lr], #140 @ 0x8c @ │ │ │ │ + strdeq r8, [lr], #140 @ 0x8c @ │ │ │ │ b 543d8 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ @@ -731339,15 +731339,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r1, r2 │ │ │ │ mov r2, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 977844 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3eaff8> │ │ │ │ + b 97786c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3eaff8> │ │ │ │ @ instruction: 0x018211b8 │ │ │ │ andeq r1, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3304] @ 0xce8 │ │ │ │ ldr r0, [pc, #132] @ 31ef0c │ │ │ │ @@ -731387,19 +731387,19 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r1, r2, r0, ror r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r1, r2, r0, asr #2 │ │ │ │ ldr r0, [pc, #4] @ 31ef24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsceq r8, lr, ip, lsr r7 │ │ │ │ + rsceq r8, lr, ip, asr r7 │ │ │ │ ldr r0, [pc, #4] @ 31ef34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsceq r8, lr, r8, lsr r7 │ │ │ │ + rsceq r8, lr, r8, asr r7 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r2] │ │ │ │ str r1, [r3] │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #1740] @ 0x6cc │ │ │ │ cmp r3, #2 │ │ │ │ ldrhi r3, [r0, #2616] @ 0xa38 │ │ │ │ @@ -731487,15 +731487,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ orrs r1, r2, r7 │ │ │ │ beq 31f00c │ │ │ │ b 31f060 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r1, r2, r4, ror r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r3, ip, lsr r5 │ │ │ │ + cmpeq r3, ip, asr r5 │ │ │ │ orreq r0, r2, r4, lsl #31 │ │ │ │ push {r4, lr} │ │ │ │ ldr r4, [r0, #2844] @ 0xb1c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31f0dc │ │ │ │ mov ip, r4 │ │ │ │ @@ -731624,20 +731624,20 @@ │ │ │ │ blx r3 │ │ │ │ add r0, r4, #2864 @ 0xb30 │ │ │ │ bl 327320 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ecb4 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl e3321c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419590> │ │ │ │ + bl e33244 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419590> │ │ │ │ add r0, r4, #3024 @ 0xbd0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl e307f8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b6c> │ │ │ │ + bl e30820 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b6c> │ │ │ │ ldr r0, [r4, #1376] @ 0x560 │ │ │ │ - bl 988ec8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3fc67c> │ │ │ │ + bl 988ef0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3fc67c> │ │ │ │ ldr r3, [r4, #2616] @ 0xa38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f304 │ │ │ │ mov r0, r4 │ │ │ │ bl 326a60 │ │ │ │ ldr r0, [r4, #2612] @ 0xa34 │ │ │ │ bl 543d8 │ │ │ │ @@ -731813,21 +731813,21 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 31f500 │ │ │ │ @ instruction: 0x0183b79c │ │ │ │ orreq fp, r3, r8, asr r7 │ │ │ │ - cmppeq r2, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ + cmppeq r2, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, sp, lsr #6 │ │ │ │ - rsceq r8, lr, r0, asr r1 │ │ │ │ - rsceq r8, lr, r4, asr #2 │ │ │ │ - cmppeq r2, ip, lsl pc @ p-variant is OBSOLETE │ │ │ │ - rsceq r8, lr, ip, asr #1 │ │ │ │ - rsceq r8, lr, r4, lsl #2 │ │ │ │ + rsceq r8, lr, r0, ror r1 │ │ │ │ + rsceq r8, lr, r4, ror #2 │ │ │ │ + cmppeq r2, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ + rsceq r8, lr, ip, ror #1 │ │ │ │ + rsceq r8, lr, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3184] @ 0xc70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #1068] @ 31fa30 │ │ │ │ ldr r3, [pc, #1068] @ 31fa34 │ │ │ │ @@ -732100,23 +732100,23 @@ │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ strdeq r0, [r2, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r2, r0] │ │ │ │ orreq fp, r3, r4, asr #12 │ │ │ │ orreq fp, r3, r0, lsr #12 │ │ │ │ orreq fp, r3, r4, lsr #12 │ │ │ │ - rsceq r8, lr, r0, ror r0 │ │ │ │ + smlaleq r8, lr, r0, r0 │ │ │ │ orreq fp, r3, ip, ror #9 │ │ │ │ - rsceq r6, sp, r0, lsr #14 │ │ │ │ - rsceq r6, sp, r0, lsr #14 │ │ │ │ - rsceq r6, sp, r0, lsr #15 │ │ │ │ - rsceq r6, sp, r0, lsl r5 │ │ │ │ - rsceq r6, sp, r8, lsl r7 │ │ │ │ + rsceq r6, sp, r0, asr #14 │ │ │ │ + rsceq r6, sp, r0, asr #14 │ │ │ │ + rsceq r6, sp, r0, asr #15 │ │ │ │ + rsceq r6, sp, r0, lsr r5 │ │ │ │ + rsceq r6, sp, r8, lsr r7 │ │ │ │ orreq fp, r3, r8, asr #7 │ │ │ │ - cmppeq r2, sl, ror fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0152fb9a │ │ │ │ orreq fp, r3, r8, asr #6 │ │ │ │ orreq fp, r3, ip, lsr #6 │ │ │ │ orreq r0, r2, r4, ror r6 │ │ │ │ ldrdeq fp, [r3, ip] │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ orreq fp, r3, ip, lsl r1 │ │ │ │ @@ -732143,26 +732143,26 @@ │ │ │ │ cmnmi r0, r0 │ │ │ │ stclcc 12, cr12, [ip, #820] @ 0x334 │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ ldrbmi ip, [pc, #-0]! @ 31faec │ │ │ │ orrmi r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ orreq sl, r3, r8, ror #14 │ │ │ │ - cmpeq r2, r8, asr pc │ │ │ │ + cmpeq r2, r8, ror pc │ │ │ │ muleq r0, r1, r3 │ │ │ │ - rsceq r7, lr, r8, lsl r2 │ │ │ │ - rsceq r7, lr, r8, asr r1 │ │ │ │ + rsceq r7, lr, r8, lsr r2 │ │ │ │ + rsceq r7, lr, r8, ror r1 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ orreq sl, r3, r8, asr r5 │ │ │ │ - cmpeq r2, r8, asr #26 │ │ │ │ + cmpeq r2, r8, ror #26 │ │ │ │ andeq r0, r0, r3, ror r3 │ │ │ │ - rsceq r6, lr, r8, lsl #31 │ │ │ │ - rsceq r6, lr, r8, asr #30 │ │ │ │ + rsceq r6, lr, r8, lsr #31 │ │ │ │ + rsceq r6, lr, r8, ror #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsceq r6, lr, r0, lsl sp │ │ │ │ + rsceq r6, lr, r0, lsr sp │ │ │ │ cmneq r9, r8, asr #25 │ │ │ │ orreq sl, r3, r0, lsl #5 │ │ │ │ orreq r1, r2, ip, asr #19 │ │ │ │ mov r0, r4 │ │ │ │ bl 3254c0 │ │ │ │ ldr r3, [r4, #3068] @ 0xbfc │ │ │ │ mov r5, #0 │ │ │ │ @@ -732196,15 +732196,15 @@ │ │ │ │ add r0, r4, #2864 @ 0xb30 │ │ │ │ bl 3272e4 │ │ │ │ add fp, r4, #1680 @ 0x690 │ │ │ │ add r0, r4, #3024 @ 0xbd0 │ │ │ │ add r0, r0, #4 │ │ │ │ str fp, [r4, #1680] @ 0x690 │ │ │ │ str fp, [r4, #1684] @ 0x694 │ │ │ │ - bl e307a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b18> │ │ │ │ + bl e307cc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b18> │ │ │ │ ldr r3, [pc, #-328] @ 31fa8c │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #1380] @ 0x564 │ │ │ │ ldr r3, [pc, #-340] @ 31fa90 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -732364,15 +732364,15 @@ │ │ │ │ str r0, [r4, #1324] @ 0x52c │ │ │ │ str r2, [r4, #1340] @ 0x53c │ │ │ │ str r1, [r4, #1344] @ 0x540 │ │ │ │ str r3, [r4, #1364] @ 0x554 │ │ │ │ str r3, [r4, #1356] @ 0x54c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9775a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ead5c> │ │ │ │ + bl 9775d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ead5c> │ │ │ │ ldrb ip, [r4, #1740] @ 0x6cc │ │ │ │ ldrb r2, [r4, #1789] @ 0x6fd │ │ │ │ cmp ip, #2 │ │ │ │ strb r2, [r4, #71] @ 0x47 │ │ │ │ strb r2, [r4, #96] @ 0x60 │ │ │ │ movls r2, #0 │ │ │ │ movhi r2, #1 │ │ │ │ @@ -732628,15 +732628,15 @@ │ │ │ │ strb r3, [r4, #123] @ 0x7b │ │ │ │ ldrb r3, [r4, #1792] @ 0x700 │ │ │ │ str r0, [r4, #596] @ 0x254 │ │ │ │ strb r2, [r4, #101] @ 0x65 │ │ │ │ add r0, fp, #12 │ │ │ │ mov r2, #16 │ │ │ │ strb r3, [r4, #141] @ 0x8d │ │ │ │ - bl e331fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419570> │ │ │ │ + bl e33224 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419570> │ │ │ │ str r5, [r4, #3076] @ 0xc04 │ │ │ │ b 31f97c │ │ │ │ mov r0, r4 │ │ │ │ bl 325068 │ │ │ │ b 31fb38 │ │ │ │ mov r0, r4 │ │ │ │ bl 324cd4 │ │ │ │ @@ -733278,15 +733278,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e8ef8 │ │ │ │ b 31f970 │ │ │ │ add r1, r4, #2592 @ 0xa20 │ │ │ │ ldr r0, [r4, #1736] @ 0x6c8 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 455e2c │ │ │ │ + bl 455e58 │ │ │ │ str r0, [r4, #2604] @ 0xa2c │ │ │ │ b 31fb80 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ ldr r2, [pc, #516] @ 320ed0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #512] @ 320ed4 │ │ │ │ @@ -733400,42 +733400,42 @@ │ │ │ │ ldr r2, [pc, #124] @ 320f00 │ │ │ │ ldr r1, [pc, #124] @ 320f04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e8ef8 │ │ │ │ b 31f970 │ │ │ │ - cmpeq r2, r4, ror #18 │ │ │ │ - rsceq r6, lr, r8, asr #23 │ │ │ │ - rsceq r6, lr, r0, ror #22 │ │ │ │ - rsceq r6, lr, r4, lsl fp │ │ │ │ + cmpeq r2, r4, lsl #19 │ │ │ │ + rsceq r6, lr, r8, ror #23 │ │ │ │ + rsceq r6, lr, r0, lsl #23 │ │ │ │ + rsceq r6, lr, r4, lsr fp │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - cmpeq r2, r8, lsl #18 │ │ │ │ - rsceq r6, lr, r8, lsr ip │ │ │ │ + cmpeq r2, r8, lsr #18 │ │ │ │ + rsceq r6, lr, r8, asr ip │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - rsceq r6, lr, r8, lsl #24 │ │ │ │ - rsceq r6, lr, r0, ror #23 │ │ │ │ + rsceq r6, lr, r8, lsr #24 │ │ │ │ + rsceq r6, lr, r0, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - rsceq r6, lr, r8, asr #23 │ │ │ │ - ldrdeq r6, [lr], #176 @ 0xb0 @ │ │ │ │ - rsceq r6, lr, r4, lsl sl │ │ │ │ + rsceq r6, lr, r8, ror #23 │ │ │ │ + strdeq r6, [lr], #176 @ 0xb0 @ │ │ │ │ + rsceq r6, lr, r4, lsr sl │ │ │ │ andeq r0, r0, r2, lsl #7 │ │ │ │ - ldrsbeq lr, [r2, #-112] @ 0xffffff90 │ │ │ │ - rsceq r6, lr, ip, asr #19 │ │ │ │ - rsceq r6, lr, r0, ror #20 │ │ │ │ - @ instruction: 0x0152e79c │ │ │ │ - smlaleq r6, lr, r0, r9 │ │ │ │ - smlaleq r6, lr, r0, sl │ │ │ │ + ldrsheq lr, [r2, #-112] @ 0xffffff90 │ │ │ │ + rsceq r6, lr, ip, ror #19 │ │ │ │ + rsceq r6, lr, r0, lsl #21 │ │ │ │ + ldrheq lr, [r2, #-124] @ 0xffffff84 │ │ │ │ + strheq r6, [lr], #144 @ 0x90 @ │ │ │ │ + strheq r6, [lr], #160 @ 0xa0 @ │ │ │ │ muleq r0, r7, r3 │ │ │ │ - cmpeq r2, r8, asr r7 │ │ │ │ - rsceq r6, lr, r4, asr r9 │ │ │ │ - rsceq r6, lr, r0, lsr sl │ │ │ │ + cmpeq r2, r8, ror r7 │ │ │ │ + rsceq r6, lr, r4, ror r9 │ │ │ │ + rsceq r6, lr, r0, asr sl │ │ │ │ orreq r9, r3, ip, lsl #29 │ │ │ │ - strdeq r6, [lr], #152 @ 0x98 @ │ │ │ │ - rsceq r6, lr, r4, lsr #16 │ │ │ │ + rsceq r6, lr, r8, lsl sl │ │ │ │ + rsceq r6, lr, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #3072 @ 0xc00 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -733669,22 +733669,22 @@ │ │ │ │ b 321110 │ │ │ │ ldr r0, [pc, #44] @ 3212e8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 321260 │ │ │ │ orreq lr, r1, r8, lsr #31 │ │ │ │ andseq r0, r8, r2, lsl #1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, ip, asr #7 │ │ │ │ - rsceq r6, lr, r8, ror r5 │ │ │ │ - strheq r6, [lr], #204 @ 0xcc @ │ │ │ │ - cmpeq r2, r8, lsl #5 │ │ │ │ - rsceq r6, lr, r4, lsr #8 │ │ │ │ - strheq r6, [lr], #180 @ 0xb4 @ │ │ │ │ - rsceq r6, lr, r0, lsr fp │ │ │ │ - rsceq r6, lr, r4, lsr #22 │ │ │ │ + cmpeq r2, ip, ror #7 │ │ │ │ + smlaleq r6, lr, r8, r5 │ │ │ │ + ldrdeq r6, [lr], #204 @ 0xcc @ │ │ │ │ + cmpeq r2, r8, lsr #5 │ │ │ │ + rsceq r6, lr, r4, asr #8 │ │ │ │ + ldrdeq r6, [lr], #180 @ 0xb4 @ │ │ │ │ + rsceq r6, lr, r0, asr fp │ │ │ │ + rsceq r6, lr, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r0, #1768] @ 0x6e8 │ │ │ │ ldr r3, [pc, #128] @ 32138c │ │ │ │ @@ -733722,16 +733722,16 @@ │ │ │ │ str r3, [r4, #2836] @ 0xb14 │ │ │ │ b 321348 │ │ │ │ orreq lr, r1, r8, ror #25 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, ip, ror #3 │ │ │ │ - cmpeq r2, r0, lsr #3 │ │ │ │ + cmpeq r2, ip, lsl #4 │ │ │ │ + cmpeq r2, r0, asr #3 │ │ │ │ andeq r1, r0, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2e1e94 │ │ │ │ @@ -733970,15 +733970,15 @@ │ │ │ │ b 321544 │ │ │ │ mov r3, #6 │ │ │ │ b 321544 │ │ │ │ mov r3, #25 │ │ │ │ b 321544 │ │ │ │ mov r3, #15 │ │ │ │ b 321544 │ │ │ │ - cmpeq r2, r0, lsr #3 │ │ │ │ + cmpeq r2, r0, asr #3 │ │ │ │ andeq r0, r8, r8, lsl #16 │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ andseq r1, r0, r0, lsl r0 │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ tsteq r5, r5, lsl #10 │ │ │ │ eoreq r2, r0, r0, lsr #32 │ │ │ │ @@ -734047,16 +734047,16 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #3 │ │ │ │ bx lr │ │ │ │ mov r0, #6 │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ - cmpeq r2, r6, asr #27 │ │ │ │ - cmpeq r2, r6, lsl #28 │ │ │ │ + cmpeq r2, r6, ror #27 │ │ │ │ + cmpeq r2, r6, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #200] @ 3219a4 │ │ │ │ @@ -734440,15 +734440,15 @@ │ │ │ │ add r1, lr, ip │ │ │ │ add r1, ip, r1, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ add r3, r3, #19200 @ 0x4b00 │ │ │ │ strb r4, [r3, #165] @ 0xa5 │ │ │ │ strb r2, [r3, #189] @ 0xbd │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmpeq r2, ip, asr r8 │ │ │ │ + cmpeq r2, ip, ror r8 │ │ │ │ orreq lr, r1, r8, ror #2 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -734463,15 +734463,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 321dcc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl dd12b4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ + bl dd12dc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ cmp r1, #0 │ │ │ │ movne r3, r5 │ │ │ │ addeq r2, r4, r2, lsl #4 │ │ │ │ ldrne r1, [r3], #32 │ │ │ │ @@ -734664,15 +734664,15 @@ │ │ │ │ bl 321dcc │ │ │ │ add ip, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ mov r1, ip │ │ │ │ add r0, sp, #4 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 321ffc │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r6] │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -734690,15 +734690,15 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ add ip, sp, #4 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ mov r1, ip │ │ │ │ add r0, sp, #20 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrb r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 321ffc │ │ │ │ b 322278 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r1, r4] │ │ │ │ @@ -734784,15 +734784,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ mov sl, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ strb sl, [r6, #184] @ 0xb8 │ │ │ │ mov r1, ip │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldrb r1, [sp, #212] @ 0xd4 │ │ │ │ mov r0, fp │ │ │ │ bl 321ffc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strb sl, [r6, #189] @ 0xbd │ │ │ │ cmp r2, #0 │ │ │ │ @@ -735078,15 +735078,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 321dcc │ │ │ │ add r1, r4, #28 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ - bl dd0e40 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b71b4> │ │ │ │ + bl dd0e68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b71b4> │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldrb r2, [sp, #228] @ 0xe4 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r2, #0 │ │ │ │ addne r3, r3, #172 @ 0xac │ │ │ │ addeq r3, sl, r3, lsl #4 │ │ │ │ addne r2, sl, r3, lsl #1 │ │ │ │ @@ -735159,15 +735159,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3229cc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add sl, r6, #2 │ │ │ │ - bl dd0bac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b6f20> │ │ │ │ + bl dd0bd4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b6f20> │ │ │ │ add r3, r7, sl, lsl #2 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ ldrb r1, [sp, #248] @ 0xf8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 321ffc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -735308,22 +735308,22 @@ │ │ │ │ b 322680 │ │ │ │ ldrb r3, [r6, #204] @ 0xcc │ │ │ │ bic r3, r3, #35 @ 0x23 │ │ │ │ orr r3, r3, #28 │ │ │ │ strb r3, [r6, #204] @ 0xcc │ │ │ │ b 3224d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl dd0b0c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b6e80> │ │ │ │ + bl dd0b34 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b6e80> │ │ │ │ cmp r0, #0 │ │ │ │ bne 322670 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #276 @ 0x114 │ │ │ │ bne 3228ac │ │ │ │ mov r0, r4 │ │ │ │ - bl dd0d68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b70dc> │ │ │ │ + bl dd0d90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b70dc> │ │ │ │ cmp r0, #0 │ │ │ │ bne 322670 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ b 3228ac │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq 323000 │ │ │ │ cmp r3, #201 @ 0xc9 │ │ │ │ @@ -735468,15 +735468,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 321dcc │ │ │ │ mov r6, r0 │ │ │ │ ldm r8, {r0, r1, r2, r3} │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ mov r0, sl │ │ │ │ bl 321ffc │ │ │ │ ldr r4, [r4] │ │ │ │ strb r5, [r6, #50] @ 0x32 │ │ │ │ ldr r3, [r4] │ │ │ │ @@ -735619,15 +735619,15 @@ │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ strb r3, [r6, #189] @ 0xbd │ │ │ │ add r1, r4, #32 │ │ │ │ lsl r3, r8, #1 │ │ │ │ add r0, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl dd12b4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ + bl dd12dc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ ldrb r2, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ beq 323884 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -735732,48 +735732,48 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 322644 │ │ │ │ b 322680 │ │ │ │ orreq sp, r1, r8, ror #25 │ │ │ │ ldrdeq sp, [r1, ip] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsheq sp, [r2, #-32] @ 0xffffffe0 │ │ │ │ - rsceq r5, lr, ip, lsl #23 │ │ │ │ + cmpeq r2, r0, lsl r3 │ │ │ │ + rsceq r5, lr, ip, lsr #23 │ │ │ │ orreq sp, r1, r0, ror #24 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsceq r5, lr, r4, lsl #18 │ │ │ │ - cmpeq r2, r4 │ │ │ │ + rsceq r5, lr, r4, lsr #18 │ │ │ │ + cmpeq r2, r4, lsr #32 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ muleq r0, r1, r1 │ │ │ │ - cmpeq r2, r8, asr #27 │ │ │ │ + cmpeq r2, r8, ror #27 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - cmpeq r2, ip, ror #22 │ │ │ │ - rsceq r5, lr, ip, ror r3 │ │ │ │ + cmpeq r2, ip, lsl #23 │ │ │ │ + smlaleq r5, lr, ip, r3 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, sp, lsr #5 │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ tstpeq r0, #1020 @ p-variant is OBSOLETE @ 0x3fc │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq pc, sl, #1020 @ 0x3fc │ │ │ │ muleq r0, r7, r1 │ │ │ │ - strheq r4, [lr], #224 @ 0xe0 @ │ │ │ │ + ldrdeq r4, [lr], #224 @ 0xe0 @ │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ strdeq pc, [r2, -pc] │ │ │ │ strdeq pc, [ip], #-255 @ 0xffffff01 @ │ │ │ │ - strheq r4, [lr], #128 @ 0x80 @ │ │ │ │ + ldrdeq r4, [lr], #128 @ 0x80 @ │ │ │ │ tsteq r0, #64 @ 0x40 │ │ │ │ andeq pc, r0, #1020 @ 0x3fc │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ andeq pc, r1, #1020 @ 0x3fc │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ strdeq pc, [r0, -pc] │ │ │ │ - rsceq r4, lr, r4, lsr #13 │ │ │ │ + rsceq r4, lr, r4, asr #13 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ bge fedcde48 @@Base+0xfd295340> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, #195 @ 0xc3 │ │ │ │ mov r0, sl │ │ │ │ bl 321dcc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -736076,15 +736076,15 @@ │ │ │ │ orr r3, r3, #38 @ 0x26 │ │ │ │ strb r3, [r1, #4] │ │ │ │ add r3, r4, #84 @ 0x54 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ ldrb r1, [sp, #180] @ 0xb4 │ │ │ │ mov r0, sl │ │ │ │ bl 321ffc │ │ │ │ str r0, [r6, #168] @ 0xa8 │ │ │ │ b 322c14 │ │ │ │ add r3, sl, r3, lsl #4 │ │ │ │ @@ -736118,15 +736118,15 @@ │ │ │ │ and r0, r0, #228 @ 0xe4 │ │ │ │ orr r2, r2, r0 │ │ │ │ strh r2, [r8, #164] @ 0xa4 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ strb r3, [r8, #189] @ 0xbd │ │ │ │ add r1, r4, #24 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ - bl dd12b4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ + bl dd12dc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7628> │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ lsl r9, r6, #1 │ │ │ │ bne 3239dc │ │ │ │ add r3, sl, r3, lsl #4 │ │ │ │ @@ -736182,30 +736182,30 @@ │ │ │ │ add r3, sl, r2 │ │ │ │ b 323940 │ │ │ │ ldm r8, {r0, r1, r2, r3} │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ - bl dd122c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ + bl dd1254 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b75a0> │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldrb r1, [sp, #148] @ 0x94 │ │ │ │ mov r0, sl │ │ │ │ bl 321ffc │ │ │ │ mov r5, #62 @ 0x3e │ │ │ │ str r0, [sl, #344] @ 0x158 │ │ │ │ b 322ec4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ udf #0 │ │ │ │ ldr r0, [pc, #4] @ 323a4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - cmpeq r2, r4, lsl r0 │ │ │ │ + cmpeq r2, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3632] @ 0xe30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #660] @ 323d00 │ │ │ │ ldr r3, [pc, #660] @ 323d04 │ │ │ │ @@ -736260,27 +736260,27 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strd r6, [sp, #16] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 228008 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl e0f8b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f5c2c> │ │ │ │ + bl e0f8e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f5c2c> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1da570 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 21a684 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 21f98c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl e1be94 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402208> │ │ │ │ + bl e1bebc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402208> │ │ │ │ cmp r0, #0 │ │ │ │ bne 323c50 │ │ │ │ orr sl, sl, fp │ │ │ │ orr r9, r9, sl │ │ │ │ orr r8, r8, r9 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ orr r7, r7, r8 │ │ │ │ @@ -736310,15 +736310,15 @@ │ │ │ │ bne 323af0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #262144 @ 0x40000 │ │ │ │ mov r0, r4 │ │ │ │ bl 2381f0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl e2284c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x408bc0> │ │ │ │ + bl e22874 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x408bc0> │ │ │ │ ldrsb r3, [r4, #65] @ 0x41 │ │ │ │ cmp r3, #4 │ │ │ │ movne r0, r5 │ │ │ │ beq 323c88 │ │ │ │ ldr r2, [pc, #232] @ 323d14 │ │ │ │ ldr r3, [pc, #212] @ 323d04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -736359,15 +736359,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 323c98 │ │ │ │ b 323c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c6f1c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl dfe5fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e4970> │ │ │ │ + bl dfe624 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e4970> │ │ │ │ b 323ae8 │ │ │ │ mvn r0, #0 │ │ │ │ b 323c24 │ │ │ │ ldr r3, [pc, #44] @ 323d18 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ @@ -736440,20 +736440,20 @@ │ │ │ │ str r0, [r4, #340] @ 0x154 │ │ │ │ bne 324468 │ │ │ │ bl 21e12c │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 21ed00 │ │ │ │ mov r1, #8 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ - bl e1bff0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402364> │ │ │ │ + bl e1c018 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402364> │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ - bl de0930 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c6ca4> │ │ │ │ + bl de0958 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c6ca4> │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ mov r1, #1 │ │ │ │ - bl dd25bc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b8930> │ │ │ │ + bl dd25e4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b8930> │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 1da570 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323e30 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 1db174 │ │ │ │ @@ -736464,22 +736464,22 @@ │ │ │ │ bl 1f45b8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 279cfc │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ - bl e07a20 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3edd94> │ │ │ │ + bl e07a48 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3edd94> │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ - bl e030f0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9464> │ │ │ │ + bl e03118 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9464> │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ - bl dd1338 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b76ac> │ │ │ │ + bl dd1360 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b76ac> │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 21ed00 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ bl 23f350 │ │ │ │ ldr r3, [pc, #2084] @ 3246d4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -737000,15 +737000,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ orreq ip, r1, r8, asr #4 │ │ │ │ orreq ip, r1, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffdf00 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r4, lr, r4, lsr #32 │ │ │ │ + rsceq r4, lr, r4, asr #32 │ │ │ │ orreq fp, r1, ip, lsl lr │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ tsteq r0, #66 @ 0x42 │ │ │ │ tsteq r0, #64 @ 0x40 │ │ │ │ andeq r0, r0, #2 │ │ │ │ tsteq r3, #1 │ │ │ │ @@ -737164,22 +737164,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 324984 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3248f8 │ │ │ │ orreq fp, r1, r4, asr #17 │ │ │ │ andseq r0, r8, r6, lsl #1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andseq r0, r8, r2, lsl #1 │ │ │ │ - @ instruction: 0x0152b290 │ │ │ │ - strdeq r2, [lr], #212 @ 0xd4 @ │ │ │ │ - rsceq r3, lr, r8, lsr r5 │ │ │ │ - cmpeq r2, r8, lsr r2 │ │ │ │ - rsceq r2, lr, ip, lsl #27 │ │ │ │ - rsceq r3, lr, ip, lsl r5 │ │ │ │ - smlaleq r3, lr, r8, r4 │ │ │ │ - rsceq r3, lr, ip, lsl #9 │ │ │ │ + ldrheq fp, [r2, #-32] @ 0xffffffe0 │ │ │ │ + rsceq r2, lr, r4, lsl lr │ │ │ │ + rsceq r3, lr, r8, asr r5 │ │ │ │ + cmpeq r2, r8, asr r2 │ │ │ │ + rsceq r2, lr, ip, lsr #27 │ │ │ │ + rsceq r3, lr, ip, lsr r5 │ │ │ │ + strheq r3, [lr], #72 @ 0x48 @ │ │ │ │ + rsceq r3, lr, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #4 │ │ │ │ ldr r5, [pc, #108] @ 324a10 │ │ │ │ str r3, [r0, #1768] @ 0x6e8 │ │ │ │ @@ -737211,15 +737211,15 @@ │ │ │ │ str r3, [r4, #2836] @ 0xb14 │ │ │ │ b 3249f0 │ │ │ │ orreq fp, r1, ip, asr #12 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, r4, ror #2 │ │ │ │ + cmpeq r2, r4, lsl #3 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #612] @ 324ca8 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -737375,22 +737375,22 @@ │ │ │ │ b 324be4 │ │ │ │ ldr r0, [pc, #44] @ 324cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 324c48 │ │ │ │ orreq fp, r1, r4, lsr #11 │ │ │ │ andseq r0, r8, r2, lsl #1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, r0, lsr #31 │ │ │ │ - rsceq r2, lr, r4, lsr #21 │ │ │ │ - rsceq r3, lr, r8, ror #3 │ │ │ │ - cmpeq r2, r8, asr #30 │ │ │ │ - rsceq r2, lr, ip, lsr sl │ │ │ │ - rsceq r3, lr, ip, asr #3 │ │ │ │ - rsceq r3, lr, r8, asr #2 │ │ │ │ - rsceq r3, lr, ip, lsr r1 │ │ │ │ + cmpeq r2, r0, asr #31 │ │ │ │ + rsceq r2, lr, r4, asr #21 │ │ │ │ + rsceq r3, lr, r8, lsl #4 │ │ │ │ + cmpeq r2, r8, ror #30 │ │ │ │ + rsceq r2, lr, ip, asr sl │ │ │ │ + rsceq r3, lr, ip, ror #3 │ │ │ │ + rsceq r3, lr, r8, ror #2 │ │ │ │ + rsceq r3, lr, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #76] @ 324d38 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [pc, #72] @ 324d3c │ │ │ │ @@ -737412,15 +737412,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #3068] @ 0xbfc │ │ │ │ pop {r4, pc} │ │ │ │ orreq fp, r1, r8, lsl #6 │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - cmpeq r2, ip, lsl #29 │ │ │ │ + cmpeq r2, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #724] @ 325038 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -737604,22 +737604,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 325064 │ │ │ │ add r0, pc, r0 │ │ │ │ b 324fe4 │ │ │ │ orreq fp, r1, ip, lsl #5 │ │ │ │ andeq r8, r0, r8 │ │ │ │ andseq r0, r8, r2, lsl #1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - @ instruction: 0x0152ad94 │ │ │ │ - rsceq r2, lr, r8, lsr r8 │ │ │ │ - rsceq r2, lr, ip, ror pc │ │ │ │ - rsceq r2, lr, r0, lsr #28 │ │ │ │ - cmpeq r2, ip, lsl #24 │ │ │ │ - rsceq r2, lr, r0, lsr #13 │ │ │ │ - rsceq r2, lr, r0, lsr lr │ │ │ │ - rsceq r2, lr, ip, lsr #27 │ │ │ │ + ldrheq sl, [r2, #-212] @ 0xffffff2c │ │ │ │ + rsceq r2, lr, r8, asr r8 │ │ │ │ + smlaleq r2, lr, ip, pc @ │ │ │ │ + rsceq r2, lr, r0, asr #28 │ │ │ │ + cmpeq r2, ip, lsr #24 │ │ │ │ + rsceq r2, lr, r0, asr #13 │ │ │ │ + rsceq r2, lr, r0, asr lr │ │ │ │ + rsceq r2, lr, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r0, #1768] @ 0x6e8 │ │ │ │ ldr r3, [pc, #108] @ 3250f4 │ │ │ │ @@ -737652,15 +737652,15 @@ │ │ │ │ str r3, [r4, #2836] @ 0xb14 │ │ │ │ b 3250c4 │ │ │ │ orreq sl, r1, ip, ror #30 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, r0, asr #22 │ │ │ │ + cmpeq r2, r0, ror #22 │ │ │ │ andeq r1, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ @@ -737742,29 +737742,29 @@ │ │ │ │ movcc r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3251a8 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ands sl, r3, #16 │ │ │ │ beq 325280 │ │ │ │ mov r0, r6 │ │ │ │ - bl 45390c │ │ │ │ + bl 453938 │ │ │ │ subs sl, r0, #255 @ 0xff │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ mov r1, r6 │ │ │ │ subs r3, r0, #255 @ 0xff │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r8, #2560] @ 0xa00 │ │ │ │ - bl 4539e8 │ │ │ │ + bl 453a14 │ │ │ │ ldr r3, [pc, #496] @ 3254a4 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ands r3, r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ beq 325324 │ │ │ │ cmp r0, #0 │ │ │ │ and r1, r2, #32768 @ 0x8000 │ │ │ │ @@ -737844,15 +737844,15 @@ │ │ │ │ b 32535c │ │ │ │ mov r0, r6 │ │ │ │ bl 338c74 │ │ │ │ cmn r0, #1 │ │ │ │ orrne sl, sl, #32 │ │ │ │ b 32534c │ │ │ │ mov r0, r6 │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ and r8, r8, r0 │ │ │ │ orr sl, sl, r8 │ │ │ │ b 325340 │ │ │ │ ldr ip, [pc, #132] @ 3254ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -737880,24 +737880,24 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 325378 │ │ │ │ ldr r1, [pc, #48] @ 3254bc │ │ │ │ add r1, pc, r1 │ │ │ │ b 325444 │ │ │ │ @ instruction: 0x0181aeb4 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r2, lr, r4, lsl sp │ │ │ │ - rsceq r2, lr, ip, lsl #9 │ │ │ │ - ldrdeq r2, [lr], #176 @ 0xb0 @ │ │ │ │ + rsceq r2, lr, r4, lsr sp │ │ │ │ + rsceq r2, lr, ip, lsr #9 │ │ │ │ + strdeq r2, [lr], #176 @ 0xb0 @ │ │ │ │ andeq r8, r0, r8 │ │ │ │ andseq r0, r8, r2, lsl #1 │ │ │ │ - strheq r2, [lr], #152 @ 0x98 @ │ │ │ │ - ldrdeq r2, [lr], #172 @ 0xac @ │ │ │ │ - rsceq r2, lr, ip, asr #4 │ │ │ │ - ldrdeq r2, [lr], #148 @ 0x94 @ │ │ │ │ - rsceq r2, lr, r4, asr r9 │ │ │ │ + ldrdeq r2, [lr], #152 @ 0x98 @ │ │ │ │ + strdeq r2, [lr], #172 @ 0xac @ │ │ │ │ + rsceq r2, lr, ip, ror #4 │ │ │ │ + strdeq r2, [lr], #148 @ 0x94 @ │ │ │ │ + rsceq r2, lr, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2560] @ 0xa00 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r0, #1768] @ 0x6e8 │ │ │ │ @@ -737968,15 +737968,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ b 3255a4 │ │ │ │ orreq sl, r1, r4, ror #21 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ andeq r2, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0152a698 │ │ │ │ + ldrheq sl, [r2, #-104] @ 0xffffff98 │ │ │ │ andeq r1, r0, r4, ror pc │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -738061,15 +738061,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r1, r8, lsl r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq fp, ip, r8, ror ip │ │ │ │ + smlalseq fp, ip, r8, ip │ │ │ │ ldrdeq sl, [r1, r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #136] @ 325814 │ │ │ │ ldr r3, [pc, #136] @ 325818 │ │ │ │ @@ -738105,16 +738105,16 @@ │ │ │ │ bne 325810 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r1, ip, ror #16 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r2, ip, lsr #10 │ │ │ │ - rscseq fp, ip, ip, asr #23 │ │ │ │ + cmpeq r2, ip, asr #10 │ │ │ │ + rscseq fp, ip, ip, ror #23 │ │ │ │ orreq sl, r1, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r3, [pc, #404] @ 3259d4 │ │ │ │ ldr ip, [r0, #112] @ 0x70 │ │ │ │ @@ -738215,24 +738215,24 @@ │ │ │ │ b 32586c │ │ │ │ ldr lr, [pc, #48] @ 3259f4 │ │ │ │ add lr, pc, lr │ │ │ │ b 32586c │ │ │ │ ldr lr, [pc, #40] @ 3259f8 │ │ │ │ add lr, pc, lr │ │ │ │ b 32586c │ │ │ │ - cmpeq r2, r8, asr r4 │ │ │ │ - rscseq fp, pc, r4, lsr #3 │ │ │ │ - rsceq r2, lr, r4, lsl #12 │ │ │ │ + cmpeq r2, r8, ror r4 │ │ │ │ + rscseq fp, pc, r4, asr #3 │ │ │ │ + rsceq r2, lr, r4, lsr #12 │ │ │ │ orreq r5, r3, r8, lsr #6 │ │ │ │ + ldrdeq r2, [lr], #88 @ 0x58 @ │ │ │ │ + smlaleq r8, sp, ip, r3 │ │ │ │ + ldrdeq r2, [lr], #88 @ 0x58 @ │ │ │ │ + rscseq ip, r0, ip, asr #14 │ │ │ │ strheq r2, [lr], #88 @ 0x58 @ │ │ │ │ - rsceq r8, sp, ip, ror r3 │ │ │ │ - strheq r2, [lr], #88 @ 0x58 @ │ │ │ │ - rscseq ip, r0, ip, lsr #14 │ │ │ │ - smlaleq r2, lr, r8, r5 │ │ │ │ - rsceq r2, lr, r4, lsl #11 │ │ │ │ + rsceq r2, lr, r4, lsr #11 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add r5, sp, #60 @ 0x3c │ │ │ │ @@ -738438,39 +738438,39 @@ │ │ │ │ b 325b0c │ │ │ │ ldr r3, [pc, #112] @ 325db0 │ │ │ │ add r3, pc, r3 │ │ │ │ b 325ca0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r1, r8, asr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r2, r4, asr r3 │ │ │ │ - rscseq fp, ip, r8, lsr r9 │ │ │ │ + cmpeq r2, r4, ror r3 │ │ │ │ + rscseq fp, ip, r8, asr r9 │ │ │ │ orreq sl, r1, r4, lsl #11 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrheq sl, [r2, #-27] @ 0xffffffe5 │ │ │ │ - rscseq sl, pc, r4, lsl #30 │ │ │ │ + ldrsbeq sl, [r2, #-27] @ 0xffffffe5 │ │ │ │ + rscseq sl, pc, r4, lsr #30 │ │ │ │ orreq r5, r3, r0, asr r1 │ │ │ │ - rsceq r2, lr, r8, ror #10 │ │ │ │ + rsceq r2, lr, r8, lsl #11 │ │ │ │ orreq sl, r1, r8, lsl r4 │ │ │ │ - rsceq r2, lr, ip, lsr #6 │ │ │ │ - ldrdeq r8, [sp], #8 @ │ │ │ │ - strdeq r2, [lr], #32 @ │ │ │ │ - rscseq ip, r0, ip, ror r4 │ │ │ │ - rsceq r2, lr, r8, ror #5 │ │ │ │ - cmpeq r2, r6, lsr r0 │ │ │ │ - rscseq sl, pc, r0, ror sp @ │ │ │ │ - ldrdeq r1, [lr], #156 @ 0x9c @ │ │ │ │ - ldrdeq r2, [lr], #52 @ 0x34 @ │ │ │ │ - rsceq r2, lr, r8, ror r2 │ │ │ │ - rscseq ip, r0, ip, ror #7 │ │ │ │ - rsceq r8, sp, r8, lsl r0 │ │ │ │ - rsceq r2, lr, r0, lsr r2 │ │ │ │ + rsceq r2, lr, ip, asr #6 │ │ │ │ + strdeq r8, [sp], #8 @ │ │ │ │ + rsceq r2, lr, r0, lsl r3 │ │ │ │ + smlalseq ip, r0, ip, r4 │ │ │ │ + rsceq r2, lr, r8, lsl #6 │ │ │ │ + cmpeq r2, r6, asr r0 │ │ │ │ + smlalseq sl, pc, r0, sp @ │ │ │ │ + strdeq r1, [lr], #156 @ 0x9c @ │ │ │ │ + strdeq r2, [lr], #52 @ 0x34 @ │ │ │ │ + smlaleq r2, lr, r8, r2 │ │ │ │ + rscseq ip, r0, ip, lsl #8 │ │ │ │ + rsceq r8, sp, r8, lsr r0 │ │ │ │ + rsceq r2, lr, r0, asr r2 │ │ │ │ + rsceq r2, lr, r4, asr r2 │ │ │ │ + rsceq r2, lr, r0, asr #4 │ │ │ │ rsceq r2, lr, r4, lsr r2 │ │ │ │ - rsceq r2, lr, r0, lsr #4 │ │ │ │ - rsceq r2, lr, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #172] @ 325e78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r7, [r3] │ │ │ │ @@ -738514,17 +738514,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 325e74 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r1, r4, lsr #4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r2, ip, ror pc │ │ │ │ - rscseq fp, ip, r4, lsl #11 │ │ │ │ - cmpeq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01529f9c │ │ │ │ + rscseq fp, ip, r4, lsr #11 │ │ │ │ + cmpeq r2, r8, asr #30 │ │ │ │ orreq sl, r1, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r4, r0 │ │ │ │ @@ -738659,15 +738659,15 @@ │ │ │ │ orr r3, r3, r2, lsl #4 │ │ │ │ strb r3, [sp, #85] @ 0x55 │ │ │ │ b 325f3c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq sl, r1, r4, asr #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq sl, r1, r8, asr r0 │ │ │ │ - cmpeq r2, r4, lsr ip │ │ │ │ + cmpeq r2, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #124] @ 32615c │ │ │ │ ldr r2, [pc, #124] @ 326160 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -738699,16 +738699,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 326158 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r9, r1, r8, lsl pc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r2, r0, lsl #24 │ │ │ │ - rscseq fp, ip, ip, ror r2 │ │ │ │ + cmpeq r2, r0, lsr #24 │ │ │ │ + smlalseq fp, ip, ip, r2 │ │ │ │ orreq r9, r1, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3280] @ 0xcd0 │ │ │ │ ldr r2, [pc, #492] @ 326374 │ │ │ │ ldr r3, [pc, #492] @ 326378 │ │ │ │ @@ -738736,15 +738736,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 326354 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a17a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ + bl 9a17d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ ldr sl, [r6, #656] @ 0x290 │ │ │ │ mov r8, r0 │ │ │ │ ldrb r3, [sl, #1740] @ 0x6cc │ │ │ │ cmp r3, #5 │ │ │ │ bhi 326364 │ │ │ │ add sl, sp, #240 @ 0xf0 │ │ │ │ mov r2, #532 @ 0x214 │ │ │ │ @@ -738825,15 +738825,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r1, r6, #19968 @ 0x4e00 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 325e90 │ │ │ │ b 326314 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ - bl 94ec34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3c23e8> │ │ │ │ + bl 94ec5c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3c23e8> │ │ │ │ b 3261ec │ │ │ │ mov r0, r8 │ │ │ │ bl 3a9eec │ │ │ │ b 326210 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r9, r1, r0, ror lr │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @@ -738875,15 +738875,15 @@ │ │ │ │ ldr r3, [pc, #332] @ 32655c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 326530 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a17a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ + bl 9a17d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ ldr r3, [r4, #656] @ 0x290 │ │ │ │ mov r6, r0 │ │ │ │ ldrb r3, [r3, #1740] @ 0x6cc │ │ │ │ cmp r3, #5 │ │ │ │ bhi 326540 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -738943,29 +738943,29 @@ │ │ │ │ ldm r4, {r1, r2, r3} │ │ │ │ mov r0, r6 │ │ │ │ bl 3259fc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #12] │ │ │ │ b 3264b8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 94ec34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3c23e8> │ │ │ │ + bl 94ec5c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3c23e8> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ b 32641c │ │ │ │ mov r0, r6 │ │ │ │ bl 3a9eec │ │ │ │ b 32643c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r9, r1, r0, asr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r9, r1, r0, lsl #24 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ orreq r9, r1, r8, lsr fp │ │ │ │ - cmpeq r2, ip, lsr #16 │ │ │ │ + cmpeq r2, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 326690 │ │ │ │ subs r4, r0, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -739031,19 +739031,19 @@ │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3265e4 │ │ │ │ orreq r9, r1, r0, ror sl │ │ │ │ - cmpeq r2, ip, asr #14 │ │ │ │ - ldrsbeq sl, [ip], #216 @ 0xd8 @ │ │ │ │ + cmpeq r2, ip, ror #14 │ │ │ │ + ldrsheq sl, [ip], #216 @ 0xd8 @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strheq r1, [lr], #168 @ 0xa8 @ │ │ │ │ - rsceq r1, lr, r4, rrx │ │ │ │ + ldrdeq r1, [lr], #168 @ 0xa8 @ │ │ │ │ + rsceq r1, lr, r4, lsl #1 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r0] │ │ │ │ ldrne r0, [r3, #252] @ 0xfc │ │ │ │ addne r0, r0, #24 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -739269,15 +739269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 326a40 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0181969c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, lr, r8, asr r7 │ │ │ │ + rsceq r1, lr, r8, ror r7 │ │ │ │ @ instruction: 0xffffecac │ │ │ │ @ instruction: 0xffffec94 │ │ │ │ @ instruction: 0xffffed54 │ │ │ │ orreq r9, r1, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -739800,17 +739800,17 @@ │ │ │ │ bne 327264 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3271e8 │ │ │ │ b 3270e0 │ │ │ │ orreq r9, r1, ip, asr r0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ muleq r0, r1, r1 │ │ │ │ - rsceq r0, lr, r0, ror r4 │ │ │ │ - cmpeq r2, r8, ror #22 │ │ │ │ - rsceq r0, lr, r0, ror #29 │ │ │ │ + smlaleq r0, lr, r0, r4 │ │ │ │ + cmpeq r2, r8, lsl #23 │ │ │ │ + rsceq r0, lr, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh r4, [r1, #12] │ │ │ │ mov r5, r1 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -740546,18 +740546,18 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01818398 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r8, r1, r8, ror r3 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ orreq r8, r1, r8, asr r3 │ │ │ │ andeq r1, r0, r4, lsl #22 │ │ │ │ - rsceq r0, lr, r8, asr #8 │ │ │ │ - rsceq r3, lr, ip, lsr r7 │ │ │ │ - rsceq r0, lr, r0, lsr r4 │ │ │ │ - smlalseq r1, fp, r0, r9 │ │ │ │ + rsceq r0, lr, r8, ror #8 │ │ │ │ + rsceq r3, lr, ip, asr r7 │ │ │ │ + rsceq r0, lr, r0, asr r4 │ │ │ │ + ldrheq r1, [fp], #144 @ 0x90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #276] @ 327f7c │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -740627,18 +740627,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 327ea4 │ │ │ │ orreq r8, r1, ip, lsl #3 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, r4, ror lr │ │ │ │ + @ instruction: 0x01527e94 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - rsceq pc, sp, r8, asr #14 │ │ │ │ - rsceq r0, lr, r4, lsl r2 │ │ │ │ + rsceq pc, sp, r8, ror #14 │ │ │ │ + rsceq r0, lr, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r7, r5, #1680 @ 0x690 │ │ │ │ @@ -740858,15 +740858,15 @@ │ │ │ │ ldrh r3, [r6, #2] │ │ │ │ ldrh r2, [r6] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, [r0] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ strh r3, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 974e60 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8614> │ │ │ │ + bl 974e88 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8614> │ │ │ │ ldr lr, [r6, #220] @ 0xdc │ │ │ │ add r3, r7, #1328 @ 0x530 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp lr, #0 │ │ │ │ strh r3, [r4, #14] │ │ │ │ strh r0, [r4, #10] │ │ │ │ beq 328378 │ │ │ │ @@ -741553,15 +741553,15 @@ │ │ │ │ bl 30f048 │ │ │ │ str r0, [r7, #32] │ │ │ │ b 328dcc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r7, r1, ip, lsl #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r7, [r1, ip] │ │ │ │ - rsceq lr, sp, r8, ror #17 │ │ │ │ + rsceq lr, sp, r8, lsl #18 │ │ │ │ eorsgt r3, r0, r3, lsl #28 │ │ │ │ ldr r3, [r0, #1736] @ 0x6c8 │ │ │ │ add r2, r3, #1 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ str r2, [r0, #1736] @ 0x6c8 │ │ │ │ str r1, [r3, #1724] @ 0x6bc │ │ │ │ bx lr │ │ │ │ @@ -741771,17 +741771,17 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 329068 │ │ │ │ @ instruction: 0x01816fb4 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrheq r6, [r2, #-204] @ 0xffffff34 │ │ │ │ - rsceq lr, sp, ip, ror #10 │ │ │ │ - rsceq pc, sp, r0, asr r0 @ │ │ │ │ + ldrsbeq r6, [r2, #-204] @ 0xffffff34 │ │ │ │ + rsceq lr, sp, ip, lsl #11 │ │ │ │ + rsceq pc, sp, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #888] @ 329504 │ │ │ │ ldr r3, [pc, #888] @ 329508 │ │ │ │ @@ -741852,15 +741852,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 32929c │ │ │ │ mov r0, r4 │ │ │ │ bl 3ace58 │ │ │ │ add r0, r5, #19968 @ 0x4e00 │ │ │ │ and r1, r6, #1 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl e322bc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418630> │ │ │ │ + bl e322e4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418630> │ │ │ │ ldr r2, [pc, #612] @ 329518 │ │ │ │ ldr r3, [pc, #592] @ 329508 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -742007,22 +742007,22 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 3291d8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, r1, ip, ror #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq r6, r1, r8, lsr lr │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq lr, sp, r8, asr #31 │ │ │ │ + rsceq lr, sp, r8, ror #31 │ │ │ │ orreq r6, r1, r4, asr #26 │ │ │ │ - strdeq lr, [sp], #236 @ 0xec @ │ │ │ │ - rsceq lr, sp, r8, ror #29 │ │ │ │ - rsceq lr, sp, r8, lsl #27 │ │ │ │ - cmpeq r2, r0, lsl r9 │ │ │ │ - ldrdeq lr, [sp], #20 @ │ │ │ │ - rsceq lr, sp, ip, asr #25 │ │ │ │ + rsceq lr, sp, ip, lsl pc │ │ │ │ + rsceq lr, sp, r8, lsl #30 │ │ │ │ + rsceq lr, sp, r8, lsr #27 │ │ │ │ + cmpeq r2, r0, lsr r9 │ │ │ │ + strdeq lr, [sp], #20 @ │ │ │ │ + rsceq lr, sp, ip, ror #25 │ │ │ │ bics r3, r1, #12288 @ 0x3000 │ │ │ │ bxeq lr │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ b 329170 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -742093,15 +742093,15 @@ │ │ │ │ ldr r0, [r8, #3608] @ 0xe18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329660 │ │ │ │ bl 3bd224 │ │ │ │ add r0, r4, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ - bl 974b04 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ + bl 974b2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ ldr r5, [r4, #1300] @ 0x514 │ │ │ │ cmp r5, #0 │ │ │ │ beq 329690 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -742123,19 +742123,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 329804 │ │ │ │ mov r0, r4 │ │ │ │ bl 32f7b0 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3296e8 │ │ │ │ - bl 96942c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dcbe0> │ │ │ │ + bl 969454 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dcbe0> │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3296f8 │ │ │ │ - bl 99846c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ + bl 998494 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ ldr r1, [r4, #668] @ 0x29c │ │ │ │ cmp r1, #0 │ │ │ │ beq 329710 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #672] @ 0x2a0 │ │ │ │ @@ -742159,19 +742159,19 @@ │ │ │ │ add r0, r4, #19712 @ 0x4d00 │ │ │ │ mov r2, #16 │ │ │ │ add r0, r0, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ bl 53d00 │ │ │ │ str r5, [r8, #3440] @ 0xd70 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl e33234 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ + bl e3325c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ add r5, r4, #1584 @ 0x630 │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ add r6, r4, #1712 @ 0x6b0 │ │ │ │ - bl e33234 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ + bl e3325c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r6, r6, #8 │ │ │ │ b 3297a0 │ │ │ │ bl 3bd224 │ │ │ │ cmp r6, r5 │ │ │ │ beq 3297ac │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -742181,15 +742181,15 @@ │ │ │ │ bl 3bf15c │ │ │ │ ldr r0, [r4, #660] @ 0x294 │ │ │ │ bl 3c0334 │ │ │ │ ldr r0, [r4, #660] @ 0x294 │ │ │ │ bl 3bfb04 │ │ │ │ add r0, r4, #19968 @ 0x4e00 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl e3221c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418590> │ │ │ │ + bl e32244 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418590> │ │ │ │ add r0, r4, #708 @ 0x2c4 │ │ │ │ bl 3ac05c │ │ │ │ ldr r0, [r8, #3620] @ 0xe24 │ │ │ │ bl 3a958c │ │ │ │ ldr r2, [pc, #312] @ 329920 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r2, r3 │ │ │ │ @@ -742267,20 +742267,20 @@ │ │ │ │ mov r1, r0 │ │ │ │ beq 3298e4 │ │ │ │ b 3298f4 │ │ │ │ orreq r6, r1, ip, lsl #21 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsceq sp, sp, r0, ror lr │ │ │ │ - rsceq lr, sp, r0, asr #20 │ │ │ │ - @ instruction: 0x01526594 │ │ │ │ + smlaleq sp, sp, r0, lr @ │ │ │ │ + rsceq lr, sp, r0, ror #20 │ │ │ │ + ldrheq r6, [r2, #-84] @ 0xffffffac │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - ldrdeq lr, [sp], #148 @ 0x94 @ │ │ │ │ - rsceq sp, sp, r4, lsl lr │ │ │ │ + strdeq lr, [sp], #148 @ 0x94 @ │ │ │ │ + rsceq sp, sp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr ip, [pc, #440] @ 329b0c │ │ │ │ ldr r3, [pc, #440] @ 329b10 │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ @@ -742393,15 +742393,15 @@ │ │ │ │ add sp, sp, #128 @ 0x80 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r6, r1, r0, lsr #13 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ eorseq r0, r1, r1 │ │ │ │ - cmpeq r2, r8, lsr r4 │ │ │ │ + cmpeq r2, r8, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #30 │ │ │ │ orreq r6, r1, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #16384 @ 0x4000 │ │ │ │ @@ -742531,27 +742531,27 @@ │ │ │ │ ldr r3, [pc, #720] @ 32a000 │ │ │ │ mov r7, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #480] @ 0x1e0 │ │ │ │ ldr r3, [pc, #708] @ 32a004 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #484] @ 0x1e4 │ │ │ │ - bl 998334 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bae8> │ │ │ │ + bl 99835c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bae8> │ │ │ │ cmp r0, r8 │ │ │ │ str r0, [r4, #16] │ │ │ │ beq 329f34 │ │ │ │ add r6, r5, #1680 @ 0x690 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl e33220 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ + bl e33248 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ - bl e33220 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ + bl e33248 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ add r0, r4, #19712 @ 0x4d00 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #112 @ 0x70 │ │ │ │ bl 53d00 │ │ │ │ mov r0, r4 │ │ │ │ bl 32c0d4 │ │ │ │ @@ -742560,15 +742560,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32fcc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 338ad4 │ │ │ │ mov r0, r4 │ │ │ │ bl 338178 │ │ │ │ mov r0, r4 │ │ │ │ - bl 968ee8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dc69c> │ │ │ │ + bl 968f10 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dc69c> │ │ │ │ cmp r0, r8 │ │ │ │ str r0, [r4, #664] @ 0x298 │ │ │ │ beq 329f34 │ │ │ │ mov r1, r8 │ │ │ │ ldr r8, [r4, #656] @ 0x290 │ │ │ │ add r3, r4, #848 @ 0x350 │ │ │ │ add r6, r8, #1680 @ 0x690 │ │ │ │ @@ -742623,15 +742623,15 @@ │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 997fec , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b7a0> │ │ │ │ + bl 998014 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b7a0> │ │ │ │ ldr r1, [r5, #2824] @ 0xb08 │ │ │ │ add r0, r4, #708 @ 0x2c4 │ │ │ │ bl 3abfc4 │ │ │ │ ldr r2, [pc, #328] @ 32a014 │ │ │ │ ldr r3, [pc, #256] @ 329fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -742764,23 +742764,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r0, #636 @ 0x27c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, r1, #12 │ │ │ │ add r3, sp, #16 │ │ │ │ - bl 996d00 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a4b4> │ │ │ │ + bl 996d28 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a4b4> │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ bne 32a104 │ │ │ │ mov r4, r5 │ │ │ │ b 32a064 │ │ │ │ mov r1, #16 │ │ │ │ - bl 997de8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b59c> │ │ │ │ + bl 997e10 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b59c> │ │ │ │ ldr r3, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [r5, #724] @ 0x2d4 │ │ │ │ lsr r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsl #30 │ │ │ │ lsr r2, r2, #2 │ │ │ │ str r3, [r5, #736] @ 0x2e0 │ │ │ │ str r2, [r5, #740] @ 0x2e4 │ │ │ │ @@ -743149,19 +743149,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ b 32a630 │ │ │ │ ldr r3, [pc, #28] @ 32a6fc │ │ │ │ add r3, pc, r3 │ │ │ │ b 32a610 │ │ │ │ orreq r5, r1, ip, ror #22 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, ip, lsr #17 │ │ │ │ - rsceq sp, sp, r0, asr #32 │ │ │ │ - rsceq sp, sp, r8, ror #24 │ │ │ │ - rsceq sp, sp, r8, lsl r7 │ │ │ │ - rsceq sp, sp, ip, lsl #14 │ │ │ │ + cmpeq r2, ip, asr #17 │ │ │ │ + rsceq sp, sp, r0, rrx │ │ │ │ + rsceq sp, sp, r8, lsl #25 │ │ │ │ + rsceq sp, sp, r8, lsr r7 │ │ │ │ + rsceq sp, sp, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [r0, #40] @ 0x28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r7, #1984] @ 0x7c0 │ │ │ │ @@ -744184,17 +744184,17 @@ │ │ │ │ bne 32b6c8 │ │ │ │ b 32b170 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ad848 │ │ │ │ b 32b404 │ │ │ │ orreq r4, r1, r0, asr #30 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, r0, asr #17 │ │ │ │ - rsceq ip, sp, r8, lsr #32 │ │ │ │ - rsceq ip, sp, ip, ror ip │ │ │ │ + cmpeq r2, r0, ror #17 │ │ │ │ + rsceq ip, sp, r8, asr #32 │ │ │ │ + smlaleq ip, sp, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr lr, [pc, #2204] @ 32bfd8 │ │ │ │ ldr ip, [pc, #2204] @ 32bfdc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -744329,15 +744329,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97564c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8e00> │ │ │ │ + bl 975674 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8e00> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32b8fc │ │ │ │ mov lr, r7 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ mov r7, ip │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -744371,28 +744371,28 @@ │ │ │ │ b 32b8fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 96f680 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e2e34> │ │ │ │ + bl 96f6a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e2e34> │ │ │ │ b 32b8fc │ │ │ │ ldr lr, [pc, #1496] @ 32bfec │ │ │ │ ldr ip, [pc, #1476] @ 32bfdc │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr lr, [ip] │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ eors lr, ip, lr │ │ │ │ mov ip, #0 │ │ │ │ bne 32bfc0 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96f460 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e2c14> │ │ │ │ + b 96f488 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e2c14> │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32b7d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ace58 │ │ │ │ @@ -744750,25 +744750,25 @@ │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x018148bc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0181489c │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ strdeq r4, [r1, r4] │ │ │ │ orreq r4, r1, r4, ror #11 │ │ │ │ - cmpeq r2, r8, lsr #8 │ │ │ │ - rsceq ip, sp, ip, asr r8 │ │ │ │ - rsceq fp, sp, r0, asr #23 │ │ │ │ - cmpeq r2, r8, lsr r2 │ │ │ │ + cmpeq r2, r8, asr #8 │ │ │ │ + rsceq ip, sp, ip, ror r8 │ │ │ │ + rsceq fp, sp, r0, ror #23 │ │ │ │ + cmpeq r2, r8, asr r2 │ │ │ │ bcs fedd6ab4 @@Base+0xfd29dfac> │ │ │ │ - cmpeq r2, r8, lsr #3 │ │ │ │ + cmpeq r2, r8, asr #3 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - ldrsbeq r4, [r2, #-8] │ │ │ │ - rsceq fp, sp, r0, lsr #30 │ │ │ │ - rsceq fp, sp, r4, lsl pc │ │ │ │ - cmpeq r2, r0, ror pc │ │ │ │ + ldrsheq r4, [r2, #-8] │ │ │ │ + rsceq fp, sp, r0, asr #30 │ │ │ │ + rsceq fp, sp, r4, lsr pc │ │ │ │ + @ instruction: 0x01523f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ @@ -744927,15 +744927,15 @@ │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32c2b8 │ │ │ │ orrs r3, r6, r5 │ │ │ │ mov r0, r8 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ - bl 996af4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a2a8> │ │ │ │ + bl 996b1c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a2a8> │ │ │ │ orrs r3, r6, r5 │ │ │ │ beq 32c25c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ beq 32c344 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -744971,16 +744971,16 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c308 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f09d8 │ │ │ │ b 32c308 │ │ │ │ bl 2f09d8 │ │ │ │ b 32c308 │ │ │ │ - cmpeq r2, r4, ror #25 │ │ │ │ - rscseq r5, ip, r4, lsl #2 │ │ │ │ + cmpeq r2, r4, lsl #26 │ │ │ │ + rscseq r5, ip, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -745193,16 +745193,16 @@ │ │ │ │ bl 53820 <__errno_location@plt> │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r3, [r0] │ │ │ │ b 32c6b8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r3, r1, r0, asr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq fp, sp, r8, lsl lr │ │ │ │ - rsceq fp, sp, r0, lsr lr │ │ │ │ + rsceq fp, sp, r8, lsr lr │ │ │ │ + rsceq fp, sp, r0, asr lr │ │ │ │ orreq r3, r1, r4, asr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r2, [pc, #532] @ 32c918 │ │ │ │ @@ -745338,18 +745338,18 @@ │ │ │ │ bl 3bfed8 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r4, [r0, #20] │ │ │ │ b 32c8b8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r1, r4] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r2, r4, lsr #16 │ │ │ │ - rscseq r4, ip, r0, ror #24 │ │ │ │ + cmpeq r2, r4, asr #16 │ │ │ │ + rscseq r4, ip, r0, lsl #25 │ │ │ │ orreq r3, r1, r4, ror r8 │ │ │ │ - rsceq sl, sp, r4, ror lr │ │ │ │ + smlaleq sl, sp, r4, lr │ │ │ │ eorsgt r3, r0, r3, lsl #28 │ │ │ │ eorsgt r6, r0, sl, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ @@ -745472,16 +745472,16 @@ │ │ │ │ ldr r0, [r0, #636] @ 0x27c │ │ │ │ mvn r2, #0 │ │ │ │ bl 32c23c │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #20] │ │ │ │ b 30f048 │ │ │ │ - rscseq r4, ip, r8, ror r8 │ │ │ │ - cmpeq r2, ip, lsl r4 │ │ │ │ + smlalseq r4, ip, r8, r8 │ │ │ │ + cmpeq r2, ip, lsr r4 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -745752,18 +745752,18 @@ │ │ │ │ b 32ce8c │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e6e20 │ │ │ │ b 32cf30 │ │ │ │ orreq r3, r1, ip, lsl #3 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r2, ip, lsr #31 │ │ │ │ + cmpeq r2, ip, asr #31 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsceq fp, sp, ip, asr #8 │ │ │ │ - rsceq sl, sp, ip, asr #14 │ │ │ │ + rsceq fp, sp, ip, ror #8 │ │ │ │ + rsceq sl, sp, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ @@ -746850,17 +746850,17 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r2, r1, ip, lsl ip │ │ │ │ orreq r2, r1, ip, lsl #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ @ instruction: 0x0181229c │ │ │ │ - cmpeq r2, r8, lsl #31 │ │ │ │ - rsceq sl, sp, ip, ror #7 │ │ │ │ - rsceq r9, sp, r4, asr #13 │ │ │ │ + cmpeq r2, r8, lsr #31 │ │ │ │ + rsceq sl, sp, ip, lsl #8 │ │ │ │ + rsceq r9, sp, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r6, r3, #16384 @ 0x4000 │ │ │ │ @@ -746977,15 +746977,15 @@ │ │ │ │ bl 32ce54 │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b e32554 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4188c8> │ │ │ │ + b e3257c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4188c8> │ │ │ │ cmp r7, #0 │ │ │ │ beq 32e2e4 │ │ │ │ ldr r3, [pc, #2084] @ 32eaf4 │ │ │ │ ldrb ip, [r0, #203] @ 0xcb │ │ │ │ ldr r5, [fp, r3] │ │ │ │ add r3, r0, #12 │ │ │ │ ldr r9, [r5] │ │ │ │ @@ -746998,15 +746998,15 @@ │ │ │ │ ldr r1, [r4, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e830 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, r4, #196 @ 0xc4 │ │ │ │ - bl 998054 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b808> │ │ │ │ + bl 99807c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40b808> │ │ │ │ ldr r3, [r6, #3988] @ 0xf94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e7d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 32e144 │ │ │ │ ldr r3, [pc, #1988] @ 32eaf4 │ │ │ │ ldrb ip, [r4, #203] @ 0xcb │ │ │ │ @@ -747506,17 +747506,17 @@ │ │ │ │ ldrh r7, [r9, #66] @ 0x42 │ │ │ │ ldrh sl, [r9, #62] @ 0x3e │ │ │ │ b 32e46c │ │ │ │ strdeq r1, [r1, r4] │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r0, r0, ip, lsr pc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - rsceq r8, sp, r0, lsr #29 │ │ │ │ - cmpeq r2, r8, ror #14 │ │ │ │ - ldrdeq r9, [sp], #188 @ 0xbc @ │ │ │ │ + rsceq r8, sp, r0, asr #29 │ │ │ │ + cmpeq r2, r8, lsl #15 │ │ │ │ + strdeq r9, [sp], #188 @ 0xbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #416] @ 0x1a0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ subs r1, r1, #0 │ │ │ │ @@ -747656,15 +747656,15 @@ │ │ │ │ str r3, [sp, #676] @ 0x2a4 │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ mov r2, #32 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - bl 960c94 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d4448> │ │ │ │ + bl 960cbc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d4448> │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #180] @ 0xb4 │ │ │ │ ldreq r3, [r4, #192] @ 0xc0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #48] @ 32edac │ │ │ │ @@ -747722,15 +747722,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, #4 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 966320 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9ad4> │ │ │ │ + bl 966348 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9ad4> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32f1a0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r9, #0 │ │ │ │ ldrb r3, [r3, #50] @ 0x32 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -747741,34 +747741,34 @@ │ │ │ │ movne r2, #19 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 96380c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d6fc0> │ │ │ │ + bl 963834 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d6fc0> │ │ │ │ cmp r7, r9 │ │ │ │ beq 32f198 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ add r8, sp, #148 @ 0x94 │ │ │ │ add r7, sp, #164 @ 0xa4 │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 963ccc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ + bl 963cf4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 96403c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d77f0> │ │ │ │ + bl 964064 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d77f0> │ │ │ │ ldrb r3, [sp, #68] @ 0x44 │ │ │ │ ldrb ip, [sp, #69] @ 0x45 │ │ │ │ ands r5, r3, #15 │ │ │ │ movne r5, #1 │ │ │ │ cmp r3, #15 │ │ │ │ movhi r5, #0 │ │ │ │ andls r5, r5, #1 │ │ │ │ @@ -747788,39 +747788,39 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r3, #5 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 964c2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d83e0> │ │ │ │ + bl 964c54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d83e0> │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm r8, {r1, r2, r3} │ │ │ │ - bl 964850 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ + bl 964878 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm r7, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm r6, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r3, r9 │ │ │ │ bne 32eed8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne 32f064 │ │ │ │ @@ -747828,25 +747828,25 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9660a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d985c> │ │ │ │ + bl 9660d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d985c> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 966568 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9d1c> │ │ │ │ + bl 966590 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9d1c> │ │ │ │ ldr r2, [pc, #376] @ 32f1b4 │ │ │ │ ldr r3, [pc, #368] @ 32f1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -747856,15 +747856,15 @@ │ │ │ │ add sp, sp, #204 @ 0xcc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 963ccc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ + bl 963cf4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ ldrb ip, [sp, #100] @ 0x64 │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #180] @ 0xb4 │ │ │ │ and ip, ip, #64 @ 0x40 │ │ │ │ bic r3, r3, #240 @ 0xf0 │ │ │ │ orr ip, ip, r3 │ │ │ │ @@ -747872,15 +747872,15 @@ │ │ │ │ ldm r6, {r0, r1, r2, r3} │ │ │ │ add r5, sp, #116 @ 0x74 │ │ │ │ add r7, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 96403c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d77f0> │ │ │ │ + bl 964064 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d77f0> │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ ands r8, r3, #15 │ │ │ │ movne r8, #1 │ │ │ │ cmp r3, #15 │ │ │ │ movhi r8, #0 │ │ │ │ andls r8, r8, #1 │ │ │ │ @@ -747902,39 +747902,39 @@ │ │ │ │ mov r3, ip │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 964c2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d83e0> │ │ │ │ + bl 964c54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d83e0> │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm sl, {r1, r2, r3} │ │ │ │ - bl 964850 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ + bl 964878 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm r9, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ ldm r6, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ b 32efe8 │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ b 32efe0 │ │ │ │ mov r5, r4 │ │ │ │ b 32f034 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x018111b8 │ │ │ │ @@ -748128,44 +748128,44 @@ │ │ │ │ str r0, [r4, #936] @ 0x3a8 │ │ │ │ ldrb r3, [r3, #1740] @ 0x6cc │ │ │ │ cmp r3, #5 │ │ │ │ bhi 32f750 │ │ │ │ cmp r3, #4 │ │ │ │ bhi 32f43c │ │ │ │ mov r0, #0 │ │ │ │ - bl 966320 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9ad4> │ │ │ │ + bl 966348 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9ad4> │ │ │ │ subs r5, r0, #0 │ │ │ │ moveq r6, r5 │ │ │ │ beq 32f6a4 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sl, sp, #44 @ 0x2c │ │ │ │ - bl 9638b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d706c> │ │ │ │ + bl 9638e0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d706c> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9638b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d706c> │ │ │ │ + bl 9638e0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d706c> │ │ │ │ ldr r2, [r4] │ │ │ │ mov r3, #0 │ │ │ │ ldrb r2, [r2, #50] @ 0x32 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ add fp, sp, #76 @ 0x4c │ │ │ │ - bl 963ccc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ + bl 963cf4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 963ccc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ + bl 963cf4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7480> │ │ │ │ ldrb r3, [sp, #60] @ 0x3c │ │ │ │ add r7, sp, #92 @ 0x5c │ │ │ │ ands ip, r3, #15 │ │ │ │ movne ip, #1 │ │ │ │ cmp r3, #15 │ │ │ │ movhi ip, #0 │ │ │ │ andls ip, ip, #1 │ │ │ │ @@ -748182,28 +748182,28 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, lr │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ ldm r7, {r1, r2, r3} │ │ │ │ - bl 964850 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ + bl 964878 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ ldm r6, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ ldrb r1, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [sp, #77] @ 0x4d │ │ │ │ ands r2, r1, #15 │ │ │ │ movne r2, #1 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r1, #15 │ │ │ │ movhi ip, #0 │ │ │ │ @@ -748218,47 +748218,47 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r3, lr │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ ldm r7, {r1, r2, r3} │ │ │ │ - bl 964850 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ + bl 964878 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d8004> │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ ldm r6, {r1, r2, r3} │ │ │ │ - bl 964678 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ + bl 9646a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d7e2c> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 964a0c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ + bl 964a34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d81c0> │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 964d30 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ + bl 964d58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d84e4> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9660a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d985c> │ │ │ │ + bl 9660d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d985c> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 966568 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9d1c> │ │ │ │ + bl 966590 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3d9d1c> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #976] @ 0x3d0 │ │ │ │ bl 32ee14 │ │ │ │ ldr r3, [r4, #656] @ 0x290 │ │ │ │ str r0, [r4, #992] @ 0x3e0 │ │ │ │ @@ -748300,15 +748300,15 @@ │ │ │ │ b 32f43c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ecf8 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 97890c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ec0c0> │ │ │ │ + bl 978934 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ec0c0> │ │ │ │ ldr r3, [r4, #656] @ 0x290 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ ldrb r3, [r3, #1740] @ 0x6cc │ │ │ │ b 32f4ac │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r0, r1, r4, lsr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @@ -748316,16 +748316,16 @@ │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0x01810bb4 │ │ │ │ - rsceq r8, sp, ip, lsr #31 │ │ │ │ - rsceq r9, sp, r4, lsr #1 │ │ │ │ + rsceq r8, sp, ip, asr #31 │ │ │ │ + rsceq r9, sp, r4, asr #1 │ │ │ │ ldr r3, [r0, #632] @ 0x278 │ │ │ │ tst r3, #1 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -748508,15 +748508,15 @@ │ │ │ │ b 32fa54 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ bl 53d00 │ │ │ │ mov r3, r0 │ │ │ │ b 32fa54 │ │ │ │ - cmpeq r2, r9, ror #10 │ │ │ │ + cmpeq r2, r9, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r3, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -748642,15 +748642,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 549c0 │ │ │ │ str r6, [r7, #2608] @ 0xa30 │ │ │ │ str r0, [r7, #2612] @ 0xa34 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmpeq r2, sl, ror #7 │ │ │ │ + cmpeq r2, sl, lsl #8 │ │ │ │ ldr ip, [pc, #92] @ 32fd28 │ │ │ │ ldr r1, [pc, #92] @ 32fd2c │ │ │ │ ldr r2, [pc, #92] @ 32fd30 │ │ │ │ ldr r3, [pc, #92] @ 32fd34 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -748734,15 +748734,15 @@ │ │ │ │ add r0, r0, #1184 @ 0x4a0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ add r0, r0, #1200 @ 0x4b0 │ │ │ │ ldrd r0, [r0, #-8] │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - cmpeq r2, r3, asr #4 │ │ │ │ + cmpeq r2, r3, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r1, #24] │ │ │ │ ldr r0, [r1, #32] │ │ │ │ mov r4, r1 │ │ │ │ @@ -748944,15 +748944,15 @@ │ │ │ │ ldrsh r3, [r4, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldmib r4, {r2, r3} │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 982a2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ + bl 982a54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ ldrb r3, [r5, #1335] @ 0x537 │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #1335] @ 0x537 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -748989,28 +748989,28 @@ │ │ │ │ beq 330270 │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ str r8, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, r6 │ │ │ │ beq 330244 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996b58 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a30c> │ │ │ │ + bl 996b80 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a30c> │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 330258 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ cmp r1, #4096 @ 0x1000 │ │ │ │ movcs r1, #0 │ │ │ │ movcc r1, #1 │ │ │ │ b 330228 │ │ │ │ add r0, r7, #3024 @ 0xbd0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl e30808 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b7c> │ │ │ │ + bl e30830 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416b7c> │ │ │ │ str r0, [r4, #124] @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 543d8 │ │ │ │ mov r4, #0 │ │ │ │ b 33023c │ │ │ │ @@ -749165,15 +749165,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r4, [r3] │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ add r0, r5, #160 @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 455af4 │ │ │ │ + bl 455b20 │ │ │ │ b 330484 │ │ │ │ cmp r4, #0 │ │ │ │ ble 330300 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ b 330420 │ │ │ │ @@ -749188,15 +749188,15 @@ │ │ │ │ str r2, [r5, #412] @ 0x19c │ │ │ │ b 3304a8 │ │ │ │ ldr r3, [sl] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 330460 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r4, r0 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330a5c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -749245,15 +749245,15 @@ │ │ │ │ beq 330354 │ │ │ │ b 330460 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrb r0, [r5, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldrh r0, [r5, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3309a0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ @@ -749327,15 +749327,15 @@ │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, ip │ │ │ │ cmpeq r0, lr │ │ │ │ bne 330748 │ │ │ │ mov r1, #3 │ │ │ │ b 330464 │ │ │ │ add r0, r5, #160 @ 0xa0 │ │ │ │ - bl 455bdc │ │ │ │ + bl 455c08 │ │ │ │ b 3304b4 │ │ │ │ mov r2, #0 │ │ │ │ b 33078c │ │ │ │ cmp r3, r2 │ │ │ │ beq 3306cc │ │ │ │ ldr r1, [r0, #8]! │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -749343,15 +749343,15 @@ │ │ │ │ orrs r1, r1, ip │ │ │ │ bne 330784 │ │ │ │ ldr r3, [sl] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 330460 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r6, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r4, r0 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330a74 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -749385,15 +749385,15 @@ │ │ │ │ b 330460 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ tst r0, #128 @ 0x80 │ │ │ │ beq 33039c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330a68 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -749426,15 +749426,15 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ mov r3, r4 │ │ │ │ b 33038c │ │ │ │ tst r0, #128 @ 0x80 │ │ │ │ beq 330460 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r4, r0 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330a80 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -749477,15 +749477,15 @@ │ │ │ │ bne 330768 │ │ │ │ b 33037c │ │ │ │ tst r0, #128 @ 0x80 │ │ │ │ beq 3306dc │ │ │ │ b 330854 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r6, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r4, r0 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330a8c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [r6, #88] @ 0x58 │ │ │ │ @@ -749530,34 +749530,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 33091c │ │ │ │ ldr r3, [pc, #88] @ 330aec │ │ │ │ add r3, pc, r3 │ │ │ │ b 3309e8 │ │ │ │ orreq pc, r0, r8, asr #26 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r8, sp, r0, asr #2 │ │ │ │ - rsceq r7, sp, r4, ror #1 │ │ │ │ + rsceq r8, sp, r0, ror #2 │ │ │ │ + rsceq r7, sp, r4, lsl #2 │ │ │ │ andeq r0, r0, r7, asr r5 │ │ │ │ - ldrsheq pc, [r1, #-152] @ 0xffffff68 @ │ │ │ │ - strdeq r6, [sp], #240 @ 0xf0 @ │ │ │ │ - rsceq r7, sp, ip, asr #31 │ │ │ │ - rsceq r8, sp, r8, lsr r1 │ │ │ │ - rsceq r6, sp, r8, ror lr │ │ │ │ - rsceq r7, sp, ip, asr pc │ │ │ │ - ldrdeq r6, [sp], #208 @ 0xd0 @ │ │ │ │ - rsceq r7, sp, r4, lsl lr │ │ │ │ - rsceq r6, sp, ip, lsr #26 │ │ │ │ - rsceq r7, sp, r4, asr #8 │ │ │ │ - rsceq r7, sp, ip, lsl #29 │ │ │ │ - rsceq r6, sp, r0, ror #24 │ │ │ │ - rsceq r7, sp, r8, lsl #7 │ │ │ │ - rsceq r7, sp, ip, ror r3 │ │ │ │ - rsceq r7, sp, r0, ror r3 │ │ │ │ - rsceq r7, sp, r4, ror #6 │ │ │ │ - rsceq r7, sp, r8, asr r3 │ │ │ │ + cmppeq r1, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + rsceq r7, sp, r0, lsl r0 │ │ │ │ + rsceq r7, sp, ip, ror #31 │ │ │ │ + rsceq r8, sp, r8, asr r1 │ │ │ │ + smlaleq r6, sp, r8, lr │ │ │ │ + rsceq r7, sp, ip, ror pc │ │ │ │ + strdeq r6, [sp], #208 @ 0xd0 @ │ │ │ │ + rsceq r7, sp, r4, lsr lr │ │ │ │ + rsceq r6, sp, ip, asr #26 │ │ │ │ + rsceq r7, sp, r4, ror #8 │ │ │ │ + rsceq r7, sp, ip, lsr #29 │ │ │ │ + rsceq r6, sp, r0, lsl #25 │ │ │ │ + rsceq r7, sp, r8, lsr #7 │ │ │ │ + smlaleq r7, sp, ip, r3 │ │ │ │ + smlaleq r7, sp, r0, r3 │ │ │ │ + rsceq r7, sp, r4, lsl #7 │ │ │ │ + rsceq r7, sp, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, #1 │ │ │ │ @@ -749619,15 +749619,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq pc, r0, r0, lsl #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r0, ip, r0, ror #15 │ │ │ │ + rscseq r0, ip, r0, lsl #16 │ │ │ │ orreq pc, r0, ip, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r0, #76] @ 0x4c │ │ │ │ @@ -749709,20 +749709,20 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 330d5c │ │ │ │ bl 3bd224 │ │ │ │ ldr r0, [r4, #488] @ 0x1e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330d70 │ │ │ │ ldr r1, [r5, #3060] @ 0xbf4 │ │ │ │ - bl 9b52b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428a6c> │ │ │ │ + bl 9b52e0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428a6c> │ │ │ │ ldrb r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 330dc4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996bb8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a36c> │ │ │ │ + bl 996be0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a36c> │ │ │ │ ldr r5, [r4, #496] @ 0x1f0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 330da4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -749734,15 +749734,15 @@ │ │ │ │ bl 543d8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 543d8 │ │ │ │ add r0, r6, #3024 @ 0xbd0 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ add r0, r0, #4 │ │ │ │ - bl e308e4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416c58> │ │ │ │ + bl e3090c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416c58> │ │ │ │ b 330d7c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 327f94 │ │ │ │ b 330d3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -749893,15 +749893,15 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r6] │ │ │ │ blx r3 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 331074 │ │ │ │ ldr r1, [r4, #3060] @ 0xbf4 │ │ │ │ - bl 9b52b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428a6c> │ │ │ │ + bl 9b52e0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428a6c> │ │ │ │ ldr r6, [r4, #1448] @ 0x5a8 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ mov r6, r0 │ │ │ │ @@ -750028,15 +750028,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bne 331290 │ │ │ │ ldr r1, [r5, #3060] @ 0xbf4 │ │ │ │ cmp r1, #0 │ │ │ │ beq 331270 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5434 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428be8> │ │ │ │ + bl 9b545c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x428be8> │ │ │ │ str r0, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r8] │ │ │ │ mov r3, #1 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ strb r3, [r4, #484] @ 0x1e4 │ │ │ │ bne 331390 │ │ │ │ mov r0, r9 │ │ │ │ @@ -750056,15 +750056,15 @@ │ │ │ │ strb r3, [r4, #122] @ 0x7a │ │ │ │ b 3311bc │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ mov r1, #1 │ │ │ │ mov fp, r0 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33139c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -750103,26 +750103,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #2 │ │ │ │ stm sp, {ip, lr} │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 2e8ef8 │ │ │ │ b 3311d4 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ - bl 455bdc │ │ │ │ + bl 455c08 │ │ │ │ b 331284 │ │ │ │ ldr r3, [pc, #28] @ 3313c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3312f8 │ │ │ │ orreq lr, r0, r4, asr lr │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, r4, lsl #25 │ │ │ │ - smlaleq r7, sp, r0, r6 │ │ │ │ - rsceq r6, sp, r4, lsr r3 │ │ │ │ - rsceq r6, sp, r8, asr #20 │ │ │ │ + cmpeq r1, r4, lsr #25 │ │ │ │ + strheq r7, [sp], #96 @ 0x60 @ │ │ │ │ + rsceq r6, sp, r4, asr r3 │ │ │ │ + rsceq r6, sp, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #312] @ 331518 │ │ │ │ mov r7, r3 │ │ │ │ @@ -750211,15 +750211,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 977068 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea81c> │ │ │ │ + bl 977090 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea81c> │ │ │ │ ldr r3, [pc, #324] @ 331694 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 33168c │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -750266,15 +750266,15 @@ │ │ │ │ and r3, r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4] │ │ │ │ str r2, [r4, #4] │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 977040 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea7f4> │ │ │ │ + bl 977068 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ea7f4> │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tst r2, #4 │ │ │ │ bne 331650 │ │ │ │ ldr r3, [r0, #428] @ 0x1ac │ │ │ │ @@ -750295,16 +750295,16 @@ │ │ │ │ ldr r3, [r3, #164] @ 0xa4 │ │ │ │ b 3315c4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #83886080 @ 0x5000000 │ │ │ │ b 331594 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmpeq r1, r0, ror #20 │ │ │ │ - cmpeq r1, r0, lsr sl │ │ │ │ + cmpeq r1, r0, lsl #21 │ │ │ │ + cmpeq r1, r0, asr sl │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3316b0 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ bne 331738 │ │ │ │ @@ -751342,18 +751342,18 @@ │ │ │ │ b 3324d4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq lr, r0, r8, ror #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq lr, r0, r4, asr #1 │ │ │ │ strheq lr, [r0, r0] │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, ip, ror #21 │ │ │ │ + cmpeq r1, ip, lsl #22 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsceq r6, sp, ip, lsl #9 │ │ │ │ - rsceq r5, sp, r8, lsr #1 │ │ │ │ + rsceq r6, sp, ip, lsr #9 │ │ │ │ + rsceq r5, sp, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr lr, [pc, #900] @ 332a9c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #896] @ 332aa0 │ │ │ │ @@ -751420,15 +751420,15 @@ │ │ │ │ bl 31f3f0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 3329fc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ tst r3, #1048576 @ 0x100000 │ │ │ │ bne 3329fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 996c28 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a3dc> │ │ │ │ + bl 996c50 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40a3dc> │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3329b8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r4 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldrd r2, [r7, #40] @ 0x28 │ │ │ │ @@ -751470,15 +751470,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 3327c0 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ mov r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r5, r0 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 332a8c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -751580,24 +751580,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 332acc │ │ │ │ add r3, pc, r3 │ │ │ │ b 33290c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0, ip] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0180d8b8 │ │ │ │ - cmpeq r1, r0, ror r8 │ │ │ │ + @ instruction: 0x0151d890 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, ip, lsr #16 │ │ │ │ - cmpeq r1, r4, lsl #14 │ │ │ │ - rsceq r4, sp, r0, lsr #26 │ │ │ │ + cmpeq r1, ip, asr #16 │ │ │ │ + cmpeq r1, r4, lsr #14 │ │ │ │ + rsceq r4, sp, r0, asr #26 │ │ │ │ andeq r0, r0, sl, asr #8 │ │ │ │ - ldrheq sp, [r1, #-108] @ 0xffffff94 │ │ │ │ - rsceq r6, sp, ip, ror r0 │ │ │ │ + ldrsbeq sp, [r1, #-108] @ 0xffffff94 │ │ │ │ + smlaleq r6, sp, ip, r0 │ │ │ │ strdeq sp, [r0, r4] │ │ │ │ - rsceq r5, sp, r8, asr r3 │ │ │ │ + rsceq r5, sp, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1] │ │ │ │ ldrb r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -751751,15 +751751,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33302c │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #676 @ 0x2a4 │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b e335a8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41991c> │ │ │ │ + b e335d0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41991c> │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ands r9, r1, #16 │ │ │ │ beq 332ef4 │ │ │ │ cmp r8, r3 │ │ │ │ movcc r3, r8 │ │ │ │ str r3, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ @@ -751847,15 +751847,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 982a2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ + bl 982a54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ ldrb r3, [r6, #1335] @ 0x537 │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r6, #1335] @ 0x537 │ │ │ │ ldr r4, [r5, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 332ca8 │ │ │ │ b 332c94 │ │ │ │ @@ -751939,18 +751939,18 @@ │ │ │ │ b 332f28 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0180d39c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq sp, r0, r8, lsl #7 │ │ │ │ ldrdeq sp, [r0, r0] │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrsheq sp, [r1, #-0] │ │ │ │ + cmpeq r1, r0, lsl r1 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ - rsceq r5, sp, r4, asr #5 │ │ │ │ - rsceq r4, sp, r4, lsl #14 │ │ │ │ + rsceq r5, sp, r4, ror #5 │ │ │ │ + rsceq r4, sp, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #496] @ 0x1f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ @@ -752184,15 +752184,15 @@ │ │ │ │ ldr r3, [pc, #508] @ 333600 │ │ │ │ mov r2, #0 │ │ │ │ bl 1d6390 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ add r5, r5, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3335dc │ │ │ │ @@ -752251,15 +752251,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ beq 333410 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov sl, r0 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3335e8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -752307,20 +752307,20 @@ │ │ │ │ ldr r3, [pc, #40] @ 333618 │ │ │ │ add r3, pc, r3 │ │ │ │ b 333540 │ │ │ │ orreq ip, r0, r8, ror ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ - rsceq r5, sp, r4, lsl r6 │ │ │ │ + rsceq r5, sp, r4, lsr r6 │ │ │ │ strdeq r7, [r2, r4] │ │ │ │ - rsceq r5, sp, ip, lsl r5 │ │ │ │ - rsceq r4, sp, r8, lsl #2 │ │ │ │ - rsceq r4, sp, r8, lsl #16 │ │ │ │ - strdeq r4, [sp], #124 @ 0x7c @ │ │ │ │ + rsceq r5, sp, ip, lsr r5 │ │ │ │ + rsceq r4, sp, r8, lsr #2 │ │ │ │ + rsceq r4, sp, r8, lsr #16 │ │ │ │ + rsceq r4, sp, ip, lsl r8 │ │ │ │ ldrb r3, [r0, #1320] @ 0x528 │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -752335,16 +752335,16 @@ │ │ │ │ bl 330b50 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 333358 │ │ │ │ - cmpeq r1, ip, lsl #19 │ │ │ │ - rscseq sp, fp, r8, lsr #26 │ │ │ │ + cmpeq r1, ip, lsr #19 │ │ │ │ + rscseq sp, fp, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #756] @ 33398c │ │ │ │ mov r4, r3 │ │ │ │ @@ -752473,15 +752473,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 982a2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ + bl 982a54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ ldrb r3, [r6, #1335] @ 0x537 │ │ │ │ ldr r4, [pc, #244] @ 3339a0 │ │ │ │ ldr r0, [pc, #244] @ 3339a4 │ │ │ │ add r4, pc, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ mov r1, r4 │ │ │ │ strb r3, [r6, #1335] @ 0x537 │ │ │ │ @@ -752538,21 +752538,21 @@ │ │ │ │ b 3337c4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq ip, r0, ip, asr r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ orreq ip, r0, ip, lsr #18 │ │ │ │ orreq ip, r0, r4, ror r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - @ instruction: 0x0151c79c │ │ │ │ - rscseq sp, fp, r0, asr #21 │ │ │ │ + ldrheq ip, [r1, #-124] @ 0xffffff84 │ │ │ │ + rscseq sp, fp, r0, ror #21 │ │ │ │ orreq ip, r0, r4, ror #13 │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ - ldrsbeq ip, [r1, #-100] @ 0xffffff9c │ │ │ │ - rsceq r3, sp, r0, asr #26 │ │ │ │ - strdeq r4, [sp], #136 @ 0x88 @ │ │ │ │ + ldrsheq ip, [r1, #-100] @ 0xffffff9c │ │ │ │ + rsceq r3, sp, r0, ror #26 │ │ │ │ + rsceq r4, sp, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r3 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -752659,15 +752659,15 @@ │ │ │ │ beq 333b78 │ │ │ │ ldrb r3, [r6, #424] @ 0x1a8 │ │ │ │ tst r3, #48 @ 0x30 │ │ │ │ bne 334070 │ │ │ │ cmp r5, #0 │ │ │ │ blt 333c10 │ │ │ │ add r0, r9, #676 @ 0x2a4 │ │ │ │ - bl e33570 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4198e4> │ │ │ │ + bl e33598 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4198e4> │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 334080 │ │ │ │ tst r5, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [pc, #2536] @ 334584 │ │ │ │ bicne r5, r5, #128 @ 0x80 │ │ │ │ ands r3, r5, r3 │ │ │ │ bne 334004 │ │ │ │ @@ -752695,15 +752695,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bcs 3343f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3341f0 │ │ │ │ mov fp, r3 │ │ │ │ b 333c44 │ │ │ │ add r0, r9, #692 @ 0x2b4 │ │ │ │ - bl e33570 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4198e4> │ │ │ │ + bl e33598 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4198e4> │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 334080 │ │ │ │ tst r5, #1073741824 @ 0x40000000 │ │ │ │ bicne r5, r5, #128 @ 0x80 │ │ │ │ orr r5, r5, #32 │ │ │ │ mov fp, #32 │ │ │ │ ldr r4, [r7] │ │ │ │ @@ -752790,15 +752790,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ bne 3344a0 │ │ │ │ add r3, r9, #19968 @ 0x4e00 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r6, #76] @ 0x4c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334494 │ │ │ │ @@ -753244,15 +753244,15 @@ │ │ │ │ str r3, [r9, #1252] @ 0x4e4 │ │ │ │ b 333fcc │ │ │ │ ldr r1, [pc, #300] @ 3345c8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 333db4 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r6, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrh r0, [r6, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r2, [r0, #8] │ │ │ │ beq 334560 │ │ │ │ @@ -753301,33 +753301,33 @@ │ │ │ │ cmp r3, #8 │ │ │ │ bne 3342b8 │ │ │ │ b 333d64 │ │ │ │ @ instruction: 0x0180c4b8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andcs r0, r0, r0, lsr #32 │ │ │ │ orreq r6, r2, r0, lsl #29 │ │ │ │ - rsceq r4, sp, ip, asr #27 │ │ │ │ + rsceq r4, sp, ip, ror #27 │ │ │ │ strdeq r6, [r2, r4] │ │ │ │ - rsceq r4, sp, r0, lsl #24 │ │ │ │ - cmpeq r1, r4, lsl pc │ │ │ │ - rscseq sp, fp, ip, ror #4 │ │ │ │ + rsceq r4, sp, r0, lsr #24 │ │ │ │ + cmpeq r1, r4, lsr pc │ │ │ │ + rscseq sp, fp, ip, lsl #5 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - rsceq r3, sp, ip, lsr #10 │ │ │ │ - cmpeq r1, ip, asr #29 │ │ │ │ - rsceq r4, sp, r4, lsr #19 │ │ │ │ - rsceq r4, sp, r0, lsr #17 │ │ │ │ - smlaleq r3, sp, r4, r3 │ │ │ │ - cmpeq r1, r0, asr #24 │ │ │ │ + rsceq r3, sp, ip, asr #10 │ │ │ │ + cmpeq r1, ip, ror #29 │ │ │ │ + rsceq r4, sp, r4, asr #19 │ │ │ │ + rsceq r4, sp, r0, asr #17 │ │ │ │ + strheq r3, [sp], #52 @ 0x34 @ │ │ │ │ + cmpeq r1, r0, ror #24 │ │ │ │ andeq r0, r0, r3, ror #7 │ │ │ │ - rsceq r4, sp, ip, asr r7 │ │ │ │ - rsceq r3, sp, ip, ror r2 │ │ │ │ - rsceq r3, sp, r0, asr r9 │ │ │ │ - rsceq r4, sp, r4, asr #13 │ │ │ │ - rsceq r3, sp, r4, lsl #3 │ │ │ │ - rsceq r3, sp, r4, lsl #17 │ │ │ │ + rsceq r4, sp, ip, ror r7 │ │ │ │ + smlaleq r3, sp, ip, r2 │ │ │ │ + rsceq r3, sp, r0, ror r9 │ │ │ │ + rsceq r4, sp, r4, ror #13 │ │ │ │ + rsceq r3, sp, r4, lsr #3 │ │ │ │ + rsceq r3, sp, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #516] @ 3347f4 │ │ │ │ ldr ip, [pc, #516] @ 3347f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -753345,15 +753345,15 @@ │ │ │ │ bl 327f94 │ │ │ │ mov r0, r5 │ │ │ │ bl 33174c │ │ │ │ ldr r0, [r6, #656] @ 0x290 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl e308e4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416c58> │ │ │ │ + bl e3090c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416c58> │ │ │ │ ldr r8, [r6, #656] @ 0x290 │ │ │ │ mov r2, #1 │ │ │ │ add r7, r8, #1680 @ 0x690 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1d6098 │ │ │ │ @@ -753458,17 +753458,17 @@ │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ beq 334764 │ │ │ │ b 3347d4 │ │ │ │ orreq fp, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ - cmpeq r1, r4, lsr r9 │ │ │ │ - strdeq r2, [sp], #236 @ 0xec @ │ │ │ │ - rsceq r4, sp, ip, lsr #9 │ │ │ │ + cmpeq r1, r4, asr r9 │ │ │ │ + rsceq r2, sp, ip, lsl pc │ │ │ │ + rsceq r4, sp, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #496] @ 0x1f0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ @@ -753597,15 +753597,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r4, #64] @ 0x40 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 455af4 │ │ │ │ + bl 455b20 │ │ │ │ ldr r1, [r4, #456] @ 0x1c8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 330c0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -753781,16 +753781,16 @@ │ │ │ │ b 334c4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r0, r0] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq fp, [r0, r8] │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ orreq fp, r0, r4, ror #6 │ │ │ │ - rsceq r3, sp, r4, lsr #31 │ │ │ │ - rsceq r2, sp, ip, asr #19 │ │ │ │ + rsceq r3, sp, r4, asr #31 │ │ │ │ + rsceq r2, sp, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #164] @ 334dd0 │ │ │ │ ldr r1, [pc, #164] @ 334dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -753811,15 +753811,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #120] @ 334dec │ │ │ │ str r1, [r4, #1468] @ 0x5bc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #9 │ │ │ │ str r2, [r4, #1480] @ 0x5c8 │ │ │ │ - bl 988e64 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3fc618> │ │ │ │ + bl 988e8c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3fc618> │ │ │ │ ldr r3, [r4, #2840] @ 0xb18 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1376] @ 0x560 │ │ │ │ beq 334dc0 │ │ │ │ ldr r1, [pc, #80] @ 334df0 │ │ │ │ ldr r2, [pc, #80] @ 334df4 │ │ │ │ ldr r3, [pc, #80] @ 334df8 │ │ │ │ @@ -754629,24 +754629,24 @@ │ │ │ │ tst r2, #1 │ │ │ │ mov r7, r1 │ │ │ │ bne 335c8c │ │ │ │ add r6, r5, #4096 @ 0x1000 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 9748a4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8058> │ │ │ │ + bl 9748cc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8058> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335a60 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 328cb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 974b04 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ + bl 974b2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ str r4, [r6, #276] @ 0x114 │ │ │ │ ldrb r8, [r7, #7] │ │ │ │ cmp r8, #0 │ │ │ │ movne fp, r7 │ │ │ │ movne r9, #1 │ │ │ │ beq 335ad8 │ │ │ │ ldr r1, [fp, #28] │ │ │ │ @@ -754665,15 +754665,15 @@ │ │ │ │ orr r3, r1, r3, lsl r0 │ │ │ │ str r3, [r6, #276] @ 0x114 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r8 │ │ │ │ add fp, fp, #24 │ │ │ │ bne 335a8c │ │ │ │ mov r0, sl │ │ │ │ - bl 974e60 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8614> │ │ │ │ + bl 974e88 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8614> │ │ │ │ strb r0, [r6, #50] @ 0x32 │ │ │ │ ldr r3, [r5, #656] @ 0x290 │ │ │ │ ldr r4, [r5, #1300] @ 0x514 │ │ │ │ ldrb r3, [r3, #3016] @ 0xbc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 335ba0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -754835,21 +754835,21 @@ │ │ │ │ mvn r7, #0 │ │ │ │ ldr r4, [r5, #1972] @ 0x7b4 │ │ │ │ bl 53d00 │ │ │ │ mov r3, r7 │ │ │ │ b 335b2c │ │ │ │ orreq sl, r0, r0, ror #11 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, r8, asr r4 │ │ │ │ + cmpeq r1, r8, ror r4 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - ldrdeq r1, [sp], #156 @ 0x9c @ │ │ │ │ - rsceq r3, sp, r8 │ │ │ │ - ldrsbeq sl, [r1, #-56] @ 0xffffffc8 │ │ │ │ - rsceq r2, sp, r0, ror #31 │ │ │ │ - rsceq r1, sp, r0, lsl #19 │ │ │ │ + strdeq r1, [sp], #156 @ 0x9c @ │ │ │ │ + rsceq r3, sp, r8, lsr #32 │ │ │ │ + ldrsheq sl, [r1, #-56] @ 0xffffffc8 │ │ │ │ + rsceq r3, sp, r0 │ │ │ │ + rsceq r1, sp, r0, lsr #19 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ ldr r3, [r0, #2008] @ 0x7d8 │ │ │ │ ldr ip, [r0, #1976] @ 0x7b8 │ │ │ │ ldr r2, [r0, #1952] @ 0x7a0 │ │ │ │ orr r3, r3, #1 │ │ │ │ orr ip, ip, r2 │ │ │ │ str r3, [r0, #2008] @ 0x7d8 │ │ │ │ @@ -754907,15 +754907,15 @@ │ │ │ │ add r8, r4, #3712 @ 0xe80 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, #388 @ 0x184 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 9752e4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8a98> │ │ │ │ + bl 97530c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e8a98> │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ clzne r3, r3 │ │ │ │ rsbne r3, r3, #32 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r2] │ │ │ │ @@ -757037,15 +757037,15 @@ │ │ │ │ add r8, r5, fp │ │ │ │ str r3, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr r4, [r5, fp] │ │ │ │ b 337e0c │ │ │ │ cmp r4, #0 │ │ │ │ movne r1, #1 │ │ │ │ movne r0, r4 │ │ │ │ @@ -757848,30 +757848,30 @@ │ │ │ │ bhi 338c90 │ │ │ │ ldr r3, [pc, #16] @ 338c98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ - ldrheq r7, [r1, #-72] @ 0xffffffb8 │ │ │ │ + ldrsbeq r7, [r1, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [pc, #48] @ 338cd4 │ │ │ │ sub r2, r0, #142 @ 0x8e │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 338cc0 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r0, #50 @ 0x32 │ │ │ │ bx lr │ │ │ │ mov r0, #53 @ 0x35 │ │ │ │ bx lr │ │ │ │ mov r0, #49 @ 0x31 │ │ │ │ bx lr │ │ │ │ - cmpeq r1, r9, ror #8 │ │ │ │ + cmpeq r1, r9, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #260] @ 338df4 │ │ │ │ ldr r2, [pc, #260] @ 338df8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -757935,20 +757935,20 @@ │ │ │ │ b 338d64 │ │ │ │ mov r0, #20 │ │ │ │ b 338d64 │ │ │ │ mov r0, #23 │ │ │ │ b 338d64 │ │ │ │ mov r0, #4 │ │ │ │ b 338d64 │ │ │ │ - cmpeq r1, r6, lsr #8 │ │ │ │ + cmpeq r1, r6, asr #8 │ │ │ │ strdeq r7, [r0, ip] │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, r4, ror r4 │ │ │ │ - rsceq pc, ip, ip, ror #31 │ │ │ │ - rsceq lr, ip, r4, ror #18 │ │ │ │ + @ instruction: 0x01517494 │ │ │ │ + rsceq r0, sp, ip │ │ │ │ + rsceq lr, ip, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #128] @ 338ea4 │ │ │ │ cmp r0, #1 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -757981,17 +757981,17 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 338e5c │ │ │ │ orreq r7, r0, ip, asr #3 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, r4, lsr #6 │ │ │ │ - ldrdeq pc, [ip], #228 @ 0xe4 @ │ │ │ │ - rsceq lr, ip, r4, lsr #16 │ │ │ │ + cmpeq r1, r4, asr #6 │ │ │ │ + strdeq pc, [ip], #228 @ 0xe4 @ │ │ │ │ + rsceq lr, ip, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #176] @ 338f80 │ │ │ │ ldr r2, [pc, #176] @ 338f84 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -758034,20 +758034,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq r1, r1, ror #4 │ │ │ │ + cmpeq r1, r1, lsl #5 │ │ │ │ orreq r7, r0, ip, lsl r1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r1, r4, ror r2 │ │ │ │ - rsceq pc, ip, ip, asr lr @ │ │ │ │ - rsceq lr, ip, r4, lsl #15 │ │ │ │ + @ instruction: 0x01517294 │ │ │ │ + rsceq pc, ip, ip, ror lr @ │ │ │ │ + rsceq lr, ip, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 329554 │ │ │ │ mov r0, r4 │ │ │ │ @@ -758165,15 +758165,15 @@ │ │ │ │ strdeq r6, [r0, r0] │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r2, r0, r0, asr #3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ eorseq r0, r1, r1 │ │ │ │ - cmpeq r1, r4, asr #1 │ │ │ │ + cmpeq r1, r4, ror #1 │ │ │ │ orreq r6, r0, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r2, [pc, #224] @ 33928c │ │ │ │ ldr r3, [pc, #224] @ 339290 │ │ │ │ @@ -758524,16 +758524,16 @@ │ │ │ │ ldreq r4, [r7, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ blx r4 │ │ │ │ b 33955c │ │ │ │ svccc 0x007f0000 │ │ │ │ - ldrheq r6, [r1, #-208] @ 0xffffff30 │ │ │ │ - cmpeq r1, r2, ror #27 │ │ │ │ + ldrsbeq r6, [r1, #-208] @ 0xffffff30 │ │ │ │ + cmpeq r1, r2, lsl #28 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -760101,17 +760101,17 @@ │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r6, lsl #4 │ │ │ │ andgt r2, r4, r0, lsl #26 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - cmpeq r1, r4, lsr #6 │ │ │ │ - rsceq ip, ip, ip, asr r7 │ │ │ │ - rsceq sp, ip, r0, asr lr │ │ │ │ + cmpeq r1, r4, asr #6 │ │ │ │ + rsceq ip, ip, ip, ror r7 │ │ │ │ + rsceq sp, ip, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #868] @ 33b358 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -760331,19 +760331,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [fp, #4] │ │ │ │ b 33b248 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r0, ip] │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrdeq r4, [r0, r4] │ │ │ │ - cmpeq r1, r0, lsr #5 │ │ │ │ + cmpeq r1, r0, asr #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ andeq r1, r0, ip, lsr r2 │ │ │ │ orreq r4, r0, ip, lsl #27 │ │ │ │ - cmpeq r1, ip, asr pc │ │ │ │ + cmpeq r1, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #3092] @ 33bfa8 │ │ │ │ ldr r3, [pc, #3092] @ 33bfac │ │ │ │ @@ -761525,16 +761525,16 @@ │ │ │ │ ldr r3, [r5] │ │ │ │ b 33c424 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ orreq r3, r0, r0, asr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andgt r2, r6, r0, lsl #26 │ │ │ │ strdeq r3, [r0, r0] │ │ │ │ - cmpeq r1, ip, asr #27 │ │ │ │ - cmpeq r1, r8, lsl #27 │ │ │ │ + cmpeq r1, ip, ror #27 │ │ │ │ + cmpeq r1, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #324] @ 33c774 │ │ │ │ mov r5, r3 │ │ │ │ @@ -765878,15 +765878,15 @@ │ │ │ │ svccc 0x00ff0000 │ │ │ │ andeq r0, r4, r1, lsl #1 │ │ │ │ andgt r2, r2, r0, lsl #26 │ │ │ │ andeq r0, r4, r4, lsl #4 │ │ │ │ andgt r2, r4, r0, lsl #26 │ │ │ │ andeq r0, r4, r8, lsl #4 │ │ │ │ andgt r2, r3, r0, lsl #26 │ │ │ │ - cmpeq r1, r8, lsr r4 │ │ │ │ + cmpeq r1, r8, asr r4 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ andeq r0, r4, r7, lsl #4 │ │ │ │ andeq r0, r4, r3, lsl #4 │ │ │ │ andgt r2, r0, r0, lsl #26 │ │ │ │ blmi 374a30 │ │ │ │ svccc 0x00808081 │ │ │ │ @@ -765970,15 +765970,15 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq 340bb8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a17a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ + bl 9a17d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x414f5c> │ │ │ │ b 340af4 │ │ │ │ bl 2ebd10 │ │ │ │ mov r5, r4 │ │ │ │ add r6, r4, #3488 @ 0xda0 │ │ │ │ ldr r0, [r5, #1304] @ 0x518 │ │ │ │ add r5, r5, #436 @ 0x1b4 │ │ │ │ bl 543d8 │ │ │ │ @@ -766745,18 +766745,18 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq pc, r0, ror #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ cmneq r7, r0, asr r4 │ │ │ │ ldrsheq lr, [pc, #-128] @ 341720 │ │ │ │ - smlaleq r7, ip, r8, r6 │ │ │ │ - rsceq r5, ip, r4, ror pc │ │ │ │ - smlaleq r7, ip, r4, r6 │ │ │ │ - rsceq r5, ip, ip, asr #30 │ │ │ │ + strheq r7, [ip], #104 @ 0x68 @ │ │ │ │ + smlaleq r5, ip, r4, pc @ │ │ │ │ + strheq r7, [ip], #100 @ 0x64 @ │ │ │ │ + rsceq r5, ip, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r8, [r0, #48] @ 0x30 │ │ │ │ @@ -767373,15 +767373,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #6 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r0, #3 │ │ │ │ bx lr │ │ │ │ - cmpeq r0, r8, asr #4 │ │ │ │ + cmpeq r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ @@ -767498,15 +767498,15 @@ │ │ │ │ and r3, r3, #1536 @ 0x600 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvnseq lr, #0 │ │ │ │ svcvc 0x00c00000 │ │ │ │ - cmpeq r0, r8, asr #32 │ │ │ │ + cmpeq r0, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, #1 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r1 │ │ │ │ @@ -767596,17 +767596,17 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ b 342434 │ │ │ │ cmneq pc, ip, ror #24 │ │ │ │ submi r0, r0, r0 │ │ │ │ eorseq pc, pc, r0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrsheq sp, [r0, #-224] @ 0xffffff20 │ │ │ │ - strdeq r5, [ip], #16 @ │ │ │ │ - rsceq r6, ip, r0, asr r9 │ │ │ │ + cmpeq r0, r0, lsl pc │ │ │ │ + rsceq r5, ip, r0, lsl r2 │ │ │ │ + rsceq r6, ip, r0, ror r9 │ │ │ │ add r3, r0, #3136 @ 0xc40 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldrne r3, [r0, #3404] @ 0xd4c │ │ │ │ addne r0, r2, r3 │ │ │ │ moveq r0, r2 │ │ │ │ bx lr │ │ │ │ @@ -769326,15 +769326,15 @@ │ │ │ │ ldrb r7, [r2, #2] │ │ │ │ ldrh fp, [r2] │ │ │ │ b 343bd4 │ │ │ │ add r8, r8, #8 │ │ │ │ b 343b6c │ │ │ │ mov r4, ip │ │ │ │ b 343cf0 │ │ │ │ - ldrheq ip, [r0, #-131] @ 0xffffff7d │ │ │ │ + ldrsbeq ip, [r0, #-131] @ 0xffffff7d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-3472] @ 0xfffff270 │ │ │ │ sub sp, sp, #7488 @ 0x1d40 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -770371,17 +770371,17 @@ │ │ │ │ @ instruction: 0xf0008e00 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ cmneq pc, r8, lsr r9 @ │ │ │ │ ldrsheq sl, [pc, #-188] @ 344f88 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrheq sl, [r0, #-220] @ 0xffffff24 │ │ │ │ - rsceq r3, ip, r0, asr #16 │ │ │ │ - strheq r2, [ip], #8 @ │ │ │ │ + ldrsbeq sl, [r0, #-220] @ 0xffffff24 │ │ │ │ + rsceq r3, ip, r0, ror #16 │ │ │ │ + ldrdeq r2, [ip], #8 @ │ │ │ │ ldrb r3, [sl, #-3355] @ 0xfffff2e5 │ │ │ │ bic r3, r3, #208 @ 0xd0 │ │ │ │ orr r3, r3, #32 │ │ │ │ strb r3, [sl, #-3355] @ 0xfffff2e5 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ b 344530 │ │ │ │ @@ -771572,15 +771572,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ b 346194 │ │ │ │ mov r0, r5 │ │ │ │ bl 345f14 │ │ │ │ b 3460d4 │ │ │ │ mov r3, fp │ │ │ │ b 3461e0 │ │ │ │ - cmpeq r0, r1, ror #4 │ │ │ │ + cmpeq r0, r1, lsl #5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 346440 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrb lr, [r1, #1] │ │ │ │ cmp lr, #0 │ │ │ │ beq 346490 │ │ │ │ add ip, r3, #4 │ │ │ │ @@ -771823,15 +771823,15 @@ │ │ │ │ ldrh lr, [r4, #-4] │ │ │ │ add lr, r6, lr, lsl #4 │ │ │ │ add lr, lr, #2688 @ 0xa80 │ │ │ │ add lr, lr, #8 │ │ │ │ b 346538 │ │ │ │ mov r3, sl │ │ │ │ b 346588 │ │ │ │ - cmpeq r0, r7, asr #29 │ │ │ │ + cmpeq r0, r7, ror #29 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r5, r0, #2400 @ 0x960 │ │ │ │ add r7, r0, #2656 @ 0xa60 │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ @@ -771878,15 +771878,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #20480 @ 0x5000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #828] @ 0x33c │ │ │ │ - bl 99846c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ + bl 998494 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ ldr r4, [r6, #832] @ 0x340 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3467f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -771993,15 +771993,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 351454 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9982c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ + bl 9982ec , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r4 │ │ │ │ b 3469a4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @@ -772660,17 +772660,17 @@ │ │ │ │ andgt r2, r4, r0, lsl #4 │ │ │ │ andgt r2, r2, r0, lsl #4 │ │ │ │ cmneq pc, r4, ror r1 @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r6, lsl #4 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - cmpeq r0, ip, ror r0 │ │ │ │ - rsceq r0, ip, r8, asr r3 │ │ │ │ - rsceq r1, ip, ip, asr #20 │ │ │ │ + @ instruction: 0x0150909c │ │ │ │ + rsceq r0, ip, r8, ror r3 │ │ │ │ + rsceq r1, ip, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #944] @ 3477e4 │ │ │ │ @@ -772910,16 +772910,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3476ac │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [pc, #-184] @ 347734 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq pc, r0, lsr r9 @ │ │ │ │ - cmpeq r0, r8, ror r4 │ │ │ │ - cmpeq r0, r0, lsl #25 │ │ │ │ + @ instruction: 0x01509498 │ │ │ │ + cmpeq r0, r0, lsr #25 │ │ │ │ ldr r3, [pc, #12] @ 34780c │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4000] @ 0xfa0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -773065,15 +773065,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr ip, [r4] │ │ │ │ b 347980 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [pc, #-104] @ 3479f0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andgt r3, r1, r0 │ │ │ │ - @ instruction: 0x01509a9c │ │ │ │ + ldrheq r9, [r0, #-172] @ 0xffffff54 │ │ │ │ cmneq pc, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r3, #2 │ │ │ │ lsl r5, r5, #16 │ │ │ │ @@ -773127,15 +773127,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr lr, [r6] │ │ │ │ b 347aa8 │ │ │ │ andgt r3, r0, r0 │ │ │ │ - cmpeq r0, r8, ror r9 │ │ │ │ + @ instruction: 0x01509998 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ @@ -773249,15 +773249,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr ip, [r5] │ │ │ │ b 347bd0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq pc, r4, ror r4 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r0, r0, ror #16 │ │ │ │ + cmpeq r0, r0, lsl #17 │ │ │ │ andgt r3, r0, r0 │ │ │ │ blt ff747d4c @@Base+0xfdc0f244> │ │ │ │ cmneq pc, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ @@ -773668,15 +773668,15 @@ │ │ │ │ ldr r0, [r1, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #5568 @ 0x15c0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ands r3, r3, r2, lsl r6 │ │ │ │ @@ -774224,15 +774224,15 @@ │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r7, #828] @ 0x33c │ │ │ │ - bl 998504 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ + bl 99852c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ ldr r3, [pc, #592] @ 348ed4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ mov r0, r8 │ │ │ │ bl 338b30 │ │ │ │ ldr r2, [pc, #572] @ 348ed8 │ │ │ │ @@ -774268,15 +774268,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ blx r2 │ │ │ │ ldr r0, [r7, #828] @ 0x33c │ │ │ │ - bl 998464 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ + bl 99848c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ b 348918 │ │ │ │ add r4, r7, #1 │ │ │ │ lsl r4, r4, #17 │ │ │ │ ldm r1, {r1, r2} │ │ │ │ lsr r4, r4, #16 │ │ │ │ add r3, r4, #1 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -774370,23 +774370,23 @@ │ │ │ │ b 348d50 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r4, #0 │ │ │ │ b 348b18 │ │ │ │ cmneq pc, r0, lsl r7 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsbeq r7, [pc, #-104] @ 348e5c │ │ │ │ - cmpeq r0, r4, lsl #6 │ │ │ │ + cmpeq r0, r4, lsr #6 │ │ │ │ andgt r3, r0, r0 │ │ │ │ - cmpeq r0, r8, asr r2 │ │ │ │ - ldrheq r8, [r0, #-16] │ │ │ │ + cmpeq r0, r8, ror r2 │ │ │ │ + ldrsbeq r8, [r0, #-16] │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsheq r7, [r0, #-244] @ 0xffffff0c │ │ │ │ - cmpeq r0, r8, ror #30 │ │ │ │ - cmpeq r0, r0, lsr #30 │ │ │ │ - @ instruction: 0x01507e9c │ │ │ │ + cmpeq r0, r4, lsl r0 │ │ │ │ + cmpeq r0, r8, lsl #31 │ │ │ │ + cmpeq r0, r0, asr #30 │ │ │ │ + ldrheq r7, [r0, #-236] @ 0xffffff14 │ │ │ │ andgt r3, r1, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, r2, #1 │ │ │ │ @@ -776266,35 +776266,35 @@ │ │ │ │ andeq r1, r0, r2, lsl #2 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ andeq r2, r1, r9, ror r0 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ streq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ andgt r4, r0, r0, lsl #12 │ │ │ │ - cmpeq r0, r0, lsr #24 │ │ │ │ + cmpeq r0, r0, asr #24 │ │ │ │ cmneq pc, r0, ror #30 │ │ │ │ andeq r2, r0, r1, asr #1 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r8, r0, r6 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r3, asr #1 │ │ │ │ andeq r2, r0, r4, lsl #2 │ │ │ │ andeq r2, r1, r8, lsl #2 │ │ │ │ andeq r2, r1, r4, lsl r1 │ │ │ │ blmi 234ac8c @@Base+0x812184> │ │ │ │ andeq r2, r0, r2, asr #1 │ │ │ │ cmneq pc, r0, ror r8 @ │ │ │ │ andeq r2, r3, r4, ror #1 │ │ │ │ cmnmi pc, #0 │ │ │ │ - cmpeq r0, r8, ror r2 │ │ │ │ + @ instruction: 0x01506298 │ │ │ │ andeq r2, r5, r8, asr #32 │ │ │ │ andeq r2, r0, r0, ror r0 │ │ │ │ andeq r2, r1, r8, rrx │ │ │ │ andeq r2, r1, ip, rrx │ │ │ │ - cmpeq r0, r0, rrx │ │ │ │ + cmpeq r0, r0, lsl #1 │ │ │ │ svcmi 0x00800000 │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -777184,44 +777184,44 @@ │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsl r0, r0, #2 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r0, [r3, r0] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - ldrheq r5, [r0, #-148] @ 0xffffff6c │ │ │ │ + ldrsbeq r5, [r0, #-148] @ 0xffffff6c │ │ │ │ ldr r3, [pc, #28] @ 34bae0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #4] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq r0, r8, lsl #19 │ │ │ │ + cmpeq r0, r8, lsr #19 │ │ │ │ ldr r3, [pc, #28] @ 34bb08 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq r0, r0, ror #18 │ │ │ │ + cmpeq r0, r0, lsl #19 │ │ │ │ ldr r3, [pc, #24] @ 34bb2c │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r3, #12] │ │ │ │ bx lr │ │ │ │ - cmpeq r0, r8, lsr r9 │ │ │ │ + cmpeq r0, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -777248,15 +777248,15 @@ │ │ │ │ beq 34bbb0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #27 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq r0, r0, asr #17 │ │ │ │ + cmpeq r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #200] @ 34bca0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -782239,15 +782239,15 @@ │ │ │ │ andcs r0, r0, r0, asr r2 │ │ │ │ andeq r2, r5, r0, lsl #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -pc @ │ │ │ │ andeq r2, r2, r4, asr #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq pc, pc, r0, lsl #24 │ │ │ │ - cmpeq r0, r8, asr #16 │ │ │ │ + cmpeq r0, r8, ror #16 │ │ │ │ andeq r2, r0, r7, asr #5 │ │ │ │ ldrdeq r2, [r0], -r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r2, [r1], -r4 │ │ │ │ strdeq r2, [r0], -pc @ │ │ │ │ andeq r2, r1, r0, ror #5 │ │ │ │ @@ -782260,15 +782260,15 @@ │ │ │ │ andeq r0, r0, r4, asr #28 │ │ │ │ cmnpeq lr, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ andeq r2, r1, r2, ror #5 │ │ │ │ mvnseq r0, r0 │ │ │ │ andeq r2, r3, r2, lsl #5 │ │ │ │ andeq r2, r3, r6, lsl #5 │ │ │ │ andeq r2, r1, r8, ror #5 │ │ │ │ - ldrsheq r2, [r0, #-188] @ 0xffffff44 │ │ │ │ + cmpeq r0, ip, lsl ip │ │ │ │ strdeq pc, [r0], -ip │ │ │ │ stcvc 3, cr0, [r0], {240} @ 0xf0 │ │ │ │ ldc2l 12, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ ldc2l 1, cr0, [ip] │ │ │ │ ldrb fp, [r5, #875] @ 0x36b │ │ │ │ tst lr, #16 │ │ │ │ mov r5, fp │ │ │ │ @@ -783325,20 +783325,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 351a30 │ │ │ │ - ldrheq r2, [r0, #-100] @ 0xffffff9c │ │ │ │ + ldrsbeq r2, [r0, #-100] @ 0xffffff9c │ │ │ │ ldrsheq lr, [lr, #-84]! @ 0xffffffac │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq r0, r4, asr r6 │ │ │ │ - rsceq r7, fp, r8, asr #7 │ │ │ │ - rsceq r5, fp, ip, lsl ip │ │ │ │ + cmpeq r0, r4, ror r6 │ │ │ │ + rsceq r7, fp, r8, ror #7 │ │ │ │ + rsceq r5, fp, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -783560,15 +783560,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 351e68 │ │ │ │ and r2, r2, r3, lsl #12 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ b 351cbc │ │ │ │ ldr r0, [r7, #20] │ │ │ │ b 351d38 │ │ │ │ - cmpeq r0, r0, lsl #11 │ │ │ │ + cmpeq r0, r0, lsr #11 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ svceq 0x00ffc000 │ │ │ │ svccc 0x00fff000 │ │ │ │ svceq 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -783898,15 +783898,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #20480 @ 0x5000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #828] @ 0x33c │ │ │ │ - bl 99846c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ + bl 998494 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ ldr r4, [r6, #832] @ 0x340 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3523c4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -784014,15 +784014,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 35dc24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9982c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ + bl 9982ec , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ ldr r2, [pc, #76] @ 3525c8 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ str r0, [r8, #828] @ 0x33c │ │ │ │ strh r2, [r3, #2]! │ │ │ │ cmp r3, r1 │ │ │ │ strh r2, [r3, #32] │ │ │ │ @@ -784638,20 +784638,20 @@ │ │ │ │ andgt r2, r1, r0, lsl #16 │ │ │ │ andgt r3, r2, r0, lsl #16 │ │ │ │ cmneq lr, r8, lsl #14 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andgt r3, r5, r0, lsl #16 │ │ │ │ andgt r2, r3, r0, lsl #18 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - cmpeq r0, ip, ror #7 │ │ │ │ - smlaleq r4, fp, r8, r9 │ │ │ │ - rsceq r6, fp, ip, lsl #1 │ │ │ │ - cmpeq r0, r0, ror r3 │ │ │ │ - rsceq r4, fp, ip, lsl r9 │ │ │ │ - rsceq r6, fp, r0, lsl r0 │ │ │ │ + cmpeq r0, ip, lsl #8 │ │ │ │ + strheq r4, [fp], #152 @ 0x98 @ │ │ │ │ + rsceq r6, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x01501390 │ │ │ │ + rsceq r4, fp, ip, lsr r9 │ │ │ │ + rsceq r6, fp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #1284] @ 35346c │ │ │ │ @@ -784976,18 +784976,18 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ add r1, r3, #16 │ │ │ │ b 35331c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq ip, [lr, #-216]! @ 0xffffff28 │ │ │ │ - cmpeq r0, r8, ror #11 │ │ │ │ + cmpeq r0, r8, lsl #12 │ │ │ │ andgt r2, r2, r0, lsl #2 │ │ │ │ andeq r2, r0, r1, lsr #1 │ │ │ │ - cmpeq r0, r8, ror #26 │ │ │ │ + cmpeq r0, r8, lsl #27 │ │ │ │ ldr r3, [pc, #12] @ 35349c │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4000] @ 0xfa0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -785239,15 +785239,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ b 353798 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsr #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andgt r3, r1, r0 │ │ │ │ - cmpeq r0, r8, ror r1 │ │ │ │ + @ instruction: 0x01501198 │ │ │ │ cmneq lr, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r3, #2 │ │ │ │ lsl r5, r5, #16 │ │ │ │ @@ -785308,15 +785308,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr lr, [r6] │ │ │ │ b 3538e0 │ │ │ │ andgt r3, r0, r0 │ │ │ │ - cmpeq r0, r7, lsr r0 │ │ │ │ + cmpeq r0, r7, asr r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r1 │ │ │ │ @@ -785442,15 +785442,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 353a20 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andgt r3, r0, r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - cmpeq r0, r6, lsl #30 │ │ │ │ + cmpeq r0, r6, lsr #30 │ │ │ │ blt ff753bcc @@Base+0xfdc1b0c4> │ │ │ │ cmneq lr, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -785860,15 +785860,15 @@ │ │ │ │ ldr r0, [r1, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #5568 @ 0x15c0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ands r3, r3, r2, lsl r6 │ │ │ │ @@ -786456,15 +786456,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r8, #828] @ 0x33c │ │ │ │ - bl 998504 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ + bl 99852c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 338b30 │ │ │ │ ldr r2, [pc, #1484] @ 355180 │ │ │ │ ldr r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -786498,15 +786498,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ blx r2 │ │ │ │ ldr r0, [r8, #828] @ 0x33c │ │ │ │ - bl 998464 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ + bl 99848c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ b 354b38 │ │ │ │ cmp r5, #0 │ │ │ │ movne r1, sl │ │ │ │ movne r9, r2 │ │ │ │ bne 354acc │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -786832,23 +786832,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ b 354bd4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalbbeq pc, pc, r0, pc @ │ │ │ │ + smlaltbeq pc, pc, r0, pc @ │ │ │ │ ldrheq fp, [lr, #-72]! @ 0xffffffb8 │ │ │ │ - smlaltteq pc, pc, r0, sp @ │ │ │ │ + cmppeq pc, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andgt r3, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andgt r3, r5, r0 │ │ │ │ - cmppeq pc, ip, ror sl @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0x014ffa9c │ │ │ │ andeq r6, r0, r0, lsl #17 │ │ │ │ - smlaltteq pc, pc, r5, r8 @ │ │ │ │ + cmppeq pc, r5, lsl #18 @ p-variant is OBSOLETE │ │ │ │ eors r0, pc, pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #560] @ 3553e8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -786942,15 +786942,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r3, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r5, #656] @ 0x290 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ @@ -788888,30 +788888,30 @@ │ │ │ │ strdeq r2, [r0], -r9 │ │ │ │ ldrsheq r9, [lr, #-164]! @ 0xffffff5c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -fp │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r2, r1, r6, lsl #2 │ │ │ │ andeq r2, r1, fp, lsl #2 │ │ │ │ - cmpeq pc, r4, lsl #6 │ │ │ │ + cmpeq pc, r4, lsr #6 │ │ │ │ strdeq r2, [r7], -r0 │ │ │ │ cmnmi pc, #0 │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ andeq r2, r5, r8 │ │ │ │ andeq r2, r1, r0, lsr #2 │ │ │ │ blmi 23571b4 @@Base+0x81e6ac> │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ muleq r1, ip, r0 │ │ │ │ ldrsbeq r9, [lr, #-40]! @ 0xffffffd8 │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r2, r1, r0, ror r0 │ │ │ │ andeq r2, r2, r4, ror r0 │ │ │ │ svclt 0x00800000 │ │ │ │ - cmpeq pc, sp, lsr fp @ │ │ │ │ + cmpeq pc, sp, asr fp @ │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #2008] @ 0x7d8 │ │ │ │ ldr r9, [r0, #3540] @ 0xdd4 │ │ │ │ @@ -789821,44 +789821,44 @@ │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsl r0, r0, #2 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r0, [r3, r0] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - smlalbteq sp, pc, r0, r1 @ │ │ │ │ + smlaltteq sp, pc, r0, r1 @ │ │ │ │ ldr r3, [pc, #28] @ 358054 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #4] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x014fd194 │ │ │ │ + strheq sp, [pc, #-20] @ 358048 │ │ │ │ ldr r3, [pc, #28] @ 35807c │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq pc, ip, ror #2 │ │ │ │ + smlalbbeq sp, pc, ip, r1 @ │ │ │ │ ldr r3, [pc, #24] @ 3580a0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r3, #12] │ │ │ │ bx lr │ │ │ │ - cmpeq pc, r4, asr #2 │ │ │ │ + cmpeq pc, r4, ror #2 │ │ │ │ cmp r0, #149 @ 0x95 │ │ │ │ bhi 3580d4 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ bhi 3580cc │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ beq 3580e4 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ @@ -793334,25 +793334,25 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ b 35b404 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, ip, ror #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - smlalbteq ip, pc, r0, r6 @ │ │ │ │ + smlaltteq ip, pc, r0, r6 @ │ │ │ │ andgt r3, r9, r0 │ │ │ │ svccc 0x00ff8000 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ svccc 0x00fffe00 │ │ │ │ svcvc 0x00fc0000 │ │ │ │ andgt r3, r5, r0 │ │ │ │ - ldrdeq ip, [pc, #-76] @ 35b6e8 │ │ │ │ + strdeq ip, [pc, #-76] @ 35b6e8 │ │ │ │ andgt r3, r3, r0 │ │ │ │ - cmpeq pc, r0, ror #6 │ │ │ │ - ldrdeq ip, [pc, #-16] @ 35b730 │ │ │ │ + smlalbbeq ip, pc, r0, r3 @ │ │ │ │ + strdeq ip, [pc, #-16] @ 35b730 │ │ │ │ mvnseq pc, #0 │ │ │ │ cmneq lr, r8, lsr #20 │ │ │ │ mov r0, r1 │ │ │ │ b 543d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -793484,15 +793484,15 @@ │ │ │ │ orr sl, sl, r2, lsl #16 │ │ │ │ lsl r3, r3, #2 │ │ │ │ mov r4, r0 │ │ │ │ b 35b810 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r8, asr r8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq fp, [pc, #-236] @ 35b884 │ │ │ │ + cmpeq pc, ip, lsl pc @ │ │ │ │ cmneq lr, r8, lsr r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andgt r3, r1, r0 │ │ │ │ cmneq lr, r0, ror #14 │ │ │ │ andgt r3, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -794505,15 +794505,15 @@ │ │ │ │ andeq r8, r0, r2, asr #32 │ │ │ │ andeq r4, r1, lr, lsr r2 │ │ │ │ andseq r0, r4, r0, lsl r0 │ │ │ │ andseq r0, ip, r0, lsl r0 │ │ │ │ andeq r2, r0, r1, asr #5 │ │ │ │ andeq r2, r0, r5, ror #5 │ │ │ │ andeq r2, r2, r4, asr #5 │ │ │ │ - cmpeq pc, r0, lsl r5 @ │ │ │ │ + cmpeq pc, r0, lsr r5 @ │ │ │ │ andeq r2, r0, r7, asr #5 │ │ │ │ ldrdeq r2, [r0], -r7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, ror #5 │ │ │ │ andeq r2, r1, r0, ror #5 │ │ │ │ andeq r2, r0, sp, lsl #6 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ @@ -794530,15 +794530,15 @@ │ │ │ │ andeq r2, r1, r0, asr #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r7, r2, asr #2 │ │ │ │ andeq r2, r7, sl, asr #2 │ │ │ │ subhi r0, r2, r0 │ │ │ │ cmneq lr, ip, lsr pc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq sl, [pc, #-80] @ 35c978 │ │ │ │ + strdeq sl, [pc, #-80] @ 35c978 │ │ │ │ andeq r2, r4, r5, asr #7 │ │ │ │ @ instruction: 0xfff3f3f0 │ │ │ │ ldc2l 1, cr0, [ip] │ │ │ │ cmp r2, r3 │ │ │ │ bhi 35d3fc │ │ │ │ ldr r0, [pc, #-72] @ 35c998 │ │ │ │ add ip, r1, #20 │ │ │ │ @@ -796161,15 +796161,15 @@ │ │ │ │ add r3, r0, #21248 @ 0x5300 │ │ │ │ add r3, r3, #106 @ 0x6a │ │ │ │ cmp r4, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 35e0e8 │ │ │ │ mov r6, r4 │ │ │ │ b 35e1bc │ │ │ │ - @ instruction: 0x014f9d9c │ │ │ │ + strheq r9, [pc, #-220] @ 35e268 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 35e414 │ │ │ │ @@ -796215,20 +796215,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 35e398 │ │ │ │ - cmpeq pc, r1, asr fp @ │ │ │ │ + cmpeq pc, r1, ror fp @ │ │ │ │ cmneq lr, ip, lsl #25 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq r9, [pc, #-168] @ 35e380 │ │ │ │ - rsceq sl, sl, r0, ror #20 │ │ │ │ - strheq r9, [sl], #36 @ 0x24 @ │ │ │ │ + cmpeq pc, r8, lsl fp @ │ │ │ │ + rsceq sl, sl, r0, lsl #21 │ │ │ │ + ldrdeq r9, [sl], #36 @ 0x24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov fp, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -796470,17 +796470,17 @@ │ │ │ │ clzhi lr, lr │ │ │ │ rsbhi lr, lr, #32 │ │ │ │ lslhi lr, r3, lr │ │ │ │ ldrhi r3, [pc, #24] @ 35e820 │ │ │ │ movls r3, #512 @ 0x200 │ │ │ │ andhi r3, r3, lr, lsl #9 │ │ │ │ b 35e6c4 │ │ │ │ - ldrdeq r9, [pc, #-144] @ 35e788 │ │ │ │ + strdeq r9, [pc, #-144] @ 35e788 │ │ │ │ svccc 0x00ff8000 │ │ │ │ - ldrdeq r9, [pc, #-136] @ 35e798 │ │ │ │ + strdeq r9, [pc, #-136] @ 35e798 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svccc 0x00fffe00 │ │ │ │ svcvc 0x00fc0000 │ │ │ │ bge fee092dc @@Base+0xfd2d07d4> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -797852,20 +797852,20 @@ │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ b 35f31c │ │ │ │ ldr r8, [r5, #32] │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r8, #76] @ 0x4c │ │ │ │ ldr sl, [r5] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3600f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -797873,19 +797873,19 @@ │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3600e0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ add r0, r8, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #1 │ │ │ │ beq 35f0f0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -797937,19 +797937,19 @@ │ │ │ │ eormi r0, r1, r9, lsl #15 │ │ │ │ stmdami r1!, {r0, r8, pc} │ │ │ │ eormi r1, r1, r9, lsl #1 │ │ │ │ stmdami r1!, {r0, r9, pc} │ │ │ │ eorvc r8, ip, r5 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - swpbeq r8, r8, [pc] @ │ │ │ │ - rsceq r7, sl, r8, asr #16 │ │ │ │ - rsceq r9, sl, ip │ │ │ │ - rsceq r7, sl, r4, lsl #26 │ │ │ │ - strdeq r7, [sl], #196 @ 0xc4 @ │ │ │ │ + strheq r8, [pc, #-8] @ 35fefc │ │ │ │ + rsceq r7, sl, r8, ror #16 │ │ │ │ + rsceq r9, sl, ip, lsr #32 │ │ │ │ + rsceq r7, sl, r4, lsr #26 │ │ │ │ + rsceq r7, sl, r4, lsl sp │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ add r2, r1, #8 │ │ │ │ @@ -798114,15 +798114,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #20480 @ 0x5000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #824] @ 0x338 │ │ │ │ - bl 99846c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ + bl 998494 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc20> │ │ │ │ ldr r4, [r6, #828] @ 0x33c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3601e4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -798212,15 +798212,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 329bfc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3603a4 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96986c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ + bl 969894 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [r5, #2824] @ 0xb08 │ │ │ │ bl 3bcb70 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ @@ -798233,15 +798233,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 36f1c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9982c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ + bl 9982ec , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40ba78> │ │ │ │ str r0, [r8, #824] @ 0x338 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r4 │ │ │ │ b 3603a4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @@ -798881,20 +798881,20 @@ │ │ │ │ adcvc r8, r8, r3 │ │ │ │ eorsvc r8, r8, r3 │ │ │ │ ldrheq pc, [sp, #-132]! @ 0xffffff7c @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ eorsvc r0, r8, r7 │ │ │ │ eorvc r8, r9, r6 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x014f7398 │ │ │ │ - rsceq r6, sl, r0, lsl fp │ │ │ │ - rsceq r8, sl, r4, lsl #4 │ │ │ │ - cmpeq pc, r8, lsl r3 @ │ │ │ │ - smlaleq r6, sl, r0, sl │ │ │ │ - rsceq r8, sl, r4, lsl #3 │ │ │ │ + strheq r7, [pc, #-56] @ 360d8c │ │ │ │ + rsceq r6, sl, r0, lsr fp │ │ │ │ + rsceq r8, sl, r4, lsr #4 │ │ │ │ + cmpeq pc, r8, lsr r3 @ │ │ │ │ + strheq r6, [sl], #160 @ 0xa0 @ │ │ │ │ + rsceq r8, sl, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [pc, #996] @ 3611d8 │ │ │ │ @@ -799148,15 +799148,15 @@ │ │ │ │ add r1, r3, #8 │ │ │ │ b 361070 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq sp, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ subvc r0, r6, r1 │ │ │ │ cmneq sp, r4, lsr #30 │ │ │ │ - cmpeq pc, r4, lsl #28 │ │ │ │ + cmpeq pc, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #3564] @ 361ff4 │ │ │ │ ldr r3, [pc, #3564] @ 361ff8 │ │ │ │ @@ -800051,21 +800051,21 @@ │ │ │ │ add ip, r2, #4 │ │ │ │ b 3618b0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, ip, ror #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ stmiami r1!, {r0, r8, lr}^ │ │ │ │ rscmi sl, r0, r1 │ │ │ │ - smlaltteq r6, pc, lr, fp @ │ │ │ │ + cmpeq pc, lr, lsl #24 │ │ │ │ rscmi r1, r2, r1 │ │ │ │ rscmi r1, r2, r1, lsl #24 │ │ │ │ stmiami r2!, {r2, fp, ip}^ │ │ │ │ subvc r0, r6, r4 │ │ │ │ cmneq sp, r4, lsl fp │ │ │ │ - cmpeq pc, r2, asr r9 @ │ │ │ │ + cmpeq pc, r2, ror r9 @ │ │ │ │ stmiami r2!, {r0, fp, ip}^ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ rscmi pc, pc, r0, ror #31 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ andmi ip, ip, r1, lsl #14 │ │ │ │ rscmi r8, r7, r1, lsl #20 │ │ │ │ andeq pc, pc, #1020 @ 0x3fc │ │ │ │ @@ -800500,15 +800500,15 @@ │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 362234 │ │ │ │ ldr r1, [pc, #68] @ 362740 │ │ │ │ ldr r0, [pc, #68] @ 362744 │ │ │ │ cmp r2, r1 │ │ │ │ movlt r1, r2 │ │ │ │ b 3626e0 │ │ │ │ - smlaltteq r6, pc, r4, r5 @ │ │ │ │ + cmpeq pc, r4, lsl #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ ldrbtmi pc, [pc], r0, lsl #28 @ │ │ │ │ cmnmi pc, #0 │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ cmnmi r0, r0 │ │ │ │ @@ -800754,15 +800754,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ b 362a04 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcsvc r8, r0, r3 │ │ │ │ - smlaltteq r5, pc, r7, ip @ │ │ │ │ + cmpeq pc, r7, lsl #26 │ │ │ │ cmneq sp, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [r0] │ │ │ │ add r7, r3, #4 │ │ │ │ @@ -800832,15 +800832,15 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr lr, [r5] │ │ │ │ b 362b48 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ - smlalbbeq r5, pc, sl, fp @ │ │ │ │ + smlaltbeq r5, pc, sl, fp @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #21248 @ 0x5300 │ │ │ │ @@ -800860,15 +800860,15 @@ │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #824] @ 0x338 │ │ │ │ - bl 998504 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ + bl 99852c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bcb8> │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add r0, r5, #2048 @ 0x800 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 3620a0 │ │ │ │ ldr r1, [r5, #2316] @ 0x90c │ │ │ │ add r0, r5, #3136 @ 0xc40 │ │ │ │ @@ -800902,15 +800902,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #24 │ │ │ │ blx r4 │ │ │ │ ldr r0, [r6, #824] @ 0x338 │ │ │ │ - bl 998464 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ + bl 99848c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40bc18> │ │ │ │ ldr r2, [pc, #80] @ 362dac │ │ │ │ ldr r3, [pc, #68] @ 362da4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -801072,15 +801072,15 @@ │ │ │ │ b 362e18 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r8, lsr #4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - smlalbteq r5, pc, r9, r8 @ │ │ │ │ + smlaltteq r5, pc, r9, r8 @ │ │ │ │ blt ff763004 @@Base+0xfdc2a4fc> │ │ │ │ cmneq sp, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -801490,15 +801490,15 @@ │ │ │ │ ldr r0, [r1, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr r3, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #5568 @ 0x15c0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ands r3, r3, r2, lsl r6 │ │ │ │ @@ -802191,16 +802191,16 @@ │ │ │ │ b 363f80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r0, lsl r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq sp, r8, asr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ - @ instruction: 0x014f4898 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ + strheq r4, [pc, #-136] @ 3640f4 │ │ │ │ + cmpeq pc, r4, ror #14 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #560] @ 3643c8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -802294,15 +802294,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r3, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r5, #656] @ 0x290 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ @@ -803607,15 +803607,15 @@ │ │ │ │ cmneq sp, r0, ror #1 │ │ │ │ stmiami r1!, {r0, r8, ip, sp, pc}^ │ │ │ │ rscmi fp, r1, r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmiami r1!, {r0, r8, r9, sl, lr}^ │ │ │ │ rscmi sl, r1, r1, lsl #16 │ │ │ │ stmiami r1!, {r0, lr, pc}^ │ │ │ │ - cmpeq pc, r0, lsr #12 │ │ │ │ + cmpeq pc, r0, asr #12 │ │ │ │ sbcvc r8, r2, r3 │ │ │ │ rscmi r4, r1, r1, lsl #12 │ │ │ │ rscmi ip, r5, r1, lsl #20 │ │ │ │ stmiami r7!, {r0}^ │ │ │ │ stmiami r1!, {r3, sp, pc}^ │ │ │ │ cmnmi pc, #0 │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ @@ -805437,44 +805437,44 @@ │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsl r0, r0, #2 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r0, [r3, r0] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq pc, r8, asr fp @ │ │ │ │ + cmpeq pc, r8, ror fp @ │ │ │ │ ldr r3, [pc, #28] @ 367454 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #4] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq pc, ip, lsr #22 │ │ │ │ + cmpeq pc, ip, asr #22 │ │ │ │ ldr r3, [pc, #28] @ 36747c │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq pc, r4, lsl #22 │ │ │ │ + cmpeq pc, r4, lsr #22 │ │ │ │ ldr r3, [pc, #24] @ 3674a0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r3, #12] │ │ │ │ bx lr │ │ │ │ - ldrdeq r1, [pc, #-172] @ 3673fc │ │ │ │ + strdeq r1, [pc, #-172] @ 3673fc │ │ │ │ cmp r0, #149 @ 0x95 │ │ │ │ bhi 3674d4 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ bhi 3674cc │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ beq 3674e4 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ @@ -805663,15 +805663,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r3, #12 │ │ │ │ b 3676f0 │ │ │ │ - cmpeq pc, r8, asr sp @ │ │ │ │ + cmpeq pc, r8, ror sp @ │ │ │ │ rscmi r0, r7, r2, lsl #8 │ │ │ │ stmiami r1!, {r1, r9, lr}^ │ │ │ │ stmiami r0!, {r1, r9, sp, pc}^ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -809422,24 +809422,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ b 36add8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r8, asr r4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq pc, r0, asr r7 @ │ │ │ │ + cmpeq pc, r0, ror r7 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adcsvc r8, r0, pc │ │ │ │ - cmpeq pc, ip, asr #12 │ │ │ │ + cmpeq pc, ip, ror #12 │ │ │ │ svcne 0x00ffff80 │ │ │ │ svccc 0x00ff8000 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ svccc 0x00fe0000 │ │ │ │ adcsvc r8, r0, r5 │ │ │ │ - smlalbteq r0, pc, ip, r4 @ │ │ │ │ + smlaltteq r0, pc, ip, r4 @ │ │ │ │ cmneq sp, ip │ │ │ │ mov r0, r1 │ │ │ │ b 543d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -809577,15 +809577,15 @@ │ │ │ │ add r3, r6, #4 │ │ │ │ orr sl, sl, #11534336 @ 0xb00000 │ │ │ │ lsl r3, r3, #2 │ │ │ │ b 36b368 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r0, lsl #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq pc, r0, asr #2 │ │ │ │ + cmpeq pc, r0, ror #2 │ │ │ │ cmneq sp, r0, ror #25 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ adcsvc r8, r0, r3 │ │ │ │ cmneq sp, r4, lsl #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -810732,15 +810732,15 @@ │ │ │ │ stmiami r7!, {r1, r8, r9, lr, pc}^ │ │ │ │ stmiami r7!, {r1, r8, r9, sl, ip, lr, pc}^ │ │ │ │ rscmi ip, r7, r2, lsl #16 │ │ │ │ rscmi ip, r7, r2, lsl #26 │ │ │ │ stmiami r7!, {r1, r9, ip, lr, pc}^ │ │ │ │ rscmi sp, r7, r2, lsl #24 │ │ │ │ rscmi r9, r5, r1 │ │ │ │ - strdeq pc, [lr, #-40] @ 0xffffffd8 │ │ │ │ + cmppeq lr, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ rscmi r9, r2, r4, lsl #8 │ │ │ │ muleq r0, r3, r5 │ │ │ │ andeq lr, r0, r3, lsr #11 │ │ │ │ svccc 0x00ff1a5d │ │ │ │ @ instruction: 0x00000eb1 │ │ │ │ andeq lr, r0, fp, lsr #11 │ │ │ │ andeq lr, r0, ip, lsr #11 │ │ │ │ @@ -810767,16 +810767,16 @@ │ │ │ │ strdeq pc, [r0], -ip │ │ │ │ rscmi r0, r4, r5, lsl #3 │ │ │ │ cmneq sp, r4, ror #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq lr, r0, r3, asr #11 │ │ │ │ stmiami r2!, {r3, r9, pc}^ │ │ │ │ rscmi r8, r2, r8, lsl #20 │ │ │ │ - cmpeq lr, r4, lsl r2 │ │ │ │ - ldrdeq lr, [lr, #-16] │ │ │ │ + cmpeq lr, r4, lsr r2 │ │ │ │ + strdeq lr, [lr, #-16] │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbseq ip, pc, r0 │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq lr, r0, r1, lsr #5 │ │ │ │ andeq lr, r0, r4, lsr #5 │ │ │ │ @@ -812320,18 +812320,18 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sp, r8, asr #4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ cmneq r4, ip, lsl #26 │ │ │ │ ldrsbeq r2, [sp, #-4]! │ │ │ │ - rsceq sl, r9, ip, ror lr │ │ │ │ - rsceq r9, r9, r8, asr r7 │ │ │ │ - rsceq sl, r9, ip, lsr #30 │ │ │ │ - rsceq r9, r9, r0, lsr r7 │ │ │ │ + smlaleq sl, r9, ip, lr │ │ │ │ + rsceq r9, r9, r8, ror r7 │ │ │ │ + rsceq sl, r9, ip, asr #30 │ │ │ │ + rsceq r9, r9, r0, asr r7 │ │ │ │ push {r4, lr} │ │ │ │ ldrb ip, [r1, #25] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ ldrb r3, [r1, #26] │ │ │ │ orr r0, r0, ip, lsl #8 │ │ │ │ ldrb lr, [r1, #29] │ │ │ │ orr r0, r0, r3, lsl #16 │ │ │ │ @@ -813692,15 +813692,15 @@ │ │ │ │ mov r1, sp │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r2, [sp, #20] │ │ │ │ strb r3, [sp, #34] @ 0x22 │ │ │ │ strb r5, [sp, #32] │ │ │ │ - bl 453524 │ │ │ │ + bl 453550 │ │ │ │ ldr r2, [pc, #172] @ 36f5e0 │ │ │ │ ldr r3, [pc, #156] @ 36f5d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r4, #456] @ 0x1c8 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -813723,15 +813723,15 @@ │ │ │ │ cmp r6, #143 @ 0x8f │ │ │ │ bhi 36f494 │ │ │ │ ldr r6, [r4, #96] @ 0x60 │ │ │ │ ldrb r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ - bl 455dd0 │ │ │ │ + bl 455dfc │ │ │ │ ldr r1, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r6, #2824] @ 0xb08 │ │ │ │ mov r2, #4 │ │ │ │ bl 3bcb70 │ │ │ │ str r0, [r4, #544] @ 0x220 │ │ │ │ b 36f494 │ │ │ │ cmp r6, #189 @ 0xbd │ │ │ │ @@ -813790,20 +813790,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 36f634 │ │ │ │ - cmpeq lr, r4, asr r6 │ │ │ │ + cmpeq lr, r4, ror r6 │ │ │ │ ldrsheq r0, [sp, #-144]! @ 0xffffff70 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq lr, r4, lsl #12 │ │ │ │ - rsceq r9, r9, r4, asr #15 │ │ │ │ - rsceq r8, r9, r8, lsl r0 │ │ │ │ + cmpeq lr, r4, lsr #12 │ │ │ │ + rsceq r9, r9, r4, ror #15 │ │ │ │ + rsceq r8, r9, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -814048,20 +814048,20 @@ │ │ │ │ ldrhi r3, [pc, #52] @ 36fad8 │ │ │ │ movls r3, #128 @ 0x80 │ │ │ │ andhi r3, r3, r9, lsl #7 │ │ │ │ b 36f968 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ b 36f79c │ │ │ │ - strdeq ip, [lr, #-75] @ 0xffffffb5 │ │ │ │ + cmpeq lr, fp, lsl r5 │ │ │ │ bge fee1a570 @@Base+0xfd2e1a68> │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ svccc 0x00fe0000 │ │ │ │ - strdeq ip, [lr, #-60] @ 0xffffffc4 │ │ │ │ - ldrdeq ip, [lr, #-56] @ 0xffffffc8 │ │ │ │ + cmpeq lr, ip, lsl r4 │ │ │ │ + strdeq ip, [lr, #-56] @ 0xffffffc8 │ │ │ │ svccc 0x00ff8000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcne 0x00ffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -814386,15 +814386,15 @@ │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ orr r6, r6, r0, lsl #29 │ │ │ │ orr r7, r7, r6 │ │ │ │ orr r7, r7, #2 │ │ │ │ ldrb r6, [r5, #8] │ │ │ │ str r7, [r4, #40] @ 0x28 │ │ │ │ b 36fe7c │ │ │ │ - smlalbbeq fp, lr, sl, lr │ │ │ │ + smlaltbeq fp, lr, sl, lr │ │ │ │ cmnmi pc, #0 │ │ │ │ push {r4, lr} │ │ │ │ ldrb r3, [r0, #76] @ 0x4c │ │ │ │ cmp r3, #3 │ │ │ │ ldrhne lr, [r0, #72] @ 0x48 │ │ │ │ bne 37002c │ │ │ │ ldrh lr, [r0, #70] @ 0x46 │ │ │ │ @@ -814520,15 +814520,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 370234 │ │ │ │ sub r3, r4, #142 @ 0x8e │ │ │ │ lsr r0, r0, r3 │ │ │ │ ands r0, r0, #1 │ │ │ │ popne {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ subs r0, r0, #255 @ 0xff │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r4, #189 @ 0xbd │ │ │ │ bne 370210 │ │ │ │ b 3701dc │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ @@ -814783,15 +814783,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 370648 │ │ │ │ mov r0, r7 │ │ │ │ bl 1d57c8 │ │ │ │ cmp r6, sl │ │ │ │ str r0, [r6, #-4] │ │ │ │ bne 3704f4 │ │ │ │ b 37054c │ │ │ │ - blcc 16bbeac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0xca2220> │ │ │ │ + blcc 16bbeac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0xca21f8> │ │ │ │ mrccc 4, 6, r5, cr5, cr6, {3} │ │ │ │ svclt 0x00800000 │ │ │ │ svccc 0x00870a3d │ │ │ │ stclcc 7, cr4, [r1, #-696]! @ 0xfffffd48 │ │ │ │ cmpmi lr, r2, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -814799,15 +814799,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370880 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ @@ -815026,26 +815026,26 @@ │ │ │ │ ands r6, r3, r6 │ │ │ │ bne 3709c8 │ │ │ │ ldr r2, [pc, #44] @ 370a20 │ │ │ │ tst r3, r2 │ │ │ │ movne r3, #6 │ │ │ │ moveq r3, #4 │ │ │ │ b 370824 │ │ │ │ - ldrdeq fp, [lr, #-92] @ 0xffffffa4 │ │ │ │ - smlaltteq fp, lr, r0, r5 │ │ │ │ + strdeq fp, [lr, #-92] @ 0xffffffa4 │ │ │ │ + cmpeq lr, r0, lsl #12 │ │ │ │ andeq ip, r1, ip, lsl r5 │ │ │ │ addmi r0, ip, r1 │ │ │ │ stmmi r4, {r0} │ │ │ │ ldmmi r2!, {r0, r9, ip, lr, pc} │ │ │ │ adcmi fp, r9, r1, lsl #30 │ │ │ │ stmmi ip, {r0, r8} │ │ │ │ andeq r8, r1, r8 │ │ │ │ andeq r4, r0, r1, lsl #16 │ │ │ │ - cmpeq lr, r7, ror r4 │ │ │ │ - ldrdeq fp, [lr, #-55] @ 0xffffffc9 │ │ │ │ + @ instruction: 0x014eb497 │ │ │ │ + strdeq fp, [lr, #-55] @ 0xffffffc9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [r0] │ │ │ │ lsr r6, r3, #6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -815092,30 +815092,30 @@ │ │ │ │ and r6, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ mov fp, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ tst r4, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ beq 370b34 │ │ │ │ lsr r4, r4, #2 │ │ │ │ ands r4, r4, #1 │ │ │ │ bne 370b34 │ │ │ │ ldr r3, [r5, #428] @ 0x1ac │ │ │ │ lsr r3, r3, sl │ │ │ │ cmp r3, #15 │ │ │ │ bls 370b38 │ │ │ │ lsl r4, r6, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r2, [r2, #1740] @ 0x6cc │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 370c98 │ │ │ │ ldrb r0, [r5, #468] @ 0x1d4 │ │ │ │ ldr r1, [r5, #400] @ 0x190 │ │ │ │ @@ -815645,15 +815645,15 @@ │ │ │ │ bcc 371718 │ │ │ │ add r3, r6, #4 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #944] @ 371754 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ bhi 371678 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3715c4 │ │ │ │ sub r0, r0, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r0 │ │ │ │ @@ -815886,15 +815886,15 @@ │ │ │ │ stmmi ip, {r2, sl, fp, sp} │ │ │ │ ldclne 4, cr0, [r8], {24} │ │ │ │ eoreq r0, r4, r0, lsl #1 │ │ │ │ svccc 0x007f0000 │ │ │ │ blmi 2371768 @@Base+0x838c60> │ │ │ │ andeq ip, r1, ip, lsl r5 │ │ │ │ cmneq r6, #96 @ 0x60 │ │ │ │ - cmpeq lr, sl, lsl #14 │ │ │ │ + cmpeq lr, sl, lsr #14 │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #436] @ 371948 │ │ │ │ @@ -816167,15 +816167,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9833cc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f6b80> │ │ │ │ + b 9833f4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f6b80> │ │ │ │ ldrb r3, [r6, #78] @ 0x4e │ │ │ │ cmp r3, #1 │ │ │ │ bhi 371b94 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e1e94 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 371c00 │ │ │ │ @@ -816449,15 +816449,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 987790 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3faf44> │ │ │ │ + b 9877b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3faf44> │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #28 │ │ │ │ bl 52ed8 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ @@ -816549,15 +816549,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5888 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ cmp r4, fp │ │ │ │ bcc 372260 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, fp │ │ │ │ and r0, r6, #63 @ 0x3f │ │ │ │ bl 1d5888 │ │ │ │ @@ -816705,29 +816705,29 @@ │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1688] @ 0x698 │ │ │ │ bl 2e6e20 │ │ │ │ b 3720f8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq ip, r8, asr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalbteq r9, lr, r8, sp │ │ │ │ + smlaltteq r9, lr, r8, sp │ │ │ │ ldrsheq sp, [ip, #-248]! @ 0xffffff08 │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ cmneq ip, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 372660 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ @@ -816930,25 +816930,25 @@ │ │ │ │ ands r6, r3, r6 │ │ │ │ bne 372788 │ │ │ │ ldr r2, [pc, #40] @ 3727dc │ │ │ │ tst r3, r2 │ │ │ │ movne r3, #6 │ │ │ │ moveq r3, #4 │ │ │ │ b 372604 │ │ │ │ - smlaltteq r9, lr, ip, r8 │ │ │ │ - strdeq r9, [lr, #-128] @ 0xffffff80 │ │ │ │ + cmpeq lr, ip, lsl #18 │ │ │ │ + cmpeq lr, r0, lsl r9 │ │ │ │ andeq ip, r1, ip, lsl r5 │ │ │ │ addmi r0, ip, r1 │ │ │ │ stmmi r4, {r0} │ │ │ │ stmiami ip!, {r0, lr, pc} │ │ │ │ stmmi ip, {r0, r8} │ │ │ │ andeq r8, r1, r8 │ │ │ │ andeq r4, r0, r1, lsl #16 │ │ │ │ - smlaltbeq r9, lr, r7, r7 │ │ │ │ - cmpeq lr, r7, lsr #14 │ │ │ │ + smlalbteq r9, lr, r7, r7 │ │ │ │ + cmpeq lr, r7, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #436] @ 3729bc │ │ │ │ ldr r3, [pc, #436] @ 3729c0 │ │ │ │ @@ -817368,15 +817368,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9833cc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f6b80> │ │ │ │ + b 9833f4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f6b80> │ │ │ │ ldrb r3, [r6, #78] @ 0x4e │ │ │ │ cmp r3, #1 │ │ │ │ bhi 372e58 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e1e94 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 372ec4 │ │ │ │ @@ -817650,15 +817650,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 987790 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3faf44> │ │ │ │ + b 9877b8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3faf44> │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #28 │ │ │ │ bl 52ed8 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ @@ -817750,15 +817750,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5888 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ cmp r4, fp │ │ │ │ bcc 373524 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, fp │ │ │ │ and r0, r6, #63 @ 0x3f │ │ │ │ bl 1d5888 │ │ │ │ @@ -817906,15 +817906,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1688] @ 0x698 │ │ │ │ bl 2e6e20 │ │ │ │ b 3733bc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq ip, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq lr, sl, lsl #24 │ │ │ │ + cmpeq lr, sl, lsr #24 │ │ │ │ cmneq ip, r4, lsr sp │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ cmneq ip, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -818250,15 +818250,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov sl, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 45395c │ │ │ │ + bl 453988 │ │ │ │ tst r8, #48 @ 0x30 │ │ │ │ ldr r4, [r9, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ beq 373c98 │ │ │ │ tst r8, #4 │ │ │ │ bne 373c98 │ │ │ │ @@ -818269,15 +818269,15 @@ │ │ │ │ movcc r8, #0 │ │ │ │ b 373c9c │ │ │ │ mov r8, fp │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 453a8c │ │ │ │ + bl 453ab8 │ │ │ │ ldr r1, [r5, #400] @ 0x190 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsr r1, r1, r4 │ │ │ │ ldrb r2, [r2, #1740] @ 0x6cc │ │ │ │ cmp r1, #1 │ │ │ │ movcc r1, #1 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -818501,15 +818501,15 @@ │ │ │ │ ldr r1, [sl, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr ip, [r5, #144] @ 0x90 │ │ │ │ b 373eac │ │ │ │ - cmpeq lr, lr, asr #2 │ │ │ │ + cmpeq lr, lr, ror #2 │ │ │ │ ldmmi r2!, {r0, r2, r7, lr, pc} │ │ │ │ ldmmi r2!, {r0, r1, r7, r9, fp, lr, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #1780] @ 374764 │ │ │ │ @@ -818838,20 +818838,20 @@ │ │ │ │ str r3, [r8, #1688] @ 0x698 │ │ │ │ bl 2e6e20 │ │ │ │ b 37411c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r8, #76] @ 0x4c │ │ │ │ ldr sl, [r4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov fp, r0 │ │ │ │ ldrb r0, [r2, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374744 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -818859,19 +818859,19 @@ │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374754 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ add r0, r8, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, sl, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1 │ │ │ │ beq 3741b0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -818957,26 +818957,26 @@ │ │ │ │ b 3745c4 │ │ │ │ ldr r3, [pc, #60] @ 374798 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b 3745dc │ │ │ │ cmneq ip, r0, lsl #31 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlalbteq r7, lr, r0, ip │ │ │ │ + smlaltteq r7, lr, r0, ip │ │ │ │ addmi r0, r4, r4, lsl #2 │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ svccc 0x00ff0000 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ stmmi r4, {r1, r9, fp} │ │ │ │ andeq r0, r0, ip, lsr pc │ │ │ │ - rsceq r4, r9, ip, lsl #17 │ │ │ │ - rsceq r3, r9, r0, rrx │ │ │ │ - rsceq r4, r9, r4, lsr #16 │ │ │ │ - rsceq r3, r9, r0, lsr #13 │ │ │ │ - smlaleq r3, r9, r0, r6 │ │ │ │ + rsceq r4, r9, ip, lsr #17 │ │ │ │ + rsceq r3, r9, r0, lsl #1 │ │ │ │ + rsceq r4, r9, r4, asr #16 │ │ │ │ + rsceq r3, r9, r0, asr #13 │ │ │ │ + strheq r3, [r9], #96 @ 0x60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r1, #32] │ │ │ │ mov r7, r3 │ │ │ │ ldrb r8, [r5, #424] @ 0x1a8 │ │ │ │ @@ -818987,15 +818987,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov sl, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 45395c │ │ │ │ + bl 453988 │ │ │ │ tst r8, #48 @ 0x30 │ │ │ │ ldr r4, [r9, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ beq 37481c │ │ │ │ tst r8, #4 │ │ │ │ bne 37481c │ │ │ │ @@ -819006,15 +819006,15 @@ │ │ │ │ movcc r8, #0 │ │ │ │ b 374820 │ │ │ │ mov r8, fp │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 453a8c │ │ │ │ + bl 453ab8 │ │ │ │ ldr r1, [r5, #400] @ 0x190 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsr r1, r1, r4 │ │ │ │ ldrb r2, [r2, #1740] @ 0x6cc │ │ │ │ cmp r1, #1 │ │ │ │ movcc r1, #1 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -819240,15 +819240,15 @@ │ │ │ │ ldr r1, [sl, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr ip, [r5, #144] @ 0x90 │ │ │ │ b 374a30 │ │ │ │ - ldrdeq r7, [lr, #-83] @ 0xffffffad │ │ │ │ + strdeq r7, [lr, #-83] @ 0xffffffad │ │ │ │ ldmmi r4!, {r0, r2, r7, lr, pc} │ │ │ │ ldmmi r4!, {r0, r1, r7, r9, fp, lr, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #1780] @ 3752f0 │ │ │ │ @@ -819577,20 +819577,20 @@ │ │ │ │ str r3, [r8, #1688] @ 0x698 │ │ │ │ bl 2e6e20 │ │ │ │ b 374ca8 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r8, #76] @ 0x4c │ │ │ │ ldr sl, [r4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov fp, r0 │ │ │ │ ldrb r0, [r2, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3752d0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -819598,19 +819598,19 @@ │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3752e0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ add r0, r8, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, sl, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1 │ │ │ │ beq 374d3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -819696,26 +819696,26 @@ │ │ │ │ b 375150 │ │ │ │ ldr r3, [pc, #60] @ 375324 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b 375168 │ │ │ │ ldrsheq fp, [ip, #-52]! @ 0xffffffcc │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq lr, r4, lsr r1 │ │ │ │ + cmpeq lr, r4, asr r1 │ │ │ │ addmi r0, r4, r4, lsl #2 │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ svccc 0x00ff0000 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ stmmi r4, {r1, r9, fp} │ │ │ │ andeq r0, r0, ip, lsr pc │ │ │ │ - rsceq r3, r9, r0, lsl #26 │ │ │ │ - ldrdeq r2, [r9], #68 @ 0x44 @ │ │ │ │ - smlaleq r3, r9, r8, ip │ │ │ │ - rsceq r2, r9, r4, lsl fp │ │ │ │ - rsceq r2, r9, r4, lsl #22 │ │ │ │ + rsceq r3, r9, r0, lsr #26 │ │ │ │ + strdeq r2, [r9], #68 @ 0x44 @ │ │ │ │ + strheq r3, [r9], #200 @ 0xc8 @ │ │ │ │ + rsceq r2, r9, r4, lsr fp │ │ │ │ + rsceq r2, r9, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r2, [pc, #1284] @ 375844 │ │ │ │ ldr r3, [pc, #1284] @ 375848 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -820038,15 +820038,15 @@ │ │ │ │ bl 374be4 │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ b 37575c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [ip, #-200]! @ 0xffffff38 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq ip, r8, ror #21 │ │ │ │ - cmpeq lr, r4, lsl r9 │ │ │ │ + cmpeq lr, r4, lsr r9 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r2, [pc, #1284] @ 375d74 │ │ │ │ ldr r3, [pc, #1284] @ 375d78 │ │ │ │ @@ -820370,15 +820370,15 @@ │ │ │ │ bl 374058 │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ b 375c8c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq ip, r8, lsl #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq sl, [ip, #-88]! @ 0xffffffa8 │ │ │ │ - cmpeq lr, r4, lsl r4 │ │ │ │ + cmpeq lr, r4, lsr r4 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ @@ -820564,15 +820564,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ bl 370ad0 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r3, [pc, #1292] @ 3765a0 │ │ │ │ ldrb r2, [r8, #202] @ 0xca │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 376308 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ @@ -820890,15 +820890,15 @@ │ │ │ │ ldrne r2, [r9, #56] @ 0x38 │ │ │ │ bne 375e68 │ │ │ │ b 375ed4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ svccc 0x00ff0000 │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ addmi r0, r4, r4, lsl #2 │ │ │ │ - @ instruction: 0x014e5e90 │ │ │ │ + strheq r5, [lr, #-224] @ 0xffffff20 │ │ │ │ ldmmi r4!, {r0, r2, r7, lr, pc} │ │ │ │ subvc r0, r6, r1 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorvc r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -821087,15 +821087,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ bl 370ad0 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r3, [pc, #1288] @ 376dc8 │ │ │ │ ldrb r2, [r8, #202] @ 0xca │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 376b30 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ @@ -821412,15 +821412,15 @@ │ │ │ │ ldrne r2, [r9, #56] @ 0x38 │ │ │ │ bne 376694 │ │ │ │ b 376700 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ svccc 0x00ff0000 │ │ │ │ stmmi r4, {r1, r8, sl} │ │ │ │ addmi r0, r4, r4, lsl #2 │ │ │ │ - cmpeq lr, sp, ror #12 │ │ │ │ + smlalbbeq r5, lr, sp, r6 │ │ │ │ ldmmi r2!, {r0, r2, r7, lr, pc} │ │ │ │ subvc r0, r6, r1 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorvc r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -821669,21 +821669,21 @@ │ │ │ │ add r9, r2, r0, lsl #3 │ │ │ │ mov r5, r2 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldrb r7, [r4, #3] │ │ │ │ add r4, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45390c │ │ │ │ + bl 453938 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 313908 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 453938 │ │ │ │ + bl 453964 │ │ │ │ ldr ip, [r4, #-4] │ │ │ │ subs r1, ip, #0 │ │ │ │ movne r1, #1 │ │ │ │ lsl r3, r0, #28 │ │ │ │ lsl r0, r8, #20 │ │ │ │ and r0, r0, #267386880 @ 0xff00000 │ │ │ │ and r3, r3, #805306368 @ 0x30000000 │ │ │ │ @@ -822016,15 +822016,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #304] @ 0x130 │ │ │ │ bl 397f7c │ │ │ │ mov r0, r5 │ │ │ │ bl 3b4580 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96986c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ + bl 969894 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ ldr r2, [pc, #428] @ 3778f0 │ │ │ │ ldr r3, [pc, #428] @ 3778f4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #248] @ 0xf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ ldr r3, [pc, #412] @ 3778f8 │ │ │ │ @@ -822200,15 +822200,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #304] @ 0x130 │ │ │ │ bl 397f7c │ │ │ │ mov r0, r5 │ │ │ │ bl 3b4580 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ mov r1, #1 │ │ │ │ - bl 96986c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ + bl 969894 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd020> │ │ │ │ ldr r2, [pc, #428] @ 377bd0 │ │ │ │ ldr r3, [pc, #428] @ 377bd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #248] @ 0xf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r5, #164] @ 0xa4 │ │ │ │ ldr r3, [pc, #412] @ 377bd8 │ │ │ │ @@ -822751,15 +822751,15 @@ │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strb r3, [sp, #22] │ │ │ │ b 378158 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq ip, r0, ror #30 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq ip, r0, ror #28 │ │ │ │ - cmpeq lr, r8, asr #26 │ │ │ │ + cmpeq lr, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r7, r1 │ │ │ │ @@ -823928,19 +823928,19 @@ │ │ │ │ cmneq ip, r8, asr r2 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, r4, ror #30 │ │ │ │ cmneq ip, ip, lsr #30 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq r2, [lr, #-208] @ 0xffffff30 │ │ │ │ + cmpeq lr, r0, lsl lr │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - rsceq pc, r8, ip, lsr #25 │ │ │ │ - rsceq lr, r8, ip, ror #8 │ │ │ │ - rsceq pc, r8, r0, ror #22 │ │ │ │ + rsceq pc, r8, ip, asr #25 │ │ │ │ + rsceq lr, r8, ip, lsl #9 │ │ │ │ + rsceq pc, r8, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3584] @ 0xe00 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1072] @ 379978 │ │ │ │ mov r8, r3 │ │ │ │ @@ -826020,17 +826020,17 @@ │ │ │ │ cmneq ip, r0, lsl #30 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, r8, lsr #24 │ │ │ │ ldrsheq r4, [ip, #-176]! @ 0xffffff50 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq sp, r8, r4, lsr #20 │ │ │ │ - rsceq ip, r8, r4, ror #3 │ │ │ │ - ldrdeq sp, [r8], #136 @ 0x88 @ │ │ │ │ + rsceq sp, r8, r4, asr #20 │ │ │ │ + rsceq ip, r8, r4, lsl #4 │ │ │ │ + strdeq sp, [r8], #136 @ 0x88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1304] @ 37bb08 │ │ │ │ mov r7, r3 │ │ │ │ @@ -826365,17 +826365,17 @@ │ │ │ │ @ instruction: 0x017c4998 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ ldrheq r4, [ip, #-108]! @ 0xffffff94 │ │ │ │ cmneq ip, r4, lsl #13 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq sp, r8, r0, asr #9 │ │ │ │ - rsceq fp, r8, r0, lsl #25 │ │ │ │ - rsceq sp, r8, r4, ror r3 │ │ │ │ + rsceq sp, r8, r0, ror #9 │ │ │ │ + rsceq fp, r8, r0, lsr #25 │ │ │ │ + smlaleq sp, r8, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1308] @ 37c070 │ │ │ │ mov r7, r3 │ │ │ │ @@ -826711,17 +826711,17 @@ │ │ │ │ cmneq ip, r4, lsr r4 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, ip, asr r1 │ │ │ │ cmneq ip, r4, lsr #2 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq ip, r8, r8, asr pc │ │ │ │ - rsceq fp, r8, r8, lsl r7 │ │ │ │ - rsceq ip, r8, ip, lsl #28 │ │ │ │ + rsceq ip, r8, r8, ror pc │ │ │ │ + rsceq fp, r8, r8, lsr r7 │ │ │ │ + rsceq ip, r8, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1304] @ 37c5d4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -827056,17 +827056,17 @@ │ │ │ │ cmneq ip, ip, asr #29 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ ldrsheq r3, [ip, #-176]! @ 0xffffff50 │ │ │ │ ldrheq r3, [ip, #-184]! @ 0xffffff48 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq ip, [r8], #148 @ 0x94 @ │ │ │ │ - strheq fp, [r8], #20 @ │ │ │ │ - rsceq ip, r8, r8, lsr #17 │ │ │ │ + rsceq ip, r8, r4, lsl sl │ │ │ │ + ldrdeq fp, [r8], #20 @ │ │ │ │ + rsceq ip, r8, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1504] @ 37cc00 │ │ │ │ mov r8, r3 │ │ │ │ @@ -827449,15 +827449,15 @@ │ │ │ │ ldrsbeq r3, [ip, #-148]! @ 0xffffff6c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ ldrheq r3, [ip, #-100]! @ 0xffffff9c │ │ │ │ cmneq ip, ip, ror r6 │ │ │ │ - cmppeq sp, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ + smlalbbeq pc, sp, r0, r5 @ │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1504] @ 37d220 │ │ │ │ @@ -827841,15 +827841,15 @@ │ │ │ │ ldrheq r3, [ip, #-52]! @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ @ instruction: 0x017c3094 │ │ │ │ cmneq ip, ip, asr r0 │ │ │ │ - cmpeq sp, r0, asr #30 │ │ │ │ + cmpeq sp, r0, ror #30 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3560] @ 0xde8 │ │ │ │ sub sp, sp, #500 @ 0x1f4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -828982,15 +828982,15 @@ │ │ │ │ cmneq ip, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ ldrsbeq r1, [ip, #-228]! @ 0xffffff1c │ │ │ │ @ instruction: 0x017c1e9c │ │ │ │ - cmpeq sp, ip, ror #26 │ │ │ │ + smlalbbeq sp, sp, ip, sp @ │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1548] @ 37ea40 │ │ │ │ @@ -829385,15 +829385,15 @@ │ │ │ │ cmneq ip, r0, asr #23 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, r4, ror r8 │ │ │ │ cmneq ip, ip, lsr r8 │ │ │ │ - cmpeq sp, r0, lsr #14 │ │ │ │ + cmpeq sp, r0, asr #14 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1564] @ 37f09c │ │ │ │ @@ -829792,15 +829792,15 @@ │ │ │ │ cmneq ip, r4, ror r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, ip, lsr #4 │ │ │ │ ldrsheq r1, [ip, #-20]! @ 0xffffffec │ │ │ │ - smlalbteq sp, sp, r4, r0 @ │ │ │ │ + smlaltteq sp, sp, r4, r0 @ │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3568] @ 0xdf0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1548] @ 37f6e8 │ │ │ │ @@ -830195,15 +830195,15 @@ │ │ │ │ cmneq ip, r8, lsl pc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, ip, asr #23 │ │ │ │ @ instruction: 0x017c0b94 │ │ │ │ - cmpeq sp, r8, ror sl │ │ │ │ + @ instruction: 0x014dca98 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ sub sp, sp, #516 @ 0x204 │ │ │ │ mov r4, r0 │ │ │ │ @@ -830610,17 +830610,17 @@ │ │ │ │ cmneq ip, ip, asr r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq ip, r0, lsl #11 │ │ │ │ cmneq ip, r8, asr #10 │ │ │ │ - strheq r9, [r8], #20 @ │ │ │ │ - rsceq r7, r8, r4, ror r9 │ │ │ │ - rsceq r9, r8, r8, rrx │ │ │ │ + ldrdeq r9, [r8], #20 @ │ │ │ │ + smlaleq r7, r8, r4, r9 │ │ │ │ + rsceq r9, r8, r8, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ subs ip, r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ bne 37fdc4 │ │ │ │ ldrh ip, [r1, #2] │ │ │ │ @@ -831069,17 +831069,17 @@ │ │ │ │ cmneq ip, r0, lsr r1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmnpeq fp, r4, asr lr @ p-variant is OBSOLETE │ │ │ │ cmnpeq fp, ip, lsl lr @ p-variant is OBSOLETE │ │ │ │ - rsceq r8, r8, r8, lsl #21 │ │ │ │ - rsceq r7, r8, r8, asr #4 │ │ │ │ - rsceq r8, r8, ip, lsr r9 │ │ │ │ + rsceq r8, r8, r8, lsr #21 │ │ │ │ + rsceq r7, r8, r8, ror #4 │ │ │ │ + rsceq r8, r8, ip, asr r9 │ │ │ │ push {r4, lr} │ │ │ │ subs ip, r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ bne 3804f0 │ │ │ │ ldrh ip, [r1, #2] │ │ │ │ @@ -831565,19 +831565,19 @@ │ │ │ │ cmnpeq fp, r4, ror #19 @ p-variant is OBSOLETE │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmnpeq fp, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ cmnpeq fp, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sp, ip, ror #10 │ │ │ │ + smlalbbeq fp, sp, ip, r5 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - rsceq r8, r8, r8, lsr #8 │ │ │ │ - rsceq r6, r8, r8, ror #23 │ │ │ │ - ldrdeq r8, [r8], #44 @ 0x2c @ │ │ │ │ + rsceq r8, r8, r8, asr #8 │ │ │ │ + rsceq r6, r8, r8, lsl #24 │ │ │ │ + strdeq r8, [r8], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ sub sp, sp, #516 @ 0x204 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [sp, #552] @ 0x228 │ │ │ │ @@ -832019,19 +832019,19 @@ │ │ │ │ cmnpeq fp, r8, asr #5 @ p-variant is OBSOLETE │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, r0, asr #31 │ │ │ │ cmneq fp, r8, lsl #31 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sp, r4, asr lr │ │ │ │ + cmpeq sp, r4, ror lr │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - rsceq r7, r8, r0, lsl sp │ │ │ │ - ldrdeq r6, [r8], #64 @ 0x40 @ │ │ │ │ - rsceq r7, r8, r4, asr #23 │ │ │ │ + rsceq r7, r8, r0, lsr sp │ │ │ │ + strdeq r6, [r8], #64 @ 0x40 @ │ │ │ │ + rsceq r7, r8, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ sub sp, sp, #516 @ 0x204 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [sp, #552] @ 0x228 │ │ │ │ @@ -832474,19 +832474,19 @@ │ │ │ │ ldrheq lr, [fp, #-176]! @ 0xffffff50 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, ip, lsr #17 │ │ │ │ cmneq fp, r4, ror r8 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sp, r8, lsr r7 │ │ │ │ + cmpeq sp, r8, asr r7 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - strdeq r7, [r8], #84 @ 0x54 @ │ │ │ │ - strheq r5, [r8], #212 @ 0xd4 @ │ │ │ │ - rsceq r7, r8, r8, lsr #9 │ │ │ │ + rsceq r7, r8, r4, lsl r6 │ │ │ │ + ldrdeq r5, [r8], #212 @ 0xd4 @ │ │ │ │ + rsceq r7, r8, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ sub sp, sp, #516 @ 0x204 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [sp, #552] @ 0x228 │ │ │ │ @@ -832928,19 +832928,19 @@ │ │ │ │ @ instruction: 0x017be494 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, ip, lsl #3 │ │ │ │ cmneq fp, r4, asr r1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sp, r0, lsr #32 │ │ │ │ + cmpeq sp, r0, asr #32 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - ldrdeq r6, [r8], #236 @ 0xec @ │ │ │ │ - smlaleq r5, r8, ip, r6 │ │ │ │ - smlaleq r6, r8, r0, sp │ │ │ │ + strdeq r6, [r8], #236 @ 0xec @ │ │ │ │ + strheq r5, [r8], #108 @ 0x6c @ │ │ │ │ + strheq r6, [r8], #208 @ 0xd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3560] @ 0xde8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1840] @ 382918 │ │ │ │ mov fp, r3 │ │ │ │ @@ -833407,15 +833407,15 @@ │ │ │ │ cmneq fp, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, r4, ror #21 │ │ │ │ cmneq fp, ip, lsr #21 │ │ │ │ - cmpeq sp, ip, ror r9 │ │ │ │ + @ instruction: 0x014d999c │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ push {r4, lr} │ │ │ │ subs ip, r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ bne 382974 │ │ │ │ @@ -833926,15 +833926,15 @@ │ │ │ │ ldrsheq sp, [fp, #-80]! @ 0xffffffb0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ @ instruction: 0x017bd290 │ │ │ │ - cmpeq sp, r0, ror #2 │ │ │ │ + smlalbbeq r9, sp, r0, r1 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3544] @ 0xdd8 │ │ │ │ sub sp, sp, #516 @ 0x204 │ │ │ │ mov r6, r2 │ │ │ │ @@ -834445,19 +834445,19 @@ │ │ │ │ cmneq fp, r4, lsl #28 │ │ │ │ adcmi r0, r0, r1, lsl #28 │ │ │ │ stmiami r0!, {r0, r8, r9, sl, fp} │ │ │ │ addsmi r0, r8, r1, lsl #6 │ │ │ │ cmneq fp, r0, lsl fp │ │ │ │ ldrsbeq ip, [fp, #-168]! @ 0xffffff58 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - @ instruction: 0x014d899c │ │ │ │ + strheq r8, [sp, #-156] @ 0xffffff64 │ │ │ │ adcsvc r0, r5, r1 │ │ │ │ - rsceq r5, r8, r8, asr r8 │ │ │ │ - rsceq r4, r8, r8, lsl r0 │ │ │ │ - rsceq r5, r8, ip, lsl #14 │ │ │ │ + rsceq r5, r8, r8, ror r8 │ │ │ │ + rsceq r4, r8, r8, lsr r0 │ │ │ │ + rsceq r5, r8, ip, lsr #14 │ │ │ │ push {r4, lr} │ │ │ │ subs ip, r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ bne 3839b8 │ │ │ │ ldrh ip, [r1, #2] │ │ │ │ @@ -834716,23 +834716,23 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 383bc8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq fp, r0, lsr r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq fp, r8, lsl r5 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r5, r8, r4, asr #6 │ │ │ │ + rsceq r5, r8, r4, ror #6 │ │ │ │ cmneq sp, r8, asr #1 │ │ │ │ cmneq fp, r8, ror #6 │ │ │ │ - rsceq r5, r8, r0, lsl #4 │ │ │ │ + rsceq r5, r8, r0, lsr #4 │ │ │ │ ldrheq r6, [sp, #-244]! @ 0xffffff0c │ │ │ │ - rsceq r5, r8, r8, lsl #3 │ │ │ │ - rsceq r3, r8, r4, asr #18 │ │ │ │ - smlaleq r5, r8, r8, r1 │ │ │ │ - rsceq r3, r8, r8, lsr #18 │ │ │ │ + rsceq r5, r8, r8, lsr #3 │ │ │ │ + rsceq r3, r8, r4, ror #18 │ │ │ │ + strheq r5, [r8], #24 @ │ │ │ │ + rsceq r3, r8, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #20 │ │ │ │ @@ -840744,15 +840744,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r1, [r7] │ │ │ │ b 389a80 │ │ │ │ mov r0, sl │ │ │ │ bl 3a3cec │ │ │ │ str r0, [fp, #40] @ 0x28 │ │ │ │ b 389768 │ │ │ │ - cmpeq sp, ip, asr ip │ │ │ │ + cmpeq sp, ip, ror ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1] │ │ │ │ @@ -841241,15 +841241,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r1, [r7] │ │ │ │ b 38a244 │ │ │ │ mov r0, sl │ │ │ │ bl 3a4200 │ │ │ │ str r0, [fp, #40] @ 0x28 │ │ │ │ b 389f2c │ │ │ │ - ldrdeq r2, [sp, #-70] @ 0xffffffba │ │ │ │ + strdeq r2, [sp, #-70] @ 0xffffffba │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1] │ │ │ │ @@ -841742,15 +841742,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r1, [r7] │ │ │ │ b 38aa18 │ │ │ │ mov r0, sl │ │ │ │ bl 3a3cec │ │ │ │ str r0, [fp, #40] @ 0x28 │ │ │ │ b 38a960 │ │ │ │ - cmpeq sp, r0, asr sp │ │ │ │ + cmpeq sp, r0, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1] │ │ │ │ @@ -842243,15 +842243,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r1, [r7] │ │ │ │ b 38b1ec │ │ │ │ mov r0, sl │ │ │ │ bl 3a4200 │ │ │ │ str r0, [fp, #40] @ 0x28 │ │ │ │ b 38b134 │ │ │ │ - strheq r1, [sp, #-90] @ 0xffffffa6 │ │ │ │ + ldrdeq r1, [sp, #-90] @ 0xffffffa6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ ldr r3, [pc, #8] @ 38b360 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #2852] @ 0xb24 │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8b04 │ │ │ │ @@ -842401,15 +842401,15 @@ │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #12 │ │ │ │ ldrh ip, [r3, #212] @ 0xd4 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldrb r3, [lr, #84] @ 0x54 │ │ │ │ str ip, [sp, #64] @ 0x40 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ ldr r0, [r6, r4, lsl #3] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ add r4, r4, #1 │ │ │ │ bl 52ed8 │ │ │ │ cmp r8, r4 │ │ │ │ bhi 38b50c │ │ │ │ @@ -842491,15 +842491,15 @@ │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #12 │ │ │ │ ldrh ip, [r3, #212] @ 0xd4 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldrb r3, [lr, #84] @ 0x54 │ │ │ │ str ip, [sp, #64] @ 0x40 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ ldr r0, [r6, r4, lsl #3] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ add r4, r4, #1 │ │ │ │ bl 52ed8 │ │ │ │ cmp r8, r4 │ │ │ │ bhi 38b674 │ │ │ │ @@ -842561,16 +842561,16 @@ │ │ │ │ ldr r2, [pc, #20] @ 38b83c │ │ │ │ ldr r1, [pc, #20] @ 38b840 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e8ef8 │ │ │ │ - rsceq sp, r7, r0, lsr #14 │ │ │ │ - rsceq fp, r7, r8, ror lr │ │ │ │ + rsceq sp, r7, r0, asr #14 │ │ │ │ + smlaleq fp, r7, r8, lr │ │ │ │ ldm r0, {r2, ip} │ │ │ │ add r2, r2, r1, lsl #2 │ │ │ │ cmp ip, r2 │ │ │ │ bxcs lr │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -842651,15 +842651,15 @@ │ │ │ │ add r1, r4, r4, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r7, [r1, #224] @ 0xe0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - bl 454944 │ │ │ │ + bl 454970 │ │ │ │ add r0, r9, r4, lsl #2 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ @@ -842668,15 +842668,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 53d00 │ │ │ │ ldrb r1, [r7, #424] @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 45395c │ │ │ │ + bl 453988 │ │ │ │ ldrb r2, [r7, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsl r1, r0, #22 │ │ │ │ and r1, r1, #1069547520 @ 0x3fc00000 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 38bb64 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -842775,15 +842775,15 @@ │ │ │ │ b 38ba18 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 38ba18 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [fp, #-104]! @ 0xffffff98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaltteq r1, sp, lr, fp │ │ │ │ + cmpeq sp, r0, lsl ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ svccc 0x00ff8000 │ │ │ │ svcne 0x00ffff80 │ │ │ │ svccc 0x00fe0000 │ │ │ │ ldrheq r4, [fp, #-72]! @ 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -843371,15 +843371,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r3, r2, #12 │ │ │ │ b 38c3d4 │ │ │ │ - smlaltbeq r1, sp, pc, r1 @ │ │ │ │ + ldrdeq r1, [sp, #-17] @ 0xffffffef │ │ │ │ adcsmi r0, r3, r2 │ │ │ │ stmmi r0, {r1, r9, sp, pc} │ │ │ │ addmi r0, r8, r2, lsl #4 │ │ │ │ addmi sp, r8, r1, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -846403,55 +846403,55 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r4, r4, #404 @ 0x194 │ │ │ │ str lr, [r5] │ │ │ │ blx r3 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r6, r7, #8 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 38f56c │ │ │ │ ldr r3, [pc, #400] @ 38f5f4 │ │ │ │ str r3, [r7] │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ str r0, [r7, #4] │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldrh r0, [r4] │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ str r6, [r5] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r2, [r7, #516] @ 0x204 │ │ │ │ lsr r2, r2, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ @@ -847055,15 +847055,15 @@ │ │ │ │ and r5, r5, r3 │ │ │ │ lsr r5, r5, #6 │ │ │ │ ldrb r1, [r6, #424] @ 0x1a8 │ │ │ │ mov r0, r4 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsl r3, r8, #1 │ │ │ │ add r3, r3, r8 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldrh r3, [r3, #22] │ │ │ │ ldr r1, [r6, #144] @ 0x90 │ │ │ │ sub r3, r3, r9 │ │ │ │ @@ -847218,15 +847218,15 @@ │ │ │ │ lsr r2, r2, r5 │ │ │ │ cmp r2, #15 │ │ │ │ bls 3901d8 │ │ │ │ lsr r1, r9, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ lsl r7, r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 313970 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 3139c0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -847436,15 +847436,15 @@ │ │ │ │ movls r6, #0 │ │ │ │ bls 39045c │ │ │ │ lsr r6, r6, #4 │ │ │ │ and r6, r6, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r1, [sl, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrb r1, [r1, #1740] @ 0x6cc │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [sl, #400] @ 0x190 │ │ │ │ mov r5, r0 │ │ │ │ beq 3905d8 │ │ │ │ @@ -847459,15 +847459,15 @@ │ │ │ │ rsb r1, r1, #0 │ │ │ │ and r4, r4, r1 │ │ │ │ ldrb r1, [sl, #424] @ 0x1a8 │ │ │ │ mov r0, r2 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r2, [pc, #500] @ 3906c4 │ │ │ │ ldrb r1, [sl, #78] @ 0x4e │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 3905c0 │ │ │ │ ldrb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ @@ -847587,15 +847587,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r2, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r2 │ │ │ │ ldr r2, [r7] │ │ │ │ b 390634 │ │ │ │ - cmpeq ip, r4, rrx │ │ │ │ + smlalbbeq sp, ip, r6, r0 │ │ │ │ stmmi r8, {r0, r2, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ addmi sp, r8, r1, lsl #12 │ │ │ │ addmi sp, r8, r3, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -847763,15 +847763,15 @@ │ │ │ │ and r5, r5, r3 │ │ │ │ lsr r5, r5, #6 │ │ │ │ ldrb r1, [r6, #424] @ 0x1a8 │ │ │ │ mov r0, r4 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r2, [sp] │ │ │ │ lsl r3, r9, #1 │ │ │ │ add r3, r3, r9 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldrh r3, [r3, #22] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, #144] @ 0x90 │ │ │ │ @@ -847941,15 +847941,15 @@ │ │ │ │ cmp r3, #15 │ │ │ │ movls r1, r7 │ │ │ │ bls 390c48 │ │ │ │ lsr r1, r8, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ lsl r7, r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 313970 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 3139c0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -848158,15 +848158,15 @@ │ │ │ │ movls r7, #0 │ │ │ │ bls 390fa4 │ │ │ │ lsr r7, r7, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r1, [sl, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrb r1, [r1, #1740] @ 0x6cc │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [sl, #400] @ 0x190 │ │ │ │ mov r5, r0 │ │ │ │ beq 391144 │ │ │ │ @@ -848181,15 +848181,15 @@ │ │ │ │ rsb r1, r1, #0 │ │ │ │ and r4, r4, r1 │ │ │ │ ldrb r1, [sl, #424] @ 0x1a8 │ │ │ │ mov r0, r2 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r2, [pc, #588] @ 391264 │ │ │ │ ldrb r1, [sl, #78] @ 0x4e │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 39112c │ │ │ │ ldrb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ @@ -848331,15 +848331,15 @@ │ │ │ │ ldr r2, [r6, #12] │ │ │ │ ldr r1, [r6, #16] │ │ │ │ ldr r2, [r2] │ │ │ │ mov r0, r6 │ │ │ │ blx r2 │ │ │ │ ldr r2, [r6] │ │ │ │ b 39119c │ │ │ │ - cmpeq ip, r5, lsr #10 │ │ │ │ + cmpeq ip, r7, asr #10 │ │ │ │ stmmi r8, {r0, r2, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ addmi sp, r8, r1, lsl #12 │ │ │ │ stmmi r8, {r0, sl, sp, lr, pc} │ │ │ │ addmi sp, r8, r3, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -848523,15 +848523,15 @@ │ │ │ │ ldrne sl, [r7, #44] @ 0x2c │ │ │ │ moveq sl, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ cmp r0, #150 @ 0x96 │ │ │ │ beq 391750 │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldm r4, {r1, lr} │ │ │ │ lsr r3, r5, #6 │ │ │ │ str r3, [sp, #12] │ │ │ │ lsr r3, r9, #6 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r1, #28 │ │ │ │ cmp lr, r0 │ │ │ │ @@ -848940,15 +848940,15 @@ │ │ │ │ beq 391d90 │ │ │ │ add r3, r6, r6, lsl #1 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldrh r9, [r3, #212] @ 0xd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r3, [pc, #3460] @ 392978 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #3 │ │ │ │ bhi 391c20 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -848981,15 +848981,15 @@ │ │ │ │ bhi 39247c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #3324] @ 39297c │ │ │ │ str r3, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r1, [pc, #3304] @ 392980 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ str r2, [r5] │ │ │ │ and r1, r1, r0, lsl #7 │ │ │ │ orr r1, r1, r3, lsl #3 │ │ │ │ @@ -849136,15 +849136,15 @@ │ │ │ │ add r4, fp, #8 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 392c14 │ │ │ │ ldr r3, [pc, #2700] @ 39297c │ │ │ │ str r3, [fp] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r2, [pc, #2684] @ 392980 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add fp, fp, #16 │ │ │ │ str r4, [r5] │ │ │ │ and r2, r2, r0, lsl #7 │ │ │ │ orr r2, r2, r3, lsl #3 │ │ │ │ str r2, [fp, #-12] │ │ │ │ @@ -849807,35 +849807,35 @@ │ │ │ │ str r0, [r2] │ │ │ │ str r3, [r2, #8] │ │ │ │ str r1, [r4] │ │ │ │ b 3921d0 │ │ │ │ cmneq sl, r4, ror #11 │ │ │ │ ldrsbeq lr, [sl, #-80]! @ 0xffffffb0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq fp, [ip, #-154] @ 0xffffff66 │ │ │ │ - cmpeq ip, pc, asr r9 │ │ │ │ + cmpeq ip, ip, lsl sl │ │ │ │ + smlalbbeq fp, ip, r1, r9 │ │ │ │ stmmi r8, {r0, r8, r9, sl, ip, lr, pc} │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ addmi lr, r8, r1, lsl #6 │ │ │ │ addmi sp, r8, r1, lsl #12 │ │ │ │ addmi sp, r8, r1 │ │ │ │ addmi sp, r8, r4, lsl #30 │ │ │ │ stmmi r8, {r0, sl, sp, lr, pc} │ │ │ │ subvc r0, r6, r1 │ │ │ │ - cmpeq ip, r0, lsr r7 │ │ │ │ + cmpeq ip, r2, asr r7 │ │ │ │ addmi sp, r8, r1, lsl #30 │ │ │ │ andeq r1, r0, ip, lsr r2 │ │ │ │ ldmmi r3, {r0, r9, sl} │ │ │ │ cmneq sl, r4, lsl lr │ │ │ │ ldrdeq r8, [r0], -r7 │ │ │ │ andeq r8, r0, r3, ror #17 │ │ │ │ ldrdeq r8, [r0], -r6 │ │ │ │ ldrdeq r8, [r0], -r0 │ │ │ │ ldrdeq r8, [r0], -pc @ │ │ │ │ - smlalbteq fp, ip, ip, r1 │ │ │ │ + smlaltteq fp, ip, lr, r1 │ │ │ │ adcmi r0, r0, r1, lsl #14 │ │ │ │ stmmi r8, {r0, ip, pc} │ │ │ │ ldmmi r3!, {r0, r8, r9, sl} │ │ │ │ adcsvc r8, pc, r3 │ │ │ │ addeq r0, r0, r8, lsr ip │ │ │ │ strdmi pc, [pc, #-255] @ 3928e5 │ │ │ │ rscmi pc, pc, r0, ror #31 │ │ │ │ @@ -850959,15 +850959,15 @@ │ │ │ │ ldrne fp, [r8, #44] @ 0x2c │ │ │ │ moveq fp, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ cmp r0, #150 @ 0x96 │ │ │ │ beq 393d28 │ │ │ │ - bl 453b9c │ │ │ │ + bl 453bc8 │ │ │ │ ldr r2, [r4] │ │ │ │ lsr ip, sl, #6 │ │ │ │ add r1, r2, #28 │ │ │ │ lsr r5, r5, #6 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ @@ -851358,15 +851358,15 @@ │ │ │ │ beq 394334 │ │ │ │ add r3, r6, r6, lsl #1 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldrh r9, [r3, #212] @ 0xd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #3 │ │ │ │ bhi 3941e4 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r7, #20] │ │ │ │ @@ -851398,15 +851398,15 @@ │ │ │ │ bhi 394a00 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #2116] @ 394a88 │ │ │ │ str r3, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r1, [pc, #2096] @ 394a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r4, r4, #16 │ │ │ │ str r2, [r5] │ │ │ │ and r1, r1, r0, lsl #7 │ │ │ │ orr r1, r1, r3, lsl #3 │ │ │ │ @@ -851545,15 +851545,15 @@ │ │ │ │ add r4, fp, #8 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 395244 │ │ │ │ ldr r3, [pc, #1524] @ 394a88 │ │ │ │ str r3, [fp] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ ldr r2, [pc, #1508] @ 394a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add fp, fp, #16 │ │ │ │ str r4, [r5] │ │ │ │ and r2, r2, r0, lsl #7 │ │ │ │ orr r2, r2, r3, lsl #3 │ │ │ │ str r2, [fp, #-12] │ │ │ │ @@ -851922,33 +851922,33 @@ │ │ │ │ ldr r3, [r9, #160] @ 0xa0 │ │ │ │ streq r4, [sp, #16] │ │ │ │ beq 39538c │ │ │ │ b 3955f4 │ │ │ │ cmneq sl, r8, lsr #32 │ │ │ │ cmneq sl, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq ip, ip, ror #8 │ │ │ │ - cmpeq ip, r9, lsr #8 │ │ │ │ + smlalbbeq r9, ip, lr, r4 │ │ │ │ + cmpeq ip, fp, asr #8 │ │ │ │ stmmi r8, {r0, r8, r9, sl, ip, lr, pc} │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ addmi lr, r8, r1, lsl #6 │ │ │ │ addmi sp, r8, r1, lsl #12 │ │ │ │ addmi sp, r8, r1 │ │ │ │ addmi sp, r8, r4, lsl #30 │ │ │ │ subvc r0, r6, r1 │ │ │ │ - strheq r9, [ip, #-26] @ 0xffffffe6 │ │ │ │ + ldrdeq r9, [ip, #-28] @ 0xffffffe4 │ │ │ │ addmi sp, r8, r1, lsl #30 │ │ │ │ andeq r1, r0, ip, lsr r2 │ │ │ │ cmneq sl, r0, ror r8 │ │ │ │ ldrdeq r8, [r0], -r7 │ │ │ │ andeq r8, r0, r3, ror #17 │ │ │ │ ldrdeq r8, [r0], -r6 │ │ │ │ ldrdeq r8, [r0], -r0 │ │ │ │ ldrdeq r8, [r0], -pc @ │ │ │ │ - cmpeq ip, r6, asr ip │ │ │ │ + cmpeq ip, r8, ror ip │ │ │ │ stmmi r8, {r0, ip, pc} │ │ │ │ ldmmi r3!, {r0, r8, r9, sl} │ │ │ │ adcsvc r8, pc, r3 │ │ │ │ ldmmi r3, {r0, r9, sl} │ │ │ │ adcmi r0, r0, r1, lsl #14 │ │ │ │ addsmi r0, r8, r1, lsl #10 │ │ │ │ adcmi pc, r0, r1, lsl #16 │ │ │ │ @@ -853379,20 +853379,20 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #104 @ 0x68 │ │ │ │ - bl 45595c │ │ │ │ + bl 455988 │ │ │ │ ldrh r3, [r7] │ │ │ │ strh r3, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmpeq ip, r0, lsr #10 │ │ │ │ + cmpeq ip, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3400] @ 0xd48 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #704] @ 396438 │ │ │ │ ldr r3, [pc, #704] @ 39643c │ │ │ │ @@ -853461,22 +853461,22 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 53d00 │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453cf4 │ │ │ │ + bl 453d20 │ │ │ │ ldr r3, [r7, #656] @ 0x290 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ ldr r3, [r3, #2560] @ 0xa00 │ │ │ │ add r1, sp, #20 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #236 @ 0xec │ │ │ │ mov r0, r8 │ │ │ │ bl 52ed8 │ │ │ │ ldr r2, [pc, #384] @ 396444 │ │ │ │ ldr r3, [pc, #372] @ 39643c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -853526,15 +853526,15 @@ │ │ │ │ add r5, r5, #160 @ 0xa0 │ │ │ │ strd r0, [r2, #8] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #336 @ 0x150 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #444 @ 0x1bc │ │ │ │ mov r0, r8 │ │ │ │ bl 52ed8 │ │ │ │ b 3962bc │ │ │ │ mov r0, r9 │ │ │ │ bl 2e1e94 │ │ │ │ @@ -853560,28 +853560,28 @@ │ │ │ │ ldr r2, [pc, #72] @ 39644c │ │ │ │ adc ip, ip, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 45595c │ │ │ │ + bl 455988 │ │ │ │ b 3962bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ b 3961ec │ │ │ │ mov r6, #1 │ │ │ │ b 3963dc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sl, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ tsteq r2, #0, 2 │ │ │ │ cmneq sl, r4, lsr sp │ │ │ │ - cmpeq ip, r8, lsr #6 │ │ │ │ - cmpeq ip, ip, asr #4 │ │ │ │ + cmpeq ip, ip, asr #6 │ │ │ │ + cmpeq ip, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r1, #5 │ │ │ │ sub sp, sp, #20 │ │ │ │ addeq r7, r0, #42496 @ 0xa600 │ │ │ │ @@ -853660,15 +853660,15 @@ │ │ │ │ b 3964ac │ │ │ │ ldr r7, [pc, #28] @ 3965b4 │ │ │ │ b 3964ac │ │ │ │ ldr r7, [pc, #24] @ 3965b8 │ │ │ │ b 3964ac │ │ │ │ ldr r7, [pc, #20] @ 3965bc │ │ │ │ b 3964ac │ │ │ │ - cmpeq ip, r2, lsl r1 │ │ │ │ + cmpeq ip, r4, lsr r1 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ andeq r8, r0, ip, asr r5 │ │ │ │ andeq r9, r0, r0, ror #11 │ │ │ │ andeq r6, r0, r4, asr r4 │ │ │ │ ldrdeq r7, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -853788,15 +853788,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ bne 3969e8 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3969a8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ @@ -853934,15 +853934,15 @@ │ │ │ │ b 3969bc │ │ │ │ ldr r3, [pc, #388] @ 396b64 │ │ │ │ b 3969bc │ │ │ │ ldr r3, [pc, #384] @ 396b68 │ │ │ │ b 3969bc │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 396b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -854016,33 +854016,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ b 396a10 │ │ │ │ ldr r0, [pc, #80] @ 396b80 │ │ │ │ add r0, pc, r0 │ │ │ │ b 396a90 │ │ │ │ cmneq sl, ip, lsl sl │ │ │ │ - smlaltbeq r6, ip, sp, pc @ │ │ │ │ - rsceq r2, r7, r0, ror #17 │ │ │ │ + smlalbteq r6, ip, pc, pc @ │ │ │ │ + rsceq r2, r7, r0, lsl #18 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r4, r7, r8, asr ip │ │ │ │ + rsceq r4, r7, r8, ror ip │ │ │ │ cmneq ip, r0, lsl r4 │ │ │ │ - rsceq r2, r7, r0, ror #11 │ │ │ │ - rsceq r1, r7, r8, asr #8 │ │ │ │ - rsceq r1, r7, ip, lsr r4 │ │ │ │ + rsceq r2, r7, r0, lsl #12 │ │ │ │ + rsceq r1, r7, r8, ror #8 │ │ │ │ + rsceq r1, r7, ip, asr r4 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ andeq r8, r0, ip, asr r5 │ │ │ │ andeq r9, r0, r0, ror #11 │ │ │ │ andeq r6, r0, r4, asr r4 │ │ │ │ ldrdeq r7, [r0], -r8 │ │ │ │ - rsceq r4, r7, ip, lsl #20 │ │ │ │ - rsceq r2, r7, r8, lsl #9 │ │ │ │ - strheq r0, [r7], #184 @ 0xb8 @ │ │ │ │ - rsceq r2, r7, r4, ror #8 │ │ │ │ - rsceq r1, r7, ip, asr #5 │ │ │ │ - strheq r1, [r7], #44 @ 0x2c @ │ │ │ │ + rsceq r4, r7, ip, lsr #20 │ │ │ │ + rsceq r2, r7, r8, lsr #9 │ │ │ │ + ldrdeq r0, [r7], #184 @ 0xb8 @ │ │ │ │ + rsceq r2, r7, r4, lsl #9 │ │ │ │ + rsceq r1, r7, ip, ror #5 │ │ │ │ + ldrdeq r1, [r7], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #2224] @ 39744c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -854600,17 +854600,17 @@ │ │ │ │ ldr r5, [pc, #104] @ 3974ac │ │ │ │ mov r4, #0 │ │ │ │ b 396efc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq sl, ip, asr r4 │ │ │ │ cmneq sl, r8, asr #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r6, [ip, #-156] @ 0xffffff64 │ │ │ │ + strdeq r6, [ip, #-158] @ 0xffffff62 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ - cmpeq ip, sl, lsl #16 │ │ │ │ + cmpeq ip, ip, lsr #16 │ │ │ │ stmiami fp!, {r0, r8, r9, sl, fp, ip} │ │ │ │ andeq pc, r1, r0, lsl #28 │ │ │ │ stmiami r9!, {r1, fp, sp, lr, pc} │ │ │ │ cmneq sl, r8, asr #2 │ │ │ │ adcmi r1, fp, r2, lsl #4 │ │ │ │ mvnseq r0, r0 │ │ │ │ adcsvc r8, r6, r3 │ │ │ │ @@ -855287,17 +855287,17 @@ │ │ │ │ ldr r5, [pc, #116] @ 397f74 │ │ │ │ ldr r8, [pc, #116] @ 397f78 │ │ │ │ mov r4, #0 │ │ │ │ b 39786c │ │ │ │ cmneq sl, r0, lsr fp │ │ │ │ cmneq sl, ip, lsl fp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq r6, [ip, #-0] │ │ │ │ + cmpeq ip, r2, lsl r1 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ - cmpeq ip, sl, lsr #30 │ │ │ │ + cmpeq ip, ip, asr #30 │ │ │ │ adcsmi r0, fp, r1, lsl #16 │ │ │ │ stmiami r9!, {r1, fp, sp, lr, pc} │ │ │ │ adcsmi ip, r9, r2 │ │ │ │ ldrsbeq r8, [sl, #-124]! @ 0xffffff84 │ │ │ │ adcmi r1, fp, r2, lsl #16 │ │ │ │ ldmmi fp!, {r1, fp, sp} │ │ │ │ adcsvc r8, r6, r3 │ │ │ │ @@ -855701,16 +855701,16 @@ │ │ │ │ orr r1, r1, #64512 @ 0xfc00 │ │ │ │ orr r1, r1, #2 │ │ │ │ cmp r4, #0 │ │ │ │ orr r1, r1, lr, lsl #24 │ │ │ │ mov r7, r4 │ │ │ │ beq 398548 │ │ │ │ b 3984b0 │ │ │ │ - smlaltteq r5, ip, ip, r3 │ │ │ │ - strdeq r5, [ip, #-26] @ 0xffffffe6 │ │ │ │ + cmpeq ip, r0, lsl r4 │ │ │ │ + cmpeq ip, lr, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2960] @ 0xb90 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov fp, r2 │ │ │ │ @@ -857762,31 +857762,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r3, ip, #8 │ │ │ │ b 399ffc │ │ │ │ - cmpeq ip, r4, lsl #16 │ │ │ │ + cmpeq ip, r8, lsr #16 │ │ │ │ adcmi r8, r9, r1 │ │ │ │ adcmi r0, fp, r1, lsl #10 │ │ │ │ adcmi fp, r9, r1 │ │ │ │ adcmi fp, r9, r1, lsl #24 │ │ │ │ adcmi r0, r8, r1 │ │ │ │ adcmi r2, r8, r1, lsl #8 │ │ │ │ adcmi r3, r8, r1 │ │ │ │ adcmi r3, r8, r1, lsl #24 │ │ │ │ stmiami r8!, {r0, lr} │ │ │ │ stmiami r8!, {r0, sl, sp, lr} │ │ │ │ - smlaltteq r3, ip, r8, r4 │ │ │ │ + cmpeq ip, ip, lsl #10 │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ - cmpeq ip, r8, lsl #8 │ │ │ │ + cmpeq ip, ip, lsr #8 │ │ │ │ strdeq pc, [r7], -pc @ │ │ │ │ - smlaltbeq r3, ip, r4, r3 │ │ │ │ + smlalbteq r3, ip, r8, r3 │ │ │ │ stmiami r8!, {r0, ip, sp, lr} │ │ │ │ adcmi r9, r8, r1, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -858283,31 +858283,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr ip, [r5] │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, ip, #8 │ │ │ │ b 39a7c8 │ │ │ │ - cmpeq ip, r4, asr #32 │ │ │ │ + cmpeq ip, r8, rrx │ │ │ │ adcmi r8, r9, r1 │ │ │ │ adcmi r0, fp, r1, lsl #10 │ │ │ │ adcmi fp, r9, r1 │ │ │ │ adcmi fp, r9, r1, lsl #24 │ │ │ │ adcmi r0, r8, r1 │ │ │ │ adcmi r2, r8, r1, lsl #8 │ │ │ │ adcmi r3, r8, r1 │ │ │ │ adcmi r3, r8, r1, lsl #24 │ │ │ │ stmiami r8!, {r0, lr} │ │ │ │ stmiami r8!, {r0, sl, sp, lr} │ │ │ │ - cmpeq ip, r8, asr sp │ │ │ │ + cmpeq ip, ip, ror sp │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ - smlalbbeq r2, ip, r4, ip │ │ │ │ + smlaltbeq r2, ip, r8, ip │ │ │ │ strdeq pc, [r7], -pc @ │ │ │ │ - smlaltbeq r2, ip, r4, fp │ │ │ │ + smlalbteq r2, ip, r8, fp │ │ │ │ stmiami r8!, {r0, ip, sp, lr} │ │ │ │ adcmi r9, r8, r1, lsl #10 │ │ │ │ eorsvc r8, r4, r3 │ │ │ │ eorsvc r8, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -860483,15 +860483,15 @@ │ │ │ │ stmmi r1, {r0, r8, fp} │ │ │ │ adcmi r8, r9, r1, lsl #24 │ │ │ │ stmiami r9!, {r9, sl, fp, pc} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldmmi r8, {r0, r8} │ │ │ │ stmiami r8!, {r0, r8, ip, sp} │ │ │ │ ldmmi r8, {r0, r9} │ │ │ │ - cmpeq ip, ip, asr sl │ │ │ │ + smlalbbeq r0, ip, r0, sl │ │ │ │ @ instruction: 0x017a3398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov r9, r2 │ │ │ │ @@ -861012,15 +861012,15 @@ │ │ │ │ adcsmi r1, fp, r1 │ │ │ │ stmiami r8!, {r0, r8, r9, sp} │ │ │ │ stmiami r8!, {r0, r8, r9, fp, ip, sp} │ │ │ │ adcmi r6, r8, r1, lsl #6 │ │ │ │ stmiami r8!, {r0, sl, ip, pc} │ │ │ │ stmiami fp!, {r0, sl} │ │ │ │ stmiami fp!, {r0, sp} │ │ │ │ - strdeq r0, [ip, #-160] @ 0xffffff60 │ │ │ │ + cmpeq ip, r4, lsl fp │ │ │ │ cmneq sl, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3600] @ 0xe10 │ │ │ │ ldr ip, [pc, #4012] @ 39e854 │ │ │ │ mov r6, r1 │ │ │ │ @@ -863091,15 +863091,15 @@ │ │ │ │ stmmi r8, {r1, r8, fp} │ │ │ │ addmi r1, r8, r1 │ │ │ │ addmi r0, r1, r1, lsl #2 │ │ │ │ stmmi r1, {r0, r8, fp} │ │ │ │ ldmmi r8, {r0, r8} │ │ │ │ stmiami r8!, {r0, r8, ip, sp} │ │ │ │ ldmmi r8, {r0, r9} │ │ │ │ - smlaltteq lr, fp, r0, r0 │ │ │ │ + cmpeq fp, r4, lsl #2 │ │ │ │ cmneq sl, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov r9, r2 │ │ │ │ @@ -863623,15 +863623,15 @@ │ │ │ │ adcmi r0, fp, r1, lsl #6 │ │ │ │ stmiami r8!, {r0, r8, r9, sp} │ │ │ │ stmiami r8!, {r0, r8, r9, fp, ip, sp} │ │ │ │ adcmi r6, r8, r1, lsl #6 │ │ │ │ stmiami r8!, {r0, sl, ip, pc} │ │ │ │ stmiami fp!, {r0, sl} │ │ │ │ stmiami fp!, {r0, sp} │ │ │ │ - cmpeq fp, ip, ror sl │ │ │ │ + smlaltbeq sp, fp, r0, sl │ │ │ │ cmneq sl, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #24] │ │ │ │ ldr r6, [r0, #32] │ │ │ │ @@ -864167,18 +864167,18 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq r9, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ ldrsbeq ip, [r1, #-88]! @ 0xffffffa8 │ │ │ │ ldrheq pc, [r9, #-104]! @ 0xffffff98 @ │ │ │ │ - rsceq r8, r6, r0, ror #8 │ │ │ │ - rsceq r6, r6, ip, lsr sp │ │ │ │ - rsceq r8, r6, ip, asr r4 │ │ │ │ - rsceq r6, r6, r4, lsl sp │ │ │ │ + rsceq r8, r6, r0, lsl #9 │ │ │ │ + rsceq r6, r6, ip, asr sp │ │ │ │ + rsceq r8, r6, ip, ror r4 │ │ │ │ + rsceq r6, r6, r4, lsr sp │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #6 │ │ │ │ beq 3a0a18 │ │ │ │ ldr r3, [pc, #88] @ 3a0a50 │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -864198,15 +864198,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #6 │ │ │ │ bx lr │ │ │ │ mov r0, #8 │ │ │ │ bx lr │ │ │ │ mov r0, #9 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x014bdc94 │ │ │ │ + strheq sp, [fp, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr ip, [r1] │ │ │ │ @@ -866322,15 +866322,15 @@ │ │ │ │ str r9, [r1] │ │ │ │ bne 3a2a9c │ │ │ │ add r3, r1, #8 │ │ │ │ b 3a2ae8 │ │ │ │ cmneq r9, r4, ror r6 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorsvc r8, lr, r3 │ │ │ │ - cmpeq fp, ip, asr ip │ │ │ │ + smlalbbeq fp, fp, r0, ip @ │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ subvc r0, r6, r4 │ │ │ │ subvc r0, r6, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -866460,15 +866460,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r5] │ │ │ │ b 3a2cd0 │ │ │ │ cmneq r9, r0, asr #8 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorsvc r8, lr, r3 │ │ │ │ - cmpeq fp, r8, lsr #20 │ │ │ │ + cmpeq fp, ip, asr #20 │ │ │ │ andeq r1, r0, r4, asr #8 │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -866659,15 +866659,15 @@ │ │ │ │ b 3a2f98 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbsvc r8, r3, r9 │ │ │ │ andvs r0, r0, r4 │ │ │ │ cmneq r9, r8, lsl r2 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorsvc r8, lr, r3 │ │ │ │ - cmpeq fp, r0, ror r7 │ │ │ │ + @ instruction: 0x014bb794 │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ subvc r0, r6, r4 │ │ │ │ subvc r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -866849,15 +866849,15 @@ │ │ │ │ b 3a32ac │ │ │ │ nop @ (mov r0, r0) │ │ │ │ rsbsvc r8, r3, r9 │ │ │ │ andvs r0, r0, r4 │ │ │ │ ldrsheq ip, [r9, #-232]! @ 0xffffff18 │ │ │ │ eorvc r8, r6, r0 │ │ │ │ eorsvc r8, lr, r3 │ │ │ │ - cmpeq fp, r0, asr r4 │ │ │ │ + cmpeq fp, r4, ror r4 │ │ │ │ andeq r1, r0, r4, asr #8 │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -868190,15 +868190,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #9 │ │ │ │ bx lr │ │ │ │ mov r0, #7 │ │ │ │ bx lr │ │ │ │ mov r0, #5 │ │ │ │ bx lr │ │ │ │ - cmpeq fp, r4, lsl pc │ │ │ │ + cmpeq fp, r8, lsr pc │ │ │ │ ldr r1, [pc, #32] @ 3a48dc │ │ │ │ ldr r2, [pc, #32] @ 3a48e0 │ │ │ │ ldr r3, [pc, #32] @ 3a48e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #2832] @ 0xb10 │ │ │ │ @@ -868262,15 +868262,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a49c8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3a4a28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ cmp r0, #25 │ │ │ │ bhi 3a4a44 │ │ │ │ cmp r0, #2 │ │ │ │ bls 3a4a08 │ │ │ │ ldr r3, [pc, #204] @ 3a4ab8 │ │ │ │ mov r2, #1 │ │ │ │ ands r3, r3, r2, lsl r0 │ │ │ │ @@ -868396,15 +868396,15 @@ │ │ │ │ strb r2, [sp, #34] @ 0x22 │ │ │ │ ldr r1, [r8, #2560] @ 0xa00 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 453cf4 │ │ │ │ + bl 453d20 │ │ │ │ ldr r3, [pc, #440] @ 3a4dac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ bne 3a4c18 │ │ │ │ ldrh r5, [r4, #74] @ 0x4a │ │ │ │ mov r0, r5 │ │ │ │ @@ -868560,15 +868560,15 @@ │ │ │ │ strb r2, [sp, #34] @ 0x22 │ │ │ │ ldr r1, [r8, #2560] @ 0xa00 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 453cf4 │ │ │ │ + bl 453d20 │ │ │ │ ldr r3, [pc, #440] @ 3a503c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ bne 3a4ea8 │ │ │ │ ldrh r5, [r4, #74] @ 0x4a │ │ │ │ mov r0, r5 │ │ │ │ @@ -868754,15 +868754,15 @@ │ │ │ │ ldr r1, [r9, #2560] @ 0xa00 │ │ │ │ mov r3, sp │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r8, [sp, #24] │ │ │ │ str sl, [sp, #32] │ │ │ │ strb r5, [sp, #40] @ 0x28 │ │ │ │ - bl 453cf4 │ │ │ │ + bl 453d20 │ │ │ │ cmp r0, r6 │ │ │ │ beq 3a5098 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ ldr r5, [r4, #456] @ 0x1c8 │ │ │ │ ldr r4, [r4, #460] @ 0x1cc │ │ │ │ bl 3bda88 │ │ │ │ cmp r0, r5 │ │ │ │ @@ -868885,15 +868885,15 @@ │ │ │ │ ldr r3, [pc, #252] @ 3a5474 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3a541c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #2 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r7, r0 │ │ │ │ ldrh r0, [r5, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3a5450 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -868942,20 +868942,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 3a53a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, lsr #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsheq sl, [r9, #-216]! @ 0xffffff28 │ │ │ │ cmneq r9, ip, lsl #27 │ │ │ │ - ldrdeq r8, [r7], #204 @ 0xcc @ │ │ │ │ + strdeq r8, [r7], #204 @ 0xcc @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - rsceq r3, r6, r4, lsr #24 │ │ │ │ - smlaleq r2, r6, ip, r2 │ │ │ │ - ldrdeq r3, [r6], #188 @ 0xbc @ │ │ │ │ - smlaleq r2, r6, r4, r9 │ │ │ │ + rsceq r3, r6, r4, asr #24 │ │ │ │ + strheq r2, [r6], #44 @ 0x2c @ │ │ │ │ + strdeq r3, [r6], #188 @ 0xbc @ │ │ │ │ + strheq r2, [r6], #148 @ 0x94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh r7, [r0, #74] @ 0x4a │ │ │ │ cmp r7, r1 │ │ │ │ beq 3a55b4 │ │ │ │ @@ -869089,15 +869089,15 @@ │ │ │ │ ldr r3, [pc, #1072] @ 3a5ad8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ bne 3a58e8 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ add r5, r7, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a58b0 │ │ │ │ @@ -869158,15 +869158,15 @@ │ │ │ │ ldr r3, [pc, #796] @ 3a5ad8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ bne 3a59c4 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ add r5, r7, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a58cc │ │ │ │ @@ -869230,15 +869230,15 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ b 3a57f8 │ │ │ │ ldr r0, [pc, #532] @ 3a5af8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3a5738 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a5aa8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -869284,15 +869284,15 @@ │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ bl 2e8ef8 │ │ │ │ b 3a56b4 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a5ac4 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -869354,29 +869354,29 @@ │ │ │ │ ldr r3, [pc, #76] @ 3a5b18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ b 3a59e8 │ │ │ │ cmneq r9, r0, ror r9 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ cmneq fp, ip, lsr r5 │ │ │ │ - strdeq r3, [r6], #152 @ 0x98 @ │ │ │ │ + rsceq r3, r6, r8, lsl sl │ │ │ │ cmneq fp, ip, lsr #8 │ │ │ │ - rsceq r3, r6, r4, asr #16 │ │ │ │ - rsceq r2, r6, r4, lsr r5 │ │ │ │ - rsceq r2, r6, r4, lsr #10 │ │ │ │ - rsceq r2, r6, r8, lsl r5 │ │ │ │ - rsceq r2, r6, r8, lsl #10 │ │ │ │ - ldrdeq r3, [r6], #112 @ 0x70 @ │ │ │ │ - rsceq r1, r6, ip, lsl #26 │ │ │ │ - rsceq r3, r6, r8, asr r6 │ │ │ │ - rsceq r1, r6, r4, lsr ip │ │ │ │ - rsceq r2, r6, r8, asr #6 │ │ │ │ - rsceq r2, r6, ip, lsr r3 │ │ │ │ - rsceq r2, r6, ip, lsr #6 │ │ │ │ - rsceq r2, r6, r0, lsr #6 │ │ │ │ + rsceq r3, r6, r4, ror #16 │ │ │ │ + rsceq r2, r6, r4, asr r5 │ │ │ │ + rsceq r2, r6, r4, asr #10 │ │ │ │ + rsceq r2, r6, r8, lsr r5 │ │ │ │ + rsceq r2, r6, r8, lsr #10 │ │ │ │ + strdeq r3, [r6], #112 @ 0x70 @ │ │ │ │ + rsceq r1, r6, ip, lsr #26 │ │ │ │ + rsceq r3, r6, r8, ror r6 │ │ │ │ + rsceq r1, r6, r4, asr ip │ │ │ │ + rsceq r2, r6, r8, ror #6 │ │ │ │ + rsceq r2, r6, ip, asr r3 │ │ │ │ + rsceq r2, r6, ip, asr #6 │ │ │ │ + rsceq r2, r6, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl 53cf4 │ │ │ │ clz r0, r0 │ │ │ │ @@ -869438,20 +869438,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3a5bb4 │ │ │ │ - cmpeq fp, sl, ror fp │ │ │ │ + @ instruction: 0x014b8b9e │ │ │ │ cmneq r9, r0, ror r4 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq r3, [r6], #88 @ 0x58 @ │ │ │ │ - rsceq r3, r6, r4, asr #4 │ │ │ │ - smlaleq r1, r6, r8, sl │ │ │ │ + rsceq r3, r6, r8, lsl r6 │ │ │ │ + rsceq r3, r6, r4, ror #4 │ │ │ │ + strheq r1, [r6], #168 @ 0xa8 @ │ │ │ │ ldr r3, [r1, #504] @ 0x1f8 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -869613,15 +869613,15 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r0, r7, #21248 @ 0x5300 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl e30640 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169b4> │ │ │ │ + bl e30668 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169b4> │ │ │ │ cmp r6, #0 │ │ │ │ strh r0, [r5, #36] @ 0x24 │ │ │ │ beq 3a5f08 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d5068 │ │ │ │ mov r3, #1 │ │ │ │ @@ -869817,15 +869817,15 @@ │ │ │ │ ldr r2, [r0, #2560] @ 0xa00 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ add r0, sp, #328 @ 0x148 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #84] @ 0x54 │ │ │ │ add r2, sp, #120 @ 0x78 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #372 @ 0x174 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ bl 52ed8 │ │ │ │ ldrh r2, [r6, #74] @ 0x4a │ │ │ │ ldr r3, [pc, #524] @ 3a6448 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -869900,22 +869900,22 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 53d00 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 453cf4 │ │ │ │ + bl 453d20 │ │ │ │ ldr r3, [r7, #656] @ 0x290 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ ldr r3, [r3, #2560] @ 0xa00 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ - bl 454b9c │ │ │ │ + bl 454bc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ bl 52ed8 │ │ │ │ b 3a6278 │ │ │ │ ldrh r6, [r4, #4] │ │ │ │ str r8, [sp, #640] @ 0x280 │ │ │ │ @@ -869940,34 +869940,34 @@ │ │ │ │ mul r5, r8, r5 │ │ │ │ add r2, sp, #640 @ 0x280 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 45595c │ │ │ │ + bl 455988 │ │ │ │ b 3a6278 │ │ │ │ ldr r2, [pc, #56] @ 3a6450 │ │ │ │ add r1, r6, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r2 │ │ │ │ b 3a61fc │ │ │ │ mov r8, #1 │ │ │ │ b 3a63e4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ 3a6454 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3a61fc │ │ │ │ cmneq r9, r4, asr pc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq fp, r0, lsr r6 │ │ │ │ + cmpeq fp, r4, asr r6 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ cmneq r9, r8, ror sp │ │ │ │ - cmpeq fp, r8, asr #8 │ │ │ │ - cmpeq fp, ip, lsr #8 │ │ │ │ + cmpeq fp, r0, ror r4 │ │ │ │ + cmpeq fp, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -870018,15 +870018,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a6550 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #21248 @ 0x5300 │ │ │ │ ldrh r1, [r5, #36] @ 0x24 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ str r3, [r5, #8] │ │ │ │ - bl e30734 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416aa8> │ │ │ │ + bl e3075c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416aa8> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 543d8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [r0, #1480] @ 0x5c8 │ │ │ │ @@ -870077,15 +870077,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a66bc │ │ │ │ add r0, r7, #21248 @ 0x5300 │ │ │ │ ldrh r1, [r6, #52] @ 0x34 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl e30734 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416aa8> │ │ │ │ + bl e3075c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416aa8> │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 543d8 │ │ │ │ ldr r0, [r5, #968] @ 0x3c8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2e7d90 │ │ │ │ ldr r0, [r8, #68] @ 0x44 │ │ │ │ @@ -870167,15 +870167,15 @@ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [lr] │ │ │ │ add r0, r6, #21248 @ 0x5300 │ │ │ │ str r3, [ip] │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl e30640 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169b4> │ │ │ │ + bl e30668 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169b4> │ │ │ │ ldrb r4, [fp, #1] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #55] @ 0x37 │ │ │ │ lsr r3, r4, #4 │ │ │ │ ands r3, r3, #1 │ │ │ │ strh r0, [sl, #52] @ 0x34 │ │ │ │ beq 3a6974 │ │ │ │ @@ -870329,15 +870329,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldrb r4, [r3, #84] @ 0x54 │ │ │ │ bl 2e1e94 │ │ │ │ mov r1, #0 │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 454944 │ │ │ │ + bl 454970 │ │ │ │ bic r3, r5, #2 │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #185 @ 0xb9 │ │ │ │ str r3, [sp, #4] │ │ │ │ bne 3a6eac │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ @@ -870767,15 +870767,15 @@ │ │ │ │ b 3a6914 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r4, ror #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ rsbsmi r0, r0, r0 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ cmneq r9, ip, lsr #13 │ │ │ │ - smlalbbeq r7, fp, sl, ip │ │ │ │ + smlaltbeq r7, fp, lr, ip │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ bicvs r8, r8, pc, asr #12 │ │ │ │ strtcs r4, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @@ -870788,16 +870788,16 @@ │ │ │ │ rscsmi r0, lr, #0 │ │ │ │ submi r0, r0, r0 │ │ │ │ rsbsmi r0, ip, #0 │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ cmnmi pc, #0 │ │ │ │ cmnmi r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ - rsceq r2, r6, r0, ror #2 │ │ │ │ - strdeq r0, [r6], #92 @ 0x5c @ │ │ │ │ + rsceq r2, r6, r0, lsl #3 │ │ │ │ + rsceq r0, r6, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r7, r0, #20480 @ 0x5000 │ │ │ │ ldrb r3, [r7, #972] @ 0x3cc │ │ │ │ ldr r2, [pc, #2704] @ 3a7c00 │ │ │ │ @@ -871483,21 +871483,21 @@ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ bicvs r8, r8, pc, asr #12 │ │ │ │ strtcs r4, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x165667b1 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ cmneq r9, ip, ror ip │ │ │ │ - cmpeq fp, r8, lsr #6 │ │ │ │ - cmpeq fp, r8, lsl #6 │ │ │ │ - cmpeq fp, r8, asr #6 │ │ │ │ + cmpeq fp, ip, asr #6 │ │ │ │ + cmpeq fp, ip, lsr #6 │ │ │ │ + cmpeq fp, ip, ror #6 │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ - smlaltbeq r7, fp, r4, r2 │ │ │ │ - cmpeq fp, r8, lsl #2 │ │ │ │ - smlalbbeq r7, fp, r0, r1 │ │ │ │ + smlalbteq r7, fp, r8, r2 │ │ │ │ + cmpeq fp, ip, lsr #2 │ │ │ │ + smlaltbeq r7, fp, r4, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #212] @ 3a7d2c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -871548,15 +871548,15 @@ │ │ │ │ bl 2e7a10 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #21248 @ 0x5300 │ │ │ │ str r3, [r5, #968] @ 0x3c8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b e305e8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41695c> │ │ │ │ + b e30610 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41695c> │ │ │ │ @ instruction: 0xffffe914 │ │ │ │ cmneq r9, r8, lsl #7 │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe218 │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ @@ -871612,15 +871612,15 @@ │ │ │ │ add r4, r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a7e8c │ │ │ │ add r0, r6, #21248 @ 0x5300 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl e30630 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169a4> │ │ │ │ + bl e30658 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4169a4> │ │ │ │ ldr r0, [r5, #968] @ 0x3c8 │ │ │ │ bl 2ebd10 │ │ │ │ ldr r0, [r5, #948] @ 0x3b4 │ │ │ │ bl 3bd224 │ │ │ │ ldr r0, [r5, #944] @ 0x3b0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ebd10 │ │ │ │ @@ -871709,15 +871709,15 @@ │ │ │ │ bl 32eb0c │ │ │ │ add r7, r0, #50 @ 0x32 │ │ │ │ bic r7, r7, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ str r7, [r5, #100] @ 0x64 │ │ │ │ b 3a7ef4 │ │ │ │ - cmpeq fp, ip, ror sl │ │ │ │ + smlaltbeq r6, fp, r4, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -872297,33 +872297,33 @@ │ │ │ │ bic r3, r3, #51 @ 0x33 │ │ │ │ orr r3, r3, #17 │ │ │ │ strb r3, [r6, #52] @ 0x34 │ │ │ │ b 3a83c4 │ │ │ │ cmneq r9, ip, lsl r0 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - strdeq r6, [fp, #-140] @ 0xffffff74 │ │ │ │ + cmpeq fp, r4, lsr #18 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r0, r0, ip, ror #30 │ │ │ │ - rsceq r1, r6, ip, asr #1 │ │ │ │ + rsceq r1, r6, ip, ror #1 │ │ │ │ cmnmi pc, #0 │ │ │ │ addmi r6, r8, r1, lsl #8 │ │ │ │ addmi r8, r8, r1 │ │ │ │ addmi r1, r1, r1, lsl #10 │ │ │ │ stmmi r8, {r0, r8, ip, sp, lr} │ │ │ │ stmmi r1, {r0, sl, ip} │ │ │ │ stmmi r8, {r1, fp, pc} │ │ │ │ stmmi r8, {r1, fp, ip, sp, lr} │ │ │ │ - smlaltteq r6, fp, r6, r3 │ │ │ │ + cmpeq fp, lr, lsl #8 │ │ │ │ andeq r1, r0, r4, asr lr │ │ │ │ - rsceq r0, r6, r0, lsl #21 │ │ │ │ - rsceq r0, r6, ip, lsr #19 │ │ │ │ - rsceq lr, r5, r0, lsr lr │ │ │ │ + rsceq r0, r6, r0, lsr #21 │ │ │ │ rsceq r0, r6, ip, asr #19 │ │ │ │ - rsceq lr, r5, r4, lsl lr │ │ │ │ + rsceq lr, r5, r0, asr lr │ │ │ │ + rsceq r0, r6, ip, ror #19 │ │ │ │ + rsceq lr, r5, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -872869,33 +872869,33 @@ │ │ │ │ bic r3, r3, #51 @ 0x33 │ │ │ │ orr r3, r3, #17 │ │ │ │ strb r3, [r6, #52] @ 0x34 │ │ │ │ b 3a8cfc │ │ │ │ cmneq r9, r0, lsr #13 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x014b5f96 │ │ │ │ + strheq r5, [fp, #-254] @ 0xffffff02 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsceq r0, r6, ip, asr #14 │ │ │ │ + rsceq r0, r6, ip, ror #14 │ │ │ │ cmnmi pc, #0 │ │ │ │ addmi r6, r8, r1, lsl #8 │ │ │ │ addmi r8, r8, r1 │ │ │ │ addmi r1, r1, r1, lsl #10 │ │ │ │ stmmi r8, {r0, r8, ip, sp, lr} │ │ │ │ stmmi r1, {r0, sl, ip} │ │ │ │ stmmi r8, {r1, fp, pc} │ │ │ │ stmmi r8, {r1, fp, ip, sp, lr} │ │ │ │ - ldrdeq r5, [fp, #-164] @ 0xffffff5c │ │ │ │ + strdeq r5, [fp, #-172] @ 0xffffff54 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlaleq r0, r6, r0, r1 │ │ │ │ - strheq r0, [r6], #12 @ │ │ │ │ - rsceq lr, r5, r0, asr #10 │ │ │ │ + strheq r0, [r6], #16 @ │ │ │ │ ldrdeq r0, [r6], #12 @ │ │ │ │ - rsceq lr, r5, r4, lsr #10 │ │ │ │ + rsceq lr, r5, r0, ror #10 │ │ │ │ + strdeq r0, [r6], #12 @ │ │ │ │ + rsceq lr, r5, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ add r4, r1, #56 @ 0x38 │ │ │ │ add r6, r1, #72 @ 0x48 │ │ │ │ @@ -872964,15 +872964,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, ip, lsr sp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalseq r8, r4, ip, r0 │ │ │ │ + ldrheq r8, [r4], #12 @ │ │ │ │ ldrsheq r6, [r9, #-200]! @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #424] @ 3a9510 │ │ │ │ ldr r3, [pc, #424] @ 3a9514 │ │ │ │ @@ -873345,16 +873345,16 @@ │ │ │ │ bl 3dd994 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ b 3a9700 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, ip, ror #19 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0179699c │ │ │ │ - cmpeq fp, r0, ror r3 │ │ │ │ - rscseq r7, r4, ip, ror #25 │ │ │ │ + @ instruction: 0x014b5398 │ │ │ │ + rscseq r7, r4, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r0, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -873700,23 +873700,23 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ strb r1, [sp, #32] │ │ │ │ b 3a9cac │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r6, [r9, #-80]! @ 0xffffffb0 │ │ │ │ cmneq r9, r0, ror #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x014b4f9d │ │ │ │ + smlalbteq r4, fp, r5, pc @ │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r9, r8, lsl #8 │ │ │ │ muleq r0, r3, r2 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - cmpeq fp, r4, lsl #26 │ │ │ │ + cmpeq fp, ip, lsr #26 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - smlaltteq r4, fp, r8, fp │ │ │ │ + cmpeq fp, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #576] @ 3aa144 │ │ │ │ ldr r3, [pc, #576] @ 3aa148 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -873881,15 +873881,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ bl 2f21d0 │ │ │ │ ldr r3, [pc, #24] @ 3aa1a8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq pc, r5, ip, lsl r1 @ │ │ │ │ + rsceq pc, r5, ip, lsr r1 @ │ │ │ │ cmneq r1, r0, lsr #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ cmneq fp, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -873902,15 +873902,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa1f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq pc, [r5], #12 @ │ │ │ │ + ldrdeq pc, [r5], #12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh lr, [r1, #8] │ │ │ │ ldrh r2, [r1, #6] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -873920,15 +873920,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa238 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq pc, [r5], #4 @ │ │ │ │ + ldrdeq pc, [r5], #4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh lr, [r1, #6] │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -873938,15 +873938,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa280 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - smlaleq pc, r5, ip, r0 @ │ │ │ │ + strheq pc, [r5], #12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh lr, [r1, #6] │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -873956,51 +873956,51 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa2c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq pc, r5, ip, ror r0 @ │ │ │ │ + smlaleq pc, r5, ip, r0 @ │ │ │ │ ldr r2, [pc, #12] @ 3aa2e0 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r4, ror r0 @ │ │ │ │ + smlaleq pc, r5, r4, r0 @ │ │ │ │ ldr r2, [pc, #12] @ 3aa2f8 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r4, lsl #1 │ │ │ │ + rsceq pc, r5, r4, lsr #1 │ │ │ │ ldr r2, [pc, #12] @ 3aa310 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r0, lsl #1 │ │ │ │ + rsceq pc, r5, r0, lsr #1 │ │ │ │ ldr r2, [pc, #12] @ 3aa328 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r4, lsl #1 │ │ │ │ + rsceq pc, r5, r4, lsr #1 │ │ │ │ ldr r2, [pc, #12] @ 3aa340 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r8, ror r0 @ │ │ │ │ + smlaleq pc, r5, r8, r0 @ │ │ │ │ ldr r2, [pc, #12] @ 3aa358 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - rsceq pc, r5, r0, lsl #1 │ │ │ │ + rsceq pc, r5, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh lr, [r1, #6] │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -874010,15 +874010,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa3a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq pc, r5, r0, asr r0 @ │ │ │ │ + rsceq pc, r5, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrh lr, [r1, #6] │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -874028,15 +874028,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3aa3e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq pc, r5, r0, asr #32 │ │ │ │ + rsceq pc, r5, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -874056,15 +874056,15 @@ │ │ │ │ ldrb r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq lr, [r5], #252 @ 0xfc @ │ │ │ │ + rsceq pc, r5, ip, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -874084,15 +874084,15 @@ │ │ │ │ ldrb r3, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq pc, r5, r8, asr #32 │ │ │ │ + rsceq pc, r5, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -874123,15 +874123,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ ldr ip, [ip, #8] │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsceq pc, r5, r8, asr #32 │ │ │ │ + rsceq pc, r5, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -874162,65 +874162,65 @@ │ │ │ │ mov ip, r0 │ │ │ │ ldr ip, [ip, #8] │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsceq pc, r5, r0, asr r0 @ │ │ │ │ + rsceq pc, r5, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [pc, #32] @ 3aa664 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq pc, r5, r0, rrx │ │ │ │ + rsceq pc, r5, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [pc, #32] @ 3aa6c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq pc, r5, r8, lsl r0 @ │ │ │ │ + rsceq pc, r5, r8, lsr r0 @ │ │ │ │ ldr r1, [pc, #12] @ 3aa6e0 │ │ │ │ ldr r0, [pc, #12] @ 3aa6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319b3c │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ ldrsheq r0, [fp, #-80]! @ 0xffffffb0 │ │ │ │ @@ -874241,26 +874241,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aa764 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aa718 │ │ │ │ ldr r2, [pc, #24] @ 3aa768 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328b78 │ │ │ │ ldrsbeq r2, [r1, #-152]! @ 0xffffff68 │ │ │ │ - rsceq lr, r5, ip, ror pc │ │ │ │ + smlaleq lr, r5, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874274,26 +874274,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aa7e8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aa79c │ │ │ │ ldr r2, [pc, #24] @ 3aa7ec │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, r0, asr #18 │ │ │ │ - rsceq lr, r5, r0, lsl pc │ │ │ │ + rsceq lr, r5, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #248] @ 3aa904 │ │ │ │ mov r5, r3 │ │ │ │ @@ -874332,15 +874332,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 3aa910 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ b 3aa848 │ │ │ │ ldr r2, [pc, #92] @ 3aa914 │ │ │ │ ldr r3, [pc, #76] @ 3aa908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -874360,15 +874360,15 @@ │ │ │ │ b 328ad8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r8, ror #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01795790 │ │ │ │ cmneq r1, r4, asr #16 │ │ │ │ cmneq r9, r0, asr #14 │ │ │ │ - rsceq lr, r5, r8, lsl lr │ │ │ │ + rsceq lr, r5, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #248] @ 3aaa30 │ │ │ │ mov r5, r3 │ │ │ │ @@ -874407,15 +874407,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 3aaa3c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ b 3aa974 │ │ │ │ ldr r2, [pc, #92] @ 3aaa40 │ │ │ │ ldr r3, [pc, #76] @ 3aaa34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -874435,15 +874435,15 @@ │ │ │ │ b 328ad8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [r9, #-108]! @ 0xffffff94 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r4, ror #12 │ │ │ │ cmneq r1, r4, lsl #14 │ │ │ │ cmneq r9, r4, lsl r6 │ │ │ │ - rsceq lr, r5, ip, lsr #26 │ │ │ │ + rsceq lr, r5, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874457,26 +874457,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aaac4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aaa78 │ │ │ │ ldr r2, [pc, #24] @ 3aaac8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328ad8 │ │ │ │ cmneq r1, r8, lsr #12 │ │ │ │ - rsceq lr, r5, r0, asr #25 │ │ │ │ + rsceq lr, r5, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ tst r1, #13 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874531,15 +874531,15 @@ │ │ │ │ ldr r2, [pc, #192] @ 3aac70 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b 3aab44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [r3] │ │ │ │ bl 2e1e94 │ │ │ │ @@ -874576,15 +874576,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, lsl #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r4, ror r4 │ │ │ │ cmneq r1, ip, ror #9 │ │ │ │ cmneq r9, r0, lsl #8 │ │ │ │ - rsceq lr, r5, r8, lsr fp │ │ │ │ + rsceq lr, r5, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874598,26 +874598,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aacf8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aacac │ │ │ │ ldr r2, [pc, #24] @ 3aacfc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, ip, asr #7 │ │ │ │ - rsceq lr, r5, r8, lsl fp │ │ │ │ + rsceq lr, r5, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874631,26 +874631,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aad7c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aad30 │ │ │ │ ldr r2, [pc, #24] @ 3aad80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328b78 │ │ │ │ cmneq r1, r4, lsr r3 │ │ │ │ - rsceq lr, r5, r8, lsr #21 │ │ │ │ + rsceq lr, r5, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874664,26 +874664,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aae00 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aadb4 │ │ │ │ ldr r2, [pc, #24] @ 3aae04 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ @ instruction: 0x0171229c │ │ │ │ - rsceq lr, r5, r8, lsr sl │ │ │ │ + rsceq lr, r5, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874697,26 +874697,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aae84 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aae38 │ │ │ │ ldr r2, [pc, #24] @ 3aae88 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328b78 │ │ │ │ cmneq r1, r4, lsl #4 │ │ │ │ - rsceq lr, r5, r8, asr #19 │ │ │ │ + rsceq lr, r5, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874730,26 +874730,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aaf08 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aaebc │ │ │ │ ldr r2, [pc, #24] @ 3aaf0c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, ip, ror #2 │ │ │ │ - rsceq lr, r5, r0, ror #18 │ │ │ │ + rsceq lr, r5, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874763,26 +874763,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3aaf8c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aaf40 │ │ │ │ ldr r2, [pc, #24] @ 3aaf90 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328b78 │ │ │ │ ldrsbeq r2, [r1, #-4]! │ │ │ │ - strdeq lr, [r5], #132 @ 0x84 @ │ │ │ │ + rsceq lr, r5, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874796,26 +874796,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab010 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aafc4 │ │ │ │ ldr r2, [pc, #24] @ 3ab014 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, ip, lsr r0 │ │ │ │ - rsceq lr, r5, r4, lsl #17 │ │ │ │ + rsceq lr, r5, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #220] @ 3ab110 │ │ │ │ mov r5, r3 │ │ │ │ @@ -874848,15 +874848,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3ab11c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ strh r5, [r0] │ │ │ │ beq 3ab070 │ │ │ │ ldr r2, [pc, #80] @ 3ab120 │ │ │ │ ldr r3, [pc, #64] @ 3ab114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -874875,15 +874875,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, asr #31 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r0, lsl #31 │ │ │ │ cmneq r1, r8, asr pc │ │ │ │ cmneq r9, r8, lsr #30 │ │ │ │ - smlaleq lr, r5, ip, r7 │ │ │ │ + strheq lr, [r5], #124 @ 0x7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874897,26 +874897,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab1a4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab158 │ │ │ │ ldr r2, [pc, #24] @ 3ab1a8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, r0, lsl #29 │ │ │ │ - rsceq lr, r5, r0, lsr #14 │ │ │ │ + rsceq lr, r5, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #220] @ 3ab2a4 │ │ │ │ mov r5, r3 │ │ │ │ @@ -874949,15 +874949,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3ab2b0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ strh r5, [r0] │ │ │ │ beq 3ab204 │ │ │ │ ldr r2, [pc, #80] @ 3ab2b4 │ │ │ │ ldr r3, [pc, #64] @ 3ab2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -874976,15 +874976,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, ip, ror #27 │ │ │ │ @ instruction: 0x01711d9c │ │ │ │ @ instruction: 0x01794d94 │ │ │ │ - rsceq lr, r5, r8, lsr r6 │ │ │ │ + rsceq lr, r5, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -874998,26 +874998,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab338 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab2ec │ │ │ │ ldr r2, [pc, #24] @ 3ab33c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, r4, asr #25 │ │ │ │ - strheq lr, [r5], #88 @ 0x58 @ │ │ │ │ + ldrdeq lr, [r5], #88 @ 0x58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #220] @ 3ab438 │ │ │ │ mov r5, r3 │ │ │ │ @@ -875050,15 +875050,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3ab444 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ strh r5, [r0] │ │ │ │ beq 3ab398 │ │ │ │ ldr r2, [pc, #80] @ 3ab448 │ │ │ │ ldr r3, [pc, #64] @ 3ab43c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -875077,15 +875077,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01794c98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r8, asr ip │ │ │ │ cmneq r1, r0, ror #23 │ │ │ │ cmneq r9, r0, lsl #24 │ │ │ │ - ldrdeq lr, [r5], #68 @ 0x44 @ │ │ │ │ + strdeq lr, [r5], #68 @ 0x44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875099,26 +875099,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab4cc │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab480 │ │ │ │ ldr r2, [pc, #24] @ 3ab4d0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, r8, lsl #22 │ │ │ │ - rsceq lr, r5, r8, asr r4 │ │ │ │ + rsceq lr, r5, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #248] @ 3ab5e8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -875157,15 +875157,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 3ab5f4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ b 3ab52c │ │ │ │ ldr r2, [pc, #92] @ 3ab5f8 │ │ │ │ ldr r3, [pc, #76] @ 3ab5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -875185,15 +875185,15 @@ │ │ │ │ b 328ad8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r4, lsl #22 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, ip, lsr #21 │ │ │ │ cmneq r1, ip, lsl #20 │ │ │ │ cmneq r9, ip, asr sl │ │ │ │ - rsceq lr, r5, r0, ror #6 │ │ │ │ + rsceq lr, r5, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875207,26 +875207,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab67c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab630 │ │ │ │ ldr r2, [pc, #24] @ 3ab680 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328b78 │ │ │ │ cmneq r1, r0, lsr r9 │ │ │ │ - rsceq lr, r5, ip, ror #5 │ │ │ │ + rsceq lr, r5, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875240,26 +875240,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab700 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab6b4 │ │ │ │ ldr r2, [pc, #24] @ 3ab704 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ @ instruction: 0x01711898 │ │ │ │ - rsceq lr, r5, r8, ror r2 │ │ │ │ + smlaleq lr, r5, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #268] @ 3ab830 │ │ │ │ mov r5, r3 │ │ │ │ @@ -875293,27 +875293,27 @@ │ │ │ │ ldr r2, [pc, #164] @ 3ab83c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ mov r6, r0 │ │ │ │ stm r6, {r5, r7} │ │ │ │ beq 3ab764 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r8] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [pc, #88] @ 3ab840 │ │ │ │ ldr r3, [pc, #72] @ 3ab834 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -875331,15 +875331,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r9, #-128]! @ 0xffffff80 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, ip, lsl #17 │ │ │ │ ldrheq r1, [r1, #-112]! @ 0xffffff90 │ │ │ │ cmneq r9, r0, lsl r8 │ │ │ │ - rsceq lr, r5, r4, ror #2 │ │ │ │ + rsceq lr, r5, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875353,26 +875353,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ab8c4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3ab878 │ │ │ │ ldr r2, [pc, #24] @ 3ab8c8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, ip, lsr #13 │ │ │ │ - rsceq lr, r5, ip, ror #1 │ │ │ │ + rsceq lr, r5, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ tst r1, #13 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875422,15 +875422,15 @@ │ │ │ │ ldr r2, [pc, #152] @ 3aba34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b 3ab934 │ │ │ │ ldr r2, [pc, #116] @ 3aba38 │ │ │ │ ldr r3, [pc, #100] @ 3aba2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -875457,15 +875457,15 @@ │ │ │ │ b 328b78 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r8, lsl #13 │ │ │ │ cmneq r1, r4, lsl #11 │ │ │ │ cmneq r9, r4, lsr r6 │ │ │ │ - smlaleq sp, r5, r8, pc @ │ │ │ │ + strheq sp, [r5], #248 @ 0xf8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r1, #13 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -875479,26 +875479,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 3ababc │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl e323ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ + bl e323d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418720> │ │ │ │ tst r4, #16 │ │ │ │ beq 3aba70 │ │ │ │ ldr r2, [pc, #24] @ 3abac0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 328c18 │ │ │ │ cmneq r1, ip, lsl #9 │ │ │ │ - smlaleq sp, r5, r4, pc @ │ │ │ │ + strheq sp, [r5], #244 @ 0xf4 @ │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1, #4] │ │ │ │ str r1, [r2] │ │ │ │ str r3, [r0, #16] │ │ │ │ str r3, [r0, #12] │ │ │ │ @@ -875808,17 +875808,17 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 3abec8 │ │ │ │ cmneq r9, r8, ror #9 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ mvnsmi r0, #0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrmi r8, [fp, #-0]! │ │ │ │ - rsceq sp, r5, r0, asr #25 │ │ │ │ - rsceq fp, r5, r4, ror r7 │ │ │ │ - smlalbteq r2, fp, ip, sl │ │ │ │ + rsceq sp, r5, r0, ror #25 │ │ │ │ + smlaleq fp, r5, r4, r7 │ │ │ │ + strdeq r2, [fp, #-164] @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 3ac050 │ │ │ │ ldr ip, [pc, #116] @ 3ac054 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -876219,15 +876219,15 @@ │ │ │ │ add r1, r5, #19968 @ 0x4e00 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, r4, #12 │ │ │ │ str r6, [r4, #532] @ 0x214 │ │ │ │ str r6, [r4, #536] @ 0x218 │ │ │ │ str r6, [r4, #540] @ 0x21c │ │ │ │ str r6, [r4, #544] @ 0x220 │ │ │ │ - bl e32358 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4186cc> │ │ │ │ + bl e32380 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4186cc> │ │ │ │ str r6, [r4, #28] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 3bf59c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r2, r6 │ │ │ │ @@ -876300,17 +876300,17 @@ │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3ac494 │ │ │ │ cmneq r9, r4, lsl #23 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - smlalbteq r2, fp, r0, r3 │ │ │ │ - rsceq sl, r5, r0, ror pc │ │ │ │ - rsceq sp, r5, r0, lsl r5 │ │ │ │ + smlaltteq r2, fp, r8, r3 │ │ │ │ + smlaleq sl, r5, r0, pc @ │ │ │ │ + rsceq sp, r5, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3ac364 │ │ │ │ ldr r3, [r5, #440] @ 0x1b8 │ │ │ │ @@ -876402,15 +876402,15 @@ │ │ │ │ ldr r3, [r5, #568] @ 0x238 │ │ │ │ ands r4, r4, r3 │ │ │ │ bne 3ac858 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #196 @ 0xc4 │ │ │ │ str r1, [r5, #568] @ 0x238 │ │ │ │ - bl 974b04 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ + bl 974b2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ ldr r4, [r5, #548] @ 0x224 │ │ │ │ cmp r4, #0 │ │ │ │ movne r1, #1 │ │ │ │ movne r0, r4 │ │ │ │ beq 3ac924 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -876505,15 +876505,15 @@ │ │ │ │ ldr r4, [r5, #532] @ 0x214 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #532 @ 0x214 │ │ │ │ bl 53d00 │ │ │ │ str r4, [r5, #532] @ 0x214 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl e3236c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4186e0> │ │ │ │ + bl e32394 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4186e0> │ │ │ │ ldr r0, [r5, #560] @ 0x230 │ │ │ │ bl 543d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 543d8 │ │ │ │ ldr r5, [sl, #656] @ 0x290 │ │ │ │ mov r2, #1 │ │ │ │ add r4, r5, #1680 @ 0x690 │ │ │ │ @@ -876701,18 +876701,18 @@ │ │ │ │ b 3acb7c │ │ │ │ bl 543d8 │ │ │ │ ldr r6, [r5, #180] @ 0xb4 │ │ │ │ b 3acbc4 │ │ │ │ cmneq r9, ip, lsr #16 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - smlaltbeq r1, fp, ip, sp │ │ │ │ + ldrdeq r1, [fp, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - rsceq ip, r5, r0, lsr #30 │ │ │ │ - rsceq sl, r5, r8, ror r9 │ │ │ │ + rsceq ip, r5, r0, asr #30 │ │ │ │ + smlaleq sl, r5, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #556] @ 0x22c │ │ │ │ @@ -876837,15 +876837,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #196 @ 0xc4 │ │ │ │ - bl 974b04 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ + bl 974b2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ ldr r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r4, [r4, #440] @ 0x1b8 │ │ │ │ ldr r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ @@ -877092,17 +877092,17 @@ │ │ │ │ bl 3ac7b4 │ │ │ │ b 3ad2c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac7b4 │ │ │ │ b 3ad2a4 │ │ │ │ ldrsbeq r2, [r9, #-248]! @ 0xffffff08 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlalbteq r1, fp, r8, r7 │ │ │ │ - rsceq ip, r5, r0, ror #18 │ │ │ │ - rsceq sl, r5, r8, lsr #7 │ │ │ │ + strdeq r1, [fp, #-112] @ 0xffffff90 │ │ │ │ + rsceq ip, r5, r0, lsl #19 │ │ │ │ + rsceq sl, r5, r8, asr #7 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -877224,18 +877224,18 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3ad550 │ │ │ │ ldrheq r2, [r9, #-160]! @ 0xffffff60 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq fp, r4, lsl #10 │ │ │ │ + cmpeq fp, ip, lsr #10 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ - ldrdeq ip, [r5], #100 @ 0x64 @ │ │ │ │ - strdeq sl, [r5], #12 @ │ │ │ │ + strdeq ip, [r5], #100 @ 0x64 @ │ │ │ │ + rsceq sl, r5, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #564] @ 3ad834 │ │ │ │ ldr r2, [pc, #564] @ 3ad838 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -877377,17 +877377,17 @@ │ │ │ │ ldr r6, [r7, #8] │ │ │ │ b 3ad668 │ │ │ │ mov r0, sl │ │ │ │ bl 3ac7b4 │ │ │ │ b 3ad818 │ │ │ │ ldrsheq r2, [r9, #-152]! @ 0xffffff68 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strheq r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ - strheq ip, [r5], #84 @ 0x54 @ │ │ │ │ - strheq r9, [r5], #244 @ 0xf4 @ │ │ │ │ + ldrdeq r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ + ldrdeq ip, [r5], #84 @ 0x54 @ │ │ │ │ + ldrdeq r9, [r5], #244 @ 0xf4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1, #492] @ 0x1ec │ │ │ │ ldr r6, [pc, #256] @ 3ad968 │ │ │ │ @@ -877454,18 +877454,18 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ bl 3ad3d8 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ b 3ad8b8 │ │ │ │ cmneq r9, r8, lsl #15 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlalbbeq r1, fp, r0, r1 │ │ │ │ + smlaltbeq r1, fp, r8, r1 │ │ │ │ andeq r0, r0, fp, lsr r2 │ │ │ │ - rsceq ip, r5, ip, asr #7 │ │ │ │ - strheq r9, [r5], #208 @ 0xd0 @ │ │ │ │ + rsceq ip, r5, ip, ror #7 │ │ │ │ + ldrdeq r9, [r5], #208 @ 0xd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 3ad9e0 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ @@ -877820,15 +877820,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r1, [r4, #328] @ 0x148 │ │ │ │ strb r2, [r4, #321] @ 0x141 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ add r1, r6, #44 @ 0x2c │ │ │ │ strb r7, [r4, #55] @ 0x37 │ │ │ │ - bl 974b04 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ + bl 974b2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e82b8> │ │ │ │ ldr r0, [r5, #664] @ 0x298 │ │ │ │ ldr r2, [r5, #3404] @ 0xd4c │ │ │ │ add r1, r5, #3264 @ 0xcc0 │ │ │ │ str r2, [r0, #332] @ 0x14c │ │ │ │ add r1, r1, #12 │ │ │ │ lsl r2, r2, #2 │ │ │ │ add r0, r0, #336 @ 0x150 │ │ │ │ @@ -878020,20 +878020,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b 3ae1f8 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r8, #76] @ 0x4c │ │ │ │ ldr sl, [r4] │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ ldrb r0, [r2, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae3a8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -878041,19 +878041,19 @@ │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae398 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ add r0, r8, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #160 @ 0xa0 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #1 │ │ │ │ beq 3ae20c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, #224 @ 0xe0 │ │ │ │ bl 53d54 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -878135,19 +878135,19 @@ │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #2 │ │ │ │ bhi 3ae3f0 │ │ │ │ ldrh r3, [r6, #72] @ 0x48 │ │ │ │ b 3ae348 │ │ │ │ cmneq r9, ip, lsr #29 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq fp, ip, asr #16 │ │ │ │ - strheq r9, [r5], #48 @ 0x30 @ │ │ │ │ - ldrdeq fp, [r5], #156 @ 0x9c @ │ │ │ │ - rsceq r9, r5, ip, asr #20 │ │ │ │ - rsceq r9, r5, ip, lsr sl │ │ │ │ + cmpeq fp, r4, ror r8 │ │ │ │ + ldrdeq r9, [r5], #48 @ 0x30 @ │ │ │ │ + strdeq fp, [r5], #156 @ 0x9c @ │ │ │ │ + rsceq r9, r5, ip, ror #20 │ │ │ │ + rsceq r9, r5, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3224] @ 0xc98 │ │ │ │ ldr r2, [pc, #2676] @ 3aeeb4 │ │ │ │ ldr r3, [pc, #2676] @ 3aeeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -878268,15 +878268,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #161] @ 0xa1 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 96b5e8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ded9c> │ │ │ │ + bl 96b610 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3ded9c> │ │ │ │ cmp r8, #0 │ │ │ │ beq 3ae648 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae6a8 │ │ │ │ @@ -878284,15 +878284,15 @@ │ │ │ │ beq 3ae664 │ │ │ │ ldr r3, [r6] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ beq 3ae6bc │ │ │ │ ldr r0, [r5, #664] @ 0x298 │ │ │ │ - bl 969cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ + bl 969cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 3277e8 │ │ │ │ ldr r2, [pc, #2116] @ 3aeec4 │ │ │ │ ldr r3, [pc, #2100] @ 3aeeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -878341,15 +878341,15 @@ │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5, #664] @ 0x298 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ - bl 96b3d4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb88> │ │ │ │ + bl 96b3fc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb88> │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 3ae5c4 │ │ │ │ ldrb r3, [r7, #78] @ 0x4e │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae5c4 │ │ │ │ ldr r3, [r5, #656] @ 0x290 │ │ │ │ @@ -878369,15 +878369,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r0, #1520] @ 0x5f0 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #1768] @ 3aeec8 │ │ │ │ @@ -878820,20 +878820,20 @@ │ │ │ │ b 3ae888 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [r9, #-184]! @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01791b98 │ │ │ │ rsbseq pc, pc, r0 │ │ │ │ cmneq r9, r8, ror r9 │ │ │ │ - rsceq fp, r5, ip, lsr #10 │ │ │ │ - rsceq fp, r5, ip, lsl r5 │ │ │ │ - strdeq r0, [fp, #-44] @ 0xffffffd4 │ │ │ │ + rsceq fp, r5, ip, asr #10 │ │ │ │ + rsceq fp, r5, ip, lsr r5 │ │ │ │ + cmpeq fp, r4, lsr #6 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ muleq r0, fp, r2 │ │ │ │ - cmppeq sl, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #828] @ 3af238 │ │ │ │ ldr r3, [pc, #828] @ 3af23c │ │ │ │ @@ -878853,15 +878853,15 @@ │ │ │ │ bl 3adca0 │ │ │ │ ldrh r2, [r6, #198] @ 0xc6 │ │ │ │ ldrh r1, [r6, #196] @ 0xc4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 96ab98 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3de34c> │ │ │ │ + bl 96abc0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3de34c> │ │ │ │ strb r5, [sp, #77] @ 0x4d │ │ │ │ strb sl, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -878994,27 +878994,27 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ blx r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 969924 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd0d8> │ │ │ │ + bl 96994c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd0d8> │ │ │ │ mov r0, r8 │ │ │ │ - bl 969b34 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd2e8> │ │ │ │ + bl 969b5c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd2e8> │ │ │ │ mov r0, r8 │ │ │ │ - bl 969cac , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd460> │ │ │ │ + bl 969cd4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd460> │ │ │ │ mov r0, r8 │ │ │ │ - bl 969c78 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd42c> │ │ │ │ + bl 969ca0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd42c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 969c38 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd3ec> │ │ │ │ + bl 969c60 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd3ec> │ │ │ │ mov r0, r8 │ │ │ │ - bl 9698d0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd084> │ │ │ │ + bl 9698f8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd084> │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ - bl 969cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ + bl 969cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ ldr r2, [pc, #132] @ 3af240 │ │ │ │ ldr r3, [pc, #124] @ 3af23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -879063,19 +879063,19 @@ │ │ │ │ bl 3adca0 │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 96d068 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e081c> │ │ │ │ + bl 96d090 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e081c> │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 969cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ + b 969cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ ldm r7, {r7, sl, fp} │ │ │ │ @@ -879092,19 +879092,19 @@ │ │ │ │ str r5, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 96d59c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e0d50> │ │ │ │ + bl 96d5c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e0d50> │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ + b 969cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr ip, [pc, #652] @ 3af5c0 │ │ │ │ ldr r3, [pc, #652] @ 3af5c4 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ @@ -879136,15 +879136,15 @@ │ │ │ │ tst r3, #32 │ │ │ │ beq 3af498 │ │ │ │ add r5, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrsh r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ - bl 96b1a0 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3de954> │ │ │ │ + bl 96b1c8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3de954> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #444] @ 0x1bc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #0 │ │ │ │ @@ -879162,15 +879162,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #2 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 96d59c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e0d50> │ │ │ │ + bl 96d5c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e0d50> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae130 │ │ │ │ ldrb r3, [sp, #130] @ 0x82 │ │ │ │ ldr ip, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ addne r3, sp, #132 @ 0x84 │ │ │ │ @@ -879179,30 +879179,30 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 96e780 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e1f34> │ │ │ │ + bl 96e7a8 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e1f34> │ │ │ │ cmp r5, #0 │ │ │ │ beq 3af484 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af518 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ bic r3, r3, #32 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ beq 3af4fc │ │ │ │ ldr r0, [r4, #664] @ 0x298 │ │ │ │ mov r1, r6 │ │ │ │ - bl 96b39c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb50> │ │ │ │ + bl 96b3c4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb50> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 3af4f0 │ │ │ │ ldr r3, [pc, #280] @ 3af5cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1 │ │ │ │ bne 3af52c │ │ │ │ @@ -879271,20 +879271,20 @@ │ │ │ │ b 3af568 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, asr #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, ip, lsl #25 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ cmneq r9, r0, lsr fp │ │ │ │ - @ instruction: 0x014af598 │ │ │ │ - smlaleq sl, r5, r4, r7 │ │ │ │ - rsceq r8, r5, ip, lsl r1 │ │ │ │ + smlalbteq pc, sl, r0, r5 @ │ │ │ │ + strheq sl, [r5], #116 @ 0x74 @ │ │ │ │ + rsceq r8, r5, ip, lsr r1 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ - rsceq r8, r5, r0, asr #16 │ │ │ │ - rsceq r8, r5, r4, lsr r8 │ │ │ │ + rsceq r8, r5, r0, ror #16 │ │ │ │ + rsceq r8, r5, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, sp, #324 @ 0x144 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #1528] @ 3afc04 │ │ │ │ @@ -879333,15 +879333,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ bne 3afa58 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3af828 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r5, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ add r8, r6, #19968 @ 0x4e00 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ ldrh r0, [r5, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbbc │ │ │ │ @@ -879362,15 +879362,15 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ ldrb r3, [r5, #77] @ 0x4d │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ ldr fp, [r5, #88] @ 0x58 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbb0 │ │ │ │ @@ -879442,15 +879442,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r9, [sp, #376] @ 0x178 │ │ │ │ str r5, [sp, #368] @ 0x170 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ add sp, sp, #324 @ 0x144 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 982a2c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ + b 982a54 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3f61e0> │ │ │ │ cmp r3, #10 │ │ │ │ beq 3af6a8 │ │ │ │ add r3, r6, #16384 @ 0x4000 │ │ │ │ ldr fp, [r3, #4032] @ 0xfc0 │ │ │ │ cmp fp, #0 │ │ │ │ beq 3af948 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ @@ -879501,15 +879501,15 @@ │ │ │ │ beq 3af828 │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3af828 │ │ │ │ ldr r0, [r6, #664] @ 0x298 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 96b364 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb18> │ │ │ │ + bl 96b38c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3deb18> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af828 │ │ │ │ cmp r5, r4 │ │ │ │ beq 3afbcc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3adca0 │ │ │ │ @@ -879520,28 +879520,28 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r6, #664] @ 0x298 │ │ │ │ - bl 96c73c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dfef0> │ │ │ │ + bl 96c764 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dfef0> │ │ │ │ ldr r2, [pc, #604] @ 3afc20 │ │ │ │ ldr r3, [pc, #576] @ 3afc08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3afc00 │ │ │ │ ldr r0, [r6, #664] @ 0x298 │ │ │ │ add sp, sp, #324 @ 0x144 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969cb4 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ + b 969cdc , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3dd468> │ │ │ │ cmp r3, #10 │ │ │ │ beq 3af6a8 │ │ │ │ b 3af684 │ │ │ │ ldr r2, [pc, #544] @ 3afc24 │ │ │ │ ldr r3, [pc, #512] @ 3afc08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -879562,15 +879562,15 @@ │ │ │ │ b 3af930 │ │ │ │ cmp r3, #6 │ │ │ │ movne r0, #32 │ │ │ │ moveq r0, #15 │ │ │ │ b 3af930 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r0, [r5, #76] @ 0x4c │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ ldrh r0, [r5, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbf0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ @@ -879589,15 +879589,15 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldrb r0, [r4, #76] @ 0x4c │ │ │ │ ldrb r3, [r5, #78] @ 0x4e │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ - bl 96f904 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ + bl 96f92c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3e30b8> │ │ │ │ mov fp, r0 │ │ │ │ ldrh r0, [r4, #74] @ 0x4a │ │ │ │ bl 2e1e94 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbe4 │ │ │ │ @@ -879672,24 +879672,24 @@ │ │ │ │ b 3afa80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r8, ror #19 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq r0, [r9, #-148]! @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ cmneq sl, r0, asr #9 │ │ │ │ - rsceq sl, r5, r4, lsr r5 │ │ │ │ + rsceq sl, r5, r4, asr r5 │ │ │ │ cmneq r9, r8, asr #15 │ │ │ │ cmneq r9, r4, lsr r6 │ │ │ │ ldrsheq r0, [r9, #-84]! @ 0xffffffac │ │ │ │ - strheq sl, [r5], #16 @ │ │ │ │ - rsceq r7, r5, r0, lsl fp │ │ │ │ - rsceq r8, r5, r4, lsr r2 │ │ │ │ - rsceq r8, r5, r8, lsr #4 │ │ │ │ - rsceq r8, r5, r0, lsl #4 │ │ │ │ - strdeq r8, [r5], #20 @ │ │ │ │ + ldrdeq sl, [r5], #16 @ │ │ │ │ + rsceq r7, r5, r0, lsr fp │ │ │ │ + rsceq r8, r5, r4, asr r2 │ │ │ │ + rsceq r8, r5, r8, asr #4 │ │ │ │ + rsceq r8, r5, r0, lsr #4 │ │ │ │ + rsceq r8, r5, r4, lsl r2 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -879755,15 +879755,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r9, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r1, r4, r0, lsl #13 │ │ │ │ + rscseq r1, r4, r0, lsr #13 │ │ │ │ ldrsbeq r0, [r9, #-44]! @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3afeb8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -879842,21 +879842,21 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3afdb8 │ │ │ │ cmneq r9, r0, ror r2 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlaltteq lr, sl, r8, sp │ │ │ │ - rscseq r1, r4, r0, lsr #11 │ │ │ │ - smlalbbeq lr, sl, ip, sp │ │ │ │ - rscseq r1, r4, r4, asr #10 │ │ │ │ - cmpeq sl, r8, lsr sp │ │ │ │ - rsceq r7, r5, r4, lsl r8 │ │ │ │ - strheq r9, [r5], #240 @ 0xf0 @ │ │ │ │ + cmpeq sl, r0, lsl lr │ │ │ │ + rscseq r1, r4, r0, asr #11 │ │ │ │ + strheq lr, [sl, #-212] @ 0xffffff2c │ │ │ │ + rscseq r1, r4, r4, ror #10 │ │ │ │ + cmpeq sl, r0, ror #26 │ │ │ │ + rsceq r7, r5, r4, lsr r8 │ │ │ │ + ldrdeq r9, [r5], #240 @ 0xf0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 3affb8 │ │ │ │ ldr r2, [pc, #196] @ 3affbc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -879906,17 +879906,17 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3aff10 │ │ │ │ cmneq r9, r4, lsl #2 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlaltteq lr, sl, ip, fp │ │ │ │ - strheq r9, [r5], #200 @ 0xc8 @ │ │ │ │ - rsceq r7, r5, r0, lsl r7 │ │ │ │ + cmpeq sl, r4, lsl ip │ │ │ │ + ldrdeq r9, [r5], #200 @ 0xc8 @ │ │ │ │ + rsceq r7, r5, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ ldr r7, [r0, #24] │ │ │ │ ldr r8, [r3, #656] @ 0x290 │ │ │ │ @@ -880138,17 +880138,17 @@ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq pc, [r8, #-232]! @ 0xffffff18 @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ eorseq r0, r1, r1 │ │ │ │ cmnpeq r8, r4, lsr #27 @ p-variant is OBSOLETE │ │ │ │ cmnpeq r8, r4, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - smlalbbeq lr, sl, r0, r8 │ │ │ │ - rsceq r9, r5, r4, lsr r9 │ │ │ │ - rsceq r7, r5, ip, lsl #7 │ │ │ │ + smlaltbeq lr, sl, r8, r8 │ │ │ │ + rsceq r9, r5, r4, asr r9 │ │ │ │ + rsceq r7, r5, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #556] @ 3b05b0 │ │ │ │ ldr ip, [pc, #556] @ 3b05b4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -880294,17 +880294,17 @@ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmnpeq r8, r4, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andgt r3, r2, r0, lsl #26 │ │ │ │ cmnpeq r8, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ eorsvc r0, sp, r4 │ │ │ │ cmnpeq r8, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r4, lsr #12 │ │ │ │ - rsceq r9, r5, r4, asr #13 │ │ │ │ - rsceq r7, r5, ip, lsl r1 │ │ │ │ + cmpeq sl, ip, asr #12 │ │ │ │ + rsceq r9, r5, r4, ror #13 │ │ │ │ + rsceq r7, r5, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #1024] @ 3b09fc │ │ │ │ @@ -880621,17 +880621,17 @@ │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b0a68 │ │ │ │ ldrheq pc, [r8, #-80]! @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ cmneq r0, r4, lsr #15 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - strdeq r6, [r5], #180 @ 0xb4 @ │ │ │ │ - cmpeq sl, r8, lsl r1 │ │ │ │ - smlaleq r9, r5, ip, r3 │ │ │ │ + rsceq r6, r5, r4, lsl ip │ │ │ │ + cmpeq sl, r0, asr #2 │ │ │ │ + strheq r9, [r5], #60 @ 0x3c @ │ │ │ │ cmp r1, #13 │ │ │ │ bhi 3b0b38 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #52] @ 3b0b40 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [lr, r1, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -880642,15 +880642,15 @@ │ │ │ │ beq 3b0b30 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b0a18 │ │ │ │ mov r0, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - cmpeq sl, ip, lsr r0 │ │ │ │ + cmpeq sl, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r7, [r0, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -880729,15 +880729,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add r3, r3, #214 @ 0xd6 │ │ │ │ str r1, [r0, r3, lsl #2] │ │ │ │ bx lr │ │ │ │ mvn r3, #0 │ │ │ │ b 3b0c88 │ │ │ │ - smlalbteq sp, sl, r4, lr │ │ │ │ + smlaltteq sp, sl, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-16] │ │ │ │ ldr ip, [pc, #140] @ 3b0d4c │ │ │ │ @@ -880775,15 +880775,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq r8, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalseq r0, r4, r0, r6 │ │ │ │ + ldrheq r0, [r4], #96 @ 0x60 @ │ │ │ │ cmnpeq r8, ip, ror #5 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #516] @ 3b0f78 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -880914,21 +880914,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b0da4 │ │ │ │ cmnpeq r8, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlaltbeq sp, sl, r4, lr │ │ │ │ - smlalseq r0, r4, r8, r5 │ │ │ │ - smlalbbeq sp, sl, r8, lr │ │ │ │ - rscseq r0, r4, r8, asr #10 │ │ │ │ - cmpeq sl, ip, lsr sp │ │ │ │ - rsceq r6, r5, ip, asr #14 │ │ │ │ - rsceq r8, r5, r8, ror #29 │ │ │ │ + smlalbteq sp, sl, ip, lr │ │ │ │ + ldrheq r0, [r4], #88 @ 0x58 @ │ │ │ │ + strheq sp, [sl, #-224] @ 0xffffff20 │ │ │ │ + rscseq r0, r4, r8, ror #10 │ │ │ │ + cmpeq sl, r4, ror #26 │ │ │ │ + rsceq r6, r5, ip, ror #14 │ │ │ │ + rsceq r8, r5, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #240] @ 3b10a4 │ │ │ │ cmp r1, #13 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -880988,29 +880988,29 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ ldr r9, [r6, #808] @ 0x328 │ │ │ │ b 3b1014 │ │ │ │ cmnpeq r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r4, lsr #24 │ │ │ │ + cmpeq sl, ip, asr #24 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrsheq ip, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - cmpeq sl, r4, lsr #24 │ │ │ │ - rsceq r6, r5, ip, lsr #12 │ │ │ │ - rsceq r8, r5, r0, ror #27 │ │ │ │ + cmpeq sl, ip, asr #24 │ │ │ │ + rsceq r6, r5, ip, asr #12 │ │ │ │ + rsceq r8, r5, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r5, r1 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ - bl e3371c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ + bl e33744 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ mov r1, #1 │ │ │ │ ldr r7, [r6, #548] @ 0x224 │ │ │ │ mov r2, #0 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r7, r2 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r1, [r0] │ │ │ │ @@ -881046,15 +881046,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1194 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #744 @ 0x2e8 │ │ │ │ str r3, [r5, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b e33724 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ + b e3374c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [r0, #1480] @ 0x5c8 │ │ │ │ blx r3 │ │ │ │ subs r0, r4, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -881100,15 +881100,15 @@ │ │ │ │ str r6, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [r3] │ │ │ │ str r6, [r4, #12] │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl e33724 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ + bl e3374c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, r5, #8 │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r7, r2 │ │ │ │ mov r4, r5 │ │ │ │ mov r5, r3 │ │ │ │ bne 3b11f0 │ │ │ │ @@ -881151,17 +881151,17 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b12c4 │ │ │ │ cmneq r8, r4, asr sp │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r0, lsr #18 │ │ │ │ - rsceq r8, r5, r4, asr #18 │ │ │ │ - smlaleq r6, r5, ip, r3 │ │ │ │ + cmpeq sl, r8, asr #18 │ │ │ │ + rsceq r8, r5, r4, ror #18 │ │ │ │ + strheq r6, [r5], #60 @ 0x3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #536] @ 3b1570 │ │ │ │ ldr r3, [pc, #536] @ 3b1574 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -881296,15 +881296,15 @@ │ │ │ │ str r3, [r4, #532] @ 0x214 │ │ │ │ b 3b14b0 │ │ │ │ mov r0, #0 │ │ │ │ b 3b14b4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r0, lsr #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq sl, r4, ror r8 │ │ │ │ + @ instruction: 0x014ad89c │ │ │ │ cmneq r8, r8, ror ip │ │ │ │ cmneq r8, r0, asr ip │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -881363,19 +881363,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b15e0 │ │ │ │ mvn r7, #0 │ │ │ │ b 3b15cc │ │ │ │ cmneq r8, r8, asr #20 │ │ │ │ - cmpeq sl, r8, lsr #12 │ │ │ │ + cmpeq sl, r0, asr r6 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r4, lsl r6 │ │ │ │ - rsceq r6, r5, r0, asr r0 │ │ │ │ - strdeq r8, [r5], #80 @ 0x50 @ │ │ │ │ + cmpeq sl, ip, lsr r6 │ │ │ │ + rsceq r6, r5, r0, ror r0 │ │ │ │ + rsceq r8, r5, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -881446,17 +881446,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b16d8 │ │ │ │ cmneq r8, r8, lsr r9 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlalbteq sp, sl, r8, r4 │ │ │ │ - rsceq r8, r5, r0, lsr #9 │ │ │ │ - strdeq r5, [r5], #232 @ 0xe8 @ │ │ │ │ + strdeq sp, [sl, #-64] @ 0xffffffc0 │ │ │ │ + rsceq r8, r5, r0, asr #9 │ │ │ │ + rsceq r5, r5, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ @@ -881481,15 +881481,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r4, #524] @ 0x20c │ │ │ │ ldr r2, [r4, #528] @ 0x210 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [r4, #528] @ 0x210 │ │ │ │ add r0, r0, #776 @ 0x308 │ │ │ │ - bl e3371c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ + bl e33744 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ ldr r2, [r6, #16] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #8 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -881516,19 +881516,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b1834 │ │ │ │ mvn r5, #0 │ │ │ │ b 3b1820 │ │ │ │ ldrsheq lr, [r8, #-116]! @ 0xffffff8c │ │ │ │ - ldrdeq sp, [sl, #-52] @ 0xffffffcc │ │ │ │ + strdeq sp, [sl, #-60] @ 0xffffffc4 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - smlalbbeq sp, sl, ip, r3 │ │ │ │ - rsceq r5, r5, ip, ror #27 │ │ │ │ - rsceq r8, r5, ip, lsl #7 │ │ │ │ + strheq sp, [sl, #-52] @ 0xffffffcc │ │ │ │ + rsceq r5, r5, ip, lsl #28 │ │ │ │ + rsceq r8, r5, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -881596,17 +881596,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b193c │ │ │ │ ldrsbeq lr, [r8, #-100]! @ 0xffffff9c │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r0, asr r2 │ │ │ │ - rsceq r8, r5, r8, asr #4 │ │ │ │ - rsceq r5, r5, r0, lsr #25 │ │ │ │ + cmpeq sl, r8, ror r2 │ │ │ │ + rsceq r8, r5, r8, ror #4 │ │ │ │ + rsceq r5, r5, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #476] @ 0x1dc │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -881797,15 +881797,15 @@ │ │ │ │ bne 3b1cbc │ │ │ │ mvn r1, #0 │ │ │ │ mov ip, #1 │ │ │ │ ands r3, r3, ip, lsl r1 │ │ │ │ movne r1, ip │ │ │ │ moveq r1, #0 │ │ │ │ b 3b1ca8 │ │ │ │ - strheq ip, [sl, #-248] @ 0xffffff08 │ │ │ │ + smlaltteq ip, sl, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -881833,39 +881833,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add r3, r3, #202 @ 0xca │ │ │ │ str r1, [r0, r3, lsl #2] │ │ │ │ bx lr │ │ │ │ mvn r3, #0 │ │ │ │ b 3b1dc8 │ │ │ │ - cmpeq sl, ip, lsr #28 │ │ │ │ + cmpeq sl, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #24 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ - bl e33734 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ + bl e3375c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ mov r2, #16 │ │ │ │ add r0, r4, #776 @ 0x308 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, lr} │ │ │ │ - b e33734 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ + b e3375c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ - bl e3372c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ + bl e33754 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ add r0, r4, #776 @ 0x308 │ │ │ │ pop {r4, lr} │ │ │ │ - b e3372c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ + b e33754 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ 3b1ef8 │ │ │ │ ldr r2, [pc, #160] @ 3b1efc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -881904,20 +881904,20 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq sl, fp, asr #28 │ │ │ │ + cmpeq sl, r3, ror lr │ │ │ │ @ instruction: 0x0178e194 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r4, lsl #28 │ │ │ │ - ldrdeq r7, [r5], #248 @ 0xf8 @ │ │ │ │ - strdeq r5, [r5], #124 @ 0x7c @ │ │ │ │ + cmpeq sl, ip, lsr #28 │ │ │ │ + strdeq r7, [r5], #248 @ 0xf8 @ │ │ │ │ + rsceq r5, r5, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r1] │ │ │ │ ldr r2, [pc, #468] @ 3b2100 │ │ │ │ tst r3, #2 │ │ │ │ @@ -882036,17 +882036,17 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3b20c0 │ │ │ │ ldrheq lr, [r8, #-12]! │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrdeq ip, [sl, #-184] @ 0xffffff48 │ │ │ │ - rsceq r7, r5, r4, asr #27 │ │ │ │ - rsceq r5, r5, r4, asr #11 │ │ │ │ + cmpeq sl, r0, lsl #24 │ │ │ │ + rsceq r7, r5, r4, ror #27 │ │ │ │ + rsceq r5, r5, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #128] @ 3b21ac │ │ │ │ ldr r2, [pc, #128] @ 3b21b0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -882077,20 +882077,20 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x014acb9f │ │ │ │ + smlalbteq ip, sl, r7, fp │ │ │ │ cmneq r8, r0, asr #29 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r8, asr fp │ │ │ │ - rsceq r7, r5, r4, lsl #26 │ │ │ │ - rsceq r5, r5, r8, lsr #10 │ │ │ │ + smlalbbeq ip, sl, r0, fp │ │ │ │ + rsceq r7, r5, r4, lsr #26 │ │ │ │ + rsceq r5, r5, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r4, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ ands sl, r4, #2 │ │ │ │ @@ -882265,20 +882265,20 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq ip, [sl, #-143] @ 0xffffff71 │ │ │ │ + smlaltteq ip, sl, r7, r8 │ │ │ │ ldrsbeq sp, [r8, #-176]! @ 0xffffff50 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, r8, ror r8 │ │ │ │ - rsceq r7, r5, r4, lsl sl │ │ │ │ - rsceq r5, r5, r8, lsr r2 │ │ │ │ + smlaltbeq ip, sl, r0, r8 │ │ │ │ + rsceq r7, r5, r4, lsr sl │ │ │ │ + rsceq r5, r5, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r5, [r1] │ │ │ │ sub sp, sp, #28 │ │ │ │ ands r3, r5, #2 │ │ │ │ @@ -883064,20 +883064,20 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq sl, r3, asr ip │ │ │ │ + cmpeq sl, fp, ror ip │ │ │ │ cmneq r8, r4, asr pc │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - cmpeq sl, ip, lsl #24 │ │ │ │ - smlaleq r6, r5, r8, sp │ │ │ │ - strheq r4, [r5], #92 @ 0x5c @ │ │ │ │ + cmpeq sl, r4, lsr ip │ │ │ │ + strheq r6, [r5], #216 @ 0xd8 @ │ │ │ │ + ldrdeq r4, [r5], #92 @ 0x5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r4, [r1] │ │ │ │ sub sp, sp, #28 │ │ │ │ ands r3, r4, #2 │ │ │ │ @@ -884417,20 +884417,20 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - cmpeq sl, pc, lsr r7 │ │ │ │ + cmpeq sl, r7, ror #14 │ │ │ │ cmneq r8, r0, lsr sl │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrdeq r5, [r5], #132 @ 0x84 @ │ │ │ │ - rsceq r5, r5, r4, ror r8 │ │ │ │ - smlaleq r3, r5, r8, r0 │ │ │ │ + strdeq r5, [r5], #132 @ 0x84 @ │ │ │ │ + smlaleq r5, r5, r4, r8 @ │ │ │ │ + strheq r3, [r5], #8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #2936] @ 3b51e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -886137,15 +886137,15 @@ │ │ │ │ lsl r1, r3, #1 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r1, [r4, #4] │ │ │ │ orr r1, r3, r3, lsl #1 │ │ │ │ str r5, [r4] │ │ │ │ str r1, [r4, #8] │ │ │ │ b 3b60c0 │ │ │ │ - smlaltbeq r8, sl, ip, ip │ │ │ │ + ldrdeq r8, [sl, #-196] @ 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ bl 325604 │ │ │ │ @@ -887634,15 +887634,15 @@ │ │ │ │ b 3b77a4 │ │ │ │ ldr r9, [pc, #24] @ 3b7888 │ │ │ │ mov r8, #2883584 @ 0x2c0000 │ │ │ │ b 3b77a4 │ │ │ │ ldr r9, [pc, #12] @ 3b7888 │ │ │ │ mov r8, #2097152 @ 0x200000 │ │ │ │ b 3b77a4 │ │ │ │ - ldrdeq r7, [sl, #-84] @ 0xffffffac │ │ │ │ + strdeq r7, [sl, #-92] @ 0xffffffa4 │ │ │ │ eorsvc r8, r4, r5 │ │ │ │ eorsvc r8, r2, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -887679,15 +887679,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #16 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b78e4 │ │ │ │ ldr r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -887831,15 +887831,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 3b7a44 │ │ │ │ mov r3, #2621440 @ 0x280000 │ │ │ │ b 3b7a9c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ - smlaltteq r7, sl, r7, r2 │ │ │ │ + cmpeq sl, pc, lsl #6 │ │ │ │ blt ff7b7ba0 @@Base+0xfdc7f098> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r1, #112] @ 0x70 │ │ │ │ @@ -887967,16 +887967,16 @@ │ │ │ │ b 3b7cb4 │ │ │ │ mov r3, #2621440 @ 0x280000 │ │ │ │ b 3b7cb4 │ │ │ │ mov r3, #2621440 @ 0x280000 │ │ │ │ b 3b7cec │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xffff9669 │ │ │ │ - cmpeq sl, r2, asr #2 │ │ │ │ - smlaltteq r7, sl, r9, r0 │ │ │ │ + cmpeq sl, sl, ror #2 │ │ │ │ + cmpeq sl, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [r1, #116] @ 0x74 │ │ │ │ mov ip, r2 │ │ │ │ ldrb lr, [lr, #402] @ 0x192 │ │ │ │ @@ -888530,17 +888530,17 @@ │ │ │ │ add r2, r1, #16 │ │ │ │ b 3b853c │ │ │ │ mov r3, #2621440 @ 0x280000 │ │ │ │ add r2, r1, #16 │ │ │ │ b 3b853c │ │ │ │ add r2, r1, #16 │ │ │ │ b 3b8538 │ │ │ │ - smlalbteq r6, sl, r0, r8 │ │ │ │ + smlaltteq r6, sl, r8, r8 │ │ │ │ eorsvc r8, r2, r3 │ │ │ │ - @ instruction: 0x014a6897 │ │ │ │ + strheq r6, [sl, #-143] @ 0xffffff71 │ │ │ │ eorsvc r8, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -888863,15 +888863,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ mov r3, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r7, #656] @ 0x290 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ @@ -888983,15 +888983,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 998870 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ + bl 998898 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x40c024> │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8e9c │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r5, #656] @ 0x290 │ │ │ │ @@ -892090,104 +892090,104 @@ │ │ │ │ ldrb r1, [r7, #133] @ 0x85 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f1a5c │ │ │ │ strb r0, [r7, #133] @ 0x85 │ │ │ │ b 3bb758 │ │ │ │ cmneq r8, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq pc, r4, r0, lsr #32 │ │ │ │ + rsceq pc, r4, r0, asr #32 │ │ │ │ cmneq r8, r8, ror #1 │ │ │ │ - rsceq r0, r5, ip, asr sl │ │ │ │ - rscseq sl, r5, ip, ror #26 │ │ │ │ - rsceq r0, r5, ip, lsr #20 │ │ │ │ - rsceq lr, r4, r8, lsr #31 │ │ │ │ - rsceq lr, r4, r0, asr pc │ │ │ │ + rsceq r0, r5, ip, ror sl │ │ │ │ + rscseq sl, r5, ip, lsl #27 │ │ │ │ + rsceq r0, r5, ip, asr #20 │ │ │ │ + rsceq lr, r4, r8, asr #31 │ │ │ │ + rsceq lr, r4, r0, ror pc │ │ │ │ + rsceq lr, r4, r8, ror #30 │ │ │ │ + rsceq lr, r4, r4, ror #30 │ │ │ │ + rsceq lr, r4, r0, ror #30 │ │ │ │ + rsceq lr, r4, ip, asr pc │ │ │ │ + rsceq lr, r4, r8, asr pc │ │ │ │ + rsceq lr, r4, ip, asr pc │ │ │ │ + rsceq lr, r4, r4, ror #30 │ │ │ │ + rsceq lr, r4, ip, ror #30 │ │ │ │ + rsceq lr, r4, r4, ror pc │ │ │ │ + rsceq lr, r4, r4, ror pc │ │ │ │ + rsceq lr, r4, r0, ror pc │ │ │ │ + rsceq lr, r4, r4, ror #30 │ │ │ │ + rsceq lr, r4, ip, asr pc │ │ │ │ + rsceq lr, r4, r4, asr pc │ │ │ │ + rsceq lr, r4, r4, asr pc │ │ │ │ + rsceq lr, r4, ip, asr #30 │ │ │ │ rsceq lr, r4, r8, asr #30 │ │ │ │ + rsceq lr, r4, r8, asr #30 │ │ │ │ + rsceq lr, r4, r8, asr pc │ │ │ │ + rsceq lr, r4, r8, asr pc │ │ │ │ + rsceq lr, r4, r4, asr pc │ │ │ │ + rsceq lr, r4, ip, asr #30 │ │ │ │ + rsceq lr, r4, r4, asr #30 │ │ │ │ rsceq lr, r4, r4, asr #30 │ │ │ │ - rsceq lr, r4, r0, asr #30 │ │ │ │ + rsceq lr, r4, r8, asr #30 │ │ │ │ + rsceq lr, r4, r8, asr #30 │ │ │ │ rsceq lr, r4, ip, lsr pc │ │ │ │ - rsceq lr, r4, r8, lsr pc │ │ │ │ rsceq lr, r4, ip, lsr pc │ │ │ │ - rsceq lr, r4, r4, asr #30 │ │ │ │ - rsceq lr, r4, ip, asr #30 │ │ │ │ - rsceq lr, r4, r4, asr pc │ │ │ │ - rsceq lr, r4, r4, asr pc │ │ │ │ - rsceq lr, r4, r0, asr pc │ │ │ │ - rsceq lr, r4, r4, asr #30 │ │ │ │ rsceq lr, r4, ip, lsr pc │ │ │ │ rsceq lr, r4, r4, lsr pc │ │ │ │ - rsceq lr, r4, r4, lsr pc │ │ │ │ - rsceq lr, r4, ip, lsr #30 │ │ │ │ - rsceq lr, r4, r8, lsr #30 │ │ │ │ + rsceq lr, r4, r0, lsr pc │ │ │ │ + rsceq lr, r4, r0, lsr pc │ │ │ │ rsceq lr, r4, r8, lsr #30 │ │ │ │ - rsceq lr, r4, r8, lsr pc │ │ │ │ - rsceq lr, r4, r8, lsr pc │ │ │ │ - rsceq lr, r4, r4, lsr pc │ │ │ │ - rsceq lr, r4, ip, lsr #30 │ │ │ │ rsceq lr, r4, r4, lsr #30 │ │ │ │ - rsceq lr, r4, r4, lsr #30 │ │ │ │ - rsceq lr, r4, r8, lsr #30 │ │ │ │ - rsceq lr, r4, r8, lsr #30 │ │ │ │ - rsceq lr, r4, ip, lsl pc │ │ │ │ rsceq lr, r4, ip, lsl pc │ │ │ │ + rsceq lr, r4, r0, lsl pc │ │ │ │ rsceq lr, r4, ip, lsl pc │ │ │ │ rsceq lr, r4, r4, lsl pc │ │ │ │ - rsceq lr, r4, r0, lsl pc │ │ │ │ - rsceq lr, r4, r0, lsl pc │ │ │ │ rsceq lr, r4, r8, lsl #30 │ │ │ │ - rsceq lr, r4, r4, lsl #30 │ │ │ │ strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ strdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ - strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ + strdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ + strdeq lr, [r4], #232 @ 0xe8 @ │ │ │ │ strdeq lr, [r4], #228 @ 0xe4 @ │ │ │ │ - rsceq lr, r4, r8, ror #29 │ │ │ │ + rsceq lr, r4, r4, ror #29 │ │ │ │ + rsceq lr, r4, r4, ror #29 │ │ │ │ + ldrdeq lr, [r4], #228 @ 0xe4 @ │ │ │ │ ldrdeq lr, [r4], #236 @ 0xec @ │ │ │ │ - ldrdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ - ldrdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ + rsceq lr, r4, r0, ror #29 │ │ │ │ ldrdeq lr, [r4], #232 @ 0xe8 @ │ │ │ │ ldrdeq lr, [r4], #228 @ 0xe4 @ │ │ │ │ - rsceq lr, r4, r4, asr #29 │ │ │ │ - rsceq lr, r4, r4, asr #29 │ │ │ │ - strheq lr, [r4], #228 @ 0xe4 @ │ │ │ │ - strheq lr, [r4], #236 @ 0xec @ │ │ │ │ - rsceq lr, r4, r0, asr #29 │ │ │ │ - strheq lr, [r4], #232 @ 0xe8 @ │ │ │ │ - strheq lr, [r4], #228 @ 0xe4 @ │ │ │ │ - rsceq lr, r4, r4, asr #29 │ │ │ │ - rsceq lr, r4, r8, asr #29 │ │ │ │ - ldrdeq lr, [r4], #236 @ 0xec @ │ │ │ │ - ldrdeq lr, [r4], #236 @ 0xec @ │ │ │ │ - ldrdeq lr, [r4], #236 @ 0xec @ │ │ │ │ rsceq lr, r4, r4, ror #29 │ │ │ │ - rsceq lr, r4, ip, ror #29 │ │ │ │ - rsceq lr, r4, ip, ror #29 │ │ │ │ - strdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ - strdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ - rsceq lr, r4, r0, lsl #30 │ │ │ │ - rsceq lr, r4, r8, lsl #30 │ │ │ │ - rsceq lr, r4, r8, lsl #30 │ │ │ │ + rsceq lr, r4, r8, ror #29 │ │ │ │ + strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ + strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ + strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ + rsceq lr, r4, r4, lsl #30 │ │ │ │ rsceq lr, r4, ip, lsl #30 │ │ │ │ rsceq lr, r4, ip, lsl #30 │ │ │ │ - rsceq lr, r4, r8, lsl #30 │ │ │ │ rsceq lr, r4, r0, lsl pc │ │ │ │ rsceq lr, r4, r0, lsl pc │ │ │ │ - rsceq lr, r4, r8, lsl #30 │ │ │ │ - rsceq lr, r4, ip, lsl #30 │ │ │ │ - rsceq lr, r4, ip, lsl #30 │ │ │ │ - rsceq lr, r4, ip, lsl #30 │ │ │ │ - rsceq lr, r4, ip, lsl #30 │ │ │ │ - rsceq lr, r4, r0, lsl #30 │ │ │ │ - strdeq lr, [r4], #236 @ 0xec @ │ │ │ │ - strdeq lr, [r4], #228 @ 0xe4 @ │ │ │ │ - strdeq lr, [r4], #224 @ 0xe0 @ │ │ │ │ + rsceq lr, r4, r0, lsr #30 │ │ │ │ + rsceq lr, r4, r8, lsr #30 │ │ │ │ + rsceq lr, r4, r8, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, r8, lsr #30 │ │ │ │ + rsceq lr, r4, r0, lsr pc │ │ │ │ + rsceq lr, r4, r0, lsr pc │ │ │ │ + rsceq lr, r4, r8, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsr #30 │ │ │ │ + rsceq lr, r4, r0, lsr #30 │ │ │ │ + rsceq lr, r4, ip, lsl pc │ │ │ │ + rsceq lr, r4, r4, lsl pc │ │ │ │ + rsceq lr, r4, r0, lsl pc │ │ │ │ @ instruction: 0x01784890 │ │ │ │ - strdeq lr, [r4], #72 @ 0x48 @ │ │ │ │ - strheq fp, [r4], #200 @ 0xc8 @ │ │ │ │ - rsceq lr, r4, r0, ror #7 │ │ │ │ - rsceq fp, r4, r0, lsr #23 │ │ │ │ + rsceq lr, r4, r8, lsl r5 │ │ │ │ + ldrdeq fp, [r4], #200 @ 0xc8 @ │ │ │ │ + rsceq lr, r4, r0, lsl #8 │ │ │ │ + rsceq fp, r4, r0, asr #23 │ │ │ │ ldr r3, [pc, #236] @ 3bc07c │ │ │ │ mov r2, #0 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #224] @ 3bc080 │ │ │ │ mov r6, r2 │ │ │ │ b 3bc008 │ │ │ │ @@ -892398,15 +892398,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3bc2e4 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01783d98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r1, r4, r4, ror sl │ │ │ │ + smlalseq r1, r4, r4, sl │ │ │ │ cmneq r8, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #156] @ 3bc3ac │ │ │ │ ldr r3, [pc, #156] @ 3bc3b0 │ │ │ │ @@ -892447,15 +892447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3bc3a8 │ │ │ │ add sp, sp, #120 @ 0x78 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r8, ror #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq fp, r4, r8, lsl r3 │ │ │ │ + rsceq fp, r4, r8, lsr r3 │ │ │ │ cmneq r8, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -892496,16 +892496,16 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1d4ec4 │ │ │ │ ldr r4, [pc, #20] @ 3bc480 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsceq lr, r4, ip, ror #7 │ │ │ │ - rsceq fp, r4, r4, lsl #5 │ │ │ │ + rsceq lr, r4, ip, lsl #8 │ │ │ │ + rsceq fp, r4, r4, lsr #5 │ │ │ │ cmneq r9, r8, ror r8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -892604,15 +892604,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, ip, asr sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrheq r4, [r3], #220 @ 0xdc @ │ │ │ │ + ldrsbeq r4, [r3], #220 @ 0xdc @ │ │ │ │ cmneq r8, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3bc6e8 │ │ │ │ ldr r3, [pc, #160] @ 3bc6ec │ │ │ │ @@ -892798,17 +892798,17 @@ │ │ │ │ bne 3bc8fc │ │ │ │ cmp r5, #0 │ │ │ │ bne 3bc89c │ │ │ │ b 3bc764 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r0, ror #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq sl, r0, asr #8 │ │ │ │ + cmpeq sl, r8, ror #8 │ │ │ │ cmneq r9, r0, lsl #12 │ │ │ │ - rscseq r4, r3, r8, asr #24 │ │ │ │ + rscseq r4, r3, r8, ror #24 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ cmneq r9, r8, asr #10 │ │ │ │ cmneq r8, r8, asr #15 │ │ │ │ cmneq r9, ip, asr #9 │ │ │ │ @ instruction: 0x0179e498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -893352,17 +893352,17 @@ │ │ │ │ cmneq r8, r8, asr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r8, lsl #27 │ │ │ │ cmneq r9, r4, lsr sp │ │ │ │ cmneq r9, r0, asr #25 │ │ │ │ cmneq r8, r4, asr #31 │ │ │ │ andsgt r6, r0, fp, lsl #8 │ │ │ │ - smlaltbeq r6, sl, r4, sl │ │ │ │ - rsceq sp, r4, r0, ror #14 │ │ │ │ - rsceq sl, r4, ip, asr #11 │ │ │ │ + smlalbteq r6, sl, ip, sl │ │ │ │ + rsceq sp, r4, r0, lsl #15 │ │ │ │ + rsceq sl, r4, ip, ror #11 │ │ │ │ cmneq r9, r8, lsr ip │ │ │ │ cmneq r9, ip, lsr #23 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -893905,17 +893905,17 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn r5, #0 │ │ │ │ b 3bda30 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ - cmpeq sl, r0, lsl r1 │ │ │ │ - rsceq ip, r4, r4, lsl #28 │ │ │ │ - rsceq r9, r4, r4, asr ip │ │ │ │ + cmpeq sl, r8, lsr r1 │ │ │ │ + rsceq ip, r4, r4, lsr #28 │ │ │ │ + rsceq r9, r4, r4, ror ip │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #24] │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ @@ -894004,17 +894004,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8ef8 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ b 3bdb9c │ │ │ │ - cmpeq sl, r0, ror pc │ │ │ │ - smlaleq ip, r4, r4, ip │ │ │ │ - rsceq r9, r4, r0, asr #21 │ │ │ │ + @ instruction: 0x014a5f98 │ │ │ │ + strheq ip, [r4], #196 @ 0xc4 @ │ │ │ │ + rsceq r9, r4, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ tst r3, #4 │ │ │ │ @@ -894046,17 +894046,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8ef8 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ b 3bdc48 │ │ │ │ - smlalbteq r5, sl, r8, lr │ │ │ │ - rsceq ip, r4, ip, ror #23 │ │ │ │ - rsceq r9, r4, r8, lsl sl │ │ │ │ + strdeq r5, [sl, #-224] @ 0xffffff20 │ │ │ │ + rsceq ip, r4, ip, lsl #24 │ │ │ │ + rsceq r9, r4, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ ldr lr, [ip, #36] @ 0x24 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -894417,16 +894417,16 @@ │ │ │ │ b 3be124 │ │ │ │ mvn r0, #15 │ │ │ │ b 3be004 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r8, ip, ror #31 │ │ │ │ - cmpeq sl, ip, lsl #22 │ │ │ │ - rscseq r3, r3, r0, asr #6 │ │ │ │ + cmpeq sl, r4, lsr fp │ │ │ │ + rscseq r3, r3, r0, ror #6 │ │ │ │ cmneq r9, r0, asr #25 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ cmneq r9, r8, lsr #24 │ │ │ │ cmneq r9, r8, lsl #23 │ │ │ │ cmneq r9, ip, lsr #22 │ │ │ │ mov r0, r1 │ │ │ │ @@ -895380,15 +895380,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #3456 @ 0xd80 │ │ │ │ - bl e34384 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a6f8> │ │ │ │ + bl e343ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a6f8> │ │ │ │ ldr r0, [r4, #3244] @ 0xcac │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf19c │ │ │ │ bl 3bd224 │ │ │ │ ldr r0, [r4, #3208] @ 0xc88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf1ac │ │ │ │ @@ -895459,19 +895459,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3c0814 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3bf3e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 54234 │ │ │ │ - bl e34140 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a4b4> │ │ │ │ + bl e34168 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a4b4> │ │ │ │ bl 2e9d60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #3456 @ 0xd80 │ │ │ │ - bl e3415c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a4d0> │ │ │ │ + bl e34184 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a4d0> │ │ │ │ bl 1d4e5c │ │ │ │ str r8, [r4, #8] │ │ │ │ ldr r3, [pc, #544] @ 3bf508 │ │ │ │ str r7, [r4] │ │ │ │ ldr r7, [r9, r3] │ │ │ │ ldr r3, [pc, #536] @ 3bf50c │ │ │ │ mov r2, r7 │ │ │ │ @@ -895603,32 +895603,32 @@ │ │ │ │ strb r7, [r4] │ │ │ │ bl 1d4e5c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [r6] │ │ │ │ b 3bf3f8 │ │ │ │ cmneq r8, r4, asr #3 │ │ │ │ cmneq r8, r0, lsl #27 │ │ │ │ - strheq r6, [r3], #204 @ 0xcc @ │ │ │ │ + ldrdeq r6, [r3], #204 @ 0xcc @ │ │ │ │ andeq r1, r0, r0, asr #4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsceq r1, r5, ip, lsl #7 │ │ │ │ - rscseq r0, r4, ip, lsl sp │ │ │ │ - rsceq r8, r4, r8, ror #5 │ │ │ │ - ldrdeq r4, [sl, #-112] @ 0xffffff90 │ │ │ │ - strdeq fp, [r4], #68 @ 0x44 @ │ │ │ │ + rsceq r1, r5, ip, lsr #7 │ │ │ │ + rscseq r0, r4, ip, lsr sp │ │ │ │ + rsceq r8, r4, r8, lsl #6 │ │ │ │ + strdeq r4, [sl, #-120] @ 0xffffff88 │ │ │ │ + rsceq fp, r4, r4, lsl r5 │ │ │ │ cmneq r9, r9, asr r9 │ │ │ │ cmneq r9, r4, asr #18 │ │ │ │ - cmpeq sl, r4, ror #14 │ │ │ │ - strheq fp, [r4], #64 @ 0x40 @ │ │ │ │ - rsceq r8, r4, ip, ror r2 │ │ │ │ + smlalbbeq r4, sl, ip, r7 │ │ │ │ + ldrdeq fp, [r4], #64 @ 0x40 @ │ │ │ │ + smlaleq r8, r4, ip, r2 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ - smlaltteq r4, sl, ip, r6 │ │ │ │ - strdeq fp, [r4], #48 @ 0x30 @ │ │ │ │ - rsceq r8, r4, r4, lsl #4 │ │ │ │ - ldrdeq r7, [r4], #52 @ 0x34 @ │ │ │ │ + cmpeq sl, r4, lsl r7 │ │ │ │ + rsceq fp, r4, r0, lsl r4 │ │ │ │ + rsceq r8, r4, r4, lsr #4 │ │ │ │ + strdeq r7, [r4], #52 @ 0x34 @ │ │ │ │ cmneq r9, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 30f048 │ │ │ │ mov r5, r0 │ │ │ │ @@ -895676,15 +895676,15 @@ │ │ │ │ strb r6, [r4] │ │ │ │ bl 1d4e5c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [r5] │ │ │ │ b 3bf5d4 │ │ │ │ cmneq r9, sp, ror r7 │ │ │ │ cmneq r9, r8, ror #14 │ │ │ │ - strheq r7, [r4], #32 @ │ │ │ │ + ldrdeq r7, [r4], #32 @ │ │ │ │ cmneq r9, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -895769,15 +895769,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r8, ror #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r1, r3, r8, asr #24 │ │ │ │ + rscseq r1, r3, r8, ror #24 │ │ │ │ cmneq r8, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #528] @ 3bf9d0 │ │ │ │ @@ -895913,26 +895913,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3bf968 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r8, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r8, r8, lsl r7 │ │ │ │ - @ instruction: 0x014a4298 │ │ │ │ - strdeq sl, [r4], #240 @ 0xf0 @ │ │ │ │ - rsceq r7, r4, r0, lsl #27 │ │ │ │ - cmpeq sl, r8, ror #4 │ │ │ │ - rsceq sl, r4, r4, lsr #31 │ │ │ │ - rsceq r7, r4, r0, asr sp │ │ │ │ - cmpeq sl, ip, lsr r2 │ │ │ │ - strheq sl, [r4], #240 @ 0xf0 @ │ │ │ │ - rsceq r7, r4, r4, lsr #26 │ │ │ │ - cmpeq sl, r4, lsl #4 │ │ │ │ - smlaleq sl, r4, r4, pc @ │ │ │ │ - rsceq r7, r4, ip, ror #25 │ │ │ │ + smlalbteq r4, sl, r0, r2 │ │ │ │ + rsceq fp, r4, r0, lsl r0 │ │ │ │ + rsceq r7, r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x014a4290 │ │ │ │ + rsceq sl, r4, r4, asr #31 │ │ │ │ + rsceq r7, r4, r0, ror sp │ │ │ │ + cmpeq sl, r4, ror #4 │ │ │ │ + ldrdeq sl, [r4], #240 @ 0xf0 @ │ │ │ │ + rsceq r7, r4, r4, asr #26 │ │ │ │ + cmpeq sl, ip, lsr #4 │ │ │ │ + strheq sl, [r4], #244 @ 0xf4 @ │ │ │ │ + rsceq r7, r4, ip, lsl #26 │ │ │ │ mov r2, #1 │ │ │ │ b 3bf7a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #208] @ 3bfafc │ │ │ │ @@ -896509,16 +896509,16 @@ │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ b 2f09d8 │ │ │ │ - smlalbteq r3, sl, r0, r8 │ │ │ │ - rscseq r1, r3, ip, lsl #1 │ │ │ │ + smlaltteq r3, sl, r8, r8 │ │ │ │ + rscseq r1, r3, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r5, r0 │ │ │ │ add r4, r7, #3232 @ 0xca0 │ │ │ │ @@ -896725,16 +896725,16 @@ │ │ │ │ bl 3bf6e8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, lr} │ │ │ │ mvn r3, #0 │ │ │ │ b 3bfc8c │ │ │ │ - cmpeq sl, r4, lsr r5 │ │ │ │ - rscseq r0, r3, r0, lsl sp │ │ │ │ + cmpeq sl, ip, asr r5 │ │ │ │ + rscseq r0, r3, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -897059,17 +897059,17 @@ │ │ │ │ blcc fea733b0 @@Base+0xfcf3a8a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnpeq r7, ip, asr #11 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ blcc fea733bc @@Base+0xfcf3a8b4> │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ ldrsbeq pc, [r7, #-72]! @ 0xffffffb8 @ │ │ │ │ - smlaltbeq r3, sl, r8, r0 │ │ │ │ - rsceq r9, r4, r4, lsl #28 │ │ │ │ - rsceq r6, r4, ip, lsr #22 │ │ │ │ + ldrdeq r3, [sl, #-0] │ │ │ │ + rsceq r9, r4, r4, lsr #28 │ │ │ │ + rsceq r6, r4, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov lr, r2 │ │ │ │ ldr r2, [pc, #192] @ 3c0cac │ │ │ │ mov ip, r1 │ │ │ │ @@ -897120,17 +897120,17 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3c0c4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq r7, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmnpeq r7, r4, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - smlalbbeq r2, sl, r0, pc @ │ │ │ │ - rsceq r9, r4, r0, lsl sp │ │ │ │ - rsceq r6, r4, r4, lsl sl │ │ │ │ + smlaltbeq r2, sl, r8, pc @ │ │ │ │ + rsceq r9, r4, r0, lsr sp │ │ │ │ + rsceq r6, r4, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #80] @ 0x50 │ │ │ │ @@ -897186,17 +897186,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ b 3c0d3c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq r7, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq pc, [r7, #-36]! @ 0xffffffdc @ │ │ │ │ - cmpeq sl, r4, ror #28 │ │ │ │ - rsceq r9, r4, r4, lsr ip │ │ │ │ - rsceq r6, r4, r8, lsr #18 │ │ │ │ + smlalbbeq r2, sl, ip, lr │ │ │ │ + rsceq r9, r4, r4, asr ip │ │ │ │ + rsceq r6, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #276] @ 3c0ef8 │ │ │ │ ldr r3, [pc, #276] @ 3c0efc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -897393,19 +897393,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e8ef8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3c0f68 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r7, #-4]! @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x014a2c95 │ │ │ │ + strheq r2, [sl, #-205] @ 0xffffff33 │ │ │ │ cmnpeq r7, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r4, lsr #22 │ │ │ │ - rsceq r9, r4, r8, asr #17 │ │ │ │ - rsceq r6, r4, ip, asr #11 │ │ │ │ + cmpeq sl, ip, asr #22 │ │ │ │ + rsceq r9, r4, r8, ror #17 │ │ │ │ + rsceq r6, r4, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r1 │ │ │ │ @@ -897574,37 +897574,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2e8ef8 │ │ │ │ b 3c129c │ │ │ │ cmneq r7, r8, asr #17 │ │ │ │ - smlalbteq r2, sl, r4, sl │ │ │ │ + smlaltteq r2, sl, ip, sl │ │ │ │ ldrsheq r7, [r7, #-116]! @ 0xffffff8c │ │ │ │ - cmpeq sl, r4, ror #18 │ │ │ │ - rsceq r9, r4, r0, ror #15 │ │ │ │ - rsceq r6, r4, r0, lsr r4 │ │ │ │ + smlalbbeq r2, sl, ip, r9 │ │ │ │ + rsceq r9, r4, r0, lsl #16 │ │ │ │ + rsceq r6, r4, r0, asr r4 │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ - rsceq r9, r4, r8, asr r7 │ │ │ │ - cmpeq sl, r0, ror #18 │ │ │ │ - rsceq r6, r4, r8, asr #7 │ │ │ │ - smlaleq r6, r4, r4, r3 │ │ │ │ + rsceq r9, r4, r8, ror r7 │ │ │ │ + smlalbbeq r2, sl, r8, r9 │ │ │ │ + rsceq r6, r4, r8, ror #7 │ │ │ │ + strheq r6, [r4], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - cmpeq sl, ip, lsr #18 │ │ │ │ - rsceq r9, r4, r0, lsl #14 │ │ │ │ + cmpeq sl, r4, asr r9 │ │ │ │ + rsceq r9, r4, r0, lsr #14 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - strheq r9, [r4], #96 @ 0x60 @ │ │ │ │ - strdeq r2, [sl, #-136] @ 0xffffff78 │ │ │ │ - rsceq r6, r4, r0, ror #6 │ │ │ │ - smlalbteq r2, sl, ip, r8 │ │ │ │ - rsceq r9, r4, r0, ror r6 │ │ │ │ - rsceq r6, r4, r4, lsr r3 │ │ │ │ - smlalbbeq r2, sl, r8, r8 │ │ │ │ - rsceq r9, r4, ip, ror r5 │ │ │ │ - strdeq r6, [r4], #32 @ │ │ │ │ + ldrdeq r9, [r4], #96 @ 0x60 @ │ │ │ │ + cmpeq sl, r0, lsr #18 │ │ │ │ + rsceq r6, r4, r0, lsl #7 │ │ │ │ + strdeq r2, [sl, #-132] @ 0xffffff7c │ │ │ │ + smlaleq r9, r4, r0, r6 │ │ │ │ + rsceq r6, r4, r4, asr r3 │ │ │ │ + strheq r2, [sl, #-128] @ 0xffffff80 │ │ │ │ + smlaleq r9, r4, ip, r5 │ │ │ │ + rsceq r6, r4, r0, lsl r3 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ tst r3, #4 │ │ │ │ ldrhne r0, [r0, #36] @ 0x24 │ │ │ │ addne r0, r0, #1 │ │ │ │ moveq r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -897638,15 +897638,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl e3371c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ + bl e33744 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a90> │ │ │ │ mov r3, #1 │ │ │ │ tst r7, #2 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #20] │ │ │ │ str r5, [r0, #32] │ │ │ │ bne 3c1588 │ │ │ │ tst r7, #4 │ │ │ │ @@ -897788,15 +897788,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3c16e4 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 543d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b e33724 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ + b e3374c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419a98> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r3, [r0, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0, #20] │ │ │ │ bxgt lr │ │ │ │ @@ -897823,15 +897823,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 2e7b70 │ │ │ │ ldr r1, [pc, #88] @ 3c1800 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ed618 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ - bl e3372c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ + bl e33754 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa0> │ │ │ │ ldrh r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c17e4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ bl 3bd224 │ │ │ │ @@ -898870,24 +898870,24 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, ip, ror #31 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r7, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x0177db9c │ │ │ │ - strdeq r5, [r4], #4 @ │ │ │ │ + rsceq r5, r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - strheq r8, [r4], #68 @ 0x44 @ │ │ │ │ - smlalbbeq r1, sl, r4, r6 │ │ │ │ - cmpeq sl, r4, asr #12 │ │ │ │ - smlaleq r8, r4, ip, r4 │ │ │ │ - ldrdeq r1, [sl, #-92] @ 0xffffffa4 │ │ │ │ - rsceq r8, r4, r4, ror #8 │ │ │ │ - rsceq r5, r4, r8, lsr r0 │ │ │ │ - rsceq r8, r4, r4, lsr r4 │ │ │ │ + ldrdeq r8, [r4], #68 @ 0x44 @ │ │ │ │ + smlaltbeq r1, sl, ip, r6 │ │ │ │ + cmpeq sl, ip, ror #12 │ │ │ │ + strheq r8, [r4], #76 @ 0x4c @ │ │ │ │ + cmpeq sl, r4, lsl #12 │ │ │ │ + rsceq r8, r4, r4, lsl #9 │ │ │ │ + rsceq r5, r4, r8, asr r0 │ │ │ │ + rsceq r8, r4, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, #92 @ 0x5c │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ @@ -898909,15 +898909,15 @@ │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2ed4c8 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl e33734 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ + bl e3375c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419aa8> │ │ │ │ ldr r3, [pc, #24] @ 3c28d0 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0177d798 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ @@ -899027,15 +899027,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq lr, r2, r0, ror #18 │ │ │ │ + rscseq lr, r2, r0, lsl #19 │ │ │ │ ldrheq sp, [r7, #-92]! @ 0xffffffa4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r3, [pc, #2288] @ 3c3398 │ │ │ │ @@ -899277,36 +899277,36 @@ │ │ │ │ beq 3c312c │ │ │ │ ldr r3, [fp, #-192] @ 0xffffff40 │ │ │ │ ldr r1, [fp, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r3, r3, #3456 @ 0xd80 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [fp, #-172] @ 0xffffff54 │ │ │ │ - bl e34480 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a7f4> │ │ │ │ + bl e344a8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41a7f4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c312c │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #4 │ │ │ │ bne 3c3360 │ │ │ │ bl 2e9d60 │ │ │ │ ldr r5, [fp, #-172] @ 0xffffff54 │ │ │ │ ldr r2, [fp, #-192] @ 0xffffff40 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #14 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ mov r0, r4 │ │ │ │ bl 53b08 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ ldr r3, [fp, #-124] @ 0xffffff84 │ │ │ │ ldr sl, [fp, #-116] @ 0xffffff8c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r5, [fp, #-108] @ 0xffffff94 │ │ │ │ str sl, [fp, #-184] @ 0xffffff48 │ │ │ │ beq 3c3008 │ │ │ │ sub r3, fp, #52 @ 0x34 │ │ │ │ @@ -899320,15 +899320,15 @@ │ │ │ │ b 3c2f40 │ │ │ │ ldr r6, [r9] │ │ │ │ ldr r2, [fp, #-168] @ 0xffffff58 │ │ │ │ and r6, r6, #4 │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r8 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ cmp r6, #0 │ │ │ │ bne 3c2f8c │ │ │ │ mov r0, r4 │ │ │ │ bl 3bd224 │ │ │ │ ldr r3, [fp, #-124] @ 0xffffff84 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -899348,22 +899348,22 @@ │ │ │ │ str r3, [fp, #-44] @ 0xffffffd4 │ │ │ │ str r5, [fp, #-48] @ 0xffffffd0 │ │ │ │ beq 3c2f00 │ │ │ │ ldr r2, [fp, #-168] @ 0xffffff58 │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r8 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ mov r0, r4 │ │ │ │ bl 3bdb7c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ b 3c2f24 │ │ │ │ bl 53a54 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [fp, #-196] @ 0xffffff3c │ │ │ │ mov r1, r9 │ │ │ │ ldr lr, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ @@ -899424,43 +899424,43 @@ │ │ │ │ ldr r0, [fp, #-172] @ 0xffffff54 │ │ │ │ str r2, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-44] @ 0xffffffd4 │ │ │ │ ldr r2, [fp, #-168] @ 0xffffff58 │ │ │ │ mov r1, #3 │ │ │ │ str r3, [fp, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #12 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ mov r0, r4 │ │ │ │ bl 3bdb7c │ │ │ │ ldr r3, [fp, #-176] @ 0xffffff50 │ │ │ │ mov r1, #12 │ │ │ │ add r2, r0, r6 │ │ │ │ ldr r0, [fp, #-172] @ 0xffffff54 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ str r8, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [fp, #-168] @ 0xffffff58 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ldr r0, [fp, #-172] @ 0xffffff54 │ │ │ │ mov r1, #6 │ │ │ │ str r3, [fp, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #12 │ │ │ │ str r7, [fp, #-44] @ 0xffffffd4 │ │ │ │ - bl e3477c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ + bl e347a4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41aaf0> │ │ │ │ mov r0, r4 │ │ │ │ bl 3bd224 │ │ │ │ ldr r3, [fp, #-120] @ 0xffffff88 │ │ │ │ add sl, sl, #1 │ │ │ │ cmp sl, r3 │ │ │ │ add r5, r5, #32 │ │ │ │ bcc 3c302c │ │ │ │ ldr r6, [fp, #-188] @ 0xffffff44 │ │ │ │ ldr r9, [fp, #-200] @ 0xffffff38 │ │ │ │ ldr r0, [fp, #-172] @ 0xffffff54 │ │ │ │ - bl e347d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41ab48> │ │ │ │ + bl e347fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41ab48> │ │ │ │ cmp r6, #255 @ 0xff │ │ │ │ bhi 3c3178 │ │ │ │ ldr r3, [fp, #-196] @ 0xffffff3c │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3c3148 │ │ │ │ bl 524dc │ │ │ │ @@ -899611,28 +899611,28 @@ │ │ │ │ str r3, [fp, #-148] @ 0xffffff6c │ │ │ │ bl 3bfc1c │ │ │ │ b 3c2e84 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r0, asr r5 │ │ │ │ cmneq r7, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq sl, r8, ror r1 │ │ │ │ - rscseq lr, r2, ip, ror #16 │ │ │ │ + smlaltbeq r1, sl, r0, r1 │ │ │ │ + rscseq lr, r2, ip, lsl #17 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ cmneq r7, r8, lsr #29 │ │ │ │ - rsceq r4, r4, r0, lsr #10 │ │ │ │ + rsceq r4, r4, r0, asr #10 │ │ │ │ + rsceq r7, r4, r8, lsl #18 │ │ │ │ + smlaltteq r0, sl, r8, sl │ │ │ │ + strheq r0, [sl, #-172] @ 0xffffff54 │ │ │ │ rsceq r7, r4, r8, ror #17 │ │ │ │ - smlalbteq r0, sl, r0, sl │ │ │ │ - @ instruction: 0x014a0a94 │ │ │ │ - rsceq r7, r4, r8, asr #17 │ │ │ │ - cmpeq sl, ip, lsr #20 │ │ │ │ - smlaleq r7, r4, r0, r8 │ │ │ │ - rsceq r4, r4, r4, ror #8 │ │ │ │ - rsceq r7, r4, ip, asr r8 │ │ │ │ + cmpeq sl, r4, asr sl │ │ │ │ + strheq r7, [r4], #128 @ 0x80 @ │ │ │ │ + rsceq r4, r4, r4, lsl #9 │ │ │ │ + rsceq r7, r4, ip, ror r8 │ │ │ │ ldr r1, [pc, #4] @ 3c33e8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3c50f4 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #24] │ │ │ │ tst r3, #4 │ │ │ │ @@ -899691,15 +899691,15 @@ │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ bl 2e7b70 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ bl 2e7b70 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl e33234 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ + bl e3325c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4195a8> │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3bd2a4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 543d8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ @@ -899735,15 +899735,15 @@ │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3c3564 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ bl 543d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b e335a8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41991c> │ │ │ │ + b e335d0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41991c> │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ bl 3bd2a4 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ bl 543d8 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 543d8 │ │ │ │ @@ -899788,26 +899788,26 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, ip, lsl sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq sp, r2, ip, ror sp │ │ │ │ + smlalseq sp, r2, ip, sp │ │ │ │ ldrsbeq ip, [r7, #-152]! @ 0xffffff68 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl e333fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419770> │ │ │ │ + bl e33424 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419770> │ │ │ │ mov r3, #1 │ │ │ │ tst r6, #2 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #20] │ │ │ │ str r5, [r0, #32] │ │ │ │ bne 3c3770 │ │ │ │ tst r6, #4 │ │ │ │ @@ -900122,17 +900122,17 @@ │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c06e0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq sl, ip, lsr r3 │ │ │ │ - rscseq sp, r2, ip, lsl #20 │ │ │ │ - rsceq r3, r4, r0, ror ip │ │ │ │ + cmpeq sl, r4, ror #6 │ │ │ │ + rscseq sp, r2, ip, lsr #20 │ │ │ │ + smlaleq r3, r4, r0, ip │ │ │ │ eorsgt r3, r0, r3, lsl #28 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ cmneq r7, r0, lsl #10 │ │ │ │ cmneq r9, r4, lsl r2 │ │ │ │ cmneq r9, r0, lsl r2 │ │ │ │ @ instruction: 0x0177c490 │ │ │ │ @@ -900598,16 +900598,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ beq 3c4298 │ │ │ │ b 3c42ec │ │ │ │ ldrheq ip, [r7, #-12]! │ │ │ │ - cmppeq r9, r4, asr sp @ p-variant is OBSOLETE │ │ │ │ - rscseq sp, r2, r8, lsr r4 │ │ │ │ + cmppeq r9, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ + rscseq sp, r2, r8, asr r4 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ mov r7, r1 │ │ │ │ @@ -901482,16 +901482,16 @@ │ │ │ │ b 3c4fe0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r7, #3240] @ 0xca8 │ │ │ │ bl 2e6e20 │ │ │ │ b 3c4ffc │ │ │ │ - rscseq ip, r2, r0, asr #7 │ │ │ │ - cmpeq r9, r8, lsl #26 │ │ │ │ + rscseq ip, r2, r0, ror #7 │ │ │ │ + cmpeq r9, r0, lsr sp │ │ │ │ cmneq r9, r4, lsr sp │ │ │ │ cmneq r9, r0, lsr sp │ │ │ │ cmneq r9, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -901507,15 +901507,15 @@ │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e840c │ │ │ │ add r1, r4, #60 @ 0x3c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ - bl e33220 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ + bl e33248 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419594> │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c514c │ │ │ │ ldr r3, [pc, #16] @ 3c5178 │ │ │ │ @@ -901524,20 +901524,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #12] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x016f879c │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - b e331fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419570> │ │ │ │ + b e33224 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419570> │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ - b e3321c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419590> │ │ │ │ + b e33244 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419590> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ ldr r7, [r8] │ │ │ │ @@ -901811,16 +901811,16 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 3c559c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r7, #-160]! @ 0xffffff60 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r5, lsl #16 │ │ │ │ cmneq r7, r4, asr sl │ │ │ │ - smlaleq r5, r4, r8, r5 │ │ │ │ - ldrdeq r2, [r4], #0 @ │ │ │ │ + strheq r5, [r4], #88 @ 0x58 @ │ │ │ │ + strdeq r2, [r4], #0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ 3c56e8 │ │ │ │ ldr lr, [pc, #196] @ 3c56ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -901872,16 +901872,16 @@ │ │ │ │ bl 2e8ef8 │ │ │ │ b 3c5698 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r7, #-148]! @ 0xffffff6c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r9, r8, lsl #14 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ - ldrdeq r5, [r4], #68 @ 0x44 @ │ │ │ │ - ldrdeq r1, [r4], #248 @ 0xf8 @ │ │ │ │ + strdeq r5, [r4], #68 @ 0x44 @ │ │ │ │ + strdeq r1, [r4], #248 @ 0xf8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ @@ -902003,17 +902003,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2e8ef8 │ │ │ │ b 3c5840 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r7, #-124]! @ 0xffffff84 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq sl, [r7, #-112]! @ 0xffffff90 │ │ │ │ - cmpeq r9, r0, lsl #8 │ │ │ │ - rsceq r5, r4, r0, lsl #6 │ │ │ │ - ldrdeq r1, [r4], #208 @ 0xd0 @ │ │ │ │ + cmpeq r9, r8, lsr #8 │ │ │ │ + rsceq r5, r4, r0, lsr #6 │ │ │ │ + strdeq r1, [r4], #208 @ 0xd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ @@ -902437,45 +902437,45 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ b 3c5e64 │ │ │ │ ldr r1, [pc, #124] @ 3c6044 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3c5f0c │ │ │ │ - strheq r4, [r4], #240 @ 0xf0 @ │ │ │ │ - smlalbbeq lr, r9, ip, r0 │ │ │ │ - smlalseq sp, r7, r0, r9 │ │ │ │ - rsceq r4, r4, r0, ror #30 │ │ │ │ - cmpeq r9, r4, lsr r0 │ │ │ │ - rsceq r4, r4, r8, lsl pc │ │ │ │ + ldrdeq r4, [r4], #240 @ 0xf0 @ │ │ │ │ + strheq lr, [r9, #-4] │ │ │ │ + ldrheq sp, [r7], #144 @ 0x90 @ │ │ │ │ + rsceq r4, r4, r0, lsl #31 │ │ │ │ + qdaddeq lr, ip, r9 │ │ │ │ + rsceq r4, r4, r8, lsr pc │ │ │ │ cmneq pc, ip, lsr #24 │ │ │ │ - rsceq r4, r4, ip, ror #29 │ │ │ │ + rsceq r4, r4, ip, lsl #30 │ │ │ │ cmneq pc, r0, lsl #24 │ │ │ │ - rsceq r4, r4, r8, asr #29 │ │ │ │ + rsceq r4, r4, r8, ror #29 │ │ │ │ ldrdeq r7, [pc, #-176] @ 3c5f4c │ │ │ │ - rsceq r4, r4, r8, lsr #29 │ │ │ │ + rsceq r4, r4, r8, asr #29 │ │ │ │ cmneq pc, r8, lsl #23 │ │ │ │ - rsceq r4, r4, r4, lsl #29 │ │ │ │ + rsceq r4, r4, r4, lsr #29 │ │ │ │ cmneq pc, r4, asr #22 │ │ │ │ - rsceq r4, r4, r0, ror #28 │ │ │ │ + rsceq r4, r4, r0, lsl #29 │ │ │ │ cmneq pc, r4, asr #22 │ │ │ │ - rsceq r4, r4, r4, asr #28 │ │ │ │ + rsceq r4, r4, r4, ror #28 │ │ │ │ cmneq pc, r8, lsl fp @ │ │ │ │ - rsceq r4, r4, r4, lsr #28 │ │ │ │ + rsceq r4, r4, r4, asr #28 │ │ │ │ @ instruction: 0x016f7a98 │ │ │ │ - rsceq r4, r4, r0, lsr lr │ │ │ │ - rsceq r4, r4, r0, lsl #28 │ │ │ │ - ldrsheq r5, [r1], #88 @ 0x58 @ │ │ │ │ - rsceq r4, r4, ip, ror #25 │ │ │ │ - ldrdeq r4, [r4], #204 @ 0xcc @ │ │ │ │ - rsceq r4, r4, ip, asr sp │ │ │ │ - rsceq r4, r4, r4, lsr sp │ │ │ │ + rsceq r4, r4, r0, asr lr │ │ │ │ + rsceq r4, r4, r0, lsr #28 │ │ │ │ + rscseq r5, r1, r8, lsl r6 │ │ │ │ + rsceq r4, r4, ip, lsl #26 │ │ │ │ + strdeq r4, [r4], #204 @ 0xcc @ │ │ │ │ + rsceq r4, r4, ip, ror sp │ │ │ │ + rsceq r4, r4, r4, asr sp │ │ │ │ + rsceq r4, r4, ip, lsl sp │ │ │ │ strdeq r4, [r4], #204 @ 0xcc @ │ │ │ │ - ldrdeq r4, [r4], #204 @ 0xcc @ │ │ │ │ - rsceq pc, r4, ip, lsl #21 │ │ │ │ + rsceq pc, r4, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r1, [r0] │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ @@ -902524,19 +902524,19 @@ │ │ │ │ b 3c609c │ │ │ │ ldr r1, [pc, #32] @ 3c6138 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ b 3c6094 │ │ │ │ - rsceq r4, r4, r8, ror #24 │ │ │ │ - rsceq r4, r4, r0, ror #24 │ │ │ │ - rsceq r4, r4, r8, lsr ip │ │ │ │ - rsceq r4, r4, r8, lsl #24 │ │ │ │ - rsceq r4, r4, r0, ror #23 │ │ │ │ + rsceq r4, r4, r8, lsl #25 │ │ │ │ + rsceq r4, r4, r0, lsl #25 │ │ │ │ + rsceq r4, r4, r8, asr ip │ │ │ │ + rsceq r4, r4, r8, lsr #24 │ │ │ │ + rsceq r4, r4, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldrb r2, [r0] │ │ │ │ lsr r3, r1, #4 │ │ │ │ @@ -902603,20 +902603,20 @@ │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ b 3c619c │ │ │ │ ldr r1, [pc, #32] @ 3c6278 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 3c6184 │ │ │ │ - rsceq r4, r4, r8, asr #23 │ │ │ │ - rsceq r4, r4, ip, lsl fp │ │ │ │ + rsceq r4, r4, r8, ror #23 │ │ │ │ + rsceq r4, r4, ip, lsr fp │ │ │ │ + rsceq r4, r4, r4, lsr fp │ │ │ │ + rsceq r4, r4, r8, lsl #22 │ │ │ │ + rsceq r4, r4, r4, lsr fp │ │ │ │ rsceq r4, r4, r4, lsl fp │ │ │ │ - rsceq r4, r4, r8, ror #21 │ │ │ │ - rsceq r4, r4, r4, lsl fp │ │ │ │ - strdeq r4, [r4], #164 @ 0xa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -902670,21 +902670,21 @@ │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 3c62ac │ │ │ │ ldr r1, [pc, #36] @ 3c6388 │ │ │ │ mov r0, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 3c62a4 │ │ │ │ - rsceq r4, r4, r8, lsr #21 │ │ │ │ - rsceq r1, r3, r0, lsr #30 │ │ │ │ - rsceq r0, r4, r0, lsr #23 │ │ │ │ - ldrdeq sp, [r9, #-152] @ 0xffffff68 │ │ │ │ - ldrsbeq sp, [r7], #44 @ 0x2c @ │ │ │ │ - strheq r1, [r3], #228 @ 0xe4 @ │ │ │ │ - strdeq r4, [r4], #156 @ 0x9c @ │ │ │ │ + rsceq r4, r4, r8, asr #21 │ │ │ │ + rsceq r1, r3, r0, asr #30 │ │ │ │ + rsceq r0, r4, r0, asr #23 │ │ │ │ + cmpeq r9, r0, lsl #20 │ │ │ │ + ldrsheq sp, [r7], #44 @ 0x2c @ │ │ │ │ + ldrdeq r1, [r3], #228 @ 0xe4 @ │ │ │ │ + rsceq r4, r4, ip, lsl sl │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c63bc │ │ │ │ cmp r1, #4 │ │ │ │ bxne lr │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r2, [pc, #56] @ 3c63e4 │ │ │ │ @@ -902699,18 +902699,18 @@ │ │ │ │ bxne lr │ │ │ │ ldr r2, [pc, #24] @ 3c63ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 3c63ac │ │ │ │ ldr r2, [pc, #16] @ 3c63f0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3c63ac │ │ │ │ - rsceq r4, r4, r0, ror #19 │ │ │ │ - rsceq r4, r4, r4, ror #19 │ │ │ │ - rsceq r4, r4, r8, lsr #19 │ │ │ │ - smlaleq r4, r4, r0, r9 @ │ │ │ │ + rsceq r4, r4, r0, lsl #20 │ │ │ │ + rsceq r4, r4, r4, lsl #20 │ │ │ │ + rsceq r4, r4, r8, asr #19 │ │ │ │ + strheq r4, [r4], #144 @ 0x90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #5] │ │ │ │ ldr r1, [pc, #112] @ 3c6480 │ │ │ │ lsr r2, r2, #1 │ │ │ │ @@ -902739,17 +902739,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ tst r3, #8 │ │ │ │ popeq {r4, pc} │ │ │ │ b 3c644c │ │ │ │ cmneq pc, r0, lsl #10 │ │ │ │ - rsceq r4, r4, r4, ror r9 │ │ │ │ + smlaleq r4, r4, r4, r9 @ │ │ │ │ + rsceq r4, r4, r8, lsl #19 │ │ │ │ rsceq r4, r4, r8, ror #18 │ │ │ │ - rsceq r4, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ mov r4, r0 │ │ │ │ @@ -902765,16 +902765,16 @@ │ │ │ │ tst r3, #8 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #16] @ 3c64f0 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 53328 <__printf_chk@plt> │ │ │ │ - rsceq r4, r4, r8, lsl #18 │ │ │ │ - rsceq r4, r4, r4, asr #16 │ │ │ │ + rsceq r4, r4, r8, lsr #18 │ │ │ │ + rsceq r4, r4, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -902806,20 +902806,20 @@ │ │ │ │ cmp r5, r6 │ │ │ │ lsr r4, r4, #1 │ │ │ │ bne 3c6558 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #24] @ 3c65a4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3c651c │ │ │ │ - rsceq r4, r4, r8, asr #17 │ │ │ │ - rsceq r1, r3, ip, lsr sl │ │ │ │ - rsceq r0, r4, ip, asr r9 │ │ │ │ - @ instruction: 0x0149d794 │ │ │ │ - smlalseq sp, r7, r8, r0 │ │ │ │ - rsceq r6, r4, r8, asr r7 │ │ │ │ + rsceq r4, r4, r8, ror #17 │ │ │ │ + rsceq r1, r3, ip, asr sl │ │ │ │ + rsceq r0, r4, ip, ror r9 │ │ │ │ + strheq sp, [r9, #-124] @ 0xffffff84 │ │ │ │ + ldrheq sp, [r7], #8 @ │ │ │ │ + rsceq r6, r4, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrsb r3, [r0, #7] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -902937,30 +902937,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 3c6694 │ │ │ │ ldr r1, [pc, #64] @ 3c67d8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3c6744 │ │ │ │ - rsceq r4, r4, r4, lsl #12 │ │ │ │ - ldrdeq sp, [r9, #-108] @ 0xffffff94 │ │ │ │ - rscseq ip, r7, r0, ror #31 │ │ │ │ - strheq r4, [r4], #80 @ 0x50 @ │ │ │ │ + rsceq r4, r4, r4, lsr #12 │ │ │ │ + cmpeq r9, r4, lsl #14 │ │ │ │ + rscseq sp, r7, r0 │ │ │ │ + ldrdeq r4, [r4], #80 @ 0x50 @ │ │ │ │ cmneq r7, r0, lsr #30 │ │ │ │ - rsceq r2, r3, r0, asr #1 │ │ │ │ - rsceq r6, r4, ip, lsl #27 │ │ │ │ - smlaleq r2, r3, ip, r0 │ │ │ │ - rsceq r4, r4, r0, asr #14 │ │ │ │ - rsceq r4, r4, r0, lsl r7 │ │ │ │ - rsceq r4, r4, r0, asr #13 │ │ │ │ - rscseq r4, r1, r0, asr #27 │ │ │ │ - rsceq r4, r4, r0, asr #13 │ │ │ │ + rsceq r2, r3, r0, ror #1 │ │ │ │ + rsceq r6, r4, ip, lsr #27 │ │ │ │ + strheq r2, [r3], #12 @ │ │ │ │ + rsceq r4, r4, r0, ror #14 │ │ │ │ + rsceq r4, r4, r0, lsr r7 │ │ │ │ + rsceq r4, r4, r0, ror #13 │ │ │ │ + rscseq r4, r1, r0, ror #27 │ │ │ │ + rsceq r4, r4, r0, ror #13 │ │ │ │ + strheq r4, [r4], #100 @ 0x64 @ │ │ │ │ smlaleq r4, r4, r4, r6 @ │ │ │ │ - rsceq r4, r4, r4, ror r6 │ │ │ │ - strheq pc, [r4], #44 @ 0x2c @ │ │ │ │ + ldrdeq pc, [r4], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1640] @ 3c6e64 │ │ │ │ @@ -903374,57 +903374,57 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 53328 <__printf_chk@plt> │ │ │ │ b 3c6c54 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r7, #-120]! @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq pc, r8, lsl #2 │ │ │ │ - rscseq sl, r2, r0, lsl fp │ │ │ │ - rscseq sl, r2, ip, lsl #22 │ │ │ │ + rscseq sl, r2, r0, lsr fp │ │ │ │ + rscseq sl, r2, ip, lsr #22 │ │ │ │ cmneq r9, r8, lsl r5 │ │ │ │ @ instruction: 0x0177bb9c │ │ │ │ - ldrsbeq sl, [r2], #172 @ 0xac @ │ │ │ │ - smlalseq ip, r2, ip, sp │ │ │ │ + ldrsheq sl, [r2], #172 @ 0xac @ │ │ │ │ + ldrheq ip, [r2], #220 @ 0xdc @ │ │ │ │ cmneq r9, ip, lsl #9 │ │ │ │ - strdeq r4, [r4], #76 @ 0x4c @ │ │ │ │ - rsceq r4, r4, r0, lsl r5 │ │ │ │ - ldrsheq sl, [r2], #144 @ 0x90 @ │ │ │ │ + rsceq r4, r4, ip, lsl r5 │ │ │ │ + rsceq r4, r4, r0, lsr r5 │ │ │ │ + rscseq sl, r2, r0, lsl sl │ │ │ │ ldrsheq r4, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - rsceq r4, r4, ip, ror r4 │ │ │ │ - rsceq r4, r4, ip, lsr #9 │ │ │ │ + smlaleq r4, r4, ip, r4 @ │ │ │ │ + rsceq r4, r4, ip, asr #9 │ │ │ │ ldrsbeq fp, [r7, #-164]! @ 0xffffff5c │ │ │ │ - smlalseq sl, r2, r8, r9 │ │ │ │ - rscseq ip, r2, ip, asr ip │ │ │ │ - strheq r4, [r4], #48 @ 0x30 @ │ │ │ │ + ldrheq sl, [r2], #152 @ 0x98 @ │ │ │ │ + rscseq ip, r2, ip, ror ip │ │ │ │ + ldrdeq r4, [r4], #48 @ 0x30 @ │ │ │ │ cmneq r7, r8, ror #1 │ │ │ │ - rscseq sl, r2, ip, asr #17 │ │ │ │ - rsceq lr, r4, r4, ror pc │ │ │ │ - rsceq r4, r4, r4, lsl #19 │ │ │ │ - rsceq r0, r6, r8, ror r4 │ │ │ │ + rscseq sl, r2, ip, ror #17 │ │ │ │ + smlaleq lr, r4, r4, pc @ │ │ │ │ + rsceq r4, r4, r4, lsr #19 │ │ │ │ + smlaleq r0, r6, r8, r4 │ │ │ │ cmneq r7, r0, rrx │ │ │ │ cmneq r7, ip, lsl r0 │ │ │ │ - smlalseq pc, r7, r8, r5 @ │ │ │ │ - rscseq ip, r2, r8, lsl #21 │ │ │ │ - rscseq sl, r2, r8, ror r7 │ │ │ │ + ldrheq pc, [r7], #88 @ 0x58 @ │ │ │ │ + rscseq ip, r2, r8, lsr #21 │ │ │ │ + smlalseq sl, r2, r8, r7 │ │ │ │ cmneq r9, r0, lsl #3 │ │ │ │ cmneq r7, ip, asr sp │ │ │ │ - rsceq r4, r4, r4, ror #4 │ │ │ │ - rsceq r0, r6, r0, lsr #6 │ │ │ │ - rscseq ip, r2, r4, lsr #19 │ │ │ │ - ldrsheq ip, [r7], #240 @ 0xf0 @ │ │ │ │ - rscseq ip, r7, r4, ror #31 │ │ │ │ - rsceq r4, r4, r0, asr r1 │ │ │ │ - rsceq r4, r4, r4, lsr #2 │ │ │ │ - rsceq r4, r4, r0, asr #2 │ │ │ │ + rsceq r4, r4, r4, lsl #5 │ │ │ │ + rsceq r0, r6, r0, asr #6 │ │ │ │ + rscseq ip, r2, r4, asr #19 │ │ │ │ + rscseq sp, r7, r0, lsl r0 │ │ │ │ + rscseq sp, r7, r4 │ │ │ │ + rsceq r4, r4, r0, ror r1 │ │ │ │ + rsceq r4, r4, r4, asr #2 │ │ │ │ + rsceq r4, r4, r0, ror #2 │ │ │ │ cmneq r7, r8, ror #4 │ │ │ │ - ldrdeq r4, [r4], #4 @ │ │ │ │ - strheq r4, [r4], #8 @ │ │ │ │ - ldrsheq pc, [r7], #40 @ 0x28 @ │ │ │ │ - rscseq r4, r1, r0, asr #13 │ │ │ │ - rsceq r4, r4, ip, rrx │ │ │ │ + strdeq r4, [r4], #4 @ │ │ │ │ + ldrdeq r4, [r4], #8 @ │ │ │ │ + rscseq pc, r7, r8, lsl r3 @ │ │ │ │ + rscseq r4, r1, r0, ror #13 │ │ │ │ + rsceq r4, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #220] @ 3c7010 │ │ │ │ ldr r4, [r0, #384] @ 0x180 │ │ │ │ ldr r2, [pc, #216] @ 3c7014 │ │ │ │ @@ -903992,18 +903992,18 @@ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ cmneq r9, r0, lsr r8 │ │ │ │ andeq r3, r0, r6, lsl pc │ │ │ │ cmneq r9, r0, ror #13 │ │ │ │ cmneq r9, r4, asr #13 │ │ │ │ ldrsbeq r3, [r9, #-96]! @ 0xffffffa0 │ │ │ │ cmneq r9, r0, asr #13 │ │ │ │ - rsceq r3, r4, ip, lsr sp │ │ │ │ + rsceq r3, r4, ip, asr sp │ │ │ │ cmneq pc, r0, asr #19 │ │ │ │ cmneq r9, ip, lsr #12 │ │ │ │ - strdeq r3, [r4], #196 @ 0xc4 @ │ │ │ │ + rsceq r3, r4, r4, lsl sp │ │ │ │ ldrsheq r3, [r9, #-88]! @ 0xffffffa8 │ │ │ │ add r0, r0, #20 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -904116,20 +904116,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3bc148 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #176] @ 3c7ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl e2f9fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415d70> │ │ │ │ + bl e2fa24 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415d70> │ │ │ │ mov r6, r0 │ │ │ │ - bl e2fab8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415e2c> │ │ │ │ + bl e2fae0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415e2c> │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e2fac0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415e34> │ │ │ │ + bl e2fae8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415e34> │ │ │ │ mov r6, sp │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sp │ │ │ │ bl 2eb278 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3c7a8c │ │ │ │ mov r2, #8 │ │ │ │ @@ -904740,15 +904740,15 @@ │ │ │ │ bne 3c82bc │ │ │ │ b 3c830c │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ eoreq r8, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ strbeq r4, [r0], #3 │ │ │ │ - strheq fp, [r9, #-168] @ 0xffffff58 │ │ │ │ + smlaltteq fp, r9, r0, sl │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #4 │ │ │ │ bne 3c8404 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r2, [pc, #36] @ 3c840c │ │ │ │ sub r3, r0, #512 @ 0x200 │ │ │ │ @@ -904803,15 +904803,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r0, asr #23 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r8, r2, r0, lsr #30 │ │ │ │ + rscseq r8, r2, r0, asr #30 │ │ │ │ cmneq r7, ip, ror fp │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ cmp lr, #9 │ │ │ │ mov r4, r1 │ │ │ │ bls 3c8518 │ │ │ │ @@ -906076,20 +906076,20 @@ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ ldrsheq r7, [r7, #-8]! │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ cmneq r7, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ cmneq r7, r8, ror pc │ │ │ │ - cmpeq r9, r4, lsr sp │ │ │ │ + cmpeq r9, ip, asr sp │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ cmneq r7, r8, lsr #20 │ │ │ │ ldrsheq r6, [r7, #-148]! @ 0xffffff6c │ │ │ │ - cmpeq r9, r8, ror #16 │ │ │ │ - smlaltbeq sl, r9, r4, r6 │ │ │ │ + @ instruction: 0x0149a890 │ │ │ │ + smlalbteq sl, r9, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #236] @ 3c99c4 │ │ │ │ ldr ip, [pc, #236] @ 3c99c8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -906417,28 +906417,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1da570 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 1f2530 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl decd98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d310c> │ │ │ │ + bl decdc0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d310c> │ │ │ │ ldr r1, [pc, #856] @ 3ca160 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl e03ea4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ea218> │ │ │ │ + bl e03ecc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ea218> │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21a684 │ │ │ │ mov r1, #1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e21508 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40787c> │ │ │ │ + bl e21530 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40787c> │ │ │ │ ldr r3, [pc, #808] @ 3ca164 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [r8] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -906448,15 +906448,15 @@ │ │ │ │ str r7, [r8, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #760] @ 3ca168 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e1e8c8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x404c3c> │ │ │ │ + bl e1e8f0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x404c3c> │ │ │ │ cmp fp, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 3ca0b8 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ orr r2, r2, r4 │ │ │ │ orr r2, r1, r2 │ │ │ │ @@ -906467,15 +906467,15 @@ │ │ │ │ orr r5, r5, r9 │ │ │ │ orr r3, r3, r5 │ │ │ │ and fp, r3, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 21f98c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e1be94 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402208> │ │ │ │ + bl e1bebc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x402208> │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ca080 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 223584 │ │ │ │ orr r4, r4, fp │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ @@ -906523,28 +906523,28 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21e1c8 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e0a240 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f05b4> │ │ │ │ + bl e0a268 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f05b4> │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21dafc │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21fe50 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #262144 @ 0x40000 │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e2c1f8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41256c> │ │ │ │ + bl e2c220 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41256c> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ ldr r1, [r3] │ │ │ │ cmn r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ beq 3ca0e4 │ │ │ │ @@ -906557,15 +906557,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #241 @ 0xf1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 228008 │ │ │ │ orr r4, r0, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl e0f8b8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f5c2c> │ │ │ │ + bl e0f8e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f5c2c> │ │ │ │ ldrsb r2, [r6, #65] @ 0x41 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ sub r3, r2, #4 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r2, #14 │ │ │ │ cmpne r3, #1 │ │ │ │ orr r4, r4, r0 │ │ │ │ @@ -906574,15 +906574,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 229728 │ │ │ │ orr r0, r4, r0 │ │ │ │ and r4, r0, #255 @ 0xff │ │ │ │ b 3c9de0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e0b9ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f1d20> │ │ │ │ + bl e0b9d4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f1d20> │ │ │ │ orr r0, r5, r0 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ b 3ca008 │ │ │ │ mov r0, r6 │ │ │ │ bl 21e12c │ │ │ │ mov r0, r6 │ │ │ │ bl 21ed00 │ │ │ │ @@ -906596,15 +906596,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 22a180 │ │ │ │ b 3c9f24 │ │ │ │ mov r1, fp │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl dd8674 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3be9e8> │ │ │ │ + bl dd869c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3be9e8> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3c9e88 │ │ │ │ mov r0, r6 │ │ │ │ bl 21a684 │ │ │ │ b 3c9eb4 │ │ │ │ ldr r0, [pc, #128] @ 3ca16c │ │ │ │ @@ -906629,23 +906629,23 @@ │ │ │ │ bne 3ca140 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0177629c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r9, r8, lsl #4 │ │ │ │ - rscseq r7, r2, r8, lsl #12 │ │ │ │ + cmpeq r9, r0, lsr r2 │ │ │ │ + rscseq r7, r2, r8, lsr #12 │ │ │ │ cmneq r7, ip, ror #4 │ │ │ │ andeq r1, r0, ip, lsl r2 │ │ │ │ cmneq r7, r4, ror #29 │ │ │ │ @ instruction: 0xffffe430 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r1, [r4], #124 @ 0x7c @ │ │ │ │ + strdeq r1, [r4], #124 @ 0x7c @ │ │ │ │ cmneq r7, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrsb r2, [r0, #65] @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ @@ -906732,73 +906732,73 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ca530 │ │ │ │ ldrsb r3, [r9, #65] @ 0x41 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3ca580 │ │ │ │ mov r0, r9 │ │ │ │ - bl ddc2e8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c265c> │ │ │ │ + bl ddc310 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c265c> │ │ │ │ ldr r3, [pc, #2332] @ 3cac10 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ - bl dd1ac8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7e3c> │ │ │ │ + bl dd1af0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7e3c> │ │ │ │ ldr r1, [pc, #2312] @ 3cac14 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl e03a68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9ddc> │ │ │ │ + bl e03a90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9ddc> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl dfe5fc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e4970> │ │ │ │ + bl dfe624 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e4970> │ │ │ │ mov r0, r9 │ │ │ │ - bl dddd48 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c40bc> │ │ │ │ + bl dddd70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c40bc> │ │ │ │ ldrb r3, [fp, #285] @ 0x11d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca71c │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ cmp r3, #5 │ │ │ │ bhi 3ca5d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl de3c80 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9ff4> │ │ │ │ + bl de3ca8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9ff4> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ - bl e07fe4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ee358> │ │ │ │ + bl e0800c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ee358> │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 3c9d34 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ - bl e0f138 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f54ac> │ │ │ │ + bl e0f160 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f54ac> │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl ddfe78 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c61ec> │ │ │ │ + bl ddfea0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c61ec> │ │ │ │ ldr r3, [pc, #2164] @ 3cac18 │ │ │ │ ldr ip, [pc, #2164] @ 3cac1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6] │ │ │ │ mov lr, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str lr, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ orr r5, r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl e1933c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ff6b0> │ │ │ │ + bl e19364 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ff6b0> │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ orr r3, r5, r0 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca3f8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ @@ -907313,28 +907313,28 @@ │ │ │ │ ldr r2, [sl, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3ca6b4 │ │ │ │ b 3ca874 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, ip, lsr #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r9, r4, lsl #26 │ │ │ │ - rscseq r7, r2, r8, lsl r1 │ │ │ │ + cmpeq r9, ip, lsr #26 │ │ │ │ + rscseq r7, r2, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #26 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ @ instruction: 0xffffdc34 │ │ │ │ @ instruction: 0xffffdcec │ │ │ │ andeq r0, r8, r2, lsl #5 │ │ │ │ cmneq r7, ip, lsl fp │ │ │ │ - smlaleq r1, r4, r4, r3 │ │ │ │ - rsceq sp, r3, r0, ror r1 │ │ │ │ - rsceq r1, r4, r8, lsr r3 │ │ │ │ - rsceq sp, r3, r4, lsl r1 │ │ │ │ + strheq r1, [r4], #52 @ 0x34 @ │ │ │ │ + smlaleq sp, r3, r0, r1 │ │ │ │ + rsceq r1, r4, r8, asr r3 │ │ │ │ + rsceq sp, r3, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #944] @ 3cb004 │ │ │ │ @@ -907414,37 +907414,37 @@ │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [sp, #36] @ 0x24 │ │ │ │ mvneq r3, #96 @ 0x60 │ │ │ │ strbeq r3, [sp, #39] @ 0x27 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl e24488 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40a7fc> │ │ │ │ + bl e244b0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40a7fc> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl df85e0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3de954> │ │ │ │ + bl df8608 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3de954> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 4175e0 │ │ │ │ ldrsb r3, [r4, #65] @ 0x41 │ │ │ │ cmp r3, #14 │ │ │ │ cmpne r3, #5 │ │ │ │ beq 3cae74 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c6f1c │ │ │ │ mov r9, #1 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ strh r9, [sp, #28] │ │ │ │ strb r9, [sp, #30] │ │ │ │ - bl de06ec , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c6a60> │ │ │ │ + bl de0714 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c6a60> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ strb r9, [sp, #20] │ │ │ │ - bl ddfe78 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c61ec> │ │ │ │ + bl ddfea0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c61ec> │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #4 │ │ │ │ beq 3caebc │ │ │ │ cmp r3, #5 │ │ │ │ bls 3cae28 │ │ │ │ ldrb r2, [r6, #260] @ 0x104 │ │ │ │ ldr r1, [pc, #532] @ 3cb020 │ │ │ │ @@ -907507,15 +907507,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3d1dd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d25d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d9940 │ │ │ │ mov r0, r4 │ │ │ │ - bl dd7ac0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bde34> │ │ │ │ + bl dd7ae8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bde34> │ │ │ │ mov r0, r4 │ │ │ │ bl 3d9f34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d2bd4 │ │ │ │ ldrsb r2, [r4, #65] @ 0x41 │ │ │ │ b 3cacbc │ │ │ │ ldr r3, [pc, #276] @ 3cb03c │ │ │ │ @@ -907562,27 +907562,27 @@ │ │ │ │ bne 3cafec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl de4fc8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cb33c> │ │ │ │ + bl de4ff0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cb33c> │ │ │ │ ldrsb r2, [r4, #65] @ 0x41 │ │ │ │ b 3cacdc │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl de4fc8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cb33c> │ │ │ │ + bl de4ff0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cb33c> │ │ │ │ b 3cafc8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaltteq r9, r9, r0, r2 @ │ │ │ │ - rscseq r6, r2, r8, lsl #14 │ │ │ │ + cmpeq r9, r8, lsl #6 │ │ │ │ + rscseq r6, r2, r8, lsr #14 │ │ │ │ cmneq r7, r4, ror #6 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ muleq r0, r4, lr │ │ │ │ @ instruction: 0xffffd14c │ │ │ │ @ instruction: 0xffffdc50 │ │ │ │ ldrheq r5, [r7, #-24]! @ 0xffffffe8 │ │ │ │ @ instruction: 0xffffdec8 │ │ │ │ @@ -907702,16 +907702,16 @@ │ │ │ │ b 3cb0d4 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r2] │ │ │ │ b 3cb0d4 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ cmneq r7, r0, lsr #31 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - cmpeq r9, r8, asr lr │ │ │ │ - strdeq r8, [r9, #-221] @ 0xffffff23 │ │ │ │ + smlalbbeq r8, r9, r0, lr │ │ │ │ + cmpeq r9, r5, lsr #28 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r1, #384] @ 0x180 │ │ │ │ @@ -907871,15 +907871,15 @@ │ │ │ │ cmp fp, #15 │ │ │ │ movcc fp, #15 │ │ │ │ b 3cb374 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r7, #-208]! @ 0xffffff30 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01774d98 │ │ │ │ - smlalbbeq r8, r9, sl, ip │ │ │ │ + strheq r8, [r9, #-194] @ 0xffffff3e │ │ │ │ cmneq r7, ip, ror ip │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r0, #192] @ 0xc0 │ │ │ │ sub ip, r3, #1 │ │ │ │ add ip, ip, lr │ │ │ │ rsb r3, r3, #0 │ │ │ │ @@ -908123,15 +908123,15 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3cbf4c │ │ │ │ ldr r2, [pc, #2448] @ 3cc228 │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r5 │ │ │ │ - bl de3610 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9984> │ │ │ │ + bl de3638 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9984> │ │ │ │ ldrb r3, [sl, #13] │ │ │ │ tst r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ beq 3cb918 │ │ │ │ ldr r1, [pc, #2412] @ 3cc22c │ │ │ │ ldr r2, [sl, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -908141,15 +908141,15 @@ │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl de3610 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9984> │ │ │ │ + bl de3638 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c9984> │ │ │ │ ldrb r2, [sl, #13] │ │ │ │ mov r1, sl │ │ │ │ lsr r2, r2, #4 │ │ │ │ and r2, r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d6520 │ │ │ │ mov r1, sl │ │ │ │ @@ -908166,50 +908166,50 @@ │ │ │ │ ldr r2, [sl, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3cbcd8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ - bl dd4e8c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bb200> │ │ │ │ + bl dd4eb4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bb200> │ │ │ │ orr r3, r0, r6 │ │ │ │ and r6, r3, #255 @ 0xff │ │ │ │ ldrb r3, [sl, #92] @ 0x5c │ │ │ │ subs r2, r3, #0 │ │ │ │ bne 3cbe3c │ │ │ │ ldr r3, [pc, #2240] @ 3cc230 │ │ │ │ mov r2, #32 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl e1196c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f7ce0> │ │ │ │ + bl e11994 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3f7ce0> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3cf388 │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ ldrb r3, [r3, #341] @ 0x155 │ │ │ │ cmp r3, #0 │ │ │ │ orr r8, r0, r6 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ bne 3cbe0c │ │ │ │ ldr r1, [pc, #2180] @ 3cc234 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl e03a68 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9ddc> │ │ │ │ + bl e03a90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e9ddc> │ │ │ │ ldr r1, [pc, #2164] @ 3cc238 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl e2f610 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415984> │ │ │ │ + bl e2f638 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415984> │ │ │ │ mov r1, #1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ddea1c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c4d90> │ │ │ │ + bl ddea44 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3c4d90> │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3cbe00 │ │ │ │ orr r4, r4, r8 │ │ │ │ orr r9, r9, r4 │ │ │ │ and r6, r9, #255 @ 0xff │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -908217,15 +908217,15 @@ │ │ │ │ ldr r3, [pc, #2100] @ 3cc23c │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #2084] @ 3cc240 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl dea6c4 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d0a38> │ │ │ │ + bl dea6ec , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d0a38> │ │ │ │ orr r4, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d09c8 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ orr r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d09a8 │ │ │ │ @@ -908236,15 +908236,15 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ orr r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d0988 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ orr r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl e050ec , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3eb460> │ │ │ │ + bl e05114 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3eb460> │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ mov r1, sl │ │ │ │ orr r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 417470 │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ @@ -908302,15 +908302,15 @@ │ │ │ │ bl 3dbedc │ │ │ │ ldr r3, [pc, #1764] @ 3cc244 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ orr r4, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl dd1ac8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7e3c> │ │ │ │ + bl dd1af0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3b7e3c> │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #5 │ │ │ │ orr r4, r4, r0 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ bhi 3cbff4 │ │ │ │ @@ -908354,26 +908354,26 @@ │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ strb r4, [sp, #68] @ 0x44 │ │ │ │ strb lr, [sp, #69] @ 0x45 │ │ │ │ strb ip, [sp, #71] @ 0x47 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ strh r3, [sp, #72] @ 0x48 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ - bl de5794 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cbb08> │ │ │ │ + bl de57bc , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3cbb08> │ │ │ │ mov r0, r5 │ │ │ │ bl 21a684 │ │ │ │ mov r0, r5 │ │ │ │ bl 21e12c │ │ │ │ mov r0, r5 │ │ │ │ bl 21ed00 │ │ │ │ mov r0, r5 │ │ │ │ bl 21e1c8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl e2284c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x408bc0> │ │ │ │ + bl e22874 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x408bc0> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3cbd78 │ │ │ │ mov r0, r5 │ │ │ │ bl 23f350 │ │ │ │ ldr r2, [pc, #1468] @ 3cc24c │ │ │ │ @@ -908402,15 +908402,15 @@ │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ ldrb r3, [r3, #340] @ 0x154 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cb95c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl dd5904 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bbc78> │ │ │ │ + bl dd592c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3bbc78> │ │ │ │ orr r3, r0, r6 │ │ │ │ and r6, r3, #255 @ 0xff │ │ │ │ b 3cb95c │ │ │ │ lsr r3, r3, #4 │ │ │ │ and r2, r3, #3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -908477,15 +908477,15 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1080] @ 3cc25c │ │ │ │ mov r1, #262144 @ 0x40000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl deeb5c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d4ed0> │ │ │ │ + bl deeb84 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3d4ed0> │ │ │ │ orr r3, r8, r0 │ │ │ │ and r8, r3, #255 @ 0xff │ │ │ │ b 3cb9a8 │ │ │ │ ldr fp, [r5, #384] @ 0x180 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb968 │ │ │ │ @@ -908592,15 +908592,15 @@ │ │ │ │ bl 3c9d34 │ │ │ │ b 3cbbb4 │ │ │ │ ldr r0, [sl, #144] @ 0x90 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ bl 3cb540 │ │ │ │ b 3cbbac │ │ │ │ mov r0, r5 │ │ │ │ - bl e06784 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ecaf8> │ │ │ │ + bl e067ac , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3ecaf8> │ │ │ │ orr r4, r4, r0 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3cbb90 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3d25f8 │ │ │ │ orr r3, r0, r4 │ │ │ │ @@ -908728,35 +908728,35 @@ │ │ │ │ sub r0, r0, #2 │ │ │ │ bics r3, r0, #4 │ │ │ │ bne 3cbeec │ │ │ │ mov r4, r1 │ │ │ │ b 3cc0a0 │ │ │ │ ldrheq r4, [r7, #-116]! @ 0xffffff8c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r8, [r9, #-104] @ 0xffffff98 │ │ │ │ - rscseq r5, r2, ip, lsl fp │ │ │ │ + cmpeq r9, r0, lsl #14 │ │ │ │ + rscseq r5, r2, ip, lsr fp │ │ │ │ cmneq r7, r0, lsl #15 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ @ instruction: 0xffffc614 │ │ │ │ - cmpeq r9, sl, ror #12 │ │ │ │ + @ instruction: 0x01498692 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ @ instruction: 0xffffc590 │ │ │ │ @ instruction: 0xffffc5c8 │ │ │ │ @ instruction: 0xffffc590 │ │ │ │ andseq r0, ip, r0, lsl #13 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r0, r0, sp, ror sp │ │ │ │ cmneq r7, r8, ror #6 │ │ │ │ - rsceq pc, r3, ip, asr #22 │ │ │ │ - rsceq fp, r3, r8, lsr #18 │ │ │ │ + rsceq pc, r3, ip, ror #22 │ │ │ │ + rsceq fp, r3, r8, asr #18 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ @ instruction: 0xffffc6a0 │ │ │ │ sbceq r1, r6, r1 │ │ │ │ - rsceq pc, r3, r8, ror r9 @ │ │ │ │ - rsceq fp, r3, r4, asr r7 │ │ │ │ + smlaleq pc, r3, r8, r9 @ │ │ │ │ + rsceq fp, r3, r4, ror r7 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r1, #236] @ 0xec │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -908869,15 +908869,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ b 3cc380 │ │ │ │ mov r3, #1 │ │ │ │ b 3cc42c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r8, asr sp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r9, r8, lsr ip │ │ │ │ + cmpeq r9, r0, ror #24 │ │ │ │ cmneq r7, r4, ror #24 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldr r3, [pc, #100] @ 3cc4c4 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr ip, [pc, #96] @ 3cc4c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, ip] │ │ │ │ @@ -909688,15 +909688,15 @@ │ │ │ │ b 3cd048 │ │ │ │ cmneq r7, r0, asr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r7, r8, lsr #1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r7, r4, ror #31 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - strdeq r6, [r9, #-224] @ 0xffffff20 │ │ │ │ + cmpeq r9, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -909932,15 +909932,15 @@ │ │ │ │ b 3cd3a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r8, lsr #29 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r7, r0, ror lr │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r7, r0, asr #25 │ │ │ │ - cmpeq r9, r4, asr ip │ │ │ │ + cmpeq r9, ip, ror ip │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r0, [r3, #12] │ │ │ │ cmp r0, #4 │ │ │ │ bne 3cd520 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -909970,15 +909970,15 @@ │ │ │ │ cmp r1, r3 │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [r2] │ │ │ │ bx lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ b 3cd55c │ │ │ │ - @ instruction: 0x01496a9c │ │ │ │ + smlalbteq r6, r9, r4, sl │ │ │ │ ldr r3, [pc, #324] @ 3cd6d0 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr ip, [pc, #320] @ 3cd6d4 │ │ │ │ cmp r2, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ beq 3cd5e0 │ │ │ │ @@ -910056,17 +910056,17 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ b 3cd6a4 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ b 3cd638 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ cmneq r7, r4, ror #20 │ │ │ │ - smlaltteq r6, r9, r0, r9 │ │ │ │ + cmpeq r9, r8, lsl #20 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x01496994 │ │ │ │ + strheq r6, [r9, #-156] @ 0xffffff64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #760] @ 3cd9f8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -910262,15 +910262,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [r7, #-132]! @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq r2, [r7, #-136]! @ 0xffffff78 │ │ │ │ cmneq r7, r4, lsr #17 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - smlaltbeq r6, r9, r0, r6 │ │ │ │ + smlalbteq r6, r9, r8, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #1552] @ 3ce03c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1548] @ 3ce040 │ │ │ │ @@ -910663,23 +910663,23 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r7, r8, asr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r7, r8, lsr #11 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ cmneq r7, r8, ror #8 │ │ │ │ - smlalbbeq r6, r9, ip, r4 │ │ │ │ + strheq r6, [r9, #-68] @ 0xffffffbc │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - cmpeq r9, r0, lsl #8 │ │ │ │ + cmpeq r9, r8, lsr #8 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - smlalbbeq r6, r9, r4, r2 │ │ │ │ + smlaltbeq r6, r9, ip, r2 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - cmpeq r9, r0, asr #2 │ │ │ │ - cmpeq r9, r0, lsl r1 │ │ │ │ + cmpeq r9, r8, ror #2 │ │ │ │ + cmpeq r9, r8, lsr r1 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3136] @ 0xc40 │ │ │ │ ldr ip, [pc, #2196] @ 3ce928 │ │ │ │ ldr r2, [pc, #2196] @ 3ce92c │ │ │ │ @@ -910753,15 +910753,15 @@ │ │ │ │ add r3, r3, #24 │ │ │ │ add r9, r9, r1 │ │ │ │ cmp r3, ip │ │ │ │ sub r9, r9, r2 │ │ │ │ bne 3ce190 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #912] @ 0x390 │ │ │ │ - bl e1fe24 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ + bl e1fe4c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ ldr r2, [r0, #24] │ │ │ │ add r3, r0, #32 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3ce91c │ │ │ │ ldr r5, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -911643,15 +911643,15 @@ │ │ │ │ eor r0, r3, #1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bne 3cefa0 │ │ │ │ ldrb r3, [r2, #390] @ 0x186 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf320 │ │ │ │ mov r0, r5 │ │ │ │ - bl e1fe24 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ + bl e1fe4c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ ldr r1, [r0, #24] │ │ │ │ add r2, r0, #32 │ │ │ │ cmp r1, r2 │ │ │ │ beq 3cf348 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -911937,15 +911937,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 3c9af8 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xffffdd70 │ │ │ │ @ instruction: 0xffffd144 │ │ │ │ - rsceq ip, r3, r4, asr #9 │ │ │ │ + rsceq ip, r3, r4, ror #9 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #7 │ │ │ │ ldrbeq r0, [r0, #37] @ 0x25 │ │ │ │ subeq r0, r0, #64 @ 0x40 │ │ │ │ clzeq r0, r0 │ │ │ │ lsreq r0, r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ @@ -913295,19 +913295,19 @@ │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ ldrsbeq pc, [r6, #-204]! @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ stmdaeq r0, {r0, sp} │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - ldrdeq r3, [r9, #-204] @ 0xffffff34 │ │ │ │ + cmpeq r9, r4, lsl #26 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - cmpeq r9, r0, asr #22 │ │ │ │ + cmpeq r9, r8, ror #22 │ │ │ │ andeq r0, r4, r1, lsl #1 │ │ │ │ - cmpeq r9, r0, ror #16 │ │ │ │ + smlalbbeq r3, r9, r8, r8 │ │ │ │ ldr r2, [pc, #16] @ 3d09a0 │ │ │ │ ldr r1, [pc, #16] @ 3d09a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ b 1e22e8 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @@ -914404,17 +914404,17 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 3c9af8 │ │ │ │ b 3d1888 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq lr, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, r8, ror #14 │ │ │ │ - rsceq r9, r3, r4, ror lr │ │ │ │ - rsceq r9, r3, r4, ror #28 │ │ │ │ - rsceq r9, r3, r8, ror #28 │ │ │ │ + smlaleq r9, r3, r4, lr │ │ │ │ + rsceq r9, r3, r4, lsl #29 │ │ │ │ + rsceq r9, r3, r8, lsl #29 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #4 │ │ │ │ bne 3d1afc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #24] @ 3d1b04 │ │ │ │ cmp r0, r3 │ │ │ │ cmpne r0, #229 @ 0xe5 │ │ │ │ @@ -915144,15 +915144,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ ldrne r3, [r1, #100] @ 0x64 │ │ │ │ ldreq r3, [r1, #144] @ 0x90 │ │ │ │ ldrne r3, [r3, #144] @ 0x90 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ - bl e1fe24 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ + bl e1fe4c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ ldr r5, [r0, #24] │ │ │ │ add r3, r0, #32 │ │ │ │ cmp r5, r3 │ │ │ │ beq 3d2878 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 3d268c │ │ │ │ @@ -915734,16 +915734,16 @@ │ │ │ │ mov r7, r5 │ │ │ │ b 3d2f24 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r6, ip, lsl #8 │ │ │ │ ldrsheq sp, [r6, #-52]! @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, ip, lsr #7 │ │ │ │ - rsceq r8, r3, r4, lsr #25 │ │ │ │ - ldrdeq r1, [r9, #-64] @ 0xffffffc0 │ │ │ │ + rsceq r8, r3, r4, asr #25 │ │ │ │ + strdeq r1, [r9, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -916006,17 +916006,17 @@ │ │ │ │ mov r5, r6 │ │ │ │ b 3d31e8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r6, ip, lsr r0 │ │ │ │ cmneq r6, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsbeq ip, [r6, #-252]! @ 0xffffff04 │ │ │ │ - strdeq r8, [r3], #128 @ 0x80 @ │ │ │ │ + rsceq r8, r3, r0, lsl r9 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ - smlalbbeq r1, r9, r0, r1 │ │ │ │ + smlaltbeq r1, r9, r8, r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ @@ -916298,18 +916298,18 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ strb r3, [sp, #8] │ │ │ │ b 3d3788 │ │ │ │ cmneq r6, r8, ror sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsbeq ip, [r6, #-144]! @ 0xffffff70 │ │ │ │ - smlalbteq r0, r9, r4, fp │ │ │ │ + smlaltteq r0, r9, ip, fp │ │ │ │ cmneq r6, r4, ror #17 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - cmpeq r9, r4, lsr #22 │ │ │ │ + cmpeq r9, ip, asr #22 │ │ │ │ cmneq r6, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r1] │ │ │ │ mov r8, r2 │ │ │ │ @@ -917102,15 +917102,15 @@ │ │ │ │ cmneq r6, r0, lsl #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ muleq r0, r3, r2 │ │ │ │ muleq r0, r1, r2 │ │ │ │ muleq r0, r2, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r7, lsr #4 │ │ │ │ - cmpeq r9, r8, asr r3 │ │ │ │ + smlalbbeq r0, r9, r0, r3 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ cmneq r6, r8, asr #25 │ │ │ │ ldrb r3, [r1, #344] @ 0x158 │ │ │ │ ldr r2, [pc, #128] @ 3d4594 │ │ │ │ @@ -917179,15 +917179,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #11 │ │ │ │ bx lr │ │ │ │ mov r0, #12 │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ - cmppeq r8, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ + cmppeq r8, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrsb r3, [r0, #65] @ 0x41 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -917767,15 +917767,15 @@ │ │ │ │ b 3d4e80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r6, r0, ror #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ ldrsbeq fp, [r6, #-24]! @ 0xffffffe8 │ │ │ │ - smlaltbeq pc, r8, ip, r4 @ │ │ │ │ + ldrdeq pc, [r8, #-68] @ 0xffffffbc │ │ │ │ cmneq r6, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -917923,15 +917923,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r6, r8, ror r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, r4 │ │ │ │ cmneq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - smlalbteq pc, r8, r8, r1 @ │ │ │ │ + strdeq pc, [r8, #-16] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1568] @ 3d5804 │ │ │ │ mov r5, r3 │ │ │ │ @@ -918334,17 +918334,17 @@ │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ @ instruction: 0x0176ab90 │ │ │ │ muleq r0, r2, r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmpeq r8, r0, lsr #28 │ │ │ │ - cmpeq r8, r8, lsl #28 │ │ │ │ - ldrdeq lr, [r8, #-176] @ 0xffffff50 │ │ │ │ + cmpeq r8, r8, asr #28 │ │ │ │ + cmpeq r8, r0, lsr lr │ │ │ │ + strdeq lr, [r8, #-184] @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #944] @ 3d5c0c │ │ │ │ @@ -918586,21 +918586,21 @@ │ │ │ │ b 3d5b80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0176a798 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ cmneq r6, r8, asr r7 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - smlaltbeq lr, r8, r4, sl │ │ │ │ + smlalbteq lr, r8, ip, sl │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ cmneq r6, ip, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ muleq r0, r2, r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmpeq r8, r0, asr r8 │ │ │ │ + cmpeq r8, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3680] @ 0xe60 │ │ │ │ ldr lr, [pc, #1172] @ 3d60e8 │ │ │ │ sub sp, sp, #380 @ 0x17c │ │ │ │ mov r3, r2 │ │ │ │ @@ -920181,29 +920181,29 @@ │ │ │ │ udf #0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ udf #0 │ │ │ │ cmneq r6, r8, lsr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, r4, ror sl │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - cmpeq r8, r0, lsl lr │ │ │ │ - rsceq r1, r3, r4, asr #1 │ │ │ │ - rsceq r5, r3, ip, ror #6 │ │ │ │ + cmpeq r8, r8, lsr lr │ │ │ │ + rsceq r1, r3, r4, ror #1 │ │ │ │ + rsceq r5, r3, ip, lsl #7 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ andeq r0, r0, r2, lsr #5 │ │ │ │ andeq r0, r0, r9, lsr #5 │ │ │ │ - @ instruction: 0x0148d892 │ │ │ │ + strheq sp, [r8, #-138] @ 0xffffff76 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - smlaltbeq sp, r8, lr, r4 │ │ │ │ + ldrdeq sp, [r8, #-70] @ 0xffffffba │ │ │ │ @ instruction: 0x01768f98 │ │ │ │ - strheq sp, [r8, #-50] @ 0xffffffce │ │ │ │ + ldrdeq sp, [r8, #-58] @ 0xffffffc6 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ sub sp, sp, #356 @ 0x164 │ │ │ │ mov r3, r2 │ │ │ │ @@ -920260,15 +920260,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 233550 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ sub r1, r3, #2 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl dfa560 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e08d4> │ │ │ │ + bl dfa588 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x3e08d4> │ │ │ │ ldr r3, [r5, #384] @ 0x180 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d7a60 │ │ │ │ mov r1, #0 │ │ │ │ ldrb r0, [r3, #32] │ │ │ │ ldr r7, [r2] │ │ │ │ @@ -920529,17 +920529,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ udf #0 │ │ │ │ cmneq r6, r0, lsl #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, ip, asr #20 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - smlalbteq ip, r8, r6, lr │ │ │ │ - rsceq r0, r3, r4, lsr #1 │ │ │ │ - rsceq r4, r3, ip, asr #6 │ │ │ │ + smlaltteq ip, r8, lr, lr │ │ │ │ + rsceq r0, r3, r4, asr #1 │ │ │ │ + rsceq r4, r3, ip, ror #6 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ cmneq r6, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -921551,43 +921551,43 @@ │ │ │ │ mov r2, #8 │ │ │ │ strb r3, [fp] │ │ │ │ b 3d89ec │ │ │ │ cmneq r6, r8, asr #10 │ │ │ │ cmneq r6, ip, lsr #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - cmpeq r8, r4, asr r9 │ │ │ │ + cmpeq r8, ip, ror r9 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - rsceq r3, r3, r4, lsl #26 │ │ │ │ - rsceq r3, r3, r4, lsr #21 │ │ │ │ - rsceq r3, r3, ip, lsr #21 │ │ │ │ + rsceq r3, r3, r4, lsr #26 │ │ │ │ + rsceq r3, r3, r4, asr #21 │ │ │ │ + rsceq r3, r3, ip, asr #21 │ │ │ │ @ instruction: 0xffe20000 │ │ │ │ - rsceq r3, r3, r8, asr #19 │ │ │ │ - rsceq r3, r3, r4, asr #19 │ │ │ │ - cmpeq r8, r6, asr #6 │ │ │ │ + rsceq r3, r3, r8, ror #19 │ │ │ │ + rsceq r3, r3, r4, ror #19 │ │ │ │ + cmpeq r8, lr, ror #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - smlalbteq fp, r8, r0, pc @ │ │ │ │ - strdeq fp, [r8, #-230] @ 0xffffff1a │ │ │ │ - smlaltteq fp, r8, sl, sp │ │ │ │ + smlaltteq fp, r8, r8, pc @ │ │ │ │ + cmpeq r8, lr, lsl pc │ │ │ │ + cmpeq r8, r2, lsl lr │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - ldrdeq fp, [r8, #-188] @ 0xffffff44 │ │ │ │ - ldrdeq fp, [r8, #-160] @ 0xffffff60 │ │ │ │ + cmpeq r8, r4, lsl #24 │ │ │ │ + strdeq fp, [r8, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - strheq fp, [r8, #-152] @ 0xffffff68 │ │ │ │ - smlalbteq fp, r8, r2, r9 │ │ │ │ + smlaltteq fp, r8, r0, r9 │ │ │ │ + smlaltteq fp, r8, sl, r9 │ │ │ │ ldrheq r7, [r6, #-36]! @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq lr, r2, ip, ror #11 │ │ │ │ - strheq r2, [r3], #140 @ 0x8c @ │ │ │ │ + rsceq lr, r2, ip, lsl #12 │ │ │ │ + ldrdeq r2, [r3], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - cmpeq r8, sl, ror r2 │ │ │ │ - rsceq lr, r2, r4, lsl #4 │ │ │ │ - rsceq r2, r3, ip, lsr r5 │ │ │ │ + smlaltbeq fp, r8, r2, r2 │ │ │ │ + rsceq lr, r2, r4, lsr #4 │ │ │ │ + rsceq r2, r3, ip, asr r5 │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp] │ │ │ │ b 3d89ec │ │ │ │ str r3, [r9] │ │ │ │ str r3, [r9, #4] │ │ │ │ ldr r3, [pc, #-88] @ 3d8ab0 │ │ │ │ @@ -922427,15 +922427,15 @@ │ │ │ │ cmp r3, #5 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r4, #24 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - smlaltteq fp, r8, r5, r0 │ │ │ │ + cmpeq r8, sp, lsl #2 │ │ │ │ cmneq r6, r0, asr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -922496,15 +922496,15 @@ │ │ │ │ bl 3d9594 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlalbteq sl, r8, r3, sp │ │ │ │ + smlaltteq sl, r8, fp, sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #920] @ 3d9cf0 │ │ │ │ ldr r3, [pc, #920] @ 3d9cf4 │ │ │ │ @@ -922878,15 +922878,15 @@ │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r6, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x0176629c │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r6, r0, asr r1 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rscseq r3, r3, r8, ror #27 │ │ │ │ + rscseq r3, r3, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #516] @ 3da150 │ │ │ │ ldr r3, [pc, #516] @ 3da154 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -923260,15 +923260,15 @@ │ │ │ │ ldr r1, [pc, #44] @ 3da540 │ │ │ │ sub r3, r3, #348 @ 0x15c │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r1, r3 │ │ │ │ tst r3, #1 │ │ │ │ beq 3da43c │ │ │ │ b 3da4dc │ │ │ │ - cmpeq r8, r7, lsl #8 │ │ │ │ + cmpeq r8, pc, lsr #8 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ tstne r0, r0 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -923833,15 +923833,15 @@ │ │ │ │ add r8, sp, #24 │ │ │ │ b 3dabc8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0176589c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, r8, lsl #17 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - cmpeq r8, r4, asr lr │ │ │ │ + cmpeq r8, ip, ror lr │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r6, r0, ror #13 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ cmneq r6, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -924010,15 +924010,15 @@ │ │ │ │ ldr r3, [pc, #612] @ 3db330 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #70] @ 0x46 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ - bl e1fec8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40623c> │ │ │ │ + bl e1fef0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40623c> │ │ │ │ ldrb r3, [fp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3db2d8 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r0, r4, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ @@ -924741,15 +924741,15 @@ │ │ │ │ ldr ip, [r9, #112] @ 0x70 │ │ │ │ b 3dba70 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3dbd78 │ │ │ │ mvn r3, #0 │ │ │ │ b 3dbb30 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl e1fe24 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ + bl e1fe4c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x406198> │ │ │ │ str r0, [sp, #24] │ │ │ │ b 3db7ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #32 │ │ │ │ bne 3db6d8 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ @@ -925693,30 +925693,30 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ ldrb r2, [r4, #1420] @ 0x58c │ │ │ │ bic r2, r2, #15 │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r4, #1420] @ 0x58c │ │ │ │ b 3dca1c │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - cmpeq r8, r4, lsl sp │ │ │ │ + cmpeq r8, ip, lsr sp │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #28] @ 3dcb68 │ │ │ │ ldm r1, {r3, ip} │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq lr, [r2], #232 @ 0xe8 @ │ │ │ │ + ldrdeq lr, [r2], #232 @ 0xe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -925739,32 +925739,32 @@ │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r3, [pc, #24] @ 3dcbec │ │ │ │ add r3, pc, r3 │ │ │ │ b 3dcba4 │ │ │ │ ldr r3, [pc, #16] @ 3dcbf0 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3dcba4 │ │ │ │ - rscseq sp, r1, r0, ror #11 │ │ │ │ + rscseq sp, r1, r0, lsl #12 │ │ │ │ + smlaleq lr, r2, r0, lr │ │ │ │ rsceq lr, r2, r0, ror lr │ │ │ │ - rsceq lr, r2, r0, asr lr │ │ │ │ - rscseq sp, r1, r4, lsr #11 │ │ │ │ + rscseq sp, r1, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #28] @ 3dcc28 │ │ │ │ ldm r1, {r3, ip} │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsceq lr, r2, ip, lsr #28 │ │ │ │ + rsceq lr, r2, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-16] │ │ │ │ ldr ip, [pc, #140] @ 3dccd8 │ │ │ │ @@ -925802,15 +925802,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r6, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r4, r1, r4, lsl #14 │ │ │ │ + rscseq r4, r1, r4, lsr #14 │ │ │ │ cmneq r6, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #380] @ 3dce7c │ │ │ │ ldr r3, [pc, #380] @ 3dce80 │ │ │ │ @@ -925909,16 +925909,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ b 3dcd84 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r6, #-36]! @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - rsceq lr, r2, r0, lsr #24 │ │ │ │ - rsceq sl, r2, ip, ror r8 │ │ │ │ + rsceq lr, r2, r0, asr #24 │ │ │ │ + smlaleq sl, r2, ip, r8 │ │ │ │ ldrheq r3, [r6, #-20]! @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r1, #532] @ 0x214 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -925982,20 +925982,20 @@ │ │ │ │ b 3dcedc │ │ │ │ mov lr, #2 │ │ │ │ b 3dcf74 │ │ │ │ mov lr, #1 │ │ │ │ b 3dcf74 │ │ │ │ mov lr, #13 │ │ │ │ b 3dcf74 │ │ │ │ - rscseq r6, r0, ip, lsl #17 │ │ │ │ - ldrheq sp, [r6], #228 @ 0xe4 @ │ │ │ │ + rscseq r6, r0, ip, lsr #17 │ │ │ │ + ldrsbeq sp, [r6], #228 @ 0xe4 @ │ │ │ │ svccc 0x00ffffbf │ │ │ │ - rsceq lr, r2, ip, lsl fp │ │ │ │ - rscseq r5, r3, r4, asr #26 │ │ │ │ - cmpeq r8, lr, ror r7 │ │ │ │ + rsceq lr, r2, ip, lsr fp │ │ │ │ + rscseq r5, r3, r4, ror #26 │ │ │ │ + smlaltbeq r7, r8, r6, r7 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ cmp r3, r1 │ │ │ │ bcs 3dd074 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -926222,15 +926222,15 @@ │ │ │ │ b 3dd22c │ │ │ │ mov r3, #1 │ │ │ │ b 3dd34c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r6, #-232]! @ 0xffffff18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - cmpeq r8, r4, ror #10 │ │ │ │ + smlalbbeq r7, r8, ip, r5 │ │ │ │ @ instruction: 0x01762d94 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ b 28616c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -926256,15 +926256,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ lsl r3, r3, #3 │ │ │ │ sub r2, r3, #1 │ │ │ │ add r2, r2, r1 │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ - bl 4532fc │ │ │ │ + bl 453328 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3dd4c0 │ │ │ │ ldr r2, [r4, #496] @ 0x1f0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3dd4c8 │ │ │ │ ldrsh r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [r4, #512] @ 0x200 │ │ │ │ @@ -926649,15 +926649,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 3c782c │ │ │ │ ldr r1, [r5, #252] @ 0xfc │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ - bl e28560 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40e8d4> │ │ │ │ + bl e28588 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40e8d4> │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ ldrsb r3, [r0, #65] @ 0x41 │ │ │ │ add r2, r0, #400 @ 0x190 │ │ │ │ strb r4, [r0, #32] │ │ │ │ bl 27cb9c │ │ │ │ ldrsb r3, [r7, #65] @ 0x41 │ │ │ │ @@ -927715,119 +927715,119 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 3dce98 │ │ │ │ b 3de7dc │ │ │ │ ldrsbeq r2, [r6, #-76]! @ 0xffffffb4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaltbeq r6, r8, r0, fp │ │ │ │ - rscseq r2, r4, r4, lsr #29 │ │ │ │ - smlaleq sp, r2, r8, pc @ │ │ │ │ - smlaleq sp, r2, ip, pc @ │ │ │ │ - smlaleq sp, r2, ip, pc @ │ │ │ │ - cmpeq r8, r7, lsr #22 │ │ │ │ - smlaleq sp, r2, r4, pc @ │ │ │ │ - rsceq sp, r2, r0, asr lr │ │ │ │ - rsceq sp, r2, r4, lsr pc │ │ │ │ - rsceq sp, r2, r0, lsr pc │ │ │ │ - rsceq sp, r2, r8, lsr #30 │ │ │ │ - rsceq sp, r2, r4, lsr pc │ │ │ │ + smlalbteq r6, r8, r8, fp │ │ │ │ + rscseq r2, r4, r4, asr #29 │ │ │ │ + strheq sp, [r2], #248 @ 0xf8 @ │ │ │ │ + strheq sp, [r2], #252 @ 0xfc @ │ │ │ │ + strheq sp, [r2], #252 @ 0xfc @ │ │ │ │ + cmpeq r8, pc, asr #22 │ │ │ │ + strheq sp, [r2], #244 @ 0xf4 @ │ │ │ │ + rsceq sp, r2, r0, ror lr │ │ │ │ + rsceq sp, r2, r4, asr pc │ │ │ │ rsceq sp, r2, r0, asr pc │ │ │ │ - rsceq sp, r2, r4, asr #30 │ │ │ │ - rsceq sp, r2, r8, lsr #29 │ │ │ │ - rsceq sp, r2, r0, lsr #27 │ │ │ │ - rsceq sp, r2, r4, lsl #27 │ │ │ │ - rsceq sp, r2, r0, ror sp │ │ │ │ - rsceq sp, r2, r8, asr sp │ │ │ │ - rsceq sp, r2, r0, asr #26 │ │ │ │ - rsceq sl, r1, ip, lsr #1 │ │ │ │ - rsceq r4, r3, r8 │ │ │ │ - rsceq sp, r2, r0, lsl sp │ │ │ │ - strdeq sp, [r2], #196 @ 0xc4 @ │ │ │ │ - rsceq sp, r2, ip, asr #25 │ │ │ │ - rsceq sl, r2, r8, lsl #3 │ │ │ │ - rsceq pc, r1, ip, lsr pc @ │ │ │ │ - rsceq sl, r2, r4, ror #2 │ │ │ │ - ldrdeq r4, [r5], #36 @ 0x24 @ │ │ │ │ - rsceq sl, r2, ip, lsr r1 │ │ │ │ - rsceq sp, r2, r0, lsl #28 │ │ │ │ - rscseq ip, r6, r8, lsl #31 │ │ │ │ - rsceq sp, r2, ip, lsl #28 │ │ │ │ - rsceq lr, r2, r8, asr r3 │ │ │ │ - rscseq r5, r1, ip, asr #15 │ │ │ │ - rsceq sp, r2, r0, lsl #11 │ │ │ │ - rsceq sp, r2, r4, asr r5 │ │ │ │ - rsceq lr, r2, ip, lsl #5 │ │ │ │ - smlalseq ip, r6, r8, lr │ │ │ │ - rsceq sp, r2, r0, asr #25 │ │ │ │ - smlaleq sp, r2, r8, ip │ │ │ │ - rsceq sp, r2, r4, lsr #25 │ │ │ │ + rsceq sp, r2, r8, asr #30 │ │ │ │ + rsceq sp, r2, r4, asr pc │ │ │ │ + rsceq sp, r2, r0, ror pc │ │ │ │ + rsceq sp, r2, r4, ror #30 │ │ │ │ + rsceq sp, r2, r8, asr #29 │ │ │ │ + rsceq sp, r2, r0, asr #27 │ │ │ │ + rsceq sp, r2, r4, lsr #27 │ │ │ │ + smlaleq sp, r2, r0, sp │ │ │ │ + rsceq sp, r2, r8, ror sp │ │ │ │ + rsceq sp, r2, r0, ror #26 │ │ │ │ + rsceq sl, r1, ip, asr #1 │ │ │ │ + rsceq r4, r3, r8, lsr #32 │ │ │ │ + rsceq sp, r2, r0, lsr sp │ │ │ │ + rsceq sp, r2, r4, lsl sp │ │ │ │ + rsceq sp, r2, ip, ror #25 │ │ │ │ + rsceq sl, r2, r8, lsr #3 │ │ │ │ + rsceq pc, r1, ip, asr pc @ │ │ │ │ + rsceq sl, r2, r4, lsl #3 │ │ │ │ + strdeq r4, [r5], #36 @ 0x24 @ │ │ │ │ + rsceq sl, r2, ip, asr r1 │ │ │ │ + rsceq sp, r2, r0, lsr #28 │ │ │ │ + rscseq ip, r6, r8, lsr #31 │ │ │ │ + rsceq sp, r2, ip, lsr #28 │ │ │ │ + rsceq lr, r2, r8, ror r3 │ │ │ │ + rscseq r5, r1, ip, ror #15 │ │ │ │ + rsceq sp, r2, r0, lsr #11 │ │ │ │ + rsceq sp, r2, r4, ror r5 │ │ │ │ + rsceq lr, r2, ip, lsr #5 │ │ │ │ + ldrheq ip, [r6], #232 @ 0xe8 @ │ │ │ │ + rsceq sp, r2, r0, ror #25 │ │ │ │ + strheq sp, [r2], #200 @ 0xc8 @ │ │ │ │ + rsceq sp, r2, r4, asr #25 │ │ │ │ @ instruction: 0xffffeb34 │ │ │ │ - strheq sp, [r2], #180 @ 0xb4 @ │ │ │ │ - rscseq r5, r0, ip, ror #12 │ │ │ │ - rscseq r4, r3, r8, asr fp │ │ │ │ - smlalseq ip, r6, r4, ip │ │ │ │ - rsceq sp, r2, r0, lsr #23 │ │ │ │ - rsceq sp, r2, r0, asr #18 │ │ │ │ - rsceq sp, r2, r4, lsr #18 │ │ │ │ - rsceq sp, r2, ip, lsl #18 │ │ │ │ - rscseq r5, r1, r0, ror r4 │ │ │ │ - rsceq sp, r2, r0, ror #21 │ │ │ │ - smlalseq ip, r6, r4, fp │ │ │ │ - rscseq ip, r6, r4, lsl #23 │ │ │ │ + ldrdeq sp, [r2], #180 @ 0xb4 @ │ │ │ │ + rscseq r5, r0, ip, lsl #13 │ │ │ │ + rscseq r4, r3, r8, ror fp │ │ │ │ + ldrheq ip, [r6], #196 @ 0xc4 @ │ │ │ │ + rsceq sp, r2, r0, asr #23 │ │ │ │ + rsceq sp, r2, r0, ror #18 │ │ │ │ + rsceq sp, r2, r4, asr #18 │ │ │ │ + rsceq sp, r2, ip, lsr #18 │ │ │ │ + smlalseq r5, r1, r0, r4 │ │ │ │ + rsceq sp, r2, r0, lsl #22 │ │ │ │ + ldrheq ip, [r6], #180 @ 0xb4 @ │ │ │ │ + rscseq ip, r6, r4, lsr #23 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - smlaleq sp, r2, r4, fp │ │ │ │ - rscseq ip, r6, r8, lsr r9 │ │ │ │ - rscseq ip, r6, r4, lsl #18 │ │ │ │ - rscseq r5, r1, r8, ror #2 │ │ │ │ - strheq sp, [r2], #120 @ 0x78 @ │ │ │ │ - rsceq sp, r2, r8, lsr #15 │ │ │ │ - smlaleq sp, r2, r4, r7 │ │ │ │ - rsceq sp, r2, r0, lsr #15 │ │ │ │ - rsceq sp, r2, r4, lsr #15 │ │ │ │ - rsceq sp, r2, ip, ror #14 │ │ │ │ - rscseq pc, r2, r8, asr #3 │ │ │ │ - rscseq r4, r1, r4, lsl #28 │ │ │ │ + strheq sp, [r2], #180 @ 0xb4 @ │ │ │ │ + rscseq ip, r6, r8, asr r9 │ │ │ │ + rscseq ip, r6, r4, lsr #18 │ │ │ │ + rscseq r5, r1, r8, lsl #3 │ │ │ │ + ldrdeq sp, [r2], #120 @ 0x78 @ │ │ │ │ + rsceq sp, r2, r8, asr #15 │ │ │ │ + strheq sp, [r2], #116 @ 0x74 @ │ │ │ │ + rsceq sp, r2, r0, asr #15 │ │ │ │ + rsceq sp, r2, r4, asr #15 │ │ │ │ + rsceq sp, r2, ip, lsl #15 │ │ │ │ + rscseq pc, r2, r8, ror #3 │ │ │ │ + rscseq r4, r1, r4, lsr #28 │ │ │ │ cmneq r6, ip, ror r7 │ │ │ │ - rscseq ip, r6, r8, lsl #10 │ │ │ │ - ldrsheq r0, [r3], #228 @ 0xe4 @ │ │ │ │ - ldrdeq sp, [r2], #84 @ 0x54 @ │ │ │ │ - rsceq fp, r2, r4, lsr #18 │ │ │ │ - rsceq sp, r2, r0, ror r5 │ │ │ │ - rscseq ip, r6, ip, ror #8 │ │ │ │ - rscseq r4, r0, r8, lsl lr │ │ │ │ - rsceq sp, r2, r0, ror #11 │ │ │ │ - rsceq sp, r2, r0, asr #1 │ │ │ │ - rscseq ip, r6, r8, lsl r4 │ │ │ │ - rscseq r4, r0, r0, asr #27 │ │ │ │ - rsceq sp, r2, ip, rrx │ │ │ │ - rsceq sp, r2, r4, lsr #10 │ │ │ │ + rscseq ip, r6, r8, lsr #10 │ │ │ │ + rscseq r0, r3, r4, lsl pc │ │ │ │ + strdeq sp, [r2], #84 @ 0x54 @ │ │ │ │ + rsceq fp, r2, r4, asr #18 │ │ │ │ + smlaleq sp, r2, r0, r5 │ │ │ │ + rscseq ip, r6, ip, lsl #9 │ │ │ │ + rscseq r4, r0, r8, lsr lr │ │ │ │ + rsceq sp, r2, r0, lsl #12 │ │ │ │ + rsceq sp, r2, r0, ror #1 │ │ │ │ + rscseq ip, r6, r8, lsr r4 │ │ │ │ + rscseq r4, r0, r0, ror #27 │ │ │ │ + rsceq sp, r2, ip, lsl #1 │ │ │ │ + rsceq sp, r2, r4, asr #10 │ │ │ │ + rsceq sp, r2, r8, lsr r5 │ │ │ │ + rsceq sp, r2, r8, lsr #10 │ │ │ │ rsceq sp, r2, r8, lsl r5 │ │ │ │ rsceq sp, r2, r8, lsl #10 │ │ │ │ strdeq sp, [r2], #72 @ 0x48 @ │ │ │ │ rsceq sp, r2, r8, ror #9 │ │ │ │ ldrdeq sp, [r2], #72 @ 0x48 @ │ │ │ │ - rsceq sp, r2, r8, asr #9 │ │ │ │ - strheq sp, [r2], #72 @ 0x48 @ │ │ │ │ - rsceq sp, r2, ip, lsr #9 │ │ │ │ - rscseq ip, r6, r0, asr r1 │ │ │ │ - rscseq r4, r0, r4, lsl #22 │ │ │ │ - strheq sp, [r2], #40 @ 0x28 @ │ │ │ │ - rsceq ip, r2, r4, lsr #27 │ │ │ │ - rscseq ip, r6, ip, ror #1 │ │ │ │ - rscseq r4, r0, r0, lsr #21 │ │ │ │ - ldrdeq sp, [r2], #20 @ │ │ │ │ - rsceq ip, r2, r0, asr #26 │ │ │ │ - rscseq ip, r6, r4, lsl #1 │ │ │ │ - rscseq r4, r0, r8, lsr sl │ │ │ │ - rsceq sp, r2, ip, ror r1 │ │ │ │ - ldrdeq ip, [r2], #200 @ 0xc8 @ │ │ │ │ - rsceq r9, r2, ip, lsr #3 │ │ │ │ - rsceq ip, r2, r4, lsl #25 │ │ │ │ + rsceq sp, r2, ip, asr #9 │ │ │ │ + rscseq ip, r6, r0, ror r1 │ │ │ │ + rscseq r4, r0, r4, lsr #22 │ │ │ │ + ldrdeq sp, [r2], #40 @ 0x28 @ │ │ │ │ + rsceq ip, r2, r4, asr #27 │ │ │ │ + rscseq ip, r6, ip, lsl #2 │ │ │ │ + rscseq r4, r0, r0, asr #21 │ │ │ │ + strdeq sp, [r2], #20 @ │ │ │ │ + rsceq ip, r2, r0, ror #26 │ │ │ │ + rscseq ip, r6, r4, lsr #1 │ │ │ │ + rscseq r4, r0, r8, asr sl │ │ │ │ + smlaleq sp, r2, ip, r1 │ │ │ │ + strdeq ip, [r2], #200 @ 0xc8 @ │ │ │ │ + rsceq r9, r2, ip, asr #3 │ │ │ │ + rsceq ip, r2, r4, lsr #25 │ │ │ │ ldrb r3, [r2, #873] @ 0x369 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ beq 3de828 │ │ │ │ ldr r2, [pc, #-76] @ 3dec30 │ │ │ │ and r1, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ @@ -928524,59 +928524,59 @@ │ │ │ │ mov r7, r0 │ │ │ │ b 3df358 │ │ │ │ cmneq r6, r0, lsl #4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r6, r8, asr #3 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - cmpeq r8, sl, lsr r8 │ │ │ │ - rsceq sp, r2, r0, lsr #1 │ │ │ │ - rscseq r4, r0, r8, lsl #17 │ │ │ │ - rsceq ip, r2, r0, ror #31 │ │ │ │ - cmpeq r8, r8, ror r7 │ │ │ │ - rsceq r8, r2, ip, asr #13 │ │ │ │ - rsceq ip, r2, r0, lsr #31 │ │ │ │ + cmpeq r8, r2, ror #16 │ │ │ │ + rsceq sp, r2, r0, asr #1 │ │ │ │ + rscseq r4, r0, r8, lsr #17 │ │ │ │ + rsceq sp, r2, r0 │ │ │ │ + smlaltbeq r5, r8, r0, r7 │ │ │ │ + rsceq r8, r2, ip, ror #13 │ │ │ │ + rsceq ip, r2, r0, asr #31 │ │ │ │ ldrsheq r0, [r6, #-248]! @ 0xffffff08 │ │ │ │ - rsceq ip, r2, r0, lsr #29 │ │ │ │ - smlaleq r8, r2, r0, r4 │ │ │ │ - ldrdeq r8, [r2], #52 @ 0x34 @ │ │ │ │ - rsceq ip, r2, r0, lsr lr │ │ │ │ - rsceq ip, r2, r0, lsr lr │ │ │ │ - rsceq ip, r2, ip, lsl #2 │ │ │ │ - rsceq ip, r2, r0, ror #1 │ │ │ │ - smlaltbeq r5, r8, r6, r3 │ │ │ │ - smlaleq ip, r2, r0, fp │ │ │ │ + rsceq ip, r2, r0, asr #29 │ │ │ │ + strheq r8, [r2], #64 @ 0x40 @ │ │ │ │ + strdeq r8, [r2], #52 @ 0x34 @ │ │ │ │ + rsceq ip, r2, r0, asr lr │ │ │ │ + rsceq ip, r2, r0, asr lr │ │ │ │ + rsceq ip, r2, ip, lsr #2 │ │ │ │ + rsceq ip, r2, r0, lsl #2 │ │ │ │ + smlalbteq r5, r8, lr, r3 │ │ │ │ strheq ip, [r2], #176 @ 0xb0 @ │ │ │ │ - rsceq r8, r2, r4, asr #4 │ │ │ │ - smlalseq r1, r4, r4, r5 │ │ │ │ - rsceq ip, r2, r0, asr #22 │ │ │ │ - rsceq ip, r2, r8, asr #20 │ │ │ │ - ldrsbeq r1, [r4], #68 @ 0x44 @ │ │ │ │ - rsceq ip, r2, r0, lsl #21 │ │ │ │ - rsceq r8, r2, r0, lsr #2 │ │ │ │ - strheq r8, [r2], #152 @ 0x98 @ │ │ │ │ - rsceq lr, r1, r4, ror #14 │ │ │ │ - rsceq r8, r2, ip, ror r9 │ │ │ │ - rsceq r2, r5, r8, lsl #22 │ │ │ │ - rsceq r8, r2, r4, ror r9 │ │ │ │ - rsceq lr, r1, r4, ror #13 │ │ │ │ - rsceq r8, r2, r0, lsr #18 │ │ │ │ - strdeq r8, [r2], #128 @ 0x80 @ │ │ │ │ - rsceq r2, r5, ip, ror sl │ │ │ │ - rsceq r8, r2, r8, ror #17 │ │ │ │ - rsceq ip, r2, ip, lsl #19 │ │ │ │ - smlaleq ip, r2, r8, r9 │ │ │ │ - rsceq r8, r2, r0, lsl r0 │ │ │ │ - rsceq ip, r2, r0, asr #19 │ │ │ │ - strdeq r7, [r2], #248 @ 0xf8 @ │ │ │ │ - rsceq r8, r2, r0, ror r8 │ │ │ │ - rsceq r8, r2, r4, ror #16 │ │ │ │ - strheq ip, [r2], #132 @ 0x84 @ │ │ │ │ + ldrdeq ip, [r2], #176 @ 0xb0 @ │ │ │ │ + rsceq r8, r2, r4, ror #4 │ │ │ │ + ldrheq r1, [r4], #84 @ 0x54 @ │ │ │ │ + rsceq ip, r2, r0, ror #22 │ │ │ │ + rsceq ip, r2, r8, ror #20 │ │ │ │ + ldrsheq r1, [r4], #68 @ 0x44 @ │ │ │ │ + rsceq ip, r2, r0, lsr #21 │ │ │ │ + rsceq r8, r2, r0, asr #2 │ │ │ │ + ldrdeq r8, [r2], #152 @ 0x98 @ │ │ │ │ + rsceq lr, r1, r4, lsl #15 │ │ │ │ + smlaleq r8, r2, ip, r9 │ │ │ │ + rsceq r2, r5, r8, lsr #22 │ │ │ │ + smlaleq r8, r2, r4, r9 │ │ │ │ + rsceq lr, r1, r4, lsl #14 │ │ │ │ + rsceq r8, r2, r0, asr #18 │ │ │ │ + rsceq r8, r2, r0, lsl r9 │ │ │ │ + smlaleq r2, r5, ip, sl │ │ │ │ + rsceq r8, r2, r8, lsl #18 │ │ │ │ + rsceq ip, r2, ip, lsr #19 │ │ │ │ + strheq ip, [r2], #152 @ 0x98 @ │ │ │ │ + rsceq r8, r2, r0, lsr r0 │ │ │ │ + rsceq ip, r2, r0, ror #19 │ │ │ │ + rsceq r8, r2, r8, lsl r0 │ │ │ │ + smlaleq r8, r2, r0, r8 │ │ │ │ + rsceq r8, r2, r4, lsl #17 │ │ │ │ + ldrdeq ip, [r2], #132 @ 0x84 @ │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq ip, r2, r8, ror r8 │ │ │ │ + smlaleq ip, r2, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -928683,16 +928683,16 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r7 │ │ │ │ bl 233550 │ │ │ │ b 3df970 │ │ │ │ cmneq r6, ip, lsr #15 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - rsceq r7, r2, r4, lsl #26 │ │ │ │ - rsceq ip, r2, r4, lsr #15 │ │ │ │ + rsceq r7, r2, r4, lsr #26 │ │ │ │ + rsceq ip, r2, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [pc, #216] @ 3dfae4 │ │ │ │ @@ -928747,16 +928747,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r4, [r4, #96] @ 0x60 │ │ │ │ mov r0, sl │ │ │ │ bl 319d04 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rscseq r1, r1, r0, ror r9 │ │ │ │ - cmpeq r8, ip, lsr sp │ │ │ │ + smlalseq r1, r1, r0, r9 @ │ │ │ │ + cmpeq r8, r4, ror #26 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrd r0, [r3, #96] @ 0x60 │ │ │ │ bx lr │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #1 │ │ │ │ beq 3dfb40 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -929066,15 +929066,15 @@ │ │ │ │ mov r0, #5 │ │ │ │ str r4, [r5] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r4, r4, #5 │ │ │ │ mov r0, #7 │ │ │ │ str r4, [r5] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq ip, r2, r0, lsl r2 │ │ │ │ + rsceq ip, r2, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #72] @ 3e0044 │ │ │ │ ldr r2, [pc, #72] @ 3e0048 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -929094,15 +929094,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrsheq pc, [r5, #-252]! @ 0xffffff04 @ │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ ldrsbeq sl, [r7, #-240]! @ 0xffffff10 │ │ │ │ - rsceq ip, r2, r0, asr r1 │ │ │ │ + rsceq ip, r2, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #328] @ 3e01b4 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -929258,17 +929258,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3e02e4 │ │ │ │ ldr r0, [pc, #24] @ 3e02e8 │ │ │ │ ldr r2, [pc, #24] @ 3e02ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - smlaltbeq r4, r8, r4, r9 │ │ │ │ - strheq fp, [r2], #236 @ 0xec @ │ │ │ │ - ldrsbeq sl, [r1], #220 @ 0xdc @ │ │ │ │ + smlalbteq r4, r8, ip, r9 │ │ │ │ + ldrdeq fp, [r2], #236 @ 0xec @ │ │ │ │ + ldrsheq sl, [r1], #220 @ 0xdc @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #944] @ 3e06bc │ │ │ │ @@ -929507,29 +929507,29 @@ │ │ │ │ ldr r6, [pc, #76] @ 3e06fc │ │ │ │ lsl fp, r8, #1 │ │ │ │ add r6, pc, r6 │ │ │ │ rsb fp, fp, #13 │ │ │ │ b 3e0430 │ │ │ │ cmnpeq r5, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r8, r4, ror r9 │ │ │ │ + @ instruction: 0x0148799c │ │ │ │ @ instruction: 0xfffffb8a │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ - cmpeq r8, r0, ror r0 │ │ │ │ - cmpeq r8, r8, ror r3 │ │ │ │ - smlaleq fp, r2, ip, sp │ │ │ │ + swpbeq r5, r8, [r8] @ │ │ │ │ + smlaltbeq r4, r8, r0, r3 │ │ │ │ + strheq fp, [r2], #220 @ 0xdc @ │ │ │ │ cmneq sp, r8, lsl pc │ │ │ │ cmnpeq r5, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - rsceq fp, r2, r4, lsl #25 │ │ │ │ + rsceq fp, r2, r4, lsr #25 │ │ │ │ strheq lr, [sp, #-220]! @ 0xffffff24 │ │ │ │ - strheq fp, [r2], #192 @ 0xc0 @ │ │ │ │ - rsceq fp, r2, r8, lsr ip │ │ │ │ - rsceq fp, r2, ip, ror #23 │ │ │ │ - rsceq fp, r2, r0, asr ip │ │ │ │ - rsceq fp, r2, r4, lsl #22 │ │ │ │ + ldrdeq fp, [r2], #192 @ 0xc0 @ │ │ │ │ + rsceq fp, r2, r8, asr ip │ │ │ │ + rsceq fp, r2, ip, lsl #24 │ │ │ │ + rsceq fp, r2, r0, ror ip │ │ │ │ + rsceq fp, r2, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1840] @ 0x730 │ │ │ │ ldr r0, [pc, #4040] @ 3e16e0 │ │ │ │ sub sp, sp, #2208 @ 0x8a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -930542,48 +930542,48 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 2e7d20 │ │ │ │ b 3e099c │ │ │ │ ldrsbeq pc, [r5, #-140]! @ 0xffffff74 @ │ │ │ │ ldrheq pc, [r5, #-136]! @ 0xffffff78 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r7, ip, ror #12 │ │ │ │ - cmpeq r8, r4, lsr r5 │ │ │ │ + cmpeq r8, ip, asr r5 │ │ │ │ andhi r0, r0, r7, asr #1 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffb8a │ │ │ │ cmneq r7, r0, asr #10 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ - smlalbbeq r7, r8, r4, lr │ │ │ │ + smlaltbeq r7, r8, ip, lr │ │ │ │ andeq r0, r0, lr, lsr #13 │ │ │ │ - cmpeq r8, r4, lsr #22 │ │ │ │ - cmpeq r8, r0, ror r8 │ │ │ │ + cmpeq r8, ip, asr #22 │ │ │ │ + @ instruction: 0x01485898 │ │ │ │ cmneq r7, r0, lsr #9 │ │ │ │ @ instruction: 0x0177a494 │ │ │ │ - cmpeq r8, r8, lsr r3 │ │ │ │ - cmpeq r8, r4, lsl #28 │ │ │ │ + cmpeq r8, r0, ror #6 │ │ │ │ + cmpeq r8, ip, lsr #28 │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ - smlalbteq r6, r8, r8, r6 │ │ │ │ - cmpeq r8, r0, lsr r5 │ │ │ │ - strdeq r4, [r8, #-156] @ 0xffffff64 │ │ │ │ - smlaltbeq r6, r8, r8, r4 │ │ │ │ - strdeq r6, [r8, #-124] @ 0xffffff84 │ │ │ │ + strdeq r6, [r8, #-96] @ 0xffffffa0 │ │ │ │ + cmpeq r8, r8, asr r5 │ │ │ │ + cmpeq r8, r4, lsr #20 │ │ │ │ + ldrdeq r6, [r8, #-64] @ 0xffffffc0 │ │ │ │ + cmpeq r8, r4, lsr #16 │ │ │ │ cmneq r7, ip, ror r3 │ │ │ │ cmneq r7, r8, lsr r3 │ │ │ │ cmneq r7, r4, lsr #6 │ │ │ │ - cmpeq r8, r8, lsl #18 │ │ │ │ - cmpeq r8, r4, ror #12 │ │ │ │ - strheq r7, [r8, #-20] @ 0xffffffec │ │ │ │ + cmpeq r8, r0, lsr r9 │ │ │ │ + smlalbbeq r5, r8, ip, r6 │ │ │ │ + ldrdeq r7, [r8, #-28] @ 0xffffffe4 │ │ │ │ cmneq r7, r0, ror #4 │ │ │ │ cmnpeq r5, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ ldrsbeq sl, [r7, #-20]! @ 0xffffffec │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ cmneq r7, r0, lsl #7 │ │ │ │ - strdeq fp, [r2], #64 @ 0x40 @ │ │ │ │ - smlalbteq r5, r8, r4, r4 │ │ │ │ - @ instruction: 0x01487a90 │ │ │ │ + rsceq fp, r2, r0, lsl r5 │ │ │ │ + smlaltteq r5, r8, ip, r4 │ │ │ │ + strheq r7, [r8, #-168] @ 0xffffff58 │ │ │ │ ldrsheq sl, [r7, #-12]! │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ cmneq r7, ip, ror #5 │ │ │ │ ldrsbeq sl, [r7, #-36]! @ 0xffffffdc │ │ │ │ ldrheq sl, [r7, #-44]! @ 0xffffffd4 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ @@ -933040,26 +933040,26 @@ │ │ │ │ andeq r0, r0, fp, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ cmneq r7, ip, asr r8 │ │ │ │ cmneq r7, r0, lsl #17 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ cmneq r7, ip, lsl #16 │ │ │ │ cmneq r7, r0, lsr r8 │ │ │ │ - rsceq r7, r2, r0, lsl sl │ │ │ │ + rsceq r7, r2, r0, lsr sl │ │ │ │ ldrsbeq r6, [r7, #-64]! @ 0xffffffc0 │ │ │ │ - smlalbteq r3, r8, r8, r3 │ │ │ │ - smlaleq r7, r2, r0, r9 │ │ │ │ - rsceq r7, r2, r0, ror #18 │ │ │ │ + strdeq r3, [r8, #-48] @ 0xffffffd0 │ │ │ │ + strheq r7, [r2], #144 @ 0x90 @ │ │ │ │ + rsceq r7, r2, r0, lsl #19 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ cmneq r7, r4, asr r6 │ │ │ │ - rsceq r7, r2, ip, lsl #16 │ │ │ │ - rsceq r7, r2, r0, asr #15 │ │ │ │ + rsceq r7, r2, ip, lsr #16 │ │ │ │ + rsceq r7, r2, r0, ror #15 │ │ │ │ cmneq r7, r0, lsl r6 │ │ │ │ - rsceq r7, r2, r8, lsl r9 │ │ │ │ - rsceq r7, r2, ip, ror r7 │ │ │ │ + rsceq r7, r2, r8, lsr r9 │ │ │ │ + smlaleq r7, r2, ip, r7 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ ldr r8, [pc, #-320] @ 3e3cf4 │ │ │ │ ldr r3, [pc, #-320] @ 3e3cf8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r0, [pc, r3] │ │ │ │ orr r2, r2, #17 │ │ │ │ @@ -933949,15 +933949,15 @@ │ │ │ │ cmneq r7, r0, ror #9 │ │ │ │ cmneq r7, r8, ror #9 │ │ │ │ cmneq r7, r4, lsl #9 │ │ │ │ cmneq r7, r0, ror r4 │ │ │ │ cmneq r7, r8, ror r4 │ │ │ │ cmneq r7, r8, ror r4 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq r7, r2, r8, asr r7 │ │ │ │ + rsceq r7, r2, r8, ror r7 │ │ │ │ cmneq r7, r8, lsr r4 │ │ │ │ ldr r3, [pc, #372] @ 3e4db0 │ │ │ │ ldr r2, [pc, #372] @ 3e4db4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -934049,24 +934049,24 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r0, r2 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmneq r7, ip, lsl #8 │ │ │ │ cmneq r7, r4, ror #7 │ │ │ │ ldrsbeq r6, [r7, #-60]! @ 0xffffffc4 │ │ │ │ - cmpeq r8, r8, lsr #22 │ │ │ │ - cmpeq r8, r4, asr #16 │ │ │ │ - cmpeq r8, r8, lsl ip │ │ │ │ - strheq r6, [r8, #-164] @ 0xffffff5c │ │ │ │ - smlalbbeq r6, r8, ip, r1 │ │ │ │ - cmpeq r8, r8, ror #4 │ │ │ │ - strdeq r6, [r8, #-12] │ │ │ │ - smlaltteq r4, r8, r4, r1 │ │ │ │ + cmpeq r8, r0, asr fp │ │ │ │ + cmpeq r8, ip, ror #16 │ │ │ │ + cmpeq r8, r0, asr #24 │ │ │ │ + ldrdeq r6, [r8, #-172] @ 0xffffff54 │ │ │ │ + strheq r6, [r8, #-20] @ 0xffffffec │ │ │ │ + @ instruction: 0x01484290 │ │ │ │ + cmpeq r8, r4, lsr #2 │ │ │ │ + cmpeq r8, ip, lsl #4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - @ instruction: 0x01484c90 │ │ │ │ + strheq r4, [r8, #-200] @ 0xffffff38 │ │ │ │ cmneq r7, r0, lsr #5 │ │ │ │ @ instruction: 0x01776298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -934113,15 +934113,15 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, #2 │ │ │ │ bl 533b8 │ │ │ │ cmneq r5, ip, ror #2 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrheq r1, [r1], #148 @ 0x94 @ │ │ │ │ + ldrsbeq r1, [r1], #148 @ 0x94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3e4f88 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5] │ │ │ │ @@ -934169,15 +934169,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3e4e74 │ │ │ │ cmneq r7, r4, lsl #3 │ │ │ │ cmneq r7, r0, ror r1 │ │ │ │ cmneq r7, ip, ror #2 │ │ │ │ ldrsheq r6, [r7, #-8]! │ │ │ │ ldrsheq r6, [r7, #-8]! │ │ │ │ - rsceq r9, r2, r4, ror r1 │ │ │ │ + smlaleq r9, r2, r4, r1 │ │ │ │ ldr r3, [pc, #212] @ 3e507c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, r3] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e5000 │ │ │ │ ldr r3, [pc, #196] @ 3e5080 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ @@ -934229,15 +934229,15 @@ │ │ │ │ ldrb r2, [r2] │ │ │ │ strb r2, [r3] │ │ │ │ b 3e5000 │ │ │ │ ldrheq r6, [r7, #-0]! │ │ │ │ cmneq r7, r8, lsr #1 │ │ │ │ cmneq r7, r0, lsr #32 │ │ │ │ cmneq r7, ip, lsr #32 │ │ │ │ - rsceq r6, r2, r4, asr #8 │ │ │ │ + rsceq r6, r2, r4, ror #8 │ │ │ │ cmneq r7, r0, lsl r0 │ │ │ │ ldrsheq r5, [r7, #-244]! @ 0xffffff0c │ │ │ │ ldrsbeq r5, [r7, #-240]! @ 0xffffff10 │ │ │ │ cmneq r7, r8, ror #31 │ │ │ │ ldrsheq r5, [r7, #-240]! @ 0xffffff10 │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -934354,15 +934354,15 @@ │ │ │ │ str r3, [r4, #20] │ │ │ │ bl 3e5170 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #4] @ 3e5280 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3e4e74 │ │ │ │ - strheq r8, [r2], #224 @ 0xe0 @ │ │ │ │ + ldrdeq r8, [r2], #224 @ 0xe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #208] @ 3e536c │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -935452,36 +935452,36 @@ │ │ │ │ str r2, [r1] │ │ │ │ b 3e572c │ │ │ │ @ instruction: 0x01775c98 │ │ │ │ cmneq r7, r4, lsl #25 │ │ │ │ cmneq r5, r8, lsr ip │ │ │ │ cmneq r7, ip, ror #24 │ │ │ │ cmneq r7, r4, ror ip │ │ │ │ - strdeq r5, [r8, #-4] │ │ │ │ - cmpeq r8, r8, ror #6 │ │ │ │ - cmpeq r8, ip, lsl sl │ │ │ │ - cmpeq r8, r4, ror r4 │ │ │ │ - cmpeq r8, r0, ror r3 │ │ │ │ - smlalbteq r5, r8, ip, r9 │ │ │ │ - strheq r3, [r8, #-172] @ 0xffffff54 │ │ │ │ + cmpeq r8, ip, lsl r1 │ │ │ │ + @ instruction: 0x01486390 │ │ │ │ + cmpeq r8, r4, asr #20 │ │ │ │ + @ instruction: 0x0148649c │ │ │ │ + @ instruction: 0x01486398 │ │ │ │ + strdeq r5, [r8, #-148] @ 0xffffff6c │ │ │ │ + smlaltteq r3, r8, r4, sl │ │ │ │ muleq r0, r4, r4 │ │ │ │ - cmpeq r8, r0, ror #20 │ │ │ │ - cmpeq r8, r8, lsl r5 │ │ │ │ + smlalbbeq r3, r8, r8, sl │ │ │ │ + cmpeq r8, r0, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - cmpeq r8, r8, lsr #18 │ │ │ │ + cmpeq r8, r0, asr r9 │ │ │ │ cmneq r7, r8, lsl fp │ │ │ │ cmneq r7, r8, lsl #22 │ │ │ │ ldrsheq r5, [r7, #-164]! @ 0xffffff5c │ │ │ │ - cmpeq r8, r0, asr r3 │ │ │ │ + cmpeq r8, r8, ror r3 │ │ │ │ ldrsheq r5, [r7, #-168]! @ 0xffffff58 │ │ │ │ cmneq r7, r0, asr #21 │ │ │ │ ldrheq r5, [r7, #-164]! @ 0xffffff5c │ │ │ │ ldrheq r5, [r7, #-168]! @ 0xffffff58 │ │ │ │ ldrheq r5, [r7, #-164]! @ 0xffffff5c │ │ │ │ - cmpeq r8, r2, asr r6 │ │ │ │ + cmpeq r8, sl, ror r6 │ │ │ │ cmneq r7, r0, asr sl │ │ │ │ cmneq r7, r0, lsr sl │ │ │ │ cmneq r7, ip, lsr sl │ │ │ │ cmneq r7, r0, lsr sl │ │ │ │ cmneq r7, r4, lsl #20 │ │ │ │ ldrsbeq r5, [r7, #-144]! @ 0xffffff70 │ │ │ │ ldrsbeq r5, [r7, #-144]! @ 0xffffff70 │ │ │ │ @@ -935658,15 +935658,15 @@ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ cmneq r5, r0, asr #18 │ │ │ │ ldrsbeq r3, [r7, #-196]! @ 0xffffff3c │ │ │ │ - rsceq r6, r2, r8, ror #27 │ │ │ │ + rsceq r6, r2, r8, lsl #28 │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ ldrheq r3, [r7, #-196]! @ 0xffffff3c │ │ │ │ ldrheq r3, [r7, #-196]! @ 0xffffff3c │ │ │ │ cmneq r7, r0, lsr #25 │ │ │ │ cmneq r7, ip, ror #24 │ │ │ │ cmneq r7, ip, asr ip │ │ │ │ @@ -935679,16 +935679,16 @@ │ │ │ │ @ instruction: 0x01773b94 │ │ │ │ cmneq r7, ip, lsl #23 │ │ │ │ cmneq r7, ip, ror fp │ │ │ │ cmneq r7, ip, lsl #23 │ │ │ │ cmneq r7, r4, ror #22 │ │ │ │ cmneq r7, r4, ror #22 │ │ │ │ cmneq r7, ip, ror #21 │ │ │ │ - rsceq r6, r2, ip, asr #23 │ │ │ │ - rsceq r6, r2, r8, lsl #23 │ │ │ │ + rsceq r6, r2, ip, ror #23 │ │ │ │ + rsceq r6, r2, r8, lsr #23 │ │ │ │ ldrsheq r3, [r7, #-156]! @ 0xffffff64 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ cmneq r7, r0, ror #19 │ │ │ │ cmneq r5, ip, lsr #12 │ │ │ │ cmneq r7, r0, lsr #19 │ │ │ │ @ instruction: 0x01773994 │ │ │ │ @ instruction: 0x01773998 │ │ │ │ @@ -937748,28 +937748,28 @@ │ │ │ │ mov r3, r2 │ │ │ │ str r2, [r1] │ │ │ │ b 3e572c │ │ │ │ cmneq r7, r8, lsr #17 │ │ │ │ ldrheq fp, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsceq r6, r2, r0, asr #19 │ │ │ │ + rsceq r6, r2, r0, ror #19 │ │ │ │ cmneq r7, r8, asr #15 │ │ │ │ @ instruction: 0x01773798 │ │ │ │ - rsceq r6, r2, ip, lsr r9 │ │ │ │ + rsceq r6, r2, ip, asr r9 │ │ │ │ cmneq r7, r4, lsl #15 │ │ │ │ cmneq r7, r4, lsl #15 │ │ │ │ cmneq r7, r4, ror r7 │ │ │ │ - smlalbbeq r3, r8, r8, pc @ │ │ │ │ + strheq r3, [r8, #-240] @ 0xffffff10 │ │ │ │ cmneq r7, r0, lsl #14 │ │ │ │ ldrsheq r3, [r7, #-96]! @ 0xffffffa0 │ │ │ │ - ldrdeq r3, [r8, #-64] @ 0xffffffc0 │ │ │ │ - strheq r1, [r8, #-88] @ 0xffffffa8 │ │ │ │ - smlalbbeq r2, r8, ip, fp │ │ │ │ - cmpeq r8, r4, ror r0 │ │ │ │ + strdeq r3, [r8, #-72] @ 0xffffffb8 │ │ │ │ + smlaltteq r1, r8, r0, r5 │ │ │ │ + strheq r2, [r8, #-180] @ 0xffffff4c │ │ │ │ + swpbeq r2, ip, [r8] │ │ │ │ muleq r0, r4, r4 │ │ │ │ @ instruction: 0x01773690 │ │ │ │ cmneq r7, ip, ror #12 │ │ │ │ cmneq r7, r8, ror r6 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ cmneq r7, r8, lsr #12 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @@ -937837,15 +937837,15 @@ │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ cmneq r7, r0, lsl #27 │ │ │ │ cmneq r7, ip, asr sp │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ cmneq r7, r8, lsr sp │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ cmneq r7, r0, lsl sp │ │ │ │ - rscseq r2, r6, r4, lsr #21 │ │ │ │ + rscseq r2, r6, r4, asr #21 │ │ │ │ cmneq r7, r8, asr #25 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ @ instruction: 0x01772c94 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ @@ -937890,15 +937890,15 @@ │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ ldrheq sl, [r5, #-8]! │ │ │ │ cmneq r7, r8, lsr r4 │ │ │ │ cmneq r7, ip, lsr r4 │ │ │ │ cmneq r7, r4, lsl r4 │ │ │ │ cmneq r5, r8, asr r0 │ │ │ │ - rsceq r5, r2, r4, asr #11 │ │ │ │ + rsceq r5, r2, r4, ror #11 │ │ │ │ ldr r3, [pc, #-100] @ 3e8968 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 54a8c <__isoc23_strtoull@plt> │ │ │ │ @@ -938143,38 +938143,38 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r7, #80] @ 0x50 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #88] @ 3e8e04 │ │ │ │ add r8, r0, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr sl, [pc, #72] @ 3e8e08 │ │ │ │ ldr r2, [pc, #72] @ 3e8e0c │ │ │ │ ldr r9, [pc, #72] @ 3e8e10 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r4, r7, #80 @ 0x50 │ │ │ │ ldr r3, [r4, #4]! │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 543d8 │ │ │ │ cmp r6, r5 │ │ │ │ mov r2, r9 │ │ │ │ bne 3e8dd8 │ │ │ │ b 3e8d94 │ │ │ │ - strheq r5, [r2], #64 @ 0x40 @ │ │ │ │ - rsceq pc, r0, r4, lsl #3 │ │ │ │ - rsceq r2, r2, r0, lsr #13 │ │ │ │ - rscseq sp, r5, r4, asr r3 │ │ │ │ + ldrdeq r5, [r2], #64 @ 0x40 @ │ │ │ │ + rsceq pc, r0, r4, lsr #3 │ │ │ │ + rsceq r2, r2, r0, asr #13 │ │ │ │ + rscseq sp, r5, r4, ror r3 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e8e2c │ │ │ │ sub r0, r2, r3 │ │ │ │ bx lr │ │ │ │ ldr r1, [r1] │ │ │ │ @@ -938415,16 +938415,16 @@ │ │ │ │ str r9, [sp] │ │ │ │ bl 3e8cb8 │ │ │ │ b 3e9170 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01756f90 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r5, r0, lsl #29 │ │ │ │ - strheq r5, [r2], #0 @ │ │ │ │ - rsceq r5, r2, r8, lsr #1 │ │ │ │ + ldrdeq r5, [r2], #0 @ │ │ │ │ + rsceq r5, r2, r8, asr #1 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ @@ -939470,15 +939470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ea214 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsbeq r5, [r5, #-220]! @ 0xffffff24 │ │ │ │ - rsceq r4, r2, r4, asr r0 │ │ │ │ + rsceq r4, r2, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #72] @ 3ea2d4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939495,16 +939495,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ moveq r0, #1 │ │ │ │ movne r0, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r5, [r3], #236 @ 0xec @ │ │ │ │ - rsceq r4, r2, ip │ │ │ │ + strdeq r5, [r3], #236 @ 0xec @ │ │ │ │ + rsceq r4, r2, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ 3ea334 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939519,16 +939519,16 @@ │ │ │ │ orr r4, r4, r0 │ │ │ │ orr r5, r5, r3 │ │ │ │ orrs r4, r4, r5 │ │ │ │ mov r1, #0 │ │ │ │ moveq r0, #1 │ │ │ │ movne r0, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r5, r3, r4, ror lr │ │ │ │ - rsceq r3, r2, r4, lsr #31 │ │ │ │ + smlaleq r5, r3, r4, lr │ │ │ │ + rsceq r3, r2, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ 3ea388 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939540,16 +939540,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 3ea1b4 │ │ │ │ adds r4, r4, r4 │ │ │ │ adc r5, r5, r5 │ │ │ │ orr r0, r4, r0 │ │ │ │ orr r1, r5, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r4, ror #30 │ │ │ │ - rsceq r3, r2, ip, asr pc │ │ │ │ + rsceq r3, r2, r4, lsl #31 │ │ │ │ + rsceq r3, r2, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ 3ea3cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939557,15 +939557,15 @@ │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r3, #85 @ 0x55 │ │ │ │ lsrcc r0, r3, r0 │ │ │ │ movcs r0, #0 │ │ │ │ andcc r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r5, r3, r4, asr #27 │ │ │ │ + rsceq r5, r3, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ 3ea420 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939578,16 +939578,16 @@ │ │ │ │ mov r4, r3 │ │ │ │ bl 3ea1b4 │ │ │ │ lsl r4, r4, #5 │ │ │ │ orr r4, r4, r5, lsr #27 │ │ │ │ orr r0, r0, r5, lsl #5 │ │ │ │ orr r1, r4, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r8, ror #29 │ │ │ │ - rsceq r3, r2, r0, ror #29 │ │ │ │ + rsceq r3, r2, r8, lsl #30 │ │ │ │ + rsceq r3, r2, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ 3ea478 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939600,16 +939600,16 @@ │ │ │ │ mov r4, r3 │ │ │ │ bl 3ea1b4 │ │ │ │ lsl r4, r4, #8 │ │ │ │ orr r4, r4, r5, lsr #24 │ │ │ │ orr r0, r0, r5, lsl #8 │ │ │ │ orr r1, r4, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r8, lsr #29 │ │ │ │ - smlaleq r3, r2, ip, lr │ │ │ │ + rsceq r3, r2, r8, asr #29 │ │ │ │ + strheq r3, [r2], #236 @ 0xec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #44] @ 3ea4c4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939619,16 +939619,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ea1b4 │ │ │ │ adds r0, r4, r0 │ │ │ │ adc r1, r5, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r0, ror #28 │ │ │ │ - rsceq r3, r2, r8, asr lr │ │ │ │ + rsceq r3, r2, r0, lsl #29 │ │ │ │ + rsceq r3, r2, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ 3ea53c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939649,16 +939649,16 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #2 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r5, r3, r4, lsl #25 │ │ │ │ - rsceq r3, r2, r8, lsl lr │ │ │ │ + rsceq r5, r3, r4, lsr #25 │ │ │ │ + rsceq r3, r2, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ 3ea594 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939671,16 +939671,16 @@ │ │ │ │ mov r4, r3 │ │ │ │ bl 3ea1b4 │ │ │ │ lsl r4, r4, #8 │ │ │ │ orr r4, r4, r5, lsr #24 │ │ │ │ orr r0, r0, r5, lsl #8 │ │ │ │ orr r1, r4, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r0, asr #27 │ │ │ │ - strheq r3, [r2], #212 @ 0xd4 @ │ │ │ │ + rsceq r3, r2, r0, ror #27 │ │ │ │ + ldrdeq r3, [r2], #212 @ 0xd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ 3ea5f4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939695,16 +939695,16 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ cmp r5, #2 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ orrge r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r8, ror sp │ │ │ │ - rsceq r2, r2, r4, lsr r0 │ │ │ │ + smlaleq r3, r2, r8, sp │ │ │ │ + rsceq r2, r2, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ 3ea648 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939716,16 +939716,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 3ea1b4 │ │ │ │ adds r4, r4, r4 │ │ │ │ adc r5, r5, r5 │ │ │ │ orr r0, r4, r0 │ │ │ │ orr r1, r5, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ + rscseq pc, r0, r0, ror r2 @ │ │ │ │ rscseq pc, r0, r0, asr r2 @ │ │ │ │ - rscseq pc, r0, r0, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ 3ea68c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939733,15 +939733,15 @@ │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r3, #138 @ 0x8a │ │ │ │ lsrcc r0, r3, r0 │ │ │ │ movcs r0, #0 │ │ │ │ andcc r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r3, [r2], #192 @ 0xc0 @ │ │ │ │ + strdeq r3, [r2], #192 @ 0xc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ 3ea6cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939749,15 +939749,15 @@ │ │ │ │ sbc r1, r1, #0 │ │ │ │ cmp r0, #3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - smlaleq r3, r2, r0, ip │ │ │ │ + strheq r3, [r2], #192 @ 0xc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #40] @ 3ea710 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939766,15 +939766,15 @@ │ │ │ │ sbcs r2, r1, #0 │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ orreq r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r3, r2, r0, asr ip │ │ │ │ + rsceq r3, r2, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #40] @ 3ea754 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939783,15 +939783,15 @@ │ │ │ │ sbc r1, r1, #0 │ │ │ │ cmp r0, #3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r3, r2, ip, lsl #24 │ │ │ │ + rsceq r3, r2, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3ea7d0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939814,17 +939814,17 @@ │ │ │ │ movne r0, #0 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ movge r0, #0 │ │ │ │ andlt r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r3, [r2], #176 @ 0xb0 @ │ │ │ │ - rsceq r3, r2, r0, asr #23 │ │ │ │ - rsceq sl, r2, r0, asr #28 │ │ │ │ + strdeq r3, [r2], #176 @ 0xb0 @ │ │ │ │ + rsceq r3, r2, r0, ror #23 │ │ │ │ + rsceq sl, r2, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ 3ea828 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939836,16 +939836,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 3ea1b4 │ │ │ │ adds r0, r0, r0 │ │ │ │ adc r1, r1, r1 │ │ │ │ orr r0, r0, r5 │ │ │ │ orr r1, r1, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, ip, asr fp │ │ │ │ - rsceq r3, r2, r0, asr fp │ │ │ │ + rsceq r3, r2, ip, ror fp │ │ │ │ + rsceq r3, r2, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3ea8a8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939868,17 +939868,17 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ orrs r6, r7, r6 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsceq r3, r2, r8, lsl fp │ │ │ │ - strdeq r3, [r2], #164 @ 0xa4 @ │ │ │ │ - rsceq r3, r2, r0, ror #21 │ │ │ │ + rsceq r3, r2, r8, lsr fp │ │ │ │ + rsceq r3, r2, r4, lsl fp │ │ │ │ + rsceq r3, r2, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ 3ea90c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939893,30 +939893,30 @@ │ │ │ │ moveq r0, #1 │ │ │ │ movne r0, #0 │ │ │ │ orrs r4, r4, r5 │ │ │ │ mov r1, #0 │ │ │ │ moveq r0, #0 │ │ │ │ andne r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlaleq r3, r2, ip, sl │ │ │ │ - rscseq r6, r2, ip, asr r2 │ │ │ │ + strheq r3, [r2], #172 @ 0xac @ │ │ │ │ + rscseq r6, r2, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ 3ea948 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ adds r3, r0, #1 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r1, r1, #5 │ │ │ │ lsl r0, r3, #5 │ │ │ │ orr r1, r1, r3, lsr #27 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r3, r2, r8, lsr sl │ │ │ │ + rsceq r3, r2, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ 3ea988 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939924,15 +939924,15 @@ │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r3, #213 @ 0xd5 │ │ │ │ lsrcc r0, r3, r0 │ │ │ │ movcs r0, #0 │ │ │ │ andcc r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r3, r2, r0, lsl sl │ │ │ │ + rsceq r3, r2, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ 3ea9c8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3ea1b4 │ │ │ │ @@ -939940,15 +939940,15 @@ │ │ │ │ sbcs r1, r1, #0 │ │ │ │ movcc r3, #213 @ 0xd5 │ │ │ │ lsrcc r0, r3, r0 │ │ │ │ movcs r0, #0 │ │ │ │ andcc r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r3, [r2], #156 @ 0x9c @ │ │ │ │ + strdeq r3, [r2], #156 @ 0x9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ 3eaa20 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939962,16 +939962,16 @@ │ │ │ │ mov r3, r1 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, ip, lsl #19 │ │ │ │ - rsceq r3, r2, r4, lsl #19 │ │ │ │ + rsceq r3, r2, ip, lsr #19 │ │ │ │ + rsceq r3, r2, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ 3eaab4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -939999,17 +939999,17 @@ │ │ │ │ orrs r0, r0, r2 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r3, #1 │ │ │ │ orrs r4, r4, r6 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsceq r3, r2, r0, lsl #18 │ │ │ │ - rsceq r3, r2, ip, lsl r9 │ │ │ │ - rsceq r3, r2, r4, lsl #18 │ │ │ │ + rsceq r3, r2, r0, lsr #18 │ │ │ │ + rsceq r3, r2, ip, lsr r9 │ │ │ │ + rsceq r3, r2, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ 3eab4c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -940037,17 +940037,17 @@ │ │ │ │ orrs r0, r0, r2 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r3, #1 │ │ │ │ orrs r4, r4, r6 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsceq r3, r2, r8, ror #16 │ │ │ │ - rsceq r3, r2, r4, lsl #17 │ │ │ │ - rsceq r3, r2, ip, ror #16 │ │ │ │ + rsceq r3, r2, r8, lsl #17 │ │ │ │ + rsceq r3, r2, r4, lsr #17 │ │ │ │ + rsceq r3, r2, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #72] @ 3eabb8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -940064,16 +940064,16 @@ │ │ │ │ movne r0, #0 │ │ │ │ rsbs r5, r5, #4096 @ 0x1000 │ │ │ │ rscs r4, r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ movge r0, #0 │ │ │ │ andlt r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ + rsceq r3, r2, r8, lsr r8 │ │ │ │ rsceq r3, r2, r8, lsl r8 │ │ │ │ - strdeq r3, [r2], #120 @ 0x78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ 3eac20 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -940090,15 +940090,15 @@ │ │ │ │ lsr r0, r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ and r0, r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsceq r3, r2, ip, asr r7 │ │ │ │ + rsceq r3, r2, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #76] @ 3eac88 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -940116,15 +940116,15 @@ │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3eac5c │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ lsr r0, r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ and r0, r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r3, [r2], #104 @ 0x68 @ │ │ │ │ + rsceq r3, r2, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ 3eacdc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -940137,16 +940137,16 @@ │ │ │ │ mov r4, r3 │ │ │ │ bl 3ea1b4 │ │ │ │ lsl r4, r4, #8 │ │ │ │ orr r4, r4, r5, lsr #24 │ │ │ │ orr r0, r0, r5, lsl #8 │ │ │ │ orr r1, r4, r1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsceq r3, r2, r8, ror r6 │ │ │ │ - rsceq r3, r2, ip, ror #12 │ │ │ │ + smlaleq r3, r2, r8, r6 │ │ │ │ + rsceq r3, r2, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #360] @ 3eae64 │ │ │ │ ldr r3, [pc, #360] @ 3eae68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -940238,15 +940238,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8cb8 │ │ │ │ b 3eadd4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r5, #-44]! @ 0xffffffd4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r5, r0, lsl #4 │ │ │ │ - rsceq r3, r2, ip, lsr r5 │ │ │ │ + rsceq r3, r2, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #2036] @ 3eb680 │ │ │ │ ldr r3, [pc, #2036] @ 3eb684 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -940341,25 +940341,25 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bcs 3eb020 │ │ │ │ ldr r8, [pc, #1680] @ 3eb694 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3eb004 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ ldr r1, [pc, #1644] @ 3eb698 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ mov r0, r7 │ │ │ │ bl 543d8 │ │ │ │ ldrb r0, [r4, #1] │ │ │ │ add r5, r4, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eaf20 │ │ │ │ ldr r2, [pc, #1604] @ 3eb69c │ │ │ │ @@ -940414,15 +940414,15 @@ │ │ │ │ ldr sl, [r8, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bcs 3eb144 │ │ │ │ ldr r9, [pc, #1400] @ 3eb6a0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r0, [fp, #20] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3eb128 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #13 │ │ │ │ @@ -940466,15 +940466,15 @@ │ │ │ │ and r3, r2, #31 │ │ │ │ lsl r8, r8, r3 │ │ │ │ mov r0, r5 │ │ │ │ lsr r6, r6, #5 │ │ │ │ beq 3eb644 │ │ │ │ ldr r1, [pc, #1188] @ 3eb6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r3, [r2, r6, lsl #2] │ │ │ │ orr r3, r3, r8 │ │ │ │ str r3, [r2, r6, lsl #2] │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -940492,29 +940492,29 @@ │ │ │ │ lsr r2, r2, r3 │ │ │ │ orr r2, r2, r1, lsl r0 │ │ │ │ asr r3, r1, r3 │ │ │ │ orrpl r2, r2, r1, asr ip │ │ │ │ ldr r1, [pc, #1092] @ 3eb6a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r1, [pc, #1076] @ 3eb6ac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r1, [pc, #1052] @ 3eb6b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3eb038 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, sl, #64 @ 0x40 │ │ │ │ @@ -940531,63 +940531,63 @@ │ │ │ │ lsr r2, r2, ip │ │ │ │ orr r2, r2, r3, lsl r0 │ │ │ │ orrpl r2, r2, r3, asr r1 │ │ │ │ ldr r1, [pc, #952] @ 3eb6b4 │ │ │ │ asr r3, r3, ip │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3eb038 │ │ │ │ ldr r1, [pc, #916] @ 3eb6b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #16 │ │ │ │ beq 3eb584 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1d5c94 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #864] @ 3eb6bc │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb5e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 3eb038 │ │ │ │ ldr r1, [pc, #816] @ 3eb6c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb5fc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ orrs r3, r3, r1 │ │ │ │ bne 3eb038 │ │ │ │ ldr r1, [pc, #772] @ 3eb6c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r5, [r8, #20] │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3eb620 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ @@ -940603,15 +940603,15 @@ │ │ │ │ cmpeq r6, r2 │ │ │ │ bne 3eb3f4 │ │ │ │ ldr r1, [pc, #688] @ 3eb6c8 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r0, r0, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r3, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3eb038 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -940662,15 +940662,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r0, r3 │ │ │ │ bls 3eb038 │ │ │ │ ldr r8, [pc, #452] @ 3eb6cc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3eb508 │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [pc, #416] @ 3eb6d0 │ │ │ │ ldr r3, [pc, #336] @ 3eb684 │ │ │ │ @@ -940701,15 +940701,15 @@ │ │ │ │ bl 2e6fc8 │ │ │ │ bl 1d5c94 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #312] @ 3eb6dc │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [fp, #12] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -940719,79 +940719,79 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8cb8 │ │ │ │ b 3eb038 │ │ │ │ ldr r1, [pc, #248] @ 3eb6e4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [pc, #224] @ 3eb6e8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r1, [pc, #196] @ 3eb6ec │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, r0, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb038 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ b 3eb1cc │ │ │ │ ldr r1, [pc, #164] @ 3eb6f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ ldr r3, [r2, r6, lsl #2] │ │ │ │ orr r3, r3, r8 │ │ │ │ str r3, [r2, r6, lsl #2] │ │ │ │ b 3eb038 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #128] @ 3eb6f4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8cb8 │ │ │ │ b 3eb038 │ │ │ │ cmneq r5, ip, ror #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r3, r2, r8, lsl r5 │ │ │ │ - rsceq r3, r2, r4, lsl r5 │ │ │ │ - smlaltteq r1, r8, r6, r2 │ │ │ │ - smlalseq r9, r2, r4, r0 │ │ │ │ - rscseq r6, r0, ip, asr #6 │ │ │ │ + rsceq r3, r2, r8, lsr r5 │ │ │ │ + rsceq r3, r2, r4, lsr r5 │ │ │ │ + cmpeq r8, lr, lsl #6 │ │ │ │ + ldrheq r9, [r2], #4 @ │ │ │ │ + rscseq r6, r0, ip, ror #6 │ │ │ │ cmneq r5, r0, lsr #31 │ │ │ │ - rscseq r8, r2, r0, ror pc │ │ │ │ - rsceq r3, r2, r8, lsl #4 │ │ │ │ - rsceq r3, r2, ip, lsr #3 │ │ │ │ - rsceq ip, r0, r4, lsl sp │ │ │ │ - rsceq r3, r2, ip, ror r1 │ │ │ │ - rsceq r3, r2, r0, lsr #2 │ │ │ │ - strdeq r3, [r2], #12 @ │ │ │ │ - rsceq ip, r0, r4, lsr #23 │ │ │ │ - rscseq r5, r0, ip, ror #31 │ │ │ │ - ldrheq r5, [r0], #252 @ 0xfc @ │ │ │ │ - rscseq r5, r0, ip, asr pc │ │ │ │ - smlalseq r8, r2, r0, fp │ │ │ │ + smlalseq r8, r2, r0, pc @ │ │ │ │ + rsceq r3, r2, r8, lsr #4 │ │ │ │ + rsceq r3, r2, ip, asr #3 │ │ │ │ + rsceq ip, r0, r4, lsr sp │ │ │ │ + smlaleq r3, r2, ip, r1 │ │ │ │ + rsceq r3, r2, r0, asr #2 │ │ │ │ + rsceq r3, r2, ip, lsl r1 │ │ │ │ + rsceq ip, r0, r4, asr #23 │ │ │ │ + rscseq r6, r0, ip │ │ │ │ + ldrsbeq r5, [r0], #252 @ 0xfc @ │ │ │ │ + rscseq r5, r0, ip, ror pc │ │ │ │ + ldrheq r8, [r2], #176 @ 0xb0 @ │ │ │ │ cmneq r5, r8, asr #21 │ │ │ │ + smlaleq r2, r2, r8, lr @ │ │ │ │ + rsceq r2, r2, r0, lsr #29 │ │ │ │ + rsceq ip, r0, ip, ror r9 │ │ │ │ rsceq r2, r2, r8, ror lr │ │ │ │ - rsceq r2, r2, r0, lsl #29 │ │ │ │ - rsceq ip, r0, ip, asr r9 │ │ │ │ - rsceq r2, r2, r8, asr lr │ │ │ │ - strdeq sp, [r1], #124 @ 0x7c @ │ │ │ │ + rsceq sp, r1, ip, lsl r8 │ │ │ │ + rsceq sp, r1, r0, lsl #16 │ │ │ │ rsceq sp, r1, r0, ror #15 │ │ │ │ - rsceq sp, r1, r0, asr #15 │ │ │ │ - rsceq r2, r2, r4, asr #27 │ │ │ │ - rsceq r2, r2, r0, ror #27 │ │ │ │ + rsceq r2, r2, r4, ror #27 │ │ │ │ + rsceq r2, r2, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r6, #0 │ │ │ │ ldr r2, [pc, #996] @ 3ebafc │ │ │ │ @@ -940844,15 +940844,15 @@ │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r2, r5 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #808] @ 3ebb0c │ │ │ │ add r0, r4, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7] │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ bl 2ebd10 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ @@ -940930,15 +940930,15 @@ │ │ │ │ add r5, sp, #12 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ mov r2, r5 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #472] @ 3ebb14 │ │ │ │ add r0, r4, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ ldr ip, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r3, ip │ │ │ │ beq 3ebaf4 │ │ │ │ add r7, r4, #4 │ │ │ │ b 3eb9a8 │ │ │ │ @@ -940948,15 +940948,15 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ blx fp │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ ldr r2, [r4] │ │ │ │ beq 3eba70 │ │ │ │ @@ -940981,15 +940981,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ blx r3 │ │ │ │ ldr ip, [r4, #12] │ │ │ │ ldr r1, [pc, #276] @ 3ebb18 │ │ │ │ mov r2, ip │ │ │ │ add r0, r4, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr ip, [r4, #12] │ │ │ │ ldr r2, [r4] │ │ │ │ lsr r3, ip, #5 │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r0, ip, #31 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -941003,15 +941003,15 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ blx r3 │ │ │ │ ldr ip, [r4, #12] │ │ │ │ mov r2, ip │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ ldr r2, [r4] │ │ │ │ b 3eb868 │ │ │ │ ldr lr, [r4, #24] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ b 3eb9c0 │ │ │ │ ldr r2, [pc, #152] @ 3ebb1c │ │ │ │ ldr r3, [pc, #120] @ 3ebb00 │ │ │ │ @@ -941033,32 +941033,32 @@ │ │ │ │ mov lr, r7 │ │ │ │ b 3eb9c0 │ │ │ │ ldr r1, [pc, #80] @ 3ebb20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 453434 │ │ │ │ + bl 453460 │ │ │ │ b 3eb8c0 │ │ │ │ ldr ip, [r4, #12] │ │ │ │ add r5, sp, #12 │ │ │ │ b 3eb9c0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [r4, #24] │ │ │ │ b 3ebabc │ │ │ │ ldrsbeq r4, [r5, #-140]! @ 0xffffff74 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r8, lsr sp │ │ │ │ - rsceq r2, r2, ip, lsl sp │ │ │ │ - rscseq r7, r0, r8, lsl #29 │ │ │ │ + rsceq r2, r2, r8, asr sp │ │ │ │ + rsceq r2, r2, ip, lsr sp │ │ │ │ + rscseq r7, r0, r8, lsr #29 │ │ │ │ cmneq r5, ip, lsl #8 │ │ │ │ - rscseq r7, r0, r0, lsr sp │ │ │ │ - rsceq r2, r2, ip, ror #20 │ │ │ │ + rscseq r7, r0, r0, asr sp │ │ │ │ + rsceq r2, r2, ip, lsl #21 │ │ │ │ cmneq r5, r4, ror r5 │ │ │ │ - strheq r2, [r2], #144 @ 0x90 @ │ │ │ │ + ldrdeq r2, [r2], #144 @ 0x90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebbcc │ │ │ │ ldr r1, [pc, #144] @ 3ebbd0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941095,17 +941095,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebb7c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r5, #-76]! @ 0xffffffb4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, ip, asr #18 │ │ │ │ + rsceq r2, r2, ip, ror #18 │ │ │ │ cmneq r5, r4, ror r4 │ │ │ │ - rsceq r2, r2, ip, ror #13 │ │ │ │ + rsceq r2, r2, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebc88 │ │ │ │ ldr r1, [pc, #144] @ 3ebc8c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941142,17 +941142,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebc38 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsl #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, ip, lsl #16 │ │ │ │ + rsceq r1, r2, ip, lsr #16 │ │ │ │ ldrheq r4, [r5, #-56]! @ 0xffffffc8 │ │ │ │ - rsceq r2, r2, r0, lsr r6 │ │ │ │ + rsceq r2, r2, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebd44 │ │ │ │ ldr r1, [pc, #144] @ 3ebd48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941189,17 +941189,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebcf4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, asr #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r2, [r2], #124 @ 0x7c @ │ │ │ │ + strdeq r2, [r2], #124 @ 0x7c @ │ │ │ │ ldrsheq r4, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - rsceq r2, r2, r4, ror r5 │ │ │ │ + smlaleq r2, r2, r4, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebe00 │ │ │ │ ldr r1, [pc, #144] @ 3ebe04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941236,17 +941236,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebdb0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsl #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, ip, lsr #14 │ │ │ │ + rsceq r2, r2, ip, asr #14 │ │ │ │ cmneq r5, r0, asr #4 │ │ │ │ - strheq r2, [r2], #72 @ 0x48 @ │ │ │ │ + ldrdeq r2, [r2], #72 @ 0x48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebebc │ │ │ │ ldr r1, [pc, #144] @ 3ebec0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941283,17 +941283,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebe6c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, asr #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, ip, ror r6 │ │ │ │ + smlaleq r2, r2, ip, r6 @ │ │ │ │ cmneq r5, r4, lsl #3 │ │ │ │ - strdeq r2, [r2], #60 @ 0x3c @ │ │ │ │ + rsceq r2, r2, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ebf78 │ │ │ │ ldr r1, [pc, #144] @ 3ebf7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941330,17 +941330,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebf28 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsl r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, ip, asr #11 │ │ │ │ + rsceq r2, r2, ip, ror #11 │ │ │ │ cmneq r5, r8, asr #1 │ │ │ │ - rsceq r2, r2, r0, asr #6 │ │ │ │ + rsceq r2, r2, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec034 │ │ │ │ ldr r1, [pc, #144] @ 3ec038 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941377,17 +941377,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ebfe4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, asr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r0, lsr #10 │ │ │ │ + rsceq r2, r2, r0, asr #10 │ │ │ │ cmneq r5, ip │ │ │ │ - rsceq r2, r2, r4, lsl #5 │ │ │ │ + rsceq r2, r2, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec0f0 │ │ │ │ ldr r1, [pc, #144] @ 3ec0f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941424,17 +941424,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec0a0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01753f98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r0, ror r4 │ │ │ │ + smlaleq r2, r2, r0, r4 @ │ │ │ │ cmneq r5, r0, asr pc │ │ │ │ - rsceq r2, r2, r8, asr #3 │ │ │ │ + rsceq r2, r2, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec1ac │ │ │ │ ldr r1, [pc, #144] @ 3ec1b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941471,17 +941471,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec15c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [r5, #-236]! @ 0xffffff14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r2, [r2], #60 @ 0x3c @ │ │ │ │ + ldrdeq r2, [r2], #60 @ 0x3c @ │ │ │ │ @ instruction: 0x01753e94 │ │ │ │ - rsceq r2, r2, ip, lsl #2 │ │ │ │ + rsceq r2, r2, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec268 │ │ │ │ ldr r1, [pc, #144] @ 3ec26c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941518,17 +941518,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec218 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsr #28 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r0, lsl r3 │ │ │ │ + rsceq r2, r2, r0, lsr r3 │ │ │ │ ldrsbeq r3, [r5, #-216]! @ 0xffffff28 │ │ │ │ - rsceq r2, r2, r0, asr r0 │ │ │ │ + rsceq r2, r2, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec324 │ │ │ │ ldr r1, [pc, #144] @ 3ec328 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941565,17 +941565,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec2d4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, ror #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r4, asr #1 │ │ │ │ + rsceq r2, r2, r4, ror #1 │ │ │ │ cmneq r5, ip, lsl sp │ │ │ │ - smlaleq r1, r2, r4, pc @ │ │ │ │ + strheq r1, [r2], #244 @ 0xf4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec3e0 │ │ │ │ ldr r1, [pc, #144] @ 3ec3e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941612,17 +941612,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec390 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsr #25 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r4, ror r1 │ │ │ │ + smlaleq r2, r2, r4, r1 @ │ │ │ │ cmneq r5, r0, ror #24 │ │ │ │ - ldrdeq r1, [r2], #232 @ 0xe8 @ │ │ │ │ + strdeq r1, [r2], #232 @ 0xe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec49c │ │ │ │ ldr r1, [pc, #144] @ 3ec4a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941659,17 +941659,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec44c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, ror #23 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaleq r2, r2, ip, r0 @ │ │ │ │ + strheq r2, [r2], #12 @ │ │ │ │ cmneq r5, r4, lsr #23 │ │ │ │ - rsceq r1, r2, ip, lsl lr │ │ │ │ + rsceq r1, r2, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec558 │ │ │ │ ldr r1, [pc, #144] @ 3ec55c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941706,17 +941706,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec508 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsr fp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r2, r2, r8 │ │ │ │ + rsceq r2, r2, r8, lsr #32 │ │ │ │ cmneq r5, r8, ror #21 │ │ │ │ - rsceq r1, r2, r0, ror #26 │ │ │ │ + rsceq r1, r2, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ec614 │ │ │ │ ldr r1, [pc, #144] @ 3ec618 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941753,17 +941753,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 3ec5c4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, ror sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, ip, asr #30 │ │ │ │ + rsceq r1, r2, ip, ror #30 │ │ │ │ cmneq r5, ip, lsr #20 │ │ │ │ - rsceq r1, r2, r4, lsr #25 │ │ │ │ + rsceq r1, r2, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ec6e4 │ │ │ │ ldr r1, [pc, #164] @ 3ec6e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941805,17 +941805,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ec694 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r5, #-152]! @ 0xffffff68 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsheq r9, [r5], #80 @ 0x50 @ │ │ │ │ + rscseq r9, r5, r0, lsl r6 │ │ │ │ cmneq r5, ip, asr r9 │ │ │ │ - ldrdeq r1, [r2], #176 @ 0xb0 @ │ │ │ │ + strdeq r1, [r2], #176 @ 0xb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ec7b4 │ │ │ │ ldr r1, [pc, #164] @ 3ec7b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941857,17 +941857,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ec764 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, ror #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq r9, r5, r0, lsr #10 │ │ │ │ + rscseq r9, r5, r0, asr #10 │ │ │ │ cmneq r5, ip, lsl #17 │ │ │ │ - rsceq r1, r2, r0, lsl #22 │ │ │ │ + rsceq r1, r2, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ec880 │ │ │ │ ldr r1, [pc, #160] @ 3ec884 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941908,17 +941908,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ec830 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsl r8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r1, [r2], #172 @ 0xac @ │ │ │ │ + ldrdeq r1, [r2], #172 @ 0xac @ │ │ │ │ cmneq r5, r0, asr #15 │ │ │ │ - rsceq r1, r2, r4, lsr sl │ │ │ │ + rsceq r1, r2, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ec950 │ │ │ │ ldr r1, [pc, #164] @ 3ec954 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -941960,17 +941960,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ec900 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, asr #14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, ip, asr #24 │ │ │ │ + rsceq r1, r2, ip, ror #24 │ │ │ │ ldrsheq r3, [r5, #-96]! @ 0xffffffa0 │ │ │ │ - rsceq r1, r2, r4, ror #18 │ │ │ │ + rsceq r1, r2, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3eca20 │ │ │ │ ldr r1, [pc, #164] @ 3eca24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942012,17 +942012,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ec9d0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, ror r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r4, lsl #23 │ │ │ │ + rsceq r1, r2, r4, lsr #23 │ │ │ │ cmneq r5, r0, lsr #12 │ │ │ │ - smlaleq r1, r2, r4, r8 │ │ │ │ + strheq r1, [r2], #132 @ 0x84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ecaec │ │ │ │ ldr r1, [pc, #160] @ 3ecaf0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942063,17 +942063,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3eca9c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r1, [r2], #164 @ 0xa4 @ │ │ │ │ + ldrdeq r1, [r2], #164 @ 0xa4 @ │ │ │ │ cmneq r5, r4, asr r5 │ │ │ │ - rsceq r1, r2, r8, asr #15 │ │ │ │ + rsceq r1, r2, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ecbb8 │ │ │ │ ldr r1, [pc, #160] @ 3ecbbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942114,17 +942114,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ecb68 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, ror #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rscseq ip, r0, r8, lsl #18 │ │ │ │ + rscseq ip, r0, r8, lsr #18 │ │ │ │ cmneq r5, r8, lsl #9 │ │ │ │ - strdeq r1, [r2], #108 @ 0x6c @ │ │ │ │ + rsceq r1, r2, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 3ecc7c │ │ │ │ ldr r1, [pc, #152] @ 3ecc80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942163,17 +942163,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ b 3ecc2c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, lsl r4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, ip, lsr #18 │ │ │ │ + rsceq r1, r2, ip, asr #18 │ │ │ │ cmneq r5, r4, asr #7 │ │ │ │ - rsceq r1, r2, ip, lsr r6 │ │ │ │ + rsceq r1, r2, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 3ecd40 │ │ │ │ ldr r1, [pc, #152] @ 3ecd44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942212,17 +942212,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ b 3eccf0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, asr r3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r4, ror r8 │ │ │ │ + smlaleq r1, r2, r4, r8 │ │ │ │ cmneq r5, r0, lsl #6 │ │ │ │ - rsceq r1, r2, r8, ror r5 │ │ │ │ + smlaleq r1, r2, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ece0c │ │ │ │ ldr r1, [pc, #160] @ 3ece10 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942263,17 +942263,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ecdbc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r4, asr #15 │ │ │ │ + rsceq r1, r2, r4, ror #15 │ │ │ │ cmneq r5, r4, lsr r2 │ │ │ │ - rsceq r1, r2, r8, lsr #9 │ │ │ │ + rsceq r1, r2, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 3eced0 │ │ │ │ ldr r1, [pc, #152] @ 3eced4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942312,17 +942312,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ b 3ece80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, asr #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r4, lsl #14 │ │ │ │ + rsceq r1, r2, r4, lsr #14 │ │ │ │ cmneq r5, r0, ror r1 │ │ │ │ - rsceq r1, r2, r8, ror #7 │ │ │ │ + rsceq r1, r2, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ecf9c │ │ │ │ ldr r1, [pc, #160] @ 3ecfa0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942363,17 +942363,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ecf4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r5, #-12]! │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, ip, ror #7 │ │ │ │ + rsceq r1, r2, ip, lsl #8 │ │ │ │ cmneq r5, r4, lsr #1 │ │ │ │ - rsceq r1, r2, r8, lsl r3 │ │ │ │ + rsceq r1, r2, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed068 │ │ │ │ ldr r1, [pc, #160] @ 3ed06c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942414,17 +942414,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed018 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsr r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r6, r2, r8, ror #29 │ │ │ │ + rsceq r6, r2, r8, lsl #30 │ │ │ │ ldrsbeq r2, [r5, #-248]! @ 0xffffff08 │ │ │ │ - rsceq r1, r2, ip, asr #4 │ │ │ │ + rsceq r1, r2, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed134 │ │ │ │ ldr r1, [pc, #160] @ 3ed138 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942465,17 +942465,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed0e4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, ror #30 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r0, ror #4 │ │ │ │ + rsceq r1, r2, r0, lsl #5 │ │ │ │ cmneq r5, ip, lsl #30 │ │ │ │ - rsceq r1, r2, r0, lsl #3 │ │ │ │ + rsceq r1, r2, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed200 │ │ │ │ ldr r1, [pc, #160] @ 3ed204 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942516,17 +942516,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ed1b0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01752e98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r1, [r2], #28 @ │ │ │ │ + ldrdeq r1, [r2], #28 @ │ │ │ │ cmneq r5, r0, asr #28 │ │ │ │ - strheq r1, [r2], #4 @ │ │ │ │ + ldrdeq r1, [r2], #4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed2cc │ │ │ │ ldr r1, [pc, #160] @ 3ed2d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942567,17 +942567,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed27c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, asr #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r8, r2, r4, lsr #7 │ │ │ │ + rsceq r8, r2, r4, asr #7 │ │ │ │ cmneq r5, r4, ror sp │ │ │ │ - rsceq r0, r2, r8, ror #31 │ │ │ │ + rsceq r1, r2, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #156] @ 3ed394 │ │ │ │ ldr r1, [pc, #156] @ 3ed398 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942617,17 +942617,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r4 │ │ │ │ b 3ed344 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsl #26 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r1, [r3], #116 @ 0x74 @ │ │ │ │ + strdeq r1, [r3], #116 @ 0x74 @ │ │ │ │ cmneq r5, ip, lsr #25 │ │ │ │ - rsceq r0, r2, r4, lsr #30 │ │ │ │ + rsceq r0, r2, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed460 │ │ │ │ ldr r1, [pc, #160] @ 3ed464 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942668,17 +942668,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed410 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r2, r4, lsl #2 │ │ │ │ + rsceq r1, r2, r4, lsr #2 │ │ │ │ cmneq r5, r0, ror #23 │ │ │ │ - rsceq r0, r2, r4, asr lr │ │ │ │ + rsceq r0, r2, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed52c │ │ │ │ ldr r1, [pc, #160] @ 3ed530 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942719,17 +942719,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed4dc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, ror #22 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaleq r0, r2, r8, lr │ │ │ │ + strheq r0, [r2], #232 @ 0xe8 @ │ │ │ │ cmneq r5, r4, lsl fp │ │ │ │ - rsceq r0, r2, r8, lsl #27 │ │ │ │ + rsceq r0, r2, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed5f8 │ │ │ │ ldr r1, [pc, #160] @ 3ed5fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942770,17 +942770,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed5a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsbeq r3, [r2], #84 @ 0x54 @ │ │ │ │ + ldrsheq r3, [r2], #84 @ 0x54 @ │ │ │ │ cmneq r5, r8, asr #20 │ │ │ │ - strheq r0, [r2], #204 @ 0xcc @ │ │ │ │ + ldrdeq r0, [r2], #204 @ 0xcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ed6c4 │ │ │ │ ldr r1, [pc, #160] @ 3ed6c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942821,17 +942821,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed674 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r5, #-148]! @ 0xffffff6c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, ip, lsr #30 │ │ │ │ + rsceq r0, r2, ip, asr #30 │ │ │ │ cmneq r5, ip, ror r9 │ │ │ │ - strdeq r0, [r2], #176 @ 0xb0 @ │ │ │ │ + rsceq r0, r2, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ed794 │ │ │ │ ldr r1, [pc, #164] @ 3ed798 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942873,17 +942873,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ed744 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, ip, ror ip │ │ │ │ + smlaleq r0, r2, ip, ip │ │ │ │ cmneq r5, ip, lsr #17 │ │ │ │ - rsceq r0, r2, r0, lsr #22 │ │ │ │ + rsceq r0, r2, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ed864 │ │ │ │ ldr r1, [pc, #164] @ 3ed868 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942925,17 +942925,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ed814 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, ip, lsr #23 │ │ │ │ + rsceq r0, r2, ip, asr #23 │ │ │ │ ldrsbeq r2, [r5, #-124]! @ 0xffffff84 │ │ │ │ - rsceq r0, r2, r0, asr sl │ │ │ │ + rsceq r0, r2, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 3ed934 │ │ │ │ ldr r1, [pc, #164] @ 3ed938 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -942977,17 +942977,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, r4 │ │ │ │ b 3ed8e4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, ror #14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r2], #172 @ 0xac @ │ │ │ │ + strdeq r0, [r2], #172 @ 0xac @ │ │ │ │ cmneq r5, ip, lsl #14 │ │ │ │ - rsceq r0, r2, r0, lsl #19 │ │ │ │ + rsceq r0, r2, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3eda00 │ │ │ │ ldr r1, [pc, #160] @ 3eda04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943028,17 +943028,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ed9b0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01752698 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, ip, lsl #20 │ │ │ │ + rsceq r0, r2, ip, lsr #20 │ │ │ │ cmneq r5, r0, asr #12 │ │ │ │ - strheq r0, [r2], #132 @ 0x84 @ │ │ │ │ + ldrdeq r0, [r2], #132 @ 0x84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 3edad4 │ │ │ │ ldr r1, [pc, #168] @ 3edad8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943081,17 +943081,17 @@ │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r4 │ │ │ │ b 3eda84 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, asr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r1, r3, r0, lsr #1 │ │ │ │ + rsceq r1, r3, r0, asr #1 │ │ │ │ cmneq r5, ip, ror #10 │ │ │ │ - rsceq r0, r2, r4, ror #15 │ │ │ │ + rsceq r0, r2, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3edba0 │ │ │ │ ldr r1, [pc, #160] @ 3edba4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943132,17 +943132,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3edb50 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq r0, [r2], #116 @ 0x74 @ │ │ │ │ + rsceq r0, r2, r4, lsl r8 │ │ │ │ cmneq r5, r0, lsr #9 │ │ │ │ - rsceq r0, r2, r4, lsl r7 │ │ │ │ + rsceq r0, r2, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3edc6c │ │ │ │ ldr r1, [pc, #160] @ 3edc70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943183,17 +943183,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3edc1c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, ip, lsr #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r6, r2, r4, ror #5 │ │ │ │ + rsceq r6, r2, r4, lsl #6 │ │ │ │ ldrsbeq r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ - rsceq r0, r2, r8, asr #12 │ │ │ │ + rsceq r0, r2, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3edd38 │ │ │ │ ldr r1, [pc, #160] @ 3edd3c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943234,17 +943234,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3edce8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r0, ror #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, r0, asr r6 │ │ │ │ + rsceq r0, r2, r0, ror r6 │ │ │ │ cmneq r5, r8, lsl #6 │ │ │ │ - rsceq r0, r2, ip, ror r5 │ │ │ │ + smlaleq r0, r2, ip, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ede04 │ │ │ │ ldr r1, [pc, #160] @ 3ede08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943285,17 +943285,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3eddb4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01752294 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, r8, lsr r5 │ │ │ │ + rsceq r0, r2, r8, asr r5 │ │ │ │ cmneq r5, ip, lsr r2 │ │ │ │ - strheq r0, [r2], #64 @ 0x40 @ │ │ │ │ + ldrdeq r0, [r2], #64 @ 0x40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3eded0 │ │ │ │ ldr r1, [pc, #160] @ 3eded4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943336,17 +943336,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3ede80 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r8, asr #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, ip, ror #8 │ │ │ │ + rsceq r0, r2, ip, lsl #9 │ │ │ │ cmneq r5, r0, ror r1 │ │ │ │ - rsceq r0, r2, r4, ror #7 │ │ │ │ + rsceq r0, r2, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3edf9c │ │ │ │ ldr r1, [pc, #160] @ 3edfa0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -943387,17 +943387,17 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3e8cb8 │ │ │ │ mov r0, #1 │ │ │ │ b 3edf4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [r5, #-12]! │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r0, r2, r0, lsr #7 │ │ │ │ + rsceq r0, r2, r0, asr #7 │ │ │ │ cmneq r5, r4, lsr #1 │ │ │ │ - rsceq r0, r2, r8, lsl r3 │ │ │ │ + rsceq r0, r2, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 3ee148 │ │ │ │ mov r5, r3 │ │ │ │ @@ -943495,29 +943495,29 @@ │ │ │ │ add r6, r6, r3, lsl #3 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ b 3ee044 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r5, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01751f94 │ │ │ │ - strheq r2, [pc], #184 @ │ │ │ │ - rsceq r0, r2, r8, lsr #9 │ │ │ │ + ldrdeq r2, [pc], #184 @ │ │ │ │ + rsceq r0, r2, r8, asr #9 │ │ │ │ @ instruction: 0xffffacec │ │ │ │ lsr r3, r0, #7 │ │ │ │ cmp r3, #8 │ │ │ │ beq 3ee17c │ │ │ │ ldr r3, [pc, #20] @ 3ee188 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r0, lsl #2] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 3ee18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmneq sp, r4, asr #31 │ │ │ │ - rsceq r3, r2, r0, asr #5 │ │ │ │ + rsceq r3, r2, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r2 │ │ │ │ mov lr, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ee1fc │ │ │ │ @@ -943537,16 +943537,16 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ee1f8 │ │ │ │ ldr r0, [pc, #24] @ 3ee208 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 54210 <__longjmp_chk@plt> │ │ │ │ bl 53de4 │ │ │ │ - smlaleq r3, r2, r0, r2 │ │ │ │ - rsceq r9, r1, ip, ror #9 │ │ │ │ + strheq r3, [r2], #32 @ │ │ │ │ + rsceq r9, r1, ip, lsl #10 │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ cmneq r6, r8, ror lr │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r1, r0 │ │ │ │ movcs r0, #0 │ │ │ │ movcc r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -943636,15 +943636,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #28] │ │ │ │ str r4, [r1, r3, lsl #2] │ │ │ │ b 3ee2e8 │ │ │ │ - smlalbteq lr, r7, r4, r7 │ │ │ │ + smlaltteq lr, r7, ip, r7 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ @@ -944028,16 +944028,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r0, #1 │ │ │ │ bl 533b8 │ │ │ │ - rsceq r2, r2, r4, lsr #24 │ │ │ │ - rsceq r8, r1, r4, lsl sp │ │ │ │ + rsceq r2, r2, r4, asr #24 │ │ │ │ + rsceq r8, r1, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3ee9e8 │ │ │ │ @@ -945047,18 +945047,18 @@ │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ ldrsbeq r0, [r5, #-240]! @ 0xffffff10 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ andseq r0, r8, r3 │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ - cmpeq r7, r0, lsl r3 │ │ │ │ + cmpeq r7, r8, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - cmpeq r7, r8, asr r2 │ │ │ │ + smlalbbeq sp, r7, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ bl 2ebb14 │ │ │ │ @@ -947164,16 +947164,16 @@ │ │ │ │ b 3f1a40 │ │ │ │ mvn r3, #0 │ │ │ │ b 3f1a40 │ │ │ │ mvn r2, #0 │ │ │ │ b 3f19b8 │ │ │ │ mvn r3, #0 │ │ │ │ b 3f19f4 │ │ │ │ - smlaltteq fp, r7, ip, r0 │ │ │ │ - smlaltteq sl, r7, r4, pc @ │ │ │ │ + cmpeq r7, r4, lsl r1 │ │ │ │ + cmpeq r7, ip │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r2, [r0, #4] │ │ │ │ lsr r3, r2, #7 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3f1b0c │ │ │ │ @@ -947259,17 +947259,17 @@ │ │ │ │ b 3f1ba8 │ │ │ │ mov r2, #0 │ │ │ │ b 3f1ba8 │ │ │ │ mvn r3, #0 │ │ │ │ b 3f1b60 │ │ │ │ mvn r2, #0 │ │ │ │ b 3f1ba8 │ │ │ │ - cmpeq r7, r8, asr #30 │ │ │ │ - ldrdeq sl, [r7, #-233] @ 0xffffff17 │ │ │ │ - smlalbteq sl, r7, r1, lr │ │ │ │ + cmpeq r7, r0, ror pc │ │ │ │ + cmpeq r7, r1, lsl #30 │ │ │ │ + smlaltteq sl, r7, r9, lr │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ @@ -947295,16 +947295,16 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, #12 │ │ │ │ bne 3f1c94 │ │ │ │ b 3f1c80 │ │ │ │ - smlalbteq sl, r7, r0, lr │ │ │ │ - @ instruction: 0x0147ae94 │ │ │ │ + smlaltteq sl, r7, r8, lr │ │ │ │ + strheq sl, [r7, #-236] @ 0xffffff14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr lr, [r0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ ldr ip, [pc, #1928] @ 3f245c │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -947786,28 +947786,28 @@ │ │ │ │ ldr r3, [pc, #100] @ 3f24b0 │ │ │ │ cmp r4, r3 │ │ │ │ bne 3f2434 │ │ │ │ b 3f23d0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ udf #0 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - cmpeq r7, lr, lsr sp │ │ │ │ + cmpeq r7, r6, ror #26 │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - cmpeq r7, r0, lsr #24 │ │ │ │ + cmpeq r7, r8, asr #24 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ @ instruction: 0x06000137 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - @ instruction: 0x0147a896 │ │ │ │ - cmpeq r7, r6, ror r8 │ │ │ │ - cmpeq r7, lr, asr r8 │ │ │ │ + strheq sl, [r7, #-142] @ 0xffffff72 │ │ │ │ + @ instruction: 0x0147a89e │ │ │ │ + smlalbbeq sl, r7, r6, r8 │ │ │ │ muleq r0, r6, r1 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ @@ -947912,15 +947912,15 @@ │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #407] @ 0x197 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - smlaltbeq sl, r7, lr, r4 │ │ │ │ + ldrdeq sl, [r7, #-70] @ 0xffffffba │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ beq 3f26e4 │ │ │ │ sub r3, r3, #308 @ 0x134 │ │ │ │ sub r3, r3, #3 │ │ │ │ @@ -948122,15 +948122,15 @@ │ │ │ │ movne r0, #4 │ │ │ │ bx lr │ │ │ │ mov r0, #6 │ │ │ │ bx lr │ │ │ │ mov r0, #5 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - cmpeq r7, ip, ror r2 │ │ │ │ + smlaltbeq sl, r7, r4, r2 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ mov r4, r1 │ │ │ │ @@ -948588,15 +948588,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ b 3f3040 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - smlalbteq r9, r7, r8, fp │ │ │ │ + strdeq r9, [r7, #-176] @ 0xffffff50 │ │ │ │ @ instruction: 0xff800000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000001bf │ │ │ │ svcvc 0x00800000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -948607,17 +948607,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3f3138 │ │ │ │ ldr r0, [pc, #24] @ 3f313c │ │ │ │ ldr r2, [pc, #24] @ 3f3140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmpeq r7, r8, asr r8 │ │ │ │ - rsceq r9, r1, r8, rrx │ │ │ │ - rscseq r7, r0, r8, lsl #31 │ │ │ │ + smlalbbeq sl, r7, r0, r8 │ │ │ │ + rsceq r9, r1, r8, lsl #1 │ │ │ │ + rscseq r7, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ ldr r3, [pc, #84] @ 3f31a0 │ │ │ │ cmp r0, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ bhi 3f3174 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r0 │ │ │ │ @@ -948648,17 +948648,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3f31dc │ │ │ │ ldr r0, [pc, #24] @ 3f31e0 │ │ │ │ ldr r2, [pc, #24] @ 3f31e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmpeq r7, r8, ror r7 │ │ │ │ - rsceq r8, r1, r4, asr #31 │ │ │ │ - rscseq r7, r0, r4, ror #29 │ │ │ │ + smlaltbeq sl, r7, r0, r7 │ │ │ │ + rsceq r8, r1, r4, ror #31 │ │ │ │ + rscseq r7, r0, r4, lsl #30 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-16] │ │ │ │ @@ -948697,15 +948697,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r4, r8, ror #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq lr, pc, r8, asr #2 │ │ │ │ + rsceq lr, pc, r8, ror #2 │ │ │ │ cmneq r4, r4, lsr #27 │ │ │ │ cmp r0, #38 @ 0x26 │ │ │ │ bhi 3f32d4 │ │ │ │ ldr r3, [pc, #68] @ 3f32f8 │ │ │ │ sub r0, r0, #18 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #20 │ │ │ │ @@ -948720,15 +948720,15 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ mov r0, #5 │ │ │ │ bx lr │ │ │ │ mov r0, #4 │ │ │ │ bx lr │ │ │ │ - cmpeq r7, r0, asr #18 │ │ │ │ + cmpeq r7, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -951100,15 +951100,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ b 3f57b0 │ │ │ │ mov r1, r2 │ │ │ │ b 3f57b0 │ │ │ │ - cmpeq r7, r9, ror r4 │ │ │ │ + smlaltbeq r7, r7, r1, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #600] @ 3f5a9c │ │ │ │ ldr r3, [pc, #600] @ 3f5aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -952332,27 +952332,27 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 40bdb8 │ │ │ │ cmneq r4, r0, lsl sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsheq r9, [r4, #-148]! @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - smlaltbeq r6, r7, sl, r5 │ │ │ │ + ldrdeq r6, [r7, #-82] @ 0xffffffae │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - cmpeq r7, lr, lsl r5 │ │ │ │ + cmpeq r7, r6, asr #10 │ │ │ │ ldrsbeq r9, [r4, #-104]! @ 0xffffff98 │ │ │ │ - cmpeq r7, r4, asr #6 │ │ │ │ - cmpeq r7, ip, lsl #6 │ │ │ │ - rsceq sl, r1, r4, lsr #25 │ │ │ │ + cmpeq r7, ip, ror #6 │ │ │ │ + cmpeq r7, r4, lsr r3 │ │ │ │ + rsceq sl, r1, r4, asr #25 │ │ │ │ cmneq r4, r4, asr r5 │ │ │ │ - strdeq sl, [r1], #188 @ 0xbc @ │ │ │ │ - rsceq sl, r1, ip, lsr #23 │ │ │ │ - rsceq r1, r1, r8, lsl #8 │ │ │ │ - rsceq sl, r1, r8, lsl fp │ │ │ │ - rsceq sl, r1, r8, lsl fp │ │ │ │ + rsceq sl, r1, ip, lsl ip │ │ │ │ + rsceq sl, r1, ip, asr #23 │ │ │ │ + rsceq r1, r1, r8, lsr #8 │ │ │ │ + rsceq sl, r1, r8, lsr fp │ │ │ │ + rsceq sl, r1, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #920] @ 3f6f50 │ │ │ │ mov r9, r3 │ │ │ │ @@ -952586,17 +952586,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ b 3f6d0c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r4, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrsheq r9, [r4, #-60]! @ 0xffffffc4 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmpeq r7, r4, rrx │ │ │ │ + smlalbbeq r6, r7, ip, r0 │ │ │ │ ldrheq r9, [r4, #-32]! @ 0xffffffe0 │ │ │ │ - cmpeq r7, r8, ror #30 │ │ │ │ + @ instruction: 0x01475f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #504] @ 3f7180 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ @@ -953690,23 +953690,23 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ cmneq r4, r8, asr #20 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r4, r8, lsr #20 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - ldrdeq r5, [r7, #-96] @ 0xffffffa0 │ │ │ │ + strdeq r5, [r7, #-104] @ 0xffffff98 │ │ │ │ cmneq r4, r4, lsr #14 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsceq r9, r1, r4, asr #15 │ │ │ │ - strheq r9, [r1], #96 @ 0x60 @ │ │ │ │ - rsceq r9, r1, ip, lsr r7 │ │ │ │ - rsceq r9, r1, r8, asr #13 │ │ │ │ - rsceq r9, r1, r4, asr r7 │ │ │ │ + rsceq r9, r1, r4, ror #15 │ │ │ │ + ldrdeq r9, [r1], #96 @ 0x60 @ │ │ │ │ + rsceq r9, r1, ip, asr r7 │ │ │ │ + rsceq r9, r1, r8, ror #13 │ │ │ │ + rsceq r9, r1, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #816] @ 3f8410 │ │ │ │ ldr r8, [r6, #20] │ │ │ │ @@ -954228,16 +954228,16 @@ │ │ │ │ ldr r3, [r3, #20] │ │ │ │ udf #0 │ │ │ │ ldrheq r7, [r4, #-184]! @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01747b90 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ cmneq r4, r0, asr #20 │ │ │ │ - cmpeq r7, r8, ror r6 │ │ │ │ - cmpeq r7, r8, ror #12 │ │ │ │ + smlaltbeq r4, r7, r0, r6 │ │ │ │ + @ instruction: 0x01474690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #824] @ 3f8c60 │ │ │ │ ldr r3, [pc, #824] @ 3f8c64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -956160,15 +956160,15 @@ │ │ │ │ mov fp, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3fa2c8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r4, r8, ror #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ - cmpeq r7, r4, asr sp │ │ │ │ + cmpeq r7, ip, ror sp │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ cmneq r4, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -956519,15 +956519,15 @@ │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ b 3fab04 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r4, r4, asr r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r4, r8, lsl r6 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - strheq r2, [r7, #-56] @ 0xffffffc8 │ │ │ │ + smlaltteq r2, r7, r0, r3 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ ldrsbeq r5, [r4, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r5, lsl r3 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ andeq r0, r0, r7, lsl r3 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ @@ -957411,26 +957411,26 @@ │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ stm sl, {r0, r1, r2, r3} │ │ │ │ b 3fb4d8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r4, #-44]! @ 0xffffffd4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r7, r6, rrx │ │ │ │ + smlalbbeq r2, r7, lr, r0 │ │ │ │ andeq ip, r2, pc, lsl #11 │ │ │ │ - smlaleq r6, r1, r8, sl │ │ │ │ - rsceq r6, r1, r4, asr sl │ │ │ │ + strheq r6, [r1], #168 @ 0xa8 @ │ │ │ │ + rsceq r6, r1, r4, ror sl │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ - strheq r1, [r7, #-250] @ 0xffffff06 │ │ │ │ - cmpeq r7, r4, ror pc │ │ │ │ - cmpeq r7, r2, ror #30 │ │ │ │ - cmpeq r7, lr, asr pc │ │ │ │ - cmpeq r7, r4, asr #30 │ │ │ │ - cmpeq r7, lr, lsl pc │ │ │ │ + smlaltteq r1, r7, r2, pc @ │ │ │ │ + @ instruction: 0x01471f9c │ │ │ │ + smlalbbeq r1, r7, sl, pc @ │ │ │ │ + smlalbbeq r1, r7, r6, pc @ │ │ │ │ + cmpeq r7, ip, ror #30 │ │ │ │ + cmpeq r7, r6, asr #30 │ │ │ │ cmneq r4, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #3616] @ 0xe20 │ │ │ │ sub sp, sp, #444 @ 0x1bc │ │ │ │ @@ -958458,30 +958458,30 @@ │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ b 3fbf48 │ │ │ │ ldrsbeq r4, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq r4, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ - cmpeq r7, sl, asr #4 │ │ │ │ + cmpeq r7, r2, ror r2 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - strheq r1, [r7, #-8] │ │ │ │ + smlaltteq r1, r7, r0, r0 │ │ │ │ cmneq r4, r4, ror r1 │ │ │ │ - rsceq r5, r1, r8, asr sl │ │ │ │ - rsceq r5, r1, r0, lsl #19 │ │ │ │ + rsceq r5, r1, r8, ror sl │ │ │ │ + rsceq r5, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ - qdaddeq r1, sl, r7 │ │ │ │ + smlalbbeq r1, r7, r2, r0 │ │ │ │ andeq ip, r2, pc, lsl #11 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ - rsceq r4, r1, ip, ror #23 │ │ │ │ + rsceq r4, r1, ip, lsl #24 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ @@ -960624,20 +960624,20 @@ │ │ │ │ b 3fc170 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ - rsceq r3, r1, r8, ror r3 │ │ │ │ + smlaleq r3, r1, r8, r3 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - rsceq r2, r1, r8, ror #30 │ │ │ │ - strdeq r2, [r1], #252 @ 0xfc @ │ │ │ │ + rsceq r2, r1, r8, lsl #31 │ │ │ │ + rsceq r3, r1, ip, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ @@ -962787,15 +962787,15 @@ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - ldrdeq r0, [r1], #244 @ 0xf4 @ │ │ │ │ + strdeq r0, [r1], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ @@ -963691,37 +963691,37 @@ │ │ │ │ andeq r2, r0, r0, asr r0 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ cmneq r3, r8, lsl sp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r3, ip, ror #25 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - @ instruction: 0x0146bd92 │ │ │ │ + strheq fp, [r6, #-218] @ 0xffffff26 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ muleq r0, sl, r2 │ │ │ │ - strdeq ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ - rsceq r0, r1, ip, ror r5 │ │ │ │ + cmpeq r6, r4, lsr #4 │ │ │ │ + smlaleq r0, r1, ip, r5 │ │ │ │ cmneq r3, ip, lsr #23 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ ldrsbeq lr, [r3, #-152]! @ 0xffffff68 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ - ldrdeq pc, [r0], #232 @ 0xe8 @ │ │ │ │ + strdeq pc, [r0], #232 @ 0xe8 @ │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ - cmpeq r6, ip, ror #22 │ │ │ │ + @ instruction: 0x0146bb94 │ │ │ │ andeq r0, r0, r1, lsr r2 │ │ │ │ andeq r0, r0, pc, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl #5 │ │ │ │ - cmpeq r6, r8, lsr #14 │ │ │ │ + cmpeq r6, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - cmpeq r6, r0, lsl lr │ │ │ │ + cmpeq r6, r8, lsr lr │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ muleq r0, sp, r2 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #40960 @ 0xa000 │ │ │ │ ldrb r3, [r3, #2521] @ 0x9d9 │ │ │ │ @@ -965781,27 +965781,27 @@ │ │ │ │ mov r6, #3 │ │ │ │ b 402974 │ │ │ │ mov r3, #6 │ │ │ │ b 40312c │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 403d0c │ │ │ │ - cmpeq r6, ip, asr #18 │ │ │ │ + cmpeq r6, r4, ror r9 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - cmpeq r6, ip, lsr #12 │ │ │ │ + cmpeq r6, r4, asr r6 │ │ │ │ muleq r0, lr, r2 │ │ │ │ - @ instruction: 0x0146a598 │ │ │ │ - cmpeq r6, r4, lsr #10 │ │ │ │ + smlalbteq sl, r6, r0, r5 │ │ │ │ + cmpeq r6, ip, asr #10 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ - cmpeq r6, r8, lsl #8 │ │ │ │ + cmpeq r6, r0, lsr r4 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ muleq r0, sl, r2 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - cmpeq r6, r2, lsl ip │ │ │ │ - cmpeq r6, lr, ror #10 │ │ │ │ + cmpeq r6, sl, lsr ip │ │ │ │ + @ instruction: 0x01469596 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ mov r3, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 40450c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ @@ -967271,29 +967271,29 @@ │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ mov r3, ip │ │ │ │ mov r2, #0 │ │ │ │ b 405544 │ │ │ │ cmneq r3, ip, lsr r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r6, r2, lsl #2 │ │ │ │ + cmpeq r6, sl, lsr #2 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ ldrsbeq fp, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - smlaltteq r8, r6, r2, sp │ │ │ │ - rsceq sp, r0, r0, asr #32 │ │ │ │ + cmpeq r6, sl, lsl #28 │ │ │ │ + rsceq sp, r0, r0, rrx │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ - cmpeq r6, r6, asr #20 │ │ │ │ + cmpeq r6, lr, ror #20 │ │ │ │ cmneq r3, ip, lsl r0 │ │ │ │ - rsceq ip, r0, ip, ror r9 │ │ │ │ - rsceq r2, r0, ip, asr ip │ │ │ │ - rsceq ip, r0, r8, ror #17 │ │ │ │ + smlaleq ip, r0, ip, r9 │ │ │ │ + rsceq r2, r0, ip, ror ip │ │ │ │ + rsceq ip, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - rsceq fp, r0, ip, asr #28 │ │ │ │ + rsceq fp, r0, ip, ror #28 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ @@ -969200,32 +969200,32 @@ │ │ │ │ bl 40bdb8 │ │ │ │ ldr r1, [pc, #84] @ 40733c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ - cmpeq r6, ip, lsr #26 │ │ │ │ + cmpeq r6, r4, asr sp │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsceq sl, r0, r8, ror ip │ │ │ │ + smlaleq sl, r0, r8, ip │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ muleq r0, r3, r2 │ │ │ │ ldrbtmi ip, [pc], #-0 @ 407314 │ │ │ │ submi r0, r0, r0 │ │ │ │ ldrbmi pc, [pc, -r0, lsl #30]! @ │ │ │ │ - rsceq sl, r0, ip, lsl #15 │ │ │ │ - rsceq sl, r0, ip, lsr #18 │ │ │ │ - rsceq sl, r0, ip, lsl #16 │ │ │ │ - rsceq sl, r0, r4, ror #15 │ │ │ │ - strheq sl, [r0], #124 @ 0x7c @ │ │ │ │ - smlaleq sl, r0, r0, r7 │ │ │ │ - rsceq sl, r0, r4, ror #14 │ │ │ │ - rsceq sl, r0, r8, lsr r7 │ │ │ │ - rsceq sl, r0, ip, lsl #14 │ │ │ │ - rsceq sl, r0, r0, ror #13 │ │ │ │ + rsceq sl, r0, ip, lsr #15 │ │ │ │ + rsceq sl, r0, ip, asr #18 │ │ │ │ + rsceq sl, r0, ip, lsr #16 │ │ │ │ + rsceq sl, r0, r4, lsl #16 │ │ │ │ + ldrdeq sl, [r0], #124 @ 0x7c @ │ │ │ │ + strheq sl, [r0], #112 @ 0x70 @ │ │ │ │ + rsceq sl, r0, r4, lsl #15 │ │ │ │ + rsceq sl, r0, r8, asr r7 │ │ │ │ + rsceq sl, r0, ip, lsr #14 │ │ │ │ + rsceq sl, r0, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [pc, #2068] @ 407b70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -969744,19 +969744,19 @@ │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ bl 3f00ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ @ instruction: 0x01738c98 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalbbeq r6, r6, r4, r5 @ │ │ │ │ + smlaltbeq r6, r6, ip, r5 @ │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ cmneq r3, r0, lsr #22 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsceq sl, r0, r0, asr r1 │ │ │ │ + rsceq sl, r0, r0, ror r1 │ │ │ │ ldr r2, [pc, #64] @ 407bd4 │ │ │ │ ldr ip, [pc, #64] @ 407bd8 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r2, ip] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ @@ -971055,41 +971055,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 40b244 │ │ │ │ mov r2, #0 │ │ │ │ add ip, r5, #536 @ 0x218 │ │ │ │ b 40906c │ │ │ │ ldrsbeq r7, [r3, #-248]! @ 0xffffff08 │ │ │ │ ldrsbeq r7, [r3, #-244]! @ 0xffffff0c │ │ │ │ - rsceq r9, lr, r8, asr #6 │ │ │ │ + rsceq r9, lr, r8, ror #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmpeq r6, r8, lsr #18 │ │ │ │ - ldrdeq r5, [r6, #-140] @ 0xffffff74 │ │ │ │ - cmpeq r6, r0, lsr r8 │ │ │ │ + cmpeq r6, r0, asr r9 │ │ │ │ + cmpeq r6, r4, lsl #18 │ │ │ │ + cmpeq r6, r8, asr r8 │ │ │ │ ldrheq r7, [r3, #-236]! @ 0xffffff14 │ │ │ │ - cmpeq r6, r6, lsr r7 │ │ │ │ + cmpeq r6, lr, asr r7 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq r6, r0, asr #22 │ │ │ │ - strheq r7, [r0], #220 @ 0xdc @ │ │ │ │ - rsceq r7, r0, r0, lsl #26 │ │ │ │ - sbcseq sp, pc, r8, lsr r7 @ │ │ │ │ - rsceq r7, r0, r4, ror sp │ │ │ │ - ldrdeq r7, [r0], #196 @ 0xc4 @ │ │ │ │ - sbcseq sp, pc, ip, lsl #14 │ │ │ │ - rsceq r7, r0, r8, lsr sp │ │ │ │ - rsceq r7, r0, r8, lsr #25 │ │ │ │ - sbcseq sp, pc, r0, ror #13 │ │ │ │ + cmpeq r6, r8, ror #22 │ │ │ │ + ldrdeq r7, [r0], #220 @ 0xdc @ │ │ │ │ + rsceq r7, r0, r0, lsr #26 │ │ │ │ + sbcseq sp, pc, r8, asr r7 @ │ │ │ │ + smlaleq r7, r0, r4, sp │ │ │ │ + strdeq r7, [r0], #196 @ 0xc4 @ │ │ │ │ + sbcseq sp, pc, ip, lsr #14 │ │ │ │ + rsceq r7, r0, r8, asr sp │ │ │ │ + rsceq r7, r0, r8, asr #25 │ │ │ │ + sbcseq sp, pc, r0, lsl #14 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ beq 40ae34 │ │ │ │ ldrb r4, [ip, r2, lsl #2] │ │ │ │ cmp r4, #17 │ │ │ │ bne 409060 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ @@ -973114,94 +973114,94 @@ │ │ │ │ str r2, [r1, #4] │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ b 4090f4 │ │ │ │ ldr r2, [fp, #-144] @ 0xffffff70 │ │ │ │ mov r3, #252 @ 0xfc │ │ │ │ str r3, [r2, #1428] @ 0x594 │ │ │ │ b 409374 │ │ │ │ - rsceq r7, r0, r0, lsr #25 │ │ │ │ - rsceq r7, r0, r0, lsr #24 │ │ │ │ - sbcseq sp, pc, r8, asr r6 @ │ │ │ │ - rsceq r7, r0, r4, ror #24 │ │ │ │ - strdeq r7, [r0], #180 @ 0xb4 @ │ │ │ │ - sbcseq sp, pc, ip, lsr #12 │ │ │ │ - smlaleq r7, r0, r0, fp │ │ │ │ - rsceq r7, r0, r0, lsr fp │ │ │ │ - sbcseq sp, pc, r8, ror #10 │ │ │ │ - rsceq r7, r0, r8, lsr #21 │ │ │ │ - strheq r7, [r0], #164 @ 0xa4 @ │ │ │ │ - sbcseq sp, pc, ip, ror #9 │ │ │ │ - strheq r7, [r0], #164 @ 0xa4 @ │ │ │ │ - sbcseq sp, pc, r0, ror r3 @ │ │ │ │ - rsceq r7, r0, r8, ror #20 │ │ │ │ - rsceq r7, r0, r4, lsl r9 │ │ │ │ - sbcseq sp, pc, ip, asr #6 │ │ │ │ - rsceq r7, r0, r4, asr #16 │ │ │ │ - ldrdeq r7, [r0], #108 @ 0x6c @ │ │ │ │ - sbcseq sp, pc, r4, lsl r1 @ │ │ │ │ + rsceq r7, r0, r0, asr #25 │ │ │ │ + rsceq r7, r0, r0, asr #24 │ │ │ │ + sbcseq sp, pc, r8, ror r6 @ │ │ │ │ + rsceq r7, r0, r4, lsl #25 │ │ │ │ + rsceq r7, r0, r4, lsl ip │ │ │ │ + sbcseq sp, pc, ip, asr #12 │ │ │ │ + strheq r7, [r0], #176 @ 0xb0 @ │ │ │ │ + rsceq r7, r0, r0, asr fp │ │ │ │ + sbcseq sp, pc, r8, lsl #11 │ │ │ │ + rsceq r7, r0, r8, asr #21 │ │ │ │ + ldrdeq r7, [r0], #164 @ 0xa4 @ │ │ │ │ + sbcseq sp, pc, ip, lsl #10 │ │ │ │ + ldrdeq r7, [r0], #164 @ 0xa4 @ │ │ │ │ + smullseq sp, pc, r0, r3 @ │ │ │ │ + rsceq r7, r0, r8, lsl #21 │ │ │ │ + rsceq r7, r0, r4, lsr r9 │ │ │ │ + sbcseq sp, pc, ip, ror #6 │ │ │ │ + rsceq r7, r0, r4, ror #16 │ │ │ │ + strdeq r7, [r0], #108 @ 0x6c @ │ │ │ │ + sbcseq sp, pc, r4, lsr r1 @ │ │ │ │ + rsceq r7, r0, r0, asr #13 │ │ │ │ + strheq r7, [r0], #104 @ 0x68 @ │ │ │ │ + ldrsheq sp, [pc], #0 @ │ │ │ │ + strheq r7, [r0], #100 @ 0x64 @ │ │ │ │ + rsceq r7, r0, ip, lsl #13 │ │ │ │ + sbcseq sp, pc, r4, asr #1 │ │ │ │ rsceq r7, r0, r0, lsr #13 │ │ │ │ - smlaleq r7, r0, r8, r6 │ │ │ │ - ldrsbeq sp, [pc], #0 @ │ │ │ │ - smlaleq r7, r0, r4, r6 │ │ │ │ - rsceq r7, r0, ip, ror #12 │ │ │ │ - sbcseq sp, pc, r4, lsr #1 │ │ │ │ - rsceq r7, r0, r0, lsl #13 │ │ │ │ - rsceq r7, r0, r0, asr #12 │ │ │ │ - sbcseq sp, pc, r8, ror r0 @ │ │ │ │ - rsceq r7, r0, ip, lsl #14 │ │ │ │ - rsceq r7, r0, r4, lsl r6 │ │ │ │ - sbcseq sp, pc, ip, asr #32 │ │ │ │ - rsceq r7, r0, r0, lsr #14 │ │ │ │ - rsceq r7, r0, r8, ror #11 │ │ │ │ - sbcseq sp, pc, r0, lsr #32 │ │ │ │ - smlaleq r7, r0, r0, r6 │ │ │ │ - strheq r7, [r0], #92 @ 0x5c @ │ │ │ │ - ldrsheq ip, [pc], #244 @ │ │ │ │ - strheq r7, [r0], #108 @ 0x6c @ │ │ │ │ - strdeq r7, [r0], #92 @ 0x5c @ │ │ │ │ - rsceq r7, r0, r0, ror #8 │ │ │ │ - rsceq r7, r0, ip, asr #6 │ │ │ │ - sbcseq ip, pc, r4, lsl #27 │ │ │ │ + rsceq r7, r0, r0, ror #12 │ │ │ │ + smullseq sp, pc, r8, r0 @ │ │ │ │ + rsceq r7, r0, ip, lsr #14 │ │ │ │ + rsceq r7, r0, r4, lsr r6 │ │ │ │ + sbcseq sp, pc, ip, rrx │ │ │ │ + rsceq r7, r0, r0, asr #14 │ │ │ │ + rsceq r7, r0, r8, lsl #12 │ │ │ │ + sbcseq sp, pc, r0, asr #32 │ │ │ │ + strheq r7, [r0], #96 @ 0x60 @ │ │ │ │ + ldrdeq r7, [r0], #92 @ 0x5c @ │ │ │ │ + sbcseq sp, pc, r4, lsl r0 @ │ │ │ │ + ldrdeq r7, [r0], #108 @ 0x6c @ │ │ │ │ + rsceq r7, r0, ip, lsl r6 │ │ │ │ + rsceq r7, r0, r0, lsl #9 │ │ │ │ + rsceq r7, r0, ip, ror #6 │ │ │ │ + sbcseq ip, pc, r4, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsceq r7, r0, r0, asr r1 │ │ │ │ - smlaleq r6, r0, r8, pc @ │ │ │ │ - ldrsbeq ip, [pc], #144 @ │ │ │ │ - rsceq r7, r0, r4, asr r1 │ │ │ │ - rsceq r6, r0, ip, ror #30 │ │ │ │ - sbcseq ip, pc, r4, lsr #19 │ │ │ │ - rsceq r7, r0, r8, asr #2 │ │ │ │ - rsceq r6, r0, r0, asr #30 │ │ │ │ - sbcseq ip, pc, r8, ror r9 @ │ │ │ │ - ldrdeq r7, [r0], #20 @ │ │ │ │ - rsceq r6, r0, r4, lsl pc │ │ │ │ - sbcseq ip, pc, ip, asr #18 │ │ │ │ - rsceq r7, r0, r0, lsr #32 │ │ │ │ - rsceq r6, r0, ip, lsl #29 │ │ │ │ - sbcseq ip, pc, r4, asr #17 │ │ │ │ - rsceq r7, r0, r8, lsr #32 │ │ │ │ - rsceq r6, r0, r8, asr lr │ │ │ │ - smullseq ip, pc, r0, r8 @ │ │ │ │ - rsceq r6, r0, r8, lsl lr │ │ │ │ - rsceq r6, r0, r8, lsl #27 │ │ │ │ - sbcseq ip, pc, r0, asr #15 │ │ │ │ - ldrdeq r6, [r0], #220 @ 0xdc @ │ │ │ │ - rsceq r6, r0, ip, asr sp │ │ │ │ - smullseq ip, pc, r4, r7 @ │ │ │ │ - rsceq r6, r0, r0, lsr #27 │ │ │ │ - rsceq r6, r0, r0, lsr sp │ │ │ │ - sbcseq ip, pc, r8, ror #14 │ │ │ │ + rsceq r7, r0, r0, ror r1 │ │ │ │ + strheq r6, [r0], #248 @ 0xf8 @ │ │ │ │ + ldrsheq ip, [pc], #144 @ │ │ │ │ + rsceq r7, r0, r4, ror r1 │ │ │ │ + rsceq r6, r0, ip, lsl #31 │ │ │ │ + sbcseq ip, pc, r4, asr #19 │ │ │ │ + rsceq r7, r0, r8, ror #2 │ │ │ │ + rsceq r6, r0, r0, ror #30 │ │ │ │ + smullseq ip, pc, r8, r9 @ │ │ │ │ + strdeq r7, [r0], #20 @ │ │ │ │ + rsceq r6, r0, r4, lsr pc │ │ │ │ + sbcseq ip, pc, ip, ror #18 │ │ │ │ + rsceq r7, r0, r0, asr #32 │ │ │ │ + rsceq r6, r0, ip, lsr #29 │ │ │ │ + sbcseq ip, pc, r4, ror #17 │ │ │ │ + rsceq r7, r0, r8, asr #32 │ │ │ │ + rsceq r6, r0, r8, ror lr │ │ │ │ + ldrheq ip, [pc], #128 @ │ │ │ │ + rsceq r6, r0, r8, lsr lr │ │ │ │ + rsceq r6, r0, r8, lsr #27 │ │ │ │ + sbcseq ip, pc, r0, ror #15 │ │ │ │ + strdeq r6, [r0], #220 @ 0xdc @ │ │ │ │ + rsceq r6, r0, ip, ror sp │ │ │ │ + ldrheq ip, [pc], #116 @ │ │ │ │ + rsceq r6, r0, r0, asr #27 │ │ │ │ + rsceq r6, r0, r0, asr sp │ │ │ │ + sbcseq ip, pc, r8, lsl #15 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsceq r6, r0, r0, lsr sp │ │ │ │ - rsceq r6, r0, r0, lsl #20 │ │ │ │ - rsceq r6, r0, r8, lsr #19 │ │ │ │ - rsceq r6, r0, r4, ror #24 │ │ │ │ - rsceq r6, r0, r8, lsl ip │ │ │ │ + rsceq r6, r0, r0, asr sp │ │ │ │ + rsceq r6, r0, r0, lsr #20 │ │ │ │ + rsceq r6, r0, r8, asr #19 │ │ │ │ + rsceq r6, r0, r4, lsl #25 │ │ │ │ + rsceq r6, r0, r8, lsr ip │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ cmp r9, r2, lsr #2 │ │ │ │ and ip, r2, #3 │ │ │ │ bls 40b18c │ │ │ │ ldrb r1, [r5, r2, lsr #2] │ │ │ │ orr r1, r1, r7, lsl ip │ │ │ │ strb r1, [r5, r2, lsr #2] │ │ │ │ @@ -973278,17 +973278,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 40b2b4 │ │ │ │ ldr r0, [pc, #24] @ 40b2b8 │ │ │ │ ldr r2, [pc, #24] @ 40b2bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmpeq r6, r8, lsl r7 │ │ │ │ - rsceq r0, r0, ip, ror #29 │ │ │ │ - rsceq pc, lr, ip, lsl #28 │ │ │ │ + cmpeq r6, r0, asr #14 │ │ │ │ + rsceq r0, r0, ip, lsl #30 │ │ │ │ + rsceq pc, lr, ip, lsr #28 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-16] │ │ │ │ @@ -973327,15 +973327,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r3, r0, lsl sp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - rsceq r6, lr, r0, ror r0 │ │ │ │ + smlaleq r6, lr, r0, r0 │ │ │ │ cmneq r3, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -973596,15 +973596,15 @@ │ │ │ │ beq 40b888 │ │ │ │ ldr r3, [pc, #1116] @ 40bbf4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl e2563c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40b9b0> │ │ │ │ + bl e25664 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x40b9b0> │ │ │ │ cmp r0, #0 │ │ │ │ bne 40b93c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 240280 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -973865,38 +973865,38 @@ │ │ │ │ b 40bb54 │ │ │ │ ldr r3, [pc, #108] @ 40bc38 │ │ │ │ add r3, pc, r3 │ │ │ │ b 40bb54 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ - rsceq r5, lr, r4, ror #26 │ │ │ │ - strheq r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ + rsceq r5, lr, r4, lsl #27 │ │ │ │ + ldrdeq r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldrheq r4, [r3, #-156]! @ 0xffffff64 │ │ │ │ muleq r0, r0, lr │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - @ instruction: 0x01462198 │ │ │ │ + smlalbteq r2, r6, r0, r1 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ - cmpeq r6, r7, lsr r0 │ │ │ │ - sbcseq ip, pc, r8, ror #10 │ │ │ │ - sbcseq ip, pc, ip, asr #10 │ │ │ │ - rsceq r6, r2, r0, asr #13 │ │ │ │ - sbcseq r2, pc, r4, ror #5 │ │ │ │ - ldrsheq ip, [pc], #68 @ │ │ │ │ - ldrheq r4, [r1], #236 @ 0xec @ │ │ │ │ - sbcseq fp, pc, r8, asr #22 │ │ │ │ - ldrdeq r6, [r0], #56 @ 0x38 @ │ │ │ │ - sbcseq r2, pc, r0, lsl #3 │ │ │ │ - rsceq r6, r2, ip, lsr r5 │ │ │ │ + qdaddeq r2, pc, r6 @ │ │ │ │ + sbcseq ip, pc, r8, lsl #11 │ │ │ │ + sbcseq ip, pc, ip, ror #10 │ │ │ │ + rsceq r6, r2, r0, ror #13 │ │ │ │ + sbcseq r2, pc, r4, lsl #6 │ │ │ │ + sbcseq ip, pc, r4, lsl r5 @ │ │ │ │ + ldrsbeq r4, [r1], #236 @ 0xec @ │ │ │ │ + sbcseq fp, pc, r8, ror #22 │ │ │ │ + strdeq r6, [r0], #56 @ 0x38 @ │ │ │ │ + sbcseq r2, pc, r0, lsr #3 │ │ │ │ + rsceq r6, r2, ip, asr r5 │ │ │ │ + sbcseq ip, pc, r8, asr #7 │ │ │ │ + sbcseq ip, pc, r4, asr #7 │ │ │ │ sbcseq ip, pc, r8, lsr #7 │ │ │ │ - sbcseq ip, pc, r4, lsr #7 │ │ │ │ - sbcseq ip, pc, r8, lsl #7 │ │ │ │ b 2ebd10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -974043,16 +974043,16 @@ │ │ │ │ bl 2e8e0c │ │ │ │ b 40be58 │ │ │ │ cmneq r3, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r3, r4, lsl #4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - sbcseq fp, pc, r8, asr #16 │ │ │ │ - sbcseq fp, pc, ip, lsr #16 │ │ │ │ + sbcseq fp, pc, r8, ror #16 │ │ │ │ + sbcseq fp, pc, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -974071,15 +974071,15 @@ │ │ │ │ str r5, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #8] @ 40bf14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ - rsceq r6, r0, r8, asr r0 │ │ │ │ + rsceq r6, r0, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r1, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -974088,15 +974088,15 @@ │ │ │ │ beq 40bf48 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ 40bf58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ - rsceq r6, r0, r4, lsr r0 │ │ │ │ + rsceq r6, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r1, #12] │ │ │ │ mov sl, r0 │ │ │ │ @@ -974146,15 +974146,15 @@ │ │ │ │ bne 40c008 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 40c040 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ - rsceq r5, r0, ip, asr #30 │ │ │ │ + rsceq r5, r0, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1284] @ 40c560 │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -974479,15 +974479,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ @ instruction: 0x01733f94 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - rsceq r5, r0, r4, asr #20 │ │ │ │ + rsceq r5, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #600] @ 40c7e8 │ │ │ │ ldr r3, [pc, #600] @ 40c7ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -974719,15 +974719,15 @@ │ │ │ │ ldr r1, [pc, #20] @ 40c934 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ cmneq r3, ip, asr #15 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - rsceq r5, r0, ip, lsr #13 │ │ │ │ + rsceq r5, r0, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ @@ -974741,15 +974741,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bne 40c960 │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r1, [pc, #8] @ 40c98c │ │ │ │ mov r0, ip │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ - rsceq r5, r0, r8, ror #12 │ │ │ │ + rsceq r5, r0, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #1 │ │ │ │ mov r5, r1 │ │ │ │ @@ -974964,17 +974964,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 40cd0c │ │ │ │ ldr r0, [pc, #24] @ 40cd10 │ │ │ │ ldr r2, [pc, #24] @ 40cd14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmpeq r6, ip, asr sp │ │ │ │ - smullseq pc, pc, r4, r4 @ │ │ │ │ - strheq lr, [lr], #52 @ 0x34 @ │ │ │ │ + smlalbbeq r0, r6, r4, sp │ │ │ │ + ldrheq pc, [pc], #68 @ │ │ │ │ + ldrdeq lr, [lr], #52 @ 0x34 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #3140] @ 40d974 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -975760,28 +975760,28 @@ │ │ │ │ ldr r5, [pc, #84] @ 40d9b8 │ │ │ │ str r3, [sp, #24] │ │ │ │ b 40d1ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ b 40d10c │ │ │ │ cmneq r3, r4, asr #5 │ │ │ │ - cmpeq r6, r2, ror #24 │ │ │ │ + smlalbbeq r0, r6, sl, ip │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ cmneq r5, r0, lsr #1 │ │ │ │ streq r0, [sl], r0 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ mrrcne 0, 0, r0, r0, cr15 @ │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ - cmpeq r6, lr, ror r9 │ │ │ │ - cmpeq r6, r0, ror #18 │ │ │ │ + smlaltbeq r0, r6, r6, r9 │ │ │ │ + smlalbbeq r0, r6, r8, r9 │ │ │ │ andeq r8, r1, r5 │ │ │ │ - cmpeq r6, r8, ror r7 │ │ │ │ + smlaltbeq r0, r6, r0, r7 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - cmpeq r6, ip, ror #10 │ │ │ │ + @ instruction: 0x01460594 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -975997,17 +975997,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 40dd30 │ │ │ │ ldr r0, [pc, #24] @ 40dd34 │ │ │ │ ldr r2, [pc, #24] @ 40dd38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmppeq r5, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ - sbcseq lr, pc, r0, ror r4 @ │ │ │ │ - smlaleq sp, lr, r0, r3 │ │ │ │ + cmppeq r5, ip, ror #26 @ p-variant is OBSOLETE │ │ │ │ + smullseq lr, pc, r0, r4 @ │ │ │ │ + strheq sp, [lr], #48 @ 0x30 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ ldr ip, [r1] │ │ │ │ ldr r1, [ip] │ │ │ │ ands r3, r1, #12288 @ 0x3000 │ │ │ │ beq 40dd98 │ │ │ │ ldr r3, [ip, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -978175,15 +978175,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ bx lr │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 40fec4 │ │ │ │ - smlalbteq sp, r5, r2, fp │ │ │ │ + smlaltteq sp, r5, sl, fp │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb r3, [r2, #32] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bne 40ff60 │ │ │ │ ldrb r3, [r0, #96] @ 0x60 │ │ │ │ add ip, r3, #1 │ │ │ │ strb ip, [r0, #96] @ 0x60 │ │ │ │ @@ -981767,15 +981767,15 @@ │ │ │ │ cmneq r2, r8, lsl #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r2, r4, asr r8 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ - ldrdeq sl, [r5, #-246] @ 0xffffff0a │ │ │ │ + strdeq sl, [r5, #-254] @ 0xffffff02 │ │ │ │ muleq r0, r9, r2 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ cmneq r2, r0, lsl #31 │ │ │ │ andseq r0, r8, fp │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ eoreq r0, r0, #21 │ │ │ │ @@ -981783,16 +981783,16 @@ │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ andseq r0, r8, r3 │ │ │ │ andseq r0, r0, fp │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - strdeq r9, [r5, #-142] @ 0xffffff72 │ │ │ │ - smlalbbeq r9, r5, r6, r5 │ │ │ │ + cmpeq r5, r6, lsr #18 │ │ │ │ + smlaltbeq r9, r5, lr, r5 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ mvncc r0, #1073741856 @ 0x40000020 │ │ │ │ andeq r0, r0, r6, lsr #6 │ │ │ │ mov r6, lr │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -983587,15 +983587,15 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 415180 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - smlaltbeq r8, r5, r2, r8 │ │ │ │ + smlalbteq r8, r5, sl, r8 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ @@ -983817,15 +983817,15 @@ │ │ │ │ mov sl, #8 │ │ │ │ b 4156ac │ │ │ │ mov sl, #1 │ │ │ │ b 4156ac │ │ │ │ mov sl, #16 │ │ │ │ b 4156ac │ │ │ │ ldrheq sl, [r2, #-156]! @ 0xffffff64 │ │ │ │ - strheq r8, [r5, #-79] @ 0xffffffb1 │ │ │ │ + smlaltteq r8, r5, r7, r4 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -984187,20 +984187,20 @@ │ │ │ │ b 4159c8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r2, r8, ror #16 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ cmneq r2, r4, lsr r8 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - ldrheq ip, [pc], #116 @ │ │ │ │ + ldrsbeq ip, [pc], #116 @ │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x00001db8 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - sbcseq ip, pc, r0, asr #12 │ │ │ │ + sbcseq ip, pc, r0, ror #12 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ cmneq r2, ip, lsr r3 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ andeq r2, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -984592,15 +984592,15 @@ │ │ │ │ str r9, [r7, r3, lsl #2] │ │ │ │ bl 271b98 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 416390 │ │ │ │ b 416250 │ │ │ │ - cmpeq r5, r0, asr #18 │ │ │ │ + cmpeq r5, r8, ror #18 │ │ │ │ ldrsbeq r9, [r2, #-208]! @ 0xffffff30 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -985085,19 +985085,19 @@ │ │ │ │ b 4165ec │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r2, r8, lsr ip │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r2, r0, lsl ip │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rscseq r2, r3, r4, lsr #24 │ │ │ │ + rscseq r2, r3, r4, asr #24 │ │ │ │ muleq r0, fp, r2 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x00001db8 │ │ │ │ - rscseq r2, r2, r8, lsr #27 │ │ │ │ + rscseq r2, r2, r8, asr #27 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ andeq r0, r0, lr, ror #4 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ ldrsbeq r9, [r2, #-80]! @ 0xffffffb0 │ │ │ │ @ instruction: 0x01729598 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ @@ -985674,17 +985674,17 @@ │ │ │ │ bl 415280 │ │ │ │ b 4173f0 │ │ │ │ mov r0, #0 │ │ │ │ b 416e04 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmneq r2, r4, ror #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlalbteq r6, r5, r6, pc @ │ │ │ │ - smlaltbeq r6, r5, r6, pc @ │ │ │ │ - smlaltbeq r6, r5, sp, pc @ │ │ │ │ + smlaltteq r6, r5, lr, pc @ │ │ │ │ + smlalbteq r6, r5, lr, pc @ │ │ │ │ + ldrdeq r6, [r5, #-245] @ 0xffffff0b │ │ │ │ cmneq r2, ip, ror #3 │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r2, #345] @ 0x159 │ │ │ │ cmp r2, #0 │ │ │ │ bne 41748c │ │ │ │ mov r0, r2 │ │ │ │ @@ -985898,15 +985898,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ b 41778c │ │ │ │ mvn r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmneq r2, r0, lsr #19 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - cmpeq r5, lr, lsl r4 │ │ │ │ + cmpeq r5, r6, asr #8 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, lr} │ │ │ │ beq 417858 │ │ │ │ mov r3, r0 │ │ │ │ mov ip, #0 │ │ │ │ b 41780c │ │ │ │ add ip, ip, #1 │ │ │ │ @@ -985954,15 +985954,15 @@ │ │ │ │ sbcs r2, r2, #0 │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ udf #0 │ │ │ │ - cmpeq r5, r2, lsr r3 │ │ │ │ + cmpeq r5, sl, asr r3 │ │ │ │ cmp r1, #0 │ │ │ │ movne r3, #99 @ 0x63 │ │ │ │ ldr r0, [r0] │ │ │ │ strne r3, [r1] │ │ │ │ b 417638 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -986753,16 +986753,16 @@ │ │ │ │ b 4184cc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ eoreq r0, r0, #21 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r6, lsr #6 │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strheq r5, [r5, #-112] @ 0xffffff90 │ │ │ │ - cmpeq r5, ip, ror r7 │ │ │ │ + ldrdeq r5, [r5, #-120] @ 0xffffff88 │ │ │ │ + smlaltbeq r5, r5, r4, r7 @ │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -986779,15 +986779,15 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ str r2, [r1, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r3, #16] │ │ │ │ - bl e2fcc0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416034> │ │ │ │ + bl e2fce8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416034> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #36] @ 0x24 │ │ │ │ ldr r6, [r3, #92] @ 0x5c │ │ │ │ ldr r3, [r6, #3928] @ 0xf58 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -987032,17 +987032,17 @@ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r6, lsr #6 │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ eoreq r0, r0, #21 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r5, [r5, #-36] @ 0xffffffdc │ │ │ │ + strdeq r5, [r5, #-44] @ 0xffffffd4 │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ - smlalbbeq r5, r5, ip, r2 @ │ │ │ │ + strheq r5, [r5, #-36] @ 0xffffffdc │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [r2] │ │ │ │ @@ -987100,15 +987100,15 @@ │ │ │ │ cmp r9, #1 │ │ │ │ beq 418dd0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 418b10 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge 418b10 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r4, fp │ │ │ │ str r6, [r4, #-4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -987122,15 +987122,15 @@ │ │ │ │ bne 418aac │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 418a9c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ blt 418ab8 │ │ │ │ cmp r4, fp │ │ │ │ add r5, r5, #4 │ │ │ │ bne 418a64 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ @@ -987890,27 +987890,27 @@ │ │ │ │ ldr r3, [r2, #100] @ 0x64 │ │ │ │ add r0, r2, #96 @ 0x60 │ │ │ │ cmp r0, r4 │ │ │ │ sub r1, r3, #96 @ 0x60 │ │ │ │ mov r3, r2 │ │ │ │ bne 4196bc │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl e30064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4163d8> │ │ │ │ + bl e3008c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4163d8> │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ cmp r4, r7 │ │ │ │ sub r7, r7, #96 @ 0x60 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ beq 41974c │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ bl 2ebb14 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ - bl e2fd50 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ + bl e2fd78 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ str r7, [fp, #28] │ │ │ │ str fp, [r7, #60] @ 0x3c │ │ │ │ ldr r7, [r7, #100] @ 0x64 │ │ │ │ cmp r4, r7 │ │ │ │ sub r7, r7, #96 @ 0x60 │ │ │ │ bne 419718 │ │ │ │ mov r0, r6 │ │ │ │ @@ -987986,15 +987986,15 @@ │ │ │ │ bne 419820 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ands r2, r2, #131072 @ 0x20000 │ │ │ │ bne 419820 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r5, r5, #1 │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ cmp r8, r5 │ │ │ │ bne 41982c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r3, #320 @ 0x140 │ │ │ │ beq 419960 │ │ │ │ cmp r3, r9 │ │ │ │ beq 419960 │ │ │ │ @@ -988021,15 +988021,15 @@ │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #2360] @ 41a23c │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl e2fd90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416104> │ │ │ │ + bl e2fdb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416104> │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r4, r3 │ │ │ │ sub r7, r7, #96 @ 0x60 │ │ │ │ sub r1, r3, #96 @ 0x60 │ │ │ │ bne 419948 │ │ │ │ b 419b08 │ │ │ │ @@ -988095,28 +988095,28 @@ │ │ │ │ add r8, r5, r3 │ │ │ │ cmp r5, r8 │ │ │ │ bcs 4198e0 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ cmp r5, r8 │ │ │ │ bcc 419a24 │ │ │ │ b 4198e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r8, r3, fp │ │ │ │ cmp r8, r3 │ │ │ │ ldrhi r5, [sp, #4] │ │ │ │ bls 419a74 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ cmp r5, r8 │ │ │ │ bcc 419a58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ cmn r3, #5 │ │ │ │ bhi 4199fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -988823,23 +988823,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ b 41a504 │ │ │ │ ldr r1, [pc, #44] @ 41a5b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e906c │ │ │ │ b 41a4d8 │ │ │ │ - sbcseq r7, pc, r8, ror #22 │ │ │ │ - smlaleq r9, ip, r4, r2 │ │ │ │ - rscseq r0, r3, r0, asr #17 │ │ │ │ - sbcseq r7, pc, r4, lsr #22 │ │ │ │ - sbcseq r7, pc, r4, ror #21 │ │ │ │ - sbcseq r7, pc, r0, ror #21 │ │ │ │ + sbcseq r7, pc, r8, lsl #23 │ │ │ │ + strheq r9, [ip], #36 @ 0x24 @ │ │ │ │ + rscseq r0, r3, r0, ror #17 │ │ │ │ + sbcseq r7, pc, r4, asr #22 │ │ │ │ + sbcseq r7, pc, r4, lsl #22 │ │ │ │ + sbcseq r7, pc, r0, lsl #22 │ │ │ │ + ldrheq r9, [r2], #4 @ │ │ │ │ + sbcseq sp, lr, r4, ror lr │ │ │ │ smlalseq r9, r2, r4, r0 │ │ │ │ - sbcseq sp, lr, r4, asr lr │ │ │ │ - rscseq r9, r2, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r2] │ │ │ │ mov r7, r3 │ │ │ │ tst ip, #640 @ 0x280 │ │ │ │ @@ -989083,40 +989083,40 @@ │ │ │ │ b 41a6e8 │ │ │ │ ldr r1, [pc, #116] @ 41aa08 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e906c │ │ │ │ b 41a6e8 │ │ │ │ - ldrsheq r6, [pc], #220 @ │ │ │ │ - sbcseq r7, pc, ip, lsr sl @ │ │ │ │ - smlaleq ip, lr, ip, r3 │ │ │ │ - sbcseq r7, pc, ip, asr #19 │ │ │ │ - sbcseq r1, pc, r8, asr r5 @ │ │ │ │ - sbcseq r4, pc, r0, lsr #28 │ │ │ │ - sbcseq r7, pc, r4, lsr #18 │ │ │ │ - sbcseq r5, pc, ip, ror r0 @ │ │ │ │ - ldrsheq r7, [pc], #132 @ │ │ │ │ - sbcseq r4, pc, ip, lsl #27 │ │ │ │ - sbcseq r7, pc, r8, asr #17 │ │ │ │ - ldrsheq r0, [r3], #88 @ 0x58 @ │ │ │ │ + sbcseq r6, pc, ip, lsl lr @ │ │ │ │ + sbcseq r7, pc, ip, asr sl @ │ │ │ │ + strheq ip, [lr], #60 @ 0x3c @ │ │ │ │ + sbcseq r7, pc, ip, ror #19 │ │ │ │ + sbcseq r1, pc, r8, ror r5 @ │ │ │ │ + sbcseq r4, pc, r0, asr #28 │ │ │ │ sbcseq r7, pc, r4, asr #18 │ │ │ │ - rsceq fp, fp, r0, ror #15 │ │ │ │ - sbcseq r1, pc, ip, ror #18 │ │ │ │ - sbcseq sp, lr, ip, ror #22 │ │ │ │ - ldrsheq r7, [pc], #112 @ │ │ │ │ - sbcseq r6, pc, r4, asr #22 │ │ │ │ - ldrsheq r0, [r3], #76 @ 0x4c @ │ │ │ │ - sbcseq r7, pc, ip, ror #15 │ │ │ │ - ldrsbeq r7, [pc], #124 @ │ │ │ │ - sbcseq r1, pc, r0, rrx │ │ │ │ - sbcseq r7, pc, r8, lsr #15 │ │ │ │ - sbcseq r7, pc, ip, ror #15 │ │ │ │ - smullseq r7, pc, ip, r7 @ │ │ │ │ - smullseq r7, pc, r8, r7 @ │ │ │ │ + smullseq r5, pc, ip, r0 @ │ │ │ │ + sbcseq r7, pc, r4, lsl r9 @ │ │ │ │ + sbcseq r4, pc, ip, lsr #27 │ │ │ │ + sbcseq r7, pc, r8, ror #17 │ │ │ │ + rscseq r0, r3, r8, lsl r6 │ │ │ │ + sbcseq r7, pc, r4, ror #18 │ │ │ │ + rsceq fp, fp, r0, lsl #16 │ │ │ │ + sbcseq r1, pc, ip, lsl #19 │ │ │ │ + sbcseq sp, lr, ip, lsl #23 │ │ │ │ + sbcseq r7, pc, r0, lsl r8 @ │ │ │ │ + sbcseq r6, pc, r4, ror #22 │ │ │ │ + rscseq r0, r3, ip, lsl r5 │ │ │ │ + sbcseq r7, pc, ip, lsl #16 │ │ │ │ + ldrsheq r7, [pc], #124 @ │ │ │ │ + sbcseq r1, pc, r0, lsl #1 │ │ │ │ + sbcseq r7, pc, r8, asr #15 │ │ │ │ + sbcseq r7, pc, ip, lsl #16 │ │ │ │ + ldrheq r7, [pc], #124 @ │ │ │ │ + ldrheq r7, [pc], #120 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r6, r2, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ @@ -990033,125 +990033,125 @@ │ │ │ │ bl 2e906c │ │ │ │ b 41b268 │ │ │ │ ldr r1, [pc, #452] @ 41ba34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2e906c │ │ │ │ b 41b268 │ │ │ │ - sbcseq r0, pc, r0, asr #20 │ │ │ │ - sbcseq r7, pc, r0, lsl r7 @ │ │ │ │ - sbcseq r7, pc, r0, lsl #14 │ │ │ │ - sbcseq r0, pc, r8, ror #19 │ │ │ │ - sbcseq r7, pc, r8, ror #13 │ │ │ │ - smlalbteq r3, r5, r0, r0 │ │ │ │ + sbcseq r0, pc, r0, ror #20 │ │ │ │ + sbcseq r7, pc, r0, lsr r7 @ │ │ │ │ + sbcseq r7, pc, r0, lsr #14 │ │ │ │ + sbcseq r0, pc, r8, lsl #20 │ │ │ │ + sbcseq r7, pc, r8, lsl #14 │ │ │ │ + smlaltteq r3, r5, r8, r0 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ andeq r0, r0, r2, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ - sbcseq r7, pc, r8, lsr r7 @ │ │ │ │ - rsceq r8, sp, r0, lsr #20 │ │ │ │ - sbcseq r7, pc, ip, lsl #10 │ │ │ │ - ldrheq r6, [pc], #96 @ │ │ │ │ - rsceq r9, pc, ip, ror #7 │ │ │ │ - rsceq ip, fp, ip, lsr #28 │ │ │ │ - rscseq fp, r2, r4, asr #8 │ │ │ │ - rsceq r0, sp, r8, asr r6 │ │ │ │ - sbcseq sp, sp, ip, lsr r3 │ │ │ │ - sbcseq r7, pc, r4, asr #10 │ │ │ │ - rscseq fp, r2, r0, ror #5 │ │ │ │ - sbcseq r7, pc, r8, ror #9 │ │ │ │ - ldrsbeq r7, [pc], #64 @ │ │ │ │ - sbcseq r7, pc, r4, lsr #9 │ │ │ │ - sbcseq r7, pc, r4, asr #2 │ │ │ │ - rscseq fp, r2, r8, lsr r2 │ │ │ │ - smlaltbeq r2, r5, sl, ip │ │ │ │ - sbcseq r4, pc, r0, lsl #11 │ │ │ │ - sbcseq r4, pc, r0, lsl #11 │ │ │ │ - ldrsbeq r7, [pc], #24 @ │ │ │ │ - ldrheq r7, [pc], #28 @ │ │ │ │ + sbcseq r7, pc, r8, asr r7 @ │ │ │ │ + rsceq r8, sp, r0, asr #20 │ │ │ │ + sbcseq r7, pc, ip, lsr #10 │ │ │ │ + ldrsbeq r6, [pc], #96 @ │ │ │ │ + rsceq r9, pc, ip, lsl #8 │ │ │ │ + rsceq ip, fp, ip, asr #28 │ │ │ │ + rscseq fp, r2, r4, ror #8 │ │ │ │ + rsceq r0, sp, r8, ror r6 │ │ │ │ + sbcseq sp, sp, ip, asr r3 │ │ │ │ + sbcseq r7, pc, r4, ror #10 │ │ │ │ + rscseq fp, r2, r0, lsl #6 │ │ │ │ + sbcseq r7, pc, r8, lsl #10 │ │ │ │ + ldrsheq r7, [pc], #64 @ │ │ │ │ + sbcseq r7, pc, r4, asr #9 │ │ │ │ + sbcseq r7, pc, r4, ror #2 │ │ │ │ + rscseq fp, r2, r8, asr r2 │ │ │ │ + ldrdeq r2, [r5, #-194] @ 0xffffff3e │ │ │ │ + sbcseq r4, pc, r0, lsr #11 │ │ │ │ + sbcseq r4, pc, r0, lsr #11 │ │ │ │ + ldrsheq r7, [pc], #24 @ │ │ │ │ + ldrsbeq r7, [pc], #28 @ │ │ │ │ + ldrsbeq r3, [pc], #156 @ │ │ │ │ ldrheq r3, [pc], #156 @ │ │ │ │ - smullseq r3, pc, ip, r9 @ │ │ │ │ - smullseq r3, pc, r8, r9 @ │ │ │ │ - smullseq r7, pc, r4, r2 @ │ │ │ │ - rsceq r6, sp, ip, lsl r3 │ │ │ │ + ldrheq r3, [pc], #152 @ │ │ │ │ + ldrheq r7, [pc], #36 @ │ │ │ │ + rsceq r6, sp, ip, lsr r3 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r1, asr r3 │ │ │ │ - sbcseq r7, pc, r0, ror r1 @ │ │ │ │ + smullseq r7, pc, r0, r1 @ │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - rsceq r4, sp, r0, ror #23 │ │ │ │ - sbcseq r7, pc, r8, ror r1 @ │ │ │ │ - sbcseq sp, lr, r8, asr ip │ │ │ │ - rsceq r6, sp, ip, asr #3 │ │ │ │ + rsceq r4, sp, r0, lsl #24 │ │ │ │ + smullseq r7, pc, r8, r1 @ │ │ │ │ + sbcseq sp, lr, r8, ror ip │ │ │ │ + rsceq r6, sp, ip, ror #3 │ │ │ │ cmneq fp, r4, lsr pc │ │ │ │ - sbcseq r7, pc, r0, asr r0 @ │ │ │ │ + sbcseq r7, pc, r0, ror r0 @ │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ - sbcseq r7, pc, r8, asr #32 │ │ │ │ - sbcseq r6, pc, ip, lsl #31 │ │ │ │ - sbcseq r2, pc, r0, ror #2 │ │ │ │ - rsceq r4, sp, r4, lsl #21 │ │ │ │ - smullseq r6, pc, r4, r0 @ │ │ │ │ - ldrsbeq r4, [pc], #28 @ │ │ │ │ - sbcseq r6, pc, r4, lsr pc @ │ │ │ │ - sbcseq r4, pc, ip, asr #32 │ │ │ │ - smullseq r4, pc, ip, r1 @ │ │ │ │ - sbcseq r4, pc, r0, lsl #3 │ │ │ │ - ldrheq r4, [pc], #0 @ │ │ │ │ - smullseq r6, pc, r8, lr @ │ │ │ │ - ldrsheq r6, [pc], #224 @ │ │ │ │ - sbcseq r3, pc, r0, asr #31 │ │ │ │ - cmneq fp, ip, ror sp │ │ │ │ - sbcseq r6, pc, r4, lsl #30 │ │ │ │ - ldrsheq pc, [r2], #152 @ 0x98 @ │ │ │ │ - rscseq r8, r2, r0, lsl r2 │ │ │ │ - sbcseq lr, lr, r0, ror #10 │ │ │ │ - sbcseq r6, pc, ip, lsr #29 │ │ │ │ - sbcseq r6, pc, r4, lsr #29 │ │ │ │ + sbcseq r7, pc, r8, rrx │ │ │ │ + sbcseq r6, pc, ip, lsr #31 │ │ │ │ + sbcseq r2, pc, r0, lsl #3 │ │ │ │ + rsceq r4, sp, r4, lsr #21 │ │ │ │ + ldrheq r6, [pc], #4 @ │ │ │ │ + ldrsheq r4, [pc], #28 @ │ │ │ │ + sbcseq r6, pc, r4, asr pc @ │ │ │ │ + sbcseq r4, pc, ip, rrx │ │ │ │ + ldrheq r4, [pc], #28 @ │ │ │ │ + sbcseq r4, pc, r0, lsr #3 │ │ │ │ + ldrsbeq r4, [pc], #0 @ │ │ │ │ ldrheq r6, [pc], #232 @ │ │ │ │ - sbcseq r5, pc, r0, lsr #29 │ │ │ │ + sbcseq r6, pc, r0, lsl pc @ │ │ │ │ + sbcseq r3, pc, r0, ror #31 │ │ │ │ + cmneq fp, ip, ror sp │ │ │ │ + sbcseq r6, pc, r4, lsr #30 │ │ │ │ + rscseq pc, r2, r8, lsl sl @ │ │ │ │ + rscseq r8, r2, r0, lsr r2 │ │ │ │ + sbcseq lr, lr, r0, lsl #11 │ │ │ │ + sbcseq r6, pc, ip, asr #29 │ │ │ │ + sbcseq r6, pc, r4, asr #29 │ │ │ │ + ldrsbeq r6, [pc], #232 @ │ │ │ │ + sbcseq r5, pc, r0, asr #29 │ │ │ │ andcc r8, r1, r5 │ │ │ │ cmneq fp, r8, ror ip │ │ │ │ - strdeq r0, [lr], #24 @ │ │ │ │ - sbcseq r6, pc, ip, ror #26 │ │ │ │ - sbcseq r6, pc, ip, asr sp @ │ │ │ │ - sbcseq r6, pc, r0, ror #24 │ │ │ │ - sbcseq r6, pc, r4, asr ip @ │ │ │ │ - sbcseq r6, pc, r0, ror #24 │ │ │ │ - sbcseq r6, pc, ip, asr ip @ │ │ │ │ - ldrsheq r6, [pc], #180 @ │ │ │ │ - sbcseq r6, pc, r4, lsl #24 │ │ │ │ - sbcseq r6, pc, r4, lsl #26 │ │ │ │ - sbcseq r6, pc, r8, lsl #24 │ │ │ │ - ldrsheq r6, [pc], #188 @ │ │ │ │ + rsceq r0, lr, r8, lsl r2 │ │ │ │ + sbcseq r6, pc, ip, lsl #27 │ │ │ │ + sbcseq r6, pc, ip, ror sp @ │ │ │ │ + sbcseq r6, pc, r0, lsl #25 │ │ │ │ + sbcseq r6, pc, r4, ror ip @ │ │ │ │ + sbcseq r6, pc, r0, lsl #25 │ │ │ │ + sbcseq r6, pc, ip, ror ip @ │ │ │ │ + sbcseq r6, pc, r4, lsl ip @ │ │ │ │ + sbcseq r6, pc, r4, lsr #24 │ │ │ │ + sbcseq r6, pc, r4, lsr #26 │ │ │ │ + sbcseq r6, pc, r8, lsr #24 │ │ │ │ + sbcseq r6, pc, ip, lsl ip @ │ │ │ │ + sbcseq r6, pc, r4, lsr #24 │ │ │ │ sbcseq r6, pc, r4, lsl #24 │ │ │ │ sbcseq r6, pc, r4, ror #23 │ │ │ │ sbcseq r6, pc, r4, asr #23 │ │ │ │ - sbcseq r6, pc, r4, lsr #23 │ │ │ │ + sbcseq r6, pc, r4, lsl #24 │ │ │ │ sbcseq r6, pc, r4, ror #23 │ │ │ │ sbcseq r6, pc, r4, asr #23 │ │ │ │ sbcseq r6, pc, r4, lsr #23 │ │ │ │ sbcseq r6, pc, r4, lsl #23 │ │ │ │ sbcseq r6, pc, r4, ror #22 │ │ │ │ sbcseq r6, pc, r4, asr #22 │ │ │ │ sbcseq r6, pc, r4, lsr #22 │ │ │ │ - sbcseq r6, pc, r4, lsl #22 │ │ │ │ - sbcseq r6, pc, r0, lsl #23 │ │ │ │ - strheq r2, [r5, #-72] @ 0xffffffb8 │ │ │ │ - sbcseq r6, pc, ip, lsl fp @ │ │ │ │ + sbcseq r6, pc, r0, lsr #23 │ │ │ │ + smlaltteq r2, r5, r0, r4 │ │ │ │ + sbcseq r6, pc, ip, lsr fp @ │ │ │ │ @ instruction: 0x016b099c │ │ │ │ - rsceq pc, sp, r0, asr #30 │ │ │ │ - ldrsbeq r6, [pc], #172 @ │ │ │ │ - sbcseq r6, pc, r0, asr #21 │ │ │ │ - sbcseq r6, pc, r8, lsr #21 │ │ │ │ - ldrsbeq r4, [pc], #156 @ │ │ │ │ - rsceq r4, sp, r8, lsr #10 │ │ │ │ - sbcseq fp, sp, r0, lsr lr │ │ │ │ - rscseq r6, r1, r8, asr r8 │ │ │ │ - sbcseq r4, pc, r8, lsl sl @ │ │ │ │ - sbcseq r6, pc, r8, asr sl @ │ │ │ │ - sbcseq r6, pc, r0, asr #20 │ │ │ │ + rsceq pc, sp, r0, ror #30 │ │ │ │ + ldrsheq r6, [pc], #172 @ │ │ │ │ + sbcseq r6, pc, r0, ror #21 │ │ │ │ + sbcseq r6, pc, r8, asr #21 │ │ │ │ + ldrsheq r4, [pc], #156 @ │ │ │ │ + rsceq r4, sp, r8, asr #10 │ │ │ │ + sbcseq fp, sp, r0, asr lr │ │ │ │ + rscseq r6, r1, r8, ror r8 │ │ │ │ + sbcseq r4, pc, r8, lsr sl @ │ │ │ │ + sbcseq r6, pc, r8, ror sl @ │ │ │ │ + sbcseq r6, pc, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ add sl, r0, #80 @ 0x50 │ │ │ │ cmp sl, r4 │ │ │ │ @@ -990382,44 +990382,44 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 41baa8 │ │ │ │ ldr r2, [pc, #120] @ 41be64 │ │ │ │ add r2, pc, r2 │ │ │ │ b 41bcec │ │ │ │ - sbcseq fp, lr, r8, asr #24 │ │ │ │ - ldrheq sl, [r2], #96 @ 0x60 @ │ │ │ │ - rscseq sl, r2, r8, lsr #13 │ │ │ │ - ldrsheq pc, [lr], #144 @ 0x90 @ │ │ │ │ - ldrsheq r2, [pc], #224 @ │ │ │ │ + sbcseq fp, lr, r8, ror #24 │ │ │ │ + ldrsbeq sl, [r2], #96 @ 0x60 @ │ │ │ │ + rscseq sl, r2, r8, asr #13 │ │ │ │ + sbcseq pc, lr, r0, lsl sl @ │ │ │ │ + sbcseq r2, pc, r0, lsl pc @ │ │ │ │ + ldrsheq r6, [pc], #140 @ │ │ │ │ + sbcseq pc, lr, r4, asr #19 │ │ │ │ ldrsbeq r6, [pc], #140 @ │ │ │ │ - sbcseq pc, lr, r4, lsr #19 │ │ │ │ - ldrheq r6, [pc], #140 @ │ │ │ │ - sbcseq r6, pc, r0, ror #16 │ │ │ │ - rsceq r7, sp, r4, lsr #22 │ │ │ │ - sbcseq pc, lr, r0, lsl r9 @ │ │ │ │ - sbcseq r6, pc, r0, lsr r8 @ │ │ │ │ - sbcseq r6, pc, ip, asr #15 │ │ │ │ - smlaleq r7, sp, r0, sl │ │ │ │ - sbcseq pc, lr, r4, asr r8 @ │ │ │ │ - sbcseq r6, pc, r4, lsl #15 │ │ │ │ - sbcseq pc, lr, r0, lsl #16 │ │ │ │ + sbcseq r6, pc, r0, lsl #17 │ │ │ │ + rsceq r7, sp, r4, asr #22 │ │ │ │ + sbcseq pc, lr, r0, lsr r9 @ │ │ │ │ + sbcseq r6, pc, r0, asr r8 @ │ │ │ │ + sbcseq r6, pc, ip, ror #15 │ │ │ │ + strheq r7, [sp], #160 @ 0xa0 @ │ │ │ │ + sbcseq pc, lr, r4, ror r8 @ │ │ │ │ + sbcseq r6, pc, r4, lsr #15 │ │ │ │ + sbcseq pc, lr, r0, lsr #16 │ │ │ │ + sbcseq r6, pc, r8, asr r7 @ │ │ │ │ sbcseq r6, pc, r8, lsr r7 @ │ │ │ │ - sbcseq r6, pc, r8, lsl r7 @ │ │ │ │ - sbcseq r6, pc, ip, lsl #14 │ │ │ │ - rsceq r6, pc, r0, asr #8 │ │ │ │ - sbcseq r0, pc, r4, lsl r0 @ │ │ │ │ - ldrheq r6, [pc], #108 @ │ │ │ │ - sbcseq pc, lr, r4, asr r7 @ │ │ │ │ - ldrheq r6, [pc], #104 @ │ │ │ │ - sbcseq r6, pc, r4, lsl r6 @ │ │ │ │ - ldrsbeq sl, [r2], #52 @ 0x34 @ │ │ │ │ - sbcseq r6, pc, r0, lsl r6 @ │ │ │ │ - ldrheq sp, [sp], #116 @ 0x74 │ │ │ │ - sbcseq r6, pc, r0, lsr #11 │ │ │ │ + sbcseq r6, pc, ip, lsr #14 │ │ │ │ + rsceq r6, pc, r0, ror #8 │ │ │ │ + sbcseq r0, pc, r4, lsr r0 @ │ │ │ │ + ldrsbeq r6, [pc], #108 @ │ │ │ │ + sbcseq pc, lr, r4, ror r7 @ │ │ │ │ + ldrsbeq r6, [pc], #104 @ │ │ │ │ + sbcseq r6, pc, r4, lsr r6 @ │ │ │ │ + ldrsheq sl, [r2], #52 @ 0x34 @ │ │ │ │ + sbcseq r6, pc, r0, lsr r6 @ │ │ │ │ + ldrsbeq sp, [sp], #116 @ 0x74 │ │ │ │ + sbcseq r6, pc, r0, asr #11 │ │ │ │ ldr r3, [r0] │ │ │ │ ands r3, r3, #4096 @ 0x1000 │ │ │ │ beq 41bea4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #12] │ │ │ │ @@ -990578,15 +990578,15 @@ │ │ │ │ str r4, [r2, #16] │ │ │ │ str ip, [r2, #64] @ 0x40 │ │ │ │ bne 41c0b4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #28 │ │ │ │ add r0, r0, #112 @ 0x70 │ │ │ │ - b e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + b e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r1, #388] @ 0x184 │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -990608,15 +990608,15 @@ │ │ │ │ ldr r3, [r8, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldrh r3, [r4, #42] @ 0x2a │ │ │ │ ldrh r2, [r4, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ sub r3, r3, r2 │ │ │ │ str r4, [r6] │ │ │ │ str r3, [r6, #4] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -990728,15 +990728,15 @@ │ │ │ │ movge ip, r3 │ │ │ │ movlt r3, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp ip, #0 │ │ │ │ bne 41c328 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr ip, [r2, #20] │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldrh r3, [ip, #52] @ 0x34 │ │ │ │ ldr lr, [r1, #20] │ │ │ │ ldr ip, [ip, #56] @ 0x38 │ │ │ │ @@ -990793,15 +990793,15 @@ │ │ │ │ ldr ip, [r4, #8] │ │ │ │ cmp ip, #0 │ │ │ │ bne 41c438 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 41c3e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 41c480 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ ldr lr, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r8, #56] @ 0x38 │ │ │ │ cmp r1, lr │ │ │ │ @@ -990828,29 +990828,29 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 41c4a4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 41c5f8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 41c48c │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov sl, #0 │ │ │ │ add r9, r6, #12 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ @@ -990859,15 +990859,15 @@ │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 41c5dc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldr r1, [r6, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq 41c5f0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr ip, [r3, #52] @ 0x34 │ │ │ │ b 41c584 │ │ │ │ mov r1, r2 │ │ │ │ @@ -990881,19 +990881,19 @@ │ │ │ │ movlt r3, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 41c580 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ cmp r8, #0 │ │ │ │ beq 41c480 │ │ │ │ mov r0, r8 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r0 │ │ │ │ b 41c530 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -991247,15 +991247,15 @@ │ │ │ │ bhi 41cdec │ │ │ │ ldrh r2, [r0, #14] │ │ │ │ cmp r2, r3 │ │ │ │ bls 41cdd0 │ │ │ │ sub fp, r0, #28 │ │ │ │ add r0, fp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ subs r2, r0, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ subne r2, r2, #28 │ │ │ │ @@ -991412,15 +991412,15 @@ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne 41cddc │ │ │ │ ldrh r2, [r0, #14] │ │ │ │ cmp r2, r3 │ │ │ │ bhi 41cb68 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 41d180 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub fp, r0, #28 │ │ │ │ b 41cb6c │ │ │ │ cmp r6, #0 │ │ │ │ addne r0, r6, r5 │ │ │ │ @@ -991442,15 +991442,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 41cfa4 │ │ │ │ add r0, r3, #28 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ subne r0, r0, #28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ b 41cba0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ @@ -991548,20 +991548,20 @@ │ │ │ │ ldr r2, [r3, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 41cda0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 41d048 │ │ │ │ b 41cda0 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 41cda0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 41d038 │ │ │ │ ldrh sl, [r4, #14] │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ @@ -991685,95 +991685,95 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, r0, #12 │ │ │ │ strb r6, [r3, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp] │ │ │ │ beq 41d39c │ │ │ │ ldr r3, [sp] │ │ │ │ add r0, r3, #12 │ │ │ │ strb r6, [r3, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 41d388 │ │ │ │ add r0, r9, #12 │ │ │ │ strb r6, [r9, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 41d378 │ │ │ │ add r0, sl, #12 │ │ │ │ strb r6, [sl, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 41d368 │ │ │ │ add r0, fp, #12 │ │ │ │ strb r6, [fp, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 41d358 │ │ │ │ add r0, r4, #12 │ │ │ │ strb r6, [r4, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 41d348 │ │ │ │ add r0, r5, #12 │ │ │ │ strb r6, [r5, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 41d338 │ │ │ │ add r0, r7, #12 │ │ │ │ strb r6, [r7, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 41d328 │ │ │ │ add r0, r8, #12 │ │ │ │ strb r6, [r8, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ cmp r0, #0 │ │ │ │ beq 41d318 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 41d228 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r0, #0 │ │ │ │ bne 41d300 │ │ │ │ mov r0, r8 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 41d2ec │ │ │ │ mov r0, r7 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 41d2d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 41d2c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 41d2b0 │ │ │ │ mov r0, fp │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs fp, r0, #0 │ │ │ │ bne 41d29c │ │ │ │ mov r0, sl │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 41d288 │ │ │ │ mov r0, r9 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 41d274 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp] │ │ │ │ bne 41d25c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr ip, [r2, #52] @ 0x34 │ │ │ │ @@ -992336,20 +992336,20 @@ │ │ │ │ ldr r3, [r0, #372] @ 0x174 │ │ │ │ ldr r2, [r0, #376] @ 0x178 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r1, #112 @ 0x70 │ │ │ │ ldr r8, [r3, r2, lsl #2] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 41dc98 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ lsr r2, r3, #5 │ │ │ │ ldr r2, [r8, r2, lsl #2] │ │ │ │ and r3, r3, #31 │ │ │ │ @@ -992420,15 +992420,15 @@ │ │ │ │ b 41dd18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r1, #112 @ 0x70 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r2, [r5, #376] @ 0x178 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ beq 41de40 │ │ │ │ @@ -992455,15 +992455,15 @@ │ │ │ │ beq 41de50 │ │ │ │ ldr r2, [r5, #376] @ 0x178 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #1 │ │ │ │ bne 41dde8 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 41ddd4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ @@ -992863,18 +992863,18 @@ │ │ │ │ tst r3, #8 │ │ │ │ bne 41eec4 │ │ │ │ ldr r3, [sl, #116] @ 0x74 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movcs r3, #192 @ 0xc0 │ │ │ │ str r3, [fp, #-128] @ 0xffffff80 │ │ │ │ add r0, sl, #112 @ 0x70 │ │ │ │ - bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41932c> │ │ │ │ + bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41932c> │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 41ed30 │ │ │ │ - bl e3303c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ + bl e33064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [fp, #-88] @ 0xffffffa8 │ │ │ │ str r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [fp, #-96] @ 0xffffffa0 │ │ │ │ str r3, [fp, #-108] @ 0xffffff94 │ │ │ │ str r3, [fp, #-104] @ 0xffffff98 │ │ │ │ str r3, [fp, #-84] @ 0xffffffac │ │ │ │ @@ -992952,15 +992952,15 @@ │ │ │ │ str r8, [fp, #-68] @ 0xffffffbc │ │ │ │ bl 41c104 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ cmp r5, #0 │ │ │ │ stmdb r6, {r0, r1} │ │ │ │ beq 41e6b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl e3303c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ + bl e33064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ mov r8, r5 │ │ │ │ mov r5, r0 │ │ │ │ b 41e508 │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ b 41e27c │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ @@ -993677,27 +993677,27 @@ │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 41f228 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r5, r3 │ │ │ │ bcs 41f204 │ │ │ │ mov r0, r4 │ │ │ │ - bl e3303c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ + bl e33064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ cmp r0, #0 │ │ │ │ beq 41f1a8 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 41f1a8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r5, r3 │ │ │ │ bcs 41f1a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl e3303c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ + bl e33064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4193b0> │ │ │ │ cmp r0, #0 │ │ │ │ bne 41f178 │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 41f1a8 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -993744,27 +993744,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ beq 41f3b8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ add r8, r6, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 41f330 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldr r0, [r6, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 41f340 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ add r0, r0, #12 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -993782,19 +993782,19 @@ │ │ │ │ movlt r2, ip │ │ │ │ movlt r3, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 41f2d8 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ cmp r5, #0 │ │ │ │ beq 41f330 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r4, r5 │ │ │ │ mov r5, r0 │ │ │ │ b 41f29c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -993820,30 +993820,30 @@ │ │ │ │ movlt r3, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 41f36c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ b 41f314 │ │ │ │ mov r3, r1 │ │ │ │ b 41f308 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ blx r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ b 41f27c │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ b 41f314 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldr ip, [r1] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r0, #400] @ 0x190 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -994114,25 +994114,25 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #12 │ │ │ │ strb r3, [r4, #24] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 41d228 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 41f85c │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr ip, [pc, #48] @ 41f8bc │ │ │ │ @@ -994638,47 +994638,47 @@ │ │ │ │ ldr r3, [ip, #96] @ 0x60 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r4, r4, r3, lsl #2 │ │ │ │ bl 2e840c │ │ │ │ str r0, [r4, #4] │ │ │ │ add r0, sl, #112 @ 0x70 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42009c │ │ │ │ ldrh r2, [r5, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 2e7d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 42007c │ │ │ │ add r0, sl, #236 @ 0xec │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 4200cc │ │ │ │ ldrh r2, [r5, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 2e7d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 4200ac │ │ │ │ add r0, sl, #360 @ 0x168 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 4200fc │ │ │ │ ldrh r2, [r5, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 2e7d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 4200dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r2, r3 │ │ │ │ sub r6, r3, #96 @ 0x60 │ │ │ │ @@ -995165,27 +995165,27 @@ │ │ │ │ bl 41d614 │ │ │ │ b 420a0c │ │ │ │ cmneq r2, ip, lsl r7 │ │ │ │ @ instruction: 0xffffc57c │ │ │ │ @ instruction: 0xffffc534 │ │ │ │ cmneq r2, r4, asr #13 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - cmpeq r4, r4, lsl #22 │ │ │ │ + cmpeq r4, ip, lsr #22 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ cmnpeq r1, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - sbcseq r0, pc, r0, asr r9 @ │ │ │ │ - sbcseq r6, lr, r4, lsl #7 │ │ │ │ - ldrsheq r1, [pc], #8 @ │ │ │ │ - sbcseq r1, pc, r4, lsl #1 │ │ │ │ - ldrsheq r0, [pc], #132 @ │ │ │ │ - sbcseq r6, lr, ip, lsr #6 │ │ │ │ - ldrsbeq r1, [pc], #4 @ │ │ │ │ - ldrheq r0, [pc], #136 @ │ │ │ │ - ldrsheq r6, [lr], #32 │ │ │ │ + sbcseq r0, pc, r0, ror r9 @ │ │ │ │ + sbcseq r6, lr, r4, lsr #7 │ │ │ │ + sbcseq r1, pc, r8, lsl r1 @ │ │ │ │ + sbcseq r1, pc, r4, lsr #1 │ │ │ │ + sbcseq r0, pc, r4, lsl r9 @ │ │ │ │ + sbcseq r6, lr, ip, asr #6 │ │ │ │ + ldrsheq r1, [pc], #4 @ │ │ │ │ + ldrsbeq r0, [pc], #136 @ │ │ │ │ + sbcseq r6, lr, r0, lsl r3 │ │ │ │ @ instruction: 0xffffac48 │ │ │ │ @ instruction: 0xffffad94 │ │ │ │ @ instruction: 0xffffac2c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -996462,23 +996462,23 @@ │ │ │ │ moveq r4, #1 │ │ │ │ lslne r3, r3, #1 │ │ │ │ movne r2, r3 │ │ │ │ movne r4, #2 │ │ │ │ b 421bec │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ - ldrsbeq r0, [pc], #136 @ │ │ │ │ - ldrsheq r0, [pc], #0 @ │ │ │ │ - sbcseq r5, lr, r8, lsr #22 │ │ │ │ - sbcseq r0, pc, r4, lsl #16 │ │ │ │ - sbcseq r0, pc, r0, lsr r0 @ │ │ │ │ - sbcseq r5, lr, r8, ror #20 │ │ │ │ - sbcseq r0, pc, r0, ror #15 │ │ │ │ - ldrsbeq pc, [lr], #252 @ 0xfc @ │ │ │ │ - sbcseq r5, lr, r4, lsl sl │ │ │ │ + ldrsheq r0, [pc], #136 @ │ │ │ │ + sbcseq r0, pc, r0, lsl r1 @ │ │ │ │ + sbcseq r5, lr, r8, asr #22 │ │ │ │ + sbcseq r0, pc, r4, lsr #16 │ │ │ │ + sbcseq r0, pc, r0, asr r0 @ │ │ │ │ + sbcseq r5, lr, r8, lsl #21 │ │ │ │ + sbcseq r0, pc, r0, lsl #16 │ │ │ │ + ldrsheq pc, [lr], #252 @ 0xfc @ │ │ │ │ + sbcseq r5, lr, r4, lsr sl │ │ │ │ ldr r0, [r0] │ │ │ │ and r0, r0, #528384 @ 0x81000 │ │ │ │ sub r0, r0, #528384 @ 0x81000 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bx lr │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -997376,30 +997376,30 @@ │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ str fp, [r0, #12] │ │ │ │ str r9, [r0, #28] │ │ │ │ str r7, [r0, #16] │ │ │ │ str r8, [r0, #24] │ │ │ │ add r0, sp, #24 │ │ │ │ - bl e33098 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41940c> │ │ │ │ + bl e330c0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41940c> │ │ │ │ b 422a74 │ │ │ │ add r3, r5, r4, lsl #5 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ bl 53d00 │ │ │ │ sub r7, r7, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ str fp, [r0, #16] │ │ │ │ str r9, [r0, #24] │ │ │ │ str r7, [r0, #12] │ │ │ │ str r8, [r0, #28] │ │ │ │ add r0, sp, #28 │ │ │ │ - bl e33098 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41940c> │ │ │ │ + bl e330c0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41940c> │ │ │ │ b 422a74 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r7 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ @@ -997453,15 +997453,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldm r8, {r1, r2} │ │ │ │ - bl e33118 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41948c> │ │ │ │ + bl e33140 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41948c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 422cb8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 422ca8 │ │ │ │ @@ -997469,23 +997469,23 @@ │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ ldr r1, [r4, r3, lsl #2] │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ strhi r2, [r4, r3, lsl #2] │ │ │ │ ldm r8, {r1, r2} │ │ │ │ - bl e3314c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4194c0> │ │ │ │ + bl e33174 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4194c0> │ │ │ │ cmp r0, #0 │ │ │ │ bne 422c78 │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldm r7, {r1, r2} │ │ │ │ - bl e33118 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41948c> │ │ │ │ + bl e33140 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x41948c> │ │ │ │ subs sl, r0, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 422d2c │ │ │ │ b 422d8c │ │ │ │ cmp r6, #0 │ │ │ │ beq 422cf4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ @@ -997498,15 +997498,15 @@ │ │ │ │ cmp r3, r9 │ │ │ │ beq 422d14 │ │ │ │ mov r1, r9 │ │ │ │ bl 3efc48 │ │ │ │ mov r6, sl │ │ │ │ mov r0, sl │ │ │ │ ldm r7, {r1, r2} │ │ │ │ - bl e3314c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4194c0> │ │ │ │ + bl e33174 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4194c0> │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 422d8c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [sl, #24] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ ldr r1, [r4, r3, lsl #2] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ @@ -998405,15 +998405,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 434d88 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl e2fc70 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ + bl e2fc98 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x415fe4> │ │ │ │ ldr r3, [r9, #32] │ │ │ │ cmp r3, r6 │ │ │ │ movcc r3, r6 │ │ │ │ str r3, [r9, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ @@ -998475,15 +998475,15 @@ │ │ │ │ mov r1, #60 @ 0x3c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ bl 2ebb14 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl e2fd50 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ + bl e2fd78 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ ldr r3, [sl, #8] │ │ │ │ str sl, [fp, #28] │ │ │ │ bic r3, r3, #65536 @ 0x10000 │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r0, r9 │ │ │ │ str fp, [sl, #60] @ 0x3c │ │ │ │ bl 2ed9f0 │ │ │ │ @@ -999619,15 +999619,15 @@ │ │ │ │ cmp ip, lr │ │ │ │ movcc ip, lr │ │ │ │ cmp r1, r3 │ │ │ │ str ip, [r2, #48] @ 0x30 │ │ │ │ bne 424e18 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl e2fcc0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416034> │ │ │ │ + bl e2fce8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416034> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r3, [pc, #1340] @ 425390 │ │ │ │ lsr lr, r0, #7 │ │ │ │ cmp r0, r3 │ │ │ │ beq 425128 │ │ │ │ ldr ip, [r4, #20] │ │ │ │ subs r7, lr, #8 │ │ │ │ @@ -999968,16 +999968,16 @@ │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ eoreq r0, r0, #21 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ - cmpeq r4, r8, lsl #20 │ │ │ │ - smlaltteq r8, r4, ip, r9 │ │ │ │ + cmpeq r4, r0, lsr sl │ │ │ │ + cmpeq r4, r4, lsl sl │ │ │ │ andeq r0, r0, r7, lsr #6 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #2092] @ 425c0c │ │ │ │ @@ -1000061,28 +1000061,28 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strne r8, [r2, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r0, fp │ │ │ │ str r2, [r3, #20] │ │ │ │ - bl e30064 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4163d8> │ │ │ │ + bl e3008c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4163d8> │ │ │ │ ldr r4, [fp, #16] │ │ │ │ cmp r8, r4 │ │ │ │ sub r4, r4, #96 @ 0x60 │ │ │ │ str r0, [fp, #8] │ │ │ │ bne 42554c │ │ │ │ b 425710 │ │ │ │ ldr r0, [fp, #8] │ │ │ │ mov r1, #60 @ 0x3c │ │ │ │ bl 2ebb14 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [fp, #8] │ │ │ │ - bl e2fd50 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ + bl e2fd78 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x4160c4> │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r4, [r7, #28] │ │ │ │ cmp r8, r3 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ sub r4, r3, #96 @ 0x60 │ │ │ │ bne 425548 │ │ │ │ ldr r4, [fp, #16] │ │ │ │ @@ -1000185,15 +1000185,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ sub r4, r4, #96 @ 0x60 │ │ │ │ bne 42558c │ │ │ │ ldr r0, [fp, #8] │ │ │ │ ldr r1, [pc, #1296] @ 425c28 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl e2fd90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416104> │ │ │ │ + bl e2fdb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x416104> │ │ │ │ ldr r1, [fp, #16] │ │ │ │ mov r2, #0 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ cmp r8, r1 │ │ │ │ sub r4, r4, #96 @ 0x60 │ │ │ │ sub r1, r1, #96 @ 0x60 │ │ │ │ str r2, [fp, #44] @ 0x2c │ │ │ │ @@ -1001137,17 +1001137,17 @@ │ │ │ │ cmneq r1, r4, lsr r1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq sl, fp, r5, lsl #16 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ cmneq r1, r4, asr #28 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - cmpeq r4, r4, ror #14 │ │ │ │ - sbcseq r5, lr, r0, lsr #25 │ │ │ │ - rsceq r4, sp, r0, asr #23 │ │ │ │ + smlalbbeq r7, r4, ip, r7 │ │ │ │ + sbcseq r5, lr, r0, asr #25 │ │ │ │ + rsceq r4, sp, r0, ror #23 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mrrcne 0, 0, r0, r0, cr15 @ │ │ │ │ ldr r3, [r0] │ │ │ │ ands r3, r3, #4096 @ 0x1000 │ │ │ │ beq 42664c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -1001199,15 +1001199,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ str ip, [r2, #16] │ │ │ │ bne 4266b8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #28 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + b e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [r2, #96] @ 0x60 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ @@ -1001219,23 +1001219,23 @@ │ │ │ │ ldr r1, [r2, #4] │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, lr, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 4266f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 426750 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -1001363,15 +1001363,15 @@ │ │ │ │ movge ip, r3 │ │ │ │ movlt r3, #1 │ │ │ │ movge r3, #0 │ │ │ │ cmp ip, #0 │ │ │ │ bne 426954 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr ip, [r2, #20] │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldrh r3, [ip, #52] @ 0x34 │ │ │ │ ldr lr, [r1, #20] │ │ │ │ ldr ip, [ip, #56] @ 0x38 │ │ │ │ @@ -1001411,15 +1001411,15 @@ │ │ │ │ ldrh r3, [r0, #14] │ │ │ │ cmp r3, r1 │ │ │ │ bhi 4269f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 426a58 │ │ │ │ sub r0, r0, #28 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -1001466,15 +1001466,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 426b3c │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ ldrheq r3, [r3, #42] @ 0x2a │ │ │ │ subeq r3, r3, r2 │ │ │ │ addeq r6, r6, r3 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r0, #0 │ │ │ │ sub r3, r0, #28 │ │ │ │ bne 426af0 │ │ │ │ cmp r8, r6 │ │ │ │ movhi sl, r4 │ │ │ │ movhi r8, r6 │ │ │ │ add r4, r4, r9 │ │ │ │ @@ -1001711,25 +1001711,25 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ mov r8, r1 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 426f28 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 426f30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 426ed4 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 426f00 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sl, #20] │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -1001907,15 +1001907,15 @@ │ │ │ │ beq 427248 │ │ │ │ ldr fp, [pc, #496] @ 4273e4 │ │ │ │ add r8, r8, r5 │ │ │ │ ldrh r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, r8 │ │ │ │ bcs 427248 │ │ │ │ add r0, r4, #28 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 427250 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ sub r5, r0, #28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 42725c │ │ │ │ ldr r1, [r3, #24] │ │ │ │ @@ -1002443,15 +1002443,15 @@ │ │ │ │ bne 427968 │ │ │ │ b 427940 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ands r0, r6, #2 │ │ │ │ bne 4278f4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x01446492 │ │ │ │ + strheq r6, [r4, #-74] @ 0xffffffb6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [r2, #28] │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ @@ -1002589,18 +1002589,18 @@ │ │ │ │ b 427af0 │ │ │ │ cmp r3, #1 │ │ │ │ bne 427bd4 │ │ │ │ b 427af0 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r6, lsr #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r6, [r4, #-14] │ │ │ │ - smlalbteq r6, r4, r4, r0 │ │ │ │ + cmpeq r4, r6, lsl #2 │ │ │ │ + smlaltteq r6, r4, ip, r0 │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ - cmpeq r4, r2, lsl r0 │ │ │ │ + cmpeq r4, sl, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -1003767,23 +1003767,23 @@ │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r2, r2, #31 │ │ │ │ lsr r2, r2, #5 │ │ │ │ bl 2ebbf4 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 428f40 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 4266f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 428f20 │ │ │ │ ldr r2, [sl, #36] @ 0x24 │ │ │ │ b 428ec8 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r7] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -1004284,24 +1004284,24 @@ │ │ │ │ add r0, r1, #12 │ │ │ │ lsr r1, r3, #5 │ │ │ │ ldr r2, [ip, r1, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, lr, lsl r3 │ │ │ │ str r3, [ip, r1, lsl #2] │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 4296a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 429734 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -1004393,23 +1004393,23 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r6, #12] │ │ │ │ bl 2e7d20 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 42987c │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 4298e8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r1] │ │ │ │ ands r2, r3, #2 │ │ │ │ beq 429938 │ │ │ │ and r3, r3, #4 │ │ │ │ @@ -1004964,15 +1004964,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r4, #32] │ │ │ │ subne r3, r3, r5 │ │ │ │ strne r3, [r4, #32] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ add r0, r4, #28 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ cmp r3, #0 │ │ │ │ bne 42a1e8 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #4 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ @@ -1004982,15 +1004982,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ add r1, r6, #28 │ │ │ │ add r0, r4, #24 │ │ │ │ mov r2, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + b e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -1005221,15 +1005221,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #65] @ 0x41 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 42a63c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1005246,15 +1005246,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 42a214 │ │ │ │ ldm r7, {r2, r3} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 42a590 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 42a5d8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r3, #8] │ │ │ │ clz r3, r2 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1005354,24 +1005354,24 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 42a590 │ │ │ │ ldr r3, [fp] │ │ │ │ add r0, r8, #12 │ │ │ │ str fp, [r8, #56] @ 0x38 │ │ │ │ str r3, [r8, #52] @ 0x34 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42a810 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 42a658 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 42a7ec │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ b 42a750 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ @@ -1005529,15 +1005529,15 @@ │ │ │ │ strne r3, [r4, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ cmp r3, #0 │ │ │ │ bne 42aabc │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #4 │ │ │ │ bne 42aa14 │ │ │ │ @@ -1005615,15 +1005615,15 @@ │ │ │ │ bne 42abc0 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ b 42ab84 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [ip, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 42ac58 │ │ │ │ ldrb r3, [r1, #39] @ 0x27 │ │ │ │ mov ip, r1 │ │ │ │ @@ -1005912,18 +1005912,18 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 42b15c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r4, #28 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42b07c │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ add r8, sp, #16 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 42b0e4 │ │ │ │ ldrb r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1005933,15 +1005933,15 @@ │ │ │ │ bl 41f814 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ bls 42b07c │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 42b07c │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r5, r6 │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 42b0e4 │ │ │ │ ldrb r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1005962,18 +1005962,18 @@ │ │ │ │ add r1, r5, #12 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 429ef8 │ │ │ │ b 42b0c8 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42b08c │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ ldrb r3, [r5, #38] @ 0x26 │ │ │ │ add r8, sp, #16 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 42b1ac │ │ │ │ ldrb r3, [r5, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1005983,15 +1005983,15 @@ │ │ │ │ bl 41f814 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ bls 42b08c │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 42b08c │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r5, r6 │ │ │ │ ldrb r3, [r5, #38] @ 0x26 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 42b1ac │ │ │ │ ldrb r3, [r5, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1006039,15 +1006039,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 42b35c │ │ │ │ add r4, r5, #24 │ │ │ │ add r7, r6, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 42b44c │ │ │ │ ldrb r0, [r6, #67] @ 0x43 │ │ │ │ b 42b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 42b33c │ │ │ │ @@ -1006079,29 +1006079,29 @@ │ │ │ │ b 42b2b8 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ b 42b260 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 42b464 │ │ │ │ ldrb r3, [r1, #39] @ 0x27 │ │ │ │ mov r2, r1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 42b33c │ │ │ │ b 42b314 │ │ │ │ add r7, r0, #28 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl e32a38 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ + bl e32a60 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418dac> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 42b458 │ │ │ │ ldrb r0, [r6, #67] @ 0x43 │ │ │ │ b 42b3b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 42b3f4 │ │ │ │ @@ -1006141,15 +1006141,15 @@ │ │ │ │ b 42b3ec │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl e32834 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ + bl e3285c , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x418ba8> │ │ │ │ ldrb r3, [r5, #101] @ 0x65 │ │ │ │ cmp r3, #0 │ │ │ │ bne 42b280 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #4 │ │ │ │ bne 42b260 │ │ │ │ b 42b280 │ │ │ │ @@ -1006729,15 +1006729,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bhi 42cb10 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 42ca58 │ │ │ │ mov r0, r4 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 42be84 │ │ │ │ ldr sl, [pc, #1800] @ 42c478 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r9, r8 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r7, [r9, #20] │ │ │ │ @@ -1006799,15 +1006799,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 42bda4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ bcc 42be08 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 42bd78 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r6, [sp, #12] │ │ │ │ @@ -1006831,24 +1006831,24 @@ │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #31 │ │ │ │ lsr r2, r2, #5 │ │ │ │ bl 2ebbf4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42bf24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 4296a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 42bf00 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r8, r0 │ │ │ │ bcc 42beac │ │ │ │ ldr r8, [sp, #12] │ │ │ │ @@ -1006898,21 +1006898,21 @@ │ │ │ │ cmp r6, r0 │ │ │ │ bcc 42bf90 │ │ │ │ ldr r9, [r9, #100] @ 0x64 │ │ │ │ cmp r7, r9 │ │ │ │ sub r9, r9, #96 @ 0x60 │ │ │ │ bne 42bf4c │ │ │ │ mov r0, r4 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrne r6, [sp, #12] │ │ │ │ bne 42c024 │ │ │ │ b 42b63c │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42b63c │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ @@ -1007095,23 +1007095,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r7, r7, r3, lsl #3 │ │ │ │ bl 2e840c │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42c340 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 42987c │ │ │ │ mov r0, r5 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 42c320 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ @@ -1007561,18 +1007561,18 @@ │ │ │ │ ldmdb r3, {r2, r3} │ │ │ │ mov r0, fp │ │ │ │ bl 42af68 │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r2, [fp, #16] │ │ │ │ b 42c860 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 42bd58 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ bne 42cac8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r8, #-8] │ │ │ │ mov r0, r4 │ │ │ │ @@ -1007583,42 +1007583,42 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ bls 42bd58 │ │ │ │ cmp r9, #0 │ │ │ │ beq 42bd58 │ │ │ │ mov r0, r9 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r0 │ │ │ │ beq 42ca7c │ │ │ │ ldr r1, [r8, #-8] │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 4299f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 42ca7c │ │ │ │ subs r0, r9, #0 │ │ │ │ beq 42bd58 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r8, r9 │ │ │ │ ldr r1, [r9, #-8] │ │ │ │ mov r9, r0 │ │ │ │ b 42cacc │ │ │ │ ldrh r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ clzne r3, r3 │ │ │ │ rsbne r3, r3, #32 │ │ │ │ b 42c628 │ │ │ │ add r0, r4, #28 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 42bd48 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldrne r1, [r8, #-20] @ 0xffffffec │ │ │ │ mov r9, r0 │ │ │ │ bne 42cb94 │ │ │ │ ldr r1, [r8, #-20] @ 0xffffffec │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ @@ -1007633,43 +1007633,43 @@ │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ bls 42bd48 │ │ │ │ cmp r9, #0 │ │ │ │ beq 42bd48 │ │ │ │ mov r0, r9 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r8, r9 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r1, [r8, #-20] @ 0xffffffec │ │ │ │ mov r9, r0 │ │ │ │ beq 42cb38 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 4299f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 42cb38 │ │ │ │ subs r0, r9, #0 │ │ │ │ beq 42bd48 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r8, r9 │ │ │ │ ldr r1, [r9, #-20] @ 0xffffffec │ │ │ │ mov r9, r0 │ │ │ │ b 42cb94 │ │ │ │ ldrb r3, [r8, #27] │ │ │ │ cmp r3, #0 │ │ │ │ bne 42cb54 │ │ │ │ b 42cb48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r8, [r3, #96] @ 0x60 │ │ │ │ - bl e32f90 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ + bl e32fb8 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419304> │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 42cc3c │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ add r8, r8, r8, lsl #1 │ │ │ │ add r7, r7, r8, lsl #3 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ lsr r0, r3, #5 │ │ │ │ @@ -1007677,15 +1007677,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ beq 42cdd0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 42cc3c │ │ │ │ mov r0, r8 │ │ │ │ - bl e32fe0 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ + bl e33008 , std::allocator >, std::allocator, std::allocator > > >::_M_realloc_append, std::allocator > >(std::__cxx11::basic_string, std::allocator >&&)@@Base+0x419354> │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ b 42cbfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr lr, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ ldr r8, [r4, #96] @ 0x60 │ │ │ │ @@ -1009282,15 +1009282,15 @@ │ │ │ │ lsl r8, r8, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ b 42e414 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r1, #-192]! @ 0xffffff40 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ ldrheq r1, [r1, #-196]! @ 0xffffff3c │ │ │ │ - cmppeq r3, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r3, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ add r9, r1, #84 @ 0x54 │ │ │ │ @@ -1010001,15 +1010001,15 @@ │ │ │ │ str r3, [r0, #28] │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ strh r3, [r0, #8] │ │ │ │ b 42eb0c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [r1, #-96]! @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - smlaltbeq pc, r3, r0, r8 @ │ │ │ │ + smlalbteq pc, r3, r8, r8 @ │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ cmneq r1, r4, asr #9 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -1010407,15 +1010407,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ mov r2, #1 │ │ │ │ b 42f574 │ │ │ │ ldr r1, [pc, #32] @ 42f6ec │ │ │ │ mov r3, #4 │ │ │ │ mov r2, #1 │ │ │ │ b 42f574 │ │ │ │ - strdeq lr, [r3, #-200] @ 0xffffff38 │ │ │ │ + cmpeq r3, r0, lsr #26 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ andeq r0, r0, sp, lsr r3 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ andeq r0, r0, pc, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1010731,17 +1010731,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 42fbe8 │ │ │ │ ldr r0, [pc, #24] @ 42fbec │ │ │ │ ldr r2, [pc, #24] @ 42fbf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3ee190 │ │ │ │ - cmpeq r3, r4, lsr r7 │ │ │ │ - ldrheq ip, [sp], #88 @ 0x58 │ │ │ │ - ldrdeq fp, [ip], #72 @ 0x48 @ │ │ │ │ + cmpeq r3, ip, asr r7 │ │ │ │ + ldrsbeq ip, [sp], #88 @ 0x58 │ │ │ │ + strdeq fp, [ip], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ @@ -1010811,15 +1010811,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #12] @ 42fd24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40bdb8 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - sbcseq r2, lr, r8, lsl #15 │ │ │ │ + sbcseq r2, lr, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -1011916,15 +1011916,15 @@ │ │ │ │ b 430c14 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ cmnpeq r0, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmnpeq r0, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ strdeq sp, [r1], -r5 │ │ │ │ - smlalbbeq sp, r3, sp, r6 │ │ │ │ + strheq sp, [r3, #-101] @ 0xffffff9b │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ ldrsheq pc, [r0, #-32]! @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1012010,15 +1012010,15 @@ │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #812 @ 0x32c │ │ │ │ b 430ec8 │ │ │ │ ldr r1, [pc, #28] @ 430ff8 │ │ │ │ mov r3, #3 │ │ │ │ b 430ec4 │ │ │ │ - strheq sp, [r3, #-58] @ 0xffffffc6 │ │ │ │ + smlaltteq sp, r3, r2, r3 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ andeq r0, r0, r1, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1012862,17 +1012862,17 @@ │ │ │ │ mov r3, #6 │ │ │ │ b 431a38 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ bl 42fbb4 │ │ │ │ cmneq r0, r8, asr r9 │ │ │ │ cmneq r0, r4, asr #18 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq ip, [r3, #-172] @ 0xffffff54 │ │ │ │ + cmpeq r3, r4, lsr #22 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ - smlaltbeq ip, r3, r4, r8 │ │ │ │ + smlalbteq ip, r3, ip, r8 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ cmneq r0, r8, lsl #11 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1013264,19 +1013264,19 @@ │ │ │ │ b 432068 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ bl 42fbb4 │ │ │ │ cmneq r0, r8, lsl #5 │ │ │ │ cmneq r0, r8, ror r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - @ instruction: 0x0143c294 │ │ │ │ + strheq ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ cmneq r0, r8, asr #30 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ - smlaltteq ip, r3, r4, r0 │ │ │ │ + cmpeq r3, ip, lsl #2 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ sub r0, r2, r0 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r1, [pc, #136] @ 432434 │ │ │ │ @@ -1018664,15 +1018664,15 @@ │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ str r3, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ b 437108 │ │ │ │ - cmpeq r3, r8, ror r2 │ │ │ │ + smlaltbeq r7, r3, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r7, #2 │ │ │ │ @@ -1025908,152 +1025908,150 @@ │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ - mov r9, r1 │ │ │ │ + mov r7, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #480] @ 43eaf8 │ │ │ │ + ldr r1, [pc, #472] @ 43eaf0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #476] @ 43eafc │ │ │ │ + ldr r3, [pc, #468] @ 43eaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ - mov r8, #0 │ │ │ │ + add r6, sp, #12 │ │ │ │ + mov r9, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - mov r6, r0 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r0 │ │ │ │ lsr r4, r4, #2 │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ and r4, r4, #1 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ - stm sp, {r4, r8} │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + stm sp, {r4, r9} │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - str r8, [sp, #4] │ │ │ │ + str r9, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [r9, #32] │ │ │ │ + ldr r3, [r7, #32] │ │ │ │ mov r1, #49 @ 0x31 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr sl, [r9, #28] │ │ │ │ + ldr sl, [r7, #28] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sl] │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sl, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ mov r2, #31 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #24 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r6 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r8, [r9, #36] @ 0x24 │ │ │ │ + str r9, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ + ldr r7, [r7, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - mov r2, #13 │ │ │ │ + mov r2, #39 @ 0x27 │ │ │ │ orr r4, r4, r3 │ │ │ │ - asr r3, r8, #8 │ │ │ │ + and r3, r7, #255 @ 0xff │ │ │ │ + mov r1, #32 │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - asr r3, r8, #31 │ │ │ │ - mov r1, #9 │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - and r3, r8, #255 @ 0xff │ │ │ │ - str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - mov r2, #39 @ 0x27 │ │ │ │ + mov r2, #13 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, #32 │ │ │ │ + mov r1, #9 │ │ │ │ orr r4, r4, r3 │ │ │ │ + asr r3, r7, #8 │ │ │ │ + str r3, [sp] │ │ │ │ + asr r3, r7, #31 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43eb00 │ │ │ │ - orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43eafc │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r4, r4, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r2, [pc, #56] @ 43eaf8 │ │ │ │ + stm r8, {r3, r4} │ │ │ │ + ldr r3, [pc, #44] @ 43eaf4 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r6] │ │ │ │ - str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43eaf4 │ │ │ │ - mov r0, r6 │ │ │ │ + bne 43eaec │ │ │ │ + mov r0, r8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r0, #-108]! @ 0xffffff94 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r0, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #368] @ 43ec9c │ │ │ │ + ldr r1, [pc, #368] @ 43ec94 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #364] @ 43eca0 │ │ │ │ + ldr r3, [pc, #364] @ 43ec98 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -1026121,44 +1026119,44 @@ │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43eca4 │ │ │ │ + ldr r2, [pc, #64] @ 43ec9c │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43eca0 │ │ │ │ + ldr r3, [pc, #52] @ 43ec98 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43ec98 │ │ │ │ + bne 43ec90 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, r8, asr #9 │ │ │ │ + ldrsbeq r1, [r0, #-64]! @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01701390 │ │ │ │ + @ instruction: 0x01701398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #436] @ 43ee84 │ │ │ │ + ldr r1, [pc, #436] @ 43ee7c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #432] @ 43ee88 │ │ │ │ + ldr r3, [pc, #432] @ 43ee80 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r6, sp, #12 │ │ │ │ mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -1026243,44 +1026241,44 @@ │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43ee8c │ │ │ │ + ldr r2, [pc, #64] @ 43ee84 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43ee88 │ │ │ │ + ldr r3, [pc, #52] @ 43ee80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r7] │ │ │ │ str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43ee80 │ │ │ │ + bne 43ee78 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, r4, lsr #6 │ │ │ │ + cmneq r0, ip, lsr #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, r8, lsr #3 │ │ │ │ + ldrheq r1, [r0, #-16]! │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #196 @ 0xc4 │ │ │ │ mov r5, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #608] @ 43f118 │ │ │ │ + ldr r1, [pc, #608] @ 43f110 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #604] @ 43f11c │ │ │ │ + ldr r3, [pc, #604] @ 43f114 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ @@ -1026408,40 +1026406,40 @@ │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43f120 │ │ │ │ + ldr r2, [pc, #64] @ 43f118 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43f11c │ │ │ │ + ldr r3, [pc, #52] @ 43f114 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43f114 │ │ │ │ + bne 43f10c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #196 @ 0xc4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, ip, lsr r1 │ │ │ │ + cmneq r0, r4, asr #2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, r4, lsl pc │ │ │ │ + cmneq r0, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #1992] @ 43f908 │ │ │ │ - ldr r3, [pc, #1992] @ 43f90c │ │ │ │ + ldr r0, [pc, #1992] @ 43f900 │ │ │ │ + ldr r3, [pc, #1992] @ 43f904 │ │ │ │ sub sp, sp, #212 @ 0xd4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r5, sp, #24 │ │ │ │ mov r7, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -1026455,15 +1026453,15 @@ │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 43acd0 │ │ │ │ ldr r9, [r7, #32] │ │ │ │ cmp r9, #5 │ │ │ │ - bls 43f3cc │ │ │ │ + bls 43f3c4 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r6, sp, #196 @ 0xc4 │ │ │ │ mov r8, #0 │ │ │ │ and r3, sl, #1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ @@ -1026585,42 +1026583,42 @@ │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ orr r2, r9, r2 │ │ │ │ orr r3, r5, r3 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - ldr r2, [pc, #1388] @ 43f910 │ │ │ │ - ldr r3, [pc, #1380] @ 43f90c │ │ │ │ + ldr r2, [pc, #1388] @ 43f908 │ │ │ │ + ldr r3, [pc, #1380] @ 43f904 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43f904 │ │ │ │ + bne 43f8fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #212 @ 0xd4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [r7, #28] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ lsr r3, r2, #2 │ │ │ │ cmp r8, #0 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - beq 43f5c8 │ │ │ │ + beq 43f5c0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr sl, [r1, #16] │ │ │ │ str r2, [sp] │ │ │ │ cmp sl, #0 │ │ │ │ - bne 43f760 │ │ │ │ + bne 43f758 │ │ │ │ add r7, sp, #196 @ 0xc4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -1026723,15 +1026721,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ orr r2, r6, r2 │ │ │ │ orr r3, r5, r3 │ │ │ │ - b 43f398 │ │ │ │ + b 43f390 │ │ │ │ add r7, sp, #196 @ 0xc4 │ │ │ │ stm sp, {r2, r8} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 439830 │ │ │ │ @@ -1026825,15 +1026823,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ mov r2, #13 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ - b 43f36c │ │ │ │ + b 43f364 │ │ │ │ add r7, sp, #196 @ 0xc4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -1026930,180 +1026928,180 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, #26 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #24 │ │ │ │ stm sp, {r3, fp} │ │ │ │ - b 43f570 │ │ │ │ + b 43f568 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r0, [r0, #-228]! @ 0xffffff1c │ │ │ │ + ldrheq r0, [r0, #-236]! @ 0xffffff14 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, r4, asr ip │ │ │ │ + cmneq r0, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #196 @ 0xc4 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r9, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #548] @ 43fb60 │ │ │ │ + ldr r1, [pc, #548] @ 43fb58 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #544] @ 43fb64 │ │ │ │ + ldr r3, [pc, #544] @ 43fb5c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - add r6, sp, #180 @ 0xb4 │ │ │ │ - mov r9, #0 │ │ │ │ + add r7, sp, #180 @ 0xb4 │ │ │ │ + mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ mov r3, #0 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r6, r0 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ lsr r4, r4, #2 │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ and r4, r4, #1 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - stm sp, {r4, r9} │ │ │ │ + stm sp, {r4, r8} │ │ │ │ + mov r0, r7 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + str r8, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [r8, #32] │ │ │ │ + ldr r3, [r9, #32] │ │ │ │ mov r1, #49 @ 0x31 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - mov r2, #168 @ 0xa8 │ │ │ │ + mov r1, r8 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r2, #168 @ 0xa8 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 53d00 │ │ │ │ - ldr r8, [r8, #28] │ │ │ │ + ldr r9, [r9, #28] │ │ │ │ mov sl, #1 │ │ │ │ - ldr r2, [r8] │ │ │ │ + ldr r2, [r9] │ │ │ │ mov fp, #0 │ │ │ │ mov r1, r0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ bl 43b138 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [r8, #8] │ │ │ │ + ldr r1, [r9, #8] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #12] │ │ │ │ + ldr r3, [r9, #12] │ │ │ │ mov r2, #26 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #24 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ + stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - mov r2, #13 │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r0, #16] │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - mov r1, #9 │ │ │ │ + mov r2, #39 @ 0x27 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, #32 │ │ │ │ orr r4, r4, r3 │ │ │ │ - asr r3, r8, #8 │ │ │ │ - str r3, [sp] │ │ │ │ - asr r3, r8, #31 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - bl 439830 │ │ │ │ and r3, r8, #255 @ 0xff │ │ │ │ + mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ + bl 439830 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - mov r2, #39 @ 0x27 │ │ │ │ + mov r2, #13 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, #32 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + mov r1, #9 │ │ │ │ orr r4, r4, r3 │ │ │ │ + asr r3, r8, #8 │ │ │ │ + str r3, [sp] │ │ │ │ + asr r3, r8, #31 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #180] @ 0xb4 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43fb68 │ │ │ │ - orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43fb64 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + orr r4, r4, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r2, [pc, #56] @ 43fb60 │ │ │ │ + stm r6, {r3, r4} │ │ │ │ + ldr r3, [pc, #44] @ 43fb5c │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43fb5c │ │ │ │ - mov r0, r7 │ │ │ │ + bne 43fb54 │ │ │ │ + mov r0, r6 │ │ │ │ add sp, sp, #196 @ 0xc4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r0, [r0, #-104]! @ 0xffffff98 │ │ │ │ + cmneq r0, r0, asr #13 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ cmneq r0, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #196 @ 0xc4 │ │ │ │ mov r8, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #448] @ 43fd54 │ │ │ │ + ldr r1, [pc, #448] @ 43fd4c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #444] @ 43fd58 │ │ │ │ + ldr r3, [pc, #444] @ 43fd50 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ @@ -1027191,44 +1027189,44 @@ │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43fd5c │ │ │ │ + ldr r2, [pc, #64] @ 43fd54 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43fd58 │ │ │ │ + ldr r3, [pc, #52] @ 43fd50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r9] │ │ │ │ str r4, [r9, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43fd50 │ │ │ │ + bne 43fd48 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #196 @ 0xc4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, r0, ror #8 │ │ │ │ + cmneq r0, r8, ror #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrsbeq r0, [r0, #-40]! @ 0xffffffd8 │ │ │ │ + cmneq r0, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ mov r9, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #568] @ 43ffc0 │ │ │ │ + ldr r1, [pc, #568] @ 43ffb8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #564] @ 43ffc4 │ │ │ │ + ldr r3, [pc, #564] @ 43ffbc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #180 @ 0xb4 │ │ │ │ mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ @@ -1027346,40 +1027344,40 @@ │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ orr r4, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #64] @ 43ffc8 │ │ │ │ + ldr r2, [pc, #64] @ 43ffc0 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 43ffc4 │ │ │ │ + ldr r3, [pc, #52] @ 43ffbc │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r7] │ │ │ │ str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 43ffbc │ │ │ │ + bne 43ffb4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, ip, ror #4 │ │ │ │ + cmneq r0, r4, ror r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, ip, rrx │ │ │ │ + cmneq r0, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #1892] @ 44074c │ │ │ │ - ldr r3, [pc, #1892] @ 440750 │ │ │ │ + ldr r0, [pc, #1892] @ 440744 │ │ │ │ + ldr r3, [pc, #1892] @ 440748 │ │ │ │ sub sp, sp, #220 @ 0xdc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r6, sp, #32 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -1027393,15 +1027391,15 @@ │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 43acd0 │ │ │ │ ldr sl, [r4, #32] │ │ │ │ cmp sl, #5 │ │ │ │ - bls 440250 │ │ │ │ + bls 440248 │ │ │ │ ldr r9, [r4, #8] │ │ │ │ add r7, sp, #204 @ 0xcc │ │ │ │ mov r8, #0 │ │ │ │ and r3, r9, #1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ @@ -1027514,41 +1027512,41 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ orr r2, r6, r2 │ │ │ │ orr r3, r4, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #1324] @ 440754 │ │ │ │ - ldr r3, [pc, #1316] @ 440750 │ │ │ │ + ldr r2, [pc, #1324] @ 44074c │ │ │ │ + ldr r3, [pc, #1316] @ 440748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 440748 │ │ │ │ + bne 440740 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #220 @ 0xdc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [r4, #28] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov fp, #0 │ │ │ │ ldr r9, [r3, #16] │ │ │ │ lsr r3, r2, #2 │ │ │ │ cmp r9, #0 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - beq 44041c │ │ │ │ + beq 440414 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r1, [r1, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 44059c │ │ │ │ + bne 440594 │ │ │ │ add r8, sp, #204 @ 0xcc │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ @@ -1027640,15 +1027638,15 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ mov r2, #26 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #24 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r3, sl} │ │ │ │ - b 4401f8 │ │ │ │ + b 4401f0 │ │ │ │ add r8, sp, #204 @ 0xcc │ │ │ │ stm sp, {r2, r9} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ @@ -1027736,15 +1027734,15 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ mov r2, #13 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - b 4401f8 │ │ │ │ + b 4401f0 │ │ │ │ add r8, sp, #204 @ 0xcc │ │ │ │ stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 439830 │ │ │ │ @@ -1027843,30 +1027841,30 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ mov r2, #26 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r1, #24 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r3, fp} │ │ │ │ - b 4401f8 │ │ │ │ + b 4401f0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq r0, ip │ │ │ │ + cmneq r0, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq pc, [pc, #-208] @ 44068c │ │ │ │ + ldrdeq pc, [pc, #-216] @ 44067c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ mov r6, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #460] @ 44094c │ │ │ │ + ldr r1, [pc, #460] @ 440944 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #456] @ 440950 │ │ │ │ + ldr r3, [pc, #456] @ 440948 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #180 @ 0xb4 │ │ │ │ mov r8, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ @@ -1027957,44 +1027955,44 @@ │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r1, #24 │ │ │ │ orr r4, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #64] @ 440954 │ │ │ │ + ldr r2, [pc, #64] @ 44094c │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 440950 │ │ │ │ + ldr r3, [pc, #52] @ 440948 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r7] │ │ │ │ str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 440948 │ │ │ │ + bne 440940 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - msreq SPSR_fsxc, r4, ror r8 │ │ │ │ + msreq SPSR_fsxc, ip, ror r8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - msreq (UNDEF: 111), r0, ror #13 │ │ │ │ + msreq (UNDEF: 111), r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ mov r9, r1 │ │ │ │ and r3, r4, #1 │ │ │ │ - ldr r1, [pc, #452] @ 440b44 │ │ │ │ + ldr r1, [pc, #452] @ 440b3c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #448] @ 440b48 │ │ │ │ + ldr r3, [pc, #448] @ 440b40 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1028083,44 +1028081,44 @@ │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 440b4c │ │ │ │ + ldr r2, [pc, #64] @ 440b44 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 440b48 │ │ │ │ + ldr r3, [pc, #52] @ 440b40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 440b40 │ │ │ │ + bne 440b38 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - msreq (UNDEF: 111), r4, ror r6 │ │ │ │ + msreq (UNDEF: 111), ip, ror r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - msreq SPSR_fsxc, r8, ror #9 │ │ │ │ + strdeq pc, [pc, #-64] @ 440b0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #700] @ 440e34 │ │ │ │ + ldr r1, [pc, #700] @ 440e2c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #696] @ 440e38 │ │ │ │ + ldr r3, [pc, #696] @ 440e30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r6, sp, #12 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -1028272,43 +1028270,43 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r2 │ │ │ │ - ldr r2, [pc, #60] @ 440e3c │ │ │ │ + ldr r2, [pc, #60] @ 440e34 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [pc, #48] @ 440e38 │ │ │ │ + ldr r3, [pc, #48] @ 440e30 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r8, {r4, r5} │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 440e30 │ │ │ │ + bne 440e28 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - msreq SPSR_fsxc, ip, ror r4 │ │ │ │ + msreq SPSR_fsxc, r4, lsl #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq pc, [pc, #-20] @ 440e30 │ │ │ │ + strdeq pc, [pc, #-28] @ 440e20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r8, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #700] @ 441124 │ │ │ │ + ldr r1, [pc, #700] @ 44111c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #696] @ 441128 │ │ │ │ + ldr r3, [pc, #696] @ 441120 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r5, sp, #12 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -1028460,43 +1028458,43 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #24 │ │ │ │ mov r0, r5 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r2 │ │ │ │ - ldr r2, [pc, #60] @ 44112c │ │ │ │ + ldr r2, [pc, #60] @ 441124 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [pc, #48] @ 441128 │ │ │ │ + ldr r3, [pc, #48] @ 441120 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r6, {r4, r7} │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441120 │ │ │ │ + bne 441118 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - msreq SPSR_fsxc, ip, lsl #3 │ │ │ │ + msreq SPSR_fsxc, r4 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsl #30 │ │ │ │ + cmneq pc, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r8, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #640] @ 4413d8 │ │ │ │ + ldr r1, [pc, #640] @ 4413d0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #636] @ 4413dc │ │ │ │ + ldr r3, [pc, #636] @ 4413d4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r5, sp, #12 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -1028633,43 +1028631,43 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r2 │ │ │ │ - ldr r2, [pc, #60] @ 4413e0 │ │ │ │ + ldr r2, [pc, #60] @ 4413d8 │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [pc, #48] @ 4413dc │ │ │ │ + ldr r3, [pc, #48] @ 4413d4 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r7, {r4, r6} │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4413d4 │ │ │ │ + bne 4413cc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x016fee9c │ │ │ │ + cmneq pc, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, asr ip @ │ │ │ │ + cmneq pc, r8, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #308] @ 441540 │ │ │ │ + ldr r1, [pc, #308] @ 441538 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #304] @ 441544 │ │ │ │ + ldr r3, [pc, #304] @ 44153c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1028722,44 +1028720,44 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 441548 │ │ │ │ + ldr r2, [pc, #64] @ 441540 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441544 │ │ │ │ + ldr r3, [pc, #52] @ 44153c │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44153c │ │ │ │ + bne 441534 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, ror #23 │ │ │ │ + strdeq lr, [pc, #-176] @ 441490 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, ror #21 │ │ │ │ + strdeq lr, [pc, #-164] @ 4414a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #364] @ 4416e0 │ │ │ │ + ldr r1, [pc, #364] @ 4416d8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #360] @ 4416e4 │ │ │ │ + ldr r3, [pc, #360] @ 4416dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r7, #0 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1028826,44 +1028824,44 @@ │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 4416e8 │ │ │ │ + ldr r2, [pc, #64] @ 4416e0 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 4416e4 │ │ │ │ + ldr r3, [pc, #52] @ 4416dc │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4416dc │ │ │ │ + bne 4416d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, lsl #21 │ │ │ │ + cmneq pc, r8, lsl #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, asr #18 │ │ │ │ + cmneq pc, r4, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ and r3, r4, #1 │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #264] @ 44181c │ │ │ │ + ldr r1, [pc, #264] @ 441814 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 441820 │ │ │ │ + ldr r3, [pc, #260] @ 441818 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1028905,44 +1028903,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 441824 │ │ │ │ + ldr r2, [pc, #64] @ 44181c │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441820 │ │ │ │ + ldr r3, [pc, #52] @ 441818 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441818 │ │ │ │ + bne 441810 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, ror #17 │ │ │ │ + cmneq pc, r8, ror #17 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl r8 @ │ │ │ │ + cmneq pc, r8, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #308] @ 441984 │ │ │ │ + ldr r1, [pc, #308] @ 44197c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #304] @ 441988 │ │ │ │ + ldr r3, [pc, #304] @ 441980 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r6, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1028995,44 +1028993,44 @@ │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp] │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 44198c │ │ │ │ + ldr r2, [pc, #64] @ 441984 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441988 │ │ │ │ + ldr r3, [pc, #52] @ 441980 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r7] │ │ │ │ str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441980 │ │ │ │ + bne 441978 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsr #15 │ │ │ │ + cmneq pc, ip, lsr #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, lsr #13 │ │ │ │ + strheq lr, [pc, #-96] @ 44192c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #356] @ 441b1c │ │ │ │ + ldr r1, [pc, #356] @ 441b14 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #352] @ 441b20 │ │ │ │ + ldr r3, [pc, #352] @ 441b18 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1029097,44 +1029095,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 441b24 │ │ │ │ + ldr r2, [pc, #64] @ 441b1c │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441b20 │ │ │ │ + ldr r3, [pc, #52] @ 441b18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441b18 │ │ │ │ + bne 441b10 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, lsr r6 @ │ │ │ │ + cmneq pc, r4, asr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl r5 @ │ │ │ │ + cmneq pc, r8, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r9, r1 │ │ │ │ and r3, sl, #1 │ │ │ │ - ldr r1, [pc, #412] @ 441cec │ │ │ │ + ldr r1, [pc, #412] @ 441ce4 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #408] @ 441cf0 │ │ │ │ + ldr r3, [pc, #408] @ 441ce8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r8, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1029213,44 +1029211,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 441cf4 │ │ │ │ + ldr r2, [pc, #64] @ 441cec │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441cf0 │ │ │ │ + ldr r3, [pc, #52] @ 441ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r6] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441ce8 │ │ │ │ + bne 441ce0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsr #9 │ │ │ │ + cmneq pc, ip, lsr #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, asr #6 │ │ │ │ + cmneq pc, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ and r3, r6, #1 │ │ │ │ - ldr r1, [pc, #512] @ 441f20 │ │ │ │ + ldr r1, [pc, #512] @ 441f18 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #508] @ 441f24 │ │ │ │ + ldr r3, [pc, #508] @ 441f1c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r5, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1029354,43 +1029352,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ orr r6, fp, r6 │ │ │ │ orr r4, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [pc, #64] @ 441f28 │ │ │ │ + ldr r2, [pc, #64] @ 441f20 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 441f24 │ │ │ │ + ldr r3, [pc, #52] @ 441f1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r8] │ │ │ │ str r4, [r8, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 441f1c │ │ │ │ + bne 441f14 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq lr, [pc, #-36] @ 441f04 │ │ │ │ + ldrdeq lr, [pc, #-44] @ 441ef4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, lsl #2 │ │ │ │ + cmneq pc, r4, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr r1, [pc, #724] @ 442220 │ │ │ │ + ldr r1, [pc, #724] @ 442218 │ │ │ │ ldr r6, [r2, #8] │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #716] @ 442224 │ │ │ │ + ldr r2, [pc, #716] @ 44221c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r4, sp, #188 @ 0xbc │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ mov r2, #0 │ │ │ │ and r2, r6, #1 │ │ │ │ @@ -1029504,24 +1029502,14 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - mov r1, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - str r9, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r7, r7, r3 │ │ │ │ - bl 439830 │ │ │ │ ldrh r3, [fp, #12] │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ moveq r6, r5 │ │ │ │ orr r8, r8, r3 │ │ │ │ @@ -1029532,58 +1029520,68 @@ │ │ │ │ mov r0, r4 │ │ │ │ eorne r6, r6, r3 │ │ │ │ lsrne r6, r6, #2 │ │ │ │ andne r6, r6, #1 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r8, r3 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r9, [sp] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + orr r7, r7, r3 │ │ │ │ + bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ orr r7, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ orr r8, r8, r2 │ │ │ │ - ldr r2, [pc, #64] @ 442228 │ │ │ │ + ldr r2, [pc, #64] @ 442220 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [pc, #52] @ 442224 │ │ │ │ + ldr r3, [pc, #52] @ 44221c │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44221c │ │ │ │ + bne 442214 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #204 @ 0xcc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsr #1 │ │ │ │ + cmneq pc, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, lsl #28 │ │ │ │ + cmneq pc, r4, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r8, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #420] @ 4423f8 │ │ │ │ + ldr r1, [pc, #420] @ 4423f0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #416] @ 4423fc │ │ │ │ + ldr r3, [pc, #416] @ 4423f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #12 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1029664,63 +1029662,63 @@ │ │ │ │ mov r1, r2 │ │ │ │ orr r5, sl, r5 │ │ │ │ orr r4, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #64] @ 442400 │ │ │ │ + ldr r2, [pc, #64] @ 4423f8 │ │ │ │ orr r4, r4, r3 │ │ │ │ - ldr r3, [pc, #52] @ 4423fc │ │ │ │ + ldr r3, [pc, #52] @ 4423f4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r7] │ │ │ │ str r4, [r7, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4423f4 │ │ │ │ + bne 4423ec │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, lsr #27 │ │ │ │ + cmneq pc, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsr ip @ │ │ │ │ + cmneq pc, ip, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ - ldr ip, [pc, #496] @ 44260c │ │ │ │ + ldr ip, [pc, #496] @ 442604 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - ldr r1, [pc, #488] @ 442610 │ │ │ │ + ldr r1, [pc, #488] @ 442608 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ mov r4, r2 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ ldr r2, [r2, #128] @ 0x80 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r2, #6 │ │ │ │ sbcs ip, r1, #0 │ │ │ │ - blt 442560 │ │ │ │ + blt 442558 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r7, [r0, #8] │ │ │ │ sub r0, r3, #600 @ 0x258 │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ sub r2, r2, #7 │ │ │ │ - bls 442528 │ │ │ │ + bls 442520 │ │ │ │ orr r2, r2, r1 │ │ │ │ cmp r3, #700 @ 0x2bc │ │ │ │ cmpcs r2, #0 │ │ │ │ - beq 44259c │ │ │ │ + beq 442594 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r8, sp, #180 @ 0xb4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 43ab70 │ │ │ │ @@ -1029732,165 +1029730,165 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 439830 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ ldr r6, [sp, #180] @ 0xb4 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ - bne 4425d8 │ │ │ │ + bne 4425d0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #4 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ orr r2, r6, r2 │ │ │ │ orr r3, r4, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #276] @ 442614 │ │ │ │ - ldr r3, [pc, #268] @ 442610 │ │ │ │ + ldr r2, [pc, #276] @ 44260c │ │ │ │ + ldr r3, [pc, #268] @ 442608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 442608 │ │ │ │ + bne 442600 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #192 @ 0xc0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 44247c │ │ │ │ + bne 442474 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ orrs r2, r1, r3 │ │ │ │ - bne 442600 │ │ │ │ + bne 4425f8 │ │ │ │ add r8, sp, #180 @ 0xb4 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b 4424f4 │ │ │ │ + b 4424ec │ │ │ │ add r4, sp, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b 4424f4 │ │ │ │ + b 4424ec │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ orrs r2, r1, r3 │ │ │ │ - beq 44253c │ │ │ │ + beq 442534 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r8, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r8 │ │ │ │ bl 439830 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b 442540 │ │ │ │ + b 442538 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b 4424cc │ │ │ │ + b 4424c4 │ │ │ │ ldr r3, [r7, #32] │ │ │ │ - b 4425b0 │ │ │ │ + b 4425a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [pc, #-180] @ 442560 │ │ │ │ + ldrdeq sp, [pc, #-188] @ 442550 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strdeq sp, [pc, #-168] @ 442574 │ │ │ │ + cmneq pc, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #96] @ 442690 │ │ │ │ - ldr ip, [pc, #96] @ 442694 │ │ │ │ + ldr lr, [pc, #96] @ 442688 │ │ │ │ + ldr ip, [pc, #96] @ 44268c │ │ │ │ add lr, pc, lr │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 442404 │ │ │ │ + bl 4423fc │ │ │ │ ldmib sp, {r2, r3} │ │ │ │ stm r4, {r2, r3} │ │ │ │ - ldr r2, [pc, #52] @ 442698 │ │ │ │ - ldr r3, [pc, #44] @ 442694 │ │ │ │ + ldr r2, [pc, #52] @ 442690 │ │ │ │ + ldr r3, [pc, #44] @ 44268c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44268c │ │ │ │ + bne 442684 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, asr #19 │ │ │ │ + ldrdeq sp, [pc, #-144] @ 442600 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x016fd994 │ │ │ │ + @ instruction: 0x016fd99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ ldrb r3, [r2, #13] │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [pc, #1876] @ 442e14 │ │ │ │ - str r3, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r2, [pc, #1888] @ 442e18 │ │ │ │ + str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ldrb r3, [r2, #12] │ │ │ │ - ldr r2, [pc, #1860] @ 442e18 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #1880] @ 442e1c │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #276] @ 0x114 │ │ │ │ - mov r2, #0 │ │ │ │ - bne 442dcc │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldrhi r1, [r1, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrhi r1, [r1] │ │ │ │ - lsr r0, r2, #5 │ │ │ │ - orrhi r7, r2, r1 │ │ │ │ - and r0, r0, #1 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #276] @ 0x114 │ │ │ │ + mov r3, #0 │ │ │ │ + bne 442ddc │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldrhi r2, [r2, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrhi r2, [r2] │ │ │ │ + lsr r1, r3, #5 │ │ │ │ + orrhi r7, r3, r2 │ │ │ │ + and r1, r1, #1 │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + str r1, [sp, #16] │ │ │ │ ldrls r7, [sp, #16] │ │ │ │ andhi r7, r7, #1 │ │ │ │ + ldrb r3, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ andeq r7, r7, #1 │ │ │ │ lsr fp, r2, #1 │ │ │ │ lsr sl, r2, #2 │ │ │ │ lsr r9, r2, #11 │ │ │ │ @@ -1029900,109 +1029898,109 @@ │ │ │ │ mov r6, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ - bne 442afc │ │ │ │ + bne 442af8 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ ldr fp, [r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [fp] │ │ │ │ mov r0, r4 │ │ │ │ lsr r3, sl, #11 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r8] │ │ │ │ str r7, [sp, #164] @ 0xa4 │ │ │ │ ldr r9, [r3] │ │ │ │ lsr r6, r9, #2 │ │ │ │ @@ -1030020,120 +1030018,121 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bne 442df0 │ │ │ │ + bne 442df4 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrhi r3, [r8, #4] │ │ │ │ movls r3, r7 │ │ │ │ ldrbhi r3, [r3] │ │ │ │ lsrhi r3, r3, #5 │ │ │ │ andhi r3, r3, #1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r7} │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + orr r2, r3, r2 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - strd r6, [sp] │ │ │ │ - orr r5, r2, r1 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ - orr r6, r3, r2 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + orr r3, r3, r1 │ │ │ │ + ldrh r1, [fp, #12] │ │ │ │ + lsr r1, r1, #2 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ + ldr r1, [sp, #268] @ 0x10c │ │ │ │ + orr r8, r2, r1 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ + orr r5, r3, r2 │ │ │ │ + eorne r3, sl, r9 │ │ │ │ + moveq r3, #0 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldrh r3, [fp, #12] │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - beq 442de4 │ │ │ │ - eor r3, sl, r9 │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r6, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ ldr r2, [sp, #268] @ 0x10c │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #848] @ 442e1c │ │ │ │ - str r6, [r3] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #832] @ 442e18 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + orr r2, r8, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + stm r1, {r2, r3} │ │ │ │ + ldr r2, [pc, #848] @ 442e20 │ │ │ │ + ldr r3, [pc, #840] @ 442e1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 442e10 │ │ │ │ + bne 442e14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #284 @ 0x11c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1030143,235 +1030142,237 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [sp, #268] @ 0x10c │ │ │ │ ldr r7, [sp, #272] @ 0x110 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str sl, [sp] │ │ │ │ + ldr sl, [sp, #268] @ 0x10c │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ + orr sl, fp, sl │ │ │ │ mov r1, r2 │ │ │ │ + ldr fp, [sp, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ - str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr sl, [sp, #268] @ 0x10c │ │ │ │ - orr r7, r7, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ + orr fp, r7, fp │ │ │ │ mov r1, r2 │ │ │ │ - orr sl, fp, sl │ │ │ │ + ldr r7, [sp, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r9, [sp, #272] @ 0x110 │ │ │ │ - orr sl, sl, r3 │ │ │ │ + ldr r9, [sp, #268] @ 0x10c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - orr r9, r7, r9 │ │ │ │ mov r1, r2 │ │ │ │ + orr r7, fp, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - orr r8, r9, r3 │ │ │ │ - ldr r7, [sp, #268] @ 0x10c │ │ │ │ + orr r7, r7, r3 │ │ │ │ + ldr r8, [sp, #268] @ 0x10c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - orr r7, sl, r7 │ │ │ │ + orr r9, sl, r9 │ │ │ │ + orr r8, r9, r8 │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [r9] │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr r7, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, r9 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr r7, r7, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ - orr r3, r8, r3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + orr sl, r7, r3 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3] │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - ldr ip, [r3] │ │ │ │ - str ip, [sp, #32] │ │ │ │ - lsr r8, ip, #2 │ │ │ │ - and r8, r8, #1 │ │ │ │ - eor r8, r8, #1 │ │ │ │ + ldr r3, [fp] │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ - str r8, [sp, #160] @ 0xa0 │ │ │ │ - mov sl, #0 │ │ │ │ - mov fp, #0 │ │ │ │ + ldr ip, [r3] │ │ │ │ + str ip, [sp, #20] │ │ │ │ + lsr r7, ip, #2 │ │ │ │ + and r7, r7, #1 │ │ │ │ + eor r7, r7, #1 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 439e94 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - orr r3, r0, r3 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ - stm sp, {r3, r6} │ │ │ │ - orr r7, r7, r2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r3, r3, r2 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, r2 │ │ │ │ + orr r8, r8, r3 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r3, sl, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #268] @ 0x10c │ │ │ │ cmp r3, #0 │ │ │ │ - orr r7, r7, r2 │ │ │ │ + orr r8, r8, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ orr r3, r3, r2 │ │ │ │ - bne 442e00 │ │ │ │ + bne 442e04 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #1 │ │ │ │ - ldrhi r2, [sp, #36] @ 0x24 │ │ │ │ + ldrhi r2, [fp, #4] │ │ │ │ movls r2, r6 │ │ │ │ - ldrhi r2, [r2, #4] │ │ │ │ ldrbhi r2, [r2] │ │ │ │ lsrhi r2, r2, #5 │ │ │ │ andhi r2, r2, #1 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ + ldr r5, [sp, #268] @ 0x10c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - mov r1, r2 │ │ │ │ + orr r5, r8, r5 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r8, [sp, #272] @ 0x110 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [sp] │ │ │ │ - orr r5, r3, r5 │ │ │ │ - ldr r6, [sp, #268] @ 0x10c │ │ │ │ + strd sl, [sp] │ │ │ │ + orr r8, r3, r8 │ │ │ │ bl 439830 │ │ │ │ ldrh r3, [r9, #12] │ │ │ │ - orr r6, r7, r6 │ │ │ │ + ldr r9, [sp, #268] @ 0x10c │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ + ldrne r3, [sp, #24] │ │ │ │ + ldrne r2, [sp, #20] │ │ │ │ + moveq r3, #0 │ │ │ │ + moveq r2, r3 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r9, r5, r9 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ + orr r5, r8, r5 │ │ │ │ + eorne r3, r3, r2 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 442de4 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - eor r3, r3, r2 │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - b 442a98 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - orr r7, r2, r2, lsr #1 │ │ │ │ - and r2, r2, #1 │ │ │ │ + bl 439830 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + orr r2, r9, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + b 442ac0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + and r2, r3, #1 │ │ │ │ + orr r7, r3, r3, lsr #1 │ │ │ │ and r7, r7, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - b 442724 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - b 442a98 │ │ │ │ + b 442718 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 442998 │ │ │ │ + b 442990 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsr r2, r2, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - b 442d4c │ │ │ │ + b 442d04 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, lsr #18 │ │ │ │ + cmneq pc, r8, lsr r9 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsr #10 │ │ │ │ + cmneq pc, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ ldrb r3, [r2, #13] │ │ │ │ sub sp, sp, #292 @ 0x124 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [pc, #2044] @ 443640 │ │ │ │ - str r3, [sp, #20] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r2, [pc, #2076] @ 443664 │ │ │ │ + str r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - ldrb r3, [r2, #12] │ │ │ │ - ldr r2, [pc, #2028] @ 443644 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #2068] @ 443668 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [sp, #16] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #284] @ 0x11c │ │ │ │ - mov r2, #0 │ │ │ │ - bne 4435f8 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldrhi r1, [r1, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrhi r1, [r1] │ │ │ │ - lsr r0, r2, #5 │ │ │ │ - orrhi r7, r2, r1 │ │ │ │ - and r0, r0, #1 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ + mov r3, #0 │ │ │ │ + bne 443628 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldrhi r2, [r2, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrhi r2, [r2] │ │ │ │ + lsr r1, r3, #5 │ │ │ │ + orrhi r7, r3, r2 │ │ │ │ + and r1, r1, #1 │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r1, [sp, #24] │ │ │ │ ldrls r7, [sp, #24] │ │ │ │ andhi r7, r7, #1 │ │ │ │ + ldrb r3, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ andeq r7, r7, #1 │ │ │ │ lsr fp, r2, #1 │ │ │ │ lsr sl, r2, #2 │ │ │ │ lsr r9, r2, #11 │ │ │ │ @@ -1030381,109 +1030382,109 @@ │ │ │ │ mov r6, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ - bne 4432e8 │ │ │ │ + bne 4432f0 │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ ldr sl, [r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr fp, [sl] │ │ │ │ mov r0, r4 │ │ │ │ lsr r3, fp, #11 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ add r9, sp, #104 @ 0x68 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ @@ -1030502,17 +1030503,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r8, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ strd r6, [sp, #168] @ 0xa8 │ │ │ │ @@ -1030535,112 +1030536,113 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r9, [sp, #280] @ 0x118 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - bne 44361c │ │ │ │ + bne 443640 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #1 │ │ │ │ ldrbhi r2, [r8] │ │ │ │ movls r2, r7 │ │ │ │ lsrhi r2, r2, #5 │ │ │ │ andhi r2, r2, #1 │ │ │ │ stm sp, {r2, r7} │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r4 │ │ │ │ + orr r1, r3, r2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ orr r2, r3, r2 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - strd r6, [sp] │ │ │ │ - orr r5, r3, r1 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r2, r2, r3 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r2, r2, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - orr r5, r5, r9 │ │ │ │ - orr r3, r2, r3 │ │ │ │ + orr r1, r1, r3 │ │ │ │ + orr r3, r2, r9 │ │ │ │ + ldrh r2, [sl, #12] │ │ │ │ + lsr r2, r2, #2 │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ - orr r6, r3, r2 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r1, r2 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ + orr r5, r3, r2 │ │ │ │ + ldrne r3, [sp, #100] @ 0x64 │ │ │ │ + moveq r3, #0 │ │ │ │ + eorne r3, r3, fp │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldrh r3, [sl, #12] │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - beq 443610 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, #0 │ │ │ │ - eor r3, r3, fp │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r6, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #912] @ 443648 │ │ │ │ - str r6, [r3] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #896] @ 443644 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + orr r1, r8, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + stm r2, {r1, r3} │ │ │ │ + ldr r2, [pc, #932] @ 44366c │ │ │ │ + ldr r3, [pc, #924] @ 443668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44363c │ │ │ │ + bne 443660 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #292 @ 0x124 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1030713,188 +1030715,195 @@ │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - add sl, sp, #104 @ 0x68 │ │ │ │ + add r9, sp, #104 @ 0x68 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + orr sl, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ ldr fp, [r5, #28] │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, r9 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - lsr r9, r0, #2 │ │ │ │ - and r9, r9, #1 │ │ │ │ - eor r9, r9, #1 │ │ │ │ + lsr r8, r0, #2 │ │ │ │ + and r8, r8, #1 │ │ │ │ + eor r8, r8, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ - str r9, [sp, #168] @ 0xa8 │ │ │ │ + str r8, [sp, #168] @ 0xa8 │ │ │ │ bl 439e94 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + orr sl, sl, r3 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - mov r2, sl │ │ │ │ + ldr fp, [fp, #4] │ │ │ │ + mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ + mov r3, fp │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r9, [sp, #168] @ 0xa8 │ │ │ │ + str r8, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ bl 439e94 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #31 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - mov sl, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov fp, #0 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r8, r8, r3 │ │ │ │ - bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr r7, r7, r3 │ │ │ │ + ldr r9, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ + orr r9, sl, r9 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - bne 44362c │ │ │ │ + orr r9, r9, r3 │ │ │ │ + bne 443650 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ - ldrhi r3, [sp, #40] @ 0x28 │ │ │ │ + ldrbhi r3, [fp] │ │ │ │ movls r3, r6 │ │ │ │ - ldrbhi r3, [r3] │ │ │ │ lsrhi r3, r3, #5 │ │ │ │ andhi r3, r3, #1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ - stm sp, {r3, r6} │ │ │ │ mov r1, r2 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - mov r1, r2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r5, [sp, #276] @ 0x114 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r6, [sp, #276] @ 0x114 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + strd sl, [sp] │ │ │ │ + orr r5, r7, r5 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - orr r6, r7, r6 │ │ │ │ + orr r7, r9, r7 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ - orr r5, r8, r5 │ │ │ │ + ldr r9, [sp, #276] @ 0x114 │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ + ldrne r3, [sp, #32] │ │ │ │ + ldrne r2, [sp, #36] @ 0x24 │ │ │ │ + moveq r3, #0 │ │ │ │ + moveq r2, r3 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r9, r5, r9 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ + orr r5, r7, r5 │ │ │ │ + eorne r3, r3, r2 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r8, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 443610 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - eor r3, r3, r2 │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - b 443284 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - orr r7, r2, r2, lsr #1 │ │ │ │ - and r2, r2, #1 │ │ │ │ + bl 439830 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + orr r1, r9, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + b 4432b8 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + and r2, r3, #1 │ │ │ │ + orr r7, r3, r3, lsr #1 │ │ │ │ and r7, r7, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ b 442ea8 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - b 443284 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsr r2, r2, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - b 443170 │ │ │ │ + b 443174 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 44357c │ │ │ │ + b 443554 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsr #3 │ │ │ │ + cmneq pc, r8, lsr #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, lsr sp @ │ │ │ │ + cmneq pc, r0, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3760] @ 0xeb0 │ │ │ │ ldrb r3, [r2, #13] │ │ │ │ sub sp, sp, #300 @ 0x12c │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [pc, #2148] @ 443ed4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r2, [pc, #2180] @ 443f18 │ │ │ │ + str r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - ldrb r3, [r2, #12] │ │ │ │ - ldr r2, [pc, #2132] @ 443ed8 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #2172] @ 443f1c │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [sp, #16] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #292] @ 0x124 │ │ │ │ - mov r2, #0 │ │ │ │ - bne 443e8c │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldrhi r1, [r1, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrhi r1, [r1] │ │ │ │ - lsr r0, r2, #5 │ │ │ │ - orrhi r7, r2, r1 │ │ │ │ - and r0, r0, #1 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #292] @ 0x124 │ │ │ │ + mov r3, #0 │ │ │ │ + bne 443edc │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldrhi r2, [r2, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrhi r2, [r2] │ │ │ │ + lsr r1, r3, #5 │ │ │ │ + orrhi r7, r3, r2 │ │ │ │ + and r1, r1, #1 │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r1, [sp, #24] │ │ │ │ ldrls r7, [sp, #24] │ │ │ │ andhi r7, r7, #1 │ │ │ │ + ldrb r3, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ andeq r7, r7, #1 │ │ │ │ lsr fp, r2, #1 │ │ │ │ lsr sl, r2, #2 │ │ │ │ lsr r9, r2, #11 │ │ │ │ @@ -1030904,120 +1030913,120 @@ │ │ │ │ mov r6, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ - bne 443b50 │ │ │ │ + bne 443b78 │ │ │ │ add r4, sp, #284 @ 0x11c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ ldr sl, [r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr fp, [sl] │ │ │ │ mov r0, r4 │ │ │ │ lsr r3, fp, #11 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ @@ -1031036,17 +1031045,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r8, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ strd r6, [sp, #176] @ 0xb0 │ │ │ │ @@ -1031069,116 +1031078,117 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r9, [sp, #288] @ 0x120 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - bne 443eb0 │ │ │ │ + bne 443ef4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #1 │ │ │ │ ldrbhi r2, [r8] │ │ │ │ movls r2, r7 │ │ │ │ lsrhi r2, r2, #5 │ │ │ │ andhi r2, r2, #1 │ │ │ │ stm sp, {r2, r7} │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r1, r3, r2 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ orr r2, r3, r2 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - strd r6, [sp] │ │ │ │ - orr r5, r3, r1 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r4 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r2, r2, r3 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r2, r2, r3 │ │ │ │ + orr r1, r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r2, r2, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - orr r5, r5, r9 │ │ │ │ - orr r3, r2, r3 │ │ │ │ + orr r1, r1, r3 │ │ │ │ + orr r3, r2, r9 │ │ │ │ + ldrh r2, [sl, #12] │ │ │ │ + lsr r2, r2, #2 │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ - orr r6, r3, r2 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r1, r2 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ + orr r5, r3, r2 │ │ │ │ + ldrne r3, [sp, #108] @ 0x6c │ │ │ │ + moveq r3, #0 │ │ │ │ + eorne r3, r3, fp │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldrh r3, [sl, #12] │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - beq 443ea4 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r2, #0 │ │ │ │ - eor r3, r3, fp │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r6, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #956] @ 443edc │ │ │ │ - str r6, [r3] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #940] @ 443ed8 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + orr r1, r8, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + stm r2, {r1, r3} │ │ │ │ + ldr r2, [pc, #976] @ 443f20 │ │ │ │ + ldr r3, [pc, #968] @ 443f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 443ed0 │ │ │ │ + bne 443f14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #300 @ 0x12c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #284 @ 0x11c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1031262,305 +1031272,312 @@ │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - add sl, sp, #112 @ 0x70 │ │ │ │ + add r9, sp, #112 @ 0x70 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + orr sl, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ ldr fp, [r5, #28] │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, r9 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - lsr r9, r0, #2 │ │ │ │ - and r9, r9, #1 │ │ │ │ - eor r9, r9, #1 │ │ │ │ + lsr r8, r0, #2 │ │ │ │ + and r8, r8, #1 │ │ │ │ + eor r8, r8, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ - str r9, [sp, #176] @ 0xb0 │ │ │ │ + str r8, [sp, #176] @ 0xb0 │ │ │ │ bl 439e94 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + orr sl, sl, r3 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - mov r2, sl │ │ │ │ + ldr fp, [fp, #4] │ │ │ │ + mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ + mov r3, fp │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r9, [sp, #176] @ 0xb0 │ │ │ │ + str r8, [sp, #176] @ 0xb0 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ bl 439e94 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, #31 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - mov sl, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov fp, #0 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r8, r8, r3 │ │ │ │ - bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ mov r1, r2 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr r7, r7, r3 │ │ │ │ + ldr r9, [sp, #288] @ 0x120 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ + orr r9, sl, r9 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - bne 443ec0 │ │ │ │ + orr r9, r9, r3 │ │ │ │ + bne 443f04 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ - ldrhi r3, [sp, #40] @ 0x28 │ │ │ │ + ldrbhi r3, [fp] │ │ │ │ movls r3, r6 │ │ │ │ - ldrbhi r3, [r3] │ │ │ │ lsrhi r3, r3, #5 │ │ │ │ andhi r3, r3, #1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ - stm sp, {r3, r6} │ │ │ │ mov r1, r2 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - mov r1, r2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r5, [sp, #284] @ 0x11c │ │ │ │ + mov fp, #0 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r6, [sp, #284] @ 0x11c │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + strd sl, [sp] │ │ │ │ + orr r5, r7, r5 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - orr r6, r7, r6 │ │ │ │ + orr r7, r9, r7 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ - orr r5, r8, r5 │ │ │ │ + ldr r9, [sp, #284] @ 0x11c │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ + ldrne r3, [sp, #32] │ │ │ │ + ldrne r2, [sp, #36] @ 0x24 │ │ │ │ + moveq r3, #0 │ │ │ │ + moveq r2, r3 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r9, r5, r9 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ + orr r5, r7, r5 │ │ │ │ + eorne r3, r3, r2 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 439830 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - orr r6, r6, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r8, [sp] │ │ │ │ + str r6, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 443ea4 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - eor r3, r3, r2 │ │ │ │ - lsr r3, r3, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - b 443aec │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - orr r7, r2, r2, lsr #1 │ │ │ │ - and r2, r2, #1 │ │ │ │ + bl 439830 │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + orr r1, r9, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + b 443b40 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + and r2, r3, #1 │ │ │ │ + orr r7, r3, r3, lsr #1 │ │ │ │ and r7, r7, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - b 4436d4 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - b 443aec │ │ │ │ + b 4436f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsr r2, r2, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - b 4439c8 │ │ │ │ + b 4439ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 443e10 │ │ │ │ + b 443e08 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, ror r9 @ │ │ │ │ + cmneq pc, ip, asr r9 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq ip, [pc, #-64] @ 443ea4 │ │ │ │ + cmneq pc, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ - sub sp, sp, #276 @ 0x114 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r1, [pc, #2108] @ 444744 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #2104] @ 444748 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + sub sp, sp, #276 @ 0x114 │ │ │ │ + ldr r2, [pc, #2120] @ 44478c │ │ │ │ + str r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #268] @ 0x10c │ │ │ │ - mov r2, #0 │ │ │ │ - bne 444720 │ │ │ │ - ldr r1, [r6, #28] │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldrhi r1, [r1, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrhi r1, [r1] │ │ │ │ - lsr r0, r2, #5 │ │ │ │ - orrhi r5, r2, r1 │ │ │ │ - and r0, r0, #1 │ │ │ │ - lsrhi r5, r5, #5 │ │ │ │ + ldr r3, [pc, #2112] @ 444790 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldrls r5, [sp, #12] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + mov r3, #0 │ │ │ │ + bne 444750 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + ldr r3, [r2] │ │ │ │ + cmp r1, #1 │ │ │ │ + ldrhi r2, [r2, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrhi r2, [r2] │ │ │ │ + lsr r1, r3, #5 │ │ │ │ + orrhi r5, r3, r2 │ │ │ │ + and r1, r1, #1 │ │ │ │ + lsrhi r5, r5, #5 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldrls r5, [sp, #16] │ │ │ │ andhi r5, r5, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - mov r7, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ + ldrb r3, [r6, #12] │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ andeq r5, r5, #1 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ - cmp r5, #0 │ │ │ │ lsr fp, r2, #1 │ │ │ │ lsr sl, r2, #2 │ │ │ │ lsr r9, r2, #11 │ │ │ │ lsr r8, r2, #4 │ │ │ │ + cmp r5, #0 │ │ │ │ + and r2, r2, #1 │ │ │ │ + mov r7, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ - and r2, r2, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ - bne 444388 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r2, [sp] │ │ │ │ + bne 444408 │ │ │ │ add r4, sp, #260 @ 0x104 │ │ │ │ - stm sp, {r2, r5} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r5, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #14 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r0, [sp] │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #30 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [sp] │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ ldr r1, [r2] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ bl 43999c │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #264] @ 0x108 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldr fp, [sp, #264] @ 0x108 │ │ │ │ bl 53d00 │ │ │ │ ldr r8, [r6, #28] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r8] │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ @@ -1031568,67 +1031585,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ ldr sl, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r9, [sp, #264] @ 0x108 │ │ │ │ - bne 444734 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + bne 444768 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ cmp r2, #1 │ │ │ │ ldrhi r2, [r8, #4] │ │ │ │ - movls r2, r3 │ │ │ │ + ldrls r2, [sp, #8] │ │ │ │ ldrbhi r2, [r2] │ │ │ │ - movhi r5, r3 │ │ │ │ + ldrhi r5, [sp, #8] │ │ │ │ lsrhi r2, r2, #5 │ │ │ │ andhi r2, r2, #1 │ │ │ │ movls r5, r2 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ orr r6, r3, r2 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ orr r5, r3, r2 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ orr r5, r5, fp │ │ │ │ orr r6, r6, r3 │ │ │ │ orr r6, r6, sl │ │ │ │ orr r6, r6, r2 │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ orr r5, r5, r9 │ │ │ │ orr r5, r5, r2 │ │ │ │ @@ -1031684,53 +1031703,65 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #264] @ 0x108 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ + mov r0, r4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + orr r5, r5, r3 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ orr r2, r6, r2 │ │ │ │ orr r3, r5, r3 │ │ │ │ - b 4446e8 │ │ │ │ + stm r1, {r2, r3} │ │ │ │ + ldr r2, [pc, #948] @ 444794 │ │ │ │ + ldr r3, [pc, #940] @ 444790 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + eors r2, r3, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + bne 444788 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + add sp, sp, #276 @ 0x114 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #260 @ 0x104 │ │ │ │ - stm sp, {r2, r7} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr fp, [sp, #260] @ 0x104 │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r5, r5, r2 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr sl, [sp, #260] @ 0x104 │ │ │ │ + orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ str r9, [sp] │ │ │ │ ldr r9, [sp, #260] @ 0x104 │ │ │ │ orr sl, fp, sl │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ orr r9, sl, r9 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1031743,83 +1031774,84 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r5, [sp, #260] @ 0x104 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r8, [sp, #264] @ 0x108 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ orr r5, r9, r5 │ │ │ │ - orr r5, r5, r0 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ orr r8, sl, r8 │ │ │ │ mov r2, #14 │ │ │ │ - orr r8, r8, r0 │ │ │ │ + orr r8, r8, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r3, [r6, #32] │ │ │ │ mov r1, r2 │ │ │ │ - str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #30 │ │ │ │ - orr r5, r5, r0 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ str r7, [sp, #4] │ │ │ │ - orr r8, r8, r0 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + orr r8, r8, r3 │ │ │ │ + ldr r3, [r6, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ - str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r3, [r6, #24] │ │ │ │ mov r0, r4 │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr r2, [sp, #260] @ 0x104 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 43999c │ │ │ │ - ldr r0, [sp, #260] @ 0x104 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r1, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r5, r5, r1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ - mov r0, r9 │ │ │ │ - orr r8, r8, r1 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ mov r1, r7 │ │ │ │ + mov r0, r9 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ ldr sl, [r6, #28] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sl] │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ - ldr r1, [sp, #260] @ 0x104 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ mov r2, #12 │ │ │ │ - mov r0, r4 │ │ │ │ - str r1, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ - ldr r1, [sl, #4] │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ orr r5, r5, r2 │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ + mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ orr r8, r8, r2 │ │ │ │ - str r1, [sp, #20] │ │ │ │ bl 43999c │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #264] @ 0x108 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -1031856,246 +1031888,232 @@ │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r5, r5, r1 │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ mov r0, r9 │ │ │ │ orr r8, r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ + mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #264] @ 0x108 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #260] @ 0x104 │ │ │ │ - mov sl, #0 │ │ │ │ - mov fp, #0 │ │ │ │ - orr r5, r5, r0 │ │ │ │ - ldr r9, [sp, #264] @ 0x108 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - orr r9, r8, r9 │ │ │ │ - ldr r8, [sp, #260] @ 0x104 │ │ │ │ + ldr r9, [sp, #260] @ 0x104 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r7} │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r5, r8 │ │ │ │ + orr r9, r5, r9 │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ - cmp r3, #0 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + orr r9, r9, r2 │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ - orr r5, r9, r5 │ │ │ │ - lsrne r3, r3, #1 │ │ │ │ + orr r5, r8, r5 │ │ │ │ + cmp r3, #0 │ │ │ │ orr r5, r5, r2 │ │ │ │ - andne r3, r3, #1 │ │ │ │ - bne 4446c0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + bne 444778 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ cmp r2, #1 │ │ │ │ - ldrhi r2, [sp, #20] │ │ │ │ - movhi r7, r3 │ │ │ │ - ldrbhi r2, [r2] │ │ │ │ - movls r7, r3 │ │ │ │ - lsrhi r3, r2, #5 │ │ │ │ + ldrbhi r3, [r3] │ │ │ │ + ldrls r3, [sp, #8] │ │ │ │ + lsrhi r3, r3, #5 │ │ │ │ + ldrhi r7, [sp, #8] │ │ │ │ andhi r3, r3, #1 │ │ │ │ + movls r7, r3 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ + stm sp, {r3, r7} │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #260] @ 0x104 │ │ │ │ + ldr r6, [sp, #260] @ 0x104 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - orr r2, r8, r2 │ │ │ │ - orr r3, r5, r3 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - stm r1, {r2, r3} │ │ │ │ - ldr r2, [pc, #84] @ 44474c │ │ │ │ - ldr r3, [pc, #76] @ 444748 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - eors r2, r3, r2 │ │ │ │ - mov r3, #0 │ │ │ │ - bne 444740 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add sp, sp, #276 @ 0x114 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - and r2, r3, #1 │ │ │ │ + orr r6, r9, r6 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #0 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + b 4443bc │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ orr r5, r3, r3, lsr #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ and r5, r5, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - b 443f64 │ │ │ │ - lsr r2, r3, #1 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b 443fa4 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + lsr r2, r2, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - b 4441b0 │ │ │ │ + b 4441f8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + lsr r3, r3, #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ + b 444710 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, ror #1 │ │ │ │ + cmneq pc, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl #18 │ │ │ │ + cmneq pc, r8, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ sub sp, sp, #292 @ 0x124 │ │ │ │ - ldr r2, [pc, #2288] @ 445060 │ │ │ │ + ldr r2, [pc, #2280] @ 4450a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #2280] @ 445064 │ │ │ │ + ldr r3, [pc, #2272] @ 4450a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldrb fp, [r1, #12] │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov r3, #0 │ │ │ │ - bne 445024 │ │ │ │ + bne 445064 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ - ldr r3, [r1, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ ldr r3, [r2] │ │ │ │ + cmp r1, #1 │ │ │ │ ldrhi r2, [r2, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrhi r2, [r2] │ │ │ │ lsr r1, r3, #5 │ │ │ │ orrhi r7, r3, r2 │ │ │ │ and r1, r1, #1 │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldrls r7, [sp, #20] │ │ │ │ andhi r7, r7, #1 │ │ │ │ + ldrb fp, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp fp, #0 │ │ │ │ movne r7, #0 │ │ │ │ andeq r7, r7, #1 │ │ │ │ lsr sl, r3, #1 │ │ │ │ lsr r9, r3, #2 │ │ │ │ lsr r8, r3, #4 │ │ │ │ cmp r7, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ mov r6, #0 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp] │ │ │ │ - bne 444c88 │ │ │ │ + bne 444cd0 │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 439830 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r0, r4 │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, fp │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ ldr r6, [r9] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ tst r3, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ add r8, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ bl 53d00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ @@ -1032112,77 +1032130,77 @@ │ │ │ │ tst r6, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - bne 44503c │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + bne 44507c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrls r6, [sp, #12] │ │ │ │ lsrhi r6, r6, #5 │ │ │ │ ldrhi r7, [sp, #12] │ │ │ │ andhi r6, r6, #1 │ │ │ │ movls r7, r6 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ orr r5, r2, r1 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ mov r6, #0 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ orr r5, r5, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ orr r5, r5, r2 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ orr sl, r3, r2 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ @@ -1032264,23 +1032282,23 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ orr r2, r7, r2 │ │ │ │ orr r3, r5, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ stm r1, {r2, r3} │ │ │ │ - ldr r2, [pc, #1032] @ 445068 │ │ │ │ - ldr r3, [pc, #1024] @ 445064 │ │ │ │ + ldr r2, [pc, #1024] @ 4450a8 │ │ │ │ + ldr r3, [pc, #1016] @ 4450a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44505c │ │ │ │ + bne 44509c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #292 @ 0x124 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1032288,77 +1032306,77 @@ │ │ │ │ bl 439830 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [sp, #276] @ 0x114 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr sl, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ + ldr r7, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr sl, [sp, #276] @ 0x114 │ │ │ │ + orr r7, fp, r7 │ │ │ │ ldr r9, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ + ldr fp, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - orr sl, fp, sl │ │ │ │ - orr r9, r7, r9 │ │ │ │ - ldr fp, [sp, #280] @ 0x118 │ │ │ │ - ldr r7, [sp, #276] @ 0x114 │ │ │ │ + orr fp, r7, fp │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - orr fp, r9, fp │ │ │ │ + orr r9, sl, r9 │ │ │ │ + orr r7, r9, r7 │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - orr r7, sl, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ - mov r0, r4 │ │ │ │ orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r7, r7, r3 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ ldr r0, [sp, #280] @ 0x118 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ ldr r3, [sl] │ │ │ │ - orr fp, fp, r0 │ │ │ │ + orr r7, r7, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #24] │ │ │ │ tst r0, #1344 @ 0x540 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r1, [sp, #276] @ 0x114 │ │ │ │ add r8, sp, #104 @ 0x68 │ │ │ │ - orr r7, r7, r1 │ │ │ │ + orr fp, fp, r1 │ │ │ │ ldr r1, [sp, #280] @ 0x118 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr fp, fp, r1 │ │ │ │ + orr r7, r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1032370,50 +1032388,48 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r0, [sp, #276] @ 0x114 │ │ │ │ mov r2, #30 │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ str r0, [sp, #32] │ │ │ │ tst r0, #1344 @ 0x540 │ │ │ │ ldr r0, [sp, #280] @ 0x118 │ │ │ │ mov r1, r2 │ │ │ │ - orr fp, fp, r0 │ │ │ │ + orr r7, r7, r0 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ str r0, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - orr r3, r7, r3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + orr r7, r7, r3 │ │ │ │ bl 43999c │ │ │ │ - ldr r0, [sp, #276] @ 0x114 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r1, [sp, #276] @ 0x114 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - orr r7, fp, r7 │ │ │ │ - orr r3, r3, r1 │ │ │ │ ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ + orr r3, fp, r3 │ │ │ │ orr r7, r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov fp, #0 │ │ │ │ bl 53d00 │ │ │ │ ldr r2, [sl, #8] │ │ │ │ @@ -1032426,146 +1032442,146 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #280] @ 0x118 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ ldr r8, [sp, #276] @ 0x114 │ │ │ │ - mov sl, #0 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, #43 @ 0x2b │ │ │ │ orr r8, r3, r8 │ │ │ │ - mov fp, #0 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r7, r7, r3 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r2, #43 @ 0x2b │ │ │ │ - stm sp, {r3, r6} │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ orr r7, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ orr r7, r7, r3 │ │ │ │ - bne 44504c │ │ │ │ + bne 44508c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrhi r3, [sp, #32] │ │ │ │ ldrls r3, [sp, #12] │ │ │ │ lsrhi r3, r3, #5 │ │ │ │ ldrhi r6, [sp, #12] │ │ │ │ andhi r3, r3, #1 │ │ │ │ movls r6, r3 │ │ │ │ mov r2, #15 │ │ │ │ - mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + mov sl, #0 │ │ │ │ + mov fp, #0 │ │ │ │ + bl 439830 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr r6, [sp, #276] @ 0x114 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ ldrh r3, [r9, #12] │ │ │ │ - mov r2, #0 │ │ │ │ + orr r6, r8, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + orr r5, r7, r5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + mov r2, #0 │ │ │ │ + orr r5, r5, r3 │ │ │ │ ldrbne r3, [r9] │ │ │ │ moveq r3, #1 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r6, [sp, #276] @ 0x114 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ bl 439830 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - orr r6, r8, r6 │ │ │ │ + mov r2, #31 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ eor r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - mov r2, #31 │ │ │ │ + mov r1, r2 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - mov r1, r2 │ │ │ │ - orr r5, r7, r5 │ │ │ │ mov r0, r4 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ orr r2, r6, r2 │ │ │ │ orr r3, r5, r3 │ │ │ │ - b 444c50 │ │ │ │ + b 444c98 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - and r2, r3, #1 │ │ │ │ orr r7, r3, r3, lsr #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - b 4447d4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + b 444818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsr r6, r3, #1 │ │ │ │ and r6, r6, #1 │ │ │ │ - b 444a40 │ │ │ │ + b 444a88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 444f74 │ │ │ │ + b 444f88 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, lsl #17 │ │ │ │ + cmneq pc, r8, lsr r8 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x016fb398 │ │ │ │ + cmneq pc, r0, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ sub sp, sp, #292 @ 0x124 │ │ │ │ + ldr r2, [pc, #2352] @ 4459fc │ │ │ │ str r3, [sp, #8] │ │ │ │ - mov r6, r1 │ │ │ │ cmp r3, #0 │ │ │ │ - ldrb r3, [r1, #12] │ │ │ │ - ldr r1, [pc, #2372] @ 4459e0 │ │ │ │ - ldr r2, [pc, #2372] @ 4459e4 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #2344] @ 445a00 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #284] @ 0x11c │ │ │ │ - mov r2, #0 │ │ │ │ - bne 4459a4 │ │ │ │ - ldr r1, [r6, #28] │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldrhi r1, [r1, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrhi r1, [r1] │ │ │ │ - lsr r0, r2, #5 │ │ │ │ - orrhi r5, r2, r1 │ │ │ │ - and r0, r0, #1 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ + mov r3, #0 │ │ │ │ + bne 4459c0 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + ldr r3, [r2] │ │ │ │ + cmp r1, #1 │ │ │ │ + ldrhi r2, [r2, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrhi r2, [r2] │ │ │ │ + lsr r1, r3, #5 │ │ │ │ + orrhi r5, r3, r2 │ │ │ │ + and r1, r1, #1 │ │ │ │ lsrhi r5, r5, #5 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + str r1, [sp, #16] │ │ │ │ ldrls r5, [sp, #16] │ │ │ │ andhi r5, r5, #1 │ │ │ │ + ldrb r3, [r6, #12] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ andeq r5, r5, #1 │ │ │ │ lsr fp, r2, #1 │ │ │ │ lsr sl, r2, #2 │ │ │ │ lsr r9, r2, #11 │ │ │ │ @@ -1032575,123 +1032591,123 @@ │ │ │ │ mov r7, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ - bne 4455e8 │ │ │ │ + bne 445628 │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 439830 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r0, r4 │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, fp │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r9, [r6, #28] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ ldr r7, [r9] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ tst r3, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ add r8, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r5 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ bl 53d00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ @@ -1032708,78 +1032724,78 @@ │ │ │ │ tst r7, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #280] @ 0x118 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - bne 4459bc │ │ │ │ + bne 4459d8 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ cmp r2, #1 │ │ │ │ ldrls r7, [sp, #8] │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ ldrhi r5, [sp, #8] │ │ │ │ andhi r7, r7, #1 │ │ │ │ movls r5, r7 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, sl │ │ │ │ orr r5, r3, r2 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ orr r7, r3, r2 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r6, #0 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ orr r5, r5, r3 │ │ │ │ @@ -1032833,54 +1032849,54 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #28 │ │ │ │ - mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ + mov r1, #16 │ │ │ │ bl 439830 │ │ │ │ ldrh r3, [fp, #12] │ │ │ │ ldr r8, [sp, #276] @ 0x114 │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ ldrne r3, [fp] │ │ │ │ ldrne r2, [sp, #100] @ 0x64 │ │ │ │ - moveq r3, r6 │ │ │ │ orr r8, r5, r8 │ │ │ │ - mov r0, r4 │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ - str r6, [sp, #4] │ │ │ │ + moveq r3, r6 │ │ │ │ orr r5, r7, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + str r6, [sp, #4] │ │ │ │ eorne r2, r2, r3 │ │ │ │ movne r3, r2 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ + str r3, [sp] │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #1072] @ 4459e8 │ │ │ │ + orr r8, r8, r2 │ │ │ │ + ldr r2, [pc, #1036] @ 445a04 │ │ │ │ str r8, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #1056] @ 4459e4 │ │ │ │ + ldr r3, [pc, #1020] @ 445a00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4459dc │ │ │ │ + bne 4459f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #292 @ 0x124 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #276 @ 0x114 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1033030,42 +1033046,29 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r1, r7 │ │ │ │ - orr r0, r8, r3 │ │ │ │ - str r0, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #0 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - strd r8, [sp] │ │ │ │ - orr r8, r0, r3 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ mov r1, r2 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ @@ -1033074,219 +1033077,223 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ orr r8, r8, r3 │ │ │ │ - bne 4459cc │ │ │ │ + bne 4459e8 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrhi r3, [sp, #28] │ │ │ │ ldrls r3, [sp, #8] │ │ │ │ lsrhi r3, r3, #5 │ │ │ │ ldrhi r7, [sp, #8] │ │ │ │ andhi r3, r3, #1 │ │ │ │ movls r7, r3 │ │ │ │ mov r2, #15 │ │ │ │ + stm sp, {r3, r7} │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r3, r7} │ │ │ │ + mov r6, #0 │ │ │ │ + mov r7, #0 │ │ │ │ bl 439830 │ │ │ │ - ldrh r3, [fp, #12] │ │ │ │ + strd r6, [sp] │ │ │ │ ldr r6, [sp, #276] @ 0x114 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + orr r6, r5, r6 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ + bl 439830 │ │ │ │ + ldrh r3, [fp, #12] │ │ │ │ + orr r5, r8, r5 │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - ldrne r3, [fp] │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ ldrne r2, [sp, #24] │ │ │ │ + orr r8, r6, r3 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + ldrne r3, [fp] │ │ │ │ moveq r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ - orr r6, r5, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ - orr r5, r8, r5 │ │ │ │ eorne r2, r2, r3 │ │ │ │ movne r3, r2 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ - movne r2, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, #46 @ 0x2e │ │ │ │ - mov r1, r2 │ │ │ │ + movne r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 439830 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - orr r8, r6, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - b 4455ac │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - and r1, r2, #1 │ │ │ │ - orr r5, r2, r2, lsr #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + b 4455d0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + orr r5, r3, r3, lsr #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ and r5, r5, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - b 4450f0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b 44512c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsr r7, r2, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ - b 44538c │ │ │ │ + b 4453cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 445924 │ │ │ │ + b 445930 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, asr pc @ │ │ │ │ + cmneq pc, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, lsr sl @ │ │ │ │ + strdeq sl, [pc, #-152] @ 445974 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ - ldr r2, [pc, #2360] @ 446344 │ │ │ │ + ldr r2, [pc, #2392] @ 446380 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #2352] @ 446348 │ │ │ │ + ldr r3, [pc, #2384] @ 446384 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldrb fp, [r1, #12] │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #276] @ 0x114 │ │ │ │ mov r3, #0 │ │ │ │ - bne 446308 │ │ │ │ + bne 446344 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ - ldr r3, [r1, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ ldr r3, [r2] │ │ │ │ + cmp r1, #1 │ │ │ │ ldrhi r2, [r2, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrhi r2, [r2] │ │ │ │ lsr r1, r3, #5 │ │ │ │ orrhi r7, r3, r2 │ │ │ │ and r1, r1, #1 │ │ │ │ lsrhi r7, r7, #5 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldrls r7, [sp, #16] │ │ │ │ andhi r7, r7, #1 │ │ │ │ + ldrb fp, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp fp, #0 │ │ │ │ movne r7, #0 │ │ │ │ andeq r7, r7, #1 │ │ │ │ lsr sl, r3, #1 │ │ │ │ lsr r9, r3, #2 │ │ │ │ lsr r8, r3, #4 │ │ │ │ cmp r7, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ mov r6, #0 │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ str r3, [sp] │ │ │ │ - bne 445f60 │ │ │ │ + bne 445f78 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ bl 439830 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 43999c │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr fp, [r5, #28] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ ldr r6, [fp] │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #20] │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #14 │ │ │ │ tst r3, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ add sl, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, r7 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ mov r8, #1 │ │ │ │ bl 53d00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #168] @ 0xa8 │ │ │ │ @@ -1033306,74 +1033313,74 @@ │ │ │ │ tst r6, #1344 @ 0x540 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r9, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - bne 446320 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + bne 44635c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrls r3, [sp, #8] │ │ │ │ lsrhi r3, r6, #5 │ │ │ │ ldrhi r7, [sp, #8] │ │ │ │ andhi r3, r3, #1 │ │ │ │ movls r7, r3 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r7} │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ orr r5, r3, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r7, #0 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r9, r3, r9 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 43999c │ │ │ │ @@ -1033431,62 +1033438,61 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r6, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - eor r3, r3, #1 │ │ │ │ - mov r2, #42 @ 0x2a │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - mov r1, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r8, [sp, #268] @ 0x10c │ │ │ │ - bl 439830 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - orr r8, fp, r8 │ │ │ │ - ldrh r3, [r2, #12] │ │ │ │ mov r0, r4 │ │ │ │ + ldrh r3, [r2, #12] │ │ │ │ + ldr r8, [sp, #268] @ 0x10c │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - moveq r6, r7 │ │ │ │ - orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ + orr r8, fp, r8 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldrne r3, [r2] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - eorne r6, r6, r3 │ │ │ │ - lsrne r6, r6, #2 │ │ │ │ - andne r6, r6, #1 │ │ │ │ - str r6, [sp] │ │ │ │ + moveq r3, r7 │ │ │ │ + eorne r3, r3, r6 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + andne r3, r3, #1 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ mov r1, r2 │ │ │ │ + stm sp, {r3, r7} │ │ │ │ bl 439830 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + lsr r6, r6, #2 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + and r6, r6, #1 │ │ │ │ + mov r2, #42 @ 0x2a │ │ │ │ + orr r8, r8, r3 │ │ │ │ + eor r6, r6, #1 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r6, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r8, r8, r2 │ │ │ │ - ldr r2, [pc, #1052] @ 44634c │ │ │ │ - str r8, [r3] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #1036] @ 446348 │ │ │ │ + bl 439830 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + orr r2, r8, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + stm r1, {r2, r3} │ │ │ │ + ldr r2, [pc, #1080] @ 446388 │ │ │ │ + ldr r3, [pc, #1072] @ 446384 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 446340 │ │ │ │ + bne 44637c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #284 @ 0x11c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1033632,38 +1033638,27 @@ │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ - mov r1, sl │ │ │ │ strd r2, [sp, #168] @ 0xa8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ + mov r0, r4 │ │ │ │ bl 43a690 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - mov sl, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov fp, #0 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - mov r2, #41 @ 0x29 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r8, r8, r3 │ │ │ │ - bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r1, r2 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ @@ -1033672,87 +1033667,107 @@ │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ orr r8, r8, r3 │ │ │ │ - bne 446330 │ │ │ │ + bne 44636c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrls r3, [sp, #8] │ │ │ │ lsrhi r3, r9, #5 │ │ │ │ ldrhi r6, [sp, #8] │ │ │ │ andhi r3, r3, #1 │ │ │ │ movls r6, r3 │ │ │ │ mov r2, #15 │ │ │ │ - mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ + mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ + mov sl, #0 │ │ │ │ + mov fp, #0 │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r9, #2 │ │ │ │ - and r3, r3, #1 │ │ │ │ - eor r3, r3, #1 │ │ │ │ - mov r6, #0 │ │ │ │ - mov r2, #42 @ 0x2a │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - mov r1, r2 │ │ │ │ + mov r2, #41 @ 0x29 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - orr r7, r7, r3 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr r6, [sp, #268] @ 0x10c │ │ │ │ ldr r5, [sp, #272] @ 0x110 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - orr r5, r8, r5 │ │ │ │ + orr r6, r7, r6 │ │ │ │ ldrh r3, [r2, #12] │ │ │ │ - mov r0, r4 │ │ │ │ + orr r5, r8, r5 │ │ │ │ lsr r3, r3, #2 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ - moveq r9, r6 │ │ │ │ - orr r8, r7, r3 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldrne r3, [r2] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - eorne r9, r9, r3 │ │ │ │ - lsrne r9, r9, #2 │ │ │ │ - andne r9, r9, #1 │ │ │ │ + moveq r3, #0 │ │ │ │ + eorne r3, r3, r9 │ │ │ │ + lsrne r3, r3, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + movne r2, #0 │ │ │ │ + andne r3, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, #46 @ 0x2e │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp] │ │ │ │ + bl 439830 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + lsr r9, r9, #2 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + and r9, r9, #1 │ │ │ │ + mov r2, #42 @ 0x2a │ │ │ │ + orr r6, r6, r3 │ │ │ │ + eor r9, r9, #1 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - b 445f08 │ │ │ │ + orr r5, r5, r3 │ │ │ │ + bl 439830 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + orr r2, r6, r2 │ │ │ │ + orr r3, r5, r3 │ │ │ │ + b 445f40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - and r2, r3, #1 │ │ │ │ orr r7, r3, r3, lsr #1 │ │ │ │ + and r3, r3, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - b 445a70 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b 445a88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 445ce4 │ │ │ │ + b 445d00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ - b 446278 │ │ │ │ + b 446264 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, ror #11 │ │ │ │ + cmneq pc, r8, asr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, asr #1 │ │ │ │ + cmneq pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ mov r6, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #664] @ 446610 │ │ │ │ + ldr r1, [pc, #664] @ 44664c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #660] @ 446614 │ │ │ │ + ldr r3, [pc, #660] @ 446650 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #188 @ 0xbc │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ @@ -1033876,15 +1033891,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ orr sl, fp, r3 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ orr r9, r9, r3 │ │ │ │ movls r3, r7 │ │ │ │ movls r7, r3 │ │ │ │ - bls 4465ac │ │ │ │ + bls 4465e8 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r3, [r3, r5, lsl #2] │ │ │ │ cmp r3, r7 │ │ │ │ ldrbne r3, [r3] │ │ │ │ moveq r7, r3 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -1033894,44 +1033909,44 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ orr sl, sl, r2 │ │ │ │ - ldr r2, [pc, #64] @ 446618 │ │ │ │ + ldr r2, [pc, #64] @ 446654 │ │ │ │ orr r9, r9, r3 │ │ │ │ - ldr r3, [pc, #52] @ 446614 │ │ │ │ + ldr r3, [pc, #52] @ 446650 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r8] │ │ │ │ str r9, [r8, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44660c │ │ │ │ + bne 446648 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #204 @ 0xcc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, ror ip @ │ │ │ │ + cmneq pc, r0, asr #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, lsl sl @ │ │ │ │ + cmneq pc, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #212 @ 0xd4 │ │ │ │ mov r6, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #800] @ 446964 │ │ │ │ + ldr r1, [pc, #800] @ 4469a0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #796] @ 446968 │ │ │ │ + ldr r3, [pc, #796] @ 4469a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #196 @ 0xc4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ @@ -1034088,15 +1034103,15 @@ │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp fp, r2 │ │ │ │ orr r5, r9, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 446900 │ │ │ │ + bls 44693c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -1034107,44 +1034122,44 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ orr r7, r7, r2 │ │ │ │ - ldr r2, [pc, #64] @ 44696c │ │ │ │ + ldr r2, [pc, #64] @ 4469a8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - ldr r3, [pc, #52] @ 446968 │ │ │ │ + ldr r3, [pc, #52] @ 4469a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r8] │ │ │ │ str r5, [r8, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 446960 │ │ │ │ + bne 44699c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #212 @ 0xd4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - strheq r9, [pc, #-144] @ 4468dc │ │ │ │ + cmneq pc, r4, ror r9 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, asr #13 │ │ │ │ + cmneq pc, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ sub sp, sp, #212 @ 0xd4 │ │ │ │ mov r6, r1 │ │ │ │ and r3, r5, #1 │ │ │ │ - ldr r1, [pc, #780] @ 446ca4 │ │ │ │ + ldr r1, [pc, #780] @ 446ce0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #776] @ 446ca8 │ │ │ │ + ldr r3, [pc, #776] @ 446ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #196 @ 0xc4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1034295,15 +1034310,15 @@ │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r8, fp │ │ │ │ orr r5, r9, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 446c3c │ │ │ │ + bls 446c78 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r3, [r3, fp, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -1034316,43 +1034331,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orr r7, r7, r2 │ │ │ │ - ldr r2, [pc, #60] @ 446cac │ │ │ │ + ldr r2, [pc, #60] @ 446ce8 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ 446ca8 │ │ │ │ + ldr r3, [pc, #44] @ 446ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 446ca0 │ │ │ │ + bne 446cdc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #212 @ 0xd4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, asr r6 @ │ │ │ │ + cmneq pc, r0, lsr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl #7 │ │ │ │ + cmneq pc, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ mov sl, r1 │ │ │ │ and r3, r6, #1 │ │ │ │ - ldr r1, [pc, #1708] @ 447384 │ │ │ │ + ldr r1, [pc, #1708] @ 4473c0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1704] @ 447388 │ │ │ │ + ldr r3, [pc, #1704] @ 4473c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1034544,15 +1034559,15 @@ │ │ │ │ cmpeq r1, #4 │ │ │ │ moveq sl, #1 │ │ │ │ movne sl, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, sl, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bne 447340 │ │ │ │ + bne 44737c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1034561,15 +1034576,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, sl, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 447300 │ │ │ │ + bne 44733c │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ @@ -1034585,15 +1034600,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, sl, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 447234 │ │ │ │ + bne 447270 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ @@ -1034603,15 +1034618,15 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 447124 │ │ │ │ + beq 447160 │ │ │ │ mov r8, #245 @ 0xf5 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1034636,15 +1034651,15 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4471a8 │ │ │ │ + beq 4471e4 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1034669,29 +1034684,29 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ andeq sl, r3, #1 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 4472c0 │ │ │ │ + bne 4472fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r3] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #384] @ 44738c │ │ │ │ - ldr r3, [pc, #376] @ 447388 │ │ │ │ + ldr r2, [pc, #384] @ 4473c8 │ │ │ │ + ldr r3, [pc, #376] @ 4473c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 447380 │ │ │ │ + bne 4473bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ @@ -1034721,15 +1034736,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - b 4471a8 │ │ │ │ + b 4471e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ @@ -1034737,15 +1034752,15 @@ │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 4471f0 │ │ │ │ + b 44722c │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1034753,15 +1034768,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 447040 │ │ │ │ + b 44707c │ │ │ │ mov r8, #244 @ 0xf4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1034769,30 +1034784,30 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 446ffc │ │ │ │ + b 447038 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, lsl r3 @ │ │ │ │ + cmneq pc, r0, ror #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, ror #27 │ │ │ │ + strheq r8, [pc, #-208] @ 447300 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ mov sl, r1 │ │ │ │ and r3, r6, #1 │ │ │ │ - ldr r1, [pc, #1760] @ 447a98 │ │ │ │ + ldr r1, [pc, #1760] @ 447ad4 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1756] @ 447a9c │ │ │ │ + ldr r3, [pc, #1756] @ 447ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1034997,15 +1035012,15 @@ │ │ │ │ cmpeq r1, #4 │ │ │ │ moveq sl, #1 │ │ │ │ movne sl, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, sl, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bne 447a54 │ │ │ │ + bne 447a90 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1035014,15 +1035029,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, sl, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 447a14 │ │ │ │ + bne 447a50 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ @@ -1035038,15 +1035053,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, sl, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 447948 │ │ │ │ + bne 447984 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ @@ -1035056,15 +1035071,15 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 447838 │ │ │ │ + beq 447874 │ │ │ │ mov r8, #245 @ 0xf5 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1035089,15 +1035104,15 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4478bc │ │ │ │ + beq 4478f8 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1035122,29 +1035137,29 @@ │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ sub r3, r3, #245 @ 0xf5 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ andeq sl, r3, #1 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 4479d4 │ │ │ │ + bne 447a10 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #384] @ 447aa0 │ │ │ │ - ldr r3, [pc, #376] @ 447a9c │ │ │ │ + ldr r2, [pc, #384] @ 447adc │ │ │ │ + ldr r3, [pc, #376] @ 447ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 447a94 │ │ │ │ + bne 447ad0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ @@ -1035174,15 +1035189,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - b 4478bc │ │ │ │ + b 4478f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ @@ -1035190,15 +1035205,15 @@ │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 447904 │ │ │ │ + b 447940 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1035206,15 +1035221,15 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 447754 │ │ │ │ + b 447790 │ │ │ │ mov r8, #244 @ 0xf4 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ bl 439830 │ │ │ │ @@ -1035222,29 +1035237,29 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 447710 │ │ │ │ + b 44774c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, lsr ip @ │ │ │ │ + cmneq pc, r0, lsl #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r8, [pc, #-104] @ 447a40 │ │ │ │ + @ instruction: 0x016f869c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2528] @ 4484a4 │ │ │ │ + ldr r1, [pc, #2528] @ 4484e0 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #2520] @ 4484a8 │ │ │ │ + ldr r2, [pc, #2520] @ 4484e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1035265,15 +1035280,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 447ee0 │ │ │ │ + beq 447f1c │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr ip, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1035344,15 +1035359,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ ands r3, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #20] │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 4482ac │ │ │ │ + beq 4482e8 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [fp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ @@ -1035487,25 +1035502,25 @@ │ │ │ │ ldr r8, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr r8, r9, r8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 4482c4 │ │ │ │ + beq 448300 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 448440 │ │ │ │ + beq 44847c │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 448480 │ │ │ │ + beq 4484bc │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 4482d4 │ │ │ │ + b 448310 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ @@ -1035705,20 +1035720,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r9, #0 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 448244 │ │ │ │ + beq 448280 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, r9 │ │ │ │ - beq 448248 │ │ │ │ + beq 448284 │ │ │ │ ldrb r9, [r9] │ │ │ │ lsr r9, r9, #2 │ │ │ │ and r9, r9, #1 │ │ │ │ eor r9, r9, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ @@ -1035727,48 +1035742,48 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #560] @ 4484ac │ │ │ │ + ldr r2, [pc, #560] @ 4484e8 │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #544] @ 4484a8 │ │ │ │ + ldr r3, [pc, #544] @ 4484e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4484a0 │ │ │ │ + bne 4484dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 447c8c │ │ │ │ + b 447cc8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44842c │ │ │ │ + bne 448468 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [fp, #28] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1035788,20 +1035803,20 @@ │ │ │ │ orr r7, r8, r7 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44844c │ │ │ │ + beq 448488 │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 448468 │ │ │ │ + beq 4484a4 │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 448490 │ │ │ │ + beq 4484cc │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1035823,71 +1035838,71 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44841c │ │ │ │ + bls 448458 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 448254 │ │ │ │ + b 448290 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 4482d4 │ │ │ │ + b 448310 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 4482d4 │ │ │ │ + b 448310 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 448474 │ │ │ │ + beq 4484b0 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 448390 │ │ │ │ + b 4483cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 448390 │ │ │ │ + b 4483cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 448390 │ │ │ │ + b 4483cc │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 4482d4 │ │ │ │ + b 448310 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 448390 │ │ │ │ + b 4483cc │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, lsr #10 │ │ │ │ + strdeq r8, [pc, #-64] @ 4484a8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, ror sp @ │ │ │ │ + cmneq pc, r8, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2552] @ 448ec8 │ │ │ │ + ldr r1, [pc, #2552] @ 448f04 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #2544] @ 448ecc │ │ │ │ + ldr r2, [pc, #2544] @ 448f08 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1035908,15 +1035923,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 4488f8 │ │ │ │ + beq 448934 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr ip, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1035987,15 +1036002,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ ands r3, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #20] │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 448cd0 │ │ │ │ + beq 448d0c │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [fp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ @@ -1036133,25 +1036148,25 @@ │ │ │ │ ldr r8, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr r8, r9, r8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 448ce8 │ │ │ │ + beq 448d24 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 448e64 │ │ │ │ + beq 448ea0 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 448ea4 │ │ │ │ + beq 448ee0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 448cf8 │ │ │ │ + b 448d34 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ @@ -1036354,20 +1036369,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r9, #0 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 448c68 │ │ │ │ + beq 448ca4 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, r9 │ │ │ │ - beq 448c6c │ │ │ │ + beq 448ca8 │ │ │ │ ldrb r9, [r9] │ │ │ │ lsr r9, r9, #2 │ │ │ │ and r9, r9, #1 │ │ │ │ eor r9, r9, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ @@ -1036376,48 +1036391,48 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #560] @ 448ed0 │ │ │ │ + ldr r2, [pc, #560] @ 448f0c │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #544] @ 448ecc │ │ │ │ + ldr r3, [pc, #544] @ 448f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 448ec4 │ │ │ │ + bne 448f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 448698 │ │ │ │ + b 4486d4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 448e50 │ │ │ │ + bne 448e8c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [fp, #28] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1036437,20 +1036452,20 @@ │ │ │ │ orr r7, r8, r7 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 448e70 │ │ │ │ + beq 448eac │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 448e8c │ │ │ │ + beq 448ec8 │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 448eb4 │ │ │ │ + beq 448ef0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1036472,71 +1036487,71 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 448e40 │ │ │ │ + bls 448e7c │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 448c78 │ │ │ │ + b 448cb4 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 448cf8 │ │ │ │ + b 448d34 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 448cf8 │ │ │ │ + b 448d34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 448e98 │ │ │ │ + beq 448ed4 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 448db4 │ │ │ │ + b 448df0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 448db4 │ │ │ │ + b 448df0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 448db4 │ │ │ │ + b 448df0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 448cf8 │ │ │ │ + b 448d34 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 448db4 │ │ │ │ + b 448df0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, lsr #22 │ │ │ │ + cmneq pc, r4, ror #21 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, asr r3 @ │ │ │ │ + cmneq pc, r4, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2552] @ 4498ec │ │ │ │ + ldr r1, [pc, #2552] @ 449928 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #2544] @ 4498f0 │ │ │ │ + ldr r2, [pc, #2544] @ 44992c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1036557,15 +1036572,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 44931c │ │ │ │ + beq 449358 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr ip, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1036636,15 +1036651,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ ands r3, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #20] │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 4496f4 │ │ │ │ + beq 449730 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [fp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ @@ -1036782,25 +1036797,25 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ orr r8, r9, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44970c │ │ │ │ + beq 449748 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 449888 │ │ │ │ + beq 4498c4 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 4498c8 │ │ │ │ + beq 449904 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44971c │ │ │ │ + b 449758 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ @@ -1037003,20 +1037018,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r9, #0 │ │ │ │ orr r6, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 44968c │ │ │ │ + beq 4496c8 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, r9 │ │ │ │ - beq 449690 │ │ │ │ + beq 4496cc │ │ │ │ ldrb r9, [r9] │ │ │ │ lsr r9, r9, #2 │ │ │ │ and r9, r9, #1 │ │ │ │ eor r9, r9, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ @@ -1037025,48 +1037040,48 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #560] @ 4498f4 │ │ │ │ + ldr r2, [pc, #560] @ 449930 │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #544] @ 4498f0 │ │ │ │ + ldr r3, [pc, #544] @ 44992c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4498e8 │ │ │ │ + bne 449924 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 4490bc │ │ │ │ + b 4490f8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 449874 │ │ │ │ + bne 4498b0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [fp, #28] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1037086,20 +1037101,20 @@ │ │ │ │ orr r7, r8, r7 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 449894 │ │ │ │ + beq 4498d0 │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 4498b0 │ │ │ │ + beq 4498ec │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 4498d8 │ │ │ │ + beq 449914 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1037121,71 +1037136,71 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 449864 │ │ │ │ + bls 4498a0 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44969c │ │ │ │ + b 4496d8 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 44971c │ │ │ │ + b 449758 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44971c │ │ │ │ + b 449758 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4498bc │ │ │ │ + beq 4498f8 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 4497d8 │ │ │ │ + b 449814 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 4497d8 │ │ │ │ + b 449814 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 4497d8 │ │ │ │ + b 449814 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44971c │ │ │ │ + b 449758 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 4497d8 │ │ │ │ + b 449814 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [pc, #-12] @ 4498e8 │ │ │ │ + cmneq pc, r0, asr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, lsr #18 │ │ │ │ + strdeq r6, [pc, #-128] @ 4498b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2564] @ 44a31c │ │ │ │ + ldr r1, [pc, #2564] @ 44a358 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #2556] @ 44a320 │ │ │ │ + ldr r2, [pc, #2556] @ 44a35c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1037205,15 +1037220,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 449d38 │ │ │ │ + beq 449d74 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -1037279,15 +1037294,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ ands fp, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 44a120 │ │ │ │ + beq 44a15c │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [sl, #40] @ 0x28 │ │ │ │ @@ -1037429,25 +1037444,25 @@ │ │ │ │ ldr r8, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 53d00 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr r8, r9, r8 │ │ │ │ - beq 44a138 │ │ │ │ + beq 44a174 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44a2b8 │ │ │ │ + beq 44a2f4 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 44a2f8 │ │ │ │ + beq 44a334 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44a148 │ │ │ │ + b 44a184 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [sp, #212] @ 0xd4 │ │ │ │ @@ -1037654,20 +1037669,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r9, #0 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 44a0b8 │ │ │ │ + beq 44a0f4 │ │ │ │ ldr r3, [r8, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, r9 │ │ │ │ - beq 44a0bc │ │ │ │ + beq 44a0f8 │ │ │ │ ldrb r9, [r9] │ │ │ │ lsr r9, r9, #2 │ │ │ │ and r9, r9, #1 │ │ │ │ eor r9, r9, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ @@ -1037676,49 +1037691,49 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #564] @ 44a324 │ │ │ │ + ldr r2, [pc, #564] @ 44a360 │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #548] @ 44a320 │ │ │ │ + ldr r3, [pc, #548] @ 44a35c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44a318 │ │ │ │ + bne 44a354 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 449ac8 │ │ │ │ + b 449b04 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44a2a4 │ │ │ │ + bne 44a2e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3, #28] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrne r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1037737,20 +1037752,20 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r7, r8, r7 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp fp, #0 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44a2c4 │ │ │ │ + beq 44a300 │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 44a2e0 │ │ │ │ + beq 44a31c │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 44a308 │ │ │ │ + beq 44a344 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1037772,72 +1037787,72 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44a294 │ │ │ │ + bls 44a2d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44a0c8 │ │ │ │ + b 44a104 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ mov r2, fp │ │ │ │ - b 44a148 │ │ │ │ + b 44a184 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44a148 │ │ │ │ + b 44a184 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44a2ec │ │ │ │ + beq 44a328 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ mov r3, fp │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 44a204 │ │ │ │ + b 44a240 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 44a204 │ │ │ │ + b 44a240 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 44a204 │ │ │ │ + b 44a240 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44a148 │ │ │ │ + b 44a184 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 44a204 │ │ │ │ + b 44a240 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r6, [pc, #-104] @ 44a2bc │ │ │ │ + @ instruction: 0x016f669c │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl #30 │ │ │ │ + cmneq pc, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2588] @ 44ad64 │ │ │ │ + ldr r1, [pc, #2588] @ 44ada0 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #2580] @ 44ad68 │ │ │ │ + ldr r2, [pc, #2580] @ 44ada4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1037857,15 +1037872,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 44a774 │ │ │ │ + beq 44a7b0 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -1037931,15 +1037946,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ ands fp, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 44ab68 │ │ │ │ + beq 44aba4 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [sl, #40] @ 0x28 │ │ │ │ @@ -1038084,25 +1038099,25 @@ │ │ │ │ bl 53d00 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ cmp fp, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ orr r8, r9, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44ab80 │ │ │ │ + beq 44abbc │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44ad00 │ │ │ │ + beq 44ad3c │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 44ad40 │ │ │ │ + beq 44ad7c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44ab90 │ │ │ │ + b 44abcc │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [sp, #212] @ 0xd4 │ │ │ │ @@ -1038312,20 +1038327,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r9, #0 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r5, r5, r3 │ │ │ │ - beq 44ab00 │ │ │ │ + beq 44ab3c │ │ │ │ ldr r3, [r8, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, r9 │ │ │ │ - beq 44ab04 │ │ │ │ + beq 44ab40 │ │ │ │ ldrb r9, [r9] │ │ │ │ lsr r9, r9, #2 │ │ │ │ and r9, r9, #1 │ │ │ │ eor r9, r9, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ @@ -1038334,49 +1038349,49 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #564] @ 44ad6c │ │ │ │ + ldr r2, [pc, #564] @ 44ada8 │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #548] @ 44ad68 │ │ │ │ + ldr r3, [pc, #548] @ 44ada4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44ad60 │ │ │ │ + bne 44ad9c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 44a4f8 │ │ │ │ + b 44a534 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44acec │ │ │ │ + bne 44ad28 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3, #28] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrne r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1038395,20 +1038410,20 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r7, r8, r7 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp fp, #0 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44ad0c │ │ │ │ + beq 44ad48 │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 44ad28 │ │ │ │ + beq 44ad64 │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 44ad50 │ │ │ │ + beq 44ad8c │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1038430,72 +1038445,72 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44acdc │ │ │ │ + bls 44ad18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44ab10 │ │ │ │ + b 44ab4c │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ mov r2, fp │ │ │ │ - b 44ab90 │ │ │ │ + b 44abcc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44ab90 │ │ │ │ + b 44abcc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44ad34 │ │ │ │ + beq 44ad70 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ mov r3, fp │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 44ac4c │ │ │ │ + b 44ac88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 44ac4c │ │ │ │ + b 44ac88 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 44ac4c │ │ │ │ + b 44ac88 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44ab90 │ │ │ │ + b 44abcc │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 44ac4c │ │ │ │ + b 44ac88 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, lsr #25 │ │ │ │ + cmneq pc, ip, ror #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r5, [pc, #-72] @ 44ad2c │ │ │ │ + cmneq pc, ip, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2592] @ 44b7b0 │ │ │ │ + ldr r1, [pc, #2592] @ 44b7ec │ │ │ │ ldr r5, [r2, #8] │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #2584] @ 44b7b4 │ │ │ │ + ldr r2, [pc, #2584] @ 44b7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1038516,15 +1038531,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 44b1d4 │ │ │ │ + beq 44b210 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr ip, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1038595,15 +1038610,15 @@ │ │ │ │ mov r0, sl │ │ │ │ orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ ands r3, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #20] │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 44b5b8 │ │ │ │ + beq 44b5f4 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [fp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ @@ -1038748,25 +1038763,25 @@ │ │ │ │ mov r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ orr r8, r8, r7 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44b5d0 │ │ │ │ + beq 44b60c │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44b74c │ │ │ │ + beq 44b788 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 44b78c │ │ │ │ + beq 44b7c8 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44b5e0 │ │ │ │ + b 44b61c │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r3, r6} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ @@ -1038972,20 +1038987,20 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r7, [sp, #212] @ 0xd4 │ │ │ │ ldr r6, [sp, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ orr r7, r8, r7 │ │ │ │ orr r6, r9, r6 │ │ │ │ - beq 44b550 │ │ │ │ + beq 44b58c │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ moveq r3, r5 │ │ │ │ - beq 44b554 │ │ │ │ + beq 44b590 │ │ │ │ ldrb r5, [r5] │ │ │ │ lsr r5, r5, #2 │ │ │ │ and r5, r5, #1 │ │ │ │ eor r5, r5, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ @@ -1038994,48 +1039009,48 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r7, r7, r2 │ │ │ │ - ldr r2, [pc, #560] @ 44b7b8 │ │ │ │ + ldr r2, [pc, #560] @ 44b7f4 │ │ │ │ str r7, [r3] │ │ │ │ str r6, [r3, #4] │ │ │ │ - ldr r3, [pc, #544] @ 44b7b4 │ │ │ │ + ldr r3, [pc, #544] @ 44b7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44b7ac │ │ │ │ + bne 44b7e8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 44af58 │ │ │ │ + b 44af94 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44b738 │ │ │ │ + bne 44b774 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp r9, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [fp, #28] │ │ │ │ moveq r3, r9 │ │ │ │ ldrne r3, [r3] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, sl │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1039055,20 +1039070,20 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44b758 │ │ │ │ + beq 44b794 │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 44b774 │ │ │ │ + beq 44b7b0 │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 44b79c │ │ │ │ + beq 44b7d8 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1039090,71 +1039105,71 @@ │ │ │ │ orr r6, r7, r6 │ │ │ │ orr r7, r5, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r9, r2 │ │ │ │ orr r6, r6, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44b728 │ │ │ │ + bls 44b764 │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44b560 │ │ │ │ + b 44b59c │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 44b5e0 │ │ │ │ + b 44b61c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44b5e0 │ │ │ │ + b 44b61c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44b780 │ │ │ │ + beq 44b7bc │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 44b69c │ │ │ │ + b 44b6d8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 44b69c │ │ │ │ + b 44b6d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 44b69c │ │ │ │ + b 44b6d8 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44b5e0 │ │ │ │ + b 44b61c │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 44b69c │ │ │ │ + b 44b6d8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r0, ror #4 │ │ │ │ + cmneq pc, r4, lsr #4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, ror #20 │ │ │ │ + cmneq pc, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2588] @ 44c1f8 │ │ │ │ + ldr r1, [pc, #2588] @ 44c234 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #2580] @ 44c1fc │ │ │ │ + ldr r2, [pc, #2580] @ 44c238 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1039174,15 +1039189,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 44bc0c │ │ │ │ + beq 44bc48 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -1039248,15 +1039263,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ ands fp, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 44bffc │ │ │ │ + beq 44c038 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [sl, #40] @ 0x28 │ │ │ │ @@ -1039402,25 +1039417,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ cmp fp, #0 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ orr r8, r9, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44c014 │ │ │ │ + beq 44c050 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44c194 │ │ │ │ + beq 44c1d0 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 44c1d4 │ │ │ │ + beq 44c210 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44c024 │ │ │ │ + b 44c060 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [sp, #212] @ 0xd4 │ │ │ │ @@ -1039629,20 +1039644,20 @@ │ │ │ │ bl 439830 │ │ │ │ orr sl, r5, sl │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ cmp fp, #0 │ │ │ │ orr r6, r6, r3 │ │ │ │ orr r5, sl, r5 │ │ │ │ - beq 44bf94 │ │ │ │ + beq 44bfd0 │ │ │ │ ldr r3, [r7, #28] │ │ │ │ ldr fp, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ moveq r3, fp │ │ │ │ - beq 44bf98 │ │ │ │ + beq 44bfd4 │ │ │ │ ldrb fp, [fp] │ │ │ │ lsr fp, fp, #2 │ │ │ │ and fp, fp, #1 │ │ │ │ eor fp, fp, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ @@ -1039651,49 +1039666,49 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r5, r5, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr r6, r6, r2 │ │ │ │ - ldr r2, [pc, #564] @ 44c200 │ │ │ │ + ldr r2, [pc, #564] @ 44c23c │ │ │ │ str r6, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #548] @ 44c1fc │ │ │ │ + ldr r3, [pc, #548] @ 44c238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44c1f4 │ │ │ │ + bne 44c230 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 44b98c │ │ │ │ + b 44b9c8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44c180 │ │ │ │ + bne 44c1bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ moveq r3, sl │ │ │ │ ldrne r3, [r3, #28] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrne r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, r7 │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1039712,20 +1039727,20 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r7, r8, r7 │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp fp, #0 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44c1a0 │ │ │ │ + beq 44c1dc │ │ │ │ cmp r3, #0 │ │ │ │ and r2, r5, #8192 @ 0x2000 │ │ │ │ - beq 44c1bc │ │ │ │ + beq 44c1f8 │ │ │ │ ands r3, r5, #16384 @ 0x4000 │ │ │ │ - beq 44c1e4 │ │ │ │ + beq 44c220 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #29 │ │ │ │ mov r2, #31 │ │ │ │ @@ -1039747,72 +1039762,72 @@ │ │ │ │ orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp sl, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44c170 │ │ │ │ + bls 44c1ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44bfa4 │ │ │ │ + b 44bfe0 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ mov r2, fp │ │ │ │ - b 44c024 │ │ │ │ + b 44c060 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44c024 │ │ │ │ + b 44c060 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44c1c8 │ │ │ │ + beq 44c204 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ mov r3, fp │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #7 │ │ │ │ - b 44c0e0 │ │ │ │ + b 44c11c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsr r2, r2, #11 │ │ │ │ - b 44c0e0 │ │ │ │ + b 44c11c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ - b 44c0e0 │ │ │ │ + b 44c11c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44c024 │ │ │ │ + b 44c060 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #5 │ │ │ │ movne r2, #2 │ │ │ │ - b 44c0e0 │ │ │ │ + b 44c11c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsl r8 @ │ │ │ │ + ldrdeq r4, [pc, #-120] @ 44c1c4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsr #32 │ │ │ │ + cmneq pc, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #2724] @ 44ccc8 │ │ │ │ + ldr r1, [pc, #2724] @ 44cd04 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr r2, [pc, #2716] @ 44cccc │ │ │ │ + ldr r2, [pc, #2716] @ 44cd08 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ and r3, r5, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ @@ -1039832,15 +1039847,15 @@ │ │ │ │ and sl, sl, #1 │ │ │ │ and r9, r9, #1 │ │ │ │ and r8, r8, #1 │ │ │ │ and r7, r7, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r6} │ │ │ │ - beq 44c678 │ │ │ │ + beq 44c6b4 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -1039897,15 +1039912,15 @@ │ │ │ │ mov r0, sl │ │ │ │ orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ ands r3, r5, #1024 @ 0x400 │ │ │ │ str r3, [sp, #20] │ │ │ │ and r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 44caa4 │ │ │ │ + beq 44cae0 │ │ │ │ cmp r3, r6 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldrb r3, [fp, #40] @ 0x28 │ │ │ │ @@ -1040069,25 +1040084,25 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44cabc │ │ │ │ + beq 44caf8 │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44cc64 │ │ │ │ + beq 44cca0 │ │ │ │ ands r2, r5, #16384 @ 0x4000 │ │ │ │ - beq 44cca4 │ │ │ │ + beq 44cce0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ - b 44cacc │ │ │ │ + b 44cb08 │ │ │ │ bl 439830 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -1040312,20 +1040327,20 @@ │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r7, #0 │ │ │ │ orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r9, r9, r3 │ │ │ │ - beq 44ca40 │ │ │ │ + beq 44ca7c │ │ │ │ ldr r3, [fp, #28] │ │ │ │ ldr r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ moveq r3, r7 │ │ │ │ - beq 44ca44 │ │ │ │ + beq 44ca80 │ │ │ │ ldrb r7, [r7] │ │ │ │ lsr r7, r7, #2 │ │ │ │ and r7, r7, #1 │ │ │ │ eor r7, r7, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ @@ -1040334,48 +1040349,48 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orr r8, r8, r2 │ │ │ │ - ldr r2, [pc, #600] @ 44ccd0 │ │ │ │ + ldr r2, [pc, #600] @ 44cd0c │ │ │ │ stm r3, {r8, r9} │ │ │ │ - ldr r3, [pc, #588] @ 44cccc │ │ │ │ + ldr r3, [pc, #588] @ 44cd08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44ccc4 │ │ │ │ + bne 44cd00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - b 44c3b0 │ │ │ │ + b 44c3ec │ │ │ │ cmp r3, #0 │ │ │ │ - bne 44cc50 │ │ │ │ + bne 44cc8c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, r2 │ │ │ │ cmp r9, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ moveq r3, r9 │ │ │ │ ldrne r3, [r3, #28] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrne r3, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ mov r2, sl │ │ │ │ - bl 442618 │ │ │ │ + bl 442610 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #28 │ │ │ │ mov r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -1040394,20 +1040409,20 @@ │ │ │ │ orr sl, r8, sl │ │ │ │ cmp r3, #0 │ │ │ │ ldr r8, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ orr r8, sl, r8 │ │ │ │ orr r7, r7, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 44cc70 │ │ │ │ + beq 44ccac │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r5, #8192 @ 0x2000 │ │ │ │ - beq 44cc8c │ │ │ │ + beq 44ccc8 │ │ │ │ ands fp, r5, #16384 @ 0x4000 │ │ │ │ - beq 44ccb4 │ │ │ │ + beq 44ccf0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #3 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, #31 │ │ │ │ mov r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1040439,74 +1040454,76 @@ │ │ │ │ orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r9, r2 │ │ │ │ orr r5, r7, r5 │ │ │ │ orr r9, r5, r3 │ │ │ │ movls r3, #0 │ │ │ │ movls r2, r3 │ │ │ │ - bls 44cc40 │ │ │ │ + bls 44cc7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r3] │ │ │ │ movne r2, #0 │ │ │ │ lsrne r3, r3, #2 │ │ │ │ andne r3, r3, #1 │ │ │ │ eorne r3, r3, #1 │ │ │ │ moveq r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ - b 44ca50 │ │ │ │ + b 44ca8c │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 44cacc │ │ │ │ + b 44cb08 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44cacc │ │ │ │ + b 44cb08 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 44cc98 │ │ │ │ + beq 44ccd4 │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ moveq r3, #6 │ │ │ │ movne r3, #7 │ │ │ │ - b 44cb88 │ │ │ │ + b 44cbc4 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ lsr r3, r3, #11 │ │ │ │ - b 44cb88 │ │ │ │ + b 44cbc4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov fp, r3 │ │ │ │ - b 44cb88 │ │ │ │ + b 44cbc4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44cacc │ │ │ │ + b 44cb08 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #2 │ │ │ │ - b 44cb88 │ │ │ │ + b 44cbc4 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, ip, asr #27 │ │ │ │ + @ instruction: 0x016f3d90 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, ip, ror r5 @ │ │ │ │ + cmneq pc, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r0, [pc, #3184] @ 44d964 │ │ │ │ - ldr r3, [pc, #3184] @ 44d968 │ │ │ │ + ldr r0, [pc, #3188] @ 44d9a4 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r3, [pc, #3184] @ 44d9a8 │ │ │ │ + ldr r9, [r8, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ + str r9, [sp, #16] │ │ │ │ add r5, sp, #40 @ 0x28 │ │ │ │ - mov r8, r1 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ @@ -1040514,35 +1040531,33 @@ │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ ldr r7, [r3] │ │ │ │ mov sl, #0 │ │ │ │ ldrb r6, [r7] │ │ │ │ mov r2, r7 │ │ │ │ lsr r6, r6, #4 │ │ │ │ mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ and r6, r6, #1 │ │ │ │ + mov r0, r4 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r1, [r8, #32] │ │ │ │ - ldr r0, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r1, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ + cmpeq r9, #4 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ moveq fp, #1 │ │ │ │ movne fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne fp, #0 │ │ │ │ andeq fp, fp, #1 │ │ │ │ cmp fp, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 44d06c │ │ │ │ + bne 44d0a8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 53d00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -1040559,23 +1040574,23 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ lsr r1, r2, #4 │ │ │ │ cmp r3, #2 │ │ │ │ cmpeq r9, #0 │ │ │ │ and r1, r1, #1 │ │ │ │ lsr r3, r2, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ moveq r9, #1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movne r9, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bne 44d464 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bne 44d4a0 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 44d684 │ │ │ │ + beq 44d6bc │ │ │ │ stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -1040716,15 +1040731,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r4, r7, r2 │ │ │ │ orr r9, r9, r3 │ │ │ │ - b 44d42c │ │ │ │ + b 44d468 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r9, [r8, #8] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ and r3, r9, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ @@ -1040829,14 +1040844,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ bl 439830 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + orr fp, fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ ldr r1, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ orr fp, fp, r1 │ │ │ │ @@ -1040866,25 +1040892,14 @@ │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ orr fp, fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - strd r8, [sp] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - orr fp, fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ orr r3, r3, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ orr fp, fp, r0 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r0, r4 │ │ │ │ @@ -1040958,38 +1040973,37 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #1332] @ 44d96c │ │ │ │ + ldr r2, [pc, #1336] @ 44d9ac │ │ │ │ stm r3, {r4, r9} │ │ │ │ - ldr r3, [pc, #1320] @ 44d968 │ │ │ │ + ldr r3, [pc, #1324] @ 44d9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44d960 │ │ │ │ + bne 44d9a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 44ce18 │ │ │ │ + bne 44ce54 │ │ │ │ stm sp, {r2, r9} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr fp, [sp, #212] @ 0xd4 │ │ │ │ ldr sl, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ @@ -1041020,25 +1041034,25 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ orr sl, sl, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ orr sl, sl, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ @@ -1041080,15 +1041094,15 @@ │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r0, r5 │ │ │ │ orr sl, sl, r3 │ │ │ │ ldr r7, [sp, #212] @ 0xd4 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ bl 43a2e4 │ │ │ │ @@ -1041106,15 +1041120,15 @@ │ │ │ │ orr r4, r7, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ orr r9, sl, r3 │ │ │ │ str r6, [sp] │ │ │ │ - b 44d948 │ │ │ │ + b 44d988 │ │ │ │ stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -1041204,14 +1041218,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, fp │ │ │ │ bl 439830 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + orr sl, sl, r0 │ │ │ │ + strd r8, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ ldr r1, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ orr sl, sl, r1 │ │ │ │ @@ -1041238,30 +1041263,21 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ strd r8, [sp] │ │ │ │ orr r7, r3, r7 │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r5, sl, r5 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - strd r8, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ stm sp, {r6, fp} │ │ │ │ orr r6, r7, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ + orr r5, sl, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov sl, #245 @ 0xf5 │ │ │ │ orr r6, r6, r3 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -1041289,5385 +1041305,5380 @@ │ │ │ │ orr r9, r5, r3 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ orr r4, r4, r2 │ │ │ │ orr r9, r9, r3 │ │ │ │ - b 44d42c │ │ │ │ + b 44d468 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsl #6 │ │ │ │ + cmneq pc, r0, asr #5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r2, [pc, #-188] @ 44d8b8 │ │ │ │ + cmneq pc, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r0, [pc, #3136] @ 44e5d0 │ │ │ │ - ldr r3, [pc, #3136] @ 44e5d4 │ │ │ │ + ldr r0, [pc, #3132] @ 44e60c │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r3, [pc, #3128] @ 44e610 │ │ │ │ + ldr r9, [r8, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ - add sl, sp, #40 @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, sl │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ + ldr r3, [r8, #24] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ - ldr fp, [r3] │ │ │ │ - mov r5, #0 │ │ │ │ - ldrb r6, [fp] │ │ │ │ - mov r2, fp │ │ │ │ - lsr r6, r6, #4 │ │ │ │ - mov r1, sl │ │ │ │ + ldr r7, [r3] │ │ │ │ + mov sl, #0 │ │ │ │ + ldrb r5, [r7] │ │ │ │ + mov r2, r7 │ │ │ │ + lsr r5, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + and r5, r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ - and r6, r6, #1 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r1, [r7, #32] │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r8, #32] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r1, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ + cmpeq r9, #4 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ - moveq r8, #1 │ │ │ │ - movne r8, #0 │ │ │ │ + moveq fp, #1 │ │ │ │ + movne fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - movne r8, #0 │ │ │ │ - andeq r8, r8, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + movne fp, #0 │ │ │ │ + andeq fp, fp, #1 │ │ │ │ + cmp fp, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 44dd3c │ │ │ │ + bne 44dd58 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r8, #8] │ │ │ │ ldr r9, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsr r1, r2, #2 │ │ │ │ sub r9, r9, #245 @ 0xf5 │ │ │ │ orr r9, r9, r3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ lsr r1, r2, #4 │ │ │ │ cmp r3, #2 │ │ │ │ cmpeq r9, #0 │ │ │ │ and r1, r1, #1 │ │ │ │ lsr r3, r2, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ moveq r9, #1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movne r9, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bne 44e110 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bne 44e13c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 44e334 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + beq 44e350 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r9, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - orr r3, r9, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + orr r9, r9, r2 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + mov r3, #0 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr ip, r3, r0 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r0, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ + orr r9, r9, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - str ip, [sp, #28] │ │ │ │ + str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr ip, [sp, #28] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - orr r3, ip, r3 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #45 @ 0x2d │ │ │ │ + orr fp, r3, fp │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r3, r8 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ - str r0, [sp] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r3, r1 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r1 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr fp, r3, fp │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a3f0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #10 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, fp, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - orr r5, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r6, r9, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ + orr r6, r6, r3 │ │ │ │ + and r7, r7, #1 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ - and sl, sl, #1 │ │ │ │ + mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - orr r7, fp, r3 │ │ │ │ - str sl, [sp] │ │ │ │ - str r9, [sp, #4] │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ - orr r4, r5, r3 │ │ │ │ + orr r4, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ + orr r8, r8, r2 │ │ │ │ orr r4, r4, r3 │ │ │ │ - b 44e0d4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + b 44e100 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r9, [r8, #8] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ - and r3, r8, #1 │ │ │ │ + and r3, r9, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r8, #1 │ │ │ │ + lsr r3, r9, #1 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ and r3, r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - lsr r0, r8, #2 │ │ │ │ + lsr r0, r9, #2 │ │ │ │ and r0, r0, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r3, r3, r0 │ │ │ │ - lsr r8, r8, #4 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - and r8, r8, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ + lsr r9, r9, #4 │ │ │ │ bl 439830 │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - orr r8, r9, r8 │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + and r9, r9, #1 │ │ │ │ + orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r3, r9 │ │ │ │ + stm sp, {r9, sl} │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r8, r8, r3 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r9, fp, r9 │ │ │ │ + orr fp, r3, r0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r9, r9, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str r0, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a3f0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a3f0 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #10 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #4 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + strd r8, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r9, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r3, r3, r0 │ │ │ │ - strd r8, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + stm sp, {r5, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #244 @ 0xf4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ strd r8, [sp] │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ orr r4, r3, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - add r8, sp, #32 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, fp, r8 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + add r9, sp, #32 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r6 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #1272] @ 44e5d8 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r2, [pc, #1288] @ 44e614 │ │ │ │ + str r8, [r3] │ │ │ │ str r4, [r3, #4] │ │ │ │ - ldr r3, [pc, #1256] @ 44e5d4 │ │ │ │ + ldr r3, [pc, #1272] @ 44e610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44e5cc │ │ │ │ + bne 44e608 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 44dab4 │ │ │ │ + bne 44daf4 │ │ │ │ stm sp, {r2, r9} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [r3] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr r7, r5, r7 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a3f0 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, sl, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r8, r5 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ - orr r5, r5, r3 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ + and r7, r7, #1 │ │ │ │ + orr r6, fp, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, r9} │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - and sl, sl, #1 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, #43 @ 0x2b │ │ │ │ - orr r7, r7, r3 │ │ │ │ - str sl, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - b 44dd18 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + b 44dd28 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a3f0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a3f0 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #10 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, fp │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r9, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #2 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + strd r8, [sp] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov sl, #2 │ │ │ │ - mov fp, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r7, r3, r7 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r6, sl, r6 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r6, r8} │ │ │ │ - orr r5, r5, r3 │ │ │ │ + stm sp, {r5, fp} │ │ │ │ + orr r5, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r8, #245 @ 0xf5 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov r9, #0 │ │ │ │ + mov sl, #245 @ 0xf5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + mov fp, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - strd r8, [sp] │ │ │ │ + strd sl, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ + strd r8, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r8, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ orr r4, r5, r3 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - b 44dd24 │ │ │ │ + b 44dd40 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r8, ror #12 │ │ │ │ + cmneq pc, r0, lsr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - clzeq r1, r0 │ │ │ │ + cmneq pc, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r0, [pc, #3136] @ 44f23c │ │ │ │ - ldr r3, [pc, #3136] @ 44f240 │ │ │ │ + ldr r0, [pc, #3132] @ 44f274 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r3, [pc, #3128] @ 44f278 │ │ │ │ + ldr r9, [r8, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ - add sl, sp, #40 @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, sl │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ + ldr r3, [r8, #24] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ - ldr fp, [r3] │ │ │ │ - mov r5, #0 │ │ │ │ - ldrb r6, [fp] │ │ │ │ - mov r2, fp │ │ │ │ - lsr r6, r6, #4 │ │ │ │ - mov r1, sl │ │ │ │ + ldr r7, [r3] │ │ │ │ + mov sl, #0 │ │ │ │ + ldrb r5, [r7] │ │ │ │ + mov r2, r7 │ │ │ │ + lsr r5, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + and r5, r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ - and r6, r6, #1 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r1, [r7, #32] │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r8, #32] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r1, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ + cmpeq r9, #4 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ - moveq r8, #1 │ │ │ │ - movne r8, #0 │ │ │ │ + moveq fp, #1 │ │ │ │ + movne fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - movne r8, #0 │ │ │ │ - andeq r8, r8, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + movne fp, #0 │ │ │ │ + andeq fp, fp, #1 │ │ │ │ + cmp fp, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 44e9a8 │ │ │ │ + bne 44e9c0 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r8, #8] │ │ │ │ ldr r9, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsr r1, r2, #2 │ │ │ │ sub r9, r9, #245 @ 0xf5 │ │ │ │ orr r9, r9, r3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ lsr r1, r2, #4 │ │ │ │ cmp r3, #2 │ │ │ │ cmpeq r9, #0 │ │ │ │ and r1, r1, #1 │ │ │ │ lsr r3, r2, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ moveq r9, #1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movne r9, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bne 44ed7c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bne 44eda4 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 44efa0 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + beq 44efb8 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r9, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - orr r3, r9, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + orr r9, r9, r2 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + mov r3, #0 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr ip, r3, r0 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r0, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ + orr r9, r9, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - str ip, [sp, #28] │ │ │ │ + str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr ip, [sp, #28] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - orr r3, ip, r3 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #45 @ 0x2d │ │ │ │ + orr fp, r3, fp │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r3, r8 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ - str r0, [sp] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r3, r1 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r1 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr fp, r3, fp │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a548 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #9 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, fp, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - orr r5, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r6, r9, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ + orr r6, r6, r3 │ │ │ │ + and r7, r7, #1 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ - and sl, sl, #1 │ │ │ │ + mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - orr r7, fp, r3 │ │ │ │ - str sl, [sp] │ │ │ │ - str r9, [sp, #4] │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ - orr r4, r5, r3 │ │ │ │ + orr r4, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ + orr r8, r8, r2 │ │ │ │ orr r4, r4, r3 │ │ │ │ - b 44ed40 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + b 44ed68 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r9, [r8, #8] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ - and r3, r8, #1 │ │ │ │ + and r3, r9, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r8, #1 │ │ │ │ + lsr r3, r9, #1 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ and r3, r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - lsr r0, r8, #2 │ │ │ │ + lsr r0, r9, #2 │ │ │ │ and r0, r0, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r3, r3, r0 │ │ │ │ - lsr r8, r8, #4 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - and r8, r8, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ + lsr r9, r9, #4 │ │ │ │ bl 439830 │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - orr r8, r9, r8 │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + and r9, r9, #1 │ │ │ │ + orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r3, r9 │ │ │ │ + stm sp, {r9, sl} │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r8, r8, r3 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r9, fp, r9 │ │ │ │ + orr fp, r3, r0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r9, r9, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str r0, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a548 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a548 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #9 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #4 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + strd r8, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r9, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r3, r3, r0 │ │ │ │ - strd r8, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + stm sp, {r5, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #244 @ 0xf4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ strd r8, [sp] │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ orr r4, r3, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - add r8, sp, #32 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, fp, r8 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + add r9, sp, #32 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r6 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #1272] @ 44f244 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r2, [pc, #1288] @ 44f27c │ │ │ │ + str r8, [r3] │ │ │ │ str r4, [r3, #4] │ │ │ │ - ldr r3, [pc, #1256] @ 44f240 │ │ │ │ + ldr r3, [pc, #1272] @ 44f278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44f238 │ │ │ │ + bne 44f270 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 44e720 │ │ │ │ + bne 44e75c │ │ │ │ stm sp, {r2, r9} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [r3] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr r7, r5, r7 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a548 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, sl, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r8, r5 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ - orr r5, r5, r3 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ + and r7, r7, #1 │ │ │ │ + orr r6, fp, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, r9} │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - and sl, sl, #1 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, #43 @ 0x2b │ │ │ │ - orr r7, r7, r3 │ │ │ │ - str sl, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - b 44e984 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + b 44e990 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a548 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, #9 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r9, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a548 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #9 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, fp │ │ │ │ + bl 439830 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #2 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + strd r8, [sp] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov sl, #2 │ │ │ │ - mov fp, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r7, r3, r7 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r6, sl, r6 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r6, r8} │ │ │ │ - orr r5, r5, r3 │ │ │ │ + stm sp, {r5, fp} │ │ │ │ + orr r5, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r8, #245 @ 0xf5 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov r9, #0 │ │ │ │ + mov sl, #245 @ 0xf5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + mov fp, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - strd r8, [sp] │ │ │ │ + strd sl, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ + strd r8, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r8, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ orr r4, r5, r3 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - b 44e990 │ │ │ │ + b 44e9a8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r1, [pc, #-156] @ 44f1a8 │ │ │ │ + strheq r1, [pc, #-152] @ 44f1e4 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsr #5 │ │ │ │ + cmneq pc, ip, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r0, [pc, #3136] @ 44fea8 │ │ │ │ - ldr r3, [pc, #3136] @ 44feac │ │ │ │ + ldr r0, [pc, #3132] @ 44fedc │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r3, [pc, #3128] @ 44fee0 │ │ │ │ + ldr r9, [r8, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ - add sl, sp, #40 @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, sl │ │ │ │ + mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ + ldr r3, [r8, #24] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ - ldr fp, [r3] │ │ │ │ - mov r5, #0 │ │ │ │ - ldrb r6, [fp] │ │ │ │ - mov r2, fp │ │ │ │ - lsr r6, r6, #4 │ │ │ │ - mov r1, sl │ │ │ │ + ldr r7, [r3] │ │ │ │ + mov sl, #0 │ │ │ │ + ldrb r5, [r7] │ │ │ │ + mov r2, r7 │ │ │ │ + lsr r5, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + and r5, r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ - and r6, r6, #1 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r1, [r7, #32] │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r1, [r8, #32] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r1, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ + cmpeq r9, #4 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ - moveq r8, #1 │ │ │ │ - movne r8, #0 │ │ │ │ + moveq fp, #1 │ │ │ │ + movne fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - movne r8, #0 │ │ │ │ - andeq r8, r8, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + movne fp, #0 │ │ │ │ + andeq fp, fp, #1 │ │ │ │ + cmp fp, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 44f614 │ │ │ │ + bne 44f628 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r6 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r8, #8] │ │ │ │ ldr r9, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsr r1, r2, #2 │ │ │ │ sub r9, r9, #245 @ 0xf5 │ │ │ │ orr r9, r9, r3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ lsr r1, r2, #4 │ │ │ │ cmp r3, #2 │ │ │ │ cmpeq r9, #0 │ │ │ │ and r1, r1, #1 │ │ │ │ lsr r3, r2, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ moveq r9, #1 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movne r9, #0 │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bne 44f9e8 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bne 44fa0c │ │ │ │ cmp r1, #2 │ │ │ │ - beq 44fc0c │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + beq 44fc20 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r9, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - orr r3, r9, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + orr r9, r9, r2 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + mov r3, #0 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr ip, r3, r0 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r0, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ + orr r9, r9, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp] │ │ │ │ - str ip, [sp, #28] │ │ │ │ + str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ - ldr ip, [sp, #28] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - orr r3, ip, r3 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r2, #45 @ 0x2d │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #45 @ 0x2d │ │ │ │ + orr fp, r3, fp │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r3, r8 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r3, r3, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r2 │ │ │ │ + str r2, [sp] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ - str r0, [sp] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r3, r1 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r1 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r1, [r2] │ │ │ │ - ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr fp, r3, fp │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a548 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #9 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, fp, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - orr r5, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r6, r9, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, sl} │ │ │ │ + orr r6, r6, r3 │ │ │ │ + and r7, r7, #1 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ - and sl, sl, #1 │ │ │ │ + mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - orr r7, fp, r3 │ │ │ │ - str sl, [sp] │ │ │ │ - str r9, [sp, #4] │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ - orr r4, r5, r3 │ │ │ │ + orr r4, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ + orr r8, r8, r2 │ │ │ │ orr r4, r4, r3 │ │ │ │ - b 44f9ac │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + b 44f9d0 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r9, [r8, #8] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ - and r3, r8, #1 │ │ │ │ + and r3, r9, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r8, #1 │ │ │ │ + lsr r3, r9, #1 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ and r3, r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - lsr r0, r8, #2 │ │ │ │ + lsr r0, r9, #2 │ │ │ │ and r0, r0, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ orr r3, r3, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r9, r9, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r3, r3, r0 │ │ │ │ - lsr r8, r8, #4 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - and r8, r8, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ + lsr r9, r9, #4 │ │ │ │ bl 439830 │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - orr r8, r9, r8 │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + and r9, r9, #1 │ │ │ │ + orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r3, r9 │ │ │ │ + stm sp, {r9, sl} │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r8, r8, r3 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r9, fp, r9 │ │ │ │ + orr fp, r3, r0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r9, r9, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str r0, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a548 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a548 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #9 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #4 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + strd r8, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr fp, fp, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r3, r9, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r3, r3, r0 │ │ │ │ - strd r8, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ orr r3, r3, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ + stm sp, {r5, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #244 @ 0xf4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - orr r7, r7, r0 │ │ │ │ + orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ + strd r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ strd r8, [sp] │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + mov r1, #50 @ 0x32 │ │ │ │ orr r4, r3, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - add r8, sp, #32 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r8, fp, r8 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + add r9, sp, #32 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r6 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, sl │ │ │ │ - bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 53d00 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #1272] @ 44feb0 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r2, [pc, #1288] @ 44fee4 │ │ │ │ + str r8, [r3] │ │ │ │ str r4, [r3, #4] │ │ │ │ - ldr r3, [pc, #1256] @ 44feac │ │ │ │ + ldr r3, [pc, #1272] @ 44fee0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 44fea4 │ │ │ │ + bne 44fed8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 44f38c │ │ │ │ + bne 44f3c4 │ │ │ │ stm sp, {r2, r9} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - orr r8, r8, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [r3] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldrb sl, [r1] │ │ │ │ - orr r7, r5, r7 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r8, [sp, #212] @ 0xd4 │ │ │ │ + ldrb r7, [r1] │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a548 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r8, sl, r8 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + orr r8, r8, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r8, r5 │ │ │ │ - stm sp, {r6, r9} │ │ │ │ - orr r5, r5, r3 │ │ │ │ - lsr sl, sl, #5 │ │ │ │ + and r7, r7, #1 │ │ │ │ + orr r6, fp, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + stm sp, {r5, r9} │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - and sl, sl, #1 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, #43 @ 0x2b │ │ │ │ - orr r7, r7, r3 │ │ │ │ - str sl, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - b 44f5f0 │ │ │ │ - stm sp, {r2, r8} │ │ │ │ + b 44f5f8 │ │ │ │ + stm sp, {r2, fp} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldrb r3, [r7, #12] │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldrb r3, [r8, #12] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - stm sp, {r3, r8} │ │ │ │ + stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r3, [r7, #40] @ 0x28 │ │ │ │ + orr r9, r9, r3 │ │ │ │ + ldr r3, [r8, #40] @ 0x28 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ + ldr r3, [r8, #28] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldrb r0, [r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r7, [r3] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + lsr r0, r0, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ mov r1, r2 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r5, r5, r3 │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ - bl 43a548 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr r8, r9, r8 │ │ │ │ + mov r1, r3 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + orr r3, r8, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 43a548 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #9 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, fp │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r9, r7 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r8 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r8, #2 │ │ │ │ + orr r3, r3, r0 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + strd r8, [sp] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orr sl, sl, r1 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r0, sl │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r3, r3, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 53d00 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - str r8, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov sl, #2 │ │ │ │ - mov fp, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r7, r3, r7 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + orr r6, sl, r6 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r6, r8} │ │ │ │ - orr r5, r5, r3 │ │ │ │ + stm sp, {r5, fp} │ │ │ │ + orr r5, r7, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r8, #245 @ 0xf5 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - mov r9, #0 │ │ │ │ + mov sl, #245 @ 0xf5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + mov fp, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - strd r8, [sp] │ │ │ │ + strd sl, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - strd sl, [sp] │ │ │ │ + strd r8, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + strd r8, [sp] │ │ │ │ + orr r8, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ orr r4, r5, r3 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - strd sl, [sp] │ │ │ │ - b 44f5fc │ │ │ │ + b 44f610 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x016f0d90 │ │ │ │ + cmneq pc, r0, asr sp @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq pc, r8, lsr r6 @ │ │ │ │ + cmneq pc, r4, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #3152] @ 450b24 │ │ │ │ - ldr r3, [pc, #3152] @ 450b28 │ │ │ │ + ldr r0, [pc, #3144] @ 450b50 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r3, [pc, #3140] @ 450b54 │ │ │ │ + ldr r6, [r9, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - mov r8, r1 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ mov r3, #0 │ │ │ │ bl 53d00 │ │ │ │ - ldr r3, [r8, #24] │ │ │ │ + ldr r3, [r9, #24] │ │ │ │ add r4, sp, #212 @ 0xd4 │ │ │ │ - ldr sl, [r3] │ │ │ │ - mov r5, #0 │ │ │ │ - ldrb r3, [sl] │ │ │ │ - mov r2, sl │ │ │ │ + ldr r7, [r3] │ │ │ │ + mov r8, #0 │ │ │ │ + ldrb r3, [r7] │ │ │ │ + mov r2, r7 │ │ │ │ lsr r3, r3, #4 │ │ │ │ and r3, r3, #1 │ │ │ │ - mov r1, r6 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + str r8, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r0, [r8, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [r8, #32] │ │ │ │ + ldr r3, [r9, #32] │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #4 │ │ │ │ - cmpeq r0, #4 │ │ │ │ + cmpeq r6, #4 │ │ │ │ sub r2, r2, #244 @ 0xf4 │ │ │ │ - moveq r7, #1 │ │ │ │ - movne r7, #0 │ │ │ │ + moveq r6, #1 │ │ │ │ + movne r6, #0 │ │ │ │ orrs r2, r2, r1 │ │ │ │ - movne r7, #0 │ │ │ │ - andeq r7, r7, #1 │ │ │ │ - cmp r7, r5 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - bne 45027c │ │ │ │ + movne r6, #0 │ │ │ │ + andeq r6, r6, #1 │ │ │ │ + cmp r6, r8 │ │ │ │ + bne 4502b0 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - sub r9, r9, #245 @ 0xf5 │ │ │ │ - orr r9, r9, r2 │ │ │ │ - ldr r2, [r8, #8] │ │ │ │ + sub sl, sl, #245 @ 0xf5 │ │ │ │ + orr sl, sl, r2 │ │ │ │ + ldr r2, [r9, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r1, r2, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #20] │ │ │ │ lsr r1, r2, #4 │ │ │ │ cmp r3, #2 │ │ │ │ - cmpeq r9, #0 │ │ │ │ + cmpeq sl, #0 │ │ │ │ lsr fp, r2, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ - moveq r9, #1 │ │ │ │ + moveq sl, #1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - movne r9, #0 │ │ │ │ + movne sl, #0 │ │ │ │ and fp, fp, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ - bne 45065c │ │ │ │ + bne 450688 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 450850 │ │ │ │ - stm sp, {r2, r7} │ │ │ │ + beq 45087c │ │ │ │ + stm sp, {r2, r6} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 439830 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr sl, [sp, #216] @ 0xd8 │ │ │ │ ldr fp, [sp, #212] @ 0xd4 │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr fp, fp, r2 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - orr r3, r9, r2 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + orr r3, sl, r2 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr fp, fp, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ orr r3, r3, r0 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldrb r0, [r8, #12] │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldrb r0, [r9, #12] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - stm sp, {r2, r7} │ │ │ │ + stm sp, {r2, r6} │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ orr fp, fp, r2 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r3, r7 │ │ │ │ + orr r6, r3, r6 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ + stm sp, {r3, sl} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ + stm sp, {r3, sl} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [r8, #40] @ 0x28 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [r9, #40] @ 0x28 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ orr fp, fp, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r6 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #28] │ │ │ │ + ldr r3, [r9, #28] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r8, [sp, #212] @ 0xd4 │ │ │ │ - ldr sl, [sp, #216] @ 0xd8 │ │ │ │ - ldr r6, [r1] │ │ │ │ + ldr r5, [sp, #212] @ 0xd4 │ │ │ │ + ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [r1] │ │ │ │ bl 43a49c │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #7 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - orr sl, r7, sl │ │ │ │ - stm sp, {r3, r5} │ │ │ │ - ldr r7, [sp, #212] @ 0xd4 │ │ │ │ + orr r9, r6, r9 │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ + orr r5, fp, r5 │ │ │ │ + orr r6, r5, r6 │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ - orr r8, fp, r8 │ │ │ │ - orr r7, r8, r7 │ │ │ │ - orr r5, sl, r5 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + orr r5, r9, r5 │ │ │ │ + stm sp, {r3, r8} │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r6, #18 │ │ │ │ + lsr r3, r7, #18 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #10 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r6, #5 │ │ │ │ + lsr r3, r7, #5 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ orr r4, r5, r3 │ │ │ │ - str r9, [sp, #4] │ │ │ │ + str sl, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr r7, r7, r2 │ │ │ │ + orr r6, r6, r2 │ │ │ │ orr r4, r4, r3 │ │ │ │ - b 450620 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r7, [r8, #8] │ │ │ │ + b 45064c │ │ │ │ + str r8, [sp, #4] │ │ │ │ + ldr r6, [r9, #8] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ - and r3, r7, #1 │ │ │ │ + and r3, r6, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r7, #1 │ │ │ │ + lsr r3, r6, #1 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ and r3, r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #212] @ 0xd4 │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - lsr r3, r7, #2 │ │ │ │ + lsr r3, r6, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr fp, fp, r3 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + lsr r6, r6, #4 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldrb r3, [r9, #12] │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldrb r3, [r8, #12] │ │ │ │ + str r3, [sp] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - str r3, [sp] │ │ │ │ - lsr r7, r7, #4 │ │ │ │ + and r6, r6, #1 │ │ │ │ bl 439830 │ │ │ │ - and r7, r7, #1 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ + stm sp, {r6, r8} │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r7, [sp] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr fp, fp, r3 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + orr r6, sl, r6 │ │ │ │ + ldr sl, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r7, r9, r7 │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr sl, fp, sl │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [r8, #40] @ 0x28 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ + ldr r3, [r9, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #28] │ │ │ │ + ldr r3, [r9, #28] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr r9, [r3] │ │ │ │ + ldr fp, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r1, r2 │ │ │ │ - orr r8, fp, r3 │ │ │ │ - ldr fp, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - lsr r3, fp, #5 │ │ │ │ + ldr r9, [fp] │ │ │ │ + orr r6, r6, r3 │ │ │ │ + lsr r3, r9, #5 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr r7, r7, r3 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r9, [sp, #212] @ 0xd4 │ │ │ │ + mov r1, fp │ │ │ │ + ldr fp, [sp, #212] @ 0xd4 │ │ │ │ + lsr r9, r9, #18 │ │ │ │ + orr r0, r6, fp │ │ │ │ + str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r8, r9 │ │ │ │ - orr r8, r7, r3 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ bl 43a49c │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #7 │ │ │ │ - mov r1, r5 │ │ │ │ + mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ + orr r6, sl, r6 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + mov sl, #4 │ │ │ │ + mov fp, #0 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr sl, [sp, #216] @ 0xd8 │ │ │ │ + orr fp, r0, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + bl 439830 │ │ │ │ + orr sl, r6, sl │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r7, r9, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r5 │ │ │ │ - orr r3, r8, r3 │ │ │ │ - mov r0, r6 │ │ │ │ + orr r6, fp, r6 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, r8 │ │ │ │ + orr r3, sl, fp │ │ │ │ + mov r0, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 53d00 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + str r8, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r4 │ │ │ │ + mov sl, #4 │ │ │ │ + mov fp, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + strd sl, [sp] │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r3, r3, r0 │ │ │ │ - strd r8, [sp] │ │ │ │ + orr sl, r6, sl │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - strd r8, [sp] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - lsr fp, fp, #18 │ │ │ │ - and fp, fp, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + orr r6, r3, r6 │ │ │ │ + and r9, r9, #1 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #10 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ - orr r7, r7, r0 │ │ │ │ - str r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - orr fp, r3, fp │ │ │ │ + str r9, [sp] │ │ │ │ + str r8, [sp, #4] │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r9, [sp, #212] @ 0xd4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - str r3, [sp] │ │ │ │ + orr r9, sl, r9 │ │ │ │ + stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r8, #244 @ 0xf4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + mov sl, #244 @ 0xf4 │ │ │ │ + mov fp, #0 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - strd r8, [sp] │ │ │ │ + strd sl, [sp] │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ - orr fp, fp, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #0 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + mov sl, #4 │ │ │ │ + mov fp, #0 │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - strd r8, [sp] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ - orr fp, fp, r3 │ │ │ │ + strd sl, [sp] │ │ │ │ + orr r6, r6, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - strd r8, [sp] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + strd sl, [sp] │ │ │ │ + orr r9, r9, r3 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - add r8, sp, #32 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r4, r6, r4 │ │ │ │ + orr r6, r9, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + add r9, sp, #32 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - orr r4, fp, r4 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ orr r4, r4, r3 │ │ │ │ bl 53d00 │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - str r9, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + str sl, [sp, #64] @ 0x40 │ │ │ │ + str r8, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - str r9, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + str sl, [sp, #64] @ 0x40 │ │ │ │ + str r8, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - str r9, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + str sl, [sp, #64] @ 0x40 │ │ │ │ + str r8, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #1280] @ 450b2c │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r2, [pc, #1280] @ 450b58 │ │ │ │ + str r6, [r3] │ │ │ │ str r4, [r3, #4] │ │ │ │ - ldr r3, [pc, #1264] @ 450b28 │ │ │ │ + ldr r3, [pc, #1264] @ 450b54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 450b20 │ │ │ │ + bne 450b4c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 450000 │ │ │ │ - stm sp, {r2, r9} │ │ │ │ + cmp r1, r3 │ │ │ │ + bne 450034 │ │ │ │ + stm sp, {r2, sl} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ bl 439830 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + ldr r6, [sp, #212] @ 0xd4 │ │ │ │ + ldr r8, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ - orr r7, r7, r2 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ + stm sp, {r3, sl} │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r5, r5, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - orr r7, r7, r0 │ │ │ │ - ldrb r0, [r8, #12] │ │ │ │ + orr r8, r8, r3 │ │ │ │ + ldrb r3, [r9, #12] │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - orr r5, r5, r2 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r7, r7, r2 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ + stm sp, {r3, sl} │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r4 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - orr r5, r5, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ - orr r7, r7, r0 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ mov r0, r4 │ │ │ │ + str fp, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - stm sp, {r3, r9} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - orr r5, r5, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + str fp, [sp] │ │ │ │ + str sl, [sp, #4] │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r3, [r8, #40] @ 0x28 │ │ │ │ + orr r8, r8, r3 │ │ │ │ + ldr r3, [r9, #40] @ 0x28 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r6 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r5 │ │ │ │ + orr r8, r8, r3 │ │ │ │ bl 53d00 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - str sl, [sp, #64] @ 0x40 │ │ │ │ - str r9, [sp, #68] @ 0x44 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + str sl, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #28] │ │ │ │ - ldr r8, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [r3] │ │ │ │ + ldr r3, [r9, #28] │ │ │ │ mov r0, r4 │ │ │ │ - ldr r6, [r1] │ │ │ │ - orr r8, r5, r8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + orr r6, r6, r3 │ │ │ │ + ldr r7, [r1] │ │ │ │ bl 43a49c │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #7 │ │ │ │ - mov r1, r9 │ │ │ │ + mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr r5, r7, r5 │ │ │ │ - orr r7, r8, r3 │ │ │ │ + orr r5, r8, r5 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str sl, [sp] │ │ │ │ + str fp, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - b 4501f8 │ │ │ │ - stm sp, {r2, r7} │ │ │ │ + str sl, [sp, #4] │ │ │ │ + b 45022c │ │ │ │ + stm sp, {r2, r6} │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str fp, [sp] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r9, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ + ldr fp, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ - stm sp, {r3, r7} │ │ │ │ + stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldrb r3, [r8, #12] │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldrb r3, [r9, #12] │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ - stm sp, {r3, r7} │ │ │ │ + stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r5, r5, r3 │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ + orr fp, fp, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - orr r5, r5, r3 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + orr sl, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r9, r9, r3 │ │ │ │ - ldr r3, [r8, #40] @ 0x28 │ │ │ │ + orr fp, fp, r3 │ │ │ │ + ldr r3, [r9, #40] @ 0x28 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, #55 @ 0x37 │ │ │ │ str r3, [sp] │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [r8, #28] │ │ │ │ + ldr r3, [r9, #28] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ - ldr fp, [r3] │ │ │ │ + ldr r8, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ - orr r8, r5, r3 │ │ │ │ - ldr r5, [fp] │ │ │ │ + orr sl, sl, r3 │ │ │ │ + ldr r3, [r8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + lsr r0, r3, #5 │ │ │ │ + and r0, r0, #1 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + orr fp, fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - lsr r3, r5, #5 │ │ │ │ - and r3, r3, #1 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - orr r9, r9, r3 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r1, fp │ │ │ │ + ldr r2, [sp, #212] @ 0xd4 │ │ │ │ + mov r1, r8 │ │ │ │ + orr sl, sl, r2 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - orr r8, r8, r3 │ │ │ │ - ldr fp, [sp, #216] @ 0xd8 │ │ │ │ + orr fp, fp, r2 │ │ │ │ bl 43a49c │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r6 │ │ │ │ bl 439830 │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + mov r8, #2 │ │ │ │ + orr sl, sl, r0 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + mov r1, #46 @ 0x2e │ │ │ │ + orr fp, fp, r0 │ │ │ │ + strd r8, [sp] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 439830 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, #168 @ 0xa8 │ │ │ │ + orr sl, sl, r1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - orr fp, r9, fp │ │ │ │ - orr r3, r8, r3 │ │ │ │ + mov r0, r5 │ │ │ │ orr fp, fp, r1 │ │ │ │ - mov r2, #168 @ 0xa8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + mov r1, r6 │ │ │ │ bl 53d00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ bl 43a1e8 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 439830 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r6, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ strd r8, [sp] │ │ │ │ - orr r6, r3, r6 │ │ │ │ - ldr sl, [sp, #216] @ 0xd8 │ │ │ │ - bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r0, r4 │ │ │ │ - orr r6, r6, r3 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - orr sl, fp, sl │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - mov r1, #46 @ 0x2e │ │ │ │ - lsr r5, r5, #18 │ │ │ │ - strd r8, [sp] │ │ │ │ - orr sl, sl, r3 │ │ │ │ - and r5, r5, #1 │ │ │ │ + ldr r5, [sp, #212] @ 0xd4 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + orr r5, sl, r5 │ │ │ │ + lsr r3, r3, #18 │ │ │ │ mov r2, #10 │ │ │ │ + and r3, r3, #1 │ │ │ │ + ldr sl, [sp, #212] @ 0xd4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - stm sp, {r5, r7} │ │ │ │ - orr r6, r6, r3 │ │ │ │ + stm sp, {r3, r6} │ │ │ │ + orr sl, r5, sl │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ - stm sp, {r3, r7} │ │ │ │ + stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - mov r1, r2 │ │ │ │ - orr r7, r6, r3 │ │ │ │ + orr r7, fp, r7 │ │ │ │ + orr r6, sl, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - orr r5, sl, r5 │ │ │ │ + orr r5, r7, r5 │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov sl, #245 @ 0xf5 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r1, #32 │ │ │ │ strd sl, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ strd r8, [sp] │ │ │ │ orr r5, r5, r3 │ │ │ │ bl 439830 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ - orr r7, r7, r3 │ │ │ │ + orr r6, r6, r3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ orr r4, r5, r3 │ │ │ │ mov r1, #50 @ 0x32 │ │ │ │ strd r8, [sp] │ │ │ │ - b 450264 │ │ │ │ + b 450298 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq pc, r4, lsr #2 │ │ │ │ + smultteq pc, r8, r0 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - msreq SPSR_fsx, r4, asr #19 │ │ │ │ + msreq SPSR_fsx, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2056] @ 0x808 │ │ │ │ - ldr ip, [pc, #4084] @ 451b3c │ │ │ │ + ldr ip, [pc, #4084] @ 451b68 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #4080] @ 451b40 │ │ │ │ + ldr r0, [pc, #4080] @ 451b6c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r2, #4] │ │ │ │ sub sp, sp, #2016 @ 0x7e0 │ │ │ │ ldr r0, [ip, r0] │ │ │ │ sub sp, sp, #4 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ - beq 450c18 │ │ │ │ + beq 450c44 │ │ │ │ cmp r3, #130 @ 0x82 │ │ │ │ - beq 450bdc │ │ │ │ + beq 450c08 │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - beq 451d2c │ │ │ │ + beq 451d58 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ cmp r0, #5 │ │ │ │ - bls 450bb8 │ │ │ │ - ldr r0, [pc, #4008] @ 451b44 │ │ │ │ + bls 450be4 │ │ │ │ + ldr r0, [pc, #4008] @ 451b70 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 45233c │ │ │ │ + beq 452368 │ │ │ │ sub r0, r0, #9 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 452368 │ │ │ │ + beq 452394 │ │ │ │ add r0, r0, #23 │ │ │ │ cmp r3, r0 │ │ │ │ - beq 450d18 │ │ │ │ - ldr ip, [pc, #3976] @ 451b48 │ │ │ │ - ldr r0, [pc, #3976] @ 451b4c │ │ │ │ + beq 450d44 │ │ │ │ + ldr ip, [pc, #3976] @ 451b74 │ │ │ │ + ldr r0, [pc, #3976] @ 451b78 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r3, r0 │ │ │ │ - bhi 450c68 │ │ │ │ + bhi 450c94 │ │ │ │ add r0, r3, r3 │ │ │ │ ldrh r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2 │ │ │ │ - beq 450cf0 │ │ │ │ + beq 450d1c │ │ │ │ add r0, sp, #1776 @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 447390 │ │ │ │ + bl 4473cc │ │ │ │ ldr r3, [sp, #1784] @ 0x6f8 │ │ │ │ ldr r2, [sp, #1780] @ 0x6f4 │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ orr r2, r2, #-2147483648 @ 0x80000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2 │ │ │ │ - bne 451c84 │ │ │ │ + bne 451cb0 │ │ │ │ tst r3, #16 │ │ │ │ and r3, r3, #1 │ │ │ │ - beq 450cc0 │ │ │ │ + beq 450cec │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4516c4 │ │ │ │ + beq 4516f0 │ │ │ │ add r0, sp, #1744 @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44f248 │ │ │ │ + bl 44f280 │ │ │ │ ldr r3, [sp, #1760] @ 0x6e0 │ │ │ │ ldr r2, [sp, #1756] @ 0x6dc │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ orr r2, r2, #3072 @ 0xc00 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ - ldr r2, [pc, #3808] @ 451b50 │ │ │ │ - ldr r1, [pc, #3808] @ 451b54 │ │ │ │ + b 450cb8 │ │ │ │ + ldr r2, [pc, #3808] @ 451b7c │ │ │ │ + ldr r1, [pc, #3808] @ 451b80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e8ef8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ str r3, [r4, #4] │ │ │ │ - ldr r2, [pc, #3780] @ 451b58 │ │ │ │ - ldr r3, [pc, #3752] @ 451b40 │ │ │ │ + ldr r2, [pc, #3780] @ 451b84 │ │ │ │ + ldr r3, [pc, #3752] @ 451b6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #2012] @ 0x7dc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4532f0 │ │ │ │ + bne 45331c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #2016 @ 0x7e0 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4516a0 │ │ │ │ + beq 4516cc │ │ │ │ add r0, sp, #1792 @ 0x700 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44d970 │ │ │ │ + bl 44d9b0 │ │ │ │ ldr r3, [sp, #1800] @ 0x708 │ │ │ │ ldr r2, [sp, #1796] @ 0x704 │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1760 @ 0x6e0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 446cb0 │ │ │ │ + bl 446cec │ │ │ │ ldr r3, [sp, #1776] @ 0x6f0 │ │ │ │ ldr r2, [sp, #1772] @ 0x6ec │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ orr r2, r2, #-1073741824 @ 0xc0000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #188 @ 0xbc │ │ │ │ bl 43c2d0 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6750208 @ 0x670000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #16384 @ 0x4000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1472 @ 0x5c0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1480] @ 0x5c8 │ │ │ │ ldr r2, [sp, #1476] @ 0x5c4 │ │ │ │ orr r3, r3, #1140850688 @ 0x44000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1456 @ 0x5b0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1472] @ 0x5c0 │ │ │ │ ldr r2, [sp, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #1140850688 @ 0x44000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1456 @ 0x5b0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1464] @ 0x5b8 │ │ │ │ ldr r2, [sp, #1460] @ 0x5b4 │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1440 @ 0x5a0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1456] @ 0x5b0 │ │ │ │ ldr r2, [sp, #1452] @ 0x5ac │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1440 @ 0x5a0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1448] @ 0x5a8 │ │ │ │ ldr r2, [sp, #1444] @ 0x5a4 │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1424 @ 0x590 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1440] @ 0x5a0 │ │ │ │ ldr r2, [sp, #1436] @ 0x59c │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1424 @ 0x590 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1432] @ 0x598 │ │ │ │ ldr r2, [sp, #1428] @ 0x594 │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1408 @ 0x580 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1424] @ 0x590 │ │ │ │ ldr r2, [sp, #1420] @ 0x58c │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1408 @ 0x580 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1416] @ 0x588 │ │ │ │ ldr r2, [sp, #1412] @ 0x584 │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1392 @ 0x570 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1408] @ 0x580 │ │ │ │ ldr r2, [sp, #1404] @ 0x57c │ │ │ │ orr r3, r3, #1174405120 @ 0x46000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1392 @ 0x570 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1400] @ 0x578 │ │ │ │ ldr r2, [sp, #1396] @ 0x574 │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1712 @ 0x6b0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1720] @ 0x6b8 │ │ │ │ ldr r2, [sp, #1716] @ 0x6b4 │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1376 @ 0x560 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1392] @ 0x570 │ │ │ │ ldr r2, [sp, #1388] @ 0x56c │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1376 @ 0x560 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1384] @ 0x568 │ │ │ │ ldr r2, [sp, #1380] @ 0x564 │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1360 @ 0x550 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1376] @ 0x560 │ │ │ │ ldr r2, [sp, #1372] @ 0x55c │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1360 @ 0x550 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1368] @ 0x558 │ │ │ │ ldr r2, [sp, #1364] @ 0x554 │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1344 @ 0x540 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1360] @ 0x550 │ │ │ │ ldr r2, [sp, #1356] @ 0x54c │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1344 @ 0x540 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1352] @ 0x548 │ │ │ │ ldr r2, [sp, #1348] @ 0x544 │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ add r0, sp, #1696 @ 0x6a0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1712] @ 0x6b0 │ │ │ │ ldr r2, [sp, #1708] @ 0x6ac │ │ │ │ orr r3, r3, #1191182336 @ 0x47000000 │ │ │ │ orr r3, r3, #2359296 @ 0x240000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1328 @ 0x530 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1344] @ 0x540 │ │ │ │ ldr r2, [sp, #1340] @ 0x53c │ │ │ │ orr r3, r3, #1610612736 @ 0x60000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1328 @ 0x530 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1336] @ 0x538 │ │ │ │ ldr r2, [sp, #1332] @ 0x534 │ │ │ │ orr r3, r3, #1610612736 @ 0x60000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1312 @ 0x520 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1328] @ 0x530 │ │ │ │ ldr r2, [sp, #1324] @ 0x52c │ │ │ │ orr r3, r3, #1627389952 @ 0x61000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1312 @ 0x520 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1320] @ 0x528 │ │ │ │ ldr r2, [sp, #1316] @ 0x524 │ │ │ │ orr r3, r3, #1627389952 @ 0x61000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1296 @ 0x510 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1312] @ 0x520 │ │ │ │ ldr r2, [sp, #1308] @ 0x51c │ │ │ │ orr r3, r3, #1644167168 @ 0x62000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1296 @ 0x510 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1304] @ 0x518 │ │ │ │ ldr r2, [sp, #1300] @ 0x514 │ │ │ │ orr r3, r3, #1644167168 @ 0x62000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1280 @ 0x500 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1296] @ 0x510 │ │ │ │ ldr r2, [sp, #1292] @ 0x50c │ │ │ │ orr r3, r3, #1660944384 @ 0x63000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1280 @ 0x500 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1288] @ 0x508 │ │ │ │ ldr r2, [sp, #1284] @ 0x504 │ │ │ │ orr r3, r3, #1660944384 @ 0x63000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1264 @ 0x4f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1280] @ 0x500 │ │ │ │ ldr r2, [sp, #1276] @ 0x4fc │ │ │ │ orr r3, r3, #1677721600 @ 0x64000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1264 @ 0x4f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1272] @ 0x4f8 │ │ │ │ ldr r2, [sp, #1268] @ 0x4f4 │ │ │ │ orr r3, r3, #1677721600 @ 0x64000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1248 @ 0x4e0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1264] @ 0x4f0 │ │ │ │ ldr r2, [sp, #1260] @ 0x4ec │ │ │ │ orr r3, r3, #1694498816 @ 0x65000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1248 @ 0x4e0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1256] @ 0x4e8 │ │ │ │ ldr r2, [sp, #1252] @ 0x4e4 │ │ │ │ orr r3, r3, #1694498816 @ 0x65000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1232 @ 0x4d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1248] @ 0x4e0 │ │ │ │ ldr r2, [sp, #1244] @ 0x4dc │ │ │ │ orr r3, r3, #1711276032 @ 0x66000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1232 @ 0x4d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1240] @ 0x4d8 │ │ │ │ ldr r2, [sp, #1236] @ 0x4d4 │ │ │ │ orr r3, r3, #1711276032 @ 0x66000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1216 @ 0x4c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1232] @ 0x4d0 │ │ │ │ ldr r2, [sp, #1228] @ 0x4cc │ │ │ │ orr r3, r3, #1728053248 @ 0x67000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1216 @ 0x4c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44506c │ │ │ │ + bl 4450ac │ │ │ │ ldr r3, [sp, #1224] @ 0x4c8 │ │ │ │ ldr r2, [sp, #1220] @ 0x4c4 │ │ │ │ orr r3, r3, #1728053248 @ 0x67000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1200 @ 0x4b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4459ec │ │ │ │ + bl 445a08 │ │ │ │ ldr r3, [sp, #1216] @ 0x4c0 │ │ │ │ ldr r2, [sp, #1212] @ 0x4bc │ │ │ │ orr r3, r3, #1677721600 @ 0x64000000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1200 @ 0x4b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4459ec │ │ │ │ + bl 445a08 │ │ │ │ ldr r3, [sp, #1208] @ 0x4b8 │ │ │ │ ldr r2, [sp, #1204] @ 0x4b4 │ │ │ │ orr r3, r3, #1677721600 @ 0x64000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1184 @ 0x4a0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4459ec │ │ │ │ + bl 445a08 │ │ │ │ ldr r3, [sp, #1200] @ 0x4b0 │ │ │ │ ldr r2, [sp, #1196] @ 0x4ac │ │ │ │ orr r3, r3, #1694498816 @ 0x65000000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1184 @ 0x4a0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4459ec │ │ │ │ + bl 445a08 │ │ │ │ ldr r3, [sp, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #1188] @ 0x4a4 │ │ │ │ orr r3, r3, #1694498816 @ 0x65000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1168 @ 0x490 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4459ec │ │ │ │ + bl 445a08 │ │ │ │ ldr r3, [sp, #1184] @ 0x4a0 │ │ │ │ ldr r2, [sp, #1180] @ 0x49c │ │ │ │ orr r3, r3, #1711276032 @ 0x66000000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1168 @ 0x490 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 443ee0 │ │ │ │ + bl 443f24 │ │ │ │ ldr r3, [sp, #1176] @ 0x498 │ │ │ │ ldr r2, [sp, #1172] @ 0x494 │ │ │ │ orr r3, r3, #1711276032 @ 0x66000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1152 @ 0x480 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 443ee0 │ │ │ │ - ldr r3, [pc, #2036] @ 451b5c │ │ │ │ + bl 443f24 │ │ │ │ + ldr r3, [pc, #2036] @ 451b88 │ │ │ │ ldr r1, [sp, #1168] @ 0x490 │ │ │ │ ldr r2, [sp, #1164] @ 0x48c │ │ │ │ orr r3, r1, r3 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1152 @ 0x480 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 444750 │ │ │ │ + bl 444798 │ │ │ │ ldr r3, [sp, #1160] @ 0x488 │ │ │ │ ldr r2, [sp, #1156] @ 0x484 │ │ │ │ orr r3, r3, #1728053248 @ 0x67000000 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1136 @ 0x470 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 444750 │ │ │ │ + bl 444798 │ │ │ │ ldr r3, [sp, #1152] @ 0x480 │ │ │ │ ldr r2, [sp, #1148] @ 0x47c │ │ │ │ orr r3, r3, #1728053248 @ 0x67000000 │ │ │ │ orr r3, r3, #1024 @ 0x400 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1136 @ 0x470 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1144] @ 0x478 │ │ │ │ ldr r2, [sp, #1140] @ 0x474 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1120 @ 0x460 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1136] @ 0x470 │ │ │ │ ldr r2, [sp, #1132] @ 0x46c │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1120 @ 0x460 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1128] @ 0x468 │ │ │ │ ldr r2, [sp, #1124] @ 0x464 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1104 @ 0x450 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1120] @ 0x460 │ │ │ │ ldr r2, [sp, #1116] @ 0x45c │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1112] @ 0x458 │ │ │ │ ldr r2, [sp, #1108] @ 0x454 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1088 @ 0x440 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1104] @ 0x450 │ │ │ │ ldr r2, [sp, #1100] @ 0x44c │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1088 @ 0x440 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1096] @ 0x448 │ │ │ │ ldr r2, [sp, #1092] @ 0x444 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1072 @ 0x430 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1088] @ 0x440 │ │ │ │ ldr r2, [sp, #1084] @ 0x43c │ │ │ │ orr r3, r3, #-2130706432 @ 0x81000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1072 @ 0x430 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1080] @ 0x438 │ │ │ │ ldr r2, [sp, #1076] @ 0x434 │ │ │ │ orr r3, r3, #-2130706432 @ 0x81000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1056 @ 0x420 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441f2c │ │ │ │ + bl 441f24 │ │ │ │ ldr r3, [sp, #1072] @ 0x430 │ │ │ │ ldr r2, [sp, #1068] @ 0x42c │ │ │ │ orr r3, r3, #-2130706432 @ 0x81000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1056 @ 0x420 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44c204 │ │ │ │ + bl 44c240 │ │ │ │ ldr r3, [sp, #1064] @ 0x428 │ │ │ │ ldr r2, [sp, #1060] @ 0x424 │ │ │ │ orr r3, r3, #-1610612736 @ 0xa0000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1040 @ 0x410 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44b7bc │ │ │ │ + bl 44b7f8 │ │ │ │ ldr r3, [sp, #1056] @ 0x420 │ │ │ │ ldr r2, [sp, #1052] @ 0x41c │ │ │ │ orr r3, r3, #-1610612736 @ 0xa0000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1040 @ 0x410 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #1048] @ 0x418 │ │ │ │ ldr r2, [sp, #1044] @ 0x414 │ │ │ │ orr r3, r3, #-1610612736 @ 0xa0000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1024 @ 0x400 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #1036] @ 0x40c │ │ │ │ orr r3, r3, #-1610612736 @ 0xa0000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1024 @ 0x400 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44b7bc │ │ │ │ + bl 44b7f8 │ │ │ │ ldr r3, [sp, #1032] @ 0x408 │ │ │ │ ldr r2, [sp, #1028] @ 0x404 │ │ │ │ orr r3, r3, #-1593835520 @ 0xa1000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1020 @ 0x3fc │ │ │ │ - bl 44b7bc │ │ │ │ + bl 44b7f8 │ │ │ │ ldr r3, [sp, #1024] @ 0x400 │ │ │ │ ldr r2, [sp, #1020] @ 0x3fc │ │ │ │ orr r3, r3, #-1593835520 @ 0xa1000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1012 @ 0x3f4 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ ldr r2, [sp, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #-1593835520 @ 0xa1000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1004 @ 0x3ec │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ ldr r2, [sp, #1004] @ 0x3ec │ │ │ │ orr r3, r3, #-1593835520 @ 0xa1000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #996 @ 0x3e4 │ │ │ │ - bl 44b7bc │ │ │ │ + bl 44b7f8 │ │ │ │ ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ ldr r2, [sp, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-1577058304 @ 0xa2000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1680 @ 0x690 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1696] @ 0x6a0 │ │ │ │ ldr r2, [sp, #1692] @ 0x69c │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1696 @ 0x6a0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1704] @ 0x6a8 │ │ │ │ ldr r2, [sp, #1700] @ 0x6a4 │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1776 @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44feb4 │ │ │ │ + bl 44fee8 │ │ │ │ ldr r3, [sp, #1792] @ 0x700 │ │ │ │ ldr r2, [sp, #1788] @ 0x6fc │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1760 @ 0x6e0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44e5dc │ │ │ │ + bl 44e618 │ │ │ │ ldr r3, [sp, #1768] @ 0x6e8 │ │ │ │ ldr r2, [sp, #1764] @ 0x6e4 │ │ │ │ orr r3, r3, #536870912 @ 0x20000000 │ │ │ │ orr r2, r2, #2048 @ 0x800 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1680 @ 0x690 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1688] @ 0x698 │ │ │ │ ldr r2, [sp, #1684] @ 0x694 │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1664 @ 0x680 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1680] @ 0x690 │ │ │ │ ldr r2, [sp, #1676] @ 0x68c │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1664 @ 0x680 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1672] @ 0x688 │ │ │ │ ldr r2, [sp, #1668] @ 0x684 │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1648 @ 0x670 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1664] @ 0x680 │ │ │ │ ldr r2, [sp, #1660] @ 0x67c │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1648 @ 0x670 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1656] @ 0x678 │ │ │ │ ldr r2, [sp, #1652] @ 0x674 │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1632 @ 0x660 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1648] @ 0x670 │ │ │ │ ldr r2, [sp, #1644] @ 0x66c │ │ │ │ orr r3, r3, #1073741824 @ 0x40000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1632 @ 0x660 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1640] @ 0x668 │ │ │ │ ldr r2, [sp, #1636] @ 0x664 │ │ │ │ orr r3, r3, #1090519040 @ 0x41000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1616 @ 0x650 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1632] @ 0x660 │ │ │ │ ldr r2, [sp, #1628] @ 0x65c │ │ │ │ orr r3, r3, #1090519040 @ 0x41000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1616 @ 0x650 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1624] @ 0x658 │ │ │ │ ldr r2, [sp, #1620] @ 0x654 │ │ │ │ orr r3, r3, #1090519040 @ 0x41000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1600 @ 0x640 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1616] @ 0x650 │ │ │ │ ldr r2, [sp, #1612] @ 0x64c │ │ │ │ orr r3, r3, #1090519040 @ 0x41000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1600 @ 0x640 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1608] @ 0x648 │ │ │ │ ldr r2, [sp, #1604] @ 0x644 │ │ │ │ orr r3, r3, #1090519040 @ 0x41000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1584 @ 0x630 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1600] @ 0x640 │ │ │ │ ldr r2, [sp, #1596] @ 0x63c │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1584 @ 0x630 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1592] @ 0x638 │ │ │ │ ldr r2, [sp, #1588] @ 0x634 │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1568 @ 0x620 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1584] @ 0x630 │ │ │ │ ldr r2, [sp, #1580] @ 0x62c │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1568 @ 0x620 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1576] @ 0x628 │ │ │ │ ldr r2, [sp, #1572] @ 0x624 │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #6291456 @ 0x600000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1552 @ 0x610 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1568] @ 0x620 │ │ │ │ ldr r2, [sp, #1564] @ 0x61c │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1552 @ 0x610 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44364c │ │ │ │ + bl 443670 │ │ │ │ ldr r3, [sp, #1560] @ 0x618 │ │ │ │ ldr r2, [sp, #1556] @ 0x614 │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1536 @ 0x600 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1552] @ 0x610 │ │ │ │ ldr r2, [sp, #1548] @ 0x60c │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1536 @ 0x600 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1544] @ 0x608 │ │ │ │ ldr r2, [sp, #1540] @ 0x604 │ │ │ │ orr r3, r3, #1107296256 @ 0x42000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1520 @ 0x5f0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1536] @ 0x600 │ │ │ │ ldr r2, [sp, #1532] @ 0x5fc │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1520 @ 0x5f0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1528] @ 0x5f8 │ │ │ │ ldr r2, [sp, #1524] @ 0x5f4 │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1504 @ 0x5e0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1520] @ 0x5f0 │ │ │ │ ldr r2, [sp, #1516] @ 0x5ec │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1504 @ 0x5e0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1512] @ 0x5e8 │ │ │ │ ldr r2, [sp, #1508] @ 0x5e4 │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1488 @ 0x5d0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1504] @ 0x5e0 │ │ │ │ ldr r2, [sp, #1500] @ 0x5dc │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #10485760 @ 0xa00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1488 @ 0x5d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44269c │ │ │ │ + bl 442694 │ │ │ │ ldr r3, [sp, #1496] @ 0x5d8 │ │ │ │ ldr r2, [sp, #1492] @ 0x5d4 │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1944] @ 0x798 │ │ │ │ ldr r2, [sp, #1940] @ 0x794 │ │ │ │ orr r3, r3, #67108864 @ 0x4000000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ add r0, sp, #1872 @ 0x750 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441828 │ │ │ │ + bl 441820 │ │ │ │ ldr r3, [sp, #1880] @ 0x758 │ │ │ │ ldr r2, [sp, #1876] @ 0x754 │ │ │ │ orr r3, r3, #33554432 @ 0x2000000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1920 @ 0x780 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1936] @ 0x790 │ │ │ │ ldr r2, [sp, #1932] @ 0x78c │ │ │ │ orr r3, r3, #109051904 @ 0x6800000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1920 @ 0x780 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1928] @ 0x788 │ │ │ │ ldr r2, [sp, #1924] @ 0x784 │ │ │ │ orr r3, r3, #117440512 @ 0x7000000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1904 @ 0x770 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1920] @ 0x780 │ │ │ │ ldr r2, [sp, #1916] @ 0x77c │ │ │ │ orr r3, r3, #125829120 @ 0x7800000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ - msreq SPSR_fsx, ip, lsr #9 │ │ │ │ + b 450cb8 │ │ │ │ + msreq SPSR_fsx, r0, lsl #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - cmpeq r1, r2, ror #14 │ │ │ │ + cmpeq r1, lr, asr r7 │ │ │ │ andeq r0, r0, sl, lsl #7 │ │ │ │ - sbcseq r1, ip, ip, asr r8 │ │ │ │ - sbcseq r6, fp, r8, lsr sl │ │ │ │ - msreq SPSR_hyp, r4, ror #6 │ │ │ │ + sbcseq r1, ip, r0, asr r8 │ │ │ │ + sbcseq r6, fp, ip, lsr #20 │ │ │ │ + msreq SPSR_hyp, r8, lsr r3 │ │ │ │ strvs r4, [r0], r0 │ │ │ │ addeq r0, r0, r0, asr #1 │ │ │ │ add r0, sp, #1840 @ 0x730 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441b28 │ │ │ │ + bl 441b20 │ │ │ │ ldr r3, [sp, #1848] @ 0x738 │ │ │ │ ldr r2, [sp, #1844] @ 0x734 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1808 @ 0x710 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441cf8 │ │ │ │ + bl 441cf0 │ │ │ │ ldr r3, [sp, #1824] @ 0x720 │ │ │ │ ldr r2, [sp, #1820] @ 0x71c │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #32 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1808 @ 0x710 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441cf8 │ │ │ │ + bl 441cf0 │ │ │ │ ldr r3, [sp, #1816] @ 0x718 │ │ │ │ ldr r2, [sp, #1812] @ 0x714 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1840 @ 0x730 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441990 │ │ │ │ + bl 441988 │ │ │ │ ldr r3, [sp, #1856] @ 0x740 │ │ │ │ ldr r2, [sp, #1852] @ 0x73c │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #96 @ 0x60 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1824 @ 0x720 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 441b28 │ │ │ │ + bl 441b20 │ │ │ │ ldr r3, [sp, #1840] @ 0x730 │ │ │ │ ldr r2, [sp, #1836] @ 0x72c │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1824 @ 0x720 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441b28 │ │ │ │ + bl 441b20 │ │ │ │ ldr r3, [sp, #1832] @ 0x728 │ │ │ │ ldr r2, [sp, #1828] @ 0x724 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #160 @ 0xa0 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ - ldr r3, [pc, #-248] @ 451b60 │ │ │ │ + b 450cb8 │ │ │ │ + ldr r3, [pc, #-248] @ 451b8c │ │ │ │ mov r2, #0 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1472 @ 0x5c0 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 442e20 │ │ │ │ + bl 442e24 │ │ │ │ ldr r3, [sp, #1488] @ 0x5d0 │ │ │ │ ldr r2, [sp, #1484] @ 0x5cc │ │ │ │ orr r3, r3, #1124073472 @ 0x43000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1792 @ 0x700 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 44ccd4 │ │ │ │ + bl 44cd10 │ │ │ │ ldr r3, [sp, #1808] @ 0x710 │ │ │ │ ldr r2, [sp, #1804] @ 0x70c │ │ │ │ orr r3, r3, #541065216 @ 0x20400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #2000 @ 0x7d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r2, [sp, #2004] @ 0x7d4 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 43b7c4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ orr r3, r3, #-503316480 @ 0xe2000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ bl 43b7c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orr r3, r3, #-503316480 @ 0xe2000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ bl 43b7c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ orr r3, r3, #-486539264 @ 0xe3000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1904 @ 0x770 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 44154c │ │ │ │ + bl 441544 │ │ │ │ ldr r3, [sp, #1912] @ 0x778 │ │ │ │ ldr r2, [sp, #1908] @ 0x774 │ │ │ │ orr r3, r3, #41943040 @ 0x2800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #676 @ 0x2a4 │ │ │ │ bl 43e538 │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ ldr r2, [sp, #676] @ 0x2a4 │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #772 @ 0x304 │ │ │ │ - bl 43fb6c │ │ │ │ + bl 43fb64 │ │ │ │ ldr r3, [sp, #776] @ 0x308 │ │ │ │ ldr r2, [sp, #772] @ 0x304 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #252 @ 0xfc │ │ │ │ bl 43d1f8 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ orr r3, r3, #-1023410176 @ 0xc3000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #196 @ 0xc4 │ │ │ │ bl 43c6dc │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #6488064 @ 0x630000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ - bl 44222c │ │ │ │ + bl 442224 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ orr r3, r3, #-536870912 @ 0xe0000000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 44222c │ │ │ │ + bl 442224 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ orr r3, r3, #-536870912 @ 0xe0000000 │ │ │ │ orr r3, r3, #8519680 @ 0x820000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #76 @ 0x4c │ │ │ │ bl 43b7c4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #-520093696 @ 0xe1000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ bl 43b6b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r3, r3, #-520093696 @ 0xe1000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4530d8 │ │ │ │ + bcs 453104 │ │ │ │ add r0, sp, #372 @ 0x174 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #372] @ 0x174 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4530fc │ │ │ │ + bcs 453128 │ │ │ │ add r0, sp, #356 @ 0x164 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #292 @ 0x124 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ ldr r2, [sp, #292] @ 0x124 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #324 @ 0x144 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ ldr r2, [sp, #324] @ 0x144 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #316 @ 0x13c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ ldr r2, [sp, #316] @ 0x13c │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #308 @ 0x134 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ ldr r2, [sp, #308] @ 0x134 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #340 @ 0x154 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #340] @ 0x154 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #332 @ 0x14c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ ldr r2, [sp, #332] @ 0x14c │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #260 @ 0x104 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ sub r0, r1, #600 @ 0x258 │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ - bls 4532c4 │ │ │ │ + bls 4532f0 │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #780 @ 0x30c │ │ │ │ - bl 43fd60 │ │ │ │ + bl 43fd58 │ │ │ │ ldr r3, [sp, #780] @ 0x30c │ │ │ │ ldr r2, [sp, #784] @ 0x310 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ str r2, [r4, #4] │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ sub r0, r1, #600 @ 0x258 │ │ │ │ cmp r0, #99 @ 0x63 │ │ │ │ - bls 45329c │ │ │ │ + bls 4532c8 │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #748 @ 0x2ec │ │ │ │ - bl 43ee90 │ │ │ │ + bl 43ee88 │ │ │ │ ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ ldr r2, [sp, #748] @ 0x2ec │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #276 @ 0x114 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #244 @ 0xf4 │ │ │ │ bl 43cef8 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #244] @ 0xf4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #4653056 @ 0x470000 │ │ │ │ orr r3, r3, #3538944 @ 0x360000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #284 @ 0x11c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #268 @ 0x10c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ ldr r2, [sp, #268] @ 0x10c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #532 @ 0x214 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #536] @ 0x218 │ │ │ │ ldr r2, [sp, #532] @ 0x214 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #528] @ 0x210 │ │ │ │ ldr r2, [sp, #524] @ 0x20c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4531a8 │ │ │ │ + bcs 4531d4 │ │ │ │ add r0, sp, #660 @ 0x294 │ │ │ │ bl 43df7c │ │ │ │ ldr r3, [sp, #664] @ 0x298 │ │ │ │ ldr r2, [sp, #660] @ 0x294 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcc 453120 │ │ │ │ + bcc 45314c │ │ │ │ add r0, sp, #636 @ 0x27c │ │ │ │ bl 43dbc0 │ │ │ │ ldr r3, [sp, #640] @ 0x280 │ │ │ │ ldr r2, [sp, #636] @ 0x27c │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcc 453210 │ │ │ │ + bcc 45323c │ │ │ │ add r0, sp, #620 @ 0x26c │ │ │ │ bl 43dbc0 │ │ │ │ ldr r3, [sp, #624] @ 0x270 │ │ │ │ ldr r2, [sp, #620] @ 0x26c │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #172 @ 0xac │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #6553600 @ 0x640000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #220 @ 0xdc │ │ │ │ bl 43ca1c │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r2, [sp, #220] @ 0xdc │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #4784128 @ 0x490000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #16384 @ 0x4000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ bl 43ca1c │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #13172736 @ 0xc90000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ bl 43b8fc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #684 @ 0x2ac │ │ │ │ bl 43e73c │ │ │ │ ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ ldr r2, [sp, #684] @ 0x2ac │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ bl 43c6dc │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6488064 @ 0x630000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #49152 @ 0xc000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ bl 43bec0 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6356992 @ 0x610000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6553600 @ 0x640000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #16384 @ 0x4000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6553600 @ 0x640000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #716 @ 0x2cc │ │ │ │ - bl 43eb04 │ │ │ │ + bl 43eafc │ │ │ │ ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #716] @ 0x2cc │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ bl 43ca1c │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ orr r2, r2, #4784128 @ 0x490000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #236 @ 0xec │ │ │ │ bl 43cb64 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #236] @ 0xec │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #4653056 @ 0x470000 │ │ │ │ orr r3, r3, #2490368 @ 0x260000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 45313c │ │ │ │ + bcs 453168 │ │ │ │ add r0, sp, #500 @ 0x1f4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ ldr r2, [sp, #500] @ 0x1f4 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4531ec │ │ │ │ + bcs 453218 │ │ │ │ add r0, sp, #484 @ 0x1e4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ ldr r2, [sp, #484] @ 0x1e4 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #6684672 @ 0x660000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 453160 │ │ │ │ + bcs 45318c │ │ │ │ add r0, sp, #436 @ 0x1b4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ ldr r2, [sp, #436] @ 0x1b4 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4531c8 │ │ │ │ + bcs 4531f4 │ │ │ │ add r0, sp, #420 @ 0x1a4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ ldr r2, [sp, #420] @ 0x1a4 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 453254 │ │ │ │ + bcs 453280 │ │ │ │ add r0, sp, #404 @ 0x194 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #408] @ 0x198 │ │ │ │ ldr r2, [sp, #404] @ 0x194 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #140 @ 0x8c │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6619136 @ 0x650000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 453184 │ │ │ │ + bcs 4531b0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #468] @ 0x1d4 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 4530b4 │ │ │ │ + bcs 4530e0 │ │ │ │ add r0, sp, #452 @ 0x1c4 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ ldr r2, [sp, #452] @ 0x1c4 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6684672 @ 0x660000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #32768 @ 0x8000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 453230 │ │ │ │ + bcs 45325c │ │ │ │ add r0, sp, #388 @ 0x184 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #392] @ 0x188 │ │ │ │ ldr r2, [sp, #388] @ 0x184 │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6619136 @ 0x650000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #16384 @ 0x4000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6684672 @ 0x660000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #16384 @ 0x4000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #500 @ 0x1f4 │ │ │ │ - bcs 453278 │ │ │ │ + bcs 4532a4 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #520] @ 0x208 │ │ │ │ ldr r2, [sp, #516] @ 0x204 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #132 @ 0x84 │ │ │ │ bl 43bb48 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #6619136 @ 0x650000 │ │ │ │ orr r3, r3, #3145728 @ 0x300000 │ │ │ │ orr r2, r2, #49152 @ 0xc000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1712 @ 0x6b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 440958 │ │ │ │ + bl 440950 │ │ │ │ ldr r3, [sp, #1728] @ 0x6c0 │ │ │ │ ldr r2, [sp, #1724] @ 0x6bc │ │ │ │ orr r3, r3, #637534208 @ 0x26000000 │ │ │ │ orr r3, r3, #835584 @ 0xcc000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1744 @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 441130 │ │ │ │ + bl 441128 │ │ │ │ ldr r3, [sp, #1752] @ 0x6d8 │ │ │ │ ldr r2, [sp, #1748] @ 0x6d4 │ │ │ │ orr r3, r3, #603979776 @ 0x24000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1728 @ 0x6c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 440e40 │ │ │ │ + bl 440e38 │ │ │ │ ldr r3, [sp, #1744] @ 0x6d0 │ │ │ │ ldr r2, [sp, #1740] @ 0x6cc │ │ │ │ orr r3, r3, #603979776 @ 0x24000000 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1728 @ 0x6c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 440b50 │ │ │ │ + bl 440b48 │ │ │ │ ldr r3, [sp, #1736] @ 0x6c8 │ │ │ │ ldr r2, [sp, #1732] @ 0x6c4 │ │ │ │ orr r3, r3, #603979776 @ 0x24000000 │ │ │ │ orr r3, r3, #512 @ 0x200 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1968 @ 0x7b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1984] @ 0x7c0 │ │ │ │ ldr r2, [sp, #1980] @ 0x7bc │ │ │ │ orr r3, r3, #58720256 @ 0x3800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1968 @ 0x7b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1976] @ 0x7b8 │ │ │ │ ldr r2, [sp, #1972] @ 0x7b4 │ │ │ │ orr r3, r3, #67108864 @ 0x4000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1952 @ 0x7a0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1968] @ 0x7b0 │ │ │ │ ldr r2, [sp, #1964] @ 0x7ac │ │ │ │ orr r3, r3, #75497472 @ 0x4800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1952 @ 0x7a0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1960] @ 0x7a8 │ │ │ │ ldr r2, [sp, #1956] @ 0x7a4 │ │ │ │ orr r3, r3, #83886080 @ 0x5000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1952] @ 0x7a0 │ │ │ │ ldr r2, [sp, #1948] @ 0x79c │ │ │ │ orr r3, r3, #92274688 @ 0x5800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1872 @ 0x750 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4416ec │ │ │ │ + bl 4416e4 │ │ │ │ ldr r3, [sp, #1888] @ 0x760 │ │ │ │ ldr r2, [sp, #1884] @ 0x75c │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1856 @ 0x740 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4416ec │ │ │ │ + bl 4416e4 │ │ │ │ ldr r3, [sp, #1872] @ 0x750 │ │ │ │ ldr r2, [sp, #1868] @ 0x74c │ │ │ │ orr r3, r3, #41943040 @ 0x2800000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1856 @ 0x740 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4416ec │ │ │ │ + bl 4416e4 │ │ │ │ ldr r3, [sp, #1864] @ 0x748 │ │ │ │ ldr r2, [sp, #1860] @ 0x744 │ │ │ │ orr r3, r3, #58720256 @ 0x3800000 │ │ │ │ orr r3, r3, #131072 @ 0x20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1888 @ 0x760 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4416ec │ │ │ │ + bl 4416e4 │ │ │ │ ldr r3, [sp, #1904] @ 0x770 │ │ │ │ ldr r2, [sp, #1900] @ 0x76c │ │ │ │ orr r3, r3, #16777216 @ 0x1000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1888 @ 0x760 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4416ec │ │ │ │ + bl 4416e4 │ │ │ │ ldr r3, [sp, #1896] @ 0x768 │ │ │ │ ldr r2, [sp, #1892] @ 0x764 │ │ │ │ orr r3, r3, #25165824 @ 0x1800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1984 @ 0x7c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #1992] @ 0x7c8 │ │ │ │ ldr r2, [sp, #1988] @ 0x7c4 │ │ │ │ orr r3, r3, #33554432 @ 0x2000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #1984 @ 0x7c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 4413e4 │ │ │ │ + bl 4413dc │ │ │ │ ldr r3, [sp, #2000] @ 0x7d0 │ │ │ │ ldr r2, [sp, #1996] @ 0x7cc │ │ │ │ orr r3, r3, #50331648 @ 0x3000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #28 │ │ │ │ bl 43b6b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ orr r3, r3, #-486539264 @ 0xe3000000 │ │ │ │ orr r3, r3, #12713984 @ 0xc20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #20 │ │ │ │ bl 43b6b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr r3, r3, #-486539264 @ 0xe3000000 │ │ │ │ orr r3, r3, #13238272 @ 0xca0000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #12 │ │ │ │ bl 43b20c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, #-469762048 @ 0xe4000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #700 @ 0x2bc │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 43b6b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #-503316480 @ 0xe2000000 │ │ │ │ orr r3, r3, #13762560 @ 0xd20000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #988 @ 0x3dc │ │ │ │ - bl 44b7bc │ │ │ │ + bl 44b7f8 │ │ │ │ ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ ldr r2, [sp, #988] @ 0x3dc │ │ │ │ orr r3, r3, #-1577058304 @ 0xa2000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #980 @ 0x3d4 │ │ │ │ - bl 44a328 │ │ │ │ + bl 44a364 │ │ │ │ ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ ldr r2, [sp, #980] @ 0x3d4 │ │ │ │ orr r3, r3, #-1577058304 @ 0xa2000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #972 @ 0x3cc │ │ │ │ - bl 448ed4 │ │ │ │ + bl 448f10 │ │ │ │ ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ ldr r2, [sp, #972] @ 0x3cc │ │ │ │ orr r3, r3, #-1577058304 @ 0xa2000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #964 @ 0x3c4 │ │ │ │ - bl 44a328 │ │ │ │ + bl 44a364 │ │ │ │ ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ ldr r2, [sp, #964] @ 0x3c4 │ │ │ │ orr r3, r3, #-1560281088 @ 0xa3000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #956 @ 0x3bc │ │ │ │ - bl 448ed4 │ │ │ │ + bl 448f10 │ │ │ │ ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ ldr r2, [sp, #956] @ 0x3bc │ │ │ │ orr r3, r3, #-1560281088 @ 0xa3000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #948 @ 0x3b4 │ │ │ │ - bl 4498f8 │ │ │ │ + bl 449934 │ │ │ │ ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ ldr r2, [sp, #948] @ 0x3b4 │ │ │ │ orr r3, r3, #-1560281088 @ 0xa3000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #940 @ 0x3ac │ │ │ │ - bl 4498f8 │ │ │ │ + bl 449934 │ │ │ │ ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ ldr r2, [sp, #940] @ 0x3ac │ │ │ │ orr r3, r3, #-1560281088 @ 0xa3000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #932 @ 0x3a4 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ ldr r2, [sp, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #-1543503872 @ 0xa4000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #924 @ 0x39c │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ ldr r2, [sp, #924] @ 0x39c │ │ │ │ orr r3, r3, #-1543503872 @ 0xa4000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #916 @ 0x394 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #916] @ 0x394 │ │ │ │ orr r3, r3, #-1543503872 @ 0xa4000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #908 @ 0x38c │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #912] @ 0x390 │ │ │ │ ldr r2, [sp, #908] @ 0x38c │ │ │ │ orr r3, r3, #-1543503872 @ 0xa4000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #900 @ 0x384 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #904] @ 0x388 │ │ │ │ ldr r2, [sp, #900] @ 0x384 │ │ │ │ orr r3, r3, #-1526726656 @ 0xa5000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #892 @ 0x37c │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #896] @ 0x380 │ │ │ │ ldr r2, [sp, #892] @ 0x37c │ │ │ │ orr r3, r3, #-1526726656 @ 0xa5000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #884 @ 0x374 │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #888] @ 0x378 │ │ │ │ ldr r2, [sp, #884] @ 0x374 │ │ │ │ orr r3, r3, #-1526726656 @ 0xa5000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #876 @ 0x36c │ │ │ │ - bl 44ad70 │ │ │ │ + bl 44adac │ │ │ │ ldr r3, [sp, #880] @ 0x370 │ │ │ │ ldr r2, [sp, #876] @ 0x36c │ │ │ │ orr r3, r3, #-1526726656 @ 0xa5000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #868 @ 0x364 │ │ │ │ - bl 4484b0 │ │ │ │ + bl 4484ec │ │ │ │ ldr r3, [sp, #872] @ 0x368 │ │ │ │ ldr r2, [sp, #868] @ 0x364 │ │ │ │ orr r3, r3, #-1509949440 @ 0xa6000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #860 @ 0x35c │ │ │ │ - bl 4484b0 │ │ │ │ + bl 4484ec │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ ldr r2, [sp, #860] @ 0x35c │ │ │ │ orr r3, r3, #-1509949440 @ 0xa6000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #852 @ 0x354 │ │ │ │ - bl 4498f8 │ │ │ │ + bl 449934 │ │ │ │ ldr r3, [sp, #856] @ 0x358 │ │ │ │ ldr r2, [sp, #852] @ 0x354 │ │ │ │ orr r3, r3, #-1509949440 @ 0xa6000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #844 @ 0x34c │ │ │ │ - bl 447aa4 │ │ │ │ + bl 447ae0 │ │ │ │ ldr r3, [sp, #848] @ 0x350 │ │ │ │ ldr r2, [sp, #844] @ 0x34c │ │ │ │ orr r3, r3, #-1509949440 @ 0xa6000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bcc 450c68 │ │ │ │ + bcc 450c94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #836 @ 0x344 │ │ │ │ - bl 446350 │ │ │ │ + bl 44638c │ │ │ │ ldr r3, [sp, #840] @ 0x348 │ │ │ │ ldr r2, [sp, #836] @ 0x344 │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #828 @ 0x33c │ │ │ │ - bl 44661c │ │ │ │ + bl 446658 │ │ │ │ ldr r3, [sp, #832] @ 0x340 │ │ │ │ ldr r2, [sp, #828] @ 0x33c │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #820 @ 0x334 │ │ │ │ - bl 446970 │ │ │ │ + bl 4469ac │ │ │ │ ldr r3, [sp, #824] @ 0x338 │ │ │ │ ldr r2, [sp, #820] @ 0x334 │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ orr r2, r2, #524288 @ 0x80000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #812 @ 0x32c │ │ │ │ - bl 446970 │ │ │ │ + bl 4469ac │ │ │ │ ldr r3, [sp, #816] @ 0x330 │ │ │ │ ldr r2, [sp, #812] @ 0x32c │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ orr r2, r2, #1048576 @ 0x100000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #804 @ 0x324 │ │ │ │ - bl 446970 │ │ │ │ + bl 4469ac │ │ │ │ ldr r3, [sp, #808] @ 0x328 │ │ │ │ ldr r2, [sp, #804] @ 0x324 │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ orr r3, r3, #14680064 @ 0xe00000 │ │ │ │ orr r2, r2, #1572864 @ 0x180000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ ldr r5, [r2, #8] │ │ │ │ add r6, sp, #2000 @ 0x7d0 │ │ │ │ and r3, r5, #1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r6, r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -1046688,489 +1046699,489 @@ │ │ │ │ ldr r3, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r2, [sp, #2004] @ 0x7d4 │ │ │ │ orr r3, r5, r3 │ │ │ │ orr r6, r6, r2 │ │ │ │ orr r3, r3, #-1493172224 @ 0xa7000000 │ │ │ │ str r6, [r4] │ │ │ │ str r3, [r4, #4] │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #796 @ 0x31c │ │ │ │ - bl 440758 │ │ │ │ + bl 440750 │ │ │ │ ldr r3, [sp, #796] @ 0x31c │ │ │ │ ldr r2, [sp, #800] @ 0x320 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ str r2, [r4, #4] │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #740 @ 0x2e4 │ │ │ │ - bl 43eca8 │ │ │ │ + bl 43eca0 │ │ │ │ ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ ldr r2, [sp, #740] @ 0x2e4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #732 @ 0x2dc │ │ │ │ - bl 43eca8 │ │ │ │ + bl 43eca0 │ │ │ │ ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ ldr r2, [sp, #732] @ 0x2dc │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #764 @ 0x2fc │ │ │ │ - bl 43f914 │ │ │ │ + bl 43f90c │ │ │ │ ldr r3, [sp, #768] @ 0x300 │ │ │ │ ldr r2, [sp, #764] @ 0x2fc │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #708 @ 0x2c4 │ │ │ │ bl 43e8f0 │ │ │ │ ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ ldr r2, [sp, #708] @ 0x2c4 │ │ │ │ orr r3, r3, #-1056964608 @ 0xc1000000 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #700 @ 0x2bc │ │ │ │ bl 43e8f0 │ │ │ │ - ldr r3, [pc, #1104] @ 4532f4 │ │ │ │ + ldr r3, [pc, #1104] @ 453320 │ │ │ │ ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ ldr r2, [sp, #700] @ 0x2bc │ │ │ │ orr r3, r1, r3 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #644 @ 0x284 │ │ │ │ bl 43df7c │ │ │ │ ldr r3, [sp, #648] @ 0x288 │ │ │ │ ldr r2, [sp, #644] @ 0x284 │ │ │ │ orr r3, r3, #-1056964608 @ 0xc1000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #724 @ 0x2d4 │ │ │ │ - bl 43eca8 │ │ │ │ + bl 43eca0 │ │ │ │ ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ ldr r2, [sp, #724] @ 0x2d4 │ │ │ │ orr r3, r3, #-1040187392 @ 0xc2000000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #692 @ 0x2b4 │ │ │ │ bl 43e8f0 │ │ │ │ - ldr r3, [pc, #984] @ 4532f8 │ │ │ │ + ldr r3, [pc, #984] @ 453324 │ │ │ │ ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ ldr r2, [sp, #692] @ 0x2b4 │ │ │ │ orr r3, r1, r3 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #668 @ 0x29c │ │ │ │ bl 43e324 │ │ │ │ ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ ldr r2, [sp, #668] @ 0x29c │ │ │ │ orr r3, r3, #-1023410176 @ 0xc3000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #604 @ 0x25c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #608] @ 0x260 │ │ │ │ ldr r2, [sp, #604] @ 0x25c │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #596 @ 0x254 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #600] @ 0x258 │ │ │ │ ldr r2, [sp, #596] @ 0x254 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #588 @ 0x24c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #588] @ 0x24c │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #580 @ 0x244 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #584] @ 0x248 │ │ │ │ ldr r2, [sp, #580] @ 0x244 │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #572 @ 0x23c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #576] @ 0x240 │ │ │ │ ldr r2, [sp, #572] @ 0x23c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #564 @ 0x234 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #568] @ 0x238 │ │ │ │ ldr r2, [sp, #564] @ 0x234 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #556 @ 0x22c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #560] @ 0x230 │ │ │ │ ldr r2, [sp, #556] @ 0x22c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #8388608 @ 0x800000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #548 @ 0x224 │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #552] @ 0x228 │ │ │ │ ldr r2, [sp, #548] @ 0x224 │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #540 @ 0x21c │ │ │ │ bl 43d880 │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ ldr r2, [sp, #540] @ 0x21c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #444 @ 0x1bc │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ ldr r2, [sp, #444] @ 0x1bc │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #364 @ 0x16c │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #348 @ 0x15c │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #628 @ 0x274 │ │ │ │ bl 43dbc0 │ │ │ │ ldr r3, [sp, #632] @ 0x278 │ │ │ │ ldr r2, [sp, #628] @ 0x274 │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #492 @ 0x1ec │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ ldr r2, [sp, #492] @ 0x1ec │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #428 @ 0x1ac │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ ldr r2, [sp, #428] @ 0x1ac │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #5242880 @ 0x500000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #460 @ 0x1cc │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ ldr r2, [sp, #460] @ 0x1cc │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #652 @ 0x28c │ │ │ │ bl 43df7c │ │ │ │ ldr r3, [sp, #656] @ 0x290 │ │ │ │ ldr r2, [sp, #652] @ 0x28c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #412 @ 0x19c │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ ldr r2, [sp, #412] @ 0x19c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #476 @ 0x1dc │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ ldr r2, [sp, #476] @ 0x1dc │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #9437184 @ 0x900000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #612 @ 0x264 │ │ │ │ bl 43dbc0 │ │ │ │ ldr r3, [sp, #616] @ 0x268 │ │ │ │ ldr r2, [sp, #612] @ 0x264 │ │ │ │ orr r3, r3, #-956301312 @ 0xc7000000 │ │ │ │ orr r3, r3, #4194304 @ 0x400000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #380 @ 0x17c │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ ldr r2, [sp, #380] @ 0x17c │ │ │ │ orr r3, r3, #-973078528 @ 0xc6000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #396 @ 0x18c │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ ldr r2, [sp, #396] @ 0x18c │ │ │ │ orr r3, r3, #-989855744 @ 0xc5000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ add r0, sp, #508 @ 0x1fc │ │ │ │ bl 43d458 │ │ │ │ ldr r3, [sp, #512] @ 0x200 │ │ │ │ ldr r2, [sp, #508] @ 0x1fc │ │ │ │ orr r3, r3, #-1006632960 @ 0xc4000000 │ │ │ │ orr r3, r3, #1048576 @ 0x100000 │ │ │ │ orr r2, r2, #1 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #756 @ 0x2f4 │ │ │ │ - bl 43f124 │ │ │ │ + bl 43f11c │ │ │ │ ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ ldr r2, [sp, #756] @ 0x2f4 │ │ │ │ orr r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #13631488 @ 0xd00000 │ │ │ │ orr r2, r2, #8388608 @ 0x800000 │ │ │ │ stm r4, {r2, r3} │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #788 @ 0x314 │ │ │ │ - bl 43ffcc │ │ │ │ + bl 43ffc4 │ │ │ │ ldr r3, [sp, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #792] @ 0x318 │ │ │ │ orr r3, r3, #12582912 @ 0xc00000 │ │ │ │ orr r2, r2, #-1073741824 @ 0xc0000000 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ str r2, [r4, #4] │ │ │ │ - b 450c8c │ │ │ │ + b 450cb8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mrsgt r0, (UNDEF: 80) │ │ │ │ sbcgt r0, r0, #0, 2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #272] @ 453424 │ │ │ │ - ldr r3, [pc, #272] @ 453428 │ │ │ │ + ldr r2, [pc, #272] @ 453450 │ │ │ │ + ldr r3, [pc, #272] @ 453454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r1, [r0, #160] @ 0xa0 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bl 2ebb14 │ │ │ │ ldr fp, [r6, #84] @ 0x54 │ │ │ │ add r2, r6, #80 @ 0x50 │ │ │ │ cmp fp, r2 │ │ │ │ mov r4, r0 │ │ │ │ - beq 4533f0 │ │ │ │ - ldr r9, [pc, #216] @ 45342c │ │ │ │ + beq 45341c │ │ │ │ + ldr r9, [pc, #216] @ 453458 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r8, sp, #24 │ │ │ │ mov r4, fp │ │ │ │ mov fp, r6 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r7, r4, #16 │ │ │ │ cmp r7, r2 │ │ │ │ sub r6, r2, #96 @ 0x60 │ │ │ │ - beq 4533dc │ │ │ │ + beq 453408 │ │ │ │ add r5, r0, #8 │ │ │ │ add sl, sp, #12 │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ cmp r1, r9 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldrdeq r2, [r6, #32] │ │ │ │ - beq 4533c0 │ │ │ │ + beq 4533ec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 450b30 │ │ │ │ + bl 450b5c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr r6, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ cmp r7, r6 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ sub r6, r6, #96 @ 0x60 │ │ │ │ add r5, r5, #8 │ │ │ │ - bne 45337c │ │ │ │ + bne 4533a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r4, r3 │ │ │ │ - bne 453360 │ │ │ │ + bne 45338c │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - ldr r2, [pc, #56] @ 453430 │ │ │ │ - ldr r3, [pc, #44] @ 453428 │ │ │ │ + ldr r2, [pc, #56] @ 45345c │ │ │ │ + ldr r3, [pc, #44] @ 453454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 453420 │ │ │ │ + bne 45344c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r4, ror #25 │ │ │ │ + strheq ip, [lr, #-200]! @ 0xffffff38 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - cmneq lr, r0, lsl #24 │ │ │ │ + ldrdeq ip, [lr, #-180]! @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4060] @ 0xfdc │ │ │ │ - ldr ip, [pc, #200] @ 453518 │ │ │ │ + ldr ip, [pc, #200] @ 453544 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #196] @ 45351c │ │ │ │ + ldr r0, [pc, #196] @ 453548 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [ip, r0] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, sp, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 542d0 <__vasprintf_chk@plt> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 4534e0 │ │ │ │ + beq 45350c │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 53b08 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 4534d8 │ │ │ │ + beq 453504 │ │ │ │ mov r4, #0 │ │ │ │ ldrb r6, [r6, r4] │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ bl 52c44 │ │ │ │ cmp r6, #10 │ │ │ │ ldrne r3, [r5, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ addne r3, r3, #1 │ │ │ │ cmp r7, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - bne 4534a4 │ │ │ │ + bne 4534d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 543d8 │ │ │ │ - ldr r2, [pc, #56] @ 453520 │ │ │ │ - ldr r3, [pc, #48] @ 45351c │ │ │ │ + ldr r2, [pc, #56] @ 45354c │ │ │ │ + ldr r3, [pc, #48] @ 453548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 453514 │ │ │ │ + bne 453540 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r4, lsr #23 │ │ │ │ + cmneq lr, r8, ror fp │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r0, lsl fp │ │ │ │ + cmneq lr, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ @@ -1047186,20 +1047197,20 @@ │ │ │ │ str r2, [r8, #272] @ 0x110 │ │ │ │ str r1, [r8, #276] @ 0x114 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ bl 2e1e94 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 4537f4 │ │ │ │ + beq 453820 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ cmp r3, #7 │ │ │ │ lsrhi r6, r3, #3 │ │ │ │ andhi r6, r6, #255 @ 0xff │ │ │ │ - bls 4537f4 │ │ │ │ + bls 453820 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r5, [r8, #288] @ 0x120 │ │ │ │ smulbb r6, r3, r6 │ │ │ │ str r3, [r8, #284] @ 0x11c │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ rsb r5, r6, #0 │ │ │ │ and r5, r5, r6 │ │ │ │ @@ -1047223,23 +1047234,23 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ and sl, r3, #255 @ 0xff │ │ │ │ strb r3, [r8, #264] @ 0x108 │ │ │ │ cmp r6, #1 │ │ │ │ and r3, r3, #2 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - beq 4537fc │ │ │ │ + beq 453828 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #24] │ │ │ │ movne r3, #1 │ │ │ │ cmp r6, #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #16 │ │ │ │ - bls 453814 │ │ │ │ + bls 453840 │ │ │ │ cmp r9, #0 │ │ │ │ ldrne r1, [r9, #12] │ │ │ │ add r2, r2, #6 │ │ │ │ moveq r1, #1 │ │ │ │ add r5, r5, #5 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -1047254,15 +1047265,15 @@ │ │ │ │ ldr ip, [r4, #20] │ │ │ │ rsb r7, r7, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r2, r6, r0, r2 │ │ │ │ and r2, r2, r7 │ │ │ │ str r2, [r8, #240] @ 0xf0 │ │ │ │ - beq 4538a4 │ │ │ │ + beq 4538d0 │ │ │ │ and r1, sl, #48 @ 0x30 │ │ │ │ mov sl, #1 │ │ │ │ lsl sl, sl, r5 │ │ │ │ str r1, [sp, #16] │ │ │ │ rsb r1, sl, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ sub r1, ip, #1 │ │ │ │ @@ -1047278,20 +1047289,20 @@ │ │ │ │ mov fp, r5 │ │ │ │ mov r9, ip │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ - b 45374c │ │ │ │ + b 453778 │ │ │ │ cmp r6, #1 │ │ │ │ - bls 453708 │ │ │ │ + bls 453734 │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ cmp r1, #61440 @ 0xf000 │ │ │ │ - bls 45371c │ │ │ │ + bls 453748 │ │ │ │ mul r0, r8, r0 │ │ │ │ add r0, r0, #4080 @ 0xff0 │ │ │ │ add r0, r0, #15 │ │ │ │ bic r1, r0, #4080 @ 0xff0 │ │ │ │ bic r1, r1, #15 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -1047300,26 +1047311,26 @@ │ │ │ │ mov r4, r3 │ │ │ │ mul r4, r1, r4 │ │ │ │ add r7, r7, #8 │ │ │ │ adds r4, r4, r5 │ │ │ │ adc fp, fp, #0 │ │ │ │ cmp r6, r9 │ │ │ │ mov r5, r4 │ │ │ │ - beq 453894 │ │ │ │ + beq 4538c0 │ │ │ │ ldr r3, [sp] │ │ │ │ lsr r4, r3, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 453778 │ │ │ │ + beq 4537a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsr r1, r3, r6 │ │ │ │ cmp r1, #15 │ │ │ │ - bls 453838 │ │ │ │ + bls 453864 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ lsr r0, r3, r6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ lsr r1, r3, r6 │ │ │ │ cmp r1, #1 │ │ │ │ addcs r8, r8, r1 │ │ │ │ @@ -1047332,74 +1047343,74 @@ │ │ │ │ moveq r1, #1 │ │ │ │ sub r0, r0, #1 │ │ │ │ add r0, r0, r1 │ │ │ │ and r8, r8, r3 │ │ │ │ bl 1d5888 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 453880 │ │ │ │ + beq 4538ac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, r3, r0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ and r0, r0, r3 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r5, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4536f4 │ │ │ │ + bne 453720 │ │ │ │ mul r1, r8, r0 │ │ │ │ - b 45371c │ │ │ │ + b 453748 │ │ │ │ mov r6, #1 │ │ │ │ - b 453598 │ │ │ │ + b 4535c4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4538f0 │ │ │ │ + beq 45391c │ │ │ │ mov r1, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ tst sl, #48 @ 0x30 │ │ │ │ - beq 453638 │ │ │ │ + beq 453664 │ │ │ │ cmp r9, #0 │ │ │ │ ldrne r1, [r9, #12] │ │ │ │ add r2, r2, #7 │ │ │ │ moveq r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 453650 │ │ │ │ + b 45367c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ lsr r0, r3, r6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ lsr r1, r3, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #1 │ │ │ │ addcs r8, r8, r1 │ │ │ │ addcc r8, r8, #1 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ cmp sl, #0 │ │ │ │ and r8, r8, r3 │ │ │ │ - beq 453880 │ │ │ │ + beq 4538ac │ │ │ │ ldr r1, [sl, #16] │ │ │ │ sub r0, r0, #1 │ │ │ │ add r0, r0, r1 │ │ │ │ bl 1d5888 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ addeq r0, r0, #31 │ │ │ │ biceq r0, r0, #31 │ │ │ │ - b 4537dc │ │ │ │ + b 453808 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r5, [r8, #296] @ 0x128 │ │ │ │ str fp, [r8, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4538e8 │ │ │ │ + beq 453914 │ │ │ │ ldr r3, [r8, #296] @ 0x128 │ │ │ │ - ldr r2, [pc, #76] @ 453908 │ │ │ │ + ldr r2, [pc, #76] @ 453934 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ adds r3, r3, r2 │ │ │ │ bic r3, r3, #4080 @ 0xff0 │ │ │ │ bic r3, r3, #15 │ │ │ │ umull lr, r1, r0, r3 │ │ │ │ ldr r2, [r8, #300] @ 0x12c │ │ │ │ str r3, [r8, #248] @ 0xf8 │ │ │ │ @@ -1047410,187 +1047421,187 @@ │ │ │ │ str r3, [r8, #300] @ 0x12c │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst sl, #48 @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #32 │ │ │ │ - beq 453638 │ │ │ │ - b 45381c │ │ │ │ + beq 453664 │ │ │ │ + b 453848 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldr r3, [pc, #32] @ 453934 │ │ │ │ + ldr r3, [pc, #32] @ 453960 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsl r0, r0, #2 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r0, [r3, r0] │ │ │ │ moveq r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ - cmpeq r1, r4, lsr #2 │ │ │ │ - ldr r3, [pc, #24] @ 453958 │ │ │ │ + cmpeq r1, r0, lsr #2 │ │ │ │ + ldr r3, [pc, #24] @ 453984 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r3, #12] │ │ │ │ bx lr │ │ │ │ - strdeq fp, [r1, #-8] │ │ │ │ - ldr r3, [pc, #120] @ 4539dc │ │ │ │ + strdeq fp, [r1, #-4] │ │ │ │ + ldr r3, [pc, #120] @ 453a08 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, r0, r0, lsl #2 │ │ │ │ add r3, r3, lr, lsl #2 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4539c0 │ │ │ │ + beq 4539ec │ │ │ │ cmp r1, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ lsl ip, r0, #2 │ │ │ │ - beq 4539a8 │ │ │ │ + beq 4539d4 │ │ │ │ cmp r0, #424 @ 0x1a8 │ │ │ │ - bls 4539c8 │ │ │ │ + bls 4539f4 │ │ │ │ cmp r0, #452 @ 0x1c4 │ │ │ │ - bne 4539a8 │ │ │ │ + bne 4539d4 │ │ │ │ mov r0, #3 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldr r3, [pc, #48] @ 4539e0 │ │ │ │ + ldr r3, [pc, #48] @ 453a0c │ │ │ │ add ip, ip, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldr r3, [pc, #20] @ 4539e4 │ │ │ │ + ldr r3, [pc, #20] @ 453a10 │ │ │ │ cmp r0, r3 │ │ │ │ - bls 4539a8 │ │ │ │ + bls 4539d4 │ │ │ │ mov r0, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq fp, [r1, #-4] │ │ │ │ - smlalbbeq fp, r1, r8, r0 │ │ │ │ + ldrdeq fp, [r1, #-0] │ │ │ │ + smlalbbeq fp, r1, r4, r0 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ ldrb r0, [r0, #141] @ 0x8d │ │ │ │ cmp r0, #0 │ │ │ │ - beq 453a00 │ │ │ │ + beq 453a2c │ │ │ │ sub r0, r1, #328 @ 0x148 │ │ │ │ cmp r0, #3 │ │ │ │ - bls 453a68 │ │ │ │ - ldr r0, [pc, #120] @ 453a80 │ │ │ │ + bls 453a94 │ │ │ │ + ldr r0, [pc, #120] @ 453aac │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r1, r1, lsl #2 │ │ │ │ add r0, r0, lr, lsl #2 │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsl ip, r1, #2 │ │ │ │ cmp r0, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ cmp r2, #0 │ │ │ │ movne r0, r3 │ │ │ │ orreq r0, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 453a48 │ │ │ │ + beq 453a74 │ │ │ │ cmp r1, #424 @ 0x1a8 │ │ │ │ - bls 453a70 │ │ │ │ + bls 453a9c │ │ │ │ cmp r1, #452 @ 0x1c4 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ - ldr r3, [pc, #52] @ 453a84 │ │ │ │ + ldr r3, [pc, #52] @ 453ab0 │ │ │ │ add ip, ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ subs r0, r0, #255 @ 0xff │ │ │ │ movne r0, #1 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #16] @ 453a88 │ │ │ │ + ldr r3, [pc, #16] @ 453ab4 │ │ │ │ cmp r1, r3 │ │ │ │ pophi {pc} @ (ldrhi pc, [sp], #4) │ │ │ │ - b 453a48 │ │ │ │ - cmpeq r1, r0, lsr r0 │ │ │ │ - smlaltteq sl, r1, r8, pc @ │ │ │ │ + b 453a74 │ │ │ │ + cmpeq r1, ip, lsr #32 │ │ │ │ + smlaltteq sl, r1, r4, pc @ │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ cmp r1, #0 │ │ │ │ movne r3, r2 │ │ │ │ orreq r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 453ab4 │ │ │ │ - ldr r3, [pc, #104] @ 453b10 │ │ │ │ + beq 453ae0 │ │ │ │ + ldr r3, [pc, #104] @ 453b3c │ │ │ │ cmp r0, r3 │ │ │ │ - beq 453af8 │ │ │ │ + beq 453b24 │ │ │ │ cmp r0, #424 @ 0x1a8 │ │ │ │ - beq 453b00 │ │ │ │ + beq 453b2c │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ - beq 453b08 │ │ │ │ - ldr r3, [pc, #80] @ 453b14 │ │ │ │ + beq 453b34 │ │ │ │ + ldr r3, [pc, #80] @ 453b40 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ eor r2, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r2, #0 │ │ │ │ andne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 453af8 │ │ │ │ + bne 453b24 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r0, #3 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - cmpeq r1, r4, ror pc │ │ │ │ - ldr r3, [pc, #56] @ 453b58 │ │ │ │ + cmpeq r1, r0, ror pc │ │ │ │ + ldr r3, [pc, #56] @ 453b84 │ │ │ │ add r2, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldrb r2, [r3, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 453b48 │ │ │ │ + beq 453b74 │ │ │ │ cmp r1, #0 │ │ │ │ cmpeq r0, #452 @ 0x1c4 │ │ │ │ - beq 453b50 │ │ │ │ + beq 453b7c │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bx lr │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ bx lr │ │ │ │ mov r0, #3 │ │ │ │ bx lr │ │ │ │ - cmpeq r1, r8, lsl pc │ │ │ │ - ldr r3, [pc, #52] @ 453b98 │ │ │ │ + cmpeq r1, r4, lsl pc │ │ │ │ + ldr r3, [pc, #52] @ 453bc4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ eor r2, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r2, #0 │ │ │ │ andne r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r0, [r3, #12] │ │ │ │ movne r0, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq sl, [r1, #-228] @ 0xffffff1c │ │ │ │ + ldrdeq sl, [r1, #-224] @ 0xffffff20 │ │ │ │ cmp r0, #149 @ 0x95 │ │ │ │ - bhi 453bcc │ │ │ │ + bhi 453bf8 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ - bhi 453bc4 │ │ │ │ + bhi 453bf0 │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ - beq 453bdc │ │ │ │ + beq 453c08 │ │ │ │ cmp r0, #145 @ 0x91 │ │ │ │ mvnne r0, #0 │ │ │ │ moveq r0, #4 │ │ │ │ bx lr │ │ │ │ mov r0, #2 │ │ │ │ bx lr │ │ │ │ cmp r0, #189 @ 0xbd │ │ │ │ @@ -1047605,81 +1047616,81 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #265] @ 0x109 │ │ │ │ ldr r5, [r4, #288] @ 0x120 │ │ │ │ cmp r0, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - beq 453c50 │ │ │ │ + beq 453c7c │ │ │ │ cmp r5, #452 @ 0x1c4 │ │ │ │ - beq 453cc0 │ │ │ │ + beq 453cec │ │ │ │ ldrb r5, [r4, #266] @ 0x10a │ │ │ │ ldr r4, [r4, #284] @ 0x11c │ │ │ │ mov r1, r4 │ │ │ │ bl 1d5888 │ │ │ │ cmp r0, #2 │ │ │ │ - bls 453c78 │ │ │ │ - ldr r3, [pc, #180] @ 453cec │ │ │ │ + bls 453ca4 │ │ │ │ + ldr r3, [pc, #180] @ 453d18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r5, lsl #1] │ │ │ │ add r3, r3, r5, lsl #1 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ str r2, [r7] │ │ │ │ str r3, [r6] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2e1e94 │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 453cd4 │ │ │ │ + beq 453d00 │ │ │ │ cmp r5, #452 @ 0x1c4 │ │ │ │ - beq 453cc0 │ │ │ │ + beq 453cec │ │ │ │ ldrb r5, [r4, #266] @ 0x10a │ │ │ │ ldr r4, [r4, #284] @ 0x11c │ │ │ │ - ldr r3, [pc, #112] @ 453cf0 │ │ │ │ + ldr r3, [pc, #112] @ 453d1c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #8 │ │ │ │ - bhi 453cb0 │ │ │ │ + bhi 453cdc │ │ │ │ ldrsb r4, [r3, r4] │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ mov r3, #4 │ │ │ │ - b 453c48 │ │ │ │ + b 453c74 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r7] │ │ │ │ - b 453c9c │ │ │ │ + b 453cc8 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #2 │ │ │ │ str r2, [r7] │ │ │ │ - b 453c48 │ │ │ │ + b 453c74 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r7] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r6] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrb r3, [r4, #264] @ 0x108 │ │ │ │ tst r3, #8 │ │ │ │ - bne 453c68 │ │ │ │ + bne 453c94 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r7] │ │ │ │ - b 453cc8 │ │ │ │ - smlaltbeq sp, r1, r0, r2 │ │ │ │ - cmpeq r1, ip, asr #4 │ │ │ │ + b 453cf4 │ │ │ │ + @ instruction: 0x0141d29c │ │ │ │ + cmpeq r1, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #3104] @ 454934 │ │ │ │ + ldr r2, [pc, #3104] @ 454960 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #3100] @ 454938 │ │ │ │ + ldr r3, [pc, #3100] @ 454964 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1047698,20 +1047709,20 @@ │ │ │ │ str r3, [r7, #276] @ 0x114 │ │ │ │ ldr r3, [r9, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r7, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2e1e94 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 453fc0 │ │ │ │ + beq 453fec │ │ │ │ ldr r3, [fp, #24] │ │ │ │ cmp r3, #7 │ │ │ │ lsrhi r4, r3, #3 │ │ │ │ andhi r4, r4, #255 @ 0xff │ │ │ │ - bls 453fc0 │ │ │ │ + bls 453fec │ │ │ │ ldr r3, [r9, #4] │ │ │ │ str r5, [r7, #288] @ 0x120 │ │ │ │ smulbb r4, r3, r4 │ │ │ │ str r3, [r7, #284] @ 0x11c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ rsb r5, r4, #0 │ │ │ │ and r5, r5, r4 │ │ │ │ @@ -1047736,57 +1047747,57 @@ │ │ │ │ and r2, r2, #59 @ 0x3b │ │ │ │ bic r1, r1, #59 @ 0x3b │ │ │ │ sub r8, r4, #1 │ │ │ │ orr r2, r2, r1 │ │ │ │ ands sl, r4, r8 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ str r4, [sp, #4] │ │ │ │ - beq 4545bc │ │ │ │ + beq 4545e8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ bic r2, r2, #1 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ ldrb r2, [r9, #33] @ 0x21 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ eor r2, r2, #1 │ │ │ │ cmp r1, #15 │ │ │ │ movhi r2, #0 │ │ │ │ andls r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 454014 │ │ │ │ + bne 454040 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 453e68 │ │ │ │ + beq 453e94 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 454058 │ │ │ │ + beq 454084 │ │ │ │ ldrb r2, [r7, #264] @ 0x108 │ │ │ │ tst r2, #1 │ │ │ │ - beq 453e8c │ │ │ │ + beq 453eb8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldrb r1, [r1, #137] @ 0x89 │ │ │ │ cmp r1, #0 │ │ │ │ orreq r2, r2, #4 │ │ │ │ strbeq r2, [r7, #264] @ 0x108 │ │ │ │ andeq r2, r2, #255 @ 0xff │ │ │ │ ands r1, r2, #2 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldreq r1, [r9, #24] │ │ │ │ movne r1, #1 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ands r1, r2, #48 @ 0x30 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bne 454538 │ │ │ │ + bne 454564 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ cmp sl, #0 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ - beq 453fc8 │ │ │ │ + beq 453ff4 │ │ │ │ cmp r4, #1 │ │ │ │ - beq 45475c │ │ │ │ + beq 454788 │ │ │ │ mov r6, #1 │ │ │ │ clz r3, r8 │ │ │ │ rsb r3, r3, #32 │ │ │ │ lsl r3, r6, r3 │ │ │ │ rsb r1, r3, #0 │ │ │ │ and r3, r3, r1 │ │ │ │ clz r3, r3 │ │ │ │ @@ -1047800,15 +1047811,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ rsb r6, r6, #0 │ │ │ │ strb r3, [r7, #266] @ 0x10a │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ cmp fp, #0 │ │ │ │ moveq r1, #1 │ │ │ │ - beq 453f20 │ │ │ │ + beq 453f4c │ │ │ │ ldr r1, [fp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r5, [r7, #308] @ 0x134 │ │ │ │ sub sl, r3, #1 │ │ │ │ add r0, sl, r1 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 1d5888 │ │ │ │ @@ -1047816,42 +1047827,42 @@ │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp ip, #0 │ │ │ │ mla r3, r0, r3, r8 │ │ │ │ mov r0, r3 │ │ │ │ and r0, r0, r6 │ │ │ │ str r0, [r7, #240] @ 0xf0 │ │ │ │ - beq 454074 │ │ │ │ + beq 4540a0 │ │ │ │ ldr r1, [ip, #4] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ sub r0, r1, #1 │ │ │ │ add r0, r0, r3 │ │ │ │ rsb r3, r3, #0 │ │ │ │ and r3, r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r7, #240] @ 0xf0 │ │ │ │ streq r3, [sp, #104] @ 0x68 │ │ │ │ - beq 454080 │ │ │ │ + beq 4540ac │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #2464] @ 45493c │ │ │ │ - ldr r3, [pc, #2456] @ 454938 │ │ │ │ + ldr r2, [pc, #2464] @ 454968 │ │ │ │ + ldr r3, [pc, #2456] @ 454964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 454930 │ │ │ │ + bne 45495c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #1 │ │ │ │ - b 453d98 │ │ │ │ + b 453dc4 │ │ │ │ cmp r4, #4 │ │ │ │ subhi r3, r5, #3 │ │ │ │ strbhi r3, [r7, #308] @ 0x134 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r5, [r7, #308] @ 0x134 │ │ │ │ addeq r6, r6, #6 │ │ │ │ @@ -1047862,45 +1047873,45 @@ │ │ │ │ lsleq r6, r3, r6 │ │ │ │ addeq r5, r5, #5 │ │ │ │ sub r8, r6, #1 │ │ │ │ andne r5, r5, #255 @ 0xff │ │ │ │ andeq r5, r5, #255 @ 0xff │ │ │ │ rsb r6, r6, #0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b 453f10 │ │ │ │ + b 453f3c │ │ │ │ ldrb r2, [r7, #264] @ 0x108 │ │ │ │ cmp fp, #0 │ │ │ │ bic r2, r2, #1 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ - beq 454684 │ │ │ │ + beq 4546b0 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 454684 │ │ │ │ + bne 4546b0 │ │ │ │ ldrb r2, [fp, #52] @ 0x34 │ │ │ │ cmp r2, #6 │ │ │ │ - bne 454064 │ │ │ │ + bne 454090 │ │ │ │ ldrb r2, [fp, #53] @ 0x35 │ │ │ │ cmp r2, #6 │ │ │ │ - bne 454064 │ │ │ │ + bne 454090 │ │ │ │ ldrb r2, [r7, #264] @ 0x108 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ ldrb r2, [fp, #52] @ 0x34 │ │ │ │ cmp r2, #6 │ │ │ │ - beq 454694 │ │ │ │ + beq 4546c0 │ │ │ │ ldrb r2, [r7, #264] @ 0x108 │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ - b 453e68 │ │ │ │ + b 453e94 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bls 454608 │ │ │ │ + bls 454634 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movhi r0, #1 │ │ │ │ clzhi sl, sl │ │ │ │ rsbhi sl, sl, #32 │ │ │ │ @@ -1047961,73 +1047972,73 @@ │ │ │ │ mov sl, r7 │ │ │ │ mov fp, r3 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #108] @ 0x6c │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ - b 454250 │ │ │ │ + b 45427c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 4543e0 │ │ │ │ + beq 45440c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 454210 │ │ │ │ + bne 45423c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul ip, r9, r0 │ │ │ │ sub r0, r6, #1 │ │ │ │ lsr r0, r1, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #1 │ │ │ │ addcs r1, r1, r0 │ │ │ │ addcc r1, r1, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ and r1, r1, r0 │ │ │ │ cmp r9, r1, lsr #1 │ │ │ │ - beq 454514 │ │ │ │ + beq 454540 │ │ │ │ mov r0, ip │ │ │ │ add r1, r0, #4080 @ 0xff0 │ │ │ │ add r1, r1, #15 │ │ │ │ bic r1, r1, #4080 @ 0xff0 │ │ │ │ bic r1, r1, #15 │ │ │ │ cmp r1, r0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ streq ip, [sp, #68] @ 0x44 │ │ │ │ streq r0, [sl, #4] │ │ │ │ - beq 454218 │ │ │ │ + beq 454244 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sl, #4] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mul r1, r5, r1 │ │ │ │ mov r5, r1 │ │ │ │ mul r5, r0, r5 │ │ │ │ adds r5, r5, r4 │ │ │ │ adc fp, fp, #0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r5 │ │ │ │ - bne 454340 │ │ │ │ + bne 45436c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ add sl, sl, #8 │ │ │ │ - beq 45445c │ │ │ │ + beq 454488 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r5, r3, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 454288 │ │ │ │ + beq 4542b4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 454288 │ │ │ │ + bne 4542b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsr r3, r3, r6 │ │ │ │ cmp r3, #15 │ │ │ │ - bls 454400 │ │ │ │ + bls 45442c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r8, [r7, #264] @ 0x108 │ │ │ │ lsr r0, r3, r6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ lsr r1, r3, r6 │ │ │ │ lsr r8, r8, #4 │ │ │ │ @@ -1048062,27 +1048073,27 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ addeq r0, r0, #3 │ │ │ │ biceq r0, r0, #3 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r1, r1, r4 │ │ │ │ str r1, [sl] │ │ │ │ - bne 4541a0 │ │ │ │ + bne 4541cc │ │ │ │ mul r0, r9, r0 │ │ │ │ str r0, [sl, #4] │ │ │ │ - b 454218 │ │ │ │ - ldr r3, [pc, #1528] @ 454940 │ │ │ │ + b 454244 │ │ │ │ + ldr r3, [pc, #1528] @ 45496c │ │ │ │ ldrb r1, [r7, #264] @ 0x108 │ │ │ │ adds r4, r5, r3 │ │ │ │ bic r4, r4, #4080 @ 0xff0 │ │ │ │ adc fp, fp, #0 │ │ │ │ ands r1, r1, #1 │ │ │ │ bic r4, r4, #15 │ │ │ │ moveq r3, r1 │ │ │ │ - beq 4543b4 │ │ │ │ + beq 4543e0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ lsr r3, r3, r6 │ │ │ │ lsr r0, r1, r6 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ @@ -1048105,153 +1048116,153 @@ │ │ │ │ adds r1, r3, r1 │ │ │ │ add r3, r0, r3 │ │ │ │ ldr r0, [r7, #260] @ 0x104 │ │ │ │ str r3, [sl, #120] @ 0x78 │ │ │ │ adc r3, r0, #0 │ │ │ │ str r1, [r7, #256] @ 0x100 │ │ │ │ str r3, [r7, #260] @ 0x104 │ │ │ │ - b 45423c │ │ │ │ + b 454268 │ │ │ │ mul r0, r9, r0 │ │ │ │ add r0, r0, #4080 @ 0xff0 │ │ │ │ add r0, r0, #15 │ │ │ │ bic r0, r0, #4080 @ 0xff0 │ │ │ │ bic r0, r0, #15 │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r0, [sl, #4] │ │ │ │ - b 454218 │ │ │ │ + b 454244 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ lsr r0, r3, r6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ lsr r3, r3, r6 │ │ │ │ cmp r3, #1 │ │ │ │ addcs r9, r9, r3 │ │ │ │ addcc r9, r9, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ cmp r2, #0 │ │ │ │ and r9, r9, r3 │ │ │ │ moveq r3, r2 │ │ │ │ - beq 45430c │ │ │ │ + beq 454338 │ │ │ │ ldr r1, [r2, #16] │ │ │ │ sub r0, r0, #1 │ │ │ │ add r0, r0, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1d5888 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 45430c │ │ │ │ + b 454338 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ str r4, [r2, #-8] │ │ │ │ str fp, [r2, #-4] │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ ands r3, r3, r1, lsr #1 │ │ │ │ - bne 454720 │ │ │ │ + bne 45474c │ │ │ │ cmp r8, #0 │ │ │ │ ldmdbeq r2, {r1, r3} │ │ │ │ - beq 4544fc │ │ │ │ + beq 454528 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr ip, [r9, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr lr, [r7, #256] @ 0x100 │ │ │ │ ldr r4, [r7, #260] @ 0x104 │ │ │ │ - beq 4544d8 │ │ │ │ + beq 454504 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mul r0, ip, r0 │ │ │ │ mov r3, #0 │ │ │ │ mul r0, lr, r0 │ │ │ │ ldr r1, [r7, r3, lsl #3] │ │ │ │ add r1, r1, r0 │ │ │ │ str r1, [r7, r3, lsl #3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 4544c0 │ │ │ │ + bne 4544ec │ │ │ │ umull r5, r0, ip, lr │ │ │ │ mla r0, ip, r4, r0 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ umull r1, r3, r5, ip │ │ │ │ mla ip, r0, ip, r3 │ │ │ │ ldr r0, [r2, #-8] │ │ │ │ adds r1, r1, r0 │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ adc r3, ip, r0 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ adds r1, r0, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, #1 │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ - b 453f94 │ │ │ │ + b 453fc0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ lsl r1, r6, #1 │ │ │ │ lsr r0, r0, r1 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ cmp r0, ip │ │ │ │ ldrcs ip, [sp, #68] @ 0x44 │ │ │ │ - bcc 4541e4 │ │ │ │ - b 4541e8 │ │ │ │ + bcc 454210 │ │ │ │ + b 454214 │ │ │ │ cmp r4, #2 │ │ │ │ and r1, r2, #1 │ │ │ │ strb r6, [r7, #308] @ 0x134 │ │ │ │ - beq 4546a4 │ │ │ │ + beq 4546d0 │ │ │ │ cmp r4, #1 │ │ │ │ - beq 454770 │ │ │ │ + beq 45479c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, r6, #6 │ │ │ │ mov r1, r3 │ │ │ │ - bne 4547cc │ │ │ │ + bne 4547f8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 454828 │ │ │ │ + beq 454854 │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ cmp r0, #3 │ │ │ │ - bne 4548bc │ │ │ │ + bne 4548e8 │ │ │ │ ldrb r0, [fp, #52] @ 0x34 │ │ │ │ cmp r0, #6 │ │ │ │ movne r0, #16 │ │ │ │ strne r0, [sp, #76] @ 0x4c │ │ │ │ - bne 4547ac │ │ │ │ + bne 4547d8 │ │ │ │ ldrb r0, [fp, #53] @ 0x35 │ │ │ │ cmp r0, #6 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ - bne 4547ac │ │ │ │ + bne 4547d8 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r6, #1 │ │ │ │ lsl r6, r6, r1 │ │ │ │ and r5, r3, #255 @ 0xff │ │ │ │ sub r8, r6, #1 │ │ │ │ str r0, [r7, #304] @ 0x130 │ │ │ │ rsb r6, r6, #0 │ │ │ │ - b 453f1c │ │ │ │ + b 453f48 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 453be4 │ │ │ │ + bl 453c10 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #1 │ │ │ │ cmphi r2, #1 │ │ │ │ ldrbhi r2, [r7, #264] @ 0x108 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bichi r2, r2, #1 │ │ │ │ strbhi r2, [r7, #264] @ 0x108 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ cmp r2, #0 │ │ │ │ ldrbeq r2, [r7, #264] @ 0x108 │ │ │ │ biceq r2, r2, #1 │ │ │ │ strbeq r2, [r7, #264] @ 0x108 │ │ │ │ - b 453e34 │ │ │ │ + b 453e60 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sub r0, r1, #1 │ │ │ │ add r0, r0, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1d5888 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -1048259,205 +1048270,205 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ and r8, r2, #1 │ │ │ │ addeq r2, r7, #304 @ 0x130 │ │ │ │ add r0, r0, #63 @ 0x3f │ │ │ │ bic r3, r0, #63 @ 0x3f │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r7, #244] @ 0xf4 │ │ │ │ - beq 454470 │ │ │ │ + beq 45449c │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub r0, r1, #1 │ │ │ │ add r0, r0, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1d5888 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r0, r0, #15 │ │ │ │ bic r3, r0, #15 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mvn r3, #15 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r3, #15 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - b 454120 │ │ │ │ + b 45414c │ │ │ │ ldrb r2, [r7, #264] @ 0x108 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ strb r2, [r7, #264] @ 0x108 │ │ │ │ - b 453e68 │ │ │ │ + b 453e94 │ │ │ │ ldrb r2, [fp, #53] @ 0x35 │ │ │ │ cmp r2, #6 │ │ │ │ - bne 454064 │ │ │ │ - b 453e68 │ │ │ │ + bne 454090 │ │ │ │ + b 453e94 │ │ │ │ ldrb r0, [fp, #32] │ │ │ │ and r0, r0, #7 │ │ │ │ cmp r0, #2 │ │ │ │ moveq ip, r3 │ │ │ │ orrne ip, r3, #1 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 454854 │ │ │ │ + beq 454880 │ │ │ │ cmp r1, #0 │ │ │ │ strb r4, [r7, #308] @ 0x134 │ │ │ │ - bne 4547f4 │ │ │ │ + bne 454820 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #8 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 4548a8 │ │ │ │ + beq 4548d4 │ │ │ │ ldrb r0, [fp, #32] │ │ │ │ and r0, r0, #7 │ │ │ │ cmp r0, #2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 454914 │ │ │ │ + beq 454940 │ │ │ │ mov r6, #1 │ │ │ │ lsl r6, r6, r1 │ │ │ │ add r5, r4, #6 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ sub r8, r6, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ rsb r6, r6, #0 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ - b 453f1c │ │ │ │ + b 453f48 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ - ldr r1, [pc, #532] @ 454940 │ │ │ │ + ldr r1, [pc, #532] @ 45496c │ │ │ │ ldr ip, [r9, #24] │ │ │ │ adds r3, r3, r1 │ │ │ │ bic r3, r3, #4080 @ 0xff0 │ │ │ │ bic r3, r3, #15 │ │ │ │ umull lr, r0, ip, r3 │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ str r3, [r7, #248] @ 0xf8 │ │ │ │ adc r1, r1, #0 │ │ │ │ mla r3, ip, r1, r0 │ │ │ │ str r1, [r7, #252] @ 0xfc │ │ │ │ str lr, [r2, #-8] │ │ │ │ str r3, [r2, #-4] │ │ │ │ - b 454488 │ │ │ │ + b 4544b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mvn r6, #63 @ 0x3f │ │ │ │ mov r8, #63 @ 0x3f │ │ │ │ mov r5, #6 │ │ │ │ - b 453f04 │ │ │ │ + b 453f30 │ │ │ │ cmp r1, #0 │ │ │ │ strb r4, [r7, #308] @ 0x134 │ │ │ │ - bne 454814 │ │ │ │ + bne 454840 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 454884 │ │ │ │ + beq 4548b0 │ │ │ │ ldr r3, [fp, #56] @ 0x38 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4548fc │ │ │ │ + bne 454928 │ │ │ │ ldrb r3, [fp, #52] @ 0x34 │ │ │ │ cmp r3, #6 │ │ │ │ - beq 4548d8 │ │ │ │ + beq 454904 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #7 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r1 │ │ │ │ and r5, r3, #255 @ 0xff │ │ │ │ mov r6, #1 │ │ │ │ lsl r6, r6, r1 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ sub r8, r6, #1 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ rsb r6, r6, #0 │ │ │ │ - b 453f1c │ │ │ │ + b 453f48 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r6, #1 │ │ │ │ lsl r6, r6, r1 │ │ │ │ and r5, r3, #255 @ 0xff │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ sub r8, r6, #1 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ rsb r6, r6, #0 │ │ │ │ - b 453f10 │ │ │ │ + b 453f3c │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ mov r3, #16 │ │ │ │ mvn r6, #255 @ 0xff │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ mov r5, #8 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b 453f1c │ │ │ │ + b 453f48 │ │ │ │ mov r0, #32 │ │ │ │ add r3, r1, #6 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r1, #7 │ │ │ │ - b 4547d4 │ │ │ │ + b 454800 │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r1, r3 │ │ │ │ add r5, r5, #5 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ sub r8, r3, #1 │ │ │ │ rsb r6, r3, #0 │ │ │ │ mov r3, #16 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ str r0, [r7, #304] @ 0x130 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b 453f20 │ │ │ │ + b 453f4c │ │ │ │ mov r4, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r4, [r7, #308] @ 0x134 │ │ │ │ - beq 4548c8 │ │ │ │ + beq 4548f4 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ mov r3, #32 │ │ │ │ mvn r6, #127 @ 0x7f │ │ │ │ mov r8, #127 @ 0x7f │ │ │ │ mov r5, #7 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b 453f1c │ │ │ │ + b 453f48 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r7, #304] @ 0x130 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, r4 │ │ │ │ mvn r6, #127 @ 0x7f │ │ │ │ mov r5, #7 │ │ │ │ mov r8, #127 @ 0x7f │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b 453f20 │ │ │ │ + b 453f4c │ │ │ │ ldrb r0, [fp, #52] @ 0x34 │ │ │ │ cmp r0, #6 │ │ │ │ - beq 454920 │ │ │ │ + beq 45494c │ │ │ │ add r3, r4, #6 │ │ │ │ - b 4547ac │ │ │ │ + b 4547d8 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ - b 45459c │ │ │ │ + b 4545c8 │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #7 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ - b 4546d8 │ │ │ │ + b 454704 │ │ │ │ ldrb r3, [fp, #53] @ 0x35 │ │ │ │ mov r1, #7 │ │ │ │ cmp r3, #6 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ moveq r0, #64 @ 0x40 │ │ │ │ mov r3, r1 │ │ │ │ - beq 4545a0 │ │ │ │ - b 4547ac │ │ │ │ + beq 4545cc │ │ │ │ + b 4547d8 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #7 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r3, r1 │ │ │ │ - b 4545a0 │ │ │ │ + b 4545cc │ │ │ │ add r5, r4, #6 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ - b 4547b0 │ │ │ │ + b 4547dc │ │ │ │ ldrb r0, [fp, #53] @ 0x35 │ │ │ │ cmp r0, #6 │ │ │ │ - beq 4546e4 │ │ │ │ - b 4548b4 │ │ │ │ + beq 454710 │ │ │ │ + b 4548e0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r0, ror #5 │ │ │ │ + strheq ip, [lr, #-36]! @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - qdsubeq ip, ip, lr │ │ │ │ + cmneq lr, r0, lsr r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -1048465,46 +1048476,46 @@ │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r4, #2] │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ mov r2, #3 │ │ │ │ strb r3, [r4, #1] │ │ │ │ strb r2, [r4, #3] │ │ │ │ - beq 454a2c │ │ │ │ + beq 454a58 │ │ │ │ mov r5, r0 │ │ │ │ - bls 4549c4 │ │ │ │ - ldr r3, [pc, #308] @ 454ac4 │ │ │ │ + bls 4549f0 │ │ │ │ + ldr r3, [pc, #308] @ 454af0 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 4549a8 │ │ │ │ - bhi 454a54 │ │ │ │ + beq 4549d4 │ │ │ │ + bhi 454a80 │ │ │ │ sub r3, r0, #300 @ 0x12c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi 4549d0 │ │ │ │ + bhi 4549fc │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strb r1, [r4] │ │ │ │ strb r2, [r4, #1] │ │ │ │ strb r3, [r4, #2] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ sub r3, r0, #164 @ 0xa4 │ │ │ │ bics r3, r3, #4 │ │ │ │ - beq 454a20 │ │ │ │ + beq 454a4c │ │ │ │ mov r0, r5 │ │ │ │ bl 3138cc │ │ │ │ cmp r5, #134 @ 0x86 │ │ │ │ moveq r6, #0 │ │ │ │ andne r6, r0, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 454a64 │ │ │ │ + bne 454a90 │ │ │ │ mov r0, r5 │ │ │ │ bl 313898 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 454a80 │ │ │ │ + beq 454aac │ │ │ │ mov r3, #5 │ │ │ │ strb r6, [r4, #1] │ │ │ │ strb r6, [r4, #2] │ │ │ │ strb r3, [r4, #3] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 313814 │ │ │ │ @@ -1048519,33 +1048530,33 @@ │ │ │ │ movne r2, #4 │ │ │ │ strbeq r3, [r4, #1] │ │ │ │ strbeq r3, [r4, #2] │ │ │ │ strbeq r2, [r4, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ strbne r2, [r4, #1] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #108] @ 454ac8 │ │ │ │ + ldr r3, [pc, #108] @ 454af4 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 4549a8 │ │ │ │ - b 4549d0 │ │ │ │ + beq 4549d4 │ │ │ │ + b 4549fc │ │ │ │ mov r3, #4 │ │ │ │ mov r2, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #1] │ │ │ │ strb r3, [r4, #2] │ │ │ │ strb r2, [r4, #3] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 313b3c │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 454ab4 │ │ │ │ + bne 454ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 313acc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 454a10 │ │ │ │ + beq 454a3c │ │ │ │ mov r3, #1 │ │ │ │ strb r6, [r4, #1] │ │ │ │ strb r6, [r4, #2] │ │ │ │ strb r3, [r4, #3] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strb r7, [r4, #1] │ │ │ │ strb r7, [r4, #2] │ │ │ │ @@ -1048553,71 +1048564,71 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #168] @ 454b8c │ │ │ │ - ldr r3, [pc, #168] @ 454b90 │ │ │ │ + ldr ip, [pc, #168] @ 454bb8 │ │ │ │ + ldr r3, [pc, #168] @ 454bbc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ add r4, sp, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 454944 │ │ │ │ + bl 454970 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r5, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 314160 │ │ │ │ ldrb r0, [sp, #9] │ │ │ │ ldrb r2, [sp, #8] │ │ │ │ ldrb r3, [sp, #10] │ │ │ │ lsl r0, r0, #7 │ │ │ │ lsl r2, r2, #4 │ │ │ │ and r2, r2, #112 @ 0x70 │ │ │ │ - ldr r1, [pc, #84] @ 454b94 │ │ │ │ + ldr r1, [pc, #84] @ 454bc0 │ │ │ │ ldrb ip, [sp, #11] │ │ │ │ and r0, r0, #896 @ 0x380 │ │ │ │ lsl r3, r3, #10 │ │ │ │ orr r0, r0, r2 │ │ │ │ and r3, r3, #7168 @ 0x1c00 │ │ │ │ orr r0, r0, r3 │ │ │ │ - ldr r2, [pc, #60] @ 454b98 │ │ │ │ + ldr r2, [pc, #60] @ 454bc4 │ │ │ │ and r3, r1, ip, lsl #13 │ │ │ │ orr r0, r0, r3 │ │ │ │ - ldr r3, [pc, #40] @ 454b90 │ │ │ │ + ldr r3, [pc, #40] @ 454bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 454b88 │ │ │ │ + bne 454bb4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r0, lsl r5 │ │ │ │ + cmneq lr, r4, ror #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x016eb494 │ │ │ │ + cmneq lr, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #3436] @ 455928 │ │ │ │ + ldr r2, [pc, #3436] @ 455954 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #3432] @ 45592c │ │ │ │ + ldr r3, [pc, #3432] @ 455958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r1] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r6, [r7, #268] @ 0x10c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1048634,90 +1048645,90 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #288] @ 0x120 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2e1e94 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 4558f0 │ │ │ │ + beq 45591c │ │ │ │ ldr fp, [sl, #12] │ │ │ │ cmp fp, #1 │ │ │ │ - bls 454ca8 │ │ │ │ + bls 454cd4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 455698 │ │ │ │ + beq 4556c4 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 455698 │ │ │ │ + beq 4556c4 │ │ │ │ ldr sl, [sl, #16] │ │ │ │ cmp sl, #1 │ │ │ │ - bls 454d0c │ │ │ │ + bls 454d38 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 454d38 │ │ │ │ + bne 454d64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ sub r0, r3, #1 │ │ │ │ add r0, r0, sl │ │ │ │ bl 1d5888 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #3 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bne 454d44 │ │ │ │ + bne 454d70 │ │ │ │ ldr sl, [r7, #276] @ 0x114 │ │ │ │ lsr sl, sl, r9 │ │ │ │ cmp sl, #1 │ │ │ │ movcc sl, #1 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ - b 454d68 │ │ │ │ - bne 454cd4 │ │ │ │ + b 454d94 │ │ │ │ + bne 454d00 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 454d00 │ │ │ │ + beq 454d2c │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bls 454c4c │ │ │ │ + bls 454c78 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul r2, r3, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr sl, [sl, #16] │ │ │ │ cmp sl, #1 │ │ │ │ - bls 454d0c │ │ │ │ + bls 454d38 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 454c6c │ │ │ │ + beq 454c98 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 454d38 │ │ │ │ - b 454c6c │ │ │ │ + bne 454d64 │ │ │ │ + b 454c98 │ │ │ │ ldr sl, [sl, #16] │ │ │ │ cmp sl, #1 │ │ │ │ - bhi 454c6c │ │ │ │ + bhi 454c98 │ │ │ │ cmp sl, #1 │ │ │ │ - bne 454d38 │ │ │ │ + bne 454d64 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 454d38 │ │ │ │ + beq 454d64 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #1 │ │ │ │ ldrhi r2, [sp, #24] │ │ │ │ mulhi r2, r3, r2 │ │ │ │ strhi r2, [sp, #24] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, #3 │ │ │ │ - beq 454c90 │ │ │ │ + beq 454cbc │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldreq sl, [pc, #3036] @ 455930 │ │ │ │ + ldreq sl, [pc, #3036] @ 45595c │ │ │ │ moveq r2, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ umulleq r3, r2, sl, r2 │ │ │ │ ldrne sl, [sp, #60] @ 0x3c │ │ │ │ moveq sl, r2 │ │ │ │ lsreq sl, sl, #2 │ │ │ │ ldrb fp, [r7, #264] @ 0x108 │ │ │ │ @@ -1048756,15 +1048767,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ and r3, r2, r1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ands r2, fp, #1 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ streq r2, [sp, #88] @ 0x58 │ │ │ │ - beq 454e28 │ │ │ │ + beq 454e54 │ │ │ │ ldr r2, [r7, #244] @ 0xf4 │ │ │ │ lsr r2, r2, r9 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ add r2, r2, #63 @ 0x3f │ │ │ │ bic r3, r2, #63 @ 0x3f │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ @@ -1048772,27 +1048783,27 @@ │ │ │ │ lsr r9, fp, #3 │ │ │ │ and r3, r2, #3 │ │ │ │ and r9, r9, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 45395c │ │ │ │ + bl 453988 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 453a8c │ │ │ │ + bl 453ab8 │ │ │ │ tst fp, #48 @ 0x30 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - beq 4555d4 │ │ │ │ + beq 455600 │ │ │ │ ands r9, fp, #4 │ │ │ │ - bne 455638 │ │ │ │ + bne 455664 │ │ │ │ cmp r6, #15 │ │ │ │ - bls 4558d8 │ │ │ │ + bls 455904 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and r2, fp, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ clz r9, r9 │ │ │ │ eor r2, r2, #1 │ │ │ │ @@ -1048801,28 +1048812,28 @@ │ │ │ │ sub r3, r8, #146 @ 0x92 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r8, #200 @ 0xc8 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - bne 455798 │ │ │ │ + bne 4557c4 │ │ │ │ cmp r8, #200 @ 0xc8 │ │ │ │ - beq 4555b4 │ │ │ │ + beq 4555e0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #145 @ 0x91 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ lsleq fp, r2, #22 │ │ │ │ lsl r6, r1, #30 │ │ │ │ andeq fp, fp, #1069547520 @ 0x3fc00000 │ │ │ │ - beq 454efc │ │ │ │ + beq 454f28 │ │ │ │ mov fp, #201326592 @ 0xc000000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ moveq r3, #48 @ 0x30 │ │ │ │ @@ -1048845,21 +1048856,21 @@ │ │ │ │ subs r9, r0, #0 │ │ │ │ ldrne r9, [r9, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ subne r9, r9, #1 │ │ │ │ clzne r9, r9 │ │ │ │ lsrne r9, r9, #5 │ │ │ │ lslne r9, r9, #2 │ │ │ │ - bl 454acc │ │ │ │ + bl 454af8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ - ldr r2, [pc, #2488] @ 455934 │ │ │ │ - ldr ip, [pc, #2488] @ 455938 │ │ │ │ + ldr r2, [pc, #2488] @ 455960 │ │ │ │ + ldr ip, [pc, #2488] @ 455964 │ │ │ │ and r2, r2, lr, lsl #15 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #2480] @ 45593c │ │ │ │ + ldr r1, [pc, #2480] @ 455968 │ │ │ │ and ip, ip, lr, lsl #7 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ and r1, r1, sl, lsl #17 │ │ │ │ orr lr, r1, lr │ │ │ │ ldr r1, [r5, #20] │ │ │ │ rsb r3, r8, #31 │ │ │ │ sub r1, r1, #1 │ │ │ │ @@ -1048902,48 +1048913,48 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 1d52e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ bl 1d5a10 │ │ │ │ bl 1d5c94 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r3, [pc, #2280] @ 455940 │ │ │ │ + ldr r3, [pc, #2280] @ 45596c │ │ │ │ bl 1d4e68 │ │ │ │ bl 1d581c │ │ │ │ ldrb fp, [r7, #264] @ 0x108 │ │ │ │ tst fp, #4 │ │ │ │ orrne r9, r9, #134217728 @ 0x8000000 │ │ │ │ strne r9, [r4, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ sub r2, r9, #436 @ 0x1b4 │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #8 │ │ │ │ lsl r0, r0, #20 │ │ │ │ lsr r0, r0, #20 │ │ │ │ str r0, [r4, #68] @ 0x44 │ │ │ │ - bhi 45518c │ │ │ │ - ldr r1, [pc, #2224] @ 455944 │ │ │ │ + bhi 4551b8 │ │ │ │ + ldr r1, [pc, #2224] @ 455970 │ │ │ │ lsr r2, r1, r2 │ │ │ │ tst r2, #1 │ │ │ │ - beq 45518c │ │ │ │ + beq 4551b8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ orreq r6, r6, #65536 @ 0x10000 │ │ │ │ streq r6, [r4, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r3, [r4, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ orreq r3, r3, #262144 @ 0x40000 │ │ │ │ streq r3, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 455808 │ │ │ │ + beq 455834 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ orr r3, r3, #268435456 @ 0x10000000 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, r8, #15 │ │ │ │ sub lr, r3, #4 │ │ │ │ @@ -1048954,15 +1048965,15 @@ │ │ │ │ ldr r3, [r3, r5, lsl #3] │ │ │ │ mla r3, r7, ip, r3 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r1, #-8] │ │ │ │ adc r3, r0, #0 │ │ │ │ cmp lr, r6 │ │ │ │ str r3, [r1, #-4] │ │ │ │ - bne 4550f8 │ │ │ │ + bne 455124 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r0, #240] @ 0xf0 │ │ │ │ @@ -1048980,15 +1048991,15 @@ │ │ │ │ and r3, r3, r2 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ ldrd r2, [sp, #136] @ 0x88 │ │ │ │ strd r0, [r4, #72] @ 0x48 │ │ │ │ strd r2, [r4, #80] @ 0x50 │ │ │ │ - b 455588 │ │ │ │ + b 4555b4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adds r3, r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -1048997,23 +1049008,23 @@ │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsr r2, r3, #6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - bne 4556b4 │ │ │ │ + bne 4556e0 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [r7, #260] @ 0x104 │ │ │ │ lsr r1, r3, #2 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ orr r3, r1, r2, lsl #30 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ cmp sl, #3 │ │ │ │ - bne 455210 │ │ │ │ + bne 45523c │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r2, r7, r2, lsl #3 │ │ │ │ ldr r2, [r2, #-4] │ │ │ │ lsl r2, r2, #11 │ │ │ │ and r2, r2, #125829120 @ 0x7800000 │ │ │ │ orr r2, r1, r2 │ │ │ │ @@ -1049031,26 +1049042,26 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ and sl, r3, #255 @ 0xff │ │ │ │ bl 2e1e94 │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ - bls 455278 │ │ │ │ + bls 4552a4 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ bl 313908 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4557d8 │ │ │ │ + beq 455804 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #1728] @ 455948 │ │ │ │ + ldr r0, [pc, #1728] @ 455974 │ │ │ │ orr r6, r6, #1 │ │ │ │ str r3, [r4, #172] @ 0xac │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r4, #192] @ 0xc0 │ │ │ │ clz r6, r6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ rsb r6, r6, #31 │ │ │ │ @@ -1049067,20 +1049078,20 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r0, r0, lr, lsl #13 │ │ │ │ orr r0, r0, ip │ │ │ │ cmp r2, #3 │ │ │ │ orr r2, r0, #5242880 @ 0x500000 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #188] @ 0xbc │ │ │ │ - ldr r2, [pc, #1632] @ 45594c │ │ │ │ + ldr r2, [pc, #1632] @ 455978 │ │ │ │ and r2, r2, r3, lsl #4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r4, #176] @ 0xb0 │ │ │ │ - beq 455660 │ │ │ │ + beq 45568c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -1049089,27 +1049100,27 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r4] │ │ │ │ and r6, r6, #3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 453b18 │ │ │ │ + bl 453b44 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ mov r8, r0 │ │ │ │ - beq 455588 │ │ │ │ + beq 4555b4 │ │ │ │ lsr r2, fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ and r2, r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 453b5c │ │ │ │ + bl 453b88 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - beq 455610 │ │ │ │ + beq 45563c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movne r9, #48 @ 0x30 │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ moveq r9, #145 @ 0x91 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ @@ -1049128,28 +1049139,28 @@ │ │ │ │ subs fp, r0, #0 │ │ │ │ ldrne fp, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ subne fp, fp, #1 │ │ │ │ clzne fp, fp │ │ │ │ lsrne fp, fp, #5 │ │ │ │ lslne fp, fp, #2 │ │ │ │ - bl 454acc │ │ │ │ + bl 454af8 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #2 │ │ │ │ str r2, [r4, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ lslne r3, r3, #29 │ │ │ │ moveq r3, #536870912 @ 0x20000000 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #1320] @ 45593c │ │ │ │ + ldr r3, [pc, #1320] @ 455968 │ │ │ │ orr sl, sl, fp │ │ │ │ and r3, r3, r2, lsl #17 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ @@ -1049162,15 +1049173,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ - bne 455478 │ │ │ │ + bne 4554a4 │ │ │ │ ldr r3, [r7, #280] @ 0x118 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ sub r3, r3, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -1049236,93 +1049247,93 @@ │ │ │ │ clz r3, r3 │ │ │ │ rsb r3, r3, #31 │ │ │ │ lsl r3, r3, #3 │ │ │ │ orr r2, r2, r1 │ │ │ │ and r3, r3, #24 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ - ldr r2, [pc, #960] @ 455950 │ │ │ │ - ldr r3, [pc, #920] @ 45592c │ │ │ │ + ldr r2, [pc, #960] @ 45597c │ │ │ │ + ldr r3, [pc, #920] @ 455958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 455924 │ │ │ │ + bne 455950 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 455870 │ │ │ │ + beq 45589c │ │ │ │ mov r3, #0 │ │ │ │ mov fp, #981467136 @ 0x3a800000 │ │ │ │ mov r6, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - b 454efc │ │ │ │ + b 454f28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ands r2, fp, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ clz r9, r9 │ │ │ │ lsr r9, r9, #5 │ │ │ │ - beq 45585c │ │ │ │ + beq 455888 │ │ │ │ cmp r6, #15 │ │ │ │ movhi r6, #0 │ │ │ │ movls r6, #1 │ │ │ │ bic r3, r6, fp, lsr #2 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ eor r3, r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 454ea0 │ │ │ │ + b 454ecc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ sub r3, r8, #145 @ 0x91 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4558a4 │ │ │ │ + beq 4558d0 │ │ │ │ mov r9, #48 @ 0x30 │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 455388 │ │ │ │ + b 4553b4 │ │ │ │ and r3, fp, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ eor r3, r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ sub r9, r3, #3 │ │ │ │ clz r9, r9 │ │ │ │ lsr r9, r9, #5 │ │ │ │ - b 454ea0 │ │ │ │ + b 454ecc │ │ │ │ ldrb r2, [r1, #52] @ 0x34 │ │ │ │ cmp r2, #6 │ │ │ │ - beq 4552fc │ │ │ │ + beq 455328 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ lsl r2, r2, #21 │ │ │ │ lsr r2, r2, #21 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ orr r2, r2, r1, lsl #28 │ │ │ │ - ldr r1, [pc, #712] @ 455954 │ │ │ │ + ldr r1, [pc, #712] @ 455980 │ │ │ │ and r1, r1, r0, lsl #16 │ │ │ │ orr r2, r2, r1 │ │ │ │ str r2, [r4, #204] @ 0xcc │ │ │ │ - b 4552fc │ │ │ │ + b 455328 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ sub r0, r3, #1 │ │ │ │ add r0, r0, fp │ │ │ │ bl 1d5888 │ │ │ │ str r0, [sp, #28] │ │ │ │ - b 454cd4 │ │ │ │ + b 454d00 │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 453be4 │ │ │ │ + bl 453c10 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ ldr r2, [r7, #256] @ 0x100 │ │ │ │ orr r3, r3, #268435456 @ 0x10000000 │ │ │ │ @@ -1049357,53 +1049368,53 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldrb fp, [r7, #264] @ 0x108 │ │ │ │ cmp r0, #1 │ │ │ │ subhi r3, r0, #1 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ - ldrhi r2, [pc, #468] @ 455948 │ │ │ │ + ldrhi r2, [pc, #468] @ 455974 │ │ │ │ clzhi r3, r3 │ │ │ │ rsbhi r3, r3, #32 │ │ │ │ andhi r2, r2, r3, lsl #12 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movls r2, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ orr r3, r3, r6 │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - b 4551e8 │ │ │ │ + b 455214 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #145 @ 0x91 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ lsl r6, r1, #30 │ │ │ │ - beq 4558c4 │ │ │ │ + beq 4558f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ mov fp, #201326592 @ 0xc000000 │ │ │ │ str r3, [sp, #20] │ │ │ │ - b 454f18 │ │ │ │ + b 454f44 │ │ │ │ cmp r2, #3 │ │ │ │ movne ip, #262144 @ 0x40000 │ │ │ │ - bne 45527c │ │ │ │ + bne 4552a8 │ │ │ │ ldrb ip, [r1, #52] @ 0x34 │ │ │ │ cmp ip, #6 │ │ │ │ - bne 455278 │ │ │ │ + bne 4552a4 │ │ │ │ ldrb ip, [r1, #53] @ 0x35 │ │ │ │ sub ip, ip, #6 │ │ │ │ clz ip, ip │ │ │ │ lsr ip, ip, #5 │ │ │ │ lsl ip, ip, #18 │ │ │ │ - b 45527c │ │ │ │ + b 4552a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ sub lr, r3, #4 │ │ │ │ add r6, r3, #8 │ │ │ │ lsl r5, r8, #3 │ │ │ │ ldr r7, [lr, #4]! │ │ │ │ add r1, r1, #8 │ │ │ │ @@ -1049415,104 +1049426,104 @@ │ │ │ │ ldreq r7, [r9, #4] │ │ │ │ mla r3, ip, r7, r3 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r1, #-8] │ │ │ │ adc r3, r0, #0 │ │ │ │ cmp lr, r6 │ │ │ │ str r3, [r1, #-4] │ │ │ │ - bne 45581c │ │ │ │ - b 455124 │ │ │ │ + bne 455848 │ │ │ │ + b 455150 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ - b 454ea0 │ │ │ │ + b 454ecc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #145 @ 0x91 │ │ │ │ movne r3, #0 │ │ │ │ andeq r3, r3, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ lsl r6, r2, #30 │ │ │ │ - bne 454ef4 │ │ │ │ + bne 454f20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl fp, r3, #22 │ │ │ │ and fp, fp, #1069547520 @ 0x3fc00000 │ │ │ │ - b 454efc │ │ │ │ + b 454f28 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ and r9, r8, #255 @ 0xff │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 45562c │ │ │ │ - ldr r3, [pc, #156] @ 455958 │ │ │ │ + bne 455658 │ │ │ │ + ldr r3, [pc, #156] @ 455984 │ │ │ │ and r3, r3, r8, lsl #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - b 455388 │ │ │ │ + b 4553b4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ lsl fp, r2, #22 │ │ │ │ and fp, fp, #1069547520 @ 0x3fc00000 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - b 454f18 │ │ │ │ + b 454f44 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #96] @ 0x60 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ - b 454ea0 │ │ │ │ + b 454ecc │ │ │ │ mov r0, r8 │ │ │ │ bl 2e1e94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 454d38 │ │ │ │ + beq 454d64 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bls 454d24 │ │ │ │ + bls 454d50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r8 │ │ │ │ mul r2, r3, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2e1e94 │ │ │ │ - b 454d1c │ │ │ │ + b 454d48 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r8, lsr r4 │ │ │ │ + cmneq lr, ip, lsl #8 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - bge fef003e4 @@Base+0xfd3c78dc> │ │ │ │ + bge fef00410 @@Base+0xfd3c7908> │ │ │ │ svccc 0x00ff8000 │ │ │ │ svcne 0x00ffff80 │ │ │ │ svccc 0x00fe0000 │ │ │ │ rsbsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ svceq 0x00fff800 │ │ │ │ - cmneq lr, r8, ror #20 │ │ │ │ + cmneq lr, ip, lsr sl │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #368] @ 455ae8 │ │ │ │ - ldr r3, [pc, #368] @ 455aec │ │ │ │ + ldr r2, [pc, #368] @ 455b14 │ │ │ │ + ldr r3, [pc, #368] @ 455b18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ bl 2e1e94 │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 4559bc │ │ │ │ + beq 4559e8 │ │ │ │ ldr r5, [r7, #24] │ │ │ │ cmp r5, #7 │ │ │ │ - bhi 455acc │ │ │ │ + bhi 455af8 │ │ │ │ mov r5, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ and r0, r9, #63 @ 0x3f │ │ │ │ bl 1d6394 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ @@ -1049533,26 +1049544,26 @@ │ │ │ │ orr r0, r0, ip, lsl #24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 53d00 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 453a8c │ │ │ │ + bl 453ab8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, #-2147483632 @ 0x80000010 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 45395c │ │ │ │ + bl 453988 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 454acc │ │ │ │ + bl 454af8 │ │ │ │ cmp r7, #0 │ │ │ │ ldrne r2, [r7, #56] @ 0x38 │ │ │ │ lsl r3, r6, #22 │ │ │ │ and r3, r3, #1069547520 @ 0x3fc00000 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r9, [r4, #16] │ │ │ │ str sl, [r4, #20] │ │ │ │ @@ -1049560,37 +1049571,37 @@ │ │ │ │ orr r0, r0, fp, lsl #30 │ │ │ │ clzne r2, r2 │ │ │ │ orr r3, r3, r0 │ │ │ │ lsrne r2, r2, #5 │ │ │ │ orrne r3, r3, r2, lsl #2 │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [pc, #80] @ 455af0 │ │ │ │ + ldr r2, [pc, #80] @ 455b1c │ │ │ │ bic r8, r3, #-1073741824 @ 0xc0000000 │ │ │ │ - ldr r3, [pc, #68] @ 455aec │ │ │ │ + ldr r3, [pc, #68] @ 455b18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r4, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 455ae4 │ │ │ │ + bne 455b10 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsr r5, r5, #3 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ bl 1d5888 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ - b 4559c0 │ │ │ │ + b 4559ec │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r0, lsl #13 │ │ │ │ + cmneq lr, r4, asr r6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, asr r5 │ │ │ │ + cmneq lr, r8, lsr #10 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ str r1, [r0, #268] @ 0x10c │ │ │ │ str r1, [r0, #296] @ 0x128 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r3, [r0, #272] @ 0x110 │ │ │ │ str r3, [r0, #276] @ 0x114 │ │ │ │ @@ -1049598,81 +1049609,81 @@ │ │ │ │ strb ip, [r0, #266] @ 0x10a │ │ │ │ str ip, [r0, #300] @ 0x12c │ │ │ │ str r1, [r0, #288] @ 0x120 │ │ │ │ str r3, [r0, #284] @ 0x11c │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #264] @ 0x108 │ │ │ │ tst r3, #1 │ │ │ │ - beq 455b58 │ │ │ │ + beq 455b84 │ │ │ │ tst r3, #4 │ │ │ │ - bne 455b98 │ │ │ │ + bne 455bc4 │ │ │ │ ldr r2, [r0, #268] @ 0x10c │ │ │ │ lsr r2, r2, r1 │ │ │ │ cmp r2, #15 │ │ │ │ - bls 455ba4 │ │ │ │ - ldr r0, [pc, #112] @ 455bc4 │ │ │ │ + bls 455bd0 │ │ │ │ + ldr r0, [pc, #112] @ 455bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ tst r3, #48 @ 0x30 │ │ │ │ - beq 455b78 │ │ │ │ + beq 455ba4 │ │ │ │ tst r3, #4 │ │ │ │ - bne 455b78 │ │ │ │ + bne 455ba4 │ │ │ │ ldr r2, [r0, #268] @ 0x10c │ │ │ │ lsr r2, r2, r1 │ │ │ │ cmp r2, #15 │ │ │ │ - bls 455bb8 │ │ │ │ + bls 455be4 │ │ │ │ tst r3, #48 @ 0x30 │ │ │ │ - beq 455b8c │ │ │ │ - ldr r0, [pc, #64] @ 455bc8 │ │ │ │ + beq 455bb8 │ │ │ │ + ldr r0, [pc, #64] @ 455bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #56] @ 455bcc │ │ │ │ + ldr r0, [pc, #56] @ 455bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #48] @ 455bd0 │ │ │ │ + ldr r0, [pc, #48] @ 455bfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ tst r3, #48 @ 0x30 │ │ │ │ - beq 455b78 │ │ │ │ - ldr r0, [pc, #32] @ 455bd4 │ │ │ │ + beq 455ba4 │ │ │ │ + ldr r0, [pc, #32] @ 455c00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #24] @ 455bd8 │ │ │ │ + ldr r0, [pc, #24] @ 455c04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq ip, fp, r8, lsr #19 │ │ │ │ - sbcseq ip, fp, ip, ror r9 │ │ │ │ - rsceq r8, sl, r0, ror r2 │ │ │ │ - sbcseq ip, fp, ip, asr r9 │ │ │ │ - rsceq r8, sl, r0, asr r2 │ │ │ │ + smullseq ip, fp, ip, r9 │ │ │ │ + sbcseq ip, fp, r0, ror r9 │ │ │ │ + rsceq r8, sl, r4, ror #4 │ │ │ │ + sbcseq ip, fp, r0, asr r9 │ │ │ │ rsceq r8, sl, r4, asr #4 │ │ │ │ + rsceq r8, sl, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r2, [pc, #452] @ 455db8 │ │ │ │ + ldr r2, [pc, #452] @ 455de4 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [pc, #440] @ 455dbc │ │ │ │ - ldr r3, [pc, #440] @ 455dc0 │ │ │ │ + ldr r2, [pc, #440] @ 455de8 │ │ │ │ + ldr r3, [pc, #440] @ 455dec │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [pc, #432] @ 455dc4 │ │ │ │ + ldr r2, [pc, #432] @ 455df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ ldr fp, [r9, #4] │ │ │ │ - ldr r3, [pc, #400] @ 455dc8 │ │ │ │ + ldr r3, [pc, #400] @ 455df4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 455db0 │ │ │ │ + beq 455ddc │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [r8, #288] @ 0x120 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r9, r9, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 2e1e94 │ │ │ │ @@ -1049720,23 +1049731,23 @@ │ │ │ │ ldrd r2, [ip] │ │ │ │ mov r1, sl │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldrd r2, [r8, #248] @ 0xf8 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 455b28 │ │ │ │ + bl 455b54 │ │ │ │ ldrb r1, [r8, #264] @ 0x108 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ tst r1, #8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldrne ip, [sp, #128] @ 0x80 │ │ │ │ ldreq ip, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #140] @ 455dcc │ │ │ │ + ldr r2, [pc, #140] @ 455df8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, r0 │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ str lr, [sp, #64] @ 0x40 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ @@ -1049757,233 +1049768,233 @@ │ │ │ │ str fp, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp sl, #15 │ │ │ │ - bne 455c2c │ │ │ │ + bne 455c58 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - sbcseq r2, fp, r8, ror #3 │ │ │ │ - sbcseq r5, fp, r4, ror #16 │ │ │ │ - cmneq lr, r8, ror #7 │ │ │ │ - ldrsheq ip, [fp], #132 @ 0x84 │ │ │ │ + ldrsbeq r2, [fp], #28 │ │ │ │ + sbcseq r5, fp, r8, asr r8 │ │ │ │ + strheq sl, [lr, #-60]! @ 0xffffffc4 │ │ │ │ + sbcseq ip, fp, r8, ror #17 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - ldrsbeq ip, [fp], #116 @ 0x74 │ │ │ │ + sbcseq ip, fp, r8, asr #15 │ │ │ │ add r1, r1, #7 │ │ │ │ lsr r1, r1, #3 │ │ │ │ add r1, r1, #63 @ 0x3f │ │ │ │ add r2, r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ bic r1, r1, #63 @ 0x3f │ │ │ │ lsr r2, r2, #3 │ │ │ │ - beq 455e24 │ │ │ │ + beq 455e50 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 455e20 │ │ │ │ + beq 455e4c │ │ │ │ mul r3, r2, r1 │ │ │ │ mov ip, #0 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str ip, [r0] │ │ │ │ stmib r0, {r1, r2, ip} │ │ │ │ str ip, [r0, #16] │ │ │ │ str ip, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ bx lr │ │ │ │ lsl r1, r1, #1 │ │ │ │ lsl r2, r2, #1 │ │ │ │ - b 455df8 │ │ │ │ + b 455e24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ bl 3bbf88 │ │ │ │ - ldr r2, [pc, #164] @ 455ef0 │ │ │ │ - ldr r5, [pc, #164] @ 455ef4 │ │ │ │ + ldr r2, [pc, #164] @ 455f1c │ │ │ │ + ldr r5, [pc, #164] @ 455f20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub r3, r3, #2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 455ee0 │ │ │ │ + bhi 455f0c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #128] @ 455ef8 │ │ │ │ - ldr r3, [pc, #128] @ 455efc │ │ │ │ + ldr r2, [pc, #128] @ 455f24 │ │ │ │ + ldr r3, [pc, #128] @ 455f28 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #108] @ 455f00 │ │ │ │ - ldr r3, [pc, #108] @ 455f04 │ │ │ │ + ldr r2, [pc, #108] @ 455f2c │ │ │ │ + ldr r3, [pc, #108] @ 455f30 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #88] @ 455f08 │ │ │ │ - ldr r3, [pc, #88] @ 455f0c │ │ │ │ + ldr r2, [pc, #88] @ 455f34 │ │ │ │ + ldr r3, [pc, #88] @ 455f38 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #68] @ 455f10 │ │ │ │ - ldr r3, [pc, #68] @ 455f14 │ │ │ │ + ldr r2, [pc, #68] @ 455f3c │ │ │ │ + ldr r3, [pc, #68] @ 455f40 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - swpbeq fp, r8, [r1] │ │ │ │ - cmneq lr, r8, lsr #3 │ │ │ │ + swpbeq fp, r4, [r1] │ │ │ │ + cmneq lr, ip, ror r1 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsl #13 │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r1, r0, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #416] @ 4560d0 │ │ │ │ - ldr r2, [pc, #416] @ 4560d4 │ │ │ │ + ldr ip, [pc, #416] @ 4560fc │ │ │ │ + ldr r2, [pc, #416] @ 456100 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ add r5, sp, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4567e8 │ │ │ │ - ldr r4, [pc, #368] @ 4560d8 │ │ │ │ + bl 456814 │ │ │ │ + ldr r4, [pc, #368] @ 456104 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 455fc8 │ │ │ │ + bne 455ff4 │ │ │ │ add r6, sp, #8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 457058 │ │ │ │ + bl 457084 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 455fc0 │ │ │ │ + bne 455fec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ bic r3, r2, #15 │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ - beq 456040 │ │ │ │ - bhi 455ff8 │ │ │ │ + beq 45606c │ │ │ │ + bhi 456024 │ │ │ │ cmp r3, #80 @ 0x50 │ │ │ │ - beq 456040 │ │ │ │ - bhi 456030 │ │ │ │ + beq 45606c │ │ │ │ + bhi 45605c │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ bics r3, r3, #31 │ │ │ │ - beq 456090 │ │ │ │ + beq 4560bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 457488 │ │ │ │ + bl 4574b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45693c │ │ │ │ + bl 456968 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #264] @ 4560dc │ │ │ │ - ldr r3, [pc, #252] @ 4560d4 │ │ │ │ + ldr r2, [pc, #264] @ 456108 │ │ │ │ + ldr r3, [pc, #252] @ 456100 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4560cc │ │ │ │ + bne 4560f8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ - beq 456024 │ │ │ │ - bls 456078 │ │ │ │ + beq 456050 │ │ │ │ + bls 4560a4 │ │ │ │ cmp r3, #320 @ 0x140 │ │ │ │ - beq 456024 │ │ │ │ - bhi 45609c │ │ │ │ + beq 456050 │ │ │ │ + bhi 4560c8 │ │ │ │ cmp r3, #288 @ 0x120 │ │ │ │ - beq 456024 │ │ │ │ + beq 456050 │ │ │ │ bic r2, r2, #47 @ 0x2f │ │ │ │ cmp r2, #272 @ 0x110 │ │ │ │ - bne 455fb8 │ │ │ │ - ldr r3, [pc, #180] @ 4560e0 │ │ │ │ + bne 455fe4 │ │ │ │ + ldr r3, [pc, #180] @ 45610c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - b 456048 │ │ │ │ + b 456074 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ - beq 456090 │ │ │ │ + beq 4560bc │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ - bne 455fb8 │ │ │ │ - ldr r3, [pc, #156] @ 4560e4 │ │ │ │ + bne 455fe4 │ │ │ │ + ldr r3, [pc, #156] @ 456110 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 455fb8 │ │ │ │ + beq 455fe4 │ │ │ │ ldr r2, [r3, #1416] @ 0x588 │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ movne r0, r3 │ │ │ │ strbne r2, [r3, #1708] @ 0x6ac │ │ │ │ - bne 455fcc │ │ │ │ + bne 455ff8 │ │ │ │ ldr r3, [r3, #1380] @ 0x564 │ │ │ │ blx r3 │ │ │ │ - b 455fc8 │ │ │ │ + b 455ff4 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ - beq 456024 │ │ │ │ - bhi 4560b4 │ │ │ │ + beq 456050 │ │ │ │ + bhi 4560e0 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ - beq 456040 │ │ │ │ - b 455fb8 │ │ │ │ - ldr r3, [pc, #80] @ 4560e8 │ │ │ │ + beq 45606c │ │ │ │ + b 455fe4 │ │ │ │ + ldr r3, [pc, #80] @ 456114 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - b 456048 │ │ │ │ + b 456074 │ │ │ │ bic r2, r2, #31 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ - beq 456024 │ │ │ │ + beq 456050 │ │ │ │ cmp r3, #400 @ 0x190 │ │ │ │ - bne 455fb8 │ │ │ │ - b 456024 │ │ │ │ + bne 455fe4 │ │ │ │ + b 456050 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ - beq 456024 │ │ │ │ + beq 456050 │ │ │ │ bic r2, r2, #47 @ 0x2f │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ - bne 455fb8 │ │ │ │ - b 456024 │ │ │ │ + bne 455fe4 │ │ │ │ + b 456050 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r4, asr #1 │ │ │ │ + @ instruction: 0x016ea098 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x016ea094 │ │ │ │ - cmneq lr, r4, lsr #32 │ │ │ │ + cmneq lr, r8, rrx │ │ │ │ + strdeq r9, [lr, #-248]! @ 0xffffff08 │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 30f048 │ │ │ │ - ldr r3, [pc, #16] @ 456118 │ │ │ │ + ldr r3, [pc, #16] @ 456144 │ │ │ │ mov r2, #0 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r2 │ │ │ │ - b 977844 , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3eaff8> │ │ │ │ + b 97786c , std::allocator >(std::__cxx11::basic_string, std::allocator > const&, char const*)@@Base+0x3eaff8> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ ldr r3, [r1] │ │ │ │ push {r4, lr} │ │ │ │ ldr r4, [r1, #24] │ │ │ │ ldr lr, [r1, #28] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ @@ -1050006,15 +1050017,15 @@ │ │ │ │ orrs lr, r4, lr │ │ │ │ ldrne r2, [r0, #16] │ │ │ │ orrne r2, r2, #-2147483648 @ 0x80000000 │ │ │ │ strne r2, [r0, #16] │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ - bls 4561ac │ │ │ │ + bls 4561d8 │ │ │ │ lsr r3, r3, #8 │ │ │ │ ldr r2, [r1, #32] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ sub ip, r2, #80 @ 0x50 │ │ │ │ @@ -1050034,146 +1050045,146 @@ │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #364] @ 456374 │ │ │ │ + ldr r2, [pc, #364] @ 4563a0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #360] @ 456378 │ │ │ │ + ldr r3, [pc, #360] @ 4563a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ subs r6, r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bne 4562f8 │ │ │ │ + bne 456324 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ bl 53d00 │ │ │ │ ldr r4, [r6, #200] @ 0xc8 │ │ │ │ add r5, r6, #196 @ 0xc4 │ │ │ │ cmp r5, r4 │ │ │ │ str sl, [sp] │ │ │ │ sub r4, r4, #48 @ 0x30 │ │ │ │ - bne 456270 │ │ │ │ - b 4562b0 │ │ │ │ + bne 45629c │ │ │ │ + b 4562dc │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ cmp r5, r4 │ │ │ │ sub r4, r4, #48 @ 0x30 │ │ │ │ - beq 4562b0 │ │ │ │ + beq 4562dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, sl │ │ │ │ - bne 456260 │ │ │ │ + bne 45628c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ bl 1d4f00 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 45635c │ │ │ │ + bne 456388 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldreq r7, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ bl 5391c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 456310 │ │ │ │ - ldr r2, [pc, #168] @ 45637c │ │ │ │ - ldr r3, [pc, #160] @ 456378 │ │ │ │ + beq 45633c │ │ │ │ + ldr r2, [pc, #168] @ 4563a8 │ │ │ │ + ldr r3, [pc, #160] @ 4563a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 456370 │ │ │ │ + bne 45639c │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 4562f8 │ │ │ │ + bne 456324 │ │ │ │ mov r9, r3 │ │ │ │ - b 456234 │ │ │ │ + b 456260 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 456368 │ │ │ │ + beq 456394 │ │ │ │ bl 1d4e5c │ │ │ │ mov sl, #1 │ │ │ │ str sl, [r4, #56] @ 0x38 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4] │ │ │ │ - bl 45611c │ │ │ │ + bl 456148 │ │ │ │ ldr r2, [r6, #200] @ 0xc8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ str r7, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2] │ │ │ │ str r3, [r6, #200] @ 0xc8 │ │ │ │ mov r0, #0 │ │ │ │ str r4, [r8] │ │ │ │ - b 4562cc │ │ │ │ + b 4562f8 │ │ │ │ mvn r0, #11 │ │ │ │ - b 4562cc │ │ │ │ + b 4562f8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, ip, ror #27 │ │ │ │ + cmneq lr, r0, asr #27 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, lsr #26 │ │ │ │ + strdeq r9, [lr, #-200]! @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [pc, #756] @ 456694 │ │ │ │ + ldr r1, [pc, #756] @ 4566c0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #752] @ 456698 │ │ │ │ + ldr r2, [pc, #752] @ 4566c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #744] @ 45669c │ │ │ │ + ldr r9, [pc, #744] @ 4566c8 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r7, r6, #81920 @ 0x14000 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [r9] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #692] @ 4566a0 │ │ │ │ + ldr r2, [pc, #692] @ 4566cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ble 456484 │ │ │ │ - ldr sl, [pc, #656] @ 4566a4 │ │ │ │ + ble 4564b0 │ │ │ │ + ldr sl, [pc, #656] @ 4566d0 │ │ │ │ add r4, r6, #48 @ 0x30 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, #0 │ │ │ │ ldr r1, [r4, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r9] │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ @@ -1050194,20 +1050205,20 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bgt 45641c │ │ │ │ + bgt 456448 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 45650c │ │ │ │ - ldr sl, [pc, #528] @ 4566a8 │ │ │ │ - ldr r9, [pc, #528] @ 4566ac │ │ │ │ + ble 456538 │ │ │ │ + ldr sl, [pc, #528] @ 4566d4 │ │ │ │ + ldr r9, [pc, #528] @ 4566d8 │ │ │ │ add r4, r6, #40960 @ 0xa000 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [r4, #-4] │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ @@ -1050228,49 +1050239,49 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #28 │ │ │ │ - bgt 4564ac │ │ │ │ + bgt 4564d8 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 456664 │ │ │ │ - ldr r3, [pc, #400] @ 4566b0 │ │ │ │ - ldr sl, [pc, #400] @ 4566b4 │ │ │ │ + ble 456690 │ │ │ │ + ldr r3, [pc, #400] @ 4566dc │ │ │ │ + ldr sl, [pc, #400] @ 4566e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #392] @ 4566b8 │ │ │ │ + ldr r3, [pc, #392] @ 4566e4 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #32 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ - b 456594 │ │ │ │ - ldr r3, [pc, #360] @ 4566bc │ │ │ │ + b 4565c0 │ │ │ │ + ldr r3, [pc, #360] @ 4566e8 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, #64 @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ - bl 459da8 │ │ │ │ + bl 459dd4 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r3, fp │ │ │ │ add r6, r6, #24 │ │ │ │ - ble 456664 │ │ │ │ + ble 456690 │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, r3, lsl #2 │ │ │ │ ldr r8, [r0, r1, lsl #3] │ │ │ │ ldr r2, [r6, #-16] │ │ │ │ ldr r4, [r8, #32] │ │ │ │ ldr lr, [sp, #56] @ 0x38 │ │ │ │ @@ -1050282,74 +1050293,74 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #-4] │ │ │ │ movne ip, lr │ │ │ │ add r4, r4, r2 │ │ │ │ adds r2, r2, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #216] @ 4566c0 │ │ │ │ + ldr r2, [pc, #216] @ 4566ec │ │ │ │ adc r1, r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [r8, #32] │ │ │ │ bic r5, r5, #-67108861 @ 0xfc000003 │ │ │ │ bic r5, r5, #58720256 @ 0x3800000 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r4, r5 │ │ │ │ - beq 456580 │ │ │ │ + beq 4565ac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #166] @ 0xa6 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 45654c │ │ │ │ + bne 456578 │ │ │ │ cmp r4, r5 │ │ │ │ - bcs 456580 │ │ │ │ - ldr r9, [pc, #136] @ 4566c4 │ │ │ │ - ldr r8, [pc, #136] @ 4566c8 │ │ │ │ + bcs 4565ac │ │ │ │ + ldr r9, [pc, #136] @ 4566f0 │ │ │ │ + ldr r8, [pc, #136] @ 4566f4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r4], #4 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, r4 │ │ │ │ - bhi 456644 │ │ │ │ - b 456580 │ │ │ │ - ldr r2, [pc, #96] @ 4566cc │ │ │ │ - ldr r3, [pc, #40] @ 456698 │ │ │ │ + bhi 456670 │ │ │ │ + b 4565ac │ │ │ │ + ldr r2, [pc, #96] @ 4566f8 │ │ │ │ + ldr r3, [pc, #40] @ 4566c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 456690 │ │ │ │ + bne 4566bc │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r4, asr ip │ │ │ │ + cmneq lr, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, r4, lsr lr │ │ │ │ + cmneq r0, r8, lsl #28 │ │ │ │ + sbcseq r8, ip, r0, lsr pc │ │ │ │ sbcseq r8, ip, ip, lsr pc │ │ │ │ - sbcseq r8, ip, r8, asr #30 │ │ │ │ - ldrsheq r8, [ip], #236 @ 0xec │ │ │ │ - cmneq r0, r4, asr sp │ │ │ │ - ldrsheq r8, [ip], #220 @ 0xdc │ │ │ │ - cmneq r0, r0, asr #25 │ │ │ │ - sbcseq r4, fp, r8, lsr pc │ │ │ │ - cmneq r0, r4, lsr #25 │ │ │ │ - sbcseq r8, ip, r0, ror #27 │ │ │ │ - sbcseq r8, ip, r4, asr #27 │ │ │ │ - ldrheq r4, [r0, #-184]! @ 0xffffff48 │ │ │ │ - cmneq lr, ip, lsl #19 │ │ │ │ + ldrsheq r8, [ip], #224 @ 0xe0 │ │ │ │ + cmneq r0, r8, lsr #26 │ │ │ │ + ldrsheq r8, [ip], #208 @ 0xd0 │ │ │ │ + @ instruction: 0x01704c94 │ │ │ │ + sbcseq r4, fp, ip, lsr #30 │ │ │ │ + cmneq r0, r8, ror ip │ │ │ │ + ldrsbeq r8, [ip], #212 @ 0xd4 │ │ │ │ + ldrheq r8, [ip], #216 @ 0xd8 │ │ │ │ + cmneq r0, ip, lsl #23 │ │ │ │ + cmneq lr, r0, ror #18 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov lr, r0 │ │ │ │ ldr r4, [lr] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [lr, #52] @ 0x34 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ ldr ip, [r2, #4] │ │ │ │ @@ -1050416,95 +1050427,95 @@ │ │ │ │ orreq r0, r0, r7 │ │ │ │ str r3, [r2, #20] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r3, [pc, #280] @ 456918 │ │ │ │ - ldr r4, [pc, #280] @ 45691c │ │ │ │ + ldr r3, [pc, #280] @ 456944 │ │ │ │ + ldr r4, [pc, #280] @ 456948 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r7, [r3] │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - beq 456878 │ │ │ │ + beq 4568a4 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 456910 │ │ │ │ + beq 45693c │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #24] │ │ │ │ str r4, [r5] │ │ │ │ bl 53574 │ │ │ │ subs r2, r0, #0 │ │ │ │ - beq 4568f8 │ │ │ │ + beq 456924 │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r2, #8] │ │ │ │ lsl r3, r3, #8 │ │ │ │ orr r3, r3, r1, lsl #24 │ │ │ │ orr r3, r3, r2 │ │ │ │ - ldr r2, [pc, #188] @ 456920 │ │ │ │ + ldr r2, [pc, #188] @ 45694c │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r3, r2 │ │ │ │ - bls 4568f8 │ │ │ │ + bls 456924 │ │ │ │ bl 54234 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r0, [pc, #164] @ 456924 │ │ │ │ + ldr r0, [pc, #164] @ 456950 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r2, [r3] │ │ │ │ bl 5484c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4568b4 │ │ │ │ + beq 4568e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ bl 53cc4 <__isoc23_strtol@plt> │ │ │ │ cmp r0, #0 │ │ │ │ - blt 4568b4 │ │ │ │ - ldr r3, [pc, #120] @ 456928 │ │ │ │ + blt 4568e0 │ │ │ │ + ldr r3, [pc, #120] @ 456954 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - ldr r3, [pc, #112] @ 45692c │ │ │ │ - ldr r7, [pc, #112] @ 456930 │ │ │ │ + ldr r3, [pc, #112] @ 456958 │ │ │ │ + ldr r7, [pc, #112] @ 45695c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #108] @ 456934 │ │ │ │ + ldr r0, [pc, #108] @ 456960 │ │ │ │ ldr r3, [r3] │ │ │ │ add r7, pc, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r7] │ │ │ │ bl 5484c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45681c │ │ │ │ - ldr r1, [pc, #80] @ 456938 │ │ │ │ + beq 456848 │ │ │ │ + ldr r1, [pc, #80] @ 456964 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 53514 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r7] │ │ │ │ - b 45681c │ │ │ │ + b 456848 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 543d8 │ │ │ │ mov r3, #0 │ │ │ │ mvn r0, #21 │ │ │ │ str r3, [r5] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #11 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r4, [r0, #-145]! @ 0xffffff6f │ │ │ │ - strdeq r9, [lr, #-112]! @ 0xffffff90 │ │ │ │ + cmneq r0, r5, asr #19 │ │ │ │ + cmneq lr, r4, asr #15 │ │ │ │ mrseq r0, LR_irq │ │ │ │ - smullseq r8, ip, r4, fp │ │ │ │ - cmneq r0, r8, asr #18 │ │ │ │ + sbcseq r8, ip, r8, lsl #23 │ │ │ │ + cmneq r0, ip, lsl r9 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - cmneq r0, r0, lsr r9 │ │ │ │ - sbcseq r8, ip, r0, ror #22 │ │ │ │ - rsceq sl, r8, ip, lsl #7 │ │ │ │ + cmneq r0, r4, lsl #18 │ │ │ │ + sbcseq r8, ip, r4, asr fp │ │ │ │ + rsceq sl, r8, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 543d8 │ │ │ │ @@ -1050512,17 +1050523,17 @@ │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #700] @ 456c3c │ │ │ │ + ldr r2, [pc, #700] @ 456c68 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #696] @ 456c40 │ │ │ │ + ldr r3, [pc, #696] @ 456c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, #24 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [sp, #152] @ 0x98 │ │ │ │ @@ -1050530,32 +1050541,32 @@ │ │ │ │ ldr sl, [sp, #160] @ 0xa0 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 549c0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 456bec │ │ │ │ + beq 456c18 │ │ │ │ cmp sl, #0 │ │ │ │ str r4, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ - bne 456b98 │ │ │ │ + bne 456bc4 │ │ │ │ cmp r9, #-2147483647 @ 0x80000001 │ │ │ │ - beq 456b10 │ │ │ │ + beq 456b3c │ │ │ │ cmp r9, #-2147483646 @ 0x80000002 │ │ │ │ - beq 456a78 │ │ │ │ + beq 456aa4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 456bf4 │ │ │ │ + beq 456c20 │ │ │ │ mov r4, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 4569f8 │ │ │ │ + bne 456a24 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ bl 53d00 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ @@ -1050570,115 +1050581,115 @@ │ │ │ │ strb r1, [sp, #17] │ │ │ │ mvn r1, #0 │ │ │ │ strb r1, [sp, #23] │ │ │ │ mov r1, #7 │ │ │ │ ldr r0, [sl, #24] │ │ │ │ bl 54048 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 456ad8 │ │ │ │ + beq 456b04 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 543d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 543d8 │ │ │ │ - b 456ae0 │ │ │ │ + b 456b0c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 456be0 │ │ │ │ + beq 456c0c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 456a84 │ │ │ │ + bne 456ab0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r6, [r5, #20] │ │ │ │ ldr r0, [r2, #24] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #5 │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 5391c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 456a64 │ │ │ │ + bne 456a90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6] │ │ │ │ mov r4, #0 │ │ │ │ str r5, [r7] │ │ │ │ - ldr r2, [pc, #348] @ 456c44 │ │ │ │ - ldr r3, [pc, #340] @ 456c40 │ │ │ │ + ldr r2, [pc, #348] @ 456c70 │ │ │ │ + ldr r3, [pc, #340] @ 456c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 456be8 │ │ │ │ + bne 456c14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r4, r6 │ │ │ │ - bne 456bc8 │ │ │ │ + bne 456bf4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ bl 53d00 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ mov r3, r0 │ │ │ │ - bls 456bb4 │ │ │ │ + bls 456be0 │ │ │ │ cmp r2, #223 @ 0xdf │ │ │ │ ldrhi r2, [r8, #8] │ │ │ │ strhi r2, [sp, #20] │ │ │ │ mvnhi r2, #0 │ │ │ │ strhi r2, [sp, #16] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ bl 5391c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 456a64 │ │ │ │ + bne 456a90 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 456ad8 │ │ │ │ + b 456b04 │ │ │ │ mov r0, sl │ │ │ │ bl 53a54 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ str r0, [r5, #20] │ │ │ │ bl 52ed8 │ │ │ │ - b 4569dc │ │ │ │ + b 456a08 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ ldr r1, [r8, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ - b 456b58 │ │ │ │ + b 456b84 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 456bcc │ │ │ │ - b 456b1c │ │ │ │ + bne 456bf8 │ │ │ │ + b 456b48 │ │ │ │ mov r2, r5 │ │ │ │ - b 456a94 │ │ │ │ + b 456ac0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mvn r4, #11 │ │ │ │ - b 456ae0 │ │ │ │ + b 456b0c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 53d00 │ │ │ │ mov r3, #2 │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ @@ -1050689,55 +1050700,55 @@ │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ udf #0 │ │ │ │ - cmneq lr, r4, ror r6 │ │ │ │ + cmneq lr, r8, asr #12 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r0, lsl r5 │ │ │ │ + cmneq lr, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #356] @ 456dc4 │ │ │ │ - ldr r3, [pc, #356] @ 456dc8 │ │ │ │ + ldr r2, [pc, #356] @ 456df0 │ │ │ │ + ldr r3, [pc, #356] @ 456df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq 456d38 │ │ │ │ + beq 456d64 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r2, #-2147483647 @ 0x80000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 456d64 │ │ │ │ + beq 456d90 │ │ │ │ cmp r2, #-2147483646 @ 0x80000002 │ │ │ │ - bne 456ce0 │ │ │ │ + bne 456d0c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 456da0 │ │ │ │ + beq 456dcc │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 456cac │ │ │ │ + bne 456cd8 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r0, [r1, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, #6 │ │ │ │ mov r3, #8 │ │ │ │ mov r2, sp │ │ │ │ bl 54048 │ │ │ │ - b 456d20 │ │ │ │ + b 456d4c │ │ │ │ mov r1, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ @@ -1050752,73 +1050763,73 @@ │ │ │ │ bl 54048 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 543d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 543d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r2, [pc, #140] @ 456dcc │ │ │ │ - ldr r3, [pc, #132] @ 456dc8 │ │ │ │ + ldr r2, [pc, #140] @ 456df8 │ │ │ │ + ldr r3, [pc, #132] @ 456df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 456d9c │ │ │ │ + bne 456dc8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, pc} │ │ │ │ cmp r3, #0 │ │ │ │ - beq 456db4 │ │ │ │ + beq 456de0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 456d6c │ │ │ │ + bne 456d98 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r2, #24] │ │ │ │ mov r3, #4 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, sp │ │ │ │ mov r1, #3 │ │ │ │ bl 54048 │ │ │ │ - b 456d20 │ │ │ │ + b 456d4c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ udf #0 │ │ │ │ - @ instruction: 0x016e9398 │ │ │ │ + cmneq lr, ip, ror #6 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r9, [lr, #-40]! @ 0xffffffd8 │ │ │ │ + cmneq lr, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r2, [pc, #332] @ 456f34 │ │ │ │ - ldr r3, [pc, #332] @ 456f38 │ │ │ │ + ldr r2, [pc, #332] @ 456f60 │ │ │ │ + ldr r3, [pc, #332] @ 456f64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #168 @ 0xa8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ - beq 456efc │ │ │ │ + beq 456f28 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 456e14 │ │ │ │ + bne 456e40 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sp │ │ │ │ bl 53d00 │ │ │ │ mov r3, #16 │ │ │ │ strb r3, [sp, #25] │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ @@ -1050830,48 +1050841,48 @@ │ │ │ │ strb r3, [sp, #7] │ │ │ │ mov r2, sp │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ mov r1, #7 │ │ │ │ bl 5391c │ │ │ │ mov r5, sp │ │ │ │ cmp r0, #0 │ │ │ │ - bne 456eb4 │ │ │ │ + bne 456ee0 │ │ │ │ ldr ip, [r6] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 456ef0 │ │ │ │ + beq 456f1c │ │ │ │ ldrb r1, [sp, #25] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 456ef0 │ │ │ │ + beq 456f1c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ - b 456ea4 │ │ │ │ + b 456ed0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r1 │ │ │ │ - beq 456ee0 │ │ │ │ + beq 456f0c │ │ │ │ add r2, r5, r3, lsl #3 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, ip │ │ │ │ - bne 456e98 │ │ │ │ - ldr r2, [pc, #128] @ 456f3c │ │ │ │ - ldr r3, [pc, #120] @ 456f38 │ │ │ │ + bne 456ec4 │ │ │ │ + ldr r2, [pc, #128] @ 456f68 │ │ │ │ + ldr r3, [pc, #120] @ 456f64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 456ef8 │ │ │ │ + bne 456f24 │ │ │ │ add sp, sp, #168 @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r0, #1 │ │ │ │ ldr ip, [r6, r0, lsl #3] │ │ │ │ cmp ip, #0 │ │ │ │ - bne 456e90 │ │ │ │ + bne 456ebc │ │ │ │ mvn r0, #18 │ │ │ │ - b 456eb4 │ │ │ │ + b 456ee0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r0, sp │ │ │ │ bl 53d00 │ │ │ │ ldrd r0, [r8, #8] │ │ │ │ mov r2, #1 │ │ │ │ @@ -1050879,38 +1050890,38 @@ │ │ │ │ mov ip, #16 │ │ │ │ strb ip, [sp, #25] │ │ │ │ strb r2, [sp, #1] │ │ │ │ strb r3, [sp, #7] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ udf #0 │ │ │ │ - cmneq lr, r0, lsl r2 │ │ │ │ + cmneq lr, r4, ror #3 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, ip, lsr r1 │ │ │ │ + cmneq lr, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr r2, [pc, #244] @ 45704c │ │ │ │ - ldr r3, [pc, #244] @ 457050 │ │ │ │ + ldr r2, [pc, #244] @ 457078 │ │ │ │ + ldr r3, [pc, #244] @ 45707c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #144 @ 0x90 │ │ │ │ cmp r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ - beq 45701c │ │ │ │ + beq 457048 │ │ │ │ mov r8, r1 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 456f84 │ │ │ │ + bne 456fb0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, sp │ │ │ │ bl 53d00 │ │ │ │ mov r1, #4 │ │ │ │ strb r1, [sp, #1] │ │ │ │ mvn r1, #0 │ │ │ │ @@ -1050919,28 +1050930,28 @@ │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #7 │ │ │ │ str r4, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ bl 5391c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 456fe8 │ │ │ │ + bne 457014 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ bl 52ed8 │ │ │ │ - ldr r2, [pc, #100] @ 457054 │ │ │ │ - ldr r3, [pc, #92] @ 457050 │ │ │ │ + ldr r2, [pc, #100] @ 457080 │ │ │ │ + ldr r3, [pc, #92] @ 45707c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 457018 │ │ │ │ + bne 457044 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #144 @ 0x90 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sp │ │ │ │ @@ -1050949,38 +1050960,38 @@ │ │ │ │ mvn r3, #0 │ │ │ │ strb r2, [sp, #1] │ │ │ │ strb r3, [sp, #6] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ udf #0 │ │ │ │ - cmneq lr, r0, lsr #1 │ │ │ │ + cmneq lr, r4, ror r0 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r8 │ │ │ │ + ldrdeq r8, [lr, #-252]! @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ - ldr r2, [pc, #988] @ 45744c │ │ │ │ - ldr r3, [pc, #988] @ 457450 │ │ │ │ + ldr r2, [pc, #988] @ 457478 │ │ │ │ + ldr r3, [pc, #988] @ 45747c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #212 @ 0xd4 │ │ │ │ subs r6, r0, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ mov r3, #0 │ │ │ │ moveq r5, r6 │ │ │ │ - bne 4573ec │ │ │ │ + bne 457418 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 457440 │ │ │ │ + beq 45746c │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r6, [r4] │ │ │ │ str r4, [r7] │ │ │ │ bl 53d00 │ │ │ │ @@ -1050998,230 +1051009,230 @@ │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ mov sl, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ strd r8, [sp, #88] @ 0x58 │ │ │ │ bl 54048 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 45715c │ │ │ │ + beq 457188 │ │ │ │ ldr r0, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45712c │ │ │ │ + beq 457158 │ │ │ │ bl 543d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - ldr r2, [pc, #800] @ 457454 │ │ │ │ - ldr r3, [pc, #792] @ 457450 │ │ │ │ + ldr r2, [pc, #800] @ 457480 │ │ │ │ + ldr r3, [pc, #792] @ 45747c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 457448 │ │ │ │ + bne 457474 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #212 @ 0xd4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 456f40 │ │ │ │ + bl 456f6c │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 457114 │ │ │ │ + bne 457140 │ │ │ │ ldrb r2, [sp, #97] @ 0x61 │ │ │ │ ldrh r3, [sp, #98] @ 0x62 │ │ │ │ cmp r2, #3 │ │ │ │ str r3, [r4, #24] │ │ │ │ strh r3, [r4, #68] @ 0x44 │ │ │ │ - bhi 457190 │ │ │ │ + bhi 4571bc │ │ │ │ subs fp, r2, #0 │ │ │ │ movne fp, #1 │ │ │ │ add r8, sp, #4 │ │ │ │ strb fp, [r4, #64] @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ mov r1, #0 │ │ │ │ bl 548ac │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 457114 │ │ │ │ + bne 457140 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 457404 │ │ │ │ + beq 457430 │ │ │ │ mov r0, r8 │ │ │ │ bl 54264 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4571cc │ │ │ │ + bne 4571f8 │ │ │ │ add fp, sp, #8 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #16 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r5, sp, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r8, [sp, #8] │ │ │ │ bl 5391c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 457114 │ │ │ │ + bne 457140 │ │ │ │ strd r2, [r4, #32] │ │ │ │ mov r3, sl │ │ │ │ ldr sl, [sl] │ │ │ │ cmp sl, #0 │ │ │ │ - bne 457218 │ │ │ │ + bne 457244 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r8, #9 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ bl 5391c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 457114 │ │ │ │ - ldr r0, [pc, #500] @ 457458 │ │ │ │ + bne 457140 │ │ │ │ + ldr r0, [pc, #500] @ 457484 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5484c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #80 @ 0x50 │ │ │ │ moveq r1, r0 │ │ │ │ - beq 457290 │ │ │ │ + beq 4572bc │ │ │ │ mov r1, sl │ │ │ │ mov r2, #10 │ │ │ │ bl 53cc4 <__isoc23_strtol@plt> │ │ │ │ mov r1, r0 │ │ │ │ asr sl, r0, #31 │ │ │ │ ldrd r2, [r4, #32] │ │ │ │ str r0, [r4, #208] @ 0xd0 │ │ │ │ mul r3, r1, r3 │ │ │ │ umull r0, ip, r2, r1 │ │ │ │ mla r3, sl, r2, r3 │ │ │ │ - ldr r1, [pc, #432] @ 45745c │ │ │ │ + ldr r1, [pc, #432] @ 457488 │ │ │ │ add r3, r3, ip │ │ │ │ lsr r2, r0, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ and ip, r2, r1 │ │ │ │ and r2, r0, r1 │ │ │ │ add r2, r2, ip │ │ │ │ and r1, r1, r3, lsr #8 │ │ │ │ add r2, r2, r1 │ │ │ │ - ldr r1, [pc, #400] @ 457460 │ │ │ │ + ldr r1, [pc, #400] @ 45748c │ │ │ │ add r2, r2, r3, lsr #28 │ │ │ │ umull ip, r1, r2, r1 │ │ │ │ lsr r1, r1, #3 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ sub r2, r2, r1 │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ - ldr r3, [pc, #368] @ 457464 │ │ │ │ - ldr r1, [pc, #368] @ 457468 │ │ │ │ + ldr r3, [pc, #368] @ 457490 │ │ │ │ + ldr r1, [pc, #368] @ 457494 │ │ │ │ mul r3, r0, r3 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ umull r2, ip, r0, r1 │ │ │ │ - ldr r0, [pc, #356] @ 45746c │ │ │ │ + ldr r0, [pc, #356] @ 457498 │ │ │ │ add r3, r3, ip │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ lsr r3, r3, #2 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 5484c │ │ │ │ subs r3, r0, #0 │ │ │ │ moveq r0, #80 @ 0x50 │ │ │ │ moveq ip, r0 │ │ │ │ - beq 457348 │ │ │ │ + beq 457374 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 53cc4 <__isoc23_strtol@plt> │ │ │ │ mov ip, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mul r2, ip, r2 │ │ │ │ str r0, [r4, #204] @ 0xcc │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ umull r0, r2, r1, ip │ │ │ │ - ldr r1, [pc, #244] @ 45745c │ │ │ │ + ldr r1, [pc, #244] @ 457488 │ │ │ │ add r3, r3, r2 │ │ │ │ lsr r2, r0, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ and ip, r2, r1 │ │ │ │ and r2, r0, r1 │ │ │ │ add r2, r2, ip │ │ │ │ and r1, r1, r3, lsr #8 │ │ │ │ add r2, r2, r1 │ │ │ │ - ldr r1, [pc, #212] @ 457460 │ │ │ │ + ldr r1, [pc, #212] @ 45748c │ │ │ │ add r2, r2, r3, lsr #28 │ │ │ │ umull ip, r1, r2, r1 │ │ │ │ lsr r1, r1, #3 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ sub r2, r2, r1 │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ - ldr r3, [pc, #180] @ 457464 │ │ │ │ - ldr r1, [pc, #180] @ 457468 │ │ │ │ + ldr r3, [pc, #180] @ 457490 │ │ │ │ + ldr r1, [pc, #180] @ 457494 │ │ │ │ mul r3, r0, r3 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ umull r2, ip, r0, r1 │ │ │ │ add r3, r3, ip │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ lsr r3, r3, #2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ add r2, r4, #196 @ 0xc4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #196] @ 0xc4 │ │ │ │ str r2, [r4, #200] @ 0xc8 │ │ │ │ str r3, [r4, #192] @ 0xc0 │ │ │ │ - b 45712c │ │ │ │ + b 457158 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4573f0 │ │ │ │ - b 457098 │ │ │ │ + bne 45741c │ │ │ │ + b 4570c4 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldrh r3, [r2] │ │ │ │ strh r3, [r4, #150] @ 0x96 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ ldrb r0, [r2, #3] │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r1, #8] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ ldrh r3, [r1, #2] │ │ │ │ strh r3, [r4, #66] @ 0x42 │ │ │ │ - b 4571c0 │ │ │ │ + b 4571ec │ │ │ │ mvn r6, #11 │ │ │ │ - b 45712c │ │ │ │ + b 457158 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r8, lsl #31 │ │ │ │ + cmneq lr, ip, asr pc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, asr #29 │ │ │ │ - ldrsbeq r8, [ip], #28 │ │ │ │ + @ instruction: 0x016e8e98 │ │ │ │ + ldrsbeq r8, [ip], #16 │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ svchi 0x005c28f5 │ │ │ │ addgt r5, pc, #10496 @ 0x2900 │ │ │ │ - sbcseq r8, ip, ip, asr #2 │ │ │ │ + sbcseq r8, ip, r0, asr #2 │ │ │ │ ldr ip, [sp] │ │ │ │ strh r1, [r0, #166] @ 0xa6 │ │ │ │ strh r2, [r0, #170] @ 0xaa │ │ │ │ strh r3, [r0, #168] @ 0xa8 │ │ │ │ strh ip, [r0, #162] @ 0xa2 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1051236,61 +1051247,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr lr, [pc, #168] @ 457578 │ │ │ │ + ldr lr, [pc, #168] @ 4575a4 │ │ │ │ mov ip, r3 │ │ │ │ - ldr r3, [pc, #164] @ 45757c │ │ │ │ + ldr r3, [pc, #164] @ 4575a8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [lr, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 457564 │ │ │ │ + beq 457590 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4574fc │ │ │ │ + bne 457528 │ │ │ │ mov r3, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r2, sp │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 5391c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r2, [r4] │ │ │ │ - ldr r2, [pc, #68] @ 457580 │ │ │ │ - ldr r3, [pc, #60] @ 45757c │ │ │ │ + ldr r2, [pc, #68] @ 4575ac │ │ │ │ + ldr r3, [pc, #60] @ 4575a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 457560 │ │ │ │ + bne 45758c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r0, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ stm sp, {r2, ip} │ │ │ │ udf #0 │ │ │ │ - cmneq lr, r4, lsr #22 │ │ │ │ + strdeq r8, [lr, #-168]! @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r8, [lr, #-172]! @ 0xffffff54 │ │ │ │ + @ instruction: 0x016e8a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #1 │ │ │ │ @@ -1051315,52 +1051326,52 @@ │ │ │ │ pop {r4, lr} │ │ │ │ b 543d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #496] @ 4577fc │ │ │ │ - ldr r3, [pc, #496] @ 457800 │ │ │ │ + ldr r2, [pc, #496] @ 457828 │ │ │ │ + ldr r3, [pc, #496] @ 45782c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bne 457768 │ │ │ │ + bne 457794 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 53d00 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 4577f4 │ │ │ │ + beq 457820 │ │ │ │ bl 1d4e5c │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r5, #56] @ 0x38 │ │ │ │ ldrd r2, [sp, #104] @ 0x68 │ │ │ │ tst r6, #1 │ │ │ │ strd r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and r2, r6, #2 │ │ │ │ str r6, [r5, #16] │ │ │ │ - bne 457780 │ │ │ │ + bne 4577ac │ │ │ │ cmp r2, #0 │ │ │ │ - bne 457790 │ │ │ │ + bne 4577bc │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #6 │ │ │ │ streq r3, [sp, #12] │ │ │ │ cmp r6, #0 │ │ │ │ ldrlt r3, [sp, #12] │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ orrlt r3, r3, #8 │ │ │ │ @@ -1051371,723 +1051382,723 @@ │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r6, #1073741824 @ 0x40000000 │ │ │ │ moveq r3, #8 │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, [sp, #104] @ 0x68 │ │ │ │ cmp sl, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - beq 457708 │ │ │ │ + beq 457734 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ - bls 45779c │ │ │ │ + bls 4577c8 │ │ │ │ ldm sl, {r2, r3} │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #256] @ 457804 │ │ │ │ + ldr r3, [pc, #256] @ 457830 │ │ │ │ and r3, r3, r2, lsl #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 5391c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 4577e4 │ │ │ │ + bne 457810 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45611c │ │ │ │ + bl 456148 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r5, [r3] │ │ │ │ - ldr r2, [pc, #200] @ 457808 │ │ │ │ - ldr r3, [pc, #188] @ 457800 │ │ │ │ + ldr r2, [pc, #200] @ 457834 │ │ │ │ + ldr r3, [pc, #188] @ 45782c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4577f0 │ │ │ │ + bne 45781c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 457768 │ │ │ │ + bne 457794 │ │ │ │ mov r4, r3 │ │ │ │ - b 457640 │ │ │ │ + b 45766c │ │ │ │ orr r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - beq 4576a8 │ │ │ │ + beq 4576d4 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 4576a8 │ │ │ │ + b 4576d4 │ │ │ │ sub r2, r3, #80 @ 0x50 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ orrhi r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 457708 │ │ │ │ + beq 457734 │ │ │ │ ldr r2, [sl, #4] │ │ │ │ ldr r3, [sl] │ │ │ │ lsr r2, r2, #4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsl r2, r3, #8 │ │ │ │ lsl r3, r3, #9 │ │ │ │ and r2, r2, #32512 @ 0x7f00 │ │ │ │ and r3, r3, #196608 @ 0x30000 │ │ │ │ orr r3, r2, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - b 457708 │ │ │ │ + b 457734 │ │ │ │ mov r0, r5 │ │ │ │ bl 543d8 │ │ │ │ - b 457738 │ │ │ │ + b 457764 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mvn r4, #11 │ │ │ │ - b 457738 │ │ │ │ - cmneq lr, ip, ror #19 │ │ │ │ + b 457764 │ │ │ │ + cmneq lr, r0, asr #19 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strheq r8, [lr, #-136]! @ 0xffffff78 │ │ │ │ + cmneq lr, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #440] @ 4579dc │ │ │ │ + ldr ip, [pc, #440] @ 457a08 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #436] @ 4579e0 │ │ │ │ + ldr r1, [pc, #436] @ 457a0c │ │ │ │ ldr r3, [r0] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r3, r0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bne 4578a0 │ │ │ │ + bne 4578cc │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ str r6, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 4578c4 │ │ │ │ + beq 4578f0 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #360] @ 4579e4 │ │ │ │ - ldr r3, [pc, #352] @ 4579e0 │ │ │ │ + ldr r2, [pc, #360] @ 457a10 │ │ │ │ + ldr r3, [pc, #352] @ 457a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 4579d8 │ │ │ │ + bne 457a04 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4578a0 │ │ │ │ + bne 4578cc │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ mov r3, r2 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r5] │ │ │ │ - bne 457870 │ │ │ │ + bne 45789c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - ldr r1, [pc, #280] @ 4579e8 │ │ │ │ + ldr r1, [pc, #280] @ 457a14 │ │ │ │ add r2, sp, #4 │ │ │ │ bl 520ec │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5] │ │ │ │ - bne 457874 │ │ │ │ + bne 4578a0 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ - bne 457870 │ │ │ │ + bne 45789c │ │ │ │ ldr r6, [r4] │ │ │ │ mov r2, #1 │ │ │ │ add r5, r6, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 45796c │ │ │ │ + bne 457998 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45794c │ │ │ │ + beq 457978 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457870 │ │ │ │ + beq 45789c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ - b 457870 │ │ │ │ + b 45789c │ │ │ │ add r2, r6, #196 @ 0xc4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #200] @ 0xc8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2] │ │ │ │ str r3, [r6, #200] @ 0xc8 │ │ │ │ - b 457920 │ │ │ │ + b 45794c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 45799c │ │ │ │ + beq 4579c8 │ │ │ │ ldr r3, [r6, #192] @ 0xc0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ mov r7, r3 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r7 │ │ │ │ mov r3, r0 │ │ │ │ - beq 4579cc │ │ │ │ - b 457978 │ │ │ │ + beq 4579f8 │ │ │ │ + b 4579a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r7 │ │ │ │ - bne 4579b0 │ │ │ │ + bne 4579dc │ │ │ │ cmp r7, #0 │ │ │ │ - bne 45799c │ │ │ │ - b 457914 │ │ │ │ + bne 4579c8 │ │ │ │ + b 457940 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, ip, asr #15 │ │ │ │ + cmneq lr, r0, lsr #15 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, ip, ror r7 │ │ │ │ + cmneq lr, r0, asr r7 │ │ │ │ andgt r6, r8, sl, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #456] @ 457bd0 │ │ │ │ - ldr r3, [pc, #456] @ 457bd4 │ │ │ │ + ldr r2, [pc, #456] @ 457bfc │ │ │ │ + ldr r3, [pc, #456] @ 457c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ subs r5, r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bne 457aec │ │ │ │ + bne 457b18 │ │ │ │ add r6, r5, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457b64 │ │ │ │ + bne 457b90 │ │ │ │ ldr ip, [r5, #200] @ 0xc8 │ │ │ │ add r3, r5, #196 @ 0xc4 │ │ │ │ cmp r3, ip │ │ │ │ sub ip, ip, #48 @ 0x30 │ │ │ │ - bne 457a84 │ │ │ │ - b 457b04 │ │ │ │ + bne 457ab0 │ │ │ │ + b 457b30 │ │ │ │ ldr ip, [ip, #52] @ 0x34 │ │ │ │ cmp r3, ip │ │ │ │ sub ip, ip, #48 @ 0x30 │ │ │ │ - beq 457b04 │ │ │ │ + beq 457b30 │ │ │ │ ldr lr, [ip, #72] @ 0x48 │ │ │ │ cmp lr, r8 │ │ │ │ - bne 457a74 │ │ │ │ + bne 457aa0 │ │ │ │ ldr r1, [ip, #4] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4561ec │ │ │ │ + bl 456218 │ │ │ │ mvn r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457b30 │ │ │ │ - ldr r2, [pc, #276] @ 457bd8 │ │ │ │ - ldr r3, [pc, #268] @ 457bd4 │ │ │ │ + bne 457b5c │ │ │ │ + ldr r2, [pc, #276] @ 457c04 │ │ │ │ + ldr r3, [pc, #268] @ 457c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 457bcc │ │ │ │ + bne 457bf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 457aec │ │ │ │ + bne 457b18 │ │ │ │ mov r4, r3 │ │ │ │ - b 457a30 │ │ │ │ + b 457a5c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - ldr r1, [pc, #204] @ 457bdc │ │ │ │ + ldr r1, [pc, #204] @ 457c08 │ │ │ │ mov r2, sp │ │ │ │ bl 520ec │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 457b48 │ │ │ │ + beq 457b74 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457abc │ │ │ │ + beq 457ae8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r5, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ - b 457abc │ │ │ │ + b 457ae8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4561ec │ │ │ │ + bl 456218 │ │ │ │ mov r4, r0 │ │ │ │ - b 457b1c │ │ │ │ + b 457b48 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 457ba8 │ │ │ │ + bne 457bd4 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r9 │ │ │ │ mov r1, r0 │ │ │ │ - bne 457b80 │ │ │ │ + bne 457bac │ │ │ │ cmp r9, #0 │ │ │ │ - bne 457b6c │ │ │ │ - b 457a5c │ │ │ │ + bne 457b98 │ │ │ │ + b 457a88 │ │ │ │ ldr r1, [r5, #192] @ 0xc0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r9 │ │ │ │ mov r1, r0 │ │ │ │ - beq 457b9c │ │ │ │ - b 457bac │ │ │ │ + beq 457bc8 │ │ │ │ + b 457bd8 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r8, [lr, #-80]! @ 0xffffffb0 │ │ │ │ + cmneq lr, r4, asr #11 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, lsr r5 │ │ │ │ + cmneq lr, r8, lsl #10 │ │ │ │ andsgt r6, r0, fp, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ ldr r5, [r1] │ │ │ │ mov r7, r1 │ │ │ │ - beq 457c0c │ │ │ │ + beq 457c38 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ bl 1d5068 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 457c28 │ │ │ │ + beq 457c54 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ bl 1d4ec4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457c30 │ │ │ │ + beq 457c5c │ │ │ │ str r6, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [r5] │ │ │ │ cmp r8, #0 │ │ │ │ mov r4, r8 │ │ │ │ - bne 457cb0 │ │ │ │ + bne 457cdc │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 457cc8 │ │ │ │ + beq 457cf4 │ │ │ │ add r9, r8, #192 @ 0xc0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457d00 │ │ │ │ + bne 457d2c │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ bl 1d4e5c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 457cd8 │ │ │ │ + beq 457d04 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457d68 │ │ │ │ + bne 457d94 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 457ca0 │ │ │ │ + beq 457ccc │ │ │ │ ldr r1, [r5, #8] │ │ │ │ bl 527dc │ │ │ │ mov r0, r5 │ │ │ │ bl 543d8 │ │ │ │ str r6, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 457cb0 │ │ │ │ + bne 457cdc │ │ │ │ mov r4, r3 │ │ │ │ - b 457c40 │ │ │ │ + b 457c6c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 53490 │ │ │ │ - b 457c8c │ │ │ │ + b 457cb8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ str sl, [r5, #52] @ 0x34 │ │ │ │ str sl, [r5, #48] @ 0x30 │ │ │ │ bl 53490 │ │ │ │ - b 457c78 │ │ │ │ + b 457ca4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 457d2c │ │ │ │ + beq 457d58 │ │ │ │ ldr r1, [r8, #192] @ 0xc0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ mov sl, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, sl │ │ │ │ mov r1, r0 │ │ │ │ - beq 457d5c │ │ │ │ - b 457d0c │ │ │ │ + beq 457d88 │ │ │ │ + b 457d38 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ mov sl, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, sl │ │ │ │ mov r1, r0 │ │ │ │ - bne 457d40 │ │ │ │ + bne 457d6c │ │ │ │ cmp sl, #0 │ │ │ │ - bne 457d2c │ │ │ │ - b 457c68 │ │ │ │ + bne 457d58 │ │ │ │ + b 457c94 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r8, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ - b 457c8c │ │ │ │ + b 457cb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #356] @ 457f00 │ │ │ │ - ldr r3, [pc, #356] @ 457f04 │ │ │ │ + ldr r2, [pc, #356] @ 457f2c │ │ │ │ + ldr r3, [pc, #356] @ 457f30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ subs r5, r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bne 457e48 │ │ │ │ + bne 457e74 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ add r6, r5, #192 @ 0xc0 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457e7c │ │ │ │ + bne 457ea8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sp │ │ │ │ bl 54624 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 457e60 │ │ │ │ + beq 457e8c │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 457ec0 │ │ │ │ - ldr r2, [pc, #232] @ 457f08 │ │ │ │ - ldr r3, [pc, #224] @ 457f04 │ │ │ │ + bne 457eec │ │ │ │ + ldr r2, [pc, #232] @ 457f34 │ │ │ │ + ldr r3, [pc, #224] @ 457f30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 457efc │ │ │ │ + bne 457f28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 457e48 │ │ │ │ + bne 457e74 │ │ │ │ mov r4, r3 │ │ │ │ - b 457dc4 │ │ │ │ + b 457df0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4561ec │ │ │ │ + bl 456218 │ │ │ │ mov r4, r0 │ │ │ │ - b 457e04 │ │ │ │ + b 457e30 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 457ed8 │ │ │ │ + bne 457f04 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r9 │ │ │ │ mov r1, r0 │ │ │ │ - bne 457e98 │ │ │ │ + bne 457ec4 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 457e84 │ │ │ │ - b 457dec │ │ │ │ + bne 457eb0 │ │ │ │ + b 457e18 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r5, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ - b 457e18 │ │ │ │ + b 457e44 │ │ │ │ ldr r1, [r5, #192] @ 0xc0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r9 │ │ │ │ mov r1, r0 │ │ │ │ - beq 457eb4 │ │ │ │ - b 457edc │ │ │ │ + beq 457ee0 │ │ │ │ + b 457f08 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, ip, asr r2 │ │ │ │ + cmneq lr, r0, lsr r2 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - ldrdeq r8, [lr, #-24]! @ 0xffffffe8 │ │ │ │ + cmneq lr, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #380] @ 4580a4 │ │ │ │ - ldr r3, [pc, #380] @ 4580a8 │ │ │ │ + ldr r2, [pc, #380] @ 4580d0 │ │ │ │ + ldr r3, [pc, #380] @ 4580d4 │ │ │ │ ldr sl, [r0, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r9, sl, #8 │ │ │ │ add sl, sl, #81920 @ 0x14000 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [sl, #8] │ │ │ │ - bge 458044 │ │ │ │ + bge 458070 │ │ │ │ add r3, r1, #1 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r9, r9, r3, lsl #3 │ │ │ │ add r3, sp, #16 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, sl │ │ │ │ mov r4, #0 │ │ │ │ mov sl, r9 │ │ │ │ mov r5, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - b 457fc8 │ │ │ │ + b 457ff4 │ │ │ │ add r3, r0, r1, lsl #3 │ │ │ │ str r7, [r0, r1, lsl #3] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r3, r8 │ │ │ │ str r1, [r6, #8] │ │ │ │ - ble 45803c │ │ │ │ + ble 458068 │ │ │ │ ldr r3, [sl, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [r9] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr ip, [fp, #8] │ │ │ │ ldr r0, [fp, #4] │ │ │ │ cmp ip, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bhi 457f98 │ │ │ │ + bhi 457fc4 │ │ │ │ lsl r1, r1, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 549d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 458080 │ │ │ │ + beq 4580ac │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [fp, #8] │ │ │ │ lsl lr, r1, #1 │ │ │ │ cmp r3, r1, lsl #1 │ │ │ │ str r0, [fp, #4] │ │ │ │ - bcs 457f98 │ │ │ │ + bcs 457fc4 │ │ │ │ sub r3, r3, #-536870911 @ 0xe0000001 │ │ │ │ add ip, r0, r1, lsl #4 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ sub ip, ip, #8 │ │ │ │ strd r4, [r3, #8]! │ │ │ │ cmp ip, r3 │ │ │ │ - bne 458028 │ │ │ │ + bne 458054 │ │ │ │ str lr, [fp, #8] │ │ │ │ - b 457f98 │ │ │ │ + b 457fc4 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ - ldr r2, [pc, #84] @ 4580ac │ │ │ │ - ldr r3, [pc, #76] @ 4580a8 │ │ │ │ + ldr r2, [pc, #84] @ 4580d8 │ │ │ │ + ldr r3, [pc, #76] @ 4580d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 45807c │ │ │ │ + bne 4580a8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #40] @ 4580b0 │ │ │ │ - ldr r2, [pc, #40] @ 4580b4 │ │ │ │ + ldr r3, [pc, #40] @ 4580dc │ │ │ │ + ldr r2, [pc, #40] @ 4580e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mvn r0, #11 │ │ │ │ - b 458050 │ │ │ │ - cmneq lr, ip, asr #1 │ │ │ │ + b 45807c │ │ │ │ + cmneq lr, r0, lsr #1 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r0, lsr #31 │ │ │ │ - cmneq r0, r0, ror r1 │ │ │ │ - ldrsheq r7, [ip], #56 @ 0x38 │ │ │ │ + cmneq lr, r4, ror pc │ │ │ │ + cmneq r0, r4, asr #2 │ │ │ │ + sbcseq r7, ip, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 4581f8 │ │ │ │ + beq 458224 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 4580d8 │ │ │ │ + bne 458104 │ │ │ │ ldr r0, [r2, #24] │ │ │ │ mov r3, r1 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ bl 528b4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 458110 │ │ │ │ + bne 45813c │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 458118 │ │ │ │ + beq 458144 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [r5] │ │ │ │ mov r1, r4 │ │ │ │ add r4, r7, #192 @ 0xc0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 458190 │ │ │ │ + bne 4581bc │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 458170 │ │ │ │ + beq 45819c │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 458110 │ │ │ │ + beq 45813c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r7, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ - b 458110 │ │ │ │ + b 45813c │ │ │ │ ldr r2, [r7, #200] @ 0xc8 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ add r1, r7, #196 @ 0xc4 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ str r3, [r2] │ │ │ │ str r3, [r7, #200] @ 0xc8 │ │ │ │ - b 458144 │ │ │ │ + b 458170 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 4581bc │ │ │ │ + beq 4581e8 │ │ │ │ ldr r1, [r7, #192] @ 0xc0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ - beq 4581ec │ │ │ │ - b 45819c │ │ │ │ + beq 458218 │ │ │ │ + b 4581c8 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ - bne 4581d0 │ │ │ │ + bne 4581fc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4581bc │ │ │ │ - b 458138 │ │ │ │ + bne 4581e8 │ │ │ │ + b 458164 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #192 @ 0xc0 │ │ │ │ @@ -1052095,74 +1052106,74 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 45826c │ │ │ │ + bne 458298 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4561ec │ │ │ │ + bl 456218 │ │ │ │ mvn r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5068 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 4582b0 │ │ │ │ + bne 4582dc │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r0, #2 │ │ │ │ - bne 4582cc │ │ │ │ + bne 4582f8 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e6e60 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ - bne 458288 │ │ │ │ + bne 4582b4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 458274 │ │ │ │ - b 458238 │ │ │ │ + bne 4582a0 │ │ │ │ + b 458264 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #192] @ 0xc0 │ │ │ │ bl 2e6e20 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r5, #192] @ 0xc0 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ bl 1d6098 │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ - beq 4582a4 │ │ │ │ - b 4582d0 │ │ │ │ + beq 4582d0 │ │ │ │ + b 4582fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, r1, #5 │ │ │ │ mov r6, r0 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ bl 549c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 45835c │ │ │ │ + beq 458388 │ │ │ │ add r0, r3, #4 │ │ │ │ add r1, r3, #12 │ │ │ │ add r2, r3, #20 │ │ │ │ str r0, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r6, [r3] │ │ │ │ mov r0, #0 │ │ │ │ @@ -1052182,15 +1052193,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - beq 458408 │ │ │ │ + beq 458434 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ add r1, r4, r5, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -1052215,27 +1052226,27 @@ │ │ │ │ str ip, [r0, #28] │ │ │ │ str r2, [r1, #44] @ 0x2c │ │ │ │ str r3, [r4, #28] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 53a54 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 45839c │ │ │ │ + bne 4583c8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ cmp ip, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 458490 │ │ │ │ + beq 4584bc │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ str r3, [r0, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [ip, #12] │ │ │ │ add r1, r4, r5, lsl #3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r0, ip │ │ │ │ @@ -1052249,298 +1052260,298 @@ │ │ │ │ str r4, [r0, #44] @ 0x2c │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 53a54 │ │ │ │ subs ip, r0, #0 │ │ │ │ - bne 458450 │ │ │ │ + bne 45847c │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r2, [pc, #448] @ 458680 │ │ │ │ - ldr r3, [pc, #448] @ 458684 │ │ │ │ + ldr r2, [pc, #448] @ 4586ac │ │ │ │ + ldr r3, [pc, #448] @ 4586b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ cmp sl, #0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 458604 │ │ │ │ + beq 458630 │ │ │ │ ldr r6, [sl, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 4585dc │ │ │ │ + beq 458608 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ add fp, r6, #81920 @ 0x14000 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ add r8, r6, #8 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [fp, #8] │ │ │ │ - beq 45863c │ │ │ │ + beq 458668 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, fp │ │ │ │ - b 458560 │ │ │ │ + b 45858c │ │ │ │ add r3, r0, r1, lsl #3 │ │ │ │ str r7, [r0, r1, lsl #3] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r6, #8] │ │ │ │ - beq 458638 │ │ │ │ + beq 458664 │ │ │ │ ldr fp, [r8], #40 @ 0x28 │ │ │ │ ldr r9, [sl] │ │ │ │ ldr r1, [fp, #4] │ │ │ │ ldr ip, [r9, #8] │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp ip, r1 │ │ │ │ str fp, [sp, #16] │ │ │ │ - bhi 458534 │ │ │ │ + bhi 458560 │ │ │ │ lsl r1, r1, #4 │ │ │ │ bl 549d8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 458660 │ │ │ │ + beq 45868c │ │ │ │ ldr r1, [fp, #4] │ │ │ │ ldr r3, [r9, #8] │ │ │ │ lsl lr, r1, #1 │ │ │ │ cmp r3, r1, lsl #1 │ │ │ │ str r0, [r9, #4] │ │ │ │ - bcs 458534 │ │ │ │ + bcs 458560 │ │ │ │ sub r3, r3, #-536870911 @ 0xe0000001 │ │ │ │ add ip, r0, r1, lsl #4 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ sub ip, ip, #8 │ │ │ │ strd r4, [r3, #8]! │ │ │ │ cmp r3, ip │ │ │ │ - bne 4585b8 │ │ │ │ + bne 4585e4 │ │ │ │ str lr, [r9, #8] │ │ │ │ - b 458534 │ │ │ │ + b 458560 │ │ │ │ add r1, r1, #21 │ │ │ │ add r1, sl, r1, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ ldr r3, [sl, #80] @ 0x50 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [sl, #80] @ 0x50 │ │ │ │ - bne 4585cc │ │ │ │ + bne 4585f8 │ │ │ │ mov r0, #0 │ │ │ │ add r1, sl, #52 @ 0x34 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ mov r0, sl │ │ │ │ bl 543d8 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #120] @ 458688 │ │ │ │ + ldr r2, [pc, #120] @ 4586b4 │ │ │ │ str r3, [r9] │ │ │ │ - ldr r3, [pc, #108] @ 458684 │ │ │ │ + ldr r3, [pc, #108] @ 4586b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 45867c │ │ │ │ + bne 4586a8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ bl 543d8 │ │ │ │ ldr r6, [sl, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 458508 │ │ │ │ + bne 458534 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - b 4585dc │ │ │ │ - ldr r3, [pc, #36] @ 45868c │ │ │ │ - ldr r2, [pc, #36] @ 458690 │ │ │ │ + b 458608 │ │ │ │ + ldr r3, [pc, #36] @ 4586b8 │ │ │ │ + ldr r2, [pc, #36] @ 4586bc │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 458540 │ │ │ │ + b 45856c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r8, lsr fp │ │ │ │ + cmneq lr, ip, lsl #22 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, ror #19 │ │ │ │ - @ instruction: 0x01702b90 │ │ │ │ - sbcseq r6, ip, ip, lsl lr │ │ │ │ + strheq r7, [lr, #-152]! @ 0xffffff68 │ │ │ │ + cmneq r0, r4, ror #22 │ │ │ │ + sbcseq r6, ip, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #504] @ 4588a8 │ │ │ │ + ldr r2, [pc, #504] @ 4588d4 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #492] @ 4588ac │ │ │ │ + ldr r3, [pc, #492] @ 4588d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r9, [r5] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r9, #0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ - bne 458764 │ │ │ │ + bne 458790 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ ldr sl, [r8, #20] │ │ │ │ bl 53d00 │ │ │ │ ldr r4, [r8, #16] │ │ │ │ cmp r4, #-2147483647 @ 0x80000001 │ │ │ │ mov r3, r0 │ │ │ │ - bne 45888c │ │ │ │ + bne 4588b8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r0, [r9, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ bl 5391c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 45877c │ │ │ │ - ldr r2, [pc, #372] @ 4588b0 │ │ │ │ - ldr r3, [pc, #364] @ 4588ac │ │ │ │ + beq 4587a8 │ │ │ │ + ldr r2, [pc, #372] @ 4588dc │ │ │ │ + ldr r3, [pc, #364] @ 4588d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 458894 │ │ │ │ + bne 4588c0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 458764 │ │ │ │ + bne 458790 │ │ │ │ mov r9, r3 │ │ │ │ - b 4586e8 │ │ │ │ + b 458714 │ │ │ │ add r1, r6, #21 │ │ │ │ lsl r1, r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ bl 549c0 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 4588a0 │ │ │ │ + beq 4588cc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [fp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #268] @ 4588b4 │ │ │ │ + ldr r1, [pc, #268] @ 4588e0 │ │ │ │ mov r0, #1 │ │ │ │ str r2, [fp, #60] @ 0x3c │ │ │ │ bl 549c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp, #40] @ 0x28 │ │ │ │ str r0, [fp, #36] @ 0x24 │ │ │ │ - beq 458898 │ │ │ │ + beq 4588c4 │ │ │ │ ldr r2, [sl] │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ tst r2, #4 │ │ │ │ str r8, [fp, #4] │ │ │ │ str fp, [sp, #28] │ │ │ │ str r5, [fp] │ │ │ │ str r1, [fp, #24] │ │ │ │ - beq 458874 │ │ │ │ - ldr r2, [pc, #208] @ 4588b8 │ │ │ │ + beq 4588a0 │ │ │ │ + ldr r2, [pc, #208] @ 4588e4 │ │ │ │ mov r4, #-2147483646 @ 0x80000002 │ │ │ │ str r2, [fp, #24] │ │ │ │ mov r8, #0 │ │ │ │ cmp r6, #0 │ │ │ │ str r4, [fp, #56] @ 0x38 │ │ │ │ str r8, [fp, #80] @ 0x50 │ │ │ │ - ble 45885c │ │ │ │ + ble 458888 │ │ │ │ mov r2, r8 │ │ │ │ - b 458820 │ │ │ │ + b 45884c │ │ │ │ ldr r2, [fp, #80] @ 0x50 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r6 │ │ │ │ str r2, [fp, #80] @ 0x50 │ │ │ │ - bge 45885c │ │ │ │ + bge 458888 │ │ │ │ ldr r4, [fp, #56] @ 0x38 │ │ │ │ add r2, r2, #21 │ │ │ │ add ip, fp, r2, lsl #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ str ip, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 4575f0 │ │ │ │ + bl 45761c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 458808 │ │ │ │ + beq 458834 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 4584a8 │ │ │ │ + bl 4584d4 │ │ │ │ mov r9, r4 │ │ │ │ - b 458734 │ │ │ │ + b 458760 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, fp, #44 @ 0x2c │ │ │ │ str r2, [fp, #44] @ 0x2c │ │ │ │ str r2, [fp, #48] @ 0x30 │ │ │ │ str fp, [r3] │ │ │ │ - b 458734 │ │ │ │ + b 458760 │ │ │ │ tst r2, #2 │ │ │ │ ldreq r4, [fp, #56] @ 0x38 │ │ │ │ - ldrne r2, [pc, #56] @ 4588bc │ │ │ │ + ldrne r2, [pc, #56] @ 4588e8 │ │ │ │ orreq r4, r4, #-2147483648 @ 0x80000000 │ │ │ │ strne r2, [fp, #24] │ │ │ │ - b 4587ec │ │ │ │ + b 458818 │ │ │ │ mvn r9, #21 │ │ │ │ - b 458734 │ │ │ │ + b 458760 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, fp │ │ │ │ bl 543d8 │ │ │ │ mvn r9, #11 │ │ │ │ - b 458734 │ │ │ │ - cmneq lr, ip, lsr r9 │ │ │ │ + b 458760 │ │ │ │ + cmneq lr, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - strheq r7, [lr, #-140]! @ 0xffffff74 │ │ │ │ + @ instruction: 0x016e7890 │ │ │ │ andeq r4, r1, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ push {r4, lr} │ │ │ │ add r4, r0, r1, lsl #3 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 458918 │ │ │ │ + beq 458944 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ - b 4588e4 │ │ │ │ + b 458910 │ │ │ │ mov r1, r3 │ │ │ │ mov r3, lr │ │ │ │ ldr lr, [r3, #40] @ 0x28 │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp lr, #0 │ │ │ │ str r2, [ip, #4] │ │ │ │ str ip, [r2] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #4] │ │ │ │ str r3, [r3] │ │ │ │ - bne 4588dc │ │ │ │ + bne 458908 │ │ │ │ str lr, [r4, #40] @ 0x28 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r3, [r0, #32] │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ sub r3, r3, r1 │ │ │ │ @@ -1052551,31 +1052562,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ - b 458960 │ │ │ │ + b 45898c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4588c0 │ │ │ │ + bl 4588ec │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ - bne 458958 │ │ │ │ + bne 458984 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 458998 │ │ │ │ + beq 4589c4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 543d8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 458980 │ │ │ │ + bne 4589ac │ │ │ │ mov r0, r4 │ │ │ │ bl 543d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -1052589,44 +1052600,44 @@ │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ cmp r1, r8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 458a5c │ │ │ │ + beq 458a88 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r2, r0 │ │ │ │ - beq 458a5c │ │ │ │ + beq 458a88 │ │ │ │ ldr ip, [r4, #60] @ 0x3c │ │ │ │ cmp ip, #0 │ │ │ │ - bne 458a1c │ │ │ │ + bne 458a48 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, r0 │ │ │ │ - beq 458a30 │ │ │ │ + beq 458a5c │ │ │ │ mov r3, r0 │ │ │ │ str ip, [r3], #8 │ │ │ │ ldr ip, [r4, #64] @ 0x40 │ │ │ │ str r3, [r4, #28] │ │ │ │ str ip, [r0, #4] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ sub r2, r2, r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 4589bc │ │ │ │ + bl 4589e8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 458ad0 │ │ │ │ + beq 458afc │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ cmp r3, r1 │ │ │ │ ldrcc r2, [r2, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ ldrcc r3, [r2, r3, lsl #3] │ │ │ │ @@ -1052653,69 +1052664,69 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [r0] │ │ │ │ - ldr r1, [pc, #1408] @ 459074 │ │ │ │ + ldr r1, [pc, #1408] @ 4590a0 │ │ │ │ ldr r6, [r3] │ │ │ │ - ldr r3, [pc, #1404] @ 459078 │ │ │ │ + ldr r3, [pc, #1404] @ 4590a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r6 │ │ │ │ - bne 458ec8 │ │ │ │ + bne 458ef4 │ │ │ │ ldr r3, [r2, #16] │ │ │ │ cmp r3, #-2147483647 @ 0x80000001 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bne 458e10 │ │ │ │ + bne 458e3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 458b54 │ │ │ │ + beq 458b80 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 4589bc │ │ │ │ + bl 4589e8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 458e10 │ │ │ │ + beq 458e3c │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, r4, #81920 @ 0x14000 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 458e0c │ │ │ │ + beq 458e38 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, r4, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, r4, #40960 @ 0xa000 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #1200] @ 45907c │ │ │ │ + ldr r3, [pc, #1200] @ 4590a8 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ tst r3, #1 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -1052729,15 +1052740,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str fp, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bne 458ee0 │ │ │ │ + bne 458f0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r1, #24] │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ bl 5391c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -1052758,15 +1052769,15 @@ │ │ │ │ mul sl, lr, sl │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ add r3, r1, r3 │ │ │ │ asr r1, lr, #31 │ │ │ │ mla r1, r9, r1, sl │ │ │ │ umull r8, sl, r9, lr │ │ │ │ - ldr r2, [pc, #1000] @ 459080 │ │ │ │ + ldr r2, [pc, #1000] @ 4590ac │ │ │ │ add r9, r1, sl │ │ │ │ lsr r1, ip, #20 │ │ │ │ orr r1, r1, r3, lsl #12 │ │ │ │ and lr, ip, r2 │ │ │ │ and r1, r1, r2 │ │ │ │ lsr sl, r8, #20 │ │ │ │ orr sl, sl, r9, lsl #12 │ │ │ │ @@ -1052775,41 +1052786,41 @@ │ │ │ │ and sl, sl, r2 │ │ │ │ add lr, lr, r1 │ │ │ │ and r1, r8, r2 │ │ │ │ add r1, r1, sl │ │ │ │ and r2, r2, r9, lsr #8 │ │ │ │ add r1, r1, r2 │ │ │ │ add r2, r1, r9, lsr #28 │ │ │ │ - ldr r1, [pc, #936] @ 459084 │ │ │ │ + ldr r1, [pc, #936] @ 4590b0 │ │ │ │ add lr, lr, r3, lsr #28 │ │ │ │ umull sl, r1, lr, r1 │ │ │ │ lsr r1, r1, #3 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ sub lr, lr, r1 │ │ │ │ - ldr r1, [pc, #908] @ 459084 │ │ │ │ + ldr r1, [pc, #908] @ 4590b0 │ │ │ │ subs lr, ip, lr │ │ │ │ umull ip, r1, r2, r1 │ │ │ │ - ldr ip, [pc, #900] @ 459088 │ │ │ │ + ldr ip, [pc, #900] @ 4590b4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ sub r2, r2, r1 │ │ │ │ - ldr r1, [pc, #884] @ 45908c │ │ │ │ + ldr r1, [pc, #884] @ 4590b8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ mul r1, lr, r1 │ │ │ │ subs r2, r8, r2 │ │ │ │ mla ip, r3, ip, r1 │ │ │ │ - ldr r3, [pc, #864] @ 45908c │ │ │ │ + ldr r3, [pc, #864] @ 4590b8 │ │ │ │ mov r1, ip │ │ │ │ mul r3, r2, r3 │ │ │ │ - ldr ip, [pc, #848] @ 459088 │ │ │ │ + ldr ip, [pc, #848] @ 4590b4 │ │ │ │ sbc r9, r9, #0 │ │ │ │ mla ip, r9, ip, r3 │ │ │ │ - ldr r9, [pc, #836] @ 459088 │ │ │ │ + ldr r9, [pc, #836] @ 4590b4 │ │ │ │ mov r3, ip │ │ │ │ umull ip, r8, lr, r9 │ │ │ │ cmp r0, #0 │ │ │ │ add r1, r1, r8 │ │ │ │ lsr ip, ip, #2 │ │ │ │ orr ip, ip, r1, lsl #30 │ │ │ │ lsr r1, r1, #2 │ │ │ │ @@ -1052818,23 +1052829,23 @@ │ │ │ │ umull r1, ip, r2, r9 │ │ │ │ add r3, r3, ip │ │ │ │ lsr r2, r1, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ lsr r3, r3, #2 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ - bne 458fe4 │ │ │ │ + bne 459010 │ │ │ │ ldr lr, [r7, #8] │ │ │ │ cmp lr, #0 │ │ │ │ addgt r1, r4, #48 @ 0x30 │ │ │ │ - ble 458e00 │ │ │ │ + ble 458e2c │ │ │ │ ldr r3, [r1, #-16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r1, #-40] @ 0xffffffd8 │ │ │ │ - bne 458dc8 │ │ │ │ + bne 458df4 │ │ │ │ ldr r2, [r1, #-12] │ │ │ │ ldrd r8, [r1, #-8] │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ strd r8, [r3, #24] │ │ │ │ bic r2, r2, #3 │ │ │ │ orreq r2, r2, #1 │ │ │ │ @@ -1052849,79 +1052860,79 @@ │ │ │ │ strne r2, [r3, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #-68] @ 0xffffffbc │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r2, [r3, #76] @ 0x4c │ │ │ │ orrne r2, r2, #256 @ 0x100 │ │ │ │ strne r2, [r3, #76] @ 0x4c │ │ │ │ cmp r0, lr │ │ │ │ - bne 458d94 │ │ │ │ + bne 458dc0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 458b88 │ │ │ │ + bne 458bb4 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ add fp, r8, #81920 @ 0x14000 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r9, #0 │ │ │ │ addgt r8, r8, #48 @ 0x30 │ │ │ │ movgt r4, r9 │ │ │ │ addgt r7, sp, #32 │ │ │ │ - bgt 458e60 │ │ │ │ - b 458f00 │ │ │ │ + bgt 458e8c │ │ │ │ + b 458f2c │ │ │ │ add r3, r0, r1, lsl #3 │ │ │ │ str r4, [r0, r1, lsl #3] │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ ldr r3, [fp, #8] │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r3 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ - bge 458f00 │ │ │ │ + bge 458f2c │ │ │ │ ldr sl, [r8, #-40] @ 0xffffffd8 │ │ │ │ ldr r6, [r5] │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldmib r6, {r0, r3} │ │ │ │ str sl, [sp, #32] │ │ │ │ cmp r3, r1 │ │ │ │ - bhi 458e34 │ │ │ │ + bhi 458e60 │ │ │ │ lsl r1, r1, #4 │ │ │ │ bl 549d8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45902c │ │ │ │ + beq 459058 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsl ip, r1, #1 │ │ │ │ cmp r3, r1, lsl #1 │ │ │ │ str r0, [r6, #4] │ │ │ │ - bcs 458e34 │ │ │ │ + bcs 458e60 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ add r2, r0, r1, lsl #4 │ │ │ │ str r4, [r3] │ │ │ │ str r4, [r3, #4] │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bne 458eac │ │ │ │ + bne 458ed8 │ │ │ │ str ip, [r6, #8] │ │ │ │ - b 458e34 │ │ │ │ + b 458e60 │ │ │ │ mov r3, fp │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ - bne 458ec8 │ │ │ │ + bne 458ef4 │ │ │ │ mov fp, r3 │ │ │ │ - b 458b2c │ │ │ │ + b 458b58 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, fp │ │ │ │ add r8, r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 456380 │ │ │ │ + bl 4563ac │ │ │ │ str r8, [sp, #20] │ │ │ │ - b 458c20 │ │ │ │ + b 458c4c │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, r2, #81920 @ 0x14000 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [r2, #8] │ │ │ │ @@ -1052931,32 +1052942,32 @@ │ │ │ │ strd r6, [r2, #24] │ │ │ │ strd r6, [r2, #32] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r3, r5 │ │ │ │ mov r1, r3 │ │ │ │ sub r2, r2, #4 │ │ │ │ sub r3, r3, #4 │ │ │ │ - bne 458f78 │ │ │ │ - ldr r2, [pc, #320] @ 459090 │ │ │ │ - ldr r3, [pc, #292] @ 459078 │ │ │ │ + bne 458fa4 │ │ │ │ + ldr r2, [pc, #320] @ 4590bc │ │ │ │ + ldr r3, [pc, #292] @ 4590a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 459028 │ │ │ │ + bne 459054 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r3, #24] │ │ │ │ add r0, r3, #20 │ │ │ │ cmp r0, ip │ │ │ │ add lr, r3, #12 │ │ │ │ - beq 458fa8 │ │ │ │ + beq 458fd4 │ │ │ │ str lr, [ip] │ │ │ │ ldr lr, [r3, #20] │ │ │ │ ldr ip, [r3, #16] │ │ │ │ str ip, [lr, #4] │ │ │ │ ldr r4, [r3, #24] │ │ │ │ str lr, [ip] │ │ │ │ str r4, [r3, #16] │ │ │ │ @@ -1052969,65 +1052980,65 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ add r1, r2, #4 │ │ │ │ cmp r1, r5 │ │ │ │ sub r0, r3, #4 │ │ │ │ mov r3, r2 │ │ │ │ - bne 458f74 │ │ │ │ - b 458f48 │ │ │ │ - ldr r3, [pc, #168] @ 459094 │ │ │ │ + bne 458fa0 │ │ │ │ + b 458f74 │ │ │ │ + ldr r3, [pc, #168] @ 4590c0 │ │ │ │ rsb r0, r0, #0 │ │ │ │ ldr r7, [pc, r3] │ │ │ │ ldr r8, [sp, #28] │ │ │ │ bl 5376c │ │ │ │ - ldr r2, [pc, #152] @ 459098 │ │ │ │ + ldr r2, [pc, #152] @ 4590c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 456380 │ │ │ │ - b 458e10 │ │ │ │ + bl 4563ac │ │ │ │ + b 458e3c │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [pc, #104] @ 45909c │ │ │ │ - ldr r3, [pc, #64] @ 459078 │ │ │ │ + ldr r2, [pc, #104] @ 4590c8 │ │ │ │ + ldr r3, [pc, #64] @ 4590a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 459028 │ │ │ │ - ldr r3, [pc, #72] @ 4590a0 │ │ │ │ - ldr r2, [pc, #72] @ 4590a4 │ │ │ │ + bne 459054 │ │ │ │ + ldr r3, [pc, #72] @ 4590cc │ │ │ │ + ldr r2, [pc, #72] @ 4590d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - cmneq lr, r0, lsl #10 │ │ │ │ + ldrdeq r7, [lr, #-68]! @ 0xffffffbc │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq r0, r8, lsr #12 │ │ │ │ + ldrsheq r2, [r0, #-92]! @ 0xffffffa4 │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ addgt r5, pc, #10496 @ 0x2900 │ │ │ │ svchi 0x005c28f5 │ │ │ │ - cmneq lr, r8, lsr #1 │ │ │ │ - cmneq r0, ip, lsl #4 │ │ │ │ - sbcseq r6, ip, r8, asr #9 │ │ │ │ - cmneq lr, r4, asr #31 │ │ │ │ - cmneq r0, r0, lsr #3 │ │ │ │ - sbcseq r6, ip, ip, lsr #8 │ │ │ │ + cmneq lr, ip, ror r0 │ │ │ │ + cmneq r0, r0, ror #3 │ │ │ │ + ldrheq r6, [ip], #76 @ 0x4c │ │ │ │ + @ instruction: 0x016e6f98 │ │ │ │ + cmneq r0, r4, ror r1 │ │ │ │ + sbcseq r6, ip, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ lsl r4, r2, #1 │ │ │ │ ldr r7, [r0] │ │ │ │ tst r2, #2 │ │ │ │ @@ -1053046,33 +1053057,33 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr fp, [r0, #40] @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bcs 45918c │ │ │ │ + bcs 4591b8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r9, [r7] │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r6, r0 │ │ │ │ - bne 459314 │ │ │ │ + bne 459340 │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 45918c │ │ │ │ + beq 4591b8 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ ands r1, r3, r4 │ │ │ │ - beq 459304 │ │ │ │ + beq 459330 │ │ │ │ sub r4, r4, #2 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ ands r4, r4, r3, lsr #2 │ │ │ │ - bne 459498 │ │ │ │ + bne 4594c4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r8, #16] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -1053081,23 +1053092,23 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, fp, #81920 @ 0x14000 │ │ │ │ ldr sl, [r3, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp sl, #1024 @ 0x400 │ │ │ │ - beq 459304 │ │ │ │ + beq 459330 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r4, #2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [r7] │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ - beq 459348 │ │ │ │ + beq 459374 │ │ │ │ add r0, r3, #81920 @ 0x14000 │ │ │ │ ldr lr, [r0, #32] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds lr, r2, lr │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ ldr r9, [r8, #56] @ 0x38 │ │ │ │ @@ -1053105,32 +1053116,32 @@ │ │ │ │ ldr r2, [r8, #60] @ 0x3c │ │ │ │ cmp r9, lr │ │ │ │ str r2, [sp, #32] │ │ │ │ sbcs r2, r2, r1 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ add r0, r0, #32 │ │ │ │ - bcs 459514 │ │ │ │ + bcs 459540 │ │ │ │ tst r4, #2 │ │ │ │ - beq 459234 │ │ │ │ + beq 459260 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r0, #-8] │ │ │ │ ldr lr, [r0, #-4] │ │ │ │ adds r2, r1, r2 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adc lr, r1, lr │ │ │ │ ldr r1, [r8, #48] @ 0x30 │ │ │ │ cmp r1, r2 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ sbcs r1, r1, lr │ │ │ │ - bcs 45937c │ │ │ │ + bcs 4593a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r9, [r2, #8] │ │ │ │ cmp r9, #0 │ │ │ │ - ble 459304 │ │ │ │ + ble 459330 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ @@ -1053139,76 +1053150,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r3, #-20] @ 0xffffffec │ │ │ │ add r2, r2, #1 │ │ │ │ tst r1, #4 │ │ │ │ - beq 4592f8 │ │ │ │ + beq 459324 │ │ │ │ tst r1, #2 │ │ │ │ - beq 4592f8 │ │ │ │ + beq 459324 │ │ │ │ ldr lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [r0, #-8] │ │ │ │ ldr r1, [lr, #8] │ │ │ │ ldr r7, [lr, #12] │ │ │ │ adds sl, r1, r4 │ │ │ │ ldr lr, [r0, #-4] │ │ │ │ ldr r4, [r8, #48] @ 0x30 │ │ │ │ adc lr, r7, lr │ │ │ │ cmp r4, sl │ │ │ │ ldr r4, [r8, #52] @ 0x34 │ │ │ │ sbcs r4, r4, lr │ │ │ │ - bcc 4592f8 │ │ │ │ + bcc 459324 │ │ │ │ mov r4, #2 │ │ │ │ str r4, [r3, #-20] @ 0xffffffec │ │ │ │ stmdb r0, {sl, lr} │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r4, [r0, #4] │ │ │ │ subs r1, lr, r1 │ │ │ │ sbc r4, r4, r7 │ │ │ │ str r1, [r0] │ │ │ │ adds r1, ip, r1 │ │ │ │ str r4, [r0, #4] │ │ │ │ adc r4, r5, r4 │ │ │ │ cmp r6, r1 │ │ │ │ sbcs lr, fp, r4 │ │ │ │ - bcs 4594f0 │ │ │ │ + bcs 45951c │ │ │ │ cmp r2, r9 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ - bne 459278 │ │ │ │ + bne 4592a4 │ │ │ │ mov r8, #0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ ldr r7, [r6] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr ip, [r7, #8] │ │ │ │ str r2, [sp] │ │ │ │ cmp ip, r2 │ │ │ │ - bls 45918c │ │ │ │ + bls 4591b8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - bne 45913c │ │ │ │ - b 45918c │ │ │ │ + bne 459168 │ │ │ │ + b 4591b8 │ │ │ │ add r3, r3, #81920 @ 0x14000 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr lr, [r3, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r2, r1, r2 │ │ │ │ adc lr, r3, lr │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r8, #52] @ 0x34 │ │ │ │ sbcs r3, r3, lr │ │ │ │ - bcc 459304 │ │ │ │ + bcc 459330 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r8, sl, sl, lsl #2 │ │ │ │ @@ -1053236,15 +1053247,15 @@ │ │ │ │ ldr r9, [r7, #4] │ │ │ │ str r5, [r2, #8] │ │ │ │ str ip, [r2, #12] │ │ │ │ str r4, [r2, #32] │ │ │ │ add r8, fp, r8 │ │ │ │ strd r0, [fp, r3] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ - bls 459434 │ │ │ │ + bls 459460 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ add r3, r9, ip, lsl #3 │ │ │ │ str r8, [r9, ip, lsl #3] │ │ │ │ mov r1, #1 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r6, [r3, #4] │ │ │ │ bl 1d5068 │ │ │ │ @@ -1053252,105 +1053263,105 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ lsl r1, r3, #4 │ │ │ │ bl 549d8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 459524 │ │ │ │ + beq 459550 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ lsl r4, ip, #1 │ │ │ │ cmp r1, ip, lsl #1 │ │ │ │ str r9, [r7, #4] │ │ │ │ - bcs 459410 │ │ │ │ + bcs 45943c │ │ │ │ sub r1, r1, #-536870911 @ 0xe0000001 │ │ │ │ add lr, r9, ip, lsl #4 │ │ │ │ add r1, r9, r1, lsl #3 │ │ │ │ sub lr, lr, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [r1, #8]! │ │ │ │ cmp lr, r1 │ │ │ │ - bne 459480 │ │ │ │ + bne 4594ac │ │ │ │ mov r9, r0 │ │ │ │ str r4, [r7, #8] │ │ │ │ - b 459410 │ │ │ │ + b 45943c │ │ │ │ add r3, fp, #81920 @ 0x14000 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r3, #24] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ adds r4, r2, r0 │ │ │ │ ldr r5, [r9, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ ldr ip, [r9, #52] @ 0x34 │ │ │ │ adc r0, lr, r0 │ │ │ │ cmp r5, r4 │ │ │ │ sbcs ip, ip, r0 │ │ │ │ add ip, r3, #32 │ │ │ │ - bcc 459304 │ │ │ │ + bcc 459330 │ │ │ │ str r0, [r3, #28] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r4, [r3, #24] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #32] │ │ │ │ sbc r3, r2, lr │ │ │ │ str r3, [ip, #4] │ │ │ │ - b 45915c │ │ │ │ + b 459188 │ │ │ │ mov lr, r1 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 45938c │ │ │ │ - ldr r3, [pc, #24] @ 459544 │ │ │ │ - ldr r2, [pc, #24] @ 459548 │ │ │ │ + b 4593b8 │ │ │ │ + ldr r3, [pc, #24] @ 459570 │ │ │ │ + ldr r2, [pc, #24] @ 459574 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459304 │ │ │ │ - cmneq r0, ip, asr #25 │ │ │ │ - sbcseq r5, ip, r4, asr pc │ │ │ │ + b 459330 │ │ │ │ + cmneq r0, r0, lsr #25 │ │ │ │ + sbcseq r5, ip, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ str ip, [sp] │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ - bl 4566d0 │ │ │ │ + bl 4566fc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [r3], #4 │ │ │ │ str r3, [r5, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #652] @ 45983c │ │ │ │ + ldr r2, [pc, #652] @ 459868 │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #648] @ 459840 │ │ │ │ + ldr r3, [pc, #648] @ 45986c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1053358,105 +1053369,105 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ mov r5, #0 │ │ │ │ cmp r3, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r2, [r4] │ │ │ │ - bhi 45964c │ │ │ │ + bhi 459678 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ cmp r3, r1 │ │ │ │ - bge 4596b8 │ │ │ │ + bge 4596e4 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ ldr r9, [r2, #84] @ 0x54 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ - beq 459644 │ │ │ │ + beq 459670 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r9, #56 @ 0x38 │ │ │ │ bl 1d5068 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r2, r3 │ │ │ │ streq r5, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ - b 4596fc │ │ │ │ + b 459728 │ │ │ │ cmp r1, r3 │ │ │ │ streq r9, [r4, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ add r8, r8, #81920 @ 0x14000 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ add r6, r6, r3 │ │ │ │ cmp r6, #1024 @ 0x400 │ │ │ │ - bcs 4597d8 │ │ │ │ + bcs 459804 │ │ │ │ ldr r3, [r8, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, r3 │ │ │ │ cmp r7, #512 @ 0x200 │ │ │ │ - bcs 4597d8 │ │ │ │ + bcs 459804 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4590a8 │ │ │ │ + bl 4590d4 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #436] @ 459844 │ │ │ │ - ldr r3, [pc, #428] @ 459840 │ │ │ │ + ldr r2, [pc, #436] @ 459870 │ │ │ │ + ldr r3, [pc, #428] @ 45986c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 45981c │ │ │ │ + bne 459848 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r2] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldrd sl, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp] │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ - bl 4575f0 │ │ │ │ + bl 45761c │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 459688 │ │ │ │ + bne 4596b4 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ cmp r9, #0 │ │ │ │ mov r3, r1 │ │ │ │ - beq 459650 │ │ │ │ + beq 45967c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459714 │ │ │ │ + beq 459740 │ │ │ │ add r8, r8, #81920 @ 0x14000 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 459810 │ │ │ │ + bne 45983c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r9 │ │ │ │ - bl 459c28 │ │ │ │ + bl 459c54 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 459688 │ │ │ │ + bne 4596b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4589bc │ │ │ │ + bl 4589e8 │ │ │ │ add r1, r4, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 457be0 │ │ │ │ + bl 457c0c │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ lsr r3, r3, #2 │ │ │ │ orr r3, r3, r0, lsl #30 │ │ │ │ sub r3, r3, r2 │ │ │ │ @@ -1053465,81 +1053476,81 @@ │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r0, [r4, #68] @ 0x44 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #32] │ │ │ │ - bl 4590a8 │ │ │ │ - ldr r2, [pc, #160] @ 459848 │ │ │ │ - ldr r3, [pc, #148] @ 459840 │ │ │ │ + bl 4590d4 │ │ │ │ + ldr r2, [pc, #160] @ 459874 │ │ │ │ + ldr r3, [pc, #148] @ 45986c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 45981c │ │ │ │ + bne 459848 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 45984c │ │ │ │ + b 459878 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4597fc │ │ │ │ + beq 459828 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 459820 │ │ │ │ + bne 45984c │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4590a8 │ │ │ │ - b 4597a0 │ │ │ │ + bl 4590d4 │ │ │ │ + b 4597cc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4590a8 │ │ │ │ - b 4597a0 │ │ │ │ + bl 4590d4 │ │ │ │ + b 4597cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 458ad8 │ │ │ │ - b 459714 │ │ │ │ + bl 458b04 │ │ │ │ + b 459740 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4590a8 │ │ │ │ - b 4597a0 │ │ │ │ - cmneq lr, r4, asr #20 │ │ │ │ + bl 4590d4 │ │ │ │ + b 4597cc │ │ │ │ + cmneq lr, r8, lsl sl │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r8, ror #18 │ │ │ │ - cmneq lr, r0, asr r8 │ │ │ │ + cmneq lr, ip, lsr r9 │ │ │ │ + cmneq lr, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r3, r0, #44 @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - beq 459a68 │ │ │ │ + beq 459a94 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ mov r3, #0 │ │ │ │ lsl r2, r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459594 │ │ │ │ + bl 4595c0 │ │ │ │ subs r1, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bne 459a3c │ │ │ │ + bne 459a68 │ │ │ │ add r3, r4, #81920 @ 0x14000 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr fp, [r3, #12] │ │ │ │ ldmib r6, {r2, r3} │ │ │ │ add r9, r6, #12 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ @@ -1053549,328 +1053560,328 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #4 │ │ │ │ str r2, [r6, #8] │ │ │ │ str r3, [r2] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ cmp r4, r9 │ │ │ │ - beq 459a84 │ │ │ │ + beq 459ab0 │ │ │ │ str r8, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ - b 45990c │ │ │ │ + b 459938 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, r9 │ │ │ │ - beq 459998 │ │ │ │ + beq 4599c4 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4590a8 │ │ │ │ + bl 4590d4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4599d8 │ │ │ │ + beq 459a04 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 459900 │ │ │ │ + beq 45992c │ │ │ │ ldr fp, [r4, #8] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 4566d0 │ │ │ │ + bl 4566fc │ │ │ │ ldr r8, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r8, #4 │ │ │ │ mov sl, r8 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r7, [sl], #8 │ │ │ │ ldr ip, [r4, #28] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr r1, [fp, #4] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r4, #24] │ │ │ │ str ip, [sp] │ │ │ │ - bl 4566d0 │ │ │ │ + bl 4566fc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str sl, [r5, #28] │ │ │ │ cmp r4, r9 │ │ │ │ str r7, [r8, #4] │ │ │ │ - bne 45990c │ │ │ │ + bne 459938 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ mov fp, r9 │ │ │ │ cmp fp, r4 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r3, r6, #20 │ │ │ │ - beq 459a98 │ │ │ │ + beq 459ac4 │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r3, [r6, #24] │ │ │ │ str fp, [r6, #12] │ │ │ │ str fp, [r6, #16] │ │ │ │ - b 459a40 │ │ │ │ + b 459a6c │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ cmp r3, r9 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ ldr sl, [sp, #28] │ │ │ │ streq r9, [r6, #12] │ │ │ │ - beq 459a1c │ │ │ │ + beq 459a48 │ │ │ │ add r2, r6, #20 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 457f0c │ │ │ │ + bl 457f38 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 459a90 │ │ │ │ + bne 459abc │ │ │ │ cmp sl, #0 │ │ │ │ - bne 459a4c │ │ │ │ + bne 459a78 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ mov sl, r4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ - bne 459884 │ │ │ │ + bne 4598b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 459594 │ │ │ │ + b 4595c0 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ str r4, [r6, #12] │ │ │ │ - b 459a40 │ │ │ │ + b 459a6c │ │ │ │ mvn r9, #11 │ │ │ │ - b 459a40 │ │ │ │ + b 459a6c │ │ │ │ str fp, [r6, #12] │ │ │ │ - b 459a40 │ │ │ │ + b 459a6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 45984c │ │ │ │ + b 459878 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ - ldr r1, [pc, #312] @ 459c1c │ │ │ │ - ldr r3, [pc, #312] @ 459c20 │ │ │ │ + ldr r1, [pc, #312] @ 459c48 │ │ │ │ + ldr r3, [pc, #312] @ 459c4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bne 459bcc │ │ │ │ + bne 459bf8 │ │ │ │ tst r6, #768 @ 0x300 │ │ │ │ - beq 459be8 │ │ │ │ + beq 459c14 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ cmp r3, r1 │ │ │ │ - bls 459b4c │ │ │ │ + bls 459b78 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 459b4c │ │ │ │ + beq 459b78 │ │ │ │ mov r0, r7 │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45984c │ │ │ │ + bl 459878 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ and r3, r6, #512 @ 0x200 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 459bf0 │ │ │ │ + beq 459c1c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bne 459c0c │ │ │ │ + bne 459c38 │ │ │ │ tst r6, #1024 @ 0x400 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [sp, #8] │ │ │ │ add r2, sp, #4 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #66 @ 0x42 │ │ │ │ bl 54048 │ │ │ │ cmp r0, #0 │ │ │ │ streq r0, [r5, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #124] @ 459c24 │ │ │ │ - ldr r3, [pc, #116] @ 459c20 │ │ │ │ + ldr r2, [pc, #124] @ 459c50 │ │ │ │ + ldr r3, [pc, #116] @ 459c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 459c18 │ │ │ │ + bne 459c44 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 459bcc │ │ │ │ + bne 459bf8 │ │ │ │ tst r6, #768 @ 0x300 │ │ │ │ mov r4, r3 │ │ │ │ - bne 459b14 │ │ │ │ + bne 459b40 │ │ │ │ mov r0, #0 │ │ │ │ - b 459ba0 │ │ │ │ + b 459bcc │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ tst r2, #512 @ 0x200 │ │ │ │ - bne 459b5c │ │ │ │ + bne 459b88 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459be8 │ │ │ │ + beq 459c14 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 459b74 │ │ │ │ + b 459ba0 │ │ │ │ bl 522a8 <__stack_chk_fail@plt> │ │ │ │ - cmneq lr, r4, lsl r5 │ │ │ │ + cmneq lr, r8, ror #9 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - cmneq lr, r0, asr r4 │ │ │ │ + cmneq lr, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [r0] │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp ip, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bne 459c78 │ │ │ │ + bne 459ca4 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 459c98 │ │ │ │ + beq 459cc4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 459ac8 │ │ │ │ + b 459af4 │ │ │ │ mov r3, ip │ │ │ │ ldr ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ - bne 459c78 │ │ │ │ + bne 459ca4 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ mov ip, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 459c60 │ │ │ │ + bne 459c8c │ │ │ │ ldrd r8, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr ip, [ip, #24] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ bl 52110 │ │ │ │ cmn r0, #1 │ │ │ │ strne r0, [r4, #32] │ │ │ │ - bne 459c60 │ │ │ │ + bne 459c8c │ │ │ │ str r6, [r4, #32] │ │ │ │ bl 53820 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r0, r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ subs r7, r2, #0 │ │ │ │ add r8, r8, #81920 @ 0x14000 │ │ │ │ ldr sl, [r8, #8] │ │ │ │ - ble 459d60 │ │ │ │ + ble 459d8c │ │ │ │ mov r6, r0 │ │ │ │ add r9, r1, #4 │ │ │ │ mov fp, #2 │ │ │ │ mov r4, r9 │ │ │ │ mov r5, #0 │ │ │ │ - b 459d2c │ │ │ │ + b 459d58 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ - beq 459d60 │ │ │ │ + beq 459d8c │ │ │ │ ldmda r4, {r1, r2} │ │ │ │ mov r0, r6 │ │ │ │ - bl 4590a8 │ │ │ │ + bl 4590d4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 459d1c │ │ │ │ + bne 459d48 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 457f0c │ │ │ │ + bl 457f38 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 459d98 │ │ │ │ + bne 459dc4 │ │ │ │ cmp fp, #1 │ │ │ │ - bne 459d68 │ │ │ │ + bne 459d94 │ │ │ │ mov r0, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 458ad8 │ │ │ │ + bl 458b04 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 459594 │ │ │ │ + bl 4595c0 │ │ │ │ ldr r8, [r6, #40] @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ add r8, r8, #81920 @ 0x14000 │ │ │ │ ldr sl, [r8, #8] │ │ │ │ - b 459d10 │ │ │ │ + b 459d3c │ │ │ │ mvn r0, #11 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #1 │ │ │ │ - b 45984c │ │ │ │ + b 459878 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bcs 45a7c0 │ │ │ │ + bcs 45a7ec │ │ │ │ mov ip, r1 │ │ │ │ - ldr r1, [pc, #3248] @ 45aa88 │ │ │ │ + ldr r1, [pc, #3248] @ 45aab4 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -1053878,7554 +1053889,7554 @@ │ │ │ │ sub r3, fp, r3 │ │ │ │ lsr r1, r7, #13 │ │ │ │ and r1, r1, #7 │ │ │ │ lsr r6, r7, #29 │ │ │ │ str r1, [sp, #20] │ │ │ │ bics r1, r6, #2 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r1, [pc, #3188] @ 45aa8c │ │ │ │ + ldr r1, [pc, #3188] @ 45aab8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r4, r2, #3 │ │ │ │ asr r3, r3, #2 │ │ │ │ and r5, r1, r7, lsl #2 │ │ │ │ - bne 45a5b4 │ │ │ │ - ldr r2, [pc, #3168] @ 45aa90 │ │ │ │ + bne 45a5e0 │ │ │ │ + ldr r2, [pc, #3168] @ 45aabc │ │ │ │ mov r1, #1 │ │ │ │ and r8, r2, r7, lsr #18 │ │ │ │ - ldr r2, [pc, #3160] @ 45aa94 │ │ │ │ + ldr r2, [pc, #3160] @ 45aac0 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 45a5d0 │ │ │ │ - ldr r2, [pc, #3140] @ 45aa98 │ │ │ │ + beq 45a5fc │ │ │ │ + ldr r2, [pc, #3140] @ 45aac4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3120] @ 45aa9c │ │ │ │ + ldr r3, [pc, #3120] @ 45aac8 │ │ │ │ add fp, fp, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #5 │ │ │ │ - bhi 459e9c │ │ │ │ + bhi 459ec8 │ │ │ │ add r3, r3, r6 │ │ │ │ ldrh r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3088] @ 45aaa0 │ │ │ │ + ldr r2, [pc, #3088] @ 45aacc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ sub r4, r8, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r6, [sp, #16] │ │ │ │ - bne 45a7c8 │ │ │ │ - ldr r3, [pc, #3044] @ 45aaa4 │ │ │ │ + bne 45a7f4 │ │ │ │ + ldr r3, [pc, #3044] @ 45aad0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ mov r9, #0 │ │ │ │ - ldr r2, [pc, #3028] @ 45aaa8 │ │ │ │ + ldr r2, [pc, #3028] @ 45aad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bls 45a58c │ │ │ │ - ldr r3, [pc, #2992] @ 45aaac │ │ │ │ + bls 45a5b8 │ │ │ │ + ldr r3, [pc, #2992] @ 45aad8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 45a0f8 │ │ │ │ + bhi 45a124 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ lsl r7, r5, #16 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2956] @ 45aab0 │ │ │ │ + ldr r2, [pc, #2956] @ 45aadc │ │ │ │ ldrh r3, [r3, #98] @ 0x62 │ │ │ │ lsr r1, r7, #16 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a620 │ │ │ │ - ldr r2, [pc, #2940] @ 45aab4 │ │ │ │ + bhi 45a64c │ │ │ │ + ldr r2, [pc, #2940] @ 45aae0 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a680 │ │ │ │ - ldr r2, [pc, #2932] @ 45aab8 │ │ │ │ + bhi 45a6ac │ │ │ │ + ldr r2, [pc, #2932] @ 45aae4 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a650 │ │ │ │ - ldr r3, [pc, #2924] @ 45aabc │ │ │ │ + bls 45a67c │ │ │ │ + ldr r3, [pc, #2924] @ 45aae8 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 480f38 │ │ │ │ + bl 480f64 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45a000 │ │ │ │ + bne 45a02c │ │ │ │ cmp r6, #0 │ │ │ │ add fp, fp, #4 │ │ │ │ - beq 45a350 │ │ │ │ + beq 45a37c │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r4, r4, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ movne r9, #0 │ │ │ │ - beq 459ec4 │ │ │ │ + beq 459ef0 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bls 45a034 │ │ │ │ - ldr r3, [pc, #2844] @ 45aac0 │ │ │ │ + bls 45a060 │ │ │ │ + ldr r3, [pc, #2844] @ 45aaec │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 45a9d0 │ │ │ │ + bhi 45a9fc │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ lsl r7, r5, #16 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2808] @ 45aac4 │ │ │ │ + ldr r2, [pc, #2808] @ 45aaf0 │ │ │ │ ldrh r3, [r3, #106] @ 0x6a │ │ │ │ lsr r1, r7, #16 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a608 │ │ │ │ - ldr r2, [pc, #2792] @ 45aac8 │ │ │ │ + bhi 45a634 │ │ │ │ + ldr r2, [pc, #2792] @ 45aaf4 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a5f0 │ │ │ │ - ldr r3, [pc, #2784] @ 45aacc │ │ │ │ + bls 45a61c │ │ │ │ + ldr r3, [pc, #2784] @ 45aaf8 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4be964 │ │ │ │ + bl 4be990 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 459f64 │ │ │ │ + beq 459f90 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 45a4dc │ │ │ │ + beq 45a508 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r4, r4, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459ecc │ │ │ │ + beq 459ef8 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bhi 459f9c │ │ │ │ + bhi 459fc8 │ │ │ │ lsl r7, r5, #16 │ │ │ │ lsr r3, r7, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4661ec │ │ │ │ + bl 466218 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bne 45a518 │ │ │ │ - ldr r2, [pc, #2676] @ 45aad0 │ │ │ │ + bne 45a544 │ │ │ │ + ldr r2, [pc, #2676] @ 45aafc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r9, #0 │ │ │ │ - b 45a590 │ │ │ │ + b 45a5bc │ │ │ │ lsl r7, r5, #16 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2628] @ 45aad4 │ │ │ │ + ldr r2, [pc, #2628] @ 45ab00 │ │ │ │ ldrh r3, [r3, #102] @ 0x66 │ │ │ │ lsr r1, r7, #16 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a638 │ │ │ │ - ldr r2, [pc, #2612] @ 45aad8 │ │ │ │ + bhi 45a664 │ │ │ │ + ldr r2, [pc, #2612] @ 45ab04 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a668 │ │ │ │ - ldr r2, [pc, #2604] @ 45aadc │ │ │ │ + bhi 45a694 │ │ │ │ + ldr r2, [pc, #2604] @ 45ab08 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a718 │ │ │ │ - ldr r2, [pc, #2596] @ 45aae0 │ │ │ │ + bhi 45a744 │ │ │ │ + ldr r2, [pc, #2596] @ 45ab0c │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a700 │ │ │ │ - ldr r3, [pc, #2588] @ 45aae4 │ │ │ │ + bls 45a72c │ │ │ │ + ldr r3, [pc, #2588] @ 45ab10 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 48a61c │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #2568] @ 45aae8 │ │ │ │ + bl 48a648 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #2568] @ 45ab14 │ │ │ │ lsl r1, r5, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 45e83c │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #2540] @ 45aaec │ │ │ │ - ldr r2, [pc, #2540] @ 45aaf0 │ │ │ │ + bl 45e868 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #2540] @ 45ab18 │ │ │ │ + ldr r2, [pc, #2540] @ 45ab1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459f5c │ │ │ │ + b 459f88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2440] @ 45aab0 │ │ │ │ + ldr r2, [pc, #2440] @ 45aadc │ │ │ │ ldrh r3, [r3, #98] @ 0x62 │ │ │ │ lsl r7, r5, #16 │ │ │ │ cmp r3, r2 │ │ │ │ lsr r0, r7, #16 │ │ │ │ - bhi 45a744 │ │ │ │ - ldr r2, [pc, #2420] @ 45aab4 │ │ │ │ + bhi 45a770 │ │ │ │ + ldr r2, [pc, #2420] @ 45aae0 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a80c │ │ │ │ - ldr r2, [pc, #2412] @ 45aab8 │ │ │ │ + bhi 45a838 │ │ │ │ + ldr r2, [pc, #2412] @ 45aae4 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a7ec │ │ │ │ - bl 480bc4 │ │ │ │ + bls 45a818 │ │ │ │ + bl 480bf0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45a6dc │ │ │ │ - ldr r2, [pc, #2444] @ 45aaf4 │ │ │ │ + bne 45a708 │ │ │ │ + ldr r2, [pc, #2444] @ 45ab20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459ef4 │ │ │ │ + b 459f20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2404] @ 45aaf8 │ │ │ │ + ldr r2, [pc, #2404] @ 45ab24 │ │ │ │ ldrh r3, [r3, #104] @ 0x68 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a730 │ │ │ │ - ldr r2, [pc, #2392] @ 45aafc │ │ │ │ + bhi 45a75c │ │ │ │ + ldr r2, [pc, #2392] @ 45ab28 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a7f8 │ │ │ │ - ldr r2, [pc, #2384] @ 45ab00 │ │ │ │ + bhi 45a824 │ │ │ │ + ldr r2, [pc, #2384] @ 45ab2c │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a830 │ │ │ │ + bhi 45a85c │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45a698 │ │ │ │ - ldr r2, [pc, #2368] @ 45ab04 │ │ │ │ + bne 45a6c4 │ │ │ │ + ldr r2, [pc, #2368] @ 45ab30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459ef4 │ │ │ │ + b 459f20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2328] @ 45ab08 │ │ │ │ + ldr r2, [pc, #2328] @ 45ab34 │ │ │ │ ldrh r3, [r3, #106] @ 0x6a │ │ │ │ lsl r7, r5, #16 │ │ │ │ cmp r3, r2 │ │ │ │ lsr r0, r7, #16 │ │ │ │ - bhi 45a750 │ │ │ │ - ldr r2, [pc, #2308] @ 45ab0c │ │ │ │ - cmp r3, r2 │ │ │ │ - bhi 45a818 │ │ │ │ - ldr r2, [pc, #2300] @ 45ab10 │ │ │ │ + bhi 45a77c │ │ │ │ + ldr r2, [pc, #2308] @ 45ab38 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 45a844 │ │ │ │ - ldr r2, [pc, #2212] @ 45aac4 │ │ │ │ + ldr r2, [pc, #2300] @ 45ab3c │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 45a870 │ │ │ │ + ldr r2, [pc, #2212] @ 45aaf0 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a90c │ │ │ │ - ldr r2, [pc, #2204] @ 45aac8 │ │ │ │ + bhi 45a938 │ │ │ │ + ldr r2, [pc, #2204] @ 45aaf4 │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a85c │ │ │ │ - bl 4bc368 │ │ │ │ + bls 45a888 │ │ │ │ + bl 4bc394 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - beq 45a760 │ │ │ │ - ldr r2, [pc, #2252] @ 45ab14 │ │ │ │ + beq 45a78c │ │ │ │ + ldr r2, [pc, #2252] @ 45ab40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459fc0 │ │ │ │ + b 459fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #2216] @ 45ab18 │ │ │ │ + ldr r2, [pc, #2216] @ 45ab44 │ │ │ │ ldrh r3, [r3, #102] @ 0x66 │ │ │ │ lsl r7, r5, #16 │ │ │ │ cmp r3, r2 │ │ │ │ lsr r0, r7, #16 │ │ │ │ - bhi 45a788 │ │ │ │ - ldr r2, [pc, #2196] @ 45ab1c │ │ │ │ - cmp r3, r2 │ │ │ │ - bhi 45a824 │ │ │ │ - ldr r2, [pc, #2112] @ 45aad4 │ │ │ │ + bhi 45a7b4 │ │ │ │ + ldr r2, [pc, #2196] @ 45ab48 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 45a850 │ │ │ │ - ldr r2, [pc, #2104] @ 45aad8 │ │ │ │ + ldr r2, [pc, #2112] @ 45ab00 │ │ │ │ + cmp r3, r2 │ │ │ │ + bhi 45a87c │ │ │ │ + ldr r2, [pc, #2104] @ 45ab04 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a918 │ │ │ │ - ldr r2, [pc, #2096] @ 45aadc │ │ │ │ + bhi 45a944 │ │ │ │ + ldr r2, [pc, #2096] @ 45ab08 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 45a8c4 │ │ │ │ - ldr r2, [pc, #2088] @ 45aae0 │ │ │ │ + bhi 45a8f0 │ │ │ │ + ldr r2, [pc, #2088] @ 45ab0c │ │ │ │ cmp r3, r2 │ │ │ │ - bls 45a9a0 │ │ │ │ - bl 4826ac │ │ │ │ + bls 45a9cc │ │ │ │ + bl 4826d8 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - beq 45a798 │ │ │ │ - ldr r2, [pc, #2124] @ 45ab20 │ │ │ │ + beq 45a7c4 │ │ │ │ + ldr r2, [pc, #2124] @ 45ab4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 45a084 │ │ │ │ + b 45a0b0 │ │ │ │ lsl r7, r5, #16 │ │ │ │ lsr r7, r7, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45abf0 │ │ │ │ + bl 45ac1c │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bne 45a49c │ │ │ │ - ldr r2, [pc, #2064] @ 45ab24 │ │ │ │ + bne 45a4c8 │ │ │ │ + ldr r2, [pc, #2064] @ 45ab50 │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2036] @ 45ab28 │ │ │ │ + ldr r3, [pc, #2036] @ 45ab54 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 45e83c │ │ │ │ + bl 45e868 │ │ │ │ cmp r6, #0 │ │ │ │ add fp, fp, #4 │ │ │ │ - bne 459f70 │ │ │ │ + bne 459f9c │ │ │ │ cmp r4, #0 │ │ │ │ sub r4, r4, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 459ec4 │ │ │ │ + beq 459ef0 │ │ │ │ mov r9, r6 │ │ │ │ - b 459f94 │ │ │ │ - ldr r2, [pc, #1972] @ 45ab2c │ │ │ │ + b 459fc0 │ │ │ │ + ldr r2, [pc, #1972] @ 45ab58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ mov r6, r8 │ │ │ │ sub r4, r8, #1 │ │ │ │ - bls 45a9ac │ │ │ │ - ldr r3, [pc, #1932] @ 45ab30 │ │ │ │ + bls 45a9d8 │ │ │ │ + ldr r3, [pc, #1932] @ 45ab5c │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 45a45c │ │ │ │ + b 45a488 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 45a950 │ │ │ │ + beq 45a97c │ │ │ │ cmp r4, #3 │ │ │ │ - beq 45a924 │ │ │ │ + beq 45a950 │ │ │ │ cmp r4, #1 │ │ │ │ - beq 45a88c │ │ │ │ - ldr r2, [pc, #1888] @ 45ab34 │ │ │ │ + beq 45a8b8 │ │ │ │ + ldr r2, [pc, #1888] @ 45ab60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ subne r4, r8, #1 │ │ │ │ movne r6, r8 │ │ │ │ - bne 459eb8 │ │ │ │ - ldr r2, [pc, #1856] @ 45ab38 │ │ │ │ + bne 459ee4 │ │ │ │ + ldr r2, [pc, #1856] @ 45ab64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r3, fp │ │ │ │ - bls 45a7c0 │ │ │ │ + bls 45a7ec │ │ │ │ ldr r3, [r2] │ │ │ │ - b 459df0 │ │ │ │ - ldr r2, [pc, #1816] @ 45ab3c │ │ │ │ + b 459e1c │ │ │ │ + ldr r2, [pc, #1816] @ 45ab68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ sub r4, r8, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bls 45a8f4 │ │ │ │ - ldr r3, [pc, #1780] @ 45ab40 │ │ │ │ + bls 45a920 │ │ │ │ + ldr r3, [pc, #1780] @ 45ab6c │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #1760] @ 45ab44 │ │ │ │ + ldr r3, [pc, #1760] @ 45ab70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #4 │ │ │ │ - bhi 45a9b8 │ │ │ │ + bhi 45a9e4 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrsh r3, [r3, r2] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ lsl r7, r5, #16 │ │ │ │ lsr r7, r7, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45abf0 │ │ │ │ + bl 45ac1c │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - beq 45a868 │ │ │ │ - ldr r2, [pc, #1700] @ 45ab48 │ │ │ │ + beq 45a894 │ │ │ │ + ldr r2, [pc, #1700] @ 45ab74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1672] @ 45ab4c │ │ │ │ + ldr r3, [pc, #1672] @ 45ab78 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 45e83c │ │ │ │ + bl 45e868 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 45a008 │ │ │ │ + bne 45a034 │ │ │ │ cmp r4, #0 │ │ │ │ sub r4, r4, #1 │ │ │ │ - beq 45a3f0 │ │ │ │ + beq 45a41c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 45a5ac │ │ │ │ + beq 45a5d8 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ movhi r9, #1 │ │ │ │ - bhi 45a45c │ │ │ │ + bhi 45a488 │ │ │ │ lsl r3, r5, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4661ec │ │ │ │ + bl 466218 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r2, [pc, #1584] @ 45ab50 │ │ │ │ + ldr r2, [pc, #1584] @ 45ab7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1556] @ 45ab54 │ │ │ │ + ldr r3, [pc, #1556] @ 45ab80 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 466324 │ │ │ │ - b 45a000 │ │ │ │ - ldr r2, [pc, #1532] @ 45ab58 │ │ │ │ + bl 466350 │ │ │ │ + b 45a02c │ │ │ │ + ldr r2, [pc, #1532] @ 45ab84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bls 45a8d0 │ │ │ │ - ldr r3, [pc, #1508] @ 45ab5c │ │ │ │ + bls 45a8fc │ │ │ │ + ldr r3, [pc, #1508] @ 45ab88 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #1 │ │ │ │ mov r6, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 45a45c │ │ │ │ + b 45a488 │ │ │ │ lsl r7, r5, #16 │ │ │ │ - ldr r3, [pc, #1480] @ 45ab60 │ │ │ │ + ldr r3, [pc, #1480] @ 45ab8c │ │ │ │ lsr r1, r7, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 466324 │ │ │ │ - b 459f5c │ │ │ │ + bl 466350 │ │ │ │ + b 459f88 │ │ │ │ mov r9, #1 │ │ │ │ - b 459ecc │ │ │ │ + b 459ef8 │ │ │ │ lsl r8, r2, #19 │ │ │ │ - ldr r2, [pc, #1444] @ 45ab64 │ │ │ │ + ldr r2, [pc, #1444] @ 45ab90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ lsr r8, r8, #19 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459e64 │ │ │ │ - ldr r3, [pc, #1392] @ 45ab68 │ │ │ │ + b 459e90 │ │ │ │ + ldr r3, [pc, #1392] @ 45ab94 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4b9ee8 │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1372] @ 45ab6c │ │ │ │ + bl 4b9f14 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1372] @ 45ab98 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4de64c │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1352] @ 45ab70 │ │ │ │ + bl 4de678 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1352] @ 45ab9c │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 519f88 │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1332] @ 45ab74 │ │ │ │ + bl 519fb4 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1332] @ 45aba0 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4e9934 │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1312] @ 45ab78 │ │ │ │ + bl 4e9960 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1312] @ 45aba4 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 47dcf4 │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1292] @ 45ab7c │ │ │ │ + bl 47dd20 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1292] @ 45aba8 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4c994c │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1272] @ 45ab80 │ │ │ │ + bl 4c9978 │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1272] @ 45abac │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4b65ec │ │ │ │ - b 459f5c │ │ │ │ - ldr r2, [pc, #1252] @ 45ab84 │ │ │ │ + bl 4b6618 │ │ │ │ + b 459f88 │ │ │ │ + ldr r2, [pc, #1252] @ 45abb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1224] @ 45ab88 │ │ │ │ - ldr r2, [pc, #1224] @ 45ab8c │ │ │ │ + ldr r3, [pc, #1224] @ 45abb4 │ │ │ │ + ldr r2, [pc, #1224] @ 45abb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 45a000 │ │ │ │ - ldr r2, [pc, #1196] @ 45ab90 │ │ │ │ + b 45a02c │ │ │ │ + ldr r2, [pc, #1196] @ 45abbc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459f18 │ │ │ │ - ldr r3, [pc, #1164] @ 45ab94 │ │ │ │ + b 459f44 │ │ │ │ + ldr r3, [pc, #1164] @ 45abc0 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 46e7d0 │ │ │ │ - b 459f5c │ │ │ │ - ldr r3, [pc, #1144] @ 45ab98 │ │ │ │ + bl 46e7fc │ │ │ │ + b 459f88 │ │ │ │ + ldr r3, [pc, #1144] @ 45abc4 │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ - bl 4a40b4 │ │ │ │ - b 459f5c │ │ │ │ + bl 4a40e0 │ │ │ │ + b 459f88 │ │ │ │ lsl r0, r5, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 49a6bc │ │ │ │ + bl 49a6e8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a1b4 │ │ │ │ - bl 519bf4 │ │ │ │ + b 45a1e0 │ │ │ │ + bl 519c20 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a158 │ │ │ │ - bl 5155d4 │ │ │ │ + b 45a184 │ │ │ │ + bl 515600 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45a240 │ │ │ │ - ldr r2, [pc, #1076] @ 45ab9c │ │ │ │ + bne 45a26c │ │ │ │ + ldr r2, [pc, #1076] @ 45abc8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459ef4 │ │ │ │ - bl 50c938 │ │ │ │ + b 459f20 │ │ │ │ + bl 50c964 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45a2cc │ │ │ │ - ldr r2, [pc, #1024] @ 45aba0 │ │ │ │ + bne 45a2f8 │ │ │ │ + ldr r2, [pc, #1024] @ 45abcc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459ef4 │ │ │ │ + b 459f20 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bls 45a988 │ │ │ │ - ldr r3, [pc, #972] @ 45aba4 │ │ │ │ + bls 45a9b4 │ │ │ │ + ldr r3, [pc, #972] @ 45abd0 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 45a45c │ │ │ │ - bl 47d934 │ │ │ │ + b 45a488 │ │ │ │ + bl 47d960 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a158 │ │ │ │ + b 45a184 │ │ │ │ lsl r0, r5, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 47f638 │ │ │ │ + bl 47f664 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a1b4 │ │ │ │ - bl 4b6258 │ │ │ │ + b 45a1e0 │ │ │ │ + bl 4b6284 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a158 │ │ │ │ - bl 50a410 │ │ │ │ + b 45a184 │ │ │ │ + bl 50a43c │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a758 │ │ │ │ - bl 501824 │ │ │ │ + b 45a784 │ │ │ │ + bl 501850 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a790 │ │ │ │ + b 45a7bc │ │ │ │ lsl r0, r5, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 462b14 │ │ │ │ + bl 462b40 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a1b4 │ │ │ │ - bl 4ff24c │ │ │ │ + b 45a1e0 │ │ │ │ + bl 4ff278 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a758 │ │ │ │ - bl 4e0d98 │ │ │ │ + b 45a784 │ │ │ │ + bl 4e0dc4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a790 │ │ │ │ - bl 4b7ecc │ │ │ │ + b 45a7bc │ │ │ │ + bl 4b7ef8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a758 │ │ │ │ - ldr r2, [pc, #824] @ 45aba8 │ │ │ │ + b 45a784 │ │ │ │ + ldr r2, [pc, #824] @ 45abd4 │ │ │ │ ldr r8, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 459ef4 │ │ │ │ - ldr r2, [pc, #792] @ 45abac │ │ │ │ + b 459f20 │ │ │ │ + ldr r2, [pc, #792] @ 45abd8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #776] @ 45abb0 │ │ │ │ + ldr r3, [pc, #776] @ 45abdc │ │ │ │ mov r5, r4 │ │ │ │ and r8, r3, r7, lsr #4 │ │ │ │ - ldr r3, [pc, #768] @ 45abb4 │ │ │ │ + ldr r3, [pc, #768] @ 45abe0 │ │ │ │ mov r4, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 459ecc │ │ │ │ - bl 49bc48 │ │ │ │ + b 459ef8 │ │ │ │ + bl 49bc74 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a790 │ │ │ │ + b 45a7bc │ │ │ │ lsl r3, r5, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4661ec │ │ │ │ + bl 466218 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a518 │ │ │ │ + b 45a544 │ │ │ │ lsl r7, r5, #16 │ │ │ │ lsr r0, r7, #16 │ │ │ │ - bl 4661ec │ │ │ │ + bl 466218 │ │ │ │ mov r6, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a054 │ │ │ │ - bl 4dc1cc │ │ │ │ + b 45a080 │ │ │ │ + bl 4dc1f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a758 │ │ │ │ - bl 4c1410 │ │ │ │ + b 45a784 │ │ │ │ + bl 4c143c │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a790 │ │ │ │ - ldr r2, [pc, #652] @ 45abb8 │ │ │ │ + b 45a7bc │ │ │ │ + ldr r2, [pc, #652] @ 45abe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #636] @ 45abbc │ │ │ │ + ldr r3, [pc, #636] @ 45abe8 │ │ │ │ mov r5, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 459ec4 │ │ │ │ - ldr r2, [pc, #616] @ 45abc0 │ │ │ │ + b 459ef0 │ │ │ │ + ldr r2, [pc, #616] @ 45abec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #580] @ 45abb0 │ │ │ │ + ldr r3, [pc, #580] @ 45abdc │ │ │ │ mov r5, r4 │ │ │ │ and r8, r3, r7, lsr #4 │ │ │ │ - ldr r3, [pc, #588] @ 45abc4 │ │ │ │ + ldr r3, [pc, #588] @ 45abf0 │ │ │ │ mov r4, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 459ecc │ │ │ │ + b 459ef8 │ │ │ │ lsl r7, r5, #16 │ │ │ │ lsr r0, r7, #16 │ │ │ │ - bl 4661ec │ │ │ │ + bl 466218 │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a054 │ │ │ │ - bl 466a34 │ │ │ │ + b 45a080 │ │ │ │ + bl 466a60 │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 45a790 │ │ │ │ + b 45a7bc │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r8 │ │ │ │ - b 45a034 │ │ │ │ + b 45a060 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 45aa2c │ │ │ │ - ldr r3, [pc, #512] @ 45abc8 │ │ │ │ + beq 45aa58 │ │ │ │ + ldr r3, [pc, #512] @ 45abf4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 459ecc │ │ │ │ + b 459ef8 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 45aa3c │ │ │ │ - ldr r3, [pc, #492] @ 45abcc │ │ │ │ - ldr r2, [pc, #492] @ 45abd0 │ │ │ │ + bne 45aa68 │ │ │ │ + ldr r3, [pc, #492] @ 45abf8 │ │ │ │ + ldr r2, [pc, #492] @ 45abfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [fp] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r5 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #456] @ 45abd4 │ │ │ │ - ldr r2, [pc, #456] @ 45abd8 │ │ │ │ + ldr r3, [pc, #456] @ 45ac00 │ │ │ │ + ldr r2, [pc, #456] @ 45ac04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ str r7, [sp, #12] │ │ │ │ - b 459f64 │ │ │ │ - ldr r3, [pc, #424] @ 45abdc │ │ │ │ + b 459f90 │ │ │ │ + ldr r3, [pc, #424] @ 45ac08 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 459ec4 │ │ │ │ - ldr r7, [pc, #412] @ 45abe0 │ │ │ │ - ldr r2, [pc, #412] @ 45abe4 │ │ │ │ + b 459ef0 │ │ │ │ + ldr r7, [pc, #412] @ 45ac0c │ │ │ │ + ldr r2, [pc, #412] @ 45ac10 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #384] @ 45abe8 │ │ │ │ - ldr r2, [pc, #384] @ 45abec │ │ │ │ + ldr r3, [pc, #384] @ 45ac14 │ │ │ │ + ldr r2, [pc, #384] @ 45ac18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ str r7, [sp, #12] │ │ │ │ - b 45a000 │ │ │ │ - sbcseq r5, ip, r8, lsl #15 │ │ │ │ + b 45a02c │ │ │ │ + sbcseq r5, ip, ip, ror r7 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - sbcseq r5, ip, r4, lsl #14 │ │ │ │ ldrsheq r5, [ip], #104 @ 0x68 │ │ │ │ - cmpeq r1, ip, lsr #6 │ │ │ │ - ldrsheq r5, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r1, fp, ip, lsr #11 │ │ │ │ - sbcseq r5, ip, r8, asr #13 │ │ │ │ - smlaltbeq r9, r1, r8, r2 │ │ │ │ + sbcseq r5, ip, ip, ror #13 │ │ │ │ + cmpeq r1, r8, lsr #6 │ │ │ │ + sbcseq r5, ip, r4, ror #13 │ │ │ │ + sbcseq r1, fp, r0, lsr #11 │ │ │ │ + ldrheq r5, [ip], #108 @ 0x6c │ │ │ │ + smlaltbeq r9, r1, r4, r2 │ │ │ │ @ instruction: 0x0000c9b4 │ │ │ │ @ instruction: 0x0000c1b4 │ │ │ │ strheq sl, [r0], -r4 │ │ │ │ - sbcseq r1, fp, r4, lsl #10 │ │ │ │ - cmpeq r1, r5, lsl #4 │ │ │ │ + ldrsheq r1, [fp], #72 @ 0x48 │ │ │ │ + cmpeq r1, r1, lsl #4 │ │ │ │ @ instruction: 0x0000c3bf │ │ │ │ strheq ip, [r0], -pc @ │ │ │ │ - sbcseq r1, fp, r8, ror #8 │ │ │ │ - sbcseq r5, ip, r0, asr #10 │ │ │ │ + sbcseq r1, fp, ip, asr r4 │ │ │ │ + sbcseq r5, ip, r4, lsr r5 │ │ │ │ muleq r0, r6, r5 │ │ │ │ muleq r0, r6, r3 │ │ │ │ muleq r0, r6, r1 │ │ │ │ muleq r0, r6, r0 │ │ │ │ - sbcseq r1, fp, ip, lsl #7 │ │ │ │ - sbcseq r1, fp, r0, ror r3 │ │ │ │ - sbcseq r1, fp, r4, asr r3 │ │ │ │ - sbcseq r5, ip, ip, lsr #9 │ │ │ │ - sbcseq r5, ip, r4, lsr r4 │ │ │ │ + sbcseq r1, fp, r0, lsl #7 │ │ │ │ + sbcseq r1, fp, r4, ror #6 │ │ │ │ + sbcseq r1, fp, r8, asr #6 │ │ │ │ + sbcseq r5, ip, r0, lsr #9 │ │ │ │ + sbcseq r5, ip, r8, lsr #8 │ │ │ │ andeq sl, r0, pc, lsr r1 │ │ │ │ andeq sl, r0, pc, lsr r0 │ │ │ │ andeq r9, r0, r8, lsr r0 │ │ │ │ - ldrsbeq r5, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r5, ip, ip, asr #7 │ │ │ │ @ instruction: 0x0000c7bf │ │ │ │ @ instruction: 0x0000c6bf │ │ │ │ @ instruction: 0x0000c5bf │ │ │ │ - sbcseq r5, ip, r4, asr r3 │ │ │ │ + sbcseq r5, ip, r8, asr #6 │ │ │ │ muleq r0, r6, r7 │ │ │ │ muleq r0, r6, r6 │ │ │ │ - sbcseq r5, ip, r8, asr #5 │ │ │ │ - sbcseq r5, ip, ip, lsl #5 │ │ │ │ - sbcseq r1, fp, r0, lsr #2 │ │ │ │ - sbcseq r5, ip, r0, lsl #4 │ │ │ │ - sbcseq r1, fp, r4, asr #1 │ │ │ │ - sbcseq r5, ip, r4, lsr #3 │ │ │ │ - rsceq r9, r9, r4, ror r2 │ │ │ │ - sbcseq r5, ip, r4, ror #2 │ │ │ │ - sbcseq r1, fp, ip, lsl r0 │ │ │ │ - cmpeq r1, sl, asr #26 │ │ │ │ - ldrsheq r5, [ip], #12 │ │ │ │ - smullseq r0, fp, r0, pc @ │ │ │ │ - sbcseq r5, ip, ip, ror r0 │ │ │ │ - sbcseq r0, fp, r4, lsl pc │ │ │ │ - sbcseq r5, ip, r4, lsl r0 │ │ │ │ - ldrsheq r0, [fp], #224 @ 0xe0 │ │ │ │ - ldrheq r0, [fp], #236 @ 0xec │ │ │ │ - sbcseq r4, ip, r0, lsl #31 │ │ │ │ - sbcseq r0, fp, ip, asr lr │ │ │ │ - sbcseq r0, fp, r4, asr #28 │ │ │ │ - sbcseq r0, fp, ip, lsr #28 │ │ │ │ - sbcseq r0, fp, r4, lsl lr │ │ │ │ - ldrsheq r0, [fp], #220 @ 0xdc │ │ │ │ - sbcseq r0, fp, r4, ror #27 │ │ │ │ - sbcseq r0, fp, ip, asr #27 │ │ │ │ - ldrsheq r4, [ip], #236 @ 0xec │ │ │ │ - smullseq r0, fp, r4, sp │ │ │ │ - sbcseq r4, ip, ip, ror #29 │ │ │ │ - ldrheq r4, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r0, fp, ip, asr #26 │ │ │ │ - sbcseq r0, fp, r4, lsr sp │ │ │ │ - sbcseq r4, ip, r4, lsr lr │ │ │ │ - ldrsheq r4, [ip], #220 @ 0xdc │ │ │ │ - smullseq r0, fp, r0, ip │ │ │ │ - sbcseq r4, ip, r0, lsr sp │ │ │ │ - ldrsheq r4, [ip], #204 @ 0xcc │ │ │ │ + ldrheq r5, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r5, ip, r0, lsl #5 │ │ │ │ + sbcseq r1, fp, r4, lsl r1 │ │ │ │ + ldrsheq r5, [ip], #20 │ │ │ │ + ldrheq r1, [fp], #8 │ │ │ │ + smullseq r5, ip, r8, r1 │ │ │ │ + rsceq r9, r9, r8, ror #4 │ │ │ │ + sbcseq r5, ip, r8, asr r1 │ │ │ │ + sbcseq r1, fp, r0, lsl r0 │ │ │ │ + cmpeq r1, r6, asr #26 │ │ │ │ + ldrsheq r5, [ip], #0 │ │ │ │ + sbcseq r0, fp, r4, lsl #31 │ │ │ │ + sbcseq r5, ip, r0, ror r0 │ │ │ │ + sbcseq r0, fp, r8, lsl #30 │ │ │ │ + sbcseq r5, ip, r8 │ │ │ │ + sbcseq r0, fp, r4, ror #29 │ │ │ │ + ldrheq r0, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq r4, ip, r4, ror pc │ │ │ │ + sbcseq r0, fp, r0, asr lr │ │ │ │ + sbcseq r0, fp, r8, lsr lr │ │ │ │ + sbcseq r0, fp, r0, lsr #28 │ │ │ │ + sbcseq r0, fp, r8, lsl #28 │ │ │ │ + ldrsheq r0, [fp], #208 @ 0xd0 │ │ │ │ + ldrsbeq r0, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq r0, fp, r0, asr #27 │ │ │ │ + ldrsheq r4, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r0, fp, r8, lsl #27 │ │ │ │ + sbcseq r4, ip, r0, ror #29 │ │ │ │ + sbcseq r4, ip, ip, lsr #29 │ │ │ │ + sbcseq r0, fp, r0, asr #26 │ │ │ │ + sbcseq r0, fp, r8, lsr #26 │ │ │ │ + sbcseq r4, ip, r8, lsr #28 │ │ │ │ + ldrsheq r4, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r0, fp, r4, lsl #25 │ │ │ │ + sbcseq r4, ip, r4, lsr #26 │ │ │ │ + ldrsheq r4, [ip], #192 @ 0xc0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - sbcseq r4, ip, r8, ror ip │ │ │ │ - sbcseq r4, ip, r4, ror #24 │ │ │ │ - sbcseq r4, ip, r0, asr #23 │ │ │ │ - sbcseq r4, ip, r8, lsr ip │ │ │ │ - smullseq r4, ip, ip, fp │ │ │ │ - sbcseq r4, ip, ip, lsr #22 │ │ │ │ - sbcseq r4, ip, r0, lsl fp │ │ │ │ + sbcseq r4, ip, ip, ror #24 │ │ │ │ + sbcseq r4, ip, r8, asr ip │ │ │ │ ldrheq r4, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r0, fp, r8, asr #20 │ │ │ │ - sbcseq r4, ip, r0, lsr #23 │ │ │ │ - sbcseq r4, ip, r0, asr #21 │ │ │ │ - sbcseq r4, ip, ip, lsr #21 │ │ │ │ - sbcseq r4, ip, r8, asr fp │ │ │ │ - sbcseq r0, fp, ip, ror #19 │ │ │ │ - sbcseq r4, ip, r4, asr #22 │ │ │ │ - ldr r3, [pc, #2516] @ 45b5cc │ │ │ │ + sbcseq r4, ip, ip, lsr #24 │ │ │ │ + smullseq r4, ip, r0, fp │ │ │ │ + sbcseq r4, ip, r0, lsr #22 │ │ │ │ + sbcseq r4, ip, r4, lsl #22 │ │ │ │ + sbcseq r4, ip, r8, lsr #23 │ │ │ │ + sbcseq r0, fp, ip, lsr sl │ │ │ │ + smullseq r4, ip, r4, fp │ │ │ │ + ldrheq r4, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r4, ip, r0, lsr #21 │ │ │ │ + sbcseq r4, ip, ip, asr #22 │ │ │ │ + sbcseq r0, fp, r0, ror #19 │ │ │ │ + sbcseq r4, ip, r8, lsr fp │ │ │ │ + ldr r3, [pc, #2516] @ 45b5f8 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 45e5d8 │ │ │ │ + bhi 45e604 │ │ │ │ cmp r0, #13312 @ 0x3400 │ │ │ │ - bcc 45ac38 │ │ │ │ - ldr r3, [pc, #2500] @ 45b5d0 │ │ │ │ - ldr r2, [pc, #2500] @ 45b5d4 │ │ │ │ + bcc 45ac64 │ │ │ │ + ldr r3, [pc, #2500] @ 45b5fc │ │ │ │ + ldr r2, [pc, #2500] @ 45b600 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r0, r0, #13312 @ 0x3400 │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 45ac2c │ │ │ │ + bhi 45ac58 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2468] @ 45b5d8 │ │ │ │ + ldr r0, [pc, #2468] @ 45b604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #2460] @ 45b5dc │ │ │ │ + ldr r3, [pc, #2460] @ 45b608 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 45ac94 │ │ │ │ + bhi 45acc0 │ │ │ │ cmp r0, #1344 @ 0x540 │ │ │ │ - bcs 45e49c │ │ │ │ + bcs 45e4c8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 45e5cc │ │ │ │ + beq 45e5f8 │ │ │ │ sub r0, r0, #256 @ 0x100 │ │ │ │ lsl r3, r0, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #508 @ 0x1fc │ │ │ │ - bhi 45e5f0 │ │ │ │ - ldr r3, [pc, #2416] @ 45b5e0 │ │ │ │ + bhi 45e61c │ │ │ │ + ldr r3, [pc, #2416] @ 45b60c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #508 @ 0x1fc │ │ │ │ - bhi 45ac88 │ │ │ │ + bhi 45acb4 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2388] @ 45b5e4 │ │ │ │ + ldr r0, [pc, #2388] @ 45b610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #2380] @ 45b5e8 │ │ │ │ + ldr r3, [pc, #2380] @ 45b614 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 45e5b4 │ │ │ │ + bhi 45e5e0 │ │ │ │ cmp r0, #2048 @ 0x800 │ │ │ │ - bcc 45e5a0 │ │ │ │ - ldr r3, [pc, #2364] @ 45b5ec │ │ │ │ + bcc 45e5cc │ │ │ │ + ldr r3, [pc, #2364] @ 45b618 │ │ │ │ sub r0, r0, #2048 @ 0x800 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #348 @ 0x15c │ │ │ │ - bhi 45accc │ │ │ │ + bhi 45acf8 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2332] @ 45b5f0 │ │ │ │ + ldr r0, [pc, #2332] @ 45b61c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2324] @ 45b5f4 │ │ │ │ + ldr r0, [pc, #2324] @ 45b620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2316] @ 45b5f8 │ │ │ │ + ldr r0, [pc, #2316] @ 45b624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2308] @ 45b5fc │ │ │ │ + ldr r0, [pc, #2308] @ 45b628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2300] @ 45b600 │ │ │ │ + ldr r0, [pc, #2300] @ 45b62c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2292] @ 45b604 │ │ │ │ + ldr r0, [pc, #2292] @ 45b630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2284] @ 45b608 │ │ │ │ + ldr r0, [pc, #2284] @ 45b634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2276] @ 45b60c │ │ │ │ + ldr r0, [pc, #2276] @ 45b638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2268] @ 45b610 │ │ │ │ + ldr r0, [pc, #2268] @ 45b63c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2260] @ 45b614 │ │ │ │ + ldr r0, [pc, #2260] @ 45b640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2252] @ 45b618 │ │ │ │ + ldr r0, [pc, #2252] @ 45b644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2244] @ 45b61c │ │ │ │ + ldr r0, [pc, #2244] @ 45b648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2236] @ 45b620 │ │ │ │ + ldr r0, [pc, #2236] @ 45b64c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2228] @ 45b624 │ │ │ │ + ldr r0, [pc, #2228] @ 45b650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2220] @ 45b628 │ │ │ │ + ldr r0, [pc, #2220] @ 45b654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2212] @ 45b62c │ │ │ │ + ldr r0, [pc, #2212] @ 45b658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2204] @ 45b630 │ │ │ │ + ldr r0, [pc, #2204] @ 45b65c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2196] @ 45b634 │ │ │ │ + ldr r0, [pc, #2196] @ 45b660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2188] @ 45b638 │ │ │ │ + ldr r0, [pc, #2188] @ 45b664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2180] @ 45b63c │ │ │ │ + ldr r0, [pc, #2180] @ 45b668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2172] @ 45b640 │ │ │ │ + ldr r0, [pc, #2172] @ 45b66c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2164] @ 45b644 │ │ │ │ + ldr r0, [pc, #2164] @ 45b670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2156] @ 45b648 │ │ │ │ + ldr r0, [pc, #2156] @ 45b674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2148] @ 45b64c │ │ │ │ + ldr r0, [pc, #2148] @ 45b678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2140] @ 45b650 │ │ │ │ + ldr r0, [pc, #2140] @ 45b67c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2132] @ 45b654 │ │ │ │ + ldr r0, [pc, #2132] @ 45b680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2124] @ 45b658 │ │ │ │ + ldr r0, [pc, #2124] @ 45b684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2116] @ 45b65c │ │ │ │ + ldr r0, [pc, #2116] @ 45b688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2108] @ 45b660 │ │ │ │ + ldr r0, [pc, #2108] @ 45b68c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2100] @ 45b664 │ │ │ │ + ldr r0, [pc, #2100] @ 45b690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2092] @ 45b668 │ │ │ │ + ldr r0, [pc, #2092] @ 45b694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2084] @ 45b66c │ │ │ │ + ldr r0, [pc, #2084] @ 45b698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2076] @ 45b670 │ │ │ │ + ldr r0, [pc, #2076] @ 45b69c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2068] @ 45b674 │ │ │ │ + ldr r0, [pc, #2068] @ 45b6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2060] @ 45b678 │ │ │ │ + ldr r0, [pc, #2060] @ 45b6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2052] @ 45b67c │ │ │ │ + ldr r0, [pc, #2052] @ 45b6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2044] @ 45b680 │ │ │ │ + ldr r0, [pc, #2044] @ 45b6ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2036] @ 45b684 │ │ │ │ + ldr r0, [pc, #2036] @ 45b6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2028] @ 45b688 │ │ │ │ + ldr r0, [pc, #2028] @ 45b6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2020] @ 45b68c │ │ │ │ + ldr r0, [pc, #2020] @ 45b6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2012] @ 45b690 │ │ │ │ + ldr r0, [pc, #2012] @ 45b6bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2004] @ 45b694 │ │ │ │ + ldr r0, [pc, #2004] @ 45b6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1996] @ 45b698 │ │ │ │ + ldr r0, [pc, #1996] @ 45b6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1988] @ 45b69c │ │ │ │ + ldr r0, [pc, #1988] @ 45b6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1980] @ 45b6a0 │ │ │ │ + ldr r0, [pc, #1980] @ 45b6cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1972] @ 45b6a4 │ │ │ │ + ldr r0, [pc, #1972] @ 45b6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1964] @ 45b6a8 │ │ │ │ + ldr r0, [pc, #1964] @ 45b6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1956] @ 45b6ac │ │ │ │ + ldr r0, [pc, #1956] @ 45b6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1948] @ 45b6b0 │ │ │ │ + ldr r0, [pc, #1948] @ 45b6dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1940] @ 45b6b4 │ │ │ │ + ldr r0, [pc, #1940] @ 45b6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1932] @ 45b6b8 │ │ │ │ + ldr r0, [pc, #1932] @ 45b6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1924] @ 45b6bc │ │ │ │ + ldr r0, [pc, #1924] @ 45b6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1916] @ 45b6c0 │ │ │ │ + ldr r0, [pc, #1916] @ 45b6ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1908] @ 45b6c4 │ │ │ │ + ldr r0, [pc, #1908] @ 45b6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1900] @ 45b6c8 │ │ │ │ + ldr r0, [pc, #1900] @ 45b6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1892] @ 45b6cc │ │ │ │ + ldr r0, [pc, #1892] @ 45b6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1884] @ 45b6d0 │ │ │ │ + ldr r0, [pc, #1884] @ 45b6fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1876] @ 45b6d4 │ │ │ │ + ldr r0, [pc, #1876] @ 45b700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1868] @ 45b6d8 │ │ │ │ + ldr r0, [pc, #1868] @ 45b704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1860] @ 45b6dc │ │ │ │ + ldr r0, [pc, #1860] @ 45b708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1852] @ 45b6e0 │ │ │ │ + ldr r0, [pc, #1852] @ 45b70c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1844] @ 45b6e4 │ │ │ │ + ldr r0, [pc, #1844] @ 45b710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1836] @ 45b6e8 │ │ │ │ + ldr r0, [pc, #1836] @ 45b714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1828] @ 45b6ec │ │ │ │ + ldr r0, [pc, #1828] @ 45b718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1820] @ 45b6f0 │ │ │ │ + ldr r0, [pc, #1820] @ 45b71c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1812] @ 45b6f4 │ │ │ │ + ldr r0, [pc, #1812] @ 45b720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1804] @ 45b6f8 │ │ │ │ + ldr r0, [pc, #1804] @ 45b724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1796] @ 45b6fc │ │ │ │ + ldr r0, [pc, #1796] @ 45b728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1788] @ 45b700 │ │ │ │ + ldr r0, [pc, #1788] @ 45b72c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1780] @ 45b704 │ │ │ │ + ldr r0, [pc, #1780] @ 45b730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1772] @ 45b708 │ │ │ │ + ldr r0, [pc, #1772] @ 45b734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1764] @ 45b70c │ │ │ │ + ldr r0, [pc, #1764] @ 45b738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1756] @ 45b710 │ │ │ │ + ldr r0, [pc, #1756] @ 45b73c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1748] @ 45b714 │ │ │ │ + ldr r0, [pc, #1748] @ 45b740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1740] @ 45b718 │ │ │ │ + ldr r0, [pc, #1740] @ 45b744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1732] @ 45b71c │ │ │ │ + ldr r0, [pc, #1732] @ 45b748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1724] @ 45b720 │ │ │ │ + ldr r0, [pc, #1724] @ 45b74c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1716] @ 45b724 │ │ │ │ + ldr r0, [pc, #1716] @ 45b750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1708] @ 45b728 │ │ │ │ + ldr r0, [pc, #1708] @ 45b754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1700] @ 45b72c │ │ │ │ + ldr r0, [pc, #1700] @ 45b758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1692] @ 45b730 │ │ │ │ + ldr r0, [pc, #1692] @ 45b75c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1684] @ 45b734 │ │ │ │ + ldr r0, [pc, #1684] @ 45b760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1676] @ 45b738 │ │ │ │ + ldr r0, [pc, #1676] @ 45b764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1668] @ 45b73c │ │ │ │ + ldr r0, [pc, #1668] @ 45b768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1660] @ 45b740 │ │ │ │ + ldr r0, [pc, #1660] @ 45b76c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1652] @ 45b744 │ │ │ │ + ldr r0, [pc, #1652] @ 45b770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1644] @ 45b748 │ │ │ │ + ldr r0, [pc, #1644] @ 45b774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1636] @ 45b74c │ │ │ │ + ldr r0, [pc, #1636] @ 45b778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1628] @ 45b750 │ │ │ │ + ldr r0, [pc, #1628] @ 45b77c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1620] @ 45b754 │ │ │ │ + ldr r0, [pc, #1620] @ 45b780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1612] @ 45b758 │ │ │ │ + ldr r0, [pc, #1612] @ 45b784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1604] @ 45b75c │ │ │ │ + ldr r0, [pc, #1604] @ 45b788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1596] @ 45b760 │ │ │ │ + ldr r0, [pc, #1596] @ 45b78c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1588] @ 45b764 │ │ │ │ + ldr r0, [pc, #1588] @ 45b790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1580] @ 45b768 │ │ │ │ + ldr r0, [pc, #1580] @ 45b794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1572] @ 45b76c │ │ │ │ + ldr r0, [pc, #1572] @ 45b798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1564] @ 45b770 │ │ │ │ + ldr r0, [pc, #1564] @ 45b79c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1556] @ 45b774 │ │ │ │ + ldr r0, [pc, #1556] @ 45b7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1548] @ 45b778 │ │ │ │ + ldr r0, [pc, #1548] @ 45b7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1540] @ 45b77c │ │ │ │ + ldr r0, [pc, #1540] @ 45b7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1532] @ 45b780 │ │ │ │ + ldr r0, [pc, #1532] @ 45b7ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1524] @ 45b784 │ │ │ │ + ldr r0, [pc, #1524] @ 45b7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1516] @ 45b788 │ │ │ │ + ldr r0, [pc, #1516] @ 45b7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1508] @ 45b78c │ │ │ │ + ldr r0, [pc, #1508] @ 45b7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1500] @ 45b790 │ │ │ │ + ldr r0, [pc, #1500] @ 45b7bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1492] @ 45b794 │ │ │ │ + ldr r0, [pc, #1492] @ 45b7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1484] @ 45b798 │ │ │ │ + ldr r0, [pc, #1484] @ 45b7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1476] @ 45b79c │ │ │ │ + ldr r0, [pc, #1476] @ 45b7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1468] @ 45b7a0 │ │ │ │ + ldr r0, [pc, #1468] @ 45b7cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1460] @ 45b7a4 │ │ │ │ + ldr r0, [pc, #1460] @ 45b7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1452] @ 45b7a8 │ │ │ │ + ldr r0, [pc, #1452] @ 45b7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1444] @ 45b7ac │ │ │ │ + ldr r0, [pc, #1444] @ 45b7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1436] @ 45b7b0 │ │ │ │ + ldr r0, [pc, #1436] @ 45b7dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1428] @ 45b7b4 │ │ │ │ + ldr r0, [pc, #1428] @ 45b7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1420] @ 45b7b8 │ │ │ │ + ldr r0, [pc, #1420] @ 45b7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1412] @ 45b7bc │ │ │ │ + ldr r0, [pc, #1412] @ 45b7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1404] @ 45b7c0 │ │ │ │ + ldr r0, [pc, #1404] @ 45b7ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1396] @ 45b7c4 │ │ │ │ + ldr r0, [pc, #1396] @ 45b7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1388] @ 45b7c8 │ │ │ │ + ldr r0, [pc, #1388] @ 45b7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1380] @ 45b7cc │ │ │ │ + ldr r0, [pc, #1380] @ 45b7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1372] @ 45b7d0 │ │ │ │ + ldr r0, [pc, #1372] @ 45b7fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1364] @ 45b7d4 │ │ │ │ + ldr r0, [pc, #1364] @ 45b800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1356] @ 45b7d8 │ │ │ │ + ldr r0, [pc, #1356] @ 45b804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1348] @ 45b7dc │ │ │ │ + ldr r0, [pc, #1348] @ 45b808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1340] @ 45b7e0 │ │ │ │ + ldr r0, [pc, #1340] @ 45b80c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1332] @ 45b7e4 │ │ │ │ + ldr r0, [pc, #1332] @ 45b810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1324] @ 45b7e8 │ │ │ │ + ldr r0, [pc, #1324] @ 45b814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1316] @ 45b7ec │ │ │ │ + ldr r0, [pc, #1316] @ 45b818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1308] @ 45b7f0 │ │ │ │ + ldr r0, [pc, #1308] @ 45b81c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1300] @ 45b7f4 │ │ │ │ + ldr r0, [pc, #1300] @ 45b820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1292] @ 45b7f8 │ │ │ │ + ldr r0, [pc, #1292] @ 45b824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1284] @ 45b7fc │ │ │ │ + ldr r0, [pc, #1284] @ 45b828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1276] @ 45b800 │ │ │ │ + ldr r0, [pc, #1276] @ 45b82c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1268] @ 45b804 │ │ │ │ + ldr r0, [pc, #1268] @ 45b830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1260] @ 45b808 │ │ │ │ + ldr r0, [pc, #1260] @ 45b834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1252] @ 45b80c │ │ │ │ + ldr r0, [pc, #1252] @ 45b838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1244] @ 45b810 │ │ │ │ + ldr r0, [pc, #1244] @ 45b83c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1236] @ 45b814 │ │ │ │ + ldr r0, [pc, #1236] @ 45b840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1228] @ 45b818 │ │ │ │ + ldr r0, [pc, #1228] @ 45b844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1220] @ 45b81c │ │ │ │ + ldr r0, [pc, #1220] @ 45b848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1212] @ 45b820 │ │ │ │ + ldr r0, [pc, #1212] @ 45b84c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1204] @ 45b824 │ │ │ │ + ldr r0, [pc, #1204] @ 45b850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1196] @ 45b828 │ │ │ │ + ldr r0, [pc, #1196] @ 45b854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1188] @ 45b82c │ │ │ │ + ldr r0, [pc, #1188] @ 45b858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1180] @ 45b830 │ │ │ │ + ldr r0, [pc, #1180] @ 45b85c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1172] @ 45b834 │ │ │ │ + ldr r0, [pc, #1172] @ 45b860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1164] @ 45b838 │ │ │ │ + ldr r0, [pc, #1164] @ 45b864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1156] @ 45b83c │ │ │ │ + ldr r0, [pc, #1156] @ 45b868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1148] @ 45b840 │ │ │ │ + ldr r0, [pc, #1148] @ 45b86c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1140] @ 45b844 │ │ │ │ + ldr r0, [pc, #1140] @ 45b870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1132] @ 45b848 │ │ │ │ + ldr r0, [pc, #1132] @ 45b874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1124] @ 45b84c │ │ │ │ + ldr r0, [pc, #1124] @ 45b878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1116] @ 45b850 │ │ │ │ + ldr r0, [pc, #1116] @ 45b87c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1108] @ 45b854 │ │ │ │ + ldr r0, [pc, #1108] @ 45b880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1100] @ 45b858 │ │ │ │ + ldr r0, [pc, #1100] @ 45b884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1092] @ 45b85c │ │ │ │ + ldr r0, [pc, #1092] @ 45b888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1084] @ 45b860 │ │ │ │ + ldr r0, [pc, #1084] @ 45b88c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1076] @ 45b864 │ │ │ │ + ldr r0, [pc, #1076] @ 45b890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1068] @ 45b868 │ │ │ │ + ldr r0, [pc, #1068] @ 45b894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1060] @ 45b86c │ │ │ │ + ldr r0, [pc, #1060] @ 45b898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1052] @ 45b870 │ │ │ │ + ldr r0, [pc, #1052] @ 45b89c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1044] @ 45b874 │ │ │ │ + ldr r0, [pc, #1044] @ 45b8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1036] @ 45b878 │ │ │ │ + ldr r0, [pc, #1036] @ 45b8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1028] @ 45b87c │ │ │ │ + ldr r0, [pc, #1028] @ 45b8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1020] @ 45b880 │ │ │ │ + ldr r0, [pc, #1020] @ 45b8ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1012] @ 45b884 │ │ │ │ + ldr r0, [pc, #1012] @ 45b8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1004] @ 45b888 │ │ │ │ + ldr r0, [pc, #1004] @ 45b8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #996] @ 45b88c │ │ │ │ + ldr r0, [pc, #996] @ 45b8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #988] @ 45b890 │ │ │ │ + ldr r0, [pc, #988] @ 45b8bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #980] @ 45b894 │ │ │ │ + ldr r0, [pc, #980] @ 45b8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #972] @ 45b898 │ │ │ │ + ldr r0, [pc, #972] @ 45b8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #964] @ 45b89c │ │ │ │ + ldr r0, [pc, #964] @ 45b8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #956] @ 45b8a0 │ │ │ │ + ldr r0, [pc, #956] @ 45b8cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #948] @ 45b8a4 │ │ │ │ + ldr r0, [pc, #948] @ 45b8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #940] @ 45b8a8 │ │ │ │ + ldr r0, [pc, #940] @ 45b8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #932] @ 45b8ac │ │ │ │ + ldr r0, [pc, #932] @ 45b8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #924] @ 45b8b0 │ │ │ │ + ldr r0, [pc, #924] @ 45b8dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #916] @ 45b8b4 │ │ │ │ + ldr r0, [pc, #916] @ 45b8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #908] @ 45b8b8 │ │ │ │ + ldr r0, [pc, #908] @ 45b8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #900] @ 45b8bc │ │ │ │ + ldr r0, [pc, #900] @ 45b8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #892] @ 45b8c0 │ │ │ │ + ldr r0, [pc, #892] @ 45b8ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #884] @ 45b8c4 │ │ │ │ + ldr r0, [pc, #884] @ 45b8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #876] @ 45b8c8 │ │ │ │ + ldr r0, [pc, #876] @ 45b8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #868] @ 45b8cc │ │ │ │ + ldr r0, [pc, #868] @ 45b8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #860] @ 45b8d0 │ │ │ │ + ldr r0, [pc, #860] @ 45b8fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #852] @ 45b8d4 │ │ │ │ + ldr r0, [pc, #852] @ 45b900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #844] @ 45b8d8 │ │ │ │ + ldr r0, [pc, #844] @ 45b904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #836] @ 45b8dc │ │ │ │ + ldr r0, [pc, #836] @ 45b908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #828] @ 45b8e0 │ │ │ │ + ldr r0, [pc, #828] @ 45b90c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #820] @ 45b8e4 │ │ │ │ + ldr r0, [pc, #820] @ 45b910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #812] @ 45b8e8 │ │ │ │ + ldr r0, [pc, #812] @ 45b914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #804] @ 45b8ec │ │ │ │ + ldr r0, [pc, #804] @ 45b918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - smlaltbeq r8, r1, ip, r5 │ │ │ │ + smlaltbeq r8, r1, r8, r5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - sbcseq r4, ip, r0, asr #17 │ │ │ │ + ldrheq r4, [ip], #132 @ 0x84 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ - cmpeq r1, r6, asr #26 │ │ │ │ - sbcseq r4, ip, r4, ror #16 │ │ │ │ + cmpeq r1, r2, asr #26 │ │ │ │ + sbcseq r4, ip, r8, asr r8 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ - strdeq sl, [r1, #-12] │ │ │ │ - sbcseq r4, ip, r0, lsr #16 │ │ │ │ - sbcseq fp, ip, r0, ror r8 │ │ │ │ - sbcseq r9, ip, ip, lsl #25 │ │ │ │ - sbcseq fp, ip, ip, lsr r8 │ │ │ │ - sbcseq r9, ip, r8, asr ip │ │ │ │ - sbcseq fp, ip, r8, lsl #16 │ │ │ │ - sbcseq r9, ip, r4, lsr #24 │ │ │ │ - ldrsbeq fp, [ip], #116 @ 0x74 │ │ │ │ - ldrsheq r9, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq fp, ip, r0, lsr #15 │ │ │ │ - ldrheq r9, [ip], #188 @ 0xbc │ │ │ │ - sbcseq fp, ip, ip, ror #14 │ │ │ │ - sbcseq r9, ip, r8, lsl #23 │ │ │ │ - sbcseq fp, ip, r8, lsr r7 │ │ │ │ - sbcseq r9, ip, r4, asr fp │ │ │ │ - sbcseq fp, ip, r4, lsl #14 │ │ │ │ - sbcseq r9, ip, r0, lsr #22 │ │ │ │ - ldrsbeq fp, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r9, ip, ip, ror #21 │ │ │ │ - smullseq fp, ip, ip, r6 │ │ │ │ - ldrheq r9, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq fp, ip, r8, ror #12 │ │ │ │ - sbcseq r9, ip, r4, lsl #21 │ │ │ │ - sbcseq fp, ip, r4, lsr r6 │ │ │ │ - sbcseq r9, ip, r0, asr sl │ │ │ │ - sbcseq fp, ip, r0, lsl #12 │ │ │ │ - sbcseq r9, ip, ip, lsl sl │ │ │ │ - sbcseq fp, ip, ip, asr #11 │ │ │ │ - sbcseq r9, ip, r8, ror #19 │ │ │ │ - smullseq fp, ip, r8, r5 │ │ │ │ - ldrheq r9, [ip], #148 @ 0x94 │ │ │ │ - sbcseq fp, ip, r4, ror #10 │ │ │ │ - sbcseq r9, ip, r0, lsl #19 │ │ │ │ - sbcseq fp, ip, r0, lsr r5 │ │ │ │ - sbcseq r9, ip, ip, asr #18 │ │ │ │ - ldrsheq fp, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r9, ip, r8, lsl r9 │ │ │ │ - sbcseq fp, ip, r8, asr #9 │ │ │ │ - sbcseq r9, ip, r4, ror #17 │ │ │ │ - smullseq fp, ip, r4, r4 │ │ │ │ - ldrheq r9, [ip], #128 @ 0x80 │ │ │ │ - sbcseq fp, ip, r0, ror #8 │ │ │ │ - sbcseq r9, ip, ip, ror r8 │ │ │ │ - sbcseq fp, ip, ip, lsr #8 │ │ │ │ - sbcseq r9, ip, r8, asr #16 │ │ │ │ - ldrsheq fp, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r9, ip, r4, lsl r8 │ │ │ │ - sbcseq fp, ip, r4, asr #7 │ │ │ │ - sbcseq r9, ip, r0, ror #15 │ │ │ │ - smullseq fp, ip, r0, r3 │ │ │ │ - sbcseq r9, ip, ip, lsr #15 │ │ │ │ - sbcseq fp, ip, ip, asr r3 │ │ │ │ - sbcseq r9, ip, r8, ror r7 │ │ │ │ - sbcseq fp, ip, r8, lsr #6 │ │ │ │ - sbcseq r9, ip, r4, asr #14 │ │ │ │ - ldrsheq fp, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r9, ip, r0, lsl r7 │ │ │ │ - sbcseq fp, ip, r0, asr #5 │ │ │ │ - ldrsbeq r9, [ip], #108 @ 0x6c │ │ │ │ - sbcseq fp, ip, ip, lsl #5 │ │ │ │ - sbcseq r9, ip, r8, lsr #13 │ │ │ │ - sbcseq fp, ip, r8, asr r2 │ │ │ │ - sbcseq r9, ip, r4, ror r6 │ │ │ │ - sbcseq fp, ip, r4, lsr #4 │ │ │ │ - sbcseq r9, ip, r0, asr #12 │ │ │ │ - ldrsheq fp, [ip], #16 │ │ │ │ - sbcseq r9, ip, ip, lsl #12 │ │ │ │ - ldrheq fp, [ip], #28 │ │ │ │ - ldrsbeq r9, [ip], #88 @ 0x58 │ │ │ │ - sbcseq fp, ip, r8, lsl #3 │ │ │ │ - sbcseq r9, ip, r4, lsr #11 │ │ │ │ - sbcseq fp, ip, r4, asr r1 │ │ │ │ - sbcseq r9, ip, r0, ror r5 │ │ │ │ - sbcseq fp, ip, r0, lsr #2 │ │ │ │ - sbcseq r9, ip, ip, lsr r5 │ │ │ │ - sbcseq fp, ip, ip, ror #1 │ │ │ │ - sbcseq r9, ip, r8, lsl #10 │ │ │ │ - ldrheq fp, [ip], #8 │ │ │ │ - ldrsbeq r9, [ip], #68 @ 0x44 │ │ │ │ - sbcseq fp, ip, r4, lsl #1 │ │ │ │ - sbcseq r9, ip, r0, lsr #9 │ │ │ │ - sbcseq fp, ip, r0, asr r0 │ │ │ │ - sbcseq r9, ip, ip, ror #8 │ │ │ │ - sbcseq fp, ip, ip, lsl r0 │ │ │ │ - sbcseq r9, ip, r8, lsr r4 │ │ │ │ - sbcseq sl, ip, r8, ror #31 │ │ │ │ - sbcseq r9, ip, r4, lsl #8 │ │ │ │ - ldrheq sl, [ip], #244 @ 0xf4 │ │ │ │ - ldrsbeq r9, [ip], #48 @ 0x30 │ │ │ │ - sbcseq sl, ip, r0, lsl #31 │ │ │ │ - smullseq r9, ip, ip, r3 │ │ │ │ - sbcseq sl, ip, ip, asr #30 │ │ │ │ - sbcseq r9, ip, r8, ror #6 │ │ │ │ - sbcseq sl, ip, r8, lsl pc │ │ │ │ - sbcseq r9, ip, r4, lsr r3 │ │ │ │ - sbcseq sl, ip, r4, ror #29 │ │ │ │ - sbcseq r9, ip, r0, lsl #6 │ │ │ │ - ldrheq sl, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r9, ip, ip, asr #5 │ │ │ │ - sbcseq sl, ip, ip, ror lr │ │ │ │ - smullseq r9, ip, r8, r2 │ │ │ │ - sbcseq sl, ip, r8, asr #28 │ │ │ │ - sbcseq r9, ip, r4, ror #4 │ │ │ │ - sbcseq sl, ip, r4, lsl lr │ │ │ │ - sbcseq r9, ip, r0, lsr r2 │ │ │ │ - sbcseq sl, ip, r0, ror #27 │ │ │ │ - ldrsheq r9, [ip], #28 │ │ │ │ - sbcseq sl, ip, ip, lsr #27 │ │ │ │ - sbcseq r9, ip, r8, asr #3 │ │ │ │ - sbcseq sl, ip, r8, ror sp │ │ │ │ - smullseq r9, ip, r4, r1 │ │ │ │ - sbcseq sl, ip, r4, asr #26 │ │ │ │ - sbcseq r9, ip, r0, ror #2 │ │ │ │ - sbcseq sl, ip, r0, lsl sp │ │ │ │ - sbcseq r9, ip, ip, lsr #2 │ │ │ │ - ldrsbeq sl, [ip], #204 @ 0xcc │ │ │ │ - ldrsheq r9, [ip], #8 │ │ │ │ - sbcseq sl, ip, r8, lsr #25 │ │ │ │ - sbcseq r9, ip, r4, asr #1 │ │ │ │ - sbcseq sl, ip, r4, ror ip │ │ │ │ - smullseq r9, ip, r0, r0 │ │ │ │ - sbcseq sl, ip, r0, asr #24 │ │ │ │ - sbcseq r9, ip, ip, asr r0 │ │ │ │ - sbcseq sl, ip, ip, lsl #24 │ │ │ │ - sbcseq r9, ip, r8, lsr #32 │ │ │ │ - ldrsbeq sl, [ip], #184 @ 0xb8 │ │ │ │ - ldrsheq r8, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq sl, ip, r4, lsr #23 │ │ │ │ - sbcseq r8, ip, r0, asr #31 │ │ │ │ - sbcseq sl, ip, r0, ror fp │ │ │ │ - sbcseq r8, ip, ip, lsl #31 │ │ │ │ - sbcseq sl, ip, ip, lsr fp │ │ │ │ - sbcseq r8, ip, r8, asr pc │ │ │ │ - sbcseq sl, ip, r8, lsl #22 │ │ │ │ - sbcseq r8, ip, r4, lsr #30 │ │ │ │ - ldrsbeq sl, [ip], #164 @ 0xa4 │ │ │ │ - ldrsheq r8, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq sl, ip, r0, lsr #21 │ │ │ │ - ldrheq r8, [ip], #236 @ 0xec │ │ │ │ - sbcseq sl, ip, ip, ror #20 │ │ │ │ - sbcseq r8, ip, r8, lsl #29 │ │ │ │ - sbcseq sl, ip, r8, lsr sl │ │ │ │ - sbcseq r8, ip, r4, asr lr │ │ │ │ - sbcseq sl, ip, r4, lsl #20 │ │ │ │ - sbcseq r8, ip, r0, lsr #28 │ │ │ │ - ldrsbeq sl, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r8, ip, ip, ror #27 │ │ │ │ - smullseq sl, ip, ip, r9 │ │ │ │ - ldrheq r8, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq sl, ip, r8, ror #18 │ │ │ │ - sbcseq r8, ip, r4, lsl #27 │ │ │ │ - sbcseq sl, ip, r4, lsr r9 │ │ │ │ - sbcseq r8, ip, r0, asr sp │ │ │ │ - sbcseq sl, ip, r0, lsl #18 │ │ │ │ - sbcseq r8, ip, ip, lsl sp │ │ │ │ - sbcseq sl, ip, ip, asr #17 │ │ │ │ - sbcseq r8, ip, r8, ror #25 │ │ │ │ - smullseq sl, ip, r8, r8 │ │ │ │ - ldrheq r8, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq sl, ip, r4, ror #16 │ │ │ │ - sbcseq r8, ip, r0, lsl #25 │ │ │ │ - sbcseq sl, ip, r0, lsr r8 │ │ │ │ - sbcseq r8, ip, ip, asr #24 │ │ │ │ - ldrsheq sl, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r8, ip, r8, lsl ip │ │ │ │ - sbcseq sl, ip, r8, asr #15 │ │ │ │ - sbcseq r8, ip, r4, ror #23 │ │ │ │ - smullseq sl, ip, r4, r7 │ │ │ │ - ldrheq r8, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq sl, ip, r0, ror #14 │ │ │ │ - sbcseq r8, ip, ip, ror fp │ │ │ │ - sbcseq sl, ip, ip, lsr #14 │ │ │ │ - sbcseq r8, ip, r8, asr #22 │ │ │ │ - ldrsheq sl, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r8, ip, r4, lsl fp │ │ │ │ - sbcseq sl, ip, r4, asr #13 │ │ │ │ - sbcseq r8, ip, r0, ror #21 │ │ │ │ - smullseq sl, ip, r0, r6 │ │ │ │ - sbcseq r8, ip, ip, lsr #21 │ │ │ │ - sbcseq sl, ip, ip, asr r6 │ │ │ │ - sbcseq r8, ip, r8, ror sl │ │ │ │ - sbcseq sl, ip, r8, lsr #12 │ │ │ │ - sbcseq r8, ip, r4, asr #20 │ │ │ │ - ldrsheq sl, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r8, ip, r0, lsl sl │ │ │ │ - sbcseq sl, ip, r0, asr #11 │ │ │ │ - ldrsbeq r8, [ip], #156 @ 0x9c │ │ │ │ - sbcseq sl, ip, ip, lsl #11 │ │ │ │ - sbcseq r8, ip, r8, lsr #19 │ │ │ │ - sbcseq sl, ip, r8, asr r5 │ │ │ │ - sbcseq r8, ip, r4, ror r9 │ │ │ │ - sbcseq sl, ip, r4, lsr #10 │ │ │ │ - sbcseq r8, ip, r8, ror #5 │ │ │ │ - smullseq r9, ip, r8, lr │ │ │ │ - ldrheq r8, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r9, ip, r4, ror #28 │ │ │ │ - sbcseq r8, ip, r0, lsl #5 │ │ │ │ - sbcseq r9, ip, r0, lsr lr │ │ │ │ - sbcseq r8, ip, ip, asr #4 │ │ │ │ - ldrsheq r9, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r8, ip, r8, lsl r2 │ │ │ │ - sbcseq r9, ip, r8, asr #27 │ │ │ │ - sbcseq r8, ip, r4, ror #3 │ │ │ │ - smullseq r9, ip, r4, sp │ │ │ │ - ldrheq r8, [ip], #16 │ │ │ │ - sbcseq r9, ip, r0, ror #26 │ │ │ │ - sbcseq r8, ip, ip, ror r1 │ │ │ │ - sbcseq r9, ip, ip, lsr #26 │ │ │ │ - sbcseq r8, ip, r8, asr #2 │ │ │ │ - ldrsheq r9, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r8, ip, r4, lsl r1 │ │ │ │ - sbcseq r9, ip, r4, asr #25 │ │ │ │ - sbcseq r8, ip, r0, ror #1 │ │ │ │ - smullseq r9, ip, r0, ip │ │ │ │ - sbcseq r8, ip, ip, lsr #1 │ │ │ │ - sbcseq r9, ip, ip, asr ip │ │ │ │ - sbcseq r8, ip, r8, ror r0 │ │ │ │ - sbcseq r9, ip, r8, lsr #24 │ │ │ │ - sbcseq r8, ip, r4, asr #32 │ │ │ │ - ldrsheq r9, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r8, ip, r0, lsl r0 │ │ │ │ - sbcseq r9, ip, r0, asr #23 │ │ │ │ - ldrsbeq r7, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r9, ip, ip, lsl #23 │ │ │ │ - sbcseq r7, ip, r8, lsr #31 │ │ │ │ - sbcseq r9, ip, r8, asr fp │ │ │ │ - sbcseq r7, ip, r4, ror pc │ │ │ │ - sbcseq r9, ip, r4, lsr #22 │ │ │ │ - sbcseq r7, ip, r0, asr #30 │ │ │ │ - ldrsheq r9, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r7, ip, ip, lsl #30 │ │ │ │ - ldrheq r9, [ip], #172 @ 0xac │ │ │ │ - ldrsbeq r7, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r9, ip, r8, lsl #21 │ │ │ │ - sbcseq r7, ip, r4, lsr #29 │ │ │ │ - sbcseq r9, ip, r4, asr sl │ │ │ │ - sbcseq r7, ip, r0, ror lr │ │ │ │ - sbcseq r9, ip, r0, lsr #20 │ │ │ │ - sbcseq r7, ip, ip, lsr lr │ │ │ │ - sbcseq r9, ip, ip, ror #19 │ │ │ │ - sbcseq r7, ip, r8, lsl #28 │ │ │ │ - ldrheq r9, [ip], #152 @ 0x98 │ │ │ │ - ldrsbeq r7, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r9, ip, r4, lsl #19 │ │ │ │ - sbcseq r7, ip, r0, lsr #27 │ │ │ │ - sbcseq r9, ip, r0, asr r9 │ │ │ │ - sbcseq r7, ip, ip, ror #26 │ │ │ │ - sbcseq r9, ip, ip, lsl r9 │ │ │ │ - sbcseq r7, ip, r8, lsr sp │ │ │ │ - sbcseq r9, ip, r8, ror #17 │ │ │ │ - sbcseq r7, ip, r4, lsl #26 │ │ │ │ - ldrheq r9, [ip], #132 @ 0x84 │ │ │ │ - ldrsbeq r7, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r9, ip, r0, lsl #17 │ │ │ │ - smullseq r7, ip, ip, ip │ │ │ │ - sbcseq r9, ip, ip, asr #16 │ │ │ │ - sbcseq r7, ip, r8, ror #24 │ │ │ │ - sbcseq r9, ip, r8, lsl r8 │ │ │ │ - sbcseq r7, ip, r4, lsr ip │ │ │ │ - sbcseq r9, ip, r4, ror #15 │ │ │ │ - sbcseq r7, ip, r0, lsl #24 │ │ │ │ - ldrheq r9, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r7, ip, ip, asr #23 │ │ │ │ - sbcseq r9, ip, ip, ror r7 │ │ │ │ - smullseq r7, ip, r8, fp │ │ │ │ - sbcseq r9, ip, r8, asr #14 │ │ │ │ - sbcseq r7, ip, r4, ror #22 │ │ │ │ - sbcseq r9, ip, r4, lsl r7 │ │ │ │ - sbcseq r7, ip, r0, lsr fp │ │ │ │ - sbcseq r9, ip, r0, ror #13 │ │ │ │ - ldrsheq r7, [ip], #172 @ 0xac │ │ │ │ - sbcseq r9, ip, ip, lsr #13 │ │ │ │ - sbcseq r7, ip, r8, asr #21 │ │ │ │ - sbcseq r9, ip, r8, ror r6 │ │ │ │ - smullseq r7, ip, r4, sl │ │ │ │ - sbcseq r9, ip, r4, asr #12 │ │ │ │ - sbcseq r7, ip, r0, ror #20 │ │ │ │ - sbcseq r9, ip, r0, lsl r6 │ │ │ │ - sbcseq r7, ip, ip, lsr #20 │ │ │ │ - ldrsbeq r9, [ip], #92 @ 0x5c │ │ │ │ - ldrsheq r7, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r9, ip, r8, lsr #11 │ │ │ │ - sbcseq r7, ip, r4, asr #19 │ │ │ │ - sbcseq r9, ip, r4, ror r5 │ │ │ │ - smullseq r7, ip, r0, r9 │ │ │ │ - sbcseq r9, ip, r0, asr #10 │ │ │ │ - sbcseq r7, ip, ip, asr r9 │ │ │ │ - sbcseq r9, ip, ip, lsl #10 │ │ │ │ - sbcseq r7, ip, r8, lsr #18 │ │ │ │ - ldrsbeq r9, [ip], #72 @ 0x48 │ │ │ │ - ldrsheq r7, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r9, ip, r4, lsr #9 │ │ │ │ - sbcseq r7, ip, r0, asr #17 │ │ │ │ - sbcseq r9, ip, r0, ror r4 │ │ │ │ - sbcseq r7, ip, ip, lsl #17 │ │ │ │ - sbcseq r9, ip, ip, lsr r4 │ │ │ │ - sbcseq r7, ip, r8, asr r8 │ │ │ │ - sbcseq r9, ip, r8, lsl #8 │ │ │ │ - sbcseq r7, ip, r4, lsr #16 │ │ │ │ - ldrsbeq r9, [ip], #52 @ 0x34 │ │ │ │ - ldrsheq r7, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r9, ip, r0, lsr #7 │ │ │ │ - ldrheq r7, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r9, ip, ip, ror #6 │ │ │ │ - sbcseq r7, ip, r8, lsl #15 │ │ │ │ - sbcseq r9, ip, r8, lsr r3 │ │ │ │ - sbcseq r7, ip, r4, asr r7 │ │ │ │ - sbcseq r9, ip, r4, lsl #6 │ │ │ │ - sbcseq r7, ip, r0, lsr #14 │ │ │ │ - ldrsbeq r9, [ip], #32 │ │ │ │ - sbcseq r7, ip, ip, ror #13 │ │ │ │ - smullseq r9, ip, ip, r2 │ │ │ │ - ldrheq r7, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r9, ip, r8, ror #4 │ │ │ │ - sbcseq r7, ip, r4, lsl #13 │ │ │ │ - sbcseq r9, ip, r4, lsr r2 │ │ │ │ - sbcseq r7, ip, r0, asr r6 │ │ │ │ - sbcseq r9, ip, r0, lsl #4 │ │ │ │ - sbcseq r7, ip, ip, lsl r6 │ │ │ │ - sbcseq r9, ip, ip, asr #3 │ │ │ │ - sbcseq r7, ip, r8, ror #11 │ │ │ │ - smullseq r9, ip, r8, r1 │ │ │ │ - ldrheq r7, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r9, ip, r4, ror #2 │ │ │ │ - sbcseq r7, ip, r0, lsl #11 │ │ │ │ - sbcseq r9, ip, r0, lsr r1 │ │ │ │ - sbcseq r7, ip, ip, asr #10 │ │ │ │ - ldrsheq r9, [ip], #12 │ │ │ │ - sbcseq r7, ip, r8, lsl r5 │ │ │ │ - sbcseq r9, ip, r8, asr #1 │ │ │ │ - sbcseq r7, ip, r4, ror #9 │ │ │ │ - smullseq r9, ip, r4, r0 │ │ │ │ - ldrheq r7, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r9, ip, r0, rrx │ │ │ │ - sbcseq r7, ip, ip, ror r4 │ │ │ │ - sbcseq r9, ip, ip, lsr #32 │ │ │ │ - sbcseq r7, ip, r8, asr #8 │ │ │ │ - ldrsheq r8, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r7, ip, r4, lsl r4 │ │ │ │ - sbcseq r8, ip, r4, asr #31 │ │ │ │ - sbcseq r7, ip, r0, ror #7 │ │ │ │ - smullseq r8, ip, r0, pc @ │ │ │ │ - sbcseq r7, ip, ip, lsr #7 │ │ │ │ - sbcseq r8, ip, ip, asr pc │ │ │ │ - sbcseq r7, ip, r8, ror r3 │ │ │ │ - sbcseq r8, ip, r8, lsr #30 │ │ │ │ - sbcseq r7, ip, r4, asr #6 │ │ │ │ - ldrsheq r8, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r7, ip, r0, lsl r3 │ │ │ │ - sbcseq r8, ip, r0, asr #29 │ │ │ │ - ldrsbeq r7, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r8, ip, ip, lsl #29 │ │ │ │ - sbcseq r7, ip, r8, lsr #5 │ │ │ │ - sbcseq r8, ip, r8, asr lr │ │ │ │ - sbcseq r7, ip, r4, ror r2 │ │ │ │ - sbcseq r8, ip, r4, lsr #28 │ │ │ │ - sbcseq r7, ip, r0, asr #4 │ │ │ │ - ldrsheq r8, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r7, ip, ip, lsl #4 │ │ │ │ - ldrheq r8, [ip], #220 @ 0xdc │ │ │ │ - ldrsbeq r7, [ip], #24 │ │ │ │ - sbcseq r8, ip, r8, lsl #27 │ │ │ │ - sbcseq r7, ip, r4, lsr #3 │ │ │ │ - sbcseq r8, ip, r4, asr sp │ │ │ │ - sbcseq r7, ip, r0, ror r1 │ │ │ │ - sbcseq r8, ip, r0, lsr #26 │ │ │ │ - sbcseq r7, ip, ip, lsr r1 │ │ │ │ - sbcseq r8, ip, ip, ror #25 │ │ │ │ - sbcseq r7, ip, r8, lsl #2 │ │ │ │ - ldrheq r8, [ip], #200 @ 0xc8 │ │ │ │ - ldrsbeq r7, [ip], #4 │ │ │ │ - sbcseq r8, ip, r4, lsl #25 │ │ │ │ - sbcseq r7, ip, r0, lsr #1 │ │ │ │ - sbcseq r8, ip, r0, asr ip │ │ │ │ - sbcseq r7, ip, ip, rrx │ │ │ │ - sbcseq r8, ip, ip, lsl ip │ │ │ │ - sbcseq r7, ip, r8, lsr r0 │ │ │ │ - sbcseq r8, ip, r8, ror #23 │ │ │ │ - sbcseq r7, ip, r4 │ │ │ │ - ldrheq r8, [ip], #180 @ 0xb4 │ │ │ │ - ldrsbeq r6, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r8, ip, r0, lsl #23 │ │ │ │ - smullseq r6, ip, ip, pc @ │ │ │ │ - sbcseq r8, ip, ip, asr #22 │ │ │ │ - sbcseq r6, ip, r8, ror #30 │ │ │ │ - sbcseq r8, ip, r8, lsl fp │ │ │ │ - sbcseq r6, ip, r4, lsr pc │ │ │ │ - sbcseq r8, ip, r4, ror #21 │ │ │ │ - sbcseq r6, ip, r0, lsl #30 │ │ │ │ - ldrheq r8, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r6, ip, ip, asr #29 │ │ │ │ - sbcseq r8, ip, ip, ror sl │ │ │ │ - smullseq r6, ip, r8, lr │ │ │ │ - sbcseq r8, ip, r8, asr #20 │ │ │ │ - sbcseq r6, ip, r4, ror #28 │ │ │ │ - sbcseq r8, ip, r4, lsl sl │ │ │ │ - sbcseq r6, ip, r0, lsr lr │ │ │ │ - ldr r0, [pc, #-828] @ 45b8f0 │ │ │ │ + strdeq sl, [r1, #-8] │ │ │ │ + sbcseq r4, ip, r4, lsl r8 │ │ │ │ + sbcseq fp, ip, r4, ror #16 │ │ │ │ + sbcseq r9, ip, r0, lsl #25 │ │ │ │ + sbcseq fp, ip, r0, lsr r8 │ │ │ │ + sbcseq r9, ip, ip, asr #24 │ │ │ │ + ldrsheq fp, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r9, ip, r8, lsl ip │ │ │ │ + sbcseq fp, ip, r8, asr #15 │ │ │ │ + sbcseq r9, ip, r4, ror #23 │ │ │ │ + smullseq fp, ip, r4, r7 │ │ │ │ + ldrheq r9, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq fp, ip, r0, ror #14 │ │ │ │ + sbcseq r9, ip, ip, ror fp │ │ │ │ + sbcseq fp, ip, ip, lsr #14 │ │ │ │ + sbcseq r9, ip, r8, asr #22 │ │ │ │ + ldrsheq fp, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r9, ip, r4, lsl fp │ │ │ │ + sbcseq fp, ip, r4, asr #13 │ │ │ │ + sbcseq r9, ip, r0, ror #21 │ │ │ │ + smullseq fp, ip, r0, r6 │ │ │ │ + sbcseq r9, ip, ip, lsr #21 │ │ │ │ + sbcseq fp, ip, ip, asr r6 │ │ │ │ + sbcseq r9, ip, r8, ror sl │ │ │ │ + sbcseq fp, ip, r8, lsr #12 │ │ │ │ + sbcseq r9, ip, r4, asr #20 │ │ │ │ + ldrsheq fp, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r9, ip, r0, lsl sl │ │ │ │ + sbcseq fp, ip, r0, asr #11 │ │ │ │ + ldrsbeq r9, [ip], #156 @ 0x9c │ │ │ │ + sbcseq fp, ip, ip, lsl #11 │ │ │ │ + sbcseq r9, ip, r8, lsr #19 │ │ │ │ + sbcseq fp, ip, r8, asr r5 │ │ │ │ + sbcseq r9, ip, r4, ror r9 │ │ │ │ + sbcseq fp, ip, r4, lsr #10 │ │ │ │ + sbcseq r9, ip, r0, asr #18 │ │ │ │ + ldrsheq fp, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r9, ip, ip, lsl #18 │ │ │ │ + ldrheq fp, [ip], #76 @ 0x4c │ │ │ │ + ldrsbeq r9, [ip], #136 @ 0x88 │ │ │ │ + sbcseq fp, ip, r8, lsl #9 │ │ │ │ + sbcseq r9, ip, r4, lsr #17 │ │ │ │ + sbcseq fp, ip, r4, asr r4 │ │ │ │ + sbcseq r9, ip, r0, ror r8 │ │ │ │ + sbcseq fp, ip, r0, lsr #8 │ │ │ │ + sbcseq r9, ip, ip, lsr r8 │ │ │ │ + sbcseq fp, ip, ip, ror #7 │ │ │ │ + sbcseq r9, ip, r8, lsl #16 │ │ │ │ + ldrheq fp, [ip], #56 @ 0x38 │ │ │ │ + ldrsbeq r9, [ip], #116 @ 0x74 │ │ │ │ + sbcseq fp, ip, r4, lsl #7 │ │ │ │ + sbcseq r9, ip, r0, lsr #15 │ │ │ │ + sbcseq fp, ip, r0, asr r3 │ │ │ │ + sbcseq r9, ip, ip, ror #14 │ │ │ │ + sbcseq fp, ip, ip, lsl r3 │ │ │ │ + sbcseq r9, ip, r8, lsr r7 │ │ │ │ + sbcseq fp, ip, r8, ror #5 │ │ │ │ + sbcseq r9, ip, r4, lsl #14 │ │ │ │ + ldrheq fp, [ip], #36 @ 0x24 │ │ │ │ + ldrsbeq r9, [ip], #96 @ 0x60 │ │ │ │ + sbcseq fp, ip, r0, lsl #5 │ │ │ │ + smullseq r9, ip, ip, r6 │ │ │ │ + sbcseq fp, ip, ip, asr #4 │ │ │ │ + sbcseq r9, ip, r8, ror #12 │ │ │ │ + sbcseq fp, ip, r8, lsl r2 │ │ │ │ + sbcseq r9, ip, r4, lsr r6 │ │ │ │ + sbcseq fp, ip, r4, ror #3 │ │ │ │ + sbcseq r9, ip, r0, lsl #12 │ │ │ │ + ldrheq fp, [ip], #16 │ │ │ │ + sbcseq r9, ip, ip, asr #11 │ │ │ │ + sbcseq fp, ip, ip, ror r1 │ │ │ │ + smullseq r9, ip, r8, r5 │ │ │ │ + sbcseq fp, ip, r8, asr #2 │ │ │ │ + sbcseq r9, ip, r4, ror #10 │ │ │ │ + sbcseq fp, ip, r4, lsl r1 │ │ │ │ + sbcseq r9, ip, r0, lsr r5 │ │ │ │ + sbcseq fp, ip, r0, ror #1 │ │ │ │ + ldrsheq r9, [ip], #76 @ 0x4c │ │ │ │ + sbcseq fp, ip, ip, lsr #1 │ │ │ │ + sbcseq r9, ip, r8, asr #9 │ │ │ │ + sbcseq fp, ip, r8, ror r0 │ │ │ │ + smullseq r9, ip, r4, r4 │ │ │ │ + sbcseq fp, ip, r4, asr #32 │ │ │ │ + sbcseq r9, ip, r0, ror #8 │ │ │ │ + sbcseq fp, ip, r0, lsl r0 │ │ │ │ + sbcseq r9, ip, ip, lsr #8 │ │ │ │ + ldrsbeq sl, [ip], #252 @ 0xfc │ │ │ │ + ldrsheq r9, [ip], #56 @ 0x38 │ │ │ │ + sbcseq sl, ip, r8, lsr #31 │ │ │ │ + sbcseq r9, ip, r4, asr #7 │ │ │ │ + sbcseq sl, ip, r4, ror pc │ │ │ │ + smullseq r9, ip, r0, r3 │ │ │ │ + sbcseq sl, ip, r0, asr #30 │ │ │ │ + sbcseq r9, ip, ip, asr r3 │ │ │ │ + sbcseq sl, ip, ip, lsl #30 │ │ │ │ + sbcseq r9, ip, r8, lsr #6 │ │ │ │ + ldrsbeq sl, [ip], #232 @ 0xe8 │ │ │ │ + ldrsheq r9, [ip], #36 @ 0x24 │ │ │ │ + sbcseq sl, ip, r4, lsr #29 │ │ │ │ + sbcseq r9, ip, r0, asr #5 │ │ │ │ + sbcseq sl, ip, r0, ror lr │ │ │ │ + sbcseq r9, ip, ip, lsl #5 │ │ │ │ + sbcseq sl, ip, ip, lsr lr │ │ │ │ + sbcseq r9, ip, r8, asr r2 │ │ │ │ + sbcseq sl, ip, r8, lsl #28 │ │ │ │ + sbcseq r9, ip, r4, lsr #4 │ │ │ │ + ldrsbeq sl, [ip], #212 @ 0xd4 │ │ │ │ + ldrsheq r9, [ip], #16 │ │ │ │ + sbcseq sl, ip, r0, lsr #27 │ │ │ │ + ldrheq r9, [ip], #28 │ │ │ │ + sbcseq sl, ip, ip, ror #26 │ │ │ │ + sbcseq r9, ip, r8, lsl #3 │ │ │ │ + sbcseq sl, ip, r8, lsr sp │ │ │ │ + sbcseq r9, ip, r4, asr r1 │ │ │ │ + sbcseq sl, ip, r4, lsl #26 │ │ │ │ + sbcseq r9, ip, r0, lsr #2 │ │ │ │ + ldrsbeq sl, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r9, ip, ip, ror #1 │ │ │ │ + smullseq sl, ip, ip, ip │ │ │ │ + ldrheq r9, [ip], #8 │ │ │ │ + sbcseq sl, ip, r8, ror #24 │ │ │ │ + sbcseq r9, ip, r4, lsl #1 │ │ │ │ + sbcseq sl, ip, r4, lsr ip │ │ │ │ + sbcseq r9, ip, r0, asr r0 │ │ │ │ + sbcseq sl, ip, r0, lsl #24 │ │ │ │ + sbcseq r9, ip, ip, lsl r0 │ │ │ │ + sbcseq sl, ip, ip, asr #23 │ │ │ │ + sbcseq r8, ip, r8, ror #31 │ │ │ │ + smullseq sl, ip, r8, fp │ │ │ │ + ldrheq r8, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq sl, ip, r4, ror #22 │ │ │ │ + sbcseq r8, ip, r0, lsl #31 │ │ │ │ + sbcseq sl, ip, r0, lsr fp │ │ │ │ + sbcseq r8, ip, ip, asr #30 │ │ │ │ + ldrsheq sl, [ip], #172 @ 0xac │ │ │ │ + sbcseq r8, ip, r8, lsl pc │ │ │ │ + sbcseq sl, ip, r8, asr #21 │ │ │ │ + sbcseq r8, ip, r4, ror #29 │ │ │ │ + smullseq sl, ip, r4, sl │ │ │ │ + ldrheq r8, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq sl, ip, r0, ror #20 │ │ │ │ + sbcseq r8, ip, ip, ror lr │ │ │ │ + sbcseq sl, ip, ip, lsr #20 │ │ │ │ + sbcseq r8, ip, r8, asr #28 │ │ │ │ + ldrsheq sl, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r8, ip, r4, lsl lr │ │ │ │ + sbcseq sl, ip, r4, asr #19 │ │ │ │ + sbcseq r8, ip, r0, ror #27 │ │ │ │ + smullseq sl, ip, r0, r9 │ │ │ │ + sbcseq r8, ip, ip, lsr #27 │ │ │ │ + sbcseq sl, ip, ip, asr r9 │ │ │ │ + sbcseq r8, ip, r8, ror sp │ │ │ │ + sbcseq sl, ip, r8, lsr #18 │ │ │ │ + sbcseq r8, ip, r4, asr #26 │ │ │ │ + ldrsheq sl, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r8, ip, r0, lsl sp │ │ │ │ + sbcseq sl, ip, r0, asr #17 │ │ │ │ + ldrsbeq r8, [ip], #204 @ 0xcc │ │ │ │ + sbcseq sl, ip, ip, lsl #17 │ │ │ │ + sbcseq r8, ip, r8, lsr #25 │ │ │ │ + sbcseq sl, ip, r8, asr r8 │ │ │ │ + sbcseq r8, ip, r4, ror ip │ │ │ │ + sbcseq sl, ip, r4, lsr #16 │ │ │ │ + sbcseq r8, ip, r0, asr #24 │ │ │ │ + ldrsheq sl, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r8, ip, ip, lsl #24 │ │ │ │ + ldrheq sl, [ip], #124 @ 0x7c │ │ │ │ + ldrsbeq r8, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq sl, ip, r8, lsl #15 │ │ │ │ + sbcseq r8, ip, r4, lsr #23 │ │ │ │ + sbcseq sl, ip, r4, asr r7 │ │ │ │ + sbcseq r8, ip, r0, ror fp │ │ │ │ + sbcseq sl, ip, r0, lsr #14 │ │ │ │ + sbcseq r8, ip, ip, lsr fp │ │ │ │ + sbcseq sl, ip, ip, ror #13 │ │ │ │ + sbcseq r8, ip, r8, lsl #22 │ │ │ │ + ldrheq sl, [ip], #104 @ 0x68 │ │ │ │ + ldrsbeq r8, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq sl, ip, r4, lsl #13 │ │ │ │ + sbcseq r8, ip, r0, lsr #21 │ │ │ │ + sbcseq sl, ip, r0, asr r6 │ │ │ │ + sbcseq r8, ip, ip, ror #20 │ │ │ │ + sbcseq sl, ip, ip, lsl r6 │ │ │ │ + sbcseq r8, ip, r8, lsr sl │ │ │ │ + sbcseq sl, ip, r8, ror #11 │ │ │ │ + sbcseq r8, ip, r4, lsl #20 │ │ │ │ + ldrheq sl, [ip], #84 @ 0x54 │ │ │ │ + ldrsbeq r8, [ip], #144 @ 0x90 │ │ │ │ + sbcseq sl, ip, r0, lsl #11 │ │ │ │ + smullseq r8, ip, ip, r9 │ │ │ │ + sbcseq sl, ip, ip, asr #10 │ │ │ │ + sbcseq r8, ip, r8, ror #18 │ │ │ │ + sbcseq sl, ip, r8, lsl r5 │ │ │ │ + ldrsbeq r8, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r9, ip, ip, lsl #29 │ │ │ │ + sbcseq r8, ip, r8, lsr #5 │ │ │ │ + sbcseq r9, ip, r8, asr lr │ │ │ │ + sbcseq r8, ip, r4, ror r2 │ │ │ │ + sbcseq r9, ip, r4, lsr #28 │ │ │ │ + sbcseq r8, ip, r0, asr #4 │ │ │ │ + ldrsheq r9, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r8, ip, ip, lsl #4 │ │ │ │ + ldrheq r9, [ip], #220 @ 0xdc │ │ │ │ + ldrsbeq r8, [ip], #24 │ │ │ │ + sbcseq r9, ip, r8, lsl #27 │ │ │ │ + sbcseq r8, ip, r4, lsr #3 │ │ │ │ + sbcseq r9, ip, r4, asr sp │ │ │ │ + sbcseq r8, ip, r0, ror r1 │ │ │ │ + sbcseq r9, ip, r0, lsr #26 │ │ │ │ + sbcseq r8, ip, ip, lsr r1 │ │ │ │ + sbcseq r9, ip, ip, ror #25 │ │ │ │ + sbcseq r8, ip, r8, lsl #2 │ │ │ │ + ldrheq r9, [ip], #200 @ 0xc8 │ │ │ │ + ldrsbeq r8, [ip], #4 │ │ │ │ + sbcseq r9, ip, r4, lsl #25 │ │ │ │ + sbcseq r8, ip, r0, lsr #1 │ │ │ │ + sbcseq r9, ip, r0, asr ip │ │ │ │ + sbcseq r8, ip, ip, rrx │ │ │ │ + sbcseq r9, ip, ip, lsl ip │ │ │ │ + sbcseq r8, ip, r8, lsr r0 │ │ │ │ + sbcseq r9, ip, r8, ror #23 │ │ │ │ + sbcseq r8, ip, r4 │ │ │ │ + ldrheq r9, [ip], #180 @ 0xb4 │ │ │ │ + ldrsbeq r7, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r9, ip, r0, lsl #23 │ │ │ │ + smullseq r7, ip, ip, pc @ │ │ │ │ + sbcseq r9, ip, ip, asr #22 │ │ │ │ + sbcseq r7, ip, r8, ror #30 │ │ │ │ + sbcseq r9, ip, r8, lsl fp │ │ │ │ + sbcseq r7, ip, r4, lsr pc │ │ │ │ + sbcseq r9, ip, r4, ror #21 │ │ │ │ + sbcseq r7, ip, r0, lsl #30 │ │ │ │ + ldrheq r9, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r7, ip, ip, asr #29 │ │ │ │ + sbcseq r9, ip, ip, ror sl │ │ │ │ + smullseq r7, ip, r8, lr │ │ │ │ + sbcseq r9, ip, r8, asr #20 │ │ │ │ + sbcseq r7, ip, r4, ror #28 │ │ │ │ + sbcseq r9, ip, r4, lsl sl │ │ │ │ + sbcseq r7, ip, r0, lsr lr │ │ │ │ + sbcseq r9, ip, r0, ror #19 │ │ │ │ + ldrsheq r7, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r9, ip, ip, lsr #19 │ │ │ │ + sbcseq r7, ip, r8, asr #27 │ │ │ │ + sbcseq r9, ip, r8, ror r9 │ │ │ │ + smullseq r7, ip, r4, sp │ │ │ │ + sbcseq r9, ip, r4, asr #18 │ │ │ │ + sbcseq r7, ip, r0, ror #26 │ │ │ │ + sbcseq r9, ip, r0, lsl r9 │ │ │ │ + sbcseq r7, ip, ip, lsr #26 │ │ │ │ + ldrsbeq r9, [ip], #140 @ 0x8c │ │ │ │ + ldrsheq r7, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r9, ip, r8, lsr #17 │ │ │ │ + sbcseq r7, ip, r4, asr #25 │ │ │ │ + sbcseq r9, ip, r4, ror r8 │ │ │ │ + smullseq r7, ip, r0, ip │ │ │ │ + sbcseq r9, ip, r0, asr #16 │ │ │ │ + sbcseq r7, ip, ip, asr ip │ │ │ │ + sbcseq r9, ip, ip, lsl #16 │ │ │ │ + sbcseq r7, ip, r8, lsr #24 │ │ │ │ + ldrsbeq r9, [ip], #120 @ 0x78 │ │ │ │ + ldrsheq r7, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r9, ip, r4, lsr #15 │ │ │ │ + sbcseq r7, ip, r0, asr #23 │ │ │ │ + sbcseq r9, ip, r0, ror r7 │ │ │ │ + sbcseq r7, ip, ip, lsl #23 │ │ │ │ + sbcseq r9, ip, ip, lsr r7 │ │ │ │ + sbcseq r7, ip, r8, asr fp │ │ │ │ + sbcseq r9, ip, r8, lsl #14 │ │ │ │ + sbcseq r7, ip, r4, lsr #22 │ │ │ │ + ldrsbeq r9, [ip], #100 @ 0x64 │ │ │ │ + ldrsheq r7, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r9, ip, r0, lsr #13 │ │ │ │ + ldrheq r7, [ip], #172 @ 0xac │ │ │ │ + sbcseq r9, ip, ip, ror #12 │ │ │ │ + sbcseq r7, ip, r8, lsl #21 │ │ │ │ + sbcseq r9, ip, r8, lsr r6 │ │ │ │ + sbcseq r7, ip, r4, asr sl │ │ │ │ + sbcseq r9, ip, r4, lsl #12 │ │ │ │ + sbcseq r7, ip, r0, lsr #20 │ │ │ │ + ldrsbeq r9, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r7, ip, ip, ror #19 │ │ │ │ + smullseq r9, ip, ip, r5 │ │ │ │ + ldrheq r7, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r9, ip, r8, ror #10 │ │ │ │ + sbcseq r7, ip, r4, lsl #19 │ │ │ │ + sbcseq r9, ip, r4, lsr r5 │ │ │ │ + sbcseq r7, ip, r0, asr r9 │ │ │ │ + sbcseq r9, ip, r0, lsl #10 │ │ │ │ + sbcseq r7, ip, ip, lsl r9 │ │ │ │ + sbcseq r9, ip, ip, asr #9 │ │ │ │ + sbcseq r7, ip, r8, ror #17 │ │ │ │ + smullseq r9, ip, r8, r4 │ │ │ │ + ldrheq r7, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r9, ip, r4, ror #8 │ │ │ │ + sbcseq r7, ip, r0, lsl #17 │ │ │ │ + sbcseq r9, ip, r0, lsr r4 │ │ │ │ + sbcseq r7, ip, ip, asr #16 │ │ │ │ + ldrsheq r9, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r7, ip, r8, lsl r8 │ │ │ │ + sbcseq r9, ip, r8, asr #7 │ │ │ │ + sbcseq r7, ip, r4, ror #15 │ │ │ │ + smullseq r9, ip, r4, r3 │ │ │ │ + ldrheq r7, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r9, ip, r0, ror #6 │ │ │ │ + sbcseq r7, ip, ip, ror r7 │ │ │ │ + sbcseq r9, ip, ip, lsr #6 │ │ │ │ + sbcseq r7, ip, r8, asr #14 │ │ │ │ + ldrsheq r9, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r7, ip, r4, lsl r7 │ │ │ │ + sbcseq r9, ip, r4, asr #5 │ │ │ │ + sbcseq r7, ip, r0, ror #13 │ │ │ │ + smullseq r9, ip, r0, r2 │ │ │ │ + sbcseq r7, ip, ip, lsr #13 │ │ │ │ + sbcseq r9, ip, ip, asr r2 │ │ │ │ + sbcseq r7, ip, r8, ror r6 │ │ │ │ + sbcseq r9, ip, r8, lsr #4 │ │ │ │ + sbcseq r7, ip, r4, asr #12 │ │ │ │ + ldrsheq r9, [ip], #20 │ │ │ │ + sbcseq r7, ip, r0, lsl r6 │ │ │ │ + sbcseq r9, ip, r0, asr #3 │ │ │ │ + ldrsbeq r7, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r9, ip, ip, lsl #3 │ │ │ │ + sbcseq r7, ip, r8, lsr #11 │ │ │ │ + sbcseq r9, ip, r8, asr r1 │ │ │ │ + sbcseq r7, ip, r4, ror r5 │ │ │ │ + sbcseq r9, ip, r4, lsr #2 │ │ │ │ + sbcseq r7, ip, r0, asr #10 │ │ │ │ + ldrsheq r9, [ip], #0 │ │ │ │ + sbcseq r7, ip, ip, lsl #10 │ │ │ │ + ldrheq r9, [ip], #12 │ │ │ │ + ldrsbeq r7, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r9, ip, r8, lsl #1 │ │ │ │ + sbcseq r7, ip, r4, lsr #9 │ │ │ │ + sbcseq r9, ip, r4, asr r0 │ │ │ │ + sbcseq r7, ip, r0, ror r4 │ │ │ │ + sbcseq r9, ip, r0, lsr #32 │ │ │ │ + sbcseq r7, ip, ip, lsr r4 │ │ │ │ + sbcseq r8, ip, ip, ror #31 │ │ │ │ + sbcseq r7, ip, r8, lsl #8 │ │ │ │ + ldrheq r8, [ip], #248 @ 0xf8 │ │ │ │ + ldrsbeq r7, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r8, ip, r4, lsl #31 │ │ │ │ + sbcseq r7, ip, r0, lsr #7 │ │ │ │ + sbcseq r8, ip, r0, asr pc │ │ │ │ + sbcseq r7, ip, ip, ror #6 │ │ │ │ + sbcseq r8, ip, ip, lsl pc │ │ │ │ + sbcseq r7, ip, r8, lsr r3 │ │ │ │ + sbcseq r8, ip, r8, ror #29 │ │ │ │ + sbcseq r7, ip, r4, lsl #6 │ │ │ │ + ldrheq r8, [ip], #228 @ 0xe4 │ │ │ │ + ldrsbeq r7, [ip], #32 │ │ │ │ + sbcseq r8, ip, r0, lsl #29 │ │ │ │ + smullseq r7, ip, ip, r2 │ │ │ │ + sbcseq r8, ip, ip, asr #28 │ │ │ │ + sbcseq r7, ip, r8, ror #4 │ │ │ │ + sbcseq r8, ip, r8, lsl lr │ │ │ │ + sbcseq r7, ip, r4, lsr r2 │ │ │ │ + sbcseq r8, ip, r4, ror #27 │ │ │ │ + sbcseq r7, ip, r0, lsl #4 │ │ │ │ + ldrheq r8, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r7, ip, ip, asr #3 │ │ │ │ + sbcseq r8, ip, ip, ror sp │ │ │ │ + smullseq r7, ip, r8, r1 │ │ │ │ + sbcseq r8, ip, r8, asr #26 │ │ │ │ + sbcseq r7, ip, r4, ror #2 │ │ │ │ + sbcseq r8, ip, r4, lsl sp │ │ │ │ + sbcseq r7, ip, r0, lsr r1 │ │ │ │ + sbcseq r8, ip, r0, ror #25 │ │ │ │ + ldrsheq r7, [ip], #12 │ │ │ │ + sbcseq r8, ip, ip, lsr #25 │ │ │ │ + sbcseq r7, ip, r8, asr #1 │ │ │ │ + sbcseq r8, ip, r8, ror ip │ │ │ │ + smullseq r7, ip, r4, r0 │ │ │ │ + sbcseq r8, ip, r4, asr #24 │ │ │ │ + sbcseq r7, ip, r0, rrx │ │ │ │ + sbcseq r8, ip, r0, lsl ip │ │ │ │ + sbcseq r7, ip, ip, lsr #32 │ │ │ │ + ldrsbeq r8, [ip], #188 @ 0xbc │ │ │ │ + ldrsheq r6, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r8, ip, r8, lsr #23 │ │ │ │ + sbcseq r6, ip, r4, asr #31 │ │ │ │ + sbcseq r8, ip, r4, ror fp │ │ │ │ + smullseq r6, ip, r0, pc @ │ │ │ │ + sbcseq r8, ip, r0, asr #22 │ │ │ │ + sbcseq r6, ip, ip, asr pc │ │ │ │ + sbcseq r8, ip, ip, lsl #22 │ │ │ │ + sbcseq r6, ip, r8, lsr #30 │ │ │ │ + ldrsbeq r8, [ip], #168 @ 0xa8 │ │ │ │ + ldrsheq r6, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r8, ip, r4, lsr #21 │ │ │ │ + sbcseq r6, ip, r0, asr #29 │ │ │ │ + sbcseq r8, ip, r0, ror sl │ │ │ │ + sbcseq r6, ip, ip, lsl #29 │ │ │ │ + sbcseq r8, ip, ip, lsr sl │ │ │ │ + sbcseq r6, ip, r8, asr lr │ │ │ │ + sbcseq r8, ip, r8, lsl #20 │ │ │ │ + sbcseq r6, ip, r4, lsr #28 │ │ │ │ + ldr r0, [pc, #-828] @ 45b91c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 45b8f4 │ │ │ │ + ldr r0, [pc, #-836] @ 45b920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 45b8f8 │ │ │ │ + ldr r0, [pc, #-844] @ 45b924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 45b8fc │ │ │ │ + ldr r0, [pc, #-852] @ 45b928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 45b900 │ │ │ │ + ldr r0, [pc, #-860] @ 45b92c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 45b904 │ │ │ │ + ldr r0, [pc, #-868] @ 45b930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 45b908 │ │ │ │ + ldr r0, [pc, #-876] @ 45b934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 45b90c │ │ │ │ + ldr r0, [pc, #-884] @ 45b938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 45b910 │ │ │ │ + ldr r0, [pc, #-892] @ 45b93c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 45b914 │ │ │ │ + ldr r0, [pc, #-900] @ 45b940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 45b918 │ │ │ │ + ldr r0, [pc, #-908] @ 45b944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 45b91c │ │ │ │ + ldr r0, [pc, #-916] @ 45b948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 45b920 │ │ │ │ + ldr r0, [pc, #-924] @ 45b94c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 45b924 │ │ │ │ + ldr r0, [pc, #-932] @ 45b950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 45b928 │ │ │ │ + ldr r0, [pc, #-940] @ 45b954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 45b92c │ │ │ │ + ldr r0, [pc, #-948] @ 45b958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 45b930 │ │ │ │ + ldr r0, [pc, #-956] @ 45b95c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 45b934 │ │ │ │ + ldr r0, [pc, #-964] @ 45b960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 45b938 │ │ │ │ + ldr r0, [pc, #-972] @ 45b964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 45b93c │ │ │ │ + ldr r0, [pc, #-980] @ 45b968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 45b940 │ │ │ │ + ldr r0, [pc, #-988] @ 45b96c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 45b944 │ │ │ │ + ldr r0, [pc, #-996] @ 45b970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 45b948 │ │ │ │ + ldr r0, [pc, #-1004] @ 45b974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 45b94c │ │ │ │ + ldr r0, [pc, #-1012] @ 45b978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 45b950 │ │ │ │ + ldr r0, [pc, #-1020] @ 45b97c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 45b954 │ │ │ │ + ldr r0, [pc, #-1028] @ 45b980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 45b958 │ │ │ │ + ldr r0, [pc, #-1036] @ 45b984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 45b95c │ │ │ │ + ldr r0, [pc, #-1044] @ 45b988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 45b960 │ │ │ │ + ldr r0, [pc, #-1052] @ 45b98c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 45b964 │ │ │ │ + ldr r0, [pc, #-1060] @ 45b990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 45b968 │ │ │ │ + ldr r0, [pc, #-1068] @ 45b994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 45b96c │ │ │ │ + ldr r0, [pc, #-1076] @ 45b998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 45b970 │ │ │ │ + ldr r0, [pc, #-1084] @ 45b99c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 45b974 │ │ │ │ + ldr r0, [pc, #-1092] @ 45b9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 45b978 │ │ │ │ + ldr r0, [pc, #-1100] @ 45b9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 45b97c │ │ │ │ + ldr r0, [pc, #-1108] @ 45b9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 45b980 │ │ │ │ + ldr r0, [pc, #-1116] @ 45b9ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 45b984 │ │ │ │ + ldr r0, [pc, #-1124] @ 45b9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 45b988 │ │ │ │ + ldr r0, [pc, #-1132] @ 45b9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 45b98c │ │ │ │ + ldr r0, [pc, #-1140] @ 45b9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 45b990 │ │ │ │ + ldr r0, [pc, #-1148] @ 45b9bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 45b994 │ │ │ │ + ldr r0, [pc, #-1156] @ 45b9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 45b998 │ │ │ │ + ldr r0, [pc, #-1164] @ 45b9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 45b99c │ │ │ │ + ldr r0, [pc, #-1172] @ 45b9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 45b9a0 │ │ │ │ + ldr r0, [pc, #-1180] @ 45b9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 45b9a4 │ │ │ │ + ldr r0, [pc, #-1188] @ 45b9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 45b9a8 │ │ │ │ + ldr r0, [pc, #-1196] @ 45b9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 45b9ac │ │ │ │ + ldr r0, [pc, #-1204] @ 45b9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 45b9b0 │ │ │ │ + ldr r0, [pc, #-1212] @ 45b9dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 45b9b4 │ │ │ │ + ldr r0, [pc, #-1220] @ 45b9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 45b9b8 │ │ │ │ + ldr r0, [pc, #-1228] @ 45b9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 45b9bc │ │ │ │ + ldr r0, [pc, #-1236] @ 45b9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 45b9c0 │ │ │ │ + ldr r0, [pc, #-1244] @ 45b9ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 45b9c4 │ │ │ │ + ldr r0, [pc, #-1252] @ 45b9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 45b9c8 │ │ │ │ + ldr r0, [pc, #-1260] @ 45b9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 45b9cc │ │ │ │ + ldr r0, [pc, #-1268] @ 45b9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 45b9d0 │ │ │ │ + ldr r0, [pc, #-1276] @ 45b9fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 45b9d4 │ │ │ │ + ldr r0, [pc, #-1284] @ 45ba00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 45b9d8 │ │ │ │ + ldr r0, [pc, #-1292] @ 45ba04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 45b9dc │ │ │ │ + ldr r0, [pc, #-1300] @ 45ba08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 45b9e0 │ │ │ │ + ldr r0, [pc, #-1308] @ 45ba0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 45b9e4 │ │ │ │ + ldr r0, [pc, #-1316] @ 45ba10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 45b9e8 │ │ │ │ + ldr r0, [pc, #-1324] @ 45ba14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 45b9ec │ │ │ │ + ldr r0, [pc, #-1332] @ 45ba18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 45b9f0 │ │ │ │ + ldr r0, [pc, #-1340] @ 45ba1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 45b9f4 │ │ │ │ + ldr r0, [pc, #-1348] @ 45ba20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 45b9f8 │ │ │ │ + ldr r0, [pc, #-1356] @ 45ba24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 45b9fc │ │ │ │ + ldr r0, [pc, #-1364] @ 45ba28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 45ba00 │ │ │ │ + ldr r0, [pc, #-1372] @ 45ba2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 45ba04 │ │ │ │ + ldr r0, [pc, #-1380] @ 45ba30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 45ba08 │ │ │ │ + ldr r0, [pc, #-1388] @ 45ba34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 45ba0c │ │ │ │ + ldr r0, [pc, #-1396] @ 45ba38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 45ba10 │ │ │ │ + ldr r0, [pc, #-1404] @ 45ba3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 45ba14 │ │ │ │ + ldr r0, [pc, #-1412] @ 45ba40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 45ba18 │ │ │ │ + ldr r0, [pc, #-1420] @ 45ba44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 45ba1c │ │ │ │ + ldr r0, [pc, #-1428] @ 45ba48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 45ba20 │ │ │ │ + ldr r0, [pc, #-1436] @ 45ba4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 45ba24 │ │ │ │ + ldr r0, [pc, #-1444] @ 45ba50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 45ba28 │ │ │ │ + ldr r0, [pc, #-1452] @ 45ba54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 45ba2c │ │ │ │ + ldr r0, [pc, #-1460] @ 45ba58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 45ba30 │ │ │ │ + ldr r0, [pc, #-1468] @ 45ba5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 45ba34 │ │ │ │ + ldr r0, [pc, #-1476] @ 45ba60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 45ba38 │ │ │ │ + ldr r0, [pc, #-1484] @ 45ba64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 45ba3c │ │ │ │ + ldr r0, [pc, #-1492] @ 45ba68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 45ba40 │ │ │ │ + ldr r0, [pc, #-1500] @ 45ba6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 45ba44 │ │ │ │ + ldr r0, [pc, #-1508] @ 45ba70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 45ba48 │ │ │ │ + ldr r0, [pc, #-1516] @ 45ba74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 45ba4c │ │ │ │ + ldr r0, [pc, #-1524] @ 45ba78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 45ba50 │ │ │ │ + ldr r0, [pc, #-1532] @ 45ba7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 45ba54 │ │ │ │ + ldr r0, [pc, #-1540] @ 45ba80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 45ba58 │ │ │ │ + ldr r0, [pc, #-1548] @ 45ba84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 45ba5c │ │ │ │ + ldr r0, [pc, #-1556] @ 45ba88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 45ba60 │ │ │ │ + ldr r0, [pc, #-1564] @ 45ba8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 45ba64 │ │ │ │ + ldr r0, [pc, #-1572] @ 45ba90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 45ba68 │ │ │ │ + ldr r0, [pc, #-1580] @ 45ba94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 45ba6c │ │ │ │ + ldr r0, [pc, #-1588] @ 45ba98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 45ba70 │ │ │ │ + ldr r0, [pc, #-1596] @ 45ba9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 45ba74 │ │ │ │ + ldr r0, [pc, #-1604] @ 45baa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 45ba78 │ │ │ │ + ldr r0, [pc, #-1612] @ 45baa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 45ba7c │ │ │ │ + ldr r0, [pc, #-1620] @ 45baa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 45ba80 │ │ │ │ + ldr r0, [pc, #-1628] @ 45baac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 45ba84 │ │ │ │ + ldr r0, [pc, #-1636] @ 45bab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 45ba88 │ │ │ │ + ldr r0, [pc, #-1644] @ 45bab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 45ba8c │ │ │ │ + ldr r0, [pc, #-1652] @ 45bab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 45ba90 │ │ │ │ + ldr r0, [pc, #-1660] @ 45babc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 45ba94 │ │ │ │ + ldr r0, [pc, #-1668] @ 45bac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 45ba98 │ │ │ │ + ldr r0, [pc, #-1676] @ 45bac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 45ba9c │ │ │ │ + ldr r0, [pc, #-1684] @ 45bac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 45baa0 │ │ │ │ + ldr r0, [pc, #-1692] @ 45bacc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 45baa4 │ │ │ │ + ldr r0, [pc, #-1700] @ 45bad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 45baa8 │ │ │ │ + ldr r0, [pc, #-1708] @ 45bad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 45baac │ │ │ │ + ldr r0, [pc, #-1716] @ 45bad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 45bab0 │ │ │ │ + ldr r0, [pc, #-1724] @ 45badc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 45bab4 │ │ │ │ + ldr r0, [pc, #-1732] @ 45bae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 45bab8 │ │ │ │ + ldr r0, [pc, #-1740] @ 45bae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 45babc │ │ │ │ + ldr r0, [pc, #-1748] @ 45bae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 45bac0 │ │ │ │ + ldr r0, [pc, #-1756] @ 45baec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 45bac4 │ │ │ │ + ldr r0, [pc, #-1764] @ 45baf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 45bac8 │ │ │ │ + ldr r0, [pc, #-1772] @ 45baf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 45bacc │ │ │ │ + ldr r0, [pc, #-1780] @ 45baf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 45bad0 │ │ │ │ + ldr r0, [pc, #-1788] @ 45bafc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 45bad4 │ │ │ │ + ldr r0, [pc, #-1796] @ 45bb00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 45bad8 │ │ │ │ + ldr r0, [pc, #-1804] @ 45bb04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 45badc │ │ │ │ + ldr r0, [pc, #-1812] @ 45bb08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 45bae0 │ │ │ │ + ldr r0, [pc, #-1820] @ 45bb0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 45bae4 │ │ │ │ + ldr r0, [pc, #-1828] @ 45bb10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 45bae8 │ │ │ │ + ldr r0, [pc, #-1836] @ 45bb14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 45baec │ │ │ │ + ldr r0, [pc, #-1844] @ 45bb18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 45baf0 │ │ │ │ + ldr r0, [pc, #-1852] @ 45bb1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 45baf4 │ │ │ │ + ldr r0, [pc, #-1860] @ 45bb20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 45baf8 │ │ │ │ + ldr r0, [pc, #-1868] @ 45bb24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 45bafc │ │ │ │ + ldr r0, [pc, #-1876] @ 45bb28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 45bb00 │ │ │ │ + ldr r0, [pc, #-1884] @ 45bb2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 45bb04 │ │ │ │ + ldr r0, [pc, #-1892] @ 45bb30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 45bb08 │ │ │ │ + ldr r0, [pc, #-1900] @ 45bb34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 45bb0c │ │ │ │ + ldr r0, [pc, #-1908] @ 45bb38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 45bb10 │ │ │ │ + ldr r0, [pc, #-1916] @ 45bb3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 45bb14 │ │ │ │ + ldr r0, [pc, #-1924] @ 45bb40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 45bb18 │ │ │ │ + ldr r0, [pc, #-1932] @ 45bb44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 45bb1c │ │ │ │ + ldr r0, [pc, #-1940] @ 45bb48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 45bb20 │ │ │ │ + ldr r0, [pc, #-1948] @ 45bb4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 45bb24 │ │ │ │ + ldr r0, [pc, #-1956] @ 45bb50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 45bb28 │ │ │ │ + ldr r0, [pc, #-1964] @ 45bb54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 45bb2c │ │ │ │ + ldr r0, [pc, #-1972] @ 45bb58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 45bb30 │ │ │ │ + ldr r0, [pc, #-1980] @ 45bb5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 45bb34 │ │ │ │ + ldr r0, [pc, #-1988] @ 45bb60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 45bb38 │ │ │ │ + ldr r0, [pc, #-1996] @ 45bb64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 45bb3c │ │ │ │ + ldr r0, [pc, #-2004] @ 45bb68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 45bb40 │ │ │ │ + ldr r0, [pc, #-2012] @ 45bb6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 45bb44 │ │ │ │ + ldr r0, [pc, #-2020] @ 45bb70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 45bb48 │ │ │ │ + ldr r0, [pc, #-2028] @ 45bb74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 45bb4c │ │ │ │ + ldr r0, [pc, #-2036] @ 45bb78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 45bb50 │ │ │ │ + ldr r0, [pc, #-2044] @ 45bb7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 45bb54 │ │ │ │ + ldr r0, [pc, #-2052] @ 45bb80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 45bb58 │ │ │ │ + ldr r0, [pc, #-2060] @ 45bb84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 45bb5c │ │ │ │ + ldr r0, [pc, #-2068] @ 45bb88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 45bb60 │ │ │ │ + ldr r0, [pc, #-2076] @ 45bb8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 45bb64 │ │ │ │ + ldr r0, [pc, #-2084] @ 45bb90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 45bb68 │ │ │ │ + ldr r0, [pc, #-2092] @ 45bb94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 45bb6c │ │ │ │ + ldr r0, [pc, #-2100] @ 45bb98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 45bb70 │ │ │ │ + ldr r0, [pc, #-2108] @ 45bb9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 45bb74 │ │ │ │ + ldr r0, [pc, #-2116] @ 45bba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 45bb78 │ │ │ │ + ldr r0, [pc, #-2124] @ 45bba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 45bb7c │ │ │ │ + ldr r0, [pc, #-2132] @ 45bba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 45bb80 │ │ │ │ + ldr r0, [pc, #-2140] @ 45bbac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 45bb84 │ │ │ │ + ldr r0, [pc, #-2148] @ 45bbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 45bb88 │ │ │ │ + ldr r0, [pc, #-2156] @ 45bbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 45bb8c │ │ │ │ + ldr r0, [pc, #-2164] @ 45bbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 45bb90 │ │ │ │ + ldr r0, [pc, #-2172] @ 45bbbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 45bb94 │ │ │ │ + ldr r0, [pc, #-2180] @ 45bbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 45bb98 │ │ │ │ + ldr r0, [pc, #-2188] @ 45bbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 45bb9c │ │ │ │ + ldr r0, [pc, #-2196] @ 45bbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 45bba0 │ │ │ │ + ldr r0, [pc, #-2204] @ 45bbcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 45bba4 │ │ │ │ + ldr r0, [pc, #-2212] @ 45bbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 45bba8 │ │ │ │ + ldr r0, [pc, #-2220] @ 45bbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 45bbac │ │ │ │ + ldr r0, [pc, #-2228] @ 45bbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 45bbb0 │ │ │ │ + ldr r0, [pc, #-2236] @ 45bbdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 45bbb4 │ │ │ │ + ldr r0, [pc, #-2244] @ 45bbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 45bbb8 │ │ │ │ + ldr r0, [pc, #-2252] @ 45bbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 45bbbc │ │ │ │ + ldr r0, [pc, #-2260] @ 45bbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 45bbc0 │ │ │ │ + ldr r0, [pc, #-2268] @ 45bbec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 45bbc4 │ │ │ │ + ldr r0, [pc, #-2276] @ 45bbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 45bbc8 │ │ │ │ + ldr r0, [pc, #-2284] @ 45bbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 45bbcc │ │ │ │ + ldr r0, [pc, #-2292] @ 45bbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 45bbd0 │ │ │ │ + ldr r0, [pc, #-2300] @ 45bbfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 45bbd4 │ │ │ │ + ldr r0, [pc, #-2308] @ 45bc00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 45bbd8 │ │ │ │ + ldr r0, [pc, #-2316] @ 45bc04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 45bbdc │ │ │ │ + ldr r0, [pc, #-2324] @ 45bc08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 45bbe0 │ │ │ │ + ldr r0, [pc, #-2332] @ 45bc0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 45bbe4 │ │ │ │ + ldr r0, [pc, #-2340] @ 45bc10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 45bbe8 │ │ │ │ + ldr r0, [pc, #-2348] @ 45bc14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 45bbec │ │ │ │ + ldr r0, [pc, #-2356] @ 45bc18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 45bbf0 │ │ │ │ + ldr r0, [pc, #-2364] @ 45bc1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 45bbf4 │ │ │ │ + ldr r0, [pc, #-2372] @ 45bc20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 45bbf8 │ │ │ │ + ldr r0, [pc, #-2380] @ 45bc24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 45bbfc │ │ │ │ + ldr r0, [pc, #-2388] @ 45bc28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 45bc00 │ │ │ │ + ldr r0, [pc, #-2396] @ 45bc2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 45bc04 │ │ │ │ + ldr r0, [pc, #-2404] @ 45bc30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 45bc08 │ │ │ │ + ldr r0, [pc, #-2412] @ 45bc34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 45bc0c │ │ │ │ + ldr r0, [pc, #-2420] @ 45bc38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 45bc10 │ │ │ │ + ldr r0, [pc, #-2428] @ 45bc3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 45bc14 │ │ │ │ + ldr r0, [pc, #-2436] @ 45bc40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 45bc18 │ │ │ │ + ldr r0, [pc, #-2444] @ 45bc44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 45bc1c │ │ │ │ + ldr r0, [pc, #-2452] @ 45bc48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 45bc20 │ │ │ │ + ldr r0, [pc, #-2460] @ 45bc4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 45cf50 │ │ │ │ + ldr r0, [pc, #2440] @ 45cf7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 45cf54 │ │ │ │ + ldr r0, [pc, #2432] @ 45cf80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 45cf58 │ │ │ │ + ldr r0, [pc, #2424] @ 45cf84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 45cf5c │ │ │ │ + ldr r0, [pc, #2416] @ 45cf88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 45cf60 │ │ │ │ + ldr r0, [pc, #2408] @ 45cf8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 45cf64 │ │ │ │ + ldr r0, [pc, #2400] @ 45cf90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 45cf68 │ │ │ │ + ldr r0, [pc, #2392] @ 45cf94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 45cf6c │ │ │ │ + ldr r0, [pc, #2384] @ 45cf98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 45cf70 │ │ │ │ + ldr r0, [pc, #2376] @ 45cf9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 45cf74 │ │ │ │ + ldr r0, [pc, #2368] @ 45cfa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 45cf78 │ │ │ │ + ldr r0, [pc, #2360] @ 45cfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 45cf7c │ │ │ │ + ldr r0, [pc, #2352] @ 45cfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 45cf80 │ │ │ │ + ldr r0, [pc, #2344] @ 45cfac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 45cf84 │ │ │ │ + ldr r0, [pc, #2336] @ 45cfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 45cf88 │ │ │ │ + ldr r0, [pc, #2328] @ 45cfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 45cf8c │ │ │ │ + ldr r0, [pc, #2320] @ 45cfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 45cf90 │ │ │ │ + ldr r0, [pc, #2312] @ 45cfbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 45cf94 │ │ │ │ + ldr r0, [pc, #2304] @ 45cfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 45cf98 │ │ │ │ + ldr r0, [pc, #2296] @ 45cfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 45cf9c │ │ │ │ + ldr r0, [pc, #2288] @ 45cfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 45cfa0 │ │ │ │ + ldr r0, [pc, #2280] @ 45cfcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 45cfa4 │ │ │ │ + ldr r0, [pc, #2272] @ 45cfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 45cfa8 │ │ │ │ + ldr r0, [pc, #2264] @ 45cfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 45cfac │ │ │ │ + ldr r0, [pc, #2256] @ 45cfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 45cfb0 │ │ │ │ + ldr r0, [pc, #2248] @ 45cfdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 45cfb4 │ │ │ │ + ldr r0, [pc, #2240] @ 45cfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 45cfb8 │ │ │ │ + ldr r0, [pc, #2232] @ 45cfe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 45cfbc │ │ │ │ + ldr r0, [pc, #2224] @ 45cfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 45cfc0 │ │ │ │ + ldr r0, [pc, #2216] @ 45cfec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 45cfc4 │ │ │ │ + ldr r0, [pc, #2208] @ 45cff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 45cfc8 │ │ │ │ + ldr r0, [pc, #2200] @ 45cff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 45cfcc │ │ │ │ + ldr r0, [pc, #2192] @ 45cff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 45cfd0 │ │ │ │ + ldr r0, [pc, #2184] @ 45cffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 45cfd4 │ │ │ │ + ldr r0, [pc, #2176] @ 45d000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 45cfd8 │ │ │ │ + ldr r0, [pc, #2168] @ 45d004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 45cfdc │ │ │ │ + ldr r0, [pc, #2160] @ 45d008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 45cfe0 │ │ │ │ + ldr r0, [pc, #2152] @ 45d00c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 45cfe4 │ │ │ │ + ldr r0, [pc, #2144] @ 45d010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 45cfe8 │ │ │ │ + ldr r0, [pc, #2136] @ 45d014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 45cfec │ │ │ │ + ldr r0, [pc, #2128] @ 45d018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 45cff0 │ │ │ │ + ldr r0, [pc, #2120] @ 45d01c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 45cff4 │ │ │ │ + ldr r0, [pc, #2112] @ 45d020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 45cff8 │ │ │ │ + ldr r0, [pc, #2104] @ 45d024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 45cffc │ │ │ │ + ldr r0, [pc, #2096] @ 45d028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 45d000 │ │ │ │ + ldr r0, [pc, #2088] @ 45d02c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 45d004 │ │ │ │ + ldr r0, [pc, #2080] @ 45d030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 45d008 │ │ │ │ + ldr r0, [pc, #2072] @ 45d034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 45d00c │ │ │ │ + ldr r0, [pc, #2064] @ 45d038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 45d010 │ │ │ │ + ldr r0, [pc, #2056] @ 45d03c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 45d014 │ │ │ │ + ldr r0, [pc, #2048] @ 45d040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 45d018 │ │ │ │ + ldr r0, [pc, #2040] @ 45d044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 45d01c │ │ │ │ + ldr r0, [pc, #2032] @ 45d048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 45d020 │ │ │ │ + ldr r0, [pc, #2024] @ 45d04c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 45d024 │ │ │ │ + ldr r0, [pc, #2016] @ 45d050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 45d028 │ │ │ │ + ldr r0, [pc, #2008] @ 45d054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 45d02c │ │ │ │ + ldr r0, [pc, #2000] @ 45d058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 45d030 │ │ │ │ + ldr r0, [pc, #1992] @ 45d05c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 45d034 │ │ │ │ + ldr r0, [pc, #1984] @ 45d060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 45d038 │ │ │ │ + ldr r0, [pc, #1976] @ 45d064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 45d03c │ │ │ │ + ldr r0, [pc, #1968] @ 45d068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 45d040 │ │ │ │ + ldr r0, [pc, #1960] @ 45d06c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 45d044 │ │ │ │ + ldr r0, [pc, #1952] @ 45d070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 45d048 │ │ │ │ + ldr r0, [pc, #1944] @ 45d074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 45d04c │ │ │ │ + ldr r0, [pc, #1936] @ 45d078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 45d050 │ │ │ │ + ldr r0, [pc, #1928] @ 45d07c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 45d054 │ │ │ │ + ldr r0, [pc, #1920] @ 45d080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 45d058 │ │ │ │ + ldr r0, [pc, #1912] @ 45d084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 45d05c │ │ │ │ + ldr r0, [pc, #1904] @ 45d088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 45d060 │ │ │ │ + ldr r0, [pc, #1896] @ 45d08c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 45d064 │ │ │ │ + ldr r0, [pc, #1888] @ 45d090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 45d068 │ │ │ │ + ldr r0, [pc, #1880] @ 45d094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 45d06c │ │ │ │ + ldr r0, [pc, #1872] @ 45d098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 45d070 │ │ │ │ + ldr r0, [pc, #1864] @ 45d09c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 45d074 │ │ │ │ + ldr r0, [pc, #1856] @ 45d0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 45d078 │ │ │ │ + ldr r0, [pc, #1848] @ 45d0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 45d07c │ │ │ │ + ldr r0, [pc, #1840] @ 45d0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 45d080 │ │ │ │ + ldr r0, [pc, #1832] @ 45d0ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 45d084 │ │ │ │ + ldr r0, [pc, #1824] @ 45d0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 45d088 │ │ │ │ + ldr r0, [pc, #1816] @ 45d0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 45d08c │ │ │ │ + ldr r0, [pc, #1808] @ 45d0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 45d090 │ │ │ │ + ldr r0, [pc, #1800] @ 45d0bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 45d094 │ │ │ │ + ldr r0, [pc, #1792] @ 45d0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 45d098 │ │ │ │ + ldr r0, [pc, #1784] @ 45d0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 45d09c │ │ │ │ + ldr r0, [pc, #1776] @ 45d0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 45d0a0 │ │ │ │ + ldr r0, [pc, #1768] @ 45d0cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 45d0a4 │ │ │ │ + ldr r0, [pc, #1760] @ 45d0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 45d0a8 │ │ │ │ + ldr r0, [pc, #1752] @ 45d0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 45d0ac │ │ │ │ + ldr r0, [pc, #1744] @ 45d0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 45d0b0 │ │ │ │ + ldr r0, [pc, #1736] @ 45d0dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 45d0b4 │ │ │ │ + ldr r0, [pc, #1728] @ 45d0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 45d0b8 │ │ │ │ + ldr r0, [pc, #1720] @ 45d0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 45d0bc │ │ │ │ + ldr r0, [pc, #1712] @ 45d0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 45d0c0 │ │ │ │ + ldr r0, [pc, #1704] @ 45d0ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 45d0c4 │ │ │ │ + ldr r0, [pc, #1696] @ 45d0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 45d0c8 │ │ │ │ + ldr r0, [pc, #1688] @ 45d0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 45d0cc │ │ │ │ + ldr r0, [pc, #1680] @ 45d0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 45d0d0 │ │ │ │ + ldr r0, [pc, #1672] @ 45d0fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 45d0d4 │ │ │ │ + ldr r0, [pc, #1664] @ 45d100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 45d0d8 │ │ │ │ + ldr r0, [pc, #1656] @ 45d104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 45d0dc │ │ │ │ + ldr r0, [pc, #1648] @ 45d108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 45d0e0 │ │ │ │ + ldr r0, [pc, #1640] @ 45d10c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 45d0e4 │ │ │ │ + ldr r0, [pc, #1632] @ 45d110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 45d0e8 │ │ │ │ + ldr r0, [pc, #1624] @ 45d114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 45d0ec │ │ │ │ + ldr r0, [pc, #1616] @ 45d118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 45d0f0 │ │ │ │ + ldr r0, [pc, #1608] @ 45d11c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 45d0f4 │ │ │ │ + ldr r0, [pc, #1600] @ 45d120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 45d0f8 │ │ │ │ + ldr r0, [pc, #1592] @ 45d124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 45d0fc │ │ │ │ + ldr r0, [pc, #1584] @ 45d128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 45d100 │ │ │ │ + ldr r0, [pc, #1576] @ 45d12c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 45d104 │ │ │ │ + ldr r0, [pc, #1568] @ 45d130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 45d108 │ │ │ │ + ldr r0, [pc, #1560] @ 45d134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 45d10c │ │ │ │ + ldr r0, [pc, #1552] @ 45d138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 45d110 │ │ │ │ + ldr r0, [pc, #1544] @ 45d13c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 45d114 │ │ │ │ + ldr r0, [pc, #1536] @ 45d140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 45d118 │ │ │ │ + ldr r0, [pc, #1528] @ 45d144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 45d11c │ │ │ │ + ldr r0, [pc, #1520] @ 45d148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 45d120 │ │ │ │ + ldr r0, [pc, #1512] @ 45d14c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 45d124 │ │ │ │ + ldr r0, [pc, #1504] @ 45d150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 45d128 │ │ │ │ + ldr r0, [pc, #1496] @ 45d154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 45d12c │ │ │ │ + ldr r0, [pc, #1488] @ 45d158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 45d130 │ │ │ │ + ldr r0, [pc, #1480] @ 45d15c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 45d134 │ │ │ │ + ldr r0, [pc, #1472] @ 45d160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 45d138 │ │ │ │ + ldr r0, [pc, #1464] @ 45d164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 45d13c │ │ │ │ + ldr r0, [pc, #1456] @ 45d168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 45d140 │ │ │ │ + ldr r0, [pc, #1448] @ 45d16c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 45d144 │ │ │ │ + ldr r0, [pc, #1440] @ 45d170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 45d148 │ │ │ │ + ldr r0, [pc, #1432] @ 45d174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 45d14c │ │ │ │ + ldr r0, [pc, #1424] @ 45d178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 45d150 │ │ │ │ + ldr r0, [pc, #1416] @ 45d17c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 45d154 │ │ │ │ + ldr r0, [pc, #1408] @ 45d180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 45d158 │ │ │ │ + ldr r0, [pc, #1400] @ 45d184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 45d15c │ │ │ │ + ldr r0, [pc, #1392] @ 45d188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 45d160 │ │ │ │ + ldr r0, [pc, #1384] @ 45d18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 45d164 │ │ │ │ + ldr r0, [pc, #1376] @ 45d190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 45d168 │ │ │ │ + ldr r0, [pc, #1368] @ 45d194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 45d16c │ │ │ │ + ldr r0, [pc, #1360] @ 45d198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 45d170 │ │ │ │ + ldr r0, [pc, #1352] @ 45d19c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 45d174 │ │ │ │ + ldr r0, [pc, #1344] @ 45d1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 45d178 │ │ │ │ + ldr r0, [pc, #1336] @ 45d1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 45d17c │ │ │ │ + ldr r0, [pc, #1328] @ 45d1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 45d180 │ │ │ │ + ldr r0, [pc, #1320] @ 45d1ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 45d184 │ │ │ │ + ldr r0, [pc, #1312] @ 45d1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 45d188 │ │ │ │ + ldr r0, [pc, #1304] @ 45d1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 45d18c │ │ │ │ + ldr r0, [pc, #1296] @ 45d1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 45d190 │ │ │ │ + ldr r0, [pc, #1288] @ 45d1bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 45d194 │ │ │ │ + ldr r0, [pc, #1280] @ 45d1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 45d198 │ │ │ │ + ldr r0, [pc, #1272] @ 45d1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 45d19c │ │ │ │ + ldr r0, [pc, #1264] @ 45d1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 45d1a0 │ │ │ │ + ldr r0, [pc, #1256] @ 45d1cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 45d1a4 │ │ │ │ + ldr r0, [pc, #1248] @ 45d1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 45d1a8 │ │ │ │ + ldr r0, [pc, #1240] @ 45d1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 45d1ac │ │ │ │ + ldr r0, [pc, #1232] @ 45d1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 45d1b0 │ │ │ │ + ldr r0, [pc, #1224] @ 45d1dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 45d1b4 │ │ │ │ + ldr r0, [pc, #1216] @ 45d1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 45d1b8 │ │ │ │ + ldr r0, [pc, #1208] @ 45d1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 45d1bc │ │ │ │ + ldr r0, [pc, #1200] @ 45d1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 45d1c0 │ │ │ │ + ldr r0, [pc, #1192] @ 45d1ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 45d1c4 │ │ │ │ + ldr r0, [pc, #1184] @ 45d1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 45d1c8 │ │ │ │ + ldr r0, [pc, #1176] @ 45d1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 45d1cc │ │ │ │ + ldr r0, [pc, #1168] @ 45d1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 45d1d0 │ │ │ │ + ldr r0, [pc, #1160] @ 45d1fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 45d1d4 │ │ │ │ + ldr r0, [pc, #1152] @ 45d200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 45d1d8 │ │ │ │ + ldr r0, [pc, #1144] @ 45d204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 45d1dc │ │ │ │ + ldr r0, [pc, #1136] @ 45d208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 45d1e0 │ │ │ │ + ldr r0, [pc, #1128] @ 45d20c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 45d1e4 │ │ │ │ + ldr r0, [pc, #1120] @ 45d210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 45d1e8 │ │ │ │ + ldr r0, [pc, #1112] @ 45d214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 45d1ec │ │ │ │ + ldr r0, [pc, #1104] @ 45d218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 45d1f0 │ │ │ │ + ldr r0, [pc, #1096] @ 45d21c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 45d1f4 │ │ │ │ + ldr r0, [pc, #1088] @ 45d220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 45d1f8 │ │ │ │ + ldr r0, [pc, #1080] @ 45d224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 45d1fc │ │ │ │ + ldr r0, [pc, #1072] @ 45d228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 45d200 │ │ │ │ + ldr r0, [pc, #1064] @ 45d22c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 45d204 │ │ │ │ + ldr r0, [pc, #1056] @ 45d230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 45d208 │ │ │ │ + ldr r0, [pc, #1048] @ 45d234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 45d20c │ │ │ │ + ldr r0, [pc, #1040] @ 45d238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 45d210 │ │ │ │ + ldr r0, [pc, #1032] @ 45d23c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 45d214 │ │ │ │ + ldr r0, [pc, #1024] @ 45d240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 45d218 │ │ │ │ + ldr r0, [pc, #1016] @ 45d244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 45d21c │ │ │ │ + ldr r0, [pc, #1008] @ 45d248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 45d220 │ │ │ │ + ldr r0, [pc, #1000] @ 45d24c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 45d224 │ │ │ │ + ldr r0, [pc, #992] @ 45d250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 45d228 │ │ │ │ + ldr r0, [pc, #984] @ 45d254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 45d22c │ │ │ │ + ldr r0, [pc, #976] @ 45d258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 45d230 │ │ │ │ + ldr r0, [pc, #968] @ 45d25c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 45d234 │ │ │ │ + ldr r0, [pc, #960] @ 45d260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 45d238 │ │ │ │ + ldr r0, [pc, #952] @ 45d264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 45d23c │ │ │ │ + ldr r0, [pc, #944] @ 45d268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 45d240 │ │ │ │ + ldr r0, [pc, #936] @ 45d26c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 45d244 │ │ │ │ + ldr r0, [pc, #928] @ 45d270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 45d248 │ │ │ │ + ldr r0, [pc, #920] @ 45d274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 45d24c │ │ │ │ + ldr r0, [pc, #912] @ 45d278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 45d250 │ │ │ │ + ldr r0, [pc, #904] @ 45d27c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 45d254 │ │ │ │ + ldr r0, [pc, #896] @ 45d280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 45d258 │ │ │ │ + ldr r0, [pc, #888] @ 45d284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 45d25c │ │ │ │ + ldr r0, [pc, #880] @ 45d288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 45d260 │ │ │ │ + ldr r0, [pc, #872] @ 45d28c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 45d264 │ │ │ │ + ldr r0, [pc, #864] @ 45d290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 45d268 │ │ │ │ + ldr r0, [pc, #856] @ 45d294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 45d26c │ │ │ │ + ldr r0, [pc, #848] @ 45d298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 45d270 │ │ │ │ + ldr r0, [pc, #840] @ 45d29c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 45d274 │ │ │ │ + ldr r0, [pc, #832] @ 45d2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 45d278 │ │ │ │ + ldr r0, [pc, #824] @ 45d2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 45d27c │ │ │ │ + ldr r0, [pc, #816] @ 45d2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r8, ip, r0, ror #19 │ │ │ │ - ldrsheq r6, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r8, ip, ip, lsr #19 │ │ │ │ - sbcseq r6, ip, r8, asr #27 │ │ │ │ - sbcseq r8, ip, r8, ror r9 │ │ │ │ - smullseq r6, ip, r4, sp │ │ │ │ - sbcseq r8, ip, r4, asr #18 │ │ │ │ - sbcseq r6, ip, r0, ror #26 │ │ │ │ - sbcseq r8, ip, r0, lsl r9 │ │ │ │ - sbcseq r6, ip, ip, lsr #26 │ │ │ │ - ldrsbeq r8, [ip], #140 @ 0x8c │ │ │ │ - ldrsheq r6, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r8, ip, r8, lsr #17 │ │ │ │ - sbcseq r6, ip, r4, asr #25 │ │ │ │ - sbcseq r8, ip, r4, ror r8 │ │ │ │ - smullseq r6, ip, r0, ip │ │ │ │ - sbcseq r8, ip, r0, asr #16 │ │ │ │ - sbcseq r6, ip, ip, asr ip │ │ │ │ - sbcseq r8, ip, ip, lsl #16 │ │ │ │ - sbcseq r6, ip, r8, lsr #24 │ │ │ │ - ldrsbeq r8, [ip], #120 @ 0x78 │ │ │ │ - ldrsheq r6, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r8, ip, r4, lsr #15 │ │ │ │ - sbcseq r6, ip, r0, asr #23 │ │ │ │ - sbcseq r8, ip, r0, ror r7 │ │ │ │ - sbcseq r6, ip, ip, lsl #23 │ │ │ │ - sbcseq r8, ip, ip, lsr r7 │ │ │ │ - sbcseq r6, ip, r8, asr fp │ │ │ │ - sbcseq r8, ip, r8, lsl #14 │ │ │ │ - sbcseq r6, ip, r4, lsr #22 │ │ │ │ - ldrsbeq r8, [ip], #100 @ 0x64 │ │ │ │ - ldrsheq r6, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r8, ip, r0, lsr #13 │ │ │ │ - ldrheq r6, [ip], #172 @ 0xac │ │ │ │ - sbcseq r8, ip, ip, ror #12 │ │ │ │ - sbcseq r6, ip, r8, lsl #21 │ │ │ │ - sbcseq r8, ip, r8, lsr r6 │ │ │ │ - sbcseq r6, ip, r4, asr sl │ │ │ │ - sbcseq r8, ip, r4, lsl #12 │ │ │ │ - sbcseq r6, ip, r0, lsr #20 │ │ │ │ - ldrsbeq r8, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r6, ip, ip, ror #19 │ │ │ │ - smullseq r8, ip, ip, r5 │ │ │ │ - ldrheq r6, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r8, ip, r8, ror #10 │ │ │ │ - sbcseq r6, ip, r4, lsl #19 │ │ │ │ - sbcseq r8, ip, r4, lsr r5 │ │ │ │ - sbcseq r6, ip, r0, asr r9 │ │ │ │ - sbcseq r8, ip, r0, lsl #10 │ │ │ │ - sbcseq r6, ip, ip, lsl r9 │ │ │ │ - sbcseq r8, ip, ip, asr #9 │ │ │ │ - sbcseq r6, ip, r8, ror #17 │ │ │ │ - smullseq r8, ip, r8, r4 │ │ │ │ - ldrheq r6, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r8, ip, r4, ror #8 │ │ │ │ - sbcseq r6, ip, r0, lsl #17 │ │ │ │ - sbcseq r8, ip, r0, lsr r4 │ │ │ │ - sbcseq r6, ip, ip, asr #16 │ │ │ │ - ldrsheq r8, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r6, ip, r8, lsl r8 │ │ │ │ - sbcseq r8, ip, r8, asr #7 │ │ │ │ - sbcseq r6, ip, r4, ror #15 │ │ │ │ - smullseq r8, ip, r4, r3 │ │ │ │ - ldrheq r6, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r8, ip, r0, ror #6 │ │ │ │ - sbcseq r6, ip, ip, ror r7 │ │ │ │ - sbcseq r8, ip, ip, lsr #6 │ │ │ │ - sbcseq r6, ip, r8, asr #14 │ │ │ │ - ldrsheq r8, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r6, ip, r4, lsl r7 │ │ │ │ - sbcseq r8, ip, r4, asr #5 │ │ │ │ - sbcseq r6, ip, r0, ror #13 │ │ │ │ - smullseq r8, ip, r0, r2 │ │ │ │ - sbcseq r6, ip, ip, lsr #13 │ │ │ │ - sbcseq r8, ip, ip, asr r2 │ │ │ │ - sbcseq r6, ip, r8, ror r6 │ │ │ │ - sbcseq r8, ip, r8, lsr #4 │ │ │ │ - sbcseq r6, ip, r4, asr #12 │ │ │ │ - ldrsheq r8, [ip], #20 │ │ │ │ - sbcseq r6, ip, r0, lsl r6 │ │ │ │ - sbcseq r8, ip, r0, asr #3 │ │ │ │ - ldrsbeq r6, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r8, ip, ip, lsl #3 │ │ │ │ - sbcseq r6, ip, r8, lsr #11 │ │ │ │ - sbcseq r8, ip, r8, asr r1 │ │ │ │ - sbcseq r6, ip, r4, ror r5 │ │ │ │ - sbcseq r8, ip, r4, lsr #2 │ │ │ │ - sbcseq r6, ip, r0, asr #10 │ │ │ │ - ldrsheq r8, [ip], #0 │ │ │ │ - sbcseq r6, ip, ip, lsl #10 │ │ │ │ - ldrheq r8, [ip], #12 │ │ │ │ - ldrsbeq r6, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r8, ip, r8, lsl #1 │ │ │ │ - sbcseq r6, ip, r4, lsr #9 │ │ │ │ - sbcseq r8, ip, r4, asr r0 │ │ │ │ - sbcseq r6, ip, r0, ror r4 │ │ │ │ - sbcseq r8, ip, r4, lsr #32 │ │ │ │ - sbcseq r6, ip, ip, lsr r4 │ │ │ │ - ldrsheq r7, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r6, ip, r8, lsl #8 │ │ │ │ - sbcseq r7, ip, r4, asr #31 │ │ │ │ - ldrsbeq r6, [ip], #52 @ 0x34 │ │ │ │ - smullseq r7, ip, r4, pc @ │ │ │ │ - sbcseq r6, ip, r0, lsr #7 │ │ │ │ - sbcseq r7, ip, r4, ror #30 │ │ │ │ - sbcseq r6, ip, ip, ror #6 │ │ │ │ - sbcseq r7, ip, r4, lsr pc │ │ │ │ - sbcseq r6, ip, r8, lsr r3 │ │ │ │ - sbcseq r7, ip, r4, lsl #30 │ │ │ │ - sbcseq r6, ip, r4, lsl #6 │ │ │ │ - ldrsbeq r7, [ip], #228 @ 0xe4 │ │ │ │ - ldrsbeq r6, [ip], #32 │ │ │ │ - sbcseq r7, ip, r4, lsr #29 │ │ │ │ - smullseq r6, ip, ip, r2 │ │ │ │ - sbcseq r7, ip, r4, ror lr │ │ │ │ - sbcseq r6, ip, r8, ror #4 │ │ │ │ - sbcseq r6, ip, r8, lsr r2 │ │ │ │ - sbcseq r6, ip, r8, lsl #4 │ │ │ │ - ldrsbeq r6, [ip], #24 │ │ │ │ - sbcseq r6, ip, r8, lsr #3 │ │ │ │ - sbcseq r6, ip, r8, ror r1 │ │ │ │ - sbcseq r6, ip, r8, asr #2 │ │ │ │ - sbcseq r6, ip, r8, lsl r1 │ │ │ │ - sbcseq r6, ip, r8, ror #1 │ │ │ │ - ldrheq r6, [ip], #8 │ │ │ │ - sbcseq r6, ip, r8, lsl #1 │ │ │ │ - sbcseq r6, ip, r8, asr r0 │ │ │ │ - sbcseq r6, ip, r8, lsr #32 │ │ │ │ - ldrsheq r5, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r5, ip, r8, asr #31 │ │ │ │ - smullseq r5, ip, r8, pc @ │ │ │ │ - sbcseq r5, ip, r8, ror #30 │ │ │ │ - sbcseq r5, ip, r8, lsr pc │ │ │ │ - sbcseq r5, ip, r8, lsl #30 │ │ │ │ - ldrsbeq r5, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r5, ip, r8, lsr #29 │ │ │ │ - sbcseq r5, ip, r8, ror lr │ │ │ │ - sbcseq r5, ip, r8, asr #28 │ │ │ │ - sbcseq r5, ip, r8, lsl lr │ │ │ │ - sbcseq r5, ip, r8, ror #27 │ │ │ │ - ldrheq r5, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq r5, ip, r8, lsl #27 │ │ │ │ - sbcseq r5, ip, r8, asr sp │ │ │ │ - sbcseq r5, ip, r8, lsr #26 │ │ │ │ - ldrsheq r5, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r5, ip, r8, asr #25 │ │ │ │ - smullseq r5, ip, r8, ip │ │ │ │ - sbcseq r5, ip, r8, ror #24 │ │ │ │ - sbcseq r5, ip, r8, lsr ip │ │ │ │ - sbcseq r5, ip, r8, lsl #24 │ │ │ │ - ldrsbeq r5, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r5, ip, r8, lsr #23 │ │ │ │ - sbcseq r5, ip, r8, ror fp │ │ │ │ - sbcseq r5, ip, r8, asr #22 │ │ │ │ - sbcseq r5, ip, r8, lsl fp │ │ │ │ - sbcseq r5, ip, r8, ror #21 │ │ │ │ - ldrheq r5, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r5, ip, r8, lsl #21 │ │ │ │ - sbcseq r5, ip, r8, asr sl │ │ │ │ - sbcseq r5, ip, r8, lsr #20 │ │ │ │ - ldrsheq r5, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r5, ip, r8, asr #19 │ │ │ │ - smullseq r5, ip, r8, r9 │ │ │ │ - sbcseq r5, ip, r8, ror #18 │ │ │ │ - sbcseq r5, ip, r8, lsr r9 │ │ │ │ - sbcseq r5, ip, r8, lsl #18 │ │ │ │ - ldrsbeq r5, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r5, ip, r8, lsr #17 │ │ │ │ - sbcseq r5, ip, r8, ror r8 │ │ │ │ - sbcseq r5, ip, r8, asr #16 │ │ │ │ - sbcseq r5, ip, r8, lsl r8 │ │ │ │ - sbcseq r5, ip, r8, ror #15 │ │ │ │ - ldrheq r5, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r5, ip, r8, lsl #15 │ │ │ │ - sbcseq r5, ip, r8, asr r7 │ │ │ │ - sbcseq r5, ip, r8, lsr #14 │ │ │ │ - ldrsheq r5, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r5, ip, r8, asr #13 │ │ │ │ - smullseq r5, ip, r8, r6 │ │ │ │ - sbcseq r5, ip, r8, ror #12 │ │ │ │ - sbcseq r5, ip, r8, lsr r6 │ │ │ │ - sbcseq r5, ip, r8, lsl #12 │ │ │ │ - ldrsbeq r5, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r5, ip, r8, lsr #11 │ │ │ │ - sbcseq r5, ip, r8, ror r5 │ │ │ │ - sbcseq r5, ip, r8, asr #10 │ │ │ │ - sbcseq r5, ip, r8, lsl r5 │ │ │ │ - sbcseq r5, ip, r8, ror #9 │ │ │ │ - ldrheq r5, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r5, ip, r8, lsl #9 │ │ │ │ - sbcseq r5, ip, r8, asr r4 │ │ │ │ - sbcseq r5, ip, r8, lsr #8 │ │ │ │ - ldrsheq r5, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r5, ip, r8, asr #7 │ │ │ │ - smullseq r5, ip, r8, r3 │ │ │ │ - sbcseq r5, ip, r8, ror #6 │ │ │ │ - sbcseq r5, ip, r8, lsr r3 │ │ │ │ - sbcseq r5, ip, r8, lsl #6 │ │ │ │ - ldrsbeq r5, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r5, ip, r8, lsr #5 │ │ │ │ - sbcseq r5, ip, r8, ror r2 │ │ │ │ - sbcseq r5, ip, r8, asr #4 │ │ │ │ - sbcseq r5, ip, r8, lsl r2 │ │ │ │ - sbcseq r5, ip, r8, ror #3 │ │ │ │ - sbcseq r4, ip, r4, asr fp │ │ │ │ - sbcseq r4, ip, r4, lsr #22 │ │ │ │ - ldrsheq r4, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r4, ip, r4, asr #21 │ │ │ │ - smullseq r4, ip, r4, sl │ │ │ │ - sbcseq r4, ip, r4, ror #20 │ │ │ │ - sbcseq r4, ip, r4, lsr sl │ │ │ │ - sbcseq r4, ip, r4, lsl #20 │ │ │ │ - ldrsbeq r4, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r4, ip, r4, lsr #19 │ │ │ │ - sbcseq r4, ip, r4, ror r9 │ │ │ │ - sbcseq r4, ip, r4, asr #18 │ │ │ │ - sbcseq r4, ip, r4, lsl r9 │ │ │ │ - sbcseq r4, ip, r4, ror #17 │ │ │ │ - ldrheq r4, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r4, ip, r4, lsl #17 │ │ │ │ - sbcseq r4, ip, r4, asr r8 │ │ │ │ - sbcseq r4, ip, r4, lsr #16 │ │ │ │ - ldrsheq r4, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r4, ip, r4, asr #15 │ │ │ │ - smullseq r4, ip, r4, r7 │ │ │ │ - sbcseq r4, ip, r4, ror #14 │ │ │ │ - sbcseq r4, ip, r4, lsr r7 │ │ │ │ - sbcseq r4, ip, r4, lsl #14 │ │ │ │ - ldrsbeq r4, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r4, ip, r4, lsr #13 │ │ │ │ - sbcseq r4, ip, r4, ror r6 │ │ │ │ - sbcseq r4, ip, r4, asr #12 │ │ │ │ - sbcseq r4, ip, r4, lsl r6 │ │ │ │ - sbcseq r4, ip, r4, ror #11 │ │ │ │ - ldrheq r4, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r4, ip, r4, lsl #11 │ │ │ │ - sbcseq r4, ip, r4, asr r5 │ │ │ │ - sbcseq r4, ip, r4, lsr #10 │ │ │ │ - ldrsheq r4, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r4, ip, r4, asr #9 │ │ │ │ - smullseq r4, ip, r4, r4 │ │ │ │ - sbcseq r4, ip, r4, ror #8 │ │ │ │ - sbcseq r4, ip, r4, lsr r4 │ │ │ │ - sbcseq r4, ip, r4, lsl #8 │ │ │ │ - ldrsbeq r4, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r4, ip, r4, lsr #7 │ │ │ │ - sbcseq r4, ip, r4, ror r3 │ │ │ │ - sbcseq r4, ip, r4, asr #6 │ │ │ │ - sbcseq r4, ip, r4, lsl r3 │ │ │ │ - sbcseq r4, ip, r4, ror #5 │ │ │ │ - ldrheq r4, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r4, ip, r4, lsl #5 │ │ │ │ - sbcseq r4, ip, r4, asr r2 │ │ │ │ - sbcseq r4, ip, r4, lsr #4 │ │ │ │ - ldrsheq r4, [ip], #20 │ │ │ │ - sbcseq r4, ip, r4, asr #3 │ │ │ │ - smullseq r4, ip, r4, r1 │ │ │ │ - sbcseq r4, ip, r4, ror #2 │ │ │ │ - sbcseq r4, ip, r4, lsr r1 │ │ │ │ - sbcseq r4, ip, r4, lsl #2 │ │ │ │ - ldrsbeq r4, [ip], #4 │ │ │ │ - sbcseq r4, ip, r4, lsr #1 │ │ │ │ - sbcseq r4, ip, r4, ror r0 │ │ │ │ - sbcseq r4, ip, r4, asr #32 │ │ │ │ - sbcseq r4, ip, r4, lsl r0 │ │ │ │ - sbcseq r3, ip, r4, ror #31 │ │ │ │ - ldrheq r3, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r3, ip, r4, lsl #31 │ │ │ │ - sbcseq r3, ip, r4, asr pc │ │ │ │ - sbcseq r3, ip, r4, lsr #30 │ │ │ │ - ldrsheq r3, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r3, ip, r4, asr #29 │ │ │ │ - smullseq r3, ip, r4, lr │ │ │ │ - sbcseq r3, ip, r4, ror #28 │ │ │ │ - sbcseq r3, ip, r4, lsr lr │ │ │ │ - sbcseq r3, ip, r4, lsl #28 │ │ │ │ - ldrsbeq r3, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r3, ip, r4, lsr #27 │ │ │ │ - sbcseq r3, ip, r4, ror sp │ │ │ │ - sbcseq r3, ip, r4, asr #26 │ │ │ │ - sbcseq r3, ip, r4, lsl sp │ │ │ │ - sbcseq r3, ip, r4, ror #25 │ │ │ │ - ldrheq r3, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r3, ip, r4, lsl #25 │ │ │ │ - sbcseq r3, ip, r4, asr ip │ │ │ │ - sbcseq r3, ip, r4, lsr #24 │ │ │ │ - ldrsheq r3, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r3, ip, r4, asr #23 │ │ │ │ - smullseq r3, ip, r4, fp │ │ │ │ - sbcseq r3, ip, r4, ror #22 │ │ │ │ - sbcseq r3, ip, r4, lsr fp │ │ │ │ - sbcseq r3, ip, r4, lsl #22 │ │ │ │ - ldrsbeq r3, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r3, ip, r4, lsr #21 │ │ │ │ - sbcseq r3, ip, r4, ror sl │ │ │ │ - sbcseq r3, ip, r4, asr #20 │ │ │ │ - sbcseq r3, ip, r4, lsl sl │ │ │ │ - sbcseq r3, ip, r4, ror #19 │ │ │ │ - ldrheq r3, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r3, ip, r4, lsl #19 │ │ │ │ - sbcseq r3, ip, r4, asr r9 │ │ │ │ - sbcseq r3, ip, r4, lsr #18 │ │ │ │ - ldrsheq r3, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r3, ip, r4, asr #17 │ │ │ │ - smullseq r3, ip, r4, r8 │ │ │ │ - sbcseq r3, ip, r4, ror #16 │ │ │ │ - sbcseq r3, ip, r4, lsr r8 │ │ │ │ - sbcseq r3, ip, r4, lsl #16 │ │ │ │ - ldrsbeq r3, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r3, ip, r4, lsr #15 │ │ │ │ - sbcseq r3, ip, r4, ror r7 │ │ │ │ - sbcseq r3, ip, r4, asr #14 │ │ │ │ - sbcseq r3, ip, r4, lsl r7 │ │ │ │ - sbcseq r3, ip, r4, ror #13 │ │ │ │ - ldrheq r3, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r3, ip, r4, lsl #13 │ │ │ │ - sbcseq r3, ip, r4, asr r6 │ │ │ │ - sbcseq r3, ip, r4, lsr #12 │ │ │ │ - ldrsheq r3, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r3, ip, r4, asr #11 │ │ │ │ - smullseq r3, ip, r4, r5 │ │ │ │ - sbcseq r3, ip, r4, ror #10 │ │ │ │ - sbcseq r3, ip, r4, lsr r5 │ │ │ │ - sbcseq r3, ip, r4, lsl #10 │ │ │ │ - ldrsbeq r3, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r3, ip, r4, lsr #9 │ │ │ │ - sbcseq r3, ip, r4, ror r4 │ │ │ │ - sbcseq r3, ip, r4, asr #8 │ │ │ │ - sbcseq r3, ip, r4, lsl r4 │ │ │ │ - sbcseq r3, ip, r4, ror #7 │ │ │ │ - ldrheq r3, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r3, ip, r4, lsl #7 │ │ │ │ - sbcseq r3, ip, r4, asr r3 │ │ │ │ - sbcseq r3, ip, r4, lsr #6 │ │ │ │ - ldrsheq r3, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r3, ip, r4, asr #5 │ │ │ │ - smullseq r3, ip, r4, r2 │ │ │ │ - sbcseq r3, ip, r4, ror #4 │ │ │ │ - sbcseq r3, ip, r4, lsr r2 │ │ │ │ - sbcseq r3, ip, r4, lsl #4 │ │ │ │ - ldrsbeq r3, [ip], #20 │ │ │ │ - sbcseq r3, ip, r4, lsr #3 │ │ │ │ - sbcseq r3, ip, r4, ror r1 │ │ │ │ - sbcseq r3, ip, r4, asr #2 │ │ │ │ - sbcseq r3, ip, r4, lsl r1 │ │ │ │ - sbcseq r3, ip, r4, ror #1 │ │ │ │ - ldrheq r3, [ip], #4 │ │ │ │ - sbcseq r3, ip, r4, lsl #1 │ │ │ │ - sbcseq r3, ip, r4, asr r0 │ │ │ │ - sbcseq r3, ip, r4, lsr #32 │ │ │ │ - ldrsheq r2, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r2, ip, r4, asr #31 │ │ │ │ - smullseq r2, ip, r4, pc @ │ │ │ │ - sbcseq r2, ip, r4, ror #30 │ │ │ │ - sbcseq r2, ip, r4, lsr pc │ │ │ │ - sbcseq r2, ip, r4, lsl #30 │ │ │ │ - ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r2, ip, r4, lsr #29 │ │ │ │ - sbcseq r2, ip, r4, ror lr │ │ │ │ - sbcseq r2, ip, r4, asr #28 │ │ │ │ - sbcseq r2, ip, r4, lsl lr │ │ │ │ - sbcseq r2, ip, r4, ror #27 │ │ │ │ - ldrheq r2, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r2, ip, r4, lsl #27 │ │ │ │ - sbcseq r2, ip, r4, asr sp │ │ │ │ - sbcseq r2, ip, r4, lsr #26 │ │ │ │ - ldrsheq r2, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r2, ip, r4, asr #25 │ │ │ │ - smullseq r2, ip, r4, ip │ │ │ │ - sbcseq r2, ip, r4, ror #24 │ │ │ │ - sbcseq r2, ip, r0, lsl ip │ │ │ │ - sbcseq r2, ip, r8, lsr #24 │ │ │ │ - sbcseq r2, ip, r0, asr #23 │ │ │ │ - sbcseq r2, ip, r0, lsr #23 │ │ │ │ - sbcseq r2, ip, r0, lsl #23 │ │ │ │ - sbcseq r2, ip, r0, ror #22 │ │ │ │ - sbcseq r2, ip, r0, asr #22 │ │ │ │ - sbcseq r2, ip, r0, lsr #22 │ │ │ │ - sbcseq r2, ip, r0, lsl #22 │ │ │ │ - sbcseq r2, ip, r0, ror #21 │ │ │ │ - sbcseq r2, ip, r0, asr #21 │ │ │ │ - sbcseq r2, ip, r0, lsr #21 │ │ │ │ - sbcseq r2, ip, r0, lsl #21 │ │ │ │ - sbcseq r2, ip, r0, ror #20 │ │ │ │ - sbcseq r2, ip, r0, asr #20 │ │ │ │ - sbcseq r2, ip, r0, lsr #20 │ │ │ │ - sbcseq r2, ip, r0, lsl #20 │ │ │ │ - sbcseq r2, ip, r0, ror #19 │ │ │ │ - sbcseq r2, ip, r0, asr #19 │ │ │ │ - sbcseq r2, ip, r0, lsr #19 │ │ │ │ - sbcseq r2, ip, r0, lsl #19 │ │ │ │ - sbcseq r2, ip, r0, ror #18 │ │ │ │ - sbcseq r2, ip, r0, asr #18 │ │ │ │ - sbcseq r2, ip, r0, lsr #18 │ │ │ │ - sbcseq r2, ip, r0, lsl #18 │ │ │ │ - sbcseq r2, ip, r0, ror #17 │ │ │ │ - sbcseq r2, ip, r0, asr #17 │ │ │ │ - sbcseq r2, ip, r0, lsr #17 │ │ │ │ - sbcseq r2, ip, r0, lsl #17 │ │ │ │ - sbcseq r2, ip, r0, ror #16 │ │ │ │ - sbcseq r2, ip, r0, asr #16 │ │ │ │ - sbcseq r2, ip, r0, lsr #16 │ │ │ │ - sbcseq r2, ip, r0, lsl #16 │ │ │ │ - sbcseq r2, ip, r0, ror #15 │ │ │ │ - sbcseq r2, ip, ip, lsr #15 │ │ │ │ - sbcseq r2, ip, r4, ror r7 │ │ │ │ - sbcseq r2, ip, ip, lsr r7 │ │ │ │ - sbcseq r2, ip, r4, lsl #14 │ │ │ │ - ldrsbeq r2, [ip], #96 @ 0x60 │ │ │ │ - ldr r0, [pc, #-828] @ 45d280 │ │ │ │ + ldrsbeq r8, [ip], #148 @ 0x94 │ │ │ │ + ldrsheq r6, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r8, ip, r0, lsr #19 │ │ │ │ + ldrheq r6, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r8, ip, ip, ror #18 │ │ │ │ + sbcseq r6, ip, r8, lsl #27 │ │ │ │ + sbcseq r8, ip, r8, lsr r9 │ │ │ │ + sbcseq r6, ip, r4, asr sp │ │ │ │ + sbcseq r8, ip, r4, lsl #18 │ │ │ │ + sbcseq r6, ip, r0, lsr #26 │ │ │ │ + ldrsbeq r8, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r6, ip, ip, ror #25 │ │ │ │ + smullseq r8, ip, ip, r8 │ │ │ │ + ldrheq r6, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r8, ip, r8, ror #16 │ │ │ │ + sbcseq r6, ip, r4, lsl #25 │ │ │ │ + sbcseq r8, ip, r4, lsr r8 │ │ │ │ + sbcseq r6, ip, r0, asr ip │ │ │ │ + sbcseq r8, ip, r0, lsl #16 │ │ │ │ + sbcseq r6, ip, ip, lsl ip │ │ │ │ + sbcseq r8, ip, ip, asr #15 │ │ │ │ + sbcseq r6, ip, r8, ror #23 │ │ │ │ + smullseq r8, ip, r8, r7 │ │ │ │ + ldrheq r6, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r8, ip, r4, ror #14 │ │ │ │ + sbcseq r6, ip, r0, lsl #23 │ │ │ │ + sbcseq r8, ip, r0, lsr r7 │ │ │ │ + sbcseq r6, ip, ip, asr #22 │ │ │ │ + ldrsheq r8, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r6, ip, r8, lsl fp │ │ │ │ + sbcseq r8, ip, r8, asr #13 │ │ │ │ + sbcseq r6, ip, r4, ror #21 │ │ │ │ + smullseq r8, ip, r4, r6 │ │ │ │ + ldrheq r6, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r8, ip, r0, ror #12 │ │ │ │ + sbcseq r6, ip, ip, ror sl │ │ │ │ + sbcseq r8, ip, ip, lsr #12 │ │ │ │ + sbcseq r6, ip, r8, asr #20 │ │ │ │ + ldrsheq r8, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r6, ip, r4, lsl sl │ │ │ │ + sbcseq r8, ip, r4, asr #11 │ │ │ │ + sbcseq r6, ip, r0, ror #19 │ │ │ │ + smullseq r8, ip, r0, r5 │ │ │ │ + sbcseq r6, ip, ip, lsr #19 │ │ │ │ + sbcseq r8, ip, ip, asr r5 │ │ │ │ + sbcseq r6, ip, r8, ror r9 │ │ │ │ + sbcseq r8, ip, r8, lsr #10 │ │ │ │ + sbcseq r6, ip, r4, asr #18 │ │ │ │ + ldrsheq r8, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r6, ip, r0, lsl r9 │ │ │ │ + sbcseq r8, ip, r0, asr #9 │ │ │ │ + ldrsbeq r6, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r8, ip, ip, lsl #9 │ │ │ │ + sbcseq r6, ip, r8, lsr #17 │ │ │ │ + sbcseq r8, ip, r8, asr r4 │ │ │ │ + sbcseq r6, ip, r4, ror r8 │ │ │ │ + sbcseq r8, ip, r4, lsr #8 │ │ │ │ + sbcseq r6, ip, r0, asr #16 │ │ │ │ + ldrsheq r8, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r6, ip, ip, lsl #16 │ │ │ │ + ldrheq r8, [ip], #60 @ 0x3c │ │ │ │ + ldrsbeq r6, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, r8, lsl #7 │ │ │ │ + sbcseq r6, ip, r4, lsr #15 │ │ │ │ + sbcseq r8, ip, r4, asr r3 │ │ │ │ + sbcseq r6, ip, r0, ror r7 │ │ │ │ + sbcseq r8, ip, r0, lsr #6 │ │ │ │ + sbcseq r6, ip, ip, lsr r7 │ │ │ │ + sbcseq r8, ip, ip, ror #5 │ │ │ │ + sbcseq r6, ip, r8, lsl #14 │ │ │ │ + ldrheq r8, [ip], #40 @ 0x28 │ │ │ │ + ldrsbeq r6, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r8, ip, r4, lsl #5 │ │ │ │ + sbcseq r6, ip, r0, lsr #13 │ │ │ │ + sbcseq r8, ip, r0, asr r2 │ │ │ │ + sbcseq r6, ip, ip, ror #12 │ │ │ │ + sbcseq r8, ip, ip, lsl r2 │ │ │ │ + sbcseq r6, ip, r8, lsr r6 │ │ │ │ + sbcseq r8, ip, r8, ror #3 │ │ │ │ + sbcseq r6, ip, r4, lsl #12 │ │ │ │ + ldrheq r8, [ip], #20 │ │ │ │ + ldrsbeq r6, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r8, ip, r0, lsl #3 │ │ │ │ + smullseq r6, ip, ip, r5 │ │ │ │ + sbcseq r8, ip, ip, asr #2 │ │ │ │ + sbcseq r6, ip, r8, ror #10 │ │ │ │ + sbcseq r8, ip, r8, lsl r1 │ │ │ │ + sbcseq r6, ip, r4, lsr r5 │ │ │ │ + sbcseq r8, ip, r4, ror #1 │ │ │ │ + sbcseq r6, ip, r0, lsl #10 │ │ │ │ + ldrheq r8, [ip], #0 │ │ │ │ + sbcseq r6, ip, ip, asr #9 │ │ │ │ + sbcseq r8, ip, ip, ror r0 │ │ │ │ + smullseq r6, ip, r8, r4 │ │ │ │ + sbcseq r8, ip, r8, asr #32 │ │ │ │ + sbcseq r6, ip, r4, ror #8 │ │ │ │ + sbcseq r8, ip, r8, lsl r0 │ │ │ │ + sbcseq r6, ip, r0, lsr r4 │ │ │ │ + sbcseq r7, ip, r8, ror #31 │ │ │ │ + ldrsheq r6, [ip], #60 @ 0x3c │ │ │ │ + ldrheq r7, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r6, ip, r8, asr #7 │ │ │ │ + sbcseq r7, ip, r8, lsl #31 │ │ │ │ + smullseq r6, ip, r4, r3 │ │ │ │ + sbcseq r7, ip, r8, asr pc │ │ │ │ + sbcseq r6, ip, r0, ror #6 │ │ │ │ + sbcseq r7, ip, r8, lsr #30 │ │ │ │ + sbcseq r6, ip, ip, lsr #6 │ │ │ │ + ldrsheq r7, [ip], #232 @ 0xe8 │ │ │ │ + ldrsheq r6, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r7, ip, r8, asr #29 │ │ │ │ + sbcseq r6, ip, r4, asr #5 │ │ │ │ + smullseq r7, ip, r8, lr │ │ │ │ + smullseq r6, ip, r0, r2 │ │ │ │ + sbcseq r7, ip, r8, ror #28 │ │ │ │ + sbcseq r6, ip, ip, asr r2 │ │ │ │ + sbcseq r6, ip, ip, lsr #4 │ │ │ │ + ldrsheq r6, [ip], #28 │ │ │ │ + sbcseq r6, ip, ip, asr #3 │ │ │ │ + smullseq r6, ip, ip, r1 │ │ │ │ + sbcseq r6, ip, ip, ror #2 │ │ │ │ + sbcseq r6, ip, ip, lsr r1 │ │ │ │ + sbcseq r6, ip, ip, lsl #2 │ │ │ │ + ldrsbeq r6, [ip], #12 │ │ │ │ + sbcseq r6, ip, ip, lsr #1 │ │ │ │ + sbcseq r6, ip, ip, ror r0 │ │ │ │ + sbcseq r6, ip, ip, asr #32 │ │ │ │ + sbcseq r6, ip, ip, lsl r0 │ │ │ │ + sbcseq r5, ip, ip, ror #31 │ │ │ │ + ldrheq r5, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r5, ip, ip, lsl #31 │ │ │ │ + sbcseq r5, ip, ip, asr pc │ │ │ │ + sbcseq r5, ip, ip, lsr #30 │ │ │ │ + ldrsheq r5, [ip], #236 @ 0xec │ │ │ │ + sbcseq r5, ip, ip, asr #29 │ │ │ │ + smullseq r5, ip, ip, lr │ │ │ │ + sbcseq r5, ip, ip, ror #28 │ │ │ │ + sbcseq r5, ip, ip, lsr lr │ │ │ │ + sbcseq r5, ip, ip, lsl #28 │ │ │ │ + ldrsbeq r5, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r5, ip, ip, lsr #27 │ │ │ │ + sbcseq r5, ip, ip, ror sp │ │ │ │ + sbcseq r5, ip, ip, asr #26 │ │ │ │ + sbcseq r5, ip, ip, lsl sp │ │ │ │ + sbcseq r5, ip, ip, ror #25 │ │ │ │ + ldrheq r5, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r5, ip, ip, lsl #25 │ │ │ │ + sbcseq r5, ip, ip, asr ip │ │ │ │ + sbcseq r5, ip, ip, lsr #24 │ │ │ │ + ldrsheq r5, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r5, ip, ip, asr #23 │ │ │ │ + smullseq r5, ip, ip, fp │ │ │ │ + sbcseq r5, ip, ip, ror #22 │ │ │ │ + sbcseq r5, ip, ip, lsr fp │ │ │ │ + sbcseq r5, ip, ip, lsl #22 │ │ │ │ + ldrsbeq r5, [ip], #172 @ 0xac │ │ │ │ + sbcseq r5, ip, ip, lsr #21 │ │ │ │ + sbcseq r5, ip, ip, ror sl │ │ │ │ + sbcseq r5, ip, ip, asr #20 │ │ │ │ + sbcseq r5, ip, ip, lsl sl │ │ │ │ + sbcseq r5, ip, ip, ror #19 │ │ │ │ + ldrheq r5, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r5, ip, ip, lsl #19 │ │ │ │ + sbcseq r5, ip, ip, asr r9 │ │ │ │ + sbcseq r5, ip, ip, lsr #18 │ │ │ │ + ldrsheq r5, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r5, ip, ip, asr #17 │ │ │ │ + smullseq r5, ip, ip, r8 │ │ │ │ + sbcseq r5, ip, ip, ror #16 │ │ │ │ + sbcseq r5, ip, ip, lsr r8 │ │ │ │ + sbcseq r5, ip, ip, lsl #16 │ │ │ │ + ldrsbeq r5, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r5, ip, ip, lsr #15 │ │ │ │ + sbcseq r5, ip, ip, ror r7 │ │ │ │ + sbcseq r5, ip, ip, asr #14 │ │ │ │ + sbcseq r5, ip, ip, lsl r7 │ │ │ │ + sbcseq r5, ip, ip, ror #13 │ │ │ │ + ldrheq r5, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r5, ip, ip, lsl #13 │ │ │ │ + sbcseq r5, ip, ip, asr r6 │ │ │ │ + sbcseq r5, ip, ip, lsr #12 │ │ │ │ + ldrsheq r5, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r5, ip, ip, asr #11 │ │ │ │ + smullseq r5, ip, ip, r5 │ │ │ │ + sbcseq r5, ip, ip, ror #10 │ │ │ │ + sbcseq r5, ip, ip, lsr r5 │ │ │ │ + sbcseq r5, ip, ip, lsl #10 │ │ │ │ + ldrsbeq r5, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r5, ip, ip, lsr #9 │ │ │ │ + sbcseq r5, ip, ip, ror r4 │ │ │ │ + sbcseq r5, ip, ip, asr #8 │ │ │ │ + sbcseq r5, ip, ip, lsl r4 │ │ │ │ + sbcseq r5, ip, ip, ror #7 │ │ │ │ + ldrheq r5, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r5, ip, ip, lsl #7 │ │ │ │ + sbcseq r5, ip, ip, asr r3 │ │ │ │ + sbcseq r5, ip, ip, lsr #6 │ │ │ │ + ldrsheq r5, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r5, ip, ip, asr #5 │ │ │ │ + smullseq r5, ip, ip, r2 │ │ │ │ + sbcseq r5, ip, ip, ror #4 │ │ │ │ + sbcseq r5, ip, ip, lsr r2 │ │ │ │ + sbcseq r5, ip, ip, lsl #4 │ │ │ │ + ldrsbeq r5, [ip], #28 │ │ │ │ + sbcseq r4, ip, r8, asr #22 │ │ │ │ + sbcseq r4, ip, r8, lsl fp │ │ │ │ + sbcseq r4, ip, r8, ror #21 │ │ │ │ + ldrheq r4, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r4, ip, r8, lsl #21 │ │ │ │ + sbcseq r4, ip, r8, asr sl │ │ │ │ + sbcseq r4, ip, r8, lsr #20 │ │ │ │ + ldrsheq r4, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r4, ip, r8, asr #19 │ │ │ │ + smullseq r4, ip, r8, r9 │ │ │ │ + sbcseq r4, ip, r8, ror #18 │ │ │ │ + sbcseq r4, ip, r8, lsr r9 │ │ │ │ + sbcseq r4, ip, r8, lsl #18 │ │ │ │ + ldrsbeq r4, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r4, ip, r8, lsr #17 │ │ │ │ + sbcseq r4, ip, r8, ror r8 │ │ │ │ + sbcseq r4, ip, r8, asr #16 │ │ │ │ + sbcseq r4, ip, r8, lsl r8 │ │ │ │ + sbcseq r4, ip, r8, ror #15 │ │ │ │ + ldrheq r4, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r4, ip, r8, lsl #15 │ │ │ │ + sbcseq r4, ip, r8, asr r7 │ │ │ │ + sbcseq r4, ip, r8, lsr #14 │ │ │ │ + ldrsheq r4, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r4, ip, r8, asr #13 │ │ │ │ + smullseq r4, ip, r8, r6 │ │ │ │ + sbcseq r4, ip, r8, ror #12 │ │ │ │ + sbcseq r4, ip, r8, lsr r6 │ │ │ │ + sbcseq r4, ip, r8, lsl #12 │ │ │ │ + ldrsbeq r4, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r4, ip, r8, lsr #11 │ │ │ │ + sbcseq r4, ip, r8, ror r5 │ │ │ │ + sbcseq r4, ip, r8, asr #10 │ │ │ │ + sbcseq r4, ip, r8, lsl r5 │ │ │ │ + sbcseq r4, ip, r8, ror #9 │ │ │ │ + ldrheq r4, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r4, ip, r8, lsl #9 │ │ │ │ + sbcseq r4, ip, r8, asr r4 │ │ │ │ + sbcseq r4, ip, r8, lsr #8 │ │ │ │ + ldrsheq r4, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r4, ip, r8, asr #7 │ │ │ │ + smullseq r4, ip, r8, r3 │ │ │ │ + sbcseq r4, ip, r8, ror #6 │ │ │ │ + sbcseq r4, ip, r8, lsr r3 │ │ │ │ + sbcseq r4, ip, r8, lsl #6 │ │ │ │ + ldrsbeq r4, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r4, ip, r8, lsr #5 │ │ │ │ + sbcseq r4, ip, r8, ror r2 │ │ │ │ + sbcseq r4, ip, r8, asr #4 │ │ │ │ + sbcseq r4, ip, r8, lsl r2 │ │ │ │ + sbcseq r4, ip, r8, ror #3 │ │ │ │ + ldrheq r4, [ip], #24 │ │ │ │ + sbcseq r4, ip, r8, lsl #3 │ │ │ │ + sbcseq r4, ip, r8, asr r1 │ │ │ │ + sbcseq r4, ip, r8, lsr #2 │ │ │ │ + ldrsheq r4, [ip], #8 │ │ │ │ + sbcseq r4, ip, r8, asr #1 │ │ │ │ + smullseq r4, ip, r8, r0 │ │ │ │ + sbcseq r4, ip, r8, rrx │ │ │ │ + sbcseq r4, ip, r8, lsr r0 │ │ │ │ + sbcseq r4, ip, r8 │ │ │ │ + ldrsbeq r3, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r3, ip, r8, lsr #31 │ │ │ │ + sbcseq r3, ip, r8, ror pc │ │ │ │ + sbcseq r3, ip, r8, asr #30 │ │ │ │ + sbcseq r3, ip, r8, lsl pc │ │ │ │ + sbcseq r3, ip, r8, ror #29 │ │ │ │ + ldrheq r3, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r3, ip, r8, lsl #29 │ │ │ │ + sbcseq r3, ip, r8, asr lr │ │ │ │ + sbcseq r3, ip, r8, lsr #28 │ │ │ │ + ldrsheq r3, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r3, ip, r8, asr #27 │ │ │ │ + smullseq r3, ip, r8, sp │ │ │ │ + sbcseq r3, ip, r8, ror #26 │ │ │ │ + sbcseq r3, ip, r8, lsr sp │ │ │ │ + sbcseq r3, ip, r8, lsl #26 │ │ │ │ + ldrsbeq r3, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r3, ip, r8, lsr #25 │ │ │ │ + sbcseq r3, ip, r8, ror ip │ │ │ │ + sbcseq r3, ip, r8, asr #24 │ │ │ │ + sbcseq r3, ip, r8, lsl ip │ │ │ │ + sbcseq r3, ip, r8, ror #23 │ │ │ │ + ldrheq r3, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r3, ip, r8, lsl #23 │ │ │ │ + sbcseq r3, ip, r8, asr fp │ │ │ │ + sbcseq r3, ip, r8, lsr #22 │ │ │ │ + ldrsheq r3, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r3, ip, r8, asr #21 │ │ │ │ + smullseq r3, ip, r8, sl │ │ │ │ + sbcseq r3, ip, r8, ror #20 │ │ │ │ + sbcseq r3, ip, r8, lsr sl │ │ │ │ + sbcseq r3, ip, r8, lsl #20 │ │ │ │ + ldrsbeq r3, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r3, ip, r8, lsr #19 │ │ │ │ + sbcseq r3, ip, r8, ror r9 │ │ │ │ + sbcseq r3, ip, r8, asr #18 │ │ │ │ + sbcseq r3, ip, r8, lsl r9 │ │ │ │ + sbcseq r3, ip, r8, ror #17 │ │ │ │ + ldrheq r3, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r3, ip, r8, lsl #17 │ │ │ │ + sbcseq r3, ip, r8, asr r8 │ │ │ │ + sbcseq r3, ip, r8, lsr #16 │ │ │ │ + ldrsheq r3, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r3, ip, r8, asr #15 │ │ │ │ + smullseq r3, ip, r8, r7 │ │ │ │ + sbcseq r3, ip, r8, ror #14 │ │ │ │ + sbcseq r3, ip, r8, lsr r7 │ │ │ │ + sbcseq r3, ip, r8, lsl #14 │ │ │ │ + ldrsbeq r3, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r3, ip, r8, lsr #13 │ │ │ │ + sbcseq r3, ip, r8, ror r6 │ │ │ │ + sbcseq r3, ip, r8, asr #12 │ │ │ │ + sbcseq r3, ip, r8, lsl r6 │ │ │ │ + sbcseq r3, ip, r8, ror #11 │ │ │ │ + ldrheq r3, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r3, ip, r8, lsl #11 │ │ │ │ + sbcseq r3, ip, r8, asr r5 │ │ │ │ + sbcseq r3, ip, r8, lsr #10 │ │ │ │ + ldrsheq r3, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r3, ip, r8, asr #9 │ │ │ │ + smullseq r3, ip, r8, r4 │ │ │ │ + sbcseq r3, ip, r8, ror #8 │ │ │ │ + sbcseq r3, ip, r8, lsr r4 │ │ │ │ + sbcseq r3, ip, r8, lsl #8 │ │ │ │ + ldrsbeq r3, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r3, ip, r8, lsr #7 │ │ │ │ + sbcseq r3, ip, r8, ror r3 │ │ │ │ + sbcseq r3, ip, r8, asr #6 │ │ │ │ + sbcseq r3, ip, r8, lsl r3 │ │ │ │ + sbcseq r3, ip, r8, ror #5 │ │ │ │ + ldrheq r3, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r3, ip, r8, lsl #5 │ │ │ │ + sbcseq r3, ip, r8, asr r2 │ │ │ │ + sbcseq r3, ip, r8, lsr #4 │ │ │ │ + ldrsheq r3, [ip], #24 │ │ │ │ + sbcseq r3, ip, r8, asr #3 │ │ │ │ + smullseq r3, ip, r8, r1 │ │ │ │ + sbcseq r3, ip, r8, ror #2 │ │ │ │ + sbcseq r3, ip, r8, lsr r1 │ │ │ │ + sbcseq r3, ip, r8, lsl #2 │ │ │ │ + ldrsbeq r3, [ip], #8 │ │ │ │ + sbcseq r3, ip, r8, lsr #1 │ │ │ │ + sbcseq r3, ip, r8, ror r0 │ │ │ │ + sbcseq r3, ip, r8, asr #32 │ │ │ │ + sbcseq r3, ip, r8, lsl r0 │ │ │ │ + sbcseq r2, ip, r8, ror #31 │ │ │ │ + ldrheq r2, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r2, ip, r8, lsl #31 │ │ │ │ + sbcseq r2, ip, r8, asr pc │ │ │ │ + sbcseq r2, ip, r8, lsr #30 │ │ │ │ + ldrsheq r2, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r2, ip, r8, asr #29 │ │ │ │ + smullseq r2, ip, r8, lr │ │ │ │ + sbcseq r2, ip, r8, ror #28 │ │ │ │ + sbcseq r2, ip, r8, lsr lr │ │ │ │ + sbcseq r2, ip, r8, lsl #28 │ │ │ │ + ldrsbeq r2, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r2, ip, r8, lsr #27 │ │ │ │ + sbcseq r2, ip, r8, ror sp │ │ │ │ + sbcseq r2, ip, r8, asr #26 │ │ │ │ + sbcseq r2, ip, r8, lsl sp │ │ │ │ + sbcseq r2, ip, r8, ror #25 │ │ │ │ + ldrheq r2, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r2, ip, r8, lsl #25 │ │ │ │ + sbcseq r2, ip, r8, asr ip │ │ │ │ + sbcseq r2, ip, r4, lsl #24 │ │ │ │ + sbcseq r2, ip, ip, lsl ip │ │ │ │ + ldrheq r2, [ip], #180 @ 0xb4 │ │ │ │ + smullseq r2, ip, r4, fp │ │ │ │ + sbcseq r2, ip, r4, ror fp │ │ │ │ + sbcseq r2, ip, r4, asr fp │ │ │ │ + sbcseq r2, ip, r4, lsr fp │ │ │ │ + sbcseq r2, ip, r4, lsl fp │ │ │ │ + ldrsheq r2, [ip], #164 @ 0xa4 │ │ │ │ + ldrsbeq r2, [ip], #164 @ 0xa4 │ │ │ │ + ldrheq r2, [ip], #164 @ 0xa4 │ │ │ │ + smullseq r2, ip, r4, sl │ │ │ │ + sbcseq r2, ip, r4, ror sl │ │ │ │ + sbcseq r2, ip, r4, asr sl │ │ │ │ + sbcseq r2, ip, r4, lsr sl │ │ │ │ + sbcseq r2, ip, r4, lsl sl │ │ │ │ + ldrsheq r2, [ip], #148 @ 0x94 │ │ │ │ + ldrsbeq r2, [ip], #148 @ 0x94 │ │ │ │ + ldrheq r2, [ip], #148 @ 0x94 │ │ │ │ + smullseq r2, ip, r4, r9 │ │ │ │ + sbcseq r2, ip, r4, ror r9 │ │ │ │ + sbcseq r2, ip, r4, asr r9 │ │ │ │ + sbcseq r2, ip, r4, lsr r9 │ │ │ │ + sbcseq r2, ip, r4, lsl r9 │ │ │ │ + ldrsheq r2, [ip], #132 @ 0x84 │ │ │ │ + ldrsbeq r2, [ip], #132 @ 0x84 │ │ │ │ + ldrheq r2, [ip], #132 @ 0x84 │ │ │ │ + smullseq r2, ip, r4, r8 │ │ │ │ + sbcseq r2, ip, r4, ror r8 │ │ │ │ + sbcseq r2, ip, r4, asr r8 │ │ │ │ + sbcseq r2, ip, r4, lsr r8 │ │ │ │ + sbcseq r2, ip, r4, lsl r8 │ │ │ │ + ldrsheq r2, [ip], #116 @ 0x74 │ │ │ │ + ldrsbeq r2, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r2, ip, r0, lsr #15 │ │ │ │ + sbcseq r2, ip, r8, ror #14 │ │ │ │ + sbcseq r2, ip, r0, lsr r7 │ │ │ │ + ldrsheq r2, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r2, ip, r4, asr #13 │ │ │ │ + ldr r0, [pc, #-828] @ 45d2ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 45d284 │ │ │ │ + ldr r0, [pc, #-836] @ 45d2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 45d288 │ │ │ │ + ldr r0, [pc, #-844] @ 45d2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 45d28c │ │ │ │ + ldr r0, [pc, #-852] @ 45d2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 45d290 │ │ │ │ + ldr r0, [pc, #-860] @ 45d2bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 45d294 │ │ │ │ + ldr r0, [pc, #-868] @ 45d2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 45d298 │ │ │ │ + ldr r0, [pc, #-876] @ 45d2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 45d29c │ │ │ │ + ldr r0, [pc, #-884] @ 45d2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 45d2a0 │ │ │ │ + ldr r0, [pc, #-892] @ 45d2cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 45d2a4 │ │ │ │ + ldr r0, [pc, #-900] @ 45d2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 45d2a8 │ │ │ │ + ldr r0, [pc, #-908] @ 45d2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 45d2ac │ │ │ │ + ldr r0, [pc, #-916] @ 45d2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 45d2b0 │ │ │ │ + ldr r0, [pc, #-924] @ 45d2dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 45d2b4 │ │ │ │ + ldr r0, [pc, #-932] @ 45d2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 45d2b8 │ │ │ │ + ldr r0, [pc, #-940] @ 45d2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 45d2bc │ │ │ │ + ldr r0, [pc, #-948] @ 45d2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 45d2c0 │ │ │ │ + ldr r0, [pc, #-956] @ 45d2ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 45d2c4 │ │ │ │ + ldr r0, [pc, #-964] @ 45d2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 45d2c8 │ │ │ │ + ldr r0, [pc, #-972] @ 45d2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 45d2cc │ │ │ │ + ldr r0, [pc, #-980] @ 45d2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 45d2d0 │ │ │ │ + ldr r0, [pc, #-988] @ 45d2fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 45d2d4 │ │ │ │ + ldr r0, [pc, #-996] @ 45d300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 45d2d8 │ │ │ │ + ldr r0, [pc, #-1004] @ 45d304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 45d2dc │ │ │ │ + ldr r0, [pc, #-1012] @ 45d308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 45d2e0 │ │ │ │ + ldr r0, [pc, #-1020] @ 45d30c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 45d2e4 │ │ │ │ + ldr r0, [pc, #-1028] @ 45d310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 45d2e8 │ │ │ │ + ldr r0, [pc, #-1036] @ 45d314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 45d2ec │ │ │ │ + ldr r0, [pc, #-1044] @ 45d318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 45d2f0 │ │ │ │ + ldr r0, [pc, #-1052] @ 45d31c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 45d2f4 │ │ │ │ + ldr r0, [pc, #-1060] @ 45d320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 45d2f8 │ │ │ │ + ldr r0, [pc, #-1068] @ 45d324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 45d2fc │ │ │ │ + ldr r0, [pc, #-1076] @ 45d328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 45d300 │ │ │ │ + ldr r0, [pc, #-1084] @ 45d32c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 45d304 │ │ │ │ + ldr r0, [pc, #-1092] @ 45d330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 45d308 │ │ │ │ + ldr r0, [pc, #-1100] @ 45d334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 45d30c │ │ │ │ + ldr r0, [pc, #-1108] @ 45d338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 45d310 │ │ │ │ + ldr r0, [pc, #-1116] @ 45d33c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 45d314 │ │ │ │ + ldr r0, [pc, #-1124] @ 45d340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 45d318 │ │ │ │ + ldr r0, [pc, #-1132] @ 45d344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 45d31c │ │ │ │ + ldr r0, [pc, #-1140] @ 45d348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 45d320 │ │ │ │ + ldr r0, [pc, #-1148] @ 45d34c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 45d324 │ │ │ │ + ldr r0, [pc, #-1156] @ 45d350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 45d328 │ │ │ │ + ldr r0, [pc, #-1164] @ 45d354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 45d32c │ │ │ │ + ldr r0, [pc, #-1172] @ 45d358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 45d330 │ │ │ │ + ldr r0, [pc, #-1180] @ 45d35c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 45d334 │ │ │ │ + ldr r0, [pc, #-1188] @ 45d360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 45d338 │ │ │ │ + ldr r0, [pc, #-1196] @ 45d364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 45d33c │ │ │ │ + ldr r0, [pc, #-1204] @ 45d368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 45d340 │ │ │ │ + ldr r0, [pc, #-1212] @ 45d36c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 45d344 │ │ │ │ + ldr r0, [pc, #-1220] @ 45d370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 45d348 │ │ │ │ + ldr r0, [pc, #-1228] @ 45d374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 45d34c │ │ │ │ + ldr r0, [pc, #-1236] @ 45d378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 45d350 │ │ │ │ + ldr r0, [pc, #-1244] @ 45d37c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 45d354 │ │ │ │ + ldr r0, [pc, #-1252] @ 45d380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 45d358 │ │ │ │ + ldr r0, [pc, #-1260] @ 45d384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 45d35c │ │ │ │ + ldr r0, [pc, #-1268] @ 45d388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 45d360 │ │ │ │ + ldr r0, [pc, #-1276] @ 45d38c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 45d364 │ │ │ │ + ldr r0, [pc, #-1284] @ 45d390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 45d368 │ │ │ │ + ldr r0, [pc, #-1292] @ 45d394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 45d36c │ │ │ │ + ldr r0, [pc, #-1300] @ 45d398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 45d370 │ │ │ │ + ldr r0, [pc, #-1308] @ 45d39c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 45d374 │ │ │ │ + ldr r0, [pc, #-1316] @ 45d3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 45d378 │ │ │ │ + ldr r0, [pc, #-1324] @ 45d3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 45d37c │ │ │ │ + ldr r0, [pc, #-1332] @ 45d3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 45d380 │ │ │ │ + ldr r0, [pc, #-1340] @ 45d3ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 45d384 │ │ │ │ + ldr r0, [pc, #-1348] @ 45d3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 45d388 │ │ │ │ + ldr r0, [pc, #-1356] @ 45d3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 45d38c │ │ │ │ + ldr r0, [pc, #-1364] @ 45d3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 45d390 │ │ │ │ + ldr r0, [pc, #-1372] @ 45d3bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 45d394 │ │ │ │ + ldr r0, [pc, #-1380] @ 45d3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 45d398 │ │ │ │ + ldr r0, [pc, #-1388] @ 45d3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 45d39c │ │ │ │ + ldr r0, [pc, #-1396] @ 45d3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 45d3a0 │ │ │ │ + ldr r0, [pc, #-1404] @ 45d3cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 45d3a4 │ │ │ │ + ldr r0, [pc, #-1412] @ 45d3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 45d3a8 │ │ │ │ + ldr r0, [pc, #-1420] @ 45d3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 45d3ac │ │ │ │ + ldr r0, [pc, #-1428] @ 45d3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 45d3b0 │ │ │ │ + ldr r0, [pc, #-1436] @ 45d3dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 45d3b4 │ │ │ │ + ldr r0, [pc, #-1444] @ 45d3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 45d3b8 │ │ │ │ + ldr r0, [pc, #-1452] @ 45d3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 45d3bc │ │ │ │ + ldr r0, [pc, #-1460] @ 45d3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 45d3c0 │ │ │ │ + ldr r0, [pc, #-1468] @ 45d3ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 45d3c4 │ │ │ │ + ldr r0, [pc, #-1476] @ 45d3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 45d3c8 │ │ │ │ + ldr r0, [pc, #-1484] @ 45d3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 45d3cc │ │ │ │ + ldr r0, [pc, #-1492] @ 45d3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 45d3d0 │ │ │ │ + ldr r0, [pc, #-1500] @ 45d3fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 45d3d4 │ │ │ │ + ldr r0, [pc, #-1508] @ 45d400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 45d3d8 │ │ │ │ + ldr r0, [pc, #-1516] @ 45d404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 45d3dc │ │ │ │ + ldr r0, [pc, #-1524] @ 45d408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 45d3e0 │ │ │ │ + ldr r0, [pc, #-1532] @ 45d40c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 45d3e4 │ │ │ │ + ldr r0, [pc, #-1540] @ 45d410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 45d3e8 │ │ │ │ + ldr r0, [pc, #-1548] @ 45d414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 45d3ec │ │ │ │ + ldr r0, [pc, #-1556] @ 45d418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 45d3f0 │ │ │ │ + ldr r0, [pc, #-1564] @ 45d41c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 45d3f4 │ │ │ │ + ldr r0, [pc, #-1572] @ 45d420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 45d3f8 │ │ │ │ + ldr r0, [pc, #-1580] @ 45d424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 45d3fc │ │ │ │ + ldr r0, [pc, #-1588] @ 45d428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 45d400 │ │ │ │ + ldr r0, [pc, #-1596] @ 45d42c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 45d404 │ │ │ │ + ldr r0, [pc, #-1604] @ 45d430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 45d408 │ │ │ │ + ldr r0, [pc, #-1612] @ 45d434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 45d40c │ │ │ │ + ldr r0, [pc, #-1620] @ 45d438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 45d410 │ │ │ │ + ldr r0, [pc, #-1628] @ 45d43c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 45d414 │ │ │ │ + ldr r0, [pc, #-1636] @ 45d440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 45d418 │ │ │ │ + ldr r0, [pc, #-1644] @ 45d444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 45d41c │ │ │ │ + ldr r0, [pc, #-1652] @ 45d448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 45d420 │ │ │ │ + ldr r0, [pc, #-1660] @ 45d44c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 45d424 │ │ │ │ + ldr r0, [pc, #-1668] @ 45d450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 45d428 │ │ │ │ + ldr r0, [pc, #-1676] @ 45d454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 45d42c │ │ │ │ + ldr r0, [pc, #-1684] @ 45d458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 45d430 │ │ │ │ + ldr r0, [pc, #-1692] @ 45d45c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 45d434 │ │ │ │ + ldr r0, [pc, #-1700] @ 45d460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 45d438 │ │ │ │ + ldr r0, [pc, #-1708] @ 45d464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 45d43c │ │ │ │ + ldr r0, [pc, #-1716] @ 45d468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 45d440 │ │ │ │ + ldr r0, [pc, #-1724] @ 45d46c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 45d444 │ │ │ │ + ldr r0, [pc, #-1732] @ 45d470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 45d448 │ │ │ │ + ldr r0, [pc, #-1740] @ 45d474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 45d44c │ │ │ │ + ldr r0, [pc, #-1748] @ 45d478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 45d450 │ │ │ │ + ldr r0, [pc, #-1756] @ 45d47c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 45d454 │ │ │ │ + ldr r0, [pc, #-1764] @ 45d480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 45d458 │ │ │ │ + ldr r0, [pc, #-1772] @ 45d484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 45d45c │ │ │ │ + ldr r0, [pc, #-1780] @ 45d488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 45d460 │ │ │ │ + ldr r0, [pc, #-1788] @ 45d48c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 45d464 │ │ │ │ + ldr r0, [pc, #-1796] @ 45d490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 45d468 │ │ │ │ + ldr r0, [pc, #-1804] @ 45d494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 45d46c │ │ │ │ + ldr r0, [pc, #-1812] @ 45d498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 45d470 │ │ │ │ + ldr r0, [pc, #-1820] @ 45d49c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 45d474 │ │ │ │ + ldr r0, [pc, #-1828] @ 45d4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 45d478 │ │ │ │ + ldr r0, [pc, #-1836] @ 45d4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 45d47c │ │ │ │ + ldr r0, [pc, #-1844] @ 45d4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 45d480 │ │ │ │ + ldr r0, [pc, #-1852] @ 45d4ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 45d484 │ │ │ │ + ldr r0, [pc, #-1860] @ 45d4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 45d488 │ │ │ │ + ldr r0, [pc, #-1868] @ 45d4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 45d48c │ │ │ │ + ldr r0, [pc, #-1876] @ 45d4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 45d490 │ │ │ │ + ldr r0, [pc, #-1884] @ 45d4bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 45d494 │ │ │ │ + ldr r0, [pc, #-1892] @ 45d4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 45d498 │ │ │ │ + ldr r0, [pc, #-1900] @ 45d4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 45d49c │ │ │ │ + ldr r0, [pc, #-1908] @ 45d4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 45d4a0 │ │ │ │ + ldr r0, [pc, #-1916] @ 45d4cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 45d4a4 │ │ │ │ + ldr r0, [pc, #-1924] @ 45d4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 45d4a8 │ │ │ │ + ldr r0, [pc, #-1932] @ 45d4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 45d4ac │ │ │ │ + ldr r0, [pc, #-1940] @ 45d4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 45d4b0 │ │ │ │ + ldr r0, [pc, #-1948] @ 45d4dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 45d4b4 │ │ │ │ + ldr r0, [pc, #-1956] @ 45d4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 45d4b8 │ │ │ │ + ldr r0, [pc, #-1964] @ 45d4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 45d4bc │ │ │ │ + ldr r0, [pc, #-1972] @ 45d4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 45d4c0 │ │ │ │ + ldr r0, [pc, #-1980] @ 45d4ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 45d4c4 │ │ │ │ + ldr r0, [pc, #-1988] @ 45d4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 45d4c8 │ │ │ │ + ldr r0, [pc, #-1996] @ 45d4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 45d4cc │ │ │ │ + ldr r0, [pc, #-2004] @ 45d4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 45d4d0 │ │ │ │ + ldr r0, [pc, #-2012] @ 45d4fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 45d4d4 │ │ │ │ + ldr r0, [pc, #-2020] @ 45d500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 45d4d8 │ │ │ │ + ldr r0, [pc, #-2028] @ 45d504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 45d4dc │ │ │ │ + ldr r0, [pc, #-2036] @ 45d508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 45d4e0 │ │ │ │ + ldr r0, [pc, #-2044] @ 45d50c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 45d4e4 │ │ │ │ + ldr r0, [pc, #-2052] @ 45d510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 45d4e8 │ │ │ │ + ldr r0, [pc, #-2060] @ 45d514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 45d4ec │ │ │ │ + ldr r0, [pc, #-2068] @ 45d518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 45d4f0 │ │ │ │ + ldr r0, [pc, #-2076] @ 45d51c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 45d4f4 │ │ │ │ + ldr r0, [pc, #-2084] @ 45d520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 45d4f8 │ │ │ │ + ldr r0, [pc, #-2092] @ 45d524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 45d4fc │ │ │ │ + ldr r0, [pc, #-2100] @ 45d528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 45d500 │ │ │ │ + ldr r0, [pc, #-2108] @ 45d52c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 45d504 │ │ │ │ + ldr r0, [pc, #-2116] @ 45d530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 45d508 │ │ │ │ + ldr r0, [pc, #-2124] @ 45d534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 45d50c │ │ │ │ + ldr r0, [pc, #-2132] @ 45d538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 45d510 │ │ │ │ + ldr r0, [pc, #-2140] @ 45d53c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 45d514 │ │ │ │ + ldr r0, [pc, #-2148] @ 45d540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 45d518 │ │ │ │ + ldr r0, [pc, #-2156] @ 45d544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 45d51c │ │ │ │ + ldr r0, [pc, #-2164] @ 45d548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 45d520 │ │ │ │ + ldr r0, [pc, #-2172] @ 45d54c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 45d524 │ │ │ │ + ldr r0, [pc, #-2180] @ 45d550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 45d528 │ │ │ │ + ldr r0, [pc, #-2188] @ 45d554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 45d52c │ │ │ │ + ldr r0, [pc, #-2196] @ 45d558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 45d530 │ │ │ │ + ldr r0, [pc, #-2204] @ 45d55c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 45d534 │ │ │ │ + ldr r0, [pc, #-2212] @ 45d560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 45d538 │ │ │ │ + ldr r0, [pc, #-2220] @ 45d564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 45d53c │ │ │ │ + ldr r0, [pc, #-2228] @ 45d568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 45d540 │ │ │ │ + ldr r0, [pc, #-2236] @ 45d56c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 45d544 │ │ │ │ + ldr r0, [pc, #-2244] @ 45d570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 45d548 │ │ │ │ + ldr r0, [pc, #-2252] @ 45d574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 45d54c │ │ │ │ + ldr r0, [pc, #-2260] @ 45d578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 45d550 │ │ │ │ + ldr r0, [pc, #-2268] @ 45d57c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 45d554 │ │ │ │ + ldr r0, [pc, #-2276] @ 45d580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 45d558 │ │ │ │ + ldr r0, [pc, #-2284] @ 45d584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 45d55c │ │ │ │ + ldr r0, [pc, #-2292] @ 45d588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 45d560 │ │ │ │ + ldr r0, [pc, #-2300] @ 45d58c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 45d564 │ │ │ │ + ldr r0, [pc, #-2308] @ 45d590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 45d568 │ │ │ │ + ldr r0, [pc, #-2316] @ 45d594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 45d56c │ │ │ │ + ldr r0, [pc, #-2324] @ 45d598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 45d570 │ │ │ │ + ldr r0, [pc, #-2332] @ 45d59c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 45d574 │ │ │ │ + ldr r0, [pc, #-2340] @ 45d5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 45d578 │ │ │ │ + ldr r0, [pc, #-2348] @ 45d5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 45d57c │ │ │ │ + ldr r0, [pc, #-2356] @ 45d5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 45d580 │ │ │ │ + ldr r0, [pc, #-2364] @ 45d5ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 45d584 │ │ │ │ + ldr r0, [pc, #-2372] @ 45d5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 45d588 │ │ │ │ + ldr r0, [pc, #-2380] @ 45d5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 45d58c │ │ │ │ + ldr r0, [pc, #-2388] @ 45d5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 45d590 │ │ │ │ + ldr r0, [pc, #-2396] @ 45d5bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 45d594 │ │ │ │ + ldr r0, [pc, #-2404] @ 45d5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 45d598 │ │ │ │ + ldr r0, [pc, #-2412] @ 45d5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 45d59c │ │ │ │ + ldr r0, [pc, #-2420] @ 45d5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 45d5a0 │ │ │ │ + ldr r0, [pc, #-2428] @ 45d5cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 45d5a4 │ │ │ │ + ldr r0, [pc, #-2436] @ 45d5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 45d5a8 │ │ │ │ + ldr r0, [pc, #-2444] @ 45d5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 45d5ac │ │ │ │ + ldr r0, [pc, #-2452] @ 45d5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 45d5b0 │ │ │ │ + ldr r0, [pc, #-2460] @ 45d5dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 45e608 │ │ │ │ + ldr r0, [pc, #1712] @ 45e634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 45e60c │ │ │ │ + ldr r0, [pc, #1704] @ 45e638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 45e610 │ │ │ │ + ldr r0, [pc, #1696] @ 45e63c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 45e614 │ │ │ │ + ldr r0, [pc, #1688] @ 45e640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 45e618 │ │ │ │ + ldr r0, [pc, #1680] @ 45e644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 45e61c │ │ │ │ + ldr r0, [pc, #1672] @ 45e648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 45e620 │ │ │ │ + ldr r0, [pc, #1664] @ 45e64c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 45e624 │ │ │ │ + ldr r0, [pc, #1656] @ 45e650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 45e628 │ │ │ │ + ldr r0, [pc, #1648] @ 45e654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 45e62c │ │ │ │ + ldr r0, [pc, #1640] @ 45e658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 45e630 │ │ │ │ + ldr r0, [pc, #1632] @ 45e65c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 45e634 │ │ │ │ + ldr r0, [pc, #1624] @ 45e660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 45e638 │ │ │ │ + ldr r0, [pc, #1616] @ 45e664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 45e63c │ │ │ │ + ldr r0, [pc, #1608] @ 45e668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 45e640 │ │ │ │ + ldr r0, [pc, #1600] @ 45e66c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 45e644 │ │ │ │ + ldr r0, [pc, #1592] @ 45e670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 45e648 │ │ │ │ + ldr r0, [pc, #1584] @ 45e674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 45e64c │ │ │ │ + ldr r0, [pc, #1576] @ 45e678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 45e650 │ │ │ │ + ldr r0, [pc, #1568] @ 45e67c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 45e654 │ │ │ │ + ldr r0, [pc, #1560] @ 45e680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 45e658 │ │ │ │ + ldr r0, [pc, #1552] @ 45e684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 45e65c │ │ │ │ + ldr r0, [pc, #1544] @ 45e688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 45e660 │ │ │ │ + ldr r0, [pc, #1536] @ 45e68c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 45e664 │ │ │ │ + ldr r0, [pc, #1528] @ 45e690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 45e668 │ │ │ │ + ldr r0, [pc, #1520] @ 45e694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 45e66c │ │ │ │ + ldr r0, [pc, #1512] @ 45e698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 45e670 │ │ │ │ + ldr r0, [pc, #1504] @ 45e69c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 45e674 │ │ │ │ + ldr r0, [pc, #1496] @ 45e6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 45e678 │ │ │ │ + ldr r0, [pc, #1488] @ 45e6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 45e67c │ │ │ │ + ldr r0, [pc, #1480] @ 45e6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 45e680 │ │ │ │ + ldr r0, [pc, #1472] @ 45e6ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 45e684 │ │ │ │ + ldr r0, [pc, #1464] @ 45e6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 45e688 │ │ │ │ + ldr r0, [pc, #1456] @ 45e6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 45e68c │ │ │ │ + ldr r0, [pc, #1448] @ 45e6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 45e690 │ │ │ │ + ldr r0, [pc, #1440] @ 45e6bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 45e694 │ │ │ │ + ldr r0, [pc, #1432] @ 45e6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 45e698 │ │ │ │ + ldr r0, [pc, #1424] @ 45e6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 45e69c │ │ │ │ + ldr r0, [pc, #1416] @ 45e6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 45e6a0 │ │ │ │ + ldr r0, [pc, #1408] @ 45e6cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 45e6a4 │ │ │ │ + ldr r0, [pc, #1400] @ 45e6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 45e6a8 │ │ │ │ + ldr r0, [pc, #1392] @ 45e6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 45e6ac │ │ │ │ + ldr r0, [pc, #1384] @ 45e6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 45e6b0 │ │ │ │ + ldr r0, [pc, #1376] @ 45e6dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 45e6b4 │ │ │ │ + ldr r0, [pc, #1368] @ 45e6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 45e6b8 │ │ │ │ + ldr r0, [pc, #1360] @ 45e6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 45e6bc │ │ │ │ + ldr r0, [pc, #1352] @ 45e6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 45e6c0 │ │ │ │ + ldr r0, [pc, #1344] @ 45e6ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 45e6c4 │ │ │ │ + ldr r0, [pc, #1336] @ 45e6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 45e6c8 │ │ │ │ + ldr r0, [pc, #1328] @ 45e6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 45e6cc │ │ │ │ + ldr r0, [pc, #1320] @ 45e6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 45e6d0 │ │ │ │ + ldr r0, [pc, #1312] @ 45e6fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 45e6d4 │ │ │ │ + ldr r0, [pc, #1304] @ 45e700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 45e6d8 │ │ │ │ + ldr r0, [pc, #1296] @ 45e704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 45e6dc │ │ │ │ + ldr r0, [pc, #1288] @ 45e708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 45e6e0 │ │ │ │ + ldr r0, [pc, #1280] @ 45e70c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 45e6e4 │ │ │ │ + ldr r0, [pc, #1272] @ 45e710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 45e6e8 │ │ │ │ + ldr r0, [pc, #1264] @ 45e714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 45e6ec │ │ │ │ + ldr r0, [pc, #1256] @ 45e718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 45e6f0 │ │ │ │ + ldr r0, [pc, #1248] @ 45e71c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 45e6f4 │ │ │ │ + ldr r0, [pc, #1240] @ 45e720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 45e6f8 │ │ │ │ + ldr r0, [pc, #1232] @ 45e724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 45e6fc │ │ │ │ + ldr r0, [pc, #1224] @ 45e728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 45e700 │ │ │ │ + ldr r0, [pc, #1216] @ 45e72c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 45e704 │ │ │ │ + ldr r0, [pc, #1208] @ 45e730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 45e708 │ │ │ │ + ldr r0, [pc, #1200] @ 45e734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 45e70c │ │ │ │ + ldr r0, [pc, #1192] @ 45e738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 45e710 │ │ │ │ + ldr r0, [pc, #1184] @ 45e73c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 45e714 │ │ │ │ + ldr r0, [pc, #1176] @ 45e740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 45e718 │ │ │ │ + ldr r0, [pc, #1168] @ 45e744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 45e71c │ │ │ │ + ldr r0, [pc, #1160] @ 45e748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 45e720 │ │ │ │ + ldr r0, [pc, #1152] @ 45e74c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 45e724 │ │ │ │ + ldr r0, [pc, #1144] @ 45e750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 45e728 │ │ │ │ + ldr r0, [pc, #1136] @ 45e754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 45e72c │ │ │ │ + ldr r0, [pc, #1128] @ 45e758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 45e730 │ │ │ │ + ldr r0, [pc, #1120] @ 45e75c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 45e734 │ │ │ │ + ldr r0, [pc, #1112] @ 45e760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 45e738 │ │ │ │ + ldr r0, [pc, #1104] @ 45e764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 45e73c │ │ │ │ + ldr r0, [pc, #1096] @ 45e768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 45e740 │ │ │ │ + ldr r0, [pc, #1088] @ 45e76c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 45e744 │ │ │ │ + ldr r0, [pc, #1080] @ 45e770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 45e748 │ │ │ │ + ldr r0, [pc, #1072] @ 45e774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 45e74c │ │ │ │ + ldr r0, [pc, #1064] @ 45e778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 45e750 │ │ │ │ + ldr r0, [pc, #1056] @ 45e77c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 45e754 │ │ │ │ + ldr r0, [pc, #1048] @ 45e780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 45e758 │ │ │ │ + ldr r0, [pc, #1040] @ 45e784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 45e75c │ │ │ │ + ldr r0, [pc, #1032] @ 45e788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 45e760 │ │ │ │ + ldr r0, [pc, #1024] @ 45e78c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 45e764 │ │ │ │ + ldr r0, [pc, #1016] @ 45e790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 45e768 │ │ │ │ + ldr r0, [pc, #1008] @ 45e794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 45e76c │ │ │ │ + ldr r0, [pc, #1000] @ 45e798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 45e770 │ │ │ │ + ldr r0, [pc, #992] @ 45e79c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 45e774 │ │ │ │ + ldr r0, [pc, #984] @ 45e7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 45e778 │ │ │ │ + ldr r0, [pc, #976] @ 45e7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 45e77c │ │ │ │ + ldr r0, [pc, #968] @ 45e7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 45e780 │ │ │ │ + ldr r0, [pc, #960] @ 45e7ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 45e784 │ │ │ │ + ldr r0, [pc, #952] @ 45e7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 45e788 │ │ │ │ + ldr r0, [pc, #944] @ 45e7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 45e78c │ │ │ │ + ldr r0, [pc, #936] @ 45e7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 45e790 │ │ │ │ + ldr r0, [pc, #928] @ 45e7bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 45e794 │ │ │ │ + ldr r0, [pc, #920] @ 45e7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 45e798 │ │ │ │ + ldr r0, [pc, #912] @ 45e7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 45e79c │ │ │ │ + ldr r0, [pc, #904] @ 45e7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 45e7a0 │ │ │ │ + ldr r0, [pc, #896] @ 45e7cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 45e7a4 │ │ │ │ + ldr r0, [pc, #888] @ 45e7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 45e7a8 │ │ │ │ + ldr r0, [pc, #880] @ 45e7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 45e7ac │ │ │ │ + ldr r0, [pc, #872] @ 45e7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 45e7b0 │ │ │ │ + ldr r0, [pc, #864] @ 45e7dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 45e7b4 │ │ │ │ + ldr r0, [pc, #856] @ 45e7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 45e7b8 │ │ │ │ + ldr r0, [pc, #848] @ 45e7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 45e7bc │ │ │ │ + ldr r0, [pc, #840] @ 45e7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 45e7c0 │ │ │ │ + ldr r0, [pc, #832] @ 45e7ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 45e7c4 │ │ │ │ + ldr r0, [pc, #824] @ 45e7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 45e7c8 │ │ │ │ + ldr r0, [pc, #816] @ 45e7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #808] @ 45e7cc │ │ │ │ + ldr r3, [pc, #808] @ 45e7f8 │ │ │ │ sub r0, r0, #1344 @ 0x540 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ - bhi 45e4bc │ │ │ │ + bhi 45e4e8 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #780] @ 45e7d0 │ │ │ │ + ldr r0, [pc, #780] @ 45e7fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #772] @ 45e7d4 │ │ │ │ + ldr r0, [pc, #772] @ 45e800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #764] @ 45e7d8 │ │ │ │ + ldr r0, [pc, #764] @ 45e804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #756] @ 45e7dc │ │ │ │ + ldr r0, [pc, #756] @ 45e808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #748] @ 45e7e0 │ │ │ │ + ldr r0, [pc, #748] @ 45e80c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #740] @ 45e7e4 │ │ │ │ + ldr r0, [pc, #740] @ 45e810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #732] @ 45e7e8 │ │ │ │ + ldr r0, [pc, #732] @ 45e814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #724] @ 45e7ec │ │ │ │ + ldr r0, [pc, #724] @ 45e818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #716] @ 45e7f0 │ │ │ │ + ldr r0, [pc, #716] @ 45e81c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #708] @ 45e7f4 │ │ │ │ + ldr r0, [pc, #708] @ 45e820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #700] @ 45e7f8 │ │ │ │ + ldr r0, [pc, #700] @ 45e824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #692] @ 45e7fc │ │ │ │ + ldr r0, [pc, #692] @ 45e828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #684] @ 45e800 │ │ │ │ + ldr r0, [pc, #684] @ 45e82c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #676] @ 45e804 │ │ │ │ + ldr r0, [pc, #676] @ 45e830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #668] @ 45e808 │ │ │ │ + ldr r0, [pc, #668] @ 45e834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #660] @ 45e80c │ │ │ │ + ldr r0, [pc, #660] @ 45e838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #652] @ 45e810 │ │ │ │ + ldr r0, [pc, #652] @ 45e83c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #644] @ 45e814 │ │ │ │ + ldr r0, [pc, #644] @ 45e840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #636] @ 45e818 │ │ │ │ + ldr r0, [pc, #636] @ 45e844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #1504 @ 0x5e0 │ │ │ │ - bne 45e5e4 │ │ │ │ - ldr r0, [pc, #620] @ 45e81c │ │ │ │ + bne 45e610 │ │ │ │ + ldr r0, [pc, #620] @ 45e848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #612] @ 45e820 │ │ │ │ + ldr r3, [pc, #612] @ 45e84c │ │ │ │ cmp r0, r3 │ │ │ │ - bne 45e5fc │ │ │ │ - ldr r0, [pc, #604] @ 45e824 │ │ │ │ + bne 45e628 │ │ │ │ + ldr r0, [pc, #604] @ 45e850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #596] @ 45e828 │ │ │ │ + ldr r0, [pc, #596] @ 45e854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #588] @ 45e82c │ │ │ │ + ldr r0, [pc, #588] @ 45e858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #580] @ 45e830 │ │ │ │ + ldr r0, [pc, #580] @ 45e85c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #572] @ 45e834 │ │ │ │ + ldr r0, [pc, #572] @ 45e860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #564] @ 45e838 │ │ │ │ + ldr r0, [pc, #564] @ 45e864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - smullseq r2, ip, r8, r6 │ │ │ │ - sbcseq r2, ip, r4, ror #12 │ │ │ │ - sbcseq r2, ip, ip, lsr #12 │ │ │ │ - ldrsheq r2, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r2, ip, r0, asr #11 │ │ │ │ - sbcseq r2, ip, ip, lsl #11 │ │ │ │ - sbcseq r2, ip, r8, asr r5 │ │ │ │ - sbcseq r2, ip, r0, lsr #10 │ │ │ │ - sbcseq r2, ip, r8, ror #9 │ │ │ │ - ldrheq r2, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r2, ip, r8, ror r4 │ │ │ │ - sbcseq r2, ip, ip, asr #8 │ │ │ │ - sbcseq r2, ip, r4, lsr #8 │ │ │ │ - ldrsheq r2, [ip], #48 @ 0x30 │ │ │ │ - ldrheq r2, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r2, ip, r8, lsl #7 │ │ │ │ - sbcseq r2, ip, r4, asr r3 │ │ │ │ - sbcseq r2, ip, r0, lsr #6 │ │ │ │ - sbcseq r2, ip, ip, ror #5 │ │ │ │ - ldrheq r2, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r2, ip, r4, lsl #5 │ │ │ │ - sbcseq r2, ip, r0, asr r2 │ │ │ │ - sbcseq r2, ip, ip, lsl r2 │ │ │ │ - sbcseq r2, ip, r8, ror #3 │ │ │ │ - ldrheq r2, [ip], #24 │ │ │ │ - sbcseq r2, ip, r8, lsl #3 │ │ │ │ - sbcseq r2, ip, ip, asr r1 │ │ │ │ - sbcseq r2, ip, r8, lsr #2 │ │ │ │ - ldrsheq r2, [ip], #4 │ │ │ │ - sbcseq r1, ip, r4, lsl lr │ │ │ │ - sbcseq r1, ip, r8, ror #27 │ │ │ │ - ldrheq r1, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r1, ip, r0, lsl #27 │ │ │ │ - sbcseq r1, ip, ip, asr #26 │ │ │ │ - sbcseq r1, ip, r4, lsl sp │ │ │ │ - ldrsheq r1, [ip], #192 @ 0xc0 │ │ │ │ - ldrheq r1, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r1, ip, ip, lsl #25 │ │ │ │ - sbcseq r1, ip, r8, ror #24 │ │ │ │ - sbcseq r1, ip, r4, asr #24 │ │ │ │ - sbcseq r1, ip, r0, lsr #24 │ │ │ │ - ldrsheq r1, [ip], #188 @ 0xbc │ │ │ │ - ldrsbeq r1, [ip], #184 @ 0xb8 │ │ │ │ - ldrheq r1, [ip], #180 @ 0xb4 │ │ │ │ - smullseq r1, ip, r0, fp │ │ │ │ - sbcseq r1, ip, ip, ror #22 │ │ │ │ - sbcseq r1, ip, r4, lsr fp │ │ │ │ - sbcseq r1, ip, ip, lsl #22 │ │ │ │ - sbcseq r1, ip, r4, ror #21 │ │ │ │ - sbcseq r1, ip, r0, asr #21 │ │ │ │ - sbcseq r1, ip, r0, lsr #21 │ │ │ │ - sbcseq r1, ip, r0, lsl #21 │ │ │ │ - sbcseq r1, ip, r4, ror #20 │ │ │ │ - sbcseq r1, ip, ip, lsr sl │ │ │ │ - sbcseq r1, ip, r8, lsl sl │ │ │ │ - ldrsheq r1, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r1, ip, ip, asr #19 │ │ │ │ - sbcseq r1, ip, r8, lsr #19 │ │ │ │ - sbcseq r1, ip, r4, lsl #19 │ │ │ │ - sbcseq r1, ip, r4, ror #18 │ │ │ │ - sbcseq r1, ip, r4, asr #18 │ │ │ │ - sbcseq r1, ip, r0, lsr #18 │ │ │ │ - ldrsheq r1, [ip], #140 @ 0x8c │ │ │ │ - ldrsbeq r1, [ip], #136 @ 0x88 │ │ │ │ - ldrheq r1, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r1, ip, ip, lsl #17 │ │ │ │ - sbcseq r1, ip, r4, ror #16 │ │ │ │ - sbcseq r1, ip, ip, lsr r8 │ │ │ │ - sbcseq r1, ip, ip, lsl #16 │ │ │ │ - sbcseq r1, ip, r8, ror #15 │ │ │ │ - sbcseq r1, ip, ip, lsr #15 │ │ │ │ - sbcseq r1, ip, r4, lsl #15 │ │ │ │ - sbcseq r1, ip, ip, asr r7 │ │ │ │ - sbcseq r1, ip, r8, lsr r7 │ │ │ │ - sbcseq r1, ip, r4, lsl r7 │ │ │ │ - ldrsheq r1, [ip], #96 @ 0x60 │ │ │ │ - ldrheq r1, [ip], #104 @ 0x68 │ │ │ │ - smullseq r1, ip, r4, r6 │ │ │ │ - sbcseq r1, ip, ip, ror #12 │ │ │ │ - sbcseq r1, ip, r0, asr #12 │ │ │ │ - sbcseq r1, ip, ip, lsl r6 │ │ │ │ - ldrsheq r1, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r1, ip, r0, asr #11 │ │ │ │ - smullseq r1, ip, r8, r5 │ │ │ │ - sbcseq r1, ip, r0, ror r5 │ │ │ │ - sbcseq r1, ip, ip, asr #10 │ │ │ │ - sbcseq r1, ip, r8, lsr #10 │ │ │ │ - sbcseq r1, ip, r4, lsl #10 │ │ │ │ - sbcseq r1, ip, r0, ror #9 │ │ │ │ - ldrheq r1, [ip], #76 @ 0x4c │ │ │ │ - smullseq r1, ip, r4, r4 │ │ │ │ - sbcseq r1, ip, r8, ror #8 │ │ │ │ - sbcseq r1, ip, r4, asr #8 │ │ │ │ - sbcseq r1, ip, ip, lsl r4 │ │ │ │ - sbcseq r1, ip, r8, ror #7 │ │ │ │ - ldrheq r1, [ip], #48 @ 0x30 │ │ │ │ - smullseq r1, ip, r0, r3 │ │ │ │ - sbcseq r1, ip, r0, ror r3 │ │ │ │ - sbcseq r1, ip, r0, asr #6 │ │ │ │ - sbcseq r1, ip, r0, lsl r3 │ │ │ │ - sbcseq r1, ip, r0, ror #5 │ │ │ │ - ldrheq r1, [ip], #32 │ │ │ │ - sbcseq r1, ip, r0, lsl #5 │ │ │ │ - sbcseq r1, ip, r8, asr #4 │ │ │ │ - sbcseq r1, ip, ip, lsl r2 │ │ │ │ - sbcseq r1, ip, r8, ror #3 │ │ │ │ - sbcseq r1, ip, r4, asr #3 │ │ │ │ - sbcseq r1, ip, r8, lsr #3 │ │ │ │ - sbcseq r1, ip, r8, lsl #3 │ │ │ │ - ldrsbeq r1, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r8, ip, ip, ror #1 │ │ │ │ - sbcseq r1, ip, r8, ror #25 │ │ │ │ - sbcseq r1, ip, r4, asr #2 │ │ │ │ - smlalbteq r6, r1, r2, fp │ │ │ │ - sbcseq r1, ip, r0, lsr r0 │ │ │ │ - sbcseq r1, ip, ip, lsr #24 │ │ │ │ - ldrsheq r1, [ip], #188 @ 0xbc │ │ │ │ - sbcseq r1, ip, r4, asr #23 │ │ │ │ - smullseq r1, ip, r8, fp │ │ │ │ - sbcseq r1, ip, ip, ror #22 │ │ │ │ - sbcseq r1, ip, ip, asr #22 │ │ │ │ - sbcseq r1, ip, r4, lsr #22 │ │ │ │ - ldrsheq r1, [ip], #172 @ 0xac │ │ │ │ + sbcseq r2, ip, ip, lsl #13 │ │ │ │ + sbcseq r2, ip, r8, asr r6 │ │ │ │ + sbcseq r2, ip, r0, lsr #12 │ │ │ │ + sbcseq r2, ip, r8, ror #11 │ │ │ │ + ldrheq r2, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r2, ip, r0, lsl #11 │ │ │ │ + sbcseq r2, ip, ip, asr #10 │ │ │ │ + sbcseq r2, ip, r4, lsl r5 │ │ │ │ + ldrsbeq r2, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r2, ip, r4, lsr #9 │ │ │ │ + sbcseq r2, ip, ip, ror #8 │ │ │ │ + sbcseq r2, ip, r0, asr #8 │ │ │ │ + sbcseq r2, ip, r8, lsl r4 │ │ │ │ + sbcseq r2, ip, r4, ror #7 │ │ │ │ + ldrheq r2, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r2, ip, ip, ror r3 │ │ │ │ + sbcseq r2, ip, r8, asr #6 │ │ │ │ + sbcseq r2, ip, r4, lsl r3 │ │ │ │ + sbcseq r2, ip, r0, ror #5 │ │ │ │ + sbcseq r2, ip, ip, lsr #5 │ │ │ │ + sbcseq r2, ip, r8, ror r2 │ │ │ │ + sbcseq r2, ip, r4, asr #4 │ │ │ │ + sbcseq r2, ip, r0, lsl r2 │ │ │ │ + ldrsbeq r2, [ip], #28 │ │ │ │ + sbcseq r2, ip, ip, lsr #3 │ │ │ │ + sbcseq r2, ip, ip, ror r1 │ │ │ │ + sbcseq r2, ip, r0, asr r1 │ │ │ │ + sbcseq r2, ip, ip, lsl r1 │ │ │ │ + sbcseq r2, ip, r8, ror #1 │ │ │ │ + sbcseq r1, ip, r8, lsl #28 │ │ │ │ + ldrsbeq r1, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r1, ip, r8, lsr #27 │ │ │ │ + sbcseq r1, ip, r4, ror sp │ │ │ │ + sbcseq r1, ip, r0, asr #26 │ │ │ │ + sbcseq r1, ip, r8, lsl #26 │ │ │ │ + sbcseq r1, ip, r4, ror #25 │ │ │ │ + ldrheq r1, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r1, ip, r0, lsl #25 │ │ │ │ + sbcseq r1, ip, ip, asr ip │ │ │ │ + sbcseq r1, ip, r8, lsr ip │ │ │ │ + sbcseq r1, ip, r4, lsl ip │ │ │ │ + ldrsheq r1, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r1, ip, ip, asr #23 │ │ │ │ + sbcseq r1, ip, r8, lsr #23 │ │ │ │ + sbcseq r1, ip, r4, lsl #23 │ │ │ │ + sbcseq r1, ip, r0, ror #22 │ │ │ │ + sbcseq r1, ip, r8, lsr #22 │ │ │ │ + sbcseq r1, ip, r0, lsl #22 │ │ │ │ ldrsbeq r1, [ip], #168 @ 0xa8 │ │ │ │ - ldrheq r1, [ip], #160 @ 0xa0 │ │ │ │ - smullseq r1, ip, r0, sl │ │ │ │ - sbcseq r1, ip, r4, ror #20 │ │ │ │ - sbcseq r1, ip, r8, lsr sl │ │ │ │ + ldrheq r1, [ip], #164 @ 0xa4 │ │ │ │ + smullseq r1, ip, r4, sl │ │ │ │ + sbcseq r1, ip, r4, ror sl │ │ │ │ + sbcseq r1, ip, r8, asr sl │ │ │ │ + sbcseq r1, ip, r0, lsr sl │ │ │ │ sbcseq r1, ip, ip, lsl #20 │ │ │ │ - ldrsbeq r1, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r1, ip, ip, lsr #19 │ │ │ │ + sbcseq r1, ip, r4, ror #19 │ │ │ │ + sbcseq r1, ip, r0, asr #19 │ │ │ │ + smullseq r1, ip, ip, r9 │ │ │ │ + sbcseq r1, ip, r8, ror r9 │ │ │ │ sbcseq r1, ip, r8, asr r9 │ │ │ │ - sbcseq r1, ip, r0, ror r9 │ │ │ │ - sbcseq r1, ip, r8, ror fp │ │ │ │ + sbcseq r1, ip, r8, lsr r9 │ │ │ │ + sbcseq r1, ip, r4, lsl r9 │ │ │ │ + ldrsheq r1, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r1, ip, ip, asr #17 │ │ │ │ + sbcseq r1, ip, r8, lsr #17 │ │ │ │ + sbcseq r1, ip, r0, lsl #17 │ │ │ │ + sbcseq r1, ip, r8, asr r8 │ │ │ │ + sbcseq r1, ip, r0, lsr r8 │ │ │ │ + sbcseq r1, ip, r0, lsl #16 │ │ │ │ + ldrsbeq r1, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r1, ip, r0, lsr #15 │ │ │ │ + sbcseq r1, ip, r8, ror r7 │ │ │ │ + sbcseq r1, ip, r0, asr r7 │ │ │ │ + sbcseq r1, ip, ip, lsr #14 │ │ │ │ + sbcseq r1, ip, r8, lsl #14 │ │ │ │ + sbcseq r1, ip, r4, ror #13 │ │ │ │ + sbcseq r1, ip, ip, lsr #13 │ │ │ │ + sbcseq r1, ip, r8, lsl #13 │ │ │ │ + sbcseq r1, ip, r0, ror #12 │ │ │ │ + sbcseq r1, ip, r4, lsr r6 │ │ │ │ + sbcseq r1, ip, r0, lsl r6 │ │ │ │ + sbcseq r1, ip, ip, ror #11 │ │ │ │ + ldrheq r1, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r1, ip, ip, lsl #11 │ │ │ │ + sbcseq r1, ip, r4, ror #10 │ │ │ │ + sbcseq r1, ip, r0, asr #10 │ │ │ │ + sbcseq r1, ip, ip, lsl r5 │ │ │ │ + ldrsheq r1, [ip], #72 @ 0x48 │ │ │ │ + ldrsbeq r1, [ip], #68 @ 0x44 │ │ │ │ + ldrheq r1, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r1, ip, r8, lsl #9 │ │ │ │ + sbcseq r1, ip, ip, asr r4 │ │ │ │ + sbcseq r1, ip, r8, lsr r4 │ │ │ │ + sbcseq r1, ip, r0, lsl r4 │ │ │ │ + ldrsbeq r1, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r1, ip, r4, lsr #7 │ │ │ │ + sbcseq r1, ip, r4, lsl #7 │ │ │ │ + sbcseq r1, ip, r4, ror #6 │ │ │ │ + sbcseq r1, ip, r4, lsr r3 │ │ │ │ + sbcseq r1, ip, r4, lsl #6 │ │ │ │ + ldrsbeq r1, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r1, ip, r4, lsr #5 │ │ │ │ + sbcseq r1, ip, r4, ror r2 │ │ │ │ + sbcseq r1, ip, ip, lsr r2 │ │ │ │ + sbcseq r1, ip, r0, lsl r2 │ │ │ │ + ldrsbeq r1, [ip], #28 │ │ │ │ + ldrheq r1, [ip], #24 │ │ │ │ + smullseq r1, ip, ip, r1 │ │ │ │ + sbcseq r1, ip, ip, ror r1 │ │ │ │ + sbcseq r1, ip, ip, asr #25 │ │ │ │ + sbcseq r8, ip, r0, ror #1 │ │ │ │ + ldrsbeq r1, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r1, ip, r8, lsr r1 │ │ │ │ + strheq r6, [r1, #-190] @ 0xffffff42 │ │ │ │ + sbcseq r1, ip, r4, lsr #32 │ │ │ │ + sbcseq r1, ip, r0, lsr #24 │ │ │ │ + ldrsheq r1, [ip], #176 @ 0xb0 │ │ │ │ + ldrheq r1, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r1, ip, ip, lsl #23 │ │ │ │ + sbcseq r1, ip, r0, ror #22 │ │ │ │ + sbcseq r1, ip, r0, asr #22 │ │ │ │ + sbcseq r1, ip, r8, lsl fp │ │ │ │ + ldrsheq r1, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r1, ip, ip, asr #21 │ │ │ │ + sbcseq r1, ip, r4, lsr #21 │ │ │ │ + sbcseq r1, ip, r4, lsl #21 │ │ │ │ + sbcseq r1, ip, r8, asr sl │ │ │ │ + sbcseq r1, ip, ip, lsr #20 │ │ │ │ + sbcseq r1, ip, r0, lsl #20 │ │ │ │ + ldrsbeq r1, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r1, ip, r0, lsr #19 │ │ │ │ + sbcseq r1, ip, ip, asr #18 │ │ │ │ + sbcseq r1, ip, r4, ror #18 │ │ │ │ + sbcseq r1, ip, ip, ror #22 │ │ │ │ andeq r0, r0, ip, ror #27 │ │ │ │ - sbcseq r2, ip, r8, lsr #7 │ │ │ │ - ldrsheq r0, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r0, ip, r4, lsl pc │ │ │ │ + smullseq r2, ip, ip, r3 │ │ │ │ + sbcseq r0, ip, r8, ror #31 │ │ │ │ sbcseq r0, ip, r8, lsl #30 │ │ │ │ ldrsheq r0, [ip], #236 @ 0xec │ │ │ │ ldrsheq r0, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r0, ip, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #4060] @ 45f830 │ │ │ │ + ldr ip, [pc, #4060] @ 45f85c │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r1, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 45e91c │ │ │ │ - ldr r2, [pc, #4036] @ 45f834 │ │ │ │ + bhi 45e948 │ │ │ │ + ldr r2, [pc, #4036] @ 45f860 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 45f228 │ │ │ │ + bhi 45f254 │ │ │ │ cmp r1, #764 @ 0x2fc │ │ │ │ - bhi 45e9f4 │ │ │ │ + bhi 45ea20 │ │ │ │ cmp r1, #740 @ 0x2e4 │ │ │ │ - bcs 460e40 │ │ │ │ + bcs 460e6c │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - bhi 45ec00 │ │ │ │ + bhi 45ec2c │ │ │ │ cmp r1, #580 @ 0x244 │ │ │ │ - bcs 460f10 │ │ │ │ + bcs 460f3c │ │ │ │ cmp r1, #520 @ 0x208 │ │ │ │ - bhi 4608b0 │ │ │ │ + bhi 4608dc │ │ │ │ cmp r1, #492 @ 0x1ec │ │ │ │ - bcs 460b84 │ │ │ │ + bcs 460bb0 │ │ │ │ cmp r1, #288 @ 0x120 │ │ │ │ - bhi 45eee4 │ │ │ │ + bhi 45ef10 │ │ │ │ cmp r1, #264 @ 0x108 │ │ │ │ - bcc 461000 │ │ │ │ + bcc 46102c │ │ │ │ sub r3, r1, #264 @ 0x108 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r7, #1 │ │ │ │ lsl r3, r7, r3 │ │ │ │ - ldr r2, [pc, #3944] @ 45f838 │ │ │ │ + ldr r2, [pc, #3944] @ 45f864 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #268 @ 0x10c │ │ │ │ - beq 46218c │ │ │ │ + beq 4621b8 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - ldr r2, [pc, #3916] @ 45f83c │ │ │ │ + beq 45ec7c │ │ │ │ + ldr r2, [pc, #3916] @ 45f868 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3900] @ 45f840 │ │ │ │ + ldr r2, [pc, #3900] @ 45f86c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3872] @ 45f844 │ │ │ │ + ldr r3, [pc, #3872] @ 45f870 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ea40 │ │ │ │ + bhi 45ea6c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461f50 │ │ │ │ - ldr r3, [pc, #3852] @ 45f848 │ │ │ │ + bhi 461f7c │ │ │ │ + ldr r3, [pc, #3852] @ 45f874 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45eacc │ │ │ │ + bhi 45eaf8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461804 │ │ │ │ - ldr r3, [pc, #3832] @ 45f84c │ │ │ │ + bhi 461830 │ │ │ │ + ldr r3, [pc, #3832] @ 45f878 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ec74 │ │ │ │ + bhi 45eca0 │ │ │ │ cmp r1, #13952 @ 0x3680 │ │ │ │ - bcs 4617e4 │ │ │ │ + bcs 461810 │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45efd4 │ │ │ │ + bhi 45f000 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46205c │ │ │ │ + bhi 462088 │ │ │ │ sub r3, r3, #67 @ 0x43 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461080 │ │ │ │ + bhi 4610ac │ │ │ │ cmp r1, #13696 @ 0x3580 │ │ │ │ - bcs 46203c │ │ │ │ + bcs 462068 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 462010 │ │ │ │ + bhi 46203c │ │ │ │ cmp r1, #13632 @ 0x3540 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ - ldr r2, [pc, #3748] @ 45f850 │ │ │ │ + ldr r2, [pc, #3748] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - ldr r2, [pc, #3728] @ 45f854 │ │ │ │ + beq 45ec7c │ │ │ │ + ldr r2, [pc, #3728] @ 45f880 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3708] @ 45f858 │ │ │ │ + ldr r2, [pc, #3708] @ 45f884 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #2144 @ 0x860 │ │ │ │ - bhi 45eb40 │ │ │ │ - ldr r2, [pc, #3672] @ 45f85c │ │ │ │ + bhi 45eb6c │ │ │ │ + ldr r2, [pc, #3672] @ 45f888 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 461794 │ │ │ │ - ldr r2, [pc, #3664] @ 45f860 │ │ │ │ + bhi 4617c0 │ │ │ │ + ldr r2, [pc, #3664] @ 45f88c │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4606c4 │ │ │ │ + bhi 4606f0 │ │ │ │ cmp r1, #1360 @ 0x550 │ │ │ │ - bcc 462334 │ │ │ │ - ldr r3, [pc, #3648] @ 45f864 │ │ │ │ + bcc 462360 │ │ │ │ + ldr r3, [pc, #3648] @ 45f890 │ │ │ │ sub r1, r1, #1360 @ 0x550 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3616] @ 45f868 │ │ │ │ + ldr r3, [pc, #3616] @ 45f894 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45eb8c │ │ │ │ + bhi 45ebb8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4618bc │ │ │ │ - ldr r3, [pc, #3596] @ 45f86c │ │ │ │ + bhi 4618e8 │ │ │ │ + ldr r3, [pc, #3596] @ 45f898 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45eda4 │ │ │ │ + bhi 45edd0 │ │ │ │ cmp r1, #15360 @ 0x3c00 │ │ │ │ - bcs 46189c │ │ │ │ + bcs 4618c8 │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f0c4 │ │ │ │ + bhi 45f0f0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461fc0 │ │ │ │ + bhi 461fec │ │ │ │ sub r3, r3, #67 @ 0x43 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4611e4 │ │ │ │ + bhi 461210 │ │ │ │ cmp r1, #15104 @ 0x3b00 │ │ │ │ - bcs 461fa0 │ │ │ │ + bcs 461fcc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461f74 │ │ │ │ + bhi 461fa0 │ │ │ │ cmp r1, #15040 @ 0x3ac0 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ - ldr r2, [pc, #3480] @ 45f850 │ │ │ │ + ldr r2, [pc, #3480] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #3484] @ 45f870 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #3484] @ 45f89c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ecdc │ │ │ │ + bhi 45ed08 │ │ │ │ cmp r1, #14656 @ 0x3940 │ │ │ │ - bcs 461690 │ │ │ │ + bcs 4616bc │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ef38 │ │ │ │ + bhi 45ef64 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461728 │ │ │ │ + bhi 461754 │ │ │ │ sub r3, r3, #67 @ 0x43 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4610bc │ │ │ │ + bhi 4610e8 │ │ │ │ cmp r1, #14400 @ 0x3840 │ │ │ │ - bcs 461708 │ │ │ │ + bcs 461734 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4616dc │ │ │ │ + bhi 461708 │ │ │ │ cmp r1, #14336 @ 0x3800 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ - ldr r2, [pc, #3364] @ 45f850 │ │ │ │ + ldr r2, [pc, #3364] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #3372] @ 45f874 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #3372] @ 45f8a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ed44 │ │ │ │ + bhi 45ed70 │ │ │ │ cmp r1, #2368 @ 0x940 │ │ │ │ - bcs 461468 │ │ │ │ + bcs 461494 │ │ │ │ sub r3, r3, #208 @ 0xd0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ee9c │ │ │ │ + bhi 45eec8 │ │ │ │ cmp r1, #2160 @ 0x870 │ │ │ │ - bcc 45ec50 │ │ │ │ - ldr r3, [pc, #3336] @ 45f878 │ │ │ │ + bcc 45ec7c │ │ │ │ + ldr r3, [pc, #3336] @ 45f8a4 │ │ │ │ sub r1, r1, #2160 @ 0x870 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3304] @ 45f87c │ │ │ │ + ldr r3, [pc, #3304] @ 45f8a8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ee0c │ │ │ │ + bhi 45ee38 │ │ │ │ cmp r1, #16064 @ 0x3ec0 │ │ │ │ - bcs 461974 │ │ │ │ + bcs 4619a0 │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f10c │ │ │ │ + bhi 45f138 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461f04 │ │ │ │ + bhi 461f30 │ │ │ │ sub r3, r3, #67 @ 0x43 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461220 │ │ │ │ + bhi 46124c │ │ │ │ cmp r1, #15808 @ 0x3dc0 │ │ │ │ - bcs 461ee4 │ │ │ │ + bcs 461f10 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461eb8 │ │ │ │ + bhi 461ee4 │ │ │ │ cmp r1, #15744 @ 0x3d80 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ - ldr r2, [pc, #3172] @ 45f850 │ │ │ │ + ldr r2, [pc, #3172] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ cmp r1, #692 @ 0x2b4 │ │ │ │ - bhi 45f774 │ │ │ │ + bhi 45f7a0 │ │ │ │ cmp r1, #672 @ 0x2a0 │ │ │ │ - bcs 45ee78 │ │ │ │ + bcs 45eea4 │ │ │ │ cmp r1, #636 @ 0x27c │ │ │ │ - bhi 460da8 │ │ │ │ + bhi 460dd4 │ │ │ │ cmp r1, #616 @ 0x268 │ │ │ │ - bcc 460fe4 │ │ │ │ + bcc 461010 │ │ │ │ sub r3, r1, #616 @ 0x268 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3140] @ 45f880 │ │ │ │ + ldr r2, [pc, #3140] @ 45f8ac │ │ │ │ tst r3, r2 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #620 @ 0x26c │ │ │ │ - beq 46226c │ │ │ │ + beq 462298 │ │ │ │ tst r3, #1 │ │ │ │ - bne 461290 │ │ │ │ - ldr r2, [pc, #3116] @ 45f884 │ │ │ │ + bne 4612bc │ │ │ │ + ldr r2, [pc, #3116] @ 45f8b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #3084] @ 45f888 │ │ │ │ + ldr r3, [pc, #3084] @ 45f8b4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f01c │ │ │ │ + bhi 45f048 │ │ │ │ cmp r1, #14144 @ 0x3740 │ │ │ │ - bcs 46192c │ │ │ │ + bcs 461958 │ │ │ │ sub r3, r3, #96 @ 0x60 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4610f8 │ │ │ │ + bhi 461124 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461908 │ │ │ │ + bhi 461934 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4618e0 │ │ │ │ + bhi 46190c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2952] @ 45f850 │ │ │ │ + ldr r2, [pc, #2952] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2984] @ 45f88c │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2984] @ 45f8b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f070 │ │ │ │ + bhi 45f09c │ │ │ │ cmp r1, #14848 @ 0x3a00 │ │ │ │ - bcs 461a54 │ │ │ │ + bcs 461a80 │ │ │ │ sub r3, r3, #96 @ 0x60 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4611b0 │ │ │ │ + bhi 4611dc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461a30 │ │ │ │ + bhi 461a5c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461a08 │ │ │ │ + bhi 461a34 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2848] @ 45f850 │ │ │ │ + ldr r2, [pc, #2848] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2884] @ 45f890 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2884] @ 45f8bc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45ef80 │ │ │ │ + bhi 45efac │ │ │ │ cmp r1, #13440 @ 0x3480 │ │ │ │ - bcs 461dd4 │ │ │ │ + bcs 461e00 │ │ │ │ sub r3, r3, #96 @ 0x60 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46112c │ │ │ │ + bhi 461158 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4614d4 │ │ │ │ - ldr r3, [pc, #2844] @ 45f894 │ │ │ │ + bhi 461500 │ │ │ │ + ldr r3, [pc, #2844] @ 45f8c0 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 45f478 │ │ │ │ + beq 45f4a4 │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #2744] @ 45f850 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #2744] @ 45f87c │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2796] @ 45f898 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2796] @ 45f8c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f19c │ │ │ │ + bhi 45f1c8 │ │ │ │ cmp r1, #15552 @ 0x3cc0 │ │ │ │ - bcs 4620cc │ │ │ │ + bcs 4620f8 │ │ │ │ sub r3, r3, #96 @ 0x60 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46125c │ │ │ │ + bhi 461288 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4620a8 │ │ │ │ + bhi 4620d4 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 462080 │ │ │ │ + bhi 4620ac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2648] @ 45f850 │ │ │ │ + ldr r2, [pc, #2648] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2696] @ 45f89c │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2696] @ 45f8c8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 45f154 │ │ │ │ + bhi 45f180 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461e94 │ │ │ │ + bhi 461ec0 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461e6c │ │ │ │ + bhi 461e98 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461e48 │ │ │ │ + bhi 461e74 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461e20 │ │ │ │ + bhi 461e4c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2540] @ 45f850 │ │ │ │ + ldr r2, [pc, #2540] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2592] @ 45f8a0 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2592] @ 45f8cc │ │ │ │ sub r1, r1, #672 @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2560] @ 45f8a4 │ │ │ │ + ldr r3, [pc, #2560] @ 45f8d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46117c │ │ │ │ + bhi 4611a8 │ │ │ │ cmp r1, #2272 @ 0x8e0 │ │ │ │ - bcs 461774 │ │ │ │ + bcs 4617a0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46235c │ │ │ │ + bls 462388 │ │ │ │ sub r3, r1, #2240 @ 0x8c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #2424] @ 45f850 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #2424] @ 45f87c │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ cmp r1, #308 @ 0x134 │ │ │ │ - beq 461290 │ │ │ │ - bhi 4612c8 │ │ │ │ + beq 4612bc │ │ │ │ + bhi 4612f4 │ │ │ │ cmp r1, #292 @ 0x124 │ │ │ │ - beq 462144 │ │ │ │ + beq 462170 │ │ │ │ cmp r1, #304 @ 0x130 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #2464] @ 45f8a8 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #2464] @ 45f8d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2444] @ 45f8ac │ │ │ │ + ldr r2, [pc, #2444] @ 45f8d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2416] @ 45f8b0 │ │ │ │ + ldr r3, [pc, #2416] @ 45f8dc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461b08 │ │ │ │ + bhi 461b34 │ │ │ │ cmp r1, #14592 @ 0x3900 │ │ │ │ - bcs 461ae8 │ │ │ │ + bcs 461b14 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46156c │ │ │ │ + bhi 461598 │ │ │ │ cmp r1, #14528 @ 0x38c0 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ - ldr r2, [pc, #2276] @ 45f850 │ │ │ │ + ldr r2, [pc, #2276] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2348] @ 45f8b4 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2348] @ 45f8e0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461dac │ │ │ │ + bhi 461dd8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461b34 │ │ │ │ + bhi 461b60 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4615f0 │ │ │ │ + bhi 46161c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2192] @ 45f850 │ │ │ │ + ldr r2, [pc, #2192] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2268] @ 45f8b8 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2268] @ 45f8e4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461664 │ │ │ │ + bhi 461690 │ │ │ │ cmp r1, #13888 @ 0x3640 │ │ │ │ - bcs 461644 │ │ │ │ + bcs 461670 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461618 │ │ │ │ + bhi 461644 │ │ │ │ cmp r1, #13824 @ 0x3600 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ - ldr r2, [pc, #2120] @ 45f850 │ │ │ │ + ldr r2, [pc, #2120] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2200] @ 45f8bc │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2200] @ 45f8e8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461544 │ │ │ │ + bhi 461570 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461520 │ │ │ │ + bhi 46154c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4614f8 │ │ │ │ + bhi 461524 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2036] @ 45f850 │ │ │ │ + ldr r2, [pc, #2036] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2120] @ 45f8c0 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2120] @ 45f8ec │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4619e0 │ │ │ │ + bhi 461a0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4619bc │ │ │ │ + bhi 4619e8 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461994 │ │ │ │ + bhi 4619c0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1952] @ 45f850 │ │ │ │ + ldr r2, [pc, #1952] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2040] @ 45f8c4 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2040] @ 45f8f0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4614a8 │ │ │ │ + bhi 4614d4 │ │ │ │ cmp r1, #15296 @ 0x3bc0 │ │ │ │ - bcs 461488 │ │ │ │ + bcs 4614b4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46143c │ │ │ │ + bhi 461468 │ │ │ │ cmp r1, #15232 @ 0x3b80 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ - ldr r2, [pc, #1880] @ 45f850 │ │ │ │ + ldr r2, [pc, #1880] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #1972] @ 45f8c8 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #1972] @ 45f8f4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461abc │ │ │ │ + bhi 461ae8 │ │ │ │ cmp r1, #16000 @ 0x3e80 │ │ │ │ - bcs 461a9c │ │ │ │ + bcs 461ac8 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4616b0 │ │ │ │ + bhi 4616dc │ │ │ │ cmp r1, #15936 @ 0x3e40 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ - ldr r2, [pc, #1808] @ 45f850 │ │ │ │ + ldr r2, [pc, #1808] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #1904] @ 45f8cc │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #1904] @ 45f8f8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4615c4 │ │ │ │ + bhi 4615f0 │ │ │ │ cmp r1, #16320 @ 0x3fc0 │ │ │ │ - bcs 46224c │ │ │ │ + bcs 462278 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461598 │ │ │ │ + bhi 4615c4 │ │ │ │ cmp r1, #16256 @ 0x3f80 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ - ldr r2, [pc, #1736] @ 45f850 │ │ │ │ + ldr r2, [pc, #1736] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #1836] @ 45f8d0 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #1836] @ 45f8fc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46184c │ │ │ │ + bhi 461878 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461828 │ │ │ │ + bhi 461854 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461874 │ │ │ │ + bhi 4618a0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1652] @ 45f850 │ │ │ │ + ldr r2, [pc, #1652] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #1756] @ 45f8d4 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #1756] @ 45f900 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1736] @ 45f8d8 │ │ │ │ + ldr r2, [pc, #1736] @ 45f904 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1560] @ 45f850 │ │ │ │ + ldr r2, [pc, #1560] @ 45f87c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ cmp r1, #524 @ 0x20c │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #524 @ 0x20c │ │ │ │ - ldr r2, [pc, #1660] @ 45f8dc │ │ │ │ + ldr r2, [pc, #1660] @ 45f908 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #552 @ 0x228 │ │ │ │ - beq 45f478 │ │ │ │ + beq 45f4a4 │ │ │ │ cmp r1, #544 @ 0x220 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #1624] @ 45f8e0 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #1624] @ 45f90c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1604] @ 45f8e4 │ │ │ │ + ldr r2, [pc, #1604] @ 45f910 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1576] @ 45f8e8 │ │ │ │ + ldr r2, [pc, #1576] @ 45f914 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 462600 │ │ │ │ + beq 46262c │ │ │ │ cmp r5, #3 │ │ │ │ - beq 460808 │ │ │ │ + beq 460834 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 462674 │ │ │ │ - ldr r2, [pc, #1528] @ 45f8ec │ │ │ │ + beq 4626a0 │ │ │ │ + ldr r2, [pc, #1528] @ 45f918 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1504] @ 45f8f0 │ │ │ │ - ldr r7, [pc, #1504] @ 45f8f4 │ │ │ │ + ldr r2, [pc, #1504] @ 45f91c │ │ │ │ + ldr r7, [pc, #1504] @ 45f920 │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r7 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1460] @ 45f8f8 │ │ │ │ + ldr r2, [pc, #1460] @ 45f924 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1416] @ 45f8fc │ │ │ │ + ldr r2, [pc, #1416] @ 45f928 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1372] @ 45f900 │ │ │ │ + ldr r2, [pc, #1372] @ 45f92c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1324] @ 45f904 │ │ │ │ - ldr r7, [pc, #1324] @ 45f908 │ │ │ │ + ldr r2, [pc, #1324] @ 45f930 │ │ │ │ + ldr r7, [pc, #1324] @ 45f934 │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r7 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1280] @ 45f90c │ │ │ │ + ldr r2, [pc, #1280] @ 45f938 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1228] @ 45f910 │ │ │ │ + ldr r2, [pc, #1228] @ 45f93c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1208] @ 45f914 │ │ │ │ + ldr r3, [pc, #1208] @ 45f940 │ │ │ │ and r2, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 462ab4 │ │ │ │ + bhi 462ae0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1176] @ 45f918 │ │ │ │ + ldr r2, [pc, #1176] @ 45f944 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1156] @ 45f91c │ │ │ │ + ldr r2, [pc, #1156] @ 45f948 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1128] @ 45f920 │ │ │ │ + ldr r2, [pc, #1128] @ 45f94c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1108] @ 45f924 │ │ │ │ + ldr r2, [pc, #1108] @ 45f950 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-33554432 @ 0xfe000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1080] @ 45f928 │ │ │ │ + ldr r2, [pc, #1080] @ 45f954 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1060] @ 45f92c │ │ │ │ + ldr r2, [pc, #1060] @ 45f958 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1032] @ 45f930 │ │ │ │ + ldr r2, [pc, #1032] @ 45f95c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1012] @ 45f934 │ │ │ │ + ldr r3, [pc, #1012] @ 45f960 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 462ad4 │ │ │ │ + bhi 462b00 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #980] @ 45f938 │ │ │ │ + ldr r2, [pc, #980] @ 45f964 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #960] @ 45f93c │ │ │ │ + ldr r3, [pc, #960] @ 45f968 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 462a94 │ │ │ │ + bhi 462ac0 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #928] @ 45f940 │ │ │ │ + ldr r2, [pc, #928] @ 45f96c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #908] @ 45f944 │ │ │ │ + ldr r2, [pc, #908] @ 45f970 │ │ │ │ and r3, r5, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 462a20 │ │ │ │ + bhi 462a4c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #872] @ 45f948 │ │ │ │ + ldr r2, [pc, #872] @ 45f974 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #852] @ 45f94c │ │ │ │ + ldr r2, [pc, #852] @ 45f978 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #824] @ 45f950 │ │ │ │ + ldr r2, [pc, #824] @ 45f97c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #804] @ 45f954 │ │ │ │ + ldr r2, [pc, #804] @ 45f980 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #776] @ 45f958 │ │ │ │ - ldr r7, [pc, #776] @ 45f95c │ │ │ │ + ldr r2, [pc, #776] @ 45f984 │ │ │ │ + ldr r7, [pc, #776] @ 45f988 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #732] @ 45f960 │ │ │ │ + ldr r2, [pc, #732] @ 45f98c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #4 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #688] @ 45f964 │ │ │ │ + ldr r2, [pc, #688] @ 45f990 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #8 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #644] @ 45f968 │ │ │ │ + ldr r2, [pc, #644] @ 45f994 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #12 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #592] @ 45f96c │ │ │ │ + ldr r2, [pc, #592] @ 45f998 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #572] @ 45f970 │ │ │ │ + ldr r3, [pc, #572] @ 45f99c │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #192 @ 0xc0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ - bhi 45f754 │ │ │ │ + bhi 45f780 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #536] @ 45f974 │ │ │ │ + ldr r2, [pc, #536] @ 45f9a0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #724 @ 0x2d4 │ │ │ │ - bhi 460f40 │ │ │ │ + bhi 460f6c │ │ │ │ cmp r1, #696 @ 0x2b8 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #696 @ 0x2b8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #472] @ 45f978 │ │ │ │ + ldr r2, [pc, #472] @ 45f9a4 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #724 @ 0x2d4 │ │ │ │ - beq 4622a8 │ │ │ │ + beq 4622d4 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - ldr r2, [pc, #444] @ 45f97c │ │ │ │ + beq 45ec7c │ │ │ │ + ldr r2, [pc, #444] @ 45f9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 461160 │ │ │ │ - ldr r2, [pc, #416] @ 45f980 │ │ │ │ + bne 46118c │ │ │ │ + ldr r2, [pc, #416] @ 45f9ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #392] @ 45f984 │ │ │ │ + ldr r2, [pc, #392] @ 45f9b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #372] @ 45f988 │ │ │ │ + ldr r2, [pc, #372] @ 45f9b4 │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ andeq r3, r0, pc, lsl r5 │ │ │ │ tsteq r1, r0, lsl #2 │ │ │ │ - sbcseq r7, ip, r4, asr #25 │ │ │ │ - ldrheq r0, [lr], #28 │ │ │ │ + ldrheq r7, [ip], #200 @ 0xc8 │ │ │ │ + ldrheq r0, [lr], #16 │ │ │ │ @ instruction: 0x00003abc │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ muleq r0, ip, r6 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - ldrsbeq r7, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r0, lr, r4, ror #1 │ │ │ │ + sbcseq r7, ip, ip, asr #23 │ │ │ │ + ldrsbeq r0, [lr], #8 │ │ │ │ andeq r0, r0, r3, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x01416690 │ │ │ │ + smlalbbeq r6, r1, ip, r6 │ │ │ │ andeq r3, r0, ip, ror sp │ │ │ │ andeq r3, r0, ip, lsl ip │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ - strheq r6, [r1, #-94] @ 0xffffffa2 │ │ │ │ + strheq r6, [r1, #-90] @ 0xffffffa6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - sbcseq r0, ip, r8, asr r9 │ │ │ │ + sbcseq r0, ip, ip, asr #18 │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r0, r0, ip, ror #27 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - smlaltteq r6, r1, r8, r2 │ │ │ │ + smlaltteq r6, r1, r4, r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - sbcseq r7, ip, ip, asr #14 │ │ │ │ - sbcseq pc, sp, r0, lsr #23 │ │ │ │ + sbcseq r7, ip, r0, asr #14 │ │ │ │ + smullseq pc, sp, r4, fp @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ @ instruction: 0x000037bc │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, ip, lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsr sp │ │ │ │ - ldrsbeq r7, [ip], #144 @ 0x90 │ │ │ │ - ldrheq pc, [sp], #128 @ 0x80 @ │ │ │ │ + sbcseq r7, ip, r4, asr #19 │ │ │ │ + sbcseq pc, sp, r4, lsr #17 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ - sbcseq pc, sp, r0, lsr #16 │ │ │ │ - ldrsbeq r7, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r7, ip, r0, lsl #15 │ │ │ │ - sbcseq r7, ip, ip, asr #13 │ │ │ │ - sbcseq pc, sp, ip, lsr #15 │ │ │ │ - sbcseq r7, ip, r8, lsr #13 │ │ │ │ - sbcseq r7, ip, r0, lsl #13 │ │ │ │ - sbcseq r7, ip, r8, asr r6 │ │ │ │ - sbcseq r7, ip, r4, lsl #13 │ │ │ │ - sbcseq pc, sp, r4, ror #13 │ │ │ │ - sbcseq r7, ip, r0, ror #12 │ │ │ │ - sbcseq r7, ip, r8, asr r1 │ │ │ │ - cmpeq r1, r6, lsr sp │ │ │ │ - sbcseq r7, ip, ip, lsl r1 │ │ │ │ - sbcseq pc, sp, r8, lsr #12 │ │ │ │ - sbcseq r7, ip, ip, ror #13 │ │ │ │ - ldrsheq pc, [sp], #80 @ 0x50 @ │ │ │ │ - ldrheq r7, [ip], #120 @ 0x78 │ │ │ │ - ldrheq pc, [sp], #88 @ 0x58 @ │ │ │ │ - sbcseq r7, ip, r4, ror r0 │ │ │ │ - cmpeq r1, r0, ror #24 │ │ │ │ - sbcseq r7, ip, r0, asr r7 │ │ │ │ - cmpeq r1, lr, lsr #24 │ │ │ │ - sbcseq r7, ip, r8, lsr r6 │ │ │ │ - strdeq r5, [r1, #-188] @ 0xffffff44 │ │ │ │ - ldrsbeq r7, [ip], #92 @ 0x5c │ │ │ │ - sbcseq pc, sp, r8, asr #9 │ │ │ │ - smullseq r7, ip, r8, r5 │ │ │ │ - smullseq pc, sp, r0, r4 @ │ │ │ │ - ldrsbeq r7, [ip], #108 @ 0x6c │ │ │ │ - sbcseq pc, sp, ip, asr r4 @ │ │ │ │ - sbcseq r7, ip, r4, asr #13 │ │ │ │ - sbcseq r7, ip, ip, lsr #13 │ │ │ │ - smullseq r7, ip, r4, r6 │ │ │ │ - sbcseq r6, ip, r0, lsl #29 │ │ │ │ - smlalbbeq r5, r1, lr, sl │ │ │ │ - smullseq r2, fp, r4, sp │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + sbcseq pc, sp, r4, lsl r8 @ │ │ │ │ + ldrsbeq r7, [ip], #32 │ │ │ │ + sbcseq r7, ip, r4, ror r7 │ │ │ │ + sbcseq r7, ip, r0, asr #13 │ │ │ │ + sbcseq pc, sp, r0, lsr #15 │ │ │ │ + smullseq r7, ip, ip, r6 │ │ │ │ + sbcseq r7, ip, r4, ror r6 │ │ │ │ + sbcseq r7, ip, ip, asr #12 │ │ │ │ + sbcseq r7, ip, r8, ror r6 │ │ │ │ + ldrsbeq pc, [sp], #104 @ 0x68 @ │ │ │ │ + sbcseq r7, ip, r4, asr r6 │ │ │ │ + sbcseq r7, ip, ip, asr #2 │ │ │ │ + cmpeq r1, r2, lsr sp │ │ │ │ + sbcseq r7, ip, r0, lsl r1 │ │ │ │ + sbcseq pc, sp, ip, lsl r6 @ │ │ │ │ + sbcseq r7, ip, r0, ror #13 │ │ │ │ + sbcseq pc, sp, r4, ror #11 │ │ │ │ + sbcseq r7, ip, ip, lsr #15 │ │ │ │ + sbcseq pc, sp, ip, lsr #11 │ │ │ │ + sbcseq r7, ip, r8, rrx │ │ │ │ + cmpeq r1, ip, asr ip │ │ │ │ + sbcseq r7, ip, r4, asr #14 │ │ │ │ + cmpeq r1, sl, lsr #24 │ │ │ │ + sbcseq r7, ip, ip, lsr #12 │ │ │ │ + strdeq r5, [r1, #-184] @ 0xffffff48 │ │ │ │ + ldrsbeq r7, [ip], #80 @ 0x50 │ │ │ │ + ldrheq pc, [sp], #76 @ 0x4c @ │ │ │ │ + sbcseq r7, ip, ip, lsl #11 │ │ │ │ + sbcseq pc, sp, r4, lsl #9 │ │ │ │ + ldrsbeq r7, [ip], #96 @ 0x60 │ │ │ │ + sbcseq pc, sp, r0, asr r4 @ │ │ │ │ + ldrheq r7, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r7, ip, r0, lsr #13 │ │ │ │ + sbcseq r7, ip, r8, lsl #13 │ │ │ │ + sbcseq r6, ip, r4, ror lr │ │ │ │ + smlalbbeq r5, r1, sl, sl │ │ │ │ + sbcseq r2, fp, r8, lsl #27 │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ - sbcseq r6, ip, r0, ror #27 │ │ │ │ - smullseq r6, ip, ip, lr │ │ │ │ - sbcseq r6, ip, r0, lsr #27 │ │ │ │ - sbcseq pc, sp, ip, lsr #5 │ │ │ │ - sbcseq r6, ip, r4, lsr #20 │ │ │ │ - sbcseq r7, ip, r4, ror r4 │ │ │ │ - sbcseq r7, ip, r4, lsl r2 │ │ │ │ - sbcseq lr, sp, r8, ror #29 │ │ │ │ - ldrsheq r7, [ip], #24 │ │ │ │ - ldrsbeq r7, [ip], #28 │ │ │ │ - sbcseq r7, ip, r0, asr #3 │ │ │ │ - sbcseq r7, ip, r4, lsr #3 │ │ │ │ - sbcseq r7, ip, r8, lsl #3 │ │ │ │ - sbcseq r7, ip, ip, ror #2 │ │ │ │ - sbcseq r7, ip, r0, asr r1 │ │ │ │ - sbcseq r7, ip, r4, lsr r1 │ │ │ │ - sbcseq r7, ip, r4, lsl r1 │ │ │ │ - ldrsheq r7, [ip], #4 │ │ │ │ - ldrsbeq r7, [ip], #4 │ │ │ │ - ldrheq r7, [ip], #8 │ │ │ │ - sbcseq r7, ip, r0, lsr #1 │ │ │ │ - sbcseq r7, ip, r8, lsl #1 │ │ │ │ - sbcseq r7, ip, r0, ror r0 │ │ │ │ - sbcseq r7, ip, ip, asr r0 │ │ │ │ - sbcseq r7, ip, r4, asr #32 │ │ │ │ - sbcseq r7, ip, ip, lsr #32 │ │ │ │ - sbcseq r7, ip, r4, lsl r0 │ │ │ │ - ldrsheq r6, [ip], #252 @ 0xfc │ │ │ │ - ldrsbeq r6, [ip], #252 @ 0xfc │ │ │ │ - ldrheq r6, [ip], #252 @ 0xfc │ │ │ │ - smullseq r6, ip, ip, pc @ │ │ │ │ - sbcseq r6, ip, r0, lsl #31 │ │ │ │ - sbcseq r6, ip, r0, ror #30 │ │ │ │ - sbcseq r6, ip, r0, asr #30 │ │ │ │ - sbcseq r6, ip, r0, lsr #30 │ │ │ │ - sbcseq r6, ip, r4, lsl #30 │ │ │ │ - ldrsheq r6, [ip], #236 @ 0xec │ │ │ │ - sbcseq r6, ip, ip, ror #29 │ │ │ │ - sbcseq r6, ip, r8, ror #29 │ │ │ │ - rsceq pc, r9, ip, lsl #3 │ │ │ │ - sbcseq r6, ip, r0, asr #22 │ │ │ │ - sbcseq r6, ip, r8, lsl fp │ │ │ │ - sbcseq r6, ip, ip, lsr fp │ │ │ │ - sbcseq r6, ip, r4, lsl fp │ │ │ │ - sbcseq r6, ip, ip, ror #21 │ │ │ │ - sbcseq r6, ip, r8, asr #21 │ │ │ │ - sbcseq r6, ip, r4, lsr #21 │ │ │ │ - sbcseq r6, ip, r4, ror #20 │ │ │ │ - sbcseq r6, ip, ip, lsr sl │ │ │ │ - sbcseq r6, ip, r4, lsl sl │ │ │ │ - sbcseq r6, ip, r8, lsl #15 │ │ │ │ - sbcseq r6, ip, r8, asr r7 │ │ │ │ - sbcseq r6, ip, r4, lsr r7 │ │ │ │ - sbcseq r6, ip, ip, lsl #14 │ │ │ │ - sbcseq r6, ip, r4, ror #13 │ │ │ │ - ldrheq r6, [ip], #108 @ 0x6c │ │ │ │ - smullseq r6, ip, r0, r6 │ │ │ │ - sbcseq r6, ip, ip, lsr #17 │ │ │ │ - smullseq r6, ip, ip, r8 │ │ │ │ - sbcseq r2, fp, ip, lsl r1 │ │ │ │ - sbcseq r6, ip, r8, lsl #17 │ │ │ │ - sbcseq r6, ip, r0, lsl #17 │ │ │ │ - sbcseq r6, ip, ip, lsl #16 │ │ │ │ - sbcseq r6, ip, r8, ror #15 │ │ │ │ - sbcseq r6, ip, r4, asr #15 │ │ │ │ - sbcseq r6, ip, r0, lsr #15 │ │ │ │ + ldrsbeq r6, [ip], #212 @ 0xd4 │ │ │ │ + smullseq r6, ip, r0, lr │ │ │ │ + smullseq r6, ip, r4, sp │ │ │ │ + sbcseq pc, sp, r0, lsr #5 │ │ │ │ + sbcseq r6, ip, r8, lsl sl │ │ │ │ + sbcseq r7, ip, r8, ror #8 │ │ │ │ + sbcseq r7, ip, r8, lsl #4 │ │ │ │ + ldrsbeq lr, [sp], #236 @ 0xec │ │ │ │ + sbcseq r7, ip, ip, ror #3 │ │ │ │ + ldrsbeq r7, [ip], #16 │ │ │ │ + ldrheq r7, [ip], #20 │ │ │ │ + smullseq r7, ip, r8, r1 │ │ │ │ + sbcseq r7, ip, ip, ror r1 │ │ │ │ + sbcseq r7, ip, r0, ror #2 │ │ │ │ + sbcseq r7, ip, r4, asr #2 │ │ │ │ + sbcseq r7, ip, r8, lsr #2 │ │ │ │ + sbcseq r7, ip, r8, lsl #2 │ │ │ │ + sbcseq r7, ip, r8, ror #1 │ │ │ │ + sbcseq r7, ip, r8, asr #1 │ │ │ │ + sbcseq r7, ip, ip, lsr #1 │ │ │ │ + smullseq r7, ip, r4, r0 │ │ │ │ + sbcseq r7, ip, ip, ror r0 │ │ │ │ + sbcseq r7, ip, r4, rrx │ │ │ │ + sbcseq r7, ip, r0, asr r0 │ │ │ │ + sbcseq r7, ip, r8, lsr r0 │ │ │ │ + sbcseq r7, ip, r0, lsr #32 │ │ │ │ + sbcseq r7, ip, r8 │ │ │ │ + ldrsheq r6, [ip], #240 @ 0xf0 │ │ │ │ + ldrsbeq r6, [ip], #240 @ 0xf0 │ │ │ │ + ldrheq r6, [ip], #240 @ 0xf0 │ │ │ │ + smullseq r6, ip, r0, pc @ │ │ │ │ + sbcseq r6, ip, r4, ror pc │ │ │ │ + sbcseq r6, ip, r4, asr pc │ │ │ │ + sbcseq r6, ip, r4, lsr pc │ │ │ │ + sbcseq r6, ip, r4, lsl pc │ │ │ │ + ldrsheq r6, [ip], #232 @ 0xe8 │ │ │ │ + ldrsheq r6, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r6, ip, r0, ror #29 │ │ │ │ + ldrsbeq r6, [ip], #236 @ 0xec │ │ │ │ + rsceq pc, r9, r0, lsl #3 │ │ │ │ + sbcseq r6, ip, r4, lsr fp │ │ │ │ + sbcseq r6, ip, ip, lsl #22 │ │ │ │ + sbcseq r6, ip, r0, lsr fp │ │ │ │ + sbcseq r6, ip, r8, lsl #22 │ │ │ │ + sbcseq r6, ip, r0, ror #21 │ │ │ │ + ldrheq r6, [ip], #172 @ 0xac │ │ │ │ + smullseq r6, ip, r8, sl │ │ │ │ + sbcseq r6, ip, r8, asr sl │ │ │ │ + sbcseq r6, ip, r0, lsr sl │ │ │ │ + sbcseq r6, ip, r8, lsl #20 │ │ │ │ sbcseq r6, ip, ip, ror r7 │ │ │ │ - sbcseq r6, ip, r8, asr r7 │ │ │ │ - ldrsheq r6, [ip], #32 │ │ │ │ - ldrheq r6, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r6, ip, ip, lsl #4 │ │ │ │ + sbcseq r6, ip, ip, asr #14 │ │ │ │ + sbcseq r6, ip, r8, lsr #14 │ │ │ │ + sbcseq r6, ip, r0, lsl #14 │ │ │ │ + ldrsbeq r6, [ip], #104 @ 0x68 │ │ │ │ + ldrheq r6, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r6, ip, r4, lsl #13 │ │ │ │ + sbcseq r6, ip, r0, lsr #17 │ │ │ │ + smullseq r6, ip, r0, r8 │ │ │ │ + sbcseq r2, fp, r0, lsl r1 │ │ │ │ + sbcseq r6, ip, ip, ror r8 │ │ │ │ + sbcseq r6, ip, r4, ror r8 │ │ │ │ + sbcseq r6, ip, r0, lsl #16 │ │ │ │ + ldrsbeq r6, [ip], #124 @ 0x7c │ │ │ │ + ldrheq r6, [ip], #120 @ 0x78 │ │ │ │ + smullseq r6, ip, r4, r7 │ │ │ │ + sbcseq r6, ip, r0, ror r7 │ │ │ │ + sbcseq r6, ip, ip, asr #14 │ │ │ │ + sbcseq r6, ip, r4, ror #5 │ │ │ │ + sbcseq r6, ip, ip, lsr #5 │ │ │ │ + sbcseq r6, ip, r0, lsl #4 │ │ │ │ + sbcseq r6, ip, r0, lsl #4 │ │ │ │ + sbcseq r6, ip, r0, ror r2 │ │ │ │ + sbcseq r6, ip, r8, lsr #12 │ │ │ │ + ldrsheq r6, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r6, ip, r4, lsr r2 │ │ │ │ sbcseq r6, ip, ip, lsl #4 │ │ │ │ - sbcseq r6, ip, ip, ror r2 │ │ │ │ - sbcseq r6, ip, r4, lsr r6 │ │ │ │ - sbcseq r6, ip, r4, lsl #12 │ │ │ │ - sbcseq r6, ip, r0, asr #4 │ │ │ │ - sbcseq r6, ip, r8, lsl r2 │ │ │ │ + ldrheq r6, [ip], #16 │ │ │ │ ldrheq r6, [ip], #28 │ │ │ │ - sbcseq r6, ip, r8, asr #3 │ │ │ │ - sbcseq r6, ip, r8, ror #2 │ │ │ │ - sbcseq r6, ip, r0, lsr #2 │ │ │ │ - sbcseq r6, ip, r0, lsr #2 │ │ │ │ - smullseq r6, ip, r4, r1 │ │ │ │ - sbcseq r6, ip, ip, ror #2 │ │ │ │ - sbcseq r6, ip, r0, lsl #3 │ │ │ │ - sbcseq r6, ip, r0, ror r1 │ │ │ │ - sbcseq r6, ip, r0, lsl #3 │ │ │ │ + sbcseq r6, ip, ip, asr r1 │ │ │ │ + sbcseq r6, ip, r4, lsl r1 │ │ │ │ + sbcseq r6, ip, r4, lsl r1 │ │ │ │ + sbcseq r6, ip, r8, lsl #3 │ │ │ │ + sbcseq r6, ip, r0, ror #2 │ │ │ │ + sbcseq r6, ip, r4, ror r1 │ │ │ │ + sbcseq r6, ip, r4, ror #2 │ │ │ │ + sbcseq r6, ip, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - cmpeq r1, r2, ror #22 │ │ │ │ - smullseq r5, ip, r8, lr │ │ │ │ - sbcseq r6, ip, ip, ror #8 │ │ │ │ + cmpeq r1, lr, asr fp │ │ │ │ + sbcseq r5, ip, ip, lsl #29 │ │ │ │ + sbcseq r6, ip, r0, ror #8 │ │ │ │ + sbcseq r5, ip, r0, asr lr │ │ │ │ + sbcseq r6, ip, r8, lsl r6 │ │ │ │ + sbcseq r5, ip, r0, lsl #28 │ │ │ │ + ldrdeq r4, [r1, #-160] @ 0xffffff60 │ │ │ │ + sbcseq r1, fp, r4, lsl sp │ │ │ │ + sbcseq r5, ip, r0, lsr #27 │ │ │ │ + sbcseq pc, sp, r8, lsr #4 │ │ │ │ + sbcseq r5, ip, r4, ror #26 │ │ │ │ + sbcseq r6, ip, r0, ror r5 │ │ │ │ + sbcseq r5, ip, r8, lsr #26 │ │ │ │ + ldrsheq r6, [ip], #76 @ 0x4c │ │ │ │ + cmpeq r1, sl, lsl #20 │ │ │ │ + smullseq r5, ip, ip, ip │ │ │ │ + sbcseq r5, ip, r8, asr #31 │ │ │ │ + sbcseq r5, ip, r0, ror #24 │ │ │ │ + strheq r4, [r1, #-156] @ 0xffffff64 │ │ │ │ + sbcseq r1, fp, r4, ror fp │ │ │ │ + sbcseq r5, ip, r0, lsl #24 │ │ │ │ + sbcseq r5, ip, r4, lsr #31 │ │ │ │ + sbcseq r5, ip, r4, lsl pc │ │ │ │ + ldrdeq r4, [r1, #-160] @ 0xffffff60 │ │ │ │ + sbcseq r5, ip, r8, lsr #30 │ │ │ │ + sbcseq r5, ip, r4, lsr #30 │ │ │ │ + smlalbbeq r4, r1, r6, sl │ │ │ │ + ldrsbeq r5, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r5, ip, ip, lsr #29 │ │ │ │ + sbcseq r5, ip, r4, lsl #29 │ │ │ │ sbcseq r5, ip, ip, asr lr │ │ │ │ - sbcseq r6, ip, r4, lsr #12 │ │ │ │ + sbcseq r5, ip, r4, lsr lr │ │ │ │ sbcseq r5, ip, ip, lsl #28 │ │ │ │ - ldrdeq r4, [r1, #-164] @ 0xffffff5c │ │ │ │ - sbcseq r1, fp, r0, lsr #26 │ │ │ │ - sbcseq r5, ip, ip, lsr #27 │ │ │ │ - sbcseq pc, sp, r4, lsr r2 @ │ │ │ │ - sbcseq r5, ip, r0, ror sp │ │ │ │ - sbcseq r6, ip, ip, ror r5 │ │ │ │ - sbcseq r5, ip, r4, lsr sp │ │ │ │ - sbcseq r6, ip, r8, lsl #10 │ │ │ │ - cmpeq r1, lr, lsl #20 │ │ │ │ - sbcseq r5, ip, r8, lsr #25 │ │ │ │ - ldrsbeq r5, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r5, ip, ip, ror #24 │ │ │ │ - smlalbteq r4, r1, r0, r9 │ │ │ │ - sbcseq r1, fp, r0, lsl #23 │ │ │ │ - sbcseq r5, ip, ip, lsl #24 │ │ │ │ - ldrheq r5, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r5, ip, r0, lsr #30 │ │ │ │ - ldrdeq r4, [r1, #-164] @ 0xffffff5c │ │ │ │ - sbcseq r5, ip, r4, lsr pc │ │ │ │ - sbcseq r5, ip, r0, lsr pc │ │ │ │ - smlalbbeq r4, r1, sl, sl │ │ │ │ - sbcseq r5, ip, r4, ror #29 │ │ │ │ - ldrheq r5, [ip], #232 @ 0xe8 │ │ │ │ - smullseq r5, ip, r0, lr │ │ │ │ - sbcseq r5, ip, r8, ror #28 │ │ │ │ - sbcseq r5, ip, r0, asr #28 │ │ │ │ - sbcseq r5, ip, r8, lsl lr │ │ │ │ - sbcseq r5, ip, ip, lsr #28 │ │ │ │ - sbcseq r5, ip, r8, lsl #28 │ │ │ │ - sbcseq r5, ip, r4, ror #27 │ │ │ │ - sbcseq r5, ip, r0, asr #27 │ │ │ │ - ldr r2, [pc, #-492] @ 45f98c │ │ │ │ + sbcseq r5, ip, r0, lsr #28 │ │ │ │ + ldrsheq r5, [ip], #220 @ 0xdc │ │ │ │ + ldrsbeq r5, [ip], #216 @ 0xd8 │ │ │ │ + ldrheq r5, [ip], #212 @ 0xd4 │ │ │ │ + ldr r2, [pc, #-492] @ 45f9b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 46250c │ │ │ │ + beq 462538 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4624f0 │ │ │ │ + beq 46251c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 46261c │ │ │ │ - ldr r2, [pc, #-540] @ 45f990 │ │ │ │ + bne 462648 │ │ │ │ + ldr r2, [pc, #-540] @ 45f9bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-564] @ 45f994 │ │ │ │ - ldr r7, [pc, #-564] @ 45f998 │ │ │ │ + ldr r2, [pc, #-564] @ 45f9c0 │ │ │ │ + ldr r7, [pc, #-564] @ 45f9c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-608] @ 45f99c │ │ │ │ + ldr r2, [pc, #-608] @ 45f9c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, r1 │ │ │ │ mov r2, r7 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-652] @ 45f9a0 │ │ │ │ + ldr r2, [pc, #-652] @ 45f9cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #2 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-696] @ 45f9a4 │ │ │ │ + ldr r2, [pc, #-696] @ 45f9d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #3 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-740] @ 45f9a8 │ │ │ │ + ldr r2, [pc, #-740] @ 45f9d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #4 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-784] @ 45f9ac │ │ │ │ + ldr r2, [pc, #-784] @ 45f9d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #5 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-828] @ 45f9b0 │ │ │ │ + ldr r2, [pc, #-828] @ 45f9dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #6 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-872] @ 45f9b4 │ │ │ │ + ldr r2, [pc, #-872] @ 45f9e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #7 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-916] @ 45f9b8 │ │ │ │ + ldr r2, [pc, #-916] @ 45f9e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #8 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-960] @ 45f9bc │ │ │ │ + ldr r2, [pc, #-960] @ 45f9e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #9 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1004] @ 45f9c0 │ │ │ │ + ldr r2, [pc, #-1004] @ 45f9ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #10 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1048] @ 45f9c4 │ │ │ │ + ldr r2, [pc, #-1048] @ 45f9f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #11 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1092] @ 45f9c8 │ │ │ │ + ldr r2, [pc, #-1092] @ 45f9f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #12 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1136] @ 45f9cc │ │ │ │ + ldr r2, [pc, #-1136] @ 45f9f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #13 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1180] @ 45f9d0 │ │ │ │ + ldr r2, [pc, #-1180] @ 45f9fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #14 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1224] @ 45f9d4 │ │ │ │ + ldr r2, [pc, #-1224] @ 45fa00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #15 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1268] @ 45f9d8 │ │ │ │ + ldr r2, [pc, #-1268] @ 45fa04 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1312] @ 45f9dc │ │ │ │ + ldr r2, [pc, #-1312] @ 45fa08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #17 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1356] @ 45f9e0 │ │ │ │ + ldr r2, [pc, #-1356] @ 45fa0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #18 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1400] @ 45f9e4 │ │ │ │ + ldr r2, [pc, #-1400] @ 45fa10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #19 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1444] @ 45f9e8 │ │ │ │ + ldr r2, [pc, #-1444] @ 45fa14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #20 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1488] @ 45f9ec │ │ │ │ + ldr r2, [pc, #-1488] @ 45fa18 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #21 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1532] @ 45f9f0 │ │ │ │ + ldr r2, [pc, #-1532] @ 45fa1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #22 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1576] @ 45f9f4 │ │ │ │ + ldr r2, [pc, #-1576] @ 45fa20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #23 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1620] @ 45f9f8 │ │ │ │ + ldr r2, [pc, #-1620] @ 45fa24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1664] @ 45f9fc │ │ │ │ + ldr r2, [pc, #-1664] @ 45fa28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #25 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1708] @ 45fa00 │ │ │ │ + ldr r2, [pc, #-1708] @ 45fa2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #26 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1752] @ 45fa04 │ │ │ │ + ldr r2, [pc, #-1752] @ 45fa30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1796] @ 45fa08 │ │ │ │ + ldr r2, [pc, #-1796] @ 45fa34 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #28 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1848] @ 45fa0c │ │ │ │ + ldr r2, [pc, #-1848] @ 45fa38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 46243c │ │ │ │ - ldr r2, [pc, #-1876] @ 45fa10 │ │ │ │ + bne 462468 │ │ │ │ + ldr r2, [pc, #-1876] @ 45fa3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1892] @ 45fa14 │ │ │ │ + ldr r2, [pc, #-1892] @ 45fa40 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 462420 │ │ │ │ - ldr r2, [pc, #-1920] @ 45fa18 │ │ │ │ + bne 46244c │ │ │ │ + ldr r2, [pc, #-1920] @ 45fa44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1944] @ 45fa1c │ │ │ │ + ldr r2, [pc, #-1944] @ 45fa48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1968] @ 45fa20 │ │ │ │ + ldr r2, [pc, #-1968] @ 45fa4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1992] @ 45fa24 │ │ │ │ + ldr r2, [pc, #-1992] @ 45fa50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2016] @ 45fa28 │ │ │ │ + ldr r2, [pc, #-2016] @ 45fa54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2040] @ 45fa2c │ │ │ │ + ldr r2, [pc, #-2040] @ 45fa58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2064] @ 45fa30 │ │ │ │ + ldr r2, [pc, #-2064] @ 45fa5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2088] @ 45fa34 │ │ │ │ + ldr r2, [pc, #-2088] @ 45fa60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2112] @ 45fa38 │ │ │ │ + ldr r2, [pc, #-2112] @ 45fa64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2136] @ 45fa3c │ │ │ │ + ldr r2, [pc, #-2136] @ 45fa68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2160] @ 45fa40 │ │ │ │ + ldr r2, [pc, #-2160] @ 45fa6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2184] @ 45fa44 │ │ │ │ + ldr r2, [pc, #-2184] @ 45fa70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2208] @ 45fa48 │ │ │ │ + ldr r2, [pc, #-2208] @ 45fa74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2232] @ 45fa4c │ │ │ │ + ldr r2, [pc, #-2232] @ 45fa78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2256] @ 45fa50 │ │ │ │ + ldr r2, [pc, #-2256] @ 45fa7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2280] @ 45fa54 │ │ │ │ + ldr r2, [pc, #-2280] @ 45fa80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2304] @ 45fa58 │ │ │ │ + ldr r2, [pc, #-2304] @ 45fa84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2328] @ 45fa5c │ │ │ │ + ldr r2, [pc, #-2328] @ 45fa88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2352] @ 45fa60 │ │ │ │ + ldr r2, [pc, #-2352] @ 45fa8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2368] @ 45fa64 │ │ │ │ + ldr r2, [pc, #-2368] @ 45fa90 │ │ │ │ lsr r7, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4624a4 │ │ │ │ + beq 4624d0 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 46248c │ │ │ │ - ldr r2, [pc, #-2412] @ 45fa68 │ │ │ │ + beq 4624b8 │ │ │ │ + ldr r2, [pc, #-2412] @ 45fa94 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2432] @ 45fa6c │ │ │ │ + ldr r2, [pc, #-2432] @ 45fa98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 462470 │ │ │ │ - ldr r2, [pc, #-2460] @ 45fa70 │ │ │ │ + bne 46249c │ │ │ │ + ldr r2, [pc, #-2460] @ 45fa9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2484] @ 45fa74 │ │ │ │ + ldr r2, [pc, #-2484] @ 45faa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2504] @ 45fa78 │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2504] @ 45faa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2524] @ 45fa7c │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2524] @ 45faa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2544] @ 45fa80 │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2544] @ 45faac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2564] @ 45fa84 │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2564] @ 45fab0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2584] @ 45fa88 │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2584] @ 45fab4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-2604] @ 45fa8c │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-2604] @ 45fab8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2628] @ 45fa90 │ │ │ │ + ldr r2, [pc, #-2628] @ 45fabc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2652] @ 45fa94 │ │ │ │ + ldr r2, [pc, #-2652] @ 45fac0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2676] @ 45fa98 │ │ │ │ + ldr r2, [pc, #-2676] @ 45fac4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2700] @ 45fa9c │ │ │ │ + ldr r2, [pc, #-2700] @ 45fac8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2724] @ 45faa0 │ │ │ │ + ldr r2, [pc, #-2724] @ 45facc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2748] @ 45faa4 │ │ │ │ + ldr r2, [pc, #-2748] @ 45fad0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2772] @ 45faa8 │ │ │ │ + ldr r2, [pc, #-2772] @ 45fad4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2796] @ 45faac │ │ │ │ + ldr r2, [pc, #-2796] @ 45fad8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2820] @ 45fab0 │ │ │ │ + ldr r2, [pc, #-2820] @ 45fadc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2844] @ 45fab4 │ │ │ │ + ldr r2, [pc, #-2844] @ 45fae0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 45fab8 │ │ │ │ + ldr r2, [pc, #-2868] @ 45fae4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2892] @ 45fabc │ │ │ │ + ldr r2, [pc, #-2892] @ 45fae8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2916] @ 45fac0 │ │ │ │ + ldr r2, [pc, #-2916] @ 45faec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2940] @ 45fac4 │ │ │ │ + ldr r2, [pc, #-2940] @ 45faf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2964] @ 45fac8 │ │ │ │ + ldr r2, [pc, #-2964] @ 45faf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2988] @ 45facc │ │ │ │ + ldr r2, [pc, #-2988] @ 45faf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3012] @ 45fad0 │ │ │ │ + ldr r2, [pc, #-3012] @ 45fafc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3036] @ 45fad4 │ │ │ │ + ldr r2, [pc, #-3036] @ 45fb00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3060] @ 45fad8 │ │ │ │ + ldr r2, [pc, #-3060] @ 45fb04 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 462384 │ │ │ │ + bhi 4623b0 │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ - bcc 4613a4 │ │ │ │ - ldr r3, [pc, #-3076] @ 45fadc │ │ │ │ + bcc 4613d0 │ │ │ │ + ldr r3, [pc, #-3076] @ 45fb08 │ │ │ │ sub r1, r1, #2048 @ 0x800 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3108] @ 45fae0 │ │ │ │ + ldr r2, [pc, #-3108] @ 45fb0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4622fc │ │ │ │ - ldr r2, [pc, #-3136] @ 45fae4 │ │ │ │ + bne 462328 │ │ │ │ + ldr r2, [pc, #-3136] @ 45fb10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3160] @ 45fae8 │ │ │ │ + ldr r2, [pc, #-3160] @ 45fb14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4626ac │ │ │ │ + beq 4626d8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 462690 │ │ │ │ + beq 4626bc │ │ │ │ cmp r5, #0 │ │ │ │ - bne 461384 │ │ │ │ - ldr r2, [pc, #-3208] @ 45faec │ │ │ │ + bne 4613b0 │ │ │ │ + ldr r2, [pc, #-3208] @ 45fb18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3232] @ 45faf0 │ │ │ │ + ldr r2, [pc, #-3232] @ 45fb1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3252] @ 45faf4 │ │ │ │ + ldr r3, [pc, #-3252] @ 45fb20 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #207 @ 0xcf │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ - bhi 4607c8 │ │ │ │ + bhi 4607f4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3288] @ 45faf8 │ │ │ │ + ldr r2, [pc, #-3288] @ 45fb24 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3316] @ 45fafc │ │ │ │ + ldr r2, [pc, #-3316] @ 45fb28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4623cc │ │ │ │ - ldr r2, [pc, #-3344] @ 45fb00 │ │ │ │ + bne 4623f8 │ │ │ │ + ldr r2, [pc, #-3344] @ 45fb2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3368] @ 45fb04 │ │ │ │ + ldr r2, [pc, #-3368] @ 45fb30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4623b0 │ │ │ │ - ldr r2, [pc, #-3396] @ 45fb08 │ │ │ │ + bne 4623dc │ │ │ │ + ldr r2, [pc, #-3396] @ 45fb34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3420] @ 45fb0c │ │ │ │ + ldr r2, [pc, #-3420] @ 45fb38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 462658 │ │ │ │ + beq 462684 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 46263c │ │ │ │ + beq 462668 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 461384 │ │ │ │ - ldr r2, [pc, #-3468] @ 45fb10 │ │ │ │ + bne 4613b0 │ │ │ │ + ldr r2, [pc, #-3468] @ 45fb3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #552 @ 0x228 │ │ │ │ - bls 45f24c │ │ │ │ + bls 45f278 │ │ │ │ sub r1, r1, #556 @ 0x22c │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r3, [pc, #-3520] @ 45fb14 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r3, [pc, #-3520] @ 45fb40 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3548] @ 45fb18 │ │ │ │ + ldr r2, [pc, #-3548] @ 45fb44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 462318 │ │ │ │ - ldr r2, [pc, #-3576] @ 45fb1c │ │ │ │ + bne 462344 │ │ │ │ + ldr r2, [pc, #-3576] @ 45fb48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3600] @ 45fb20 │ │ │ │ + ldr r2, [pc, #-3600] @ 45fb4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3620] @ 45fb24 │ │ │ │ + ldr r3, [pc, #-3620] @ 45fb50 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp r2, #227 @ 0xe3 │ │ │ │ - bhi 460968 │ │ │ │ + bhi 460994 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3656] @ 45fb28 │ │ │ │ + ldr r2, [pc, #-3656] @ 45fb54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3684] @ 45fb2c │ │ │ │ + ldr r2, [pc, #-3684] @ 45fb58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4626e4 │ │ │ │ + beq 462710 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4626c8 │ │ │ │ + beq 4626f4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 461384 │ │ │ │ - ldr r2, [pc, #-3732] @ 45fb30 │ │ │ │ + bne 4613b0 │ │ │ │ + ldr r2, [pc, #-3732] @ 45fb5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3756] @ 45fb34 │ │ │ │ + ldr r2, [pc, #-3756] @ 45fb60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3776] @ 45fb38 │ │ │ │ + ldr r3, [pc, #-3776] @ 45fb64 │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 462a78 │ │ │ │ + bhi 462aa4 │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3808] @ 45fb3c │ │ │ │ + ldr r2, [pc, #-3808] @ 45fb68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3824] @ 45fb40 │ │ │ │ + ldr r2, [pc, #-3824] @ 45fb6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3844] @ 45fb44 │ │ │ │ + ldr r3, [pc, #-3844] @ 45fb70 │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 462a58 │ │ │ │ + bhi 462a84 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3876] @ 45fb48 │ │ │ │ + ldr r2, [pc, #-3876] @ 45fb74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3900] @ 45fb4c │ │ │ │ + ldr r2, [pc, #-3900] @ 45fb78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3924] @ 45fb50 │ │ │ │ + ldr r2, [pc, #-3924] @ 45fb7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3948] @ 45fb54 │ │ │ │ + ldr r2, [pc, #-3948] @ 45fb80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3972] @ 45fb58 │ │ │ │ + ldr r2, [pc, #-3972] @ 45fb84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3996] @ 45fb5c │ │ │ │ + ldr r2, [pc, #-3996] @ 45fb88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4020] @ 45fb60 │ │ │ │ + ldr r2, [pc, #-4020] @ 45fb8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r2, [pc, #-4040] @ 45fb64 │ │ │ │ + b 460a54 │ │ │ │ + ldr r2, [pc, #-4040] @ 45fb90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r2, [pc, #-4060] @ 45fb68 │ │ │ │ + b 460a54 │ │ │ │ + ldr r2, [pc, #-4060] @ 45fb94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r2, [pc, #-4080] @ 45fb6c │ │ │ │ + b 460a54 │ │ │ │ + ldr r2, [pc, #-4080] @ 45fb98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r2, [pc, #4068] @ 461b58 │ │ │ │ + b 460a54 │ │ │ │ + ldr r2, [pc, #4068] @ 461b84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r3, [pc, #4048] @ 461b5c │ │ │ │ + b 460a54 │ │ │ │ + ldr r3, [pc, #4048] @ 461b88 │ │ │ │ sub r1, r1, #492 @ 0x1ec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #4016] @ 461b60 │ │ │ │ + ldr r2, [pc, #4016] @ 461b8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #4000] @ 461b64 │ │ │ │ + ldr r3, [pc, #4000] @ 461b90 │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 4629e4 │ │ │ │ + bhi 462a10 │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3968] @ 461b68 │ │ │ │ + ldr r2, [pc, #3968] @ 461b94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3952] @ 461b6c │ │ │ │ + ldr r3, [pc, #3952] @ 461b98 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp r2, #227 @ 0xe3 │ │ │ │ - bhi 460c1c │ │ │ │ + bhi 460c48 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3916] @ 461b70 │ │ │ │ + ldr r2, [pc, #3916] @ 461b9c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3888] @ 461b74 │ │ │ │ + ldr r2, [pc, #3888] @ 461ba0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4624bc │ │ │ │ - ldr r2, [pc, #3864] @ 461b78 │ │ │ │ + bne 4624e8 │ │ │ │ + ldr r2, [pc, #3864] @ 461ba4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3848] @ 461b7c │ │ │ │ - ldr r7, [pc, #3848] @ 461b80 │ │ │ │ + ldr r2, [pc, #3848] @ 461ba8 │ │ │ │ + ldr r7, [pc, #3848] @ 461bac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r7, pc, r7 │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3800] @ 461b84 │ │ │ │ + ldr r2, [pc, #3800] @ 461bb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3748] @ 461b88 │ │ │ │ + ldr r2, [pc, #3748] @ 461bb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3732] @ 461b8c │ │ │ │ + ldr r2, [pc, #3732] @ 461bb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3712] @ 461b90 │ │ │ │ + ldr r3, [pc, #3712] @ 461bbc │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 462a38 │ │ │ │ + bhi 462a64 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3676] @ 461b94 │ │ │ │ + ldr r2, [pc, #3676] @ 461bc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ - ldr r2, [pc, #3656] @ 461b98 │ │ │ │ + b 460d1c │ │ │ │ + ldr r2, [pc, #3656] @ 461bc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ - ldr r2, [pc, #3636] @ 461b9c │ │ │ │ + b 460d1c │ │ │ │ + ldr r2, [pc, #3636] @ 461bc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ - ldr r2, [pc, #3616] @ 461ba0 │ │ │ │ + b 460d1c │ │ │ │ + ldr r2, [pc, #3616] @ 461bcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ - ldr r2, [pc, #3596] @ 461ba4 │ │ │ │ + b 460d1c │ │ │ │ + ldr r2, [pc, #3596] @ 461bd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ + b 460d1c │ │ │ │ sub r1, r1, #640 @ 0x280 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r1 │ │ │ │ - ldr r2, [pc, #3548] @ 461ba8 │ │ │ │ + ldr r2, [pc, #3548] @ 461bd4 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 45e9bc │ │ │ │ - ldr r2, [pc, #3536] @ 461bac │ │ │ │ + bne 45e9e8 │ │ │ │ + ldr r2, [pc, #3536] @ 461bd8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 45f7b8 │ │ │ │ + bne 45f7e4 │ │ │ │ cmp r1, #20 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #3520] @ 461bb0 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #3520] @ 461bdc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3500] @ 461bb4 │ │ │ │ + ldr r3, [pc, #3500] @ 461be0 │ │ │ │ and r2, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 462ab4 │ │ │ │ + bhi 462ae0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3468] @ 461bb8 │ │ │ │ + ldr r2, [pc, #3468] @ 461be4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r1, #740 @ 0x2e4 │ │ │ │ - ldr ip, [pc, #3440] @ 461bbc │ │ │ │ + ldr ip, [pc, #3440] @ 461be8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov lr, #1 │ │ │ │ ands ip, ip, lr, lsl r2 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #748 @ 0x2ec │ │ │ │ - beq 4606fc │ │ │ │ + beq 460728 │ │ │ │ cmp r1, #744 @ 0x2e8 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #3404] @ 461bc0 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #3404] @ 461bec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3392] @ 461bc4 │ │ │ │ + ldr r3, [pc, #3392] @ 461bf0 │ │ │ │ and r2, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 462ab4 │ │ │ │ + bhi 462ae0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3360] @ 461bc8 │ │ │ │ + ldr r2, [pc, #3360] @ 461bf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3336] @ 461bcc │ │ │ │ + ldr r2, [pc, #3336] @ 461bf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3312] @ 461bd0 │ │ │ │ + ldr r2, [pc, #3312] @ 461bfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3288] @ 461bd4 │ │ │ │ + ldr r2, [pc, #3288] @ 461c00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r1, #580 @ 0x244 │ │ │ │ - ldr ip, [pc, #3260] @ 461bd8 │ │ │ │ + ldr ip, [pc, #3260] @ 461c04 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov lr, #1 │ │ │ │ ands ip, ip, lr, lsl r2 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ cmp r1, #600 @ 0x258 │ │ │ │ - beq 4622b4 │ │ │ │ + beq 4622e0 │ │ │ │ cmp r1, #592 @ 0x250 │ │ │ │ - bne 45ec50 │ │ │ │ - b 45f280 │ │ │ │ + bne 45ec7c │ │ │ │ + b 45f2ac │ │ │ │ cmp r1, #732 @ 0x2dc │ │ │ │ - beq 4621d0 │ │ │ │ + beq 4621fc │ │ │ │ cmp r1, #736 @ 0x2e0 │ │ │ │ - bne 462770 │ │ │ │ - ldr r2, [pc, #3204] @ 461bdc │ │ │ │ + bne 46279c │ │ │ │ + ldr r2, [pc, #3204] @ 461c08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 462578 │ │ │ │ + beq 4625a4 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 462560 │ │ │ │ + beq 46258c │ │ │ │ cmp r7, #0 │ │ │ │ - bne 4625c8 │ │ │ │ - ldr r2, [pc, #3164] @ 461be0 │ │ │ │ + bne 4625f4 │ │ │ │ + ldr r2, [pc, #3164] @ 461c0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3148] @ 461be4 │ │ │ │ + ldr r2, [pc, #3148] @ 461c10 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4625ac │ │ │ │ + beq 4625d8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 462590 │ │ │ │ + beq 4625bc │ │ │ │ cmp r5, #0 │ │ │ │ - bne 461384 │ │ │ │ - ldr r2, [pc, #3096] @ 461be8 │ │ │ │ + bne 4613b0 │ │ │ │ + ldr r2, [pc, #3096] @ 461c14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #608 @ 0x260 │ │ │ │ - beq 462218 │ │ │ │ + beq 462244 │ │ │ │ cmp r1, #612 @ 0x264 │ │ │ │ - beq 45ef00 │ │ │ │ + beq 45ef2c │ │ │ │ cmp r1, #604 @ 0x25c │ │ │ │ - beq 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + beq 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ - beq 45e9bc │ │ │ │ + beq 45e9e8 │ │ │ │ cmp r1, #260 @ 0x104 │ │ │ │ - beq 462114 │ │ │ │ + beq 462140 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #3020] @ 461bec │ │ │ │ - ldr r7, [pc, #3020] @ 461bf0 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #3020] @ 461c18 │ │ │ │ + ldr r7, [pc, #3020] @ 461c1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r7, pc, r7 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2980] @ 461bf4 │ │ │ │ + ldr r2, [pc, #2980] @ 461c20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2928] @ 461bf8 │ │ │ │ + ldr r3, [pc, #2928] @ 461c24 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46174c │ │ │ │ + bhi 461778 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3024] @ 461c78 │ │ │ │ + ldr r2, [pc, #3024] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2872] @ 461bfc │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2872] @ 461c28 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46194c │ │ │ │ + bhi 461978 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2964] @ 461c78 │ │ │ │ + ldr r2, [pc, #2964] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2816] @ 461c00 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2816] @ 461c2c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461df4 │ │ │ │ + bhi 461e20 │ │ │ │ cmp r1, #14080 @ 0x3700 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ - ldr r2, [pc, #2912] @ 461c78 │ │ │ │ + ldr r2, [pc, #2912] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2768] @ 461c04 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2768] @ 461c30 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4617b8 │ │ │ │ + bhi 4617e4 │ │ │ │ cmp r1, #13376 @ 0x3440 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ - ldr r2, [pc, #2860] @ 461c78 │ │ │ │ + ldr r2, [pc, #2860] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #2720] @ 461c08 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #2720] @ 461c34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2696] @ 461c0c │ │ │ │ + ldr r3, [pc, #2696] @ 461c38 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461a74 │ │ │ │ + bhi 461aa0 │ │ │ │ cmp r1, #2304 @ 0x900 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #2304 @ 0x900 │ │ │ │ - ldr r2, [pc, #2780] @ 461c78 │ │ │ │ + ldr r2, [pc, #2780] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2648] @ 461c10 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2648] @ 461c3c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461fe4 │ │ │ │ + bhi 462010 │ │ │ │ cmp r1, #14784 @ 0x39c0 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ - ldr r2, [pc, #2728] @ 461c78 │ │ │ │ + ldr r2, [pc, #2728] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2600] @ 461c14 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2600] @ 461c40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461f28 │ │ │ │ + bhi 461f54 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2668] @ 461c78 │ │ │ │ + ldr r2, [pc, #2668] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2544] @ 461c18 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2544] @ 461c44 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4620ec │ │ │ │ + bhi 462118 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 45ec50 │ │ │ │ + bls 45ec7c │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2608] @ 461c78 │ │ │ │ + ldr r2, [pc, #2608] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r3, [pc, #2488] @ 461c1c │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r3, [pc, #2488] @ 461c48 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 461410 │ │ │ │ + bhi 46143c │ │ │ │ cmp r1, #15488 @ 0x3c80 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ - ldr r2, [pc, #2556] @ 461c78 │ │ │ │ + ldr r2, [pc, #2556] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #2440] @ 461c20 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #2440] @ 461c4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2420] @ 461c24 │ │ │ │ + ldr r2, [pc, #2420] @ 461c50 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #312 @ 0x138 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ + bhi 45ec7c │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r1, r3 │ │ │ │ - ldr r2, [pc, #2364] @ 461c28 │ │ │ │ + ldr r2, [pc, #2364] @ 461c54 │ │ │ │ tst r3, r2 │ │ │ │ - bne 45e9bc │ │ │ │ + bne 45e9e8 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - ldr r2, [pc, #2348] @ 461c2c │ │ │ │ + beq 45ec7c │ │ │ │ + ldr r2, [pc, #2348] @ 461c58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2332] @ 461c30 │ │ │ │ + ldr r3, [pc, #2332] @ 461c5c │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 462a00 │ │ │ │ + bhi 462a2c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2300] @ 461c34 │ │ │ │ + ldr r2, [pc, #2300] @ 461c60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2276] @ 461c38 │ │ │ │ + ldr r2, [pc, #2276] @ 461c64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2252] @ 461c3c │ │ │ │ + ldr r2, [pc, #2252] @ 461c68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2228] @ 461c40 │ │ │ │ + ldr r2, [pc, #2228] @ 461c6c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #1504 @ 0x5e0 │ │ │ │ - bne 45ec50 │ │ │ │ - ldr r2, [pc, #2192] @ 461c44 │ │ │ │ - ldr r7, [pc, #2192] @ 461c48 │ │ │ │ + bne 45ec7c │ │ │ │ + ldr r2, [pc, #2192] @ 461c70 │ │ │ │ + ldr r7, [pc, #2192] @ 461c74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r7, pc, r7 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2152] @ 461c4c │ │ │ │ + ldr r2, [pc, #2152] @ 461c78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ @@ -1061435,6461 +1061446,6467 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #2120] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #2120] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #2076] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #2076] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #2368 @ 0x940 │ │ │ │ - ldr r2, [pc, #2052] @ 461c78 │ │ │ │ + ldr r2, [pc, #2052] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ - ldr r2, [pc, #2020] @ 461c78 │ │ │ │ + ldr r2, [pc, #2020] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1968] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1968] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1940] @ 461c78 │ │ │ │ + ldr r2, [pc, #1940] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1892] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1892] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1864] @ 461c78 │ │ │ │ + ldr r2, [pc, #1864] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1816] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1816] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1772] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1772] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1728] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1728] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r1, r1, #16320 @ 0x3fc0 │ │ │ │ sub r1, r1, #32 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r3, [pc, #1684] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r3, [pc, #1684] @ 461ca4 │ │ │ │ lsr r3, r3, r1 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1644] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1644] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1600] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1600] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ - ldr r2, [pc, #1576] @ 461c78 │ │ │ │ + ldr r2, [pc, #1576] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1524] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1524] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ - ldr r2, [pc, #1500] @ 461c78 │ │ │ │ + ldr r2, [pc, #1500] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1448] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1448] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1404] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1404] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ - ldr r2, [pc, #1380] @ 461c78 │ │ │ │ + ldr r2, [pc, #1380] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1344] @ 461c78 │ │ │ │ + ldr r2, [pc, #1344] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1296] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1296] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #2272 @ 0x8e0 │ │ │ │ - ldr r2, [pc, #1272] @ 461c78 │ │ │ │ + ldr r2, [pc, #1272] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #2112 @ 0x840 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #1236] @ 461c78 │ │ │ │ + ldr r2, [pc, #1236] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1184] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1184] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ - ldr r2, [pc, #1160] @ 461c78 │ │ │ │ + ldr r2, [pc, #1160] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1124] @ 461c78 │ │ │ │ + ldr r2, [pc, #1124] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1088] @ 461c78 │ │ │ │ + ldr r2, [pc, #1088] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1040] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1040] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #1000] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #1000] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ - ldr r2, [pc, #976] @ 461c78 │ │ │ │ + ldr r2, [pc, #976] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #940] @ 461c78 │ │ │ │ + ldr r2, [pc, #940] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14016 @ 0x36c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #892] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #892] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14016 @ 0x36c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #864] @ 461c78 │ │ │ │ + ldr r2, [pc, #864] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ - ldr r2, [pc, #832] @ 461c78 │ │ │ │ + ldr r2, [pc, #832] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #784] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #784] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ - ldr r2, [pc, #760] @ 461c78 │ │ │ │ + ldr r2, [pc, #760] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #712] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #712] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #684] @ 461c78 │ │ │ │ + ldr r2, [pc, #684] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #636] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #636] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #596] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #596] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #568] @ 461c78 │ │ │ │ + ldr r2, [pc, #568] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ - ldr r2, [pc, #536] @ 461c78 │ │ │ │ + ldr r2, [pc, #536] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #2336 @ 0x920 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #488] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #488] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ - ldr r2, [pc, #464] @ 461c78 │ │ │ │ + ldr r2, [pc, #464] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #412] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #412] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ - ldr r2, [pc, #388] @ 461c78 │ │ │ │ + ldr r2, [pc, #388] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #336] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #336] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #308] @ 461c78 │ │ │ │ + ldr r2, [pc, #308] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ - smullseq r5, ip, ip, sp │ │ │ │ - cmpeq r1, r0, asr r9 │ │ │ │ - sbcseq r5, ip, r0, asr sp │ │ │ │ - cmpeq r1, lr, asr #18 │ │ │ │ - ldrheq r5, [ip], #148 @ 0x94 │ │ │ │ - cmpeq r1, r0, lsr #18 │ │ │ │ - sbcseq r1, fp, ip, asr #17 │ │ │ │ - sbcseq r5, ip, r4, lsl #21 │ │ │ │ - sbcseq r5, ip, ip, lsl sl │ │ │ │ - sbcseq r5, ip, ip, asr sl │ │ │ │ - sbcseq sp, sp, r8, lsr lr │ │ │ │ - sbcseq r5, ip, ip, lsr sl │ │ │ │ - sbcseq r5, ip, ip, ror #24 │ │ │ │ - sbcseq r5, ip, r8, ror #24 │ │ │ │ - ldrdeq r4, [r1, #-144] @ 0xffffff70 │ │ │ │ - sbcseq r5, ip, r8, lsl #24 │ │ │ │ - sbcseq r5, ip, r4, ror #23 │ │ │ │ - sbcseq r5, ip, r0, asr #23 │ │ │ │ - smullseq r5, ip, ip, fp │ │ │ │ - sbcseq r5, ip, r8, ror fp │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ + smullseq r5, ip, r0, sp │ │ │ │ + cmpeq r1, ip, asr #18 │ │ │ │ + sbcseq r5, ip, r4, asr #26 │ │ │ │ + cmpeq r1, sl, asr #18 │ │ │ │ + sbcseq r5, ip, r8, lsr #19 │ │ │ │ + cmpeq r1, ip, lsl r9 │ │ │ │ + sbcseq r1, fp, r0, asr #17 │ │ │ │ + sbcseq r5, ip, r8, ror sl │ │ │ │ + sbcseq r5, ip, r0, lsl sl │ │ │ │ + sbcseq r5, ip, r0, asr sl │ │ │ │ + sbcseq sp, sp, ip, lsr #28 │ │ │ │ + sbcseq r5, ip, r0, lsr sl │ │ │ │ + sbcseq r5, ip, r0, ror #24 │ │ │ │ + sbcseq r5, ip, ip, asr ip │ │ │ │ + smlalbteq r4, r1, ip, r9 │ │ │ │ + ldrsheq r5, [ip], #188 @ 0xbc │ │ │ │ + ldrsbeq r5, [ip], #184 @ 0xb8 │ │ │ │ + ldrheq r5, [ip], #180 @ 0xb4 │ │ │ │ + smullseq r5, ip, r0, fp │ │ │ │ + sbcseq r5, ip, ip, ror #22 │ │ │ │ tsteq r0, r1, lsl r1 │ │ │ │ andne r0, r1, r0 │ │ │ │ - sbcseq r5, ip, ip, lsr #15 │ │ │ │ - smlaltteq r4, r1, r8, r8 │ │ │ │ - sbcseq r5, ip, ip, lsr #23 │ │ │ │ + sbcseq r5, ip, r0, lsr #15 │ │ │ │ + smlaltteq r4, r1, r4, r8 │ │ │ │ + sbcseq r5, ip, r0, lsr #23 │ │ │ │ tsteq r1, r1 │ │ │ │ - sbcseq r5, ip, r8, lsr #14 │ │ │ │ - cmpeq r1, sl, ror r8 │ │ │ │ - ldrsbeq r5, [ip], #200 @ 0xc8 │ │ │ │ - ldrheq r5, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r5, ip, ip, lsl #25 │ │ │ │ - sbcseq r5, ip, r4, ror #24 │ │ │ │ + sbcseq r5, ip, ip, lsl r7 │ │ │ │ + cmpeq r1, r6, ror r8 │ │ │ │ + sbcseq r5, ip, ip, asr #25 │ │ │ │ + sbcseq r5, ip, r4, lsr #25 │ │ │ │ + sbcseq r5, ip, r0, lsl #25 │ │ │ │ + sbcseq r5, ip, r8, asr ip │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ - smullseq r5, ip, r8, fp │ │ │ │ - sbcseq r5, ip, r0, lsl #23 │ │ │ │ - smullseq r5, ip, r8, fp │ │ │ │ - sbcseq r5, ip, r4, lsr fp │ │ │ │ - sbcseq r5, ip, ip, asr r5 │ │ │ │ - smullseq sp, sp, r4, sl @ │ │ │ │ - sbcseq r5, ip, ip, lsr r5 │ │ │ │ + sbcseq r5, ip, ip, lsl #23 │ │ │ │ + sbcseq r5, ip, r4, ror fp │ │ │ │ + sbcseq r5, ip, ip, lsl #23 │ │ │ │ + sbcseq r5, ip, r8, lsr #22 │ │ │ │ + sbcseq r5, ip, r0, asr r5 │ │ │ │ + sbcseq sp, sp, r8, lsl #21 │ │ │ │ + sbcseq r5, ip, r0, lsr r5 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, ip, asr r4 │ │ │ │ - sbcseq r5, ip, ip, lsl r5 │ │ │ │ + sbcseq r5, ip, r0, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsr fp │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ muleq r0, ip, ip │ │ │ │ - ldrsbeq r5, [ip], #48 @ 0x30 │ │ │ │ - sbcseq sp, sp, r0, lsl r8 │ │ │ │ + sbcseq r5, ip, r4, asr #7 │ │ │ │ + sbcseq sp, sp, r4, lsl #16 │ │ │ │ tstne r0, r0, lsl r1 │ │ │ │ - ldrsheq r5, [ip], #40 @ 0x28 │ │ │ │ - strdeq r4, [r1, #-56] @ 0xffffffc8 │ │ │ │ - sbcseq r5, ip, r8, ror r3 │ │ │ │ - sbcseq r5, ip, r8, asr #6 │ │ │ │ - sbcseq r5, ip, ip, lsl r3 │ │ │ │ - sbcseq r1, fp, r4, ror #2 │ │ │ │ - ldrheq r5, [ip], #96 @ 0x60 │ │ │ │ - sbcseq sp, sp, r0, lsl #14 │ │ │ │ - sbcseq r5, ip, r8, lsl #13 │ │ │ │ - sbcseq r4, ip, r8, lsl #9 │ │ │ │ - smullseq ip, sp, r4, r9 │ │ │ │ - sbcseq r4, ip, ip, lsr #9 │ │ │ │ - sbcseq r4, ip, ip, lsl #9 │ │ │ │ - sbcseq r4, ip, r8, lsr r4 │ │ │ │ - sbcseq r0, fp, r8, lsr r3 │ │ │ │ - sbcseq r4, ip, r0, lsr #8 │ │ │ │ - ldrheq r4, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r4, ip, ip, ror r3 │ │ │ │ - sbcseq lr, sp, ip, lsl #9 │ │ │ │ + sbcseq r5, ip, ip, ror #5 │ │ │ │ + strdeq r4, [r1, #-52] @ 0xffffffcc │ │ │ │ + sbcseq r5, ip, ip, ror #6 │ │ │ │ + sbcseq r5, ip, ip, lsr r3 │ │ │ │ + sbcseq r5, ip, r0, lsl r3 │ │ │ │ + sbcseq r1, fp, r8, asr r1 │ │ │ │ + sbcseq r5, ip, r4, lsr #13 │ │ │ │ + ldrsheq sp, [sp], #100 @ 0x64 │ │ │ │ + sbcseq r5, ip, ip, ror r6 │ │ │ │ + sbcseq r4, ip, ip, ror r4 │ │ │ │ + sbcseq ip, sp, r8, lsl #19 │ │ │ │ + sbcseq r4, ip, r0, lsr #9 │ │ │ │ + sbcseq r4, ip, r0, lsl #9 │ │ │ │ + sbcseq r4, ip, ip, lsr #8 │ │ │ │ + sbcseq r0, fp, ip, lsr #6 │ │ │ │ + sbcseq r4, ip, r4, lsl r4 │ │ │ │ + sbcseq r4, ip, ip, lsr #17 │ │ │ │ + sbcseq r4, ip, r0, ror r3 │ │ │ │ + sbcseq lr, sp, r0, lsl #9 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - sbcseq r4, ip, r4, lsl #7 │ │ │ │ - smlalbbeq r3, r1, sl, r4 │ │ │ │ - sbcseq r4, ip, r0, lsl #16 │ │ │ │ - sbcseq r4, ip, r0, ror #5 │ │ │ │ - ldrheq r4, [ip], #96 @ 0x60 │ │ │ │ - smullseq r4, ip, r8, r8 │ │ │ │ - ldrsbeq r4, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r4, ip, r8, ror r3 │ │ │ │ + smlalbbeq r3, r1, r6, r4 │ │ │ │ + ldrsheq r4, [ip], #116 @ 0x74 │ │ │ │ + ldrsbeq r4, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r4, ip, r4, lsr #13 │ │ │ │ + sbcseq r4, ip, ip, lsl #17 │ │ │ │ + sbcseq r4, ip, ip, asr #11 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - sbcseq r4, ip, r0, lsr #20 │ │ │ │ - ldrheq r4, [ip], #156 @ 0x9c │ │ │ │ - ldrsheq r4, [ip], #20 │ │ │ │ - sbcseq r4, ip, ip, asr #3 │ │ │ │ - sbcseq r4, ip, r8, asr #24 │ │ │ │ - sbcseq r4, ip, r4, lsl ip │ │ │ │ - ldrdeq r7, [r0], #64 @ 0x40 @ │ │ │ │ - sbcseq r4, ip, r0, lsr #16 │ │ │ │ - ldrsbeq r4, [ip], #120 @ 0x78 │ │ │ │ - ldrheq r4, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r4, ip, r4, lsl sl │ │ │ │ + ldrheq r4, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r4, ip, r8, ror #3 │ │ │ │ sbcseq r4, ip, r0, asr #3 │ │ │ │ + sbcseq r4, ip, ip, lsr ip │ │ │ │ + sbcseq r4, ip, r8, lsl #24 │ │ │ │ + rsceq r7, r0, r4, asr #9 │ │ │ │ + sbcseq r4, ip, r4, lsl r8 │ │ │ │ + sbcseq r4, ip, ip, asr #15 │ │ │ │ + sbcseq r4, ip, r8, lsr #15 │ │ │ │ + ldrheq r4, [ip], #20 │ │ │ │ + sbcseq r4, ip, ip, lsr #2 │ │ │ │ + sbcseq r4, ip, r0, lsr fp │ │ │ │ + sbcseq r4, ip, r8, lsl #22 │ │ │ │ + sbcseq r4, ip, ip, lsl #9 │ │ │ │ + sbcseq r4, ip, r0, ror #8 │ │ │ │ + sbcseq r4, ip, ip, lsr #11 │ │ │ │ + sbcseq r4, ip, r4, lsl #11 │ │ │ │ + sbcseq r4, ip, ip, lsr #11 │ │ │ │ + sbcseq r4, ip, r0, lsl #11 │ │ │ │ + sbcseq pc, sl, r4, lsl pc @ │ │ │ │ + ldrheq r4, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r4, ip, r4, lsl #9 │ │ │ │ + sbcseq pc, sl, r0, asr #29 │ │ │ │ + sbcseq r4, ip, ip, ror #14 │ │ │ │ + sbcseq r4, ip, r4, asr #14 │ │ │ │ + ldrsheq r4, [ip], #60 @ 0x3c │ │ │ │ + ldrsheq r4, [ip], #108 @ 0x6c │ │ │ │ + ldrsbeq r4, [ip], #108 @ 0x6c │ │ │ │ + ldrheq r4, [ip], #32 │ │ │ │ + sbcseq r4, ip, r8, lsl #5 │ │ │ │ + sbcseq r3, ip, r0, lsr pc │ │ │ │ + sbcseq r3, ip, r0, lsl #30 │ │ │ │ + smullseq r4, ip, r4, r3 │ │ │ │ + sbcseq r4, ip, r8, ror #6 │ │ │ │ + sbcseq r3, ip, ip, ror #31 │ │ │ │ sbcseq r4, ip, r8, lsr r1 │ │ │ │ - sbcseq r4, ip, ip, lsr fp │ │ │ │ - sbcseq r4, ip, r4, lsl fp │ │ │ │ - smullseq r4, ip, r8, r4 │ │ │ │ - sbcseq r4, ip, ip, ror #8 │ │ │ │ - ldrheq r4, [ip], #88 @ 0x58 │ │ │ │ - smullseq r4, ip, r0, r5 │ │ │ │ - ldrheq r4, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r4, ip, ip, lsl #11 │ │ │ │ - sbcseq pc, sl, r0, lsr #30 │ │ │ │ - ldrheq r4, [ip], #60 @ 0x3c │ │ │ │ - smullseq r4, ip, r0, r4 │ │ │ │ - sbcseq pc, sl, ip, asr #29 │ │ │ │ - sbcseq r4, ip, r8, ror r7 │ │ │ │ - sbcseq r4, ip, r0, asr r7 │ │ │ │ - sbcseq r4, ip, r8, lsl #8 │ │ │ │ - sbcseq r4, ip, r8, lsl #14 │ │ │ │ - sbcseq r4, ip, r8, ror #13 │ │ │ │ - ldrheq r4, [ip], #44 @ 0x2c │ │ │ │ - smullseq r4, ip, r4, r2 │ │ │ │ - sbcseq r3, ip, ip, lsr pc │ │ │ │ + sbcseq r4, ip, r4, lsl r1 │ │ │ │ + sbcseq r4, ip, r4 │ │ │ │ + ldrsbeq r4, [ip], #4 │ │ │ │ + ldrheq r4, [ip], #0 │ │ │ │ + ldrsheq r3, [ip], #228 @ 0xe4 │ │ │ │ sbcseq r3, ip, ip, lsl #30 │ │ │ │ - sbcseq r4, ip, r0, lsr #7 │ │ │ │ - sbcseq r4, ip, r4, ror r3 │ │ │ │ - ldrsheq r3, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r4, ip, r4, asr #2 │ │ │ │ - sbcseq r4, ip, r0, lsr #2 │ │ │ │ - sbcseq r4, ip, r0, lsl r0 │ │ │ │ - sbcseq r4, ip, r0, ror #1 │ │ │ │ - ldrheq r4, [ip], #12 │ │ │ │ - sbcseq r3, ip, r0, lsl #30 │ │ │ │ - sbcseq r3, ip, r8, lsl pc │ │ │ │ - sbcseq r3, ip, ip, lsl #31 │ │ │ │ - sbcseq r4, ip, r8 │ │ │ │ - sbcseq r4, ip, ip │ │ │ │ - sbcseq r4, ip, r8 │ │ │ │ - sbcseq r3, ip, r0, ror #31 │ │ │ │ - sbcseq r3, ip, r8, lsr #31 │ │ │ │ - sbcseq r3, ip, r8, lsr #28 │ │ │ │ - sbcseq r3, ip, r0, ror #27 │ │ │ │ - ldrsbeq r3, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r3, ip, r0, lsl pc │ │ │ │ - sbcseq r3, ip, r0, ror #29 │ │ │ │ - ldrheq r3, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r3, ip, ip, lsr #28 │ │ │ │ + sbcseq r3, ip, r0, lsl #31 │ │ │ │ + ldrsheq r3, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r4, ip, r0 │ │ │ │ + ldrsheq r3, [ip], #252 @ 0xfc │ │ │ │ + ldrsbeq r3, [ip], #244 @ 0xf4 │ │ │ │ smullseq r3, ip, ip, pc @ │ │ │ │ - sbcseq pc, sl, r4, lsl #22 │ │ │ │ - sbcseq pc, sl, r8, ror #21 │ │ │ │ - sbcseq r4, ip, r4, asr #3 │ │ │ │ - ldrheq pc, [sl], #160 @ 0xa0 @ │ │ │ │ - smullseq pc, sl, r0, sl @ │ │ │ │ - sbcseq pc, sl, r0, ror sl @ │ │ │ │ - sbcseq pc, sl, r4, asr sl @ │ │ │ │ - sbcseq pc, sl, r4, lsr sl @ │ │ │ │ - sbcseq pc, sl, r4, lsl sl @ │ │ │ │ - ldrsheq pc, [sl], #148 @ 0x94 @ │ │ │ │ + sbcseq r3, ip, ip, lsl lr │ │ │ │ + ldrsbeq r3, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r3, ip, ip, asr #29 │ │ │ │ + sbcseq r3, ip, r4, lsl #30 │ │ │ │ + ldrsbeq r3, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r3, ip, r4, lsr #29 │ │ │ │ + sbcseq r3, ip, r0, lsr #28 │ │ │ │ + smullseq r3, ip, r0, pc @ │ │ │ │ + ldrsheq pc, [sl], #168 @ 0xa8 @ │ │ │ │ + ldrsbeq pc, [sl], #172 @ 0xac @ │ │ │ │ + ldrheq r4, [ip], #24 │ │ │ │ + sbcseq pc, sl, r4, lsr #21 │ │ │ │ + sbcseq pc, sl, r4, lsl #21 │ │ │ │ + sbcseq pc, sl, r4, ror #20 │ │ │ │ + sbcseq pc, sl, r8, asr #20 │ │ │ │ + sbcseq pc, sl, r8, lsr #20 │ │ │ │ + sbcseq pc, sl, r8, lsl #20 │ │ │ │ + sbcseq pc, sl, r8, ror #19 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-336] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-336] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ - ldr r2, [pc, #-360] @ 461c78 │ │ │ │ + ldr r2, [pc, #-360] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-412] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-412] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-452] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-452] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-480] @ 461c78 │ │ │ │ + ldr r2, [pc, #-480] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-528] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-528] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-556] @ 461c78 │ │ │ │ + ldr r2, [pc, #-556] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-608] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-608] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ - ldr r2, [pc, #-632] @ 461c78 │ │ │ │ + ldr r2, [pc, #-632] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-668] @ 461c78 │ │ │ │ + ldr r2, [pc, #-668] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-716] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-716] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-744] @ 461c78 │ │ │ │ + ldr r2, [pc, #-744] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-796] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-796] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ - ldr r2, [pc, #-820] @ 461c78 │ │ │ │ + ldr r2, [pc, #-820] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-856] @ 461c78 │ │ │ │ + ldr r2, [pc, #-856] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-908] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-908] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-952] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-952] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ - ldr r2, [pc, #-976] @ 461c78 │ │ │ │ + ldr r2, [pc, #-976] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-1012] @ 461c78 │ │ │ │ + ldr r2, [pc, #-1012] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-1060] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-1060] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-1088] @ 461c78 │ │ │ │ + ldr r2, [pc, #-1088] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ - ldr r2, [pc, #-1120] @ 461c78 │ │ │ │ + ldr r2, [pc, #-1120] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-1168] @ 461c78 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-1168] @ 461ca4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #-1228] @ 461c50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #-1228] @ 461c7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1240] @ 461c54 │ │ │ │ + ldr r2, [pc, #-1240] @ 461c80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-33554432 @ 0xfe000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1268] @ 461c58 │ │ │ │ + ldr r2, [pc, #-1268] @ 461c84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 46271c │ │ │ │ + beq 462748 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 462700 │ │ │ │ + beq 46272c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4624d4 │ │ │ │ - ldr r2, [pc, #-1308] @ 461c5c │ │ │ │ + beq 462500 │ │ │ │ + ldr r2, [pc, #-1308] @ 461c88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1332] @ 461c60 │ │ │ │ + ldr r2, [pc, #-1332] @ 461c8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 462404 │ │ │ │ + beq 462430 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4623e8 │ │ │ │ - ldr r2, [pc, #-1364] @ 461c64 │ │ │ │ + beq 462414 │ │ │ │ + ldr r2, [pc, #-1364] @ 461c90 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1392] @ 461c68 │ │ │ │ + ldr r2, [pc, #-1392] @ 461c94 │ │ │ │ and r5, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 462754 │ │ │ │ + beq 462780 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 462738 │ │ │ │ + beq 462764 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 461384 │ │ │ │ - ldr r2, [pc, #-1432] @ 461c6c │ │ │ │ + bne 4613b0 │ │ │ │ + ldr r2, [pc, #-1432] @ 461c98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1456] @ 461c70 │ │ │ │ + ldr r2, [pc, #-1456] @ 461c9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 462454 │ │ │ │ - ldr r2, [pc, #-1476] @ 461c74 │ │ │ │ + bne 462480 │ │ │ │ + ldr r2, [pc, #-1476] @ 461ca0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #16320 @ 0x3fc0 │ │ │ │ - ldr r2, [pc, #-1504] @ 461c78 │ │ │ │ + ldr r2, [pc, #-1504] @ 461ca4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 45ec50 │ │ │ │ - b 45e9bc │ │ │ │ - ldr r2, [pc, #-1528] @ 461c7c │ │ │ │ + beq 45ec7c │ │ │ │ + b 45e9e8 │ │ │ │ + ldr r2, [pc, #-1528] @ 461ca8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1548] @ 461c80 │ │ │ │ + ldr r3, [pc, #-1548] @ 461cac │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 462af4 │ │ │ │ + bhi 462b20 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1580] @ 461c84 │ │ │ │ + ldr r2, [pc, #-1580] @ 461cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 45f7c0 │ │ │ │ - ldr r2, [pc, #-1588] @ 461c88 │ │ │ │ + b 45f7ec │ │ │ │ + ldr r2, [pc, #-1588] @ 461cb4 │ │ │ │ and r5, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 462544 │ │ │ │ + beq 462570 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 462528 │ │ │ │ + beq 462554 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4625e4 │ │ │ │ - ldr r2, [pc, #-1628] @ 461c8c │ │ │ │ + beq 462610 │ │ │ │ + ldr r2, [pc, #-1628] @ 461cb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1652] @ 461c90 │ │ │ │ + ldr r2, [pc, #-1652] @ 461cbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1676] @ 461c94 │ │ │ │ + ldr r2, [pc, #-1676] @ 461cc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #1344 @ 0x540 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #12 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-1720] @ 461c98 │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-1720] @ 461cc4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ cmp r1, #2224 @ 0x8b0 │ │ │ │ - bcc 45ec50 │ │ │ │ + bcc 45ec7c │ │ │ │ sub r3, r1, #2224 @ 0x8b0 │ │ │ │ - ldr r2, [pc, #-1752] @ 461c98 │ │ │ │ + ldr r2, [pc, #-1752] @ 461cc4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ sub r3, r1, #2096 @ 0x830 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #8 │ │ │ │ - bhi 45ec50 │ │ │ │ - ldr r2, [pc, #-1800] @ 461c9c │ │ │ │ + bhi 45ec7c │ │ │ │ + ldr r2, [pc, #-1800] @ 461cc8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #-1816] @ 461ca0 │ │ │ │ + bne 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #-1816] @ 461ccc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1840] @ 461ca4 │ │ │ │ + ldr r2, [pc, #-1840] @ 461cd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1864] @ 461ca8 │ │ │ │ + ldr r2, [pc, #-1864] @ 461cd4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1888] @ 461cac │ │ │ │ + ldr r2, [pc, #-1888] @ 461cd8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1912] @ 461cb0 │ │ │ │ + ldr r2, [pc, #-1912] @ 461cdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1936] @ 461cb4 │ │ │ │ + ldr r2, [pc, #-1936] @ 461ce0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460170 │ │ │ │ - ldr r2, [pc, #-1956] @ 461cb8 │ │ │ │ + b 46019c │ │ │ │ + ldr r2, [pc, #-1956] @ 461ce4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1980] @ 461cbc │ │ │ │ + ldr r2, [pc, #-1980] @ 461ce8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2004] @ 461cc0 │ │ │ │ + ldr r2, [pc, #-2004] @ 461cec │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4603e4 │ │ │ │ - ldr r2, [pc, #-2024] @ 461cc4 │ │ │ │ + b 460410 │ │ │ │ + ldr r2, [pc, #-2024] @ 461cf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4603e4 │ │ │ │ - ldr r2, [pc, #-2044] @ 461cc8 │ │ │ │ + b 460410 │ │ │ │ + ldr r2, [pc, #-2044] @ 461cf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460c6c │ │ │ │ - ldr r2, [pc, #-2064] @ 461ccc │ │ │ │ + b 460c98 │ │ │ │ + ldr r2, [pc, #-2064] @ 461cf8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2088] @ 461cd0 │ │ │ │ + ldr r2, [pc, #-2088] @ 461cfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2112] @ 461cd4 │ │ │ │ + ldr r2, [pc, #-2112] @ 461d00 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2136] @ 461cd8 │ │ │ │ + ldr r2, [pc, #-2136] @ 461d04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2160] @ 461cdc │ │ │ │ + ldr r2, [pc, #-2160] @ 461d08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2184] @ 461ce0 │ │ │ │ + ldr r2, [pc, #-2184] @ 461d0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460f90 │ │ │ │ - ldr r2, [pc, #-2204] @ 461ce4 │ │ │ │ + b 460fbc │ │ │ │ + ldr r2, [pc, #-2204] @ 461d10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460f90 │ │ │ │ - ldr r2, [pc, #-2224] @ 461ce8 │ │ │ │ + b 460fbc │ │ │ │ + ldr r2, [pc, #-2224] @ 461d14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2248] @ 461cec │ │ │ │ + ldr r2, [pc, #-2248] @ 461d18 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2272] @ 461cf0 │ │ │ │ + ldr r2, [pc, #-2272] @ 461d1c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460f90 │ │ │ │ - ldr r2, [pc, #-2296] @ 461cf4 │ │ │ │ + b 460fbc │ │ │ │ + ldr r2, [pc, #-2296] @ 461d20 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2320] @ 461cf8 │ │ │ │ + ldr r2, [pc, #-2320] @ 461d24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2344] @ 461cfc │ │ │ │ + ldr r2, [pc, #-2344] @ 461d28 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2372] @ 461d00 │ │ │ │ + ldr r2, [pc, #-2372] @ 461d2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2396] @ 461d04 │ │ │ │ + ldr r2, [pc, #-2396] @ 461d30 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2420] @ 461d08 │ │ │ │ + ldr r2, [pc, #-2420] @ 461d34 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2444] @ 461d0c │ │ │ │ + ldr r2, [pc, #-2444] @ 461d38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2468] @ 461d10 │ │ │ │ + ldr r2, [pc, #-2468] @ 461d3c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2492] @ 461d14 │ │ │ │ + ldr r2, [pc, #-2492] @ 461d40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2516] @ 461d18 │ │ │ │ + ldr r2, [pc, #-2516] @ 461d44 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2540] @ 461d1c │ │ │ │ + ldr r2, [pc, #-2540] @ 461d48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2564] @ 461d20 │ │ │ │ + ldr r2, [pc, #-2564] @ 461d4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2588] @ 461d24 │ │ │ │ + ldr r2, [pc, #-2588] @ 461d50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2612] @ 461d28 │ │ │ │ + ldr r2, [pc, #-2612] @ 461d54 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #728 @ 0x2d8 │ │ │ │ - beq 45e9bc │ │ │ │ - b 45ec50 │ │ │ │ - ldr r2, [pc, #-2648] @ 461d2c │ │ │ │ + beq 45e9e8 │ │ │ │ + b 45ec7c │ │ │ │ + ldr r2, [pc, #-2648] @ 461d58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2672] @ 461d30 │ │ │ │ + ldr r2, [pc, #-2672] @ 461d5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2696] @ 461d34 │ │ │ │ + ldr r2, [pc, #-2696] @ 461d60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2720] @ 461d38 │ │ │ │ + ldr r2, [pc, #-2720] @ 461d64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2744] @ 461d3c │ │ │ │ + ldr r2, [pc, #-2744] @ 461d68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2768] @ 461d40 │ │ │ │ + ldr r2, [pc, #-2768] @ 461d6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2792] @ 461d44 │ │ │ │ + ldr r2, [pc, #-2792] @ 461d70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2816] @ 461d48 │ │ │ │ + ldr r2, [pc, #-2816] @ 461d74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2840] @ 461d4c │ │ │ │ + ldr r2, [pc, #-2840] @ 461d78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2864] @ 461d50 │ │ │ │ + ldr r2, [pc, #-2864] @ 461d7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2888] @ 461d54 │ │ │ │ + ldr r2, [pc, #-2888] @ 461d80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2912] @ 461d58 │ │ │ │ + ldr r2, [pc, #-2912] @ 461d84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2936] @ 461d5c │ │ │ │ + ldr r2, [pc, #-2936] @ 461d88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2960] @ 461d60 │ │ │ │ + ldr r2, [pc, #-2960] @ 461d8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2984] @ 461d64 │ │ │ │ + ldr r2, [pc, #-2984] @ 461d90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3008] @ 461d68 │ │ │ │ + ldr r2, [pc, #-3008] @ 461d94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3032] @ 461d6c │ │ │ │ + ldr r2, [pc, #-3032] @ 461d98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3056] @ 461d70 │ │ │ │ + ldr r2, [pc, #-3056] @ 461d9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3080] @ 461d74 │ │ │ │ + ldr r2, [pc, #-3080] @ 461da0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3104] @ 461d78 │ │ │ │ + ldr r2, [pc, #-3104] @ 461da4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3128] @ 461d7c │ │ │ │ + ldr r2, [pc, #-3128] @ 461da8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3152] @ 461d80 │ │ │ │ + ldr r2, [pc, #-3152] @ 461dac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3176] @ 461d84 │ │ │ │ + ldr r2, [pc, #-3176] @ 461db0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460cf0 │ │ │ │ - ldr r2, [pc, #-3200] @ 461d88 │ │ │ │ + b 460d1c │ │ │ │ + ldr r2, [pc, #-3200] @ 461db4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3228] @ 461d8c │ │ │ │ + ldr r2, [pc, #-3228] @ 461db8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46039c │ │ │ │ - ldr r2, [pc, #-3248] @ 461d90 │ │ │ │ + b 4603c8 │ │ │ │ + ldr r2, [pc, #-3248] @ 461dbc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3276] @ 461d94 │ │ │ │ + ldr r2, [pc, #-3276] @ 461dc0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3304] @ 461d98 │ │ │ │ + ldr r2, [pc, #-3304] @ 461dc4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 460a28 │ │ │ │ - ldr r2, [pc, #-3328] @ 461d9c │ │ │ │ + b 460a54 │ │ │ │ + ldr r2, [pc, #-3328] @ 461dc8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3356] @ 461da0 │ │ │ │ + ldr r2, [pc, #-3356] @ 461dcc │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3384] @ 461da4 │ │ │ │ + ldr r2, [pc, #-3384] @ 461dd0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3412] @ 461da8 │ │ │ │ + ldr r2, [pc, #-3412] @ 461dd4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2488] @ 4634d4 │ │ │ │ + ldr r3, [pc, #2488] @ 463500 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 4660f0 │ │ │ │ + bhi 46611c │ │ │ │ cmp r0, #13312 @ 0x3400 │ │ │ │ - bcc 462b5c │ │ │ │ - ldr r3, [pc, #2472] @ 4634d8 │ │ │ │ - ldr r2, [pc, #2472] @ 4634dc │ │ │ │ + bcc 462b88 │ │ │ │ + ldr r3, [pc, #2472] @ 463504 │ │ │ │ + ldr r2, [pc, #2472] @ 463508 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r0, r0, #13312 @ 0x3400 │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 462b50 │ │ │ │ + bhi 462b7c │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2440] @ 4634e0 │ │ │ │ + ldr r0, [pc, #2440] @ 46350c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4660e4 │ │ │ │ + beq 466110 │ │ │ │ sub r0, r0, #256 @ 0x100 │ │ │ │ lsl r3, r0, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #592 @ 0x250 │ │ │ │ - bhi 4660fc │ │ │ │ - ldr r3, [pc, #2404] @ 4634e4 │ │ │ │ + bhi 466128 │ │ │ │ + ldr r3, [pc, #2404] @ 463510 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #592 @ 0x250 │ │ │ │ - bhi 462b98 │ │ │ │ + bhi 462bc4 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2376] @ 4634e8 │ │ │ │ + ldr r0, [pc, #2376] @ 463514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 4634ec │ │ │ │ + ldr r0, [pc, #2368] @ 463518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 4634f0 │ │ │ │ + ldr r0, [pc, #2360] @ 46351c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 4634f4 │ │ │ │ + ldr r0, [pc, #2352] @ 463520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 4634f8 │ │ │ │ + ldr r0, [pc, #2344] @ 463524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 4634fc │ │ │ │ + ldr r0, [pc, #2336] @ 463528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 463500 │ │ │ │ + ldr r0, [pc, #2328] @ 46352c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 463504 │ │ │ │ + ldr r0, [pc, #2320] @ 463530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 463508 │ │ │ │ + ldr r0, [pc, #2312] @ 463534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 46350c │ │ │ │ + ldr r0, [pc, #2304] @ 463538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 463510 │ │ │ │ + ldr r0, [pc, #2296] @ 46353c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 463514 │ │ │ │ + ldr r0, [pc, #2288] @ 463540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 463518 │ │ │ │ + ldr r0, [pc, #2280] @ 463544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 46351c │ │ │ │ + ldr r0, [pc, #2272] @ 463548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 463520 │ │ │ │ + ldr r0, [pc, #2264] @ 46354c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 463524 │ │ │ │ + ldr r0, [pc, #2256] @ 463550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 463528 │ │ │ │ + ldr r0, [pc, #2248] @ 463554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 46352c │ │ │ │ + ldr r0, [pc, #2240] @ 463558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 463530 │ │ │ │ + ldr r0, [pc, #2232] @ 46355c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 463534 │ │ │ │ + ldr r0, [pc, #2224] @ 463560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 463538 │ │ │ │ + ldr r0, [pc, #2216] @ 463564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 46353c │ │ │ │ + ldr r0, [pc, #2208] @ 463568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 463540 │ │ │ │ + ldr r0, [pc, #2200] @ 46356c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 463544 │ │ │ │ + ldr r0, [pc, #2192] @ 463570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 463548 │ │ │ │ + ldr r0, [pc, #2184] @ 463574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 46354c │ │ │ │ + ldr r0, [pc, #2176] @ 463578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 463550 │ │ │ │ + ldr r0, [pc, #2168] @ 46357c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 463554 │ │ │ │ + ldr r0, [pc, #2160] @ 463580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 463558 │ │ │ │ + ldr r0, [pc, #2152] @ 463584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 46355c │ │ │ │ + ldr r0, [pc, #2144] @ 463588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 463560 │ │ │ │ + ldr r0, [pc, #2136] @ 46358c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 463564 │ │ │ │ + ldr r0, [pc, #2128] @ 463590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 463568 │ │ │ │ + ldr r0, [pc, #2120] @ 463594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 46356c │ │ │ │ + ldr r0, [pc, #2112] @ 463598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 463570 │ │ │ │ + ldr r0, [pc, #2104] @ 46359c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 463574 │ │ │ │ + ldr r0, [pc, #2096] @ 4635a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 463578 │ │ │ │ + ldr r0, [pc, #2088] @ 4635a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 46357c │ │ │ │ + ldr r0, [pc, #2080] @ 4635a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 463580 │ │ │ │ + ldr r0, [pc, #2072] @ 4635ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 463584 │ │ │ │ + ldr r0, [pc, #2064] @ 4635b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 463588 │ │ │ │ + ldr r0, [pc, #2056] @ 4635b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 46358c │ │ │ │ + ldr r0, [pc, #2048] @ 4635b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 463590 │ │ │ │ + ldr r0, [pc, #2040] @ 4635bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 463594 │ │ │ │ + ldr r0, [pc, #2032] @ 4635c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 463598 │ │ │ │ + ldr r0, [pc, #2024] @ 4635c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 46359c │ │ │ │ + ldr r0, [pc, #2016] @ 4635c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 4635a0 │ │ │ │ + ldr r0, [pc, #2008] @ 4635cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 4635a4 │ │ │ │ + ldr r0, [pc, #2000] @ 4635d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 4635a8 │ │ │ │ + ldr r0, [pc, #1992] @ 4635d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 4635ac │ │ │ │ + ldr r0, [pc, #1984] @ 4635d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 4635b0 │ │ │ │ + ldr r0, [pc, #1976] @ 4635dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 4635b4 │ │ │ │ + ldr r0, [pc, #1968] @ 4635e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 4635b8 │ │ │ │ + ldr r0, [pc, #1960] @ 4635e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 4635bc │ │ │ │ + ldr r0, [pc, #1952] @ 4635e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 4635c0 │ │ │ │ + ldr r0, [pc, #1944] @ 4635ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 4635c4 │ │ │ │ + ldr r0, [pc, #1936] @ 4635f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 4635c8 │ │ │ │ + ldr r0, [pc, #1928] @ 4635f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4635cc │ │ │ │ + ldr r0, [pc, #1920] @ 4635f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4635d0 │ │ │ │ + ldr r0, [pc, #1912] @ 4635fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 4635d4 │ │ │ │ + ldr r0, [pc, #1904] @ 463600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 4635d8 │ │ │ │ + ldr r0, [pc, #1896] @ 463604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 4635dc │ │ │ │ + ldr r0, [pc, #1888] @ 463608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 4635e0 │ │ │ │ + ldr r0, [pc, #1880] @ 46360c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 4635e4 │ │ │ │ + ldr r0, [pc, #1872] @ 463610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 4635e8 │ │ │ │ + ldr r0, [pc, #1864] @ 463614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 4635ec │ │ │ │ + ldr r0, [pc, #1856] @ 463618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 4635f0 │ │ │ │ + ldr r0, [pc, #1848] @ 46361c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 4635f4 │ │ │ │ + ldr r0, [pc, #1840] @ 463620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 4635f8 │ │ │ │ + ldr r0, [pc, #1832] @ 463624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 4635fc │ │ │ │ + ldr r0, [pc, #1824] @ 463628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 463600 │ │ │ │ + ldr r0, [pc, #1816] @ 46362c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 463604 │ │ │ │ + ldr r0, [pc, #1808] @ 463630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 463608 │ │ │ │ + ldr r0, [pc, #1800] @ 463634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 46360c │ │ │ │ + ldr r0, [pc, #1792] @ 463638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 463610 │ │ │ │ + ldr r0, [pc, #1784] @ 46363c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 463614 │ │ │ │ + ldr r0, [pc, #1776] @ 463640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 463618 │ │ │ │ + ldr r0, [pc, #1768] @ 463644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 46361c │ │ │ │ + ldr r0, [pc, #1760] @ 463648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 463620 │ │ │ │ + ldr r0, [pc, #1752] @ 46364c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 463624 │ │ │ │ + ldr r0, [pc, #1744] @ 463650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 463628 │ │ │ │ + ldr r0, [pc, #1736] @ 463654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 46362c │ │ │ │ + ldr r0, [pc, #1728] @ 463658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 463630 │ │ │ │ + ldr r0, [pc, #1720] @ 46365c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 463634 │ │ │ │ + ldr r0, [pc, #1712] @ 463660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 463638 │ │ │ │ + ldr r0, [pc, #1704] @ 463664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 46363c │ │ │ │ + ldr r0, [pc, #1696] @ 463668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 463640 │ │ │ │ + ldr r0, [pc, #1688] @ 46366c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 463644 │ │ │ │ + ldr r0, [pc, #1680] @ 463670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 463648 │ │ │ │ + ldr r0, [pc, #1672] @ 463674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 46364c │ │ │ │ + ldr r0, [pc, #1664] @ 463678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 463650 │ │ │ │ + ldr r0, [pc, #1656] @ 46367c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 463654 │ │ │ │ + ldr r0, [pc, #1648] @ 463680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 463658 │ │ │ │ + ldr r0, [pc, #1640] @ 463684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 46365c │ │ │ │ + ldr r0, [pc, #1632] @ 463688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 463660 │ │ │ │ + ldr r0, [pc, #1624] @ 46368c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 463664 │ │ │ │ + ldr r0, [pc, #1616] @ 463690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 463668 │ │ │ │ + ldr r0, [pc, #1608] @ 463694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 46366c │ │ │ │ + ldr r0, [pc, #1600] @ 463698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 463670 │ │ │ │ + ldr r0, [pc, #1592] @ 46369c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 463674 │ │ │ │ + ldr r0, [pc, #1584] @ 4636a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 463678 │ │ │ │ + ldr r0, [pc, #1576] @ 4636a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 46367c │ │ │ │ + ldr r0, [pc, #1568] @ 4636a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 463680 │ │ │ │ + ldr r0, [pc, #1560] @ 4636ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 463684 │ │ │ │ + ldr r0, [pc, #1552] @ 4636b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 463688 │ │ │ │ + ldr r0, [pc, #1544] @ 4636b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 46368c │ │ │ │ + ldr r0, [pc, #1536] @ 4636b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 463690 │ │ │ │ + ldr r0, [pc, #1528] @ 4636bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 463694 │ │ │ │ + ldr r0, [pc, #1520] @ 4636c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 463698 │ │ │ │ + ldr r0, [pc, #1512] @ 4636c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 46369c │ │ │ │ + ldr r0, [pc, #1504] @ 4636c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 4636a0 │ │ │ │ + ldr r0, [pc, #1496] @ 4636cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 4636a4 │ │ │ │ + ldr r0, [pc, #1488] @ 4636d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 4636a8 │ │ │ │ + ldr r0, [pc, #1480] @ 4636d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 4636ac │ │ │ │ + ldr r0, [pc, #1472] @ 4636d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 4636b0 │ │ │ │ + ldr r0, [pc, #1464] @ 4636dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 4636b4 │ │ │ │ + ldr r0, [pc, #1456] @ 4636e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 4636b8 │ │ │ │ + ldr r0, [pc, #1448] @ 4636e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 4636bc │ │ │ │ + ldr r0, [pc, #1440] @ 4636e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 4636c0 │ │ │ │ + ldr r0, [pc, #1432] @ 4636ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 4636c4 │ │ │ │ + ldr r0, [pc, #1424] @ 4636f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 4636c8 │ │ │ │ + ldr r0, [pc, #1416] @ 4636f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4636cc │ │ │ │ + ldr r0, [pc, #1408] @ 4636f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4636d0 │ │ │ │ + ldr r0, [pc, #1400] @ 4636fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 4636d4 │ │ │ │ + ldr r0, [pc, #1392] @ 463700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 4636d8 │ │ │ │ + ldr r0, [pc, #1384] @ 463704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 4636dc │ │ │ │ + ldr r0, [pc, #1376] @ 463708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 4636e0 │ │ │ │ + ldr r0, [pc, #1368] @ 46370c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 4636e4 │ │ │ │ + ldr r0, [pc, #1360] @ 463710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 4636e8 │ │ │ │ + ldr r0, [pc, #1352] @ 463714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 4636ec │ │ │ │ + ldr r0, [pc, #1344] @ 463718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 4636f0 │ │ │ │ + ldr r0, [pc, #1336] @ 46371c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 4636f4 │ │ │ │ + ldr r0, [pc, #1328] @ 463720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 4636f8 │ │ │ │ + ldr r0, [pc, #1320] @ 463724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 4636fc │ │ │ │ + ldr r0, [pc, #1312] @ 463728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 463700 │ │ │ │ + ldr r0, [pc, #1304] @ 46372c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 463704 │ │ │ │ + ldr r0, [pc, #1296] @ 463730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 463708 │ │ │ │ + ldr r0, [pc, #1288] @ 463734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 46370c │ │ │ │ + ldr r0, [pc, #1280] @ 463738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 463710 │ │ │ │ + ldr r0, [pc, #1272] @ 46373c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 463714 │ │ │ │ + ldr r0, [pc, #1264] @ 463740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 463718 │ │ │ │ + ldr r0, [pc, #1256] @ 463744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 46371c │ │ │ │ + ldr r0, [pc, #1248] @ 463748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 463720 │ │ │ │ + ldr r0, [pc, #1240] @ 46374c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 463724 │ │ │ │ + ldr r0, [pc, #1232] @ 463750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 463728 │ │ │ │ + ldr r0, [pc, #1224] @ 463754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 46372c │ │ │ │ + ldr r0, [pc, #1216] @ 463758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 463730 │ │ │ │ + ldr r0, [pc, #1208] @ 46375c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 463734 │ │ │ │ + ldr r0, [pc, #1200] @ 463760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 463738 │ │ │ │ + ldr r0, [pc, #1192] @ 463764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 46373c │ │ │ │ + ldr r0, [pc, #1184] @ 463768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 463740 │ │ │ │ + ldr r0, [pc, #1176] @ 46376c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 463744 │ │ │ │ + ldr r0, [pc, #1168] @ 463770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 463748 │ │ │ │ + ldr r0, [pc, #1160] @ 463774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 46374c │ │ │ │ + ldr r0, [pc, #1152] @ 463778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 463750 │ │ │ │ + ldr r0, [pc, #1144] @ 46377c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 463754 │ │ │ │ + ldr r0, [pc, #1136] @ 463780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 463758 │ │ │ │ + ldr r0, [pc, #1128] @ 463784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 46375c │ │ │ │ + ldr r0, [pc, #1120] @ 463788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 463760 │ │ │ │ + ldr r0, [pc, #1112] @ 46378c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 463764 │ │ │ │ + ldr r0, [pc, #1104] @ 463790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 463768 │ │ │ │ + ldr r0, [pc, #1096] @ 463794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 46376c │ │ │ │ + ldr r0, [pc, #1088] @ 463798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 463770 │ │ │ │ + ldr r0, [pc, #1080] @ 46379c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 463774 │ │ │ │ + ldr r0, [pc, #1072] @ 4637a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 463778 │ │ │ │ + ldr r0, [pc, #1064] @ 4637a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 46377c │ │ │ │ + ldr r0, [pc, #1056] @ 4637a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 463780 │ │ │ │ + ldr r0, [pc, #1048] @ 4637ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 463784 │ │ │ │ + ldr r0, [pc, #1040] @ 4637b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 463788 │ │ │ │ + ldr r0, [pc, #1032] @ 4637b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 46378c │ │ │ │ + ldr r0, [pc, #1024] @ 4637b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 463790 │ │ │ │ + ldr r0, [pc, #1016] @ 4637bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 463794 │ │ │ │ + ldr r0, [pc, #1008] @ 4637c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 463798 │ │ │ │ + ldr r0, [pc, #1000] @ 4637c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 46379c │ │ │ │ + ldr r0, [pc, #992] @ 4637c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 4637a0 │ │ │ │ + ldr r0, [pc, #984] @ 4637cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 4637a4 │ │ │ │ + ldr r0, [pc, #976] @ 4637d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 4637a8 │ │ │ │ + ldr r0, [pc, #968] @ 4637d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 4637ac │ │ │ │ + ldr r0, [pc, #960] @ 4637d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 4637b0 │ │ │ │ + ldr r0, [pc, #952] @ 4637dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 4637b4 │ │ │ │ + ldr r0, [pc, #944] @ 4637e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 4637b8 │ │ │ │ + ldr r0, [pc, #936] @ 4637e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 4637bc │ │ │ │ + ldr r0, [pc, #928] @ 4637e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 4637c0 │ │ │ │ + ldr r0, [pc, #920] @ 4637ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 4637c4 │ │ │ │ + ldr r0, [pc, #912] @ 4637f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 4637c8 │ │ │ │ + ldr r0, [pc, #904] @ 4637f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4637cc │ │ │ │ + ldr r0, [pc, #896] @ 4637f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4637d0 │ │ │ │ + ldr r0, [pc, #888] @ 4637fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 4637d4 │ │ │ │ + ldr r0, [pc, #880] @ 463800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 4637d8 │ │ │ │ + ldr r0, [pc, #872] @ 463804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 4637dc │ │ │ │ + ldr r0, [pc, #864] @ 463808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 4637e0 │ │ │ │ + ldr r0, [pc, #856] @ 46380c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 4637e4 │ │ │ │ + ldr r0, [pc, #848] @ 463810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 4637e8 │ │ │ │ + ldr r0, [pc, #840] @ 463814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4637ec │ │ │ │ + ldr r0, [pc, #832] @ 463818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4637f0 │ │ │ │ + ldr r0, [pc, #824] @ 46381c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4637f4 │ │ │ │ + ldr r0, [pc, #816] @ 463820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #808] @ 4637f8 │ │ │ │ + ldr r0, [pc, #808] @ 463824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - strdeq r2, [r1, #-176] @ 0xffffff50 │ │ │ │ + smlaltteq r2, r1, ip, fp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smullseq ip, fp, ip, r9 │ │ │ │ - @ instruction: 0x0141439e │ │ │ │ - sbcseq ip, fp, r4, asr r9 │ │ │ │ - sbcseq sl, ip, r4, lsr #19 │ │ │ │ - sbcseq r8, ip, r0, asr #27 │ │ │ │ - sbcseq sl, ip, r0, ror r9 │ │ │ │ - sbcseq r8, ip, ip, lsl #27 │ │ │ │ - sbcseq sl, ip, ip, lsr r9 │ │ │ │ - sbcseq r8, ip, r8, asr sp │ │ │ │ - sbcseq sl, ip, r8, lsl #18 │ │ │ │ - sbcseq r8, ip, r4, lsr #26 │ │ │ │ - ldrsbeq sl, [ip], #132 @ 0x84 │ │ │ │ - ldrsheq r8, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq sl, ip, r0, lsr #17 │ │ │ │ - ldrheq r8, [ip], #204 @ 0xcc │ │ │ │ - sbcseq sl, ip, ip, ror #16 │ │ │ │ - sbcseq r8, ip, r8, lsl #25 │ │ │ │ - sbcseq sl, ip, r8, lsr r8 │ │ │ │ - sbcseq r8, ip, r4, asr ip │ │ │ │ - sbcseq sl, ip, r4, lsl #16 │ │ │ │ - sbcseq r8, ip, r0, lsr #24 │ │ │ │ - ldrsbeq sl, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r8, ip, ip, ror #23 │ │ │ │ - smullseq sl, ip, ip, r7 │ │ │ │ - ldrheq r8, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq sl, ip, r8, ror #14 │ │ │ │ - sbcseq r8, ip, r4, lsl #23 │ │ │ │ - sbcseq sl, ip, r4, lsr r7 │ │ │ │ - sbcseq r8, ip, r0, asr fp │ │ │ │ - sbcseq sl, ip, r0, lsl #14 │ │ │ │ - sbcseq r8, ip, ip, lsl fp │ │ │ │ - sbcseq sl, ip, ip, asr #13 │ │ │ │ - sbcseq r8, ip, r8, ror #21 │ │ │ │ - smullseq sl, ip, r8, r6 │ │ │ │ - ldrheq r8, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq sl, ip, r4, ror #12 │ │ │ │ - sbcseq r8, ip, r0, lsl #21 │ │ │ │ - sbcseq sl, ip, r0, lsr r6 │ │ │ │ - sbcseq r8, ip, ip, asr #20 │ │ │ │ - ldrsheq sl, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r8, ip, r8, lsl sl │ │ │ │ - sbcseq sl, ip, r8, asr #11 │ │ │ │ - sbcseq r8, ip, r4, ror #19 │ │ │ │ - smullseq sl, ip, r4, r5 │ │ │ │ - ldrheq r8, [ip], #144 @ 0x90 │ │ │ │ - sbcseq sl, ip, r0, ror #10 │ │ │ │ - sbcseq r8, ip, ip, ror r9 │ │ │ │ - sbcseq sl, ip, ip, lsr #10 │ │ │ │ - sbcseq r8, ip, r8, asr #18 │ │ │ │ - ldrsheq sl, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r8, ip, r4, lsl r9 │ │ │ │ - sbcseq sl, ip, r4, asr #9 │ │ │ │ - sbcseq r8, ip, r0, ror #17 │ │ │ │ - smullseq sl, ip, r0, r4 │ │ │ │ - sbcseq r8, ip, ip, lsr #17 │ │ │ │ - sbcseq sl, ip, ip, asr r4 │ │ │ │ - sbcseq r8, ip, r8, ror r8 │ │ │ │ - sbcseq sl, ip, r8, lsr #8 │ │ │ │ - sbcseq r8, ip, r4, asr #16 │ │ │ │ - ldrsheq sl, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r8, ip, r0, lsl r8 │ │ │ │ - sbcseq sl, ip, r0, asr #7 │ │ │ │ - ldrsbeq r8, [ip], #124 @ 0x7c │ │ │ │ - sbcseq sl, ip, ip, lsl #7 │ │ │ │ - sbcseq r8, ip, r8, lsr #15 │ │ │ │ - sbcseq sl, ip, r8, asr r3 │ │ │ │ - sbcseq r8, ip, r4, ror r7 │ │ │ │ - sbcseq sl, ip, r4, lsr #6 │ │ │ │ - sbcseq r8, ip, r0, asr #14 │ │ │ │ - ldrsheq sl, [ip], #32 │ │ │ │ - sbcseq r8, ip, ip, lsl #14 │ │ │ │ - ldrheq sl, [ip], #44 @ 0x2c │ │ │ │ - ldrsbeq r8, [ip], #104 @ 0x68 │ │ │ │ - sbcseq sl, ip, r8, lsl #5 │ │ │ │ - sbcseq r8, ip, r4, lsr #13 │ │ │ │ - sbcseq sl, ip, r4, asr r2 │ │ │ │ - sbcseq r8, ip, r0, ror r6 │ │ │ │ - sbcseq sl, ip, r0, lsr #4 │ │ │ │ - sbcseq r8, ip, ip, lsr r6 │ │ │ │ - sbcseq sl, ip, ip, ror #3 │ │ │ │ - sbcseq r8, ip, r8, lsl #12 │ │ │ │ - ldrheq sl, [ip], #24 │ │ │ │ - ldrsbeq r8, [ip], #84 @ 0x54 │ │ │ │ - sbcseq sl, ip, r4, lsl #3 │ │ │ │ - sbcseq r8, ip, r0, lsr #11 │ │ │ │ - sbcseq sl, ip, r0, asr r1 │ │ │ │ - sbcseq r8, ip, ip, ror #10 │ │ │ │ - sbcseq sl, ip, ip, lsl r1 │ │ │ │ - sbcseq r8, ip, r8, lsr r5 │ │ │ │ - sbcseq sl, ip, r8, ror #1 │ │ │ │ - sbcseq r8, ip, r4, lsl #10 │ │ │ │ - ldrheq sl, [ip], #4 │ │ │ │ - ldrsbeq r8, [ip], #64 @ 0x40 │ │ │ │ - sbcseq sl, ip, r0, lsl #1 │ │ │ │ - smullseq r8, ip, ip, r4 │ │ │ │ - sbcseq sl, ip, ip, asr #32 │ │ │ │ - sbcseq r8, ip, r8, ror #8 │ │ │ │ - sbcseq sl, ip, r8, lsl r0 │ │ │ │ - sbcseq r8, ip, r4, lsr r4 │ │ │ │ - sbcseq r9, ip, r4, ror #31 │ │ │ │ - sbcseq r8, ip, r0, lsl #8 │ │ │ │ - ldrheq r9, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r8, ip, ip, asr #7 │ │ │ │ - sbcseq r9, ip, ip, ror pc │ │ │ │ - smullseq r8, ip, r8, r3 │ │ │ │ - sbcseq r9, ip, r8, asr #30 │ │ │ │ - sbcseq r8, ip, r4, ror #6 │ │ │ │ - sbcseq r9, ip, r4, lsl pc │ │ │ │ - sbcseq r8, ip, r0, lsr r3 │ │ │ │ - sbcseq r9, ip, r0, ror #29 │ │ │ │ - ldrsheq r8, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r9, ip, ip, lsr #29 │ │ │ │ - sbcseq r8, ip, r8, asr #5 │ │ │ │ - sbcseq r9, ip, r8, ror lr │ │ │ │ - smullseq r8, ip, r4, r2 │ │ │ │ - sbcseq r9, ip, r4, asr #28 │ │ │ │ - sbcseq r8, ip, r0, ror #4 │ │ │ │ - sbcseq r9, ip, r0, lsl lr │ │ │ │ - sbcseq r8, ip, ip, lsr #4 │ │ │ │ - ldrsbeq r9, [ip], #220 @ 0xdc │ │ │ │ - ldrsheq r8, [ip], #24 │ │ │ │ - sbcseq r9, ip, r8, lsr #27 │ │ │ │ - sbcseq r8, ip, r4, asr #3 │ │ │ │ - sbcseq r9, ip, r4, ror sp │ │ │ │ - smullseq r8, ip, r0, r1 │ │ │ │ - sbcseq r9, ip, r0, asr #26 │ │ │ │ - sbcseq r8, ip, ip, asr r1 │ │ │ │ - sbcseq r9, ip, ip, lsl #26 │ │ │ │ - sbcseq r8, ip, r8, lsr #2 │ │ │ │ - ldrsbeq r9, [ip], #200 @ 0xc8 │ │ │ │ - ldrsheq r8, [ip], #4 │ │ │ │ - sbcseq r9, ip, r4, lsr #25 │ │ │ │ - sbcseq r8, ip, r0, asr #1 │ │ │ │ - sbcseq r9, ip, r0, ror ip │ │ │ │ - sbcseq r8, ip, ip, lsl #1 │ │ │ │ - sbcseq r9, ip, ip, lsr ip │ │ │ │ - sbcseq r8, ip, r8, asr r0 │ │ │ │ - sbcseq r9, ip, r8, lsl #24 │ │ │ │ - sbcseq r8, ip, r4, lsr #32 │ │ │ │ - ldrsbeq r9, [ip], #180 @ 0xb4 │ │ │ │ - ldrsheq r7, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r9, ip, r0, lsr #23 │ │ │ │ - ldrheq r7, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r9, ip, ip, ror #22 │ │ │ │ - sbcseq r7, ip, r8, lsl #31 │ │ │ │ - sbcseq r9, ip, r8, lsr fp │ │ │ │ - sbcseq r7, ip, r4, asr pc │ │ │ │ - sbcseq r9, ip, r4, lsl #22 │ │ │ │ - sbcseq r7, ip, r0, lsr #30 │ │ │ │ - ldrsbeq r9, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r7, ip, ip, ror #29 │ │ │ │ - smullseq r9, ip, ip, sl │ │ │ │ - ldrheq r7, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r9, ip, r8, ror #20 │ │ │ │ - sbcseq r7, ip, r4, lsl #29 │ │ │ │ - sbcseq r9, ip, r4, lsr sl │ │ │ │ - sbcseq r7, ip, r0, asr lr │ │ │ │ - sbcseq r9, ip, r0, lsl #20 │ │ │ │ - sbcseq r7, ip, ip, lsl lr │ │ │ │ - sbcseq r9, ip, ip, asr #19 │ │ │ │ - sbcseq r7, ip, r8, ror #27 │ │ │ │ - smullseq r9, ip, r8, r9 │ │ │ │ - ldrheq r7, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r9, ip, r4, ror #18 │ │ │ │ - sbcseq r7, ip, r0, lsl #27 │ │ │ │ - sbcseq r9, ip, r0, lsr r9 │ │ │ │ - sbcseq r7, ip, ip, asr #26 │ │ │ │ - ldrsheq r9, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r7, ip, r8, lsl sp │ │ │ │ - sbcseq r9, ip, r8, asr #17 │ │ │ │ - sbcseq r7, ip, r4, ror #25 │ │ │ │ - smullseq r9, ip, r4, r8 │ │ │ │ - ldrheq r7, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r9, ip, r0, ror #16 │ │ │ │ - sbcseq r7, ip, ip, ror ip │ │ │ │ - sbcseq r9, ip, ip, lsr #16 │ │ │ │ - sbcseq r7, ip, r8, asr #24 │ │ │ │ - ldrsheq r9, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r7, ip, r4, lsl ip │ │ │ │ - sbcseq r9, ip, r4, asr #15 │ │ │ │ - sbcseq r7, ip, r0, ror #23 │ │ │ │ - smullseq r9, ip, r0, r7 │ │ │ │ - sbcseq r7, ip, ip, lsr #23 │ │ │ │ - sbcseq r9, ip, ip, asr r7 │ │ │ │ - sbcseq r7, ip, r8, ror fp │ │ │ │ - sbcseq r9, ip, r8, lsr #14 │ │ │ │ - sbcseq r7, ip, r4, asr #22 │ │ │ │ - ldrsheq r9, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r7, ip, r0, lsl fp │ │ │ │ - sbcseq r9, ip, r0, asr #13 │ │ │ │ - ldrsbeq r7, [ip], #172 @ 0xac │ │ │ │ - sbcseq r9, ip, ip, lsl #13 │ │ │ │ - sbcseq r7, ip, r8, lsr #21 │ │ │ │ - sbcseq r9, ip, r8, asr r6 │ │ │ │ - sbcseq r7, ip, r4, ror sl │ │ │ │ - sbcseq r9, ip, r4, lsr #12 │ │ │ │ - sbcseq r7, ip, r0, asr #20 │ │ │ │ - ldrsheq r9, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r7, ip, ip, lsl #20 │ │ │ │ - sbcseq r8, ip, r0, ror #30 │ │ │ │ - sbcseq r7, ip, ip, ror r3 │ │ │ │ - sbcseq r8, ip, ip, lsr #30 │ │ │ │ - sbcseq r7, ip, r8, asr #6 │ │ │ │ - ldrsheq r8, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ - sbcseq r8, ip, r4, asr #29 │ │ │ │ - sbcseq r7, ip, r0, ror #5 │ │ │ │ - smullseq r8, ip, r0, lr │ │ │ │ - sbcseq r7, ip, ip, lsr #5 │ │ │ │ - sbcseq r8, ip, ip, asr lr │ │ │ │ - sbcseq r7, ip, r8, ror r2 │ │ │ │ - sbcseq r8, ip, r8, lsr #28 │ │ │ │ - sbcseq r7, ip, r4, asr #4 │ │ │ │ - ldrsheq r8, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r7, ip, r0, lsl r2 │ │ │ │ - sbcseq r8, ip, r0, asr #27 │ │ │ │ - ldrsbeq r7, [ip], #28 │ │ │ │ - sbcseq r8, ip, ip, lsl #27 │ │ │ │ - sbcseq r7, ip, r8, lsr #3 │ │ │ │ - sbcseq r8, ip, r8, asr sp │ │ │ │ - sbcseq r7, ip, r4, ror r1 │ │ │ │ - sbcseq r8, ip, r4, lsr #26 │ │ │ │ - sbcseq r7, ip, r0, asr #2 │ │ │ │ - ldrsheq r8, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r7, ip, ip, lsl #2 │ │ │ │ - ldrheq r8, [ip], #204 @ 0xcc │ │ │ │ - ldrsbeq r7, [ip], #8 │ │ │ │ - sbcseq r8, ip, r8, lsl #25 │ │ │ │ - sbcseq r7, ip, r4, lsr #1 │ │ │ │ - sbcseq r8, ip, r4, asr ip │ │ │ │ - sbcseq r7, ip, r0, ror r0 │ │ │ │ - sbcseq r8, ip, r0, lsr #24 │ │ │ │ - sbcseq r7, ip, ip, lsr r0 │ │ │ │ - sbcseq r8, ip, ip, ror #23 │ │ │ │ - sbcseq r7, ip, r8 │ │ │ │ - ldrheq r8, [ip], #184 @ 0xb8 │ │ │ │ - ldrsbeq r6, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r8, ip, r4, lsl #23 │ │ │ │ - sbcseq r6, ip, r0, lsr #31 │ │ │ │ - sbcseq r8, ip, r0, asr fp │ │ │ │ - sbcseq r6, ip, ip, ror #30 │ │ │ │ - sbcseq r8, ip, ip, lsl fp │ │ │ │ - sbcseq r6, ip, r8, lsr pc │ │ │ │ - sbcseq r8, ip, r8, ror #21 │ │ │ │ - sbcseq r6, ip, r4, lsl #30 │ │ │ │ - ldrheq r8, [ip], #164 @ 0xa4 │ │ │ │ - ldrsbeq r6, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r8, ip, r0, lsl #21 │ │ │ │ - smullseq r6, ip, ip, lr │ │ │ │ - sbcseq r8, ip, ip, asr #20 │ │ │ │ - sbcseq r6, ip, r8, ror #28 │ │ │ │ - sbcseq r8, ip, r8, lsl sl │ │ │ │ - sbcseq r6, ip, r4, lsr lr │ │ │ │ - sbcseq r8, ip, r4, ror #19 │ │ │ │ - sbcseq r6, ip, r0, lsl #28 │ │ │ │ - ldrheq r8, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r6, ip, ip, asr #27 │ │ │ │ - sbcseq r8, ip, ip, ror r9 │ │ │ │ - smullseq r6, ip, r8, sp │ │ │ │ - sbcseq r8, ip, r8, asr #18 │ │ │ │ - sbcseq r6, ip, r4, ror #26 │ │ │ │ - sbcseq r8, ip, r4, lsl r9 │ │ │ │ - sbcseq r6, ip, r0, lsr sp │ │ │ │ - sbcseq r8, ip, r0, ror #17 │ │ │ │ - ldrsheq r6, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r8, ip, ip, lsr #17 │ │ │ │ - sbcseq r6, ip, r8, asr #25 │ │ │ │ - sbcseq r8, ip, r8, ror r8 │ │ │ │ - smullseq r6, ip, r4, ip │ │ │ │ - sbcseq r8, ip, r4, asr #16 │ │ │ │ - sbcseq r6, ip, r0, ror #24 │ │ │ │ - sbcseq r8, ip, r0, lsl r8 │ │ │ │ - sbcseq r6, ip, ip, lsr #24 │ │ │ │ - ldrsbeq r8, [ip], #124 @ 0x7c │ │ │ │ - ldrsheq r6, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r8, ip, r8, lsr #15 │ │ │ │ - sbcseq r6, ip, r4, asr #23 │ │ │ │ - sbcseq r8, ip, r4, ror r7 │ │ │ │ - smullseq r6, ip, r0, fp │ │ │ │ - sbcseq r8, ip, r0, asr #14 │ │ │ │ - sbcseq r6, ip, ip, asr fp │ │ │ │ - sbcseq r8, ip, ip, lsl #14 │ │ │ │ - sbcseq r6, ip, r8, lsr #22 │ │ │ │ - ldrsbeq r8, [ip], #104 @ 0x68 │ │ │ │ - ldrsheq r6, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r8, ip, r4, lsr #13 │ │ │ │ - sbcseq r6, ip, r0, asr #21 │ │ │ │ - sbcseq r8, ip, r0, ror r6 │ │ │ │ - sbcseq r6, ip, ip, lsl #21 │ │ │ │ - sbcseq r8, ip, ip, lsr r6 │ │ │ │ - sbcseq r6, ip, r8, asr sl │ │ │ │ - sbcseq r8, ip, r8, lsl #12 │ │ │ │ - sbcseq r6, ip, r4, lsr #20 │ │ │ │ - ldrsbeq r8, [ip], #84 @ 0x54 │ │ │ │ - ldrsheq r6, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r8, ip, r0, lsr #11 │ │ │ │ - ldrheq r6, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r8, ip, ip, ror #10 │ │ │ │ - sbcseq r6, ip, r8, lsl #19 │ │ │ │ - sbcseq r8, ip, r8, lsr r5 │ │ │ │ - sbcseq r6, ip, r4, asr r9 │ │ │ │ - sbcseq r8, ip, r4, lsl #10 │ │ │ │ - sbcseq r6, ip, r0, lsr #18 │ │ │ │ - ldrsbeq r8, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r6, ip, ip, ror #17 │ │ │ │ - smullseq r8, ip, ip, r4 │ │ │ │ - ldrheq r6, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r8, ip, r8, ror #8 │ │ │ │ - sbcseq r6, ip, r4, lsl #17 │ │ │ │ - sbcseq r8, ip, r4, lsr r4 │ │ │ │ - sbcseq r6, ip, r0, asr r8 │ │ │ │ - sbcseq r8, ip, r0, lsl #8 │ │ │ │ - sbcseq r6, ip, ip, lsl r8 │ │ │ │ - sbcseq r8, ip, ip, asr #7 │ │ │ │ - sbcseq r6, ip, r8, ror #15 │ │ │ │ - smullseq r8, ip, r8, r3 │ │ │ │ - ldrheq r6, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r8, ip, r4, ror #6 │ │ │ │ - sbcseq r6, ip, r0, lsl #15 │ │ │ │ - sbcseq r8, ip, r0, lsr r3 │ │ │ │ - sbcseq r6, ip, ip, asr #14 │ │ │ │ - ldrsheq r8, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r6, ip, r8, lsl r7 │ │ │ │ - sbcseq r8, ip, r8, asr #5 │ │ │ │ - sbcseq r6, ip, r4, ror #13 │ │ │ │ - smullseq r8, ip, r4, r2 │ │ │ │ - ldrheq r6, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r8, ip, r0, ror #4 │ │ │ │ - sbcseq r6, ip, ip, ror r6 │ │ │ │ - sbcseq r8, ip, ip, lsr #4 │ │ │ │ - sbcseq r6, ip, r8, asr #12 │ │ │ │ - ldrsheq r8, [ip], #24 │ │ │ │ - sbcseq r6, ip, r4, lsl r6 │ │ │ │ - sbcseq r8, ip, r4, asr #3 │ │ │ │ - sbcseq r6, ip, r0, ror #11 │ │ │ │ - smullseq r8, ip, r0, r1 │ │ │ │ - sbcseq r6, ip, ip, lsr #11 │ │ │ │ - sbcseq r8, ip, ip, asr r1 │ │ │ │ - sbcseq r6, ip, r8, ror r5 │ │ │ │ - sbcseq r8, ip, r8, lsr #2 │ │ │ │ - sbcseq r6, ip, r4, asr #10 │ │ │ │ - ldrsheq r8, [ip], #4 │ │ │ │ - sbcseq r6, ip, r0, lsl r5 │ │ │ │ - sbcseq r8, ip, r0, asr #1 │ │ │ │ - ldrsbeq r6, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r8, ip, ip, lsl #1 │ │ │ │ - sbcseq r6, ip, r8, lsr #9 │ │ │ │ - sbcseq r8, ip, r8, asr r0 │ │ │ │ - sbcseq r6, ip, r4, ror r4 │ │ │ │ - sbcseq r8, ip, r4, lsr #32 │ │ │ │ - sbcseq r6, ip, r0, asr #8 │ │ │ │ - ldrsheq r7, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r6, ip, ip, lsl #8 │ │ │ │ - ldrheq r7, [ip], #252 @ 0xfc │ │ │ │ - ldrsbeq r6, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r7, ip, r8, lsl #31 │ │ │ │ - sbcseq r6, ip, r4, lsr #7 │ │ │ │ - sbcseq r7, ip, r4, asr pc │ │ │ │ - sbcseq r6, ip, r0, ror r3 │ │ │ │ - sbcseq r7, ip, r0, lsr #30 │ │ │ │ - sbcseq r6, ip, ip, lsr r3 │ │ │ │ - sbcseq r7, ip, ip, ror #29 │ │ │ │ - sbcseq r6, ip, r8, lsl #6 │ │ │ │ - ldrheq r7, [ip], #232 @ 0xe8 │ │ │ │ - ldrsbeq r6, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r7, ip, r4, lsl #29 │ │ │ │ - sbcseq r6, ip, r0, lsr #5 │ │ │ │ - sbcseq r7, ip, r0, asr lr │ │ │ │ - sbcseq r6, ip, ip, ror #4 │ │ │ │ - sbcseq r7, ip, ip, lsl lr │ │ │ │ - sbcseq r6, ip, r8, lsr r2 │ │ │ │ - sbcseq r7, ip, r8, ror #27 │ │ │ │ - sbcseq r6, ip, r4, lsl #4 │ │ │ │ - ldrheq r7, [ip], #212 @ 0xd4 │ │ │ │ - ldrsbeq r6, [ip], #16 │ │ │ │ - sbcseq r7, ip, r0, lsl #27 │ │ │ │ - smullseq r6, ip, ip, r1 │ │ │ │ - sbcseq r7, ip, ip, asr #26 │ │ │ │ - sbcseq r6, ip, r8, ror #2 │ │ │ │ - sbcseq r7, ip, r8, lsl sp │ │ │ │ - sbcseq r6, ip, r4, lsr r1 │ │ │ │ - sbcseq r7, ip, r4, ror #25 │ │ │ │ - sbcseq r6, ip, r0, lsl #2 │ │ │ │ - ldrheq r7, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r6, ip, ip, asr #1 │ │ │ │ - sbcseq r7, ip, ip, ror ip │ │ │ │ - smullseq r6, ip, r8, r0 │ │ │ │ - sbcseq r7, ip, r8, asr #24 │ │ │ │ - sbcseq r6, ip, r4, rrx │ │ │ │ - sbcseq r7, ip, r4, lsl ip │ │ │ │ - sbcseq r6, ip, r0, lsr r0 │ │ │ │ - sbcseq r7, ip, r0, ror #23 │ │ │ │ - ldrsheq r5, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r7, ip, ip, lsr #23 │ │ │ │ - sbcseq r5, ip, r8, asr #31 │ │ │ │ - sbcseq r7, ip, r8, ror fp │ │ │ │ - smullseq r5, ip, r4, pc @ │ │ │ │ - sbcseq r7, ip, r4, asr #22 │ │ │ │ - sbcseq r5, ip, r0, ror #30 │ │ │ │ - sbcseq r7, ip, r0, lsl fp │ │ │ │ - sbcseq r5, ip, ip, lsr #30 │ │ │ │ - ldrsbeq r7, [ip], #172 @ 0xac │ │ │ │ - ldrsheq r5, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r7, ip, r8, lsr #21 │ │ │ │ - ldr r0, [pc, #-828] @ 4637fc │ │ │ │ + smullseq ip, fp, r0, r9 │ │ │ │ + @ instruction: 0x0141439a │ │ │ │ + sbcseq ip, fp, r8, asr #18 │ │ │ │ + smullseq sl, ip, r8, r9 │ │ │ │ + ldrheq r8, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq sl, ip, r4, ror #18 │ │ │ │ + sbcseq r8, ip, r0, lsl #27 │ │ │ │ + sbcseq sl, ip, r0, lsr r9 │ │ │ │ + sbcseq r8, ip, ip, asr #26 │ │ │ │ + ldrsheq sl, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r8, ip, r8, lsl sp │ │ │ │ + sbcseq sl, ip, r8, asr #17 │ │ │ │ + sbcseq r8, ip, r4, ror #25 │ │ │ │ + smullseq sl, ip, r4, r8 │ │ │ │ + ldrheq r8, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq sl, ip, r0, ror #16 │ │ │ │ + sbcseq r8, ip, ip, ror ip │ │ │ │ + sbcseq sl, ip, ip, lsr #16 │ │ │ │ + sbcseq r8, ip, r8, asr #24 │ │ │ │ + ldrsheq sl, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, r4, lsl ip │ │ │ │ + sbcseq sl, ip, r4, asr #15 │ │ │ │ + sbcseq r8, ip, r0, ror #23 │ │ │ │ + smullseq sl, ip, r0, r7 │ │ │ │ + sbcseq r8, ip, ip, lsr #23 │ │ │ │ + sbcseq sl, ip, ip, asr r7 │ │ │ │ + sbcseq r8, ip, r8, ror fp │ │ │ │ + sbcseq sl, ip, r8, lsr #14 │ │ │ │ + sbcseq r8, ip, r4, asr #22 │ │ │ │ + ldrsheq sl, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r8, ip, r0, lsl fp │ │ │ │ + sbcseq sl, ip, r0, asr #13 │ │ │ │ + ldrsbeq r8, [ip], #172 @ 0xac │ │ │ │ + sbcseq sl, ip, ip, lsl #13 │ │ │ │ + sbcseq r8, ip, r8, lsr #21 │ │ │ │ + sbcseq sl, ip, r8, asr r6 │ │ │ │ + sbcseq r8, ip, r4, ror sl │ │ │ │ + sbcseq sl, ip, r4, lsr #12 │ │ │ │ + sbcseq r8, ip, r0, asr #20 │ │ │ │ + ldrsheq sl, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r8, ip, ip, lsl #20 │ │ │ │ + ldrheq sl, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r8, [ip], #152 @ 0x98 │ │ │ │ + sbcseq sl, ip, r8, lsl #11 │ │ │ │ + sbcseq r8, ip, r4, lsr #19 │ │ │ │ + sbcseq sl, ip, r4, asr r5 │ │ │ │ + sbcseq r8, ip, r0, ror r9 │ │ │ │ + sbcseq sl, ip, r0, lsr #10 │ │ │ │ + sbcseq r8, ip, ip, lsr r9 │ │ │ │ + sbcseq sl, ip, ip, ror #9 │ │ │ │ + sbcseq r8, ip, r8, lsl #18 │ │ │ │ + ldrheq sl, [ip], #72 @ 0x48 │ │ │ │ + ldrsbeq r8, [ip], #132 @ 0x84 │ │ │ │ + sbcseq sl, ip, r4, lsl #9 │ │ │ │ + sbcseq r8, ip, r0, lsr #17 │ │ │ │ + sbcseq sl, ip, r0, asr r4 │ │ │ │ + sbcseq r8, ip, ip, ror #16 │ │ │ │ + sbcseq sl, ip, ip, lsl r4 │ │ │ │ + sbcseq r8, ip, r8, lsr r8 │ │ │ │ + sbcseq sl, ip, r8, ror #7 │ │ │ │ + sbcseq r8, ip, r4, lsl #16 │ │ │ │ + ldrheq sl, [ip], #52 @ 0x34 │ │ │ │ + ldrsbeq r8, [ip], #112 @ 0x70 │ │ │ │ + sbcseq sl, ip, r0, lsl #7 │ │ │ │ + smullseq r8, ip, ip, r7 │ │ │ │ + sbcseq sl, ip, ip, asr #6 │ │ │ │ + sbcseq r8, ip, r8, ror #14 │ │ │ │ + sbcseq sl, ip, r8, lsl r3 │ │ │ │ + sbcseq r8, ip, r4, lsr r7 │ │ │ │ + sbcseq sl, ip, r4, ror #5 │ │ │ │ + sbcseq r8, ip, r0, lsl #14 │ │ │ │ + ldrheq sl, [ip], #32 │ │ │ │ + sbcseq r8, ip, ip, asr #13 │ │ │ │ + sbcseq sl, ip, ip, ror r2 │ │ │ │ + smullseq r8, ip, r8, r6 │ │ │ │ + sbcseq sl, ip, r8, asr #4 │ │ │ │ + sbcseq r8, ip, r4, ror #12 │ │ │ │ + sbcseq sl, ip, r4, lsl r2 │ │ │ │ + sbcseq r8, ip, r0, lsr r6 │ │ │ │ + sbcseq sl, ip, r0, ror #3 │ │ │ │ + ldrsheq r8, [ip], #92 @ 0x5c │ │ │ │ + sbcseq sl, ip, ip, lsr #3 │ │ │ │ + sbcseq r8, ip, r8, asr #11 │ │ │ │ + sbcseq sl, ip, r8, ror r1 │ │ │ │ + smullseq r8, ip, r4, r5 │ │ │ │ + sbcseq sl, ip, r4, asr #2 │ │ │ │ + sbcseq r8, ip, r0, ror #10 │ │ │ │ + sbcseq sl, ip, r0, lsl r1 │ │ │ │ + sbcseq r8, ip, ip, lsr #10 │ │ │ │ + ldrsbeq sl, [ip], #12 │ │ │ │ + ldrsheq r8, [ip], #72 @ 0x48 │ │ │ │ + sbcseq sl, ip, r8, lsr #1 │ │ │ │ + sbcseq r8, ip, r4, asr #9 │ │ │ │ + sbcseq sl, ip, r4, ror r0 │ │ │ │ + smullseq r8, ip, r0, r4 │ │ │ │ + sbcseq sl, ip, r0, asr #32 │ │ │ │ + sbcseq r8, ip, ip, asr r4 │ │ │ │ + sbcseq sl, ip, ip │ │ │ │ + sbcseq r8, ip, r8, lsr #8 │ │ │ │ + ldrsbeq r9, [ip], #248 @ 0xf8 │ │ │ │ + ldrsheq r8, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r9, ip, r4, lsr #31 │ │ │ │ + sbcseq r8, ip, r0, asr #7 │ │ │ │ + sbcseq r9, ip, r0, ror pc │ │ │ │ + sbcseq r8, ip, ip, lsl #7 │ │ │ │ + sbcseq r9, ip, ip, lsr pc │ │ │ │ + sbcseq r8, ip, r8, asr r3 │ │ │ │ + sbcseq r9, ip, r8, lsl #30 │ │ │ │ + sbcseq r8, ip, r4, lsr #6 │ │ │ │ + ldrsbeq r9, [ip], #228 @ 0xe4 │ │ │ │ + ldrsheq r8, [ip], #32 │ │ │ │ + sbcseq r9, ip, r0, lsr #29 │ │ │ │ + ldrheq r8, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r9, ip, ip, ror #28 │ │ │ │ + sbcseq r8, ip, r8, lsl #5 │ │ │ │ + sbcseq r9, ip, r8, lsr lr │ │ │ │ + sbcseq r8, ip, r4, asr r2 │ │ │ │ + sbcseq r9, ip, r4, lsl #28 │ │ │ │ + sbcseq r8, ip, r0, lsr #4 │ │ │ │ + ldrsbeq r9, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r8, ip, ip, ror #3 │ │ │ │ + smullseq r9, ip, ip, sp │ │ │ │ + ldrheq r8, [ip], #24 │ │ │ │ + sbcseq r9, ip, r8, ror #26 │ │ │ │ + sbcseq r8, ip, r4, lsl #3 │ │ │ │ + sbcseq r9, ip, r4, lsr sp │ │ │ │ + sbcseq r8, ip, r0, asr r1 │ │ │ │ + sbcseq r9, ip, r0, lsl #26 │ │ │ │ + sbcseq r8, ip, ip, lsl r1 │ │ │ │ + sbcseq r9, ip, ip, asr #25 │ │ │ │ + sbcseq r8, ip, r8, ror #1 │ │ │ │ + smullseq r9, ip, r8, ip │ │ │ │ + ldrheq r8, [ip], #4 │ │ │ │ + sbcseq r9, ip, r4, ror #24 │ │ │ │ + sbcseq r8, ip, r0, lsl #1 │ │ │ │ + sbcseq r9, ip, r0, lsr ip │ │ │ │ + sbcseq r8, ip, ip, asr #32 │ │ │ │ + ldrsheq r9, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r8, ip, r8, lsl r0 │ │ │ │ + sbcseq r9, ip, r8, asr #23 │ │ │ │ + sbcseq r7, ip, r4, ror #31 │ │ │ │ + smullseq r9, ip, r4, fp │ │ │ │ + ldrheq r7, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r9, ip, r0, ror #22 │ │ │ │ + sbcseq r7, ip, ip, ror pc │ │ │ │ + sbcseq r9, ip, ip, lsr #22 │ │ │ │ + sbcseq r7, ip, r8, asr #30 │ │ │ │ + ldrsheq r9, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r7, ip, r4, lsl pc │ │ │ │ + sbcseq r9, ip, r4, asr #21 │ │ │ │ + sbcseq r7, ip, r0, ror #29 │ │ │ │ + smullseq r9, ip, r0, sl │ │ │ │ + sbcseq r7, ip, ip, lsr #29 │ │ │ │ + sbcseq r9, ip, ip, asr sl │ │ │ │ + sbcseq r7, ip, r8, ror lr │ │ │ │ + sbcseq r9, ip, r8, lsr #20 │ │ │ │ + sbcseq r7, ip, r4, asr #28 │ │ │ │ + ldrsheq r9, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r7, ip, r0, lsl lr │ │ │ │ + sbcseq r9, ip, r0, asr #19 │ │ │ │ + ldrsbeq r7, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r9, ip, ip, lsl #19 │ │ │ │ + sbcseq r7, ip, r8, lsr #27 │ │ │ │ + sbcseq r9, ip, r8, asr r9 │ │ │ │ + sbcseq r7, ip, r4, ror sp │ │ │ │ + sbcseq r9, ip, r4, lsr #18 │ │ │ │ + sbcseq r7, ip, r0, asr #26 │ │ │ │ + ldrsheq r9, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r7, ip, ip, lsl #26 │ │ │ │ + ldrheq r9, [ip], #140 @ 0x8c │ │ │ │ + ldrsbeq r7, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r9, ip, r8, lsl #17 │ │ │ │ + sbcseq r7, ip, r4, lsr #25 │ │ │ │ + sbcseq r9, ip, r4, asr r8 │ │ │ │ + sbcseq r7, ip, r0, ror ip │ │ │ │ + sbcseq r9, ip, r0, lsr #16 │ │ │ │ + sbcseq r7, ip, ip, lsr ip │ │ │ │ + sbcseq r9, ip, ip, ror #15 │ │ │ │ + sbcseq r7, ip, r8, lsl #24 │ │ │ │ + ldrheq r9, [ip], #120 @ 0x78 │ │ │ │ + ldrsbeq r7, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r9, ip, r4, lsl #15 │ │ │ │ + sbcseq r7, ip, r0, lsr #23 │ │ │ │ + sbcseq r9, ip, r0, asr r7 │ │ │ │ + sbcseq r7, ip, ip, ror #22 │ │ │ │ + sbcseq r9, ip, ip, lsl r7 │ │ │ │ + sbcseq r7, ip, r8, lsr fp │ │ │ │ + sbcseq r9, ip, r8, ror #13 │ │ │ │ + sbcseq r7, ip, r4, lsl #22 │ │ │ │ + ldrheq r9, [ip], #100 @ 0x64 │ │ │ │ + ldrsbeq r7, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r9, ip, r0, lsl #13 │ │ │ │ + smullseq r7, ip, ip, sl │ │ │ │ + sbcseq r9, ip, ip, asr #12 │ │ │ │ + sbcseq r7, ip, r8, ror #20 │ │ │ │ + sbcseq r9, ip, r8, lsl r6 │ │ │ │ + sbcseq r7, ip, r4, lsr sl │ │ │ │ + sbcseq r9, ip, r4, ror #11 │ │ │ │ + sbcseq r7, ip, r0, lsl #20 │ │ │ │ + sbcseq r8, ip, r4, asr pc │ │ │ │ + sbcseq r7, ip, r0, ror r3 │ │ │ │ + sbcseq r8, ip, r0, lsr #30 │ │ │ │ + sbcseq r7, ip, ip, lsr r3 │ │ │ │ + sbcseq r8, ip, ip, ror #29 │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + ldrheq r8, [ip], #232 @ 0xe8 │ │ │ │ + ldrsbeq r7, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r8, ip, r4, lsl #29 │ │ │ │ + sbcseq r7, ip, r0, lsr #5 │ │ │ │ + sbcseq r8, ip, r0, asr lr │ │ │ │ + sbcseq r7, ip, ip, ror #4 │ │ │ │ + sbcseq r8, ip, ip, lsl lr │ │ │ │ + sbcseq r7, ip, r8, lsr r2 │ │ │ │ + sbcseq r8, ip, r8, ror #27 │ │ │ │ + sbcseq r7, ip, r4, lsl #4 │ │ │ │ + ldrheq r8, [ip], #212 @ 0xd4 │ │ │ │ + ldrsbeq r7, [ip], #16 │ │ │ │ + sbcseq r8, ip, r0, lsl #27 │ │ │ │ + smullseq r7, ip, ip, r1 │ │ │ │ + sbcseq r8, ip, ip, asr #26 │ │ │ │ + sbcseq r7, ip, r8, ror #2 │ │ │ │ + sbcseq r8, ip, r8, lsl sp │ │ │ │ + sbcseq r7, ip, r4, lsr r1 │ │ │ │ + sbcseq r8, ip, r4, ror #25 │ │ │ │ + sbcseq r7, ip, r0, lsl #2 │ │ │ │ + ldrheq r8, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r7, ip, ip, asr #1 │ │ │ │ + sbcseq r8, ip, ip, ror ip │ │ │ │ + smullseq r7, ip, r8, r0 │ │ │ │ + sbcseq r8, ip, r8, asr #24 │ │ │ │ + sbcseq r7, ip, r4, rrx │ │ │ │ + sbcseq r8, ip, r4, lsl ip │ │ │ │ + sbcseq r7, ip, r0, lsr r0 │ │ │ │ + sbcseq r8, ip, r0, ror #23 │ │ │ │ + ldrsheq r6, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r8, ip, ip, lsr #23 │ │ │ │ + sbcseq r6, ip, r8, asr #31 │ │ │ │ + sbcseq r8, ip, r8, ror fp │ │ │ │ + smullseq r6, ip, r4, pc @ │ │ │ │ + sbcseq r8, ip, r4, asr #22 │ │ │ │ + sbcseq r6, ip, r0, ror #30 │ │ │ │ + sbcseq r8, ip, r0, lsl fp │ │ │ │ + sbcseq r6, ip, ip, lsr #30 │ │ │ │ + ldrsbeq r8, [ip], #172 @ 0xac │ │ │ │ + ldrsheq r6, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r8, ip, r8, lsr #21 │ │ │ │ + sbcseq r6, ip, r4, asr #29 │ │ │ │ + sbcseq r8, ip, r4, ror sl │ │ │ │ + smullseq r6, ip, r0, lr │ │ │ │ + sbcseq r8, ip, r0, asr #20 │ │ │ │ + sbcseq r6, ip, ip, asr lr │ │ │ │ + sbcseq r8, ip, ip, lsl #20 │ │ │ │ + sbcseq r6, ip, r8, lsr #28 │ │ │ │ + ldrsbeq r8, [ip], #152 @ 0x98 │ │ │ │ + ldrsheq r6, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r8, ip, r4, lsr #19 │ │ │ │ + sbcseq r6, ip, r0, asr #27 │ │ │ │ + sbcseq r8, ip, r0, ror r9 │ │ │ │ + sbcseq r6, ip, ip, lsl #27 │ │ │ │ + sbcseq r8, ip, ip, lsr r9 │ │ │ │ + sbcseq r6, ip, r8, asr sp │ │ │ │ + sbcseq r8, ip, r8, lsl #18 │ │ │ │ + sbcseq r6, ip, r4, lsr #26 │ │ │ │ + ldrsbeq r8, [ip], #132 @ 0x84 │ │ │ │ + ldrsheq r6, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r8, ip, r0, lsr #17 │ │ │ │ + ldrheq r6, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r8, ip, ip, ror #16 │ │ │ │ + sbcseq r6, ip, r8, lsl #25 │ │ │ │ + sbcseq r8, ip, r8, lsr r8 │ │ │ │ + sbcseq r6, ip, r4, asr ip │ │ │ │ + sbcseq r8, ip, r4, lsl #16 │ │ │ │ + sbcseq r6, ip, r0, lsr #24 │ │ │ │ + ldrsbeq r8, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r6, ip, ip, ror #23 │ │ │ │ + smullseq r8, ip, ip, r7 │ │ │ │ + ldrheq r6, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r8, ip, r8, ror #14 │ │ │ │ + sbcseq r6, ip, r4, lsl #23 │ │ │ │ + sbcseq r8, ip, r4, lsr r7 │ │ │ │ + sbcseq r6, ip, r0, asr fp │ │ │ │ + sbcseq r8, ip, r0, lsl #14 │ │ │ │ + sbcseq r6, ip, ip, lsl fp │ │ │ │ + sbcseq r8, ip, ip, asr #13 │ │ │ │ + sbcseq r6, ip, r8, ror #21 │ │ │ │ + smullseq r8, ip, r8, r6 │ │ │ │ + ldrheq r6, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r8, ip, r4, ror #12 │ │ │ │ + sbcseq r6, ip, r0, lsl #21 │ │ │ │ + sbcseq r8, ip, r0, lsr r6 │ │ │ │ + sbcseq r6, ip, ip, asr #20 │ │ │ │ + ldrsheq r8, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r6, ip, r8, lsl sl │ │ │ │ + sbcseq r8, ip, r8, asr #11 │ │ │ │ + sbcseq r6, ip, r4, ror #19 │ │ │ │ + smullseq r8, ip, r4, r5 │ │ │ │ + ldrheq r6, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r8, ip, r0, ror #10 │ │ │ │ + sbcseq r6, ip, ip, ror r9 │ │ │ │ + sbcseq r8, ip, ip, lsr #10 │ │ │ │ + sbcseq r6, ip, r8, asr #18 │ │ │ │ + ldrsheq r8, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r6, ip, r4, lsl r9 │ │ │ │ + sbcseq r8, ip, r4, asr #9 │ │ │ │ + sbcseq r6, ip, r0, ror #17 │ │ │ │ + smullseq r8, ip, r0, r4 │ │ │ │ + sbcseq r6, ip, ip, lsr #17 │ │ │ │ + sbcseq r8, ip, ip, asr r4 │ │ │ │ + sbcseq r6, ip, r8, ror r8 │ │ │ │ + sbcseq r8, ip, r8, lsr #8 │ │ │ │ + sbcseq r6, ip, r4, asr #16 │ │ │ │ + ldrsheq r8, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r6, ip, r0, lsl r8 │ │ │ │ + sbcseq r8, ip, r0, asr #7 │ │ │ │ + ldrsbeq r6, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r8, ip, ip, lsl #7 │ │ │ │ + sbcseq r6, ip, r8, lsr #15 │ │ │ │ + sbcseq r8, ip, r8, asr r3 │ │ │ │ + sbcseq r6, ip, r4, ror r7 │ │ │ │ + sbcseq r8, ip, r4, lsr #6 │ │ │ │ + sbcseq r6, ip, r0, asr #14 │ │ │ │ + ldrsheq r8, [ip], #32 │ │ │ │ + sbcseq r6, ip, ip, lsl #14 │ │ │ │ + ldrheq r8, [ip], #44 @ 0x2c │ │ │ │ + ldrsbeq r6, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r8, ip, r8, lsl #5 │ │ │ │ + sbcseq r6, ip, r4, lsr #13 │ │ │ │ + sbcseq r8, ip, r4, asr r2 │ │ │ │ + sbcseq r6, ip, r0, ror r6 │ │ │ │ + sbcseq r8, ip, r0, lsr #4 │ │ │ │ + sbcseq r6, ip, ip, lsr r6 │ │ │ │ + sbcseq r8, ip, ip, ror #3 │ │ │ │ + sbcseq r6, ip, r8, lsl #12 │ │ │ │ + ldrheq r8, [ip], #24 │ │ │ │ + ldrsbeq r6, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r8, ip, r4, lsl #3 │ │ │ │ + sbcseq r6, ip, r0, lsr #11 │ │ │ │ + sbcseq r8, ip, r0, asr r1 │ │ │ │ + sbcseq r6, ip, ip, ror #10 │ │ │ │ + sbcseq r8, ip, ip, lsl r1 │ │ │ │ + sbcseq r6, ip, r8, lsr r5 │ │ │ │ + sbcseq r8, ip, r8, ror #1 │ │ │ │ + sbcseq r6, ip, r4, lsl #10 │ │ │ │ + ldrheq r8, [ip], #4 │ │ │ │ + ldrsbeq r6, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r8, ip, r0, lsl #1 │ │ │ │ + smullseq r6, ip, ip, r4 │ │ │ │ + sbcseq r8, ip, ip, asr #32 │ │ │ │ + sbcseq r6, ip, r8, ror #8 │ │ │ │ + sbcseq r8, ip, r8, lsl r0 │ │ │ │ + sbcseq r6, ip, r4, lsr r4 │ │ │ │ + sbcseq r7, ip, r4, ror #31 │ │ │ │ + sbcseq r6, ip, r0, lsl #8 │ │ │ │ + ldrheq r7, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r6, ip, ip, asr #7 │ │ │ │ + sbcseq r7, ip, ip, ror pc │ │ │ │ + smullseq r6, ip, r8, r3 │ │ │ │ + sbcseq r7, ip, r8, asr #30 │ │ │ │ + sbcseq r6, ip, r4, ror #6 │ │ │ │ + sbcseq r7, ip, r4, lsl pc │ │ │ │ + sbcseq r6, ip, r0, lsr r3 │ │ │ │ + sbcseq r7, ip, r0, ror #29 │ │ │ │ + ldrsheq r6, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r7, ip, ip, lsr #29 │ │ │ │ + sbcseq r6, ip, r8, asr #5 │ │ │ │ + sbcseq r7, ip, r8, ror lr │ │ │ │ + smullseq r6, ip, r4, r2 │ │ │ │ + sbcseq r7, ip, r4, asr #28 │ │ │ │ + sbcseq r6, ip, r0, ror #4 │ │ │ │ + sbcseq r7, ip, r0, lsl lr │ │ │ │ + sbcseq r6, ip, ip, lsr #4 │ │ │ │ + ldrsbeq r7, [ip], #220 @ 0xdc │ │ │ │ + ldrsheq r6, [ip], #24 │ │ │ │ + sbcseq r7, ip, r8, lsr #27 │ │ │ │ + sbcseq r6, ip, r4, asr #3 │ │ │ │ + sbcseq r7, ip, r4, ror sp │ │ │ │ + smullseq r6, ip, r0, r1 │ │ │ │ + sbcseq r7, ip, r0, asr #26 │ │ │ │ + sbcseq r6, ip, ip, asr r1 │ │ │ │ + sbcseq r7, ip, ip, lsl #26 │ │ │ │ + sbcseq r6, ip, r8, lsr #2 │ │ │ │ + ldrsbeq r7, [ip], #200 @ 0xc8 │ │ │ │ + ldrsheq r6, [ip], #4 │ │ │ │ + sbcseq r7, ip, r4, lsr #25 │ │ │ │ + sbcseq r6, ip, r0, asr #1 │ │ │ │ + sbcseq r7, ip, r0, ror ip │ │ │ │ + sbcseq r6, ip, ip, lsl #1 │ │ │ │ + sbcseq r7, ip, ip, lsr ip │ │ │ │ + sbcseq r6, ip, r8, asr r0 │ │ │ │ + sbcseq r7, ip, r8, lsl #24 │ │ │ │ + sbcseq r6, ip, r4, lsr #32 │ │ │ │ + ldrsbeq r7, [ip], #180 @ 0xb4 │ │ │ │ + ldrsheq r5, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r7, ip, r0, lsr #23 │ │ │ │ + ldrheq r5, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r7, ip, ip, ror #22 │ │ │ │ + sbcseq r5, ip, r8, lsl #31 │ │ │ │ + sbcseq r7, ip, r8, lsr fp │ │ │ │ + sbcseq r5, ip, r4, asr pc │ │ │ │ + sbcseq r7, ip, r4, lsl #22 │ │ │ │ + sbcseq r5, ip, r0, lsr #30 │ │ │ │ + ldrsbeq r7, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r5, ip, ip, ror #29 │ │ │ │ + smullseq r7, ip, ip, sl │ │ │ │ + ldr r0, [pc, #-828] @ 463828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 463800 │ │ │ │ + ldr r0, [pc, #-836] @ 46382c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 463804 │ │ │ │ + ldr r0, [pc, #-844] @ 463830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 463808 │ │ │ │ + ldr r0, [pc, #-852] @ 463834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 46380c │ │ │ │ + ldr r0, [pc, #-860] @ 463838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 463810 │ │ │ │ + ldr r0, [pc, #-868] @ 46383c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 463814 │ │ │ │ + ldr r0, [pc, #-876] @ 463840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 463818 │ │ │ │ + ldr r0, [pc, #-884] @ 463844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 46381c │ │ │ │ + ldr r0, [pc, #-892] @ 463848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 463820 │ │ │ │ + ldr r0, [pc, #-900] @ 46384c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 463824 │ │ │ │ + ldr r0, [pc, #-908] @ 463850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 463828 │ │ │ │ + ldr r0, [pc, #-916] @ 463854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 46382c │ │ │ │ + ldr r0, [pc, #-924] @ 463858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 463830 │ │ │ │ + ldr r0, [pc, #-932] @ 46385c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 463834 │ │ │ │ + ldr r0, [pc, #-940] @ 463860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 463838 │ │ │ │ + ldr r0, [pc, #-948] @ 463864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 46383c │ │ │ │ + ldr r0, [pc, #-956] @ 463868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 463840 │ │ │ │ + ldr r0, [pc, #-964] @ 46386c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 463844 │ │ │ │ + ldr r0, [pc, #-972] @ 463870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 463848 │ │ │ │ + ldr r0, [pc, #-980] @ 463874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 46384c │ │ │ │ + ldr r0, [pc, #-988] @ 463878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 463850 │ │ │ │ + ldr r0, [pc, #-996] @ 46387c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 463854 │ │ │ │ + ldr r0, [pc, #-1004] @ 463880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 463858 │ │ │ │ + ldr r0, [pc, #-1012] @ 463884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 46385c │ │ │ │ + ldr r0, [pc, #-1020] @ 463888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 463860 │ │ │ │ + ldr r0, [pc, #-1028] @ 46388c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 463864 │ │ │ │ + ldr r0, [pc, #-1036] @ 463890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 463868 │ │ │ │ + ldr r0, [pc, #-1044] @ 463894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 46386c │ │ │ │ + ldr r0, [pc, #-1052] @ 463898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 463870 │ │ │ │ + ldr r0, [pc, #-1060] @ 46389c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 463874 │ │ │ │ + ldr r0, [pc, #-1068] @ 4638a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 463878 │ │ │ │ + ldr r0, [pc, #-1076] @ 4638a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 46387c │ │ │ │ + ldr r0, [pc, #-1084] @ 4638a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 463880 │ │ │ │ + ldr r0, [pc, #-1092] @ 4638ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 463884 │ │ │ │ + ldr r0, [pc, #-1100] @ 4638b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 463888 │ │ │ │ + ldr r0, [pc, #-1108] @ 4638b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 46388c │ │ │ │ + ldr r0, [pc, #-1116] @ 4638b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 463890 │ │ │ │ + ldr r0, [pc, #-1124] @ 4638bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 463894 │ │ │ │ + ldr r0, [pc, #-1132] @ 4638c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 463898 │ │ │ │ + ldr r0, [pc, #-1140] @ 4638c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 46389c │ │ │ │ + ldr r0, [pc, #-1148] @ 4638c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 4638a0 │ │ │ │ + ldr r0, [pc, #-1156] @ 4638cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 4638a4 │ │ │ │ + ldr r0, [pc, #-1164] @ 4638d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 4638a8 │ │ │ │ + ldr r0, [pc, #-1172] @ 4638d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 4638ac │ │ │ │ + ldr r0, [pc, #-1180] @ 4638d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 4638b0 │ │ │ │ + ldr r0, [pc, #-1188] @ 4638dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 4638b4 │ │ │ │ + ldr r0, [pc, #-1196] @ 4638e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 4638b8 │ │ │ │ + ldr r0, [pc, #-1204] @ 4638e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 4638bc │ │ │ │ + ldr r0, [pc, #-1212] @ 4638e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 4638c0 │ │ │ │ + ldr r0, [pc, #-1220] @ 4638ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 4638c4 │ │ │ │ + ldr r0, [pc, #-1228] @ 4638f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 4638c8 │ │ │ │ + ldr r0, [pc, #-1236] @ 4638f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 4638cc │ │ │ │ + ldr r0, [pc, #-1244] @ 4638f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 4638d0 │ │ │ │ + ldr r0, [pc, #-1252] @ 4638fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 4638d4 │ │ │ │ + ldr r0, [pc, #-1260] @ 463900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 4638d8 │ │ │ │ + ldr r0, [pc, #-1268] @ 463904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 4638dc │ │ │ │ + ldr r0, [pc, #-1276] @ 463908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 4638e0 │ │ │ │ + ldr r0, [pc, #-1284] @ 46390c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 4638e4 │ │ │ │ + ldr r0, [pc, #-1292] @ 463910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 4638e8 │ │ │ │ + ldr r0, [pc, #-1300] @ 463914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 4638ec │ │ │ │ + ldr r0, [pc, #-1308] @ 463918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 4638f0 │ │ │ │ + ldr r0, [pc, #-1316] @ 46391c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 4638f4 │ │ │ │ + ldr r0, [pc, #-1324] @ 463920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 4638f8 │ │ │ │ + ldr r0, [pc, #-1332] @ 463924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 4638fc │ │ │ │ + ldr r0, [pc, #-1340] @ 463928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 463900 │ │ │ │ + ldr r0, [pc, #-1348] @ 46392c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 463904 │ │ │ │ + ldr r0, [pc, #-1356] @ 463930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 463908 │ │ │ │ + ldr r0, [pc, #-1364] @ 463934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 46390c │ │ │ │ + ldr r0, [pc, #-1372] @ 463938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 463910 │ │ │ │ + ldr r0, [pc, #-1380] @ 46393c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 463914 │ │ │ │ + ldr r0, [pc, #-1388] @ 463940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 463918 │ │ │ │ + ldr r0, [pc, #-1396] @ 463944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 46391c │ │ │ │ + ldr r0, [pc, #-1404] @ 463948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 463920 │ │ │ │ + ldr r0, [pc, #-1412] @ 46394c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 463924 │ │ │ │ + ldr r0, [pc, #-1420] @ 463950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 463928 │ │ │ │ + ldr r0, [pc, #-1428] @ 463954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 46392c │ │ │ │ + ldr r0, [pc, #-1436] @ 463958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 463930 │ │ │ │ + ldr r0, [pc, #-1444] @ 46395c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 463934 │ │ │ │ + ldr r0, [pc, #-1452] @ 463960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 463938 │ │ │ │ + ldr r0, [pc, #-1460] @ 463964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 46393c │ │ │ │ + ldr r0, [pc, #-1468] @ 463968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 463940 │ │ │ │ + ldr r0, [pc, #-1476] @ 46396c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 463944 │ │ │ │ + ldr r0, [pc, #-1484] @ 463970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 463948 │ │ │ │ + ldr r0, [pc, #-1492] @ 463974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 46394c │ │ │ │ + ldr r0, [pc, #-1500] @ 463978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 463950 │ │ │ │ + ldr r0, [pc, #-1508] @ 46397c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 463954 │ │ │ │ + ldr r0, [pc, #-1516] @ 463980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 463958 │ │ │ │ + ldr r0, [pc, #-1524] @ 463984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 46395c │ │ │ │ + ldr r0, [pc, #-1532] @ 463988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 463960 │ │ │ │ + ldr r0, [pc, #-1540] @ 46398c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 463964 │ │ │ │ + ldr r0, [pc, #-1548] @ 463990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 463968 │ │ │ │ + ldr r0, [pc, #-1556] @ 463994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 46396c │ │ │ │ + ldr r0, [pc, #-1564] @ 463998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 463970 │ │ │ │ + ldr r0, [pc, #-1572] @ 46399c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 463974 │ │ │ │ + ldr r0, [pc, #-1580] @ 4639a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 463978 │ │ │ │ + ldr r0, [pc, #-1588] @ 4639a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 46397c │ │ │ │ + ldr r0, [pc, #-1596] @ 4639a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 463980 │ │ │ │ + ldr r0, [pc, #-1604] @ 4639ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 463984 │ │ │ │ + ldr r0, [pc, #-1612] @ 4639b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 463988 │ │ │ │ + ldr r0, [pc, #-1620] @ 4639b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 46398c │ │ │ │ + ldr r0, [pc, #-1628] @ 4639b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 463990 │ │ │ │ + ldr r0, [pc, #-1636] @ 4639bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 463994 │ │ │ │ + ldr r0, [pc, #-1644] @ 4639c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 463998 │ │ │ │ + ldr r0, [pc, #-1652] @ 4639c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 46399c │ │ │ │ + ldr r0, [pc, #-1660] @ 4639c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 4639a0 │ │ │ │ + ldr r0, [pc, #-1668] @ 4639cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 4639a4 │ │ │ │ + ldr r0, [pc, #-1676] @ 4639d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 4639a8 │ │ │ │ + ldr r0, [pc, #-1684] @ 4639d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 4639ac │ │ │ │ + ldr r0, [pc, #-1692] @ 4639d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 4639b0 │ │ │ │ + ldr r0, [pc, #-1700] @ 4639dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 4639b4 │ │ │ │ + ldr r0, [pc, #-1708] @ 4639e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 4639b8 │ │ │ │ + ldr r0, [pc, #-1716] @ 4639e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 4639bc │ │ │ │ + ldr r0, [pc, #-1724] @ 4639e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 4639c0 │ │ │ │ + ldr r0, [pc, #-1732] @ 4639ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 4639c4 │ │ │ │ + ldr r0, [pc, #-1740] @ 4639f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 4639c8 │ │ │ │ + ldr r0, [pc, #-1748] @ 4639f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 4639cc │ │ │ │ + ldr r0, [pc, #-1756] @ 4639f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 4639d0 │ │ │ │ + ldr r0, [pc, #-1764] @ 4639fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 4639d4 │ │ │ │ + ldr r0, [pc, #-1772] @ 463a00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 4639d8 │ │ │ │ + ldr r0, [pc, #-1780] @ 463a04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 4639dc │ │ │ │ + ldr r0, [pc, #-1788] @ 463a08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 4639e0 │ │ │ │ + ldr r0, [pc, #-1796] @ 463a0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 4639e4 │ │ │ │ + ldr r0, [pc, #-1804] @ 463a10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 4639e8 │ │ │ │ + ldr r0, [pc, #-1812] @ 463a14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 4639ec │ │ │ │ + ldr r0, [pc, #-1820] @ 463a18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 4639f0 │ │ │ │ + ldr r0, [pc, #-1828] @ 463a1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 4639f4 │ │ │ │ + ldr r0, [pc, #-1836] @ 463a20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 4639f8 │ │ │ │ + ldr r0, [pc, #-1844] @ 463a24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 4639fc │ │ │ │ + ldr r0, [pc, #-1852] @ 463a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 463a00 │ │ │ │ + ldr r0, [pc, #-1860] @ 463a2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 463a04 │ │ │ │ + ldr r0, [pc, #-1868] @ 463a30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 463a08 │ │ │ │ + ldr r0, [pc, #-1876] @ 463a34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 463a0c │ │ │ │ + ldr r0, [pc, #-1884] @ 463a38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 463a10 │ │ │ │ + ldr r0, [pc, #-1892] @ 463a3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 463a14 │ │ │ │ + ldr r0, [pc, #-1900] @ 463a40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 463a18 │ │ │ │ + ldr r0, [pc, #-1908] @ 463a44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 463a1c │ │ │ │ + ldr r0, [pc, #-1916] @ 463a48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 463a20 │ │ │ │ + ldr r0, [pc, #-1924] @ 463a4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 463a24 │ │ │ │ + ldr r0, [pc, #-1932] @ 463a50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 463a28 │ │ │ │ + ldr r0, [pc, #-1940] @ 463a54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 463a2c │ │ │ │ + ldr r0, [pc, #-1948] @ 463a58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 463a30 │ │ │ │ + ldr r0, [pc, #-1956] @ 463a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 463a34 │ │ │ │ + ldr r0, [pc, #-1964] @ 463a60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 463a38 │ │ │ │ + ldr r0, [pc, #-1972] @ 463a64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 463a3c │ │ │ │ + ldr r0, [pc, #-1980] @ 463a68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 463a40 │ │ │ │ + ldr r0, [pc, #-1988] @ 463a6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 463a44 │ │ │ │ + ldr r0, [pc, #-1996] @ 463a70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 463a48 │ │ │ │ + ldr r0, [pc, #-2004] @ 463a74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 463a4c │ │ │ │ + ldr r0, [pc, #-2012] @ 463a78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 463a50 │ │ │ │ + ldr r0, [pc, #-2020] @ 463a7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 463a54 │ │ │ │ + ldr r0, [pc, #-2028] @ 463a80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 463a58 │ │ │ │ + ldr r0, [pc, #-2036] @ 463a84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 463a5c │ │ │ │ + ldr r0, [pc, #-2044] @ 463a88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 463a60 │ │ │ │ + ldr r0, [pc, #-2052] @ 463a8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 463a64 │ │ │ │ + ldr r0, [pc, #-2060] @ 463a90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 463a68 │ │ │ │ + ldr r0, [pc, #-2068] @ 463a94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 463a6c │ │ │ │ + ldr r0, [pc, #-2076] @ 463a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 463a70 │ │ │ │ + ldr r0, [pc, #-2084] @ 463a9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 463a74 │ │ │ │ + ldr r0, [pc, #-2092] @ 463aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 463a78 │ │ │ │ + ldr r0, [pc, #-2100] @ 463aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 463a7c │ │ │ │ + ldr r0, [pc, #-2108] @ 463aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 463a80 │ │ │ │ + ldr r0, [pc, #-2116] @ 463aac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 463a84 │ │ │ │ + ldr r0, [pc, #-2124] @ 463ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 463a88 │ │ │ │ + ldr r0, [pc, #-2132] @ 463ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 463a8c │ │ │ │ + ldr r0, [pc, #-2140] @ 463ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 463a90 │ │ │ │ + ldr r0, [pc, #-2148] @ 463abc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 463a94 │ │ │ │ + ldr r0, [pc, #-2156] @ 463ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 463a98 │ │ │ │ + ldr r0, [pc, #-2164] @ 463ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 463a9c │ │ │ │ + ldr r0, [pc, #-2172] @ 463ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 463aa0 │ │ │ │ + ldr r0, [pc, #-2180] @ 463acc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 463aa4 │ │ │ │ + ldr r0, [pc, #-2188] @ 463ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 463aa8 │ │ │ │ + ldr r0, [pc, #-2196] @ 463ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 463aac │ │ │ │ + ldr r0, [pc, #-2204] @ 463ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 463ab0 │ │ │ │ + ldr r0, [pc, #-2212] @ 463adc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 463ab4 │ │ │ │ + ldr r0, [pc, #-2220] @ 463ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 463ab8 │ │ │ │ + ldr r0, [pc, #-2228] @ 463ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 463abc │ │ │ │ + ldr r0, [pc, #-2236] @ 463ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 463ac0 │ │ │ │ + ldr r0, [pc, #-2244] @ 463aec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 463ac4 │ │ │ │ + ldr r0, [pc, #-2252] @ 463af0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 463ac8 │ │ │ │ + ldr r0, [pc, #-2260] @ 463af4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 463acc │ │ │ │ + ldr r0, [pc, #-2268] @ 463af8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 463ad0 │ │ │ │ + ldr r0, [pc, #-2276] @ 463afc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 463ad4 │ │ │ │ + ldr r0, [pc, #-2284] @ 463b00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 463ad8 │ │ │ │ + ldr r0, [pc, #-2292] @ 463b04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 463adc │ │ │ │ + ldr r0, [pc, #-2300] @ 463b08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 463ae0 │ │ │ │ + ldr r0, [pc, #-2308] @ 463b0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 463ae4 │ │ │ │ + ldr r0, [pc, #-2316] @ 463b10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 463ae8 │ │ │ │ + ldr r0, [pc, #-2324] @ 463b14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 463aec │ │ │ │ + ldr r0, [pc, #-2332] @ 463b18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 463af0 │ │ │ │ + ldr r0, [pc, #-2340] @ 463b1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 463af4 │ │ │ │ + ldr r0, [pc, #-2348] @ 463b20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 463af8 │ │ │ │ + ldr r0, [pc, #-2356] @ 463b24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 463afc │ │ │ │ + ldr r0, [pc, #-2364] @ 463b28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 463b00 │ │ │ │ + ldr r0, [pc, #-2372] @ 463b2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 463b04 │ │ │ │ + ldr r0, [pc, #-2380] @ 463b30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 463b08 │ │ │ │ + ldr r0, [pc, #-2388] @ 463b34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 463b0c │ │ │ │ + ldr r0, [pc, #-2396] @ 463b38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 463b10 │ │ │ │ + ldr r0, [pc, #-2404] @ 463b3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 463b14 │ │ │ │ + ldr r0, [pc, #-2412] @ 463b40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 463b18 │ │ │ │ + ldr r0, [pc, #-2420] @ 463b44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 463b1c │ │ │ │ + ldr r0, [pc, #-2428] @ 463b48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 463b20 │ │ │ │ + ldr r0, [pc, #-2436] @ 463b4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 463b24 │ │ │ │ + ldr r0, [pc, #-2444] @ 463b50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 463b28 │ │ │ │ + ldr r0, [pc, #-2452] @ 463b54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 463b2c │ │ │ │ + ldr r0, [pc, #-2460] @ 463b58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 464e5c │ │ │ │ + ldr r0, [pc, #2440] @ 464e88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 464e60 │ │ │ │ + ldr r0, [pc, #2432] @ 464e8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 464e64 │ │ │ │ + ldr r0, [pc, #2424] @ 464e90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 464e68 │ │ │ │ + ldr r0, [pc, #2416] @ 464e94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 464e6c │ │ │ │ + ldr r0, [pc, #2408] @ 464e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 464e70 │ │ │ │ + ldr r0, [pc, #2400] @ 464e9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 464e74 │ │ │ │ + ldr r0, [pc, #2392] @ 464ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 464e78 │ │ │ │ + ldr r0, [pc, #2384] @ 464ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 464e7c │ │ │ │ + ldr r0, [pc, #2376] @ 464ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 464e80 │ │ │ │ + ldr r0, [pc, #2368] @ 464eac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 464e84 │ │ │ │ + ldr r0, [pc, #2360] @ 464eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 464e88 │ │ │ │ + ldr r0, [pc, #2352] @ 464eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 464e8c │ │ │ │ + ldr r0, [pc, #2344] @ 464eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 464e90 │ │ │ │ + ldr r0, [pc, #2336] @ 464ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 464e94 │ │ │ │ + ldr r0, [pc, #2328] @ 464ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 464e98 │ │ │ │ + ldr r0, [pc, #2320] @ 464ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 464e9c │ │ │ │ + ldr r0, [pc, #2312] @ 464ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 464ea0 │ │ │ │ + ldr r0, [pc, #2304] @ 464ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 464ea4 │ │ │ │ + ldr r0, [pc, #2296] @ 464ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 464ea8 │ │ │ │ + ldr r0, [pc, #2288] @ 464ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 464eac │ │ │ │ + ldr r0, [pc, #2280] @ 464ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 464eb0 │ │ │ │ + ldr r0, [pc, #2272] @ 464edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 464eb4 │ │ │ │ + ldr r0, [pc, #2264] @ 464ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 464eb8 │ │ │ │ + ldr r0, [pc, #2256] @ 464ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 464ebc │ │ │ │ + ldr r0, [pc, #2248] @ 464ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 464ec0 │ │ │ │ + ldr r0, [pc, #2240] @ 464eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 464ec4 │ │ │ │ + ldr r0, [pc, #2232] @ 464ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 464ec8 │ │ │ │ + ldr r0, [pc, #2224] @ 464ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 464ecc │ │ │ │ + ldr r0, [pc, #2216] @ 464ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 464ed0 │ │ │ │ + ldr r0, [pc, #2208] @ 464efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 464ed4 │ │ │ │ + ldr r0, [pc, #2200] @ 464f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 464ed8 │ │ │ │ + ldr r0, [pc, #2192] @ 464f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 464edc │ │ │ │ + ldr r0, [pc, #2184] @ 464f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 464ee0 │ │ │ │ + ldr r0, [pc, #2176] @ 464f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 464ee4 │ │ │ │ + ldr r0, [pc, #2168] @ 464f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 464ee8 │ │ │ │ + ldr r0, [pc, #2160] @ 464f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 464eec │ │ │ │ + ldr r0, [pc, #2152] @ 464f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 464ef0 │ │ │ │ + ldr r0, [pc, #2144] @ 464f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 464ef4 │ │ │ │ + ldr r0, [pc, #2136] @ 464f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 464ef8 │ │ │ │ + ldr r0, [pc, #2128] @ 464f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 464efc │ │ │ │ + ldr r0, [pc, #2120] @ 464f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 464f00 │ │ │ │ + ldr r0, [pc, #2112] @ 464f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 464f04 │ │ │ │ + ldr r0, [pc, #2104] @ 464f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 464f08 │ │ │ │ + ldr r0, [pc, #2096] @ 464f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 464f0c │ │ │ │ + ldr r0, [pc, #2088] @ 464f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 464f10 │ │ │ │ + ldr r0, [pc, #2080] @ 464f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 464f14 │ │ │ │ + ldr r0, [pc, #2072] @ 464f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 464f18 │ │ │ │ + ldr r0, [pc, #2064] @ 464f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 464f1c │ │ │ │ + ldr r0, [pc, #2056] @ 464f48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 464f20 │ │ │ │ + ldr r0, [pc, #2048] @ 464f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 464f24 │ │ │ │ + ldr r0, [pc, #2040] @ 464f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 464f28 │ │ │ │ + ldr r0, [pc, #2032] @ 464f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 464f2c │ │ │ │ + ldr r0, [pc, #2024] @ 464f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 464f30 │ │ │ │ + ldr r0, [pc, #2016] @ 464f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 464f34 │ │ │ │ + ldr r0, [pc, #2008] @ 464f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 464f38 │ │ │ │ + ldr r0, [pc, #2000] @ 464f64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 464f3c │ │ │ │ + ldr r0, [pc, #1992] @ 464f68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 464f40 │ │ │ │ + ldr r0, [pc, #1984] @ 464f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 464f44 │ │ │ │ + ldr r0, [pc, #1976] @ 464f70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 464f48 │ │ │ │ + ldr r0, [pc, #1968] @ 464f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 464f4c │ │ │ │ + ldr r0, [pc, #1960] @ 464f78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 464f50 │ │ │ │ + ldr r0, [pc, #1952] @ 464f7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 464f54 │ │ │ │ + ldr r0, [pc, #1944] @ 464f80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 464f58 │ │ │ │ + ldr r0, [pc, #1936] @ 464f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 464f5c │ │ │ │ + ldr r0, [pc, #1928] @ 464f88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 464f60 │ │ │ │ + ldr r0, [pc, #1920] @ 464f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 464f64 │ │ │ │ + ldr r0, [pc, #1912] @ 464f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 464f68 │ │ │ │ + ldr r0, [pc, #1904] @ 464f94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 464f6c │ │ │ │ + ldr r0, [pc, #1896] @ 464f98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 464f70 │ │ │ │ + ldr r0, [pc, #1888] @ 464f9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 464f74 │ │ │ │ + ldr r0, [pc, #1880] @ 464fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 464f78 │ │ │ │ + ldr r0, [pc, #1872] @ 464fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 464f7c │ │ │ │ + ldr r0, [pc, #1864] @ 464fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 464f80 │ │ │ │ + ldr r0, [pc, #1856] @ 464fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 464f84 │ │ │ │ + ldr r0, [pc, #1848] @ 464fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 464f88 │ │ │ │ + ldr r0, [pc, #1840] @ 464fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 464f8c │ │ │ │ + ldr r0, [pc, #1832] @ 464fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 464f90 │ │ │ │ + ldr r0, [pc, #1824] @ 464fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 464f94 │ │ │ │ + ldr r0, [pc, #1816] @ 464fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 464f98 │ │ │ │ + ldr r0, [pc, #1808] @ 464fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 464f9c │ │ │ │ + ldr r0, [pc, #1800] @ 464fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 464fa0 │ │ │ │ + ldr r0, [pc, #1792] @ 464fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 464fa4 │ │ │ │ + ldr r0, [pc, #1784] @ 464fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 464fa8 │ │ │ │ + ldr r0, [pc, #1776] @ 464fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 464fac │ │ │ │ + ldr r0, [pc, #1768] @ 464fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 464fb0 │ │ │ │ + ldr r0, [pc, #1760] @ 464fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 464fb4 │ │ │ │ + ldr r0, [pc, #1752] @ 464fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 464fb8 │ │ │ │ + ldr r0, [pc, #1744] @ 464fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 464fbc │ │ │ │ + ldr r0, [pc, #1736] @ 464fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 464fc0 │ │ │ │ + ldr r0, [pc, #1728] @ 464fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 464fc4 │ │ │ │ + ldr r0, [pc, #1720] @ 464ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 464fc8 │ │ │ │ + ldr r0, [pc, #1712] @ 464ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 464fcc │ │ │ │ + ldr r0, [pc, #1704] @ 464ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 464fd0 │ │ │ │ + ldr r0, [pc, #1696] @ 464ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 464fd4 │ │ │ │ + ldr r0, [pc, #1688] @ 465000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 464fd8 │ │ │ │ + ldr r0, [pc, #1680] @ 465004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 464fdc │ │ │ │ + ldr r0, [pc, #1672] @ 465008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 464fe0 │ │ │ │ + ldr r0, [pc, #1664] @ 46500c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 464fe4 │ │ │ │ + ldr r0, [pc, #1656] @ 465010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 464fe8 │ │ │ │ + ldr r0, [pc, #1648] @ 465014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 464fec │ │ │ │ + ldr r0, [pc, #1640] @ 465018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 464ff0 │ │ │ │ + ldr r0, [pc, #1632] @ 46501c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 464ff4 │ │ │ │ + ldr r0, [pc, #1624] @ 465020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 464ff8 │ │ │ │ + ldr r0, [pc, #1616] @ 465024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 464ffc │ │ │ │ + ldr r0, [pc, #1608] @ 465028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 465000 │ │ │ │ + ldr r0, [pc, #1600] @ 46502c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 465004 │ │ │ │ + ldr r0, [pc, #1592] @ 465030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 465008 │ │ │ │ + ldr r0, [pc, #1584] @ 465034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 46500c │ │ │ │ + ldr r0, [pc, #1576] @ 465038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 465010 │ │ │ │ + ldr r0, [pc, #1568] @ 46503c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 465014 │ │ │ │ + ldr r0, [pc, #1560] @ 465040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 465018 │ │ │ │ + ldr r0, [pc, #1552] @ 465044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 46501c │ │ │ │ + ldr r0, [pc, #1544] @ 465048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 465020 │ │ │ │ + ldr r0, [pc, #1536] @ 46504c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 465024 │ │ │ │ + ldr r0, [pc, #1528] @ 465050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 465028 │ │ │ │ + ldr r0, [pc, #1520] @ 465054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 46502c │ │ │ │ + ldr r0, [pc, #1512] @ 465058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 465030 │ │ │ │ + ldr r0, [pc, #1504] @ 46505c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 465034 │ │ │ │ + ldr r0, [pc, #1496] @ 465060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 465038 │ │ │ │ + ldr r0, [pc, #1488] @ 465064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 46503c │ │ │ │ + ldr r0, [pc, #1480] @ 465068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 465040 │ │ │ │ + ldr r0, [pc, #1472] @ 46506c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 465044 │ │ │ │ + ldr r0, [pc, #1464] @ 465070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 465048 │ │ │ │ + ldr r0, [pc, #1456] @ 465074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 46504c │ │ │ │ + ldr r0, [pc, #1448] @ 465078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 465050 │ │ │ │ + ldr r0, [pc, #1440] @ 46507c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 465054 │ │ │ │ + ldr r0, [pc, #1432] @ 465080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 465058 │ │ │ │ + ldr r0, [pc, #1424] @ 465084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 46505c │ │ │ │ + ldr r0, [pc, #1416] @ 465088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 465060 │ │ │ │ + ldr r0, [pc, #1408] @ 46508c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 465064 │ │ │ │ + ldr r0, [pc, #1400] @ 465090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 465068 │ │ │ │ + ldr r0, [pc, #1392] @ 465094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 46506c │ │ │ │ + ldr r0, [pc, #1384] @ 465098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 465070 │ │ │ │ + ldr r0, [pc, #1376] @ 46509c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 465074 │ │ │ │ + ldr r0, [pc, #1368] @ 4650a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 465078 │ │ │ │ + ldr r0, [pc, #1360] @ 4650a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 46507c │ │ │ │ + ldr r0, [pc, #1352] @ 4650a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 465080 │ │ │ │ + ldr r0, [pc, #1344] @ 4650ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 465084 │ │ │ │ + ldr r0, [pc, #1336] @ 4650b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 465088 │ │ │ │ + ldr r0, [pc, #1328] @ 4650b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 46508c │ │ │ │ + ldr r0, [pc, #1320] @ 4650b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 465090 │ │ │ │ + ldr r0, [pc, #1312] @ 4650bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 465094 │ │ │ │ + ldr r0, [pc, #1304] @ 4650c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 465098 │ │ │ │ + ldr r0, [pc, #1296] @ 4650c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 46509c │ │ │ │ + ldr r0, [pc, #1288] @ 4650c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 4650a0 │ │ │ │ + ldr r0, [pc, #1280] @ 4650cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4650a4 │ │ │ │ + ldr r0, [pc, #1272] @ 4650d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4650a8 │ │ │ │ + ldr r0, [pc, #1264] @ 4650d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4650ac │ │ │ │ + ldr r0, [pc, #1256] @ 4650d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4650b0 │ │ │ │ + ldr r0, [pc, #1248] @ 4650dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4650b4 │ │ │ │ + ldr r0, [pc, #1240] @ 4650e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4650b8 │ │ │ │ + ldr r0, [pc, #1232] @ 4650e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4650bc │ │ │ │ + ldr r0, [pc, #1224] @ 4650e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 4650c0 │ │ │ │ + ldr r0, [pc, #1216] @ 4650ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 4650c4 │ │ │ │ + ldr r0, [pc, #1208] @ 4650f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 4650c8 │ │ │ │ + ldr r0, [pc, #1200] @ 4650f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 4650cc │ │ │ │ + ldr r0, [pc, #1192] @ 4650f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 4650d0 │ │ │ │ + ldr r0, [pc, #1184] @ 4650fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 4650d4 │ │ │ │ + ldr r0, [pc, #1176] @ 465100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 4650d8 │ │ │ │ + ldr r0, [pc, #1168] @ 465104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 4650dc │ │ │ │ + ldr r0, [pc, #1160] @ 465108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 4650e0 │ │ │ │ + ldr r0, [pc, #1152] @ 46510c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 4650e4 │ │ │ │ + ldr r0, [pc, #1144] @ 465110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 4650e8 │ │ │ │ + ldr r0, [pc, #1136] @ 465114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 4650ec │ │ │ │ + ldr r0, [pc, #1128] @ 465118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 4650f0 │ │ │ │ + ldr r0, [pc, #1120] @ 46511c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 4650f4 │ │ │ │ + ldr r0, [pc, #1112] @ 465120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 4650f8 │ │ │ │ + ldr r0, [pc, #1104] @ 465124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 4650fc │ │ │ │ + ldr r0, [pc, #1096] @ 465128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 465100 │ │ │ │ + ldr r0, [pc, #1088] @ 46512c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 465104 │ │ │ │ + ldr r0, [pc, #1080] @ 465130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 465108 │ │ │ │ + ldr r0, [pc, #1072] @ 465134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 46510c │ │ │ │ + ldr r0, [pc, #1064] @ 465138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 465110 │ │ │ │ + ldr r0, [pc, #1056] @ 46513c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 465114 │ │ │ │ + ldr r0, [pc, #1048] @ 465140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 465118 │ │ │ │ + ldr r0, [pc, #1040] @ 465144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 46511c │ │ │ │ + ldr r0, [pc, #1032] @ 465148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 465120 │ │ │ │ + ldr r0, [pc, #1024] @ 46514c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 465124 │ │ │ │ + ldr r0, [pc, #1016] @ 465150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 465128 │ │ │ │ + ldr r0, [pc, #1008] @ 465154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 46512c │ │ │ │ + ldr r0, [pc, #1000] @ 465158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 465130 │ │ │ │ + ldr r0, [pc, #992] @ 46515c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 465134 │ │ │ │ + ldr r0, [pc, #984] @ 465160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 465138 │ │ │ │ + ldr r0, [pc, #976] @ 465164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 46513c │ │ │ │ + ldr r0, [pc, #968] @ 465168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 465140 │ │ │ │ + ldr r0, [pc, #960] @ 46516c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 465144 │ │ │ │ + ldr r0, [pc, #952] @ 465170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 465148 │ │ │ │ + ldr r0, [pc, #944] @ 465174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 46514c │ │ │ │ + ldr r0, [pc, #936] @ 465178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 465150 │ │ │ │ + ldr r0, [pc, #928] @ 46517c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 465154 │ │ │ │ + ldr r0, [pc, #920] @ 465180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 465158 │ │ │ │ + ldr r0, [pc, #912] @ 465184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 46515c │ │ │ │ + ldr r0, [pc, #904] @ 465188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 465160 │ │ │ │ + ldr r0, [pc, #896] @ 46518c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 465164 │ │ │ │ + ldr r0, [pc, #888] @ 465190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 465168 │ │ │ │ + ldr r0, [pc, #880] @ 465194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 46516c │ │ │ │ + ldr r0, [pc, #872] @ 465198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 465170 │ │ │ │ + ldr r0, [pc, #864] @ 46519c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 465174 │ │ │ │ + ldr r0, [pc, #856] @ 4651a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 465178 │ │ │ │ + ldr r0, [pc, #848] @ 4651a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 46517c │ │ │ │ + ldr r0, [pc, #840] @ 4651a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 465180 │ │ │ │ + ldr r0, [pc, #832] @ 4651ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 465184 │ │ │ │ + ldr r0, [pc, #824] @ 4651b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 465188 │ │ │ │ + ldr r0, [pc, #816] @ 4651b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r5, ip, r4, asr #29 │ │ │ │ - sbcseq r7, ip, r4, ror sl │ │ │ │ - smullseq r5, ip, r0, lr │ │ │ │ - sbcseq r7, ip, r0, asr #20 │ │ │ │ - sbcseq r5, ip, ip, asr lr │ │ │ │ - sbcseq r7, ip, ip, lsl #20 │ │ │ │ - sbcseq r5, ip, r8, lsr #28 │ │ │ │ - ldrsbeq r7, [ip], #152 @ 0x98 │ │ │ │ - ldrsheq r5, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r7, ip, r4, lsr #19 │ │ │ │ - sbcseq r5, ip, r0, asr #27 │ │ │ │ - sbcseq r7, ip, r0, ror r9 │ │ │ │ - sbcseq r5, ip, ip, lsl #27 │ │ │ │ - sbcseq r7, ip, ip, lsr r9 │ │ │ │ - sbcseq r5, ip, r8, asr sp │ │ │ │ - sbcseq r7, ip, r8, lsl #18 │ │ │ │ - sbcseq r5, ip, r4, lsr #26 │ │ │ │ - ldrsbeq r7, [ip], #132 @ 0x84 │ │ │ │ - ldrsheq r5, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r7, ip, r0, lsr #17 │ │ │ │ - ldrheq r5, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r7, ip, ip, ror #16 │ │ │ │ - sbcseq r5, ip, r8, lsl #25 │ │ │ │ - sbcseq r7, ip, r8, lsr r8 │ │ │ │ - sbcseq r5, ip, r4, asr ip │ │ │ │ - sbcseq r7, ip, r4, lsl #16 │ │ │ │ - sbcseq r5, ip, r0, lsr #24 │ │ │ │ - ldrsbeq r7, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r5, ip, ip, ror #23 │ │ │ │ - smullseq r7, ip, ip, r7 │ │ │ │ - ldrheq r5, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r7, ip, r8, ror #14 │ │ │ │ - sbcseq r5, ip, r4, lsl #23 │ │ │ │ - sbcseq r7, ip, r4, lsr r7 │ │ │ │ - sbcseq r5, ip, r0, asr fp │ │ │ │ - sbcseq r7, ip, r0, lsl #14 │ │ │ │ - sbcseq r5, ip, ip, lsl fp │ │ │ │ - sbcseq r7, ip, ip, asr #13 │ │ │ │ - sbcseq r5, ip, r8, ror #21 │ │ │ │ - smullseq r7, ip, r8, r6 │ │ │ │ - ldrheq r5, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r7, ip, r4, ror #12 │ │ │ │ - sbcseq r5, ip, r0, lsl #21 │ │ │ │ - sbcseq r7, ip, r0, lsr r6 │ │ │ │ - sbcseq r5, ip, ip, asr #20 │ │ │ │ - ldrsheq r7, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r5, ip, r8, lsl sl │ │ │ │ - sbcseq r7, ip, r8, asr #11 │ │ │ │ - sbcseq r5, ip, r4, ror #19 │ │ │ │ - smullseq r7, ip, r4, r5 │ │ │ │ - ldrheq r5, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r7, ip, r0, ror #10 │ │ │ │ - sbcseq r5, ip, ip, ror r9 │ │ │ │ - sbcseq r7, ip, ip, lsr #10 │ │ │ │ - sbcseq r5, ip, r8, asr #18 │ │ │ │ - ldrsheq r7, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r5, ip, r4, lsl r9 │ │ │ │ - sbcseq r7, ip, r4, asr #9 │ │ │ │ - sbcseq r5, ip, r0, ror #17 │ │ │ │ - smullseq r7, ip, r0, r4 │ │ │ │ - sbcseq r5, ip, ip, lsr #17 │ │ │ │ - sbcseq r7, ip, ip, asr r4 │ │ │ │ - sbcseq r5, ip, r8, ror r8 │ │ │ │ - sbcseq r7, ip, r8, lsr #8 │ │ │ │ - sbcseq r5, ip, r4, asr #16 │ │ │ │ - ldrsheq r7, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r5, ip, r0, lsl r8 │ │ │ │ - sbcseq r7, ip, r0, asr #7 │ │ │ │ - ldrsbeq r5, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r7, ip, ip, lsl #7 │ │ │ │ - sbcseq r5, ip, r8, lsr #15 │ │ │ │ - sbcseq r7, ip, r8, asr r3 │ │ │ │ - sbcseq r5, ip, r4, ror r7 │ │ │ │ - sbcseq r7, ip, r4, lsr #6 │ │ │ │ - sbcseq r5, ip, r0, asr #14 │ │ │ │ - ldrsheq r7, [ip], #32 │ │ │ │ - sbcseq r5, ip, ip, lsl #14 │ │ │ │ - ldrheq r7, [ip], #44 @ 0x2c │ │ │ │ - ldrsbeq r5, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r7, ip, r8, lsl #5 │ │ │ │ - sbcseq r5, ip, r4, lsr #13 │ │ │ │ - sbcseq r7, ip, r4, asr r2 │ │ │ │ - sbcseq r5, ip, r0, ror r6 │ │ │ │ - sbcseq r7, ip, r0, lsr #4 │ │ │ │ - sbcseq r5, ip, ip, lsr r6 │ │ │ │ - sbcseq r7, ip, ip, ror #3 │ │ │ │ - sbcseq r5, ip, r8, lsl #12 │ │ │ │ - ldrheq r7, [ip], #24 │ │ │ │ - ldrsbeq r5, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r7, ip, r4, lsl #3 │ │ │ │ - sbcseq r5, ip, r0, lsr #11 │ │ │ │ - sbcseq r7, ip, r4, asr r1 │ │ │ │ - sbcseq r5, ip, ip, ror #10 │ │ │ │ - sbcseq r7, ip, r4, lsr #2 │ │ │ │ - sbcseq r5, ip, r8, lsr r5 │ │ │ │ - ldrsheq r7, [ip], #4 │ │ │ │ - sbcseq r5, ip, r4, lsl #10 │ │ │ │ - sbcseq r7, ip, r4, asr #1 │ │ │ │ - ldrsbeq r5, [ip], #64 @ 0x40 │ │ │ │ - smullseq r7, ip, r4, r0 │ │ │ │ - smullseq r5, ip, ip, r4 │ │ │ │ - sbcseq r7, ip, r4, rrx │ │ │ │ - sbcseq r5, ip, r8, ror #8 │ │ │ │ - sbcseq r7, ip, r4, lsr r0 │ │ │ │ - sbcseq r5, ip, r4, lsr r4 │ │ │ │ - sbcseq r7, ip, r4 │ │ │ │ - sbcseq r5, ip, r0, lsl #8 │ │ │ │ - ldrsbeq r6, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r5, ip, ip, asr #7 │ │ │ │ - sbcseq r6, ip, r4, lsr #31 │ │ │ │ - smullseq r5, ip, r8, r3 │ │ │ │ - sbcseq r5, ip, r8, ror #6 │ │ │ │ - sbcseq r5, ip, r8, lsr r3 │ │ │ │ - sbcseq r5, ip, r8, lsl #6 │ │ │ │ - ldrsbeq r5, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r5, ip, r8, lsr #5 │ │ │ │ - sbcseq r5, ip, r8, ror r2 │ │ │ │ - sbcseq r5, ip, r8, asr #4 │ │ │ │ - sbcseq r5, ip, r8, lsl r2 │ │ │ │ - sbcseq r5, ip, r8, ror #3 │ │ │ │ - ldrheq r5, [ip], #24 │ │ │ │ - sbcseq r5, ip, r8, lsl #3 │ │ │ │ - sbcseq r5, ip, r8, asr r1 │ │ │ │ - sbcseq r5, ip, r8, lsr #2 │ │ │ │ - ldrsheq r5, [ip], #8 │ │ │ │ - sbcseq r5, ip, r8, asr #1 │ │ │ │ - smullseq r5, ip, r8, r0 │ │ │ │ - sbcseq r5, ip, r8, rrx │ │ │ │ - sbcseq r5, ip, r8, lsr r0 │ │ │ │ - sbcseq r5, ip, r8 │ │ │ │ - ldrsbeq r4, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r4, ip, r8, lsr #31 │ │ │ │ - sbcseq r4, ip, r8, ror pc │ │ │ │ - sbcseq r4, ip, r8, asr #30 │ │ │ │ - sbcseq r4, ip, r8, lsl pc │ │ │ │ - sbcseq r4, ip, r8, ror #29 │ │ │ │ - ldrheq r4, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r4, ip, r8, lsl #29 │ │ │ │ - sbcseq r4, ip, r8, asr lr │ │ │ │ - sbcseq r4, ip, r8, lsr #28 │ │ │ │ - ldrsheq r4, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq r4, ip, r8, asr #27 │ │ │ │ - smullseq r4, ip, r8, sp │ │ │ │ - sbcseq r4, ip, r8, ror #26 │ │ │ │ - sbcseq r4, ip, r8, lsr sp │ │ │ │ - sbcseq r4, ip, r8, lsl #26 │ │ │ │ - ldrsbeq r4, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r4, ip, r8, lsr #25 │ │ │ │ - sbcseq r4, ip, r8, ror ip │ │ │ │ - sbcseq r4, ip, r8, asr #24 │ │ │ │ - sbcseq r4, ip, r8, lsl ip │ │ │ │ - sbcseq r4, ip, r8, ror #23 │ │ │ │ - ldrheq r4, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r4, ip, r8, lsl #23 │ │ │ │ - sbcseq r4, ip, r8, asr fp │ │ │ │ - sbcseq r4, ip, r8, lsr #22 │ │ │ │ - ldrsheq r4, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r4, ip, r8, asr #21 │ │ │ │ - smullseq r4, ip, r8, sl │ │ │ │ - sbcseq r4, ip, r8, ror #20 │ │ │ │ - sbcseq r4, ip, r8, lsr sl │ │ │ │ - sbcseq r4, ip, r8, lsl #20 │ │ │ │ - ldrsbeq r4, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r4, ip, r8, lsr #19 │ │ │ │ - sbcseq r4, ip, r8, ror r9 │ │ │ │ - sbcseq r4, ip, r8, asr #18 │ │ │ │ - sbcseq r4, ip, r8, lsl r9 │ │ │ │ - sbcseq r4, ip, r8, ror #17 │ │ │ │ - ldrheq r4, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r4, ip, r8, lsl #17 │ │ │ │ - sbcseq r4, ip, r8, asr r8 │ │ │ │ - sbcseq r4, ip, r8, lsr #16 │ │ │ │ - ldrsheq r4, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r4, ip, r8, asr #15 │ │ │ │ - smullseq r4, ip, r8, r7 │ │ │ │ - sbcseq r4, ip, r8, ror #14 │ │ │ │ - sbcseq r4, ip, r8, lsr r7 │ │ │ │ - sbcseq r4, ip, r8, lsl #14 │ │ │ │ - ldrsbeq r4, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r4, ip, r8, lsr #13 │ │ │ │ - sbcseq r4, ip, r8, ror r6 │ │ │ │ - sbcseq r4, ip, r8, asr #12 │ │ │ │ - sbcseq r4, ip, r8, lsl r6 │ │ │ │ - sbcseq r4, ip, r8, ror #11 │ │ │ │ - ldrheq r4, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r4, ip, r8, lsl #11 │ │ │ │ - sbcseq r4, ip, r8, asr r5 │ │ │ │ - sbcseq r4, ip, r8, lsr #10 │ │ │ │ - ldrsheq r4, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r4, ip, r8, asr #9 │ │ │ │ - smullseq r4, ip, r8, r4 │ │ │ │ - sbcseq r4, ip, r8, ror #8 │ │ │ │ - sbcseq r4, ip, r8, lsr r4 │ │ │ │ - sbcseq r4, ip, r8, lsl #8 │ │ │ │ - ldrsbeq r4, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r4, ip, r8, lsr #7 │ │ │ │ - sbcseq r4, ip, r8, ror r3 │ │ │ │ - sbcseq r4, ip, r8, asr #6 │ │ │ │ - sbcseq r4, ip, r8, lsl r3 │ │ │ │ - sbcseq r4, ip, r8, ror #5 │ │ │ │ - ldrheq r4, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r4, ip, r8, lsl #5 │ │ │ │ - sbcseq r4, ip, r8, asr r2 │ │ │ │ - sbcseq r4, ip, r8, lsr #4 │ │ │ │ - smullseq r3, ip, r4, fp │ │ │ │ - sbcseq r3, ip, r4, ror #22 │ │ │ │ - sbcseq r3, ip, r4, lsr fp │ │ │ │ - sbcseq r3, ip, r4, lsl #22 │ │ │ │ - ldrsbeq r3, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r3, ip, r4, lsr #21 │ │ │ │ - sbcseq r3, ip, r4, ror sl │ │ │ │ - sbcseq r3, ip, r4, asr #20 │ │ │ │ - sbcseq r3, ip, r4, lsl sl │ │ │ │ - sbcseq r3, ip, r4, ror #19 │ │ │ │ - ldrheq r3, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r3, ip, r4, lsl #19 │ │ │ │ - sbcseq r3, ip, r4, asr r9 │ │ │ │ - sbcseq r3, ip, r4, lsr #18 │ │ │ │ - ldrsheq r3, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r3, ip, r4, asr #17 │ │ │ │ - smullseq r3, ip, r4, r8 │ │ │ │ - sbcseq r3, ip, r4, ror #16 │ │ │ │ - sbcseq r3, ip, r4, lsr r8 │ │ │ │ - sbcseq r3, ip, r4, lsl #16 │ │ │ │ - ldrsbeq r3, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r3, ip, r4, lsr #15 │ │ │ │ - sbcseq r3, ip, r4, ror r7 │ │ │ │ - sbcseq r3, ip, r4, asr #14 │ │ │ │ - sbcseq r3, ip, r4, lsl r7 │ │ │ │ - sbcseq r3, ip, r4, ror #13 │ │ │ │ - ldrheq r3, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r3, ip, r4, lsl #13 │ │ │ │ - sbcseq r3, ip, r4, asr r6 │ │ │ │ - sbcseq r3, ip, r4, lsr #12 │ │ │ │ - ldrsheq r3, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r3, ip, r4, asr #11 │ │ │ │ - smullseq r3, ip, r4, r5 │ │ │ │ - sbcseq r3, ip, r4, ror #10 │ │ │ │ - sbcseq r3, ip, r4, lsr r5 │ │ │ │ - sbcseq r3, ip, r4, lsl #10 │ │ │ │ - ldrsbeq r3, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r3, ip, r4, lsr #9 │ │ │ │ - sbcseq r3, ip, r4, ror r4 │ │ │ │ - sbcseq r3, ip, r4, asr #8 │ │ │ │ - sbcseq r3, ip, r4, lsl r4 │ │ │ │ - sbcseq r3, ip, r4, ror #7 │ │ │ │ - ldrheq r3, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r3, ip, r4, lsl #7 │ │ │ │ - sbcseq r3, ip, r4, asr r3 │ │ │ │ - sbcseq r3, ip, r4, lsr #6 │ │ │ │ - ldrsheq r3, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r3, ip, r4, asr #5 │ │ │ │ - smullseq r3, ip, r4, r2 │ │ │ │ - sbcseq r3, ip, r4, ror #4 │ │ │ │ - sbcseq r3, ip, r4, lsr r2 │ │ │ │ - sbcseq r3, ip, r4, lsl #4 │ │ │ │ - ldrsbeq r3, [ip], #20 │ │ │ │ - sbcseq r3, ip, r4, lsr #3 │ │ │ │ - sbcseq r3, ip, r4, ror r1 │ │ │ │ - sbcseq r3, ip, r4, asr #2 │ │ │ │ - sbcseq r3, ip, r4, lsl r1 │ │ │ │ - sbcseq r3, ip, r4, ror #1 │ │ │ │ - ldrheq r3, [ip], #4 │ │ │ │ - sbcseq r3, ip, r4, lsl #1 │ │ │ │ - sbcseq r3, ip, r4, asr r0 │ │ │ │ - sbcseq r3, ip, r4, lsr #32 │ │ │ │ - ldrsheq r2, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r2, ip, r4, asr #31 │ │ │ │ - smullseq r2, ip, r4, pc @ │ │ │ │ - sbcseq r2, ip, r4, ror #30 │ │ │ │ - sbcseq r2, ip, r4, lsr pc │ │ │ │ - sbcseq r2, ip, r4, lsl #30 │ │ │ │ - ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r2, ip, r4, lsr #29 │ │ │ │ - sbcseq r2, ip, r4, ror lr │ │ │ │ - sbcseq r2, ip, r4, asr #28 │ │ │ │ - sbcseq r2, ip, r4, lsl lr │ │ │ │ - sbcseq r2, ip, r4, ror #27 │ │ │ │ - ldrheq r2, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r2, ip, r4, lsl #27 │ │ │ │ - sbcseq r2, ip, r4, asr sp │ │ │ │ - sbcseq r2, ip, r4, lsr #26 │ │ │ │ - ldrsheq r2, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r2, ip, r4, asr #25 │ │ │ │ - smullseq r2, ip, r4, ip │ │ │ │ - sbcseq r2, ip, r4, ror #24 │ │ │ │ - sbcseq r2, ip, r4, lsr ip │ │ │ │ - sbcseq r2, ip, r4, lsl #24 │ │ │ │ - ldrsbeq r2, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r2, ip, r4, lsr #23 │ │ │ │ - sbcseq r2, ip, r4, ror fp │ │ │ │ - sbcseq r2, ip, r4, asr #22 │ │ │ │ - sbcseq r2, ip, r4, lsl fp │ │ │ │ - sbcseq r2, ip, r4, ror #21 │ │ │ │ - ldrheq r2, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r2, ip, r4, lsl #21 │ │ │ │ - sbcseq r2, ip, r4, asr sl │ │ │ │ - sbcseq r2, ip, r4, lsr #20 │ │ │ │ - ldrsheq r2, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r2, ip, r4, asr #19 │ │ │ │ - smullseq r2, ip, r4, r9 │ │ │ │ - sbcseq r2, ip, r4, ror #18 │ │ │ │ - sbcseq r2, ip, r4, lsr r9 │ │ │ │ - sbcseq r2, ip, r4, lsl #18 │ │ │ │ - ldrsbeq r2, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r2, ip, r4, lsr #17 │ │ │ │ - sbcseq r2, ip, r4, ror r8 │ │ │ │ - sbcseq r2, ip, r4, asr #16 │ │ │ │ - sbcseq r2, ip, r4, lsl r8 │ │ │ │ - sbcseq r2, ip, r4, ror #15 │ │ │ │ - ldrheq r2, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r2, ip, r4, lsl #15 │ │ │ │ - sbcseq r2, ip, r4, asr r7 │ │ │ │ - sbcseq r2, ip, r4, lsr #14 │ │ │ │ - ldrsheq r2, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r2, ip, r4, asr #13 │ │ │ │ - smullseq r2, ip, r4, r6 │ │ │ │ - sbcseq r2, ip, r4, ror #12 │ │ │ │ - sbcseq r2, ip, r4, lsr r6 │ │ │ │ - sbcseq r2, ip, r4, lsl #12 │ │ │ │ - ldrsbeq r2, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r2, ip, r4, lsr #11 │ │ │ │ - sbcseq r2, ip, r4, ror r5 │ │ │ │ - sbcseq r2, ip, r4, asr #10 │ │ │ │ - sbcseq r2, ip, r4, lsl r5 │ │ │ │ - sbcseq r2, ip, r4, ror #9 │ │ │ │ - ldrheq r2, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r2, ip, r4, lsl #9 │ │ │ │ - sbcseq r2, ip, r4, asr r4 │ │ │ │ - sbcseq r2, ip, r4, lsr #8 │ │ │ │ - ldrsheq r2, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r2, ip, r4, asr #7 │ │ │ │ - smullseq r2, ip, r4, r3 │ │ │ │ - sbcseq r2, ip, r4, ror #6 │ │ │ │ - sbcseq r2, ip, r4, lsr r3 │ │ │ │ - sbcseq r2, ip, r4, lsl #6 │ │ │ │ - ldrsbeq r2, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r2, ip, r4, lsr #5 │ │ │ │ - sbcseq r2, ip, r4, ror r2 │ │ │ │ - sbcseq r2, ip, r4, asr #4 │ │ │ │ - sbcseq r2, ip, r4, lsl r2 │ │ │ │ - sbcseq r2, ip, r4, ror #3 │ │ │ │ - ldrheq r2, [ip], #20 │ │ │ │ - sbcseq r2, ip, r4, lsl #3 │ │ │ │ - sbcseq r2, ip, r4, asr r1 │ │ │ │ - sbcseq r2, ip, r4, lsr #2 │ │ │ │ - ldrsheq r2, [ip], #4 │ │ │ │ - sbcseq r2, ip, r4, asr #1 │ │ │ │ - smullseq r2, ip, r4, r0 │ │ │ │ - sbcseq r2, ip, r4, rrx │ │ │ │ - sbcseq r2, ip, r4, lsr r0 │ │ │ │ - sbcseq r2, ip, r4 │ │ │ │ - ldrsbeq r1, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r1, ip, r4, lsr #31 │ │ │ │ - sbcseq r1, ip, r4, ror pc │ │ │ │ - sbcseq r1, ip, r4, asr #30 │ │ │ │ - sbcseq r1, ip, r4, lsl pc │ │ │ │ - sbcseq r1, ip, r4, ror #29 │ │ │ │ - ldrheq r1, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r1, ip, r4, lsl #29 │ │ │ │ - sbcseq r1, ip, r4, asr lr │ │ │ │ - sbcseq r1, ip, r4, lsr #28 │ │ │ │ - ldrsheq r1, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r1, ip, r4, asr #27 │ │ │ │ - smullseq r1, ip, r4, sp │ │ │ │ - sbcseq r1, ip, r0, asr #26 │ │ │ │ - sbcseq r1, ip, r8, asr sp │ │ │ │ - sbcseq r1, ip, r8, lsl #26 │ │ │ │ - ldrsbeq r1, [ip], #204 @ 0xcc │ │ │ │ - ldrheq r1, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r1, ip, r4, lsl #25 │ │ │ │ - sbcseq r1, ip, ip, asr ip │ │ │ │ - sbcseq r1, ip, r4, lsr ip │ │ │ │ - sbcseq r1, ip, ip, lsl #24 │ │ │ │ - sbcseq r1, ip, r8, ror #23 │ │ │ │ - sbcseq r1, ip, r4, asr #23 │ │ │ │ - sbcseq r1, ip, r0, lsr #23 │ │ │ │ - sbcseq r1, ip, r0, lsl #23 │ │ │ │ - sbcseq r1, ip, ip, asr fp │ │ │ │ - sbcseq r1, ip, ip, lsr fp │ │ │ │ - sbcseq r1, ip, r0, lsr #22 │ │ │ │ - sbcseq r1, ip, r0, lsl #22 │ │ │ │ - ldrsbeq r1, [ip], #172 @ 0xac │ │ │ │ - sbcseq r1, ip, ip, lsr #21 │ │ │ │ - sbcseq r1, ip, r8, lsl #21 │ │ │ │ - sbcseq r1, ip, r8, ror #20 │ │ │ │ - sbcseq r1, ip, r4, asr #20 │ │ │ │ - sbcseq r1, ip, r4, lsr #20 │ │ │ │ - sbcseq r1, ip, r4, lsl #20 │ │ │ │ - sbcseq r1, ip, r4, ror #19 │ │ │ │ - sbcseq r1, ip, r4, asr #19 │ │ │ │ - sbcseq r1, ip, r4, lsr #19 │ │ │ │ - sbcseq r1, ip, r4, lsl #19 │ │ │ │ - sbcseq r1, ip, r4, ror #18 │ │ │ │ - sbcseq r1, ip, r4, asr #18 │ │ │ │ - sbcseq r1, ip, r4, lsr #18 │ │ │ │ - sbcseq r1, ip, r4, lsl #18 │ │ │ │ - sbcseq r1, ip, r4, ror #17 │ │ │ │ - sbcseq r1, ip, r4, asr #17 │ │ │ │ - sbcseq r1, ip, r4, lsr #17 │ │ │ │ - sbcseq r1, ip, r4, lsl #17 │ │ │ │ - sbcseq r1, ip, r4, ror #16 │ │ │ │ - sbcseq r1, ip, r4, asr #16 │ │ │ │ - sbcseq r1, ip, r4, lsr #16 │ │ │ │ - sbcseq r1, ip, r4, lsl #16 │ │ │ │ - sbcseq r1, ip, r4, ror #15 │ │ │ │ - sbcseq r1, ip, r4, asr #15 │ │ │ │ - sbcseq r1, ip, r4, lsr #15 │ │ │ │ - sbcseq r1, ip, r4, lsl #15 │ │ │ │ - ldr r0, [pc, #-828] @ 46518c │ │ │ │ + ldrheq r5, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r7, ip, r8, ror #20 │ │ │ │ + sbcseq r5, ip, r4, lsl #29 │ │ │ │ + sbcseq r7, ip, r4, lsr sl │ │ │ │ + sbcseq r5, ip, r0, asr lr │ │ │ │ + sbcseq r7, ip, r0, lsl #20 │ │ │ │ + sbcseq r5, ip, ip, lsl lr │ │ │ │ + sbcseq r7, ip, ip, asr #19 │ │ │ │ + sbcseq r5, ip, r8, ror #27 │ │ │ │ + smullseq r7, ip, r8, r9 │ │ │ │ + ldrheq r5, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r7, ip, r4, ror #18 │ │ │ │ + sbcseq r5, ip, r0, lsl #27 │ │ │ │ + sbcseq r7, ip, r0, lsr r9 │ │ │ │ + sbcseq r5, ip, ip, asr #26 │ │ │ │ + ldrsheq r7, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r5, ip, r8, lsl sp │ │ │ │ + sbcseq r7, ip, r8, asr #17 │ │ │ │ + sbcseq r5, ip, r4, ror #25 │ │ │ │ + smullseq r7, ip, r4, r8 │ │ │ │ + ldrheq r5, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r7, ip, r0, ror #16 │ │ │ │ + sbcseq r5, ip, ip, ror ip │ │ │ │ + sbcseq r7, ip, ip, lsr #16 │ │ │ │ + sbcseq r5, ip, r8, asr #24 │ │ │ │ + ldrsheq r7, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r5, ip, r4, lsl ip │ │ │ │ + sbcseq r7, ip, r4, asr #15 │ │ │ │ + sbcseq r5, ip, r0, ror #23 │ │ │ │ + smullseq r7, ip, r0, r7 │ │ │ │ + sbcseq r5, ip, ip, lsr #23 │ │ │ │ + sbcseq r7, ip, ip, asr r7 │ │ │ │ + sbcseq r5, ip, r8, ror fp │ │ │ │ + sbcseq r7, ip, r8, lsr #14 │ │ │ │ + sbcseq r5, ip, r4, asr #22 │ │ │ │ + ldrsheq r7, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r5, ip, r0, lsl fp │ │ │ │ + sbcseq r7, ip, r0, asr #13 │ │ │ │ + ldrsbeq r5, [ip], #172 @ 0xac │ │ │ │ + sbcseq r7, ip, ip, lsl #13 │ │ │ │ + sbcseq r5, ip, r8, lsr #21 │ │ │ │ + sbcseq r7, ip, r8, asr r6 │ │ │ │ + sbcseq r5, ip, r4, ror sl │ │ │ │ + sbcseq r7, ip, r4, lsr #12 │ │ │ │ + sbcseq r5, ip, r0, asr #20 │ │ │ │ + ldrsheq r7, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r5, ip, ip, lsl #20 │ │ │ │ + ldrheq r7, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r5, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r7, ip, r8, lsl #11 │ │ │ │ + sbcseq r5, ip, r4, lsr #19 │ │ │ │ + sbcseq r7, ip, r4, asr r5 │ │ │ │ + sbcseq r5, ip, r0, ror r9 │ │ │ │ + sbcseq r7, ip, r0, lsr #10 │ │ │ │ + sbcseq r5, ip, ip, lsr r9 │ │ │ │ + sbcseq r7, ip, ip, ror #9 │ │ │ │ + sbcseq r5, ip, r8, lsl #18 │ │ │ │ + ldrheq r7, [ip], #72 @ 0x48 │ │ │ │ + ldrsbeq r5, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r7, ip, r4, lsl #9 │ │ │ │ + sbcseq r5, ip, r0, lsr #17 │ │ │ │ + sbcseq r7, ip, r0, asr r4 │ │ │ │ + sbcseq r5, ip, ip, ror #16 │ │ │ │ + sbcseq r7, ip, ip, lsl r4 │ │ │ │ + sbcseq r5, ip, r8, lsr r8 │ │ │ │ + sbcseq r7, ip, r8, ror #7 │ │ │ │ + sbcseq r5, ip, r4, lsl #16 │ │ │ │ + ldrheq r7, [ip], #52 @ 0x34 │ │ │ │ + ldrsbeq r5, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r7, ip, r0, lsl #7 │ │ │ │ + smullseq r5, ip, ip, r7 │ │ │ │ + sbcseq r7, ip, ip, asr #6 │ │ │ │ + sbcseq r5, ip, r8, ror #14 │ │ │ │ + sbcseq r7, ip, r8, lsl r3 │ │ │ │ + sbcseq r5, ip, r4, lsr r7 │ │ │ │ + sbcseq r7, ip, r4, ror #5 │ │ │ │ + sbcseq r5, ip, r0, lsl #14 │ │ │ │ + ldrheq r7, [ip], #32 │ │ │ │ + sbcseq r5, ip, ip, asr #13 │ │ │ │ + sbcseq r7, ip, ip, ror r2 │ │ │ │ + smullseq r5, ip, r8, r6 │ │ │ │ + sbcseq r7, ip, r8, asr #4 │ │ │ │ + sbcseq r5, ip, r4, ror #12 │ │ │ │ + sbcseq r7, ip, r4, lsl r2 │ │ │ │ + sbcseq r5, ip, r0, lsr r6 │ │ │ │ + sbcseq r7, ip, r0, ror #3 │ │ │ │ + ldrsheq r5, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r7, ip, ip, lsr #3 │ │ │ │ + sbcseq r5, ip, r8, asr #11 │ │ │ │ + sbcseq r7, ip, r8, ror r1 │ │ │ │ + smullseq r5, ip, r4, r5 │ │ │ │ + sbcseq r7, ip, r8, asr #2 │ │ │ │ + sbcseq r5, ip, r0, ror #10 │ │ │ │ + sbcseq r7, ip, r8, lsl r1 │ │ │ │ + sbcseq r5, ip, ip, lsr #10 │ │ │ │ + sbcseq r7, ip, r8, ror #1 │ │ │ │ + ldrsheq r5, [ip], #72 @ 0x48 │ │ │ │ + ldrheq r7, [ip], #8 │ │ │ │ + sbcseq r5, ip, r4, asr #9 │ │ │ │ + sbcseq r7, ip, r8, lsl #1 │ │ │ │ + smullseq r5, ip, r0, r4 │ │ │ │ + sbcseq r7, ip, r8, asr r0 │ │ │ │ + sbcseq r5, ip, ip, asr r4 │ │ │ │ + sbcseq r7, ip, r8, lsr #32 │ │ │ │ + sbcseq r5, ip, r8, lsr #8 │ │ │ │ + ldrsheq r6, [ip], #248 @ 0xf8 │ │ │ │ + ldrsheq r5, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r6, ip, r8, asr #31 │ │ │ │ + sbcseq r5, ip, r0, asr #7 │ │ │ │ + smullseq r6, ip, r8, pc @ │ │ │ │ + sbcseq r5, ip, ip, lsl #7 │ │ │ │ + sbcseq r5, ip, ip, asr r3 │ │ │ │ + sbcseq r5, ip, ip, lsr #6 │ │ │ │ + ldrsheq r5, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r5, ip, ip, asr #5 │ │ │ │ + smullseq r5, ip, ip, r2 │ │ │ │ + sbcseq r5, ip, ip, ror #4 │ │ │ │ + sbcseq r5, ip, ip, lsr r2 │ │ │ │ + sbcseq r5, ip, ip, lsl #4 │ │ │ │ + ldrsbeq r5, [ip], #28 │ │ │ │ + sbcseq r5, ip, ip, lsr #3 │ │ │ │ + sbcseq r5, ip, ip, ror r1 │ │ │ │ + sbcseq r5, ip, ip, asr #2 │ │ │ │ + sbcseq r5, ip, ip, lsl r1 │ │ │ │ + sbcseq r5, ip, ip, ror #1 │ │ │ │ + ldrheq r5, [ip], #12 │ │ │ │ + sbcseq r5, ip, ip, lsl #1 │ │ │ │ + sbcseq r5, ip, ip, asr r0 │ │ │ │ + sbcseq r5, ip, ip, lsr #32 │ │ │ │ + ldrsheq r4, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r4, ip, ip, asr #31 │ │ │ │ + smullseq r4, ip, ip, pc @ │ │ │ │ + sbcseq r4, ip, ip, ror #30 │ │ │ │ + sbcseq r4, ip, ip, lsr pc │ │ │ │ + sbcseq r4, ip, ip, lsl #30 │ │ │ │ + ldrsbeq r4, [ip], #236 @ 0xec │ │ │ │ + sbcseq r4, ip, ip, lsr #29 │ │ │ │ + sbcseq r4, ip, ip, ror lr │ │ │ │ + sbcseq r4, ip, ip, asr #28 │ │ │ │ + sbcseq r4, ip, ip, lsl lr │ │ │ │ + sbcseq r4, ip, ip, ror #27 │ │ │ │ + ldrheq r4, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r4, ip, ip, lsl #27 │ │ │ │ + sbcseq r4, ip, ip, asr sp │ │ │ │ + sbcseq r4, ip, ip, lsr #26 │ │ │ │ + ldrsheq r4, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r4, ip, ip, asr #25 │ │ │ │ + smullseq r4, ip, ip, ip │ │ │ │ + sbcseq r4, ip, ip, ror #24 │ │ │ │ + sbcseq r4, ip, ip, lsr ip │ │ │ │ + sbcseq r4, ip, ip, lsl #24 │ │ │ │ + ldrsbeq r4, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r4, ip, ip, lsr #23 │ │ │ │ + sbcseq r4, ip, ip, ror fp │ │ │ │ + sbcseq r4, ip, ip, asr #22 │ │ │ │ + sbcseq r4, ip, ip, lsl fp │ │ │ │ + sbcseq r4, ip, ip, ror #21 │ │ │ │ + ldrheq r4, [ip], #172 @ 0xac │ │ │ │ + sbcseq r4, ip, ip, lsl #21 │ │ │ │ + sbcseq r4, ip, ip, asr sl │ │ │ │ + sbcseq r4, ip, ip, lsr #20 │ │ │ │ + ldrsheq r4, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r4, ip, ip, asr #19 │ │ │ │ + smullseq r4, ip, ip, r9 │ │ │ │ + sbcseq r4, ip, ip, ror #18 │ │ │ │ + sbcseq r4, ip, ip, lsr r9 │ │ │ │ + sbcseq r4, ip, ip, lsl #18 │ │ │ │ + ldrsbeq r4, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r4, ip, ip, lsr #17 │ │ │ │ + sbcseq r4, ip, ip, ror r8 │ │ │ │ + sbcseq r4, ip, ip, asr #16 │ │ │ │ + sbcseq r4, ip, ip, lsl r8 │ │ │ │ + sbcseq r4, ip, ip, ror #15 │ │ │ │ + ldrheq r4, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r4, ip, ip, lsl #15 │ │ │ │ + sbcseq r4, ip, ip, asr r7 │ │ │ │ + sbcseq r4, ip, ip, lsr #14 │ │ │ │ + ldrsheq r4, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r4, ip, ip, asr #13 │ │ │ │ + smullseq r4, ip, ip, r6 │ │ │ │ + sbcseq r4, ip, ip, ror #12 │ │ │ │ + sbcseq r4, ip, ip, lsr r6 │ │ │ │ + sbcseq r4, ip, ip, lsl #12 │ │ │ │ + ldrsbeq r4, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r4, ip, ip, lsr #11 │ │ │ │ + sbcseq r4, ip, ip, ror r5 │ │ │ │ + sbcseq r4, ip, ip, asr #10 │ │ │ │ + sbcseq r4, ip, ip, lsl r5 │ │ │ │ + sbcseq r4, ip, ip, ror #9 │ │ │ │ + ldrheq r4, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r4, ip, ip, lsl #9 │ │ │ │ + sbcseq r4, ip, ip, asr r4 │ │ │ │ + sbcseq r4, ip, ip, lsr #8 │ │ │ │ + ldrsheq r4, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r4, ip, ip, asr #7 │ │ │ │ + smullseq r4, ip, ip, r3 │ │ │ │ + sbcseq r4, ip, ip, ror #6 │ │ │ │ + sbcseq r4, ip, ip, lsr r3 │ │ │ │ + sbcseq r4, ip, ip, lsl #6 │ │ │ │ + ldrsbeq r4, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r4, ip, ip, lsr #5 │ │ │ │ + sbcseq r4, ip, ip, ror r2 │ │ │ │ + sbcseq r4, ip, ip, asr #4 │ │ │ │ + sbcseq r4, ip, ip, lsl r2 │ │ │ │ + sbcseq r3, ip, r8, lsl #23 │ │ │ │ + sbcseq r3, ip, r8, asr fp │ │ │ │ + sbcseq r3, ip, r8, lsr #22 │ │ │ │ + ldrsheq r3, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r3, ip, r8, asr #21 │ │ │ │ + smullseq r3, ip, r8, sl │ │ │ │ + sbcseq r3, ip, r8, ror #20 │ │ │ │ + sbcseq r3, ip, r8, lsr sl │ │ │ │ + sbcseq r3, ip, r8, lsl #20 │ │ │ │ + ldrsbeq r3, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r3, ip, r8, lsr #19 │ │ │ │ + sbcseq r3, ip, r8, ror r9 │ │ │ │ + sbcseq r3, ip, r8, asr #18 │ │ │ │ + sbcseq r3, ip, r8, lsl r9 │ │ │ │ + sbcseq r3, ip, r8, ror #17 │ │ │ │ + ldrheq r3, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r3, ip, r8, lsl #17 │ │ │ │ + sbcseq r3, ip, r8, asr r8 │ │ │ │ + sbcseq r3, ip, r8, lsr #16 │ │ │ │ + ldrsheq r3, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r3, ip, r8, asr #15 │ │ │ │ + smullseq r3, ip, r8, r7 │ │ │ │ + sbcseq r3, ip, r8, ror #14 │ │ │ │ + sbcseq r3, ip, r8, lsr r7 │ │ │ │ + sbcseq r3, ip, r8, lsl #14 │ │ │ │ + ldrsbeq r3, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r3, ip, r8, lsr #13 │ │ │ │ + sbcseq r3, ip, r8, ror r6 │ │ │ │ + sbcseq r3, ip, r8, asr #12 │ │ │ │ + sbcseq r3, ip, r8, lsl r6 │ │ │ │ + sbcseq r3, ip, r8, ror #11 │ │ │ │ + ldrheq r3, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r3, ip, r8, lsl #11 │ │ │ │ + sbcseq r3, ip, r8, asr r5 │ │ │ │ + sbcseq r3, ip, r8, lsr #10 │ │ │ │ + ldrsheq r3, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r3, ip, r8, asr #9 │ │ │ │ + smullseq r3, ip, r8, r4 │ │ │ │ + sbcseq r3, ip, r8, ror #8 │ │ │ │ + sbcseq r3, ip, r8, lsr r4 │ │ │ │ + sbcseq r3, ip, r8, lsl #8 │ │ │ │ + ldrsbeq r3, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r3, ip, r8, lsr #7 │ │ │ │ + sbcseq r3, ip, r8, ror r3 │ │ │ │ + sbcseq r3, ip, r8, asr #6 │ │ │ │ + sbcseq r3, ip, r8, lsl r3 │ │ │ │ + sbcseq r3, ip, r8, ror #5 │ │ │ │ + ldrheq r3, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r3, ip, r8, lsl #5 │ │ │ │ + sbcseq r3, ip, r8, asr r2 │ │ │ │ + sbcseq r3, ip, r8, lsr #4 │ │ │ │ + ldrsheq r3, [ip], #24 │ │ │ │ + sbcseq r3, ip, r8, asr #3 │ │ │ │ + smullseq r3, ip, r8, r1 │ │ │ │ + sbcseq r3, ip, r8, ror #2 │ │ │ │ + sbcseq r3, ip, r8, lsr r1 │ │ │ │ + sbcseq r3, ip, r8, lsl #2 │ │ │ │ + ldrsbeq r3, [ip], #8 │ │ │ │ + sbcseq r3, ip, r8, lsr #1 │ │ │ │ + sbcseq r3, ip, r8, ror r0 │ │ │ │ + sbcseq r3, ip, r8, asr #32 │ │ │ │ + sbcseq r3, ip, r8, lsl r0 │ │ │ │ + sbcseq r2, ip, r8, ror #31 │ │ │ │ + ldrheq r2, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r2, ip, r8, lsl #31 │ │ │ │ + sbcseq r2, ip, r8, asr pc │ │ │ │ + sbcseq r2, ip, r8, lsr #30 │ │ │ │ + ldrsheq r2, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r2, ip, r8, asr #29 │ │ │ │ + smullseq r2, ip, r8, lr │ │ │ │ + sbcseq r2, ip, r8, ror #28 │ │ │ │ + sbcseq r2, ip, r8, lsr lr │ │ │ │ + sbcseq r2, ip, r8, lsl #28 │ │ │ │ + ldrsbeq r2, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r2, ip, r8, lsr #27 │ │ │ │ + sbcseq r2, ip, r8, ror sp │ │ │ │ + sbcseq r2, ip, r8, asr #26 │ │ │ │ + sbcseq r2, ip, r8, lsl sp │ │ │ │ + sbcseq r2, ip, r8, ror #25 │ │ │ │ + ldrheq r2, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r2, ip, r8, lsl #25 │ │ │ │ + sbcseq r2, ip, r8, asr ip │ │ │ │ + sbcseq r2, ip, r8, lsr #24 │ │ │ │ + ldrsheq r2, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r2, ip, r8, asr #23 │ │ │ │ + smullseq r2, ip, r8, fp │ │ │ │ + sbcseq r2, ip, r8, ror #22 │ │ │ │ + sbcseq r2, ip, r8, lsr fp │ │ │ │ + sbcseq r2, ip, r8, lsl #22 │ │ │ │ + ldrsbeq r2, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r2, ip, r8, lsr #21 │ │ │ │ + sbcseq r2, ip, r8, ror sl │ │ │ │ + sbcseq r2, ip, r8, asr #20 │ │ │ │ + sbcseq r2, ip, r8, lsl sl │ │ │ │ + sbcseq r2, ip, r8, ror #19 │ │ │ │ + ldrheq r2, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r2, ip, r8, lsl #19 │ │ │ │ + sbcseq r2, ip, r8, asr r9 │ │ │ │ + sbcseq r2, ip, r8, lsr #18 │ │ │ │ + ldrsheq r2, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r2, ip, r8, asr #17 │ │ │ │ + smullseq r2, ip, r8, r8 │ │ │ │ + sbcseq r2, ip, r8, ror #16 │ │ │ │ + sbcseq r2, ip, r8, lsr r8 │ │ │ │ + sbcseq r2, ip, r8, lsl #16 │ │ │ │ + ldrsbeq r2, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r2, ip, r8, lsr #15 │ │ │ │ + sbcseq r2, ip, r8, ror r7 │ │ │ │ + sbcseq r2, ip, r8, asr #14 │ │ │ │ + sbcseq r2, ip, r8, lsl r7 │ │ │ │ + sbcseq r2, ip, r8, ror #13 │ │ │ │ + ldrheq r2, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r2, ip, r8, lsl #13 │ │ │ │ + sbcseq r2, ip, r8, asr r6 │ │ │ │ + sbcseq r2, ip, r8, lsr #12 │ │ │ │ + ldrsheq r2, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r2, ip, r8, asr #11 │ │ │ │ + smullseq r2, ip, r8, r5 │ │ │ │ + sbcseq r2, ip, r8, ror #10 │ │ │ │ + sbcseq r2, ip, r8, lsr r5 │ │ │ │ + sbcseq r2, ip, r8, lsl #10 │ │ │ │ + ldrsbeq r2, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r2, ip, r8, lsr #9 │ │ │ │ + sbcseq r2, ip, r8, ror r4 │ │ │ │ + sbcseq r2, ip, r8, asr #8 │ │ │ │ + sbcseq r2, ip, r8, lsl r4 │ │ │ │ + sbcseq r2, ip, r8, ror #7 │ │ │ │ + ldrheq r2, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r2, ip, r8, lsl #7 │ │ │ │ + sbcseq r2, ip, r8, asr r3 │ │ │ │ + sbcseq r2, ip, r8, lsr #6 │ │ │ │ + ldrsheq r2, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r2, ip, r8, asr #5 │ │ │ │ + smullseq r2, ip, r8, r2 │ │ │ │ + sbcseq r2, ip, r8, ror #4 │ │ │ │ + sbcseq r2, ip, r8, lsr r2 │ │ │ │ + sbcseq r2, ip, r8, lsl #4 │ │ │ │ + ldrsbeq r2, [ip], #24 │ │ │ │ + sbcseq r2, ip, r8, lsr #3 │ │ │ │ + sbcseq r2, ip, r8, ror r1 │ │ │ │ + sbcseq r2, ip, r8, asr #2 │ │ │ │ + sbcseq r2, ip, r8, lsl r1 │ │ │ │ + sbcseq r2, ip, r8, ror #1 │ │ │ │ + ldrheq r2, [ip], #8 │ │ │ │ + sbcseq r2, ip, r8, lsl #1 │ │ │ │ + sbcseq r2, ip, r8, asr r0 │ │ │ │ + sbcseq r2, ip, r8, lsr #32 │ │ │ │ + ldrsheq r1, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r1, ip, r8, asr #31 │ │ │ │ + smullseq r1, ip, r8, pc @ │ │ │ │ + sbcseq r1, ip, r8, ror #30 │ │ │ │ + sbcseq r1, ip, r8, lsr pc │ │ │ │ + sbcseq r1, ip, r8, lsl #30 │ │ │ │ + ldrsbeq r1, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r1, ip, r8, lsr #29 │ │ │ │ + sbcseq r1, ip, r8, ror lr │ │ │ │ + sbcseq r1, ip, r8, asr #28 │ │ │ │ + sbcseq r1, ip, r8, lsl lr │ │ │ │ + sbcseq r1, ip, r8, ror #27 │ │ │ │ + ldrheq r1, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r1, ip, r8, lsl #27 │ │ │ │ + sbcseq r1, ip, r4, lsr sp │ │ │ │ + sbcseq r1, ip, ip, asr #26 │ │ │ │ + ldrsheq r1, [ip], #204 @ 0xcc │ │ │ │ + ldrsbeq r1, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r1, ip, r4, lsr #25 │ │ │ │ + sbcseq r1, ip, r8, ror ip │ │ │ │ + sbcseq r1, ip, r0, asr ip │ │ │ │ + sbcseq r1, ip, r8, lsr #24 │ │ │ │ + sbcseq r1, ip, r0, lsl #24 │ │ │ │ + ldrsbeq r1, [ip], #188 @ 0xbc │ │ │ │ + ldrheq r1, [ip], #184 @ 0xb8 │ │ │ │ + smullseq r1, ip, r4, fp │ │ │ │ + sbcseq r1, ip, r4, ror fp │ │ │ │ + sbcseq r1, ip, r0, asr fp │ │ │ │ + sbcseq r1, ip, r0, lsr fp │ │ │ │ + sbcseq r1, ip, r4, lsl fp │ │ │ │ + ldrsheq r1, [ip], #164 @ 0xa4 │ │ │ │ + ldrsbeq r1, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r1, ip, r0, lsr #21 │ │ │ │ + sbcseq r1, ip, ip, ror sl │ │ │ │ + sbcseq r1, ip, ip, asr sl │ │ │ │ + sbcseq r1, ip, r8, lsr sl │ │ │ │ + sbcseq r1, ip, r8, lsl sl │ │ │ │ + ldrsheq r1, [ip], #152 @ 0x98 │ │ │ │ + ldrsbeq r1, [ip], #152 @ 0x98 │ │ │ │ + ldrheq r1, [ip], #152 @ 0x98 │ │ │ │ + smullseq r1, ip, r8, r9 │ │ │ │ + sbcseq r1, ip, r8, ror r9 │ │ │ │ + sbcseq r1, ip, r8, asr r9 │ │ │ │ + sbcseq r1, ip, r8, lsr r9 │ │ │ │ + sbcseq r1, ip, r8, lsl r9 │ │ │ │ + ldrsheq r1, [ip], #136 @ 0x88 │ │ │ │ + ldrsbeq r1, [ip], #136 @ 0x88 │ │ │ │ + ldrheq r1, [ip], #136 @ 0x88 │ │ │ │ + smullseq r1, ip, r8, r8 │ │ │ │ + sbcseq r1, ip, r8, ror r8 │ │ │ │ + sbcseq r1, ip, r8, asr r8 │ │ │ │ + sbcseq r1, ip, r8, lsr r8 │ │ │ │ + sbcseq r1, ip, r8, lsl r8 │ │ │ │ + ldrsheq r1, [ip], #120 @ 0x78 │ │ │ │ + ldrsbeq r1, [ip], #120 @ 0x78 │ │ │ │ + ldrheq r1, [ip], #120 @ 0x78 │ │ │ │ + smullseq r1, ip, r8, r7 │ │ │ │ + sbcseq r1, ip, r8, ror r7 │ │ │ │ + ldr r0, [pc, #-828] @ 4651b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 465190 │ │ │ │ + ldr r0, [pc, #-836] @ 4651bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 465194 │ │ │ │ + ldr r0, [pc, #-844] @ 4651c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 465198 │ │ │ │ + ldr r0, [pc, #-852] @ 4651c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 46519c │ │ │ │ + ldr r0, [pc, #-860] @ 4651c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4651a0 │ │ │ │ + ldr r0, [pc, #-868] @ 4651cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4651a4 │ │ │ │ + ldr r0, [pc, #-876] @ 4651d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4651a8 │ │ │ │ + ldr r0, [pc, #-884] @ 4651d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4651ac │ │ │ │ + ldr r0, [pc, #-892] @ 4651d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4651b0 │ │ │ │ + ldr r0, [pc, #-900] @ 4651dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4651b4 │ │ │ │ + ldr r0, [pc, #-908] @ 4651e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4651b8 │ │ │ │ + ldr r0, [pc, #-916] @ 4651e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4651bc │ │ │ │ + ldr r0, [pc, #-924] @ 4651e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4651c0 │ │ │ │ + ldr r0, [pc, #-932] @ 4651ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4651c4 │ │ │ │ + ldr r0, [pc, #-940] @ 4651f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4651c8 │ │ │ │ + ldr r0, [pc, #-948] @ 4651f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4651cc │ │ │ │ + ldr r0, [pc, #-956] @ 4651f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4651d0 │ │ │ │ + ldr r0, [pc, #-964] @ 4651fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 4651d4 │ │ │ │ + ldr r0, [pc, #-972] @ 465200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 4651d8 │ │ │ │ + ldr r0, [pc, #-980] @ 465204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 4651dc │ │ │ │ + ldr r0, [pc, #-988] @ 465208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 4651e0 │ │ │ │ + ldr r0, [pc, #-996] @ 46520c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 4651e4 │ │ │ │ + ldr r0, [pc, #-1004] @ 465210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 4651e8 │ │ │ │ + ldr r0, [pc, #-1012] @ 465214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 4651ec │ │ │ │ + ldr r0, [pc, #-1020] @ 465218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 4651f0 │ │ │ │ + ldr r0, [pc, #-1028] @ 46521c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 4651f4 │ │ │ │ + ldr r0, [pc, #-1036] @ 465220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 4651f8 │ │ │ │ + ldr r0, [pc, #-1044] @ 465224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 4651fc │ │ │ │ + ldr r0, [pc, #-1052] @ 465228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 465200 │ │ │ │ + ldr r0, [pc, #-1060] @ 46522c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 465204 │ │ │ │ + ldr r0, [pc, #-1068] @ 465230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 465208 │ │ │ │ + ldr r0, [pc, #-1076] @ 465234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 46520c │ │ │ │ + ldr r0, [pc, #-1084] @ 465238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 465210 │ │ │ │ + ldr r0, [pc, #-1092] @ 46523c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 465214 │ │ │ │ + ldr r0, [pc, #-1100] @ 465240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 465218 │ │ │ │ + ldr r0, [pc, #-1108] @ 465244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 46521c │ │ │ │ + ldr r0, [pc, #-1116] @ 465248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 465220 │ │ │ │ + ldr r0, [pc, #-1124] @ 46524c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 465224 │ │ │ │ + ldr r0, [pc, #-1132] @ 465250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 465228 │ │ │ │ + ldr r0, [pc, #-1140] @ 465254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 46522c │ │ │ │ + ldr r0, [pc, #-1148] @ 465258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 465230 │ │ │ │ + ldr r0, [pc, #-1156] @ 46525c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 465234 │ │ │ │ + ldr r0, [pc, #-1164] @ 465260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 465238 │ │ │ │ + ldr r0, [pc, #-1172] @ 465264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 46523c │ │ │ │ + ldr r0, [pc, #-1180] @ 465268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 465240 │ │ │ │ + ldr r0, [pc, #-1188] @ 46526c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 465244 │ │ │ │ + ldr r0, [pc, #-1196] @ 465270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 465248 │ │ │ │ + ldr r0, [pc, #-1204] @ 465274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 46524c │ │ │ │ + ldr r0, [pc, #-1212] @ 465278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 465250 │ │ │ │ + ldr r0, [pc, #-1220] @ 46527c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 465254 │ │ │ │ + ldr r0, [pc, #-1228] @ 465280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 465258 │ │ │ │ + ldr r0, [pc, #-1236] @ 465284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 46525c │ │ │ │ + ldr r0, [pc, #-1244] @ 465288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 465260 │ │ │ │ + ldr r0, [pc, #-1252] @ 46528c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 465264 │ │ │ │ + ldr r0, [pc, #-1260] @ 465290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 465268 │ │ │ │ + ldr r0, [pc, #-1268] @ 465294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 46526c │ │ │ │ + ldr r0, [pc, #-1276] @ 465298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 465270 │ │ │ │ + ldr r0, [pc, #-1284] @ 46529c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 465274 │ │ │ │ + ldr r0, [pc, #-1292] @ 4652a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 465278 │ │ │ │ + ldr r0, [pc, #-1300] @ 4652a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 46527c │ │ │ │ + ldr r0, [pc, #-1308] @ 4652a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 465280 │ │ │ │ + ldr r0, [pc, #-1316] @ 4652ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 465284 │ │ │ │ + ldr r0, [pc, #-1324] @ 4652b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 465288 │ │ │ │ + ldr r0, [pc, #-1332] @ 4652b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 46528c │ │ │ │ + ldr r0, [pc, #-1340] @ 4652b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 465290 │ │ │ │ + ldr r0, [pc, #-1348] @ 4652bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 465294 │ │ │ │ + ldr r0, [pc, #-1356] @ 4652c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 465298 │ │ │ │ + ldr r0, [pc, #-1364] @ 4652c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 46529c │ │ │ │ + ldr r0, [pc, #-1372] @ 4652c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4652a0 │ │ │ │ + ldr r0, [pc, #-1380] @ 4652cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4652a4 │ │ │ │ + ldr r0, [pc, #-1388] @ 4652d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4652a8 │ │ │ │ + ldr r0, [pc, #-1396] @ 4652d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4652ac │ │ │ │ + ldr r0, [pc, #-1404] @ 4652d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4652b0 │ │ │ │ + ldr r0, [pc, #-1412] @ 4652dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4652b4 │ │ │ │ + ldr r0, [pc, #-1420] @ 4652e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4652b8 │ │ │ │ + ldr r0, [pc, #-1428] @ 4652e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4652bc │ │ │ │ + ldr r0, [pc, #-1436] @ 4652e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4652c0 │ │ │ │ + ldr r0, [pc, #-1444] @ 4652ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4652c4 │ │ │ │ + ldr r0, [pc, #-1452] @ 4652f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4652c8 │ │ │ │ + ldr r0, [pc, #-1460] @ 4652f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4652cc │ │ │ │ + ldr r0, [pc, #-1468] @ 4652f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4652d0 │ │ │ │ + ldr r0, [pc, #-1476] @ 4652fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 4652d4 │ │ │ │ + ldr r0, [pc, #-1484] @ 465300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 4652d8 │ │ │ │ + ldr r0, [pc, #-1492] @ 465304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 4652dc │ │ │ │ + ldr r0, [pc, #-1500] @ 465308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 4652e0 │ │ │ │ + ldr r0, [pc, #-1508] @ 46530c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 4652e4 │ │ │ │ + ldr r0, [pc, #-1516] @ 465310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 4652e8 │ │ │ │ + ldr r0, [pc, #-1524] @ 465314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 4652ec │ │ │ │ + ldr r0, [pc, #-1532] @ 465318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 4652f0 │ │ │ │ + ldr r0, [pc, #-1540] @ 46531c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 4652f4 │ │ │ │ + ldr r0, [pc, #-1548] @ 465320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 4652f8 │ │ │ │ + ldr r0, [pc, #-1556] @ 465324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 4652fc │ │ │ │ + ldr r0, [pc, #-1564] @ 465328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 465300 │ │ │ │ + ldr r0, [pc, #-1572] @ 46532c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 465304 │ │ │ │ + ldr r0, [pc, #-1580] @ 465330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 465308 │ │ │ │ + ldr r0, [pc, #-1588] @ 465334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 46530c │ │ │ │ + ldr r0, [pc, #-1596] @ 465338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 465310 │ │ │ │ + ldr r0, [pc, #-1604] @ 46533c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 465314 │ │ │ │ + ldr r0, [pc, #-1612] @ 465340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 465318 │ │ │ │ + ldr r0, [pc, #-1620] @ 465344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 46531c │ │ │ │ + ldr r0, [pc, #-1628] @ 465348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 465320 │ │ │ │ + ldr r0, [pc, #-1636] @ 46534c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 465324 │ │ │ │ + ldr r0, [pc, #-1644] @ 465350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 465328 │ │ │ │ + ldr r0, [pc, #-1652] @ 465354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 46532c │ │ │ │ + ldr r0, [pc, #-1660] @ 465358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 465330 │ │ │ │ + ldr r0, [pc, #-1668] @ 46535c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 465334 │ │ │ │ + ldr r0, [pc, #-1676] @ 465360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 465338 │ │ │ │ + ldr r0, [pc, #-1684] @ 465364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 46533c │ │ │ │ + ldr r0, [pc, #-1692] @ 465368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 465340 │ │ │ │ + ldr r0, [pc, #-1700] @ 46536c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 465344 │ │ │ │ + ldr r0, [pc, #-1708] @ 465370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 465348 │ │ │ │ + ldr r0, [pc, #-1716] @ 465374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 46534c │ │ │ │ + ldr r0, [pc, #-1724] @ 465378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 465350 │ │ │ │ + ldr r0, [pc, #-1732] @ 46537c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 465354 │ │ │ │ + ldr r0, [pc, #-1740] @ 465380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 465358 │ │ │ │ + ldr r0, [pc, #-1748] @ 465384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 46535c │ │ │ │ + ldr r0, [pc, #-1756] @ 465388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 465360 │ │ │ │ + ldr r0, [pc, #-1764] @ 46538c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 465364 │ │ │ │ + ldr r0, [pc, #-1772] @ 465390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 465368 │ │ │ │ + ldr r0, [pc, #-1780] @ 465394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 46536c │ │ │ │ + ldr r0, [pc, #-1788] @ 465398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 465370 │ │ │ │ + ldr r0, [pc, #-1796] @ 46539c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 465374 │ │ │ │ + ldr r0, [pc, #-1804] @ 4653a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 465378 │ │ │ │ + ldr r0, [pc, #-1812] @ 4653a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 46537c │ │ │ │ + ldr r0, [pc, #-1820] @ 4653a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 465380 │ │ │ │ + ldr r0, [pc, #-1828] @ 4653ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 465384 │ │ │ │ + ldr r0, [pc, #-1836] @ 4653b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 465388 │ │ │ │ + ldr r0, [pc, #-1844] @ 4653b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 46538c │ │ │ │ + ldr r0, [pc, #-1852] @ 4653b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 465390 │ │ │ │ + ldr r0, [pc, #-1860] @ 4653bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 465394 │ │ │ │ + ldr r0, [pc, #-1868] @ 4653c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 465398 │ │ │ │ + ldr r0, [pc, #-1876] @ 4653c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 46539c │ │ │ │ + ldr r0, [pc, #-1884] @ 4653c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4653a0 │ │ │ │ + ldr r0, [pc, #-1892] @ 4653cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4653a4 │ │ │ │ + ldr r0, [pc, #-1900] @ 4653d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4653a8 │ │ │ │ + ldr r0, [pc, #-1908] @ 4653d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4653ac │ │ │ │ + ldr r0, [pc, #-1916] @ 4653d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4653b0 │ │ │ │ + ldr r0, [pc, #-1924] @ 4653dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4653b4 │ │ │ │ + ldr r0, [pc, #-1932] @ 4653e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4653b8 │ │ │ │ + ldr r0, [pc, #-1940] @ 4653e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4653bc │ │ │ │ + ldr r0, [pc, #-1948] @ 4653e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4653c0 │ │ │ │ + ldr r0, [pc, #-1956] @ 4653ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4653c4 │ │ │ │ + ldr r0, [pc, #-1964] @ 4653f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4653c8 │ │ │ │ + ldr r0, [pc, #-1972] @ 4653f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4653cc │ │ │ │ + ldr r0, [pc, #-1980] @ 4653f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4653d0 │ │ │ │ + ldr r0, [pc, #-1988] @ 4653fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 4653d4 │ │ │ │ + ldr r0, [pc, #-1996] @ 465400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 4653d8 │ │ │ │ + ldr r0, [pc, #-2004] @ 465404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 4653dc │ │ │ │ + ldr r0, [pc, #-2012] @ 465408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 4653e0 │ │ │ │ + ldr r0, [pc, #-2020] @ 46540c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 4653e4 │ │ │ │ + ldr r0, [pc, #-2028] @ 465410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 4653e8 │ │ │ │ + ldr r0, [pc, #-2036] @ 465414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 4653ec │ │ │ │ + ldr r0, [pc, #-2044] @ 465418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 4653f0 │ │ │ │ + ldr r0, [pc, #-2052] @ 46541c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 4653f4 │ │ │ │ + ldr r0, [pc, #-2060] @ 465420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 4653f8 │ │ │ │ + ldr r0, [pc, #-2068] @ 465424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 4653fc │ │ │ │ + ldr r0, [pc, #-2076] @ 465428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 465400 │ │ │ │ + ldr r0, [pc, #-2084] @ 46542c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 465404 │ │ │ │ + ldr r0, [pc, #-2092] @ 465430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 465408 │ │ │ │ + ldr r0, [pc, #-2100] @ 465434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 46540c │ │ │ │ + ldr r0, [pc, #-2108] @ 465438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 465410 │ │ │ │ + ldr r0, [pc, #-2116] @ 46543c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 465414 │ │ │ │ + ldr r0, [pc, #-2124] @ 465440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 465418 │ │ │ │ + ldr r0, [pc, #-2132] @ 465444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 46541c │ │ │ │ + ldr r0, [pc, #-2140] @ 465448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 465420 │ │ │ │ + ldr r0, [pc, #-2148] @ 46544c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 465424 │ │ │ │ + ldr r0, [pc, #-2156] @ 465450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 465428 │ │ │ │ + ldr r0, [pc, #-2164] @ 465454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 46542c │ │ │ │ + ldr r0, [pc, #-2172] @ 465458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 465430 │ │ │ │ + ldr r0, [pc, #-2180] @ 46545c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 465434 │ │ │ │ + ldr r0, [pc, #-2188] @ 465460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 465438 │ │ │ │ + ldr r0, [pc, #-2196] @ 465464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 46543c │ │ │ │ + ldr r0, [pc, #-2204] @ 465468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 465440 │ │ │ │ + ldr r0, [pc, #-2212] @ 46546c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 465444 │ │ │ │ + ldr r0, [pc, #-2220] @ 465470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 465448 │ │ │ │ + ldr r0, [pc, #-2228] @ 465474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 46544c │ │ │ │ + ldr r0, [pc, #-2236] @ 465478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 465450 │ │ │ │ + ldr r0, [pc, #-2244] @ 46547c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 465454 │ │ │ │ + ldr r0, [pc, #-2252] @ 465480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 465458 │ │ │ │ + ldr r0, [pc, #-2260] @ 465484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 46545c │ │ │ │ + ldr r0, [pc, #-2268] @ 465488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 465460 │ │ │ │ + ldr r0, [pc, #-2276] @ 46548c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 465464 │ │ │ │ + ldr r0, [pc, #-2284] @ 465490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 465468 │ │ │ │ + ldr r0, [pc, #-2292] @ 465494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 46546c │ │ │ │ + ldr r0, [pc, #-2300] @ 465498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 465470 │ │ │ │ + ldr r0, [pc, #-2308] @ 46549c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 465474 │ │ │ │ + ldr r0, [pc, #-2316] @ 4654a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 465478 │ │ │ │ + ldr r0, [pc, #-2324] @ 4654a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 46547c │ │ │ │ + ldr r0, [pc, #-2332] @ 4654a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 465480 │ │ │ │ + ldr r0, [pc, #-2340] @ 4654ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 465484 │ │ │ │ + ldr r0, [pc, #-2348] @ 4654b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 465488 │ │ │ │ + ldr r0, [pc, #-2356] @ 4654b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 46548c │ │ │ │ + ldr r0, [pc, #-2364] @ 4654b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 465490 │ │ │ │ + ldr r0, [pc, #-2372] @ 4654bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 465494 │ │ │ │ + ldr r0, [pc, #-2380] @ 4654c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 465498 │ │ │ │ + ldr r0, [pc, #-2388] @ 4654c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 46549c │ │ │ │ + ldr r0, [pc, #-2396] @ 4654c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4654a0 │ │ │ │ + ldr r0, [pc, #-2404] @ 4654cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4654a4 │ │ │ │ + ldr r0, [pc, #-2412] @ 4654d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4654a8 │ │ │ │ + ldr r0, [pc, #-2420] @ 4654d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4654ac │ │ │ │ + ldr r0, [pc, #-2428] @ 4654d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4654b0 │ │ │ │ + ldr r0, [pc, #-2436] @ 4654dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4654b4 │ │ │ │ + ldr r0, [pc, #-2444] @ 4654e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4654b8 │ │ │ │ + ldr r0, [pc, #-2452] @ 4654e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4654bc │ │ │ │ + ldr r0, [pc, #-2460] @ 4654e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #676] @ 466108 │ │ │ │ + ldr r0, [pc, #676] @ 466134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #668] @ 46610c │ │ │ │ + ldr r0, [pc, #668] @ 466138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #660] @ 466110 │ │ │ │ + ldr r0, [pc, #660] @ 46613c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #652] @ 466114 │ │ │ │ + ldr r0, [pc, #652] @ 466140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #644] @ 466118 │ │ │ │ + ldr r0, [pc, #644] @ 466144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #636] @ 46611c │ │ │ │ + ldr r0, [pc, #636] @ 466148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #628] @ 466120 │ │ │ │ + ldr r0, [pc, #628] @ 46614c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #620] @ 466124 │ │ │ │ + ldr r0, [pc, #620] @ 466150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #612] @ 466128 │ │ │ │ + ldr r0, [pc, #612] @ 466154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #604] @ 46612c │ │ │ │ + ldr r0, [pc, #604] @ 466158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #596] @ 466130 │ │ │ │ + ldr r0, [pc, #596] @ 46615c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #588] @ 466134 │ │ │ │ + ldr r0, [pc, #588] @ 466160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #580] @ 466138 │ │ │ │ + ldr r0, [pc, #580] @ 466164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #572] @ 46613c │ │ │ │ + ldr r0, [pc, #572] @ 466168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #564] @ 466140 │ │ │ │ + ldr r0, [pc, #564] @ 46616c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #556] @ 466144 │ │ │ │ + ldr r0, [pc, #556] @ 466170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #548] @ 466148 │ │ │ │ + ldr r0, [pc, #548] @ 466174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #540] @ 46614c │ │ │ │ + ldr r0, [pc, #540] @ 466178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #532] @ 466150 │ │ │ │ + ldr r0, [pc, #532] @ 46617c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #524] @ 466154 │ │ │ │ + ldr r0, [pc, #524] @ 466180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #516] @ 466158 │ │ │ │ + ldr r0, [pc, #516] @ 466184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #508] @ 46615c │ │ │ │ + ldr r0, [pc, #508] @ 466188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #500] @ 466160 │ │ │ │ + ldr r0, [pc, #500] @ 46618c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #492] @ 466164 │ │ │ │ + ldr r0, [pc, #492] @ 466190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #484] @ 466168 │ │ │ │ + ldr r0, [pc, #484] @ 466194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #476] @ 46616c │ │ │ │ + ldr r0, [pc, #476] @ 466198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #468] @ 466170 │ │ │ │ + ldr r0, [pc, #468] @ 46619c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #460] @ 466174 │ │ │ │ + ldr r0, [pc, #460] @ 4661a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #452] @ 466178 │ │ │ │ + ldr r0, [pc, #452] @ 4661a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #444] @ 46617c │ │ │ │ + ldr r0, [pc, #444] @ 4661a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #436] @ 466180 │ │ │ │ + ldr r0, [pc, #436] @ 4661ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #428] @ 466184 │ │ │ │ + ldr r0, [pc, #428] @ 4661b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #420] @ 466188 │ │ │ │ + ldr r0, [pc, #420] @ 4661b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #412] @ 46618c │ │ │ │ + ldr r0, [pc, #412] @ 4661b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #404] @ 466190 │ │ │ │ + ldr r0, [pc, #404] @ 4661bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #396] @ 466194 │ │ │ │ + ldr r0, [pc, #396] @ 4661c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #388] @ 466198 │ │ │ │ + ldr r0, [pc, #388] @ 4661c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #380] @ 46619c │ │ │ │ + ldr r0, [pc, #380] @ 4661c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #372] @ 4661a0 │ │ │ │ + ldr r0, [pc, #372] @ 4661cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #364] @ 4661a4 │ │ │ │ + ldr r0, [pc, #364] @ 4661d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #356] @ 4661a8 │ │ │ │ + ldr r0, [pc, #356] @ 4661d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #348] @ 4661ac │ │ │ │ + ldr r0, [pc, #348] @ 4661d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #340] @ 4661b0 │ │ │ │ + ldr r0, [pc, #340] @ 4661dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #332] @ 4661b4 │ │ │ │ + ldr r0, [pc, #332] @ 4661e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #324] @ 4661b8 │ │ │ │ + ldr r0, [pc, #324] @ 4661e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #316] @ 4661bc │ │ │ │ + ldr r0, [pc, #316] @ 4661e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #308] @ 4661c0 │ │ │ │ + ldr r0, [pc, #308] @ 4661ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #300] @ 4661c4 │ │ │ │ + ldr r0, [pc, #300] @ 4661f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #292] @ 4661c8 │ │ │ │ + ldr r0, [pc, #292] @ 4661f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #284] @ 4661cc │ │ │ │ + ldr r0, [pc, #284] @ 4661f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #276] @ 4661d0 │ │ │ │ + ldr r0, [pc, #276] @ 4661fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #268] @ 4661d4 │ │ │ │ + ldr r0, [pc, #268] @ 466200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #260] @ 4661d8 │ │ │ │ + ldr r0, [pc, #260] @ 466204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #252] @ 4661dc │ │ │ │ + ldr r0, [pc, #252] @ 466208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #244] @ 4661e0 │ │ │ │ + ldr r0, [pc, #244] @ 46620c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #236] @ 4661e4 │ │ │ │ + ldr r0, [pc, #236] @ 466210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #228] @ 4661e8 │ │ │ │ + ldr r0, [pc, #228] @ 466214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r1, ip, r4, ror #14 │ │ │ │ - sbcseq r1, ip, r4, asr #14 │ │ │ │ - sbcseq r1, ip, r4, lsr #14 │ │ │ │ - sbcseq r1, ip, r4, lsl #14 │ │ │ │ - sbcseq r1, ip, r4, ror #13 │ │ │ │ - sbcseq r1, ip, r4, asr #13 │ │ │ │ - sbcseq r1, ip, r4, lsr #13 │ │ │ │ - sbcseq r1, ip, r4, lsl #13 │ │ │ │ - sbcseq r1, ip, r4, ror #12 │ │ │ │ - sbcseq r1, ip, r4, asr #12 │ │ │ │ - sbcseq r1, ip, r0, lsr #12 │ │ │ │ - ldrsheq r1, [ip], #92 @ 0x5c │ │ │ │ - ldrsbeq r1, [ip], #88 @ 0x58 │ │ │ │ - ldrheq r1, [ip], #84 @ 0x54 │ │ │ │ - smullseq r1, ip, r0, r5 │ │ │ │ - sbcseq r1, ip, ip, ror #10 │ │ │ │ - sbcseq r1, ip, r8, asr #10 │ │ │ │ - sbcseq r1, ip, r4, lsr #10 │ │ │ │ - sbcseq r1, ip, r0, lsl #10 │ │ │ │ - ldrsbeq r1, [ip], #76 @ 0x4c │ │ │ │ - ldrheq r1, [ip], #72 @ 0x48 │ │ │ │ - smullseq r1, ip, r4, r4 │ │ │ │ - sbcseq r1, ip, r0, ror r4 │ │ │ │ - sbcseq r1, ip, ip, asr #8 │ │ │ │ - sbcseq r1, ip, r8, lsr #8 │ │ │ │ - sbcseq r1, ip, r8, lsl #8 │ │ │ │ - sbcseq r1, ip, r4, ror #7 │ │ │ │ - sbcseq r1, ip, r0, asr #7 │ │ │ │ - smullseq r1, ip, ip, r3 │ │ │ │ - sbcseq r1, ip, r8, ror r3 │ │ │ │ - sbcseq r1, ip, r4, asr r3 │ │ │ │ - sbcseq r1, ip, ip, lsr #6 │ │ │ │ - sbcseq r1, ip, r8, lsl #6 │ │ │ │ - sbcseq r1, ip, r4, ror #5 │ │ │ │ - sbcseq r1, ip, r0, asr #5 │ │ │ │ - smullseq r1, ip, ip, r2 │ │ │ │ - sbcseq r1, ip, r4, ror r2 │ │ │ │ - sbcseq r1, ip, r0, asr #4 │ │ │ │ - sbcseq r1, ip, r8, lsl #4 │ │ │ │ - sbcseq r1, ip, r8, ror #3 │ │ │ │ - sbcseq r1, ip, r8, asr #3 │ │ │ │ - smullseq r1, ip, r8, r1 │ │ │ │ - sbcseq r1, ip, r8, ror #2 │ │ │ │ - sbcseq r1, ip, r8, lsr r1 │ │ │ │ - sbcseq r1, ip, r8, lsl #2 │ │ │ │ - ldrsbeq r1, [ip], #8 │ │ │ │ - sbcseq r1, ip, r0, lsr #1 │ │ │ │ - sbcseq r1, ip, r4, ror r0 │ │ │ │ - sbcseq r1, ip, r0, asr #32 │ │ │ │ - sbcseq r1, ip, ip, lsl r0 │ │ │ │ - sbcseq r1, ip, r0 │ │ │ │ - sbcseq r0, ip, r0, ror #31 │ │ │ │ - smullseq r7, ip, r8, r4 │ │ │ │ - ldrheq r0, [ip], #244 @ 0xf4 │ │ │ │ - smullseq r0, ip, r4, pc @ │ │ │ │ - ldrsheq r9, [fp], #60 @ 0x3c │ │ │ │ + sbcseq r1, ip, r8, asr r7 │ │ │ │ + sbcseq r1, ip, r8, lsr r7 │ │ │ │ + sbcseq r1, ip, r8, lsl r7 │ │ │ │ + ldrsheq r1, [ip], #104 @ 0x68 │ │ │ │ + ldrsbeq r1, [ip], #104 @ 0x68 │ │ │ │ + ldrheq r1, [ip], #104 @ 0x68 │ │ │ │ + smullseq r1, ip, r8, r6 │ │ │ │ + sbcseq r1, ip, r8, ror r6 │ │ │ │ + sbcseq r1, ip, r8, asr r6 │ │ │ │ + sbcseq r1, ip, r8, lsr r6 │ │ │ │ + sbcseq r1, ip, r4, lsl r6 │ │ │ │ + ldrsheq r1, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r1, ip, ip, asr #11 │ │ │ │ + sbcseq r1, ip, r8, lsr #11 │ │ │ │ + sbcseq r1, ip, r4, lsl #11 │ │ │ │ + sbcseq r1, ip, r0, ror #10 │ │ │ │ + sbcseq r1, ip, ip, lsr r5 │ │ │ │ + sbcseq r1, ip, r8, lsl r5 │ │ │ │ + ldrsheq r1, [ip], #68 @ 0x44 │ │ │ │ + ldrsbeq r1, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r1, ip, ip, lsr #9 │ │ │ │ + sbcseq r1, ip, r8, lsl #9 │ │ │ │ + sbcseq r1, ip, r4, ror #8 │ │ │ │ + sbcseq r1, ip, r0, asr #8 │ │ │ │ + sbcseq r1, ip, ip, lsl r4 │ │ │ │ + ldrsheq r1, [ip], #60 @ 0x3c │ │ │ │ + ldrsbeq r1, [ip], #56 @ 0x38 │ │ │ │ + ldrheq r1, [ip], #52 @ 0x34 │ │ │ │ + smullseq r1, ip, r0, r3 │ │ │ │ + sbcseq r1, ip, ip, ror #6 │ │ │ │ + sbcseq r1, ip, r8, asr #6 │ │ │ │ + sbcseq r1, ip, r0, lsr #6 │ │ │ │ + ldrsheq r1, [ip], #44 @ 0x2c │ │ │ │ + ldrsbeq r1, [ip], #40 @ 0x28 │ │ │ │ + ldrheq r1, [ip], #36 @ 0x24 │ │ │ │ + smullseq r1, ip, r0, r2 │ │ │ │ + sbcseq r1, ip, r8, ror #4 │ │ │ │ + sbcseq r1, ip, r4, lsr r2 │ │ │ │ + ldrsheq r1, [ip], #28 │ │ │ │ + ldrsbeq r1, [ip], #28 │ │ │ │ + ldrheq r1, [ip], #28 │ │ │ │ + sbcseq r1, ip, ip, lsl #3 │ │ │ │ + sbcseq r1, ip, ip, asr r1 │ │ │ │ + sbcseq r1, ip, ip, lsr #2 │ │ │ │ + ldrsheq r1, [ip], #12 │ │ │ │ + sbcseq r1, ip, ip, asr #1 │ │ │ │ + smullseq r1, ip, r4, r0 │ │ │ │ + sbcseq r1, ip, r8, rrx │ │ │ │ + sbcseq r1, ip, r4, lsr r0 │ │ │ │ + sbcseq r1, ip, r0, lsl r0 │ │ │ │ + ldrsheq r0, [ip], #244 @ 0xf4 │ │ │ │ + ldrsbeq r0, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r7, ip, ip, lsl #9 │ │ │ │ + sbcseq r0, ip, r8, lsr #31 │ │ │ │ + sbcseq r0, ip, r8, lsl #31 │ │ │ │ ldrsheq r9, [fp], #48 @ 0x30 │ │ │ │ + sbcseq r9, fp, r4, ror #7 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ - bhi 466294 │ │ │ │ - ldr r3, [pc, #228] @ 4662e0 │ │ │ │ + bhi 4662c0 │ │ │ │ + ldr r3, [pc, #228] @ 46630c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ - bhi 466210 │ │ │ │ + bhi 46623c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #204] @ 4662e4 │ │ │ │ + ldr r0, [pc, #204] @ 466310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #196] @ 4662e8 │ │ │ │ + ldr r0, [pc, #196] @ 466314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #188] @ 4662ec │ │ │ │ + ldr r0, [pc, #188] @ 466318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #180] @ 4662f0 │ │ │ │ + ldr r0, [pc, #180] @ 46631c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #172] @ 4662f4 │ │ │ │ + ldr r0, [pc, #172] @ 466320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #164] @ 4662f8 │ │ │ │ + ldr r0, [pc, #164] @ 466324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #156] @ 4662fc │ │ │ │ + ldr r0, [pc, #156] @ 466328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #148] @ 466300 │ │ │ │ + ldr r0, [pc, #148] @ 46632c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #140] @ 466304 │ │ │ │ + ldr r0, [pc, #140] @ 466330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #132] @ 466308 │ │ │ │ + ldr r0, [pc, #132] @ 466334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #124] @ 46630c │ │ │ │ + ldr r0, [pc, #124] @ 466338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ - beq 4662b0 │ │ │ │ + beq 4662dc │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ - bne 4662d4 │ │ │ │ - ldr r0, [pc, #100] @ 466310 │ │ │ │ + bne 466300 │ │ │ │ + ldr r0, [pc, #100] @ 46633c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #92] @ 466314 │ │ │ │ + ldr r0, [pc, #92] @ 466340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #84] @ 466318 │ │ │ │ + ldr r0, [pc, #84] @ 466344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #76] @ 46631c │ │ │ │ + ldr r0, [pc, #76] @ 466348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #68] @ 466320 │ │ │ │ + ldr r0, [pc, #68] @ 46634c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - smlalbteq r1, r1, r4, r1 @ │ │ │ │ - ldrsbeq r9, [fp], #44 @ 0x2c │ │ │ │ - sbcseq r7, ip, r8, lsl r4 │ │ │ │ - sbcseq r7, ip, r4, ror #6 │ │ │ │ - sbcseq r7, ip, r4, ror #6 │ │ │ │ - sbcseq r7, ip, ip, ror #6 │ │ │ │ - sbcseq r7, ip, r4, ror r3 │ │ │ │ - sbcseq r7, ip, ip, ror r3 │ │ │ │ - sbcseq r7, ip, r4, lsl #7 │ │ │ │ - smullseq r7, ip, r4, r3 │ │ │ │ - smullseq r7, ip, r8, r3 │ │ │ │ - smullseq r7, ip, ip, r3 │ │ │ │ - ldrheq r7, [ip], #60 @ 0x3c │ │ │ │ - smullseq r7, ip, ip, r3 │ │ │ │ - ldrheq r7, [ip], #52 @ 0x34 │ │ │ │ - ldrheq r7, [ip], #32 │ │ │ │ - sbcseq r9, fp, r8, lsl r2 │ │ │ │ + smlalbteq r1, r1, r0, r1 @ │ │ │ │ + ldrsbeq r9, [fp], #32 │ │ │ │ + sbcseq r7, ip, ip, lsl #8 │ │ │ │ + sbcseq r7, ip, r8, asr r3 │ │ │ │ + sbcseq r7, ip, r8, asr r3 │ │ │ │ + sbcseq r7, ip, r0, ror #6 │ │ │ │ + sbcseq r7, ip, r8, ror #6 │ │ │ │ + sbcseq r7, ip, r0, ror r3 │ │ │ │ + sbcseq r7, ip, r8, ror r3 │ │ │ │ + sbcseq r7, ip, r8, lsl #7 │ │ │ │ + sbcseq r7, ip, ip, lsl #7 │ │ │ │ + smullseq r7, ip, r0, r3 │ │ │ │ + ldrheq r7, [ip], #48 @ 0x30 │ │ │ │ + smullseq r7, ip, r0, r3 │ │ │ │ + sbcseq r7, ip, r8, lsr #7 │ │ │ │ + sbcseq r7, ip, r4, lsr #5 │ │ │ │ + sbcseq r9, fp, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 466610 │ │ │ │ - ldr r3, [pc, #1504] @ 466934 │ │ │ │ + bhi 46663c │ │ │ │ + ldr r3, [pc, #1504] @ 466960 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ - bhi 46639c │ │ │ │ + bhi 4663c8 │ │ │ │ ldrb r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1480] @ 466938 │ │ │ │ + ldr r2, [pc, #1480] @ 466964 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1464] @ 46693c │ │ │ │ + ldr r2, [pc, #1464] @ 466968 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1436] @ 466940 │ │ │ │ + ldr r2, [pc, #1436] @ 46696c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #1404] @ 466944 │ │ │ │ + ldr r2, [pc, #1404] @ 466970 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1388] @ 466948 │ │ │ │ + ldr r2, [pc, #1388] @ 466974 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466388 │ │ │ │ - ldr r2, [pc, #1376] @ 46694c │ │ │ │ + b 4663b4 │ │ │ │ + ldr r2, [pc, #1376] @ 466978 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1360] @ 466950 │ │ │ │ + ldr r3, [pc, #1360] @ 46697c │ │ │ │ and r7, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r7, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 466680 │ │ │ │ + bhi 4666ac │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1328] @ 466954 │ │ │ │ - ldr r7, [pc, #1328] @ 466958 │ │ │ │ + ldr r2, [pc, #1328] @ 466980 │ │ │ │ + ldr r7, [pc, #1328] @ 466984 │ │ │ │ lsr r8, r5, #2 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1284] @ 46695c │ │ │ │ + ldr r2, [pc, #1284] @ 466988 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r8, #-268435456 @ 0xf0000000 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1244] @ 466960 │ │ │ │ + ldr r2, [pc, #1244] @ 46698c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ lsr r5, r5, #30 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 466918 │ │ │ │ + beq 466944 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4667a4 │ │ │ │ + beq 4667d0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 466924 │ │ │ │ - ldr r2, [pc, #1196] @ 466964 │ │ │ │ + bne 466950 │ │ │ │ + ldr r2, [pc, #1196] @ 466990 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1172] @ 466968 │ │ │ │ + ldr r2, [pc, #1172] @ 466994 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1156] @ 46696c │ │ │ │ + ldr r2, [pc, #1156] @ 466998 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1136] @ 466970 │ │ │ │ + ldr r2, [pc, #1136] @ 46699c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1116] @ 466974 │ │ │ │ + ldr r3, [pc, #1116] @ 4669a0 │ │ │ │ lsr r7, r5, #27 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r7, #5 │ │ │ │ cmp r2, #11 │ │ │ │ - bhi 46672c │ │ │ │ + bhi 466758 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1084] @ 466978 │ │ │ │ + ldr r2, [pc, #1084] @ 4669a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1068] @ 46697c │ │ │ │ + ldr r2, [pc, #1068] @ 4669a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ - b 46638c │ │ │ │ - ldr r2, [pc, #1052] @ 466980 │ │ │ │ + b 4663b8 │ │ │ │ + ldr r2, [pc, #1052] @ 4669ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1036] @ 466984 │ │ │ │ + ldr r2, [pc, #1036] @ 4669b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ lsr r3, r5, #2 │ │ │ │ - b 46638c │ │ │ │ - ldr r2, [pc, #1020] @ 466988 │ │ │ │ + b 4663b8 │ │ │ │ + ldr r2, [pc, #1020] @ 4669b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1004] @ 46698c │ │ │ │ + ldr r2, [pc, #1004] @ 4669b8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466388 │ │ │ │ - ldr r2, [pc, #992] @ 466990 │ │ │ │ + b 4663b4 │ │ │ │ + ldr r2, [pc, #992] @ 4669bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #976] @ 466994 │ │ │ │ + ldr r2, [pc, #976] @ 4669c0 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #952] @ 466998 │ │ │ │ + ldr r2, [pc, #952] @ 4669c4 │ │ │ │ lsr r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r6 │ │ │ │ and r5, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #31 │ │ │ │ - beq 466674 │ │ │ │ - ldr r2, [pc, #916] @ 46699c │ │ │ │ + beq 4666a0 │ │ │ │ + ldr r2, [pc, #916] @ 4669c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - b 466388 │ │ │ │ + b 4663b4 │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ - beq 466648 │ │ │ │ + beq 466674 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ - bne 46639c │ │ │ │ - ldr r2, [pc, #888] @ 4669a0 │ │ │ │ + bne 4663c8 │ │ │ │ + ldr r2, [pc, #888] @ 4669cc │ │ │ │ and r5, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 466668 │ │ │ │ - ldr r2, [pc, #864] @ 4669a4 │ │ │ │ + beq 466694 │ │ │ │ + ldr r2, [pc, #864] @ 4669d0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466608 │ │ │ │ - ldr r2, [pc, #856] @ 4669a8 │ │ │ │ + b 466634 │ │ │ │ + ldr r2, [pc, #856] @ 4669d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #844] @ 4669ac │ │ │ │ + ldr r2, [pc, #844] @ 4669d8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466388 │ │ │ │ - ldr r2, [pc, #832] @ 4669b0 │ │ │ │ + b 4663b4 │ │ │ │ + ldr r2, [pc, #832] @ 4669dc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #824] @ 4669b4 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #824] @ 4669e0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #816] @ 4669b8 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #816] @ 4669e4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #796] @ 4669bc │ │ │ │ + ldr r2, [pc, #796] @ 4669e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4668dc │ │ │ │ - ldr r2, [pc, #768] @ 4669c0 │ │ │ │ + bne 466908 │ │ │ │ + ldr r2, [pc, #768] @ 4669ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #752] @ 4669c4 │ │ │ │ + ldr r2, [pc, #752] @ 4669f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4668c4 │ │ │ │ - ldr r2, [pc, #724] @ 4669c8 │ │ │ │ + bne 4668f0 │ │ │ │ + ldr r2, [pc, #724] @ 4669f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #708] @ 4669cc │ │ │ │ + ldr r2, [pc, #708] @ 4669f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 4668b8 │ │ │ │ - ldr r2, [pc, #680] @ 4669d0 │ │ │ │ + bne 4668e4 │ │ │ │ + ldr r2, [pc, #680] @ 4669fc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #672] @ 4669d4 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #672] @ 466a00 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #652] @ 4669d8 │ │ │ │ + ldr r2, [pc, #652] @ 466a04 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 466900 │ │ │ │ - ldr r2, [pc, #624] @ 4669dc │ │ │ │ + bne 46692c │ │ │ │ + ldr r2, [pc, #624] @ 466a08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #608] @ 4669e0 │ │ │ │ + ldr r2, [pc, #608] @ 466a0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4668f4 │ │ │ │ - ldr r2, [pc, #580] @ 4669e4 │ │ │ │ + bne 466920 │ │ │ │ + ldr r2, [pc, #580] @ 466a10 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #572] @ 4669e8 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #572] @ 466a14 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #564] @ 4669ec │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #564] @ 466a18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466698 │ │ │ │ - ldr r2, [pc, #544] @ 4669f0 │ │ │ │ + b 4666c4 │ │ │ │ + ldr r2, [pc, #544] @ 466a1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466698 │ │ │ │ - ldr r2, [pc, #524] @ 4669f4 │ │ │ │ + b 4666c4 │ │ │ │ + ldr r2, [pc, #524] @ 466a20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466698 │ │ │ │ - ldr r2, [pc, #504] @ 4669f8 │ │ │ │ + b 4666c4 │ │ │ │ + ldr r2, [pc, #504] @ 466a24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466698 │ │ │ │ - ldr r2, [pc, #484] @ 4669fc │ │ │ │ + b 4666c4 │ │ │ │ + ldr r2, [pc, #484] @ 466a28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #464] @ 466a00 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #464] @ 466a2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #444] @ 466a04 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #444] @ 466a30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #424] @ 466a08 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #424] @ 466a34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #404] @ 466a0c │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #404] @ 466a38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #384] @ 466a10 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #384] @ 466a3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #364] @ 466a14 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #364] @ 466a40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466744 │ │ │ │ - ldr r2, [pc, #344] @ 466a18 │ │ │ │ + b 466770 │ │ │ │ + ldr r2, [pc, #344] @ 466a44 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #336] @ 466a1c │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #336] @ 466a48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466700 │ │ │ │ - ldr r2, [pc, #316] @ 466a20 │ │ │ │ + b 46672c │ │ │ │ + ldr r2, [pc, #316] @ 466a4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4666cc │ │ │ │ - ldr r2, [pc, #296] @ 466a24 │ │ │ │ + b 4666f8 │ │ │ │ + ldr r2, [pc, #296] @ 466a50 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #288] @ 466a28 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #288] @ 466a54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 466778 │ │ │ │ - ldr r2, [pc, #268] @ 466a2c │ │ │ │ + b 4667a4 │ │ │ │ + ldr r2, [pc, #268] @ 466a58 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4664b8 │ │ │ │ - ldr r2, [pc, #260] @ 466a30 │ │ │ │ + b 4664e4 │ │ │ │ + ldr r2, [pc, #260] @ 466a5c │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 466388 │ │ │ │ - strheq r1, [r1, #-13] │ │ │ │ - sbcseq r7, ip, r8, lsr r3 │ │ │ │ - sbcseq r8, sp, ip, lsr r7 │ │ │ │ - sbcseq r9, fp, ip, lsl #4 │ │ │ │ - ldrsheq r7, [ip], #32 │ │ │ │ - sbcseq r8, sp, r4, ror #13 │ │ │ │ - ldrsbeq r7, [ip], #44 @ 0x2c │ │ │ │ - qdaddeq r1, lr, r1 │ │ │ │ - sbcseq r7, ip, r0, asr r3 │ │ │ │ - sbcseq r8, sp, ip, lsl #13 │ │ │ │ - sbcseq r7, ip, r8, lsr r3 │ │ │ │ - sbcseq r7, ip, r8, lsr #6 │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ + b 4663b4 │ │ │ │ + strheq r1, [r1, #-9] │ │ │ │ sbcseq r7, ip, ip, lsr #6 │ │ │ │ - ldrsbeq r8, [sp], #88 @ 0x58 │ │ │ │ - sbcseq r7, ip, r8, asr #3 │ │ │ │ - cmpeq r1, lr, asr #30 │ │ │ │ - sbcseq r0, ip, r8, lsl r1 │ │ │ │ - sbcseq r8, sp, r0, ror r5 │ │ │ │ - sbcseq r0, ip, r4, lsl #2 │ │ │ │ - sbcseq r8, sp, r8, asr #10 │ │ │ │ - sbcseq r7, ip, r4, ror #6 │ │ │ │ - sbcseq r8, sp, r0, lsr #10 │ │ │ │ - ldrsbeq r7, [ip], #4 │ │ │ │ - ldrsheq r8, [sp], #76 @ 0x4c │ │ │ │ - ldrheq r7, [ip], #4 │ │ │ │ - sbcseq fp, sl, ip, ror #29 │ │ │ │ - ldrsbeq r7, [ip], #36 @ 0x24 │ │ │ │ - ldrheq fp, [sl], #224 @ 0xe0 │ │ │ │ - sbcseq r0, ip, r8, asr r6 │ │ │ │ - sbcseq r8, sp, r0, ror #8 │ │ │ │ - smullseq r7, ip, ip, r2 │ │ │ │ - sbcseq r7, ip, ip, lsr #32 │ │ │ │ - sbcseq fp, sl, r8, ror #28 │ │ │ │ - sbcseq r7, ip, r8, rrx │ │ │ │ - sbcseq r7, ip, r0, rrx │ │ │ │ - sbcseq r7, ip, r4, rrx │ │ │ │ + sbcseq r8, sp, r0, lsr r7 │ │ │ │ + sbcseq r9, fp, r0, lsl #4 │ │ │ │ + sbcseq r7, ip, r4, ror #5 │ │ │ │ + ldrsbeq r8, [sp], #104 @ 0x68 │ │ │ │ + ldrsbeq r7, [ip], #32 │ │ │ │ + qdaddeq r1, sl, r1 │ │ │ │ + sbcseq r7, ip, r4, asr #6 │ │ │ │ + sbcseq r8, sp, r0, lsl #13 │ │ │ │ + sbcseq r7, ip, ip, lsr #6 │ │ │ │ + sbcseq r7, ip, ip, lsl r3 │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + sbcseq r7, ip, r0, lsr #6 │ │ │ │ + sbcseq r8, sp, ip, asr #11 │ │ │ │ + ldrheq r7, [ip], #28 │ │ │ │ + cmpeq r1, sl, asr #30 │ │ │ │ + sbcseq r0, ip, ip, lsl #2 │ │ │ │ + sbcseq r8, sp, r4, ror #10 │ │ │ │ + ldrsheq r0, [ip], #8 │ │ │ │ + sbcseq r8, sp, ip, lsr r5 │ │ │ │ + sbcseq r7, ip, r8, asr r3 │ │ │ │ + sbcseq r8, sp, r4, lsl r5 │ │ │ │ + sbcseq r7, ip, r8, asr #1 │ │ │ │ + ldrsheq r8, [sp], #64 @ 0x40 │ │ │ │ + sbcseq r7, ip, r8, lsr #1 │ │ │ │ + sbcseq fp, sl, r0, ror #29 │ │ │ │ + sbcseq r7, ip, r8, asr #5 │ │ │ │ + sbcseq fp, sl, r4, lsr #29 │ │ │ │ + sbcseq r0, ip, ip, asr #12 │ │ │ │ + sbcseq r8, sp, r4, asr r4 │ │ │ │ + smullseq r7, ip, r0, r2 │ │ │ │ + sbcseq r7, ip, r0, lsr #32 │ │ │ │ + sbcseq fp, sl, ip, asr lr │ │ │ │ + sbcseq r7, ip, ip, asr r0 │ │ │ │ + sbcseq r7, ip, r4, asr r0 │ │ │ │ sbcseq r7, ip, r8, asr r0 │ │ │ │ - sbcseq r7, ip, r0, asr r0 │ │ │ │ - sbcseq r7, ip, r8, asr #32 │ │ │ │ - ldrheq fp, [sl], #220 @ 0xdc │ │ │ │ - sbcseq r7, ip, r0, asr r1 │ │ │ │ - rsceq r3, r0, r0, asr #3 │ │ │ │ - sbcseq r7, ip, ip, lsr r1 │ │ │ │ - sbcseq r7, ip, r0, asr #2 │ │ │ │ - sbcseq r7, ip, r0, asr #32 │ │ │ │ - sbcseq r6, ip, r4, asr #30 │ │ │ │ - sbcseq r6, ip, r0, lsr #30 │ │ │ │ - ldrsheq r6, [ip], #236 @ 0xec │ │ │ │ - ldrsbeq r6, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r7, ip, r0, rrx │ │ │ │ - sbcseq r7, ip, r0, lsr r0 │ │ │ │ + sbcseq r7, ip, ip, asr #32 │ │ │ │ sbcseq r7, ip, r4, asr #32 │ │ │ │ - sbcseq r6, ip, r8, ror #31 │ │ │ │ - ldrheq r6, [ip], #252 @ 0xfc │ │ │ │ - smullseq r6, ip, r8, pc @ │ │ │ │ - sbcseq r6, ip, ip, ror #30 │ │ │ │ - ldrheq r6, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r6, ip, r4, lsl #29 │ │ │ │ - sbcseq r6, ip, r8, asr #28 │ │ │ │ - sbcseq r6, ip, ip, ror #31 │ │ │ │ - ldrheq r9, [sp], #220 @ 0xdc │ │ │ │ - ldrheq r6, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq fp, sl, r4, asr #23 │ │ │ │ + sbcseq r7, ip, ip, lsr r0 │ │ │ │ + ldrheq fp, [sl], #208 @ 0xd0 │ │ │ │ + sbcseq r7, ip, r4, asr #2 │ │ │ │ + strheq r3, [r0], #20 @ │ │ │ │ + sbcseq r7, ip, r0, lsr r1 │ │ │ │ + sbcseq r7, ip, r4, lsr r1 │ │ │ │ + sbcseq r7, ip, r4, lsr r0 │ │ │ │ + sbcseq r6, ip, r8, lsr pc │ │ │ │ + sbcseq r6, ip, r4, lsl pc │ │ │ │ + ldrsheq r6, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r6, ip, ip, asr #29 │ │ │ │ + sbcseq r7, ip, r4, asr r0 │ │ │ │ + sbcseq r7, ip, r4, lsr #32 │ │ │ │ + sbcseq r7, ip, r8, lsr r0 │ │ │ │ + ldrsbeq r6, [ip], #252 @ 0xfc │ │ │ │ + ldrheq r6, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r6, ip, ip, lsl #31 │ │ │ │ + sbcseq r6, ip, r0, ror #30 │ │ │ │ + sbcseq r6, ip, ip, lsr #29 │ │ │ │ + sbcseq r6, ip, r8, ror lr │ │ │ │ + sbcseq r6, ip, ip, lsr lr │ │ │ │ + sbcseq r6, ip, r0, ror #31 │ │ │ │ + ldrheq r9, [sp], #208 @ 0xd0 │ │ │ │ + sbcseq r6, ip, ip, lsr #29 │ │ │ │ + ldrheq fp, [sl], #184 @ 0xb8 │ │ │ │ cmp r0, #9728 @ 0x2600 │ │ │ │ - bhi 466a74 │ │ │ │ + bhi 466aa0 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - bls 46e7a4 │ │ │ │ - ldr r3, [pc, #2484] @ 467400 │ │ │ │ + bls 46e7d0 │ │ │ │ + ldr r3, [pc, #2484] @ 46742c │ │ │ │ sub r0, r0, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #9472 @ 0x2500 │ │ │ │ - bhi 466a68 │ │ │ │ + bhi 466a94 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2452] @ 467404 │ │ │ │ + ldr r0, [pc, #2452] @ 467430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ sub r0, r0, #13120 @ 0x3340 │ │ │ │ sub r0, r0, #28 │ │ │ │ lsl r3, r0, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #3232 @ 0xca0 │ │ │ │ - bhi 46e7c4 │ │ │ │ - ldr r3, [pc, #2420] @ 467408 │ │ │ │ + bhi 46e7f0 │ │ │ │ + ldr r3, [pc, #2420] @ 467434 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #3232 @ 0xca0 │ │ │ │ - bhi 466aac │ │ │ │ + bhi 466ad8 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2392] @ 46740c │ │ │ │ + ldr r0, [pc, #2392] @ 467438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 467410 │ │ │ │ + ldr r0, [pc, #2384] @ 46743c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 467414 │ │ │ │ + ldr r0, [pc, #2376] @ 467440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 467418 │ │ │ │ + ldr r0, [pc, #2368] @ 467444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 46741c │ │ │ │ + ldr r0, [pc, #2360] @ 467448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 467420 │ │ │ │ + ldr r0, [pc, #2352] @ 46744c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 467424 │ │ │ │ + ldr r0, [pc, #2344] @ 467450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 467428 │ │ │ │ + ldr r0, [pc, #2336] @ 467454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 46742c │ │ │ │ + ldr r0, [pc, #2328] @ 467458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 467430 │ │ │ │ + ldr r0, [pc, #2320] @ 46745c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 467434 │ │ │ │ + ldr r0, [pc, #2312] @ 467460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 467438 │ │ │ │ + ldr r0, [pc, #2304] @ 467464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 46743c │ │ │ │ + ldr r0, [pc, #2296] @ 467468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 467440 │ │ │ │ + ldr r0, [pc, #2288] @ 46746c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 467444 │ │ │ │ + ldr r0, [pc, #2280] @ 467470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 467448 │ │ │ │ + ldr r0, [pc, #2272] @ 467474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 46744c │ │ │ │ + ldr r0, [pc, #2264] @ 467478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 467450 │ │ │ │ + ldr r0, [pc, #2256] @ 46747c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 467454 │ │ │ │ + ldr r0, [pc, #2248] @ 467480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 467458 │ │ │ │ + ldr r0, [pc, #2240] @ 467484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 46745c │ │ │ │ + ldr r0, [pc, #2232] @ 467488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 467460 │ │ │ │ + ldr r0, [pc, #2224] @ 46748c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 467464 │ │ │ │ + ldr r0, [pc, #2216] @ 467490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 467468 │ │ │ │ + ldr r0, [pc, #2208] @ 467494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 46746c │ │ │ │ + ldr r0, [pc, #2200] @ 467498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 467470 │ │ │ │ + ldr r0, [pc, #2192] @ 46749c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 467474 │ │ │ │ + ldr r0, [pc, #2184] @ 4674a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 467478 │ │ │ │ + ldr r0, [pc, #2176] @ 4674a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 46747c │ │ │ │ + ldr r0, [pc, #2168] @ 4674a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 467480 │ │ │ │ + ldr r0, [pc, #2160] @ 4674ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 467484 │ │ │ │ + ldr r0, [pc, #2152] @ 4674b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 467488 │ │ │ │ + ldr r0, [pc, #2144] @ 4674b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 46748c │ │ │ │ + ldr r0, [pc, #2136] @ 4674b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 467490 │ │ │ │ + ldr r0, [pc, #2128] @ 4674bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 467494 │ │ │ │ + ldr r0, [pc, #2120] @ 4674c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 467498 │ │ │ │ + ldr r0, [pc, #2112] @ 4674c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 46749c │ │ │ │ + ldr r0, [pc, #2104] @ 4674c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 4674a0 │ │ │ │ + ldr r0, [pc, #2096] @ 4674cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 4674a4 │ │ │ │ + ldr r0, [pc, #2088] @ 4674d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 4674a8 │ │ │ │ + ldr r0, [pc, #2080] @ 4674d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 4674ac │ │ │ │ + ldr r0, [pc, #2072] @ 4674d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 4674b0 │ │ │ │ + ldr r0, [pc, #2064] @ 4674dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 4674b4 │ │ │ │ + ldr r0, [pc, #2056] @ 4674e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 4674b8 │ │ │ │ + ldr r0, [pc, #2048] @ 4674e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 4674bc │ │ │ │ + ldr r0, [pc, #2040] @ 4674e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 4674c0 │ │ │ │ + ldr r0, [pc, #2032] @ 4674ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 4674c4 │ │ │ │ + ldr r0, [pc, #2024] @ 4674f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 4674c8 │ │ │ │ + ldr r0, [pc, #2016] @ 4674f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 4674cc │ │ │ │ + ldr r0, [pc, #2008] @ 4674f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 4674d0 │ │ │ │ + ldr r0, [pc, #2000] @ 4674fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 4674d4 │ │ │ │ + ldr r0, [pc, #1992] @ 467500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 4674d8 │ │ │ │ + ldr r0, [pc, #1984] @ 467504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 4674dc │ │ │ │ + ldr r0, [pc, #1976] @ 467508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 4674e0 │ │ │ │ + ldr r0, [pc, #1968] @ 46750c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 4674e4 │ │ │ │ + ldr r0, [pc, #1960] @ 467510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 4674e8 │ │ │ │ + ldr r0, [pc, #1952] @ 467514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 4674ec │ │ │ │ + ldr r0, [pc, #1944] @ 467518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 4674f0 │ │ │ │ + ldr r0, [pc, #1936] @ 46751c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 4674f4 │ │ │ │ + ldr r0, [pc, #1928] @ 467520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4674f8 │ │ │ │ + ldr r0, [pc, #1920] @ 467524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4674fc │ │ │ │ + ldr r0, [pc, #1912] @ 467528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 467500 │ │ │ │ + ldr r0, [pc, #1904] @ 46752c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 467504 │ │ │ │ + ldr r0, [pc, #1896] @ 467530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 467508 │ │ │ │ + ldr r0, [pc, #1888] @ 467534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 46750c │ │ │ │ + ldr r0, [pc, #1880] @ 467538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 467510 │ │ │ │ + ldr r0, [pc, #1872] @ 46753c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 467514 │ │ │ │ + ldr r0, [pc, #1864] @ 467540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 467518 │ │ │ │ + ldr r0, [pc, #1856] @ 467544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 46751c │ │ │ │ + ldr r0, [pc, #1848] @ 467548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 467520 │ │ │ │ + ldr r0, [pc, #1840] @ 46754c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 467524 │ │ │ │ + ldr r0, [pc, #1832] @ 467550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 467528 │ │ │ │ + ldr r0, [pc, #1824] @ 467554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 46752c │ │ │ │ + ldr r0, [pc, #1816] @ 467558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 467530 │ │ │ │ + ldr r0, [pc, #1808] @ 46755c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 467534 │ │ │ │ + ldr r0, [pc, #1800] @ 467560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 467538 │ │ │ │ + ldr r0, [pc, #1792] @ 467564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 46753c │ │ │ │ + ldr r0, [pc, #1784] @ 467568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 467540 │ │ │ │ + ldr r0, [pc, #1776] @ 46756c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 467544 │ │ │ │ + ldr r0, [pc, #1768] @ 467570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 467548 │ │ │ │ + ldr r0, [pc, #1760] @ 467574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 46754c │ │ │ │ + ldr r0, [pc, #1752] @ 467578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 467550 │ │ │ │ + ldr r0, [pc, #1744] @ 46757c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 467554 │ │ │ │ + ldr r0, [pc, #1736] @ 467580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 467558 │ │ │ │ + ldr r0, [pc, #1728] @ 467584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 46755c │ │ │ │ + ldr r0, [pc, #1720] @ 467588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 467560 │ │ │ │ + ldr r0, [pc, #1712] @ 46758c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 467564 │ │ │ │ + ldr r0, [pc, #1704] @ 467590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 467568 │ │ │ │ + ldr r0, [pc, #1696] @ 467594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 46756c │ │ │ │ + ldr r0, [pc, #1688] @ 467598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 467570 │ │ │ │ + ldr r0, [pc, #1680] @ 46759c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 467574 │ │ │ │ + ldr r0, [pc, #1672] @ 4675a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 467578 │ │ │ │ + ldr r0, [pc, #1664] @ 4675a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 46757c │ │ │ │ + ldr r0, [pc, #1656] @ 4675a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 467580 │ │ │ │ + ldr r0, [pc, #1648] @ 4675ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 467584 │ │ │ │ + ldr r0, [pc, #1640] @ 4675b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 467588 │ │ │ │ + ldr r0, [pc, #1632] @ 4675b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 46758c │ │ │ │ + ldr r0, [pc, #1624] @ 4675b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 467590 │ │ │ │ + ldr r0, [pc, #1616] @ 4675bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 467594 │ │ │ │ + ldr r0, [pc, #1608] @ 4675c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 467598 │ │ │ │ + ldr r0, [pc, #1600] @ 4675c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 46759c │ │ │ │ + ldr r0, [pc, #1592] @ 4675c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 4675a0 │ │ │ │ + ldr r0, [pc, #1584] @ 4675cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 4675a4 │ │ │ │ + ldr r0, [pc, #1576] @ 4675d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 4675a8 │ │ │ │ + ldr r0, [pc, #1568] @ 4675d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 4675ac │ │ │ │ + ldr r0, [pc, #1560] @ 4675d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 4675b0 │ │ │ │ + ldr r0, [pc, #1552] @ 4675dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 4675b4 │ │ │ │ + ldr r0, [pc, #1544] @ 4675e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 4675b8 │ │ │ │ + ldr r0, [pc, #1536] @ 4675e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 4675bc │ │ │ │ + ldr r0, [pc, #1528] @ 4675e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 4675c0 │ │ │ │ + ldr r0, [pc, #1520] @ 4675ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 4675c4 │ │ │ │ + ldr r0, [pc, #1512] @ 4675f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 4675c8 │ │ │ │ + ldr r0, [pc, #1504] @ 4675f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 4675cc │ │ │ │ + ldr r0, [pc, #1496] @ 4675f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 4675d0 │ │ │ │ + ldr r0, [pc, #1488] @ 4675fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 4675d4 │ │ │ │ + ldr r0, [pc, #1480] @ 467600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 4675d8 │ │ │ │ + ldr r0, [pc, #1472] @ 467604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 4675dc │ │ │ │ + ldr r0, [pc, #1464] @ 467608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 4675e0 │ │ │ │ + ldr r0, [pc, #1456] @ 46760c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 4675e4 │ │ │ │ + ldr r0, [pc, #1448] @ 467610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 4675e8 │ │ │ │ + ldr r0, [pc, #1440] @ 467614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 4675ec │ │ │ │ + ldr r0, [pc, #1432] @ 467618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 4675f0 │ │ │ │ + ldr r0, [pc, #1424] @ 46761c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 4675f4 │ │ │ │ + ldr r0, [pc, #1416] @ 467620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4675f8 │ │ │ │ + ldr r0, [pc, #1408] @ 467624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4675fc │ │ │ │ + ldr r0, [pc, #1400] @ 467628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 467600 │ │ │ │ + ldr r0, [pc, #1392] @ 46762c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 467604 │ │ │ │ + ldr r0, [pc, #1384] @ 467630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 467608 │ │ │ │ + ldr r0, [pc, #1376] @ 467634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 46760c │ │ │ │ + ldr r0, [pc, #1368] @ 467638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 467610 │ │ │ │ + ldr r0, [pc, #1360] @ 46763c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 467614 │ │ │ │ + ldr r0, [pc, #1352] @ 467640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 467618 │ │ │ │ + ldr r0, [pc, #1344] @ 467644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 46761c │ │ │ │ + ldr r0, [pc, #1336] @ 467648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 467620 │ │ │ │ + ldr r0, [pc, #1328] @ 46764c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 467624 │ │ │ │ + ldr r0, [pc, #1320] @ 467650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 467628 │ │ │ │ + ldr r0, [pc, #1312] @ 467654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 46762c │ │ │ │ + ldr r0, [pc, #1304] @ 467658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 467630 │ │ │ │ + ldr r0, [pc, #1296] @ 46765c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 467634 │ │ │ │ + ldr r0, [pc, #1288] @ 467660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 467638 │ │ │ │ + ldr r0, [pc, #1280] @ 467664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 46763c │ │ │ │ + ldr r0, [pc, #1272] @ 467668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 467640 │ │ │ │ + ldr r0, [pc, #1264] @ 46766c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 467644 │ │ │ │ + ldr r0, [pc, #1256] @ 467670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 467648 │ │ │ │ + ldr r0, [pc, #1248] @ 467674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 46764c │ │ │ │ + ldr r0, [pc, #1240] @ 467678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 467650 │ │ │ │ + ldr r0, [pc, #1232] @ 46767c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 467654 │ │ │ │ + ldr r0, [pc, #1224] @ 467680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 467658 │ │ │ │ + ldr r0, [pc, #1216] @ 467684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 46765c │ │ │ │ + ldr r0, [pc, #1208] @ 467688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 467660 │ │ │ │ + ldr r0, [pc, #1200] @ 46768c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 467664 │ │ │ │ + ldr r0, [pc, #1192] @ 467690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 467668 │ │ │ │ + ldr r0, [pc, #1184] @ 467694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 46766c │ │ │ │ + ldr r0, [pc, #1176] @ 467698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 467670 │ │ │ │ + ldr r0, [pc, #1168] @ 46769c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 467674 │ │ │ │ + ldr r0, [pc, #1160] @ 4676a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 467678 │ │ │ │ + ldr r0, [pc, #1152] @ 4676a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 46767c │ │ │ │ + ldr r0, [pc, #1144] @ 4676a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 467680 │ │ │ │ + ldr r0, [pc, #1136] @ 4676ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 467684 │ │ │ │ + ldr r0, [pc, #1128] @ 4676b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 467688 │ │ │ │ + ldr r0, [pc, #1120] @ 4676b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 46768c │ │ │ │ + ldr r0, [pc, #1112] @ 4676b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 467690 │ │ │ │ + ldr r0, [pc, #1104] @ 4676bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 467694 │ │ │ │ + ldr r0, [pc, #1096] @ 4676c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 467698 │ │ │ │ + ldr r0, [pc, #1088] @ 4676c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 46769c │ │ │ │ + ldr r0, [pc, #1080] @ 4676c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 4676a0 │ │ │ │ + ldr r0, [pc, #1072] @ 4676cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 4676a4 │ │ │ │ + ldr r0, [pc, #1064] @ 4676d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 4676a8 │ │ │ │ + ldr r0, [pc, #1056] @ 4676d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 4676ac │ │ │ │ + ldr r0, [pc, #1048] @ 4676d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 4676b0 │ │ │ │ + ldr r0, [pc, #1040] @ 4676dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 4676b4 │ │ │ │ + ldr r0, [pc, #1032] @ 4676e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 4676b8 │ │ │ │ + ldr r0, [pc, #1024] @ 4676e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 4676bc │ │ │ │ + ldr r0, [pc, #1016] @ 4676e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 4676c0 │ │ │ │ + ldr r0, [pc, #1008] @ 4676ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 4676c4 │ │ │ │ + ldr r0, [pc, #1000] @ 4676f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 4676c8 │ │ │ │ + ldr r0, [pc, #992] @ 4676f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 4676cc │ │ │ │ + ldr r0, [pc, #984] @ 4676f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 4676d0 │ │ │ │ + ldr r0, [pc, #976] @ 4676fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 4676d4 │ │ │ │ + ldr r0, [pc, #968] @ 467700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 4676d8 │ │ │ │ + ldr r0, [pc, #960] @ 467704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 4676dc │ │ │ │ + ldr r0, [pc, #952] @ 467708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 4676e0 │ │ │ │ + ldr r0, [pc, #944] @ 46770c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 4676e4 │ │ │ │ + ldr r0, [pc, #936] @ 467710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 4676e8 │ │ │ │ + ldr r0, [pc, #928] @ 467714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 4676ec │ │ │ │ + ldr r0, [pc, #920] @ 467718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 4676f0 │ │ │ │ + ldr r0, [pc, #912] @ 46771c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 4676f4 │ │ │ │ + ldr r0, [pc, #904] @ 467720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4676f8 │ │ │ │ + ldr r0, [pc, #896] @ 467724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4676fc │ │ │ │ + ldr r0, [pc, #888] @ 467728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 467700 │ │ │ │ + ldr r0, [pc, #880] @ 46772c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 467704 │ │ │ │ + ldr r0, [pc, #872] @ 467730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 467708 │ │ │ │ + ldr r0, [pc, #864] @ 467734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 46770c │ │ │ │ + ldr r0, [pc, #856] @ 467738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 467710 │ │ │ │ + ldr r0, [pc, #848] @ 46773c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 467714 │ │ │ │ + ldr r0, [pc, #840] @ 467740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 467718 │ │ │ │ + ldr r0, [pc, #832] @ 467744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 46771c │ │ │ │ + ldr r0, [pc, #824] @ 467748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 467720 │ │ │ │ + ldr r0, [pc, #816] @ 46774c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #808] @ 467724 │ │ │ │ + ldr r0, [pc, #808] @ 467750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - cmpeq r1, r6, lsr #20 │ │ │ │ - sbcseq r8, fp, r4, lsl #21 │ │ │ │ - smlaltteq r5, r1, r4, r3 │ │ │ │ - sbcseq r8, fp, r0, asr #20 │ │ │ │ - sbcseq r7, sp, ip, asr #12 │ │ │ │ - sbcseq r1, sp, r0, ror r4 │ │ │ │ - smullseq r1, sp, r4, r4 │ │ │ │ - ldrheq r1, [sp], #72 @ 0x48 │ │ │ │ - ldrsbeq r1, [sp], #76 @ 0x4c │ │ │ │ - sbcseq r1, sp, r0, lsl #10 │ │ │ │ - sbcseq r1, sp, r4, lsr #10 │ │ │ │ - sbcseq r1, sp, r8, asr #10 │ │ │ │ - sbcseq r1, sp, ip, ror #10 │ │ │ │ - smullseq r1, sp, r0, r5 │ │ │ │ - ldrheq r1, [sp], #84 @ 0x54 │ │ │ │ - ldrsbeq r1, [sp], #88 @ 0x58 │ │ │ │ - ldrsheq r1, [sp], #92 @ 0x5c │ │ │ │ - sbcseq r1, sp, r0, lsr #12 │ │ │ │ - sbcseq r1, sp, r4, asr #12 │ │ │ │ - sbcseq r1, sp, r8, ror #12 │ │ │ │ - smullseq r1, sp, r0, r6 │ │ │ │ - ldrheq r1, [sp], #104 @ 0x68 │ │ │ │ - sbcseq r1, sp, r0, ror #13 │ │ │ │ - sbcseq r1, sp, r8, lsl #14 │ │ │ │ - sbcseq r1, sp, r0, lsr r7 │ │ │ │ - sbcseq r1, sp, r8, asr r7 │ │ │ │ - sbcseq r1, sp, r0, lsl #15 │ │ │ │ - sbcseq r1, sp, r8, lsr #15 │ │ │ │ - ldrsbeq r1, [sp], #112 @ 0x70 │ │ │ │ - ldrsheq r1, [sp], #120 @ 0x78 │ │ │ │ - sbcseq r1, sp, r0, lsr #16 │ │ │ │ - sbcseq r1, sp, r8, asr #16 │ │ │ │ - sbcseq r1, sp, r0, ror r8 │ │ │ │ - smullseq r1, sp, r8, r8 │ │ │ │ - sbcseq r1, sp, r0, asr #17 │ │ │ │ - sbcseq r1, sp, r8, ror #17 │ │ │ │ - sbcseq r1, sp, r0, lsl r9 │ │ │ │ - sbcseq r1, sp, r8, lsr #18 │ │ │ │ - sbcseq r1, sp, r0, asr #18 │ │ │ │ - sbcseq r1, sp, r8, asr r9 │ │ │ │ - sbcseq r1, sp, r0, ror r9 │ │ │ │ - sbcseq r1, sp, r8, lsl #19 │ │ │ │ - sbcseq r1, sp, r0, lsr #19 │ │ │ │ - ldrheq r1, [sp], #152 @ 0x98 │ │ │ │ - ldrsbeq r1, [sp], #144 @ 0x90 │ │ │ │ - sbcseq r1, sp, r8, ror #19 │ │ │ │ - sbcseq r1, sp, r0, lsl #20 │ │ │ │ - sbcseq r1, sp, r8, lsl sl │ │ │ │ - sbcseq r1, sp, r0, lsr sl │ │ │ │ - sbcseq r1, sp, r8, asr #20 │ │ │ │ - sbcseq r1, sp, r0, ror #20 │ │ │ │ - sbcseq r1, sp, r8, ror sl │ │ │ │ - smullseq r1, sp, r0, sl │ │ │ │ - sbcseq r1, sp, r8, lsr #21 │ │ │ │ - sbcseq r1, sp, r0, asr #21 │ │ │ │ - ldrsbeq r1, [sp], #168 @ 0xa8 │ │ │ │ - ldrsheq r1, [sp], #160 @ 0xa0 │ │ │ │ - sbcseq r1, sp, r8, lsl #22 │ │ │ │ - sbcseq r1, sp, r0, lsr #22 │ │ │ │ - sbcseq r1, sp, r8, lsr fp │ │ │ │ - sbcseq r1, sp, r0, asr fp │ │ │ │ - sbcseq r1, sp, r8, ror #22 │ │ │ │ - sbcseq r1, sp, r0, lsl #23 │ │ │ │ - smullseq r1, sp, r8, fp │ │ │ │ - ldrheq r1, [sp], #176 @ 0xb0 │ │ │ │ - sbcseq r1, sp, r8, asr #23 │ │ │ │ - sbcseq r1, sp, r0, ror #23 │ │ │ │ - ldrsheq r1, [sp], #184 @ 0xb8 │ │ │ │ - sbcseq r1, sp, r0, lsl ip │ │ │ │ - sbcseq r1, sp, r8, lsr #24 │ │ │ │ - sbcseq r1, sp, r0, asr #24 │ │ │ │ - sbcseq r1, sp, r8, asr ip │ │ │ │ - sbcseq r1, sp, r0, ror ip │ │ │ │ - sbcseq r1, sp, r8, lsl #25 │ │ │ │ - sbcseq r1, sp, r0, lsr #25 │ │ │ │ - ldrheq r1, [sp], #200 @ 0xc8 │ │ │ │ - ldrsbeq r1, [sp], #192 @ 0xc0 │ │ │ │ - sbcseq r1, sp, r8, ror #25 │ │ │ │ - sbcseq r1, sp, r0, lsl #26 │ │ │ │ - sbcseq r1, sp, r8, lsl sp │ │ │ │ - sbcseq r1, sp, r0, lsr sp │ │ │ │ - sbcseq r1, sp, r8, asr #26 │ │ │ │ - sbcseq r1, sp, r0, ror #26 │ │ │ │ - sbcseq r1, sp, r8, ror sp │ │ │ │ - smullseq r1, sp, r0, sp │ │ │ │ - sbcseq r1, sp, r8, lsr #27 │ │ │ │ - sbcseq r1, sp, r0, asr #27 │ │ │ │ - ldrsbeq r1, [sp], #216 @ 0xd8 │ │ │ │ - ldrsheq r1, [sp], #208 @ 0xd0 │ │ │ │ - sbcseq r1, sp, r8, lsl #28 │ │ │ │ - sbcseq r1, sp, r0, lsr #28 │ │ │ │ - sbcseq r1, sp, r8, lsr lr │ │ │ │ - sbcseq r1, sp, r0, asr lr │ │ │ │ - sbcseq r1, sp, r8, ror #28 │ │ │ │ - sbcseq r1, sp, r0, lsl #29 │ │ │ │ - smullseq r1, sp, r8, lr │ │ │ │ - ldrheq r1, [sp], #224 @ 0xe0 │ │ │ │ - sbcseq r1, sp, r8, asr #29 │ │ │ │ - sbcseq r1, sp, r0, ror #29 │ │ │ │ - ldrsheq r1, [sp], #232 @ 0xe8 │ │ │ │ - sbcseq r1, sp, r0, lsl pc │ │ │ │ - sbcseq r1, sp, r8, lsr #30 │ │ │ │ - sbcseq r1, sp, r0, asr #30 │ │ │ │ - sbcseq r1, sp, r8, asr pc │ │ │ │ - sbcseq r1, sp, r0, ror pc │ │ │ │ - sbcseq r1, sp, r8, lsl #31 │ │ │ │ - sbcseq r1, sp, r0, lsr #31 │ │ │ │ - ldrheq r1, [sp], #248 @ 0xf8 │ │ │ │ - ldrsbeq r1, [sp], #240 @ 0xf0 │ │ │ │ - sbcseq r1, sp, r8, ror #31 │ │ │ │ - sbcseq r2, sp, r0 │ │ │ │ - sbcseq r2, sp, r8, lsl r0 │ │ │ │ - sbcseq r2, sp, r0, lsr r0 │ │ │ │ - sbcseq r2, sp, r8, asr #32 │ │ │ │ - sbcseq r2, sp, r0, rrx │ │ │ │ - sbcseq r2, sp, r8, ror r0 │ │ │ │ - smullseq r2, sp, r0, r0 │ │ │ │ - sbcseq r2, sp, r8, lsr #1 │ │ │ │ - sbcseq r2, sp, r0, asr #1 │ │ │ │ - ldrsbeq r2, [sp], #8 │ │ │ │ - ldrsheq r2, [sp], #0 │ │ │ │ - sbcseq r2, sp, r8, lsl #2 │ │ │ │ - sbcseq r2, sp, r0, lsr #2 │ │ │ │ - sbcseq r2, sp, r8, lsr r1 │ │ │ │ - sbcseq r2, sp, r0, asr r1 │ │ │ │ - sbcseq r2, sp, r8, ror #2 │ │ │ │ - sbcseq r2, sp, r0, lsl #3 │ │ │ │ - smullseq r2, sp, r8, r1 │ │ │ │ - ldrheq r2, [sp], #16 │ │ │ │ - sbcseq r2, sp, r8, asr #3 │ │ │ │ - sbcseq r2, sp, r0, ror #3 │ │ │ │ - ldrsheq r2, [sp], #24 │ │ │ │ - sbcseq r2, sp, r0, lsl r2 │ │ │ │ - sbcseq r2, sp, r8, lsr #4 │ │ │ │ - sbcseq r2, sp, r0, asr #4 │ │ │ │ - sbcseq r2, sp, r8, asr r2 │ │ │ │ - sbcseq r2, sp, r0, ror r2 │ │ │ │ - sbcseq r2, sp, r8, lsl #5 │ │ │ │ - sbcseq r2, sp, r0, lsr #5 │ │ │ │ - ldrheq r2, [sp], #40 @ 0x28 │ │ │ │ - ldrsbeq r2, [sp], #32 │ │ │ │ - sbcseq r2, sp, r8, ror #5 │ │ │ │ - sbcseq r2, sp, r0, lsl #6 │ │ │ │ - sbcseq r2, sp, r8, lsl r3 │ │ │ │ - sbcseq r2, sp, r0, lsr r3 │ │ │ │ - sbcseq r2, sp, r8, asr #6 │ │ │ │ - sbcseq r2, sp, r0, ror #6 │ │ │ │ - sbcseq r2, sp, r8, ror r3 │ │ │ │ - smullseq r2, sp, r0, r3 │ │ │ │ - sbcseq r2, sp, r8, lsr #7 │ │ │ │ - sbcseq r2, sp, r0, asr #7 │ │ │ │ - ldrsbeq r2, [sp], #56 @ 0x38 │ │ │ │ - ldrsheq r2, [sp], #48 @ 0x30 │ │ │ │ - sbcseq r2, sp, r8, lsl #8 │ │ │ │ - sbcseq r2, sp, r0, lsr #8 │ │ │ │ - sbcseq r2, sp, r8, lsr r4 │ │ │ │ - sbcseq r2, sp, r0, asr r4 │ │ │ │ - sbcseq r2, sp, r8, ror #8 │ │ │ │ - sbcseq r2, sp, r0, lsl #9 │ │ │ │ - smullseq r2, sp, r8, r4 │ │ │ │ - ldrheq r2, [sp], #64 @ 0x40 │ │ │ │ - sbcseq r2, sp, r8, asr #9 │ │ │ │ - sbcseq r2, sp, r0, ror #9 │ │ │ │ - ldrsheq r2, [sp], #72 @ 0x48 │ │ │ │ - sbcseq r2, sp, r0, lsl r5 │ │ │ │ - sbcseq r2, sp, r8, lsr #10 │ │ │ │ - sbcseq r2, sp, r0, asr #10 │ │ │ │ - sbcseq r2, sp, r8, asr r5 │ │ │ │ - sbcseq r2, sp, r0, ror r5 │ │ │ │ - sbcseq r2, sp, r8, lsl #11 │ │ │ │ - sbcseq r2, sp, r0, lsr #11 │ │ │ │ - ldrheq r2, [sp], #88 @ 0x58 │ │ │ │ - ldrsbeq r2, [sp], #80 @ 0x50 │ │ │ │ - sbcseq r2, sp, r8, ror #11 │ │ │ │ - sbcseq r2, sp, r0, lsl #12 │ │ │ │ - sbcseq r2, sp, r8, lsl r6 │ │ │ │ - sbcseq r2, sp, r0, lsr r6 │ │ │ │ - sbcseq r2, sp, r8, asr #12 │ │ │ │ - sbcseq r2, sp, r0, ror #12 │ │ │ │ - sbcseq r2, sp, r8, ror r6 │ │ │ │ - smullseq r2, sp, r0, r6 │ │ │ │ - sbcseq r2, sp, r8, lsr #13 │ │ │ │ - sbcseq r2, sp, r0, asr #13 │ │ │ │ - ldrsbeq r2, [sp], #104 @ 0x68 │ │ │ │ - ldrsheq r2, [sp], #96 @ 0x60 │ │ │ │ - sbcseq r2, sp, r8, lsl #14 │ │ │ │ - sbcseq r2, sp, r0, lsr #14 │ │ │ │ - sbcseq r2, sp, r8, lsr r7 │ │ │ │ - sbcseq r2, sp, r0, asr r7 │ │ │ │ - sbcseq r2, sp, r8, ror #14 │ │ │ │ - sbcseq r2, sp, r0, lsl #15 │ │ │ │ - smullseq r2, sp, r8, r7 │ │ │ │ - ldrheq r2, [sp], #112 @ 0x70 │ │ │ │ - sbcseq r2, sp, r8, asr #15 │ │ │ │ - sbcseq r2, sp, r0, ror #15 │ │ │ │ - ldrsheq r2, [sp], #120 @ 0x78 │ │ │ │ - sbcseq r2, sp, r0, lsl r8 │ │ │ │ - sbcseq r2, sp, r8, lsr #16 │ │ │ │ - sbcseq r2, sp, r0, asr #16 │ │ │ │ - sbcseq r2, sp, r8, asr r8 │ │ │ │ - sbcseq r2, sp, r0, ror r8 │ │ │ │ - sbcseq r2, sp, r8, lsl #17 │ │ │ │ - sbcseq r2, sp, r4, asr #4 │ │ │ │ - sbcseq r2, sp, ip, asr r2 │ │ │ │ - sbcseq r2, sp, r4, ror r2 │ │ │ │ - sbcseq r2, sp, ip, lsl #5 │ │ │ │ - sbcseq r2, sp, r4, lsr #5 │ │ │ │ - ldrheq r2, [sp], #44 @ 0x2c │ │ │ │ - ldrsbeq r2, [sp], #36 @ 0x24 │ │ │ │ - sbcseq r2, sp, ip, ror #5 │ │ │ │ - sbcseq r2, sp, r4, lsl #6 │ │ │ │ - sbcseq r2, sp, ip, lsl r3 │ │ │ │ - sbcseq r2, sp, r4, lsr r3 │ │ │ │ - sbcseq r2, sp, ip, asr #6 │ │ │ │ - sbcseq r2, sp, r4, ror #6 │ │ │ │ - sbcseq r2, sp, ip, ror r3 │ │ │ │ - smullseq r2, sp, r4, r3 │ │ │ │ - sbcseq r2, sp, ip, lsr #7 │ │ │ │ - sbcseq r2, sp, r4, asr #7 │ │ │ │ - ldrsbeq r2, [sp], #60 @ 0x3c │ │ │ │ - ldrsheq r2, [sp], #52 @ 0x34 │ │ │ │ - sbcseq r2, sp, ip, lsl #8 │ │ │ │ - sbcseq r2, sp, r4, lsr #8 │ │ │ │ - sbcseq r2, sp, ip, lsr r4 │ │ │ │ - sbcseq r2, sp, r4, asr r4 │ │ │ │ - sbcseq r2, sp, ip, ror #8 │ │ │ │ - sbcseq r2, sp, r4, lsl #9 │ │ │ │ - smullseq r2, sp, ip, r4 │ │ │ │ - ldrheq r2, [sp], #68 @ 0x44 │ │ │ │ - sbcseq r2, sp, ip, asr #9 │ │ │ │ - sbcseq r2, sp, r4, ror #9 │ │ │ │ - ldrsheq r2, [sp], #76 @ 0x4c │ │ │ │ - sbcseq r2, sp, r4, lsl r5 │ │ │ │ - sbcseq r2, sp, ip, lsr #10 │ │ │ │ - sbcseq r2, sp, r4, asr #10 │ │ │ │ - sbcseq r2, sp, ip, asr r5 │ │ │ │ - sbcseq r2, sp, r4, ror r5 │ │ │ │ - sbcseq r2, sp, ip, lsl #11 │ │ │ │ - sbcseq r2, sp, r4, lsr #11 │ │ │ │ - ldrheq r2, [sp], #92 @ 0x5c │ │ │ │ - ldrsbeq r2, [sp], #84 @ 0x54 │ │ │ │ - sbcseq r2, sp, ip, ror #11 │ │ │ │ - sbcseq r2, sp, r4, lsl #12 │ │ │ │ - sbcseq r2, sp, ip, lsl r6 │ │ │ │ - sbcseq r2, sp, r4, lsr r6 │ │ │ │ - sbcseq r2, sp, ip, asr #12 │ │ │ │ - sbcseq r2, sp, r4, ror #12 │ │ │ │ - sbcseq r2, sp, ip, ror r6 │ │ │ │ - smullseq r2, sp, r4, r6 │ │ │ │ - sbcseq r2, sp, ip, lsr #13 │ │ │ │ - sbcseq r2, sp, r4, asr #13 │ │ │ │ - ldrsbeq r2, [sp], #108 @ 0x6c │ │ │ │ - ldrsheq r2, [sp], #100 @ 0x64 │ │ │ │ - sbcseq r2, sp, ip, lsl #14 │ │ │ │ - sbcseq r2, sp, r4, lsr #14 │ │ │ │ - sbcseq r2, sp, ip, lsr r7 │ │ │ │ - sbcseq r2, sp, r4, asr r7 │ │ │ │ - sbcseq r2, sp, ip, ror #14 │ │ │ │ - sbcseq r2, sp, r4, lsl #15 │ │ │ │ - smullseq r2, sp, ip, r7 │ │ │ │ - ldrheq r2, [sp], #116 @ 0x74 │ │ │ │ - sbcseq r2, sp, ip, asr #15 │ │ │ │ - sbcseq r2, sp, r4, ror #15 │ │ │ │ - ldrsheq r2, [sp], #124 @ 0x7c │ │ │ │ - sbcseq r2, sp, r4, lsl r8 │ │ │ │ - sbcseq r2, sp, ip, lsr #16 │ │ │ │ - sbcseq r2, sp, r4, asr #16 │ │ │ │ - sbcseq r2, sp, ip, asr r8 │ │ │ │ - sbcseq r2, sp, r4, ror r8 │ │ │ │ - sbcseq r2, sp, ip, lsl #17 │ │ │ │ - sbcseq r2, sp, r4, lsr #17 │ │ │ │ - ldrheq r2, [sp], #140 @ 0x8c │ │ │ │ - ldrsbeq r2, [sp], #132 @ 0x84 │ │ │ │ - sbcseq r2, sp, ip, ror #17 │ │ │ │ - sbcseq r2, sp, r4, lsl #18 │ │ │ │ - sbcseq r2, sp, ip, lsl r9 │ │ │ │ - sbcseq r2, sp, r4, lsr r9 │ │ │ │ - sbcseq r2, sp, ip, asr #18 │ │ │ │ - sbcseq r2, sp, r4, ror #18 │ │ │ │ - sbcseq r2, sp, ip, ror r9 │ │ │ │ - smullseq r2, sp, r4, r9 │ │ │ │ - sbcseq r2, sp, ip, lsr #19 │ │ │ │ - sbcseq r2, sp, r4, asr #19 │ │ │ │ - ldrsbeq r2, [sp], #156 @ 0x9c │ │ │ │ - ldrsheq r2, [sp], #148 @ 0x94 │ │ │ │ - sbcseq r2, sp, ip, lsl #20 │ │ │ │ - sbcseq r2, sp, r4, lsr #20 │ │ │ │ - sbcseq r2, sp, ip, lsr sl │ │ │ │ - sbcseq r2, sp, r4, asr sl │ │ │ │ - sbcseq r2, sp, ip, ror #20 │ │ │ │ - sbcseq r2, sp, r4, lsl #21 │ │ │ │ - smullseq r2, sp, ip, sl │ │ │ │ + cmpeq r1, r2, lsr #20 │ │ │ │ + sbcseq r8, fp, r8, ror sl │ │ │ │ + smlaltteq r5, r1, r0, r3 │ │ │ │ + sbcseq r8, fp, r4, lsr sl │ │ │ │ + sbcseq r7, sp, r0, asr #12 │ │ │ │ + sbcseq r1, sp, r4, ror #8 │ │ │ │ + sbcseq r1, sp, r8, lsl #9 │ │ │ │ + sbcseq r1, sp, ip, lsr #9 │ │ │ │ + ldrsbeq r1, [sp], #64 @ 0x40 │ │ │ │ + ldrsheq r1, [sp], #68 @ 0x44 │ │ │ │ + sbcseq r1, sp, r8, lsl r5 │ │ │ │ + sbcseq r1, sp, ip, lsr r5 │ │ │ │ + sbcseq r1, sp, r0, ror #10 │ │ │ │ + sbcseq r1, sp, r4, lsl #11 │ │ │ │ + sbcseq r1, sp, r8, lsr #11 │ │ │ │ + sbcseq r1, sp, ip, asr #11 │ │ │ │ + ldrsheq r1, [sp], #80 @ 0x50 │ │ │ │ + sbcseq r1, sp, r4, lsl r6 │ │ │ │ + sbcseq r1, sp, r8, lsr r6 │ │ │ │ + sbcseq r1, sp, ip, asr r6 │ │ │ │ + sbcseq r1, sp, r4, lsl #13 │ │ │ │ + sbcseq r1, sp, ip, lsr #13 │ │ │ │ + ldrsbeq r1, [sp], #100 @ 0x64 │ │ │ │ + ldrsheq r1, [sp], #108 @ 0x6c │ │ │ │ + sbcseq r1, sp, r4, lsr #14 │ │ │ │ + sbcseq r1, sp, ip, asr #14 │ │ │ │ + sbcseq r1, sp, r4, ror r7 │ │ │ │ + smullseq r1, sp, ip, r7 │ │ │ │ + sbcseq r1, sp, r4, asr #15 │ │ │ │ + sbcseq r1, sp, ip, ror #15 │ │ │ │ + sbcseq r1, sp, r4, lsl r8 │ │ │ │ + sbcseq r1, sp, ip, lsr r8 │ │ │ │ + sbcseq r1, sp, r4, ror #16 │ │ │ │ + sbcseq r1, sp, ip, lsl #17 │ │ │ │ + ldrheq r1, [sp], #132 @ 0x84 │ │ │ │ + ldrsbeq r1, [sp], #140 @ 0x8c │ │ │ │ + sbcseq r1, sp, r4, lsl #18 │ │ │ │ + sbcseq r1, sp, ip, lsl r9 │ │ │ │ + sbcseq r1, sp, r4, lsr r9 │ │ │ │ + sbcseq r1, sp, ip, asr #18 │ │ │ │ + sbcseq r1, sp, r4, ror #18 │ │ │ │ + sbcseq r1, sp, ip, ror r9 │ │ │ │ + smullseq r1, sp, r4, r9 │ │ │ │ + sbcseq r1, sp, ip, lsr #19 │ │ │ │ + sbcseq r1, sp, r4, asr #19 │ │ │ │ + ldrsbeq r1, [sp], #156 @ 0x9c │ │ │ │ + ldrsheq r1, [sp], #148 @ 0x94 │ │ │ │ + sbcseq r1, sp, ip, lsl #20 │ │ │ │ + sbcseq r1, sp, r4, lsr #20 │ │ │ │ + sbcseq r1, sp, ip, lsr sl │ │ │ │ + sbcseq r1, sp, r4, asr sl │ │ │ │ + sbcseq r1, sp, ip, ror #20 │ │ │ │ + sbcseq r1, sp, r4, lsl #21 │ │ │ │ + smullseq r1, sp, ip, sl │ │ │ │ + ldrheq r1, [sp], #164 @ 0xa4 │ │ │ │ + sbcseq r1, sp, ip, asr #21 │ │ │ │ + sbcseq r1, sp, r4, ror #21 │ │ │ │ + ldrsheq r1, [sp], #172 @ 0xac │ │ │ │ + sbcseq r1, sp, r4, lsl fp │ │ │ │ + sbcseq r1, sp, ip, lsr #22 │ │ │ │ + sbcseq r1, sp, r4, asr #22 │ │ │ │ + sbcseq r1, sp, ip, asr fp │ │ │ │ + sbcseq r1, sp, r4, ror fp │ │ │ │ + sbcseq r1, sp, ip, lsl #23 │ │ │ │ + sbcseq r1, sp, r4, lsr #23 │ │ │ │ + ldrheq r1, [sp], #188 @ 0xbc │ │ │ │ + ldrsbeq r1, [sp], #180 @ 0xb4 │ │ │ │ + sbcseq r1, sp, ip, ror #23 │ │ │ │ + sbcseq r1, sp, r4, lsl #24 │ │ │ │ + sbcseq r1, sp, ip, lsl ip │ │ │ │ + sbcseq r1, sp, r4, lsr ip │ │ │ │ + sbcseq r1, sp, ip, asr #24 │ │ │ │ + sbcseq r1, sp, r4, ror #24 │ │ │ │ + sbcseq r1, sp, ip, ror ip │ │ │ │ + smullseq r1, sp, r4, ip │ │ │ │ + sbcseq r1, sp, ip, lsr #25 │ │ │ │ + sbcseq r1, sp, r4, asr #25 │ │ │ │ + ldrsbeq r1, [sp], #204 @ 0xcc │ │ │ │ + ldrsheq r1, [sp], #196 @ 0xc4 │ │ │ │ + sbcseq r1, sp, ip, lsl #26 │ │ │ │ + sbcseq r1, sp, r4, lsr #26 │ │ │ │ + sbcseq r1, sp, ip, lsr sp │ │ │ │ + sbcseq r1, sp, r4, asr sp │ │ │ │ + sbcseq r1, sp, ip, ror #26 │ │ │ │ + sbcseq r1, sp, r4, lsl #27 │ │ │ │ + smullseq r1, sp, ip, sp │ │ │ │ + ldrheq r1, [sp], #212 @ 0xd4 │ │ │ │ + sbcseq r1, sp, ip, asr #27 │ │ │ │ + sbcseq r1, sp, r4, ror #27 │ │ │ │ + ldrsheq r1, [sp], #220 @ 0xdc │ │ │ │ + sbcseq r1, sp, r4, lsl lr │ │ │ │ + sbcseq r1, sp, ip, lsr #28 │ │ │ │ + sbcseq r1, sp, r4, asr #28 │ │ │ │ + sbcseq r1, sp, ip, asr lr │ │ │ │ + sbcseq r1, sp, r4, ror lr │ │ │ │ + sbcseq r1, sp, ip, lsl #29 │ │ │ │ + sbcseq r1, sp, r4, lsr #29 │ │ │ │ + ldrheq r1, [sp], #236 @ 0xec │ │ │ │ + ldrsbeq r1, [sp], #228 @ 0xe4 │ │ │ │ + sbcseq r1, sp, ip, ror #29 │ │ │ │ + sbcseq r1, sp, r4, lsl #30 │ │ │ │ + sbcseq r1, sp, ip, lsl pc │ │ │ │ + sbcseq r1, sp, r4, lsr pc │ │ │ │ + sbcseq r1, sp, ip, asr #30 │ │ │ │ + sbcseq r1, sp, r4, ror #30 │ │ │ │ + sbcseq r1, sp, ip, ror pc │ │ │ │ + smullseq r1, sp, r4, pc @ │ │ │ │ + sbcseq r1, sp, ip, lsr #31 │ │ │ │ + sbcseq r1, sp, r4, asr #31 │ │ │ │ + ldrsbeq r1, [sp], #252 @ 0xfc │ │ │ │ + ldrsheq r1, [sp], #244 @ 0xf4 │ │ │ │ + sbcseq r2, sp, ip │ │ │ │ + sbcseq r2, sp, r4, lsr #32 │ │ │ │ + sbcseq r2, sp, ip, lsr r0 │ │ │ │ + sbcseq r2, sp, r4, asr r0 │ │ │ │ + sbcseq r2, sp, ip, rrx │ │ │ │ + sbcseq r2, sp, r4, lsl #1 │ │ │ │ + smullseq r2, sp, ip, r0 │ │ │ │ + ldrheq r2, [sp], #4 │ │ │ │ + sbcseq r2, sp, ip, asr #1 │ │ │ │ + sbcseq r2, sp, r4, ror #1 │ │ │ │ + ldrsheq r2, [sp], #12 │ │ │ │ + sbcseq r2, sp, r4, lsl r1 │ │ │ │ + sbcseq r2, sp, ip, lsr #2 │ │ │ │ + sbcseq r2, sp, r4, asr #2 │ │ │ │ + sbcseq r2, sp, ip, asr r1 │ │ │ │ + sbcseq r2, sp, r4, ror r1 │ │ │ │ + sbcseq r2, sp, ip, lsl #3 │ │ │ │ + sbcseq r2, sp, r4, lsr #3 │ │ │ │ + ldrheq r2, [sp], #28 │ │ │ │ + ldrsbeq r2, [sp], #20 │ │ │ │ + sbcseq r2, sp, ip, ror #3 │ │ │ │ + sbcseq r2, sp, r4, lsl #4 │ │ │ │ + sbcseq r2, sp, ip, lsl r2 │ │ │ │ + sbcseq r2, sp, r4, lsr r2 │ │ │ │ + sbcseq r2, sp, ip, asr #4 │ │ │ │ + sbcseq r2, sp, r4, ror #4 │ │ │ │ + sbcseq r2, sp, ip, ror r2 │ │ │ │ + smullseq r2, sp, r4, r2 │ │ │ │ + sbcseq r2, sp, ip, lsr #5 │ │ │ │ + sbcseq r2, sp, r4, asr #5 │ │ │ │ + ldrsbeq r2, [sp], #44 @ 0x2c │ │ │ │ + ldrsheq r2, [sp], #36 @ 0x24 │ │ │ │ + sbcseq r2, sp, ip, lsl #6 │ │ │ │ + sbcseq r2, sp, r4, lsr #6 │ │ │ │ + sbcseq r2, sp, ip, lsr r3 │ │ │ │ + sbcseq r2, sp, r4, asr r3 │ │ │ │ + sbcseq r2, sp, ip, ror #6 │ │ │ │ + sbcseq r2, sp, r4, lsl #7 │ │ │ │ + smullseq r2, sp, ip, r3 │ │ │ │ + ldrheq r2, [sp], #52 @ 0x34 │ │ │ │ + sbcseq r2, sp, ip, asr #7 │ │ │ │ + sbcseq r2, sp, r4, ror #7 │ │ │ │ + ldrsheq r2, [sp], #60 @ 0x3c │ │ │ │ + sbcseq r2, sp, r4, lsl r4 │ │ │ │ + sbcseq r2, sp, ip, lsr #8 │ │ │ │ + sbcseq r2, sp, r4, asr #8 │ │ │ │ + sbcseq r2, sp, ip, asr r4 │ │ │ │ + sbcseq r2, sp, r4, ror r4 │ │ │ │ + sbcseq r2, sp, ip, lsl #9 │ │ │ │ + sbcseq r2, sp, r4, lsr #9 │ │ │ │ + ldrheq r2, [sp], #76 @ 0x4c │ │ │ │ + ldrsbeq r2, [sp], #68 @ 0x44 │ │ │ │ + sbcseq r2, sp, ip, ror #9 │ │ │ │ + sbcseq r2, sp, r4, lsl #10 │ │ │ │ + sbcseq r2, sp, ip, lsl r5 │ │ │ │ + sbcseq r2, sp, r4, lsr r5 │ │ │ │ + sbcseq r2, sp, ip, asr #10 │ │ │ │ + sbcseq r2, sp, r4, ror #10 │ │ │ │ + sbcseq r2, sp, ip, ror r5 │ │ │ │ + smullseq r2, sp, r4, r5 │ │ │ │ + sbcseq r2, sp, ip, lsr #11 │ │ │ │ + sbcseq r2, sp, r4, asr #11 │ │ │ │ + ldrsbeq r2, [sp], #92 @ 0x5c │ │ │ │ + ldrsheq r2, [sp], #84 @ 0x54 │ │ │ │ + sbcseq r2, sp, ip, lsl #12 │ │ │ │ + sbcseq r2, sp, r4, lsr #12 │ │ │ │ + sbcseq r2, sp, ip, lsr r6 │ │ │ │ + sbcseq r2, sp, r4, asr r6 │ │ │ │ + sbcseq r2, sp, ip, ror #12 │ │ │ │ + sbcseq r2, sp, r4, lsl #13 │ │ │ │ + smullseq r2, sp, ip, r6 │ │ │ │ + ldrheq r2, [sp], #100 @ 0x64 │ │ │ │ + sbcseq r2, sp, ip, asr #13 │ │ │ │ + sbcseq r2, sp, r4, ror #13 │ │ │ │ + ldrsheq r2, [sp], #108 @ 0x6c │ │ │ │ + sbcseq r2, sp, r4, lsl r7 │ │ │ │ + sbcseq r2, sp, ip, lsr #14 │ │ │ │ + sbcseq r2, sp, r4, asr #14 │ │ │ │ + sbcseq r2, sp, ip, asr r7 │ │ │ │ + sbcseq r2, sp, r4, ror r7 │ │ │ │ + sbcseq r2, sp, ip, lsl #15 │ │ │ │ + sbcseq r2, sp, r4, lsr #15 │ │ │ │ + ldrheq r2, [sp], #124 @ 0x7c │ │ │ │ + ldrsbeq r2, [sp], #116 @ 0x74 │ │ │ │ + sbcseq r2, sp, ip, ror #15 │ │ │ │ + sbcseq r2, sp, r4, lsl #16 │ │ │ │ + sbcseq r2, sp, ip, lsl r8 │ │ │ │ + sbcseq r2, sp, r4, lsr r8 │ │ │ │ + sbcseq r2, sp, ip, asr #16 │ │ │ │ + sbcseq r2, sp, r4, ror #16 │ │ │ │ + sbcseq r2, sp, ip, ror r8 │ │ │ │ + sbcseq r2, sp, r8, lsr r2 │ │ │ │ + sbcseq r2, sp, r0, asr r2 │ │ │ │ + sbcseq r2, sp, r8, ror #4 │ │ │ │ + sbcseq r2, sp, r0, lsl #5 │ │ │ │ + smullseq r2, sp, r8, r2 │ │ │ │ + ldrheq r2, [sp], #32 │ │ │ │ + sbcseq r2, sp, r8, asr #5 │ │ │ │ + sbcseq r2, sp, r0, ror #5 │ │ │ │ + ldrsheq r2, [sp], #40 @ 0x28 │ │ │ │ + sbcseq r2, sp, r0, lsl r3 │ │ │ │ + sbcseq r2, sp, r8, lsr #6 │ │ │ │ + sbcseq r2, sp, r0, asr #6 │ │ │ │ + sbcseq r2, sp, r8, asr r3 │ │ │ │ + sbcseq r2, sp, r0, ror r3 │ │ │ │ + sbcseq r2, sp, r8, lsl #7 │ │ │ │ + sbcseq r2, sp, r0, lsr #7 │ │ │ │ + ldrheq r2, [sp], #56 @ 0x38 │ │ │ │ + ldrsbeq r2, [sp], #48 @ 0x30 │ │ │ │ + sbcseq r2, sp, r8, ror #7 │ │ │ │ + sbcseq r2, sp, r0, lsl #8 │ │ │ │ + sbcseq r2, sp, r8, lsl r4 │ │ │ │ + sbcseq r2, sp, r0, lsr r4 │ │ │ │ + sbcseq r2, sp, r8, asr #8 │ │ │ │ + sbcseq r2, sp, r0, ror #8 │ │ │ │ + sbcseq r2, sp, r8, ror r4 │ │ │ │ + smullseq r2, sp, r0, r4 │ │ │ │ + sbcseq r2, sp, r8, lsr #9 │ │ │ │ + sbcseq r2, sp, r0, asr #9 │ │ │ │ + ldrsbeq r2, [sp], #72 @ 0x48 │ │ │ │ + ldrsheq r2, [sp], #64 @ 0x40 │ │ │ │ + sbcseq r2, sp, r8, lsl #10 │ │ │ │ + sbcseq r2, sp, r0, lsr #10 │ │ │ │ + sbcseq r2, sp, r8, lsr r5 │ │ │ │ + sbcseq r2, sp, r0, asr r5 │ │ │ │ + sbcseq r2, sp, r8, ror #10 │ │ │ │ + sbcseq r2, sp, r0, lsl #11 │ │ │ │ + smullseq r2, sp, r8, r5 │ │ │ │ + ldrheq r2, [sp], #80 @ 0x50 │ │ │ │ + sbcseq r2, sp, r8, asr #11 │ │ │ │ + sbcseq r2, sp, r0, ror #11 │ │ │ │ + ldrsheq r2, [sp], #88 @ 0x58 │ │ │ │ + sbcseq r2, sp, r0, lsl r6 │ │ │ │ + sbcseq r2, sp, r8, lsr #12 │ │ │ │ + sbcseq r2, sp, r0, asr #12 │ │ │ │ + sbcseq r2, sp, r8, asr r6 │ │ │ │ + sbcseq r2, sp, r0, ror r6 │ │ │ │ + sbcseq r2, sp, r8, lsl #13 │ │ │ │ + sbcseq r2, sp, r0, lsr #13 │ │ │ │ + ldrheq r2, [sp], #104 @ 0x68 │ │ │ │ + ldrsbeq r2, [sp], #96 @ 0x60 │ │ │ │ + sbcseq r2, sp, r8, ror #13 │ │ │ │ + sbcseq r2, sp, r0, lsl #14 │ │ │ │ + sbcseq r2, sp, r8, lsl r7 │ │ │ │ + sbcseq r2, sp, r0, lsr r7 │ │ │ │ + sbcseq r2, sp, r8, asr #14 │ │ │ │ + sbcseq r2, sp, r0, ror #14 │ │ │ │ + sbcseq r2, sp, r8, ror r7 │ │ │ │ + smullseq r2, sp, r0, r7 │ │ │ │ + sbcseq r2, sp, r8, lsr #15 │ │ │ │ + sbcseq r2, sp, r0, asr #15 │ │ │ │ + ldrsbeq r2, [sp], #120 @ 0x78 │ │ │ │ + ldrsheq r2, [sp], #112 @ 0x70 │ │ │ │ + sbcseq r2, sp, r8, lsl #16 │ │ │ │ + sbcseq r2, sp, r0, lsr #16 │ │ │ │ + sbcseq r2, sp, r8, lsr r8 │ │ │ │ + sbcseq r2, sp, r0, asr r8 │ │ │ │ + sbcseq r2, sp, r8, ror #16 │ │ │ │ + sbcseq r2, sp, r0, lsl #17 │ │ │ │ + smullseq r2, sp, r8, r8 │ │ │ │ + ldrheq r2, [sp], #128 @ 0x80 │ │ │ │ + sbcseq r2, sp, r8, asr #17 │ │ │ │ + sbcseq r2, sp, r0, ror #17 │ │ │ │ + ldrsheq r2, [sp], #136 @ 0x88 │ │ │ │ + sbcseq r2, sp, r0, lsl r9 │ │ │ │ + sbcseq r2, sp, r8, lsr #18 │ │ │ │ + sbcseq r2, sp, r0, asr #18 │ │ │ │ + sbcseq r2, sp, r8, asr r9 │ │ │ │ + sbcseq r2, sp, r0, ror r9 │ │ │ │ + sbcseq r2, sp, r8, lsl #19 │ │ │ │ + sbcseq r2, sp, r0, lsr #19 │ │ │ │ + ldrheq r2, [sp], #152 @ 0x98 │ │ │ │ + ldrsbeq r2, [sp], #144 @ 0x90 │ │ │ │ + sbcseq r2, sp, r8, ror #19 │ │ │ │ + sbcseq r2, sp, r0, lsl #20 │ │ │ │ + sbcseq r2, sp, r8, lsl sl │ │ │ │ + sbcseq r2, sp, r0, lsr sl │ │ │ │ + sbcseq r2, sp, r8, asr #20 │ │ │ │ + sbcseq r2, sp, r0, ror #20 │ │ │ │ + sbcseq r2, sp, r8, ror sl │ │ │ │ + smullseq r2, sp, r0, sl │ │ │ │ + sbcseq r2, sp, r8, lsr #21 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ + sbcseq r2, sp, ip, lsr #21 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ + ldrheq r2, [sp], #160 @ 0xa0 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ ldrheq r2, [sp], #164 @ 0xa4 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ ldrheq r2, [sp], #168 @ 0xa8 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ ldrheq r2, [sp], #172 @ 0xac │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ sbcseq r2, sp, r0, asr #21 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ sbcseq r2, sp, r4, asr #21 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ sbcseq r2, sp, r8, asr #21 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ sbcseq r2, sp, ip, asr #21 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ ldrsbeq r2, [sp], #160 @ 0xa0 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + smullseq r4, sp, ip, r6 │ │ │ │ ldrsbeq r2, [sp], #164 @ 0xa4 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + sbcseq r4, sp, r0, lsr #13 │ │ │ │ ldrsbeq r2, [sp], #168 @ 0xa8 │ │ │ │ - sbcseq r4, sp, r8, lsr #13 │ │ │ │ + sbcseq r4, sp, r4, lsr #13 │ │ │ │ ldrsbeq r2, [sp], #172 @ 0xac │ │ │ │ sbcseq r4, sp, r8, lsr #13 │ │ │ │ sbcseq r2, sp, r0, ror #21 │ │ │ │ sbcseq r4, sp, ip, lsr #13 │ │ │ │ sbcseq r2, sp, r4, ror #21 │ │ │ │ ldrheq r4, [sp], #96 @ 0x60 │ │ │ │ sbcseq r2, sp, r8, ror #21 │ │ │ │ @@ -1067971,1247 +1067988,1247 @@ │ │ │ │ sbcseq r2, sp, r0, lsl #23 │ │ │ │ sbcseq r4, sp, ip, asr #14 │ │ │ │ sbcseq r2, sp, r4, lsl #23 │ │ │ │ sbcseq r4, sp, r0, asr r7 │ │ │ │ sbcseq r2, sp, r8, lsl #23 │ │ │ │ sbcseq r4, sp, r4, asr r7 │ │ │ │ sbcseq r2, sp, ip, lsl #23 │ │ │ │ - sbcseq r4, sp, r8, asr r7 │ │ │ │ - smullseq r2, sp, r0, fp │ │ │ │ - sbcseq r4, sp, ip, asr r7 │ │ │ │ - smullseq r2, sp, r4, fp │ │ │ │ - sbcseq r4, sp, r0, ror #14 │ │ │ │ - smullseq r2, sp, r8, fp │ │ │ │ - ldr r0, [pc, #-828] @ 467728 │ │ │ │ + ldr r0, [pc, #-828] @ 467754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 46772c │ │ │ │ + ldr r0, [pc, #-836] @ 467758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 467730 │ │ │ │ + ldr r0, [pc, #-844] @ 46775c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 467734 │ │ │ │ + ldr r0, [pc, #-852] @ 467760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 467738 │ │ │ │ + ldr r0, [pc, #-860] @ 467764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 46773c │ │ │ │ + ldr r0, [pc, #-868] @ 467768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 467740 │ │ │ │ + ldr r0, [pc, #-876] @ 46776c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 467744 │ │ │ │ + ldr r0, [pc, #-884] @ 467770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 467748 │ │ │ │ + ldr r0, [pc, #-892] @ 467774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 46774c │ │ │ │ + ldr r0, [pc, #-900] @ 467778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 467750 │ │ │ │ + ldr r0, [pc, #-908] @ 46777c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 467754 │ │ │ │ + ldr r0, [pc, #-916] @ 467780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 467758 │ │ │ │ + ldr r0, [pc, #-924] @ 467784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 46775c │ │ │ │ + ldr r0, [pc, #-932] @ 467788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 467760 │ │ │ │ + ldr r0, [pc, #-940] @ 46778c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 467764 │ │ │ │ + ldr r0, [pc, #-948] @ 467790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 467768 │ │ │ │ + ldr r0, [pc, #-956] @ 467794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 46776c │ │ │ │ + ldr r0, [pc, #-964] @ 467798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 467770 │ │ │ │ + ldr r0, [pc, #-972] @ 46779c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 467774 │ │ │ │ + ldr r0, [pc, #-980] @ 4677a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 467778 │ │ │ │ + ldr r0, [pc, #-988] @ 4677a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 46777c │ │ │ │ + ldr r0, [pc, #-996] @ 4677a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 467780 │ │ │ │ + ldr r0, [pc, #-1004] @ 4677ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 467784 │ │ │ │ + ldr r0, [pc, #-1012] @ 4677b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 467788 │ │ │ │ + ldr r0, [pc, #-1020] @ 4677b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 46778c │ │ │ │ + ldr r0, [pc, #-1028] @ 4677b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 467790 │ │ │ │ + ldr r0, [pc, #-1036] @ 4677bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 467794 │ │ │ │ + ldr r0, [pc, #-1044] @ 4677c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 467798 │ │ │ │ + ldr r0, [pc, #-1052] @ 4677c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 46779c │ │ │ │ + ldr r0, [pc, #-1060] @ 4677c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 4677a0 │ │ │ │ + ldr r0, [pc, #-1068] @ 4677cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 4677a4 │ │ │ │ + ldr r0, [pc, #-1076] @ 4677d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 4677a8 │ │ │ │ + ldr r0, [pc, #-1084] @ 4677d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 4677ac │ │ │ │ + ldr r0, [pc, #-1092] @ 4677d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 4677b0 │ │ │ │ + ldr r0, [pc, #-1100] @ 4677dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 4677b4 │ │ │ │ + ldr r0, [pc, #-1108] @ 4677e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 4677b8 │ │ │ │ + ldr r0, [pc, #-1116] @ 4677e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 4677bc │ │ │ │ + ldr r0, [pc, #-1124] @ 4677e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 4677c0 │ │ │ │ + ldr r0, [pc, #-1132] @ 4677ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 4677c4 │ │ │ │ + ldr r0, [pc, #-1140] @ 4677f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 4677c8 │ │ │ │ + ldr r0, [pc, #-1148] @ 4677f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 4677cc │ │ │ │ + ldr r0, [pc, #-1156] @ 4677f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 4677d0 │ │ │ │ + ldr r0, [pc, #-1164] @ 4677fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 4677d4 │ │ │ │ + ldr r0, [pc, #-1172] @ 467800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 4677d8 │ │ │ │ + ldr r0, [pc, #-1180] @ 467804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 4677dc │ │ │ │ + ldr r0, [pc, #-1188] @ 467808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 4677e0 │ │ │ │ + ldr r0, [pc, #-1196] @ 46780c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 4677e4 │ │ │ │ + ldr r0, [pc, #-1204] @ 467810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 4677e8 │ │ │ │ + ldr r0, [pc, #-1212] @ 467814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 4677ec │ │ │ │ + ldr r0, [pc, #-1220] @ 467818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 4677f0 │ │ │ │ + ldr r0, [pc, #-1228] @ 46781c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 4677f4 │ │ │ │ + ldr r0, [pc, #-1236] @ 467820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 4677f8 │ │ │ │ + ldr r0, [pc, #-1244] @ 467824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 4677fc │ │ │ │ + ldr r0, [pc, #-1252] @ 467828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 467800 │ │ │ │ + ldr r0, [pc, #-1260] @ 46782c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 467804 │ │ │ │ + ldr r0, [pc, #-1268] @ 467830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 467808 │ │ │ │ + ldr r0, [pc, #-1276] @ 467834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 46780c │ │ │ │ + ldr r0, [pc, #-1284] @ 467838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 467810 │ │ │ │ + ldr r0, [pc, #-1292] @ 46783c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 467814 │ │ │ │ + ldr r0, [pc, #-1300] @ 467840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 467818 │ │ │ │ + ldr r0, [pc, #-1308] @ 467844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 46781c │ │ │ │ + ldr r0, [pc, #-1316] @ 467848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 467820 │ │ │ │ + ldr r0, [pc, #-1324] @ 46784c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 467824 │ │ │ │ + ldr r0, [pc, #-1332] @ 467850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 467828 │ │ │ │ + ldr r0, [pc, #-1340] @ 467854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 46782c │ │ │ │ + ldr r0, [pc, #-1348] @ 467858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 467830 │ │ │ │ + ldr r0, [pc, #-1356] @ 46785c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 467834 │ │ │ │ + ldr r0, [pc, #-1364] @ 467860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 467838 │ │ │ │ + ldr r0, [pc, #-1372] @ 467864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 46783c │ │ │ │ + ldr r0, [pc, #-1380] @ 467868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 467840 │ │ │ │ + ldr r0, [pc, #-1388] @ 46786c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 467844 │ │ │ │ + ldr r0, [pc, #-1396] @ 467870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 467848 │ │ │ │ + ldr r0, [pc, #-1404] @ 467874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 46784c │ │ │ │ + ldr r0, [pc, #-1412] @ 467878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 467850 │ │ │ │ + ldr r0, [pc, #-1420] @ 46787c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 467854 │ │ │ │ + ldr r0, [pc, #-1428] @ 467880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 467858 │ │ │ │ + ldr r0, [pc, #-1436] @ 467884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 46785c │ │ │ │ + ldr r0, [pc, #-1444] @ 467888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 467860 │ │ │ │ + ldr r0, [pc, #-1452] @ 46788c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 467864 │ │ │ │ + ldr r0, [pc, #-1460] @ 467890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 467868 │ │ │ │ + ldr r0, [pc, #-1468] @ 467894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 46786c │ │ │ │ + ldr r0, [pc, #-1476] @ 467898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 467870 │ │ │ │ + ldr r0, [pc, #-1484] @ 46789c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 467874 │ │ │ │ + ldr r0, [pc, #-1492] @ 4678a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 467878 │ │ │ │ + ldr r0, [pc, #-1500] @ 4678a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 46787c │ │ │ │ + ldr r0, [pc, #-1508] @ 4678a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 467880 │ │ │ │ + ldr r0, [pc, #-1516] @ 4678ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 467884 │ │ │ │ + ldr r0, [pc, #-1524] @ 4678b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 467888 │ │ │ │ + ldr r0, [pc, #-1532] @ 4678b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 46788c │ │ │ │ + ldr r0, [pc, #-1540] @ 4678b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 467890 │ │ │ │ + ldr r0, [pc, #-1548] @ 4678bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 467894 │ │ │ │ + ldr r0, [pc, #-1556] @ 4678c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 467898 │ │ │ │ + ldr r0, [pc, #-1564] @ 4678c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 46789c │ │ │ │ + ldr r0, [pc, #-1572] @ 4678c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 4678a0 │ │ │ │ + ldr r0, [pc, #-1580] @ 4678cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 4678a4 │ │ │ │ + ldr r0, [pc, #-1588] @ 4678d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 4678a8 │ │ │ │ + ldr r0, [pc, #-1596] @ 4678d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 4678ac │ │ │ │ + ldr r0, [pc, #-1604] @ 4678d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 4678b0 │ │ │ │ + ldr r0, [pc, #-1612] @ 4678dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 4678b4 │ │ │ │ + ldr r0, [pc, #-1620] @ 4678e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 4678b8 │ │ │ │ + ldr r0, [pc, #-1628] @ 4678e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 4678bc │ │ │ │ + ldr r0, [pc, #-1636] @ 4678e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 4678c0 │ │ │ │ + ldr r0, [pc, #-1644] @ 4678ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 4678c4 │ │ │ │ + ldr r0, [pc, #-1652] @ 4678f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 4678c8 │ │ │ │ + ldr r0, [pc, #-1660] @ 4678f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 4678cc │ │ │ │ + ldr r0, [pc, #-1668] @ 4678f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 4678d0 │ │ │ │ + ldr r0, [pc, #-1676] @ 4678fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 4678d4 │ │ │ │ + ldr r0, [pc, #-1684] @ 467900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 4678d8 │ │ │ │ + ldr r0, [pc, #-1692] @ 467904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 4678dc │ │ │ │ + ldr r0, [pc, #-1700] @ 467908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 4678e0 │ │ │ │ + ldr r0, [pc, #-1708] @ 46790c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 4678e4 │ │ │ │ + ldr r0, [pc, #-1716] @ 467910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 4678e8 │ │ │ │ + ldr r0, [pc, #-1724] @ 467914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 4678ec │ │ │ │ + ldr r0, [pc, #-1732] @ 467918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 4678f0 │ │ │ │ + ldr r0, [pc, #-1740] @ 46791c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 4678f4 │ │ │ │ + ldr r0, [pc, #-1748] @ 467920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 4678f8 │ │ │ │ + ldr r0, [pc, #-1756] @ 467924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 4678fc │ │ │ │ + ldr r0, [pc, #-1764] @ 467928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 467900 │ │ │ │ + ldr r0, [pc, #-1772] @ 46792c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 467904 │ │ │ │ + ldr r0, [pc, #-1780] @ 467930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 467908 │ │ │ │ + ldr r0, [pc, #-1788] @ 467934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 46790c │ │ │ │ + ldr r0, [pc, #-1796] @ 467938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 467910 │ │ │ │ + ldr r0, [pc, #-1804] @ 46793c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 467914 │ │ │ │ + ldr r0, [pc, #-1812] @ 467940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 467918 │ │ │ │ + ldr r0, [pc, #-1820] @ 467944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 46791c │ │ │ │ + ldr r0, [pc, #-1828] @ 467948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 467920 │ │ │ │ + ldr r0, [pc, #-1836] @ 46794c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 467924 │ │ │ │ + ldr r0, [pc, #-1844] @ 467950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 467928 │ │ │ │ + ldr r0, [pc, #-1852] @ 467954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 46792c │ │ │ │ + ldr r0, [pc, #-1860] @ 467958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 467930 │ │ │ │ + ldr r0, [pc, #-1868] @ 46795c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 467934 │ │ │ │ + ldr r0, [pc, #-1876] @ 467960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 467938 │ │ │ │ + ldr r0, [pc, #-1884] @ 467964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 46793c │ │ │ │ + ldr r0, [pc, #-1892] @ 467968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 467940 │ │ │ │ + ldr r0, [pc, #-1900] @ 46796c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 467944 │ │ │ │ + ldr r0, [pc, #-1908] @ 467970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 467948 │ │ │ │ + ldr r0, [pc, #-1916] @ 467974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 46794c │ │ │ │ + ldr r0, [pc, #-1924] @ 467978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 467950 │ │ │ │ + ldr r0, [pc, #-1932] @ 46797c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 467954 │ │ │ │ + ldr r0, [pc, #-1940] @ 467980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 467958 │ │ │ │ + ldr r0, [pc, #-1948] @ 467984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 46795c │ │ │ │ + ldr r0, [pc, #-1956] @ 467988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 467960 │ │ │ │ + ldr r0, [pc, #-1964] @ 46798c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 467964 │ │ │ │ + ldr r0, [pc, #-1972] @ 467990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 467968 │ │ │ │ + ldr r0, [pc, #-1980] @ 467994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 46796c │ │ │ │ + ldr r0, [pc, #-1988] @ 467998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 467970 │ │ │ │ + ldr r0, [pc, #-1996] @ 46799c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 467974 │ │ │ │ + ldr r0, [pc, #-2004] @ 4679a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 467978 │ │ │ │ + ldr r0, [pc, #-2012] @ 4679a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 46797c │ │ │ │ + ldr r0, [pc, #-2020] @ 4679a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 467980 │ │ │ │ + ldr r0, [pc, #-2028] @ 4679ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 467984 │ │ │ │ + ldr r0, [pc, #-2036] @ 4679b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 467988 │ │ │ │ + ldr r0, [pc, #-2044] @ 4679b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 46798c │ │ │ │ + ldr r0, [pc, #-2052] @ 4679b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 467990 │ │ │ │ + ldr r0, [pc, #-2060] @ 4679bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 467994 │ │ │ │ + ldr r0, [pc, #-2068] @ 4679c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 467998 │ │ │ │ + ldr r0, [pc, #-2076] @ 4679c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 46799c │ │ │ │ + ldr r0, [pc, #-2084] @ 4679c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 4679a0 │ │ │ │ + ldr r0, [pc, #-2092] @ 4679cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 4679a4 │ │ │ │ + ldr r0, [pc, #-2100] @ 4679d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 4679a8 │ │ │ │ + ldr r0, [pc, #-2108] @ 4679d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 4679ac │ │ │ │ + ldr r0, [pc, #-2116] @ 4679d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 4679b0 │ │ │ │ + ldr r0, [pc, #-2124] @ 4679dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 4679b4 │ │ │ │ + ldr r0, [pc, #-2132] @ 4679e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 4679b8 │ │ │ │ + ldr r0, [pc, #-2140] @ 4679e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 4679bc │ │ │ │ + ldr r0, [pc, #-2148] @ 4679e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 4679c0 │ │ │ │ + ldr r0, [pc, #-2156] @ 4679ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 4679c4 │ │ │ │ + ldr r0, [pc, #-2164] @ 4679f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 4679c8 │ │ │ │ + ldr r0, [pc, #-2172] @ 4679f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 4679cc │ │ │ │ + ldr r0, [pc, #-2180] @ 4679f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 4679d0 │ │ │ │ + ldr r0, [pc, #-2188] @ 4679fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 4679d4 │ │ │ │ + ldr r0, [pc, #-2196] @ 467a00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 4679d8 │ │ │ │ + ldr r0, [pc, #-2204] @ 467a04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 4679dc │ │ │ │ + ldr r0, [pc, #-2212] @ 467a08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 4679e0 │ │ │ │ + ldr r0, [pc, #-2220] @ 467a0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 4679e4 │ │ │ │ + ldr r0, [pc, #-2228] @ 467a10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 4679e8 │ │ │ │ + ldr r0, [pc, #-2236] @ 467a14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 4679ec │ │ │ │ + ldr r0, [pc, #-2244] @ 467a18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 4679f0 │ │ │ │ + ldr r0, [pc, #-2252] @ 467a1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 4679f4 │ │ │ │ + ldr r0, [pc, #-2260] @ 467a20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 4679f8 │ │ │ │ + ldr r0, [pc, #-2268] @ 467a24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 4679fc │ │ │ │ + ldr r0, [pc, #-2276] @ 467a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 467a00 │ │ │ │ + ldr r0, [pc, #-2284] @ 467a2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 467a04 │ │ │ │ + ldr r0, [pc, #-2292] @ 467a30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 467a08 │ │ │ │ + ldr r0, [pc, #-2300] @ 467a34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 467a0c │ │ │ │ + ldr r0, [pc, #-2308] @ 467a38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 467a10 │ │ │ │ + ldr r0, [pc, #-2316] @ 467a3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 467a14 │ │ │ │ + ldr r0, [pc, #-2324] @ 467a40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 467a18 │ │ │ │ + ldr r0, [pc, #-2332] @ 467a44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 467a1c │ │ │ │ + ldr r0, [pc, #-2340] @ 467a48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 467a20 │ │ │ │ + ldr r0, [pc, #-2348] @ 467a4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 467a24 │ │ │ │ + ldr r0, [pc, #-2356] @ 467a50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 467a28 │ │ │ │ + ldr r0, [pc, #-2364] @ 467a54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 467a2c │ │ │ │ + ldr r0, [pc, #-2372] @ 467a58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 467a30 │ │ │ │ + ldr r0, [pc, #-2380] @ 467a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 467a34 │ │ │ │ + ldr r0, [pc, #-2388] @ 467a60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 467a38 │ │ │ │ + ldr r0, [pc, #-2396] @ 467a64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 467a3c │ │ │ │ + ldr r0, [pc, #-2404] @ 467a68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 467a40 │ │ │ │ + ldr r0, [pc, #-2412] @ 467a6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 467a44 │ │ │ │ + ldr r0, [pc, #-2420] @ 467a70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 467a48 │ │ │ │ + ldr r0, [pc, #-2428] @ 467a74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 467a4c │ │ │ │ + ldr r0, [pc, #-2436] @ 467a78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 467a50 │ │ │ │ + ldr r0, [pc, #-2444] @ 467a7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 467a54 │ │ │ │ + ldr r0, [pc, #-2452] @ 467a80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 467a58 │ │ │ │ + ldr r0, [pc, #-2460] @ 467a84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 468d88 │ │ │ │ + ldr r0, [pc, #2440] @ 468db4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 468d8c │ │ │ │ + ldr r0, [pc, #2432] @ 468db8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 468d90 │ │ │ │ + ldr r0, [pc, #2424] @ 468dbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 468d94 │ │ │ │ + ldr r0, [pc, #2416] @ 468dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 468d98 │ │ │ │ + ldr r0, [pc, #2408] @ 468dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 468d9c │ │ │ │ + ldr r0, [pc, #2400] @ 468dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 468da0 │ │ │ │ + ldr r0, [pc, #2392] @ 468dcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 468da4 │ │ │ │ + ldr r0, [pc, #2384] @ 468dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 468da8 │ │ │ │ + ldr r0, [pc, #2376] @ 468dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 468dac │ │ │ │ + ldr r0, [pc, #2368] @ 468dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 468db0 │ │ │ │ + ldr r0, [pc, #2360] @ 468ddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 468db4 │ │ │ │ + ldr r0, [pc, #2352] @ 468de0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 468db8 │ │ │ │ + ldr r0, [pc, #2344] @ 468de4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 468dbc │ │ │ │ + ldr r0, [pc, #2336] @ 468de8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 468dc0 │ │ │ │ + ldr r0, [pc, #2328] @ 468dec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 468dc4 │ │ │ │ + ldr r0, [pc, #2320] @ 468df0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 468dc8 │ │ │ │ + ldr r0, [pc, #2312] @ 468df4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 468dcc │ │ │ │ + ldr r0, [pc, #2304] @ 468df8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 468dd0 │ │ │ │ + ldr r0, [pc, #2296] @ 468dfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 468dd4 │ │ │ │ + ldr r0, [pc, #2288] @ 468e00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 468dd8 │ │ │ │ + ldr r0, [pc, #2280] @ 468e04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 468ddc │ │ │ │ + ldr r0, [pc, #2272] @ 468e08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 468de0 │ │ │ │ + ldr r0, [pc, #2264] @ 468e0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 468de4 │ │ │ │ + ldr r0, [pc, #2256] @ 468e10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 468de8 │ │ │ │ + ldr r0, [pc, #2248] @ 468e14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 468dec │ │ │ │ + ldr r0, [pc, #2240] @ 468e18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 468df0 │ │ │ │ + ldr r0, [pc, #2232] @ 468e1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 468df4 │ │ │ │ + ldr r0, [pc, #2224] @ 468e20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 468df8 │ │ │ │ + ldr r0, [pc, #2216] @ 468e24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 468dfc │ │ │ │ + ldr r0, [pc, #2208] @ 468e28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 468e00 │ │ │ │ + ldr r0, [pc, #2200] @ 468e2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 468e04 │ │ │ │ + ldr r0, [pc, #2192] @ 468e30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 468e08 │ │ │ │ + ldr r0, [pc, #2184] @ 468e34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 468e0c │ │ │ │ + ldr r0, [pc, #2176] @ 468e38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 468e10 │ │ │ │ + ldr r0, [pc, #2168] @ 468e3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 468e14 │ │ │ │ + ldr r0, [pc, #2160] @ 468e40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 468e18 │ │ │ │ + ldr r0, [pc, #2152] @ 468e44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 468e1c │ │ │ │ + ldr r0, [pc, #2144] @ 468e48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 468e20 │ │ │ │ + ldr r0, [pc, #2136] @ 468e4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 468e24 │ │ │ │ + ldr r0, [pc, #2128] @ 468e50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 468e28 │ │ │ │ + ldr r0, [pc, #2120] @ 468e54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 468e2c │ │ │ │ + ldr r0, [pc, #2112] @ 468e58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 468e30 │ │ │ │ + ldr r0, [pc, #2104] @ 468e5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 468e34 │ │ │ │ + ldr r0, [pc, #2096] @ 468e60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 468e38 │ │ │ │ + ldr r0, [pc, #2088] @ 468e64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 468e3c │ │ │ │ + ldr r0, [pc, #2080] @ 468e68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 468e40 │ │ │ │ + ldr r0, [pc, #2072] @ 468e6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 468e44 │ │ │ │ + ldr r0, [pc, #2064] @ 468e70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 468e48 │ │ │ │ + ldr r0, [pc, #2056] @ 468e74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 468e4c │ │ │ │ + ldr r0, [pc, #2048] @ 468e78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 468e50 │ │ │ │ + ldr r0, [pc, #2040] @ 468e7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 468e54 │ │ │ │ + ldr r0, [pc, #2032] @ 468e80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 468e58 │ │ │ │ + ldr r0, [pc, #2024] @ 468e84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 468e5c │ │ │ │ + ldr r0, [pc, #2016] @ 468e88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 468e60 │ │ │ │ + ldr r0, [pc, #2008] @ 468e8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 468e64 │ │ │ │ + ldr r0, [pc, #2000] @ 468e90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 468e68 │ │ │ │ + ldr r0, [pc, #1992] @ 468e94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 468e6c │ │ │ │ + ldr r0, [pc, #1984] @ 468e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 468e70 │ │ │ │ + ldr r0, [pc, #1976] @ 468e9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 468e74 │ │ │ │ + ldr r0, [pc, #1968] @ 468ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 468e78 │ │ │ │ + ldr r0, [pc, #1960] @ 468ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 468e7c │ │ │ │ + ldr r0, [pc, #1952] @ 468ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 468e80 │ │ │ │ + ldr r0, [pc, #1944] @ 468eac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 468e84 │ │ │ │ + ldr r0, [pc, #1936] @ 468eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 468e88 │ │ │ │ + ldr r0, [pc, #1928] @ 468eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 468e8c │ │ │ │ + ldr r0, [pc, #1920] @ 468eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 468e90 │ │ │ │ + ldr r0, [pc, #1912] @ 468ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 468e94 │ │ │ │ + ldr r0, [pc, #1904] @ 468ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 468e98 │ │ │ │ + ldr r0, [pc, #1896] @ 468ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 468e9c │ │ │ │ + ldr r0, [pc, #1888] @ 468ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 468ea0 │ │ │ │ + ldr r0, [pc, #1880] @ 468ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 468ea4 │ │ │ │ + ldr r0, [pc, #1872] @ 468ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 468ea8 │ │ │ │ + ldr r0, [pc, #1864] @ 468ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 468eac │ │ │ │ + ldr r0, [pc, #1856] @ 468ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 468eb0 │ │ │ │ + ldr r0, [pc, #1848] @ 468edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 468eb4 │ │ │ │ + ldr r0, [pc, #1840] @ 468ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 468eb8 │ │ │ │ + ldr r0, [pc, #1832] @ 468ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 468ebc │ │ │ │ + ldr r0, [pc, #1824] @ 468ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 468ec0 │ │ │ │ + ldr r0, [pc, #1816] @ 468eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 468ec4 │ │ │ │ + ldr r0, [pc, #1808] @ 468ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 468ec8 │ │ │ │ + ldr r0, [pc, #1800] @ 468ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 468ecc │ │ │ │ + ldr r0, [pc, #1792] @ 468ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 468ed0 │ │ │ │ + ldr r0, [pc, #1784] @ 468efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 468ed4 │ │ │ │ + ldr r0, [pc, #1776] @ 468f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 468ed8 │ │ │ │ + ldr r0, [pc, #1768] @ 468f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 468edc │ │ │ │ + ldr r0, [pc, #1760] @ 468f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 468ee0 │ │ │ │ + ldr r0, [pc, #1752] @ 468f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 468ee4 │ │ │ │ + ldr r0, [pc, #1744] @ 468f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 468ee8 │ │ │ │ + ldr r0, [pc, #1736] @ 468f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 468eec │ │ │ │ + ldr r0, [pc, #1728] @ 468f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 468ef0 │ │ │ │ + ldr r0, [pc, #1720] @ 468f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 468ef4 │ │ │ │ + ldr r0, [pc, #1712] @ 468f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 468ef8 │ │ │ │ + ldr r0, [pc, #1704] @ 468f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 468efc │ │ │ │ + ldr r0, [pc, #1696] @ 468f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 468f00 │ │ │ │ + ldr r0, [pc, #1688] @ 468f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 468f04 │ │ │ │ + ldr r0, [pc, #1680] @ 468f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 468f08 │ │ │ │ + ldr r0, [pc, #1672] @ 468f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 468f0c │ │ │ │ + ldr r0, [pc, #1664] @ 468f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 468f10 │ │ │ │ + ldr r0, [pc, #1656] @ 468f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 468f14 │ │ │ │ + ldr r0, [pc, #1648] @ 468f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 468f18 │ │ │ │ + ldr r0, [pc, #1640] @ 468f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 468f1c │ │ │ │ + ldr r0, [pc, #1632] @ 468f48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 468f20 │ │ │ │ + ldr r0, [pc, #1624] @ 468f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 468f24 │ │ │ │ + ldr r0, [pc, #1616] @ 468f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 468f28 │ │ │ │ + ldr r0, [pc, #1608] @ 468f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 468f2c │ │ │ │ + ldr r0, [pc, #1600] @ 468f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 468f30 │ │ │ │ + ldr r0, [pc, #1592] @ 468f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 468f34 │ │ │ │ + ldr r0, [pc, #1584] @ 468f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 468f38 │ │ │ │ + ldr r0, [pc, #1576] @ 468f64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 468f3c │ │ │ │ + ldr r0, [pc, #1568] @ 468f68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 468f40 │ │ │ │ + ldr r0, [pc, #1560] @ 468f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 468f44 │ │ │ │ + ldr r0, [pc, #1552] @ 468f70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 468f48 │ │ │ │ + ldr r0, [pc, #1544] @ 468f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 468f4c │ │ │ │ + ldr r0, [pc, #1536] @ 468f78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 468f50 │ │ │ │ + ldr r0, [pc, #1528] @ 468f7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 468f54 │ │ │ │ + ldr r0, [pc, #1520] @ 468f80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 468f58 │ │ │ │ + ldr r0, [pc, #1512] @ 468f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 468f5c │ │ │ │ + ldr r0, [pc, #1504] @ 468f88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 468f60 │ │ │ │ + ldr r0, [pc, #1496] @ 468f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 468f64 │ │ │ │ + ldr r0, [pc, #1488] @ 468f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 468f68 │ │ │ │ + ldr r0, [pc, #1480] @ 468f94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 468f6c │ │ │ │ + ldr r0, [pc, #1472] @ 468f98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 468f70 │ │ │ │ + ldr r0, [pc, #1464] @ 468f9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 468f74 │ │ │ │ + ldr r0, [pc, #1456] @ 468fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 468f78 │ │ │ │ + ldr r0, [pc, #1448] @ 468fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 468f7c │ │ │ │ + ldr r0, [pc, #1440] @ 468fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 468f80 │ │ │ │ + ldr r0, [pc, #1432] @ 468fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 468f84 │ │ │ │ + ldr r0, [pc, #1424] @ 468fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 468f88 │ │ │ │ + ldr r0, [pc, #1416] @ 468fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 468f8c │ │ │ │ + ldr r0, [pc, #1408] @ 468fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 468f90 │ │ │ │ + ldr r0, [pc, #1400] @ 468fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 468f94 │ │ │ │ + ldr r0, [pc, #1392] @ 468fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 468f98 │ │ │ │ + ldr r0, [pc, #1384] @ 468fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 468f9c │ │ │ │ + ldr r0, [pc, #1376] @ 468fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 468fa0 │ │ │ │ + ldr r0, [pc, #1368] @ 468fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 468fa4 │ │ │ │ + ldr r0, [pc, #1360] @ 468fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 468fa8 │ │ │ │ + ldr r0, [pc, #1352] @ 468fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 468fac │ │ │ │ + ldr r0, [pc, #1344] @ 468fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 468fb0 │ │ │ │ + ldr r0, [pc, #1336] @ 468fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 468fb4 │ │ │ │ + ldr r0, [pc, #1328] @ 468fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 468fb8 │ │ │ │ + ldr r0, [pc, #1320] @ 468fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 468fbc │ │ │ │ + ldr r0, [pc, #1312] @ 468fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 468fc0 │ │ │ │ + ldr r0, [pc, #1304] @ 468fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 468fc4 │ │ │ │ + ldr r0, [pc, #1296] @ 468ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 468fc8 │ │ │ │ + ldr r0, [pc, #1288] @ 468ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 468fcc │ │ │ │ + ldr r0, [pc, #1280] @ 468ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 468fd0 │ │ │ │ + ldr r0, [pc, #1272] @ 468ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 468fd4 │ │ │ │ + ldr r0, [pc, #1264] @ 469000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 468fd8 │ │ │ │ + ldr r0, [pc, #1256] @ 469004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 468fdc │ │ │ │ + ldr r0, [pc, #1248] @ 469008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 468fe0 │ │ │ │ + ldr r0, [pc, #1240] @ 46900c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 468fe4 │ │ │ │ + ldr r0, [pc, #1232] @ 469010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 468fe8 │ │ │ │ + ldr r0, [pc, #1224] @ 469014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 468fec │ │ │ │ + ldr r0, [pc, #1216] @ 469018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 468ff0 │ │ │ │ + ldr r0, [pc, #1208] @ 46901c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 468ff4 │ │ │ │ + ldr r0, [pc, #1200] @ 469020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 468ff8 │ │ │ │ + ldr r0, [pc, #1192] @ 469024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 468ffc │ │ │ │ + ldr r0, [pc, #1184] @ 469028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 469000 │ │ │ │ + ldr r0, [pc, #1176] @ 46902c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 469004 │ │ │ │ + ldr r0, [pc, #1168] @ 469030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 469008 │ │ │ │ + ldr r0, [pc, #1160] @ 469034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 46900c │ │ │ │ + ldr r0, [pc, #1152] @ 469038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 469010 │ │ │ │ + ldr r0, [pc, #1144] @ 46903c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 469014 │ │ │ │ + ldr r0, [pc, #1136] @ 469040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 469018 │ │ │ │ + ldr r0, [pc, #1128] @ 469044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 46901c │ │ │ │ + ldr r0, [pc, #1120] @ 469048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 469020 │ │ │ │ + ldr r0, [pc, #1112] @ 46904c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 469024 │ │ │ │ + ldr r0, [pc, #1104] @ 469050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 469028 │ │ │ │ + ldr r0, [pc, #1096] @ 469054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 46902c │ │ │ │ + ldr r0, [pc, #1088] @ 469058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 469030 │ │ │ │ + ldr r0, [pc, #1080] @ 46905c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 469034 │ │ │ │ + ldr r0, [pc, #1072] @ 469060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 469038 │ │ │ │ + ldr r0, [pc, #1064] @ 469064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 46903c │ │ │ │ + ldr r0, [pc, #1056] @ 469068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 469040 │ │ │ │ + ldr r0, [pc, #1048] @ 46906c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 469044 │ │ │ │ + ldr r0, [pc, #1040] @ 469070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 469048 │ │ │ │ + ldr r0, [pc, #1032] @ 469074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 46904c │ │ │ │ + ldr r0, [pc, #1024] @ 469078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 469050 │ │ │ │ + ldr r0, [pc, #1016] @ 46907c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 469054 │ │ │ │ + ldr r0, [pc, #1008] @ 469080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 469058 │ │ │ │ + ldr r0, [pc, #1000] @ 469084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 46905c │ │ │ │ + ldr r0, [pc, #992] @ 469088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 469060 │ │ │ │ + ldr r0, [pc, #984] @ 46908c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 469064 │ │ │ │ + ldr r0, [pc, #976] @ 469090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 469068 │ │ │ │ + ldr r0, [pc, #968] @ 469094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 46906c │ │ │ │ + ldr r0, [pc, #960] @ 469098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 469070 │ │ │ │ + ldr r0, [pc, #952] @ 46909c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 469074 │ │ │ │ + ldr r0, [pc, #944] @ 4690a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 469078 │ │ │ │ + ldr r0, [pc, #936] @ 4690a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 46907c │ │ │ │ + ldr r0, [pc, #928] @ 4690a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 469080 │ │ │ │ + ldr r0, [pc, #920] @ 4690ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 469084 │ │ │ │ + ldr r0, [pc, #912] @ 4690b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 469088 │ │ │ │ + ldr r0, [pc, #904] @ 4690b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 46908c │ │ │ │ + ldr r0, [pc, #896] @ 4690b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 469090 │ │ │ │ + ldr r0, [pc, #888] @ 4690bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 469094 │ │ │ │ + ldr r0, [pc, #880] @ 4690c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 469098 │ │ │ │ + ldr r0, [pc, #872] @ 4690c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 46909c │ │ │ │ + ldr r0, [pc, #864] @ 4690c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 4690a0 │ │ │ │ + ldr r0, [pc, #856] @ 4690cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 4690a4 │ │ │ │ + ldr r0, [pc, #848] @ 4690d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 4690a8 │ │ │ │ + ldr r0, [pc, #840] @ 4690d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4690ac │ │ │ │ + ldr r0, [pc, #832] @ 4690d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4690b0 │ │ │ │ + ldr r0, [pc, #824] @ 4690dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4690b4 │ │ │ │ + ldr r0, [pc, #816] @ 4690e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ + sbcseq r4, sp, r8, asr r7 │ │ │ │ + smullseq r2, sp, r0, fp │ │ │ │ + sbcseq r4, sp, ip, asr r7 │ │ │ │ + smullseq r2, sp, r4, fp │ │ │ │ + sbcseq r4, sp, r0, ror #14 │ │ │ │ + smullseq r2, sp, r8, fp │ │ │ │ sbcseq r4, sp, r4, ror #14 │ │ │ │ smullseq r2, sp, ip, fp │ │ │ │ sbcseq r4, sp, r8, ror #14 │ │ │ │ sbcseq r2, sp, r0, lsr #23 │ │ │ │ sbcseq r4, sp, ip, ror #14 │ │ │ │ sbcseq r2, sp, r4, lsr #23 │ │ │ │ sbcseq r4, sp, r0, ror r7 │ │ │ │ @@ -1069402,20 +1069419,20 @@ │ │ │ │ sbcseq r2, sp, r8, lsl sp │ │ │ │ sbcseq r4, sp, r4, ror #17 │ │ │ │ sbcseq r2, sp, ip, lsl sp │ │ │ │ sbcseq r4, sp, r8, ror #17 │ │ │ │ sbcseq r2, sp, r0, lsr #26 │ │ │ │ sbcseq r4, sp, ip, ror #17 │ │ │ │ sbcseq r2, sp, r4, lsr #26 │ │ │ │ - ldrsheq r4, [sp], #128 @ 0x80 │ │ │ │ - sbcseq r2, sp, r8, lsr #26 │ │ │ │ - ldrsheq r4, [sp], #132 @ 0x84 │ │ │ │ - sbcseq r2, sp, ip, lsr #26 │ │ │ │ - ldrsheq r4, [sp], #136 @ 0x88 │ │ │ │ - sbcseq r2, sp, r0, lsr sp │ │ │ │ + sbcseq r4, sp, ip, lsl #5 │ │ │ │ + sbcseq r2, sp, r4, asr #13 │ │ │ │ + smullseq r4, sp, r0, r2 │ │ │ │ + sbcseq r2, sp, r8, asr #13 │ │ │ │ + smullseq r4, sp, r4, r2 │ │ │ │ + sbcseq r2, sp, ip, asr #13 │ │ │ │ smullseq r4, sp, r8, r2 │ │ │ │ ldrsbeq r2, [sp], #96 @ 0x60 │ │ │ │ smullseq r4, sp, ip, r2 │ │ │ │ ldrsbeq r2, [sp], #100 @ 0x64 │ │ │ │ sbcseq r4, sp, r0, lsr #5 │ │ │ │ ldrsbeq r2, [sp], #104 @ 0x68 │ │ │ │ sbcseq r4, sp, r4, lsr #5 │ │ │ │ @@ -1069594,14031 +1069611,14025 @@ │ │ │ │ sbcseq r2, sp, r4, lsr r8 │ │ │ │ sbcseq r4, sp, r0, lsl #8 │ │ │ │ sbcseq r2, sp, r8, lsr r8 │ │ │ │ sbcseq r4, sp, r4, lsl #8 │ │ │ │ sbcseq r2, sp, ip, lsr r8 │ │ │ │ sbcseq r4, sp, r8, lsl #8 │ │ │ │ sbcseq r2, sp, r0, asr #16 │ │ │ │ - sbcseq r4, sp, ip, lsl #8 │ │ │ │ - sbcseq r2, sp, r4, asr #16 │ │ │ │ - sbcseq r4, sp, r0, lsl r4 │ │ │ │ - sbcseq r2, sp, r8, asr #16 │ │ │ │ - sbcseq r4, sp, r4, lsl r4 │ │ │ │ - sbcseq r2, sp, ip, asr #16 │ │ │ │ - sbcseq lr, ip, r8, ror #3 │ │ │ │ - sbcseq lr, ip, ip, lsl #4 │ │ │ │ - ldrheq lr, [ip], #24 │ │ │ │ - sbcseq lr, ip, r4, lsl #3 │ │ │ │ - sbcseq lr, ip, r0, asr r1 │ │ │ │ - sbcseq lr, ip, ip, lsl r1 │ │ │ │ - sbcseq lr, ip, r8, ror #1 │ │ │ │ - ldrheq lr, [ip], #4 │ │ │ │ - sbcseq lr, ip, r0, lsl #1 │ │ │ │ - sbcseq lr, ip, ip, asr #32 │ │ │ │ - sbcseq lr, ip, r8, lsl r0 │ │ │ │ - sbcseq sp, ip, r4, ror #31 │ │ │ │ - sbcseq r4, ip, r0 │ │ │ │ - ldr r0, [pc, #-828] @ 4690b8 │ │ │ │ + ldrsbeq lr, [ip], #28 │ │ │ │ + sbcseq lr, ip, r0, lsl #4 │ │ │ │ + sbcseq lr, ip, ip, lsr #3 │ │ │ │ + sbcseq lr, ip, r8, ror r1 │ │ │ │ + sbcseq lr, ip, r4, asr #2 │ │ │ │ + sbcseq lr, ip, r0, lsl r1 │ │ │ │ + ldrsbeq lr, [ip], #12 │ │ │ │ + sbcseq lr, ip, r8, lsr #1 │ │ │ │ + sbcseq lr, ip, r4, ror r0 │ │ │ │ + sbcseq lr, ip, r0, asr #32 │ │ │ │ + sbcseq lr, ip, ip │ │ │ │ + ldrsbeq sp, [ip], #248 @ 0xf8 │ │ │ │ + ldrsheq r3, [ip], #244 @ 0xf4 │ │ │ │ + ldr r0, [pc, #-828] @ 4690e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 4690bc │ │ │ │ + ldr r0, [pc, #-836] @ 4690e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 4690c0 │ │ │ │ + ldr r0, [pc, #-844] @ 4690ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 4690c4 │ │ │ │ + ldr r0, [pc, #-852] @ 4690f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 4690c8 │ │ │ │ + ldr r0, [pc, #-860] @ 4690f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4690cc │ │ │ │ + ldr r0, [pc, #-868] @ 4690f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4690d0 │ │ │ │ + ldr r0, [pc, #-876] @ 4690fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4690d4 │ │ │ │ + ldr r0, [pc, #-884] @ 469100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4690d8 │ │ │ │ + ldr r0, [pc, #-892] @ 469104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4690dc │ │ │ │ + ldr r0, [pc, #-900] @ 469108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4690e0 │ │ │ │ + ldr r0, [pc, #-908] @ 46910c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4690e4 │ │ │ │ + ldr r0, [pc, #-916] @ 469110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4690e8 │ │ │ │ + ldr r0, [pc, #-924] @ 469114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4690ec │ │ │ │ + ldr r0, [pc, #-932] @ 469118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4690f0 │ │ │ │ + ldr r0, [pc, #-940] @ 46911c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4690f4 │ │ │ │ + ldr r0, [pc, #-948] @ 469120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4690f8 │ │ │ │ + ldr r0, [pc, #-956] @ 469124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4690fc │ │ │ │ + ldr r0, [pc, #-964] @ 469128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 469100 │ │ │ │ + ldr r0, [pc, #-972] @ 46912c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 469104 │ │ │ │ + ldr r0, [pc, #-980] @ 469130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 469108 │ │ │ │ + ldr r0, [pc, #-988] @ 469134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 46910c │ │ │ │ + ldr r0, [pc, #-996] @ 469138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 469110 │ │ │ │ + ldr r0, [pc, #-1004] @ 46913c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 469114 │ │ │ │ + ldr r0, [pc, #-1012] @ 469140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 469118 │ │ │ │ + ldr r0, [pc, #-1020] @ 469144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 46911c │ │ │ │ + ldr r0, [pc, #-1028] @ 469148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 469120 │ │ │ │ + ldr r0, [pc, #-1036] @ 46914c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 469124 │ │ │ │ + ldr r0, [pc, #-1044] @ 469150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 469128 │ │ │ │ + ldr r0, [pc, #-1052] @ 469154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 46912c │ │ │ │ + ldr r0, [pc, #-1060] @ 469158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 469130 │ │ │ │ + ldr r0, [pc, #-1068] @ 46915c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 469134 │ │ │ │ + ldr r0, [pc, #-1076] @ 469160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 469138 │ │ │ │ + ldr r0, [pc, #-1084] @ 469164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 46913c │ │ │ │ + ldr r0, [pc, #-1092] @ 469168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 469140 │ │ │ │ + ldr r0, [pc, #-1100] @ 46916c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 469144 │ │ │ │ + ldr r0, [pc, #-1108] @ 469170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 469148 │ │ │ │ + ldr r0, [pc, #-1116] @ 469174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 46914c │ │ │ │ + ldr r0, [pc, #-1124] @ 469178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 469150 │ │ │ │ + ldr r0, [pc, #-1132] @ 46917c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 469154 │ │ │ │ + ldr r0, [pc, #-1140] @ 469180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 469158 │ │ │ │ + ldr r0, [pc, #-1148] @ 469184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 46915c │ │ │ │ + ldr r0, [pc, #-1156] @ 469188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 469160 │ │ │ │ + ldr r0, [pc, #-1164] @ 46918c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 469164 │ │ │ │ + ldr r0, [pc, #-1172] @ 469190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 469168 │ │ │ │ + ldr r0, [pc, #-1180] @ 469194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 46916c │ │ │ │ + ldr r0, [pc, #-1188] @ 469198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 469170 │ │ │ │ + ldr r0, [pc, #-1196] @ 46919c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 469174 │ │ │ │ + ldr r0, [pc, #-1204] @ 4691a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 469178 │ │ │ │ + ldr r0, [pc, #-1212] @ 4691a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 46917c │ │ │ │ + ldr r0, [pc, #-1220] @ 4691a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 469180 │ │ │ │ + ldr r0, [pc, #-1228] @ 4691ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 469184 │ │ │ │ + ldr r0, [pc, #-1236] @ 4691b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 469188 │ │ │ │ + ldr r0, [pc, #-1244] @ 4691b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 46918c │ │ │ │ + ldr r0, [pc, #-1252] @ 4691b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 469190 │ │ │ │ + ldr r0, [pc, #-1260] @ 4691bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 469194 │ │ │ │ + ldr r0, [pc, #-1268] @ 4691c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 469198 │ │ │ │ + ldr r0, [pc, #-1276] @ 4691c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 46919c │ │ │ │ + ldr r0, [pc, #-1284] @ 4691c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 4691a0 │ │ │ │ + ldr r0, [pc, #-1292] @ 4691cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 4691a4 │ │ │ │ + ldr r0, [pc, #-1300] @ 4691d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 4691a8 │ │ │ │ + ldr r0, [pc, #-1308] @ 4691d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 4691ac │ │ │ │ + ldr r0, [pc, #-1316] @ 4691d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 4691b0 │ │ │ │ + ldr r0, [pc, #-1324] @ 4691dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 4691b4 │ │ │ │ + ldr r0, [pc, #-1332] @ 4691e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 4691b8 │ │ │ │ + ldr r0, [pc, #-1340] @ 4691e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 4691bc │ │ │ │ + ldr r0, [pc, #-1348] @ 4691e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 4691c0 │ │ │ │ + ldr r0, [pc, #-1356] @ 4691ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 4691c4 │ │ │ │ + ldr r0, [pc, #-1364] @ 4691f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 4691c8 │ │ │ │ + ldr r0, [pc, #-1372] @ 4691f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4691cc │ │ │ │ + ldr r0, [pc, #-1380] @ 4691f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4691d0 │ │ │ │ + ldr r0, [pc, #-1388] @ 4691fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4691d4 │ │ │ │ + ldr r0, [pc, #-1396] @ 469200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4691d8 │ │ │ │ + ldr r0, [pc, #-1404] @ 469204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4691dc │ │ │ │ + ldr r0, [pc, #-1412] @ 469208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4691e0 │ │ │ │ + ldr r0, [pc, #-1420] @ 46920c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4691e4 │ │ │ │ + ldr r0, [pc, #-1428] @ 469210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4691e8 │ │ │ │ + ldr r0, [pc, #-1436] @ 469214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4691ec │ │ │ │ + ldr r0, [pc, #-1444] @ 469218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4691f0 │ │ │ │ + ldr r0, [pc, #-1452] @ 46921c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4691f4 │ │ │ │ + ldr r0, [pc, #-1460] @ 469220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4691f8 │ │ │ │ + ldr r0, [pc, #-1468] @ 469224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4691fc │ │ │ │ + ldr r0, [pc, #-1476] @ 469228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 469200 │ │ │ │ + ldr r0, [pc, #-1484] @ 46922c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 469204 │ │ │ │ + ldr r0, [pc, #-1492] @ 469230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 469208 │ │ │ │ + ldr r0, [pc, #-1500] @ 469234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 46920c │ │ │ │ + ldr r0, [pc, #-1508] @ 469238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 469210 │ │ │ │ + ldr r0, [pc, #-1516] @ 46923c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 469214 │ │ │ │ + ldr r0, [pc, #-1524] @ 469240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 469218 │ │ │ │ + ldr r0, [pc, #-1532] @ 469244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 46921c │ │ │ │ + ldr r0, [pc, #-1540] @ 469248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 469220 │ │ │ │ + ldr r0, [pc, #-1548] @ 46924c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 469224 │ │ │ │ + ldr r0, [pc, #-1556] @ 469250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 469228 │ │ │ │ + ldr r0, [pc, #-1564] @ 469254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 46922c │ │ │ │ + ldr r0, [pc, #-1572] @ 469258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 469230 │ │ │ │ + ldr r0, [pc, #-1580] @ 46925c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 469234 │ │ │ │ + ldr r0, [pc, #-1588] @ 469260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 469238 │ │ │ │ + ldr r0, [pc, #-1596] @ 469264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 46923c │ │ │ │ + ldr r0, [pc, #-1604] @ 469268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 469240 │ │ │ │ + ldr r0, [pc, #-1612] @ 46926c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 469244 │ │ │ │ + ldr r0, [pc, #-1620] @ 469270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 469248 │ │ │ │ + ldr r0, [pc, #-1628] @ 469274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 46924c │ │ │ │ + ldr r0, [pc, #-1636] @ 469278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 469250 │ │ │ │ + ldr r0, [pc, #-1644] @ 46927c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 469254 │ │ │ │ + ldr r0, [pc, #-1652] @ 469280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 469258 │ │ │ │ + ldr r0, [pc, #-1660] @ 469284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 46925c │ │ │ │ + ldr r0, [pc, #-1668] @ 469288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 469260 │ │ │ │ + ldr r0, [pc, #-1676] @ 46928c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 469264 │ │ │ │ + ldr r0, [pc, #-1684] @ 469290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 469268 │ │ │ │ + ldr r0, [pc, #-1692] @ 469294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 46926c │ │ │ │ + ldr r0, [pc, #-1700] @ 469298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 469270 │ │ │ │ + ldr r0, [pc, #-1708] @ 46929c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 469274 │ │ │ │ + ldr r0, [pc, #-1716] @ 4692a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 469278 │ │ │ │ + ldr r0, [pc, #-1724] @ 4692a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 46927c │ │ │ │ + ldr r0, [pc, #-1732] @ 4692a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 469280 │ │ │ │ + ldr r0, [pc, #-1740] @ 4692ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 469284 │ │ │ │ + ldr r0, [pc, #-1748] @ 4692b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 469288 │ │ │ │ + ldr r0, [pc, #-1756] @ 4692b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 46928c │ │ │ │ + ldr r0, [pc, #-1764] @ 4692b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 469290 │ │ │ │ + ldr r0, [pc, #-1772] @ 4692bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 469294 │ │ │ │ + ldr r0, [pc, #-1780] @ 4692c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 469298 │ │ │ │ + ldr r0, [pc, #-1788] @ 4692c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 46929c │ │ │ │ + ldr r0, [pc, #-1796] @ 4692c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 4692a0 │ │ │ │ + ldr r0, [pc, #-1804] @ 4692cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 4692a4 │ │ │ │ + ldr r0, [pc, #-1812] @ 4692d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 4692a8 │ │ │ │ + ldr r0, [pc, #-1820] @ 4692d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 4692ac │ │ │ │ + ldr r0, [pc, #-1828] @ 4692d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 4692b0 │ │ │ │ + ldr r0, [pc, #-1836] @ 4692dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 4692b4 │ │ │ │ + ldr r0, [pc, #-1844] @ 4692e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 4692b8 │ │ │ │ + ldr r0, [pc, #-1852] @ 4692e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 4692bc │ │ │ │ + ldr r0, [pc, #-1860] @ 4692e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 4692c0 │ │ │ │ + ldr r0, [pc, #-1868] @ 4692ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 4692c4 │ │ │ │ + ldr r0, [pc, #-1876] @ 4692f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 4692c8 │ │ │ │ + ldr r0, [pc, #-1884] @ 4692f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4692cc │ │ │ │ + ldr r0, [pc, #-1892] @ 4692f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4692d0 │ │ │ │ + ldr r0, [pc, #-1900] @ 4692fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4692d4 │ │ │ │ + ldr r0, [pc, #-1908] @ 469300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4692d8 │ │ │ │ + ldr r0, [pc, #-1916] @ 469304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4692dc │ │ │ │ + ldr r0, [pc, #-1924] @ 469308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4692e0 │ │ │ │ + ldr r0, [pc, #-1932] @ 46930c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4692e4 │ │ │ │ + ldr r0, [pc, #-1940] @ 469310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4692e8 │ │ │ │ + ldr r0, [pc, #-1948] @ 469314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4692ec │ │ │ │ + ldr r0, [pc, #-1956] @ 469318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4692f0 │ │ │ │ + ldr r0, [pc, #-1964] @ 46931c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4692f4 │ │ │ │ + ldr r0, [pc, #-1972] @ 469320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4692f8 │ │ │ │ + ldr r0, [pc, #-1980] @ 469324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4692fc │ │ │ │ + ldr r0, [pc, #-1988] @ 469328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 469300 │ │ │ │ + ldr r0, [pc, #-1996] @ 46932c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 469304 │ │ │ │ + ldr r0, [pc, #-2004] @ 469330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 469308 │ │ │ │ + ldr r0, [pc, #-2012] @ 469334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 46930c │ │ │ │ + ldr r0, [pc, #-2020] @ 469338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 469310 │ │ │ │ + ldr r0, [pc, #-2028] @ 46933c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 469314 │ │ │ │ + ldr r0, [pc, #-2036] @ 469340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 469318 │ │ │ │ + ldr r0, [pc, #-2044] @ 469344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 46931c │ │ │ │ + ldr r0, [pc, #-2052] @ 469348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 469320 │ │ │ │ + ldr r0, [pc, #-2060] @ 46934c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 469324 │ │ │ │ + ldr r0, [pc, #-2068] @ 469350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 469328 │ │ │ │ + ldr r0, [pc, #-2076] @ 469354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 46932c │ │ │ │ + ldr r0, [pc, #-2084] @ 469358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 469330 │ │ │ │ + ldr r0, [pc, #-2092] @ 46935c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 469334 │ │ │ │ + ldr r0, [pc, #-2100] @ 469360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 469338 │ │ │ │ + ldr r0, [pc, #-2108] @ 469364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 46933c │ │ │ │ + ldr r0, [pc, #-2116] @ 469368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 469340 │ │ │ │ + ldr r0, [pc, #-2124] @ 46936c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 469344 │ │ │ │ + ldr r0, [pc, #-2132] @ 469370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 469348 │ │ │ │ + ldr r0, [pc, #-2140] @ 469374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 46934c │ │ │ │ + ldr r0, [pc, #-2148] @ 469378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 469350 │ │ │ │ + ldr r0, [pc, #-2156] @ 46937c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 469354 │ │ │ │ + ldr r0, [pc, #-2164] @ 469380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 469358 │ │ │ │ + ldr r0, [pc, #-2172] @ 469384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 46935c │ │ │ │ + ldr r0, [pc, #-2180] @ 469388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 469360 │ │ │ │ + ldr r0, [pc, #-2188] @ 46938c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 469364 │ │ │ │ + ldr r0, [pc, #-2196] @ 469390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 469368 │ │ │ │ + ldr r0, [pc, #-2204] @ 469394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 46936c │ │ │ │ + ldr r0, [pc, #-2212] @ 469398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 469370 │ │ │ │ + ldr r0, [pc, #-2220] @ 46939c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 469374 │ │ │ │ + ldr r0, [pc, #-2228] @ 4693a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 469378 │ │ │ │ + ldr r0, [pc, #-2236] @ 4693a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 46937c │ │ │ │ + ldr r0, [pc, #-2244] @ 4693a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 469380 │ │ │ │ + ldr r0, [pc, #-2252] @ 4693ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 469384 │ │ │ │ + ldr r0, [pc, #-2260] @ 4693b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 469388 │ │ │ │ + ldr r0, [pc, #-2268] @ 4693b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 46938c │ │ │ │ + ldr r0, [pc, #-2276] @ 4693b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 469390 │ │ │ │ + ldr r0, [pc, #-2284] @ 4693bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 469394 │ │ │ │ + ldr r0, [pc, #-2292] @ 4693c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 469398 │ │ │ │ + ldr r0, [pc, #-2300] @ 4693c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 46939c │ │ │ │ + ldr r0, [pc, #-2308] @ 4693c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 4693a0 │ │ │ │ + ldr r0, [pc, #-2316] @ 4693cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 4693a4 │ │ │ │ + ldr r0, [pc, #-2324] @ 4693d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 4693a8 │ │ │ │ + ldr r0, [pc, #-2332] @ 4693d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 4693ac │ │ │ │ + ldr r0, [pc, #-2340] @ 4693d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 4693b0 │ │ │ │ + ldr r0, [pc, #-2348] @ 4693dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 4693b4 │ │ │ │ + ldr r0, [pc, #-2356] @ 4693e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 4693b8 │ │ │ │ + ldr r0, [pc, #-2364] @ 4693e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 4693bc │ │ │ │ + ldr r0, [pc, #-2372] @ 4693e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 4693c0 │ │ │ │ + ldr r0, [pc, #-2380] @ 4693ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 4693c4 │ │ │ │ + ldr r0, [pc, #-2388] @ 4693f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 4693c8 │ │ │ │ + ldr r0, [pc, #-2396] @ 4693f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4693cc │ │ │ │ + ldr r0, [pc, #-2404] @ 4693f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4693d0 │ │ │ │ + ldr r0, [pc, #-2412] @ 4693fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4693d4 │ │ │ │ + ldr r0, [pc, #-2420] @ 469400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4693d8 │ │ │ │ + ldr r0, [pc, #-2428] @ 469404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4693dc │ │ │ │ + ldr r0, [pc, #-2436] @ 469408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4693e0 │ │ │ │ + ldr r0, [pc, #-2444] @ 46940c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4693e4 │ │ │ │ + ldr r0, [pc, #-2452] @ 469410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4693e8 │ │ │ │ + ldr r0, [pc, #-2460] @ 469414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 46a718 │ │ │ │ + ldr r0, [pc, #2440] @ 46a744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 46a71c │ │ │ │ + ldr r0, [pc, #2432] @ 46a748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 46a720 │ │ │ │ + ldr r0, [pc, #2424] @ 46a74c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 46a724 │ │ │ │ + ldr r0, [pc, #2416] @ 46a750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 46a728 │ │ │ │ + ldr r0, [pc, #2408] @ 46a754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 46a72c │ │ │ │ + ldr r0, [pc, #2400] @ 46a758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 46a730 │ │ │ │ + ldr r0, [pc, #2392] @ 46a75c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 46a734 │ │ │ │ + ldr r0, [pc, #2384] @ 46a760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 46a738 │ │ │ │ + ldr r0, [pc, #2376] @ 46a764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 46a73c │ │ │ │ + ldr r0, [pc, #2368] @ 46a768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 46a740 │ │ │ │ + ldr r0, [pc, #2360] @ 46a76c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 46a744 │ │ │ │ + ldr r0, [pc, #2352] @ 46a770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 46a748 │ │ │ │ + ldr r0, [pc, #2344] @ 46a774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 46a74c │ │ │ │ + ldr r0, [pc, #2336] @ 46a778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 46a750 │ │ │ │ + ldr r0, [pc, #2328] @ 46a77c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 46a754 │ │ │ │ + ldr r0, [pc, #2320] @ 46a780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 46a758 │ │ │ │ + ldr r0, [pc, #2312] @ 46a784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 46a75c │ │ │ │ + ldr r0, [pc, #2304] @ 46a788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 46a760 │ │ │ │ + ldr r0, [pc, #2296] @ 46a78c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 46a764 │ │ │ │ + ldr r0, [pc, #2288] @ 46a790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 46a768 │ │ │ │ + ldr r0, [pc, #2280] @ 46a794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 46a76c │ │ │ │ + ldr r0, [pc, #2272] @ 46a798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 46a770 │ │ │ │ + ldr r0, [pc, #2264] @ 46a79c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 46a774 │ │ │ │ + ldr r0, [pc, #2256] @ 46a7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 46a778 │ │ │ │ + ldr r0, [pc, #2248] @ 46a7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 46a77c │ │ │ │ + ldr r0, [pc, #2240] @ 46a7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 46a780 │ │ │ │ + ldr r0, [pc, #2232] @ 46a7ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 46a784 │ │ │ │ + ldr r0, [pc, #2224] @ 46a7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 46a788 │ │ │ │ + ldr r0, [pc, #2216] @ 46a7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 46a78c │ │ │ │ + ldr r0, [pc, #2208] @ 46a7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 46a790 │ │ │ │ + ldr r0, [pc, #2200] @ 46a7bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 46a794 │ │ │ │ + ldr r0, [pc, #2192] @ 46a7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 46a798 │ │ │ │ + ldr r0, [pc, #2184] @ 46a7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 46a79c │ │ │ │ + ldr r0, [pc, #2176] @ 46a7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 46a7a0 │ │ │ │ + ldr r0, [pc, #2168] @ 46a7cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 46a7a4 │ │ │ │ + ldr r0, [pc, #2160] @ 46a7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 46a7a8 │ │ │ │ + ldr r0, [pc, #2152] @ 46a7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 46a7ac │ │ │ │ + ldr r0, [pc, #2144] @ 46a7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 46a7b0 │ │ │ │ + ldr r0, [pc, #2136] @ 46a7dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 46a7b4 │ │ │ │ + ldr r0, [pc, #2128] @ 46a7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 46a7b8 │ │ │ │ + ldr r0, [pc, #2120] @ 46a7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 46a7bc │ │ │ │ + ldr r0, [pc, #2112] @ 46a7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 46a7c0 │ │ │ │ + ldr r0, [pc, #2104] @ 46a7ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 46a7c4 │ │ │ │ + ldr r0, [pc, #2096] @ 46a7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 46a7c8 │ │ │ │ + ldr r0, [pc, #2088] @ 46a7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 46a7cc │ │ │ │ + ldr r0, [pc, #2080] @ 46a7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 46a7d0 │ │ │ │ + ldr r0, [pc, #2072] @ 46a7fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 46a7d4 │ │ │ │ + ldr r0, [pc, #2064] @ 46a800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 46a7d8 │ │ │ │ + ldr r0, [pc, #2056] @ 46a804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 46a7dc │ │ │ │ + ldr r0, [pc, #2048] @ 46a808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 46a7e0 │ │ │ │ + ldr r0, [pc, #2040] @ 46a80c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 46a7e4 │ │ │ │ + ldr r0, [pc, #2032] @ 46a810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 46a7e8 │ │ │ │ + ldr r0, [pc, #2024] @ 46a814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 46a7ec │ │ │ │ + ldr r0, [pc, #2016] @ 46a818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 46a7f0 │ │ │ │ + ldr r0, [pc, #2008] @ 46a81c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 46a7f4 │ │ │ │ + ldr r0, [pc, #2000] @ 46a820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 46a7f8 │ │ │ │ + ldr r0, [pc, #1992] @ 46a824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 46a7fc │ │ │ │ + ldr r0, [pc, #1984] @ 46a828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 46a800 │ │ │ │ + ldr r0, [pc, #1976] @ 46a82c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 46a804 │ │ │ │ + ldr r0, [pc, #1968] @ 46a830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 46a808 │ │ │ │ + ldr r0, [pc, #1960] @ 46a834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 46a80c │ │ │ │ + ldr r0, [pc, #1952] @ 46a838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 46a810 │ │ │ │ + ldr r0, [pc, #1944] @ 46a83c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 46a814 │ │ │ │ + ldr r0, [pc, #1936] @ 46a840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 46a818 │ │ │ │ + ldr r0, [pc, #1928] @ 46a844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 46a81c │ │ │ │ + ldr r0, [pc, #1920] @ 46a848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 46a820 │ │ │ │ + ldr r0, [pc, #1912] @ 46a84c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 46a824 │ │ │ │ + ldr r0, [pc, #1904] @ 46a850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 46a828 │ │ │ │ + ldr r0, [pc, #1896] @ 46a854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 46a82c │ │ │ │ + ldr r0, [pc, #1888] @ 46a858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 46a830 │ │ │ │ + ldr r0, [pc, #1880] @ 46a85c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 46a834 │ │ │ │ + ldr r0, [pc, #1872] @ 46a860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 46a838 │ │ │ │ + ldr r0, [pc, #1864] @ 46a864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 46a83c │ │ │ │ + ldr r0, [pc, #1856] @ 46a868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 46a840 │ │ │ │ + ldr r0, [pc, #1848] @ 46a86c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 46a844 │ │ │ │ + ldr r0, [pc, #1840] @ 46a870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 46a848 │ │ │ │ + ldr r0, [pc, #1832] @ 46a874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 46a84c │ │ │ │ + ldr r0, [pc, #1824] @ 46a878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 46a850 │ │ │ │ + ldr r0, [pc, #1816] @ 46a87c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 46a854 │ │ │ │ + ldr r0, [pc, #1808] @ 46a880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 46a858 │ │ │ │ + ldr r0, [pc, #1800] @ 46a884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 46a85c │ │ │ │ + ldr r0, [pc, #1792] @ 46a888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 46a860 │ │ │ │ + ldr r0, [pc, #1784] @ 46a88c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 46a864 │ │ │ │ + ldr r0, [pc, #1776] @ 46a890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 46a868 │ │ │ │ + ldr r0, [pc, #1768] @ 46a894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 46a86c │ │ │ │ + ldr r0, [pc, #1760] @ 46a898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 46a870 │ │ │ │ + ldr r0, [pc, #1752] @ 46a89c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 46a874 │ │ │ │ + ldr r0, [pc, #1744] @ 46a8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 46a878 │ │ │ │ + ldr r0, [pc, #1736] @ 46a8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 46a87c │ │ │ │ + ldr r0, [pc, #1728] @ 46a8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 46a880 │ │ │ │ + ldr r0, [pc, #1720] @ 46a8ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 46a884 │ │ │ │ + ldr r0, [pc, #1712] @ 46a8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 46a888 │ │ │ │ + ldr r0, [pc, #1704] @ 46a8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 46a88c │ │ │ │ + ldr r0, [pc, #1696] @ 46a8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 46a890 │ │ │ │ + ldr r0, [pc, #1688] @ 46a8bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 46a894 │ │ │ │ + ldr r0, [pc, #1680] @ 46a8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 46a898 │ │ │ │ + ldr r0, [pc, #1672] @ 46a8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 46a89c │ │ │ │ + ldr r0, [pc, #1664] @ 46a8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 46a8a0 │ │ │ │ + ldr r0, [pc, #1656] @ 46a8cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 46a8a4 │ │ │ │ + ldr r0, [pc, #1648] @ 46a8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 46a8a8 │ │ │ │ + ldr r0, [pc, #1640] @ 46a8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 46a8ac │ │ │ │ + ldr r0, [pc, #1632] @ 46a8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 46a8b0 │ │ │ │ + ldr r0, [pc, #1624] @ 46a8dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 46a8b4 │ │ │ │ + ldr r0, [pc, #1616] @ 46a8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 46a8b8 │ │ │ │ + ldr r0, [pc, #1608] @ 46a8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 46a8bc │ │ │ │ + ldr r0, [pc, #1600] @ 46a8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 46a8c0 │ │ │ │ + ldr r0, [pc, #1592] @ 46a8ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 46a8c4 │ │ │ │ + ldr r0, [pc, #1584] @ 46a8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 46a8c8 │ │ │ │ + ldr r0, [pc, #1576] @ 46a8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 46a8cc │ │ │ │ + ldr r0, [pc, #1568] @ 46a8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 46a8d0 │ │ │ │ + ldr r0, [pc, #1560] @ 46a8fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 46a8d4 │ │ │ │ + ldr r0, [pc, #1552] @ 46a900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 46a8d8 │ │ │ │ + ldr r0, [pc, #1544] @ 46a904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 46a8dc │ │ │ │ + ldr r0, [pc, #1536] @ 46a908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 46a8e0 │ │ │ │ + ldr r0, [pc, #1528] @ 46a90c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 46a8e4 │ │ │ │ + ldr r0, [pc, #1520] @ 46a910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 46a8e8 │ │ │ │ + ldr r0, [pc, #1512] @ 46a914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 46a8ec │ │ │ │ + ldr r0, [pc, #1504] @ 46a918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 46a8f0 │ │ │ │ + ldr r0, [pc, #1496] @ 46a91c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 46a8f4 │ │ │ │ + ldr r0, [pc, #1488] @ 46a920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 46a8f8 │ │ │ │ + ldr r0, [pc, #1480] @ 46a924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 46a8fc │ │ │ │ + ldr r0, [pc, #1472] @ 46a928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 46a900 │ │ │ │ + ldr r0, [pc, #1464] @ 46a92c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 46a904 │ │ │ │ + ldr r0, [pc, #1456] @ 46a930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 46a908 │ │ │ │ + ldr r0, [pc, #1448] @ 46a934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 46a90c │ │ │ │ + ldr r0, [pc, #1440] @ 46a938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 46a910 │ │ │ │ + ldr r0, [pc, #1432] @ 46a93c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 46a914 │ │ │ │ + ldr r0, [pc, #1424] @ 46a940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 46a918 │ │ │ │ + ldr r0, [pc, #1416] @ 46a944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 46a91c │ │ │ │ + ldr r0, [pc, #1408] @ 46a948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 46a920 │ │ │ │ + ldr r0, [pc, #1400] @ 46a94c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 46a924 │ │ │ │ + ldr r0, [pc, #1392] @ 46a950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 46a928 │ │ │ │ + ldr r0, [pc, #1384] @ 46a954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 46a92c │ │ │ │ + ldr r0, [pc, #1376] @ 46a958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 46a930 │ │ │ │ + ldr r0, [pc, #1368] @ 46a95c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 46a934 │ │ │ │ + ldr r0, [pc, #1360] @ 46a960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 46a938 │ │ │ │ + ldr r0, [pc, #1352] @ 46a964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 46a93c │ │ │ │ + ldr r0, [pc, #1344] @ 46a968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 46a940 │ │ │ │ + ldr r0, [pc, #1336] @ 46a96c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 46a944 │ │ │ │ + ldr r0, [pc, #1328] @ 46a970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 46a948 │ │ │ │ + ldr r0, [pc, #1320] @ 46a974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 46a94c │ │ │ │ + ldr r0, [pc, #1312] @ 46a978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 46a950 │ │ │ │ + ldr r0, [pc, #1304] @ 46a97c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 46a954 │ │ │ │ + ldr r0, [pc, #1296] @ 46a980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 46a958 │ │ │ │ + ldr r0, [pc, #1288] @ 46a984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 46a95c │ │ │ │ + ldr r0, [pc, #1280] @ 46a988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 46a960 │ │ │ │ + ldr r0, [pc, #1272] @ 46a98c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 46a964 │ │ │ │ + ldr r0, [pc, #1264] @ 46a990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 46a968 │ │ │ │ + ldr r0, [pc, #1256] @ 46a994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 46a96c │ │ │ │ + ldr r0, [pc, #1248] @ 46a998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 46a970 │ │ │ │ + ldr r0, [pc, #1240] @ 46a99c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 46a974 │ │ │ │ + ldr r0, [pc, #1232] @ 46a9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 46a978 │ │ │ │ + ldr r0, [pc, #1224] @ 46a9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 46a97c │ │ │ │ + ldr r0, [pc, #1216] @ 46a9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 46a980 │ │ │ │ + ldr r0, [pc, #1208] @ 46a9ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 46a984 │ │ │ │ + ldr r0, [pc, #1200] @ 46a9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 46a988 │ │ │ │ + ldr r0, [pc, #1192] @ 46a9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 46a98c │ │ │ │ + ldr r0, [pc, #1184] @ 46a9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 46a990 │ │ │ │ + ldr r0, [pc, #1176] @ 46a9bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 46a994 │ │ │ │ + ldr r0, [pc, #1168] @ 46a9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 46a998 │ │ │ │ + ldr r0, [pc, #1160] @ 46a9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 46a99c │ │ │ │ + ldr r0, [pc, #1152] @ 46a9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 46a9a0 │ │ │ │ + ldr r0, [pc, #1144] @ 46a9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 46a9a4 │ │ │ │ + ldr r0, [pc, #1136] @ 46a9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 46a9a8 │ │ │ │ + ldr r0, [pc, #1128] @ 46a9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 46a9ac │ │ │ │ + ldr r0, [pc, #1120] @ 46a9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 46a9b0 │ │ │ │ + ldr r0, [pc, #1112] @ 46a9dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 46a9b4 │ │ │ │ + ldr r0, [pc, #1104] @ 46a9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 46a9b8 │ │ │ │ + ldr r0, [pc, #1096] @ 46a9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 46a9bc │ │ │ │ + ldr r0, [pc, #1088] @ 46a9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 46a9c0 │ │ │ │ + ldr r0, [pc, #1080] @ 46a9ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 46a9c4 │ │ │ │ + ldr r0, [pc, #1072] @ 46a9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 46a9c8 │ │ │ │ + ldr r0, [pc, #1064] @ 46a9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 46a9cc │ │ │ │ + ldr r0, [pc, #1056] @ 46a9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 46a9d0 │ │ │ │ + ldr r0, [pc, #1048] @ 46a9fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 46a9d4 │ │ │ │ + ldr r0, [pc, #1040] @ 46aa00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 46a9d8 │ │ │ │ + ldr r0, [pc, #1032] @ 46aa04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 46a9dc │ │ │ │ + ldr r0, [pc, #1024] @ 46aa08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 46a9e0 │ │ │ │ + ldr r0, [pc, #1016] @ 46aa0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 46a9e4 │ │ │ │ + ldr r0, [pc, #1008] @ 46aa10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 46a9e8 │ │ │ │ + ldr r0, [pc, #1000] @ 46aa14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 46a9ec │ │ │ │ + ldr r0, [pc, #992] @ 46aa18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 46a9f0 │ │ │ │ + ldr r0, [pc, #984] @ 46aa1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 46a9f4 │ │ │ │ + ldr r0, [pc, #976] @ 46aa20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 46a9f8 │ │ │ │ + ldr r0, [pc, #968] @ 46aa24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 46a9fc │ │ │ │ + ldr r0, [pc, #960] @ 46aa28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 46aa00 │ │ │ │ + ldr r0, [pc, #952] @ 46aa2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 46aa04 │ │ │ │ + ldr r0, [pc, #944] @ 46aa30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 46aa08 │ │ │ │ + ldr r0, [pc, #936] @ 46aa34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 46aa0c │ │ │ │ + ldr r0, [pc, #928] @ 46aa38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 46aa10 │ │ │ │ + ldr r0, [pc, #920] @ 46aa3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 46aa14 │ │ │ │ + ldr r0, [pc, #912] @ 46aa40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 46aa18 │ │ │ │ + ldr r0, [pc, #904] @ 46aa44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 46aa1c │ │ │ │ + ldr r0, [pc, #896] @ 46aa48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 46aa20 │ │ │ │ + ldr r0, [pc, #888] @ 46aa4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 46aa24 │ │ │ │ + ldr r0, [pc, #880] @ 46aa50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 46aa28 │ │ │ │ + ldr r0, [pc, #872] @ 46aa54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 46aa2c │ │ │ │ + ldr r0, [pc, #864] @ 46aa58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 46aa30 │ │ │ │ + ldr r0, [pc, #856] @ 46aa5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 46aa34 │ │ │ │ + ldr r0, [pc, #848] @ 46aa60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 46aa38 │ │ │ │ + ldr r0, [pc, #840] @ 46aa64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 46aa3c │ │ │ │ + ldr r0, [pc, #832] @ 46aa68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 46aa40 │ │ │ │ + ldr r0, [pc, #824] @ 46aa6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 46aa44 │ │ │ │ + ldr r0, [pc, #816] @ 46aa70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r3, ip, ip, asr #31 │ │ │ │ - smullseq r3, ip, r4, pc @ │ │ │ │ - sbcseq r3, ip, ip, asr pc │ │ │ │ - sbcseq r3, ip, r4, lsr #30 │ │ │ │ - ldrsheq r3, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r3, ip, r4, asr #29 │ │ │ │ - smullseq r3, ip, r8, lr │ │ │ │ - sbcseq r3, ip, r0, asr lr │ │ │ │ - sbcseq r3, ip, ip, lsr #28 │ │ │ │ - sbcseq r3, ip, r0, lsl #28 │ │ │ │ - sbcseq r3, ip, ip, asr #27 │ │ │ │ - smullseq r3, ip, ip, sp │ │ │ │ - sbcseq r3, ip, r4, ror #26 │ │ │ │ - sbcseq r3, ip, r4, asr #26 │ │ │ │ - sbcseq r3, ip, r0, lsl sp │ │ │ │ - ldrsbeq r3, [ip], #200 @ 0xc8 │ │ │ │ - ldrheq r3, [ip], #200 @ 0xc8 │ │ │ │ - smullseq r3, ip, r8, ip │ │ │ │ - sbcseq r3, ip, r8, ror #24 │ │ │ │ - sbcseq r3, ip, r8, lsr ip │ │ │ │ - sbcseq r3, ip, r8, lsl #24 │ │ │ │ - ldrsbeq r3, [ip], #180 @ 0xb4 │ │ │ │ - smullseq r3, ip, ip, fp │ │ │ │ - sbcseq r3, ip, ip, ror #22 │ │ │ │ - sbcseq r3, ip, ip, lsr fp │ │ │ │ - sbcseq r3, ip, r4, lsl #22 │ │ │ │ - ldrsbeq r3, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r3, ip, r4, lsr #21 │ │ │ │ - sbcseq r3, ip, r0, lsl #21 │ │ │ │ - sbcseq r3, ip, r4, ror #20 │ │ │ │ - sbcseq r3, ip, r4, asr #20 │ │ │ │ - ldrsbeq sp, [ip], #60 @ 0x3c │ │ │ │ - sbcseq sp, ip, r4, ror #5 │ │ │ │ - sbcseq sp, ip, r4, lsl #4 │ │ │ │ - sbcseq sp, ip, r8, lsr r1 │ │ │ │ - sbcseq sp, ip, ip, lsr #15 │ │ │ │ - sbcseq sp, ip, r8, asr #13 │ │ │ │ - sbcseq sp, ip, r4, ror #11 │ │ │ │ - sbcseq sp, ip, r0, lsl #10 │ │ │ │ - sbcseq sp, ip, r4, lsr #8 │ │ │ │ - sbcseq sp, ip, r8, asr #6 │ │ │ │ - sbcseq sp, ip, r4, asr r2 │ │ │ │ - sbcseq sp, ip, r8, ror r1 │ │ │ │ - sbcseq sp, ip, ip, lsr #1 │ │ │ │ - sbcseq sp, ip, ip, lsl r7 │ │ │ │ - sbcseq sp, ip, r8, lsr r6 │ │ │ │ - sbcseq sp, ip, r4, asr r5 │ │ │ │ - sbcseq sp, ip, r0, ror r4 │ │ │ │ + sbcseq r3, ip, r0, asr #31 │ │ │ │ + sbcseq r3, ip, r8, lsl #31 │ │ │ │ + sbcseq r3, ip, r0, asr pc │ │ │ │ + sbcseq r3, ip, r8, lsl pc │ │ │ │ + sbcseq r3, ip, r8, ror #29 │ │ │ │ + ldrheq r3, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r3, ip, ip, lsl #29 │ │ │ │ + sbcseq r3, ip, r4, asr #28 │ │ │ │ + sbcseq r3, ip, r0, lsr #28 │ │ │ │ + ldrsheq r3, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r3, ip, r0, asr #27 │ │ │ │ + smullseq r3, ip, r0, sp │ │ │ │ + sbcseq r3, ip, r8, asr sp │ │ │ │ + sbcseq r3, ip, r8, lsr sp │ │ │ │ + sbcseq r3, ip, r4, lsl #26 │ │ │ │ + sbcseq r3, ip, ip, asr #25 │ │ │ │ + sbcseq r3, ip, ip, lsr #25 │ │ │ │ + sbcseq r3, ip, ip, lsl #25 │ │ │ │ + sbcseq r3, ip, ip, asr ip │ │ │ │ + sbcseq r3, ip, ip, lsr #24 │ │ │ │ + ldrsheq r3, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r3, ip, r8, asr #23 │ │ │ │ + smullseq r3, ip, r0, fp │ │ │ │ + sbcseq r3, ip, r0, ror #22 │ │ │ │ + sbcseq r3, ip, r0, lsr fp │ │ │ │ + ldrsheq r3, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r3, ip, ip, asr #21 │ │ │ │ + smullseq r3, ip, r8, sl │ │ │ │ + sbcseq r3, ip, r4, ror sl │ │ │ │ + sbcseq r3, ip, r8, asr sl │ │ │ │ + sbcseq r3, ip, r8, lsr sl │ │ │ │ + ldrsbeq sp, [ip], #48 @ 0x30 │ │ │ │ + ldrsbeq sp, [ip], #40 @ 0x28 │ │ │ │ + ldrsheq sp, [ip], #24 │ │ │ │ + sbcseq sp, ip, ip, lsr #2 │ │ │ │ + sbcseq sp, ip, r0, lsr #15 │ │ │ │ + ldrheq sp, [ip], #108 @ 0x6c │ │ │ │ + ldrsbeq sp, [ip], #88 @ 0x58 │ │ │ │ + ldrsheq sp, [ip], #68 @ 0x44 │ │ │ │ + sbcseq sp, ip, r8, lsl r4 │ │ │ │ + sbcseq sp, ip, ip, lsr r3 │ │ │ │ + sbcseq sp, ip, r8, asr #4 │ │ │ │ + sbcseq sp, ip, ip, ror #2 │ │ │ │ + sbcseq sp, ip, r0, lsr #1 │ │ │ │ + sbcseq sp, ip, r0, lsl r7 │ │ │ │ + sbcseq sp, ip, ip, lsr #12 │ │ │ │ + sbcseq sp, ip, r8, asr #10 │ │ │ │ + sbcseq sp, ip, r4, ror #8 │ │ │ │ + sbcseq sp, ip, ip, lsl #7 │ │ │ │ + sbcseq sp, ip, r8, lsr #5 │ │ │ │ + ldrheq sp, [ip], #24 │ │ │ │ + sbcseq sp, ip, r0, ror #1 │ │ │ │ + sbcseq sp, ip, r4, lsl r0 │ │ │ │ + sbcseq sp, ip, r0, lsl #13 │ │ │ │ + smullseq sp, ip, ip, r5 │ │ │ │ + ldrheq sp, [ip], #72 @ 0x48 │ │ │ │ + ldrsbeq sp, [ip], #52 @ 0x34 │ │ │ │ + sbcseq sp, ip, r0, lsl #6 │ │ │ │ + sbcseq sp, ip, r4, lsl r2 │ │ │ │ + sbcseq sp, ip, r8, lsr #2 │ │ │ │ + sbcseq sp, ip, r4, asr r0 │ │ │ │ + sbcseq ip, ip, r8, lsl #31 │ │ │ │ + ldrsheq sp, [ip], #80 @ 0x50 │ │ │ │ + sbcseq sp, ip, ip, lsl #10 │ │ │ │ + sbcseq sp, ip, r8, lsr #8 │ │ │ │ + sbcseq sp, ip, r4, asr #6 │ │ │ │ + sbcseq sp, ip, r4, ror r2 │ │ │ │ + sbcseq sp, ip, r0, lsl #3 │ │ │ │ + smullseq sp, ip, r8, r0 │ │ │ │ + sbcseq ip, ip, r8, asr #31 │ │ │ │ + ldrsheq ip, [ip], #236 @ 0xec │ │ │ │ + sbcseq sp, ip, r0, ror #10 │ │ │ │ + sbcseq sp, ip, ip, ror r4 │ │ │ │ smullseq sp, ip, r8, r3 │ │ │ │ ldrheq sp, [ip], #36 @ 0x24 │ │ │ │ - sbcseq sp, ip, r4, asr #3 │ │ │ │ + sbcseq sp, ip, r8, ror #3 │ │ │ │ sbcseq sp, ip, ip, ror #1 │ │ │ │ - sbcseq sp, ip, r0, lsr #32 │ │ │ │ - sbcseq sp, ip, ip, lsl #13 │ │ │ │ - sbcseq sp, ip, r8, lsr #11 │ │ │ │ - sbcseq sp, ip, r4, asr #9 │ │ │ │ - sbcseq sp, ip, r0, ror #7 │ │ │ │ - sbcseq sp, ip, ip, lsl #6 │ │ │ │ - sbcseq sp, ip, r0, lsr #4 │ │ │ │ - sbcseq sp, ip, r4, lsr r1 │ │ │ │ - sbcseq sp, ip, r0, rrx │ │ │ │ - smullseq ip, ip, r4, pc @ │ │ │ │ - ldrsheq sp, [ip], #92 @ 0x5c │ │ │ │ - sbcseq sp, ip, r8, lsl r5 │ │ │ │ - sbcseq sp, ip, r4, lsr r4 │ │ │ │ - sbcseq sp, ip, r0, asr r3 │ │ │ │ - sbcseq sp, ip, r0, lsl #5 │ │ │ │ - sbcseq sp, ip, ip, lsl #3 │ │ │ │ - sbcseq sp, ip, r4, lsr #1 │ │ │ │ - ldrsbeq ip, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq ip, ip, r8, lsl #30 │ │ │ │ - sbcseq sp, ip, ip, ror #10 │ │ │ │ - sbcseq sp, ip, r8, lsl #9 │ │ │ │ - sbcseq sp, ip, r4, lsr #7 │ │ │ │ - sbcseq sp, ip, r0, asr #5 │ │ │ │ - ldrsheq sp, [ip], #20 │ │ │ │ - ldrsheq sp, [ip], #8 │ │ │ │ - sbcseq sp, ip, r4, lsl r0 │ │ │ │ - sbcseq ip, ip, r8, asr #30 │ │ │ │ - sbcseq ip, ip, ip, ror lr │ │ │ │ - sbcseq ip, ip, r8, asr #28 │ │ │ │ + sbcseq sp, ip, r8 │ │ │ │ + sbcseq ip, ip, ip, lsr pc │ │ │ │ + sbcseq ip, ip, r0, ror lr │ │ │ │ + sbcseq ip, ip, ip, lsr lr │ │ │ │ + ldrheq ip, [ip], #176 @ 0xb0 │ │ │ │ + ldrsheq ip, [ip], #220 @ 0xdc │ │ │ │ + sbcseq ip, ip, r0, ror fp │ │ │ │ + ldrheq ip, [ip], #220 @ 0xdc │ │ │ │ + sbcseq ip, ip, r0, lsr fp │ │ │ │ + sbcseq ip, ip, ip, ror sp │ │ │ │ + ldrsheq ip, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq ip, ip, ip, lsr sp │ │ │ │ + ldrheq ip, [ip], #160 @ 0xa0 │ │ │ │ + ldrsheq ip, [ip], #204 @ 0xcc │ │ │ │ + sbcseq ip, ip, r0, ror sl │ │ │ │ + ldrheq ip, [ip], #204 @ 0xcc │ │ │ │ + sbcseq ip, ip, r0, lsr sl │ │ │ │ + sbcseq ip, ip, ip, ror ip │ │ │ │ + ldrsheq ip, [ip], #144 @ 0x90 │ │ │ │ + sbcseq ip, ip, ip, lsr ip │ │ │ │ + ldrheq ip, [ip], #144 @ 0x90 │ │ │ │ + ldrsheq ip, [ip], #188 @ 0xbc │ │ │ │ + sbcseq ip, ip, r0, ror r9 │ │ │ │ ldrheq ip, [ip], #188 @ 0xbc │ │ │ │ - sbcseq ip, ip, r8, lsl #28 │ │ │ │ + sbcseq ip, ip, r0, lsr r9 │ │ │ │ sbcseq ip, ip, ip, ror fp │ │ │ │ - sbcseq ip, ip, r8, asr #27 │ │ │ │ + ldrsheq ip, [ip], #128 @ 0x80 │ │ │ │ sbcseq ip, ip, ip, lsr fp │ │ │ │ - sbcseq ip, ip, r8, lsl #27 │ │ │ │ + ldrheq ip, [ip], #128 @ 0x80 │ │ │ │ ldrsheq ip, [ip], #172 @ 0xac │ │ │ │ - sbcseq ip, ip, r8, asr #26 │ │ │ │ + sbcseq ip, ip, r0, ror r8 │ │ │ │ ldrheq ip, [ip], #172 @ 0xac │ │ │ │ - sbcseq ip, ip, r8, lsl #26 │ │ │ │ + sbcseq ip, ip, r0, lsr r8 │ │ │ │ sbcseq ip, ip, ip, ror sl │ │ │ │ - sbcseq ip, ip, r8, asr #25 │ │ │ │ - sbcseq ip, ip, ip, lsr sl │ │ │ │ - sbcseq ip, ip, r8, lsl #25 │ │ │ │ - ldrsheq ip, [ip], #156 @ 0x9c │ │ │ │ - sbcseq ip, ip, r8, asr #24 │ │ │ │ - ldrheq ip, [ip], #156 @ 0x9c │ │ │ │ - sbcseq ip, ip, r8, lsl #24 │ │ │ │ - sbcseq ip, ip, ip, ror r9 │ │ │ │ - sbcseq ip, ip, r8, asr #23 │ │ │ │ - sbcseq ip, ip, ip, lsr r9 │ │ │ │ - sbcseq ip, ip, r8, lsl #23 │ │ │ │ - ldrsheq ip, [ip], #140 @ 0x8c │ │ │ │ - sbcseq ip, ip, r8, asr #22 │ │ │ │ - ldrheq ip, [ip], #140 @ 0x8c │ │ │ │ - sbcseq ip, ip, r8, lsl #22 │ │ │ │ - sbcseq ip, ip, ip, ror r8 │ │ │ │ - sbcseq ip, ip, r8, asr #21 │ │ │ │ - sbcseq ip, ip, ip, lsr r8 │ │ │ │ - sbcseq ip, ip, r8, lsl #21 │ │ │ │ - ldrsheq ip, [ip], #124 @ 0x7c │ │ │ │ - sbcseq ip, ip, r8, asr #15 │ │ │ │ + ldrsheq ip, [ip], #112 @ 0x70 │ │ │ │ + ldrheq ip, [ip], #124 @ 0x7c │ │ │ │ + sbcseq ip, ip, r0, lsr r5 │ │ │ │ + sbcseq ip, ip, ip, ror r7 │ │ │ │ + ldrsheq ip, [ip], #64 @ 0x40 │ │ │ │ + sbcseq ip, ip, ip, lsr r7 │ │ │ │ + ldrheq ip, [ip], #64 @ 0x40 │ │ │ │ + ldrsheq ip, [ip], #108 @ 0x6c │ │ │ │ + sbcseq ip, ip, r0, ror r4 │ │ │ │ + ldrheq ip, [ip], #108 @ 0x6c │ │ │ │ + sbcseq ip, ip, r0, lsr r4 │ │ │ │ + sbcseq ip, ip, ip, ror r6 │ │ │ │ + ldrsheq ip, [ip], #48 @ 0x30 │ │ │ │ + sbcseq ip, ip, ip, lsr r6 │ │ │ │ + ldrheq ip, [ip], #48 @ 0x30 │ │ │ │ + ldrsheq ip, [ip], #92 @ 0x5c │ │ │ │ + sbcseq ip, ip, r0, ror r3 │ │ │ │ + ldrheq ip, [ip], #92 @ 0x5c │ │ │ │ + sbcseq ip, ip, r0, lsr r3 │ │ │ │ + sbcseq ip, ip, ip, ror r5 │ │ │ │ + ldrsheq ip, [ip], #32 │ │ │ │ sbcseq ip, ip, ip, lsr r5 │ │ │ │ - sbcseq ip, ip, r8, lsl #15 │ │ │ │ + ldrheq ip, [ip], #32 │ │ │ │ ldrsheq ip, [ip], #76 @ 0x4c │ │ │ │ - sbcseq ip, ip, r8, asr #14 │ │ │ │ + sbcseq ip, ip, r0, ror r2 │ │ │ │ ldrheq ip, [ip], #76 @ 0x4c │ │ │ │ - sbcseq ip, ip, r8, lsl #14 │ │ │ │ + sbcseq ip, ip, r0, lsr r2 │ │ │ │ sbcseq ip, ip, ip, ror r4 │ │ │ │ - sbcseq ip, ip, r8, asr #13 │ │ │ │ + ldrsheq ip, [ip], #16 │ │ │ │ sbcseq ip, ip, ip, lsr r4 │ │ │ │ - sbcseq ip, ip, r8, lsl #13 │ │ │ │ + ldrheq ip, [ip], #16 │ │ │ │ ldrsheq ip, [ip], #60 @ 0x3c │ │ │ │ - sbcseq ip, ip, r8, asr #12 │ │ │ │ - ldrheq ip, [ip], #60 @ 0x3c │ │ │ │ - sbcseq ip, ip, r8, lsl #12 │ │ │ │ - sbcseq ip, ip, ip, ror r3 │ │ │ │ - sbcseq ip, ip, r8, asr #11 │ │ │ │ - sbcseq ip, ip, ip, lsr r3 │ │ │ │ - sbcseq ip, ip, r8, lsl #11 │ │ │ │ - ldrsheq ip, [ip], #44 @ 0x2c │ │ │ │ - sbcseq ip, ip, r8, asr #10 │ │ │ │ - ldrheq ip, [ip], #44 @ 0x2c │ │ │ │ - sbcseq ip, ip, r8, lsl #10 │ │ │ │ - sbcseq ip, ip, ip, ror r2 │ │ │ │ - sbcseq ip, ip, r8, asr #9 │ │ │ │ - sbcseq ip, ip, ip, lsr r2 │ │ │ │ - sbcseq ip, ip, r8, lsl #9 │ │ │ │ - ldrsheq ip, [ip], #28 │ │ │ │ - sbcseq ip, ip, r8, asr #8 │ │ │ │ - ldrheq ip, [ip], #28 │ │ │ │ - sbcseq ip, ip, r8, lsl #8 │ │ │ │ - sbcseq ip, ip, ip, ror r1 │ │ │ │ - sbcseq ip, ip, r0, asr #2 │ │ │ │ - ldrheq fp, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq fp, ip, r0, lsl lr │ │ │ │ - ldrheq fp, [ip], #204 @ 0xcc │ │ │ │ - sbcseq fp, ip, ip, lsr #22 │ │ │ │ - sbcseq fp, ip, ip, lsl #19 │ │ │ │ - sbcseq fp, ip, r4, lsr r8 │ │ │ │ - ldrheq ip, [ip], #12 │ │ │ │ - sbcseq fp, ip, r8, lsr #30 │ │ │ │ - smullseq fp, ip, r4, sp │ │ │ │ - sbcseq fp, ip, r8, lsr ip │ │ │ │ - sbcseq fp, ip, r4, lsr #21 │ │ │ │ - sbcseq fp, ip, r0, lsl r9 │ │ │ │ - sbcseq fp, ip, ip, lsr #15 │ │ │ │ - sbcseq ip, ip, r8, lsr r0 │ │ │ │ - ldrsbeq r9, [ip], #88 @ 0x58 │ │ │ │ - smullseq r9, ip, r0, r5 │ │ │ │ - sbcseq r9, ip, r0, asr r5 │ │ │ │ - sbcseq r9, ip, r0, lsl r5 │ │ │ │ - ldrsbeq r9, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r9, ip, r8, lsr #9 │ │ │ │ - sbcseq r9, ip, r0, lsl #9 │ │ │ │ - sbcseq r9, ip, r8, asr r4 │ │ │ │ - sbcseq r9, ip, r0, lsr r4 │ │ │ │ - sbcseq r9, ip, r8, lsl #8 │ │ │ │ - sbcseq r9, ip, r0, ror #7 │ │ │ │ - ldrheq r9, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r9, ip, ip, lsl #7 │ │ │ │ - sbcseq r9, ip, r0, ror #6 │ │ │ │ - sbcseq r9, ip, r4, lsr r3 │ │ │ │ - sbcseq r9, ip, r4, lsl r3 │ │ │ │ - sbcseq r9, ip, ip, ror #5 │ │ │ │ - sbcseq r9, ip, r8, asr #5 │ │ │ │ - smullseq r9, ip, r4, r2 │ │ │ │ - sbcseq r9, ip, ip, ror #4 │ │ │ │ - sbcseq r9, ip, r8, asr #4 │ │ │ │ - sbcseq r9, ip, r8, lsl r2 │ │ │ │ - ldrsheq r9, [ip], #20 │ │ │ │ - sbcseq r9, ip, ip, asr #3 │ │ │ │ - sbcseq r9, ip, r4, lsr #3 │ │ │ │ - sbcseq r9, ip, ip, ror r1 │ │ │ │ - sbcseq r9, ip, r4, asr r1 │ │ │ │ - sbcseq r9, ip, r4, lsr #2 │ │ │ │ - sbcseq r9, ip, r0, lsl #2 │ │ │ │ - ldrsbeq r9, [ip], #0 │ │ │ │ - smullseq r9, ip, ip, r0 │ │ │ │ - sbcseq r9, ip, r0, ror r0 │ │ │ │ - sbcseq r9, ip, r4, asr #32 │ │ │ │ - sbcseq r9, ip, r0, lsr #32 │ │ │ │ - sbcseq r8, ip, ip, ror #31 │ │ │ │ - sbcseq r8, ip, r0, asr #31 │ │ │ │ - smullseq r8, ip, r8, pc @ │ │ │ │ - sbcseq r8, ip, r8, ror pc │ │ │ │ - sbcseq r8, ip, ip, asr #30 │ │ │ │ - sbcseq r8, ip, r0, lsr #30 │ │ │ │ - ldrsheq r8, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r8, ip, ip, asr #29 │ │ │ │ - sbcseq r8, ip, r4, lsr #29 │ │ │ │ - sbcseq r8, ip, ip, ror lr │ │ │ │ - sbcseq r8, ip, r0, ror #28 │ │ │ │ - sbcseq r8, ip, r4, ror #15 │ │ │ │ - ldrheq r8, [ip], #120 @ 0x78 │ │ │ │ - smullseq r8, ip, r0, r7 │ │ │ │ - sbcseq r8, ip, r8, ror #14 │ │ │ │ - sbcseq r8, ip, ip, lsr r7 │ │ │ │ - sbcseq r8, ip, r8, lsl #14 │ │ │ │ - ldrsbeq r8, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r8, ip, r0, lsr #13 │ │ │ │ - sbcseq r8, ip, ip, ror #12 │ │ │ │ - sbcseq r8, ip, r0, asr #12 │ │ │ │ - sbcseq r8, ip, r0, lsl r6 │ │ │ │ - sbcseq r8, ip, r8, ror #11 │ │ │ │ - sbcseq r8, ip, r4, asr #11 │ │ │ │ - sbcseq r8, ip, r0, lsr #11 │ │ │ │ - sbcseq r8, ip, r0, lsl #11 │ │ │ │ - sbcseq r8, ip, r4, asr r5 │ │ │ │ - sbcseq r8, ip, r0, lsr r5 │ │ │ │ - sbcseq r8, ip, ip, lsl #10 │ │ │ │ - sbcseq r8, ip, r0, ror #9 │ │ │ │ - ldrheq r8, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r8, ip, r0, lsl #9 │ │ │ │ - sbcseq r8, ip, r4, asr r4 │ │ │ │ - sbcseq r8, ip, r4, lsr #8 │ │ │ │ - ldrsheq r8, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r8, ip, ip, asr #7 │ │ │ │ - sbcseq r8, ip, r0, lsr #7 │ │ │ │ - sbcseq r8, ip, r4, ror r3 │ │ │ │ - sbcseq r8, ip, r8, asr #6 │ │ │ │ - sbcseq r8, ip, r8, lsl r3 │ │ │ │ - sbcseq r8, ip, ip, ror #5 │ │ │ │ - sbcseq r8, ip, r0, asr #5 │ │ │ │ - smullseq r8, ip, r4, r2 │ │ │ │ - sbcseq r8, ip, ip, ror #4 │ │ │ │ - sbcseq r8, ip, r4, asr #4 │ │ │ │ - sbcseq r8, ip, ip, lsl r2 │ │ │ │ - sbcseq r8, ip, ip, ror #3 │ │ │ │ - sbcseq r8, ip, r8, asr #3 │ │ │ │ - smullseq r8, ip, ip, r1 │ │ │ │ - sbcseq r8, ip, r4, ror r1 │ │ │ │ - sbcseq r8, ip, r8, asr #2 │ │ │ │ - sbcseq r8, ip, r4, lsr #2 │ │ │ │ - sbcseq r8, ip, r0, lsl #2 │ │ │ │ - ldrsbeq r8, [ip], #12 │ │ │ │ - ldrheq r8, [ip], #0 │ │ │ │ - sbcseq r8, ip, r8, lsl #1 │ │ │ │ - sbcseq r8, ip, r4, asr r0 │ │ │ │ - sbcseq r8, ip, ip, lsl r0 │ │ │ │ - sbcseq r7, ip, ip, ror #31 │ │ │ │ - sbcseq r7, ip, ip, asr #31 │ │ │ │ - sbcseq r7, ip, ip, lsr #31 │ │ │ │ - sbcseq r7, ip, ip, ror pc │ │ │ │ - sbcseq r7, ip, r0, asr pc │ │ │ │ - sbcseq r7, ip, r4, lsr #30 │ │ │ │ - ldrsheq r7, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r7, ip, r0, asr #29 │ │ │ │ - smullseq r7, ip, r0, lr │ │ │ │ - sbcseq r7, ip, r4, ror #28 │ │ │ │ - sbcseq r7, ip, r8, lsr #28 │ │ │ │ - ldrsheq r7, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r7, ip, ip, asr #27 │ │ │ │ - smullseq r7, ip, r8, sp │ │ │ │ - sbcseq r7, ip, r8, ror #26 │ │ │ │ - sbcseq r7, ip, r0, asr #26 │ │ │ │ - sbcseq r7, ip, r8, lsl sp │ │ │ │ - ldrsheq r7, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r7, ip, ip, asr #25 │ │ │ │ - sbcseq r7, ip, r8, lsr #25 │ │ │ │ - sbcseq r7, ip, ip, ror ip │ │ │ │ - sbcseq r7, ip, r4, asr ip │ │ │ │ - sbcseq r7, ip, r0, lsr ip │ │ │ │ - sbcseq r7, ip, r8, lsl #24 │ │ │ │ - sbcseq r7, ip, r0, ror #23 │ │ │ │ - ldrheq r7, [ip], #184 @ 0xb8 │ │ │ │ - smullseq r7, ip, r4, fp │ │ │ │ - sbcseq r7, ip, r4, ror fp │ │ │ │ - sbcseq r7, ip, r4, asr fp │ │ │ │ - sbcseq r7, ip, r4, lsr fp │ │ │ │ - sbcseq r7, ip, r4, lsl fp │ │ │ │ - ldrsheq r7, [ip], #164 @ 0xa4 │ │ │ │ - ldrsbeq r7, [ip], #164 @ 0xa4 │ │ │ │ - ldrheq r7, [ip], #164 @ 0xa4 │ │ │ │ - smullseq r7, ip, r4, sl │ │ │ │ - sbcseq r7, ip, r8, ror #20 │ │ │ │ - sbcseq r7, ip, r8, lsr sl │ │ │ │ - sbcseq r7, ip, r0, lsl sl │ │ │ │ - sbcseq r7, ip, r0, ror #19 │ │ │ │ - ldrheq r7, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r7, ip, r8, lsl #19 │ │ │ │ - sbcseq r7, ip, r8, asr r9 │ │ │ │ - sbcseq r7, ip, r0, lsr r9 │ │ │ │ - sbcseq r7, ip, r0, lsl #18 │ │ │ │ - sbcseq r7, ip, ip, asr #17 │ │ │ │ - smullseq r7, ip, r8, r8 │ │ │ │ - sbcseq r7, ip, ip, ror #16 │ │ │ │ - sbcseq r7, ip, r0, asr #16 │ │ │ │ - sbcseq r7, ip, r8, lsl r8 │ │ │ │ - sbcseq r7, ip, ip, ror #15 │ │ │ │ - sbcseq r7, ip, r4, asr #15 │ │ │ │ - smullseq r7, ip, ip, r7 │ │ │ │ - sbcseq r7, ip, r8, ror r7 │ │ │ │ - sbcseq r7, ip, r4, asr r7 │ │ │ │ - sbcseq r7, ip, r0, lsr r7 │ │ │ │ - sbcseq r7, ip, r8, lsl #14 │ │ │ │ - sbcseq r7, ip, r0, ror #13 │ │ │ │ - ldrheq r7, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r7, ip, ip, lsl #13 │ │ │ │ - sbcseq r7, ip, r8, ror #12 │ │ │ │ - sbcseq r7, ip, r8, lsr r6 │ │ │ │ - sbcseq r7, ip, r0, lsl #12 │ │ │ │ - ldrheq r7, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r7, ip, r4, ror #10 │ │ │ │ - sbcseq r7, ip, r0, asr #10 │ │ │ │ - sbcseq r7, ip, ip, lsl r5 │ │ │ │ - ldrsheq r7, [ip], #72 @ 0x48 │ │ │ │ - ldrsbeq r7, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r7, ip, r4, lsr #9 │ │ │ │ - sbcseq r7, ip, r0, ror #8 │ │ │ │ - sbcseq r7, ip, r4, lsl r4 │ │ │ │ - ldrsbeq r7, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r7, ip, ip, lsr #7 │ │ │ │ - sbcseq r7, ip, r0, lsl #7 │ │ │ │ - sbcseq r7, ip, r0, ror #6 │ │ │ │ - sbcseq r7, ip, r8, lsr r3 │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ - ldrsheq r7, [ip], #32 │ │ │ │ - sbcseq r7, ip, ip, asr #5 │ │ │ │ - smullseq r7, ip, ip, r2 │ │ │ │ - sbcseq r7, ip, r8, ror r2 │ │ │ │ - sbcseq r7, ip, r4, lsr r2 │ │ │ │ - ldrsheq r7, [ip], #20 │ │ │ │ - sbcseq r7, ip, r4, asr #3 │ │ │ │ - smullseq r7, ip, r4, r1 │ │ │ │ - sbcseq r7, ip, r4, ror #2 │ │ │ │ - sbcseq r7, ip, r4, lsr r1 │ │ │ │ - sbcseq r7, ip, r4, lsl #2 │ │ │ │ - ldrsbeq r7, [ip], #4 │ │ │ │ - sbcseq r7, ip, r4, lsr #1 │ │ │ │ - sbcseq r7, ip, r4, ror r0 │ │ │ │ - sbcseq r7, ip, r4, asr #32 │ │ │ │ - sbcseq r7, ip, r4, lsl r0 │ │ │ │ - sbcseq r6, ip, r4, ror #31 │ │ │ │ - ldrheq r6, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r6, ip, r4, lsl #31 │ │ │ │ - sbcseq r6, ip, r4, asr pc │ │ │ │ - sbcseq r6, ip, r4, lsr #30 │ │ │ │ - ldrsheq r6, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r6, ip, r4, asr #29 │ │ │ │ - smullseq r6, ip, r4, lr │ │ │ │ - sbcseq r6, ip, r4, ror #28 │ │ │ │ - sbcseq r6, ip, r4, lsr lr │ │ │ │ - sbcseq r6, ip, r4, lsl #28 │ │ │ │ - ldrsbeq r6, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r6, ip, r4, lsr #27 │ │ │ │ - sbcseq r6, ip, r4, ror sp │ │ │ │ - sbcseq r6, ip, r4, asr #26 │ │ │ │ - sbcseq r6, ip, r4, lsl sp │ │ │ │ - sbcseq r6, ip, r4, ror #25 │ │ │ │ - ldrheq r6, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r6, ip, r4, lsl #25 │ │ │ │ - sbcseq r6, ip, r4, asr ip │ │ │ │ - sbcseq r6, ip, r4, lsr #24 │ │ │ │ - ldrsheq r6, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r6, ip, ip, asr #23 │ │ │ │ - sbcseq r6, ip, r4, lsr #23 │ │ │ │ - sbcseq r6, ip, r4, ror fp │ │ │ │ - sbcseq r6, ip, ip, asr #22 │ │ │ │ - sbcseq r6, ip, r8, lsr #22 │ │ │ │ - ldrsheq r6, [ip], #172 @ 0xac │ │ │ │ - ldrsbeq r6, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r6, ip, r4, lsl #21 │ │ │ │ - sbcseq r6, ip, r4, asr sl │ │ │ │ - sbcseq r6, ip, r4, lsr sl │ │ │ │ - ldrsheq r6, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r6, ip, r8, asr #19 │ │ │ │ - smullseq r6, ip, r4, r9 │ │ │ │ - sbcseq r6, ip, ip, asr r9 │ │ │ │ - sbcseq r6, ip, r4, lsr #18 │ │ │ │ - sbcseq r6, ip, ip, ror #17 │ │ │ │ - sbcseq r6, ip, r8, asr #17 │ │ │ │ - sbcseq r6, ip, r4, lsr #17 │ │ │ │ - sbcseq r6, ip, r0, lsl #17 │ │ │ │ - sbcseq r6, ip, ip, asr r8 │ │ │ │ - sbcseq r6, ip, r8, lsr r8 │ │ │ │ - sbcseq r6, ip, r4, lsl r8 │ │ │ │ - ldrsheq r6, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r6, ip, ip, asr #15 │ │ │ │ - sbcseq r6, ip, r8, lsr #15 │ │ │ │ - sbcseq r6, ip, r4, lsl #15 │ │ │ │ - sbcseq r6, ip, r0, ror #14 │ │ │ │ - sbcseq r6, ip, ip, lsr r7 │ │ │ │ - sbcseq r6, ip, r8, lsl r7 │ │ │ │ - ldrsheq r6, [ip], #100 @ 0x64 │ │ │ │ - ldrsbeq r6, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r6, ip, ip, lsr #13 │ │ │ │ - sbcseq r6, ip, r8, ror r6 │ │ │ │ - sbcseq r6, ip, r0, asr #12 │ │ │ │ - sbcseq r6, ip, ip, lsl #12 │ │ │ │ - ldrsbeq r6, [ip], #84 @ 0x54 │ │ │ │ - smullseq r6, ip, ip, r5 │ │ │ │ - sbcseq r6, ip, r8, ror #10 │ │ │ │ - sbcseq r6, ip, r8, lsr r5 │ │ │ │ - sbcseq r6, ip, r8, lsl #10 │ │ │ │ - sbcseq r6, ip, ip, asr #9 │ │ │ │ - smullseq r6, ip, ip, r4 │ │ │ │ - sbcseq r6, ip, ip, ror #8 │ │ │ │ - ldr r0, [pc, #-828] @ 46aa48 │ │ │ │ + sbcseq ip, ip, r0, ror r1 │ │ │ │ + sbcseq ip, ip, r4, lsr r1 │ │ │ │ + sbcseq fp, ip, r4, lsr #31 │ │ │ │ + sbcseq fp, ip, r4, lsl #28 │ │ │ │ + ldrheq fp, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq fp, ip, r0, lsr #22 │ │ │ │ + sbcseq fp, ip, r0, lsl #19 │ │ │ │ + sbcseq fp, ip, r8, lsr #16 │ │ │ │ + ldrheq ip, [ip], #0 │ │ │ │ + sbcseq fp, ip, ip, lsl pc │ │ │ │ + sbcseq fp, ip, r8, lsl #27 │ │ │ │ + sbcseq fp, ip, ip, lsr #24 │ │ │ │ + smullseq fp, ip, r8, sl │ │ │ │ + sbcseq fp, ip, r4, lsl #18 │ │ │ │ + sbcseq fp, ip, r0, lsr #15 │ │ │ │ + sbcseq ip, ip, ip, lsr #32 │ │ │ │ + sbcseq r9, ip, ip, asr #11 │ │ │ │ + sbcseq r9, ip, r4, lsl #11 │ │ │ │ + sbcseq r9, ip, r4, asr #10 │ │ │ │ + sbcseq r9, ip, r4, lsl #10 │ │ │ │ + sbcseq r9, ip, r4, asr #9 │ │ │ │ + smullseq r9, ip, ip, r4 │ │ │ │ + sbcseq r9, ip, r4, ror r4 │ │ │ │ + sbcseq r9, ip, ip, asr #8 │ │ │ │ + sbcseq r9, ip, r4, lsr #8 │ │ │ │ + ldrsheq r9, [ip], #60 @ 0x3c │ │ │ │ + ldrsbeq r9, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r9, ip, ip, lsr #7 │ │ │ │ + sbcseq r9, ip, r0, lsl #7 │ │ │ │ + sbcseq r9, ip, r4, asr r3 │ │ │ │ + sbcseq r9, ip, r8, lsr #6 │ │ │ │ + sbcseq r9, ip, r8, lsl #6 │ │ │ │ + sbcseq r9, ip, r0, ror #5 │ │ │ │ + ldrheq r9, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r9, ip, r8, lsl #5 │ │ │ │ + sbcseq r9, ip, r0, ror #4 │ │ │ │ + sbcseq r9, ip, ip, lsr r2 │ │ │ │ + sbcseq r9, ip, ip, lsl #4 │ │ │ │ + sbcseq r9, ip, r8, ror #3 │ │ │ │ + sbcseq r9, ip, r0, asr #3 │ │ │ │ + smullseq r9, ip, r8, r1 │ │ │ │ + sbcseq r9, ip, r0, ror r1 │ │ │ │ + sbcseq r9, ip, r8, asr #2 │ │ │ │ + sbcseq r9, ip, r8, lsl r1 │ │ │ │ + ldrsheq r9, [ip], #4 │ │ │ │ + sbcseq r9, ip, r4, asr #1 │ │ │ │ + smullseq r9, ip, r0, r0 │ │ │ │ + sbcseq r9, ip, r4, rrx │ │ │ │ + sbcseq r9, ip, r8, lsr r0 │ │ │ │ + sbcseq r9, ip, r4, lsl r0 │ │ │ │ + sbcseq r8, ip, r0, ror #31 │ │ │ │ + ldrheq r8, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r8, ip, ip, lsl #31 │ │ │ │ + sbcseq r8, ip, ip, ror #30 │ │ │ │ + sbcseq r8, ip, r0, asr #30 │ │ │ │ + sbcseq r8, ip, r4, lsl pc │ │ │ │ + sbcseq r8, ip, r8, ror #29 │ │ │ │ + sbcseq r8, ip, r0, asr #29 │ │ │ │ + smullseq r8, ip, r8, lr │ │ │ │ + sbcseq r8, ip, r0, ror lr │ │ │ │ + sbcseq r8, ip, r4, asr lr │ │ │ │ + ldrsbeq r8, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, ip, lsr #15 │ │ │ │ + sbcseq r8, ip, r4, lsl #15 │ │ │ │ + sbcseq r8, ip, ip, asr r7 │ │ │ │ + sbcseq r8, ip, r0, lsr r7 │ │ │ │ + ldrsheq r8, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r8, ip, r8, asr #13 │ │ │ │ + smullseq r8, ip, r4, r6 │ │ │ │ + sbcseq r8, ip, r0, ror #12 │ │ │ │ + sbcseq r8, ip, r4, lsr r6 │ │ │ │ + sbcseq r8, ip, r4, lsl #12 │ │ │ │ + ldrsbeq r8, [ip], #92 @ 0x5c │ │ │ │ + ldrheq r8, [ip], #88 @ 0x58 │ │ │ │ + smullseq r8, ip, r4, r5 │ │ │ │ + sbcseq r8, ip, r4, ror r5 │ │ │ │ + sbcseq r8, ip, r8, asr #10 │ │ │ │ + sbcseq r8, ip, r4, lsr #10 │ │ │ │ + sbcseq r8, ip, r0, lsl #10 │ │ │ │ + ldrsbeq r8, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r8, ip, r4, lsr #9 │ │ │ │ + sbcseq r8, ip, r4, ror r4 │ │ │ │ + sbcseq r8, ip, r8, asr #8 │ │ │ │ + sbcseq r8, ip, r8, lsl r4 │ │ │ │ + sbcseq r8, ip, ip, ror #7 │ │ │ │ + sbcseq r8, ip, r0, asr #7 │ │ │ │ + smullseq r8, ip, r4, r3 │ │ │ │ + sbcseq r8, ip, r8, ror #6 │ │ │ │ + sbcseq r8, ip, ip, lsr r3 │ │ │ │ + sbcseq r8, ip, ip, lsl #6 │ │ │ │ + sbcseq r8, ip, r0, ror #5 │ │ │ │ + ldrheq r8, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r8, ip, r8, lsl #5 │ │ │ │ + sbcseq r8, ip, r0, ror #4 │ │ │ │ + sbcseq r8, ip, r8, lsr r2 │ │ │ │ + sbcseq r8, ip, r0, lsl r2 │ │ │ │ + sbcseq r8, ip, r0, ror #3 │ │ │ │ + ldrheq r8, [ip], #28 │ │ │ │ + smullseq r8, ip, r0, r1 │ │ │ │ + sbcseq r8, ip, r8, ror #2 │ │ │ │ + sbcseq r8, ip, ip, lsr r1 │ │ │ │ + sbcseq r8, ip, r8, lsl r1 │ │ │ │ + ldrsheq r8, [ip], #4 │ │ │ │ + ldrsbeq r8, [ip], #0 │ │ │ │ + sbcseq r8, ip, r4, lsr #1 │ │ │ │ + sbcseq r8, ip, ip, ror r0 │ │ │ │ + sbcseq r8, ip, r8, asr #32 │ │ │ │ + sbcseq r8, ip, r0, lsl r0 │ │ │ │ + sbcseq r7, ip, r0, ror #31 │ │ │ │ + sbcseq r7, ip, r0, asr #31 │ │ │ │ + sbcseq r7, ip, r0, lsr #31 │ │ │ │ + sbcseq r7, ip, r0, ror pc │ │ │ │ + sbcseq r7, ip, r4, asr #30 │ │ │ │ + sbcseq r7, ip, r8, lsl pc │ │ │ │ + sbcseq r7, ip, r4, ror #29 │ │ │ │ + ldrheq r7, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r7, ip, r4, lsl #29 │ │ │ │ + sbcseq r7, ip, r8, asr lr │ │ │ │ + sbcseq r7, ip, ip, lsl lr │ │ │ │ + sbcseq r7, ip, r8, ror #27 │ │ │ │ + sbcseq r7, ip, r0, asr #27 │ │ │ │ + sbcseq r7, ip, ip, lsl #27 │ │ │ │ + sbcseq r7, ip, ip, asr sp │ │ │ │ + sbcseq r7, ip, r4, lsr sp │ │ │ │ + sbcseq r7, ip, ip, lsl #26 │ │ │ │ + sbcseq r7, ip, r8, ror #25 │ │ │ │ + sbcseq r7, ip, r0, asr #25 │ │ │ │ + smullseq r7, ip, ip, ip │ │ │ │ + sbcseq r7, ip, r0, ror ip │ │ │ │ + sbcseq r7, ip, r8, asr #24 │ │ │ │ + sbcseq r7, ip, r4, lsr #24 │ │ │ │ + ldrsheq r7, [ip], #188 @ 0xbc │ │ │ │ + ldrsbeq r7, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r7, ip, ip, lsr #23 │ │ │ │ + sbcseq r7, ip, r8, lsl #23 │ │ │ │ + sbcseq r7, ip, r8, ror #22 │ │ │ │ + sbcseq r7, ip, r8, asr #22 │ │ │ │ + sbcseq r7, ip, r8, lsr #22 │ │ │ │ + sbcseq r7, ip, r8, lsl #22 │ │ │ │ + sbcseq r7, ip, r8, ror #21 │ │ │ │ + sbcseq r7, ip, r8, asr #21 │ │ │ │ + sbcseq r7, ip, r8, lsr #21 │ │ │ │ + sbcseq r7, ip, r8, lsl #21 │ │ │ │ + sbcseq r7, ip, ip, asr sl │ │ │ │ + sbcseq r7, ip, ip, lsr #20 │ │ │ │ + sbcseq r7, ip, r4, lsl #20 │ │ │ │ + ldrsbeq r7, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r7, ip, ip, lsr #19 │ │ │ │ + sbcseq r7, ip, ip, ror r9 │ │ │ │ + sbcseq r7, ip, ip, asr #18 │ │ │ │ + sbcseq r7, ip, r4, lsr #18 │ │ │ │ + ldrsheq r7, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r7, ip, r0, asr #17 │ │ │ │ + sbcseq r7, ip, ip, lsl #17 │ │ │ │ + sbcseq r7, ip, r0, ror #16 │ │ │ │ + sbcseq r7, ip, r4, lsr r8 │ │ │ │ + sbcseq r7, ip, ip, lsl #16 │ │ │ │ + sbcseq r7, ip, r0, ror #15 │ │ │ │ + ldrheq r7, [ip], #120 @ 0x78 │ │ │ │ + smullseq r7, ip, r0, r7 │ │ │ │ + sbcseq r7, ip, ip, ror #14 │ │ │ │ + sbcseq r7, ip, r8, asr #14 │ │ │ │ + sbcseq r7, ip, r4, lsr #14 │ │ │ │ + ldrsheq r7, [ip], #108 @ 0x6c │ │ │ │ + ldrsbeq r7, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r7, ip, r4, lsr #13 │ │ │ │ + sbcseq r7, ip, r0, lsl #13 │ │ │ │ + sbcseq r7, ip, ip, asr r6 │ │ │ │ + sbcseq r7, ip, ip, lsr #12 │ │ │ │ + ldrsheq r7, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r7, ip, r8, lsr #11 │ │ │ │ + sbcseq r7, ip, r8, asr r5 │ │ │ │ + sbcseq r7, ip, r4, lsr r5 │ │ │ │ + sbcseq r7, ip, r0, lsl r5 │ │ │ │ + sbcseq r7, ip, ip, ror #9 │ │ │ │ + sbcseq r7, ip, r4, asr #9 │ │ │ │ + smullseq r7, ip, r8, r4 │ │ │ │ + sbcseq r7, ip, r4, asr r4 │ │ │ │ + sbcseq r7, ip, r8, lsl #8 │ │ │ │ + ldrsbeq r7, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r7, ip, r0, lsr #7 │ │ │ │ + sbcseq r7, ip, r4, ror r3 │ │ │ │ + sbcseq r7, ip, r4, asr r3 │ │ │ │ + sbcseq r7, ip, ip, lsr #6 │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + sbcseq r7, ip, r4, ror #5 │ │ │ │ + sbcseq r7, ip, r0, asr #5 │ │ │ │ + smullseq r7, ip, r0, r2 │ │ │ │ + sbcseq r7, ip, ip, ror #4 │ │ │ │ + sbcseq r7, ip, r8, lsr #4 │ │ │ │ + sbcseq r7, ip, r8, ror #3 │ │ │ │ + ldrheq r7, [ip], #24 │ │ │ │ + sbcseq r7, ip, r8, lsl #3 │ │ │ │ + sbcseq r7, ip, r8, asr r1 │ │ │ │ + sbcseq r7, ip, r8, lsr #2 │ │ │ │ + ldrsheq r7, [ip], #8 │ │ │ │ + sbcseq r7, ip, r8, asr #1 │ │ │ │ + smullseq r7, ip, r8, r0 │ │ │ │ + sbcseq r7, ip, r8, rrx │ │ │ │ + sbcseq r7, ip, r8, lsr r0 │ │ │ │ + sbcseq r7, ip, r8 │ │ │ │ + ldrsbeq r6, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r6, ip, r8, lsr #31 │ │ │ │ + sbcseq r6, ip, r8, ror pc │ │ │ │ + sbcseq r6, ip, r8, asr #30 │ │ │ │ + sbcseq r6, ip, r8, lsl pc │ │ │ │ + sbcseq r6, ip, r8, ror #29 │ │ │ │ + ldrheq r6, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r6, ip, r8, lsl #29 │ │ │ │ + sbcseq r6, ip, r8, asr lr │ │ │ │ + sbcseq r6, ip, r8, lsr #28 │ │ │ │ + ldrsheq r6, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r6, ip, r8, asr #27 │ │ │ │ + smullseq r6, ip, r8, sp │ │ │ │ + sbcseq r6, ip, r8, ror #26 │ │ │ │ + sbcseq r6, ip, r8, lsr sp │ │ │ │ + sbcseq r6, ip, r8, lsl #26 │ │ │ │ + ldrsbeq r6, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r6, ip, r8, lsr #25 │ │ │ │ + sbcseq r6, ip, r8, ror ip │ │ │ │ + sbcseq r6, ip, r8, asr #24 │ │ │ │ + sbcseq r6, ip, r8, lsl ip │ │ │ │ + sbcseq r6, ip, r8, ror #23 │ │ │ │ + sbcseq r6, ip, r0, asr #23 │ │ │ │ + smullseq r6, ip, r8, fp │ │ │ │ + sbcseq r6, ip, r8, ror #22 │ │ │ │ + sbcseq r6, ip, r0, asr #22 │ │ │ │ + sbcseq r6, ip, ip, lsl fp │ │ │ │ + ldrsheq r6, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r6, ip, r8, asr #21 │ │ │ │ + sbcseq r6, ip, r8, ror sl │ │ │ │ + sbcseq r6, ip, r8, asr #20 │ │ │ │ + sbcseq r6, ip, r8, lsr #20 │ │ │ │ + ldrsheq r6, [ip], #144 @ 0x90 │ │ │ │ + ldrheq r6, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r6, ip, r8, lsl #19 │ │ │ │ + sbcseq r6, ip, r0, asr r9 │ │ │ │ + sbcseq r6, ip, r8, lsl r9 │ │ │ │ + sbcseq r6, ip, r0, ror #17 │ │ │ │ + ldrheq r6, [ip], #140 @ 0x8c │ │ │ │ + smullseq r6, ip, r8, r8 │ │ │ │ + sbcseq r6, ip, r4, ror r8 │ │ │ │ + sbcseq r6, ip, r0, asr r8 │ │ │ │ + sbcseq r6, ip, ip, lsr #16 │ │ │ │ + sbcseq r6, ip, r8, lsl #16 │ │ │ │ + sbcseq r6, ip, r4, ror #15 │ │ │ │ + sbcseq r6, ip, r0, asr #15 │ │ │ │ + smullseq r6, ip, ip, r7 │ │ │ │ + sbcseq r6, ip, r8, ror r7 │ │ │ │ + sbcseq r6, ip, r4, asr r7 │ │ │ │ + sbcseq r6, ip, r0, lsr r7 │ │ │ │ + sbcseq r6, ip, ip, lsl #14 │ │ │ │ + sbcseq r6, ip, r8, ror #13 │ │ │ │ + sbcseq r6, ip, r4, asr #13 │ │ │ │ + sbcseq r6, ip, r0, lsr #13 │ │ │ │ + sbcseq r6, ip, ip, ror #12 │ │ │ │ + sbcseq r6, ip, r4, lsr r6 │ │ │ │ + sbcseq r6, ip, r0, lsl #12 │ │ │ │ + sbcseq r6, ip, r8, asr #11 │ │ │ │ + smullseq r6, ip, r0, r5 │ │ │ │ + sbcseq r6, ip, ip, asr r5 │ │ │ │ + sbcseq r6, ip, ip, lsr #10 │ │ │ │ + ldrsheq r6, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r6, ip, r0, asr #9 │ │ │ │ + smullseq r6, ip, r0, r4 │ │ │ │ + sbcseq r6, ip, r0, ror #8 │ │ │ │ + ldr r0, [pc, #-828] @ 46aa74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 46aa4c │ │ │ │ + ldr r0, [pc, #-836] @ 46aa78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 46aa50 │ │ │ │ + ldr r0, [pc, #-844] @ 46aa7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 46aa54 │ │ │ │ + ldr r0, [pc, #-852] @ 46aa80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 46aa58 │ │ │ │ + ldr r0, [pc, #-860] @ 46aa84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 46aa5c │ │ │ │ + ldr r0, [pc, #-868] @ 46aa88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 46aa60 │ │ │ │ + ldr r0, [pc, #-876] @ 46aa8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 46aa64 │ │ │ │ + ldr r0, [pc, #-884] @ 46aa90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 46aa68 │ │ │ │ + ldr r0, [pc, #-892] @ 46aa94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 46aa6c │ │ │ │ + ldr r0, [pc, #-900] @ 46aa98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 46aa70 │ │ │ │ + ldr r0, [pc, #-908] @ 46aa9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 46aa74 │ │ │ │ + ldr r0, [pc, #-916] @ 46aaa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 46aa78 │ │ │ │ + ldr r0, [pc, #-924] @ 46aaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 46aa7c │ │ │ │ + ldr r0, [pc, #-932] @ 46aaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 46aa80 │ │ │ │ + ldr r0, [pc, #-940] @ 46aaac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 46aa84 │ │ │ │ + ldr r0, [pc, #-948] @ 46aab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 46aa88 │ │ │ │ + ldr r0, [pc, #-956] @ 46aab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 46aa8c │ │ │ │ + ldr r0, [pc, #-964] @ 46aab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 46aa90 │ │ │ │ + ldr r0, [pc, #-972] @ 46aabc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 46aa94 │ │ │ │ + ldr r0, [pc, #-980] @ 46aac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 46aa98 │ │ │ │ + ldr r0, [pc, #-988] @ 46aac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 46aa9c │ │ │ │ + ldr r0, [pc, #-996] @ 46aac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 46aaa0 │ │ │ │ + ldr r0, [pc, #-1004] @ 46aacc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 46aaa4 │ │ │ │ + ldr r0, [pc, #-1012] @ 46aad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 46aaa8 │ │ │ │ + ldr r0, [pc, #-1020] @ 46aad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 46aaac │ │ │ │ + ldr r0, [pc, #-1028] @ 46aad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 46aab0 │ │ │ │ + ldr r0, [pc, #-1036] @ 46aadc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 46aab4 │ │ │ │ + ldr r0, [pc, #-1044] @ 46aae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 46aab8 │ │ │ │ + ldr r0, [pc, #-1052] @ 46aae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 46aabc │ │ │ │ + ldr r0, [pc, #-1060] @ 46aae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 46aac0 │ │ │ │ + ldr r0, [pc, #-1068] @ 46aaec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 46aac4 │ │ │ │ + ldr r0, [pc, #-1076] @ 46aaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 46aac8 │ │ │ │ + ldr r0, [pc, #-1084] @ 46aaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 46aacc │ │ │ │ + ldr r0, [pc, #-1092] @ 46aaf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 46aad0 │ │ │ │ + ldr r0, [pc, #-1100] @ 46aafc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 46aad4 │ │ │ │ + ldr r0, [pc, #-1108] @ 46ab00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 46aad8 │ │ │ │ + ldr r0, [pc, #-1116] @ 46ab04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 46aadc │ │ │ │ + ldr r0, [pc, #-1124] @ 46ab08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 46aae0 │ │ │ │ + ldr r0, [pc, #-1132] @ 46ab0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 46aae4 │ │ │ │ + ldr r0, [pc, #-1140] @ 46ab10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 46aae8 │ │ │ │ + ldr r0, [pc, #-1148] @ 46ab14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 46aaec │ │ │ │ + ldr r0, [pc, #-1156] @ 46ab18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 46aaf0 │ │ │ │ + ldr r0, [pc, #-1164] @ 46ab1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 46aaf4 │ │ │ │ + ldr r0, [pc, #-1172] @ 46ab20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 46aaf8 │ │ │ │ + ldr r0, [pc, #-1180] @ 46ab24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 46aafc │ │ │ │ + ldr r0, [pc, #-1188] @ 46ab28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 46ab00 │ │ │ │ + ldr r0, [pc, #-1196] @ 46ab2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 46ab04 │ │ │ │ + ldr r0, [pc, #-1204] @ 46ab30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 46ab08 │ │ │ │ + ldr r0, [pc, #-1212] @ 46ab34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 46ab0c │ │ │ │ + ldr r0, [pc, #-1220] @ 46ab38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 46ab10 │ │ │ │ + ldr r0, [pc, #-1228] @ 46ab3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 46ab14 │ │ │ │ + ldr r0, [pc, #-1236] @ 46ab40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 46ab18 │ │ │ │ + ldr r0, [pc, #-1244] @ 46ab44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 46ab1c │ │ │ │ + ldr r0, [pc, #-1252] @ 46ab48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 46ab20 │ │ │ │ + ldr r0, [pc, #-1260] @ 46ab4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 46ab24 │ │ │ │ + ldr r0, [pc, #-1268] @ 46ab50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 46ab28 │ │ │ │ + ldr r0, [pc, #-1276] @ 46ab54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 46ab2c │ │ │ │ + ldr r0, [pc, #-1284] @ 46ab58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 46ab30 │ │ │ │ + ldr r0, [pc, #-1292] @ 46ab5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 46ab34 │ │ │ │ + ldr r0, [pc, #-1300] @ 46ab60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 46ab38 │ │ │ │ + ldr r0, [pc, #-1308] @ 46ab64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 46ab3c │ │ │ │ + ldr r0, [pc, #-1316] @ 46ab68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 46ab40 │ │ │ │ + ldr r0, [pc, #-1324] @ 46ab6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 46ab44 │ │ │ │ + ldr r0, [pc, #-1332] @ 46ab70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 46ab48 │ │ │ │ + ldr r0, [pc, #-1340] @ 46ab74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 46ab4c │ │ │ │ + ldr r0, [pc, #-1348] @ 46ab78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 46ab50 │ │ │ │ + ldr r0, [pc, #-1356] @ 46ab7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 46ab54 │ │ │ │ + ldr r0, [pc, #-1364] @ 46ab80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 46ab58 │ │ │ │ + ldr r0, [pc, #-1372] @ 46ab84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 46ab5c │ │ │ │ + ldr r0, [pc, #-1380] @ 46ab88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 46ab60 │ │ │ │ + ldr r0, [pc, #-1388] @ 46ab8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 46ab64 │ │ │ │ + ldr r0, [pc, #-1396] @ 46ab90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 46ab68 │ │ │ │ + ldr r0, [pc, #-1404] @ 46ab94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 46ab6c │ │ │ │ + ldr r0, [pc, #-1412] @ 46ab98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 46ab70 │ │ │ │ + ldr r0, [pc, #-1420] @ 46ab9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 46ab74 │ │ │ │ + ldr r0, [pc, #-1428] @ 46aba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 46ab78 │ │ │ │ + ldr r0, [pc, #-1436] @ 46aba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 46ab7c │ │ │ │ + ldr r0, [pc, #-1444] @ 46aba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 46ab80 │ │ │ │ + ldr r0, [pc, #-1452] @ 46abac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 46ab84 │ │ │ │ + ldr r0, [pc, #-1460] @ 46abb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 46ab88 │ │ │ │ + ldr r0, [pc, #-1468] @ 46abb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 46ab8c │ │ │ │ + ldr r0, [pc, #-1476] @ 46abb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 46ab90 │ │ │ │ + ldr r0, [pc, #-1484] @ 46abbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 46ab94 │ │ │ │ + ldr r0, [pc, #-1492] @ 46abc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 46ab98 │ │ │ │ + ldr r0, [pc, #-1500] @ 46abc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 46ab9c │ │ │ │ + ldr r0, [pc, #-1508] @ 46abc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 46aba0 │ │ │ │ + ldr r0, [pc, #-1516] @ 46abcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 46aba4 │ │ │ │ + ldr r0, [pc, #-1524] @ 46abd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 46aba8 │ │ │ │ + ldr r0, [pc, #-1532] @ 46abd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 46abac │ │ │ │ + ldr r0, [pc, #-1540] @ 46abd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 46abb0 │ │ │ │ + ldr r0, [pc, #-1548] @ 46abdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 46abb4 │ │ │ │ + ldr r0, [pc, #-1556] @ 46abe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 46abb8 │ │ │ │ + ldr r0, [pc, #-1564] @ 46abe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 46abbc │ │ │ │ + ldr r0, [pc, #-1572] @ 46abe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 46abc0 │ │ │ │ + ldr r0, [pc, #-1580] @ 46abec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 46abc4 │ │ │ │ + ldr r0, [pc, #-1588] @ 46abf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 46abc8 │ │ │ │ + ldr r0, [pc, #-1596] @ 46abf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 46abcc │ │ │ │ + ldr r0, [pc, #-1604] @ 46abf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 46abd0 │ │ │ │ + ldr r0, [pc, #-1612] @ 46abfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 46abd4 │ │ │ │ + ldr r0, [pc, #-1620] @ 46ac00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 46abd8 │ │ │ │ + ldr r0, [pc, #-1628] @ 46ac04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 46abdc │ │ │ │ + ldr r0, [pc, #-1636] @ 46ac08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 46abe0 │ │ │ │ + ldr r0, [pc, #-1644] @ 46ac0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 46abe4 │ │ │ │ + ldr r0, [pc, #-1652] @ 46ac10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 46abe8 │ │ │ │ + ldr r0, [pc, #-1660] @ 46ac14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 46abec │ │ │ │ + ldr r0, [pc, #-1668] @ 46ac18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 46abf0 │ │ │ │ + ldr r0, [pc, #-1676] @ 46ac1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 46abf4 │ │ │ │ + ldr r0, [pc, #-1684] @ 46ac20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 46abf8 │ │ │ │ + ldr r0, [pc, #-1692] @ 46ac24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 46abfc │ │ │ │ + ldr r0, [pc, #-1700] @ 46ac28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 46ac00 │ │ │ │ + ldr r0, [pc, #-1708] @ 46ac2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 46ac04 │ │ │ │ + ldr r0, [pc, #-1716] @ 46ac30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 46ac08 │ │ │ │ + ldr r0, [pc, #-1724] @ 46ac34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 46ac0c │ │ │ │ + ldr r0, [pc, #-1732] @ 46ac38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 46ac10 │ │ │ │ + ldr r0, [pc, #-1740] @ 46ac3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 46ac14 │ │ │ │ + ldr r0, [pc, #-1748] @ 46ac40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 46ac18 │ │ │ │ + ldr r0, [pc, #-1756] @ 46ac44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 46ac1c │ │ │ │ + ldr r0, [pc, #-1764] @ 46ac48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 46ac20 │ │ │ │ + ldr r0, [pc, #-1772] @ 46ac4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 46ac24 │ │ │ │ + ldr r0, [pc, #-1780] @ 46ac50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 46ac28 │ │ │ │ + ldr r0, [pc, #-1788] @ 46ac54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 46ac2c │ │ │ │ + ldr r0, [pc, #-1796] @ 46ac58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 46ac30 │ │ │ │ + ldr r0, [pc, #-1804] @ 46ac5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 46ac34 │ │ │ │ + ldr r0, [pc, #-1812] @ 46ac60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 46ac38 │ │ │ │ + ldr r0, [pc, #-1820] @ 46ac64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 46ac3c │ │ │ │ + ldr r0, [pc, #-1828] @ 46ac68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 46ac40 │ │ │ │ + ldr r0, [pc, #-1836] @ 46ac6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 46ac44 │ │ │ │ + ldr r0, [pc, #-1844] @ 46ac70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 46ac48 │ │ │ │ + ldr r0, [pc, #-1852] @ 46ac74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 46ac4c │ │ │ │ + ldr r0, [pc, #-1860] @ 46ac78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 46ac50 │ │ │ │ + ldr r0, [pc, #-1868] @ 46ac7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 46ac54 │ │ │ │ + ldr r0, [pc, #-1876] @ 46ac80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 46ac58 │ │ │ │ + ldr r0, [pc, #-1884] @ 46ac84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 46ac5c │ │ │ │ + ldr r0, [pc, #-1892] @ 46ac88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 46ac60 │ │ │ │ + ldr r0, [pc, #-1900] @ 46ac8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 46ac64 │ │ │ │ + ldr r0, [pc, #-1908] @ 46ac90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 46ac68 │ │ │ │ + ldr r0, [pc, #-1916] @ 46ac94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 46ac6c │ │ │ │ + ldr r0, [pc, #-1924] @ 46ac98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 46ac70 │ │ │ │ + ldr r0, [pc, #-1932] @ 46ac9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 46ac74 │ │ │ │ + ldr r0, [pc, #-1940] @ 46aca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 46ac78 │ │ │ │ + ldr r0, [pc, #-1948] @ 46aca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 46ac7c │ │ │ │ + ldr r0, [pc, #-1956] @ 46aca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 46ac80 │ │ │ │ + ldr r0, [pc, #-1964] @ 46acac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 46ac84 │ │ │ │ + ldr r0, [pc, #-1972] @ 46acb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 46ac88 │ │ │ │ + ldr r0, [pc, #-1980] @ 46acb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 46ac8c │ │ │ │ + ldr r0, [pc, #-1988] @ 46acb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 46ac90 │ │ │ │ + ldr r0, [pc, #-1996] @ 46acbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 46ac94 │ │ │ │ + ldr r0, [pc, #-2004] @ 46acc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 46ac98 │ │ │ │ + ldr r0, [pc, #-2012] @ 46acc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 46ac9c │ │ │ │ + ldr r0, [pc, #-2020] @ 46acc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 46aca0 │ │ │ │ + ldr r0, [pc, #-2028] @ 46accc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 46aca4 │ │ │ │ + ldr r0, [pc, #-2036] @ 46acd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 46aca8 │ │ │ │ + ldr r0, [pc, #-2044] @ 46acd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 46acac │ │ │ │ + ldr r0, [pc, #-2052] @ 46acd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 46acb0 │ │ │ │ + ldr r0, [pc, #-2060] @ 46acdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 46acb4 │ │ │ │ + ldr r0, [pc, #-2068] @ 46ace0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 46acb8 │ │ │ │ + ldr r0, [pc, #-2076] @ 46ace4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 46acbc │ │ │ │ + ldr r0, [pc, #-2084] @ 46ace8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 46acc0 │ │ │ │ + ldr r0, [pc, #-2092] @ 46acec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 46acc4 │ │ │ │ + ldr r0, [pc, #-2100] @ 46acf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 46acc8 │ │ │ │ + ldr r0, [pc, #-2108] @ 46acf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 46accc │ │ │ │ + ldr r0, [pc, #-2116] @ 46acf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 46acd0 │ │ │ │ + ldr r0, [pc, #-2124] @ 46acfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 46acd4 │ │ │ │ + ldr r0, [pc, #-2132] @ 46ad00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 46acd8 │ │ │ │ + ldr r0, [pc, #-2140] @ 46ad04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 46acdc │ │ │ │ + ldr r0, [pc, #-2148] @ 46ad08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 46ace0 │ │ │ │ + ldr r0, [pc, #-2156] @ 46ad0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 46ace4 │ │ │ │ + ldr r0, [pc, #-2164] @ 46ad10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 46ace8 │ │ │ │ + ldr r0, [pc, #-2172] @ 46ad14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 46acec │ │ │ │ + ldr r0, [pc, #-2180] @ 46ad18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 46acf0 │ │ │ │ + ldr r0, [pc, #-2188] @ 46ad1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 46acf4 │ │ │ │ + ldr r0, [pc, #-2196] @ 46ad20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 46acf8 │ │ │ │ + ldr r0, [pc, #-2204] @ 46ad24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 46acfc │ │ │ │ + ldr r0, [pc, #-2212] @ 46ad28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 46ad00 │ │ │ │ + ldr r0, [pc, #-2220] @ 46ad2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 46ad04 │ │ │ │ + ldr r0, [pc, #-2228] @ 46ad30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 46ad08 │ │ │ │ + ldr r0, [pc, #-2236] @ 46ad34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 46ad0c │ │ │ │ + ldr r0, [pc, #-2244] @ 46ad38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 46ad10 │ │ │ │ + ldr r0, [pc, #-2252] @ 46ad3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 46ad14 │ │ │ │ + ldr r0, [pc, #-2260] @ 46ad40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 46ad18 │ │ │ │ + ldr r0, [pc, #-2268] @ 46ad44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 46ad1c │ │ │ │ + ldr r0, [pc, #-2276] @ 46ad48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 46ad20 │ │ │ │ + ldr r0, [pc, #-2284] @ 46ad4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 46ad24 │ │ │ │ + ldr r0, [pc, #-2292] @ 46ad50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 46ad28 │ │ │ │ + ldr r0, [pc, #-2300] @ 46ad54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 46ad2c │ │ │ │ + ldr r0, [pc, #-2308] @ 46ad58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 46ad30 │ │ │ │ + ldr r0, [pc, #-2316] @ 46ad5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 46ad34 │ │ │ │ + ldr r0, [pc, #-2324] @ 46ad60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 46ad38 │ │ │ │ + ldr r0, [pc, #-2332] @ 46ad64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 46ad3c │ │ │ │ + ldr r0, [pc, #-2340] @ 46ad68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 46ad40 │ │ │ │ + ldr r0, [pc, #-2348] @ 46ad6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 46ad44 │ │ │ │ + ldr r0, [pc, #-2356] @ 46ad70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 46ad48 │ │ │ │ + ldr r0, [pc, #-2364] @ 46ad74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 46ad4c │ │ │ │ + ldr r0, [pc, #-2372] @ 46ad78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 46ad50 │ │ │ │ + ldr r0, [pc, #-2380] @ 46ad7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 46ad54 │ │ │ │ + ldr r0, [pc, #-2388] @ 46ad80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 46ad58 │ │ │ │ + ldr r0, [pc, #-2396] @ 46ad84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 46ad5c │ │ │ │ + ldr r0, [pc, #-2404] @ 46ad88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 46ad60 │ │ │ │ + ldr r0, [pc, #-2412] @ 46ad8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 46ad64 │ │ │ │ + ldr r0, [pc, #-2420] @ 46ad90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 46ad68 │ │ │ │ + ldr r0, [pc, #-2428] @ 46ad94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 46ad6c │ │ │ │ + ldr r0, [pc, #-2436] @ 46ad98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 46ad70 │ │ │ │ + ldr r0, [pc, #-2444] @ 46ad9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 46ad74 │ │ │ │ + ldr r0, [pc, #-2452] @ 46ada0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 46ad78 │ │ │ │ + ldr r0, [pc, #-2460] @ 46ada4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 46c0a8 │ │ │ │ + ldr r0, [pc, #2440] @ 46c0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 46c0ac │ │ │ │ + ldr r0, [pc, #2432] @ 46c0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 46c0b0 │ │ │ │ + ldr r0, [pc, #2424] @ 46c0dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 46c0b4 │ │ │ │ + ldr r0, [pc, #2416] @ 46c0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 46c0b8 │ │ │ │ + ldr r0, [pc, #2408] @ 46c0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 46c0bc │ │ │ │ + ldr r0, [pc, #2400] @ 46c0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 46c0c0 │ │ │ │ + ldr r0, [pc, #2392] @ 46c0ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 46c0c4 │ │ │ │ + ldr r0, [pc, #2384] @ 46c0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 46c0c8 │ │ │ │ + ldr r0, [pc, #2376] @ 46c0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 46c0cc │ │ │ │ + ldr r0, [pc, #2368] @ 46c0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 46c0d0 │ │ │ │ + ldr r0, [pc, #2360] @ 46c0fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 46c0d4 │ │ │ │ + ldr r0, [pc, #2352] @ 46c100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 46c0d8 │ │ │ │ + ldr r0, [pc, #2344] @ 46c104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 46c0dc │ │ │ │ + ldr r0, [pc, #2336] @ 46c108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 46c0e0 │ │ │ │ + ldr r0, [pc, #2328] @ 46c10c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 46c0e4 │ │ │ │ + ldr r0, [pc, #2320] @ 46c110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 46c0e8 │ │ │ │ + ldr r0, [pc, #2312] @ 46c114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 46c0ec │ │ │ │ + ldr r0, [pc, #2304] @ 46c118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 46c0f0 │ │ │ │ + ldr r0, [pc, #2296] @ 46c11c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 46c0f4 │ │ │ │ + ldr r0, [pc, #2288] @ 46c120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 46c0f8 │ │ │ │ + ldr r0, [pc, #2280] @ 46c124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 46c0fc │ │ │ │ + ldr r0, [pc, #2272] @ 46c128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 46c100 │ │ │ │ + ldr r0, [pc, #2264] @ 46c12c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 46c104 │ │ │ │ + ldr r0, [pc, #2256] @ 46c130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 46c108 │ │ │ │ + ldr r0, [pc, #2248] @ 46c134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 46c10c │ │ │ │ + ldr r0, [pc, #2240] @ 46c138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 46c110 │ │ │ │ + ldr r0, [pc, #2232] @ 46c13c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 46c114 │ │ │ │ + ldr r0, [pc, #2224] @ 46c140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 46c118 │ │ │ │ + ldr r0, [pc, #2216] @ 46c144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 46c11c │ │ │ │ + ldr r0, [pc, #2208] @ 46c148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 46c120 │ │ │ │ + ldr r0, [pc, #2200] @ 46c14c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 46c124 │ │ │ │ + ldr r0, [pc, #2192] @ 46c150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 46c128 │ │ │ │ + ldr r0, [pc, #2184] @ 46c154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 46c12c │ │ │ │ + ldr r0, [pc, #2176] @ 46c158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 46c130 │ │ │ │ + ldr r0, [pc, #2168] @ 46c15c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 46c134 │ │ │ │ + ldr r0, [pc, #2160] @ 46c160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 46c138 │ │ │ │ + ldr r0, [pc, #2152] @ 46c164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 46c13c │ │ │ │ + ldr r0, [pc, #2144] @ 46c168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 46c140 │ │ │ │ + ldr r0, [pc, #2136] @ 46c16c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 46c144 │ │ │ │ + ldr r0, [pc, #2128] @ 46c170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 46c148 │ │ │ │ + ldr r0, [pc, #2120] @ 46c174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 46c14c │ │ │ │ + ldr r0, [pc, #2112] @ 46c178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 46c150 │ │ │ │ + ldr r0, [pc, #2104] @ 46c17c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 46c154 │ │ │ │ + ldr r0, [pc, #2096] @ 46c180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 46c158 │ │ │ │ + ldr r0, [pc, #2088] @ 46c184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 46c15c │ │ │ │ + ldr r0, [pc, #2080] @ 46c188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 46c160 │ │ │ │ + ldr r0, [pc, #2072] @ 46c18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 46c164 │ │ │ │ + ldr r0, [pc, #2064] @ 46c190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 46c168 │ │ │ │ + ldr r0, [pc, #2056] @ 46c194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 46c16c │ │ │ │ + ldr r0, [pc, #2048] @ 46c198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 46c170 │ │ │ │ + ldr r0, [pc, #2040] @ 46c19c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 46c174 │ │ │ │ + ldr r0, [pc, #2032] @ 46c1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 46c178 │ │ │ │ + ldr r0, [pc, #2024] @ 46c1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 46c17c │ │ │ │ + ldr r0, [pc, #2016] @ 46c1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 46c180 │ │ │ │ + ldr r0, [pc, #2008] @ 46c1ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 46c184 │ │ │ │ + ldr r0, [pc, #2000] @ 46c1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 46c188 │ │ │ │ + ldr r0, [pc, #1992] @ 46c1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 46c18c │ │ │ │ + ldr r0, [pc, #1984] @ 46c1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 46c190 │ │ │ │ + ldr r0, [pc, #1976] @ 46c1bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 46c194 │ │ │ │ + ldr r0, [pc, #1968] @ 46c1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 46c198 │ │ │ │ + ldr r0, [pc, #1960] @ 46c1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 46c19c │ │ │ │ + ldr r0, [pc, #1952] @ 46c1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 46c1a0 │ │ │ │ + ldr r0, [pc, #1944] @ 46c1cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 46c1a4 │ │ │ │ + ldr r0, [pc, #1936] @ 46c1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 46c1a8 │ │ │ │ + ldr r0, [pc, #1928] @ 46c1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 46c1ac │ │ │ │ + ldr r0, [pc, #1920] @ 46c1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 46c1b0 │ │ │ │ + ldr r0, [pc, #1912] @ 46c1dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 46c1b4 │ │ │ │ + ldr r0, [pc, #1904] @ 46c1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 46c1b8 │ │ │ │ + ldr r0, [pc, #1896] @ 46c1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 46c1bc │ │ │ │ + ldr r0, [pc, #1888] @ 46c1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 46c1c0 │ │ │ │ + ldr r0, [pc, #1880] @ 46c1ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 46c1c4 │ │ │ │ + ldr r0, [pc, #1872] @ 46c1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 46c1c8 │ │ │ │ + ldr r0, [pc, #1864] @ 46c1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 46c1cc │ │ │ │ + ldr r0, [pc, #1856] @ 46c1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 46c1d0 │ │ │ │ + ldr r0, [pc, #1848] @ 46c1fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 46c1d4 │ │ │ │ + ldr r0, [pc, #1840] @ 46c200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 46c1d8 │ │ │ │ + ldr r0, [pc, #1832] @ 46c204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 46c1dc │ │ │ │ + ldr r0, [pc, #1824] @ 46c208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 46c1e0 │ │ │ │ + ldr r0, [pc, #1816] @ 46c20c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 46c1e4 │ │ │ │ + ldr r0, [pc, #1808] @ 46c210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 46c1e8 │ │ │ │ + ldr r0, [pc, #1800] @ 46c214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 46c1ec │ │ │ │ + ldr r0, [pc, #1792] @ 46c218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 46c1f0 │ │ │ │ + ldr r0, [pc, #1784] @ 46c21c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 46c1f4 │ │ │ │ + ldr r0, [pc, #1776] @ 46c220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 46c1f8 │ │ │ │ + ldr r0, [pc, #1768] @ 46c224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 46c1fc │ │ │ │ + ldr r0, [pc, #1760] @ 46c228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 46c200 │ │ │ │ + ldr r0, [pc, #1752] @ 46c22c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 46c204 │ │ │ │ + ldr r0, [pc, #1744] @ 46c230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 46c208 │ │ │ │ + ldr r0, [pc, #1736] @ 46c234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 46c20c │ │ │ │ + ldr r0, [pc, #1728] @ 46c238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 46c210 │ │ │ │ + ldr r0, [pc, #1720] @ 46c23c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 46c214 │ │ │ │ + ldr r0, [pc, #1712] @ 46c240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 46c218 │ │ │ │ + ldr r0, [pc, #1704] @ 46c244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 46c21c │ │ │ │ + ldr r0, [pc, #1696] @ 46c248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 46c220 │ │ │ │ + ldr r0, [pc, #1688] @ 46c24c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 46c224 │ │ │ │ + ldr r0, [pc, #1680] @ 46c250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 46c228 │ │ │ │ + ldr r0, [pc, #1672] @ 46c254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 46c22c │ │ │ │ + ldr r0, [pc, #1664] @ 46c258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 46c230 │ │ │ │ + ldr r0, [pc, #1656] @ 46c25c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 46c234 │ │ │ │ + ldr r0, [pc, #1648] @ 46c260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 46c238 │ │ │ │ + ldr r0, [pc, #1640] @ 46c264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 46c23c │ │ │ │ + ldr r0, [pc, #1632] @ 46c268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 46c240 │ │ │ │ + ldr r0, [pc, #1624] @ 46c26c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 46c244 │ │ │ │ + ldr r0, [pc, #1616] @ 46c270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 46c248 │ │ │ │ + ldr r0, [pc, #1608] @ 46c274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 46c24c │ │ │ │ + ldr r0, [pc, #1600] @ 46c278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 46c250 │ │ │ │ + ldr r0, [pc, #1592] @ 46c27c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 46c254 │ │ │ │ + ldr r0, [pc, #1584] @ 46c280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 46c258 │ │ │ │ + ldr r0, [pc, #1576] @ 46c284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 46c25c │ │ │ │ + ldr r0, [pc, #1568] @ 46c288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 46c260 │ │ │ │ + ldr r0, [pc, #1560] @ 46c28c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 46c264 │ │ │ │ + ldr r0, [pc, #1552] @ 46c290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 46c268 │ │ │ │ + ldr r0, [pc, #1544] @ 46c294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 46c26c │ │ │ │ + ldr r0, [pc, #1536] @ 46c298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 46c270 │ │ │ │ + ldr r0, [pc, #1528] @ 46c29c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 46c274 │ │ │ │ + ldr r0, [pc, #1520] @ 46c2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 46c278 │ │ │ │ + ldr r0, [pc, #1512] @ 46c2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 46c27c │ │ │ │ + ldr r0, [pc, #1504] @ 46c2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 46c280 │ │ │ │ + ldr r0, [pc, #1496] @ 46c2ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 46c284 │ │ │ │ + ldr r0, [pc, #1488] @ 46c2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 46c288 │ │ │ │ + ldr r0, [pc, #1480] @ 46c2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 46c28c │ │ │ │ + ldr r0, [pc, #1472] @ 46c2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 46c290 │ │ │ │ + ldr r0, [pc, #1464] @ 46c2bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 46c294 │ │ │ │ + ldr r0, [pc, #1456] @ 46c2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 46c298 │ │ │ │ + ldr r0, [pc, #1448] @ 46c2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 46c29c │ │ │ │ + ldr r0, [pc, #1440] @ 46c2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 46c2a0 │ │ │ │ + ldr r0, [pc, #1432] @ 46c2cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 46c2a4 │ │ │ │ + ldr r0, [pc, #1424] @ 46c2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 46c2a8 │ │ │ │ + ldr r0, [pc, #1416] @ 46c2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 46c2ac │ │ │ │ + ldr r0, [pc, #1408] @ 46c2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 46c2b0 │ │ │ │ + ldr r0, [pc, #1400] @ 46c2dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 46c2b4 │ │ │ │ + ldr r0, [pc, #1392] @ 46c2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 46c2b8 │ │ │ │ + ldr r0, [pc, #1384] @ 46c2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 46c2bc │ │ │ │ + ldr r0, [pc, #1376] @ 46c2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 46c2c0 │ │ │ │ + ldr r0, [pc, #1368] @ 46c2ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 46c2c4 │ │ │ │ + ldr r0, [pc, #1360] @ 46c2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 46c2c8 │ │ │ │ + ldr r0, [pc, #1352] @ 46c2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 46c2cc │ │ │ │ + ldr r0, [pc, #1344] @ 46c2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 46c2d0 │ │ │ │ + ldr r0, [pc, #1336] @ 46c2fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 46c2d4 │ │ │ │ + ldr r0, [pc, #1328] @ 46c300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 46c2d8 │ │ │ │ + ldr r0, [pc, #1320] @ 46c304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 46c2dc │ │ │ │ + ldr r0, [pc, #1312] @ 46c308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 46c2e0 │ │ │ │ + ldr r0, [pc, #1304] @ 46c30c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 46c2e4 │ │ │ │ + ldr r0, [pc, #1296] @ 46c310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 46c2e8 │ │ │ │ + ldr r0, [pc, #1288] @ 46c314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 46c2ec │ │ │ │ + ldr r0, [pc, #1280] @ 46c318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 46c2f0 │ │ │ │ + ldr r0, [pc, #1272] @ 46c31c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 46c2f4 │ │ │ │ + ldr r0, [pc, #1264] @ 46c320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 46c2f8 │ │ │ │ + ldr r0, [pc, #1256] @ 46c324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 46c2fc │ │ │ │ + ldr r0, [pc, #1248] @ 46c328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 46c300 │ │ │ │ + ldr r0, [pc, #1240] @ 46c32c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 46c304 │ │ │ │ + ldr r0, [pc, #1232] @ 46c330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 46c308 │ │ │ │ + ldr r0, [pc, #1224] @ 46c334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 46c30c │ │ │ │ + ldr r0, [pc, #1216] @ 46c338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 46c310 │ │ │ │ + ldr r0, [pc, #1208] @ 46c33c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 46c314 │ │ │ │ + ldr r0, [pc, #1200] @ 46c340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 46c318 │ │ │ │ + ldr r0, [pc, #1192] @ 46c344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 46c31c │ │ │ │ + ldr r0, [pc, #1184] @ 46c348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 46c320 │ │ │ │ + ldr r0, [pc, #1176] @ 46c34c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 46c324 │ │ │ │ + ldr r0, [pc, #1168] @ 46c350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 46c328 │ │ │ │ + ldr r0, [pc, #1160] @ 46c354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 46c32c │ │ │ │ + ldr r0, [pc, #1152] @ 46c358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 46c330 │ │ │ │ + ldr r0, [pc, #1144] @ 46c35c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 46c334 │ │ │ │ + ldr r0, [pc, #1136] @ 46c360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 46c338 │ │ │ │ + ldr r0, [pc, #1128] @ 46c364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 46c33c │ │ │ │ + ldr r0, [pc, #1120] @ 46c368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 46c340 │ │ │ │ + ldr r0, [pc, #1112] @ 46c36c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 46c344 │ │ │ │ + ldr r0, [pc, #1104] @ 46c370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 46c348 │ │ │ │ + ldr r0, [pc, #1096] @ 46c374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 46c34c │ │ │ │ + ldr r0, [pc, #1088] @ 46c378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 46c350 │ │ │ │ + ldr r0, [pc, #1080] @ 46c37c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 46c354 │ │ │ │ + ldr r0, [pc, #1072] @ 46c380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 46c358 │ │ │ │ + ldr r0, [pc, #1064] @ 46c384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 46c35c │ │ │ │ + ldr r0, [pc, #1056] @ 46c388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 46c360 │ │ │ │ + ldr r0, [pc, #1048] @ 46c38c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 46c364 │ │ │ │ + ldr r0, [pc, #1040] @ 46c390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 46c368 │ │ │ │ + ldr r0, [pc, #1032] @ 46c394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 46c36c │ │ │ │ + ldr r0, [pc, #1024] @ 46c398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 46c370 │ │ │ │ + ldr r0, [pc, #1016] @ 46c39c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 46c374 │ │ │ │ + ldr r0, [pc, #1008] @ 46c3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 46c378 │ │ │ │ + ldr r0, [pc, #1000] @ 46c3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 46c37c │ │ │ │ + ldr r0, [pc, #992] @ 46c3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 46c380 │ │ │ │ + ldr r0, [pc, #984] @ 46c3ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 46c384 │ │ │ │ + ldr r0, [pc, #976] @ 46c3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 46c388 │ │ │ │ + ldr r0, [pc, #968] @ 46c3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 46c38c │ │ │ │ + ldr r0, [pc, #960] @ 46c3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 46c390 │ │ │ │ + ldr r0, [pc, #952] @ 46c3bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 46c394 │ │ │ │ + ldr r0, [pc, #944] @ 46c3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 46c398 │ │ │ │ + ldr r0, [pc, #936] @ 46c3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 46c39c │ │ │ │ + ldr r0, [pc, #928] @ 46c3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 46c3a0 │ │ │ │ + ldr r0, [pc, #920] @ 46c3cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 46c3a4 │ │ │ │ + ldr r0, [pc, #912] @ 46c3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 46c3a8 │ │ │ │ + ldr r0, [pc, #904] @ 46c3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 46c3ac │ │ │ │ + ldr r0, [pc, #896] @ 46c3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 46c3b0 │ │ │ │ + ldr r0, [pc, #888] @ 46c3dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 46c3b4 │ │ │ │ + ldr r0, [pc, #880] @ 46c3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 46c3b8 │ │ │ │ + ldr r0, [pc, #872] @ 46c3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 46c3bc │ │ │ │ + ldr r0, [pc, #864] @ 46c3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 46c3c0 │ │ │ │ + ldr r0, [pc, #856] @ 46c3ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 46c3c4 │ │ │ │ + ldr r0, [pc, #848] @ 46c3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 46c3c8 │ │ │ │ + ldr r0, [pc, #840] @ 46c3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 46c3cc │ │ │ │ + ldr r0, [pc, #832] @ 46c3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 46c3d0 │ │ │ │ + ldr r0, [pc, #824] @ 46c3fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 46c3d4 │ │ │ │ + ldr r0, [pc, #816] @ 46c400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r6, ip, r4, asr #8 │ │ │ │ - sbcseq r6, ip, ip, lsl r4 │ │ │ │ - ldrsheq r6, [ip], #56 @ 0x38 │ │ │ │ - ldrsbeq r6, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r6, ip, r0, asr #7 │ │ │ │ - smullseq r6, ip, r4, r3 │ │ │ │ - sbcseq r6, ip, r4, ror #6 │ │ │ │ - sbcseq r6, ip, r4, lsr r3 │ │ │ │ - sbcseq r6, ip, r8, lsl #6 │ │ │ │ - ldrsbeq r6, [ip], #44 @ 0x2c │ │ │ │ - ldrheq r6, [ip], #32 │ │ │ │ - sbcseq r6, ip, r4, lsl #5 │ │ │ │ - sbcseq r6, ip, r8, asr r2 │ │ │ │ - sbcseq r6, ip, r0, lsr r2 │ │ │ │ - sbcseq r6, ip, r8, lsl #4 │ │ │ │ - sbcseq r6, ip, r0, ror #3 │ │ │ │ - ldrheq r6, [ip], #20 │ │ │ │ - sbcseq r6, ip, r4, lsl #3 │ │ │ │ - sbcseq r6, ip, r4, asr r1 │ │ │ │ - sbcseq r6, ip, r0, lsr #2 │ │ │ │ - sbcseq r6, ip, ip, ror #1 │ │ │ │ - ldrheq r6, [ip], #12 │ │ │ │ - smullseq r6, ip, r0, r0 │ │ │ │ - sbcseq r6, ip, r0, rrx │ │ │ │ - sbcseq r6, ip, r4, lsr r0 │ │ │ │ - sbcseq r5, ip, r4, lsr #28 │ │ │ │ - ldrsbeq r5, [ip], #188 @ 0xbc │ │ │ │ - ldrsheq r5, [ip], #240 @ 0xf0 │ │ │ │ - ldrsbeq r5, [ip], #220 @ 0xdc │ │ │ │ - smullseq r5, ip, r8, fp │ │ │ │ - sbcseq r5, ip, ip, lsr #31 │ │ │ │ - smullseq r5, ip, r4, sp │ │ │ │ - sbcseq r5, ip, r4, asr fp │ │ │ │ - sbcseq r5, ip, r8, ror #30 │ │ │ │ - sbcseq r5, ip, ip, asr #26 │ │ │ │ - sbcseq r5, ip, r0, lsl fp │ │ │ │ - sbcseq r5, ip, r4, lsr #30 │ │ │ │ - sbcseq r5, ip, r4, lsl #26 │ │ │ │ - sbcseq r5, ip, ip, asr #21 │ │ │ │ - sbcseq r5, ip, r0, ror #29 │ │ │ │ - ldrheq r5, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r5, ip, r8, lsl #21 │ │ │ │ - smullseq r5, ip, ip, lr │ │ │ │ - sbcseq r5, ip, r4, ror ip │ │ │ │ - sbcseq r5, ip, r4, asr #20 │ │ │ │ - sbcseq r5, ip, r8, asr lr │ │ │ │ - sbcseq r5, ip, ip, lsr #24 │ │ │ │ - sbcseq r5, ip, r0, lsl #20 │ │ │ │ - sbcseq r5, ip, r4, lsl lr │ │ │ │ - sbcseq r5, ip, r4, ror #23 │ │ │ │ - ldrheq r5, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r6, ip, r8, lsr r4 │ │ │ │ + sbcseq r6, ip, r0, lsl r4 │ │ │ │ + sbcseq r6, ip, ip, ror #7 │ │ │ │ + ldrsbeq r6, [ip], #48 @ 0x30 │ │ │ │ + ldrheq r6, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r6, ip, r8, lsl #7 │ │ │ │ + sbcseq r6, ip, r8, asr r3 │ │ │ │ + sbcseq r6, ip, r8, lsr #6 │ │ │ │ + ldrsheq r6, [ip], #44 @ 0x2c │ │ │ │ + ldrsbeq r6, [ip], #32 │ │ │ │ + sbcseq r6, ip, r4, lsr #5 │ │ │ │ + sbcseq r6, ip, r8, ror r2 │ │ │ │ + sbcseq r6, ip, ip, asr #4 │ │ │ │ + sbcseq r6, ip, r4, lsr #4 │ │ │ │ + ldrsheq r6, [ip], #28 │ │ │ │ + ldrsbeq r6, [ip], #20 │ │ │ │ + sbcseq r6, ip, r8, lsr #3 │ │ │ │ + sbcseq r6, ip, r8, ror r1 │ │ │ │ + sbcseq r6, ip, r8, asr #2 │ │ │ │ + sbcseq r6, ip, r4, lsl r1 │ │ │ │ + sbcseq r6, ip, r0, ror #1 │ │ │ │ + ldrheq r6, [ip], #0 │ │ │ │ + sbcseq r6, ip, r4, lsl #1 │ │ │ │ + sbcseq r6, ip, r4, asr r0 │ │ │ │ + sbcseq r6, ip, r8, lsr #32 │ │ │ │ + sbcseq r5, ip, r8, lsl lr │ │ │ │ + ldrsbeq r5, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r5, ip, r4, ror #31 │ │ │ │ ldrsbeq r5, [ip], #208 @ 0xd0 │ │ │ │ - smullseq r5, ip, ip, fp │ │ │ │ - sbcseq r5, ip, r8, ror r9 │ │ │ │ - sbcseq r5, ip, ip, lsl #27 │ │ │ │ - sbcseq r5, ip, r4, asr fp │ │ │ │ - sbcseq r5, ip, r4, lsr r9 │ │ │ │ - sbcseq r5, ip, r8, asr #26 │ │ │ │ - sbcseq r5, ip, ip, lsl #22 │ │ │ │ - ldrsheq r5, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r5, ip, r4, lsl #26 │ │ │ │ - sbcseq r5, ip, r4, asr #21 │ │ │ │ - sbcseq r5, ip, ip, lsr #17 │ │ │ │ - sbcseq r5, ip, r0, asr #25 │ │ │ │ + sbcseq r5, ip, ip, lsl #23 │ │ │ │ + sbcseq r5, ip, r0, lsr #31 │ │ │ │ + sbcseq r5, ip, r8, lsl #27 │ │ │ │ + sbcseq r5, ip, r8, asr #22 │ │ │ │ + sbcseq r5, ip, ip, asr pc │ │ │ │ + sbcseq r5, ip, r0, asr #26 │ │ │ │ + sbcseq r5, ip, r4, lsl #22 │ │ │ │ + sbcseq r5, ip, r8, lsl pc │ │ │ │ + ldrsheq r5, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r5, ip, r0, asr #21 │ │ │ │ + ldrsbeq r5, [ip], #228 @ 0xe4 │ │ │ │ + ldrheq r5, [ip], #192 @ 0xc0 │ │ │ │ sbcseq r5, ip, ip, ror sl │ │ │ │ - sbcseq r5, ip, r8, ror #16 │ │ │ │ - sbcseq r5, ip, ip, ror ip │ │ │ │ - sbcseq r5, ip, r4, lsr sl │ │ │ │ - sbcseq r5, ip, r4, lsr #16 │ │ │ │ - sbcseq r5, ip, r8, lsr ip │ │ │ │ - sbcseq r5, ip, ip, ror #19 │ │ │ │ - sbcseq r5, ip, r0, ror #15 │ │ │ │ - ldrheq r5, [ip], #120 @ 0x78 │ │ │ │ - smullseq r5, ip, r0, r7 │ │ │ │ - sbcseq r5, ip, r4, ror #14 │ │ │ │ - sbcseq r5, ip, ip, lsr #14 │ │ │ │ - ldrsheq r5, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r5, ip, r4, asr #13 │ │ │ │ - sbcseq r5, ip, ip, lsl #13 │ │ │ │ - sbcseq r5, ip, r4, ror #12 │ │ │ │ - sbcseq r5, ip, r4, asr #12 │ │ │ │ - sbcseq r5, ip, ip, lsl r6 │ │ │ │ - ldrsheq r5, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r5, ip, r8, asr #11 │ │ │ │ - sbcseq r5, ip, r0, lsr #11 │ │ │ │ - sbcseq r5, ip, r0, lsl #11 │ │ │ │ - sbcseq r5, ip, ip, asr r5 │ │ │ │ - sbcseq r5, ip, r0, lsr r5 │ │ │ │ - sbcseq r5, ip, r4, lsl #10 │ │ │ │ - ldrsbeq r5, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r5, ip, r0, lsr #9 │ │ │ │ - sbcseq r5, ip, r4, ror r4 │ │ │ │ - sbcseq r5, ip, ip, asr #8 │ │ │ │ - sbcseq r5, ip, r0, lsr #8 │ │ │ │ - ldrsheq r5, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r5, ip, r8, asr #7 │ │ │ │ - smullseq r5, ip, ip, r3 │ │ │ │ - sbcseq r5, ip, r4, ror r3 │ │ │ │ - sbcseq r5, ip, ip, asr #6 │ │ │ │ - sbcseq r5, ip, r0, lsr #6 │ │ │ │ - ldrsheq r5, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r5, ip, r4, asr #5 │ │ │ │ - smullseq r5, ip, r8, r2 │ │ │ │ - sbcseq r5, ip, r8, ror #4 │ │ │ │ - sbcseq r5, ip, r8, lsr #4 │ │ │ │ - ldrsheq r5, [ip], #28 │ │ │ │ - sbcseq r5, ip, r0, ror r1 │ │ │ │ - sbcseq r5, ip, r4, asr #3 │ │ │ │ - sbcseq r5, ip, r8, lsr r1 │ │ │ │ - sbcseq r5, ip, ip, lsl #3 │ │ │ │ - sbcseq r5, ip, r0, lsl #2 │ │ │ │ - sbcseq r5, ip, r4, asr r1 │ │ │ │ - sbcseq r5, ip, r8, asr #1 │ │ │ │ - smullseq r5, ip, r8, r0 │ │ │ │ - sbcseq r4, ip, r8, ror #30 │ │ │ │ - sbcseq r5, ip, ip, asr r0 │ │ │ │ - sbcseq r4, ip, r8, lsr #30 │ │ │ │ - sbcseq r5, ip, r0, lsr #32 │ │ │ │ + smullseq r5, ip, r0, lr │ │ │ │ + sbcseq r5, ip, r8, ror #24 │ │ │ │ + sbcseq r5, ip, r8, lsr sl │ │ │ │ + sbcseq r5, ip, ip, asr #28 │ │ │ │ + sbcseq r5, ip, r0, lsr #24 │ │ │ │ + ldrsheq r5, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r5, ip, r8, lsl #28 │ │ │ │ + ldrsbeq r5, [ip], #184 @ 0xb8 │ │ │ │ + ldrheq r5, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r5, ip, r4, asr #27 │ │ │ │ + smullseq r5, ip, r0, fp │ │ │ │ + sbcseq r5, ip, ip, ror #18 │ │ │ │ + sbcseq r5, ip, r0, lsl #27 │ │ │ │ + sbcseq r5, ip, r8, asr #22 │ │ │ │ + sbcseq r5, ip, r8, lsr #18 │ │ │ │ + sbcseq r5, ip, ip, lsr sp │ │ │ │ + sbcseq r5, ip, r0, lsl #22 │ │ │ │ + sbcseq r5, ip, r4, ror #17 │ │ │ │ + ldrsheq r5, [ip], #200 @ 0xc8 │ │ │ │ + ldrheq r5, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r5, ip, r0, lsr #17 │ │ │ │ + ldrheq r5, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r5, ip, r0, ror sl │ │ │ │ + sbcseq r5, ip, ip, asr r8 │ │ │ │ + sbcseq r5, ip, r0, ror ip │ │ │ │ + sbcseq r5, ip, r8, lsr #20 │ │ │ │ + sbcseq r5, ip, r8, lsl r8 │ │ │ │ + sbcseq r5, ip, ip, lsr #24 │ │ │ │ + sbcseq r5, ip, r0, ror #19 │ │ │ │ + ldrsbeq r5, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r5, ip, ip, lsr #15 │ │ │ │ + sbcseq r5, ip, r4, lsl #15 │ │ │ │ + sbcseq r5, ip, r8, asr r7 │ │ │ │ + sbcseq r5, ip, r0, lsr #14 │ │ │ │ + sbcseq r5, ip, r4, ror #13 │ │ │ │ + ldrheq r5, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r5, ip, r0, lsl #13 │ │ │ │ + sbcseq r5, ip, r8, asr r6 │ │ │ │ + sbcseq r5, ip, r8, lsr r6 │ │ │ │ + sbcseq r5, ip, r0, lsl r6 │ │ │ │ + sbcseq r5, ip, r8, ror #11 │ │ │ │ + ldrheq r5, [ip], #92 @ 0x5c │ │ │ │ + smullseq r5, ip, r4, r5 │ │ │ │ + sbcseq r5, ip, r4, ror r5 │ │ │ │ + sbcseq r5, ip, r0, asr r5 │ │ │ │ + sbcseq r5, ip, r4, lsr #10 │ │ │ │ + ldrsheq r5, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r5, ip, ip, asr #9 │ │ │ │ + smullseq r5, ip, r4, r4 │ │ │ │ + sbcseq r5, ip, r8, ror #8 │ │ │ │ + sbcseq r5, ip, r0, asr #8 │ │ │ │ + sbcseq r5, ip, r4, lsl r4 │ │ │ │ + sbcseq r5, ip, r8, ror #7 │ │ │ │ + ldrheq r5, [ip], #60 @ 0x3c │ │ │ │ + smullseq r5, ip, r0, r3 │ │ │ │ + sbcseq r5, ip, r8, ror #6 │ │ │ │ + sbcseq r5, ip, r0, asr #6 │ │ │ │ + sbcseq r5, ip, r4, lsl r3 │ │ │ │ + sbcseq r5, ip, r8, ror #5 │ │ │ │ + ldrheq r5, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r5, ip, ip, lsl #5 │ │ │ │ + sbcseq r5, ip, ip, asr r2 │ │ │ │ + sbcseq r5, ip, ip, lsl r2 │ │ │ │ + ldrsheq r5, [ip], #16 │ │ │ │ + sbcseq r5, ip, r4, ror #2 │ │ │ │ + ldrheq r5, [ip], #24 │ │ │ │ + sbcseq r5, ip, ip, lsr #2 │ │ │ │ + sbcseq r5, ip, r0, lsl #3 │ │ │ │ + ldrsheq r5, [ip], #4 │ │ │ │ + sbcseq r5, ip, r8, asr #2 │ │ │ │ + ldrheq r5, [ip], #12 │ │ │ │ + sbcseq r5, ip, ip, lsl #1 │ │ │ │ + sbcseq r4, ip, ip, asr pc │ │ │ │ + sbcseq r5, ip, r0, asr r0 │ │ │ │ + sbcseq r4, ip, ip, lsl pc │ │ │ │ + sbcseq r5, ip, r4, lsl r0 │ │ │ │ + ldrsbeq r4, [ip], #236 @ 0xec │ │ │ │ + ldrsbeq r4, [ip], #248 @ 0xf8 │ │ │ │ + smullseq r4, ip, ip, lr │ │ │ │ + smullseq r4, ip, ip, pc @ │ │ │ │ + sbcseq r4, ip, ip, asr lr │ │ │ │ + sbcseq r4, ip, r0, ror #30 │ │ │ │ + sbcseq r4, ip, ip, lsl lr │ │ │ │ + sbcseq r4, ip, r4, lsr #30 │ │ │ │ + ldrsbeq r4, [ip], #220 @ 0xdc │ │ │ │ sbcseq r4, ip, r8, ror #29 │ │ │ │ - sbcseq r4, ip, r4, ror #31 │ │ │ │ - sbcseq r4, ip, r8, lsr #29 │ │ │ │ - sbcseq r4, ip, r8, lsr #31 │ │ │ │ - sbcseq r4, ip, r8, ror #28 │ │ │ │ - sbcseq r4, ip, ip, ror #30 │ │ │ │ - sbcseq r4, ip, r8, lsr #28 │ │ │ │ - sbcseq r4, ip, r0, lsr pc │ │ │ │ - sbcseq r4, ip, r8, ror #27 │ │ │ │ - ldrsheq r4, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r4, ip, r8, lsr #27 │ │ │ │ - sbcseq r4, ip, r8, ror sp │ │ │ │ - sbcseq r4, ip, ip, lsr #22 │ │ │ │ - ldrsbeq r4, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r4, ip, r0, asr r6 │ │ │ │ - sbcseq r4, ip, r4, lsr #26 │ │ │ │ - ldrsbeq r4, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r4, ip, r4, lsl #17 │ │ │ │ - ldrsheq r4, [ip], #88 @ 0x58 │ │ │ │ - ldrsbeq r4, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r4, ip, r4, lsl #21 │ │ │ │ + smullseq r4, ip, ip, sp │ │ │ │ + sbcseq r4, ip, ip, ror #26 │ │ │ │ + sbcseq r4, ip, r0, lsr #22 │ │ │ │ + ldrsbeq r4, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r4, ip, r4, asr #12 │ │ │ │ + sbcseq r4, ip, r8, lsl sp │ │ │ │ + sbcseq r4, ip, ip, asr #21 │ │ │ │ + sbcseq r4, ip, r8, ror r8 │ │ │ │ + sbcseq r4, ip, ip, ror #11 │ │ │ │ + sbcseq r4, ip, r4, asr #25 │ │ │ │ + sbcseq r4, ip, r8, ror sl │ │ │ │ + sbcseq r4, ip, r0, lsr #16 │ │ │ │ + smullseq r4, ip, r4, r5 │ │ │ │ + sbcseq r4, ip, r0, ror ip │ │ │ │ + sbcseq r4, ip, r4, lsr #20 │ │ │ │ + sbcseq r4, ip, r8, asr #15 │ │ │ │ + sbcseq r4, ip, ip, lsr r5 │ │ │ │ + sbcseq r4, ip, ip, lsl ip │ │ │ │ + ldrsbeq r4, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r4, ip, r0, ror r7 │ │ │ │ + sbcseq r4, ip, r4, ror #9 │ │ │ │ + sbcseq r4, ip, r8, asr #23 │ │ │ │ + sbcseq r4, ip, ip, ror r9 │ │ │ │ + sbcseq r4, ip, r8, lsl r7 │ │ │ │ + sbcseq r4, ip, ip, lsl #9 │ │ │ │ + sbcseq r4, ip, r4, ror fp │ │ │ │ + sbcseq r4, ip, r8, lsr #18 │ │ │ │ + sbcseq r4, ip, r0, asr #13 │ │ │ │ + sbcseq r4, ip, r4, lsr r4 │ │ │ │ + sbcseq r4, ip, r0, lsr #22 │ │ │ │ + ldrsbeq r4, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r4, ip, r8, ror #12 │ │ │ │ + ldrsbeq r4, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r4, ip, ip, asr #21 │ │ │ │ + sbcseq r4, ip, r0, lsl #17 │ │ │ │ + sbcseq r4, ip, r0, lsl r6 │ │ │ │ + sbcseq r4, ip, r4, lsl #7 │ │ │ │ + sbcseq r4, ip, r8, ror sl │ │ │ │ sbcseq r4, ip, ip, lsr #16 │ │ │ │ - sbcseq r4, ip, r0, lsr #11 │ │ │ │ - sbcseq r4, ip, ip, ror ip │ │ │ │ - sbcseq r4, ip, r0, lsr sl │ │ │ │ - ldrsbeq r4, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r4, ip, r8, asr #10 │ │ │ │ - sbcseq r4, ip, r8, lsr #24 │ │ │ │ - ldrsbeq r4, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r4, ip, ip, ror r7 │ │ │ │ - ldrsheq r4, [ip], #64 @ 0x40 │ │ │ │ - ldrsbeq r4, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r4, ip, r8, lsl #19 │ │ │ │ - sbcseq r4, ip, r4, lsr #14 │ │ │ │ - smullseq r4, ip, r8, r4 │ │ │ │ - sbcseq r4, ip, r0, lsl #23 │ │ │ │ - sbcseq r4, ip, r4, lsr r9 │ │ │ │ - sbcseq r4, ip, ip, asr #13 │ │ │ │ - sbcseq r4, ip, r0, asr #8 │ │ │ │ - sbcseq r4, ip, ip, lsr #22 │ │ │ │ - sbcseq r4, ip, r0, ror #17 │ │ │ │ - sbcseq r4, ip, r4, ror r6 │ │ │ │ - sbcseq r4, ip, r8, ror #7 │ │ │ │ - ldrsbeq r4, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r4, ip, ip, lsl #17 │ │ │ │ - sbcseq r4, ip, ip, lsl r6 │ │ │ │ - smullseq r4, ip, r0, r3 │ │ │ │ - sbcseq r4, ip, r4, lsl #21 │ │ │ │ - sbcseq r4, ip, r8, lsr r8 │ │ │ │ - sbcseq r4, ip, r4, asr #11 │ │ │ │ - sbcseq r4, ip, r8, lsr r3 │ │ │ │ - sbcseq r4, ip, r0, lsr sl │ │ │ │ - sbcseq r4, ip, r4, ror #15 │ │ │ │ - sbcseq r4, ip, ip, ror #10 │ │ │ │ - sbcseq r4, ip, r0, ror #5 │ │ │ │ - ldrsbeq r4, [ip], #156 @ 0x9c │ │ │ │ - smullseq r4, ip, r0, r7 │ │ │ │ - sbcseq r4, ip, r4, lsl r5 │ │ │ │ - sbcseq r4, ip, r8, lsl #5 │ │ │ │ - sbcseq r4, ip, r8, lsl #19 │ │ │ │ - sbcseq r4, ip, ip, lsr r7 │ │ │ │ - ldrheq r4, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r4, ip, r0, lsr r2 │ │ │ │ - sbcseq r4, ip, r4, lsr r9 │ │ │ │ - sbcseq r4, ip, r8, ror #13 │ │ │ │ - sbcseq r4, ip, r4, ror #8 │ │ │ │ - ldrsbeq r4, [ip], #24 │ │ │ │ - sbcseq r4, ip, r0, ror #17 │ │ │ │ - smullseq r4, ip, r4, r6 │ │ │ │ - sbcseq r4, ip, ip, lsl #8 │ │ │ │ - sbcseq r4, ip, r0, lsl #3 │ │ │ │ - sbcseq r4, ip, ip, lsl #17 │ │ │ │ - sbcseq r4, ip, r0, asr #12 │ │ │ │ - ldrheq r4, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r4, ip, r8, lsr #2 │ │ │ │ - ldrsheq r4, [ip], #8 │ │ │ │ - ldrsbeq r3, [ip], #228 @ 0xe4 │ │ │ │ - ldrheq r3, [ip], #192 @ 0xc0 │ │ │ │ - smullseq r3, ip, r0, sl │ │ │ │ - sbcseq r3, ip, r4, lsl #17 │ │ │ │ - sbcseq r3, ip, r8, ror r6 │ │ │ │ - sbcseq r4, ip, ip, lsl #1 │ │ │ │ - sbcseq r3, ip, r8, ror #28 │ │ │ │ - sbcseq r3, ip, r4, asr #24 │ │ │ │ - sbcseq r3, ip, r8, lsr #20 │ │ │ │ - sbcseq r3, ip, ip, lsl r8 │ │ │ │ - sbcseq r2, ip, ip, lsr #31 │ │ │ │ - ldrheq r3, [ip], #156 @ 0x9c │ │ │ │ - smullseq r3, ip, r8, r7 │ │ │ │ - sbcseq r3, ip, r4, ror r5 │ │ │ │ - sbcseq r3, ip, ip, asr r3 │ │ │ │ - sbcseq r3, ip, r0, asr r1 │ │ │ │ - sbcseq r2, ip, r4, asr #30 │ │ │ │ - sbcseq r3, ip, r0, asr r9 │ │ │ │ - sbcseq r3, ip, ip, lsr #14 │ │ │ │ - sbcseq r3, ip, r8, lsl #10 │ │ │ │ - ldrsheq r3, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r3, ip, r8, ror #1 │ │ │ │ - ldrsbeq r2, [ip], #236 @ 0xec │ │ │ │ - sbcseq r3, ip, r4, ror #17 │ │ │ │ - sbcseq r3, ip, r0, asr #13 │ │ │ │ - smullseq r3, ip, ip, r4 │ │ │ │ - sbcseq r3, ip, ip, lsl #5 │ │ │ │ - sbcseq r3, ip, r0, lsl #1 │ │ │ │ - sbcseq r2, ip, r4, ror lr │ │ │ │ + ldrheq r4, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r4, ip, ip, lsr #6 │ │ │ │ + sbcseq r4, ip, r4, lsr #20 │ │ │ │ + ldrsbeq r4, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r4, ip, r0, ror #10 │ │ │ │ + ldrsbeq r4, [ip], #36 @ 0x24 │ │ │ │ + ldrsbeq r4, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r4, ip, r4, lsl #15 │ │ │ │ + sbcseq r4, ip, r8, lsl #10 │ │ │ │ + sbcseq r4, ip, ip, ror r2 │ │ │ │ + sbcseq r4, ip, ip, ror r9 │ │ │ │ + sbcseq r4, ip, r0, lsr r7 │ │ │ │ + ldrheq r4, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r4, ip, r4, lsr #4 │ │ │ │ + sbcseq r4, ip, r8, lsr #18 │ │ │ │ + ldrsbeq r4, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r4, ip, r8, asr r4 │ │ │ │ + sbcseq r4, ip, ip, asr #3 │ │ │ │ + ldrsbeq r4, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r4, ip, r8, lsl #13 │ │ │ │ + sbcseq r4, ip, r0, lsl #8 │ │ │ │ + sbcseq r4, ip, r4, ror r1 │ │ │ │ + sbcseq r4, ip, r0, lsl #17 │ │ │ │ + sbcseq r4, ip, r4, lsr r6 │ │ │ │ + sbcseq r4, ip, r8, lsr #7 │ │ │ │ + sbcseq r4, ip, ip, lsl r1 │ │ │ │ + sbcseq r4, ip, ip, ror #1 │ │ │ │ + sbcseq r3, ip, r8, asr #29 │ │ │ │ + sbcseq r3, ip, r4, lsr #25 │ │ │ │ + sbcseq r3, ip, r4, lsl #21 │ │ │ │ sbcseq r3, ip, r8, ror r8 │ │ │ │ - sbcseq r3, ip, r4, asr r6 │ │ │ │ - sbcseq r3, ip, r0, lsr r4 │ │ │ │ - sbcseq r3, ip, r4, lsr #4 │ │ │ │ - sbcseq r3, ip, r8, lsl r0 │ │ │ │ - sbcseq r2, ip, ip, lsl #28 │ │ │ │ + sbcseq r3, ip, ip, ror #12 │ │ │ │ + sbcseq r4, ip, r0, lsl #1 │ │ │ │ + sbcseq r3, ip, ip, asr lr │ │ │ │ + sbcseq r3, ip, r8, lsr ip │ │ │ │ + sbcseq r3, ip, ip, lsl sl │ │ │ │ sbcseq r3, ip, r0, lsl r8 │ │ │ │ - sbcseq r3, ip, ip, ror #11 │ │ │ │ - sbcseq r3, ip, r8, asr #7 │ │ │ │ - ldrheq r3, [ip], #28 │ │ │ │ - ldrheq r2, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r2, ip, r4, lsr #27 │ │ │ │ - sbcseq r3, ip, r8, lsr #15 │ │ │ │ - sbcseq r3, ip, r4, lsl #11 │ │ │ │ - sbcseq r3, ip, r0, ror #6 │ │ │ │ - sbcseq r3, ip, r4, asr r1 │ │ │ │ - sbcseq r2, ip, r8, asr #30 │ │ │ │ - sbcseq r2, ip, ip, lsr sp │ │ │ │ - sbcseq r3, ip, r0, asr #14 │ │ │ │ - sbcseq r3, ip, ip, lsl r5 │ │ │ │ - ldrsheq r3, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r3, ip, ip, ror #1 │ │ │ │ - sbcseq r2, ip, r0, ror #29 │ │ │ │ - ldrsbeq r2, [ip], #196 @ 0xc4 │ │ │ │ - ldrsbeq r3, [ip], #104 @ 0x68 │ │ │ │ - ldrheq r3, [ip], #68 @ 0x44 │ │ │ │ - smullseq r3, ip, r0, r2 │ │ │ │ - sbcseq r3, ip, r4, lsl #1 │ │ │ │ - sbcseq r2, ip, r8, ror lr │ │ │ │ - sbcseq r2, ip, ip, ror #24 │ │ │ │ - sbcseq r3, ip, r0, ror r6 │ │ │ │ - sbcseq r3, ip, ip, asr #8 │ │ │ │ - sbcseq r3, ip, r8, lsr #4 │ │ │ │ - sbcseq r3, ip, ip, lsl r0 │ │ │ │ - sbcseq r2, ip, r0, lsl lr │ │ │ │ - sbcseq r2, ip, r4, lsl #24 │ │ │ │ - sbcseq r3, ip, r8, lsl #12 │ │ │ │ - sbcseq r3, ip, r4, ror #7 │ │ │ │ - sbcseq r3, ip, r0, asr #3 │ │ │ │ + sbcseq r2, ip, r0, lsr #31 │ │ │ │ + ldrheq r3, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r3, ip, ip, lsl #15 │ │ │ │ + sbcseq r3, ip, r8, ror #10 │ │ │ │ + sbcseq r3, ip, r0, asr r3 │ │ │ │ + sbcseq r3, ip, r4, asr #2 │ │ │ │ + sbcseq r2, ip, r8, lsr pc │ │ │ │ + sbcseq r3, ip, r4, asr #18 │ │ │ │ + sbcseq r3, ip, r0, lsr #14 │ │ │ │ + ldrsheq r3, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r3, ip, r8, ror #5 │ │ │ │ + ldrsbeq r3, [ip], #12 │ │ │ │ + ldrsbeq r2, [ip], #224 @ 0xe0 │ │ │ │ + ldrsbeq r3, [ip], #136 @ 0x88 │ │ │ │ + ldrheq r3, [ip], #100 @ 0x64 │ │ │ │ + smullseq r3, ip, r0, r4 │ │ │ │ + sbcseq r3, ip, r0, lsl #5 │ │ │ │ + sbcseq r3, ip, r4, ror r0 │ │ │ │ + sbcseq r2, ip, r8, ror #28 │ │ │ │ + sbcseq r3, ip, ip, ror #16 │ │ │ │ + sbcseq r3, ip, r8, asr #12 │ │ │ │ + sbcseq r3, ip, r4, lsr #8 │ │ │ │ + sbcseq r3, ip, r8, lsl r2 │ │ │ │ + sbcseq r3, ip, ip │ │ │ │ + sbcseq r2, ip, r0, lsl #28 │ │ │ │ + sbcseq r3, ip, r4, lsl #16 │ │ │ │ + sbcseq r3, ip, r0, ror #11 │ │ │ │ + ldrheq r3, [ip], #60 @ 0x3c │ │ │ │ + ldrheq r3, [ip], #16 │ │ │ │ + sbcseq r2, ip, r4, lsr #31 │ │ │ │ + smullseq r2, ip, r8, sp │ │ │ │ + smullseq r3, ip, ip, r7 │ │ │ │ + sbcseq r3, ip, r8, ror r5 │ │ │ │ + sbcseq r3, ip, r4, asr r3 │ │ │ │ + sbcseq r3, ip, r8, asr #2 │ │ │ │ + sbcseq r2, ip, ip, lsr pc │ │ │ │ + sbcseq r2, ip, r0, lsr sp │ │ │ │ + sbcseq r3, ip, r4, lsr r7 │ │ │ │ + sbcseq r3, ip, r0, lsl r5 │ │ │ │ + sbcseq r3, ip, ip, ror #5 │ │ │ │ + sbcseq r3, ip, r0, ror #1 │ │ │ │ + ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r2, ip, r8, asr #25 │ │ │ │ + sbcseq r3, ip, ip, asr #13 │ │ │ │ + sbcseq r3, ip, r8, lsr #9 │ │ │ │ + sbcseq r3, ip, r4, lsl #5 │ │ │ │ + sbcseq r3, ip, r8, ror r0 │ │ │ │ + sbcseq r2, ip, ip, ror #28 │ │ │ │ + sbcseq r2, ip, r0, ror #24 │ │ │ │ + sbcseq r3, ip, r4, ror #12 │ │ │ │ + sbcseq r3, ip, r0, asr #8 │ │ │ │ + sbcseq r3, ip, ip, lsl r2 │ │ │ │ + sbcseq r3, ip, r0, lsl r0 │ │ │ │ + sbcseq r2, ip, r4, lsl #28 │ │ │ │ + ldrsheq r2, [ip], #184 @ 0xb8 │ │ │ │ + ldrsheq r3, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r3, [ip], #56 @ 0x38 │ │ │ │ + ldrheq r3, [ip], #20 │ │ │ │ + sbcseq r9, ip, ip, asr #19 │ │ │ │ + sbcseq r9, ip, r4, asr #16 │ │ │ │ + sbcseq r9, ip, r0, ror #13 │ │ │ │ + sbcseq r9, ip, r8, asr #10 │ │ │ │ + sbcseq r9, ip, r0, asr #7 │ │ │ │ + sbcseq r9, ip, r0, asr r2 │ │ │ │ + sbcseq r9, ip, r0, ror #21 │ │ │ │ + sbcseq r9, ip, r4, asr #18 │ │ │ │ + sbcseq r9, ip, r8, asr #15 │ │ │ │ + sbcseq r9, ip, ip, asr r6 │ │ │ │ + sbcseq r9, ip, r0, asr #9 │ │ │ │ + sbcseq r9, ip, r4, asr #6 │ │ │ │ + sbcseq r9, ip, r8, asr #3 │ │ │ │ + sbcseq r9, ip, ip, asr sl │ │ │ │ + ldrheq r9, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r9, ip, ip, asr #14 │ │ │ │ + ldrsbeq r9, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r9, ip, r8, lsr r4 │ │ │ │ + sbcseq r9, ip, r8, asr #5 │ │ │ │ + sbcseq r9, ip, r0, asr #2 │ │ │ │ ldrsbeq r9, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r9, ip, r0, asr r8 │ │ │ │ - sbcseq r9, ip, ip, ror #13 │ │ │ │ + sbcseq r9, ip, r4, lsr r8 │ │ │ │ + ldrsbeq r9, [ip], #96 @ 0x60 │ │ │ │ sbcseq r9, ip, r4, asr r5 │ │ │ │ - sbcseq r9, ip, ip, asr #7 │ │ │ │ - sbcseq r9, ip, ip, asr r2 │ │ │ │ - sbcseq r9, ip, ip, ror #21 │ │ │ │ - sbcseq r9, ip, r0, asr r9 │ │ │ │ - ldrsbeq r9, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r9, ip, r8, ror #12 │ │ │ │ - sbcseq r9, ip, ip, asr #9 │ │ │ │ - sbcseq r9, ip, r0, asr r3 │ │ │ │ - ldrsbeq r9, [ip], #20 │ │ │ │ - sbcseq r9, ip, r8, ror #20 │ │ │ │ - sbcseq r9, ip, r8, asr #17 │ │ │ │ - sbcseq r9, ip, r8, asr r7 │ │ │ │ - sbcseq r9, ip, r4, ror #11 │ │ │ │ - sbcseq r9, ip, r4, asr #8 │ │ │ │ - ldrsbeq r9, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r9, ip, ip, asr #2 │ │ │ │ - sbcseq r9, ip, r4, ror #19 │ │ │ │ - sbcseq r9, ip, r0, asr #16 │ │ │ │ - ldrsbeq r9, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r9, ip, r0, ror #10 │ │ │ │ - ldrheq r9, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r9, ip, r8, asr r2 │ │ │ │ - sbcseq r9, ip, r4, asr #1 │ │ │ │ - sbcseq r9, ip, r0, ror #18 │ │ │ │ - ldrheq r9, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r9, ip, r0, ror #12 │ │ │ │ - ldrsbeq r9, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r9, ip, r4, lsr r3 │ │ │ │ - ldrsbeq r9, [ip], #28 │ │ │ │ - sbcseq r9, ip, ip, lsr r0 │ │ │ │ - ldrsbeq r9, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r9, ip, r0, lsr r7 │ │ │ │ - sbcseq r9, ip, r4, ror #11 │ │ │ │ - sbcseq r9, ip, r8, asr r4 │ │ │ │ - sbcseq r9, ip, ip, lsr #5 │ │ │ │ - sbcseq r9, ip, r0, ror #2 │ │ │ │ - ldrheq r8, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r8, ip, ip, ror pc │ │ │ │ - ldrsbeq r8, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r8, ip, ip, lsl #20 │ │ │ │ - sbcseq r8, ip, r4, asr #14 │ │ │ │ - sbcseq r8, ip, r0, lsr #30 │ │ │ │ - sbcseq r8, ip, ip, ror ip │ │ │ │ - ldrheq r8, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r8, ip, ip, ror #13 │ │ │ │ - sbcseq r8, ip, r4, asr #29 │ │ │ │ - sbcseq r8, ip, r0, lsr #24 │ │ │ │ - sbcseq r8, ip, r4, asr r9 │ │ │ │ - smullseq r8, ip, r4, r6 │ │ │ │ - sbcseq r8, ip, r8, ror #28 │ │ │ │ - sbcseq r8, ip, r4, asr #23 │ │ │ │ - ldrsheq r8, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r8, ip, ip, lsr r6 │ │ │ │ - sbcseq r8, ip, ip, lsl #28 │ │ │ │ - sbcseq r8, ip, r8, ror #22 │ │ │ │ - smullseq r8, ip, ip, r8 │ │ │ │ - sbcseq r8, ip, r4, ror #11 │ │ │ │ - ldrheq r8, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r8, ip, ip, lsl #22 │ │ │ │ - sbcseq r8, ip, r0, asr #16 │ │ │ │ - sbcseq r8, ip, ip, lsl #11 │ │ │ │ - sbcseq r8, ip, r8, asr sp │ │ │ │ - ldrheq r8, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r8, ip, r4, ror #15 │ │ │ │ - sbcseq r8, ip, r4, lsr r5 │ │ │ │ - sbcseq r8, ip, r0, lsl #26 │ │ │ │ - sbcseq r8, ip, r4, asr sl │ │ │ │ - sbcseq r8, ip, r8, lsl #15 │ │ │ │ - ldrsbeq r8, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r8, ip, r8, lsr #25 │ │ │ │ - ldrsheq r8, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r8, ip, ip, lsr #14 │ │ │ │ - sbcseq r8, ip, r4, lsl #9 │ │ │ │ - sbcseq r8, ip, r0, asr ip │ │ │ │ - smullseq r8, ip, ip, r9 │ │ │ │ - ldrsbeq r8, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r8, ip, ip, lsr #8 │ │ │ │ - ldrsheq r8, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r8, ip, r0, asr #18 │ │ │ │ - sbcseq r8, ip, r4, ror r6 │ │ │ │ - ldrsbeq r8, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r8, ip, r0, lsr #23 │ │ │ │ - sbcseq r8, ip, r4, ror #17 │ │ │ │ - sbcseq r8, ip, r8, lsl r6 │ │ │ │ - sbcseq r8, ip, ip, ror r3 │ │ │ │ - sbcseq r8, ip, r8, asr #22 │ │ │ │ - sbcseq r8, ip, r8, lsl #17 │ │ │ │ - ldrheq r8, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r8, ip, r4, lsr #6 │ │ │ │ - ldrsheq r8, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r8, ip, ip, lsr #16 │ │ │ │ - sbcseq r8, ip, r0, ror #10 │ │ │ │ - sbcseq r8, ip, ip, asr #5 │ │ │ │ - smullseq r8, ip, r8, sl │ │ │ │ - ldrsbeq r8, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r8, ip, r4, lsl #10 │ │ │ │ - sbcseq r8, ip, r4, ror r2 │ │ │ │ - sbcseq r8, ip, r0, asr #20 │ │ │ │ - sbcseq r8, ip, r4, ror r7 │ │ │ │ - sbcseq r8, ip, r8, lsr #9 │ │ │ │ - sbcseq r8, ip, ip, lsl r2 │ │ │ │ - sbcseq r8, ip, r4, ror #3 │ │ │ │ - sbcseq r7, ip, r0, asr #30 │ │ │ │ - sbcseq r7, ip, r4, ror ip │ │ │ │ - sbcseq r7, ip, ip, lsr #19 │ │ │ │ - sbcseq r8, ip, r8, lsl #3 │ │ │ │ - sbcseq r7, ip, r4, ror #29 │ │ │ │ - sbcseq r7, ip, r8, lsl ip │ │ │ │ - sbcseq r7, ip, r4, asr r9 │ │ │ │ - sbcseq r8, ip, ip, lsr #2 │ │ │ │ - sbcseq r7, ip, r8, lsl #29 │ │ │ │ - ldrheq r7, [ip], #188 @ 0xbc │ │ │ │ - ldrsheq r7, [ip], #140 @ 0x8c │ │ │ │ - ldrsbeq r8, [ip], #0 │ │ │ │ - sbcseq r7, ip, ip, lsr #28 │ │ │ │ - sbcseq r7, ip, r0, ror #22 │ │ │ │ - sbcseq r7, ip, r4, lsr #17 │ │ │ │ - sbcseq r8, ip, r4, ror r0 │ │ │ │ - ldrsbeq r7, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r7, ip, r4, lsl #22 │ │ │ │ - sbcseq r7, ip, ip, asr #16 │ │ │ │ - sbcseq r8, ip, r8, lsl r0 │ │ │ │ - sbcseq r7, ip, r4, ror sp │ │ │ │ - sbcseq r7, ip, r8, lsr #21 │ │ │ │ - ldrsheq r7, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r7, ip, r0, asr #31 │ │ │ │ - sbcseq r7, ip, r8, lsl sp │ │ │ │ - sbcseq r7, ip, ip, asr #20 │ │ │ │ - smullseq r7, ip, ip, r7 │ │ │ │ - sbcseq r7, ip, r8, ror #30 │ │ │ │ - ldrheq r7, [ip], #204 @ 0xcc │ │ │ │ - ldrsheq r7, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r7, ip, r4, asr #14 │ │ │ │ - sbcseq r7, ip, r0, lsl pc │ │ │ │ - sbcseq r7, ip, r0, ror #24 │ │ │ │ - smullseq r7, ip, r4, r9 │ │ │ │ - sbcseq r7, ip, ip, ror #13 │ │ │ │ - ldrheq r7, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r7, ip, r4, lsl #24 │ │ │ │ - sbcseq r7, ip, r8, lsr r9 │ │ │ │ - smullseq r7, ip, r4, r6 │ │ │ │ - sbcseq r7, ip, r0, ror #28 │ │ │ │ - sbcseq r7, ip, r8, lsr #23 │ │ │ │ - ldr r0, [pc, #-828] @ 46c3d8 │ │ │ │ + ldrheq r9, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r9, ip, ip, asr #4 │ │ │ │ + ldrheq r9, [ip], #8 │ │ │ │ + sbcseq r9, ip, r4, asr r9 │ │ │ │ + sbcseq r9, ip, ip, lsr #15 │ │ │ │ + sbcseq r9, ip, r4, asr r6 │ │ │ │ + ldrsbeq r9, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r9, ip, r8, lsr #6 │ │ │ │ + ldrsbeq r9, [ip], #16 │ │ │ │ + sbcseq r9, ip, r0, lsr r0 │ │ │ │ + ldrsbeq r9, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r9, ip, r4, lsr #14 │ │ │ │ + ldrsbeq r9, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r9, ip, ip, asr #8 │ │ │ │ + sbcseq r9, ip, r0, lsr #5 │ │ │ │ + sbcseq r9, ip, r4, asr r1 │ │ │ │ + sbcseq r8, ip, r8, lsr #31 │ │ │ │ + sbcseq r8, ip, r0, ror pc │ │ │ │ + sbcseq r8, ip, ip, asr #25 │ │ │ │ + sbcseq r8, ip, r0, lsl #20 │ │ │ │ + sbcseq r8, ip, r8, lsr r7 │ │ │ │ + sbcseq r8, ip, r4, lsl pc │ │ │ │ + sbcseq r8, ip, r0, ror ip │ │ │ │ + sbcseq r8, ip, r4, lsr #19 │ │ │ │ + sbcseq r8, ip, r0, ror #13 │ │ │ │ + ldrheq r8, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r8, ip, r4, lsl ip │ │ │ │ + sbcseq r8, ip, r8, asr #18 │ │ │ │ + sbcseq r8, ip, r8, lsl #13 │ │ │ │ + sbcseq r8, ip, ip, asr lr │ │ │ │ + ldrheq r8, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r8, ip, ip, ror #17 │ │ │ │ + sbcseq r8, ip, r0, lsr r6 │ │ │ │ + sbcseq r8, ip, r0, lsl #28 │ │ │ │ + sbcseq r8, ip, ip, asr fp │ │ │ │ + smullseq r8, ip, r0, r8 │ │ │ │ + ldrsbeq r8, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r8, ip, r4, lsr #27 │ │ │ │ + sbcseq r8, ip, r0, lsl #22 │ │ │ │ + sbcseq r8, ip, r4, lsr r8 │ │ │ │ + sbcseq r8, ip, r0, lsl #11 │ │ │ │ + sbcseq r8, ip, ip, asr #26 │ │ │ │ + sbcseq r8, ip, r4, lsr #21 │ │ │ │ + ldrsbeq r8, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, r8, lsr #10 │ │ │ │ + ldrsheq r8, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r8, ip, r8, asr #20 │ │ │ │ + sbcseq r8, ip, ip, ror r7 │ │ │ │ + ldrsbeq r8, [ip], #64 @ 0x40 │ │ │ │ + smullseq r8, ip, ip, ip │ │ │ │ + sbcseq r8, ip, ip, ror #19 │ │ │ │ + sbcseq r8, ip, r0, lsr #14 │ │ │ │ + sbcseq r8, ip, r8, ror r4 │ │ │ │ + sbcseq r8, ip, r4, asr #24 │ │ │ │ + smullseq r8, ip, r0, r9 │ │ │ │ + sbcseq r8, ip, r4, asr #13 │ │ │ │ + sbcseq r8, ip, r0, lsr #8 │ │ │ │ + sbcseq r8, ip, ip, ror #23 │ │ │ │ + sbcseq r8, ip, r4, lsr r9 │ │ │ │ + sbcseq r8, ip, r8, ror #12 │ │ │ │ + sbcseq r8, ip, r8, asr #7 │ │ │ │ + smullseq r8, ip, r4, fp │ │ │ │ + ldrsbeq r8, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r8, ip, ip, lsl #12 │ │ │ │ + sbcseq r8, ip, r0, ror r3 │ │ │ │ + sbcseq r8, ip, ip, lsr fp │ │ │ │ + sbcseq r8, ip, ip, ror r8 │ │ │ │ + ldrheq r8, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r8, ip, r8, lsl r3 │ │ │ │ + sbcseq r8, ip, r4, ror #21 │ │ │ │ + sbcseq r8, ip, r0, lsr #16 │ │ │ │ + sbcseq r8, ip, r4, asr r5 │ │ │ │ + sbcseq r8, ip, r0, asr #5 │ │ │ │ + sbcseq r8, ip, ip, lsl #21 │ │ │ │ + sbcseq r8, ip, r4, asr #15 │ │ │ │ + ldrsheq r8, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r8, ip, r8, ror #4 │ │ │ │ + sbcseq r8, ip, r4, lsr sl │ │ │ │ + sbcseq r8, ip, r8, ror #14 │ │ │ │ + smullseq r8, ip, ip, r4 │ │ │ │ + sbcseq r8, ip, r0, lsl r2 │ │ │ │ + ldrsbeq r8, [ip], #24 │ │ │ │ + sbcseq r7, ip, r4, lsr pc │ │ │ │ + sbcseq r7, ip, r8, ror #24 │ │ │ │ + sbcseq r7, ip, r0, lsr #19 │ │ │ │ + sbcseq r8, ip, ip, ror r1 │ │ │ │ + ldrsbeq r7, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r7, ip, ip, lsl #24 │ │ │ │ + sbcseq r7, ip, r8, asr #18 │ │ │ │ + sbcseq r8, ip, r0, lsr #2 │ │ │ │ + sbcseq r7, ip, ip, ror lr │ │ │ │ + ldrheq r7, [ip], #176 @ 0xb0 │ │ │ │ + ldrsheq r7, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r8, ip, r4, asr #1 │ │ │ │ + sbcseq r7, ip, r0, lsr #28 │ │ │ │ + sbcseq r7, ip, r4, asr fp │ │ │ │ + smullseq r7, ip, r8, r8 │ │ │ │ + sbcseq r8, ip, r8, rrx │ │ │ │ + sbcseq r7, ip, r4, asr #27 │ │ │ │ + ldrsheq r7, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r7, ip, r0, asr #16 │ │ │ │ + sbcseq r8, ip, ip │ │ │ │ + sbcseq r7, ip, r8, ror #26 │ │ │ │ + smullseq r7, ip, ip, sl │ │ │ │ + sbcseq r7, ip, r8, ror #15 │ │ │ │ + ldrheq r7, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r7, ip, ip, lsl #26 │ │ │ │ + sbcseq r7, ip, r0, asr #20 │ │ │ │ + smullseq r7, ip, r0, r7 │ │ │ │ + sbcseq r7, ip, ip, asr pc │ │ │ │ + ldrheq r7, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r7, ip, r4, ror #19 │ │ │ │ + sbcseq r7, ip, r8, lsr r7 │ │ │ │ + sbcseq r7, ip, r4, lsl #30 │ │ │ │ + sbcseq r7, ip, r4, asr ip │ │ │ │ + sbcseq r7, ip, r8, lsl #19 │ │ │ │ + sbcseq r7, ip, r0, ror #13 │ │ │ │ + sbcseq r7, ip, ip, lsr #29 │ │ │ │ + ldrsheq r7, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r7, ip, ip, lsr #18 │ │ │ │ + sbcseq r7, ip, r8, lsl #13 │ │ │ │ + sbcseq r7, ip, r4, asr lr │ │ │ │ + smullseq r7, ip, ip, fp │ │ │ │ + ldr r0, [pc, #-828] @ 46c404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 46c3dc │ │ │ │ + ldr r0, [pc, #-836] @ 46c408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 46c3e0 │ │ │ │ + ldr r0, [pc, #-844] @ 46c40c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 46c3e4 │ │ │ │ + ldr r0, [pc, #-852] @ 46c410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 46c3e8 │ │ │ │ + ldr r0, [pc, #-860] @ 46c414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 46c3ec │ │ │ │ + ldr r0, [pc, #-868] @ 46c418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 46c3f0 │ │ │ │ + ldr r0, [pc, #-876] @ 46c41c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 46c3f4 │ │ │ │ + ldr r0, [pc, #-884] @ 46c420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 46c3f8 │ │ │ │ + ldr r0, [pc, #-892] @ 46c424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 46c3fc │ │ │ │ + ldr r0, [pc, #-900] @ 46c428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 46c400 │ │ │ │ + ldr r0, [pc, #-908] @ 46c42c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 46c404 │ │ │ │ + ldr r0, [pc, #-916] @ 46c430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 46c408 │ │ │ │ + ldr r0, [pc, #-924] @ 46c434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 46c40c │ │ │ │ + ldr r0, [pc, #-932] @ 46c438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 46c410 │ │ │ │ + ldr r0, [pc, #-940] @ 46c43c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 46c414 │ │ │ │ + ldr r0, [pc, #-948] @ 46c440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 46c418 │ │ │ │ + ldr r0, [pc, #-956] @ 46c444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 46c41c │ │ │ │ + ldr r0, [pc, #-964] @ 46c448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 46c420 │ │ │ │ + ldr r0, [pc, #-972] @ 46c44c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 46c424 │ │ │ │ + ldr r0, [pc, #-980] @ 46c450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 46c428 │ │ │ │ + ldr r0, [pc, #-988] @ 46c454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 46c42c │ │ │ │ + ldr r0, [pc, #-996] @ 46c458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 46c430 │ │ │ │ + ldr r0, [pc, #-1004] @ 46c45c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 46c434 │ │ │ │ + ldr r0, [pc, #-1012] @ 46c460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 46c438 │ │ │ │ + ldr r0, [pc, #-1020] @ 46c464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 46c43c │ │ │ │ + ldr r0, [pc, #-1028] @ 46c468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 46c440 │ │ │ │ + ldr r0, [pc, #-1036] @ 46c46c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 46c444 │ │ │ │ + ldr r0, [pc, #-1044] @ 46c470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 46c448 │ │ │ │ + ldr r0, [pc, #-1052] @ 46c474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 46c44c │ │ │ │ + ldr r0, [pc, #-1060] @ 46c478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 46c450 │ │ │ │ + ldr r0, [pc, #-1068] @ 46c47c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 46c454 │ │ │ │ + ldr r0, [pc, #-1076] @ 46c480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 46c458 │ │ │ │ + ldr r0, [pc, #-1084] @ 46c484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 46c45c │ │ │ │ + ldr r0, [pc, #-1092] @ 46c488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 46c460 │ │ │ │ + ldr r0, [pc, #-1100] @ 46c48c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 46c464 │ │ │ │ + ldr r0, [pc, #-1108] @ 46c490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 46c468 │ │ │ │ + ldr r0, [pc, #-1116] @ 46c494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 46c46c │ │ │ │ + ldr r0, [pc, #-1124] @ 46c498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 46c470 │ │ │ │ + ldr r0, [pc, #-1132] @ 46c49c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 46c474 │ │ │ │ + ldr r0, [pc, #-1140] @ 46c4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 46c478 │ │ │ │ + ldr r0, [pc, #-1148] @ 46c4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 46c47c │ │ │ │ + ldr r0, [pc, #-1156] @ 46c4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 46c480 │ │ │ │ + ldr r0, [pc, #-1164] @ 46c4ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 46c484 │ │ │ │ + ldr r0, [pc, #-1172] @ 46c4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 46c488 │ │ │ │ + ldr r0, [pc, #-1180] @ 46c4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 46c48c │ │ │ │ + ldr r0, [pc, #-1188] @ 46c4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 46c490 │ │ │ │ + ldr r0, [pc, #-1196] @ 46c4bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 46c494 │ │ │ │ + ldr r0, [pc, #-1204] @ 46c4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 46c498 │ │ │ │ + ldr r0, [pc, #-1212] @ 46c4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 46c49c │ │ │ │ + ldr r0, [pc, #-1220] @ 46c4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 46c4a0 │ │ │ │ + ldr r0, [pc, #-1228] @ 46c4cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 46c4a4 │ │ │ │ + ldr r0, [pc, #-1236] @ 46c4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 46c4a8 │ │ │ │ + ldr r0, [pc, #-1244] @ 46c4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 46c4ac │ │ │ │ + ldr r0, [pc, #-1252] @ 46c4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 46c4b0 │ │ │ │ + ldr r0, [pc, #-1260] @ 46c4dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 46c4b4 │ │ │ │ + ldr r0, [pc, #-1268] @ 46c4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 46c4b8 │ │ │ │ + ldr r0, [pc, #-1276] @ 46c4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 46c4bc │ │ │ │ + ldr r0, [pc, #-1284] @ 46c4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 46c4c0 │ │ │ │ + ldr r0, [pc, #-1292] @ 46c4ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 46c4c4 │ │ │ │ + ldr r0, [pc, #-1300] @ 46c4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 46c4c8 │ │ │ │ + ldr r0, [pc, #-1308] @ 46c4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 46c4cc │ │ │ │ + ldr r0, [pc, #-1316] @ 46c4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 46c4d0 │ │ │ │ + ldr r0, [pc, #-1324] @ 46c4fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 46c4d4 │ │ │ │ + ldr r0, [pc, #-1332] @ 46c500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 46c4d8 │ │ │ │ + ldr r0, [pc, #-1340] @ 46c504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 46c4dc │ │ │ │ + ldr r0, [pc, #-1348] @ 46c508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 46c4e0 │ │ │ │ + ldr r0, [pc, #-1356] @ 46c50c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 46c4e4 │ │ │ │ + ldr r0, [pc, #-1364] @ 46c510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 46c4e8 │ │ │ │ + ldr r0, [pc, #-1372] @ 46c514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 46c4ec │ │ │ │ + ldr r0, [pc, #-1380] @ 46c518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 46c4f0 │ │ │ │ + ldr r0, [pc, #-1388] @ 46c51c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 46c4f4 │ │ │ │ + ldr r0, [pc, #-1396] @ 46c520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 46c4f8 │ │ │ │ + ldr r0, [pc, #-1404] @ 46c524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 46c4fc │ │ │ │ + ldr r0, [pc, #-1412] @ 46c528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 46c500 │ │ │ │ + ldr r0, [pc, #-1420] @ 46c52c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 46c504 │ │ │ │ + ldr r0, [pc, #-1428] @ 46c530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 46c508 │ │ │ │ + ldr r0, [pc, #-1436] @ 46c534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 46c50c │ │ │ │ + ldr r0, [pc, #-1444] @ 46c538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 46c510 │ │ │ │ + ldr r0, [pc, #-1452] @ 46c53c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 46c514 │ │ │ │ + ldr r0, [pc, #-1460] @ 46c540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 46c518 │ │ │ │ + ldr r0, [pc, #-1468] @ 46c544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 46c51c │ │ │ │ + ldr r0, [pc, #-1476] @ 46c548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 46c520 │ │ │ │ + ldr r0, [pc, #-1484] @ 46c54c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 46c524 │ │ │ │ + ldr r0, [pc, #-1492] @ 46c550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 46c528 │ │ │ │ + ldr r0, [pc, #-1500] @ 46c554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 46c52c │ │ │ │ + ldr r0, [pc, #-1508] @ 46c558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 46c530 │ │ │ │ + ldr r0, [pc, #-1516] @ 46c55c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 46c534 │ │ │ │ + ldr r0, [pc, #-1524] @ 46c560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 46c538 │ │ │ │ + ldr r0, [pc, #-1532] @ 46c564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 46c53c │ │ │ │ + ldr r0, [pc, #-1540] @ 46c568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 46c540 │ │ │ │ + ldr r0, [pc, #-1548] @ 46c56c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 46c544 │ │ │ │ + ldr r0, [pc, #-1556] @ 46c570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 46c548 │ │ │ │ + ldr r0, [pc, #-1564] @ 46c574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 46c54c │ │ │ │ + ldr r0, [pc, #-1572] @ 46c578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 46c550 │ │ │ │ + ldr r0, [pc, #-1580] @ 46c57c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 46c554 │ │ │ │ + ldr r0, [pc, #-1588] @ 46c580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 46c558 │ │ │ │ + ldr r0, [pc, #-1596] @ 46c584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 46c55c │ │ │ │ + ldr r0, [pc, #-1604] @ 46c588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 46c560 │ │ │ │ + ldr r0, [pc, #-1612] @ 46c58c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 46c564 │ │ │ │ + ldr r0, [pc, #-1620] @ 46c590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 46c568 │ │ │ │ + ldr r0, [pc, #-1628] @ 46c594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 46c56c │ │ │ │ + ldr r0, [pc, #-1636] @ 46c598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 46c570 │ │ │ │ + ldr r0, [pc, #-1644] @ 46c59c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 46c574 │ │ │ │ + ldr r0, [pc, #-1652] @ 46c5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 46c578 │ │ │ │ + ldr r0, [pc, #-1660] @ 46c5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 46c57c │ │ │ │ + ldr r0, [pc, #-1668] @ 46c5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 46c580 │ │ │ │ + ldr r0, [pc, #-1676] @ 46c5ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 46c584 │ │ │ │ + ldr r0, [pc, #-1684] @ 46c5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 46c588 │ │ │ │ + ldr r0, [pc, #-1692] @ 46c5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 46c58c │ │ │ │ + ldr r0, [pc, #-1700] @ 46c5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 46c590 │ │ │ │ + ldr r0, [pc, #-1708] @ 46c5bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 46c594 │ │ │ │ + ldr r0, [pc, #-1716] @ 46c5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 46c598 │ │ │ │ + ldr r0, [pc, #-1724] @ 46c5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 46c59c │ │ │ │ + ldr r0, [pc, #-1732] @ 46c5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 46c5a0 │ │ │ │ + ldr r0, [pc, #-1740] @ 46c5cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 46c5a4 │ │ │ │ + ldr r0, [pc, #-1748] @ 46c5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 46c5a8 │ │ │ │ + ldr r0, [pc, #-1756] @ 46c5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 46c5ac │ │ │ │ + ldr r0, [pc, #-1764] @ 46c5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 46c5b0 │ │ │ │ + ldr r0, [pc, #-1772] @ 46c5dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 46c5b4 │ │ │ │ + ldr r0, [pc, #-1780] @ 46c5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 46c5b8 │ │ │ │ + ldr r0, [pc, #-1788] @ 46c5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 46c5bc │ │ │ │ + ldr r0, [pc, #-1796] @ 46c5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 46c5c0 │ │ │ │ + ldr r0, [pc, #-1804] @ 46c5ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 46c5c4 │ │ │ │ + ldr r0, [pc, #-1812] @ 46c5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 46c5c8 │ │ │ │ + ldr r0, [pc, #-1820] @ 46c5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 46c5cc │ │ │ │ + ldr r0, [pc, #-1828] @ 46c5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 46c5d0 │ │ │ │ + ldr r0, [pc, #-1836] @ 46c5fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 46c5d4 │ │ │ │ + ldr r0, [pc, #-1844] @ 46c600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 46c5d8 │ │ │ │ + ldr r0, [pc, #-1852] @ 46c604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 46c5dc │ │ │ │ + ldr r0, [pc, #-1860] @ 46c608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 46c5e0 │ │ │ │ + ldr r0, [pc, #-1868] @ 46c60c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 46c5e4 │ │ │ │ + ldr r0, [pc, #-1876] @ 46c610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 46c5e8 │ │ │ │ + ldr r0, [pc, #-1884] @ 46c614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 46c5ec │ │ │ │ + ldr r0, [pc, #-1892] @ 46c618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 46c5f0 │ │ │ │ + ldr r0, [pc, #-1900] @ 46c61c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 46c5f4 │ │ │ │ + ldr r0, [pc, #-1908] @ 46c620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 46c5f8 │ │ │ │ + ldr r0, [pc, #-1916] @ 46c624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 46c5fc │ │ │ │ + ldr r0, [pc, #-1924] @ 46c628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 46c600 │ │ │ │ + ldr r0, [pc, #-1932] @ 46c62c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 46c604 │ │ │ │ + ldr r0, [pc, #-1940] @ 46c630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 46c608 │ │ │ │ + ldr r0, [pc, #-1948] @ 46c634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 46c60c │ │ │ │ + ldr r0, [pc, #-1956] @ 46c638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 46c610 │ │ │ │ + ldr r0, [pc, #-1964] @ 46c63c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 46c614 │ │ │ │ + ldr r0, [pc, #-1972] @ 46c640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 46c618 │ │ │ │ + ldr r0, [pc, #-1980] @ 46c644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 46c61c │ │ │ │ + ldr r0, [pc, #-1988] @ 46c648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 46c620 │ │ │ │ + ldr r0, [pc, #-1996] @ 46c64c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 46c624 │ │ │ │ + ldr r0, [pc, #-2004] @ 46c650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 46c628 │ │ │ │ + ldr r0, [pc, #-2012] @ 46c654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 46c62c │ │ │ │ + ldr r0, [pc, #-2020] @ 46c658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 46c630 │ │ │ │ + ldr r0, [pc, #-2028] @ 46c65c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 46c634 │ │ │ │ + ldr r0, [pc, #-2036] @ 46c660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 46c638 │ │ │ │ + ldr r0, [pc, #-2044] @ 46c664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 46c63c │ │ │ │ + ldr r0, [pc, #-2052] @ 46c668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 46c640 │ │ │ │ + ldr r0, [pc, #-2060] @ 46c66c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 46c644 │ │ │ │ + ldr r0, [pc, #-2068] @ 46c670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 46c648 │ │ │ │ + ldr r0, [pc, #-2076] @ 46c674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 46c64c │ │ │ │ + ldr r0, [pc, #-2084] @ 46c678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 46c650 │ │ │ │ + ldr r0, [pc, #-2092] @ 46c67c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 46c654 │ │ │ │ + ldr r0, [pc, #-2100] @ 46c680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 46c658 │ │ │ │ + ldr r0, [pc, #-2108] @ 46c684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 46c65c │ │ │ │ + ldr r0, [pc, #-2116] @ 46c688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 46c660 │ │ │ │ + ldr r0, [pc, #-2124] @ 46c68c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 46c664 │ │ │ │ + ldr r0, [pc, #-2132] @ 46c690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 46c668 │ │ │ │ + ldr r0, [pc, #-2140] @ 46c694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 46c66c │ │ │ │ + ldr r0, [pc, #-2148] @ 46c698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 46c670 │ │ │ │ + ldr r0, [pc, #-2156] @ 46c69c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 46c674 │ │ │ │ + ldr r0, [pc, #-2164] @ 46c6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 46c678 │ │ │ │ + ldr r0, [pc, #-2172] @ 46c6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 46c67c │ │ │ │ + ldr r0, [pc, #-2180] @ 46c6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 46c680 │ │ │ │ + ldr r0, [pc, #-2188] @ 46c6ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 46c684 │ │ │ │ + ldr r0, [pc, #-2196] @ 46c6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 46c688 │ │ │ │ + ldr r0, [pc, #-2204] @ 46c6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 46c68c │ │ │ │ + ldr r0, [pc, #-2212] @ 46c6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 46c690 │ │ │ │ + ldr r0, [pc, #-2220] @ 46c6bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 46c694 │ │ │ │ + ldr r0, [pc, #-2228] @ 46c6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 46c698 │ │ │ │ + ldr r0, [pc, #-2236] @ 46c6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 46c69c │ │ │ │ + ldr r0, [pc, #-2244] @ 46c6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 46c6a0 │ │ │ │ + ldr r0, [pc, #-2252] @ 46c6cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 46c6a4 │ │ │ │ + ldr r0, [pc, #-2260] @ 46c6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 46c6a8 │ │ │ │ + ldr r0, [pc, #-2268] @ 46c6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 46c6ac │ │ │ │ + ldr r0, [pc, #-2276] @ 46c6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 46c6b0 │ │ │ │ + ldr r0, [pc, #-2284] @ 46c6dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 46c6b4 │ │ │ │ + ldr r0, [pc, #-2292] @ 46c6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 46c6b8 │ │ │ │ + ldr r0, [pc, #-2300] @ 46c6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 46c6bc │ │ │ │ + ldr r0, [pc, #-2308] @ 46c6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 46c6c0 │ │ │ │ + ldr r0, [pc, #-2316] @ 46c6ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 46c6c4 │ │ │ │ + ldr r0, [pc, #-2324] @ 46c6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 46c6c8 │ │ │ │ + ldr r0, [pc, #-2332] @ 46c6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 46c6cc │ │ │ │ + ldr r0, [pc, #-2340] @ 46c6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 46c6d0 │ │ │ │ + ldr r0, [pc, #-2348] @ 46c6fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 46c6d4 │ │ │ │ + ldr r0, [pc, #-2356] @ 46c700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 46c6d8 │ │ │ │ + ldr r0, [pc, #-2364] @ 46c704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 46c6dc │ │ │ │ + ldr r0, [pc, #-2372] @ 46c708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 46c6e0 │ │ │ │ + ldr r0, [pc, #-2380] @ 46c70c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 46c6e4 │ │ │ │ + ldr r0, [pc, #-2388] @ 46c710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 46c6e8 │ │ │ │ + ldr r0, [pc, #-2396] @ 46c714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 46c6ec │ │ │ │ + ldr r0, [pc, #-2404] @ 46c718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 46c6f0 │ │ │ │ + ldr r0, [pc, #-2412] @ 46c71c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 46c6f4 │ │ │ │ + ldr r0, [pc, #-2420] @ 46c720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 46c6f8 │ │ │ │ + ldr r0, [pc, #-2428] @ 46c724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 46c6fc │ │ │ │ + ldr r0, [pc, #-2436] @ 46c728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 46c700 │ │ │ │ + ldr r0, [pc, #-2444] @ 46c72c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 46c704 │ │ │ │ + ldr r0, [pc, #-2452] @ 46c730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 46c708 │ │ │ │ + ldr r0, [pc, #-2460] @ 46c734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 46da38 │ │ │ │ + ldr r0, [pc, #2440] @ 46da64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 46da3c │ │ │ │ + ldr r0, [pc, #2432] @ 46da68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 46da40 │ │ │ │ + ldr r0, [pc, #2424] @ 46da6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 46da44 │ │ │ │ + ldr r0, [pc, #2416] @ 46da70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 46da48 │ │ │ │ + ldr r0, [pc, #2408] @ 46da74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 46da4c │ │ │ │ + ldr r0, [pc, #2400] @ 46da78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 46da50 │ │ │ │ + ldr r0, [pc, #2392] @ 46da7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 46da54 │ │ │ │ + ldr r0, [pc, #2384] @ 46da80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 46da58 │ │ │ │ + ldr r0, [pc, #2376] @ 46da84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 46da5c │ │ │ │ + ldr r0, [pc, #2368] @ 46da88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 46da60 │ │ │ │ + ldr r0, [pc, #2360] @ 46da8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 46da64 │ │ │ │ + ldr r0, [pc, #2352] @ 46da90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 46da68 │ │ │ │ + ldr r0, [pc, #2344] @ 46da94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 46da6c │ │ │ │ + ldr r0, [pc, #2336] @ 46da98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 46da70 │ │ │ │ + ldr r0, [pc, #2328] @ 46da9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 46da74 │ │ │ │ + ldr r0, [pc, #2320] @ 46daa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 46da78 │ │ │ │ + ldr r0, [pc, #2312] @ 46daa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 46da7c │ │ │ │ + ldr r0, [pc, #2304] @ 46daa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 46da80 │ │ │ │ + ldr r0, [pc, #2296] @ 46daac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 46da84 │ │ │ │ + ldr r0, [pc, #2288] @ 46dab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 46da88 │ │ │ │ + ldr r0, [pc, #2280] @ 46dab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 46da8c │ │ │ │ + ldr r0, [pc, #2272] @ 46dab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 46da90 │ │ │ │ + ldr r0, [pc, #2264] @ 46dabc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 46da94 │ │ │ │ + ldr r0, [pc, #2256] @ 46dac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 46da98 │ │ │ │ + ldr r0, [pc, #2248] @ 46dac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 46da9c │ │ │ │ + ldr r0, [pc, #2240] @ 46dac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 46daa0 │ │ │ │ + ldr r0, [pc, #2232] @ 46dacc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 46daa4 │ │ │ │ + ldr r0, [pc, #2224] @ 46dad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 46daa8 │ │ │ │ + ldr r0, [pc, #2216] @ 46dad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 46daac │ │ │ │ + ldr r0, [pc, #2208] @ 46dad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 46dab0 │ │ │ │ + ldr r0, [pc, #2200] @ 46dadc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 46dab4 │ │ │ │ + ldr r0, [pc, #2192] @ 46dae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 46dab8 │ │ │ │ + ldr r0, [pc, #2184] @ 46dae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 46dabc │ │ │ │ + ldr r0, [pc, #2176] @ 46dae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 46dac0 │ │ │ │ + ldr r0, [pc, #2168] @ 46daec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 46dac4 │ │ │ │ + ldr r0, [pc, #2160] @ 46daf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 46dac8 │ │ │ │ + ldr r0, [pc, #2152] @ 46daf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 46dacc │ │ │ │ + ldr r0, [pc, #2144] @ 46daf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 46dad0 │ │ │ │ + ldr r0, [pc, #2136] @ 46dafc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 46dad4 │ │ │ │ + ldr r0, [pc, #2128] @ 46db00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 46dad8 │ │ │ │ + ldr r0, [pc, #2120] @ 46db04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 46dadc │ │ │ │ + ldr r0, [pc, #2112] @ 46db08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 46dae0 │ │ │ │ + ldr r0, [pc, #2104] @ 46db0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 46dae4 │ │ │ │ + ldr r0, [pc, #2096] @ 46db10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 46dae8 │ │ │ │ + ldr r0, [pc, #2088] @ 46db14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 46daec │ │ │ │ + ldr r0, [pc, #2080] @ 46db18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 46daf0 │ │ │ │ + ldr r0, [pc, #2072] @ 46db1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 46daf4 │ │ │ │ + ldr r0, [pc, #2064] @ 46db20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 46daf8 │ │ │ │ + ldr r0, [pc, #2056] @ 46db24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 46dafc │ │ │ │ + ldr r0, [pc, #2048] @ 46db28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 46db00 │ │ │ │ + ldr r0, [pc, #2040] @ 46db2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 46db04 │ │ │ │ + ldr r0, [pc, #2032] @ 46db30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 46db08 │ │ │ │ + ldr r0, [pc, #2024] @ 46db34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 46db0c │ │ │ │ + ldr r0, [pc, #2016] @ 46db38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 46db10 │ │ │ │ + ldr r0, [pc, #2008] @ 46db3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 46db14 │ │ │ │ + ldr r0, [pc, #2000] @ 46db40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 46db18 │ │ │ │ + ldr r0, [pc, #1992] @ 46db44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 46db1c │ │ │ │ + ldr r0, [pc, #1984] @ 46db48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 46db20 │ │ │ │ + ldr r0, [pc, #1976] @ 46db4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 46db24 │ │ │ │ + ldr r0, [pc, #1968] @ 46db50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 46db28 │ │ │ │ + ldr r0, [pc, #1960] @ 46db54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 46db2c │ │ │ │ + ldr r0, [pc, #1952] @ 46db58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 46db30 │ │ │ │ + ldr r0, [pc, #1944] @ 46db5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 46db34 │ │ │ │ + ldr r0, [pc, #1936] @ 46db60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 46db38 │ │ │ │ + ldr r0, [pc, #1928] @ 46db64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 46db3c │ │ │ │ + ldr r0, [pc, #1920] @ 46db68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 46db40 │ │ │ │ + ldr r0, [pc, #1912] @ 46db6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 46db44 │ │ │ │ + ldr r0, [pc, #1904] @ 46db70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 46db48 │ │ │ │ + ldr r0, [pc, #1896] @ 46db74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 46db4c │ │ │ │ + ldr r0, [pc, #1888] @ 46db78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 46db50 │ │ │ │ + ldr r0, [pc, #1880] @ 46db7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 46db54 │ │ │ │ + ldr r0, [pc, #1872] @ 46db80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 46db58 │ │ │ │ + ldr r0, [pc, #1864] @ 46db84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 46db5c │ │ │ │ + ldr r0, [pc, #1856] @ 46db88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 46db60 │ │ │ │ + ldr r0, [pc, #1848] @ 46db8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 46db64 │ │ │ │ + ldr r0, [pc, #1840] @ 46db90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 46db68 │ │ │ │ + ldr r0, [pc, #1832] @ 46db94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 46db6c │ │ │ │ + ldr r0, [pc, #1824] @ 46db98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 46db70 │ │ │ │ + ldr r0, [pc, #1816] @ 46db9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 46db74 │ │ │ │ + ldr r0, [pc, #1808] @ 46dba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 46db78 │ │ │ │ + ldr r0, [pc, #1800] @ 46dba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 46db7c │ │ │ │ + ldr r0, [pc, #1792] @ 46dba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 46db80 │ │ │ │ + ldr r0, [pc, #1784] @ 46dbac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 46db84 │ │ │ │ + ldr r0, [pc, #1776] @ 46dbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 46db88 │ │ │ │ + ldr r0, [pc, #1768] @ 46dbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 46db8c │ │ │ │ + ldr r0, [pc, #1760] @ 46dbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 46db90 │ │ │ │ + ldr r0, [pc, #1752] @ 46dbbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 46db94 │ │ │ │ + ldr r0, [pc, #1744] @ 46dbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 46db98 │ │ │ │ + ldr r0, [pc, #1736] @ 46dbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 46db9c │ │ │ │ + ldr r0, [pc, #1728] @ 46dbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 46dba0 │ │ │ │ + ldr r0, [pc, #1720] @ 46dbcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 46dba4 │ │ │ │ + ldr r0, [pc, #1712] @ 46dbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 46dba8 │ │ │ │ + ldr r0, [pc, #1704] @ 46dbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 46dbac │ │ │ │ + ldr r0, [pc, #1696] @ 46dbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 46dbb0 │ │ │ │ + ldr r0, [pc, #1688] @ 46dbdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 46dbb4 │ │ │ │ + ldr r0, [pc, #1680] @ 46dbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 46dbb8 │ │ │ │ + ldr r0, [pc, #1672] @ 46dbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 46dbbc │ │ │ │ + ldr r0, [pc, #1664] @ 46dbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 46dbc0 │ │ │ │ + ldr r0, [pc, #1656] @ 46dbec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 46dbc4 │ │ │ │ + ldr r0, [pc, #1648] @ 46dbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 46dbc8 │ │ │ │ + ldr r0, [pc, #1640] @ 46dbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 46dbcc │ │ │ │ + ldr r0, [pc, #1632] @ 46dbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 46dbd0 │ │ │ │ + ldr r0, [pc, #1624] @ 46dbfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 46dbd4 │ │ │ │ + ldr r0, [pc, #1616] @ 46dc00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 46dbd8 │ │ │ │ + ldr r0, [pc, #1608] @ 46dc04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 46dbdc │ │ │ │ + ldr r0, [pc, #1600] @ 46dc08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 46dbe0 │ │ │ │ + ldr r0, [pc, #1592] @ 46dc0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 46dbe4 │ │ │ │ + ldr r0, [pc, #1584] @ 46dc10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 46dbe8 │ │ │ │ + ldr r0, [pc, #1576] @ 46dc14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 46dbec │ │ │ │ + ldr r0, [pc, #1568] @ 46dc18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 46dbf0 │ │ │ │ + ldr r0, [pc, #1560] @ 46dc1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 46dbf4 │ │ │ │ + ldr r0, [pc, #1552] @ 46dc20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 46dbf8 │ │ │ │ + ldr r0, [pc, #1544] @ 46dc24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 46dbfc │ │ │ │ + ldr r0, [pc, #1536] @ 46dc28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 46dc00 │ │ │ │ + ldr r0, [pc, #1528] @ 46dc2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 46dc04 │ │ │ │ + ldr r0, [pc, #1520] @ 46dc30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 46dc08 │ │ │ │ + ldr r0, [pc, #1512] @ 46dc34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 46dc0c │ │ │ │ + ldr r0, [pc, #1504] @ 46dc38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 46dc10 │ │ │ │ + ldr r0, [pc, #1496] @ 46dc3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 46dc14 │ │ │ │ + ldr r0, [pc, #1488] @ 46dc40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 46dc18 │ │ │ │ + ldr r0, [pc, #1480] @ 46dc44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 46dc1c │ │ │ │ + ldr r0, [pc, #1472] @ 46dc48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 46dc20 │ │ │ │ + ldr r0, [pc, #1464] @ 46dc4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 46dc24 │ │ │ │ + ldr r0, [pc, #1456] @ 46dc50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 46dc28 │ │ │ │ + ldr r0, [pc, #1448] @ 46dc54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 46dc2c │ │ │ │ + ldr r0, [pc, #1440] @ 46dc58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 46dc30 │ │ │ │ + ldr r0, [pc, #1432] @ 46dc5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 46dc34 │ │ │ │ + ldr r0, [pc, #1424] @ 46dc60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 46dc38 │ │ │ │ + ldr r0, [pc, #1416] @ 46dc64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 46dc3c │ │ │ │ + ldr r0, [pc, #1408] @ 46dc68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 46dc40 │ │ │ │ + ldr r0, [pc, #1400] @ 46dc6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 46dc44 │ │ │ │ + ldr r0, [pc, #1392] @ 46dc70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 46dc48 │ │ │ │ + ldr r0, [pc, #1384] @ 46dc74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 46dc4c │ │ │ │ + ldr r0, [pc, #1376] @ 46dc78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 46dc50 │ │ │ │ + ldr r0, [pc, #1368] @ 46dc7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 46dc54 │ │ │ │ + ldr r0, [pc, #1360] @ 46dc80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 46dc58 │ │ │ │ + ldr r0, [pc, #1352] @ 46dc84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 46dc5c │ │ │ │ + ldr r0, [pc, #1344] @ 46dc88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 46dc60 │ │ │ │ + ldr r0, [pc, #1336] @ 46dc8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 46dc64 │ │ │ │ + ldr r0, [pc, #1328] @ 46dc90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 46dc68 │ │ │ │ + ldr r0, [pc, #1320] @ 46dc94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 46dc6c │ │ │ │ + ldr r0, [pc, #1312] @ 46dc98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 46dc70 │ │ │ │ + ldr r0, [pc, #1304] @ 46dc9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 46dc74 │ │ │ │ + ldr r0, [pc, #1296] @ 46dca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 46dc78 │ │ │ │ + ldr r0, [pc, #1288] @ 46dca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 46dc7c │ │ │ │ + ldr r0, [pc, #1280] @ 46dca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 46dc80 │ │ │ │ + ldr r0, [pc, #1272] @ 46dcac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 46dc84 │ │ │ │ + ldr r0, [pc, #1264] @ 46dcb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 46dc88 │ │ │ │ + ldr r0, [pc, #1256] @ 46dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 46dc8c │ │ │ │ + ldr r0, [pc, #1248] @ 46dcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 46dc90 │ │ │ │ + ldr r0, [pc, #1240] @ 46dcbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 46dc94 │ │ │ │ + ldr r0, [pc, #1232] @ 46dcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 46dc98 │ │ │ │ + ldr r0, [pc, #1224] @ 46dcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 46dc9c │ │ │ │ + ldr r0, [pc, #1216] @ 46dcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 46dca0 │ │ │ │ + ldr r0, [pc, #1208] @ 46dccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 46dca4 │ │ │ │ + ldr r0, [pc, #1200] @ 46dcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 46dca8 │ │ │ │ + ldr r0, [pc, #1192] @ 46dcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 46dcac │ │ │ │ + ldr r0, [pc, #1184] @ 46dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 46dcb0 │ │ │ │ + ldr r0, [pc, #1176] @ 46dcdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 46dcb4 │ │ │ │ + ldr r0, [pc, #1168] @ 46dce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 46dcb8 │ │ │ │ + ldr r0, [pc, #1160] @ 46dce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 46dcbc │ │ │ │ + ldr r0, [pc, #1152] @ 46dce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 46dcc0 │ │ │ │ + ldr r0, [pc, #1144] @ 46dcec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 46dcc4 │ │ │ │ + ldr r0, [pc, #1136] @ 46dcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 46dcc8 │ │ │ │ + ldr r0, [pc, #1128] @ 46dcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 46dccc │ │ │ │ + ldr r0, [pc, #1120] @ 46dcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 46dcd0 │ │ │ │ + ldr r0, [pc, #1112] @ 46dcfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 46dcd4 │ │ │ │ + ldr r0, [pc, #1104] @ 46dd00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 46dcd8 │ │ │ │ + ldr r0, [pc, #1096] @ 46dd04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 46dcdc │ │ │ │ + ldr r0, [pc, #1088] @ 46dd08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 46dce0 │ │ │ │ + ldr r0, [pc, #1080] @ 46dd0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 46dce4 │ │ │ │ + ldr r0, [pc, #1072] @ 46dd10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 46dce8 │ │ │ │ + ldr r0, [pc, #1064] @ 46dd14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 46dcec │ │ │ │ + ldr r0, [pc, #1056] @ 46dd18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 46dcf0 │ │ │ │ + ldr r0, [pc, #1048] @ 46dd1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 46dcf4 │ │ │ │ + ldr r0, [pc, #1040] @ 46dd20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 46dcf8 │ │ │ │ + ldr r0, [pc, #1032] @ 46dd24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 46dcfc │ │ │ │ + ldr r0, [pc, #1024] @ 46dd28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 46dd00 │ │ │ │ + ldr r0, [pc, #1016] @ 46dd2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 46dd04 │ │ │ │ + ldr r0, [pc, #1008] @ 46dd30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 46dd08 │ │ │ │ + ldr r0, [pc, #1000] @ 46dd34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 46dd0c │ │ │ │ + ldr r0, [pc, #992] @ 46dd38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 46dd10 │ │ │ │ + ldr r0, [pc, #984] @ 46dd3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 46dd14 │ │ │ │ + ldr r0, [pc, #976] @ 46dd40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 46dd18 │ │ │ │ + ldr r0, [pc, #968] @ 46dd44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 46dd1c │ │ │ │ + ldr r0, [pc, #960] @ 46dd48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 46dd20 │ │ │ │ + ldr r0, [pc, #952] @ 46dd4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 46dd24 │ │ │ │ + ldr r0, [pc, #944] @ 46dd50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 46dd28 │ │ │ │ + ldr r0, [pc, #936] @ 46dd54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 46dd2c │ │ │ │ + ldr r0, [pc, #928] @ 46dd58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 46dd30 │ │ │ │ + ldr r0, [pc, #920] @ 46dd5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 46dd34 │ │ │ │ + ldr r0, [pc, #912] @ 46dd60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 46dd38 │ │ │ │ + ldr r0, [pc, #904] @ 46dd64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 46dd3c │ │ │ │ + ldr r0, [pc, #896] @ 46dd68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 46dd40 │ │ │ │ + ldr r0, [pc, #888] @ 46dd6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 46dd44 │ │ │ │ + ldr r0, [pc, #880] @ 46dd70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 46dd48 │ │ │ │ + ldr r0, [pc, #872] @ 46dd74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 46dd4c │ │ │ │ + ldr r0, [pc, #864] @ 46dd78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 46dd50 │ │ │ │ + ldr r0, [pc, #856] @ 46dd7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 46dd54 │ │ │ │ + ldr r0, [pc, #848] @ 46dd80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 46dd58 │ │ │ │ + ldr r0, [pc, #840] @ 46dd84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 46dd5c │ │ │ │ + ldr r0, [pc, #832] @ 46dd88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 46dd60 │ │ │ │ + ldr r0, [pc, #824] @ 46dd8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 46dd64 │ │ │ │ + ldr r0, [pc, #816] @ 46dd90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq r7, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r7, ip, ip, lsr r6 │ │ │ │ - sbcseq r7, ip, r8, lsl #28 │ │ │ │ - sbcseq r7, ip, ip, asr #22 │ │ │ │ - sbcseq r7, ip, r0, lsl #17 │ │ │ │ - sbcseq r7, ip, r4, ror #11 │ │ │ │ - ldrheq r7, [ip], #208 @ 0xd0 │ │ │ │ - ldrsheq r7, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r7, ip, r4, lsr #16 │ │ │ │ - sbcseq r7, ip, ip, lsl #11 │ │ │ │ - sbcseq r7, ip, r8, asr sp │ │ │ │ - smullseq r7, ip, r4, sl │ │ │ │ - sbcseq r7, ip, r8, asr #15 │ │ │ │ - sbcseq r7, ip, r4, lsr r5 │ │ │ │ - sbcseq r7, ip, r0, lsl #26 │ │ │ │ - sbcseq r7, ip, r8, lsr sl │ │ │ │ - sbcseq r7, ip, ip, ror #14 │ │ │ │ - ldrsbeq r7, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r7, ip, r8, lsr #25 │ │ │ │ - ldrsbeq r7, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r7, ip, r0, lsl r7 │ │ │ │ - sbcseq r7, ip, r4, lsl #9 │ │ │ │ - sbcseq r7, ip, r8, asr r4 │ │ │ │ - sbcseq r7, ip, ip, lsr #8 │ │ │ │ - sbcseq r7, ip, r0, lsl #8 │ │ │ │ - ldrsbeq r7, [ip], #52 @ 0x34 │ │ │ │ - ldrheq r7, [ip], #52 @ 0x34 │ │ │ │ - smullseq r7, ip, r4, r3 │ │ │ │ - sbcseq r7, ip, r4, ror r3 │ │ │ │ - sbcseq r7, ip, r4, asr r3 │ │ │ │ - sbcseq r7, ip, r8, lsr r3 │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ - ldrsheq r7, [ip], #32 │ │ │ │ - sbcseq r7, ip, ip, asr #5 │ │ │ │ - sbcseq r7, ip, r8, lsr #5 │ │ │ │ - sbcseq r7, ip, r4, lsl #5 │ │ │ │ - sbcseq r7, ip, r0, ror #4 │ │ │ │ - sbcseq r7, ip, ip, lsr r2 │ │ │ │ - sbcseq r7, ip, r8, lsl r2 │ │ │ │ - sbcseq r7, ip, ip, ror #3 │ │ │ │ - sbcseq r7, ip, r0, asr #3 │ │ │ │ - smullseq r7, ip, r4, r1 │ │ │ │ - sbcseq r7, ip, r8, ror #2 │ │ │ │ - sbcseq r7, ip, ip, lsr r1 │ │ │ │ - sbcseq r7, ip, r0, lsl r1 │ │ │ │ - sbcseq r7, ip, r4, ror #1 │ │ │ │ - ldrheq r7, [ip], #8 │ │ │ │ - sbcseq r7, ip, ip, lsl #1 │ │ │ │ - sbcseq r7, ip, r8, rrx │ │ │ │ - sbcseq r7, ip, r0, asr #32 │ │ │ │ - sbcseq r7, ip, r8, lsl r0 │ │ │ │ - ldrsheq r6, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r6, ip, ip, asr #31 │ │ │ │ - sbcseq r6, ip, r0, lsr #31 │ │ │ │ - sbcseq r6, ip, r0, lsl #31 │ │ │ │ - sbcseq r6, ip, r0, asr pc │ │ │ │ - sbcseq r6, ip, ip, lsr #30 │ │ │ │ - sbcseq r6, ip, ip, lsl #30 │ │ │ │ - sbcseq r6, ip, r0, ror #29 │ │ │ │ - ldrheq r6, [ip], #236 @ 0xec │ │ │ │ - smullseq r6, ip, ip, lr │ │ │ │ - sbcseq r6, ip, r8, ror lr │ │ │ │ - sbcseq r6, ip, r0, asr lr │ │ │ │ - sbcseq r6, ip, r4, lsr #28 │ │ │ │ - ldrsheq r6, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r6, ip, r0, asr #27 │ │ │ │ - smullseq r6, ip, ip, sp │ │ │ │ - sbcseq r6, ip, ip, ror #26 │ │ │ │ - sbcseq r6, ip, r8, lsr sp │ │ │ │ - sbcseq r6, ip, r8, lsl #26 │ │ │ │ - sbcseq r6, ip, r0, ror #25 │ │ │ │ - ldrheq r6, [ip], #200 @ 0xc8 │ │ │ │ - smullseq r6, ip, r0, ip │ │ │ │ - sbcseq r6, ip, r0, ror ip │ │ │ │ - sbcseq r6, ip, r4, asr #24 │ │ │ │ - sbcseq r6, ip, r0, lsl ip │ │ │ │ - ldrsbeq r6, [ip], #188 @ 0xbc │ │ │ │ - sbcseq r6, ip, r8, lsr #23 │ │ │ │ - sbcseq r6, ip, r4, ror fp │ │ │ │ - sbcseq r6, ip, r0, asr #22 │ │ │ │ - sbcseq r6, ip, ip, lsl #22 │ │ │ │ - ldrsbeq r6, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r6, ip, r4, lsr #21 │ │ │ │ - sbcseq r6, ip, r0, ror sl │ │ │ │ - sbcseq r6, ip, ip, lsr sl │ │ │ │ - sbcseq r6, ip, r8, lsl #20 │ │ │ │ - ldrsbeq r6, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r6, ip, r0, lsr #19 │ │ │ │ - sbcseq r6, ip, ip, ror #18 │ │ │ │ - sbcseq r6, ip, r8, lsr r9 │ │ │ │ - sbcseq r6, ip, r4, lsl #18 │ │ │ │ - ldrsbeq r6, [ip], #128 @ 0x80 │ │ │ │ - smullseq r6, ip, ip, r8 │ │ │ │ - sbcseq r6, ip, r8, ror #16 │ │ │ │ - sbcseq r6, ip, r4, lsr r8 │ │ │ │ - sbcseq r6, ip, r0, lsl #16 │ │ │ │ - sbcseq r6, ip, ip, asr #15 │ │ │ │ - smullseq r6, ip, r8, r7 │ │ │ │ - sbcseq r6, ip, r4, ror #14 │ │ │ │ - sbcseq r6, ip, r0, lsr r7 │ │ │ │ - ldrsheq r6, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r6, ip, r8, asr #13 │ │ │ │ - smullseq r6, ip, r4, r6 │ │ │ │ - sbcseq r6, ip, r0, ror #12 │ │ │ │ - sbcseq r6, ip, ip, lsr #12 │ │ │ │ - ldrsheq r6, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r6, ip, r4, asr #11 │ │ │ │ - smullseq r6, ip, ip, r5 │ │ │ │ - sbcseq r6, ip, r8, asr r5 │ │ │ │ - sbcseq sl, ip, r8, ror #14 │ │ │ │ - sbcseq sl, ip, r4, lsr r7 │ │ │ │ - sbcseq sl, ip, r0, lsl #14 │ │ │ │ - sbcseq sl, ip, ip, asr #13 │ │ │ │ - smullseq sl, ip, r8, r6 │ │ │ │ - sbcseq sl, ip, r4, ror #12 │ │ │ │ - sbcseq sl, ip, r0, lsr r6 │ │ │ │ - sbcseq sl, ip, r4, lsl #12 │ │ │ │ - ldrsbeq sl, [ip], #88 @ 0x58 │ │ │ │ - sbcseq sl, ip, ip, lsr #11 │ │ │ │ - sbcseq sl, ip, r0, lsl #11 │ │ │ │ - sbcseq sl, ip, r4, asr r5 │ │ │ │ - sbcseq sl, ip, r8, lsr #10 │ │ │ │ - ldrsheq sl, [ip], #76 @ 0x4c │ │ │ │ - ldrsbeq sl, [ip], #64 @ 0x40 │ │ │ │ - sbcseq sl, ip, r4, lsr #9 │ │ │ │ - sbcseq sl, ip, r8, ror r4 │ │ │ │ - sbcseq sl, ip, ip, asr #8 │ │ │ │ - sbcseq sl, ip, r0, lsr #8 │ │ │ │ - ldrsheq sl, [ip], #52 @ 0x34 │ │ │ │ - sbcseq sl, ip, r8, asr #7 │ │ │ │ - smullseq sl, ip, ip, r3 │ │ │ │ - sbcseq sl, ip, r0, ror r3 │ │ │ │ - sbcseq sl, ip, r0, asr #6 │ │ │ │ - sbcseq sl, ip, ip, lsl #6 │ │ │ │ - ldrsbeq sl, [ip], #40 @ 0x28 │ │ │ │ - sbcseq sl, ip, r4, lsr #5 │ │ │ │ - sbcseq sl, ip, r4, lsl #5 │ │ │ │ - sbcseq sl, ip, r4, ror #4 │ │ │ │ - sbcseq sl, ip, r4, asr #4 │ │ │ │ - sbcseq sl, ip, r4, lsr #4 │ │ │ │ - sbcseq sl, ip, r4, lsl #4 │ │ │ │ - sbcseq sl, ip, r4, ror #3 │ │ │ │ - sbcseq sl, ip, r4, asr #3 │ │ │ │ - sbcseq sl, ip, r4, lsr #3 │ │ │ │ - sbcseq sl, ip, r4, lsl #3 │ │ │ │ - sbcseq sl, ip, r4, ror #2 │ │ │ │ - sbcseq sl, ip, r4, asr #2 │ │ │ │ - sbcseq sl, ip, r4, lsr #2 │ │ │ │ - sbcseq sl, ip, r4, lsl #2 │ │ │ │ - sbcseq sl, ip, r4, ror #1 │ │ │ │ - sbcseq sl, ip, r4, asr #1 │ │ │ │ - sbcseq sl, ip, r4, lsr #1 │ │ │ │ - sbcseq sl, ip, r4, lsl #1 │ │ │ │ - sbcseq sl, ip, r4, rrx │ │ │ │ - sbcseq sl, ip, r4, asr #32 │ │ │ │ - sbcseq sl, ip, r4, lsr #32 │ │ │ │ - sbcseq sl, ip, r4 │ │ │ │ - sbcseq r9, ip, r4, ror #31 │ │ │ │ - sbcseq r9, ip, r4, asr #31 │ │ │ │ - sbcseq r9, ip, r4, lsr #31 │ │ │ │ - sbcseq r9, ip, r4, lsl #31 │ │ │ │ - sbcseq r9, ip, r4, ror #30 │ │ │ │ - sbcseq r9, ip, r4, asr #30 │ │ │ │ - sbcseq r9, ip, r4, lsr #30 │ │ │ │ - sbcseq r9, ip, r4, lsl #30 │ │ │ │ - sbcseq r9, ip, r4, ror #29 │ │ │ │ - sbcseq r9, ip, r4, asr #29 │ │ │ │ - sbcseq r9, ip, r4, lsr #29 │ │ │ │ - sbcseq r9, ip, r4, ror lr │ │ │ │ - smullseq r9, ip, r0, sp │ │ │ │ - sbcseq r9, ip, ip, lsr #25 │ │ │ │ - sbcseq r9, ip, r8, asr #23 │ │ │ │ - sbcseq r9, ip, r8, ror #21 │ │ │ │ - sbcseq r0, ip, r8, lsl #28 │ │ │ │ - sbcseq r0, ip, r0, ror #27 │ │ │ │ - ldrheq r0, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r0, ip, r8, lsl #27 │ │ │ │ - ldrsbeq r0, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r0, ip, r0, lsl #24 │ │ │ │ - sbcseq r0, ip, ip, lsr sp │ │ │ │ - sbcseq r0, ip, r8, ror ip │ │ │ │ - ldrheq r0, [ip], #180 @ 0xb4 │ │ │ │ - ldrsheq r0, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r0, ip, r0, lsr #24 │ │ │ │ - sbcseq r0, ip, r8, ror #22 │ │ │ │ - sbcseq r0, ip, r4, lsr #25 │ │ │ │ - sbcseq r0, ip, r8, asr #23 │ │ │ │ - sbcseq r0, ip, ip, lsl fp │ │ │ │ - ldrsbeq r0, [ip], #172 @ 0xac │ │ │ │ - sbcseq r0, ip, ip, lsl #20 │ │ │ │ - sbcseq r0, ip, ip, asr r9 │ │ │ │ - sbcseq r0, ip, r0, lsr #17 │ │ │ │ - sbcseq r0, ip, r8, ror #15 │ │ │ │ - sbcseq r0, ip, ip, ror #20 │ │ │ │ - sbcseq r0, ip, r8, lsr #19 │ │ │ │ - ldrsheq r0, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r0, ip, r8, lsr r8 │ │ │ │ - sbcseq r0, ip, r4, lsl #15 │ │ │ │ - ldrsheq r0, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r0, ip, r4, asr #18 │ │ │ │ - sbcseq r0, ip, ip, lsl #17 │ │ │ │ - ldrsbeq r0, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r0, ip, r0, lsr #14 │ │ │ │ - sbcseq r0, ip, ip, lsl #19 │ │ │ │ - sbcseq r0, ip, r8, lsl r3 │ │ │ │ - sbcseq r0, ip, ip, asr r2 │ │ │ │ - sbcseq r0, ip, r0, lsr #3 │ │ │ │ - ldrsheq r0, [ip], #4 │ │ │ │ - sbcseq r0, ip, ip, asr #1 │ │ │ │ - smullseq r0, ip, ip, r0 │ │ │ │ - sbcseq r0, ip, ip, rrx │ │ │ │ - sbcseq r0, ip, ip, lsr r0 │ │ │ │ - sbcseq r0, ip, r8, lsl r0 │ │ │ │ - ldrsheq pc, [fp], #244 @ 0xf4 @ │ │ │ │ - ldrsbeq pc, [fp], #240 @ 0xf0 @ │ │ │ │ - sbcseq pc, fp, ip, lsr #31 │ │ │ │ - sbcseq pc, fp, r8, lsl #31 │ │ │ │ - sbcseq pc, fp, r4, ror #30 │ │ │ │ - sbcseq pc, fp, r0, asr #30 │ │ │ │ - sbcseq pc, fp, ip, lsl pc @ │ │ │ │ - ldrsheq pc, [fp], #232 @ 0xe8 @ │ │ │ │ - sbcseq pc, fp, ip, asr #29 │ │ │ │ - sbcseq pc, fp, r0, lsr #29 │ │ │ │ - sbcseq pc, fp, r4, ror lr @ │ │ │ │ - sbcseq pc, fp, r0, asr #28 │ │ │ │ - sbcseq pc, fp, r8, lsl #28 │ │ │ │ - ldrsbeq pc, [fp], #208 @ 0xd0 @ │ │ │ │ - sbcseq pc, fp, r0, lsr #27 │ │ │ │ - sbcseq pc, fp, r4, ror sp @ │ │ │ │ - sbcseq pc, fp, ip, asr #26 │ │ │ │ - sbcseq pc, fp, r0, lsr #26 │ │ │ │ - ldrsheq pc, [fp], #200 @ 0xc8 @ │ │ │ │ - sbcseq pc, fp, r8, asr #25 │ │ │ │ - sbcseq pc, fp, r0, lsr #25 │ │ │ │ - sbcseq pc, fp, ip, ror ip @ │ │ │ │ - sbcseq pc, fp, r8, asr #24 │ │ │ │ - sbcseq pc, fp, ip, lsl ip @ │ │ │ │ - sbcseq r1, ip, ip, ror #15 │ │ │ │ - sbcseq r1, ip, r0, ror #11 │ │ │ │ - ldrsbeq r1, [ip], #52 @ 0x34 │ │ │ │ - ldrsbeq r1, [ip], #216 @ 0xd8 │ │ │ │ - ldrheq r1, [ip], #180 @ 0xb4 │ │ │ │ - smullseq r1, ip, r0, r9 │ │ │ │ - sbcseq r1, ip, r4, lsl #15 │ │ │ │ - sbcseq r1, ip, r8, ror r5 │ │ │ │ - sbcseq r1, ip, ip, ror #6 │ │ │ │ - sbcseq r1, ip, r0, ror sp │ │ │ │ - sbcseq r1, ip, ip, asr #22 │ │ │ │ - sbcseq r1, ip, r8, lsr #18 │ │ │ │ - sbcseq r1, ip, ip, lsl r7 │ │ │ │ - sbcseq r1, ip, r0, lsl r5 │ │ │ │ - sbcseq r1, ip, r4, lsl #6 │ │ │ │ - sbcseq r1, ip, r8, lsl #26 │ │ │ │ - sbcseq r1, ip, r4, ror #21 │ │ │ │ - sbcseq r1, ip, r0, asr #17 │ │ │ │ - ldrheq r1, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r1, ip, r8, lsr #9 │ │ │ │ - smullseq r1, ip, ip, r2 │ │ │ │ - sbcseq r1, ip, r0, lsr #25 │ │ │ │ - sbcseq r1, ip, ip, ror sl │ │ │ │ - sbcseq r1, ip, r8, asr r8 │ │ │ │ - sbcseq r1, ip, ip, asr #12 │ │ │ │ - sbcseq r1, ip, r0, asr #8 │ │ │ │ - sbcseq r1, ip, r4, lsr r2 │ │ │ │ - sbcseq r1, ip, r8, lsl #4 │ │ │ │ - ldrsheq r1, [ip], #8 │ │ │ │ - sbcseq r0, ip, r8, asr #31 │ │ │ │ - sbcseq r0, ip, r8, ror lr │ │ │ │ - sbcseq r0, ip, r4, lsl sp │ │ │ │ - sbcseq r0, ip, r8, ror #23 │ │ │ │ - ldrheq r0, [ip], #172 @ 0xac │ │ │ │ - smullseq r0, ip, r0, r9 │ │ │ │ - sbcseq r0, ip, r8, ror #16 │ │ │ │ - sbcseq r0, ip, ip, asr r7 │ │ │ │ - sbcseq r1, ip, r0, ror r1 │ │ │ │ - sbcseq r1, ip, ip, asr r0 │ │ │ │ - sbcseq r0, ip, r8, lsr #30 │ │ │ │ + ldrsbeq r7, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r7, ip, r0, lsr r6 │ │ │ │ + ldrsheq r7, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r7, ip, r0, asr #22 │ │ │ │ + sbcseq r7, ip, r4, ror r8 │ │ │ │ + ldrsbeq r7, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r7, ip, r4, lsr #27 │ │ │ │ + sbcseq r7, ip, r4, ror #21 │ │ │ │ + sbcseq r7, ip, r8, lsl r8 │ │ │ │ + sbcseq r7, ip, r0, lsl #11 │ │ │ │ + sbcseq r7, ip, ip, asr #26 │ │ │ │ + sbcseq r7, ip, r8, lsl #21 │ │ │ │ + ldrheq r7, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r7, ip, r8, lsr #10 │ │ │ │ + ldrsheq r7, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r7, ip, ip, lsr #20 │ │ │ │ + sbcseq r7, ip, r0, ror #14 │ │ │ │ + ldrsbeq r7, [ip], #64 @ 0x40 │ │ │ │ + smullseq r7, ip, ip, ip │ │ │ │ + ldrsbeq r7, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r7, ip, r4, lsl #14 │ │ │ │ + sbcseq r7, ip, r8, ror r4 │ │ │ │ + sbcseq r7, ip, ip, asr #8 │ │ │ │ + sbcseq r7, ip, r0, lsr #8 │ │ │ │ + ldrsheq r7, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r7, ip, r8, asr #7 │ │ │ │ + sbcseq r7, ip, r8, lsr #7 │ │ │ │ + sbcseq r7, ip, r8, lsl #7 │ │ │ │ + sbcseq r7, ip, r8, ror #6 │ │ │ │ + sbcseq r7, ip, r8, asr #6 │ │ │ │ + sbcseq r7, ip, ip, lsr #6 │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + sbcseq r7, ip, r4, ror #5 │ │ │ │ + sbcseq r7, ip, r0, asr #5 │ │ │ │ + smullseq r7, ip, ip, r2 │ │ │ │ + sbcseq r7, ip, r8, ror r2 │ │ │ │ + sbcseq r7, ip, r4, asr r2 │ │ │ │ + sbcseq r7, ip, r0, lsr r2 │ │ │ │ + sbcseq r7, ip, ip, lsl #4 │ │ │ │ + sbcseq r7, ip, r0, ror #3 │ │ │ │ + ldrheq r7, [ip], #20 │ │ │ │ + sbcseq r7, ip, r8, lsl #3 │ │ │ │ + sbcseq r7, ip, ip, asr r1 │ │ │ │ + sbcseq r7, ip, r0, lsr r1 │ │ │ │ + sbcseq r7, ip, r4, lsl #2 │ │ │ │ + ldrsbeq r7, [ip], #8 │ │ │ │ + sbcseq r7, ip, ip, lsr #1 │ │ │ │ + sbcseq r7, ip, r0, lsl #1 │ │ │ │ + sbcseq r7, ip, ip, asr r0 │ │ │ │ + sbcseq r7, ip, r4, lsr r0 │ │ │ │ + sbcseq r7, ip, ip │ │ │ │ + sbcseq r6, ip, ip, ror #31 │ │ │ │ + sbcseq r6, ip, r0, asr #31 │ │ │ │ + smullseq r6, ip, r4, pc @ │ │ │ │ + sbcseq r6, ip, r4, ror pc │ │ │ │ + sbcseq r6, ip, r4, asr #30 │ │ │ │ + sbcseq r6, ip, r0, lsr #30 │ │ │ │ + sbcseq r6, ip, r0, lsl #30 │ │ │ │ + ldrsbeq r6, [ip], #228 @ 0xe4 │ │ │ │ + ldrheq r6, [ip], #224 @ 0xe0 │ │ │ │ + smullseq r6, ip, r0, lr │ │ │ │ + sbcseq r6, ip, ip, ror #28 │ │ │ │ + sbcseq r6, ip, r4, asr #28 │ │ │ │ + sbcseq r6, ip, r8, lsl lr │ │ │ │ + sbcseq r6, ip, r4, ror #27 │ │ │ │ + ldrheq r6, [ip], #212 @ 0xd4 │ │ │ │ + smullseq r6, ip, r0, sp │ │ │ │ + sbcseq r6, ip, r0, ror #26 │ │ │ │ + sbcseq r6, ip, ip, lsr #26 │ │ │ │ + ldrsheq r6, [ip], #204 @ 0xcc │ │ │ │ + ldrsbeq r6, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r6, ip, ip, lsr #25 │ │ │ │ + sbcseq r6, ip, r4, lsl #25 │ │ │ │ + sbcseq r6, ip, r4, ror #24 │ │ │ │ + sbcseq r6, ip, r8, lsr ip │ │ │ │ + sbcseq r6, ip, r4, lsl #24 │ │ │ │ + ldrsbeq r6, [ip], #176 @ 0xb0 │ │ │ │ + smullseq r6, ip, ip, fp │ │ │ │ + sbcseq r6, ip, r8, ror #22 │ │ │ │ + sbcseq r6, ip, r4, lsr fp │ │ │ │ + sbcseq r6, ip, r0, lsl #22 │ │ │ │ + sbcseq r6, ip, ip, asr #21 │ │ │ │ + smullseq r6, ip, r8, sl │ │ │ │ + sbcseq r6, ip, r4, ror #20 │ │ │ │ + sbcseq r6, ip, r0, lsr sl │ │ │ │ + ldrsheq r6, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r6, ip, r8, asr #19 │ │ │ │ + smullseq r6, ip, r4, r9 │ │ │ │ + sbcseq r6, ip, r0, ror #18 │ │ │ │ + sbcseq r6, ip, ip, lsr #18 │ │ │ │ + ldrsheq r6, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r6, ip, r4, asr #17 │ │ │ │ + smullseq r6, ip, r0, r8 │ │ │ │ + sbcseq r6, ip, ip, asr r8 │ │ │ │ + sbcseq r6, ip, r8, lsr #16 │ │ │ │ + ldrsheq r6, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r6, ip, r0, asr #15 │ │ │ │ + sbcseq r6, ip, ip, lsl #15 │ │ │ │ + sbcseq r6, ip, r8, asr r7 │ │ │ │ + sbcseq r6, ip, r4, lsr #14 │ │ │ │ + ldrsheq r6, [ip], #96 @ 0x60 │ │ │ │ + ldrheq r6, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r6, ip, r8, lsl #13 │ │ │ │ + sbcseq r6, ip, r4, asr r6 │ │ │ │ + sbcseq r6, ip, r0, lsr #12 │ │ │ │ + sbcseq r6, ip, ip, ror #11 │ │ │ │ + ldrheq r6, [ip], #88 @ 0x58 │ │ │ │ + smullseq r6, ip, r0, r5 │ │ │ │ + sbcseq r6, ip, ip, asr #10 │ │ │ │ + sbcseq sl, ip, ip, asr r7 │ │ │ │ + sbcseq sl, ip, r8, lsr #14 │ │ │ │ + ldrsheq sl, [ip], #100 @ 0x64 │ │ │ │ + sbcseq sl, ip, r0, asr #13 │ │ │ │ + sbcseq sl, ip, ip, lsl #13 │ │ │ │ + sbcseq sl, ip, r8, asr r6 │ │ │ │ + sbcseq sl, ip, r4, lsr #12 │ │ │ │ + ldrsheq sl, [ip], #88 @ 0x58 │ │ │ │ + sbcseq sl, ip, ip, asr #11 │ │ │ │ + sbcseq sl, ip, r0, lsr #11 │ │ │ │ + sbcseq sl, ip, r4, ror r5 │ │ │ │ + sbcseq sl, ip, r8, asr #10 │ │ │ │ + sbcseq sl, ip, ip, lsl r5 │ │ │ │ + ldrsheq sl, [ip], #64 @ 0x40 │ │ │ │ + sbcseq sl, ip, r4, asr #9 │ │ │ │ + smullseq sl, ip, r8, r4 │ │ │ │ + sbcseq sl, ip, ip, ror #8 │ │ │ │ + sbcseq sl, ip, r0, asr #8 │ │ │ │ + sbcseq sl, ip, r4, lsl r4 │ │ │ │ + sbcseq sl, ip, r8, ror #7 │ │ │ │ + ldrheq sl, [ip], #60 @ 0x3c │ │ │ │ + smullseq sl, ip, r0, r3 │ │ │ │ + sbcseq sl, ip, r4, ror #6 │ │ │ │ + sbcseq sl, ip, r4, lsr r3 │ │ │ │ + sbcseq sl, ip, r0, lsl #6 │ │ │ │ + sbcseq sl, ip, ip, asr #5 │ │ │ │ + smullseq sl, ip, r8, r2 │ │ │ │ + sbcseq sl, ip, r8, ror r2 │ │ │ │ + sbcseq sl, ip, r8, asr r2 │ │ │ │ + sbcseq sl, ip, r8, lsr r2 │ │ │ │ + sbcseq sl, ip, r8, lsl r2 │ │ │ │ + ldrsheq sl, [ip], #24 │ │ │ │ + ldrsbeq sl, [ip], #24 │ │ │ │ + ldrheq sl, [ip], #24 │ │ │ │ + smullseq sl, ip, r8, r1 │ │ │ │ + sbcseq sl, ip, r8, ror r1 │ │ │ │ + sbcseq sl, ip, r8, asr r1 │ │ │ │ + sbcseq sl, ip, r8, lsr r1 │ │ │ │ + sbcseq sl, ip, r8, lsl r1 │ │ │ │ + ldrsheq sl, [ip], #8 │ │ │ │ + ldrsbeq sl, [ip], #8 │ │ │ │ + ldrheq sl, [ip], #8 │ │ │ │ + smullseq sl, ip, r8, r0 │ │ │ │ + sbcseq sl, ip, r8, ror r0 │ │ │ │ + sbcseq sl, ip, r8, asr r0 │ │ │ │ + sbcseq sl, ip, r8, lsr r0 │ │ │ │ + sbcseq sl, ip, r8, lsl r0 │ │ │ │ + ldrsheq r9, [ip], #248 @ 0xf8 │ │ │ │ + ldrsbeq r9, [ip], #248 @ 0xf8 │ │ │ │ + ldrheq r9, [ip], #248 @ 0xf8 │ │ │ │ + smullseq r9, ip, r8, pc @ │ │ │ │ + sbcseq r9, ip, r8, ror pc │ │ │ │ + sbcseq r9, ip, r8, asr pc │ │ │ │ + sbcseq r9, ip, r8, lsr pc │ │ │ │ + sbcseq r9, ip, r8, lsl pc │ │ │ │ + ldrsheq r9, [ip], #232 @ 0xe8 │ │ │ │ + ldrsbeq r9, [ip], #232 @ 0xe8 │ │ │ │ + ldrheq r9, [ip], #232 @ 0xe8 │ │ │ │ + smullseq r9, ip, r8, lr │ │ │ │ + sbcseq r9, ip, r8, ror #28 │ │ │ │ + sbcseq r9, ip, r4, lsl #27 │ │ │ │ + sbcseq r9, ip, r0, lsr #25 │ │ │ │ + ldrheq r9, [ip], #188 @ 0xbc │ │ │ │ + ldrsbeq r9, [ip], #172 @ 0xac │ │ │ │ + ldrsheq r0, [ip], #220 @ 0xdc │ │ │ │ ldrsbeq r0, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r0, ip, r8, ror ip │ │ │ │ - sbcseq r0, ip, ip, asr #22 │ │ │ │ - sbcseq r0, ip, r0, lsr #20 │ │ │ │ - ldrsheq r0, [ip], #132 @ 0x84 │ │ │ │ - ldrsbeq r0, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r0, ip, r4, asr #13 │ │ │ │ - ldrsbeq r1, [ip], #8 │ │ │ │ - sbcseq r0, ip, r0, asr #31 │ │ │ │ - sbcseq r0, ip, r8, lsl #29 │ │ │ │ + ldrheq r0, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r0, ip, ip, ror sp │ │ │ │ + sbcseq r0, ip, r4, asr #25 │ │ │ │ + ldrsheq r0, [ip], #180 @ 0xb4 │ │ │ │ sbcseq r0, ip, r0, lsr sp │ │ │ │ + sbcseq r0, ip, ip, ror #24 │ │ │ │ + sbcseq r0, ip, r8, lsr #23 │ │ │ │ + sbcseq r0, ip, r4, ror #25 │ │ │ │ + sbcseq r0, ip, r4, lsl ip │ │ │ │ + sbcseq r0, ip, ip, asr fp │ │ │ │ + smullseq r0, ip, r8, ip │ │ │ │ + ldrheq r0, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r0, ip, r0, lsl fp │ │ │ │ + ldrsbeq r0, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r0, ip, r0, lsl #20 │ │ │ │ + sbcseq r0, ip, r0, asr r9 │ │ │ │ + smullseq r0, ip, r4, r8 │ │ │ │ + ldrsbeq r0, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r0, ip, r0, ror #20 │ │ │ │ + smullseq r0, ip, ip, r9 │ │ │ │ + sbcseq r0, ip, r8, ror #17 │ │ │ │ + sbcseq r0, ip, ip, lsr #16 │ │ │ │ + sbcseq r0, ip, r8, ror r7 │ │ │ │ + ldrsheq r0, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r0, ip, r8, lsr r9 │ │ │ │ + sbcseq r0, ip, r0, lsl #17 │ │ │ │ + sbcseq r0, ip, r4, asr #15 │ │ │ │ + sbcseq r0, ip, r4, lsl r7 │ │ │ │ + sbcseq r0, ip, r0, lsl #19 │ │ │ │ + sbcseq r0, ip, ip, lsl #6 │ │ │ │ + sbcseq r0, ip, r0, asr r2 │ │ │ │ + smullseq r0, ip, r4, r1 │ │ │ │ + sbcseq r0, ip, r8, ror #1 │ │ │ │ + sbcseq r0, ip, r0, asr #1 │ │ │ │ + smullseq r0, ip, r0, r0 │ │ │ │ + sbcseq r0, ip, r0, rrx │ │ │ │ + sbcseq r0, ip, r0, lsr r0 │ │ │ │ + sbcseq r0, ip, ip │ │ │ │ + sbcseq pc, fp, r8, ror #31 │ │ │ │ + sbcseq pc, fp, r4, asr #31 │ │ │ │ + sbcseq pc, fp, r0, lsr #31 │ │ │ │ + sbcseq pc, fp, ip, ror pc @ │ │ │ │ + sbcseq pc, fp, r8, asr pc @ │ │ │ │ + sbcseq pc, fp, r4, lsr pc @ │ │ │ │ + sbcseq pc, fp, r0, lsl pc @ │ │ │ │ + sbcseq pc, fp, ip, ror #29 │ │ │ │ + sbcseq pc, fp, r0, asr #29 │ │ │ │ + smullseq pc, fp, r4, lr @ │ │ │ │ + sbcseq pc, fp, r8, ror #28 │ │ │ │ + sbcseq pc, fp, r4, lsr lr @ │ │ │ │ + ldrsheq pc, [fp], #220 @ 0xdc @ │ │ │ │ + sbcseq pc, fp, r4, asr #27 │ │ │ │ + smullseq pc, fp, r4, sp @ │ │ │ │ + sbcseq pc, fp, r8, ror #26 │ │ │ │ + sbcseq pc, fp, r0, asr #26 │ │ │ │ + sbcseq pc, fp, r4, lsl sp @ │ │ │ │ + sbcseq pc, fp, ip, ror #25 │ │ │ │ + ldrheq pc, [fp], #204 @ 0xcc @ │ │ │ │ + smullseq pc, fp, r4, ip @ │ │ │ │ + sbcseq pc, fp, r0, ror ip @ │ │ │ │ + sbcseq pc, fp, ip, lsr ip @ │ │ │ │ + sbcseq pc, fp, r0, lsl ip @ │ │ │ │ + sbcseq r1, ip, r0, ror #15 │ │ │ │ + ldrsbeq r1, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r1, ip, r8, asr #7 │ │ │ │ + sbcseq r1, ip, ip, asr #27 │ │ │ │ + sbcseq r1, ip, r8, lsr #23 │ │ │ │ + sbcseq r1, ip, r4, lsl #19 │ │ │ │ + sbcseq r1, ip, r8, ror r7 │ │ │ │ + sbcseq r1, ip, ip, ror #10 │ │ │ │ + sbcseq r1, ip, r0, ror #6 │ │ │ │ + sbcseq r1, ip, r4, ror #26 │ │ │ │ + sbcseq r1, ip, r0, asr #22 │ │ │ │ + sbcseq r1, ip, ip, lsl r9 │ │ │ │ + sbcseq r1, ip, r0, lsl r7 │ │ │ │ + sbcseq r1, ip, r4, lsl #10 │ │ │ │ + ldrsheq r1, [ip], #40 @ 0x28 │ │ │ │ + ldrsheq r1, [ip], #204 @ 0xcc │ │ │ │ + ldrsbeq r1, [ip], #168 @ 0xa8 │ │ │ │ + ldrheq r1, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r1, ip, r8, lsr #13 │ │ │ │ + smullseq r1, ip, ip, r4 │ │ │ │ + smullseq r1, ip, r0, r2 │ │ │ │ + smullseq r1, ip, r4, ip │ │ │ │ + sbcseq r1, ip, r0, ror sl │ │ │ │ + sbcseq r1, ip, ip, asr #16 │ │ │ │ + sbcseq r1, ip, r0, asr #12 │ │ │ │ + sbcseq r1, ip, r4, lsr r4 │ │ │ │ + sbcseq r1, ip, r8, lsr #4 │ │ │ │ + ldrsheq r1, [ip], #28 │ │ │ │ + sbcseq r1, ip, ip, ror #1 │ │ │ │ + ldrheq r0, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r0, ip, ip, ror #28 │ │ │ │ + sbcseq r0, ip, r8, lsl #26 │ │ │ │ ldrsbeq r0, [ip], #188 @ 0xbc │ │ │ │ ldrheq r0, [ip], #160 @ 0xa0 │ │ │ │ sbcseq r0, ip, r4, lsl #19 │ │ │ │ - sbcseq r0, ip, r8, asr r8 │ │ │ │ - sbcseq r0, ip, r8, lsr r7 │ │ │ │ - sbcseq r0, ip, ip, lsr #12 │ │ │ │ - sbcseq r1, ip, r0, asr #32 │ │ │ │ - sbcseq r0, ip, r4, lsr #30 │ │ │ │ - sbcseq r0, ip, r8, ror #27 │ │ │ │ - sbcseq r0, ip, ip, lsl #25 │ │ │ │ + sbcseq r0, ip, ip, asr r8 │ │ │ │ + sbcseq r0, ip, r0, asr r7 │ │ │ │ + sbcseq r1, ip, r4, ror #2 │ │ │ │ + sbcseq r1, ip, r0, asr r0 │ │ │ │ + sbcseq r0, ip, ip, lsl pc │ │ │ │ + sbcseq r0, ip, r8, asr #27 │ │ │ │ + sbcseq r0, ip, ip, ror #24 │ │ │ │ sbcseq r0, ip, r0, asr #22 │ │ │ │ sbcseq r0, ip, r4, lsl sl │ │ │ │ sbcseq r0, ip, r8, ror #17 │ │ │ │ - ldrheq r0, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r0, ip, r0, lsr #13 │ │ │ │ - smullseq r0, ip, r4, r5 │ │ │ │ - sbcseq r0, ip, r8, lsr #31 │ │ │ │ - sbcseq r0, ip, r8, lsl #29 │ │ │ │ - sbcseq r0, ip, r8, asr #26 │ │ │ │ - sbcseq r0, ip, r8, ror #23 │ │ │ │ + sbcseq r0, ip, r4, asr #15 │ │ │ │ + ldrheq r0, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r1, ip, ip, asr #1 │ │ │ │ + ldrheq r0, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r0, ip, ip, ror lr │ │ │ │ + sbcseq r0, ip, r4, lsr #26 │ │ │ │ + ldrsbeq r0, [ip], #176 @ 0xb0 │ │ │ │ sbcseq r0, ip, r4, lsr #21 │ │ │ │ sbcseq r0, ip, r8, ror r9 │ │ │ │ sbcseq r0, ip, ip, asr #16 │ │ │ │ - sbcseq r0, ip, r0, lsr #14 │ │ │ │ - sbcseq r0, ip, r8, lsl #12 │ │ │ │ - ldrsheq r0, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r0, ip, r0, lsl pc │ │ │ │ - sbcseq r0, ip, ip, ror #27 │ │ │ │ - sbcseq r0, ip, r8, lsr #25 │ │ │ │ - sbcseq r0, ip, r4, asr #22 │ │ │ │ + sbcseq r0, ip, ip, lsr #14 │ │ │ │ + sbcseq r0, ip, r0, lsr #12 │ │ │ │ + sbcseq r1, ip, r4, lsr r0 │ │ │ │ + sbcseq r0, ip, r8, lsl pc │ │ │ │ + ldrsbeq r0, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r0, ip, r0, lsl #25 │ │ │ │ + sbcseq r0, ip, r4, lsr fp │ │ │ │ sbcseq r0, ip, r8, lsl #20 │ │ │ │ ldrsbeq r0, [ip], #140 @ 0x8c │ │ │ │ ldrheq r0, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r0, ip, r4, lsl #13 │ │ │ │ - sbcseq r0, ip, r0, ror r5 │ │ │ │ - sbcseq r0, ip, r4, ror #8 │ │ │ │ - sbcseq r0, ip, r8, ror lr │ │ │ │ - sbcseq r0, ip, r0, asr sp │ │ │ │ - sbcseq r0, ip, r8, lsl #24 │ │ │ │ - sbcseq r0, ip, r0, lsr #21 │ │ │ │ + smullseq r0, ip, r4, r6 │ │ │ │ + sbcseq r0, ip, r8, lsl #11 │ │ │ │ + smullseq r0, ip, ip, pc @ │ │ │ │ + sbcseq r0, ip, ip, ror lr │ │ │ │ + sbcseq r0, ip, ip, lsr sp │ │ │ │ + ldrsbeq r0, [ip], #188 @ 0xbc │ │ │ │ + smullseq r0, ip, r8, sl │ │ │ │ sbcseq r0, ip, ip, ror #18 │ │ │ │ sbcseq r0, ip, r0, asr #16 │ │ │ │ sbcseq r0, ip, r4, lsl r7 │ │ │ │ - sbcseq r0, ip, r8, ror #11 │ │ │ │ - ldrsbeq r0, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r0, ip, ip, asr #7 │ │ │ │ + ldrsheq r0, [ip], #92 @ 0x5c │ │ │ │ + ldrsheq r0, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r0, ip, r4, lsl #30 │ │ │ │ sbcseq r0, ip, r0, ror #27 │ │ │ │ - ldrheq r0, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r0, ip, r8, ror #22 │ │ │ │ + smullseq r0, ip, ip, ip │ │ │ │ + sbcseq r0, ip, r8, lsr fp │ │ │ │ ldrsheq r0, [ip], #156 @ 0x9c │ │ │ │ ldrsbeq r0, [ip], #128 @ 0x80 │ │ │ │ sbcseq r0, ip, r4, lsr #15 │ │ │ │ sbcseq r0, ip, r8, ror r6 │ │ │ │ - sbcseq r0, ip, ip, asr #10 │ │ │ │ - sbcseq r0, ip, r0, asr #8 │ │ │ │ - sbcseq r0, ip, r4, lsr r3 │ │ │ │ - sbcseq r0, ip, r0, lsl r3 │ │ │ │ - sbcseq r0, ip, r8, ror #5 │ │ │ │ - sbcseq r0, ip, r0, asr #5 │ │ │ │ - smullseq r0, ip, r8, r2 │ │ │ │ - sbcseq r0, ip, r0, ror r2 │ │ │ │ - sbcseq r0, ip, r0, asr #4 │ │ │ │ - sbcseq r0, ip, r0, lsl r2 │ │ │ │ - sbcseq r0, ip, r4, ror #3 │ │ │ │ - ldrheq r0, [ip], #16 │ │ │ │ - sbcseq r0, ip, r4, lsl #3 │ │ │ │ - sbcseq r0, ip, r8, asr r1 │ │ │ │ - sbcseq r0, ip, ip, lsr #2 │ │ │ │ - ldrsheq r0, [ip], #12 │ │ │ │ - sbcseq r0, ip, ip, asr #1 │ │ │ │ - smullseq r0, ip, ip, r0 │ │ │ │ - sbcseq r0, ip, ip, rrx │ │ │ │ - sbcseq r0, ip, ip, lsr r0 │ │ │ │ - sbcseq r0, ip, r8 │ │ │ │ - ldrsbeq pc, [fp], #248 @ 0xf8 @ │ │ │ │ - sbcseq pc, fp, r4, lsr #31 │ │ │ │ - sbcseq pc, fp, ip, ror pc @ │ │ │ │ - smullseq pc, ip, r4, r9 @ │ │ │ │ - sbcseq pc, fp, r8, lsl #3 │ │ │ │ - sbcseq pc, fp, r0, ror #2 │ │ │ │ - sbcseq r0, fp, r4, lsr sp │ │ │ │ + sbcseq r0, ip, r4, ror #10 │ │ │ │ + sbcseq r0, ip, r8, asr r4 │ │ │ │ + sbcseq r0, ip, ip, ror #28 │ │ │ │ + sbcseq r0, ip, r4, asr #26 │ │ │ │ + ldrsheq r0, [ip], #188 @ 0xbc │ │ │ │ + smullseq r0, ip, r4, sl │ │ │ │ + sbcseq r0, ip, r0, ror #18 │ │ │ │ + sbcseq r0, ip, r4, lsr r8 │ │ │ │ + sbcseq r0, ip, r8, lsl #14 │ │ │ │ + ldrsbeq r0, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r0, ip, ip, asr #9 │ │ │ │ + sbcseq r0, ip, r0, asr #7 │ │ │ │ + ldrsbeq r0, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r0, ip, r8, lsr #25 │ │ │ │ + sbcseq r0, ip, ip, asr fp │ │ │ │ + ldrsheq r0, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r0, ip, r4, asr #17 │ │ │ │ + smullseq r0, ip, r8, r7 │ │ │ │ + sbcseq r0, ip, ip, ror #12 │ │ │ │ + sbcseq r0, ip, r0, asr #10 │ │ │ │ + sbcseq r0, ip, r4, lsr r4 │ │ │ │ + sbcseq r0, ip, r8, lsr #6 │ │ │ │ + sbcseq r0, ip, r4, lsl #6 │ │ │ │ + ldrsbeq r0, [ip], #44 @ 0x2c │ │ │ │ + ldrheq r0, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r0, ip, ip, lsl #5 │ │ │ │ + sbcseq r0, ip, r4, ror #4 │ │ │ │ + sbcseq r0, ip, r4, lsr r2 │ │ │ │ + sbcseq r0, ip, r4, lsl #4 │ │ │ │ + ldrsbeq r0, [ip], #24 │ │ │ │ + sbcseq r0, ip, r4, lsr #3 │ │ │ │ + sbcseq r0, ip, r8, ror r1 │ │ │ │ + sbcseq r0, ip, ip, asr #2 │ │ │ │ + sbcseq r0, ip, r0, lsr #2 │ │ │ │ + ldrsheq r0, [ip], #0 │ │ │ │ + sbcseq r0, ip, r0, asr #1 │ │ │ │ + smullseq r0, ip, r0, r0 │ │ │ │ + sbcseq r0, ip, r0, rrx │ │ │ │ + sbcseq r0, ip, r0, lsr r0 │ │ │ │ + ldrsheq pc, [fp], #252 @ 0xfc @ │ │ │ │ + sbcseq pc, fp, ip, asr #31 │ │ │ │ + smullseq pc, fp, r8, pc @ │ │ │ │ + sbcseq pc, fp, r0, ror pc @ │ │ │ │ + sbcseq pc, ip, r8, lsl #19 │ │ │ │ + sbcseq pc, fp, ip, ror r1 @ │ │ │ │ + sbcseq pc, fp, r4, asr r1 @ │ │ │ │ sbcseq r0, fp, r8, lsr #26 │ │ │ │ - ldr r0, [pc, #-672] @ 46dd68 │ │ │ │ + sbcseq r0, fp, ip, lsl sp │ │ │ │ + ldr r0, [pc, #-672] @ 46dd94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-680] @ 46dd6c │ │ │ │ + ldr r0, [pc, #-680] @ 46dd98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-688] @ 46dd70 │ │ │ │ + ldr r0, [pc, #-688] @ 46dd9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-696] @ 46dd74 │ │ │ │ + ldr r0, [pc, #-696] @ 46dda0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-704] @ 46dd78 │ │ │ │ + ldr r0, [pc, #-704] @ 46dda4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-712] @ 46dd7c │ │ │ │ + ldr r0, [pc, #-712] @ 46dda8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-720] @ 46dd80 │ │ │ │ + ldr r0, [pc, #-720] @ 46ddac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-728] @ 46dd84 │ │ │ │ + ldr r0, [pc, #-728] @ 46ddb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-736] @ 46dd88 │ │ │ │ + ldr r0, [pc, #-736] @ 46ddb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-744] @ 46dd8c │ │ │ │ + ldr r0, [pc, #-744] @ 46ddb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-752] @ 46dd90 │ │ │ │ + ldr r0, [pc, #-752] @ 46ddbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-760] @ 46dd94 │ │ │ │ + ldr r0, [pc, #-760] @ 46ddc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-768] @ 46dd98 │ │ │ │ + ldr r0, [pc, #-768] @ 46ddc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-776] @ 46dd9c │ │ │ │ + ldr r0, [pc, #-776] @ 46ddc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-784] @ 46dda0 │ │ │ │ + ldr r0, [pc, #-784] @ 46ddcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-792] @ 46dda4 │ │ │ │ + ldr r0, [pc, #-792] @ 46ddd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-800] @ 46dda8 │ │ │ │ + ldr r0, [pc, #-800] @ 46ddd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-808] @ 46ddac │ │ │ │ + ldr r0, [pc, #-808] @ 46ddd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-816] @ 46ddb0 │ │ │ │ + ldr r0, [pc, #-816] @ 46dddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-824] @ 46ddb4 │ │ │ │ + ldr r0, [pc, #-824] @ 46dde0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-832] @ 46ddb8 │ │ │ │ + ldr r0, [pc, #-832] @ 46dde4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-840] @ 46ddbc │ │ │ │ + ldr r0, [pc, #-840] @ 46dde8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-848] @ 46ddc0 │ │ │ │ + ldr r0, [pc, #-848] @ 46ddec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-856] @ 46ddc4 │ │ │ │ + ldr r0, [pc, #-856] @ 46ddf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-864] @ 46ddc8 │ │ │ │ + ldr r0, [pc, #-864] @ 46ddf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-872] @ 46ddcc │ │ │ │ + ldr r0, [pc, #-872] @ 46ddf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-880] @ 46ddd0 │ │ │ │ + ldr r0, [pc, #-880] @ 46ddfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-888] @ 46ddd4 │ │ │ │ + ldr r0, [pc, #-888] @ 46de00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-896] @ 46ddd8 │ │ │ │ + ldr r0, [pc, #-896] @ 46de04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-904] @ 46dddc │ │ │ │ + ldr r0, [pc, #-904] @ 46de08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-912] @ 46dde0 │ │ │ │ + ldr r0, [pc, #-912] @ 46de0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-920] @ 46dde4 │ │ │ │ + ldr r0, [pc, #-920] @ 46de10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-928] @ 46dde8 │ │ │ │ + ldr r0, [pc, #-928] @ 46de14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-936] @ 46ddec │ │ │ │ + ldr r0, [pc, #-936] @ 46de18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-944] @ 46ddf0 │ │ │ │ + ldr r0, [pc, #-944] @ 46de1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-952] @ 46ddf4 │ │ │ │ + ldr r0, [pc, #-952] @ 46de20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-960] @ 46ddf8 │ │ │ │ + ldr r0, [pc, #-960] @ 46de24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-968] @ 46ddfc │ │ │ │ + ldr r0, [pc, #-968] @ 46de28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-976] @ 46de00 │ │ │ │ + ldr r0, [pc, #-976] @ 46de2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-984] @ 46de04 │ │ │ │ + ldr r0, [pc, #-984] @ 46de30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-992] @ 46de08 │ │ │ │ + ldr r0, [pc, #-992] @ 46de34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1000] @ 46de0c │ │ │ │ + ldr r0, [pc, #-1000] @ 46de38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1008] @ 46de10 │ │ │ │ + ldr r0, [pc, #-1008] @ 46de3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1016] @ 46de14 │ │ │ │ + ldr r0, [pc, #-1016] @ 46de40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1024] @ 46de18 │ │ │ │ + ldr r0, [pc, #-1024] @ 46de44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1032] @ 46de1c │ │ │ │ + ldr r0, [pc, #-1032] @ 46de48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1040] @ 46de20 │ │ │ │ + ldr r0, [pc, #-1040] @ 46de4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1048] @ 46de24 │ │ │ │ + ldr r0, [pc, #-1048] @ 46de50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1056] @ 46de28 │ │ │ │ + ldr r0, [pc, #-1056] @ 46de54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1064] @ 46de2c │ │ │ │ + ldr r0, [pc, #-1064] @ 46de58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1072] @ 46de30 │ │ │ │ + ldr r0, [pc, #-1072] @ 46de5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1080] @ 46de34 │ │ │ │ + ldr r0, [pc, #-1080] @ 46de60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1088] @ 46de38 │ │ │ │ + ldr r0, [pc, #-1088] @ 46de64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1096] @ 46de3c │ │ │ │ + ldr r0, [pc, #-1096] @ 46de68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1104] @ 46de40 │ │ │ │ + ldr r0, [pc, #-1104] @ 46de6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1112] @ 46de44 │ │ │ │ + ldr r0, [pc, #-1112] @ 46de70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1120] @ 46de48 │ │ │ │ + ldr r0, [pc, #-1120] @ 46de74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1128] @ 46de4c │ │ │ │ + ldr r0, [pc, #-1128] @ 46de78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1136] @ 46de50 │ │ │ │ + ldr r0, [pc, #-1136] @ 46de7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1144] @ 46de54 │ │ │ │ + ldr r0, [pc, #-1144] @ 46de80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1152] @ 46de58 │ │ │ │ + ldr r0, [pc, #-1152] @ 46de84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1160] @ 46de5c │ │ │ │ + ldr r0, [pc, #-1160] @ 46de88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1168] @ 46de60 │ │ │ │ + ldr r0, [pc, #-1168] @ 46de8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1176] @ 46de64 │ │ │ │ + ldr r0, [pc, #-1176] @ 46de90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1184] @ 46de68 │ │ │ │ + ldr r0, [pc, #-1184] @ 46de94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1192] @ 46de6c │ │ │ │ + ldr r0, [pc, #-1192] @ 46de98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1200] @ 46de70 │ │ │ │ + ldr r0, [pc, #-1200] @ 46de9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1208] @ 46de74 │ │ │ │ + ldr r0, [pc, #-1208] @ 46dea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1216] @ 46de78 │ │ │ │ + ldr r0, [pc, #-1216] @ 46dea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1224] @ 46de7c │ │ │ │ + ldr r0, [pc, #-1224] @ 46dea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1232] @ 46de80 │ │ │ │ + ldr r0, [pc, #-1232] @ 46deac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1240] @ 46de84 │ │ │ │ + ldr r0, [pc, #-1240] @ 46deb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1248] @ 46de88 │ │ │ │ + ldr r0, [pc, #-1248] @ 46deb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1256] @ 46de8c │ │ │ │ + ldr r0, [pc, #-1256] @ 46deb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1264] @ 46de90 │ │ │ │ + ldr r0, [pc, #-1264] @ 46debc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1272] @ 46de94 │ │ │ │ + ldr r0, [pc, #-1272] @ 46dec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1280] @ 46de98 │ │ │ │ + ldr r0, [pc, #-1280] @ 46dec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1288] @ 46de9c │ │ │ │ + ldr r0, [pc, #-1288] @ 46dec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1296] @ 46dea0 │ │ │ │ + ldr r0, [pc, #-1296] @ 46decc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1304] @ 46dea4 │ │ │ │ + ldr r0, [pc, #-1304] @ 46ded0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1312] @ 46dea8 │ │ │ │ + ldr r0, [pc, #-1312] @ 46ded4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1320] @ 46deac │ │ │ │ + ldr r0, [pc, #-1320] @ 46ded8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1328] @ 46deb0 │ │ │ │ + ldr r0, [pc, #-1328] @ 46dedc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1336] @ 46deb4 │ │ │ │ + ldr r0, [pc, #-1336] @ 46dee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1344] @ 46deb8 │ │ │ │ + ldr r0, [pc, #-1344] @ 46dee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1352] @ 46debc │ │ │ │ + ldr r0, [pc, #-1352] @ 46dee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1360] @ 46dec0 │ │ │ │ + ldr r0, [pc, #-1360] @ 46deec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1368] @ 46dec4 │ │ │ │ + ldr r0, [pc, #-1368] @ 46def0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1376] @ 46dec8 │ │ │ │ + ldr r0, [pc, #-1376] @ 46def4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1384] @ 46decc │ │ │ │ + ldr r0, [pc, #-1384] @ 46def8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1392] @ 46ded0 │ │ │ │ + ldr r0, [pc, #-1392] @ 46defc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1400] @ 46ded4 │ │ │ │ + ldr r0, [pc, #-1400] @ 46df00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1408] @ 46ded8 │ │ │ │ + ldr r0, [pc, #-1408] @ 46df04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1416] @ 46dedc │ │ │ │ + ldr r0, [pc, #-1416] @ 46df08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1424] @ 46dee0 │ │ │ │ + ldr r0, [pc, #-1424] @ 46df0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1432] @ 46dee4 │ │ │ │ + ldr r0, [pc, #-1432] @ 46df10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1440] @ 46dee8 │ │ │ │ + ldr r0, [pc, #-1440] @ 46df14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1448] @ 46deec │ │ │ │ + ldr r0, [pc, #-1448] @ 46df18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1456] @ 46def0 │ │ │ │ + ldr r0, [pc, #-1456] @ 46df1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1464] @ 46def4 │ │ │ │ + ldr r0, [pc, #-1464] @ 46df20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1472] @ 46def8 │ │ │ │ + ldr r0, [pc, #-1472] @ 46df24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1480] @ 46defc │ │ │ │ + ldr r0, [pc, #-1480] @ 46df28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1488] @ 46df00 │ │ │ │ + ldr r0, [pc, #-1488] @ 46df2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1496] @ 46df04 │ │ │ │ + ldr r0, [pc, #-1496] @ 46df30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1504] @ 46df08 │ │ │ │ + ldr r0, [pc, #-1504] @ 46df34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1512] @ 46df0c │ │ │ │ + ldr r0, [pc, #-1512] @ 46df38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1520] @ 46df10 │ │ │ │ + ldr r0, [pc, #-1520] @ 46df3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1528] @ 46df14 │ │ │ │ + ldr r0, [pc, #-1528] @ 46df40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1536] @ 46df18 │ │ │ │ + ldr r0, [pc, #-1536] @ 46df44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1544] @ 46df1c │ │ │ │ + ldr r0, [pc, #-1544] @ 46df48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1552] @ 46df20 │ │ │ │ + ldr r0, [pc, #-1552] @ 46df4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1560] @ 46df24 │ │ │ │ + ldr r0, [pc, #-1560] @ 46df50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1568] @ 46df28 │ │ │ │ + ldr r0, [pc, #-1568] @ 46df54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1576] @ 46df2c │ │ │ │ + ldr r0, [pc, #-1576] @ 46df58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1584] @ 46df30 │ │ │ │ + ldr r0, [pc, #-1584] @ 46df5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1592] @ 46df34 │ │ │ │ + ldr r0, [pc, #-1592] @ 46df60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1600] @ 46df38 │ │ │ │ + ldr r0, [pc, #-1600] @ 46df64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1608] @ 46df3c │ │ │ │ + ldr r0, [pc, #-1608] @ 46df68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1616] @ 46df40 │ │ │ │ + ldr r0, [pc, #-1616] @ 46df6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1624] @ 46df44 │ │ │ │ + ldr r0, [pc, #-1624] @ 46df70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1632] @ 46df48 │ │ │ │ + ldr r0, [pc, #-1632] @ 46df74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1640] @ 46df4c │ │ │ │ + ldr r0, [pc, #-1640] @ 46df78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1648] @ 46df50 │ │ │ │ + ldr r0, [pc, #-1648] @ 46df7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1656] @ 46df54 │ │ │ │ + ldr r0, [pc, #-1656] @ 46df80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1664] @ 46df58 │ │ │ │ + ldr r0, [pc, #-1664] @ 46df84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1672] @ 46df5c │ │ │ │ + ldr r0, [pc, #-1672] @ 46df88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1680] @ 46df60 │ │ │ │ + ldr r0, [pc, #-1680] @ 46df8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1688] @ 46df64 │ │ │ │ + ldr r0, [pc, #-1688] @ 46df90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1696] @ 46df68 │ │ │ │ + ldr r0, [pc, #-1696] @ 46df94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1704] @ 46df6c │ │ │ │ + ldr r0, [pc, #-1704] @ 46df98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1712] @ 46df70 │ │ │ │ + ldr r0, [pc, #-1712] @ 46df9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1720] @ 46df74 │ │ │ │ + ldr r0, [pc, #-1720] @ 46dfa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1728] @ 46df78 │ │ │ │ + ldr r0, [pc, #-1728] @ 46dfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1736] @ 46df7c │ │ │ │ + ldr r0, [pc, #-1736] @ 46dfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1744] @ 46df80 │ │ │ │ + ldr r0, [pc, #-1744] @ 46dfac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1752] @ 46df84 │ │ │ │ + ldr r0, [pc, #-1752] @ 46dfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1760] @ 46df88 │ │ │ │ + ldr r0, [pc, #-1760] @ 46dfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1768] @ 46df8c │ │ │ │ + ldr r0, [pc, #-1768] @ 46dfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1776] @ 46df90 │ │ │ │ + ldr r0, [pc, #-1776] @ 46dfbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1784] @ 46df94 │ │ │ │ + ldr r0, [pc, #-1784] @ 46dfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1792] @ 46df98 │ │ │ │ + ldr r0, [pc, #-1792] @ 46dfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1800] @ 46df9c │ │ │ │ + ldr r0, [pc, #-1800] @ 46dfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1808] @ 46dfa0 │ │ │ │ + ldr r0, [pc, #-1808] @ 46dfcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1816] @ 46dfa4 │ │ │ │ + ldr r0, [pc, #-1816] @ 46dfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1824] @ 46dfa8 │ │ │ │ + ldr r0, [pc, #-1824] @ 46dfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1832] @ 46dfac │ │ │ │ + ldr r0, [pc, #-1832] @ 46dfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1840] @ 46dfb0 │ │ │ │ + ldr r0, [pc, #-1840] @ 46dfdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1848] @ 46dfb4 │ │ │ │ + ldr r0, [pc, #-1848] @ 46dfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1856] @ 46dfb8 │ │ │ │ + ldr r0, [pc, #-1856] @ 46dfe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1864] @ 46dfbc │ │ │ │ + ldr r0, [pc, #-1864] @ 46dfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1872] @ 46dfc0 │ │ │ │ + ldr r0, [pc, #-1872] @ 46dfec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1880] @ 46dfc4 │ │ │ │ + ldr r0, [pc, #-1880] @ 46dff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1888] @ 46dfc8 │ │ │ │ + ldr r0, [pc, #-1888] @ 46dff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1896] @ 46dfcc │ │ │ │ + ldr r0, [pc, #-1896] @ 46dff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1904] @ 46dfd0 │ │ │ │ + ldr r0, [pc, #-1904] @ 46dffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1912] @ 46dfd4 │ │ │ │ + ldr r0, [pc, #-1912] @ 46e000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1920] @ 46dfd8 │ │ │ │ + ldr r0, [pc, #-1920] @ 46e004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1928] @ 46dfdc │ │ │ │ + ldr r0, [pc, #-1928] @ 46e008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1936] @ 46dfe0 │ │ │ │ + ldr r0, [pc, #-1936] @ 46e00c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1944] @ 46dfe4 │ │ │ │ + ldr r0, [pc, #-1944] @ 46e010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1952] @ 46dfe8 │ │ │ │ + ldr r0, [pc, #-1952] @ 46e014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1960] @ 46dfec │ │ │ │ + ldr r0, [pc, #-1960] @ 46e018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1968] @ 46dff0 │ │ │ │ + ldr r0, [pc, #-1968] @ 46e01c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #0 │ │ │ │ - bne 46e7b8 │ │ │ │ - ldr r0, [pc, #-1984] @ 46dff4 │ │ │ │ + bne 46e7e4 │ │ │ │ + ldr r0, [pc, #-1984] @ 46e020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1992] @ 46dff8 │ │ │ │ + ldr r0, [pc, #-1992] @ 46e024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2000] @ 46dffc │ │ │ │ + ldr r0, [pc, #-2000] @ 46e028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #4008] @ 46f790 │ │ │ │ + ldr ip, [pc, #4008] @ 46f7bc │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r1, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 46e868 │ │ │ │ - ldr r2, [pc, #3984] @ 46f794 │ │ │ │ + bhi 46e894 │ │ │ │ + ldr r2, [pc, #3984] @ 46f7c0 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 46eb7c │ │ │ │ - ldr r2, [pc, #3976] @ 46f798 │ │ │ │ + bhi 46eba8 │ │ │ │ + ldr r2, [pc, #3976] @ 46f7c4 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 46e8d4 │ │ │ │ + bhi 46e900 │ │ │ │ cmp r1, #3472 @ 0xd90 │ │ │ │ - bcs 47577c │ │ │ │ - ldr r2, [pc, #3960] @ 46f79c │ │ │ │ + bcs 4757a8 │ │ │ │ + ldr r2, [pc, #3960] @ 46f7c8 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 46eba4 │ │ │ │ - ldr r3, [pc, #3952] @ 46f7a0 │ │ │ │ + bhi 46ebd0 │ │ │ │ + ldr r3, [pc, #3952] @ 46f7cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ece8 │ │ │ │ + bhi 46ed14 │ │ │ │ cmp r1, #804 @ 0x324 │ │ │ │ - bhi 475bbc │ │ │ │ + bhi 475be8 │ │ │ │ cmp r1, #708 @ 0x2c4 │ │ │ │ - bcc 46f0dc │ │ │ │ - ldr r3, [pc, #3928] @ 46f7a4 │ │ │ │ + bcc 46f108 │ │ │ │ + ldr r3, [pc, #3928] @ 46f7d0 │ │ │ │ sub r1, r1, #708 @ 0x2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3896] @ 46f7a8 │ │ │ │ + ldr r3, [pc, #3896] @ 46f7d4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46e99c │ │ │ │ + bhi 46e9c8 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477b84 │ │ │ │ - ldr r3, [pc, #3876] @ 46f7ac │ │ │ │ + bhi 477bb0 │ │ │ │ + ldr r3, [pc, #3876] @ 46f7d8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46eed8 │ │ │ │ + bhi 46ef04 │ │ │ │ cmp r1, #6912 @ 0x1b00 │ │ │ │ - bcs 46ed10 │ │ │ │ - ldr r3, [pc, #3860] @ 46f7b0 │ │ │ │ + bcs 46ed3c │ │ │ │ + ldr r3, [pc, #3860] @ 46f7dc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ec74 │ │ │ │ + bhi 46eca0 │ │ │ │ sub r3, r3, #225 @ 0xe1 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ef9c │ │ │ │ - ldr r3, [pc, #3840] @ 46f7b4 │ │ │ │ + bls 46efc8 │ │ │ │ + ldr r3, [pc, #3840] @ 46f7e0 │ │ │ │ sub r1, r1, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3804] @ 46f7b8 │ │ │ │ + ldr r3, [pc, #3804] @ 46f7e4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ea64 │ │ │ │ + bhi 46ea90 │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475f80 │ │ │ │ - ldr r3, [pc, #3784] @ 46f7bc │ │ │ │ + bhi 475fac │ │ │ │ + ldr r3, [pc, #3784] @ 46f7e8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475340 │ │ │ │ + bhi 47536c │ │ │ │ sub r3, r3, #89 @ 0x59 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46f160 │ │ │ │ + bhi 46f18c │ │ │ │ sub r3, r3, #111 @ 0x6f │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475f08 │ │ │ │ + bhi 475f34 │ │ │ │ sub r3, r3, #9 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4782e8 │ │ │ │ + bhi 478314 │ │ │ │ sub r3, r3, #187 @ 0xbb │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477a38 │ │ │ │ + bhi 477a64 │ │ │ │ cmp r1, #3712 @ 0xe80 │ │ │ │ - bcs 478db0 │ │ │ │ + bcs 478ddc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478d6c │ │ │ │ + bhi 478d98 │ │ │ │ cmp r1, #3648 @ 0xe40 │ │ │ │ - bcs 478ef8 │ │ │ │ + bcs 478f24 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478eb4 │ │ │ │ + bhi 478ee0 │ │ │ │ cmp r1, #3584 @ 0xe00 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #3584 @ 0xe00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3660] @ 46f7c0 │ │ │ │ + ldr r2, [pc, #3660] @ 46f7ec │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #3652] @ 46f7c4 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #3652] @ 46f7f0 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #3644] @ 46f7c8 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #3644] @ 46f7f4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #3636] @ 46f7cc │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #3636] @ 46f7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r3, [pc, #3628] @ 46f7d0 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r3, [pc, #3628] @ 46f7fc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46eab4 │ │ │ │ + bhi 46eae0 │ │ │ │ cmp r1, #14464 @ 0x3880 │ │ │ │ - bcs 47973c │ │ │ │ + bcs 479768 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ee58 │ │ │ │ + bhi 46ee84 │ │ │ │ cmp r1, #13504 @ 0x34c0 │ │ │ │ - bcs 4798d0 │ │ │ │ - ldr r3, [pc, #3592] @ 46f7d4 │ │ │ │ + bcs 4798fc │ │ │ │ + ldr r3, [pc, #3592] @ 46f800 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475e20 │ │ │ │ + bhi 475e4c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47943c │ │ │ │ + bhi 479468 │ │ │ │ sub r3, r3, #79 @ 0x4f │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477624 │ │ │ │ + bhi 477650 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4797d0 │ │ │ │ - ldr r3, [pc, #3548] @ 46f7d8 │ │ │ │ + bhi 4797fc │ │ │ │ + ldr r3, [pc, #3548] @ 46f804 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47862c │ │ │ │ + bhi 478658 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47b634 │ │ │ │ + bls 47b660 │ │ │ │ sub r3, r1, #8512 @ 0x2140 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #3520] @ 46f7dc │ │ │ │ + ldr r2, [pc, #3520] @ 46f808 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - beq 478f00 │ │ │ │ - ldr r2, [pc, #3500] @ 46f7e0 │ │ │ │ + beq 478f2c │ │ │ │ + ldr r2, [pc, #3500] @ 46f80c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3480] @ 46f7e4 │ │ │ │ + ldr r2, [pc, #3480] @ 46f810 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3452] @ 46f7e8 │ │ │ │ + ldr r3, [pc, #3452] @ 46f814 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46eda4 │ │ │ │ + bhi 46edd0 │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46f188 │ │ │ │ + bhi 46f1b4 │ │ │ │ sub r3, r3, #31 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477d60 │ │ │ │ + bhi 477d8c │ │ │ │ cmp r1, #4736 @ 0x1280 │ │ │ │ - bcc 46ee34 │ │ │ │ - ldr r3, [pc, #3412] @ 46f7ec │ │ │ │ + bcc 46ee60 │ │ │ │ + ldr r3, [pc, #3412] @ 46f818 │ │ │ │ sub r1, r1, #4736 @ 0x1280 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3380] @ 46f7f0 │ │ │ │ + ldr r3, [pc, #3380] @ 46f81c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4752c0 │ │ │ │ + bhi 4752ec │ │ │ │ cmp r1, #15424 @ 0x3c40 │ │ │ │ - bcs 46f3b8 │ │ │ │ + bcs 46f3e4 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475cd0 │ │ │ │ + bhi 475cfc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4799d0 │ │ │ │ + bhi 4799fc │ │ │ │ sub r3, r3, #195 @ 0xc3 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4778e0 │ │ │ │ + bhi 47790c │ │ │ │ cmp r1, #14720 @ 0x3980 │ │ │ │ - bcs 4799b0 │ │ │ │ + bcs 4799dc │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477da4 │ │ │ │ + bhi 477dd0 │ │ │ │ cmp r1, #14592 @ 0x3900 │ │ │ │ - bcs 479764 │ │ │ │ + bcs 479790 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4797a4 │ │ │ │ + bhi 4797d0 │ │ │ │ cmp r1, #14528 @ 0x38c0 │ │ │ │ - bcs 479784 │ │ │ │ + bcs 4797b0 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3256] @ 46f7f4 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3256] @ 46f820 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #3244] @ 46f7f8 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #3244] @ 46f824 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3224] @ 46f7fc │ │ │ │ + ldr r2, [pc, #3224] @ 46f828 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3196] @ 46f800 │ │ │ │ + ldr r3, [pc, #3196] @ 46f82c │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #384 @ 0x180 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3160] @ 46f804 │ │ │ │ + ldr r2, [pc, #3160] @ 46f830 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 46efdc │ │ │ │ - ldr r3, [pc, #3152] @ 46f808 │ │ │ │ + bhi 46f008 │ │ │ │ + ldr r3, [pc, #3152] @ 46f834 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a0fc │ │ │ │ - ldr r3, [pc, #3144] @ 46f80c │ │ │ │ + bhi 47a128 │ │ │ │ + ldr r3, [pc, #3144] @ 46f838 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 476994 │ │ │ │ + bhi 4769c0 │ │ │ │ cmp r1, #2816 @ 0xb00 │ │ │ │ - bcs 479b64 │ │ │ │ + bcs 479b90 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477e64 │ │ │ │ + bhi 477e90 │ │ │ │ cmp r1, #2688 @ 0xa80 │ │ │ │ - bcs 479d20 │ │ │ │ + bcs 479d4c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479da0 │ │ │ │ + bhi 479dcc │ │ │ │ cmp r1, #2624 @ 0xa40 │ │ │ │ - bcs 479d98 │ │ │ │ + bcs 479dc4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4795e8 │ │ │ │ + bhi 479614 │ │ │ │ cmp r1, #2560 @ 0xa00 │ │ │ │ subcs r3, r1, #2560 @ 0xa00 │ │ │ │ - bcc 46ee34 │ │ │ │ - ldr r2, [pc, #3064] @ 46f810 │ │ │ │ + bcc 46ee60 │ │ │ │ + ldr r2, [pc, #3064] @ 46f83c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #3044] @ 46f814 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #3044] @ 46f840 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 1d5c94 │ │ │ │ - ldr r6, [pc, #3012] @ 46f818 │ │ │ │ + ldr r6, [pc, #3012] @ 46f844 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ strd r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46ee50 │ │ │ │ - ldr r3, [pc, #2976] @ 46f81c │ │ │ │ + b 46ee7c │ │ │ │ + ldr r3, [pc, #2976] @ 46f848 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478b10 │ │ │ │ + bhi 478b3c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #6592 @ 0x19c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2904] @ 46f7f4 │ │ │ │ + ldr r2, [pc, #2904] @ 46f820 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2924] @ 46f820 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2924] @ 46f84c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 46ed88 │ │ │ │ - ldr r2, [pc, #2896] @ 46f824 │ │ │ │ + bne 46edb4 │ │ │ │ + ldr r2, [pc, #2896] @ 46f850 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2872] @ 46f828 │ │ │ │ + ldr r3, [pc, #2872] @ 46f854 │ │ │ │ sub r1, r1, #1840 @ 0x730 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #8 │ │ │ │ cmp r1, #684 @ 0x2ac │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2836] @ 46f82c │ │ │ │ + ldr r3, [pc, #2836] @ 46f858 │ │ │ │ sub r1, r1, #6912 @ 0x1b00 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #1016 @ 0x3f8 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2804] @ 46f830 │ │ │ │ + ldr r2, [pc, #2804] @ 46f85c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b4d8 │ │ │ │ - ldr r2, [pc, #2776] @ 46f834 │ │ │ │ + bne 47b504 │ │ │ │ + ldr r2, [pc, #2776] @ 46f860 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2760] @ 46f838 │ │ │ │ + ldr r2, [pc, #2760] @ 46f864 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 46eccc │ │ │ │ - ldr r2, [pc, #2732] @ 46f83c │ │ │ │ + beq 46ecf8 │ │ │ │ + ldr r2, [pc, #2732] @ 46f868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2708] @ 46f840 │ │ │ │ + ldr r3, [pc, #2708] @ 46f86c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46f120 │ │ │ │ + bhi 46f14c │ │ │ │ sub r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 477740 │ │ │ │ - ldr r3, [pc, #2688] @ 46f844 │ │ │ │ + bls 47776c │ │ │ │ + ldr r3, [pc, #2688] @ 46f870 │ │ │ │ sub r1, r1, #4992 @ 0x1380 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2652] @ 46f848 │ │ │ │ + ldr r3, [pc, #2652] @ 46f874 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 478cdc │ │ │ │ + bls 478d08 │ │ │ │ sub r3, r1, #8192 @ 0x2000 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #2512] @ 46f7dc │ │ │ │ + ldr r2, [pc, #2512] @ 46f808 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ - ldr r3, [pc, #2600] @ 46f84c │ │ │ │ + bne 46ea58 │ │ │ │ + ldr r3, [pc, #2600] @ 46f878 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 477b4c │ │ │ │ + beq 477b78 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 46f314 │ │ │ │ - ldr r2, [pc, #2580] @ 46f850 │ │ │ │ + beq 46f340 │ │ │ │ + ldr r2, [pc, #2580] @ 46f87c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #2548] @ 46f854 │ │ │ │ + ldr r3, [pc, #2548] @ 46f880 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475d40 │ │ │ │ + bhi 475d6c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4799f4 │ │ │ │ + bhi 479a20 │ │ │ │ sub r3, r3, #195 @ 0xc3 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47798c │ │ │ │ + bhi 4779b8 │ │ │ │ cmp r1, #13760 @ 0x35c0 │ │ │ │ - bcs 479a18 │ │ │ │ + bcs 479a44 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477de4 │ │ │ │ + bhi 477e10 │ │ │ │ cmp r1, #13632 @ 0x3540 │ │ │ │ - bcs 479ce0 │ │ │ │ + bcs 479d0c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479de8 │ │ │ │ + bhi 479e14 │ │ │ │ cmp r1, #13568 @ 0x3500 │ │ │ │ - bcs 479dc8 │ │ │ │ + bcs 479df4 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2344] @ 46f7f4 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2344] @ 46f820 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #8256 @ 0x2040 │ │ │ │ - beq 47926c │ │ │ │ - bhi 46f2ac │ │ │ │ - ldr r3, [pc, #2412] @ 46f858 │ │ │ │ + beq 479298 │ │ │ │ + bhi 46f2d8 │ │ │ │ + ldr r3, [pc, #2412] @ 46f884 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46ede4 │ │ │ │ + bhi 46ee10 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479aa4 │ │ │ │ + bhi 479ad0 │ │ │ │ sub r3, r3, #67 @ 0x43 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478714 │ │ │ │ + bhi 478740 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479d90 │ │ │ │ + bhi 479dbc │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479d4c │ │ │ │ + bhi 479d78 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ - bls 471060 │ │ │ │ + bls 47108c │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2320] @ 46f85c │ │ │ │ + ldr r2, [pc, #2320] @ 46f888 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 471098 │ │ │ │ - ldr r2, [pc, #2308] @ 46f860 │ │ │ │ + bne 4710c4 │ │ │ │ + ldr r2, [pc, #2308] @ 46f88c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2296] @ 46f864 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2296] @ 46f890 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2276] @ 46f868 │ │ │ │ + ldr r2, [pc, #2276] @ 46f894 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #251 @ 0xfb │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47830c │ │ │ │ + bhi 478338 │ │ │ │ sub r3, r3, #105 @ 0x69 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ - ldr r3, [pc, #2224] @ 46f86c │ │ │ │ + bls 46ee60 │ │ │ │ + ldr r3, [pc, #2224] @ 46f898 │ │ │ │ sub r1, r1, #6016 @ 0x1780 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #16 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2188] @ 46f870 │ │ │ │ + ldr r2, [pc, #2188] @ 46f89c │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 476ddc │ │ │ │ + bhi 476e08 │ │ │ │ sub r2, r2, #29 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 47836c │ │ │ │ - ldr r3, [pc, #2168] @ 46f874 │ │ │ │ + bhi 478398 │ │ │ │ + ldr r3, [pc, #2168] @ 46f8a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 476e18 │ │ │ │ + bhi 476e44 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a160 │ │ │ │ + bhi 47a18c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a0ac │ │ │ │ + bhi 47a0d8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a098 │ │ │ │ + bhi 47a0c4 │ │ │ │ sub r3, r1, #3152 @ 0xc50 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ec28 │ │ │ │ - ldr r2, [pc, #1888] @ 46f7c0 │ │ │ │ + bne 46ec54 │ │ │ │ + ldr r2, [pc, #1888] @ 46f7ec │ │ │ │ tst r3, r2 │ │ │ │ - bne 479144 │ │ │ │ - ldr r2, [pc, #1880] @ 46f7c4 │ │ │ │ + bne 479170 │ │ │ │ + ldr r2, [pc, #1880] @ 46f7f0 │ │ │ │ tst r3, r2 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2048] @ 46f878 │ │ │ │ - ldr r8, [pc, #2048] @ 46f87c │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2048] @ 46f8a4 │ │ │ │ + ldr r8, [pc, #2048] @ 46f8a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2000] @ 46f880 │ │ │ │ + ldr r2, [pc, #2000] @ 46f8ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #340 @ 0x154 │ │ │ │ - bhi 4769f0 │ │ │ │ + bhi 476a1c │ │ │ │ cmp r1, #312 @ 0x138 │ │ │ │ - bcs 478c80 │ │ │ │ + bcs 478cac │ │ │ │ cmp r1, #268 @ 0x10c │ │ │ │ - bhi 477bb4 │ │ │ │ + bhi 477be0 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - bls 478f1c │ │ │ │ - ldr r3, [pc, #1920] @ 46f884 │ │ │ │ + bls 478f48 │ │ │ │ + ldr r3, [pc, #1920] @ 46f8b0 │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #12 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1888] @ 46f888 │ │ │ │ + ldr r3, [pc, #1888] @ 46f8b4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477394 │ │ │ │ + bhi 4773c0 │ │ │ │ sub r3, r3, #77 @ 0x4d │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ - ldr r3, [pc, #1868] @ 46f88c │ │ │ │ + bls 46ee60 │ │ │ │ + ldr r3, [pc, #1868] @ 46f8b8 │ │ │ │ sub r1, r1, #5120 @ 0x1400 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #24 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1832] @ 46f890 │ │ │ │ + ldr r3, [pc, #1832] @ 46f8bc │ │ │ │ sub r1, r1, #4032 @ 0xfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1796] @ 46f894 │ │ │ │ + ldr r3, [pc, #1796] @ 46f8c0 │ │ │ │ sub r1, r1, #4864 @ 0x1300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #56 @ 0x38 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1760] @ 46f898 │ │ │ │ + ldr r2, [pc, #1760] @ 46f8c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1740] @ 46f89c │ │ │ │ + ldr r2, [pc, #1740] @ 46f8c8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1712] @ 46f8a0 │ │ │ │ + ldr r2, [pc, #1712] @ 46f8cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1692] @ 46f8a4 │ │ │ │ + ldr r2, [pc, #1692] @ 46f8d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1664] @ 46f8a8 │ │ │ │ + ldr r2, [pc, #1664] @ 46f8d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1644] @ 46f8ac │ │ │ │ + ldr r2, [pc, #1644] @ 46f8d8 │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1620] @ 46f8b0 │ │ │ │ + ldr r2, [pc, #1620] @ 46f8dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #1588] @ 46f8b4 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #1588] @ 46f8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1572] @ 46f8b8 │ │ │ │ + ldr r2, [pc, #1572] @ 46f8e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1544] @ 46f8bc │ │ │ │ + ldr r3, [pc, #1544] @ 46f8e8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477a90 │ │ │ │ + bhi 477abc │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477b20 │ │ │ │ + bhi 477b4c │ │ │ │ sub r3, r3, #39 @ 0x27 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47b59c │ │ │ │ + bhi 47b5c8 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47c9a4 │ │ │ │ + bls 47c9d0 │ │ │ │ sub r3, r1, #8256 @ 0x2040 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #1264] @ 46f7dc │ │ │ │ + ldr r2, [pc, #1264] @ 46f808 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ - ldr r3, [pc, #1468] @ 46f8c0 │ │ │ │ + bne 46ea58 │ │ │ │ + ldr r3, [pc, #1468] @ 46f8ec │ │ │ │ cmp r1, r3 │ │ │ │ - beq 477b4c │ │ │ │ + beq 477b78 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #1448] @ 46f8c4 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #1448] @ 46f8f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1428] @ 46f8c8 │ │ │ │ + ldr r2, [pc, #1428] @ 46f8f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1400] @ 46f8cc │ │ │ │ - ldr r8, [pc, #1400] @ 46f8d0 │ │ │ │ + ldr r2, [pc, #1400] @ 46f8f8 │ │ │ │ + ldr r8, [pc, #1400] @ 46f8fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1352] @ 46f8d4 │ │ │ │ + ldr r2, [pc, #1352] @ 46f900 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ - ldr r2, [pc, #1072] @ 46f7f4 │ │ │ │ + ldr r2, [pc, #1072] @ 46f820 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ - ldr r2, [pc, #1272] @ 46f8d8 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ + ldr r2, [pc, #1272] @ 46f904 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #1264] @ 46f8dc │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #1264] @ 46f908 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1244] @ 46f8e0 │ │ │ │ + ldr r2, [pc, #1244] @ 46f90c │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1212] @ 46f8e4 │ │ │ │ + ldr r2, [pc, #1212] @ 46f910 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1192] @ 46f8e8 │ │ │ │ + ldr r2, [pc, #1192] @ 46f914 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1160] @ 46f8ec │ │ │ │ + ldr r2, [pc, #1160] @ 46f918 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47a898 │ │ │ │ - ldr r2, [pc, #1132] @ 46f8f0 │ │ │ │ + bne 47a8c4 │ │ │ │ + ldr r2, [pc, #1132] @ 46f91c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1116] @ 46f8f4 │ │ │ │ + ldr r2, [pc, #1116] @ 46f920 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1096] @ 46f8f8 │ │ │ │ + ldr r3, [pc, #1096] @ 46f924 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 47d710 │ │ │ │ + bhi 47d73c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1060] @ 46f8fc │ │ │ │ + ldr r2, [pc, #1060] @ 46f928 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1044] @ 46f900 │ │ │ │ + ldr r3, [pc, #1044] @ 46f92c │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bhi 46f508 │ │ │ │ + bhi 46f534 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1012] @ 46f904 │ │ │ │ + ldr r2, [pc, #1012] @ 46f930 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #984] @ 46f908 │ │ │ │ + ldr r2, [pc, #984] @ 46f934 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #964] @ 46f90c │ │ │ │ + ldr r2, [pc, #964] @ 46f938 │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #6272 @ 0x1880 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #624] @ 46f7f4 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #624] @ 46f820 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #892] @ 46f910 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #892] @ 46f93c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #884] @ 46f914 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #884] @ 46f940 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 47a1dc │ │ │ │ - bhi 47b1f0 │ │ │ │ + beq 47a208 │ │ │ │ + bhi 47b21c │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r3, [pc, #840] @ 46f918 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r3, [pc, #840] @ 46f944 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 473e04 │ │ │ │ + bhi 473e30 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #808] @ 46f91c │ │ │ │ + ldr r2, [pc, #808] @ 46f948 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 47a914 │ │ │ │ + bhi 47a940 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #772] @ 46f920 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #772] @ 46f94c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 47d8c0 │ │ │ │ + bhi 47d8ec │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #740] @ 46f924 │ │ │ │ + ldr r2, [pc, #740] @ 46f950 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #808] @ 46f980 │ │ │ │ + ldr r3, [pc, #808] @ 46f9ac │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c814 │ │ │ │ - bhi 47b100 │ │ │ │ + beq 47c840 │ │ │ │ + bhi 47b12c │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 47a1d4 │ │ │ │ + bhi 47a200 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #688] @ 46f928 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #688] @ 46f954 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #656] @ 46f92c │ │ │ │ + ldr r2, [pc, #656] @ 46f958 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 47a1dc │ │ │ │ - bhi 47b13c │ │ │ │ + beq 47a208 │ │ │ │ + bhi 47b168 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r3, [pc, #612] @ 46f930 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r3, [pc, #612] @ 46f95c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 473e04 │ │ │ │ + bhi 473e30 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #580] @ 46f934 │ │ │ │ + ldr r2, [pc, #580] @ 46f960 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 47a944 │ │ │ │ + bhi 47a970 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #544] @ 46f938 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #544] @ 46f964 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 47d8c0 │ │ │ │ + bhi 47d8ec │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #512] @ 46f93c │ │ │ │ + ldr r2, [pc, #512] @ 46f968 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #556] @ 46f980 │ │ │ │ + ldr r3, [pc, #556] @ 46f9ac │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c814 │ │ │ │ - bhi 47b1b4 │ │ │ │ + beq 47c840 │ │ │ │ + bhi 47b1e0 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 47a1d4 │ │ │ │ + bhi 47a200 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #460] @ 46f940 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #460] @ 46f96c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ andeq r1, r0, r3, lsr r5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r7, lsr r7 │ │ │ │ - cmpeq r0, sl, ror #30 │ │ │ │ + cmpeq r0, r6, ror #30 │ │ │ │ andeq r2, r0, r0, lsr #2 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - smlalbteq lr, r0, r4, pc @ │ │ │ │ + smlalbteq lr, r0, r0, pc @ │ │ │ │ andeq r1, r0, ip, lsr r2 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - sbcseq r7, fp, r8, lsl #24 │ │ │ │ + ldrsheq r7, [fp], #188 @ 0xbc │ │ │ │ muleq r0, ip, r8 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ tsteq r1, r1 │ │ │ │ - sbcseq r7, fp, r8, ror #22 │ │ │ │ - sbcseq r0, sp, r4, ror r0 │ │ │ │ + sbcseq r7, fp, ip, asr fp │ │ │ │ + sbcseq r0, sp, r8, rrx │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - smlaltbeq lr, r0, r2, pc @ │ │ │ │ + @ instruction: 0x0140ef9e │ │ │ │ andeq r3, r0, ip, asr ip │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - sbcseq r7, fp, r0, asr sl │ │ │ │ - sbcseq pc, ip, ip, asr pc @ │ │ │ │ - smlaltteq lr, r0, r8, pc @ │ │ │ │ + sbcseq r7, fp, r4, asr #20 │ │ │ │ + sbcseq pc, ip, r0, asr pc @ │ │ │ │ + smlaltteq lr, r0, r4, pc @ │ │ │ │ andeq r0, r0, r8, asr ip │ │ │ │ andeq r0, r0, fp, lsr ip │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r7, fp, ip, ror #18 │ │ │ │ - sbcseq pc, ip, ip, ror #28 │ │ │ │ + sbcseq r7, fp, r0, ror #18 │ │ │ │ + sbcseq pc, ip, r0, ror #28 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - ldrsheq r7, [fp], #220 @ 0xdc │ │ │ │ - sbcseq r7, fp, r8, lsr #19 │ │ │ │ - cmppeq r0, lr, ror r1 @ p-variant is OBSOLETE │ │ │ │ - strheq pc, [r0, #-96] @ 0xffffffa0 @ │ │ │ │ - ldrheq r7, [fp], #140 @ 0x8c │ │ │ │ - sbcseq r0, sp, r8, ror #28 │ │ │ │ - sbcseq r0, sp, r0, ror lr │ │ │ │ - ldrsheq r7, [fp], #132 @ 0x84 │ │ │ │ + ldrsheq r7, [fp], #208 @ 0xd0 │ │ │ │ + smullseq r7, fp, ip, r9 │ │ │ │ + cmppeq r0, sl, ror r1 @ p-variant is OBSOLETE │ │ │ │ + smlaltbeq pc, r0, ip, r6 @ │ │ │ │ + ldrheq r7, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r0, sp, ip, asr lr │ │ │ │ + sbcseq r0, sp, r4, ror #28 │ │ │ │ + sbcseq r7, fp, r8, ror #17 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ - strdeq pc, [r0, #-214] @ 0xffffff2a │ │ │ │ + strdeq pc, [r0, #-210] @ 0xffffff2e │ │ │ │ andeq r2, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ - sbcseq r0, fp, r4, ror r7 │ │ │ │ + sbcseq r0, fp, r8, ror #14 │ │ │ │ @ instruction: 0x000036bc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - sbcseq r7, fp, r8, lsr ip │ │ │ │ - sbcseq pc, ip, ip, lsr fp @ │ │ │ │ - cmppeq r0, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r7, fp, ip, lsr #24 │ │ │ │ + sbcseq pc, ip, r0, lsr fp @ │ │ │ │ + cmppeq r0, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - sbcseq pc, ip, ip, asr #20 │ │ │ │ - sbcseq pc, ip, r4, lsr sl @ │ │ │ │ - ldrsbeq pc, [ip], #40 @ 0x28 @ │ │ │ │ - smlaltteq pc, r0, sl, fp @ │ │ │ │ + sbcseq pc, ip, r0, asr #20 │ │ │ │ + sbcseq pc, ip, r8, lsr #20 │ │ │ │ + sbcseq pc, ip, ip, asr #5 │ │ │ │ + smlaltteq pc, r0, r6, fp @ │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - smlalbteq pc, r0, r8, fp @ │ │ │ │ - cmppeq r0, sl, lsr ip @ p-variant is OBSOLETE │ │ │ │ - smlalbteq pc, r0, r4, ip @ │ │ │ │ - ldrheq r7, [fp], #64 @ 0x40 │ │ │ │ - ldrsheq pc, [ip], #128 @ 0x80 @ │ │ │ │ - sbcseq r7, fp, r4, ror #8 │ │ │ │ - ldrheq pc, [ip], #136 @ 0x88 @ │ │ │ │ - sbcseq r1, sp, r4, lsr #21 │ │ │ │ - sbcseq pc, ip, r0, lsl #17 │ │ │ │ - sbcseq r7, fp, r0, asr r8 │ │ │ │ - sbcseq r7, fp, ip, lsl r3 │ │ │ │ - sbcseq pc, ip, ip, lsr #16 │ │ │ │ + smlalbteq pc, r0, r4, fp @ │ │ │ │ + cmppeq r0, r6, lsr ip @ p-variant is OBSOLETE │ │ │ │ + smlalbteq pc, r0, r0, ip @ │ │ │ │ + sbcseq r7, fp, r4, lsr #9 │ │ │ │ + sbcseq pc, ip, r4, ror #17 │ │ │ │ + sbcseq r7, fp, r8, asr r4 │ │ │ │ + sbcseq pc, ip, ip, lsr #17 │ │ │ │ + smullseq r1, sp, r8, sl │ │ │ │ + sbcseq pc, ip, r4, ror r8 @ │ │ │ │ + sbcseq r7, fp, r4, asr #16 │ │ │ │ + sbcseq r7, fp, r0, lsl r3 │ │ │ │ + sbcseq pc, ip, r0, lsr #16 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ andeq r2, r0, r0, asr r0 │ │ │ │ - sbcseq r7, fp, r0, lsl #5 │ │ │ │ - sbcseq pc, ip, ip, lsl #15 │ │ │ │ - sbcseq r0, sp, r0, asr pc │ │ │ │ - sbcseq pc, ip, r8, asr r7 @ │ │ │ │ - sbcseq r0, sp, ip, lsr #30 │ │ │ │ - sbcseq pc, ip, ip, asr #13 │ │ │ │ - sbcseq pc, ip, ip, lsr #13 │ │ │ │ - ldrheq pc, [ip], #108 @ 0x6c @ │ │ │ │ - sbcseq r7, fp, r4, ror r1 │ │ │ │ - sbcseq pc, ip, r0, lsl #13 │ │ │ │ - sbcseq pc, ip, r0, lsl #11 │ │ │ │ - sbcseq r7, fp, ip, lsl #9 │ │ │ │ - sbcseq pc, ip, r0, ror #10 │ │ │ │ - strdeq pc, [r0, #-146] @ 0xffffff6e │ │ │ │ - sbcseq r7, fp, r4, asr #1 │ │ │ │ - smlalbteq pc, r0, r6, r9 @ │ │ │ │ - sbcseq r2, sl, r0, ror #31 │ │ │ │ - sbcseq r7, fp, ip, rrx │ │ │ │ - sbcseq pc, ip, r8, ror r5 @ │ │ │ │ - sbcseq r0, sp, r4, lsl #30 │ │ │ │ - ldrsheq r6, [fp], #252 @ 0xfc │ │ │ │ - smlaltteq pc, r0, r2, sl @ │ │ │ │ - sbcseq r6, fp, r8, lsr #31 │ │ │ │ - strheq pc, [r0, #-170] @ 0xffffff56 @ │ │ │ │ - sbcseq r6, fp, ip, asr pc │ │ │ │ - cmppeq r0, r6, ror #20 @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, fp, r0, lsl #30 │ │ │ │ - cmppeq r0, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, fp, ip, lsr #29 │ │ │ │ - cmppeq r0, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, fp, r0, ror #28 │ │ │ │ - strheq pc, [r0, #-156] @ 0xffffff64 @ │ │ │ │ - ldrheq pc, [ip], #48 @ 0x30 @ │ │ │ │ - sbcseq lr, ip, r4, asr pc │ │ │ │ - sbcseq pc, ip, r8, lsl #7 │ │ │ │ + sbcseq r7, fp, r4, ror r2 │ │ │ │ + sbcseq pc, ip, r0, lsl #15 │ │ │ │ + sbcseq r0, sp, r4, asr #30 │ │ │ │ + sbcseq pc, ip, ip, asr #14 │ │ │ │ + sbcseq r0, sp, r0, lsr #30 │ │ │ │ + sbcseq pc, ip, r0, asr #13 │ │ │ │ + sbcseq pc, ip, r0, lsr #13 │ │ │ │ + ldrheq pc, [ip], #96 @ 0x60 @ │ │ │ │ + sbcseq r7, fp, r8, ror #2 │ │ │ │ + sbcseq pc, ip, r4, ror r6 @ │ │ │ │ + sbcseq pc, ip, r4, ror r5 @ │ │ │ │ + sbcseq r7, fp, r0, lsl #9 │ │ │ │ + sbcseq pc, ip, r4, asr r5 @ │ │ │ │ + smlaltteq pc, r0, lr, r9 @ │ │ │ │ + ldrheq r7, [fp], #8 │ │ │ │ + smlalbteq pc, r0, r2, r9 @ │ │ │ │ + ldrsbeq r2, [sl], #244 @ 0xf4 │ │ │ │ + sbcseq r7, fp, r0, rrx │ │ │ │ + sbcseq pc, ip, ip, ror #10 │ │ │ │ + ldrsheq r0, [sp], #232 @ 0xe8 │ │ │ │ + ldrsheq r6, [fp], #240 @ 0xf0 │ │ │ │ + ldrdeq pc, [r0, #-174] @ 0xffffff52 │ │ │ │ + smullseq r6, fp, ip, pc @ │ │ │ │ + strheq pc, [r0, #-166] @ 0xffffff5a @ │ │ │ │ + sbcseq r6, fp, r0, asr pc │ │ │ │ + cmppeq r0, r2, ror #20 @ p-variant is OBSOLETE │ │ │ │ + ldrsheq r6, [fp], #228 @ 0xe4 │ │ │ │ + cmppeq r0, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, fp, r0, lsr #29 │ │ │ │ + cmppeq r0, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, fp, r4, asr lr │ │ │ │ + strheq pc, [r0, #-152] @ 0xffffff68 @ │ │ │ │ + sbcseq pc, ip, r4, lsr #7 │ │ │ │ + sbcseq lr, ip, r8, asr #30 │ │ │ │ + sbcseq pc, ip, ip, ror r3 @ │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ - ldrsbeq r6, [fp], #148 @ 0x94 │ │ │ │ - ldrsbeq lr, [ip], #232 @ 0xe8 │ │ │ │ - ldrheq r6, [fp], #144 @ 0x90 │ │ │ │ - sbcseq lr, ip, r0, lsr #29 │ │ │ │ - sbcseq r6, fp, ip, asr r9 │ │ │ │ - ldrdeq pc, [r0, #-78] @ 0xffffffb2 │ │ │ │ - sbcseq r6, fp, r0, lsl #18 │ │ │ │ - strheq pc, [r0, #-64] @ 0xffffffc0 @ │ │ │ │ - ldrsbeq r6, [fp], #140 @ 0x8c │ │ │ │ + sbcseq r6, fp, r8, asr #19 │ │ │ │ + sbcseq lr, ip, ip, asr #29 │ │ │ │ + sbcseq r6, fp, r4, lsr #19 │ │ │ │ + smullseq lr, ip, r4, lr │ │ │ │ + sbcseq r6, fp, r0, asr r9 │ │ │ │ + ldrdeq pc, [r0, #-74] @ 0xffffffb6 │ │ │ │ + ldrsheq r6, [fp], #132 @ 0x84 │ │ │ │ + smlaltbeq pc, r0, ip, r4 @ │ │ │ │ ldrsbeq r6, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r6, fp, ip, ror #16 │ │ │ │ + sbcseq r6, fp, r4, asr #17 │ │ │ │ + sbcseq r6, fp, r0, ror #16 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - cmppeq r0, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, fp, r0, lsl r8 │ │ │ │ - cmppeq r0, r2, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, fp, r4, asr #15 │ │ │ │ - smlalbteq pc, r0, lr, r3 @ │ │ │ │ - sbcseq r6, fp, r8, ror r7 │ │ │ │ - smlalbbeq pc, r0, r2, r3 @ │ │ │ │ - sbcseq pc, ip, r8, lsl #12 │ │ │ │ - sbcseq r0, sp, ip, lsr #16 │ │ │ │ - sbcseq pc, ip, r0, ror #11 │ │ │ │ + cmppeq r0, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, fp, r4, lsl #16 │ │ │ │ + cmppeq r0, lr, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + ldrheq r6, [fp], #120 @ 0x78 │ │ │ │ + smlalbteq pc, r0, sl, r3 @ │ │ │ │ + sbcseq r6, fp, ip, ror #14 │ │ │ │ + cmppeq r0, lr, ror r3 @ p-variant is OBSOLETE │ │ │ │ + ldrsheq pc, [ip], #92 @ 0x5c @ │ │ │ │ + sbcseq r0, sp, r0, lsr #16 │ │ │ │ + ldrsbeq pc, [ip], #84 @ 0x54 @ │ │ │ │ @ instruction: 0x003fffff │ │ │ │ - ldrsheq lr, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq pc, ip, r4, lsl #16 │ │ │ │ - sbcseq r6, fp, ip, ror #20 │ │ │ │ - sbcseq pc, ip, ip, lsr #10 │ │ │ │ - sbcseq lr, ip, r4, lsl #23 │ │ │ │ - sbcseq r6, fp, r0, asr #12 │ │ │ │ - cmppeq r0, r6, ror r2 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq r6, [fp], #84 @ 0x54 │ │ │ │ - cmppeq r0, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - sbcseq pc, ip, r8, asr fp @ │ │ │ │ - sbcseq r6, fp, r0, ror r6 │ │ │ │ - sbcseq pc, ip, r4, lsr fp @ │ │ │ │ - sbcseq r6, fp, ip, lsr r6 │ │ │ │ - sbcseq pc, ip, r0, lsl fp @ │ │ │ │ - sbcseq r6, fp, r8, lsl #12 │ │ │ │ - sbcseq pc, ip, ip, ror #21 │ │ │ │ - ldrsbeq r6, [fp], #84 @ 0x54 │ │ │ │ - sbcseq pc, ip, r8, asr #21 │ │ │ │ - sbcseq r6, fp, r0, lsr #11 │ │ │ │ - sbcseq pc, ip, r4, lsr #21 │ │ │ │ - sbcseq r6, fp, ip, ror #10 │ │ │ │ - sbcseq pc, ip, r0, lsl #21 │ │ │ │ - sbcseq r6, fp, r8, lsr r5 │ │ │ │ - sbcseq pc, ip, ip, asr sl @ │ │ │ │ - sbcseq r6, fp, r0, lsr #8 │ │ │ │ - cmppeq r0, ip, ror r0 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq r6, [fp], #60 @ 0x3c │ │ │ │ - cmppeq r0, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ - smullseq r6, fp, r8, r3 │ │ │ │ - sbcseq lr, ip, r4, lsr #17 │ │ │ │ + sbcseq lr, ip, ip, ror #23 │ │ │ │ + ldrsheq pc, [ip], #120 @ 0x78 @ │ │ │ │ + sbcseq r6, fp, r0, ror #20 │ │ │ │ + sbcseq pc, ip, r0, lsr #10 │ │ │ │ + sbcseq lr, ip, r8, ror fp │ │ │ │ + sbcseq r6, fp, r4, lsr r6 │ │ │ │ + cmppeq r0, r2, ror r2 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, fp, r8, ror #11 │ │ │ │ + cmppeq r0, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + sbcseq pc, ip, ip, asr #22 │ │ │ │ + sbcseq r6, fp, r4, ror #12 │ │ │ │ + sbcseq pc, ip, r8, lsr #22 │ │ │ │ + sbcseq r6, fp, r0, lsr r6 │ │ │ │ + sbcseq pc, ip, r4, lsl #22 │ │ │ │ + ldrsheq r6, [fp], #92 @ 0x5c │ │ │ │ + sbcseq pc, ip, r0, ror #21 │ │ │ │ + sbcseq r6, fp, r8, asr #11 │ │ │ │ + ldrheq pc, [ip], #172 @ 0xac @ │ │ │ │ + smullseq r6, fp, r4, r5 │ │ │ │ + smullseq pc, ip, r8, sl @ │ │ │ │ + sbcseq r6, fp, r0, ror #10 │ │ │ │ + sbcseq pc, ip, r4, ror sl @ │ │ │ │ + sbcseq r6, fp, ip, lsr #10 │ │ │ │ + sbcseq pc, ip, r0, asr sl @ │ │ │ │ + sbcseq r6, fp, r4, lsl r4 │ │ │ │ + cmppeq r0, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq r6, [fp], #48 @ 0x30 │ │ │ │ + cmppeq r0, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, fp, ip, lsl #7 │ │ │ │ + smullseq lr, ip, r8, r8 │ │ │ │ tsteq r1, r1 │ │ │ │ - sbcseq sp, fp, r8, ror r6 │ │ │ │ - sbcseq lr, ip, r0, lsr r8 │ │ │ │ - sbcseq lr, ip, r8, asr r5 │ │ │ │ - ldrsheq lr, [ip], #120 @ 0x78 │ │ │ │ - ldrheq r6, [fp], #36 @ 0x24 │ │ │ │ - sbcseq lr, ip, r0, asr #15 │ │ │ │ - sbcseq lr, ip, r0, lsl #10 │ │ │ │ - sbcseq lr, ip, r4, lsl #15 │ │ │ │ - sbcseq r6, fp, r0, asr #4 │ │ │ │ - sbcseq lr, ip, ip, asr #14 │ │ │ │ - sbcseq lr, ip, ip, lsr ip │ │ │ │ - sbcseq r6, fp, r8, asr #5 │ │ │ │ - sbcseq sp, ip, r0, lsr #29 │ │ │ │ - sbcseq sp, ip, r8, ror lr │ │ │ │ - sbcseq r6, fp, ip, asr #12 │ │ │ │ - smullseq lr, ip, r0, r6 │ │ │ │ - sbcseq r6, fp, ip, lsr #9 │ │ │ │ - ldrsbeq r6, [fp], #88 @ 0x58 │ │ │ │ - sbcseq lr, ip, r4, lsr #12 │ │ │ │ - sbcseq sp, ip, r8, asr #29 │ │ │ │ + sbcseq sp, fp, ip, ror #12 │ │ │ │ + sbcseq lr, ip, r4, lsr #16 │ │ │ │ + sbcseq lr, ip, ip, asr #10 │ │ │ │ + sbcseq lr, ip, ip, ror #15 │ │ │ │ + sbcseq r6, fp, r8, lsr #5 │ │ │ │ + ldrheq lr, [ip], #116 @ 0x74 │ │ │ │ + ldrsheq lr, [ip], #68 @ 0x44 │ │ │ │ + sbcseq lr, ip, r8, ror r7 │ │ │ │ + sbcseq r6, fp, r4, lsr r2 │ │ │ │ + sbcseq lr, ip, r0, asr #14 │ │ │ │ + sbcseq lr, ip, r0, lsr ip │ │ │ │ + ldrheq r6, [fp], #44 @ 0x2c │ │ │ │ smullseq sp, ip, r4, lr │ │ │ │ - ldrsheq r6, [fp], #56 @ 0x38 │ │ │ │ - ldrsbeq r6, [fp], #52 @ 0x34 │ │ │ │ - strdeq lr, [r0, #-192] @ 0xffffff40 │ │ │ │ - sbcseq r6, fp, r0, lsr r0 │ │ │ │ - smlalbteq lr, r0, r0, ip │ │ │ │ - sbcseq r1, sl, r4, asr #30 │ │ │ │ - sbcseq lr, ip, ip, ror r9 │ │ │ │ - ldrheq pc, [ip], #224 @ 0xe0 @ │ │ │ │ - ldrsbeq lr, [ip], #68 @ 0x44 │ │ │ │ - sbcseq sp, fp, r0, ror #5 │ │ │ │ - sbcseq lr, ip, ip, asr #25 │ │ │ │ - cmpeq r0, r8, lsl ip │ │ │ │ - sbcseq pc, ip, ip, lsl #28 │ │ │ │ - sbcseq lr, ip, r0, lsr r4 │ │ │ │ - sbcseq sp, fp, ip, lsr r2 │ │ │ │ - sbcseq lr, ip, r8, lsr #24 │ │ │ │ - @ instruction: 0x0140eb92 │ │ │ │ - sbcseq pc, ip, r8, ror #26 │ │ │ │ - sbcseq lr, ip, ip, lsl #7 │ │ │ │ - smullseq sp, fp, r8, r1 │ │ │ │ - sbcseq lr, ip, r4, lsl #23 │ │ │ │ - cmpeq r0, ip, lsl #22 │ │ │ │ - sbcseq pc, ip, r4, asr #25 │ │ │ │ - sbcseq lr, ip, r8, ror #5 │ │ │ │ - ldrsheq sp, [fp], #4 │ │ │ │ - sbcseq lr, ip, r0, ror #21 │ │ │ │ - smlalbbeq lr, r0, r6, sl │ │ │ │ - sbcseq pc, ip, r0, lsr #24 │ │ │ │ - sbcseq lr, ip, r4, asr #4 │ │ │ │ - sbcseq sp, fp, r0, asr r0 │ │ │ │ - sbcseq lr, ip, ip, lsr sl │ │ │ │ - cmpeq r0, r0, lsl #20 │ │ │ │ - sbcseq pc, ip, ip, ror fp @ │ │ │ │ - sbcseq lr, ip, r0, lsr #3 │ │ │ │ - sbcseq ip, fp, ip, lsr #31 │ │ │ │ + sbcseq sp, ip, ip, ror #28 │ │ │ │ + sbcseq r6, fp, r0, asr #12 │ │ │ │ + sbcseq lr, ip, r4, lsl #13 │ │ │ │ + sbcseq r6, fp, r0, lsr #9 │ │ │ │ + sbcseq r6, fp, ip, asr #11 │ │ │ │ + sbcseq lr, ip, r8, lsl r6 │ │ │ │ + ldrheq sp, [ip], #236 @ 0xec │ │ │ │ + sbcseq sp, ip, r8, lsl #29 │ │ │ │ + sbcseq r6, fp, ip, ror #7 │ │ │ │ + sbcseq r6, fp, r8, asr #7 │ │ │ │ + smlaltteq lr, r0, ip, ip │ │ │ │ + sbcseq r6, fp, r4, lsr #32 │ │ │ │ + strheq lr, [r0, #-204] @ 0xffffff34 │ │ │ │ + sbcseq r1, sl, r8, lsr pc │ │ │ │ + sbcseq lr, ip, r0, ror r9 │ │ │ │ + sbcseq pc, ip, r4, lsr #29 │ │ │ │ + sbcseq lr, ip, r8, asr #9 │ │ │ │ + ldrsbeq sp, [fp], #36 @ 0x24 │ │ │ │ + sbcseq lr, ip, r0, asr #25 │ │ │ │ + cmpeq r0, r4, lsl ip │ │ │ │ + sbcseq pc, ip, r0, lsl #28 │ │ │ │ + sbcseq lr, ip, r4, lsr #8 │ │ │ │ + sbcseq sp, fp, r0, lsr r2 │ │ │ │ + sbcseq lr, ip, ip, lsl ip │ │ │ │ + smlalbbeq lr, r0, lr, fp │ │ │ │ + sbcseq pc, ip, ip, asr sp @ │ │ │ │ + sbcseq lr, ip, r0, lsl #7 │ │ │ │ + sbcseq sp, fp, ip, lsl #3 │ │ │ │ + sbcseq lr, ip, r8, ror fp │ │ │ │ + cmpeq r0, r8, lsl #22 │ │ │ │ + ldrheq pc, [ip], #200 @ 0xc8 @ │ │ │ │ + ldrsbeq lr, [ip], #44 @ 0x2c │ │ │ │ + sbcseq sp, fp, r8, ror #1 │ │ │ │ + ldrsbeq lr, [ip], #164 @ 0xa4 │ │ │ │ + smlalbbeq lr, r0, r2, sl │ │ │ │ + sbcseq pc, ip, r4, lsl ip @ │ │ │ │ + sbcseq lr, ip, r8, lsr r2 │ │ │ │ + sbcseq sp, fp, r4, asr #32 │ │ │ │ + sbcseq lr, ip, r0, lsr sl │ │ │ │ + strdeq lr, [r0, #-156] @ 0xffffff64 │ │ │ │ + sbcseq pc, ip, r0, ror fp @ │ │ │ │ + smullseq lr, ip, r4, r1 │ │ │ │ + sbcseq ip, fp, r0, lsr #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - smullseq lr, ip, r8, r9 │ │ │ │ - cmpeq r0, sl, ror r9 │ │ │ │ - ldrsbeq pc, [ip], #168 @ 0xa8 @ │ │ │ │ - ldrsheq lr, [ip], #8 │ │ │ │ - sbcseq pc, ip, r4, ror sl @ │ │ │ │ - sbcseq pc, ip, r4, asr sl @ │ │ │ │ - sbcseq lr, ip, r8, ror #7 │ │ │ │ - sbcseq pc, ip, ip, asr #19 │ │ │ │ - sbcseq sp, ip, r4, lsr sl │ │ │ │ - smlalbbeq lr, r0, r8, r8 │ │ │ │ - sbcseq sp, ip, r8, ror r9 │ │ │ │ - smullseq r5, fp, ip, fp │ │ │ │ - sbcseq sp, ip, r8, asr r9 │ │ │ │ - sbcseq r5, fp, r8, ror #22 │ │ │ │ - sbcseq sp, ip, r4, lsr r9 │ │ │ │ - sbcseq r5, fp, r4, lsr fp │ │ │ │ - ldr r2, [pc, #-532] @ 46f944 │ │ │ │ - ldr r8, [pc, #-532] @ 46f948 │ │ │ │ + sbcseq lr, ip, ip, lsl #19 │ │ │ │ + cmpeq r0, r6, ror r9 │ │ │ │ + sbcseq pc, ip, ip, asr #21 │ │ │ │ + sbcseq lr, ip, ip, ror #1 │ │ │ │ + sbcseq pc, ip, r8, ror #20 │ │ │ │ + sbcseq pc, ip, r8, asr #20 │ │ │ │ + ldrsbeq lr, [ip], #60 @ 0x3c │ │ │ │ + sbcseq pc, ip, r0, asr #19 │ │ │ │ + sbcseq sp, ip, r8, lsr #20 │ │ │ │ + smlalbbeq lr, r0, r4, r8 │ │ │ │ + sbcseq sp, ip, ip, ror #18 │ │ │ │ + smullseq r5, fp, r0, fp │ │ │ │ + sbcseq sp, ip, ip, asr #18 │ │ │ │ + sbcseq r5, fp, ip, asr fp │ │ │ │ + sbcseq sp, ip, r8, lsr #18 │ │ │ │ + sbcseq r5, fp, r8, lsr #22 │ │ │ │ + ldr r2, [pc, #-532] @ 46f970 │ │ │ │ + ldr r8, [pc, #-532] @ 46f974 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-580] @ 46f94c │ │ │ │ + ldr r2, [pc, #-580] @ 46f978 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-628] @ 46f950 │ │ │ │ + ldr r3, [pc, #-628] @ 46f97c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-636] @ 46f954 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-636] @ 46f980 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-656] @ 46f958 │ │ │ │ + ldr r2, [pc, #-656] @ 46f984 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-684] @ 46f95c │ │ │ │ + ldr r2, [pc, #-684] @ 46f988 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-704] @ 46f960 │ │ │ │ + ldr r2, [pc, #-704] @ 46f98c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-732] @ 46f964 │ │ │ │ + ldr r2, [pc, #-732] @ 46f990 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-728] @ 46f980 │ │ │ │ + ldr r3, [pc, #-728] @ 46f9ac │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c814 │ │ │ │ - bhi 47aa3c │ │ │ │ + beq 47c840 │ │ │ │ + bhi 47aa68 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 47a1d4 │ │ │ │ + bhi 47a200 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-784] @ 46f968 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-784] @ 46f994 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-816] @ 46f96c │ │ │ │ + ldr r2, [pc, #-816] @ 46f998 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 47a1dc │ │ │ │ - bhi 47af20 │ │ │ │ + beq 47a208 │ │ │ │ + bhi 47af4c │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r3, [pc, #-860] @ 46f970 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r3, [pc, #-860] @ 46f99c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 473e04 │ │ │ │ + bhi 473e30 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-892] @ 46f974 │ │ │ │ + ldr r2, [pc, #-892] @ 46f9a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 47b7d8 │ │ │ │ + beq 47b804 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-924] @ 46f978 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-924] @ 46f9a4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-948] @ 46f97c │ │ │ │ + ldr r2, [pc, #-948] @ 46f9a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-968] @ 46f980 │ │ │ │ + ldr r3, [pc, #-968] @ 46f9ac │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c814 │ │ │ │ - bhi 47aee4 │ │ │ │ + beq 47c840 │ │ │ │ + bhi 47af10 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 47a1d4 │ │ │ │ + bhi 47a200 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-996] @ 46f984 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-996] @ 46f9b0 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1028] @ 46f988 │ │ │ │ + ldr r2, [pc, #-1028] @ 46f9b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 47a350 │ │ │ │ + bhi 47a37c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-1064] @ 46f98c │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-1064] @ 46f9b8 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 47d8c0 │ │ │ │ + bhi 47d8ec │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1096] @ 46f990 │ │ │ │ + ldr r2, [pc, #-1096] @ 46f9bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 47a294 │ │ │ │ + bhi 47a2c0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-1132] @ 46f994 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-1132] @ 46f9c0 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 47d8c0 │ │ │ │ + bhi 47d8ec │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1164] @ 46f998 │ │ │ │ + ldr r2, [pc, #-1164] @ 46f9c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 47a1dc │ │ │ │ - bhi 47b178 │ │ │ │ + beq 47a208 │ │ │ │ + bhi 47b1a4 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r3, [pc, #-1208] @ 46f99c │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r3, [pc, #-1208] @ 46f9c8 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 473e04 │ │ │ │ + bhi 473e30 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1240] @ 46f9a0 │ │ │ │ + ldr r2, [pc, #-1240] @ 46f9cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b4f0 │ │ │ │ - ldr r2, [pc, #-1268] @ 46f9a4 │ │ │ │ + bne 47b51c │ │ │ │ + ldr r2, [pc, #-1268] @ 46f9d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1284] @ 46f9a8 │ │ │ │ + ldr r2, [pc, #-1284] @ 46f9d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1304] @ 46f9ac │ │ │ │ - ldr r2, [pc, #-1304] @ 46f9b0 │ │ │ │ + ldr r3, [pc, #-1304] @ 46f9d8 │ │ │ │ + ldr r2, [pc, #-1304] @ 46f9dc │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r5, r5, r1 │ │ │ │ - ldr r2, [pc, #-1332] @ 46f9b4 │ │ │ │ + ldr r2, [pc, #-1332] @ 46f9e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 47a3b8 │ │ │ │ - ldr r2, [pc, #-1360] @ 46f9b8 │ │ │ │ + bne 47a3e4 │ │ │ │ + ldr r2, [pc, #-1360] @ 46f9e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1384] @ 46f9bc │ │ │ │ + ldr r2, [pc, #-1384] @ 46f9e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1404] @ 46f9c0 │ │ │ │ + ldr r2, [pc, #-1404] @ 46f9ec │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1432] @ 46f9c4 │ │ │ │ + ldr r2, [pc, #-1432] @ 46f9f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47a9ec │ │ │ │ + bhi 47aa18 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-1468] @ 46f9c8 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-1468] @ 46f9f4 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 47d668 │ │ │ │ + bhi 47d694 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1500] @ 46f9cc │ │ │ │ + ldr r2, [pc, #-1500] @ 46f9f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47b22c │ │ │ │ - ldr r3, [pc, #-1528] @ 46f9d0 │ │ │ │ + bhi 47b258 │ │ │ │ + ldr r3, [pc, #-1528] @ 46f9fc │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1560] @ 46f9d4 │ │ │ │ + ldr r2, [pc, #-1560] @ 46fa00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bf34 │ │ │ │ - ldr r2, [pc, #-1588] @ 46f9d8 │ │ │ │ + bne 47bf60 │ │ │ │ + ldr r2, [pc, #-1588] @ 46fa04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1604] @ 46f9dc │ │ │ │ + ldr r2, [pc, #-1604] @ 46fa08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bf1c │ │ │ │ - ldr r2, [pc, #-1632] @ 46f9e0 │ │ │ │ + bne 47bf48 │ │ │ │ + ldr r2, [pc, #-1632] @ 46fa0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1648] @ 46f9e4 │ │ │ │ + ldr r2, [pc, #-1648] @ 46fa10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47bf04 │ │ │ │ - ldr r2, [pc, #-1676] @ 46f9e8 │ │ │ │ + bne 47bf30 │ │ │ │ + ldr r2, [pc, #-1676] @ 46fa14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1692] @ 46f9ec │ │ │ │ + ldr r2, [pc, #-1692] @ 46fa18 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47beec │ │ │ │ - ldr r2, [pc, #-1720] @ 46f9f0 │ │ │ │ + bne 47bf18 │ │ │ │ + ldr r2, [pc, #-1720] @ 46fa1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1736] @ 46f9f4 │ │ │ │ + ldr r2, [pc, #-1736] @ 46fa20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 47b3e4 │ │ │ │ - ldr r2, [pc, #-1764] @ 46f9f8 │ │ │ │ + bne 47b410 │ │ │ │ + ldr r2, [pc, #-1764] @ 46fa24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1780] @ 46f9fc │ │ │ │ + ldr r2, [pc, #-1780] @ 46fa28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 47b3cc │ │ │ │ - ldr r2, [pc, #-1808] @ 46fa00 │ │ │ │ + bne 47b3f8 │ │ │ │ + ldr r2, [pc, #-1808] @ 46fa2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1824] @ 46fa04 │ │ │ │ + ldr r2, [pc, #-1824] @ 46fa30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 47b7a8 │ │ │ │ - ldr r2, [pc, #-1852] @ 46fa08 │ │ │ │ + bne 47b7d4 │ │ │ │ + ldr r2, [pc, #-1852] @ 46fa34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1868] @ 46fa0c │ │ │ │ + ldr r2, [pc, #-1868] @ 46fa38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-1900] @ 46fa10 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-1900] @ 46fa3c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47b2a4 │ │ │ │ - ldr r3, [pc, #-1928] @ 46fa14 │ │ │ │ + bhi 47b2d0 │ │ │ │ + ldr r3, [pc, #-1928] @ 46fa40 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1960] @ 46fa18 │ │ │ │ + ldr r2, [pc, #-1960] @ 46fa44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47b268 │ │ │ │ - ldr r3, [pc, #-1988] @ 46fa1c │ │ │ │ + bhi 47b294 │ │ │ │ + ldr r3, [pc, #-1988] @ 46fa48 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2020] @ 46fa20 │ │ │ │ + ldr r2, [pc, #-2020] @ 46fa4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2040] @ 46fa24 │ │ │ │ + ldr r2, [pc, #-2040] @ 46fa50 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3440 @ 0xd70 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2096] @ 46fa28 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2096] @ 46fa54 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 46eb44 │ │ │ │ + bne 46eb70 │ │ │ │ cmp r3, #8 │ │ │ │ - beq 479230 │ │ │ │ + beq 47925c │ │ │ │ cmp r3, #4 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-2124] @ 46fa2c │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-2124] @ 46fa58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2144] @ 46fa30 │ │ │ │ + ldr r2, [pc, #-2144] @ 46fa5c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2172] @ 46fa34 │ │ │ │ + ldr r2, [pc, #-2172] @ 46fa60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2192] @ 46fa38 │ │ │ │ + ldr r2, [pc, #-2192] @ 46fa64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2220] @ 46fa3c │ │ │ │ + ldr r2, [pc, #-2220] @ 46fa68 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2240] @ 46fa40 │ │ │ │ + ldr r2, [pc, #-2240] @ 46fa6c │ │ │ │ lsl r3, r5, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2272] @ 46fa44 │ │ │ │ + ldr r2, [pc, #-2272] @ 46fa70 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2292] @ 46fa48 │ │ │ │ + ldr r2, [pc, #-2292] @ 46fa74 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2320] @ 46fa4c │ │ │ │ + ldr r2, [pc, #-2320] @ 46fa78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2340] @ 46fa50 │ │ │ │ + ldr r2, [pc, #-2340] @ 46fa7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2368] @ 46fa54 │ │ │ │ + ldr r2, [pc, #-2368] @ 46fa80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c15c │ │ │ │ - ldr r2, [pc, #-2396] @ 46fa58 │ │ │ │ + bne 47c188 │ │ │ │ + ldr r2, [pc, #-2396] @ 46fa84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2412] @ 46fa5c │ │ │ │ + ldr r2, [pc, #-2412] @ 46fa88 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 478c64 │ │ │ │ + beq 478c90 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 478c48 │ │ │ │ + beq 478c74 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #-2464] @ 46fa60 │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #-2464] @ 46fa8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2488] @ 46fa64 │ │ │ │ - ldr r8, [pc, #-2488] @ 46fa68 │ │ │ │ + ldr r2, [pc, #-2488] @ 46fa90 │ │ │ │ + ldr r8, [pc, #-2488] @ 46fa94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2536] @ 46fa6c │ │ │ │ + ldr r2, [pc, #-2536] @ 46fa98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2584] @ 46fa70 │ │ │ │ - ldr r8, [pc, #-2584] @ 46fa74 │ │ │ │ + ldr r2, [pc, #-2584] @ 46fa9c │ │ │ │ + ldr r8, [pc, #-2584] @ 46faa0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2632] @ 46fa78 │ │ │ │ + ldr r2, [pc, #-2632] @ 46faa4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2680] @ 46fa7c │ │ │ │ + ldr r2, [pc, #-2680] @ 46faa8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47a380 │ │ │ │ - ldr r2, [pc, #-2712] @ 46fa80 │ │ │ │ + bne 47a3ac │ │ │ │ + ldr r2, [pc, #-2712] @ 46faac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2728] @ 46fa84 │ │ │ │ + ldr r2, [pc, #-2728] @ 46fab0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2748] @ 46fa88 │ │ │ │ + ldr r3, [pc, #-2748] @ 46fab4 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 47d684 │ │ │ │ + bhi 47d6b0 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2784] @ 46fa8c │ │ │ │ + ldr r2, [pc, #-2784] @ 46fab8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2804] @ 46fa90 │ │ │ │ + ldr r3, [pc, #-2804] @ 46fabc │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #10 │ │ │ │ cmp r2, #21 │ │ │ │ - bhi 4705a4 │ │ │ │ + bhi 4705d0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2840] @ 46fa94 │ │ │ │ + ldr r2, [pc, #-2840] @ 46fac0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 46fa98 │ │ │ │ + ldr r2, [pc, #-2868] @ 46fac4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #-2876] @ 46fa9c │ │ │ │ - ldr r8, [pc, #-2876] @ 46faa0 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #-2876] @ 46fac8 │ │ │ │ + ldr r8, [pc, #-2876] @ 46facc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2924] @ 46faa4 │ │ │ │ + ldr r2, [pc, #-2924] @ 46fad0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2844] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-2844] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2968] @ 46faa8 │ │ │ │ + ldr r2, [pc, #-2968] @ 46fad4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2988] @ 46faac │ │ │ │ + ldr r3, [pc, #-2988] @ 46fad8 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3020] @ 46fab0 │ │ │ │ - ldr r8, [pc, #-3020] @ 46fab4 │ │ │ │ + ldr r2, [pc, #-3020] @ 46fadc │ │ │ │ + ldr r8, [pc, #-3020] @ 46fae0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3068] @ 46fab8 │ │ │ │ + ldr r2, [pc, #-3068] @ 46fae4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3008] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-3008] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3112] @ 46fabc │ │ │ │ + ldr r2, [pc, #-3112] @ 46fae8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3132] @ 46fac0 │ │ │ │ + ldr r3, [pc, #-3132] @ 46faec │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3164] @ 46fac4 │ │ │ │ - ldr r8, [pc, #-3164] @ 46fac8 │ │ │ │ + ldr r2, [pc, #-3164] @ 46faf0 │ │ │ │ + ldr r8, [pc, #-3164] @ 46faf4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3212] @ 46facc │ │ │ │ + ldr r2, [pc, #-3212] @ 46faf8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3172] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-3172] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3256] @ 46fad0 │ │ │ │ + ldr r2, [pc, #-3256] @ 46fafc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3276] @ 46fad4 │ │ │ │ + ldr r3, [pc, #-3276] @ 46fb00 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3308] @ 46fad8 │ │ │ │ - ldr r8, [pc, #-3308] @ 46fadc │ │ │ │ + ldr r2, [pc, #-3308] @ 46fb04 │ │ │ │ + ldr r8, [pc, #-3308] @ 46fb08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3356] @ 46fae0 │ │ │ │ + ldr r2, [pc, #-3356] @ 46fb0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3336] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-3336] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3400] @ 46fae4 │ │ │ │ + ldr r2, [pc, #-3400] @ 46fb10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3420] @ 46fae8 │ │ │ │ + ldr r3, [pc, #-3420] @ 46fb14 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3452] @ 46faec │ │ │ │ - ldr r8, [pc, #-3452] @ 46faf0 │ │ │ │ + ldr r2, [pc, #-3452] @ 46fb18 │ │ │ │ + ldr r8, [pc, #-3452] @ 46fb1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3500] @ 46faf4 │ │ │ │ + ldr r2, [pc, #-3500] @ 46fb20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3500] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-3500] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3544] @ 46faf8 │ │ │ │ + ldr r2, [pc, #-3544] @ 46fb24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3564] @ 46fafc │ │ │ │ + ldr r3, [pc, #-3564] @ 46fb28 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3596] @ 46fb00 │ │ │ │ - ldr r8, [pc, #-3596] @ 46fb04 │ │ │ │ + ldr r2, [pc, #-3596] @ 46fb2c │ │ │ │ + ldr r8, [pc, #-3596] @ 46fb30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3644] @ 46fb08 │ │ │ │ + ldr r2, [pc, #-3644] @ 46fb34 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3664] @ 46fb0c │ │ │ │ + ldr r3, [pc, #-3664] @ 46fb38 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3684] @ 46fb10 │ │ │ │ + ldr r2, [pc, #-3684] @ 46fb3c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3704] @ 46fb14 │ │ │ │ + ldr r3, [pc, #-3704] @ 46fb40 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3736] @ 46fb18 │ │ │ │ + ldr r2, [pc, #-3736] @ 46fb44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3756] @ 46fb1c │ │ │ │ + ldr r2, [pc, #-3756] @ 46fb48 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3784] @ 46fb20 │ │ │ │ + ldr r2, [pc, #-3784] @ 46fb4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c640 │ │ │ │ + beq 47c66c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c624 │ │ │ │ + beq 47c650 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #-3832] @ 46fb24 │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #-3832] @ 46fb50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3856] @ 46fb28 │ │ │ │ + ldr r2, [pc, #-3856] @ 46fb54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c290 │ │ │ │ + beq 47c2bc │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c274 │ │ │ │ + beq 47c2a0 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 47c65c │ │ │ │ - ldr r2, [pc, #-3904] @ 46fb2c │ │ │ │ + bne 47c688 │ │ │ │ + ldr r2, [pc, #-3904] @ 46fb58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3928] @ 46fb30 │ │ │ │ + ldr r2, [pc, #-3928] @ 46fb5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3944] @ 46fb34 │ │ │ │ + ldr r3, [pc, #-3944] @ 46fb60 │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d918 │ │ │ │ + bhi 47d944 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3980] @ 46fb38 │ │ │ │ + ldr r2, [pc, #-3980] @ 46fb64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bca0 │ │ │ │ - ldr r2, [pc, #-4004] @ 46fb3c │ │ │ │ + bne 47bccc │ │ │ │ + ldr r2, [pc, #-4004] @ 46fb68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4020] @ 46fb40 │ │ │ │ + ldr r2, [pc, #-4020] @ 46fb6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47bc88 │ │ │ │ - ldr r2, [pc, #-4048] @ 46fb44 │ │ │ │ + bne 47bcb4 │ │ │ │ + ldr r2, [pc, #-4048] @ 46fb70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4064] @ 46fb48 │ │ │ │ + ldr r2, [pc, #-4064] @ 46fb74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47bc70 │ │ │ │ - ldr r2, [pc, #-4092] @ 46fb4c │ │ │ │ + bne 47bc9c │ │ │ │ + ldr r2, [pc, #-4092] @ 46fb78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4044] @ 471b28 │ │ │ │ + ldr r2, [pc, #4044] @ 471b54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47bc58 │ │ │ │ - ldr r2, [pc, #4016] @ 471b2c │ │ │ │ + bne 47bc84 │ │ │ │ + ldr r2, [pc, #4016] @ 471b58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4000] @ 471b30 │ │ │ │ + ldr r2, [pc, #4000] @ 471b5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b854 │ │ │ │ - ldr r2, [pc, #3972] @ 471b34 │ │ │ │ + bne 47b880 │ │ │ │ + ldr r2, [pc, #3972] @ 471b60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3956] @ 471b38 │ │ │ │ + ldr r2, [pc, #3956] @ 471b64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47b83c │ │ │ │ - ldr r2, [pc, #3928] @ 471b3c │ │ │ │ + bne 47b868 │ │ │ │ + ldr r2, [pc, #3928] @ 471b68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3912] @ 471b40 │ │ │ │ + ldr r2, [pc, #3912] @ 471b6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47b824 │ │ │ │ - ldr r2, [pc, #3884] @ 471b44 │ │ │ │ + bne 47b850 │ │ │ │ + ldr r2, [pc, #3884] @ 471b70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3868] @ 471b48 │ │ │ │ + ldr r2, [pc, #3868] @ 471b74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #3836] @ 471b4c │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #3836] @ 471b78 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #3828] @ 471b50 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #3828] @ 471b7c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47b508 │ │ │ │ - ldr r2, [pc, #3800] @ 471b54 │ │ │ │ + beq 47b534 │ │ │ │ + ldr r2, [pc, #3800] @ 471b80 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3772] @ 471b58 │ │ │ │ + ldr r2, [pc, #3772] @ 471b84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c024 │ │ │ │ - ldr r2, [pc, #3748] @ 471b5c │ │ │ │ + bne 47c050 │ │ │ │ + ldr r2, [pc, #3748] @ 471b88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3732] @ 471b60 │ │ │ │ + ldr r2, [pc, #3732] @ 471b8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 470f64 │ │ │ │ - ldr r2, [pc, #3704] @ 471b64 │ │ │ │ + bne 470f90 │ │ │ │ + ldr r2, [pc, #3704] @ 471b90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3680] @ 471b68 │ │ │ │ + ldr r2, [pc, #3680] @ 471b94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3664] @ 471b6c │ │ │ │ + ldr r3, [pc, #3664] @ 471b98 │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d86c │ │ │ │ + bhi 47d898 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3628] @ 471b70 │ │ │ │ + ldr r2, [pc, #3628] @ 471b9c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47c3d4 │ │ │ │ + beq 47c400 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 47c3bc │ │ │ │ + beq 47c3e8 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47c3a0 │ │ │ │ - ldr r2, [pc, #3584] @ 471b74 │ │ │ │ + bne 47c3cc │ │ │ │ + ldr r2, [pc, #3584] @ 471ba0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3568] @ 471b78 │ │ │ │ + ldr r2, [pc, #3568] @ 471ba4 │ │ │ │ lsr r8, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47c388 │ │ │ │ + beq 47c3b4 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 47c370 │ │ │ │ + beq 47c39c │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47c354 │ │ │ │ - ldr r2, [pc, #3516] @ 471b7c │ │ │ │ + bne 47c380 │ │ │ │ + ldr r2, [pc, #3516] @ 471ba8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3500] @ 471b80 │ │ │ │ + ldr r2, [pc, #3500] @ 471bac │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c338 │ │ │ │ + beq 47c364 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c31c │ │ │ │ + beq 47c348 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 473d78 │ │ │ │ - ldr r2, [pc, #3448] @ 471b84 │ │ │ │ + beq 473da4 │ │ │ │ + ldr r2, [pc, #3448] @ 471bb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3424] @ 471b88 │ │ │ │ + ldr r2, [pc, #3424] @ 471bb4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3408] @ 471b8c │ │ │ │ + ldr r2, [pc, #3408] @ 471bb8 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3376] @ 471b90 │ │ │ │ + ldr r2, [pc, #3376] @ 471bbc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3360] @ 471b94 │ │ │ │ + ldr r2, [pc, #3360] @ 471bc0 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3328] @ 471b98 │ │ │ │ - ldr r8, [pc, #3328] @ 471b9c │ │ │ │ + ldr r2, [pc, #3328] @ 471bc4 │ │ │ │ + ldr r8, [pc, #3328] @ 471bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3288] @ 471ba0 │ │ │ │ + ldr r2, [pc, #3288] @ 471bcc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3244] @ 471ba4 │ │ │ │ + ldr r2, [pc, #3244] @ 471bd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1073741824 @ 0x40000000 │ │ │ │ - bne 47c00c │ │ │ │ - ldr r2, [pc, #3216] @ 471ba8 │ │ │ │ + bne 47c038 │ │ │ │ + ldr r2, [pc, #3216] @ 471bd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3200] @ 471bac │ │ │ │ + ldr r2, [pc, #3200] @ 471bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bge 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #3168] @ 471bb0 │ │ │ │ + bge 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #3168] @ 471bdc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - beq 470ce4 │ │ │ │ - ldr r2, [pc, #3144] @ 471bb4 │ │ │ │ + beq 470d10 │ │ │ │ + ldr r2, [pc, #3144] @ 471be0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3120] @ 471bb8 │ │ │ │ + ldr r2, [pc, #3120] @ 471be4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c03c │ │ │ │ - ldr r2, [pc, #3096] @ 471bbc │ │ │ │ + bne 47c068 │ │ │ │ + ldr r2, [pc, #3096] @ 471be8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3080] @ 471bc0 │ │ │ │ + ldr r2, [pc, #3080] @ 471bec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3060] @ 471bc4 │ │ │ │ + ldr r2, [pc, #3060] @ 471bf0 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3028] @ 471bc8 │ │ │ │ + ldr r2, [pc, #3028] @ 471bf4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47a39c │ │ │ │ - ldr r2, [pc, #3000] @ 471bcc │ │ │ │ + bne 47a3c8 │ │ │ │ + ldr r2, [pc, #3000] @ 471bf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2984] @ 471bd0 │ │ │ │ + ldr r2, [pc, #2984] @ 471bfc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2964] @ 471bd4 │ │ │ │ + ldr r3, [pc, #2964] @ 471c00 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 47d8a4 │ │ │ │ + bhi 47d8d0 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2904] @ 471bd8 │ │ │ │ + ldr r2, [pc, #2904] @ 471c04 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ef64 │ │ │ │ - ldr r2, [pc, #2892] @ 471bdc │ │ │ │ + bne 46ef90 │ │ │ │ + ldr r2, [pc, #2892] @ 471c08 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2880] @ 471be0 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2880] @ 471c0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2860] @ 471be4 │ │ │ │ + ldr r2, [pc, #2860] @ 471c10 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2832] @ 471be8 │ │ │ │ + ldr r2, [pc, #2832] @ 471c14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2812] @ 471bec │ │ │ │ + ldr r2, [pc, #2812] @ 471c18 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2780] @ 471bf0 │ │ │ │ + ldr r2, [pc, #2780] @ 471c1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2760] @ 471bf4 │ │ │ │ + ldr r2, [pc, #2760] @ 471c20 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2728] @ 471bf8 │ │ │ │ + ldr r2, [pc, #2728] @ 471c24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2712] @ 471bfc │ │ │ │ + ldr r2, [pc, #2712] @ 471c28 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2680] @ 471c00 │ │ │ │ + ldr r2, [pc, #2680] @ 471c2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b6fc │ │ │ │ - ldr r2, [pc, #2656] @ 471c04 │ │ │ │ + bne 47b728 │ │ │ │ + ldr r2, [pc, #2656] @ 471c30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2640] @ 471c08 │ │ │ │ + ldr r2, [pc, #2640] @ 471c34 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 470ce4 │ │ │ │ - b 470f64 │ │ │ │ - ldr r2, [pc, #2608] @ 471c0c │ │ │ │ + beq 470d10 │ │ │ │ + b 470f90 │ │ │ │ + ldr r2, [pc, #2608] @ 471c38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2588] @ 471c10 │ │ │ │ + ldr r2, [pc, #2588] @ 471c3c │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2556] @ 471c14 │ │ │ │ + ldr r2, [pc, #2556] @ 471c40 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c124 │ │ │ │ - ldr r2, [pc, #2532] @ 471c18 │ │ │ │ + bne 47c150 │ │ │ │ + ldr r2, [pc, #2532] @ 471c44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2508] @ 471c1c │ │ │ │ + ldr r2, [pc, #2508] @ 471c48 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 47b714 │ │ │ │ + beq 47b740 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #2476] @ 471c20 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #2476] @ 471c4c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2452] @ 471c24 │ │ │ │ + ldr r2, [pc, #2452] @ 471c50 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47a8b4 │ │ │ │ + bhi 47a8e0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #2416] @ 471c28 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #2416] @ 471c54 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 47d668 │ │ │ │ + bhi 47d694 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2384] @ 471c2c │ │ │ │ - ldr r8, [pc, #2384] @ 471c30 │ │ │ │ + ldr r2, [pc, #2384] @ 471c58 │ │ │ │ + ldr r8, [pc, #2384] @ 471c5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2340] @ 471c34 │ │ │ │ + ldr r2, [pc, #2340] @ 471c60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2292] @ 471c38 │ │ │ │ + ldr r2, [pc, #2292] @ 471c64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c0ec │ │ │ │ - ldr r2, [pc, #2268] @ 471c3c │ │ │ │ + bne 47c118 │ │ │ │ + ldr r2, [pc, #2268] @ 471c68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2244] @ 471c40 │ │ │ │ - ldr r8, [pc, #2244] @ 471c44 │ │ │ │ + ldr r2, [pc, #2244] @ 471c6c │ │ │ │ + ldr r8, [pc, #2244] @ 471c70 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2204] @ 471c48 │ │ │ │ + ldr r2, [pc, #2204] @ 471c74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2816] @ 471ec4 │ │ │ │ + ldr r3, [pc, #2816] @ 471ef0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2152] @ 471c4c │ │ │ │ + ldr r2, [pc, #2152] @ 471c78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2136] @ 471c50 │ │ │ │ + ldr r2, [pc, #2136] @ 471c7c │ │ │ │ bic r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2116] @ 471c54 │ │ │ │ + ldr r2, [pc, #2116] @ 471c80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 470f30 │ │ │ │ - ldr r2, [pc, #2104] @ 471c58 │ │ │ │ + b 470f5c │ │ │ │ + ldr r2, [pc, #2104] @ 471c84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2088] @ 471c5c │ │ │ │ + ldr r3, [pc, #2088] @ 471c88 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #11 │ │ │ │ - bhi 474754 │ │ │ │ + bhi 474780 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2056] @ 471c60 │ │ │ │ + ldr r2, [pc, #2056] @ 471c8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46f260 │ │ │ │ - ldr r2, [pc, #2044] @ 471c64 │ │ │ │ + b 46f28c │ │ │ │ + ldr r2, [pc, #2044] @ 471c90 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c300 │ │ │ │ + beq 47c32c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c2e4 │ │ │ │ + beq 47c310 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #2004] @ 471c68 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #2004] @ 471c94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1980] @ 471c6c │ │ │ │ + ldr r2, [pc, #1980] @ 471c98 │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c2c8 │ │ │ │ + beq 47c2f4 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c2ac │ │ │ │ + beq 47c2d8 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c46c │ │ │ │ - ldr r2, [pc, #1932] @ 471c70 │ │ │ │ + beq 47c498 │ │ │ │ + ldr r2, [pc, #1932] @ 471c9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1908] @ 471c74 │ │ │ │ + ldr r2, [pc, #1908] @ 471ca0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47c60c │ │ │ │ + beq 47c638 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 47c5f4 │ │ │ │ + beq 47c620 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47c5d8 │ │ │ │ - ldr r2, [pc, #1864] @ 471c78 │ │ │ │ + bne 47c604 │ │ │ │ + ldr r2, [pc, #1864] @ 471ca4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1848] @ 471c7c │ │ │ │ + ldr r2, [pc, #1848] @ 471ca8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47b9b4 │ │ │ │ - ldr r2, [pc, #1820] @ 471c80 │ │ │ │ + bne 47b9e0 │ │ │ │ + ldr r2, [pc, #1820] @ 471cac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1804] @ 471c84 │ │ │ │ + ldr r2, [pc, #1804] @ 471cb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47b99c │ │ │ │ - ldr r2, [pc, #1776] @ 471c88 │ │ │ │ + bne 47b9c8 │ │ │ │ + ldr r2, [pc, #1776] @ 471cb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1760] @ 471c8c │ │ │ │ + ldr r2, [pc, #1760] @ 471cb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b984 │ │ │ │ - ldr r2, [pc, #1732] @ 471c90 │ │ │ │ + bne 47b9b0 │ │ │ │ + ldr r2, [pc, #1732] @ 471cbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1716] @ 471c94 │ │ │ │ + ldr r2, [pc, #1716] @ 471cc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47b96c │ │ │ │ - ldr r2, [pc, #1688] @ 471c98 │ │ │ │ + bne 47b998 │ │ │ │ + ldr r2, [pc, #1688] @ 471cc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1672] @ 471c9c │ │ │ │ + ldr r2, [pc, #1672] @ 471cc8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47b954 │ │ │ │ - ldr r2, [pc, #1644] @ 471ca0 │ │ │ │ + bne 47b980 │ │ │ │ + ldr r2, [pc, #1644] @ 471ccc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1628] @ 471ca4 │ │ │ │ + ldr r2, [pc, #1628] @ 471cd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 47b93c │ │ │ │ - ldr r2, [pc, #1600] @ 471ca8 │ │ │ │ + bne 47b968 │ │ │ │ + ldr r2, [pc, #1600] @ 471cd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1584] @ 471cac │ │ │ │ + ldr r2, [pc, #1584] @ 471cd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47b924 │ │ │ │ - ldr r2, [pc, #1556] @ 471cb0 │ │ │ │ + bne 47b950 │ │ │ │ + ldr r2, [pc, #1556] @ 471cdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1540] @ 471cb4 │ │ │ │ + ldr r2, [pc, #1540] @ 471ce0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 47b90c │ │ │ │ - ldr r2, [pc, #1512] @ 471cb8 │ │ │ │ + bne 47b938 │ │ │ │ + ldr r2, [pc, #1512] @ 471ce4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1496] @ 471cbc │ │ │ │ + ldr r2, [pc, #1496] @ 471ce8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 47b8f4 │ │ │ │ - ldr r2, [pc, #1468] @ 471cc0 │ │ │ │ + bne 47b920 │ │ │ │ + ldr r2, [pc, #1468] @ 471cec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1452] @ 471cc4 │ │ │ │ + ldr r2, [pc, #1452] @ 471cf0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 47b668 │ │ │ │ - ldr r2, [pc, #1424] @ 471cc8 │ │ │ │ + bne 47b694 │ │ │ │ + ldr r2, [pc, #1424] @ 471cf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1408] @ 471ccc │ │ │ │ + ldr r2, [pc, #1408] @ 471cf8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47b64c │ │ │ │ - ldr r2, [pc, #1380] @ 471cd0 │ │ │ │ + bne 47b678 │ │ │ │ + ldr r2, [pc, #1380] @ 471cfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1356] @ 471cd4 │ │ │ │ + ldr r2, [pc, #1356] @ 471d00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1340] @ 471cd8 │ │ │ │ + ldr r2, [pc, #1340] @ 471d04 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1316] @ 471cdc │ │ │ │ + ldr r2, [pc, #1316] @ 471d08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 47c140 │ │ │ │ - ldr r2, [pc, #1288] @ 471ce0 │ │ │ │ + bne 47c16c │ │ │ │ + ldr r2, [pc, #1288] @ 471d0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1264] @ 471ce4 │ │ │ │ + ldr r2, [pc, #1264] @ 471d10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c4a4 │ │ │ │ + beq 47c4d0 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c488 │ │ │ │ + beq 47c4b4 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c4c0 │ │ │ │ - ldr r2, [pc, #1220] @ 471ce8 │ │ │ │ + beq 47c4ec │ │ │ │ + ldr r2, [pc, #1220] @ 471d14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1196] @ 471cec │ │ │ │ + ldr r2, [pc, #1196] @ 471d18 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47ba14 │ │ │ │ - ldr r2, [pc, #1172] @ 471cf0 │ │ │ │ + bne 47ba40 │ │ │ │ + ldr r2, [pc, #1172] @ 471d1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1156] @ 471cf4 │ │ │ │ + ldr r2, [pc, #1156] @ 471d20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47b9fc │ │ │ │ - ldr r2, [pc, #1128] @ 471cf8 │ │ │ │ + bne 47ba28 │ │ │ │ + ldr r2, [pc, #1128] @ 471d24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1112] @ 471cfc │ │ │ │ + ldr r2, [pc, #1112] @ 471d28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47b9e4 │ │ │ │ - ldr r2, [pc, #1084] @ 471d00 │ │ │ │ + bne 47ba10 │ │ │ │ + ldr r2, [pc, #1084] @ 471d2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1068] @ 471d04 │ │ │ │ + ldr r2, [pc, #1068] @ 471d30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47b9cc │ │ │ │ - ldr r2, [pc, #1040] @ 471d08 │ │ │ │ + bne 47b9f8 │ │ │ │ + ldr r2, [pc, #1040] @ 471d34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1024] @ 471d0c │ │ │ │ + ldr r2, [pc, #1024] @ 471d38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b4c0 │ │ │ │ - ldr r2, [pc, #996] @ 471d10 │ │ │ │ + bne 47b4ec │ │ │ │ + ldr r2, [pc, #996] @ 471d3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #980] @ 471d14 │ │ │ │ + ldr r2, [pc, #980] @ 471d40 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47b4a4 │ │ │ │ - ldr r2, [pc, #952] @ 471d18 │ │ │ │ + bne 47b4d0 │ │ │ │ + ldr r2, [pc, #952] @ 471d44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #928] @ 471d1c │ │ │ │ + ldr r2, [pc, #928] @ 471d48 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47b090 │ │ │ │ - ldr r3, [pc, #904] @ 471d20 │ │ │ │ + bhi 47b0bc │ │ │ │ + ldr r3, [pc, #904] @ 471d4c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #872] @ 471d24 │ │ │ │ + ldr r2, [pc, #872] @ 471d50 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47b0c8 │ │ │ │ - ldr r3, [pc, #848] @ 471d28 │ │ │ │ + bhi 47b0f4 │ │ │ │ + ldr r3, [pc, #848] @ 471d54 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #816] @ 471d2c │ │ │ │ + ldr r2, [pc, #816] @ 471d58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #800] @ 471d30 │ │ │ │ + ldr r2, [pc, #800] @ 471d5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #772] @ 471d34 │ │ │ │ + ldr r2, [pc, #772] @ 471d60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #756] @ 471d38 │ │ │ │ + ldr r2, [pc, #756] @ 471d64 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #724] @ 471d3c │ │ │ │ + ldr r2, [pc, #724] @ 471d68 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #708] @ 471d40 │ │ │ │ + ldr r2, [pc, #708] @ 471d6c │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #676] @ 471d44 │ │ │ │ + ldr r2, [pc, #676] @ 471d70 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b5ec │ │ │ │ - ldr r2, [pc, #652] @ 471d48 │ │ │ │ + bne 47b618 │ │ │ │ + ldr r2, [pc, #652] @ 471d74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #636] @ 471d4c │ │ │ │ + ldr r2, [pc, #636] @ 471d78 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 470ccc │ │ │ │ - ldr r2, [pc, #628] @ 471d50 │ │ │ │ + b 470cf8 │ │ │ │ + ldr r2, [pc, #628] @ 471d7c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47baec │ │ │ │ - ldr r2, [pc, #604] @ 471d54 │ │ │ │ + bne 47bb18 │ │ │ │ + ldr r2, [pc, #604] @ 471d80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #588] @ 471d58 │ │ │ │ + ldr r2, [pc, #588] @ 471d84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - sbcseq sp, ip, r0, lsl r9 │ │ │ │ - sbcseq r5, fp, r0, lsl #22 │ │ │ │ - sbcseq sp, ip, ip, ror #17 │ │ │ │ - sbcseq r5, fp, ip, asr #21 │ │ │ │ - sbcseq sp, ip, r8, asr #17 │ │ │ │ - smullseq r5, fp, r8, sl │ │ │ │ - sbcseq sp, ip, r4, lsr #17 │ │ │ │ - sbcseq r5, fp, r4, ror #20 │ │ │ │ - sbcseq sp, ip, r4, lsl #17 │ │ │ │ - sbcseq sp, ip, r8, asr #15 │ │ │ │ - sbcseq sp, ip, r8, lsl #15 │ │ │ │ - sbcseq r1, sl, r4, ror r8 │ │ │ │ - sbcseq r5, fp, r0, lsl lr │ │ │ │ - sbcseq r5, fp, r4, asr #19 │ │ │ │ - ldrsheq sp, [ip], #104 @ 0x68 │ │ │ │ - ldrsheq ip, [fp], #184 @ 0xb8 │ │ │ │ - ldrheq sp, [ip], #116 @ 0x74 │ │ │ │ - cmpeq r0, r8, lsl r6 │ │ │ │ - sbcseq sp, ip, r0, ror #15 │ │ │ │ - sbcseq sp, ip, r4, asr #15 │ │ │ │ - sbcseq sp, ip, r8, asr #15 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + sbcseq sp, ip, r4, lsl #18 │ │ │ │ + ldrsheq r5, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq sp, ip, r0, ror #17 │ │ │ │ + sbcseq r5, fp, r0, asr #21 │ │ │ │ + ldrheq sp, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r5, fp, ip, lsl #21 │ │ │ │ + smullseq sp, ip, r8, r8 │ │ │ │ + sbcseq r5, fp, r8, asr sl │ │ │ │ + sbcseq sp, ip, r8, ror r8 │ │ │ │ + ldrheq sp, [ip], #124 @ 0x7c │ │ │ │ + sbcseq sp, ip, ip, ror r7 │ │ │ │ + sbcseq r1, sl, r8, ror #16 │ │ │ │ + sbcseq r5, fp, r4, lsl #28 │ │ │ │ + ldrheq r5, [fp], #152 @ 0x98 │ │ │ │ + sbcseq sp, ip, ip, ror #13 │ │ │ │ + sbcseq ip, fp, ip, ror #23 │ │ │ │ sbcseq sp, ip, r8, lsr #15 │ │ │ │ - sbcseq sp, ip, r4, asr #15 │ │ │ │ - ldrsheq r5, [fp], #228 @ 0xe4 │ │ │ │ - sbcseq sp, ip, r0, asr r5 │ │ │ │ - sbcseq sp, ip, r4, lsl #25 │ │ │ │ - sbcseq sp, ip, r4, lsl #10 │ │ │ │ - sbcseq sp, ip, ip, asr #24 │ │ │ │ - sbcseq sp, ip, ip, ror #8 │ │ │ │ - sbcseq sp, ip, ip, lsl ip │ │ │ │ - sbcseq sp, ip, r8, asr r4 │ │ │ │ - sbcseq sp, ip, r4, asr #8 │ │ │ │ - sbcseq r5, fp, r4, ror #14 │ │ │ │ - sbcseq sp, ip, r8, lsr #8 │ │ │ │ - sbcseq r5, fp, ip, asr #12 │ │ │ │ - sbcseq ip, fp, r0, ror r9 │ │ │ │ - sbcseq r5, fp, r0, ror r6 │ │ │ │ + cmpeq r0, r4, lsl r6 │ │ │ │ + ldrsbeq sp, [ip], #116 @ 0x74 │ │ │ │ + ldrheq sp, [ip], #120 @ 0x78 │ │ │ │ + ldrheq sp, [ip], #124 @ 0x7c │ │ │ │ + smullseq sp, ip, ip, r7 │ │ │ │ + ldrheq sp, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r5, fp, r8, ror #29 │ │ │ │ + sbcseq sp, ip, r4, asr #10 │ │ │ │ + sbcseq sp, ip, r8, ror ip │ │ │ │ + ldrsheq sp, [ip], #72 @ 0x48 │ │ │ │ + sbcseq sp, ip, r0, asr #24 │ │ │ │ + sbcseq sp, ip, r0, ror #8 │ │ │ │ + sbcseq sp, ip, r0, lsl ip │ │ │ │ + sbcseq sp, ip, ip, asr #8 │ │ │ │ + sbcseq sp, ip, r8, lsr r4 │ │ │ │ + sbcseq r5, fp, r8, asr r7 │ │ │ │ + sbcseq sp, ip, ip, lsl r4 │ │ │ │ + sbcseq r5, fp, r0, asr #12 │ │ │ │ + sbcseq ip, fp, r4, ror #18 │ │ │ │ + sbcseq r5, fp, r4, ror #12 │ │ │ │ + sbcseq sp, ip, r4, ror #7 │ │ │ │ ldrsheq sp, [ip], #48 @ 0x30 │ │ │ │ - ldrsheq sp, [ip], #60 @ 0x3c │ │ │ │ - ldrsheq sp, [ip], #160 @ 0xa0 │ │ │ │ - smullseq sp, ip, r4, r3 │ │ │ │ - ldrsheq r5, [fp], #140 @ 0x8c │ │ │ │ - ldrsbeq r5, [fp], #136 @ 0x88 │ │ │ │ - mrseq lr, SPSR_irq │ │ │ │ + sbcseq sp, ip, r4, ror #21 │ │ │ │ + sbcseq sp, ip, r8, lsl #7 │ │ │ │ + ldrsheq r5, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r5, fp, ip, asr #17 │ │ │ │ + strdeq lr, [r0, #-44] @ 0xffffffd4 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andseq r1, r0, r0, lsl r0 │ │ │ │ - sbcseq r5, fp, r0, lsl fp │ │ │ │ - sbcseq sp, ip, r8, lsl #20 │ │ │ │ - ldrheq sp, [ip], #32 │ │ │ │ - ldrsbeq sp, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r5, fp, ip, ror #15 │ │ │ │ - smullseq sp, ip, r4, r9 │ │ │ │ - sbcseq r5, fp, r0, lsl r8 │ │ │ │ - sbcseq sp, ip, ip, asr r9 │ │ │ │ - ldrsbeq lr, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq ip, fp, r0, asr #14 │ │ │ │ - sbcseq lr, ip, r0, asr #25 │ │ │ │ - sbcseq r5, fp, r0, asr #7 │ │ │ │ - sbcseq sp, ip, ip, asr #17 │ │ │ │ - ldrheq pc, [ip], #8 @ │ │ │ │ - ldrheq pc, [ip], #0 @ │ │ │ │ - sbcseq r5, fp, ip, asr #6 │ │ │ │ - ldrheq pc, [ip], #12 @ │ │ │ │ - sbcseq r5, fp, ip, lsl #6 │ │ │ │ - swpbeq lr, r8, [r0] │ │ │ │ + sbcseq r5, fp, r4, lsl #22 │ │ │ │ + ldrsheq sp, [ip], #156 @ 0x9c │ │ │ │ + sbcseq sp, ip, r4, lsr #5 │ │ │ │ + sbcseq sp, ip, r4, asr #19 │ │ │ │ + sbcseq r5, fp, r0, ror #15 │ │ │ │ + sbcseq sp, ip, r8, lsl #19 │ │ │ │ + sbcseq r5, fp, r4, lsl #16 │ │ │ │ + sbcseq sp, ip, r0, asr r9 │ │ │ │ sbcseq lr, ip, ip, asr #25 │ │ │ │ - ldrsbeq sp, [ip], #116 @ 0x74 │ │ │ │ - sbcseq lr, ip, r8, lsr #25 │ │ │ │ - sbcseq r5, fp, r8, asr r2 │ │ │ │ - sbcseq lr, ip, r8, lsr #28 │ │ │ │ - sbcseq pc, ip, ip, lsl r0 @ │ │ │ │ - sbcseq sp, ip, r0, asr #14 │ │ │ │ - sbcseq pc, ip, r4 │ │ │ │ - sbcseq ip, fp, ip, lsl #10 │ │ │ │ - sbcseq sp, ip, r8, asr #13 │ │ │ │ - sbcseq lr, ip, ip, lsl #23 │ │ │ │ - sbcseq sp, ip, r0, asr #31 │ │ │ │ - cmpeq r0, sl, lsr #30 │ │ │ │ - sbcseq lr, ip, ip, lsr #29 │ │ │ │ - sbcseq lr, ip, r0, lsl pc │ │ │ │ - ldrsheq lr, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r5, fp, r8, asr #2 │ │ │ │ - sbcseq lr, ip, r4, asr lr │ │ │ │ - sbcseq lr, ip, r4, asr #21 │ │ │ │ - sbcseq lr, ip, r0, lsl #8 │ │ │ │ - ldrsheq r5, [fp], #172 @ 0xac │ │ │ │ - sbcseq lr, ip, ip, ror sl │ │ │ │ - sbcseq lr, ip, r8, ror sl │ │ │ │ - sbcseq lr, ip, r8, ror #20 │ │ │ │ + sbcseq ip, fp, r4, lsr r7 │ │ │ │ + ldrheq lr, [ip], #196 @ 0xc4 │ │ │ │ + ldrheq r5, [fp], #52 @ 0x34 │ │ │ │ + sbcseq sp, ip, r0, asr #17 │ │ │ │ + sbcseq pc, ip, ip, lsr #1 │ │ │ │ + sbcseq pc, ip, r4, lsr #1 │ │ │ │ + sbcseq r5, fp, r0, asr #6 │ │ │ │ + ldrheq pc, [ip], #0 @ │ │ │ │ + sbcseq r5, fp, r0, lsl #6 │ │ │ │ + swpbeq lr, r4, [r0] │ │ │ │ + sbcseq lr, ip, r0, asr #25 │ │ │ │ + sbcseq sp, ip, r8, asr #15 │ │ │ │ + smullseq lr, ip, ip, ip │ │ │ │ + sbcseq r5, fp, ip, asr #4 │ │ │ │ + sbcseq lr, ip, ip, lsl lr │ │ │ │ + sbcseq pc, ip, r0, lsl r0 @ │ │ │ │ + sbcseq sp, ip, r4, lsr r7 │ │ │ │ + ldrsheq lr, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq ip, fp, r0, lsl #10 │ │ │ │ + ldrheq sp, [ip], #108 @ 0x6c │ │ │ │ + sbcseq lr, ip, r0, lsl #23 │ │ │ │ + ldrheq sp, [ip], #244 @ 0xf4 │ │ │ │ + cmpeq r0, r6, lsr #30 │ │ │ │ + sbcseq lr, ip, r0, lsr #29 │ │ │ │ + sbcseq lr, ip, r4, lsl #30 │ │ │ │ + sbcseq lr, ip, r8, ror #29 │ │ │ │ + sbcseq r5, fp, ip, lsr r1 │ │ │ │ + sbcseq lr, ip, r8, asr #28 │ │ │ │ + ldrheq lr, [ip], #168 @ 0xa8 │ │ │ │ + ldrsheq lr, [ip], #52 @ 0x34 │ │ │ │ + ldrsheq r5, [fp], #160 @ 0xa0 │ │ │ │ sbcseq lr, ip, r0, ror sl │ │ │ │ - sbcseq lr, ip, r4, lsr sl │ │ │ │ - sbcseq lr, ip, ip, asr #20 │ │ │ │ - sbcseq lr, ip, r0, lsl #20 │ │ │ │ + sbcseq lr, ip, ip, ror #20 │ │ │ │ + sbcseq lr, ip, ip, asr sl │ │ │ │ + sbcseq lr, ip, r4, ror #20 │ │ │ │ sbcseq lr, ip, r8, lsr #20 │ │ │ │ - sbcseq lr, ip, ip, asr #19 │ │ │ │ - sbcseq lr, ip, r4, lsl #20 │ │ │ │ - smullseq lr, ip, r8, r9 │ │ │ │ - sbcseq lr, ip, r0, ror #19 │ │ │ │ - sbcseq lr, ip, r4, ror #18 │ │ │ │ - ldrheq lr, [ip], #156 @ 0x9c │ │ │ │ - sbcseq lr, ip, r0, lsr r9 │ │ │ │ - smullseq lr, ip, r8, r9 │ │ │ │ - ldrsheq lr, [ip], #140 @ 0x8c │ │ │ │ - sbcseq lr, ip, r4, ror r9 │ │ │ │ - sbcseq lr, ip, r8, asr #17 │ │ │ │ - sbcseq lr, ip, r0, asr r9 │ │ │ │ - smullseq lr, ip, r4, r8 │ │ │ │ - sbcseq r4, fp, r4, lsl lr │ │ │ │ - sbcseq sp, ip, r4, lsr #6 │ │ │ │ - sbcseq sp, ip, r0, asr ip │ │ │ │ - ldrsheq lr, [ip], #100 @ 0x64 │ │ │ │ - ldrsbeq r4, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq lr, ip, r8, lsl #13 │ │ │ │ - sbcseq lr, ip, ip, ror #16 │ │ │ │ + sbcseq lr, ip, r0, asr #20 │ │ │ │ + ldrsheq lr, [ip], #148 @ 0x94 │ │ │ │ + sbcseq lr, ip, ip, lsl sl │ │ │ │ + sbcseq lr, ip, r0, asr #19 │ │ │ │ + ldrsheq lr, [ip], #152 @ 0x98 │ │ │ │ + sbcseq lr, ip, ip, lsl #19 │ │ │ │ + ldrsbeq lr, [ip], #148 @ 0x94 │ │ │ │ + sbcseq lr, ip, r8, asr r9 │ │ │ │ + ldrheq lr, [ip], #144 @ 0x90 │ │ │ │ + sbcseq lr, ip, r4, lsr #18 │ │ │ │ + sbcseq lr, ip, ip, lsl #19 │ │ │ │ + ldrsheq lr, [ip], #128 @ 0x80 │ │ │ │ + sbcseq lr, ip, r8, ror #18 │ │ │ │ + ldrheq lr, [ip], #140 @ 0x8c │ │ │ │ + sbcseq lr, ip, r4, asr #18 │ │ │ │ + sbcseq lr, ip, r8, lsl #17 │ │ │ │ + sbcseq r4, fp, r8, lsl #28 │ │ │ │ + sbcseq sp, ip, r8, lsl r3 │ │ │ │ + sbcseq sp, ip, r4, asr #24 │ │ │ │ + sbcseq lr, ip, r8, ror #13 │ │ │ │ + sbcseq r4, fp, ip, asr #27 │ │ │ │ + sbcseq lr, ip, ip, ror r6 │ │ │ │ + sbcseq lr, ip, r0, ror #16 │ │ │ │ + sbcseq lr, ip, r0, ror #16 │ │ │ │ sbcseq lr, ip, ip, ror #16 │ │ │ │ - sbcseq lr, ip, r8, ror r8 │ │ │ │ - sbcseq lr, ip, r4, ror r8 │ │ │ │ - sbcseq lr, ip, r0, ror r8 │ │ │ │ - sbcseq lr, ip, r0, asr #16 │ │ │ │ - sbcseq lr, ip, r4, asr r8 │ │ │ │ + sbcseq lr, ip, r8, ror #16 │ │ │ │ + sbcseq lr, ip, r4, ror #16 │ │ │ │ + sbcseq lr, ip, r4, lsr r8 │ │ │ │ + sbcseq lr, ip, r8, asr #16 │ │ │ │ + sbcseq lr, ip, r0, lsl #16 │ │ │ │ + sbcseq lr, ip, ip, lsr #16 │ │ │ │ + smullseq lr, ip, r0, r7 │ │ │ │ sbcseq lr, ip, ip, lsl #16 │ │ │ │ - sbcseq lr, ip, r8, lsr r8 │ │ │ │ - smullseq lr, ip, ip, r7 │ │ │ │ - sbcseq lr, ip, r8, lsl r8 │ │ │ │ - sbcseq lr, ip, r4, lsr #15 │ │ │ │ - sbcseq r4, fp, r0, lsr #24 │ │ │ │ - ldrdeq sp, [r0, #-158] @ 0xffffff62 │ │ │ │ - sbcseq r4, fp, r0, ror #23 │ │ │ │ - smlaltbeq sp, r0, lr, r9 │ │ │ │ - sbcseq lr, ip, r4, lsr #9 │ │ │ │ - ldrheq sp, [ip], #0 │ │ │ │ - sbcseq lr, ip, ip, asr r4 │ │ │ │ - sbcseq sp, ip, ip, ror r0 │ │ │ │ - sbcseq lr, ip, r4, lsr #8 │ │ │ │ - sbcseq sp, ip, r4, asr #32 │ │ │ │ - sbcseq ip, ip, r0, lsr #18 │ │ │ │ - sbcseq fp, fp, r8, lsr #28 │ │ │ │ - sbcseq lr, ip, r4, asr #18 │ │ │ │ - sbcseq lr, ip, ip, ror #17 │ │ │ │ - sbcseq sp, ip, r8, lsr lr │ │ │ │ + smullseq lr, ip, r8, r7 │ │ │ │ + sbcseq r4, fp, r4, lsl ip │ │ │ │ + ldrdeq sp, [r0, #-154] @ 0xffffff66 │ │ │ │ + ldrsbeq r4, [fp], #180 @ 0xb4 │ │ │ │ + smlaltbeq sp, r0, sl, r9 │ │ │ │ + smullseq lr, ip, r8, r4 │ │ │ │ + sbcseq sp, ip, r4, lsr #1 │ │ │ │ + sbcseq lr, ip, r0, asr r4 │ │ │ │ + sbcseq sp, ip, r0, ror r0 │ │ │ │ + sbcseq lr, ip, r8, lsl r4 │ │ │ │ + sbcseq sp, ip, r8, lsr r0 │ │ │ │ + sbcseq ip, ip, r4, lsl r9 │ │ │ │ + sbcseq fp, fp, ip, lsl lr │ │ │ │ + sbcseq lr, ip, r8, lsr r9 │ │ │ │ sbcseq lr, ip, r0, ror #17 │ │ │ │ - ldrsheq r4, [fp], #92 @ 0x5c │ │ │ │ - ldrdeq sp, [r0, #-50] @ 0xffffffce │ │ │ │ - sbcseq r4, fp, r0, lsl r6 │ │ │ │ - smlaltbeq sp, r0, r8, r3 │ │ │ │ - sbcseq r4, fp, ip, ror r5 │ │ │ │ - cmpeq r0, r2, ror r3 │ │ │ │ - sbcseq lr, ip, r8, lsl r2 │ │ │ │ - sbcseq ip, ip, ip, asr sl │ │ │ │ - sbcseq lr, ip, r0, lsl #4 │ │ │ │ - ldrsbeq lr, [ip], #28 │ │ │ │ - sbcseq r4, fp, r4, lsr #9 │ │ │ │ - @ instruction: 0x0140d29e │ │ │ │ - sbcseq r4, fp, r8, asr r4 │ │ │ │ - sbcseq r8, pc, r4, asr #9 │ │ │ │ - sbcseq r4, fp, ip, lsl r9 │ │ │ │ - ldrsbeq r4, [fp], #64 @ 0x40 │ │ │ │ - sbcseq lr, ip, r4, ror r0 │ │ │ │ - sbcseq ip, ip, r8, ror #17 │ │ │ │ - sbcseq fp, fp, r0, lsl #14 │ │ │ │ - strheq sp, [r0, #-24] @ 0xffffffe8 │ │ │ │ - smullseq sp, ip, r4, r1 │ │ │ │ - sbcseq ip, ip, r4, ror r8 │ │ │ │ - sbcseq ip, ip, r0, lsl #28 │ │ │ │ - ldrsheq r4, [fp], #48 @ 0x30 │ │ │ │ - sbcseq ip, ip, ip, ror #27 │ │ │ │ - sbcseq sp, ip, r8, asr r9 │ │ │ │ - ldrheq r4, [fp], #48 @ 0x30 │ │ │ │ - sbcseq sp, ip, ip, lsr r9 │ │ │ │ - sbcseq sp, ip, r0, lsl #3 │ │ │ │ - sbcseq lr, ip, r0, lsr #7 │ │ │ │ - sbcseq sp, ip, r4, asr r1 │ │ │ │ + sbcseq sp, ip, ip, lsr #28 │ │ │ │ + ldrsbeq lr, [ip], #132 @ 0x84 │ │ │ │ + ldrsheq r4, [fp], #80 @ 0x50 │ │ │ │ + smlalbteq sp, r0, lr, r3 │ │ │ │ + sbcseq r4, fp, r4, lsl #12 │ │ │ │ + smlaltbeq sp, r0, r4, r3 │ │ │ │ + sbcseq r4, fp, r0, ror r5 │ │ │ │ + cmpeq r0, lr, ror #6 │ │ │ │ + sbcseq lr, ip, ip, lsl #4 │ │ │ │ + sbcseq ip, ip, r0, asr sl │ │ │ │ + ldrsheq lr, [ip], #20 │ │ │ │ + ldrsbeq lr, [ip], #16 │ │ │ │ + smullseq r4, fp, r8, r4 │ │ │ │ + @ instruction: 0x0140d29a │ │ │ │ + sbcseq r4, fp, ip, asr #8 │ │ │ │ + ldrheq r8, [pc], #72 @ │ │ │ │ + sbcseq r4, fp, r0, lsl r9 │ │ │ │ + sbcseq r4, fp, r4, asr #9 │ │ │ │ + sbcseq lr, ip, r8, rrx │ │ │ │ + ldrsbeq ip, [ip], #140 @ 0x8c │ │ │ │ + ldrsheq fp, [fp], #100 @ 0x64 │ │ │ │ + strheq sp, [r0, #-20] @ 0xffffffec │ │ │ │ + sbcseq sp, ip, r8, lsl #3 │ │ │ │ + sbcseq ip, ip, r8, ror #16 │ │ │ │ + ldrsheq ip, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r4, fp, r4, ror #7 │ │ │ │ + sbcseq ip, ip, r0, ror #27 │ │ │ │ + sbcseq sp, ip, ip, asr #18 │ │ │ │ + sbcseq r4, fp, r4, lsr #7 │ │ │ │ + sbcseq sp, ip, r0, lsr r9 │ │ │ │ + sbcseq sp, ip, r4, ror r1 │ │ │ │ + smullseq lr, ip, r4, r3 │ │ │ │ + sbcseq sp, ip, r8, asr #2 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ - sbcseq ip, ip, ip, ror #14 │ │ │ │ - sbcseq sp, ip, r8, ror r8 │ │ │ │ - sbcseq ip, ip, r4, lsr r7 │ │ │ │ - ldrsbeq sp, [ip], #8 │ │ │ │ - smullseq sp, ip, r4, lr │ │ │ │ - sbcseq r4, fp, r8, lsr #5 │ │ │ │ - sbcseq sp, ip, r0, lsl #29 │ │ │ │ - sbcseq r4, fp, r8, lsr #3 │ │ │ │ - rsceq ip, r8, r0, lsl #30 │ │ │ │ - sbcseq sp, ip, ip, lsr #2 │ │ │ │ - sbcseq sp, ip, r0, lsl r1 │ │ │ │ - ldrsbeq fp, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq ip, ip, r4, asr #31 │ │ │ │ - sbcseq ip, ip, r8, lsl #12 │ │ │ │ - sbcseq ip, ip, r8, lsr #31 │ │ │ │ - sbcseq r4, fp, r0, lsl r1 │ │ │ │ - smullseq ip, ip, r0, pc @ │ │ │ │ - sbcseq fp, ip, r4, asr #26 │ │ │ │ - sbcseq ip, ip, ip, lsl #31 │ │ │ │ - sbcseq r4, fp, r8, lsr #2 │ │ │ │ - sbcseq ip, ip, r8, ror #30 │ │ │ │ - ldrsheq r4, [fp], #4 │ │ │ │ - sbcseq ip, ip, ip, ror #21 │ │ │ │ - sbcseq r4, fp, r0, asr #1 │ │ │ │ + sbcseq ip, ip, r0, ror #14 │ │ │ │ + sbcseq sp, ip, ip, ror #16 │ │ │ │ + sbcseq ip, ip, r8, lsr #14 │ │ │ │ + sbcseq sp, ip, ip, asr #1 │ │ │ │ + sbcseq sp, ip, r8, lsl #29 │ │ │ │ + smullseq r4, fp, ip, r2 │ │ │ │ + sbcseq sp, ip, r4, ror lr │ │ │ │ + smullseq r4, fp, ip, r1 │ │ │ │ + strdeq ip, [r8], #228 @ 0xe4 @ │ │ │ │ + sbcseq sp, ip, r0, lsr #2 │ │ │ │ + sbcseq sp, ip, r4, lsl #2 │ │ │ │ + sbcseq fp, ip, ip, asr #27 │ │ │ │ + ldrheq ip, [ip], #248 @ 0xf8 │ │ │ │ + ldrsheq ip, [ip], #92 @ 0x5c │ │ │ │ + smullseq ip, ip, ip, pc @ │ │ │ │ + sbcseq r4, fp, r4, lsl #2 │ │ │ │ + sbcseq ip, ip, r4, lsl #31 │ │ │ │ + sbcseq fp, ip, r8, lsr sp │ │ │ │ + sbcseq ip, ip, r0, lsl #31 │ │ │ │ + sbcseq r4, fp, ip, lsl r1 │ │ │ │ + sbcseq ip, ip, ip, asr pc │ │ │ │ + sbcseq r4, fp, r8, ror #1 │ │ │ │ + sbcseq ip, ip, r0, ror #21 │ │ │ │ + ldrheq r4, [fp], #4 │ │ │ │ + sbcseq ip, ip, ip, lsl #30 │ │ │ │ + sbcseq r4, fp, r0, lsl #1 │ │ │ │ + ldrsheq ip, [ip], #228 @ 0xe4 │ │ │ │ + smullseq ip, ip, r4, r4 @ │ │ │ │ + ldrsbeq ip, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq ip, ip, r4, asr pc │ │ │ │ + sbcseq ip, ip, r4, asr r4 │ │ │ │ + sbcseq ip, ip, r8, lsr pc │ │ │ │ sbcseq ip, ip, r8, lsl pc │ │ │ │ - sbcseq r4, fp, ip, lsl #1 │ │ │ │ - sbcseq ip, ip, r0, lsl #30 │ │ │ │ - sbcseq ip, ip, r0, lsr #9 │ │ │ │ - sbcseq ip, ip, r4, ror #29 │ │ │ │ - sbcseq ip, ip, r0, ror #30 │ │ │ │ - sbcseq ip, ip, r0, ror #8 │ │ │ │ - sbcseq ip, ip, r4, asr #30 │ │ │ │ - sbcseq ip, ip, r4, lsr #30 │ │ │ │ - sbcseq ip, ip, r4, lsl #30 │ │ │ │ - sbcseq fp, fp, r4, asr #3 │ │ │ │ - smullseq ip, ip, r8, r3 @ │ │ │ │ - sbcseq ip, ip, r0, ror #28 │ │ │ │ - ldrsbeq fp, [ip], #172 @ 0xac │ │ │ │ - sbcseq r3, fp, r0, lsl #28 │ │ │ │ - sbcseq ip, ip, r8, ror sp │ │ │ │ - sbcseq r3, fp, r4, asr #29 │ │ │ │ - sbcseq r3, fp, r4, lsl #29 │ │ │ │ + ldrsheq ip, [ip], #232 @ 0xe8 │ │ │ │ + ldrheq fp, [fp], #24 │ │ │ │ + sbcseq ip, ip, ip, lsl #7 │ │ │ │ + sbcseq ip, ip, r4, asr lr │ │ │ │ + ldrsbeq fp, [ip], #160 @ 0xa0 │ │ │ │ + ldrsheq r3, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq ip, ip, ip, ror #26 │ │ │ │ + ldrheq r3, [fp], #232 @ 0xe8 │ │ │ │ sbcseq r3, fp, r8, ror lr │ │ │ │ - sbcseq ip, ip, r0, lsl #25 │ │ │ │ - sbcseq r3, fp, ip, lsl lr │ │ │ │ - sbcseq ip, ip, ip, asr ip │ │ │ │ - sbcseq r3, fp, r8, ror #27 │ │ │ │ - sbcseq lr, ip, ip, lsr #1 │ │ │ │ - ldrheq r3, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq lr, ip, r8, lsl #1 │ │ │ │ - sbcseq r3, fp, r0, lsl #27 │ │ │ │ - sbcseq lr, ip, r4, rrx │ │ │ │ - sbcseq r3, fp, ip, asr #26 │ │ │ │ - sbcseq lr, ip, r0, asr #32 │ │ │ │ - sbcseq r3, fp, r8, lsl sp │ │ │ │ - sbcseq lr, ip, r8, lsl r0 │ │ │ │ - sbcseq ip, ip, r4, lsr r1 │ │ │ │ - sbcseq ip, ip, r4, asr fp │ │ │ │ + sbcseq r3, fp, ip, ror #28 │ │ │ │ + sbcseq ip, ip, r4, ror ip │ │ │ │ + sbcseq r3, fp, r0, lsl lr │ │ │ │ + sbcseq ip, ip, r0, asr ip │ │ │ │ + ldrsbeq r3, [fp], #220 @ 0xdc │ │ │ │ + sbcseq lr, ip, r0, lsr #1 │ │ │ │ + sbcseq r3, fp, r8, lsr #27 │ │ │ │ + sbcseq lr, ip, ip, ror r0 │ │ │ │ + sbcseq r3, fp, r4, ror sp │ │ │ │ + sbcseq lr, ip, r8, asr r0 │ │ │ │ + sbcseq r3, fp, r0, asr #26 │ │ │ │ + sbcseq lr, ip, r4, lsr r0 │ │ │ │ + sbcseq r3, fp, ip, lsl #26 │ │ │ │ + sbcseq lr, ip, ip │ │ │ │ + sbcseq ip, ip, r8, lsr #2 │ │ │ │ + sbcseq ip, ip, r8, asr #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrheq r3, [fp], #180 @ 0xb4 │ │ │ │ - smlaltteq ip, r0, sl, r9 │ │ │ │ - sbcseq sp, ip, ip, asr #19 │ │ │ │ - sbcseq r3, fp, ip, ror #22 │ │ │ │ - smlaltbeq ip, r0, r2, r9 │ │ │ │ - sbcseq sp, ip, ip, lsr ip │ │ │ │ - sbcseq r3, fp, ip, asr #23 │ │ │ │ - sbcseq sp, ip, ip, lsr #24 │ │ │ │ - sbcseq sp, ip, ip, asr r1 │ │ │ │ - sbcseq sp, ip, r4, lsl fp │ │ │ │ - sbcseq sp, ip, r8, lsr r1 │ │ │ │ - sbcseq sp, ip, r0, ror #21 │ │ │ │ - sbcseq sp, ip, r4, lsl r1 │ │ │ │ - sbcseq sp, ip, ip, lsr #21 │ │ │ │ - ldrsheq sp, [ip], #0 │ │ │ │ - sbcseq sp, ip, r8, ror sl │ │ │ │ - sbcseq sp, ip, ip, asr #1 │ │ │ │ - sbcseq sp, ip, r4, asr #20 │ │ │ │ - sbcseq sp, ip, r8, lsr #1 │ │ │ │ - sbcseq sp, ip, r0, lsl sl │ │ │ │ - sbcseq sp, ip, r4, lsl #1 │ │ │ │ - ldrsbeq sp, [ip], #156 @ 0x9c │ │ │ │ - sbcseq sp, ip, r0, rrx │ │ │ │ - sbcseq sp, ip, r8, lsr #19 │ │ │ │ - sbcseq r3, fp, r4, lsr #18 │ │ │ │ - sbcseq sl, fp, r4, lsr #23 │ │ │ │ - sbcseq r3, fp, r8, ror #17 │ │ │ │ + sbcseq r3, fp, r8, lsr #23 │ │ │ │ + smlaltteq ip, r0, r6, r9 │ │ │ │ sbcseq sp, ip, r0, asr #19 │ │ │ │ - sbcseq r4, fp, ip, lsl #6 │ │ │ │ - sbcseq sp, ip, r4, asr #18 │ │ │ │ - ldrheq r3, [fp], #136 @ 0x88 │ │ │ │ - sbcseq r3, fp, r8, asr #26 │ │ │ │ - sbcseq ip, ip, r0, lsr r7 │ │ │ │ - sbcseq r3, fp, ip, asr #17 │ │ │ │ - sbcseq ip, ip, r0, lsl r7 │ │ │ │ - sbcseq r3, fp, ip, asr #15 │ │ │ │ + sbcseq r3, fp, r0, ror #22 │ │ │ │ + @ instruction: 0x0140c99e │ │ │ │ + sbcseq sp, ip, r0, lsr ip │ │ │ │ + sbcseq r3, fp, r0, asr #23 │ │ │ │ + sbcseq sp, ip, r0, lsr #24 │ │ │ │ + sbcseq sp, ip, r0, asr r1 │ │ │ │ + sbcseq sp, ip, r8, lsl #22 │ │ │ │ + sbcseq sp, ip, ip, lsr #2 │ │ │ │ + ldrsbeq sp, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq sp, ip, r8, lsl #2 │ │ │ │ + sbcseq sp, ip, r0, lsr #21 │ │ │ │ + sbcseq sp, ip, r4, ror #1 │ │ │ │ + sbcseq sp, ip, ip, ror #20 │ │ │ │ + sbcseq sp, ip, r0, asr #1 │ │ │ │ + sbcseq sp, ip, r8, lsr sl │ │ │ │ + smullseq sp, ip, ip, r0 │ │ │ │ + sbcseq sp, ip, r4, lsl #20 │ │ │ │ + sbcseq sp, ip, r8, ror r0 │ │ │ │ + ldrsbeq sp, [ip], #144 @ 0x90 │ │ │ │ + sbcseq sp, ip, r4, asr r0 │ │ │ │ + smullseq sp, ip, ip, r9 │ │ │ │ + sbcseq r3, fp, r8, lsl r9 │ │ │ │ + smullseq sl, fp, r8, fp │ │ │ │ + ldrsbeq r3, [fp], #140 @ 0x8c │ │ │ │ + ldrheq sp, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r4, fp, r0, lsl #6 │ │ │ │ + sbcseq sp, ip, r8, lsr r9 │ │ │ │ + sbcseq r3, fp, ip, lsr #17 │ │ │ │ + sbcseq r3, fp, ip, lsr sp │ │ │ │ + sbcseq ip, ip, r4, lsr #14 │ │ │ │ + sbcseq r3, fp, r0, asr #17 │ │ │ │ + sbcseq ip, ip, r4, lsl #14 │ │ │ │ + sbcseq r3, fp, r0, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ - sbcseq sp, ip, r8, lsr #13 │ │ │ │ - sbcseq sp, ip, r4, ror #13 │ │ │ │ - sbcseq sp, ip, r0, lsr #13 │ │ │ │ - smullseq sp, ip, r0, r6 │ │ │ │ - sbcseq r3, fp, ip, lsr ip │ │ │ │ - sbcseq r3, fp, ip, ror #15 │ │ │ │ - sbcseq sp, ip, r4, lsl #12 │ │ │ │ - sbcseq fp, ip, r4, lsl #24 │ │ │ │ - sbcseq sp, ip, r8, lsr r6 │ │ │ │ - sbcseq r3, fp, ip, ror r7 │ │ │ │ - sbcseq sp, ip, r0, lsr #12 │ │ │ │ - ldrsbeq sp, [ip], #96 @ 0x60 │ │ │ │ - sbcseq sp, ip, r8, lsl #12 │ │ │ │ smullseq sp, ip, ip, r6 │ │ │ │ - sbcseq sp, ip, r8, ror #11 │ │ │ │ - ldr r2, [pc, #-580] @ 471d5c │ │ │ │ + ldrsbeq sp, [ip], #104 @ 0x68 │ │ │ │ + smullseq sp, ip, r4, r6 │ │ │ │ + sbcseq sp, ip, r4, lsl #13 │ │ │ │ + sbcseq r3, fp, r0, lsr ip │ │ │ │ + sbcseq r3, fp, r0, ror #15 │ │ │ │ + ldrsheq sp, [ip], #88 @ 0x58 │ │ │ │ + ldrsheq fp, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq sp, ip, ip, lsr #12 │ │ │ │ + sbcseq r3, fp, r0, ror r7 │ │ │ │ + sbcseq sp, ip, r4, lsl r6 │ │ │ │ + sbcseq sp, ip, r4, asr #13 │ │ │ │ + ldrsheq sp, [ip], #92 @ 0x5c │ │ │ │ + smullseq sp, ip, r0, r6 │ │ │ │ + ldrsbeq sp, [ip], #92 @ 0x5c │ │ │ │ + ldr r2, [pc, #-580] @ 471d88 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47a3d8 │ │ │ │ + bhi 47a404 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-612] @ 471d60 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-612] @ 471d8c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 47d668 │ │ │ │ + bhi 47d694 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-644] @ 471d64 │ │ │ │ + ldr r2, [pc, #-644] @ 471d90 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-660] @ 471d68 │ │ │ │ + ldr r3, [pc, #-660] @ 471d94 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 47d7a4 │ │ │ │ + bhi 47d7d0 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-692] @ 471d6c │ │ │ │ + ldr r2, [pc, #-692] @ 471d98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47afa8 │ │ │ │ - ldr r3, [pc, #-716] @ 471d70 │ │ │ │ + bhi 47afd4 │ │ │ │ + ldr r3, [pc, #-716] @ 471d9c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47a1dc │ │ │ │ + bhi 47a208 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-748] @ 471d74 │ │ │ │ - ldr r8, [pc, #-748] @ 471d78 │ │ │ │ + ldr r2, [pc, #-748] @ 471da0 │ │ │ │ + ldr r8, [pc, #-748] @ 471da4 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-788] @ 471d7c │ │ │ │ + ldr r2, [pc, #-788] @ 471da8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-832] @ 471d80 │ │ │ │ + ldr r2, [pc, #-832] @ 471dac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-884] @ 471d84 │ │ │ │ + ldr r2, [pc, #-884] @ 471db0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 47a8e4 │ │ │ │ + bhi 47a910 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 473b70 │ │ │ │ - ldr r3, [pc, #-920] @ 471d88 │ │ │ │ + beq 473b9c │ │ │ │ + ldr r3, [pc, #-920] @ 471db4 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 47d668 │ │ │ │ + bhi 47d694 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-952] @ 471d8c │ │ │ │ + ldr r2, [pc, #-952] @ 471db8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47a214 │ │ │ │ + beq 47a240 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 473044 │ │ │ │ + beq 473070 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-996] @ 471d90 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-996] @ 471dbc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1020] @ 471d94 │ │ │ │ + ldr r2, [pc, #-1020] @ 471dc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b790 │ │ │ │ - ldr r2, [pc, #-1044] @ 471d98 │ │ │ │ + bne 47b7bc │ │ │ │ + ldr r2, [pc, #-1044] @ 471dc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1060] @ 471d9c │ │ │ │ + ldr r2, [pc, #-1060] @ 471dc8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1080] @ 471da0 │ │ │ │ + ldr r2, [pc, #-1080] @ 471dcc │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1112] @ 471da4 │ │ │ │ + ldr r2, [pc, #-1112] @ 471dd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1128] @ 471da8 │ │ │ │ + ldr r3, [pc, #-1128] @ 471dd4 │ │ │ │ lsl r8, r5, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 47d8fc │ │ │ │ + bhi 47d928 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1164] @ 471dac │ │ │ │ + ldr r2, [pc, #-1164] @ 471dd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1180] @ 471db0 │ │ │ │ + ldr r2, [pc, #-1180] @ 471ddc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1208] @ 471db4 │ │ │ │ + ldr r2, [pc, #-1208] @ 471de0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b86c │ │ │ │ - ldr r2, [pc, #-1236] @ 471db8 │ │ │ │ + bne 47b898 │ │ │ │ + ldr r2, [pc, #-1236] @ 471de4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1252] @ 471dbc │ │ │ │ + ldr r2, [pc, #-1252] @ 471de8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ed70 │ │ │ │ - ldr r2, [pc, #-1260] @ 471dc0 │ │ │ │ + b 46ed9c │ │ │ │ + ldr r2, [pc, #-1260] @ 471dec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b884 │ │ │ │ - ldr r2, [pc, #-1288] @ 471dc4 │ │ │ │ + bne 47b8b0 │ │ │ │ + ldr r2, [pc, #-1288] @ 471df0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1304] @ 471dc8 │ │ │ │ + ldr r2, [pc, #-1304] @ 471df4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-1336] @ 471dcc │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-1336] @ 471df8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 478af8 │ │ │ │ - ldr r2, [pc, #-1364] @ 471dd0 │ │ │ │ + bne 478b24 │ │ │ │ + ldr r2, [pc, #-1364] @ 471dfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1380] @ 471dd4 │ │ │ │ + ldr r2, [pc, #-1380] @ 471e00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1400] @ 471dd8 │ │ │ │ - ldr r2, [pc, #-1400] @ 471ddc │ │ │ │ + ldr r3, [pc, #-1400] @ 471e04 │ │ │ │ + ldr r2, [pc, #-1400] @ 471e08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1428] @ 471de0 │ │ │ │ + ldr r2, [pc, #-1428] @ 471e0c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1448] @ 471de4 │ │ │ │ + ldr r2, [pc, #-1448] @ 471e10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1476] @ 471de8 │ │ │ │ + ldr r2, [pc, #-1476] @ 471e14 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 472304 │ │ │ │ - ldr r2, [pc, #-1484] @ 471dec │ │ │ │ + b 472330 │ │ │ │ + ldr r2, [pc, #-1484] @ 471e18 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47c070 │ │ │ │ - ldr r2, [pc, #-1508] @ 471df0 │ │ │ │ + bne 47c09c │ │ │ │ + ldr r2, [pc, #-1508] @ 471e1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1524] @ 471df4 │ │ │ │ + ldr r2, [pc, #-1524] @ 471e20 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #-1532] @ 471df8 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #-1532] @ 471e24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c420 │ │ │ │ + beq 47c44c │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c404 │ │ │ │ + beq 47c430 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-1576] @ 471dfc │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-1576] @ 471e28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1600] @ 471e00 │ │ │ │ + ldr r2, [pc, #-1600] @ 471e2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c698 │ │ │ │ + beq 47c6c4 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c67c │ │ │ │ + beq 47c6a8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 47c6b4 │ │ │ │ - ldr r2, [pc, #-1648] @ 471e04 │ │ │ │ + bne 47c6e0 │ │ │ │ + ldr r2, [pc, #-1648] @ 471e30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1672] @ 471e08 │ │ │ │ + ldr r2, [pc, #-1672] @ 471e34 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4703cc │ │ │ │ - ldr r2, [pc, #-1684] @ 471e0c │ │ │ │ + b 4703f8 │ │ │ │ + ldr r2, [pc, #-1684] @ 471e38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1704] @ 471e10 │ │ │ │ + ldr r2, [pc, #-1704] @ 471e3c │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1736] @ 471e14 │ │ │ │ + ldr r2, [pc, #-1736] @ 471e40 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 472304 │ │ │ │ - ldr r2, [pc, #-1744] @ 471e18 │ │ │ │ + b 472330 │ │ │ │ + ldr r2, [pc, #-1744] @ 471e44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c054 │ │ │ │ - ldr r2, [pc, #-1772] @ 471e1c │ │ │ │ + bne 47c080 │ │ │ │ + ldr r2, [pc, #-1772] @ 471e48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1796] @ 471e20 │ │ │ │ + ldr r2, [pc, #-1796] @ 471e4c │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4703cc │ │ │ │ - ldr r2, [pc, #-1808] @ 471e24 │ │ │ │ + b 4703f8 │ │ │ │ + ldr r2, [pc, #-1808] @ 471e50 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bff4 │ │ │ │ - ldr r2, [pc, #-1836] @ 471e28 │ │ │ │ + bne 47c020 │ │ │ │ + ldr r2, [pc, #-1836] @ 471e54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1852] @ 471e2c │ │ │ │ + ldr r2, [pc, #-1852] @ 471e58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bfdc │ │ │ │ - ldr r2, [pc, #-1880] @ 471e30 │ │ │ │ + bne 47c008 │ │ │ │ + ldr r2, [pc, #-1880] @ 471e5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1896] @ 471e34 │ │ │ │ + ldr r2, [pc, #-1896] @ 471e60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47bfc4 │ │ │ │ - ldr r2, [pc, #-1924] @ 471e38 │ │ │ │ + bne 47bff0 │ │ │ │ + ldr r2, [pc, #-1924] @ 471e64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1940] @ 471e3c │ │ │ │ + ldr r2, [pc, #-1940] @ 471e68 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47bfac │ │ │ │ - ldr r2, [pc, #-1968] @ 471e40 │ │ │ │ + bne 47bfd8 │ │ │ │ + ldr r2, [pc, #-1968] @ 471e6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1984] @ 471e44 │ │ │ │ + ldr r2, [pc, #-1984] @ 471e70 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1880] @ 471ec4 │ │ │ │ - ldr r2, [pc, #-2008] @ 471e48 │ │ │ │ + ldr r3, [pc, #-1880] @ 471ef0 │ │ │ │ + ldr r2, [pc, #-2008] @ 471e74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2028] @ 471e4c │ │ │ │ + ldr r2, [pc, #-2028] @ 471e78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-2060] @ 471e50 │ │ │ │ - ldr r8, [pc, #-2060] @ 471e54 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-2060] @ 471e7c │ │ │ │ + ldr r8, [pc, #-2060] @ 471e80 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2104] @ 471e58 │ │ │ │ + ldr r2, [pc, #-2104] @ 471e84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2148] @ 471e5c │ │ │ │ + ldr r2, [pc, #-2148] @ 471e88 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2192] @ 471e60 │ │ │ │ + ldr r2, [pc, #-2192] @ 471e8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2240] @ 471e64 │ │ │ │ - ldr r8, [pc, #-2240] @ 471e68 │ │ │ │ + ldr r2, [pc, #-2240] @ 471e90 │ │ │ │ + ldr r8, [pc, #-2240] @ 471e94 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ bic r3, r5, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2284] @ 471e6c │ │ │ │ + ldr r2, [pc, #-2284] @ 471e98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #30 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2332] @ 471e70 │ │ │ │ + ldr r2, [pc, #-2332] @ 471e9c │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4703cc │ │ │ │ - ldr r2, [pc, #-2344] @ 471e74 │ │ │ │ + b 4703f8 │ │ │ │ + ldr r2, [pc, #-2344] @ 471ea0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #7424 @ 0x1d00 │ │ │ │ - beq 47c84c │ │ │ │ - bhi 47c174 │ │ │ │ + beq 47c878 │ │ │ │ + bhi 47c1a0 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c830 │ │ │ │ + beq 47c85c │ │ │ │ cmp r5, #2 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-2392] @ 471e78 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-2392] @ 471ea4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2416] @ 471e7c │ │ │ │ + ldr r2, [pc, #-2416] @ 471ea8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2440] @ 471e80 │ │ │ │ + ldr r2, [pc, #-2440] @ 471eac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2464] @ 471e84 │ │ │ │ + ldr r2, [pc, #-2464] @ 471eb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2488] @ 471e88 │ │ │ │ + ldr r2, [pc, #-2488] @ 471eb4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bf94 │ │ │ │ - ldr r2, [pc, #-2516] @ 471e8c │ │ │ │ + bne 47bfc0 │ │ │ │ + ldr r2, [pc, #-2516] @ 471eb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2532] @ 471e90 │ │ │ │ + ldr r2, [pc, #-2532] @ 471ebc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47bf7c │ │ │ │ - ldr r2, [pc, #-2560] @ 471e94 │ │ │ │ + bne 47bfa8 │ │ │ │ + ldr r2, [pc, #-2560] @ 471ec0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2576] @ 471e98 │ │ │ │ + ldr r2, [pc, #-2576] @ 471ec4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47bf64 │ │ │ │ - ldr r2, [pc, #-2604] @ 471e9c │ │ │ │ + bne 47bf90 │ │ │ │ + ldr r2, [pc, #-2604] @ 471ec8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2620] @ 471ea0 │ │ │ │ + ldr r2, [pc, #-2620] @ 471ecc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47bf4c │ │ │ │ - ldr r2, [pc, #-2648] @ 471ea4 │ │ │ │ + bne 47bf78 │ │ │ │ + ldr r2, [pc, #-2648] @ 471ed0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2664] @ 471ea8 │ │ │ │ + ldr r2, [pc, #-2664] @ 471ed4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bb1c │ │ │ │ - ldr r2, [pc, #-2692] @ 471eac │ │ │ │ + bne 47bb48 │ │ │ │ + ldr r2, [pc, #-2692] @ 471ed8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2708] @ 471eb0 │ │ │ │ + ldr r2, [pc, #-2708] @ 471edc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47bb04 │ │ │ │ - ldr r2, [pc, #-2736] @ 471eb4 │ │ │ │ + bne 47bb30 │ │ │ │ + ldr r2, [pc, #-2736] @ 471ee0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2752] @ 471eb8 │ │ │ │ - ldr r8, [pc, #-2752] @ 471ebc │ │ │ │ + ldr r2, [pc, #-2752] @ 471ee4 │ │ │ │ + ldr r8, [pc, #-2752] @ 471ee8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2800] @ 471ec0 │ │ │ │ + ldr r2, [pc, #-2800] @ 471eec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2820] @ 471ec4 │ │ │ │ + ldr r3, [pc, #-2820] @ 471ef0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2848] @ 471ec8 │ │ │ │ + ldr r2, [pc, #-2848] @ 471ef4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2868] @ 471ecc │ │ │ │ + ldr r3, [pc, #-2868] @ 471ef8 │ │ │ │ sub r2, r5, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2900] @ 471ed0 │ │ │ │ + ldr r2, [pc, #-2900] @ 471efc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #-2908] @ 471ed4 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #-2908] @ 471f00 │ │ │ │ lsl r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ lsr r5, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #14 │ │ │ │ - bls 47b2e0 │ │ │ │ + bls 47b30c │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 4734ac │ │ │ │ - ldr r2, [pc, #-2960] @ 471ed8 │ │ │ │ + bhi 4734d8 │ │ │ │ + ldr r2, [pc, #-2960] @ 471f04 │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 4734ac │ │ │ │ + bhi 4734d8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2996] @ 471edc │ │ │ │ + ldr r2, [pc, #-2996] @ 471f08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47be10 │ │ │ │ - ldr r2, [pc, #-3024] @ 471ee0 │ │ │ │ + bne 47be3c │ │ │ │ + ldr r2, [pc, #-3024] @ 471f0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3040] @ 471ee4 │ │ │ │ + ldr r2, [pc, #-3040] @ 471f10 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ed70 │ │ │ │ - ldr r2, [pc, #-3048] @ 471ee8 │ │ │ │ + b 46ed9c │ │ │ │ + ldr r2, [pc, #-3048] @ 471f14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bbe0 │ │ │ │ - ldr r2, [pc, #-3076] @ 471eec │ │ │ │ + bne 47bc0c │ │ │ │ + ldr r2, [pc, #-3076] @ 471f18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3092] @ 471ef0 │ │ │ │ + ldr r2, [pc, #-3092] @ 471f1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bbc8 │ │ │ │ - ldr r2, [pc, #-3120] @ 471ef4 │ │ │ │ + bne 47bbf4 │ │ │ │ + ldr r2, [pc, #-3120] @ 471f20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3136] @ 471ef8 │ │ │ │ + ldr r2, [pc, #-3136] @ 471f24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47bbb0 │ │ │ │ - ldr r2, [pc, #-3164] @ 471efc │ │ │ │ + bne 47bbdc │ │ │ │ + ldr r2, [pc, #-3164] @ 471f28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3180] @ 471f00 │ │ │ │ + ldr r2, [pc, #-3180] @ 471f2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47bb98 │ │ │ │ - ldr r2, [pc, #-3208] @ 471f04 │ │ │ │ + bne 47bbc4 │ │ │ │ + ldr r2, [pc, #-3208] @ 471f30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3224] @ 471f08 │ │ │ │ + ldr r2, [pc, #-3224] @ 471f34 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 47bb80 │ │ │ │ - ldr r2, [pc, #-3252] @ 471f0c │ │ │ │ + bne 47bbac │ │ │ │ + ldr r2, [pc, #-3252] @ 471f38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3268] @ 471f10 │ │ │ │ + ldr r2, [pc, #-3268] @ 471f3c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 47bb68 │ │ │ │ - ldr r2, [pc, #-3296] @ 471f14 │ │ │ │ + bne 47bb94 │ │ │ │ + ldr r2, [pc, #-3296] @ 471f40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3312] @ 471f18 │ │ │ │ + ldr r2, [pc, #-3312] @ 471f44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 47bb50 │ │ │ │ - ldr r2, [pc, #-3340] @ 471f1c │ │ │ │ + bne 47bb7c │ │ │ │ + ldr r2, [pc, #-3340] @ 471f48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3356] @ 471f20 │ │ │ │ + ldr r2, [pc, #-3356] @ 471f4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 47bb34 │ │ │ │ - ldr r2, [pc, #-3384] @ 471f24 │ │ │ │ + bne 47bb60 │ │ │ │ + ldr r2, [pc, #-3384] @ 471f50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3408] @ 471f28 │ │ │ │ + ldr r2, [pc, #-3408] @ 471f54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 47aa1c │ │ │ │ - ldr r2, [pc, #-3436] @ 471f2c │ │ │ │ + bne 47aa48 │ │ │ │ + ldr r2, [pc, #-3436] @ 471f58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3460] @ 471f30 │ │ │ │ + ldr r2, [pc, #-3460] @ 471f5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c54c │ │ │ │ + beq 47c578 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c530 │ │ │ │ + beq 47c55c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #-3508] @ 471f34 │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #-3508] @ 471f60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3532] @ 471f38 │ │ │ │ + ldr r2, [pc, #-3532] @ 471f64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b5b4 │ │ │ │ - ldr r2, [pc, #-3560] @ 471f3c │ │ │ │ + bne 47b5e0 │ │ │ │ + ldr r2, [pc, #-3560] @ 471f68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3584] @ 471f40 │ │ │ │ + ldr r2, [pc, #-3584] @ 471f6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c584 │ │ │ │ + beq 47c5b0 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c568 │ │ │ │ + beq 47c594 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #-3632] @ 471f44 │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #-3632] @ 471f70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3656] @ 471f48 │ │ │ │ + ldr r2, [pc, #-3656] @ 471f74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bd80 │ │ │ │ - ldr r2, [pc, #-3684] @ 471f4c │ │ │ │ + bne 47bdac │ │ │ │ + ldr r2, [pc, #-3684] @ 471f78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3700] @ 471f50 │ │ │ │ + ldr r2, [pc, #-3700] @ 471f7c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ed70 │ │ │ │ - ldr r2, [pc, #-3708] @ 471f54 │ │ │ │ + b 46ed9c │ │ │ │ + ldr r2, [pc, #-3708] @ 471f80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3728] @ 471f58 │ │ │ │ + ldr r3, [pc, #-3728] @ 471f84 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c23c │ │ │ │ + beq 47c268 │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47c220 │ │ │ │ + beq 47c24c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-3760] @ 471f5c │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-3760] @ 471f88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3784] @ 471f60 │ │ │ │ + ldr r2, [pc, #-3784] @ 471f8c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #-3792] @ 471f64 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #-3792] @ 471f90 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bd64 │ │ │ │ - ldr r2, [pc, #-3820] @ 471f68 │ │ │ │ + bne 47bd90 │ │ │ │ + ldr r2, [pc, #-3820] @ 471f94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3844] @ 471f6c │ │ │ │ + ldr r2, [pc, #-3844] @ 471f98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47be28 │ │ │ │ - ldr r2, [pc, #-3872] @ 471f70 │ │ │ │ + bne 47be54 │ │ │ │ + ldr r2, [pc, #-3872] @ 471f9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3888] @ 471f74 │ │ │ │ + ldr r2, [pc, #-3888] @ 471fa0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3908] @ 471f78 │ │ │ │ + ldr r2, [pc, #-3908] @ 471fa4 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3940] @ 471f7c │ │ │ │ + ldr r2, [pc, #-3940] @ 471fa8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bde0 │ │ │ │ - ldr r2, [pc, #-3968] @ 471f80 │ │ │ │ + bne 47be0c │ │ │ │ + ldr r2, [pc, #-3968] @ 471fac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3984] @ 471f84 │ │ │ │ + ldr r2, [pc, #-3984] @ 471fb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47bdc8 │ │ │ │ - ldr r2, [pc, #-4012] @ 471f88 │ │ │ │ + bne 47bdf4 │ │ │ │ + ldr r2, [pc, #-4012] @ 471fb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4028] @ 471f8c │ │ │ │ + ldr r2, [pc, #-4028] @ 471fb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bdb0 │ │ │ │ - ldr r2, [pc, #-4056] @ 471f90 │ │ │ │ + bne 47bddc │ │ │ │ + ldr r2, [pc, #-4056] @ 471fbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4072] @ 471f94 │ │ │ │ + ldr r2, [pc, #-4072] @ 471fc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 47bd98 │ │ │ │ - ldr r2, [pc, #4052] @ 473f70 │ │ │ │ + bne 47bdc4 │ │ │ │ + ldr r2, [pc, #4052] @ 473f9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4036] @ 473f74 │ │ │ │ + ldr r2, [pc, #4036] @ 473fa0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 47bdf8 │ │ │ │ - ldr r2, [pc, #4008] @ 473f78 │ │ │ │ + bne 47be24 │ │ │ │ + ldr r2, [pc, #4008] @ 473fa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3992] @ 473f7c │ │ │ │ + ldr r2, [pc, #3992] @ 473fa8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3972] @ 473f80 │ │ │ │ + ldr r3, [pc, #3972] @ 473fac │ │ │ │ lsr r8, r5, #11 │ │ │ │ and r8, r8, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 47d7c4 │ │ │ │ + bhi 47d7f0 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3940] @ 473f84 │ │ │ │ + ldr r2, [pc, #3940] @ 473fb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2304 @ 0x900 │ │ │ │ - beq 47a214 │ │ │ │ - ldr r3, [pc, #3912] @ 473f88 │ │ │ │ + beq 47a240 │ │ │ │ + ldr r3, [pc, #3912] @ 473fb4 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #3904] @ 473f8c │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #3904] @ 473fb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3880] @ 473f90 │ │ │ │ + ldr r2, [pc, #3880] @ 473fbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3864] @ 473f94 │ │ │ │ + ldr r2, [pc, #3864] @ 473fc0 │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c204 │ │ │ │ + beq 47c230 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c1e8 │ │ │ │ + beq 47c214 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #3812] @ 473f98 │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #3812] @ 473fc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3788] @ 473f9c │ │ │ │ + ldr r2, [pc, #3788] @ 473fc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #3768] @ 473fa0 │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #3768] @ 473fcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #3748] @ 473fa4 │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #3748] @ 473fd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #3728] @ 473fa8 │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #3728] @ 473fd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #3708] @ 473fac │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #3708] @ 473fd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #3688] @ 473fb0 │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #3688] @ 473fdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3672] @ 473fb4 │ │ │ │ + ldr r2, [pc, #3672] @ 473fe0 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 479214 │ │ │ │ - ldr r2, [pc, #3636] @ 473fb8 │ │ │ │ + beq 479240 │ │ │ │ + ldr r2, [pc, #3636] @ 473fe4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3608] @ 473fbc │ │ │ │ + ldr r2, [pc, #3608] @ 473fe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #3588] @ 473fc0 │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #3588] @ 473fec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #3568] @ 473fc4 │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #3568] @ 473ff0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #3548] @ 473fc8 │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #3548] @ 473ff4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3532] @ 473fcc │ │ │ │ + ldr r2, [pc, #3532] @ 473ff8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3512] @ 473fd0 │ │ │ │ + ldr r3, [pc, #3512] @ 473ffc │ │ │ │ lsr r8, r5, #8 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 47d850 │ │ │ │ + bhi 47d87c │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3480] @ 473fd4 │ │ │ │ + ldr r2, [pc, #3480] @ 474000 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3464] @ 473fd8 │ │ │ │ + ldr r2, [pc, #3464] @ 474004 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47be5c │ │ │ │ - ldr r2, [pc, #3436] @ 473fdc │ │ │ │ + bne 47be88 │ │ │ │ + ldr r2, [pc, #3436] @ 474008 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3420] @ 473fe0 │ │ │ │ + ldr r2, [pc, #3420] @ 47400c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 47be40 │ │ │ │ - ldr r2, [pc, #3392] @ 473fe4 │ │ │ │ + bne 47be6c │ │ │ │ + ldr r2, [pc, #3392] @ 474010 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3368] @ 473fe8 │ │ │ │ + ldr r2, [pc, #3368] @ 474014 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #3348] @ 473fec │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #3348] @ 474018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #3328] @ 473ff0 │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #3328] @ 47401c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #3308] @ 473ff4 │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #3308] @ 474020 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #3288] @ 473ff8 │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #3288] @ 474024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #3268] @ 473ffc │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #3268] @ 474028 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #3248] @ 474000 │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #3248] @ 47402c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #3228] @ 474004 │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #3228] @ 474030 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #3208] @ 474008 │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #3208] @ 474034 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #3188] @ 47400c │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #3188] @ 474038 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #3168] @ 474010 │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #3168] @ 47403c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #3148] @ 474014 │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #3148] @ 474040 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #3128] @ 474018 │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #3128] @ 474044 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3112] @ 47401c │ │ │ │ + ldr r2, [pc, #3112] @ 474048 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 479214 │ │ │ │ - ldr r2, [pc, #3076] @ 474020 │ │ │ │ + beq 479240 │ │ │ │ + ldr r2, [pc, #3076] @ 47404c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3048] @ 474024 │ │ │ │ + ldr r2, [pc, #3048] @ 474050 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #3028] @ 474028 │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #3028] @ 474054 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #3008] @ 47402c │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #3008] @ 474058 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #2988] @ 474030 │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #2988] @ 47405c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #2968] @ 474034 │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #2968] @ 474060 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #2948] @ 474038 │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #2948] @ 474064 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2920] @ 47403c │ │ │ │ + ldr r3, [pc, #2920] @ 474068 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 478e18 │ │ │ │ + bls 478e44 │ │ │ │ sub r3, r1, #1808 @ 0x710 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2880] @ 474040 │ │ │ │ + ldr r2, [pc, #2880] @ 47406c │ │ │ │ tst r3, r2 │ │ │ │ - bne 478e44 │ │ │ │ - ldr r2, [pc, #2872] @ 474044 │ │ │ │ + bne 478e70 │ │ │ │ + ldr r2, [pc, #2872] @ 474070 │ │ │ │ tst r3, r2 │ │ │ │ - bne 478e7c │ │ │ │ - ldr r2, [pc, #2864] @ 474048 │ │ │ │ + bne 478ea8 │ │ │ │ + ldr r2, [pc, #2864] @ 474074 │ │ │ │ tst r3, r2 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2856] @ 47404c │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2856] @ 474078 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2836] @ 474050 │ │ │ │ + ldr r2, [pc, #2836] @ 47407c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2808] @ 474054 │ │ │ │ + ldr r2, [pc, #2808] @ 474080 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b604 │ │ │ │ - ldr r2, [pc, #2784] @ 474058 │ │ │ │ + bne 47b630 │ │ │ │ + ldr r2, [pc, #2784] @ 474084 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2768] @ 47405c │ │ │ │ + ldr r2, [pc, #2768] @ 474088 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ed70 │ │ │ │ - ldr r2, [pc, #2760] @ 474060 │ │ │ │ + b 46ed9c │ │ │ │ + ldr r2, [pc, #2760] @ 47408c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #2752] @ 474064 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #2752] @ 474090 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2736] @ 474068 │ │ │ │ + ldr r2, [pc, #2736] @ 474094 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2708] @ 47406c │ │ │ │ + ldr r2, [pc, #2708] @ 474098 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2692] @ 474070 │ │ │ │ + ldr r2, [pc, #2692] @ 47409c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2664] @ 474074 │ │ │ │ + ldr r2, [pc, #2664] @ 4740a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2648] @ 474078 │ │ │ │ + ldr r2, [pc, #2648] @ 4740a4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2620] @ 47407c │ │ │ │ + ldr r2, [pc, #2620] @ 4740a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2604] @ 474080 │ │ │ │ + ldr r2, [pc, #2604] @ 4740ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2576] @ 474084 │ │ │ │ + ldr r2, [pc, #2576] @ 4740b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2560] @ 474088 │ │ │ │ + ldr r2, [pc, #2560] @ 4740b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2540] @ 47408c │ │ │ │ + ldr r2, [pc, #2540] @ 4740b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47c108 │ │ │ │ - ldr r2, [pc, #2512] @ 474090 │ │ │ │ + bne 47c134 │ │ │ │ + ldr r2, [pc, #2512] @ 4740bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2488] @ 474094 │ │ │ │ + ldr r2, [pc, #2488] @ 4740c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2472] @ 474098 │ │ │ │ + ldr r2, [pc, #2472] @ 4740c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-67108864 @ 0xfc000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2444] @ 47409c │ │ │ │ + ldr r2, [pc, #2444] @ 4740c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2428] @ 4740a0 │ │ │ │ + ldr r2, [pc, #2428] @ 4740cc │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2396] @ 4740a4 │ │ │ │ - ldr r8, [pc, #2396] @ 4740a8 │ │ │ │ + ldr r2, [pc, #2396] @ 4740d0 │ │ │ │ + ldr r8, [pc, #2396] @ 4740d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2352] @ 4740ac │ │ │ │ + ldr r2, [pc, #2352] @ 4740d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2304] @ 4740b0 │ │ │ │ + ldr r2, [pc, #2304] @ 4740dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2288] @ 4740b4 │ │ │ │ + ldr r2, [pc, #2288] @ 4740e0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2260] @ 4740b8 │ │ │ │ + ldr r2, [pc, #2260] @ 4740e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2236] @ 4740bc │ │ │ │ + ldr r2, [pc, #2236] @ 4740e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2212] @ 4740c0 │ │ │ │ + ldr r2, [pc, #2212] @ 4740ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2188] @ 4740c4 │ │ │ │ + ldr r2, [pc, #2188] @ 4740f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2164] @ 4740c8 │ │ │ │ + ldr r2, [pc, #2164] @ 4740f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2140] @ 4740cc │ │ │ │ + ldr r2, [pc, #2140] @ 4740f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2116] @ 4740d0 │ │ │ │ + ldr r2, [pc, #2116] @ 4740fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2092] @ 4740d4 │ │ │ │ + ldr r2, [pc, #2092] @ 474100 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2068] @ 4740d8 │ │ │ │ + ldr r2, [pc, #2068] @ 474104 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2044] @ 4740dc │ │ │ │ + ldr r2, [pc, #2044] @ 474108 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2020] @ 4740e0 │ │ │ │ + ldr r2, [pc, #2020] @ 47410c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1996] @ 4740e4 │ │ │ │ + ldr r2, [pc, #1996] @ 474110 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1980] @ 4740e8 │ │ │ │ + ldr r2, [pc, #1980] @ 474114 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47a174 │ │ │ │ - ldr r2, [pc, #1952] @ 4740ec │ │ │ │ + bne 47a1a0 │ │ │ │ + ldr r2, [pc, #1952] @ 474118 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1928] @ 4740f0 │ │ │ │ + ldr r2, [pc, #1928] @ 47411c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1908] @ 4740f4 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1908] @ 474120 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1888] @ 4740f8 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1888] @ 474124 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1868] @ 4740fc │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1868] @ 474128 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1848] @ 474100 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1848] @ 47412c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1828] @ 474104 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1828] @ 474130 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1808] @ 474108 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1808] @ 474134 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1788] @ 47410c │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1788] @ 474138 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1764] @ 474110 │ │ │ │ + ldr r2, [pc, #1764] @ 47413c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1740] @ 474114 │ │ │ │ + ldr r2, [pc, #1740] @ 474140 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1716] @ 474118 │ │ │ │ + ldr r2, [pc, #1716] @ 474144 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1692] @ 47411c │ │ │ │ + ldr r2, [pc, #1692] @ 474148 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1672] @ 474120 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1672] @ 47414c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1652] @ 474124 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1652] @ 474150 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1632] @ 474128 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1632] @ 474154 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1612] @ 47412c │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1612] @ 474158 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1592] @ 474130 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1592] @ 47415c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1572] @ 474134 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1572] @ 474160 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1552] @ 474138 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1552] @ 474164 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #1532] @ 47413c │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #1532] @ 474168 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1512] @ 474140 │ │ │ │ + ldr r3, [pc, #1512] @ 47416c │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47a278 │ │ │ │ + beq 47a2a4 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47a25c │ │ │ │ + beq 47a288 │ │ │ │ cmp r5, #6912 @ 0x1b00 │ │ │ │ - beq 47241c │ │ │ │ - ldr r2, [pc, #1484] @ 474144 │ │ │ │ + beq 472448 │ │ │ │ + ldr r2, [pc, #1484] @ 474170 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1456] @ 474148 │ │ │ │ + ldr r2, [pc, #1456] @ 474174 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1436] @ 47414c │ │ │ │ + ldr r2, [pc, #1436] @ 474178 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1408] @ 474150 │ │ │ │ + ldr r2, [pc, #1408] @ 47417c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 47c3ec │ │ │ │ + beq 47c418 │ │ │ │ cmp r8, #3 │ │ │ │ - beq 47c454 │ │ │ │ + beq 47c480 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47c43c │ │ │ │ - ldr r2, [pc, #1360] @ 474154 │ │ │ │ + beq 47c468 │ │ │ │ + ldr r2, [pc, #1360] @ 474180 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1344] @ 474158 │ │ │ │ + ldr r2, [pc, #1344] @ 474184 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bd4c │ │ │ │ - ldr r2, [pc, #1316] @ 47415c │ │ │ │ + bne 47bd78 │ │ │ │ + ldr r2, [pc, #1316] @ 474188 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1300] @ 474160 │ │ │ │ + ldr r2, [pc, #1300] @ 47418c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47bd34 │ │ │ │ - ldr r2, [pc, #1272] @ 474164 │ │ │ │ + bne 47bd60 │ │ │ │ + ldr r2, [pc, #1272] @ 474190 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1256] @ 474168 │ │ │ │ + ldr r2, [pc, #1256] @ 474194 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1236] @ 47416c │ │ │ │ + ldr r3, [pc, #1236] @ 474198 │ │ │ │ lsr r8, r5, #12 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #15 │ │ │ │ - bhi 473cb8 │ │ │ │ + bhi 473ce4 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1200] @ 474170 │ │ │ │ + ldr r2, [pc, #1200] @ 47419c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1180] @ 474174 │ │ │ │ + ldr r2, [pc, #1180] @ 4741a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 47b6e4 │ │ │ │ - ldr r2, [pc, #1152] @ 474178 │ │ │ │ + bne 47b710 │ │ │ │ + ldr r2, [pc, #1152] @ 4741a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1136] @ 47417c │ │ │ │ + ldr r2, [pc, #1136] @ 4741a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 47b6cc │ │ │ │ - ldr r2, [pc, #1108] @ 474180 │ │ │ │ + bne 47b6f8 │ │ │ │ + ldr r2, [pc, #1108] @ 4741ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1092] @ 474184 │ │ │ │ + ldr r2, [pc, #1092] @ 4741b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1072] @ 474188 │ │ │ │ + ldr r3, [pc, #1072] @ 4741b4 │ │ │ │ lsr r8, r5, #23 │ │ │ │ and r8, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ - bhi 47516c │ │ │ │ + bhi 475198 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1036] @ 47418c │ │ │ │ + ldr r2, [pc, #1036] @ 4741b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1012] @ 474190 │ │ │ │ + ldr r2, [pc, #1012] @ 4741bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #988] @ 474194 │ │ │ │ + ldr r2, [pc, #988] @ 4741c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #964] @ 474198 │ │ │ │ + ldr r2, [pc, #964] @ 4741c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #940] @ 47419c │ │ │ │ + ldr r2, [pc, #940] @ 4741c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 4741a0 │ │ │ │ + ldr r2, [pc, #916] @ 4741cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #892] @ 4741a4 │ │ │ │ + ldr r2, [pc, #892] @ 4741d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #868] @ 4741a8 │ │ │ │ + ldr r2, [pc, #868] @ 4741d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #844] @ 4741ac │ │ │ │ + ldr r2, [pc, #844] @ 4741d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #820] @ 4741b0 │ │ │ │ + ldr r2, [pc, #820] @ 4741dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #796] @ 4741b4 │ │ │ │ + ldr r2, [pc, #796] @ 4741e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #772] @ 4741b8 │ │ │ │ + ldr r2, [pc, #772] @ 4741e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #748] @ 4741bc │ │ │ │ + ldr r2, [pc, #748] @ 4741e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #724] @ 4741c0 │ │ │ │ + ldr r2, [pc, #724] @ 4741ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #700] @ 4741c4 │ │ │ │ + ldr r2, [pc, #700] @ 4741f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #676] @ 4741c8 │ │ │ │ + ldr r2, [pc, #676] @ 4741f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #652] @ 4741cc │ │ │ │ + ldr r2, [pc, #652] @ 4741f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #628] @ 4741d0 │ │ │ │ + ldr r2, [pc, #628] @ 4741fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - sbcseq sp, ip, r4, ror #11 │ │ │ │ - sbcseq sp, ip, r8, ror #11 │ │ │ │ - ldrheq sp, [ip], #80 @ 0x50 │ │ │ │ - ldrsbeq sp, [ip], #84 @ 0x54 │ │ │ │ - cmpeq r0, r0, asr #8 │ │ │ │ - sbcseq r3, fp, ip, ror r5 │ │ │ │ + ldrsbeq sp, [ip], #88 @ 0x58 │ │ │ │ + ldrsbeq sp, [ip], #92 @ 0x5c │ │ │ │ + sbcseq sp, ip, r4, lsr #11 │ │ │ │ + sbcseq sp, ip, r8, asr #11 │ │ │ │ + cmpeq r0, ip, lsr r4 │ │ │ │ + sbcseq r3, fp, r0, ror r5 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ - ldrheq ip, [ip], #92 @ 0x5c │ │ │ │ - ldrheq sp, [ip], #92 @ 0x5c │ │ │ │ - ldrheq sp, [ip], #88 @ 0x58 │ │ │ │ - smullseq sp, ip, ip, r5 │ │ │ │ - sbcseq sp, ip, ip, lsr r5 │ │ │ │ - ldrsheq sp, [ip], #64 @ 0x40 │ │ │ │ - sbcseq sp, ip, ip, asr #9 │ │ │ │ - sbcseq sp, ip, r0, ror #9 │ │ │ │ - ldrheq sp, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r3, fp, r8, lsl #16 │ │ │ │ - sbcseq r3, fp, r4, lsl #16 │ │ │ │ - sbcseq pc, r9, ip, ror #6 │ │ │ │ - smullseq r3, fp, ip, r7 │ │ │ │ - sbcseq r3, fp, r0, ror #14 │ │ │ │ - sbcseq r3, fp, ip, lsr r7 │ │ │ │ - sbcseq r3, fp, r4, ror #14 │ │ │ │ - sbcseq fp, ip, ip, lsl #16 │ │ │ │ - cmpeq r0, sl, lsr #4 │ │ │ │ - sbcseq r3, fp, r4, lsl r7 │ │ │ │ - ldrsbeq fp, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r3, fp, r8, ror r6 │ │ │ │ - sbcseq fp, ip, ip, lsr #15 │ │ │ │ - sbcseq fp, ip, ip, lsr #15 │ │ │ │ - sbcseq r3, fp, r0, lsl #13 │ │ │ │ - sbcseq r3, fp, ip, asr r6 │ │ │ │ - sbcseq r3, fp, r8, lsr r6 │ │ │ │ - sbcseq r3, fp, r4, lsl r6 │ │ │ │ - ldrsheq r3, [fp], #80 @ 0x50 │ │ │ │ + ldrheq ip, [ip], #80 @ 0x50 │ │ │ │ + ldrheq sp, [ip], #80 @ 0x50 │ │ │ │ + sbcseq sp, ip, ip, lsr #11 │ │ │ │ + smullseq sp, ip, r0, r5 │ │ │ │ + sbcseq sp, ip, r0, lsr r5 │ │ │ │ + sbcseq sp, ip, r4, ror #9 │ │ │ │ + sbcseq sp, ip, r0, asr #9 │ │ │ │ + ldrsbeq sp, [ip], #68 @ 0x44 │ │ │ │ + sbcseq sp, ip, r8, lsr #9 │ │ │ │ + ldrsheq r3, [fp], #124 @ 0x7c │ │ │ │ + ldrsheq r3, [fp], #120 @ 0x78 │ │ │ │ + sbcseq pc, r9, r0, ror #6 │ │ │ │ + smullseq r3, fp, r0, r7 │ │ │ │ + sbcseq r3, fp, r4, asr r7 │ │ │ │ + sbcseq r3, fp, r0, lsr r7 │ │ │ │ + sbcseq r3, fp, r8, asr r7 │ │ │ │ + sbcseq fp, ip, r0, lsl #16 │ │ │ │ + cmpeq r0, r6, lsr #4 │ │ │ │ + sbcseq r3, fp, r8, lsl #14 │ │ │ │ + sbcseq fp, ip, r4, asr #15 │ │ │ │ + sbcseq r3, fp, ip, ror #12 │ │ │ │ + sbcseq fp, ip, r0, lsr #15 │ │ │ │ + sbcseq fp, ip, r0, lsr #15 │ │ │ │ + sbcseq r3, fp, r4, ror r6 │ │ │ │ + sbcseq r3, fp, r0, asr r6 │ │ │ │ + sbcseq r3, fp, ip, lsr #12 │ │ │ │ sbcseq r3, fp, r8, lsl #12 │ │ │ │ sbcseq r3, fp, r4, ror #11 │ │ │ │ - sbcseq r3, fp, r0, asr #11 │ │ │ │ + ldrsheq r3, [fp], #92 @ 0x5c │ │ │ │ + ldrsbeq r3, [fp], #88 @ 0x58 │ │ │ │ ldrheq r3, [fp], #84 @ 0x54 │ │ │ │ - smullseq r3, fp, r0, r5 │ │ │ │ - sbcseq r3, fp, ip, ror #10 │ │ │ │ - sbcseq r3, fp, r8, asr #10 │ │ │ │ - sbcseq r3, fp, r0, ror r5 │ │ │ │ - sbcseq r3, fp, ip, ror #10 │ │ │ │ - ldrsbeq pc, [r9], #4 @ │ │ │ │ - sbcseq r3, fp, r4, lsl #10 │ │ │ │ - sbcseq r3, fp, r0, ror #9 │ │ │ │ - ldrheq r3, [fp], #76 @ 0x4c │ │ │ │ - smullseq r3, fp, r8, r4 │ │ │ │ - sbcseq r3, fp, r4, ror r4 │ │ │ │ - sbcseq pc, r9, ip, lsr r0 @ │ │ │ │ + sbcseq r3, fp, r8, lsr #11 │ │ │ │ + sbcseq r3, fp, r4, lsl #11 │ │ │ │ + sbcseq r3, fp, r0, ror #10 │ │ │ │ + sbcseq r3, fp, ip, lsr r5 │ │ │ │ + sbcseq r3, fp, r4, ror #10 │ │ │ │ + sbcseq r3, fp, r0, ror #10 │ │ │ │ + sbcseq pc, r9, r8, asr #1 │ │ │ │ + ldrsheq r3, [fp], #72 @ 0x48 │ │ │ │ + ldrsbeq r3, [fp], #68 @ 0x44 │ │ │ │ + ldrheq r3, [fp], #64 @ 0x40 │ │ │ │ + sbcseq r3, fp, ip, lsl #9 │ │ │ │ + sbcseq r3, fp, r8, ror #8 │ │ │ │ + sbcseq pc, r9, r0, lsr r0 @ │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andeq r0, r1, r1 │ │ │ │ - sbcseq fp, ip, ip, lsr #3 │ │ │ │ - sbcseq fp, ip, r4, lsl #11 │ │ │ │ - sbcseq fp, ip, r4, ror #5 │ │ │ │ - sbcseq r3, fp, r4, lsl #2 │ │ │ │ - sbcseq fp, ip, r8, asr #5 │ │ │ │ - sbcseq fp, ip, r0, lsr #4 │ │ │ │ - sbcseq fp, ip, r8, ror #2 │ │ │ │ - sbcseq fp, ip, r8, lsl #10 │ │ │ │ - smullseq fp, ip, r8, r1 │ │ │ │ - ldrsbeq fp, [ip], #68 @ 0x44 │ │ │ │ - sbcseq fp, ip, r0, asr r1 │ │ │ │ - sbcseq fp, ip, r0, lsr #9 │ │ │ │ - sbcseq r2, fp, ip, asr pc │ │ │ │ - sbcseq fp, ip, ip, ror #8 │ │ │ │ - sbcseq fp, ip, ip, lsr #1 │ │ │ │ - sbcseq fp, ip, r8, lsr r4 │ │ │ │ - smullseq fp, ip, r0, r0 │ │ │ │ - sbcseq fp, ip, r0, lsl #1 │ │ │ │ - ldrheq fp, [ip], #12 │ │ │ │ - ldrsbeq fp, [ip], #48 @ 0x30 │ │ │ │ - sbcseq fp, ip, r8, ror #1 │ │ │ │ - smullseq fp, ip, ip, r3 │ │ │ │ + sbcseq fp, ip, r0, lsr #3 │ │ │ │ + sbcseq fp, ip, r8, ror r5 │ │ │ │ + ldrsbeq fp, [ip], #40 @ 0x28 │ │ │ │ + ldrsheq r3, [fp], #8 │ │ │ │ + ldrheq fp, [ip], #44 @ 0x2c │ │ │ │ + sbcseq fp, ip, r4, lsl r2 │ │ │ │ + sbcseq fp, ip, ip, asr r1 │ │ │ │ + ldrsheq fp, [ip], #76 @ 0x4c │ │ │ │ + sbcseq fp, ip, ip, lsl #3 │ │ │ │ + sbcseq fp, ip, r8, asr #9 │ │ │ │ + sbcseq fp, ip, r4, asr #2 │ │ │ │ + smullseq fp, ip, r4, r4 │ │ │ │ + sbcseq r2, fp, r0, asr pc │ │ │ │ + sbcseq fp, ip, r0, ror #8 │ │ │ │ + sbcseq fp, ip, r0, lsr #1 │ │ │ │ + sbcseq fp, ip, ip, lsr #8 │ │ │ │ sbcseq fp, ip, r4, lsl #1 │ │ │ │ - sbcseq fp, ip, r8, ror #6 │ │ │ │ - sbcseq fp, ip, r8, rrx │ │ │ │ - ldrsbeq sl, [ip], #244 @ 0xf4 │ │ │ │ - ldrsheq fp, [ip], #44 @ 0x2c │ │ │ │ - sbcseq fp, ip, ip, ror pc │ │ │ │ - smullseq fp, ip, r0, pc @ │ │ │ │ - sbcseq fp, ip, r8, ror #30 │ │ │ │ - sbcseq fp, ip, r8, lsr pc │ │ │ │ - ldrsheq ip, [ip], #108 @ 0x6c │ │ │ │ - ldrsbeq ip, [ip], #96 @ 0x60 │ │ │ │ - sbcseq ip, ip, r4, lsr #13 │ │ │ │ - sbcseq ip, ip, ip, ror r6 │ │ │ │ - sbcseq ip, ip, r4, asr r6 │ │ │ │ - sbcseq ip, ip, ip, lsr #12 │ │ │ │ - sbcseq ip, ip, r4, lsl #12 │ │ │ │ - ldrsbeq sl, [ip], #176 @ 0xb0 │ │ │ │ - ldrsbeq sl, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq fp, ip, r4, ror r0 │ │ │ │ + ldrheq fp, [ip], #0 │ │ │ │ + sbcseq fp, ip, r4, asr #7 │ │ │ │ + ldrsbeq fp, [ip], #12 │ │ │ │ + smullseq fp, ip, r0, r3 │ │ │ │ + sbcseq fp, ip, r8, ror r0 │ │ │ │ + sbcseq fp, ip, ip, asr r3 │ │ │ │ + sbcseq fp, ip, ip, asr r0 │ │ │ │ + sbcseq sl, ip, r8, asr #31 │ │ │ │ + ldrsheq fp, [ip], #32 │ │ │ │ + sbcseq fp, ip, r0, ror pc │ │ │ │ + sbcseq fp, ip, r4, lsl #31 │ │ │ │ + sbcseq fp, ip, ip, asr pc │ │ │ │ + sbcseq fp, ip, ip, lsr #30 │ │ │ │ + ldrsheq ip, [ip], #96 @ 0x60 │ │ │ │ + sbcseq ip, ip, r4, asr #13 │ │ │ │ + smullseq ip, ip, r8, r6 @ │ │ │ │ + sbcseq ip, ip, r0, ror r6 │ │ │ │ + sbcseq ip, ip, r8, asr #12 │ │ │ │ + sbcseq ip, ip, r0, lsr #12 │ │ │ │ + ldrsheq ip, [ip], #88 @ 0x58 │ │ │ │ + sbcseq sl, ip, r4, asr #23 │ │ │ │ sbcseq sl, ip, r8, asr #23 │ │ │ │ - sbcseq sl, ip, r8, ror fp │ │ │ │ - sbcseq sl, ip, r4, ror fp │ │ │ │ - sbcseq r6, pc, r4, lsl r7 @ │ │ │ │ - sbcseq r1, lr, ip, lsr #16 │ │ │ │ - sbcseq ip, ip, r4, asr r5 │ │ │ │ - ldrsheq sl, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r6, pc, r0, lsr #13 │ │ │ │ - sbcseq ip, ip, ip, ror r5 │ │ │ │ - sbcseq ip, ip, r0, asr r5 │ │ │ │ - sbcseq ip, ip, r4, lsr #10 │ │ │ │ - ldrsheq ip, [ip], #72 @ 0x48 │ │ │ │ - sbcseq sl, ip, r4, ror sl │ │ │ │ - sbcseq sl, ip, r0, asr sl │ │ │ │ - sbcseq sl, ip, r0, lsr sl │ │ │ │ - sbcseq sl, ip, r0, lsl sl │ │ │ │ - ldrheq r6, [pc], #88 @ │ │ │ │ - ldrheq r6, [pc], #84 @ │ │ │ │ - sbcseq r1, lr, ip, asr #13 │ │ │ │ - ldrsheq ip, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r2, fp, r0, ror #20 │ │ │ │ + ldrheq sl, [ip], #188 @ 0xbc │ │ │ │ + sbcseq sl, ip, ip, ror #22 │ │ │ │ + sbcseq sl, ip, r8, ror #22 │ │ │ │ + sbcseq r6, pc, r8, lsl #14 │ │ │ │ + sbcseq r1, lr, r0, lsr #16 │ │ │ │ + sbcseq ip, ip, r8, asr #10 │ │ │ │ + sbcseq sl, ip, ip, ror #21 │ │ │ │ + smullseq r6, pc, r4, r6 @ │ │ │ │ + sbcseq ip, ip, r0, ror r5 │ │ │ │ + sbcseq ip, ip, r4, asr #10 │ │ │ │ + sbcseq ip, ip, r8, lsl r5 │ │ │ │ + sbcseq ip, ip, ip, ror #9 │ │ │ │ + sbcseq sl, ip, r8, ror #20 │ │ │ │ + sbcseq sl, ip, r4, asr #20 │ │ │ │ + sbcseq sl, ip, r4, lsr #20 │ │ │ │ + sbcseq sl, ip, r4, lsl #20 │ │ │ │ + sbcseq r6, pc, ip, lsr #11 │ │ │ │ + sbcseq r6, pc, r8, lsr #11 │ │ │ │ + sbcseq r1, lr, r0, asr #13 │ │ │ │ + sbcseq ip, ip, r8, ror #7 │ │ │ │ + sbcseq r2, fp, r4, asr sl │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ - sbcseq lr, r9, r8, ror r9 │ │ │ │ - sbcseq r9, fp, r0, lsr #22 │ │ │ │ - sbcseq sl, ip, r0, lsl pc │ │ │ │ - ldrsheq r9, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq r9, fp, r0, ror #21 │ │ │ │ - sbcseq ip, ip, r8, lsr #27 │ │ │ │ - smullseq ip, ip, r8, sp @ │ │ │ │ - ldrsbeq ip, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq ip, ip, r4, asr #27 │ │ │ │ - ldrsheq ip, [ip], #216 @ 0xd8 │ │ │ │ - strheq fp, [r0, #-112] @ 0xffffff90 │ │ │ │ - sbcseq lr, r9, r0, lsr r8 │ │ │ │ - sbcseq ip, ip, ip, asr lr │ │ │ │ + sbcseq lr, r9, ip, ror #18 │ │ │ │ + sbcseq r9, fp, r4, lsl fp │ │ │ │ + sbcseq sl, ip, r4, lsl #30 │ │ │ │ + sbcseq r9, fp, ip, ror #21 │ │ │ │ + ldrsbeq r9, [fp], #164 @ 0xa4 │ │ │ │ + smullseq ip, ip, ip, sp @ │ │ │ │ + sbcseq ip, ip, ip, lsl #27 │ │ │ │ + sbcseq ip, ip, r8, asr #27 │ │ │ │ + ldrheq ip, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq ip, ip, ip, ror #27 │ │ │ │ + smlaltbeq fp, r0, ip, r7 │ │ │ │ + sbcseq lr, r9, r4, lsr #16 │ │ │ │ sbcseq ip, ip, r0, asr lr │ │ │ │ sbcseq ip, ip, r4, asr #28 │ │ │ │ - sbcseq r2, fp, r0, asr r9 │ │ │ │ - sbcseq ip, ip, r4, lsr #28 │ │ │ │ - cmpeq r0, r0, lsl r7 │ │ │ │ - sbcseq r2, fp, r8, lsl #31 │ │ │ │ - sbcseq fp, ip, r0, lsl r6 │ │ │ │ - sbcseq fp, ip, r0, ror #11 │ │ │ │ - ldrheq fp, [ip], #80 @ 0x50 │ │ │ │ - sbcseq fp, ip, r4, lsl #11 │ │ │ │ - sbcseq fp, ip, r0, lsr #22 │ │ │ │ - smullseq fp, ip, ip, r5 │ │ │ │ - sbcseq fp, ip, r4, lsr #10 │ │ │ │ - ldrsheq fp, [ip], #76 @ 0x4c │ │ │ │ - ldrsbeq fp, [ip], #72 @ 0x48 │ │ │ │ - sbcseq fp, ip, ip, lsr #9 │ │ │ │ - sbcseq fp, ip, r0, lsl #9 │ │ │ │ - sbcseq r2, fp, ip, asr #28 │ │ │ │ - sbcseq fp, ip, ip, lsr r4 │ │ │ │ - sbcseq fp, ip, r4, lsl r4 │ │ │ │ - sbcseq fp, ip, r8, lsl #24 │ │ │ │ - sbcseq fp, ip, r0, ror #23 │ │ │ │ - ldrheq fp, [ip], #180 @ 0xb4 │ │ │ │ - ldrsbeq fp, [ip], #96 @ 0x60 │ │ │ │ - sbcseq fp, ip, r4, lsr #13 │ │ │ │ - sbcseq fp, ip, ip, ror r6 │ │ │ │ - ldrheq fp, [ip], #100 @ 0x64 │ │ │ │ - sbcseq fp, ip, ip, lsr #4 │ │ │ │ - sbcseq fp, ip, r0, lsl #4 │ │ │ │ - ldrsbeq fp, [ip], #20 │ │ │ │ - sbcseq fp, ip, r8, lsr #3 │ │ │ │ - sbcseq fp, ip, r0, lsl #3 │ │ │ │ - sbcseq fp, ip, r8, asr r1 │ │ │ │ - smullseq fp, ip, r8, r1 │ │ │ │ - ldrsheq fp, [ip], #76 @ 0x4c │ │ │ │ + sbcseq ip, ip, r8, lsr lr │ │ │ │ + sbcseq r2, fp, r4, asr #18 │ │ │ │ + sbcseq ip, ip, r8, lsl lr │ │ │ │ + cmpeq r0, ip, lsl #14 │ │ │ │ + sbcseq r2, fp, ip, ror pc │ │ │ │ + sbcseq fp, ip, r4, lsl #12 │ │ │ │ + ldrsbeq fp, [ip], #84 @ 0x54 │ │ │ │ + sbcseq fp, ip, r4, lsr #11 │ │ │ │ + sbcseq fp, ip, r8, ror r5 │ │ │ │ + sbcseq fp, ip, r4, lsl fp │ │ │ │ + smullseq fp, ip, r0, r5 │ │ │ │ + sbcseq fp, ip, r8, lsl r5 │ │ │ │ + ldrsheq fp, [ip], #64 @ 0x40 │ │ │ │ sbcseq fp, ip, ip, asr #9 │ │ │ │ sbcseq fp, ip, r0, lsr #9 │ │ │ │ - sbcseq fp, ip, r0, ror r4 │ │ │ │ - sbcseq fp, ip, r0, asr #8 │ │ │ │ - sbcseq fp, ip, r4, ror #7 │ │ │ │ - ldrheq fp, [ip], #52 @ 0x34 │ │ │ │ - sbcseq fp, ip, r8, lsl #7 │ │ │ │ - sbcseq fp, ip, r8, asr r3 │ │ │ │ - sbcseq fp, ip, ip, lsr #6 │ │ │ │ - ldrsheq fp, [ip], #44 @ 0x2c │ │ │ │ - ldrsbeq fp, [ip], #32 │ │ │ │ - sbcseq fp, ip, r4, lsl #5 │ │ │ │ - sbcseq fp, ip, r0, lsr #7 │ │ │ │ - sbcseq fp, ip, r8, ror #4 │ │ │ │ - sbcseq fp, ip, ip, lsr r2 │ │ │ │ - ldrsbeq fp, [ip], #40 @ 0x28 │ │ │ │ - sbcseq fp, ip, r8, lsr #5 │ │ │ │ - smullseq sp, r9, r4, sp │ │ │ │ - sbcseq sl, ip, r4, asr #16 │ │ │ │ - sbcseq sl, ip, r8, lsl r8 │ │ │ │ - sbcseq fp, ip, r0, lsl pc │ │ │ │ - sbcseq ip, ip, ip, asr r3 │ │ │ │ - sbcseq ip, ip, r4, lsr r3 │ │ │ │ - ldrsbeq ip, [ip], #32 │ │ │ │ - smullseq ip, ip, ip, r2 @ │ │ │ │ - sbcseq ip, ip, r4, ror #5 │ │ │ │ - smullseq ip, ip, ip, r2 @ │ │ │ │ - smullseq ip, ip, r8, r2 @ │ │ │ │ - smullseq ip, ip, r4, r2 @ │ │ │ │ - sbcseq ip, ip, r4, lsl r2 │ │ │ │ - sbcseq ip, ip, ip, ror #3 │ │ │ │ - sbcseq r5, pc, ip, ror sp @ │ │ │ │ - sbcseq sl, ip, ip, asr #13 │ │ │ │ - sbcseq sl, ip, r4, lsr #13 │ │ │ │ - sbcseq sl, ip, r8, ror r6 │ │ │ │ - sbcseq sl, ip, r4, asr r6 │ │ │ │ - sbcseq sl, ip, r0, lsr r6 │ │ │ │ - sbcseq sl, ip, ip, lsl #12 │ │ │ │ + sbcseq fp, ip, r4, ror r4 │ │ │ │ + sbcseq r2, fp, r0, asr #28 │ │ │ │ + sbcseq fp, ip, r0, lsr r4 │ │ │ │ + sbcseq fp, ip, r8, lsl #8 │ │ │ │ + ldrsheq fp, [ip], #188 @ 0xbc │ │ │ │ + ldrsbeq fp, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq fp, ip, r8, lsr #23 │ │ │ │ + sbcseq fp, ip, r4, asr #13 │ │ │ │ + smullseq fp, ip, r8, r6 │ │ │ │ + sbcseq fp, ip, r0, ror r6 │ │ │ │ + sbcseq fp, ip, r8, lsr #13 │ │ │ │ + sbcseq fp, ip, r0, lsr #4 │ │ │ │ + ldrsheq fp, [ip], #20 │ │ │ │ + sbcseq fp, ip, r8, asr #3 │ │ │ │ + smullseq fp, ip, ip, r1 │ │ │ │ + sbcseq fp, ip, r4, ror r1 │ │ │ │ + sbcseq fp, ip, ip, asr #2 │ │ │ │ + sbcseq fp, ip, ip, lsl #3 │ │ │ │ + ldrsheq fp, [ip], #64 @ 0x40 │ │ │ │ + sbcseq fp, ip, r0, asr #9 │ │ │ │ + smullseq fp, ip, r4, r4 │ │ │ │ + sbcseq fp, ip, r4, ror #8 │ │ │ │ + sbcseq fp, ip, r4, lsr r4 │ │ │ │ + ldrsbeq fp, [ip], #56 @ 0x38 │ │ │ │ + sbcseq fp, ip, r8, lsr #7 │ │ │ │ + sbcseq fp, ip, ip, ror r3 │ │ │ │ + sbcseq fp, ip, ip, asr #6 │ │ │ │ + sbcseq fp, ip, r0, lsr #6 │ │ │ │ + ldrsheq fp, [ip], #32 │ │ │ │ + sbcseq fp, ip, r4, asr #5 │ │ │ │ + sbcseq fp, ip, r8, ror r2 │ │ │ │ + smullseq fp, ip, r4, r3 │ │ │ │ + sbcseq fp, ip, ip, asr r2 │ │ │ │ + sbcseq fp, ip, r0, lsr r2 │ │ │ │ + sbcseq fp, ip, ip, asr #5 │ │ │ │ + smullseq fp, ip, ip, r2 │ │ │ │ + sbcseq sp, r9, r8, lsl #27 │ │ │ │ + sbcseq sl, ip, r8, lsr r8 │ │ │ │ + sbcseq sl, ip, ip, lsl #16 │ │ │ │ + sbcseq fp, ip, r4, lsl #30 │ │ │ │ + sbcseq ip, ip, r0, asr r3 │ │ │ │ + sbcseq ip, ip, r8, lsr #6 │ │ │ │ + sbcseq ip, ip, r4, asr #5 │ │ │ │ + smullseq ip, ip, r0, r2 @ │ │ │ │ + ldrsbeq ip, [ip], #40 @ 0x28 │ │ │ │ + smullseq ip, ip, r0, r2 @ │ │ │ │ + sbcseq ip, ip, ip, lsl #5 │ │ │ │ + sbcseq ip, ip, r8, lsl #5 │ │ │ │ + sbcseq ip, ip, r8, lsl #4 │ │ │ │ + sbcseq ip, ip, r0, ror #3 │ │ │ │ + sbcseq r5, pc, r0, ror sp @ │ │ │ │ + sbcseq sl, ip, r0, asr #13 │ │ │ │ + smullseq sl, ip, r8, r6 │ │ │ │ + sbcseq sl, ip, ip, ror #12 │ │ │ │ + sbcseq sl, ip, r8, asr #12 │ │ │ │ + sbcseq sl, ip, r4, lsr #12 │ │ │ │ + sbcseq sl, ip, r0, lsl #12 │ │ │ │ + ldrsbeq sl, [ip], #92 @ 0x5c │ │ │ │ sbcseq sl, ip, r8, ror #11 │ │ │ │ - ldrsheq sl, [ip], #84 @ 0x54 │ │ │ │ - ldrheq fp, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq fp, ip, ip, lsl #27 │ │ │ │ - ldrsbeq fp, [ip], #220 @ 0xdc │ │ │ │ sbcseq fp, ip, ip, lsr #27 │ │ │ │ - sbcseq fp, ip, ip, ror sp │ │ │ │ - sbcseq fp, ip, r4, asr #26 │ │ │ │ - sbcseq fp, ip, r8, lsr lr │ │ │ │ - sbcseq fp, ip, r4, lsl #28 │ │ │ │ + sbcseq fp, ip, r0, lsl #27 │ │ │ │ ldrsbeq fp, [ip], #208 @ 0xd0 │ │ │ │ - smullseq fp, ip, r8, sp │ │ │ │ - sbcseq fp, ip, r8, ror #26 │ │ │ │ - sbcseq fp, ip, ip, lsr #26 │ │ │ │ - ldrsheq fp, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq fp, ip, r4, asr #25 │ │ │ │ - sbcseq fp, ip, r8, ror sp │ │ │ │ - sbcseq sl, ip, ip, ror #16 │ │ │ │ - sbcseq fp, ip, r8, lsl #12 │ │ │ │ - ldrsheq fp, [ip], #92 @ 0x5c │ │ │ │ - ldrsheq fp, [ip], #84 @ 0x54 │ │ │ │ - ldrheq fp, [ip], #80 @ 0x50 │ │ │ │ - ldrsbeq fp, [ip], #80 @ 0x50 │ │ │ │ - sbcseq fp, ip, ip, lsr #11 │ │ │ │ - sbcseq sl, ip, ip, ror #14 │ │ │ │ - sbcseq sl, ip, r0, asr #14 │ │ │ │ - sbcseq sl, ip, r4, lsl r7 │ │ │ │ - sbcseq sl, ip, ip, ror #13 │ │ │ │ - sbcseq sl, ip, r8, asr #13 │ │ │ │ - sbcseq sl, ip, r4, lsr #13 │ │ │ │ - sbcseq sl, ip, r4, lsl #13 │ │ │ │ - sbcseq sl, ip, ip, asr r6 │ │ │ │ - sbcseq sl, ip, r4, lsr r6 │ │ │ │ - sbcseq r2, fp, r4 │ │ │ │ - ldrsheq sl, [ip], #88 @ 0x58 │ │ │ │ - ldrsbeq sl, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r1, fp, r8, lsr #31 │ │ │ │ - sbcseq r1, fp, r8, lsl #31 │ │ │ │ - ldrheq fp, [ip], #188 @ 0xbc │ │ │ │ - smullseq fp, ip, r8, fp │ │ │ │ - sbcseq fp, ip, ip, ror #22 │ │ │ │ - sbcseq fp, ip, r0, asr #22 │ │ │ │ - sbcseq fp, ip, r8, lsl fp │ │ │ │ - sbcseq sl, ip, r8, lsl #26 │ │ │ │ - ldrsbeq fp, [ip], #168 @ 0xa8 │ │ │ │ - ldrheq fp, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq sl, ip, ip, lsl sl │ │ │ │ - ldrheq r1, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq fp, ip, r8, asr sl │ │ │ │ - sbcseq fp, ip, ip, lsr #20 │ │ │ │ - sbcseq fp, ip, r8, lsl #20 │ │ │ │ - ldrsbeq fp, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r1, fp, r0, ror ip │ │ │ │ - smullseq fp, ip, ip, r9 │ │ │ │ - sbcseq sl, ip, r0, asr #27 │ │ │ │ - ldrsheq fp, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq fp, ip, r0, lsr #27 │ │ │ │ + sbcseq fp, ip, r0, ror sp │ │ │ │ + sbcseq fp, ip, r8, lsr sp │ │ │ │ + sbcseq fp, ip, ip, lsr #28 │ │ │ │ + ldrsheq fp, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq fp, ip, r4, asr #27 │ │ │ │ + sbcseq fp, ip, ip, lsl #27 │ │ │ │ + sbcseq fp, ip, ip, asr sp │ │ │ │ + sbcseq fp, ip, r0, lsr #26 │ │ │ │ sbcseq fp, ip, ip, ror #25 │ │ │ │ - ldrsheq fp, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r9, ip, r4, lsl fp │ │ │ │ - sbcseq fp, ip, ip, asr #25 │ │ │ │ ldrheq fp, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq sl, ip, r8, lsl #27 │ │ │ │ - sbcseq sl, ip, r0, asr sp │ │ │ │ - sbcseq fp, ip, r8, ror fp │ │ │ │ - sbcseq sl, ip, r0, lsl #26 │ │ │ │ - sbcseq fp, ip, r8, lsr fp │ │ │ │ - sbcseq sl, ip, r0, lsr #25 │ │ │ │ - sbcseq sl, ip, r8, ror ip │ │ │ │ + sbcseq fp, ip, ip, ror #26 │ │ │ │ + sbcseq sl, ip, r0, ror #16 │ │ │ │ + ldrsheq fp, [ip], #92 @ 0x5c │ │ │ │ + ldrsheq fp, [ip], #80 @ 0x50 │ │ │ │ + sbcseq fp, ip, r8, ror #11 │ │ │ │ + sbcseq fp, ip, r4, lsr #11 │ │ │ │ + sbcseq fp, ip, r4, asr #11 │ │ │ │ + sbcseq fp, ip, r0, lsr #11 │ │ │ │ + sbcseq sl, ip, r0, ror #14 │ │ │ │ + sbcseq sl, ip, r4, lsr r7 │ │ │ │ + sbcseq sl, ip, r8, lsl #14 │ │ │ │ + sbcseq sl, ip, r0, ror #13 │ │ │ │ + ldrheq sl, [ip], #108 @ 0x6c │ │ │ │ + smullseq sl, ip, r8, r6 │ │ │ │ + sbcseq sl, ip, r8, ror r6 │ │ │ │ + sbcseq sl, ip, r0, asr r6 │ │ │ │ + sbcseq sl, ip, r8, lsr #12 │ │ │ │ + ldrsheq r1, [fp], #248 @ 0xf8 │ │ │ │ + sbcseq sl, ip, ip, ror #11 │ │ │ │ + sbcseq sl, ip, r8, asr #11 │ │ │ │ + smullseq r1, fp, ip, pc @ │ │ │ │ + sbcseq r1, fp, ip, ror pc │ │ │ │ + ldrheq fp, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq fp, ip, ip, lsl #23 │ │ │ │ + sbcseq fp, ip, r0, ror #22 │ │ │ │ + sbcseq fp, ip, r4, lsr fp │ │ │ │ + sbcseq fp, ip, ip, lsl #22 │ │ │ │ + ldrsheq sl, [ip], #204 @ 0xcc │ │ │ │ + sbcseq fp, ip, ip, asr #21 │ │ │ │ sbcseq fp, ip, r8, lsr #21 │ │ │ │ + sbcseq sl, ip, r0, lsl sl │ │ │ │ + sbcseq r1, fp, r8, lsr #27 │ │ │ │ + sbcseq fp, ip, ip, asr #20 │ │ │ │ + sbcseq fp, ip, r0, lsr #20 │ │ │ │ + ldrsheq fp, [ip], #156 @ 0x9c │ │ │ │ + ldrsbeq fp, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r1, fp, r4, ror #24 │ │ │ │ + smullseq fp, ip, r0, r9 │ │ │ │ + ldrheq sl, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq fp, ip, r8, ror #25 │ │ │ │ + sbcseq fp, ip, r0, ror #25 │ │ │ │ + sbcseq fp, ip, r4, ror #25 │ │ │ │ + sbcseq r9, ip, r8, lsl #22 │ │ │ │ + sbcseq fp, ip, r0, asr #25 │ │ │ │ + sbcseq fp, ip, ip, lsr #25 │ │ │ │ + sbcseq sl, ip, ip, ror sp │ │ │ │ + sbcseq sl, ip, r4, asr #26 │ │ │ │ + sbcseq fp, ip, ip, ror #22 │ │ │ │ + ldrsheq sl, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq fp, ip, ip, lsr #22 │ │ │ │ + smullseq sl, ip, r4, ip │ │ │ │ + sbcseq sl, ip, ip, ror #24 │ │ │ │ + smullseq fp, ip, ip, sl │ │ │ │ + ldrsheq sl, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq sl, ip, r4, asr #26 │ │ │ │ + sbcseq sl, ip, r4, lsr #23 │ │ │ │ + sbcseq sl, ip, r0, lsl #26 │ │ │ │ + sbcseq sl, ip, ip, asr fp │ │ │ │ + ldrsbeq r5, [pc], #64 @ │ │ │ │ + sbcseq sp, r9, r0, ror r3 │ │ │ │ + sbcseq fp, ip, r4, ror sl │ │ │ │ + sbcseq fp, ip, r8, asr #20 │ │ │ │ + sbcseq sl, ip, ip, asr ip │ │ │ │ + sbcseq sl, ip, r4, ror fp │ │ │ │ ldrsheq sl, [ip], #188 @ 0xbc │ │ │ │ - sbcseq sl, ip, r0, asr sp │ │ │ │ - ldrheq sl, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq sl, ip, ip, lsl #26 │ │ │ │ - sbcseq sl, ip, r8, ror #22 │ │ │ │ - ldrsbeq r5, [pc], #76 @ │ │ │ │ - sbcseq sp, r9, ip, ror r3 │ │ │ │ - sbcseq fp, ip, r0, lsl #21 │ │ │ │ - sbcseq fp, ip, r4, asr sl │ │ │ │ - sbcseq sl, ip, r8, ror #24 │ │ │ │ - sbcseq sl, ip, r0, lsl #23 │ │ │ │ - sbcseq sl, ip, r8, lsl #24 │ │ │ │ - sbcseq fp, ip, r4, ror #19 │ │ │ │ - sbcseq sl, ip, r0, asr #23 │ │ │ │ - sbcseq fp, ip, r4, lsr #19 │ │ │ │ - ldrsheq fp, [ip], #148 @ 0x94 │ │ │ │ - sbcseq sl, ip, r8, lsl #21 │ │ │ │ - sbcseq fp, ip, r4, lsr #18 │ │ │ │ - smullseq fp, ip, r4, r9 │ │ │ │ - sbcseq sl, ip, r0, asr sl │ │ │ │ + ldrsbeq fp, [ip], #152 @ 0x98 │ │ │ │ + ldrheq sl, [ip], #180 @ 0xb4 │ │ │ │ + smullseq fp, ip, r8, r9 │ │ │ │ + sbcseq fp, ip, r8, ror #19 │ │ │ │ + sbcseq sl, ip, ip, ror sl │ │ │ │ + sbcseq fp, ip, r8, lsl r9 │ │ │ │ + sbcseq fp, ip, r8, lsl #19 │ │ │ │ + sbcseq sl, ip, r4, asr #20 │ │ │ │ andeq r3, r0, ip, lsr lr │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - cmpeq r0, ip, asr #2 │ │ │ │ + cmpeq r0, r8, asr #2 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ - sbcseq r9, ip, r4, asr ip │ │ │ │ - sbcseq r9, ip, r8, lsr #14 │ │ │ │ sbcseq r9, ip, r8, asr #24 │ │ │ │ - sbcseq r9, ip, ip, lsr #26 │ │ │ │ - ldrheq r9, [ip], #108 @ 0x6c │ │ │ │ - ldr r2, [pc, #-604] @ 4741d4 │ │ │ │ + sbcseq r9, ip, ip, lsl r7 │ │ │ │ + sbcseq r9, ip, ip, lsr ip │ │ │ │ + sbcseq r9, ip, r0, lsr #26 │ │ │ │ + ldrheq r9, [ip], #96 @ 0x60 │ │ │ │ + ldr r2, [pc, #-604] @ 474200 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-628] @ 4741d8 │ │ │ │ + ldr r2, [pc, #-628] @ 474204 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-652] @ 4741dc │ │ │ │ + ldr r2, [pc, #-652] @ 474208 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-676] @ 4741e0 │ │ │ │ + ldr r2, [pc, #-676] @ 47420c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-700] @ 4741e4 │ │ │ │ + ldr r2, [pc, #-700] @ 474210 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-724] @ 4741e8 │ │ │ │ + ldr r2, [pc, #-724] @ 474214 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-748] @ 4741ec │ │ │ │ + ldr r2, [pc, #-748] @ 474218 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-772] @ 4741f0 │ │ │ │ + ldr r2, [pc, #-772] @ 47421c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-796] @ 4741f4 │ │ │ │ + ldr r2, [pc, #-796] @ 474220 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-820] @ 4741f8 │ │ │ │ + ldr r2, [pc, #-820] @ 474224 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-844] @ 4741fc │ │ │ │ + ldr r2, [pc, #-844] @ 474228 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-868] @ 474200 │ │ │ │ + ldr r2, [pc, #-868] @ 47422c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-892] @ 474204 │ │ │ │ + ldr r2, [pc, #-892] @ 474230 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-916] @ 474208 │ │ │ │ + ldr r2, [pc, #-916] @ 474234 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-940] @ 47420c │ │ │ │ + ldr r2, [pc, #-940] @ 474238 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-964] @ 474210 │ │ │ │ + ldr r2, [pc, #-964] @ 47423c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-988] @ 474214 │ │ │ │ + ldr r2, [pc, #-988] @ 474240 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1012] @ 474218 │ │ │ │ + ldr r2, [pc, #-1012] @ 474244 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1036] @ 47421c │ │ │ │ + ldr r2, [pc, #-1036] @ 474248 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1060] @ 474220 │ │ │ │ + ldr r2, [pc, #-1060] @ 47424c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1084] @ 474224 │ │ │ │ + ldr r2, [pc, #-1084] @ 474250 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1108] @ 474228 │ │ │ │ + ldr r2, [pc, #-1108] @ 474254 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1132] @ 47422c │ │ │ │ + ldr r2, [pc, #-1132] @ 474258 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1156] @ 474230 │ │ │ │ + ldr r2, [pc, #-1156] @ 47425c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1180] @ 474234 │ │ │ │ + ldr r2, [pc, #-1180] @ 474260 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1204] @ 474238 │ │ │ │ + ldr r2, [pc, #-1204] @ 474264 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1228] @ 47423c │ │ │ │ + ldr r2, [pc, #-1228] @ 474268 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1252] @ 474240 │ │ │ │ + ldr r2, [pc, #-1252] @ 47426c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1276] @ 474244 │ │ │ │ + ldr r2, [pc, #-1276] @ 474270 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1300] @ 474248 │ │ │ │ + ldr r2, [pc, #-1300] @ 474274 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1328] @ 47424c │ │ │ │ + ldr r2, [pc, #-1328] @ 474278 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1352] @ 474250 │ │ │ │ + ldr r2, [pc, #-1352] @ 47427c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1376] @ 474254 │ │ │ │ + ldr r2, [pc, #-1376] @ 474280 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1396] @ 474258 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1396] @ 474284 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1416] @ 47425c │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1416] @ 474288 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1436] @ 474260 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1436] @ 47428c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1456] @ 474264 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1456] @ 474290 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1476] @ 474268 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1476] @ 474294 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1496] @ 47426c │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1496] @ 474298 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1516] @ 474270 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1516] @ 47429c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1536] @ 474274 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1536] @ 4742a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1556] @ 474278 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1556] @ 4742a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1576] @ 47427c │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1576] @ 4742a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1596] @ 474280 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1596] @ 4742ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473cd0 │ │ │ │ - ldr r2, [pc, #-1616] @ 474284 │ │ │ │ + b 473cfc │ │ │ │ + ldr r2, [pc, #-1616] @ 4742b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1640] @ 474288 │ │ │ │ + ldr r2, [pc, #-1640] @ 4742b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1664] @ 47428c │ │ │ │ + ldr r2, [pc, #-1664] @ 4742b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1688] @ 474290 │ │ │ │ + ldr r2, [pc, #-1688] @ 4742bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1712] @ 474294 │ │ │ │ + ldr r2, [pc, #-1712] @ 4742c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1736] @ 474298 │ │ │ │ + ldr r2, [pc, #-1736] @ 4742c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1760] @ 47429c │ │ │ │ + ldr r2, [pc, #-1760] @ 4742c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1784] @ 4742a0 │ │ │ │ + ldr r2, [pc, #-1784] @ 4742cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1808] @ 4742a4 │ │ │ │ + ldr r2, [pc, #-1808] @ 4742d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1832] @ 4742a8 │ │ │ │ + ldr r2, [pc, #-1832] @ 4742d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1856] @ 4742ac │ │ │ │ + ldr r2, [pc, #-1856] @ 4742d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1880] @ 4742b0 │ │ │ │ + ldr r2, [pc, #-1880] @ 4742dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1904] @ 4742b4 │ │ │ │ + ldr r2, [pc, #-1904] @ 4742e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1928] @ 4742b8 │ │ │ │ + ldr r2, [pc, #-1928] @ 4742e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1952] @ 4742bc │ │ │ │ + ldr r2, [pc, #-1952] @ 4742e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1976] @ 4742c0 │ │ │ │ + ldr r2, [pc, #-1976] @ 4742ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2000] @ 4742c4 │ │ │ │ + ldr r2, [pc, #-2000] @ 4742f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2024] @ 4742c8 │ │ │ │ + ldr r2, [pc, #-2024] @ 4742f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2048] @ 4742cc │ │ │ │ + ldr r2, [pc, #-2048] @ 4742f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2072] @ 4742d0 │ │ │ │ + ldr r2, [pc, #-2072] @ 4742fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2096] @ 4742d4 │ │ │ │ + ldr r2, [pc, #-2096] @ 474300 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2120] @ 4742d8 │ │ │ │ + ldr r2, [pc, #-2120] @ 474304 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2144] @ 4742dc │ │ │ │ + ldr r2, [pc, #-2144] @ 474308 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2168] @ 4742e0 │ │ │ │ + ldr r2, [pc, #-2168] @ 47430c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2184] @ 4742e4 │ │ │ │ + ldr r2, [pc, #-2184] @ 474310 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 47be74 │ │ │ │ - ldr r2, [pc, #-2212] @ 4742e8 │ │ │ │ + bne 47bea0 │ │ │ │ + ldr r2, [pc, #-2212] @ 474314 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2228] @ 4742ec │ │ │ │ + ldr r2, [pc, #-2228] @ 474318 │ │ │ │ lsr r8, r5, #26 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47c19c │ │ │ │ + beq 47c1c8 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 47c1d0 │ │ │ │ + beq 47c1fc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 47c1b4 │ │ │ │ - ldr r2, [pc, #-2280] @ 4742f0 │ │ │ │ + bne 47c1e0 │ │ │ │ + ldr r2, [pc, #-2280] @ 47431c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2296] @ 4742f4 │ │ │ │ + ldr r2, [pc, #-2296] @ 474320 │ │ │ │ lsr r5, r5, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c6f0 │ │ │ │ + beq 47c71c │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c6d4 │ │ │ │ + beq 47c700 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c4dc │ │ │ │ - ldr r2, [pc, #-2348] @ 4742f8 │ │ │ │ + beq 47c508 │ │ │ │ + ldr r2, [pc, #-2348] @ 474324 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2372] @ 4742fc │ │ │ │ + ldr r2, [pc, #-2372] @ 474328 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2392] @ 474300 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2392] @ 47432c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2412] @ 474304 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2412] @ 474330 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2432] @ 474308 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2432] @ 474334 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2452] @ 47430c │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2452] @ 474338 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2472] @ 474310 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2472] @ 47433c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2492] @ 474314 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2492] @ 474340 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2512] @ 474318 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2512] @ 474344 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2532] @ 47431c │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2532] @ 474348 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2552] @ 474320 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2552] @ 47434c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2572] @ 474324 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2572] @ 474350 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2592] @ 474328 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2592] @ 474354 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2612] @ 47432c │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2612] @ 474358 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2632] @ 474330 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2632] @ 47435c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2652] @ 474334 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2652] @ 474360 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2676] @ 474338 │ │ │ │ + ldr r2, [pc, #-2676] @ 474364 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2700] @ 47433c │ │ │ │ + ldr r2, [pc, #-2700] @ 474368 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2724] @ 474340 │ │ │ │ + ldr r2, [pc, #-2724] @ 47436c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2748] @ 474344 │ │ │ │ + ldr r2, [pc, #-2748] @ 474370 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2772] @ 474348 │ │ │ │ + ldr r2, [pc, #-2772] @ 474374 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2796] @ 47434c │ │ │ │ + ldr r2, [pc, #-2796] @ 474378 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2820] @ 474350 │ │ │ │ + ldr r2, [pc, #-2820] @ 47437c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2844] @ 474354 │ │ │ │ + ldr r2, [pc, #-2844] @ 474380 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 474358 │ │ │ │ + ldr r2, [pc, #-2868] @ 474384 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2892] @ 47435c │ │ │ │ + ldr r2, [pc, #-2892] @ 474388 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2916] @ 474360 │ │ │ │ + ldr r2, [pc, #-2916] @ 47438c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2940] @ 474364 │ │ │ │ + ldr r2, [pc, #-2940] @ 474390 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2964] @ 474368 │ │ │ │ + ldr r2, [pc, #-2964] @ 474394 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2988] @ 47436c │ │ │ │ + ldr r2, [pc, #-2988] @ 474398 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3012] @ 474370 │ │ │ │ + ldr r2, [pc, #-3012] @ 47439c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3036] @ 474374 │ │ │ │ + ldr r2, [pc, #-3036] @ 4743a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3052] @ 474378 │ │ │ │ + ldr r2, [pc, #-3052] @ 4743a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 47b61c │ │ │ │ - ldr r2, [pc, #-3080] @ 47437c │ │ │ │ + bne 47b648 │ │ │ │ + ldr r2, [pc, #-3080] @ 4743a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3096] @ 474380 │ │ │ │ - ldr r8, [pc, #-3096] @ 474384 │ │ │ │ + ldr r2, [pc, #-3096] @ 4743ac │ │ │ │ + ldr r8, [pc, #-3096] @ 4743b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3144] @ 474388 │ │ │ │ + ldr r2, [pc, #-3144] @ 4743b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #21 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3188] @ 47438c │ │ │ │ + ldr r2, [pc, #-3188] @ 4743b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-3220] @ 474390 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-3220] @ 4743bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3240] @ 474394 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3240] @ 4743c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3260] @ 474398 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3260] @ 4743c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3280] @ 47439c │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3280] @ 4743c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3300] @ 4743a0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3300] @ 4743cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3320] @ 4743a4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3320] @ 4743d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3340] @ 4743a8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3340] @ 4743d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3360] @ 4743ac │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3360] @ 4743d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3380] @ 4743b0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3380] @ 4743dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3400] @ 4743b4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3400] @ 4743e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3420] @ 4743b8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3420] @ 4743e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3440] @ 4743bc │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3440] @ 4743e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3460] @ 4743c0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3460] @ 4743ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3480] @ 4743c4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3480] @ 4743f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3500] @ 4743c8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3500] @ 4743f4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3524] @ 4743cc │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3524] @ 4743f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3544] @ 4743d0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3544] @ 4743fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3564] @ 4743d4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3564] @ 474400 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3584] @ 4743d8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3584] @ 474404 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3604] @ 4743dc │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3604] @ 474408 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3624] @ 4743e0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3624] @ 47440c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3644] @ 4743e4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3644] @ 474410 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3664] @ 4743e8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3664] @ 474414 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3684] @ 4743ec │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3684] @ 474418 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3704] @ 4743f0 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3704] @ 47441c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3724] @ 4743f4 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3724] @ 474420 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3744] @ 4743f8 │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3744] @ 474424 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r2, [pc, #-3764] @ 4743fc │ │ │ │ + b 474f88 │ │ │ │ + ldr r2, [pc, #-3764] @ 474428 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f5c │ │ │ │ - ldr r3, [pc, #-3784] @ 474400 │ │ │ │ + b 474f88 │ │ │ │ + ldr r3, [pc, #-3784] @ 47442c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475db0 │ │ │ │ + bhi 475ddc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4798ac │ │ │ │ + bhi 4798d8 │ │ │ │ sub r3, r3, #195 @ 0xc3 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477834 │ │ │ │ + bhi 477860 │ │ │ │ cmp r1, #15680 @ 0x3d40 │ │ │ │ - bcs 479afc │ │ │ │ + bcs 479b28 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477e24 │ │ │ │ + bhi 477e50 │ │ │ │ cmp r1, #15552 @ 0x3cc0 │ │ │ │ - bcs 479d00 │ │ │ │ + bcs 479d2c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479834 │ │ │ │ + bhi 479860 │ │ │ │ cmp r1, #15488 @ 0x3c80 │ │ │ │ - bcs 479814 │ │ │ │ + bcs 479840 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3888] @ 474404 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3888] @ 474430 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #-3904] @ 474408 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #-3904] @ 474434 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477ea0 │ │ │ │ + bhi 477ecc │ │ │ │ sub r3, r3, #109 @ 0x6d │ │ │ │ cmp r1, r3 │ │ │ │ - bls 477c40 │ │ │ │ - ldr r3, [pc, #-3924] @ 47440c │ │ │ │ + bls 477c6c │ │ │ │ + ldr r3, [pc, #-3924] @ 474438 │ │ │ │ sub r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-3960] @ 474410 │ │ │ │ + ldr r3, [pc, #-3960] @ 47443c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-3968] @ 474414 │ │ │ │ - ldr r8, [pc, #-3968] @ 474418 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-3968] @ 474440 │ │ │ │ + ldr r8, [pc, #-3968] @ 474444 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4012] @ 47441c │ │ │ │ + ldr r2, [pc, #-4012] @ 474448 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4064] @ 474420 │ │ │ │ - ldr r8, [pc, #-4064] @ 474424 │ │ │ │ + ldr r2, [pc, #-4064] @ 47444c │ │ │ │ + ldr r8, [pc, #-4064] @ 474450 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4052] @ 476408 │ │ │ │ + ldr r2, [pc, #4052] @ 476434 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4008] @ 47640c │ │ │ │ + ldr r2, [pc, #4008] @ 476438 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3964] @ 476410 │ │ │ │ + ldr r2, [pc, #3964] @ 47643c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3944] @ 476414 │ │ │ │ + ldr r2, [pc, #3944] @ 476440 │ │ │ │ lsr r3, r5, #16 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d6a0 │ │ │ │ + bhi 47d6cc │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3908] @ 476418 │ │ │ │ + ldr r2, [pc, #3908] @ 476444 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3888] @ 47641c │ │ │ │ + ldr r2, [pc, #3888] @ 476448 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3860] @ 476420 │ │ │ │ + ldr r2, [pc, #3860] @ 47644c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ed70 │ │ │ │ - ldr r2, [pc, #3852] @ 476424 │ │ │ │ + b 46ed9c │ │ │ │ + ldr r2, [pc, #3852] @ 476450 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #3844] @ 476428 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #3844] @ 476454 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4703cc │ │ │ │ - ldr r2, [pc, #3832] @ 47642c │ │ │ │ + b 4703f8 │ │ │ │ + ldr r2, [pc, #3832] @ 476458 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bcec │ │ │ │ - ldr r2, [pc, #3804] @ 476430 │ │ │ │ + bne 47bd18 │ │ │ │ + ldr r2, [pc, #3804] @ 47645c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3788] @ 476434 │ │ │ │ + ldr r2, [pc, #3788] @ 476460 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bcd4 │ │ │ │ - ldr r2, [pc, #3760] @ 476438 │ │ │ │ + bne 47bd00 │ │ │ │ + ldr r2, [pc, #3760] @ 476464 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3744] @ 47643c │ │ │ │ + ldr r2, [pc, #3744] @ 476468 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47c0b8 │ │ │ │ - ldr r2, [pc, #3716] @ 476440 │ │ │ │ + bne 47c0e4 │ │ │ │ + ldr r2, [pc, #3716] @ 47646c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3700] @ 476444 │ │ │ │ + ldr r2, [pc, #3700] @ 476470 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46f260 │ │ │ │ - ldr r2, [pc, #3688] @ 476448 │ │ │ │ + b 46f28c │ │ │ │ + ldr r2, [pc, #3688] @ 476474 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bd1c │ │ │ │ - ldr r2, [pc, #3660] @ 47644c │ │ │ │ + bne 47bd48 │ │ │ │ + ldr r2, [pc, #3660] @ 476478 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3644] @ 476450 │ │ │ │ + ldr r2, [pc, #3644] @ 47647c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bd04 │ │ │ │ - ldr r2, [pc, #3616] @ 476454 │ │ │ │ + bne 47bd30 │ │ │ │ + ldr r2, [pc, #3616] @ 476480 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3600] @ 476458 │ │ │ │ + ldr r2, [pc, #3600] @ 476484 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4722e0 │ │ │ │ - ldr r2, [pc, #3592] @ 47645c │ │ │ │ - ldr r8, [pc, #3592] @ 476460 │ │ │ │ + b 47230c │ │ │ │ + ldr r2, [pc, #3592] @ 476488 │ │ │ │ + ldr r8, [pc, #3592] @ 47648c │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3548] @ 476464 │ │ │ │ + ldr r2, [pc, #3548] @ 476490 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3496] @ 476468 │ │ │ │ + ldr r2, [pc, #3496] @ 476494 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3472] @ 47646c │ │ │ │ + ldr r2, [pc, #3472] @ 476498 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3448] @ 476470 │ │ │ │ + ldr r2, [pc, #3448] @ 47649c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3424] @ 476474 │ │ │ │ + ldr r2, [pc, #3424] @ 4764a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3400] @ 476478 │ │ │ │ + ldr r2, [pc, #3400] @ 4764a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3376] @ 47647c │ │ │ │ + ldr r2, [pc, #3376] @ 4764a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3352] @ 476480 │ │ │ │ + ldr r2, [pc, #3352] @ 4764ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3328] @ 476484 │ │ │ │ + ldr r3, [pc, #3328] @ 4764b0 │ │ │ │ sub r1, r1, #3472 @ 0xd90 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3296] @ 476488 │ │ │ │ + ldr r2, [pc, #3296] @ 4764b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3280] @ 47648c │ │ │ │ + ldr r2, [pc, #3280] @ 4764b8 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16515072 @ 0xfc0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3248] @ 476490 │ │ │ │ - ldr r8, [pc, #3248] @ 476494 │ │ │ │ + ldr r2, [pc, #3248] @ 4764bc │ │ │ │ + ldr r8, [pc, #3248] @ 4764c0 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3208] @ 476498 │ │ │ │ + ldr r2, [pc, #3208] @ 4764c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3188] @ 47649c │ │ │ │ + ldr r3, [pc, #3188] @ 4764c8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3160] @ 4764a0 │ │ │ │ + ldr r2, [pc, #3160] @ 4764cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3144] @ 4764a4 │ │ │ │ + ldr r2, [pc, #3144] @ 4764d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3116] @ 4764a8 │ │ │ │ + ldr r2, [pc, #3116] @ 4764d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c514 │ │ │ │ + beq 47c540 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c4f8 │ │ │ │ + beq 47c524 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 477c80 │ │ │ │ - ldr r2, [pc, #3072] @ 4764ac │ │ │ │ + bne 477cac │ │ │ │ + ldr r2, [pc, #3072] @ 4764d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3048] @ 4764b0 │ │ │ │ + ldr r2, [pc, #3048] @ 4764dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3032] @ 4764b4 │ │ │ │ + ldr r3, [pc, #3032] @ 4764e0 │ │ │ │ and r8, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #7 │ │ │ │ - bhi 47d6bc │ │ │ │ + bhi 47d6e8 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3004] @ 4764b8 │ │ │ │ + ldr r2, [pc, #3004] @ 4764e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2988] @ 4764bc │ │ │ │ + ldr r2, [pc, #2988] @ 4764e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2960] @ 4764c0 │ │ │ │ + ldr r2, [pc, #2960] @ 4764ec │ │ │ │ add r2, pc, r2 │ │ │ │ - b 473b40 │ │ │ │ - ldr r2, [pc, #2952] @ 4764c4 │ │ │ │ + b 473b6c │ │ │ │ + ldr r2, [pc, #2952] @ 4764f0 │ │ │ │ lsl r8, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 47b748 │ │ │ │ + beq 47b774 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 47b730 │ │ │ │ - ldr r2, [pc, #2912] @ 4764c8 │ │ │ │ + beq 47b75c │ │ │ │ + ldr r2, [pc, #2912] @ 4764f4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2892] @ 4764cc │ │ │ │ + ldr r2, [pc, #2892] @ 4764f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2872] @ 4764d0 │ │ │ │ + ldr r3, [pc, #2872] @ 4764fc │ │ │ │ lsr r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #3 │ │ │ │ - bhi 47d748 │ │ │ │ + bhi 47d774 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2844] @ 4764d4 │ │ │ │ + ldr r2, [pc, #2844] @ 476500 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46ecb4 │ │ │ │ - ldr r2, [pc, #2836] @ 4764d8 │ │ │ │ + b 46ece0 │ │ │ │ + ldr r2, [pc, #2836] @ 476504 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2812] @ 4764dc │ │ │ │ + ldr r2, [pc, #2812] @ 476508 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2788] @ 4764e0 │ │ │ │ + ldr r2, [pc, #2788] @ 47650c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2764] @ 4764e4 │ │ │ │ + ldr r2, [pc, #2764] @ 476510 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2740] @ 4764e8 │ │ │ │ + ldr r2, [pc, #2740] @ 476514 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2724] @ 4764ec │ │ │ │ + ldr r2, [pc, #2724] @ 476518 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47b778 │ │ │ │ - ldr r2, [pc, #2696] @ 4764f0 │ │ │ │ + bne 47b7a4 │ │ │ │ + ldr r2, [pc, #2696] @ 47651c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2680] @ 4764f4 │ │ │ │ + ldr r2, [pc, #2680] @ 476520 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 47b760 │ │ │ │ - ldr r2, [pc, #2652] @ 4764f8 │ │ │ │ + bne 47b78c │ │ │ │ + ldr r2, [pc, #2652] @ 476524 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2636] @ 4764fc │ │ │ │ - ldr r8, [pc, #2636] @ 476500 │ │ │ │ + ldr r2, [pc, #2636] @ 476528 │ │ │ │ + ldr r8, [pc, #2636] @ 47652c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2588] @ 476504 │ │ │ │ + ldr r2, [pc, #2588] @ 476530 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2540] @ 476508 │ │ │ │ + ldr r2, [pc, #2540] @ 476534 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2520] @ 47650c │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2520] @ 476538 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2500] @ 476510 │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2500] @ 47653c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2480] @ 476514 │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2480] @ 476540 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2460] @ 476518 │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2460] @ 476544 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2440] @ 47651c │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2440] @ 476548 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #2420] @ 476520 │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #2420] @ 47654c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ + b 475a6c │ │ │ │ cmp r1, #1008 @ 0x3f0 │ │ │ │ - bhi 4734cc │ │ │ │ + bhi 4734f8 │ │ │ │ cmp r1, #872 @ 0x368 │ │ │ │ - bcs 4776ac │ │ │ │ + bcs 4776d8 │ │ │ │ cmp r1, #836 @ 0x344 │ │ │ │ - bls 4785b4 │ │ │ │ + bls 4785e0 │ │ │ │ sub r3, r1, #840 @ 0x348 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2628] @ 476634 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2628] @ 476660 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ + bne 46ea58 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 479384 │ │ │ │ + beq 4793b0 │ │ │ │ cmp r3, #24 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #2324] @ 476524 │ │ │ │ - ldr r8, [pc, #2324] @ 476528 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #2324] @ 476550 │ │ │ │ + ldr r8, [pc, #2324] @ 476554 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2280] @ 47652c │ │ │ │ + ldr r2, [pc, #2280] @ 476558 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2236] @ 476530 │ │ │ │ + ldr r2, [pc, #2236] @ 47655c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2192] @ 476534 │ │ │ │ + ldr r2, [pc, #2192] @ 476560 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2144] @ 476538 │ │ │ │ + ldr r3, [pc, #2144] @ 476564 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4779e0 │ │ │ │ + bhi 477a0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479a80 │ │ │ │ + bhi 479aac │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477ce0 │ │ │ │ + bhi 477d0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479c08 │ │ │ │ + bhi 479c34 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479a58 │ │ │ │ + bhi 479a84 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ - bhi 479a38 │ │ │ │ + bhi 479a64 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2784] @ 476814 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2784] @ 476840 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2036] @ 47653c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2036] @ 476568 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477888 │ │ │ │ + bhi 4778b4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47998c │ │ │ │ + bhi 4799b8 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477ca0 │ │ │ │ + bhi 477ccc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479d28 │ │ │ │ + bhi 479d54 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479b3c │ │ │ │ + bhi 479b68 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14016 @ 0x36c0 │ │ │ │ - bhi 479b1c │ │ │ │ + bhi 479b48 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2672] @ 476814 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2672] @ 476840 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #1928] @ 476540 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #1928] @ 47656c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4777dc │ │ │ │ + bhi 477808 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479ad8 │ │ │ │ + bhi 479b04 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477d20 │ │ │ │ + bhi 477d4c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479c2c │ │ │ │ + bhi 479c58 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479cb8 │ │ │ │ + bhi 479ce4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ - bhi 479c98 │ │ │ │ + bhi 479cc4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2560] @ 476814 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2560] @ 476840 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #1820] @ 476544 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #1820] @ 476570 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477934 │ │ │ │ + bhi 477960 │ │ │ │ cmp r1, #13248 @ 0x33c0 │ │ │ │ - bcs 478554 │ │ │ │ + bcs 478580 │ │ │ │ sub r3, r3, #96 @ 0x60 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478280 │ │ │ │ + bhi 4782ac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a040 │ │ │ │ - ldr r3, [pc, #1780] @ 476548 │ │ │ │ + bhi 47a06c │ │ │ │ + ldr r3, [pc, #1780] @ 476574 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 475e98 │ │ │ │ - bhi 4798f0 │ │ │ │ + beq 475ec4 │ │ │ │ + bhi 47991c │ │ │ │ sub r3, r3, #224 @ 0xe0 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 475e98 │ │ │ │ - bhi 47b524 │ │ │ │ + beq 475ec4 │ │ │ │ + bhi 47b550 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 475e98 │ │ │ │ + beq 475ec4 │ │ │ │ bic r3, r1, #32 │ │ │ │ - bhi 47c8a0 │ │ │ │ - ldr r2, [pc, #1732] @ 47654c │ │ │ │ + bhi 47c8cc │ │ │ │ + ldr r2, [pc, #1732] @ 476578 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 475e98 │ │ │ │ - ldr r3, [pc, #1724] @ 476550 │ │ │ │ + beq 475ec4 │ │ │ │ + ldr r3, [pc, #1724] @ 47657c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #1716] @ 476554 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #1716] @ 476580 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c088 │ │ │ │ - ldr r2, [pc, #1688] @ 476558 │ │ │ │ + bne 47c0b4 │ │ │ │ + ldr r2, [pc, #1688] @ 476584 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1672] @ 47655c │ │ │ │ + ldr r2, [pc, #1672] @ 476588 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1652] @ 476560 │ │ │ │ + ldr r2, [pc, #1652] @ 47658c │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #4000 @ 0xfa0 │ │ │ │ - bhi 47776c │ │ │ │ - ldr r3, [pc, #1612] @ 476564 │ │ │ │ + bhi 477798 │ │ │ │ + ldr r3, [pc, #1612] @ 476590 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ - ldr r3, [pc, #1604] @ 476568 │ │ │ │ + bls 46ee60 │ │ │ │ + ldr r3, [pc, #1604] @ 476594 │ │ │ │ sub r1, r1, #3968 @ 0xf80 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1568] @ 47656c │ │ │ │ + ldr r2, [pc, #1568] @ 476598 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b680 │ │ │ │ - ldr r2, [pc, #1540] @ 476570 │ │ │ │ + bne 47b6ac │ │ │ │ + ldr r2, [pc, #1540] @ 47659c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1516] @ 476574 │ │ │ │ + ldr r3, [pc, #1516] @ 4765a0 │ │ │ │ sub r1, r1, #4608 @ 0x1200 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #20 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1480] @ 476578 │ │ │ │ + ldr r2, [pc, #1480] @ 4765a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bcb8 │ │ │ │ - ldr r2, [pc, #1452] @ 47657c │ │ │ │ + bne 47bce4 │ │ │ │ + ldr r2, [pc, #1452] @ 4765a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1428] @ 476580 │ │ │ │ + ldr r2, [pc, #1428] @ 4765ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1408] @ 476584 │ │ │ │ + ldr r2, [pc, #1408] @ 4765b0 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1384] @ 476588 │ │ │ │ + ldr r2, [pc, #1384] @ 4765b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - beq 47329c │ │ │ │ - ldr r2, [pc, #1356] @ 47658c │ │ │ │ + beq 4732c8 │ │ │ │ + ldr r2, [pc, #1356] @ 4765b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1332] @ 476590 │ │ │ │ + ldr r2, [pc, #1332] @ 4765bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1312] @ 476594 │ │ │ │ + ldr r2, [pc, #1312] @ 4765c0 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1280] @ 476598 │ │ │ │ + ldr r2, [pc, #1280] @ 4765c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1260] @ 47659c │ │ │ │ + ldr r2, [pc, #1260] @ 4765c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1232] @ 4765a0 │ │ │ │ + ldr r2, [pc, #1232] @ 4765cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1212] @ 4765a4 │ │ │ │ + ldr r3, [pc, #1212] @ 4765d0 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #12 │ │ │ │ - bhi 47d8dc │ │ │ │ + bhi 47d908 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1180] @ 4765a8 │ │ │ │ - ldr r8, [pc, #1180] @ 4765ac │ │ │ │ + ldr r2, [pc, #1180] @ 4765d4 │ │ │ │ + ldr r8, [pc, #1180] @ 4765d8 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1136] @ 4765b0 │ │ │ │ + ldr r2, [pc, #1136] @ 4765dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1092] @ 4765b4 │ │ │ │ + ldr r2, [pc, #1092] @ 4765e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1048] @ 4765b8 │ │ │ │ + ldr r2, [pc, #1048] @ 4765e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1004] @ 4765bc │ │ │ │ + ldr r2, [pc, #1004] @ 4765e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #960] @ 4765c0 │ │ │ │ + ldr r2, [pc, #960] @ 4765ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 4765c4 │ │ │ │ + ldr r2, [pc, #916] @ 4765f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #872] @ 4765c8 │ │ │ │ + ldr r2, [pc, #872] @ 4765f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #828] @ 4765cc │ │ │ │ + ldr r2, [pc, #828] @ 4765f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #25 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #776] @ 4765d0 │ │ │ │ - ldr r8, [pc, #776] @ 4765d4 │ │ │ │ + ldr r2, [pc, #776] @ 4765fc │ │ │ │ + ldr r8, [pc, #776] @ 476600 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #728] @ 4765d8 │ │ │ │ + ldr r2, [pc, #728] @ 476604 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #708] @ 4765dc │ │ │ │ + ldr r3, [pc, #708] @ 476608 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #688] @ 4765e0 │ │ │ │ + ldr r2, [pc, #688] @ 47660c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #668] @ 4765e4 │ │ │ │ + ldr r3, [pc, #668] @ 476610 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #636] @ 4765e8 │ │ │ │ - ldr r8, [pc, #636] @ 4765ec │ │ │ │ + ldr r2, [pc, #636] @ 476614 │ │ │ │ + ldr r8, [pc, #636] @ 476618 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #588] @ 4765f0 │ │ │ │ + ldr r2, [pc, #588] @ 47661c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #544] @ 4765dc │ │ │ │ + ldr r3, [pc, #544] @ 476608 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #544] @ 4765f4 │ │ │ │ + ldr r2, [pc, #544] @ 476620 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #524] @ 4765f8 │ │ │ │ + ldr r3, [pc, #524] @ 476624 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 47d784 │ │ │ │ + bhi 47d7b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - sbcseq r9, ip, r8, lsl #26 │ │ │ │ - ldrsheq r9, [ip], #192 @ 0xc0 │ │ │ │ - ldrsbeq r9, [ip], #204 @ 0xcc │ │ │ │ - ldrdeq sl, [r0, #-6] │ │ │ │ - sbcseq r9, ip, ip, lsr ip │ │ │ │ - ldrsbeq r9, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r9, ip, r8, ror #23 │ │ │ │ - ldrheq r9, [ip], #188 @ 0xbc │ │ │ │ - sbcseq r8, ip, r4, asr #26 │ │ │ │ - sbcseq r9, ip, r8, lsr fp │ │ │ │ - sbcseq r1, fp, r8, lsr #2 │ │ │ │ - sbcseq r9, ip, r0, lsr #22 │ │ │ │ - ldrsheq r1, [fp], #4 │ │ │ │ - sbcseq r9, ip, r4, lsl #22 │ │ │ │ - sbcseq r1, fp, r0, asr #1 │ │ │ │ - sbcseq r9, ip, r4, ror #21 │ │ │ │ - sbcseq r9, ip, r4, asr #20 │ │ │ │ - sbcseq r1, fp, ip, ror r0 │ │ │ │ - sbcseq r9, ip, r8, lsr #20 │ │ │ │ - sbcseq r1, fp, r8, asr #32 │ │ │ │ - sbcseq r9, ip, r0, lsl sl │ │ │ │ - smullseq r9, ip, r4, r9 │ │ │ │ - sbcseq r9, ip, r8, ror #8 │ │ │ │ - sbcseq r9, ip, r8, lsl #19 │ │ │ │ - sbcseq r9, ip, r0, asr #22 │ │ │ │ + ldrsheq r9, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r9, ip, r4, ror #25 │ │ │ │ + ldrsbeq r9, [ip], #192 @ 0xc0 │ │ │ │ + ldrdeq sl, [r0, #-2] │ │ │ │ + sbcseq r9, ip, r0, lsr ip │ │ │ │ + sbcseq r9, ip, r8, asr #11 │ │ │ │ + ldrsbeq r9, [ip], #188 @ 0xbc │ │ │ │ + ldrheq r9, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r8, ip, r8, lsr sp │ │ │ │ + sbcseq r9, ip, ip, lsr #22 │ │ │ │ + sbcseq r1, fp, ip, lsl r1 │ │ │ │ sbcseq r9, ip, r4, lsl fp │ │ │ │ - sbcseq r9, ip, r8, ror #21 │ │ │ │ - sbcseq r9, ip, r0, asr #21 │ │ │ │ - smullseq r9, ip, r8, sl │ │ │ │ - sbcseq r9, ip, r0, ror sl │ │ │ │ - sbcseq r9, ip, r8, asr #20 │ │ │ │ - cmpeq r0, sl, lsl #28 │ │ │ │ - ldrsheq r0, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq r9, ip, r4, lsl #6 │ │ │ │ - sbcseq r9, ip, r0, asr #13 │ │ │ │ - ldrsbeq r9, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r9, ip, ip, lsr #13 │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r9, ip, ip, asr #12 │ │ │ │ - sbcseq r9, ip, r4, ror #4 │ │ │ │ - sbcseq r0, fp, r0, lsr #26 │ │ │ │ - sbcseq r9, ip, ip, asr #11 │ │ │ │ - sbcseq r9, ip, r4, ror #10 │ │ │ │ - smlalbbeq r9, r0, ip, sp │ │ │ │ - sbcseq r9, ip, r4, lsr #10 │ │ │ │ - ldrheq r9, [ip], #16 │ │ │ │ - sbcseq r0, fp, r0, ror ip │ │ │ │ - sbcseq r9, ip, r4, lsr #9 │ │ │ │ - sbcseq ip, r9, r8, lsl #23 │ │ │ │ - sbcseq r9, ip, r4, ror r4 │ │ │ │ - ldrdeq r9, [r0, #-200] @ 0xffffff38 │ │ │ │ - sbcseq r9, ip, ip, lsl #8 │ │ │ │ - sbcseq r9, ip, r4, asr r4 │ │ │ │ - sbcseq r9, ip, r0, lsr r4 │ │ │ │ - sbcseq r9, ip, r0, lsl r4 │ │ │ │ - sbcseq r9, ip, ip, ror #7 │ │ │ │ - ldrheq r9, [ip], #192 @ 0xc0 │ │ │ │ - ldrsheq r9, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r0, fp, r4, lsl ip │ │ │ │ - ldrsbeq r9, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r0, fp, r0, ror #23 │ │ │ │ - sbcseq r9, ip, ip, lsr #7 │ │ │ │ - ldrsheq r8, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r9, ip, r4, lsl #7 │ │ │ │ - sbcseq r9, ip, r8, asr #22 │ │ │ │ - sbcseq r9, ip, ip, lsl #23 │ │ │ │ - sbcseq r9, ip, r8, asr fp │ │ │ │ - sbcseq r9, ip, r4, lsr #22 │ │ │ │ - sbcseq r9, ip, r0, lsl #22 │ │ │ │ - sbcseq r9, ip, ip, lsl fp │ │ │ │ + sbcseq r1, fp, r8, ror #1 │ │ │ │ + ldrsheq r9, [ip], #168 @ 0xa8 │ │ │ │ + ldrheq r1, [fp], #4 │ │ │ │ + ldrsbeq r9, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r9, ip, r8, lsr sl │ │ │ │ + sbcseq r1, fp, r0, ror r0 │ │ │ │ + sbcseq r9, ip, ip, lsl sl │ │ │ │ + sbcseq r1, fp, ip, lsr r0 │ │ │ │ + sbcseq r9, ip, r4, lsl #20 │ │ │ │ + sbcseq r9, ip, r8, lsl #19 │ │ │ │ + sbcseq r9, ip, ip, asr r4 │ │ │ │ + sbcseq r9, ip, ip, ror r9 │ │ │ │ + sbcseq r9, ip, r4, lsr fp │ │ │ │ + sbcseq r9, ip, r8, lsl #22 │ │ │ │ + ldrsbeq r9, [ip], #172 @ 0xac │ │ │ │ + ldrheq r9, [ip], #164 @ 0xa4 │ │ │ │ sbcseq r9, ip, ip, lsl #21 │ │ │ │ + sbcseq r9, ip, r4, ror #20 │ │ │ │ + sbcseq r9, ip, ip, lsr sl │ │ │ │ + cmpeq r0, r6, lsl #28 │ │ │ │ + sbcseq r0, fp, r8, ror #27 │ │ │ │ + ldrsheq r9, [ip], #40 @ 0x28 │ │ │ │ + ldrheq r9, [ip], #100 @ 0x64 │ │ │ │ + ldrsbeq r9, [ip], #32 │ │ │ │ + sbcseq r9, ip, r0, lsr #13 │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ + sbcseq r9, ip, r0, asr #12 │ │ │ │ + sbcseq r9, ip, r8, asr r2 │ │ │ │ + sbcseq r0, fp, r4, lsl sp │ │ │ │ + sbcseq r9, ip, r0, asr #11 │ │ │ │ + sbcseq r9, ip, r8, asr r5 │ │ │ │ + smlalbbeq r9, r0, r8, sp │ │ │ │ + sbcseq r9, ip, r8, lsl r5 │ │ │ │ + sbcseq r9, ip, r4, lsr #3 │ │ │ │ + sbcseq r0, fp, r4, ror #24 │ │ │ │ + smullseq r9, ip, r8, r4 │ │ │ │ + sbcseq ip, r9, ip, ror fp │ │ │ │ + sbcseq r9, ip, r8, ror #8 │ │ │ │ + ldrdeq r9, [r0, #-196] @ 0xffffff3c │ │ │ │ + sbcseq r9, ip, r0, lsl #8 │ │ │ │ + sbcseq r9, ip, r8, asr #8 │ │ │ │ + sbcseq r9, ip, r4, lsr #8 │ │ │ │ + sbcseq r9, ip, r4, lsl #8 │ │ │ │ + sbcseq r9, ip, r0, ror #7 │ │ │ │ + sbcseq r9, ip, r4, lsr #25 │ │ │ │ + sbcseq r9, ip, r4, ror #7 │ │ │ │ + sbcseq r0, fp, r8, lsl #24 │ │ │ │ + sbcseq r9, ip, r4, asr #7 │ │ │ │ + ldrsbeq r0, [fp], #180 @ 0xb4 │ │ │ │ + sbcseq r9, ip, r0, lsr #7 │ │ │ │ + ldrsheq r8, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r9, ip, r8, ror r3 │ │ │ │ + sbcseq r9, ip, ip, lsr fp │ │ │ │ + sbcseq r9, ip, r0, lsl #23 │ │ │ │ + sbcseq r9, ip, ip, asr #22 │ │ │ │ + sbcseq r9, ip, r8, lsl fp │ │ │ │ + ldrsheq r9, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r9, ip, r0, lsl fp │ │ │ │ + sbcseq r9, ip, r0, lsl #21 │ │ │ │ + sbcseq r8, ip, ip, lsr #19 │ │ │ │ + sbcseq r8, ip, r0, lsr #29 │ │ │ │ + ldrheq r8, [ip], #144 @ 0x90 │ │ │ │ + ldrheq r8, [ip], #152 @ 0x98 │ │ │ │ ldrheq r8, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r8, ip, ip, lsr #29 │ │ │ │ - ldrheq r8, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r8, ip, r4, asr #19 │ │ │ │ - sbcseq r8, ip, r4, asr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ @ instruction: 0x000037bc │ │ │ │ andeq r3, r0, ip, lsr pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r0, lsl r4 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ - sbcseq r0, fp, r8, lsr #16 │ │ │ │ - ldrheq r0, [fp], #124 @ 0x7c │ │ │ │ - sbcseq sl, ip, r8, ror #28 │ │ │ │ - ldrsbeq r8, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r0, fp, ip, lsl r8 │ │ │ │ + ldrheq r0, [fp], #112 @ 0x70 │ │ │ │ + sbcseq sl, ip, ip, asr lr │ │ │ │ + sbcseq r8, ip, r8, asr #23 │ │ │ │ andeq r0, r0, r3, lsl #31 │ │ │ │ - cmpeq r0, r0, asr r7 │ │ │ │ - sbcseq r8, ip, r8, lsl #31 │ │ │ │ - sbcseq r8, ip, r0, lsl #31 │ │ │ │ - cmpeq r0, r6, lsr #14 │ │ │ │ - sbcseq r0, fp, ip, ror #11 │ │ │ │ - sbcseq r9, ip, ip, asr r4 │ │ │ │ - sbcseq r9, ip, r4, lsl #8 │ │ │ │ - ldrheq r8, [ip], #172 @ 0xac │ │ │ │ - sbcseq r9, ip, r8, ror #7 │ │ │ │ - ldrsbeq r9, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r0, fp, r4, lsr #17 │ │ │ │ - sbcseq r8, ip, ip, asr #20 │ │ │ │ + cmpeq r0, ip, asr #14 │ │ │ │ + sbcseq r8, ip, ip, ror pc │ │ │ │ + sbcseq r8, ip, r4, ror pc │ │ │ │ + cmpeq r0, r2, lsr #14 │ │ │ │ + sbcseq r0, fp, r0, ror #11 │ │ │ │ + sbcseq r9, ip, r0, asr r4 │ │ │ │ + ldrsheq r9, [ip], #56 @ 0x38 │ │ │ │ + ldrheq r8, [ip], #160 @ 0xa0 │ │ │ │ + ldrsbeq r9, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r9, ip, ip, asr #7 │ │ │ │ + smullseq r0, fp, r8, r8 │ │ │ │ + sbcseq r8, ip, r0, asr #20 │ │ │ │ + sbcseq r8, ip, r4, ror #5 │ │ │ │ + sbcseq r8, ip, r4, lsl #20 │ │ │ │ + sbcseq r9, ip, r4, lsl #6 │ │ │ │ + cmpeq r0, r4, lsl r6 │ │ │ │ + sbcseq r9, ip, ip, lsr #5 │ │ │ │ + sbcseq r8, ip, r4, lsr #19 │ │ │ │ ldrsheq r8, [ip], #32 │ │ │ │ - sbcseq r8, ip, r0, lsl sl │ │ │ │ - sbcseq r9, ip, r0, lsl r3 │ │ │ │ - cmpeq r0, r8, lsl r6 │ │ │ │ - ldrheq r9, [ip], #40 @ 0x28 │ │ │ │ - ldrheq r8, [ip], #144 @ 0x90 │ │ │ │ - ldrsheq r8, [ip], #44 @ 0x2c │ │ │ │ - ldrsbeq r8, [ip], #44 @ 0x2c │ │ │ │ - ldrheq r8, [ip], #44 @ 0x2c │ │ │ │ - smullseq r8, ip, ip, r2 │ │ │ │ - sbcseq r8, ip, ip, ror r2 │ │ │ │ - sbcseq r8, ip, ip, asr r2 │ │ │ │ - sbcseq r8, ip, ip, lsr r2 │ │ │ │ - sbcseq r8, ip, ip, lsl r2 │ │ │ │ - sbcseq r9, ip, r0, lsr r0 │ │ │ │ - sbcseq r8, ip, r4, ror #15 │ │ │ │ - ldrsheq r7, [fp], #80 @ 0x50 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq r8, [ip], #252 @ 0xfc │ │ │ │ - ldrdeq r9, [r0, #-50] @ 0xffffffce │ │ │ │ - sbcseq r8, ip, ip, lsl #31 │ │ │ │ - sbcseq r8, ip, r0, asr #14 │ │ │ │ - sbcseq r7, fp, ip, asr #10 │ │ │ │ - sbcseq r8, ip, r8, lsr pc │ │ │ │ - cmpeq r0, ip, asr #6 │ │ │ │ - strheq lr, [r0], #28 @ │ │ │ │ - smlaleq lr, r0, r4, r1 │ │ │ │ - ldrheq lr, [sp], #136 @ 0x88 │ │ │ │ - sbcseq r7, ip, ip, ror #17 │ │ │ │ - smullseq sl, ip, r8, sp │ │ │ │ - sbcseq sl, ip, r8, ror #26 │ │ │ │ + ldrsbeq r8, [ip], #32 │ │ │ │ + ldrheq r8, [ip], #32 │ │ │ │ + smullseq r8, ip, r0, r2 │ │ │ │ + sbcseq r8, ip, r0, ror r2 │ │ │ │ sbcseq r8, ip, r0, asr r2 │ │ │ │ - sbcseq r8, ip, r8, lsr #10 │ │ │ │ - sbcseq r3, pc, r0, asr r0 @ │ │ │ │ - ldrdeq lr, [r0], #8 @ │ │ │ │ - strheq lr, [r0], #0 @ │ │ │ │ - sbcseq r7, ip, ip, lsl r8 │ │ │ │ - ldrsheq r7, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, r0, lsr r2 │ │ │ │ + sbcseq r8, ip, r0, lsl r2 │ │ │ │ + sbcseq r9, ip, r4, lsr #32 │ │ │ │ + ldrsbeq r8, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r7, fp, r4, ror #11 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + ldrsbeq r8, [ip], #240 @ 0xf0 │ │ │ │ + smlalbteq r9, r0, lr, r3 │ │ │ │ + sbcseq r8, ip, r0, lsl #31 │ │ │ │ + sbcseq r8, ip, r4, lsr r7 │ │ │ │ + sbcseq r7, fp, r0, asr #10 │ │ │ │ + sbcseq r8, ip, ip, lsr #30 │ │ │ │ + cmpeq r0, r8, asr #6 │ │ │ │ + strheq lr, [r0], #16 @ │ │ │ │ + rsceq lr, r0, r8, lsl #3 │ │ │ │ + sbcseq lr, sp, ip, lsr #17 │ │ │ │ + sbcseq r7, ip, r0, ror #17 │ │ │ │ + sbcseq sl, ip, ip, lsl #27 │ │ │ │ + sbcseq sl, ip, ip, asr sp │ │ │ │ + sbcseq r8, ip, r4, asr #4 │ │ │ │ + sbcseq r8, ip, ip, lsl r5 │ │ │ │ + sbcseq r3, pc, r4, asr #32 │ │ │ │ + rsceq lr, r0, ip, asr #1 │ │ │ │ + rsceq lr, r0, r4, lsr #1 │ │ │ │ + sbcseq r7, ip, r0, lsl r8 │ │ │ │ + sbcseq r7, ip, ip, ror #15 │ │ │ │ @ instruction: 0x00000bb4 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - cmpeq r0, lr, asr #26 │ │ │ │ - sbcseq r7, ip, r8, ror r8 │ │ │ │ - sbcseq pc, sl, r0, lsr ip @ │ │ │ │ - sbcseq r7, ip, r8, asr r8 │ │ │ │ - ldrsheq pc, [sl], #188 @ 0xbc @ │ │ │ │ - sbcseq r7, ip, r0, lsr r8 │ │ │ │ - sbcseq pc, sl, r8, asr #23 │ │ │ │ - sbcseq r7, ip, ip, lsl #16 │ │ │ │ - smullseq pc, sl, r4, fp @ │ │ │ │ - sbcseq r7, ip, r8, ror #15 │ │ │ │ - sbcseq pc, sl, r0, ror #22 │ │ │ │ - sbcseq r7, ip, r0, asr #15 │ │ │ │ - sbcseq r7, ip, r8, lsr #14 │ │ │ │ - ldrsbeq r7, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r7, ip, r0, ror #30 │ │ │ │ + cmpeq r0, sl, asr #26 │ │ │ │ + sbcseq r7, ip, ip, ror #16 │ │ │ │ + sbcseq pc, sl, r4, lsr #24 │ │ │ │ + sbcseq r7, ip, ip, asr #16 │ │ │ │ + ldrsheq pc, [sl], #176 @ 0xb0 @ │ │ │ │ + sbcseq r7, ip, r4, lsr #16 │ │ │ │ + ldrheq pc, [sl], #188 @ 0xbc @ │ │ │ │ + sbcseq r7, ip, r0, lsl #16 │ │ │ │ + sbcseq pc, sl, r8, lsl #23 │ │ │ │ + ldrsbeq r7, [ip], #124 @ 0x7c │ │ │ │ + sbcseq pc, sl, r4, asr fp @ │ │ │ │ + ldrheq r7, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r7, ip, ip, lsl r7 │ │ │ │ + sbcseq r7, ip, r4, asr #13 │ │ │ │ + sbcseq r7, ip, r4, asr pc │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - ldrheq r7, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r7, ip, r0, lsr #13 │ │ │ │ - sbcseq r7, ip, r4, asr #12 │ │ │ │ - sbcseq r7, ip, r4, ror #29 │ │ │ │ - ldrheq pc, [sl], #228 @ 0xe4 @ │ │ │ │ - sbcseq r7, ip, ip, lsl r5 │ │ │ │ - cmpeq r0, ip, asr fp │ │ │ │ - smullseq fp, r9, r8, r8 │ │ │ │ - sbcseq r7, ip, r0, lsl #11 │ │ │ │ - sbcseq r7, ip, r8, asr r5 │ │ │ │ - sbcseq r7, ip, r0, lsr r5 │ │ │ │ - sbcseq r7, ip, r8, lsl #10 │ │ │ │ - sbcseq r7, ip, r0, ror #9 │ │ │ │ - ldrheq r7, [ip], #72 @ 0x48 │ │ │ │ - smullseq r7, ip, r0, r4 │ │ │ │ - sbcseq r7, ip, ip, ror #8 │ │ │ │ - sbcseq r7, ip, r8, asr #8 │ │ │ │ - sbcseq r7, ip, r4, lsr #8 │ │ │ │ - sbcseq r7, ip, r0, lsl #8 │ │ │ │ - ldrsbeq r7, [ip], #60 @ 0x3c │ │ │ │ - smullseq r7, ip, r8, r3 │ │ │ │ + sbcseq r7, ip, r8, lsr #13 │ │ │ │ + smullseq r7, ip, r4, r6 │ │ │ │ + sbcseq r7, ip, r8, lsr r6 │ │ │ │ + ldrsbeq r7, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq pc, sl, r8, lsr #29 │ │ │ │ + sbcseq r7, ip, r0, lsl r5 │ │ │ │ + cmpeq r0, r8, asr fp │ │ │ │ + sbcseq fp, r9, ip, lsl #17 │ │ │ │ + sbcseq r7, ip, r4, ror r5 │ │ │ │ + sbcseq r7, ip, ip, asr #10 │ │ │ │ + sbcseq r7, ip, r4, lsr #10 │ │ │ │ + ldrsheq r7, [ip], #76 @ 0x4c │ │ │ │ + ldrsbeq r7, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r7, ip, ip, lsr #9 │ │ │ │ + sbcseq r7, ip, r4, lsl #9 │ │ │ │ + sbcseq r7, ip, r0, ror #8 │ │ │ │ + sbcseq r7, ip, ip, lsr r4 │ │ │ │ + sbcseq r7, ip, r8, lsl r4 │ │ │ │ + ldrsheq r7, [ip], #52 @ 0x34 │ │ │ │ + ldrsbeq r7, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r7, ip, ip, lsl #7 │ │ │ │ andeq r0, r0, fp, asr sp │ │ │ │ - ldrdeq r8, [r0, #-152] @ 0xffffff68 │ │ │ │ + ldrdeq r8, [r0, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ - sbcseq r7, ip, r4, lsl #25 │ │ │ │ - sbcseq r7, ip, ip, lsr ip │ │ │ │ - sbcseq r7, ip, ip, asr ip │ │ │ │ + sbcseq r7, ip, r8, ror ip │ │ │ │ + sbcseq r7, ip, r0, lsr ip │ │ │ │ + sbcseq r7, ip, r0, asr ip │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - sbcseq r7, ip, r0, asr #23 │ │ │ │ - smullseq r7, ip, r0, fp │ │ │ │ - smullseq r7, ip, r8, fp │ │ │ │ - ldrheq r7, [ip], #176 @ 0xb0 │ │ │ │ - ldrsbeq pc, [sl], #100 @ 0x64 @ │ │ │ │ - sbcseq r7, ip, r0, lsr #23 │ │ │ │ - sbcseq pc, sl, r0, lsr #13 │ │ │ │ + ldrheq r7, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r7, ip, r4, lsl #23 │ │ │ │ + sbcseq r7, ip, ip, lsl #23 │ │ │ │ + sbcseq r7, ip, r4, lsr #23 │ │ │ │ + sbcseq pc, sl, r8, asr #13 │ │ │ │ smullseq r7, ip, r4, fp │ │ │ │ - sbcseq pc, sl, ip, ror #12 │ │ │ │ - sbcseq r7, ip, ip, ror fp │ │ │ │ - sbcseq pc, sl, r8, lsr r6 @ │ │ │ │ - sbcseq r7, ip, r4, ror #22 │ │ │ │ - sbcseq pc, sl, r4, lsl #12 │ │ │ │ + smullseq pc, sl, r4, r6 @ │ │ │ │ + sbcseq r7, ip, r8, lsl #23 │ │ │ │ + sbcseq pc, sl, r0, ror #12 │ │ │ │ + sbcseq r7, ip, r0, ror fp │ │ │ │ + sbcseq pc, sl, ip, lsr #12 │ │ │ │ sbcseq r7, ip, r8, asr fp │ │ │ │ - ldrsbeq pc, [sl], #80 @ 0x50 @ │ │ │ │ - sbcseq r7, ip, r0, asr fp │ │ │ │ - smullseq pc, sl, ip, r5 @ │ │ │ │ - sbcseq r7, ip, r8, asr #22 │ │ │ │ - sbcseq pc, sl, r8, ror #10 │ │ │ │ - sbcseq r7, ip, r8, lsr fp │ │ │ │ - sbcseq pc, sl, r4, lsr r5 @ │ │ │ │ - sbcseq r7, ip, r0, lsr fp │ │ │ │ - sbcseq pc, sl, r0, lsl #10 │ │ │ │ - sbcseq r7, ip, r8, lsl fp │ │ │ │ - sbcseq pc, sl, ip, asr #9 │ │ │ │ - sbcseq r7, ip, r0, lsl #22 │ │ │ │ - smullseq pc, sl, r8, r4 @ │ │ │ │ - sbcseq r7, ip, r8, ror #21 │ │ │ │ - sbcseq pc, sl, r4, ror #8 │ │ │ │ + ldrsheq pc, [sl], #88 @ 0x58 @ │ │ │ │ + sbcseq r7, ip, ip, asr #22 │ │ │ │ + sbcseq pc, sl, r4, asr #11 │ │ │ │ + sbcseq r7, ip, r4, asr #22 │ │ │ │ + smullseq pc, sl, r0, r5 @ │ │ │ │ + sbcseq r7, ip, ip, lsr fp │ │ │ │ + sbcseq pc, sl, ip, asr r5 @ │ │ │ │ + sbcseq r7, ip, ip, lsr #22 │ │ │ │ + sbcseq pc, sl, r8, lsr #10 │ │ │ │ + sbcseq r7, ip, r4, lsr #22 │ │ │ │ + ldrsheq pc, [sl], #68 @ 0x44 @ │ │ │ │ + sbcseq r7, ip, ip, lsl #22 │ │ │ │ + sbcseq pc, sl, r0, asr #9 │ │ │ │ + ldrsheq r7, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq pc, sl, ip, lsl #9 │ │ │ │ ldrsbeq r7, [ip], #172 @ 0xac │ │ │ │ - sbcseq pc, sl, r0, lsr r4 @ │ │ │ │ - sbcseq r7, ip, r4, ror #21 │ │ │ │ - ldrsheq pc, [sl], #60 @ 0x3c @ │ │ │ │ + sbcseq pc, sl, r8, asr r4 @ │ │ │ │ ldrsbeq r7, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq pc, sl, r4, ror #5 │ │ │ │ - cmpeq r0, sl, lsr #10 │ │ │ │ - sbcseq r7, ip, r4, lsr #16 │ │ │ │ - ldrheq r7, [ip], #120 @ 0x78 │ │ │ │ - ldrsbeq pc, [sl], #84 @ 0x54 @ │ │ │ │ - smullseq fp, r9, r0, r1 │ │ │ │ + sbcseq pc, sl, r4, lsr #8 │ │ │ │ + ldrsbeq r7, [ip], #168 @ 0xa8 │ │ │ │ + ldrsheq pc, [sl], #48 @ 0x30 @ │ │ │ │ + sbcseq r7, ip, r4, asr #21 │ │ │ │ + ldrsbeq pc, [sl], #40 @ 0x28 @ │ │ │ │ + cmpeq r0, r6, lsr #10 │ │ │ │ + sbcseq r7, ip, r8, lsl r8 │ │ │ │ sbcseq r7, ip, ip, lsr #15 │ │ │ │ + sbcseq pc, sl, r8, asr #11 │ │ │ │ + sbcseq fp, r9, r4, lsl #3 │ │ │ │ + sbcseq r7, ip, r0, lsr #15 │ │ │ │ andeq r1, r0, r0, lsl r5 │ │ │ │ andseq r1, r0, r1, lsl #2 │ │ │ │ - ldrsheq pc, [sl], #20 @ │ │ │ │ - cmpeq r0, sl, lsr #8 │ │ │ │ - ldrsbeq fp, [r9], #12 │ │ │ │ - sbcseq r8, ip, r4, lsr #18 │ │ │ │ - ldrsbeq r8, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r8, ip, ip, lsl #19 │ │ │ │ - sbcseq r8, ip, r8, asr r9 │ │ │ │ - smullseq r8, ip, r8, r8 │ │ │ │ - sbcseq r8, ip, ip, ror #16 │ │ │ │ - sbcseq r8, ip, r4, lsr r8 │ │ │ │ - sbcseq r8, ip, r8, lsl #16 │ │ │ │ - ldrsbeq r8, [ip], #124 @ 0x7c │ │ │ │ - ldrheq r8, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r8, ip, r8, ror r7 │ │ │ │ - sbcseq r8, ip, r4, asr #14 │ │ │ │ - sbcseq r8, ip, r8, lsl #16 │ │ │ │ - sbcseq r8, ip, ip, asr #15 │ │ │ │ - smullseq r8, ip, r0, r8 │ │ │ │ - ldrsbeq r8, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r8, ip, r4, lsr #16 │ │ │ │ + sbcseq pc, sl, r8, ror #3 │ │ │ │ + cmpeq r0, r6, lsr #8 │ │ │ │ + ldrsbeq fp, [r9], #0 │ │ │ │ + sbcseq r8, ip, r8, lsl r9 │ │ │ │ + sbcseq r8, ip, ip, asr #19 │ │ │ │ + sbcseq r8, ip, r0, lsl #19 │ │ │ │ + sbcseq r8, ip, ip, asr #18 │ │ │ │ + sbcseq r8, ip, ip, lsl #17 │ │ │ │ + sbcseq r8, ip, r0, ror #16 │ │ │ │ sbcseq r8, ip, r8, lsr #16 │ │ │ │ + ldrsheq r8, [ip], #124 @ 0x7c │ │ │ │ + ldrsbeq r8, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r8, ip, r4, lsr #15 │ │ │ │ + sbcseq r8, ip, ip, ror #14 │ │ │ │ + sbcseq r8, ip, r8, lsr r7 │ │ │ │ + ldrsheq r8, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r8, ip, r0, asr #15 │ │ │ │ + sbcseq r8, ip, r4, lsl #17 │ │ │ │ + sbcseq r8, ip, r8, asr #15 │ │ │ │ + sbcseq r8, ip, r8, lsl r8 │ │ │ │ + sbcseq r8, ip, ip, lsl r8 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - sbcseq r7, ip, r8, lsr #15 │ │ │ │ - sbcseq r7, ip, r0, lsr r4 │ │ │ │ - smlalbbeq r8, r0, r6, r1 │ │ │ │ - sbcseq r7, ip, r4 │ │ │ │ - ldrsbeq r7, [ip], #48 @ 0x30 │ │ │ │ - ldrheq r6, [ip], #240 @ 0xf0 │ │ │ │ - smullseq r7, ip, r8, r3 │ │ │ │ + smullseq r7, ip, ip, r7 │ │ │ │ + sbcseq r7, ip, r4, lsr #8 │ │ │ │ + smlalbbeq r8, r0, r2, r1 │ │ │ │ + ldrsheq r6, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r7, ip, r4, asr #7 │ │ │ │ + sbcseq r6, ip, r4, lsr #31 │ │ │ │ + sbcseq r7, ip, ip, lsl #7 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ tstne r1, r0 │ │ │ │ - ldrsheq lr, [sl], #212 @ 0xd4 │ │ │ │ - sbcseq r7, ip, ip, asr r7 │ │ │ │ + sbcseq lr, sl, r8, ror #27 │ │ │ │ + sbcseq r7, ip, r0, asr r7 │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ - ldr r2, [pc, #-564] @ 4765fc │ │ │ │ + ldr r2, [pc, #-564] @ 476628 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-588] @ 476600 │ │ │ │ + ldr r2, [pc, #-588] @ 47662c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-612] @ 476604 │ │ │ │ + ldr r2, [pc, #-612] @ 476630 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-636] @ 476608 │ │ │ │ + ldr r2, [pc, #-636] @ 476634 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-660] @ 47660c │ │ │ │ + ldr r2, [pc, #-660] @ 476638 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-684] @ 476610 │ │ │ │ + ldr r2, [pc, #-684] @ 47663c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-708] @ 476614 │ │ │ │ + ldr r2, [pc, #-708] @ 476640 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-732] @ 476618 │ │ │ │ + ldr r2, [pc, #-732] @ 476644 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-756] @ 47661c │ │ │ │ + ldr r2, [pc, #-756] @ 476648 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-780] @ 476620 │ │ │ │ + ldr r2, [pc, #-780] @ 47664c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-804] @ 476624 │ │ │ │ + ldr r2, [pc, #-804] @ 476650 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-828] @ 476628 │ │ │ │ + ldr r2, [pc, #-828] @ 476654 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-852] @ 47662c │ │ │ │ + ldr r2, [pc, #-852] @ 476658 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-876] @ 476630 │ │ │ │ + ldr r3, [pc, #-876] @ 47665c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 477ae4 │ │ │ │ + bhi 477b10 │ │ │ │ cmp r1, #2976 @ 0xba0 │ │ │ │ - bcs 47975c │ │ │ │ + bcs 479788 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479488 │ │ │ │ + bhi 4794b4 │ │ │ │ cmp r1, #2912 @ 0xb60 │ │ │ │ - bcs 479480 │ │ │ │ + bcs 4794ac │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479548 │ │ │ │ + bhi 479574 │ │ │ │ cmp r1, #2848 @ 0xb20 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #2848 @ 0xb20 │ │ │ │ - ldr r2, [pc, #-936] @ 476634 │ │ │ │ + ldr r2, [pc, #-936] @ 476660 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r1, r1, #512 @ 0x200 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r3, [pc, #-980] @ 476638 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r3, [pc, #-980] @ 476664 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1008] @ 47663c │ │ │ │ + ldr r2, [pc, #-1008] @ 476668 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bed4 │ │ │ │ - ldr r2, [pc, #-1036] @ 476640 │ │ │ │ + bne 47bf00 │ │ │ │ + ldr r2, [pc, #-1036] @ 47666c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1052] @ 476644 │ │ │ │ + ldr r2, [pc, #-1052] @ 476670 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47bebc │ │ │ │ - ldr r2, [pc, #-1080] @ 476648 │ │ │ │ + bne 47bee8 │ │ │ │ + ldr r2, [pc, #-1080] @ 476674 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1096] @ 47664c │ │ │ │ + ldr r2, [pc, #-1096] @ 476678 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47bea4 │ │ │ │ - ldr r2, [pc, #-1124] @ 476650 │ │ │ │ + bne 47bed0 │ │ │ │ + ldr r2, [pc, #-1124] @ 47667c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1140] @ 476654 │ │ │ │ + ldr r2, [pc, #-1140] @ 476680 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47be8c │ │ │ │ - ldr r2, [pc, #-1168] @ 476658 │ │ │ │ + bne 47beb8 │ │ │ │ + ldr r2, [pc, #-1168] @ 476684 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1184] @ 47665c │ │ │ │ + ldr r2, [pc, #-1184] @ 476688 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47c0a0 │ │ │ │ - ldr r2, [pc, #-1212] @ 476660 │ │ │ │ + bne 47c0cc │ │ │ │ + ldr r2, [pc, #-1212] @ 47668c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1228] @ 476664 │ │ │ │ + ldr r2, [pc, #-1228] @ 476690 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 475004 │ │ │ │ - ldr r2, [pc, #-1240] @ 476668 │ │ │ │ + b 475030 │ │ │ │ + ldr r2, [pc, #-1240] @ 476694 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4703cc │ │ │ │ - ldr r2, [pc, #-1252] @ 47666c │ │ │ │ - ldr r8, [pc, #-1252] @ 476670 │ │ │ │ - ldr r9, [pc, #-1252] @ 476674 │ │ │ │ + b 4703f8 │ │ │ │ + ldr r2, [pc, #-1252] @ 476698 │ │ │ │ + ldr r8, [pc, #-1252] @ 47669c │ │ │ │ + ldr r9, [pc, #-1252] @ 4766a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1296] @ 476678 │ │ │ │ + ldr r2, [pc, #-1296] @ 4766a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ and r3, r9, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1336] @ 47667c │ │ │ │ + ldr r2, [pc, #-1336] @ 4766a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 470f30 │ │ │ │ - ldr r2, [pc, #-1348] @ 476680 │ │ │ │ + b 470f5c │ │ │ │ + ldr r2, [pc, #-1348] @ 4766ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1368] @ 476684 │ │ │ │ + ldr r2, [pc, #-1368] @ 4766b0 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1392] @ 476688 │ │ │ │ + ldr r2, [pc, #-1392] @ 4766b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-1424] @ 47668c │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-1424] @ 4766b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1444] @ 476690 │ │ │ │ + ldr r3, [pc, #-1444] @ 4766bc │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ - bhi 476c50 │ │ │ │ + bhi 476c7c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1476] @ 476694 │ │ │ │ + ldr r2, [pc, #-1476] @ 4766c0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1504] @ 476698 │ │ │ │ + ldr r2, [pc, #-1504] @ 4766c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1528] @ 47669c │ │ │ │ + ldr r2, [pc, #-1528] @ 4766c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1552] @ 4766a0 │ │ │ │ + ldr r2, [pc, #-1552] @ 4766cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1576] @ 4766a4 │ │ │ │ + ldr r2, [pc, #-1576] @ 4766d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1600] @ 4766a8 │ │ │ │ + ldr r2, [pc, #-1600] @ 4766d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1624] @ 4766ac │ │ │ │ + ldr r2, [pc, #-1624] @ 4766d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1648] @ 4766b0 │ │ │ │ + ldr r2, [pc, #-1648] @ 4766dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1672] @ 4766b4 │ │ │ │ + ldr r2, [pc, #-1672] @ 4766e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1696] @ 4766b8 │ │ │ │ + ldr r2, [pc, #-1696] @ 4766e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1720] @ 4766bc │ │ │ │ + ldr r2, [pc, #-1720] @ 4766e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1744] @ 4766c0 │ │ │ │ + ldr r2, [pc, #-1744] @ 4766ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1768] @ 4766c4 │ │ │ │ + ldr r2, [pc, #-1768] @ 4766f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1792] @ 4766c8 │ │ │ │ + ldr r2, [pc, #-1792] @ 4766f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #3440 @ 0xd70 │ │ │ │ - bhi 470238 │ │ │ │ - ldr r3, [pc, #-1824] @ 4766cc │ │ │ │ + bhi 470264 │ │ │ │ + ldr r3, [pc, #-1824] @ 4766f8 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ - ldr r3, [pc, #-1832] @ 4766d0 │ │ │ │ + bls 46ee60 │ │ │ │ + ldr r3, [pc, #-1832] @ 4766fc │ │ │ │ sub r1, r1, #3408 @ 0xd50 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1868] @ 4766d4 │ │ │ │ + ldr r3, [pc, #-1868] @ 476700 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 476ed4 │ │ │ │ + bhi 476f00 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47a110 │ │ │ │ + bls 47a13c │ │ │ │ sub r3, r1, #3312 @ 0xcf0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1892] @ 4766ec │ │ │ │ + ldr r2, [pc, #-1892] @ 476718 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #-1928] @ 4766d8 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #-1928] @ 476704 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ec20 │ │ │ │ - ldr r2, [pc, #-1940] @ 4766dc │ │ │ │ - ldr r8, [pc, #-1940] @ 4766e0 │ │ │ │ + beq 46ec4c │ │ │ │ + ldr r2, [pc, #-1940] @ 476708 │ │ │ │ + ldr r8, [pc, #-1940] @ 47670c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1988] @ 4766e4 │ │ │ │ + ldr r2, [pc, #-1988] @ 476710 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ @@ -1083628,2091 +1083639,2091 @@ │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3344 @ 0xd10 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-2068] @ 4766e8 │ │ │ │ + ldr r2, [pc, #-2068] @ 476714 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #-2080] @ 4766ec │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #-2080] @ 476718 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #-2092] @ 4766f0 │ │ │ │ - ldr r8, [pc, #-2092] @ 4766f4 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #-2092] @ 47671c │ │ │ │ + ldr r8, [pc, #-2092] @ 476720 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2140] @ 4766f8 │ │ │ │ + ldr r2, [pc, #-2140] @ 476724 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2188] @ 4766fc │ │ │ │ + ldr r2, [pc, #-2188] @ 476728 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47bad4 │ │ │ │ - ldr r2, [pc, #-2216] @ 476700 │ │ │ │ + bne 47bb00 │ │ │ │ + ldr r2, [pc, #-2216] @ 47672c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2232] @ 476704 │ │ │ │ + ldr r2, [pc, #-2232] @ 476730 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47babc │ │ │ │ - ldr r2, [pc, #-2260] @ 476708 │ │ │ │ + bne 47bae8 │ │ │ │ + ldr r2, [pc, #-2260] @ 476734 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2276] @ 47670c │ │ │ │ + ldr r2, [pc, #-2276] @ 476738 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47baa4 │ │ │ │ - ldr r2, [pc, #-2304] @ 476710 │ │ │ │ + bne 47bad0 │ │ │ │ + ldr r2, [pc, #-2304] @ 47673c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2320] @ 476714 │ │ │ │ + ldr r2, [pc, #-2320] @ 476740 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47ba8c │ │ │ │ - ldr r2, [pc, #-2348] @ 476718 │ │ │ │ + bne 47bab8 │ │ │ │ + ldr r2, [pc, #-2348] @ 476744 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2364] @ 47671c │ │ │ │ + ldr r2, [pc, #-2364] @ 476748 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47ba74 │ │ │ │ - ldr r2, [pc, #-2392] @ 476720 │ │ │ │ + bne 47baa0 │ │ │ │ + ldr r2, [pc, #-2392] @ 47674c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2408] @ 476724 │ │ │ │ + ldr r2, [pc, #-2408] @ 476750 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47ba5c │ │ │ │ - ldr r2, [pc, #-2436] @ 476728 │ │ │ │ + bne 47ba88 │ │ │ │ + ldr r2, [pc, #-2436] @ 476754 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2452] @ 47672c │ │ │ │ + ldr r2, [pc, #-2452] @ 476758 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47ba44 │ │ │ │ - ldr r2, [pc, #-2480] @ 476730 │ │ │ │ + bne 47ba70 │ │ │ │ + ldr r2, [pc, #-2480] @ 47675c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2496] @ 476734 │ │ │ │ + ldr r2, [pc, #-2496] @ 476760 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 47ba2c │ │ │ │ - ldr r2, [pc, #-2524] @ 476738 │ │ │ │ + bne 47ba58 │ │ │ │ + ldr r2, [pc, #-2524] @ 476764 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2540] @ 47673c │ │ │ │ + ldr r2, [pc, #-2540] @ 476768 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47bc40 │ │ │ │ - ldr r2, [pc, #-2568] @ 476740 │ │ │ │ + bne 47bc6c │ │ │ │ + ldr r2, [pc, #-2568] @ 47676c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2584] @ 476744 │ │ │ │ + ldr r2, [pc, #-2584] @ 476770 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 47bc28 │ │ │ │ - ldr r2, [pc, #-2612] @ 476748 │ │ │ │ + bne 47bc54 │ │ │ │ + ldr r2, [pc, #-2612] @ 476774 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2628] @ 47674c │ │ │ │ + ldr r2, [pc, #-2628] @ 476778 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 47bc10 │ │ │ │ - ldr r2, [pc, #-2656] @ 476750 │ │ │ │ + bne 47bc3c │ │ │ │ + ldr r2, [pc, #-2656] @ 47677c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2672] @ 476754 │ │ │ │ + ldr r2, [pc, #-2672] @ 476780 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 47bbf8 │ │ │ │ - ldr r2, [pc, #-2700] @ 476758 │ │ │ │ + bne 47bc24 │ │ │ │ + ldr r2, [pc, #-2700] @ 476784 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2716] @ 47675c │ │ │ │ + ldr r2, [pc, #-2716] @ 476788 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8192 @ 0x2000 │ │ │ │ - bne 47b80c │ │ │ │ - ldr r2, [pc, #-2744] @ 476760 │ │ │ │ + bne 47b838 │ │ │ │ + ldr r2, [pc, #-2744] @ 47678c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2760] @ 476764 │ │ │ │ + ldr r2, [pc, #-2760] @ 476790 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ - bne 47b7f4 │ │ │ │ - ldr r2, [pc, #-2788] @ 476768 │ │ │ │ + bne 47b820 │ │ │ │ + ldr r2, [pc, #-2788] @ 476794 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2804] @ 47676c │ │ │ │ + ldr r2, [pc, #-2804] @ 476798 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 47b554 │ │ │ │ - ldr r2, [pc, #-2832] @ 476770 │ │ │ │ + bne 47b580 │ │ │ │ + ldr r2, [pc, #-2832] @ 47679c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2848] @ 476774 │ │ │ │ + ldr r2, [pc, #-2848] @ 4767a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32768 @ 0x8000 │ │ │ │ - beq 46eccc │ │ │ │ - b 46ed88 │ │ │ │ - ldr r2, [pc, #-2880] @ 476778 │ │ │ │ + beq 46ecf8 │ │ │ │ + b 46edb4 │ │ │ │ + ldr r2, [pc, #-2880] @ 4767a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2900] @ 47677c │ │ │ │ + ldr r3, [pc, #-2900] @ 4767a8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #15 │ │ │ │ - bhi 477358 │ │ │ │ + bhi 477384 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2932] @ 476780 │ │ │ │ - ldr r8, [pc, #-2932] @ 476784 │ │ │ │ + ldr r2, [pc, #-2932] @ 4767ac │ │ │ │ + ldr r8, [pc, #-2932] @ 4767b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2980] @ 476788 │ │ │ │ + ldr r2, [pc, #-2980] @ 4767b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3028] @ 47678c │ │ │ │ + ldr r2, [pc, #-3028] @ 4767b8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3056] @ 476790 │ │ │ │ + ldr r2, [pc, #-3056] @ 4767bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3080] @ 476794 │ │ │ │ + ldr r3, [pc, #-3080] @ 4767c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4783b0 │ │ │ │ + bls 4783dc │ │ │ │ sub r3, r1, #5376 @ 0x1500 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3112] @ 476798 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3112] @ 4767c4 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 46ecac │ │ │ │ + bne 46ecd8 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 47cac4 │ │ │ │ - ldr r2, [pc, #-3132] @ 47679c │ │ │ │ + bne 47caf0 │ │ │ │ + ldr r2, [pc, #-3132] @ 4767c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3152] @ 4767a0 │ │ │ │ + ldr r3, [pc, #-3152] @ 4767cc │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #1 │ │ │ │ cmp r2, #30 │ │ │ │ - bhi 47740c │ │ │ │ + bhi 477438 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3184] @ 4767a4 │ │ │ │ + ldr r2, [pc, #-3184] @ 4767d0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3212] @ 4767a8 │ │ │ │ + ldr r2, [pc, #-3212] @ 4767d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3236] @ 4767ac │ │ │ │ + ldr r2, [pc, #-3236] @ 4767d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3260] @ 4767b0 │ │ │ │ + ldr r2, [pc, #-3260] @ 4767dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3284] @ 4767b4 │ │ │ │ + ldr r2, [pc, #-3284] @ 4767e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3308] @ 4767b8 │ │ │ │ + ldr r2, [pc, #-3308] @ 4767e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3332] @ 4767bc │ │ │ │ + ldr r2, [pc, #-3332] @ 4767e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3356] @ 4767c0 │ │ │ │ + ldr r2, [pc, #-3356] @ 4767ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3380] @ 4767c4 │ │ │ │ + ldr r2, [pc, #-3380] @ 4767f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3404] @ 4767c8 │ │ │ │ + ldr r2, [pc, #-3404] @ 4767f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3428] @ 4767cc │ │ │ │ + ldr r2, [pc, #-3428] @ 4767f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3452] @ 4767d0 │ │ │ │ + ldr r2, [pc, #-3452] @ 4767fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3476] @ 4767d4 │ │ │ │ + ldr r2, [pc, #-3476] @ 476800 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3500] @ 4767d8 │ │ │ │ + ldr r2, [pc, #-3500] @ 476804 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3524] @ 4767dc │ │ │ │ + ldr r2, [pc, #-3524] @ 476808 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3548] @ 4767e0 │ │ │ │ + ldr r2, [pc, #-3548] @ 47680c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3572] @ 4767e4 │ │ │ │ + ldr r2, [pc, #-3572] @ 476810 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3596] @ 4767e8 │ │ │ │ + ldr r2, [pc, #-3596] @ 476814 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3620] @ 4767ec │ │ │ │ + ldr r2, [pc, #-3620] @ 476818 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3644] @ 4767f0 │ │ │ │ + ldr r3, [pc, #-3644] @ 47681c │ │ │ │ cmp r1, r3 │ │ │ │ - beq 46fc00 │ │ │ │ - bhi 4785f4 │ │ │ │ + beq 46fc2c │ │ │ │ + bhi 478620 │ │ │ │ cmp r1, #9088 @ 0x2380 │ │ │ │ - bhi 46fbbc │ │ │ │ + bhi 46fbe8 │ │ │ │ sub r3, r3, #37 @ 0x25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #-3684] @ 4767f4 │ │ │ │ + ldr r2, [pc, #-3684] @ 476820 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46eb44 │ │ │ │ + bne 46eb70 │ │ │ │ cmp r1, #9088 @ 0x2380 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-3712] @ 4767f8 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-3712] @ 476824 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3732] @ 4767fc │ │ │ │ + ldr r2, [pc, #-3732] @ 476828 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3764] @ 476800 │ │ │ │ + ldr r3, [pc, #-3764] @ 47682c │ │ │ │ sub r1, r1, #872 @ 0x368 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #136 @ 0x88 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3796] @ 476804 │ │ │ │ + ldr r2, [pc, #-3796] @ 476830 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3816] @ 476808 │ │ │ │ + ldr r2, [pc, #-3816] @ 476834 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3844] @ 47680c │ │ │ │ + ldr r2, [pc, #-3844] @ 476838 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3864] @ 476810 │ │ │ │ + ldr r2, [pc, #-3864] @ 47683c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #4928 @ 0x1340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3916] @ 476814 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3916] @ 476840 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ecac │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ecd8 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #4000 @ 0xfa0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r3 │ │ │ │ - ldr r1, [pc, #-3964] @ 476818 │ │ │ │ + ldr r1, [pc, #-3964] @ 476844 │ │ │ │ tst r2, r1 │ │ │ │ - bne 4701fc │ │ │ │ + bne 470228 │ │ │ │ cmp r3, #4 │ │ │ │ - bne 47b8b8 │ │ │ │ - ldr r2, [pc, #-3980] @ 47681c │ │ │ │ + bne 47b8e4 │ │ │ │ + ldr r2, [pc, #-3980] @ 476848 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b89c │ │ │ │ - ldr r2, [pc, #-4008] @ 476820 │ │ │ │ + bne 47b8c8 │ │ │ │ + ldr r2, [pc, #-4008] @ 47684c │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-4032] @ 476824 │ │ │ │ + ldr r3, [pc, #-4032] @ 476850 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4786a4 │ │ │ │ + bhi 4786d0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479658 │ │ │ │ + bhi 479684 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479630 │ │ │ │ + bhi 47965c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ - bhi 479610 │ │ │ │ + bhi 47963c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #4060] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #4060] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #4044] @ 478808 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #4044] @ 478834 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4786d8 │ │ │ │ + bhi 478704 │ │ │ │ cmp r1, #15808 @ 0x3dc0 │ │ │ │ - bcs 4796f0 │ │ │ │ + bcs 47971c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4796c4 │ │ │ │ + bhi 4796f0 │ │ │ │ cmp r1, #15744 @ 0x3d80 │ │ │ │ - bcs 4796a4 │ │ │ │ + bcs 4796d0 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3976] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3976] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3964] @ 47880c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3964] @ 478838 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4787d0 │ │ │ │ + bhi 4787fc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479ea8 │ │ │ │ + bhi 479ed4 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479e80 │ │ │ │ + bhi 479eac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ - bhi 479e60 │ │ │ │ + bhi 479e8c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3888] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3888] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3880] @ 478810 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3880] @ 47883c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478668 │ │ │ │ + bhi 478694 │ │ │ │ cmp r1, #14848 @ 0x3a00 │ │ │ │ - bcs 4797f4 │ │ │ │ + bcs 479820 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479934 │ │ │ │ + bhi 479960 │ │ │ │ cmp r1, #14784 @ 0x39c0 │ │ │ │ - bcs 479914 │ │ │ │ + bcs 479940 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3804] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3804] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3800] @ 478814 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3800] @ 478840 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478768 │ │ │ │ + bhi 478794 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479f40 │ │ │ │ + bhi 479f6c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479f18 │ │ │ │ + bhi 479f44 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ - bhi 479ef8 │ │ │ │ + bhi 479f24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3716] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3716] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3716] @ 478818 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3716] @ 478844 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478abc │ │ │ │ + bhi 478ae8 │ │ │ │ cmp r1, #13888 @ 0x3640 │ │ │ │ - bcs 479ff4 │ │ │ │ + bcs 47a020 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479fc8 │ │ │ │ + bhi 479ff4 │ │ │ │ cmp r1, #13824 @ 0x3600 │ │ │ │ - bcs 479fa8 │ │ │ │ + bcs 479fd4 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3632] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3632] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3636] @ 47881c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3636] @ 478848 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47879c │ │ │ │ + bhi 4787c8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4794f8 │ │ │ │ + bhi 479524 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4794d0 │ │ │ │ + bhi 4794fc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ - bhi 4794b0 │ │ │ │ + bhi 4794dc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3544] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3544] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3552] @ 478820 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3552] @ 47884c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478dd4 │ │ │ │ + bhi 478e00 │ │ │ │ cmp r1, #3776 @ 0xec0 │ │ │ │ - bcs 478d30 │ │ │ │ + bcs 478d5c │ │ │ │ sub r3, r1, #3744 @ 0xea0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3984] @ 478a00 │ │ │ │ + ldr r2, [pc, #3984] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #3976] @ 478a04 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #3976] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #3968] @ 478a08 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #3968] @ 478a34 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46e990 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3468] @ 478824 │ │ │ │ + bne 46e9bc │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3468] @ 478850 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47b8dc │ │ │ │ + bhi 47b908 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47b8c4 │ │ │ │ + bls 47b8f0 │ │ │ │ sub r3, r1, #8384 @ 0x20c0 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #3440] @ 478828 │ │ │ │ + ldr r2, [pc, #3440] @ 478854 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ - ldr r3, [pc, #3420] @ 47882c │ │ │ │ + bne 46ea58 │ │ │ │ + ldr r3, [pc, #3420] @ 478858 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 477b4c │ │ │ │ + beq 477b78 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 46f314 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #3396] @ 478830 │ │ │ │ + beq 46f340 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #3396] @ 47885c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 478bec │ │ │ │ + bhi 478c18 │ │ │ │ cmp r1, #3040 @ 0xbe0 │ │ │ │ - bcs 479bb8 │ │ │ │ + bcs 479be4 │ │ │ │ sub r3, r1, #3008 @ 0xbc0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3992] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3992] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #8320 @ 0x2080 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #3320] @ 478828 │ │ │ │ + ldr r2, [pc, #3320] @ 478854 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ - ldr r3, [pc, #3308] @ 478834 │ │ │ │ + bne 46ea58 │ │ │ │ + ldr r3, [pc, #3308] @ 478860 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee28 │ │ │ │ - ldr r2, [pc, #3300] @ 478838 │ │ │ │ + bne 46ee54 │ │ │ │ + ldr r2, [pc, #3300] @ 478864 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3280] @ 47883c │ │ │ │ + ldr r2, [pc, #3280] @ 478868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #8448 @ 0x2100 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #3220] @ 478828 │ │ │ │ + ldr r2, [pc, #3220] @ 478854 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46ea2c │ │ │ │ - ldr r3, [pc, #3220] @ 478840 │ │ │ │ + bne 46ea58 │ │ │ │ + ldr r3, [pc, #3220] @ 47886c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee28 │ │ │ │ - b 477b4c │ │ │ │ + bne 46ee54 │ │ │ │ + b 477b78 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - bhi 47a1f8 │ │ │ │ + bhi 47a224 │ │ │ │ cmp r1, #272 @ 0x110 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #272 @ 0x110 │ │ │ │ - ldr r2, [pc, #3188] @ 478844 │ │ │ │ + ldr r2, [pc, #3188] @ 478870 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46eb44 │ │ │ │ + bne 46eb70 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - beq 46f314 │ │ │ │ + beq 46f340 │ │ │ │ cmp r1, #292 @ 0x124 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #3152] @ 478848 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #3152] @ 478874 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47c258 │ │ │ │ + beq 47c284 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47c5bc │ │ │ │ + beq 47c5e8 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47c5a0 │ │ │ │ - ldr r2, [pc, #3104] @ 47884c │ │ │ │ + beq 47c5cc │ │ │ │ + ldr r2, [pc, #3104] @ 478878 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 475380 │ │ │ │ + bhi 4753ac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #4160 @ 0x1040 │ │ │ │ - bhi 479460 │ │ │ │ + bhi 47948c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2960] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2960] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #3016] @ 478850 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #3016] @ 47887c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2988] @ 478854 │ │ │ │ + ldr r3, [pc, #2988] @ 478880 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479be0 │ │ │ │ + bhi 479c0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ - bhi 479bc0 │ │ │ │ + bhi 479bec │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2864] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2864] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2928] @ 478858 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2928] @ 478884 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479590 │ │ │ │ + bhi 4795bc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ - bhi 479570 │ │ │ │ + bhi 47959c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2800] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2800] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2868] @ 47885c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2868] @ 478888 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479c70 │ │ │ │ + bhi 479c9c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ - bhi 479c50 │ │ │ │ + bhi 479c7c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2736] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2736] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #4864 @ 0x1300 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2784] @ 478860 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2784] @ 47888c │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 46ec28 │ │ │ │ + bne 46ec54 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 479430 │ │ │ │ - ldr r2, [pc, #2764] @ 478864 │ │ │ │ + beq 47945c │ │ │ │ + ldr r2, [pc, #2764] @ 478890 │ │ │ │ cmp r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ - beq 472304 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2748] @ 478868 │ │ │ │ + beq 472330 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2748] @ 478894 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479e34 │ │ │ │ + bhi 479e60 │ │ │ │ cmp r1, #14656 @ 0x3940 │ │ │ │ - bcs 479e14 │ │ │ │ + bcs 479e40 │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2604] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2604] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2688] @ 47886c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2688] @ 478898 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479880 │ │ │ │ + bhi 4798ac │ │ │ │ cmp r1, #13696 @ 0x3580 │ │ │ │ - bcs 479860 │ │ │ │ + bcs 47988c │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2540] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2540] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2628] @ 478870 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2628] @ 47889c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479b8c │ │ │ │ + bhi 479bb8 │ │ │ │ cmp r1, #15616 @ 0x3d00 │ │ │ │ - bcs 479b6c │ │ │ │ + bcs 479b98 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2476] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2476] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2568] @ 478874 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2568] @ 4788a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4795c0 │ │ │ │ + bhi 4795ec │ │ │ │ cmp r1, #2752 @ 0xac0 │ │ │ │ - bcs 4795b8 │ │ │ │ + bcs 4795e4 │ │ │ │ sub r3, r1, #2720 @ 0xaa0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3096] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3096] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #2512] @ 478878 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #2512] @ 4788a4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a974 │ │ │ │ + bhi 47a9a0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a4f0 │ │ │ │ + bhi 47a51c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a4c8 │ │ │ │ + bhi 47a4f4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #4416 @ 0x1140 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2340] @ 478804 │ │ │ │ + ldr r2, [pc, #2340] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #2436] @ 47887c │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #2436] @ 4788a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2416] @ 478880 │ │ │ │ + ldr r2, [pc, #2416] @ 4788ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2396] @ 478884 │ │ │ │ + ldr r2, [pc, #2396] @ 4788b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47b584 │ │ │ │ - ldr r2, [pc, #2368] @ 478888 │ │ │ │ + bne 47b5b0 │ │ │ │ + ldr r2, [pc, #2368] @ 4788b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2352] @ 47888c │ │ │ │ + ldr r2, [pc, #2352] @ 4788b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2332] @ 478890 │ │ │ │ - ldr r2, [pc, #2332] @ 478894 │ │ │ │ + ldr r3, [pc, #2332] @ 4788bc │ │ │ │ + ldr r2, [pc, #2332] @ 4788c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2312] @ 478898 │ │ │ │ + ldr r2, [pc, #2312] @ 4788c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #2288] @ 47889c │ │ │ │ + ldr r3, [pc, #2288] @ 4788c8 │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 477fc8 │ │ │ │ + bhi 477ff4 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2256] @ 4788a0 │ │ │ │ + ldr r2, [pc, #2256] @ 4788cc │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2236] @ 4788a4 │ │ │ │ + ldr r2, [pc, #2236] @ 4788d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2216] @ 4788a8 │ │ │ │ + ldr r2, [pc, #2216] @ 4788d4 │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d7f8 │ │ │ │ + bhi 47d824 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2180] @ 4788ac │ │ │ │ + ldr r2, [pc, #2180] @ 4788d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2164] @ 4788b0 │ │ │ │ + ldr r2, [pc, #2164] @ 4788dc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 470f2c │ │ │ │ - ldr r2, [pc, #2156] @ 4788b4 │ │ │ │ + b 470f58 │ │ │ │ + ldr r2, [pc, #2156] @ 4788e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2136] @ 4788b8 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2136] @ 4788e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2116] @ 4788bc │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2116] @ 4788e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2096] @ 4788c0 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2096] @ 4788ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2076] @ 4788c4 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2076] @ 4788f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2056] @ 4788c8 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2056] @ 4788f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #2036] @ 4788cc │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #2036] @ 4788f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #2016] @ 4788d0 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #2016] @ 4788fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1996] @ 4788d4 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1996] @ 478900 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1976] @ 4788d8 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1976] @ 478904 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1956] @ 4788dc │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1956] @ 478908 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1936] @ 4788e0 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1936] @ 47890c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1916] @ 4788e4 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1916] @ 478910 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1896] @ 4788e8 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1896] @ 478914 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1876] @ 4788ec │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1876] @ 478918 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1856] @ 4788f0 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1856] @ 47891c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1836] @ 4788f4 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1836] @ 478920 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1816] @ 4788f8 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1816] @ 478924 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1796] @ 4788fc │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1796] @ 478928 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1776] @ 478900 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1776] @ 47892c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1756] @ 478904 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1756] @ 478930 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1736] @ 478908 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1736] @ 478934 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1716] @ 47890c │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1716] @ 478938 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1696] @ 478910 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1696] @ 47893c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477fe0 │ │ │ │ - ldr r2, [pc, #1676] @ 478914 │ │ │ │ + b 47800c │ │ │ │ + ldr r2, [pc, #1676] @ 478940 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 478f90 │ │ │ │ + bhi 478fbc │ │ │ │ cmp r1, #13184 @ 0x3380 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #13184 @ 0x3380 │ │ │ │ - ldr r0, [pc, #1916] @ 478a1c │ │ │ │ + ldr r0, [pc, #1916] @ 478a48 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r3 │ │ │ │ - beq 47c9b4 │ │ │ │ - ldr r2, [pc, #1632] @ 478918 │ │ │ │ + beq 47c9e0 │ │ │ │ + ldr r2, [pc, #1632] @ 478944 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1612] @ 47891c │ │ │ │ + ldr r2, [pc, #1612] @ 478948 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3920 @ 0xf50 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #1576] @ 478920 │ │ │ │ + ldr r2, [pc, #1576] @ 47894c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46f314 │ │ │ │ - ldr r3, [pc, #1552] @ 478924 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46f340 │ │ │ │ + ldr r3, [pc, #1552] @ 478950 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a9c0 │ │ │ │ + bhi 47a9ec │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a99c │ │ │ │ + bhi 47a9c8 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 46f564 │ │ │ │ + bhi 46f590 │ │ │ │ sub r3, r3, #21 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #6208 @ 0x1840 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #1500] @ 478928 │ │ │ │ + ldr r1, [pc, #1500] @ 478954 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ ands r1, r1, r2, lsl r3 │ │ │ │ lsl r2, r2, r3 │ │ │ │ - bne 46f58c │ │ │ │ + bne 46f5b8 │ │ │ │ tst r2, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r2, r1, #3376 @ 0xd30 │ │ │ │ sub r2, r2, #12 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r2 │ │ │ │ - ldr r1, [pc, #1628] @ 4789e8 │ │ │ │ + ldr r1, [pc, #1628] @ 478a14 │ │ │ │ and r1, r1, r2 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4791b0 │ │ │ │ - ldr r3, [pc, #1424] @ 47892c │ │ │ │ + bne 4791dc │ │ │ │ + ldr r3, [pc, #1424] @ 478958 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4772ec │ │ │ │ + bne 477318 │ │ │ │ tst r2, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 476e68 │ │ │ │ + beq 46ee60 │ │ │ │ + b 476e94 │ │ │ │ cmp r1, #5376 @ 0x1500 │ │ │ │ - bcc 46ee34 │ │ │ │ - ldr r3, [pc, #1392] @ 478930 │ │ │ │ + bcc 46ee60 │ │ │ │ + ldr r3, [pc, #1392] @ 47895c │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #16 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1360] @ 478934 │ │ │ │ + ldr r2, [pc, #1360] @ 478960 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b444 │ │ │ │ - ldr r2, [pc, #1332] @ 478938 │ │ │ │ + bne 47b470 │ │ │ │ + ldr r2, [pc, #1332] @ 478964 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1316] @ 47893c │ │ │ │ + ldr r2, [pc, #1316] @ 478968 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 47b42c │ │ │ │ - ldr r2, [pc, #1288] @ 478940 │ │ │ │ + bne 47b458 │ │ │ │ + ldr r2, [pc, #1288] @ 47896c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1272] @ 478944 │ │ │ │ + ldr r2, [pc, #1272] @ 478970 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47b414 │ │ │ │ - ldr r2, [pc, #1244] @ 478948 │ │ │ │ + bne 47b440 │ │ │ │ + ldr r2, [pc, #1244] @ 478974 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1228] @ 47894c │ │ │ │ + ldr r2, [pc, #1228] @ 478978 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 47b3fc │ │ │ │ - ldr r2, [pc, #1200] @ 478950 │ │ │ │ + bne 47b428 │ │ │ │ + ldr r2, [pc, #1200] @ 47897c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1184] @ 478954 │ │ │ │ + ldr r2, [pc, #1184] @ 478980 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b474 │ │ │ │ - ldr r2, [pc, #1156] @ 478958 │ │ │ │ + bne 47b4a0 │ │ │ │ + ldr r2, [pc, #1156] @ 478984 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1140] @ 47895c │ │ │ │ + ldr r2, [pc, #1140] @ 478988 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 47b45c │ │ │ │ - ldr r2, [pc, #1112] @ 478960 │ │ │ │ + bne 47b488 │ │ │ │ + ldr r2, [pc, #1112] @ 47898c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1096] @ 478964 │ │ │ │ + ldr r2, [pc, #1096] @ 478990 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47b48c │ │ │ │ - ldr r2, [pc, #1068] @ 478968 │ │ │ │ + bne 47b4b8 │ │ │ │ + ldr r2, [pc, #1068] @ 478994 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1052] @ 47896c │ │ │ │ + ldr r2, [pc, #1052] @ 478998 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 470c2c │ │ │ │ + b 470c58 │ │ │ │ sub r3, r1, #13248 @ 0x33c0 │ │ │ │ - ldr r2, [pc, #1212] @ 478a1c │ │ │ │ + ldr r2, [pc, #1212] @ 478a48 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4793c4 │ │ │ │ - ldr r3, [pc, #1016] @ 478970 │ │ │ │ + bne 4793f0 │ │ │ │ + ldr r3, [pc, #1016] @ 47899c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #1008] @ 478974 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #1008] @ 4789a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #988] @ 478978 │ │ │ │ + ldr r2, [pc, #988] @ 4789a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #808 @ 0x328 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #808 @ 0x328 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ add r2, r2, #272 @ 0x110 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46eb44 │ │ │ │ - ldr r2, [pc, #912] @ 47897c │ │ │ │ + bne 46eb70 │ │ │ │ + ldr r2, [pc, #912] @ 4789a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46ea2c │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #900] @ 478980 │ │ │ │ + bne 46ea58 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #900] @ 4789ac │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4701fc │ │ │ │ + beq 470228 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #16 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #484] @ 478804 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #484] @ 478830 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #848] @ 478984 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #848] @ 4789b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479960 │ │ │ │ + bhi 47998c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47cb4c │ │ │ │ + bls 47cb78 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #432] @ 478804 │ │ │ │ + ldr r2, [pc, #432] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #792] @ 478988 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #792] @ 4789b4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47967c │ │ │ │ + bhi 4796a8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #372] @ 478804 │ │ │ │ + ldr r2, [pc, #372] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #736] @ 47898c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #736] @ 4789b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479710 │ │ │ │ + bhi 47973c │ │ │ │ cmp r1, #16320 @ 0x3fc0 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #16320 @ 0x3fc0 │ │ │ │ - ldr r2, [pc, #320] @ 478804 │ │ │ │ + ldr r2, [pc, #320] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #688] @ 478990 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #688] @ 4789bc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479ab0 │ │ │ │ + bhi 479adc │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #260] @ 478804 │ │ │ │ + ldr r2, [pc, #260] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #632] @ 478994 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #632] @ 4789c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479f64 │ │ │ │ + bhi 479f90 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #8000 @ 0x1f40 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #664] @ 4789e4 │ │ │ │ + ldr r2, [pc, #664] @ 478a10 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 471098 │ │ │ │ - ldr r2, [pc, #652] @ 4789e8 │ │ │ │ + bne 4710c4 │ │ │ │ + ldr r2, [pc, #652] @ 478a14 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ef64 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #552] @ 478998 │ │ │ │ + bne 46ef90 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #552] @ 4789c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47951c │ │ │ │ + bhi 479548 │ │ │ │ cmp r1, #13440 @ 0x3480 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ - ldr r2, [pc, #124] @ 478804 │ │ │ │ + ldr r2, [pc, #124] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #504] @ 47899c │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #504] @ 4789c8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 479ecc │ │ │ │ + bhi 479ef8 │ │ │ │ cmp r1, #15360 @ 0x3c00 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ - ldr r2, [pc, #72] @ 478804 │ │ │ │ + ldr r2, [pc, #72] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r3, [pc, #456] @ 4789a0 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r3, [pc, #456] @ 4789cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a014 │ │ │ │ + bhi 47a040 │ │ │ │ cmp r1, #14400 @ 0x3840 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ - ldr r2, [pc, #20] @ 478804 │ │ │ │ + ldr r2, [pc, #20] @ 478830 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrsbeq r9, [ip], #28 │ │ │ │ - sbcseq r6, ip, r4, asr pc │ │ │ │ + ldrsbeq r9, [ip], #16 │ │ │ │ + sbcseq r6, ip, r8, asr #30 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq lr, sl, r0, lsl #20 │ │ │ │ - ldrsbeq lr, [sl], #152 @ 0x98 │ │ │ │ - sbcseq sl, r9, r8, ror #16 │ │ │ │ + ldrsheq lr, [sl], #148 @ 0x94 │ │ │ │ + sbcseq lr, sl, ip, asr #19 │ │ │ │ + sbcseq sl, r9, ip, asr r8 │ │ │ │ andeq r3, r0, ip, ror r7 │ │ │ │ andeq r3, r0, ip, lsr fp │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - sbcseq r7, ip, r8, ror #13 │ │ │ │ + ldrsbeq r7, [ip], #108 @ 0x6c │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r3, r0, ip, lsl sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000011bc │ │ │ │ - sbcseq r7, ip, r4, lsl r3 │ │ │ │ - ldrheq r6, [ip], #176 @ 0xb0 │ │ │ │ - ldrsheq r7, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r7, ip, r4, ror #5 │ │ │ │ - sbcseq r6, ip, ip, lsr fp │ │ │ │ + sbcseq r7, ip, r8, lsl #6 │ │ │ │ + sbcseq r6, ip, r4, lsr #23 │ │ │ │ + sbcseq r7, ip, r8, ror #5 │ │ │ │ + ldrsbeq r7, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r6, ip, r0, lsr fp │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - sbcseq r6, ip, r8, asr #22 │ │ │ │ - ldrheq r7, [ip], #32 │ │ │ │ - smlaltbeq r7, r0, r0, r9 │ │ │ │ - sbcseq sl, r9, r0, lsr #10 │ │ │ │ - sbcseq r7, ip, r4, ror #5 │ │ │ │ - cmpeq r0, ip, ror r9 │ │ │ │ - ldrsbeq r7, [ip], #24 │ │ │ │ - sbcseq r7, ip, ip, lsr #5 │ │ │ │ - sbcseq r7, ip, r8, lsr #3 │ │ │ │ - sbcseq r7, ip, r0, lsl #3 │ │ │ │ - sbcseq r7, ip, ip, asr r1 │ │ │ │ - sbcseq r7, ip, r8, lsr r1 │ │ │ │ - sbcseq r7, ip, r4, lsl r1 │ │ │ │ - ldrsheq r7, [ip], #0 │ │ │ │ - sbcseq lr, sl, ip, lsl #16 │ │ │ │ - sbcseq lr, sl, r0, lsl #13 │ │ │ │ - sbcseq lr, sl, r4, lsr #12 │ │ │ │ - sbcseq r7, ip, ip, lsl #3 │ │ │ │ - sbcseq lr, sl, ip, lsl #12 │ │ │ │ - ldrsbeq lr, [sl], #88 @ 0x58 │ │ │ │ - sbcseq r6, ip, r4, lsr #16 │ │ │ │ - ldrsheq r6, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r6, ip, ip, lsr fp │ │ │ │ + sbcseq r7, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x0140799c │ │ │ │ + sbcseq sl, r9, r4, lsl r5 │ │ │ │ + ldrsbeq r7, [ip], #40 @ 0x28 │ │ │ │ + cmpeq r0, r8, ror r9 │ │ │ │ + sbcseq r7, ip, ip, asr #3 │ │ │ │ + sbcseq r7, ip, r0, lsr #5 │ │ │ │ + smullseq r7, ip, ip, r1 │ │ │ │ + sbcseq r7, ip, r4, ror r1 │ │ │ │ + sbcseq r7, ip, r0, asr r1 │ │ │ │ sbcseq r7, ip, ip, lsr #2 │ │ │ │ sbcseq r7, ip, r8, lsl #2 │ │ │ │ - ldrsbeq r6, [ip], #120 @ 0x78 │ │ │ │ - ldrsbeq lr, [sl], #100 @ 0x64 │ │ │ │ - sbcseq r7, ip, r4, lsr #1 │ │ │ │ - sbcseq r7, ip, ip, ror r0 │ │ │ │ - sbcseq r7, ip, r8, asr r0 │ │ │ │ - sbcseq lr, sl, ip, lsl r6 │ │ │ │ - sbcseq r7, ip, r8, lsl r0 │ │ │ │ - sbcseq r6, ip, ip, ror #31 │ │ │ │ + sbcseq r7, ip, r4, ror #1 │ │ │ │ + sbcseq lr, sl, r0, lsl #16 │ │ │ │ + sbcseq lr, sl, r4, ror r6 │ │ │ │ + sbcseq lr, sl, r8, lsl r6 │ │ │ │ + sbcseq r7, ip, r0, lsl #3 │ │ │ │ + sbcseq lr, sl, r0, lsl #12 │ │ │ │ + sbcseq lr, sl, ip, asr #11 │ │ │ │ + sbcseq r6, ip, r8, lsl r8 │ │ │ │ + sbcseq r6, ip, r8, ror #15 │ │ │ │ + sbcseq r7, ip, r0, lsr #2 │ │ │ │ + ldrsheq r7, [ip], #12 │ │ │ │ + sbcseq r6, ip, ip, asr #15 │ │ │ │ + sbcseq lr, sl, r8, asr #13 │ │ │ │ + smullseq r7, ip, r8, r0 │ │ │ │ + sbcseq r7, ip, r0, ror r0 │ │ │ │ + sbcseq r7, ip, ip, asr #32 │ │ │ │ + sbcseq lr, sl, r0, lsl r6 │ │ │ │ + sbcseq r7, ip, ip │ │ │ │ + sbcseq r6, ip, r0, ror #31 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - smullseq r8, ip, r8, sl │ │ │ │ - ldrsheq r6, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r8, ip, ip, lsl #21 │ │ │ │ + sbcseq r6, ip, r4, ror #15 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andseq r1, r1, r0, lsl r1 │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ - smlalbteq r7, r0, r8, r5 │ │ │ │ - sbcseq r7, ip, r8, asr #16 │ │ │ │ - sbcseq lr, sl, r8, ror r2 │ │ │ │ - sbcseq r7, ip, r4, lsr #16 │ │ │ │ - sbcseq lr, sl, r4, asr #4 │ │ │ │ - sbcseq r7, ip, r0, lsl #16 │ │ │ │ - sbcseq lr, sl, r0, lsl r2 │ │ │ │ - ldrsbeq r7, [ip], #124 @ 0x7c │ │ │ │ - ldrsbeq lr, [sl], #28 │ │ │ │ - ldrheq r7, [ip], #120 @ 0x78 │ │ │ │ - sbcseq lr, sl, r8, lsr #3 │ │ │ │ - smullseq r7, ip, r4, r7 │ │ │ │ - sbcseq lr, sl, r4, ror r1 │ │ │ │ - sbcseq r7, ip, r0, ror r7 │ │ │ │ - sbcseq lr, sl, r0, asr #2 │ │ │ │ - sbcseq r7, ip, r0, asr r7 │ │ │ │ + smlalbteq r7, r0, r4, r5 │ │ │ │ + sbcseq r7, ip, ip, lsr r8 │ │ │ │ + sbcseq lr, sl, ip, ror #4 │ │ │ │ + sbcseq r7, ip, r8, lsl r8 │ │ │ │ + sbcseq lr, sl, r8, lsr r2 │ │ │ │ + ldrsheq r7, [ip], #116 @ 0x74 │ │ │ │ + sbcseq lr, sl, r4, lsl #4 │ │ │ │ + ldrsbeq r7, [ip], #112 @ 0x70 │ │ │ │ + ldrsbeq lr, [sl], #16 │ │ │ │ + sbcseq r7, ip, ip, lsr #15 │ │ │ │ + smullseq lr, sl, ip, r1 │ │ │ │ + sbcseq r7, ip, r8, lsl #15 │ │ │ │ + sbcseq lr, sl, r8, ror #2 │ │ │ │ + sbcseq r7, ip, r4, ror #14 │ │ │ │ + sbcseq lr, sl, r4, lsr r1 │ │ │ │ + sbcseq r7, ip, r4, asr #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - sbcseq r8, ip, r0, lsl #17 │ │ │ │ - sbcseq r6, ip, r4, lsr #10 │ │ │ │ + sbcseq r8, ip, r4, ror r8 │ │ │ │ + sbcseq r6, ip, r8, lsl r5 │ │ │ │ tstne r0, r0 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ andeq r2, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ muleq r0, r8, pc @ │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r3, r0, ip, lsl ip │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ andeq r3, r0, ip, ror r6 │ │ │ │ - sbcseq r0, pc, ip, lsr #28 │ │ │ │ + sbcseq r0, pc, r0, lsr #28 │ │ │ │ andeq r1, r0, ip, lsl sl │ │ │ │ - sbcseq r7, ip, ip, lsl #28 │ │ │ │ - sbcseq sp, sl, r4, lsl fp │ │ │ │ - sbcseq r7, ip, r8, ror #27 │ │ │ │ - sbcseq sp, sl, r0, ror #21 │ │ │ │ - sbcseq r7, ip, r4, asr #27 │ │ │ │ - sbcseq sp, sl, ip, lsr #21 │ │ │ │ - sbcseq r7, ip, r0, lsr #27 │ │ │ │ + sbcseq r7, ip, r0, lsl #28 │ │ │ │ + sbcseq sp, sl, r8, lsl #22 │ │ │ │ + ldrsbeq r7, [ip], #220 @ 0xdc │ │ │ │ + ldrsbeq sp, [sl], #164 @ 0xa4 │ │ │ │ + ldrheq r7, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq sp, sl, r0, lsr #21 │ │ │ │ + smullseq r7, ip, r4, sp │ │ │ │ andeq r0, r0, r8, lsl ip │ │ │ │ - sbcseq r5, ip, r8, asr #12 │ │ │ │ - sbcseq r5, ip, ip, lsl r6 │ │ │ │ + sbcseq r5, ip, ip, lsr r6 │ │ │ │ + sbcseq r5, ip, r0, lsl r6 │ │ │ │ tstne r0, r0, lsl r1 │ │ │ │ - sbcseq sp, sl, r8, asr #18 │ │ │ │ - smlaltteq r6, r0, sl, ip │ │ │ │ + sbcseq sp, sl, ip, lsr r9 │ │ │ │ + smlaltteq r6, r0, r6, ip │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - smlalbbeq r6, r0, ip, fp │ │ │ │ - ldrheq r5, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r5, ip, ip, asr ip │ │ │ │ - sbcseq r5, ip, ip, ror #16 │ │ │ │ - sbcseq r5, ip, r4, lsr #24 │ │ │ │ + smlalbbeq r6, r0, r8, fp │ │ │ │ + sbcseq r5, ip, r8, lsr #17 │ │ │ │ + sbcseq r5, ip, r0, asr ip │ │ │ │ + sbcseq r5, ip, r0, ror #16 │ │ │ │ + sbcseq r5, ip, r8, lsl ip │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ - sbcseq sp, sl, ip, asr #12 │ │ │ │ - sbcseq r5, ip, r4, lsl #23 │ │ │ │ - sbcseq sp, sl, ip, lsr #12 │ │ │ │ + sbcseq sp, sl, r0, asr #12 │ │ │ │ + sbcseq r5, ip, r8, ror fp │ │ │ │ + sbcseq sp, sl, r0, lsr #12 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - smullseq r7, ip, r4, sp │ │ │ │ - ldrsheq r5, [ip], #172 @ 0xac │ │ │ │ - sbcseq r7, ip, r8, ror sp │ │ │ │ - sbcseq r7, ip, ip, asr sp │ │ │ │ - sbcseq r7, ip, ip, lsr sp │ │ │ │ - sbcseq r7, ip, r0, lsr #26 │ │ │ │ - sbcseq r7, ip, r0, lsl #26 │ │ │ │ - sbcseq r7, ip, r4, ror #25 │ │ │ │ - sbcseq r7, ip, r4, asr #25 │ │ │ │ - sbcseq r5, ip, r4, lsl #19 │ │ │ │ - sbcseq r5, ip, r0, ror #18 │ │ │ │ - sbcseq sp, sl, ip, ror r7 │ │ │ │ + sbcseq r7, ip, r8, lsl #27 │ │ │ │ + ldrsheq r5, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r7, ip, ip, ror #26 │ │ │ │ + sbcseq r7, ip, r0, asr sp │ │ │ │ + sbcseq r7, ip, r0, lsr sp │ │ │ │ + sbcseq r7, ip, r4, lsl sp │ │ │ │ + ldrsheq r7, [ip], #196 @ 0xc4 │ │ │ │ + ldrsbeq r7, [ip], #200 @ 0xc8 │ │ │ │ + ldrheq r7, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r5, ip, r8, ror r9 │ │ │ │ sbcseq r5, ip, r4, asr r9 │ │ │ │ - ldrsheq r5, [ip], #140 @ 0x8c │ │ │ │ - smullseq r5, ip, ip, r1 │ │ │ │ - ldrsheq sp, [sl], #100 @ 0x64 │ │ │ │ - sbcseq r5, ip, ip, asr #22 │ │ │ │ - sbcseq r5, ip, r8, lsr fp │ │ │ │ - sbcseq sp, sl, r8, lsr r8 │ │ │ │ - sbcseq sp, sl, r8, ror #7 │ │ │ │ - sbcseq sp, sl, r4, lsr #6 │ │ │ │ - cmpeq r0, sl, lsl r7 │ │ │ │ - sbcseq r0, pc, r0, lsl #27 │ │ │ │ - sbcseq r7, ip, r4, lsr #20 │ │ │ │ - ldrsheq r7, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r7, ip, r8, asr #19 │ │ │ │ - sbcseq r7, ip, r4, lsr #19 │ │ │ │ - sbcseq r7, ip, ip, ror #18 │ │ │ │ - sbcseq r5, ip, r4, lsl #6 │ │ │ │ - sbcseq r5, ip, ip, lsl r7 │ │ │ │ - sbcseq r7, ip, ip, lsl sl │ │ │ │ - sbcseq r5, ip, r0, ror #13 │ │ │ │ - ldrsheq r7, [ip], #152 @ 0x98 │ │ │ │ + sbcseq sp, sl, r0, ror r7 │ │ │ │ + sbcseq r5, ip, r8, asr #18 │ │ │ │ + ldrsheq r5, [ip], #128 @ 0x80 │ │ │ │ + smullseq r5, ip, r0, r1 │ │ │ │ + sbcseq sp, sl, r8, ror #13 │ │ │ │ + sbcseq r5, ip, r0, asr #22 │ │ │ │ + sbcseq r5, ip, ip, lsr #22 │ │ │ │ + sbcseq sp, sl, ip, lsr #16 │ │ │ │ + ldrsbeq sp, [sl], #60 @ 0x3c │ │ │ │ + sbcseq sp, sl, r8, lsl r3 │ │ │ │ + cmpeq r0, r6, lsl r7 │ │ │ │ + sbcseq r0, pc, r4, ror sp @ │ │ │ │ + sbcseq r7, ip, r8, lsl sl │ │ │ │ + sbcseq r7, ip, ip, ror #19 │ │ │ │ + ldrheq r7, [ip], #156 @ 0x9c │ │ │ │ + smullseq r7, ip, r8, r9 │ │ │ │ + sbcseq r7, ip, r0, ror #18 │ │ │ │ + ldrsheq r5, [ip], #40 @ 0x28 │ │ │ │ + sbcseq r5, ip, r0, lsl r7 │ │ │ │ + sbcseq r7, ip, r0, lsl sl │ │ │ │ + ldrsbeq r5, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r7, ip, ip, ror #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r6, ip, ip, asr #32 │ │ │ │ + sbcseq r6, ip, r0, asr #32 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ andeq r3, r0, ip, asr r3 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - ldr r3, [pc, #-288] @ 4789a4 │ │ │ │ + ldr r3, [pc, #-288] @ 4789d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a070 │ │ │ │ + bhi 47a09c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-44] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-44] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #-344] @ 4789a8 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #-344] @ 4789d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472330 │ │ │ │ - ldr r3, [pc, #-364] @ 4789ac │ │ │ │ + b 47235c │ │ │ │ + ldr r3, [pc, #-364] @ 4789d8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47a230 │ │ │ │ + bhi 47a25c │ │ │ │ cmp r1, #6656 @ 0x1a00 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r3, r1, #6656 @ 0x1a00 │ │ │ │ - ldr r2, [pc, #-120] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-120] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #-408] @ 4789b0 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #-408] @ 4789dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b7c0 │ │ │ │ - ldr r2, [pc, #-436] @ 4789b4 │ │ │ │ + bne 47b7ec │ │ │ │ + ldr r2, [pc, #-436] @ 4789e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-452] @ 4789b8 │ │ │ │ + ldr r2, [pc, #-452] @ 4789e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 47b6b4 │ │ │ │ - ldr r2, [pc, #-480] @ 4789bc │ │ │ │ + bne 47b6e0 │ │ │ │ + ldr r2, [pc, #-480] @ 4789e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-496] @ 4789c0 │ │ │ │ + ldr r2, [pc, #-496] @ 4789ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47b69c │ │ │ │ - ldr r2, [pc, #-524] @ 4789c4 │ │ │ │ + bne 47b6c8 │ │ │ │ + ldr r2, [pc, #-524] @ 4789f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-540] @ 4789c8 │ │ │ │ + ldr r2, [pc, #-540] @ 4789f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 46f260 │ │ │ │ - ldr r3, [pc, #-552] @ 4789cc │ │ │ │ + b 46f28c │ │ │ │ + ldr r3, [pc, #-552] @ 4789f8 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 47a190 │ │ │ │ + bls 47a1bc │ │ │ │ sub r3, r1, #3088 @ 0xc10 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ec28 │ │ │ │ - ldr r2, [pc, #-564] @ 478a00 │ │ │ │ + bne 46ec54 │ │ │ │ + ldr r2, [pc, #-564] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 479144 │ │ │ │ - ldr r2, [pc, #-572] @ 478a04 │ │ │ │ + bne 479170 │ │ │ │ + ldr r2, [pc, #-572] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46f070 │ │ │ │ - ldr r2, [pc, #-640] @ 4789d0 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46f09c │ │ │ │ + ldr r2, [pc, #-640] @ 4789fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-664] @ 4789d4 │ │ │ │ + ldr r2, [pc, #-664] @ 478a00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #312 @ 0x138 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r1, r3 │ │ │ │ - ldr r2, [pc, #-708] @ 4789d8 │ │ │ │ + ldr r2, [pc, #-708] @ 478a04 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46eb44 │ │ │ │ + bne 46eb70 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #-724] @ 4789dc │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #-724] @ 478a08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-736] @ 4789e0 │ │ │ │ + ldr r3, [pc, #-736] @ 478a0c │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 47d830 │ │ │ │ + bhi 47d85c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r3, #15 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 47af5c │ │ │ │ + bhi 47af88 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 46ee34 │ │ │ │ + bls 46ee60 │ │ │ │ sub r3, r1, #8128 @ 0x1fc0 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-816] @ 4789e4 │ │ │ │ + ldr r2, [pc, #-816] @ 478a10 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 471098 │ │ │ │ - ldr r2, [pc, #-828] @ 4789e8 │ │ │ │ + bne 4710c4 │ │ │ │ + ldr r2, [pc, #-828] @ 478a14 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ef64 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ef90 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #3776 @ 0xec0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-844] @ 478a00 │ │ │ │ + ldr r2, [pc, #-844] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #-852] @ 478a04 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #-852] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #-860] @ 478a08 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #-860] @ 478a34 │ │ │ │ tst r3, r2 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46e990 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46e9bc │ │ │ │ sub r3, r1, #3680 @ 0xe60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-912] @ 478a00 │ │ │ │ + ldr r2, [pc, #-912] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #-920] @ 478a04 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #-920] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #-928] @ 478a08 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #-928] @ 478a34 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46e990 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46e9bc │ │ │ │ + b 46ee60 │ │ │ │ sub r2, r1, #3712 @ 0xe80 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - ldr r2, [pc, #-972] @ 478a00 │ │ │ │ + ldr r2, [pc, #-972] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - beq 478d50 │ │ │ │ - b 476e68 │ │ │ │ + beq 478d7c │ │ │ │ + b 476e94 │ │ │ │ sub r3, r1, #3808 @ 0xee0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1016] @ 478a00 │ │ │ │ + ldr r2, [pc, #-1016] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #-1024] @ 478a04 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #-1024] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #-1032] @ 478a08 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #-1032] @ 478a34 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46e990 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46e9bc │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #1792 @ 0x700 │ │ │ │ - bcc 46ee34 │ │ │ │ - ldr r3, [pc, #-1084] @ 4789ec │ │ │ │ + bcc 46ee60 │ │ │ │ + ldr r3, [pc, #-1084] @ 478a18 │ │ │ │ sub r1, r1, #1792 @ 0x700 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1116] @ 4789f0 │ │ │ │ + ldr r2, [pc, #-1116] @ 478a1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1136] @ 4789f4 │ │ │ │ + ldr r2, [pc, #-1136] @ 478a20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1164] @ 4789f8 │ │ │ │ + ldr r2, [pc, #-1164] @ 478a24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1184] @ 4789fc │ │ │ │ + ldr r2, [pc, #-1184] @ 478a28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3616 @ 0xe20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1240] @ 478a00 │ │ │ │ + ldr r2, [pc, #-1240] @ 478a2c │ │ │ │ tst r3, r2 │ │ │ │ - bne 476e68 │ │ │ │ - ldr r2, [pc, #-1248] @ 478a04 │ │ │ │ + bne 476e94 │ │ │ │ + ldr r2, [pc, #-1248] @ 478a30 │ │ │ │ tst r3, r2 │ │ │ │ - bne 476f14 │ │ │ │ - ldr r2, [pc, #-1256] @ 478a08 │ │ │ │ + bne 476f40 │ │ │ │ + ldr r2, [pc, #-1256] @ 478a34 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46e990 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46e9bc │ │ │ │ + b 46ee60 │ │ │ │ sub r2, r1, #3648 @ 0xe40 │ │ │ │ - b 478db4 │ │ │ │ - ldr r3, [pc, #-1276] @ 478a0c │ │ │ │ + b 478de0 │ │ │ │ + ldr r3, [pc, #-1276] @ 478a38 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 477b4c │ │ │ │ + beq 477b78 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 46f314 │ │ │ │ - b 46ee34 │ │ │ │ + beq 46f340 │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-1308] @ 478a10 │ │ │ │ - ldr r8, [pc, #-1308] @ 478a14 │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-1308] @ 478a3c │ │ │ │ + ldr r8, [pc, #-1308] @ 478a40 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1352] @ 478a18 │ │ │ │ + ldr r2, [pc, #-1352] @ 478a44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ @@ -1085723,10615 +1085734,10621 @@ │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #13184 @ 0x3380 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-1428] @ 478a1c │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-1428] @ 478a48 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - beq 4793bc │ │ │ │ - ldr r2, [pc, #-1440] @ 478a20 │ │ │ │ - ldr r8, [pc, #-1440] @ 478a24 │ │ │ │ + beq 4793e8 │ │ │ │ + ldr r2, [pc, #-1440] @ 478a4c │ │ │ │ + ldr r8, [pc, #-1440] @ 478a50 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1484] @ 478a28 │ │ │ │ + ldr r2, [pc, #-1484] @ 478a54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1528] @ 478a2c │ │ │ │ + ldr r2, [pc, #-1528] @ 478a58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1572] @ 478a30 │ │ │ │ + ldr r2, [pc, #-1572] @ 478a5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1616] @ 478a34 │ │ │ │ + ldr r2, [pc, #-1616] @ 478a60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1660] @ 478a38 │ │ │ │ + ldr r2, [pc, #-1660] @ 478a64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1704] @ 478a3c │ │ │ │ + ldr r2, [pc, #-1704] @ 478a68 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1748] @ 478a40 │ │ │ │ + ldr r2, [pc, #-1748] @ 478a6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #28 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1800] @ 478a44 │ │ │ │ - ldr r8, [pc, #-1800] @ 478a48 │ │ │ │ + ldr r2, [pc, #-1800] @ 478a70 │ │ │ │ + ldr r8, [pc, #-1800] @ 478a74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1848] @ 478a4c │ │ │ │ + ldr r2, [pc, #-1848] @ 478a78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1896] @ 478a50 │ │ │ │ - ldr r9, [pc, #-1896] @ 478a54 │ │ │ │ + ldr r2, [pc, #-1896] @ 478a7c │ │ │ │ + ldr r9, [pc, #-1896] @ 478a80 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r9, pc, r9 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1936] @ 478a58 │ │ │ │ + ldr r2, [pc, #-1936] @ 478a84 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1984] @ 478a5c │ │ │ │ + ldr r2, [pc, #-1984] @ 478a88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2008] @ 478a60 │ │ │ │ + ldr r2, [pc, #-2008] @ 478a8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47c0d0 │ │ │ │ - ldr r2, [pc, #-2036] @ 478a64 │ │ │ │ + bne 47c0fc │ │ │ │ + ldr r2, [pc, #-2036] @ 478a90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2060] @ 478a68 │ │ │ │ + ldr r2, [pc, #-2060] @ 478a94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47b3b4 │ │ │ │ - ldr r2, [pc, #-2088] @ 478a6c │ │ │ │ + bne 47b3e0 │ │ │ │ + ldr r2, [pc, #-2088] @ 478a98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2104] @ 478a70 │ │ │ │ + ldr r2, [pc, #-2104] @ 478a9c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2124] @ 478a74 │ │ │ │ + ldr r3, [pc, #-2124] @ 478aa0 │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 47d810 │ │ │ │ + bhi 47d83c │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2156] @ 478a78 │ │ │ │ + ldr r2, [pc, #-2156] @ 478aa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2180] @ 478a7c │ │ │ │ + ldr r2, [pc, #-2180] @ 478aa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2204] @ 478a80 │ │ │ │ + ldr r2, [pc, #-2204] @ 478aac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2228] @ 478a84 │ │ │ │ + ldr r2, [pc, #-2228] @ 478ab0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2252] @ 478a88 │ │ │ │ + ldr r2, [pc, #-2252] @ 478ab4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2276] @ 478a8c │ │ │ │ + ldr r2, [pc, #-2276] @ 478ab8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2300] @ 478a90 │ │ │ │ + ldr r2, [pc, #-2300] @ 478abc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2320] @ 478a94 │ │ │ │ + ldr r2, [pc, #-2320] @ 478ac0 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r3, #28 │ │ │ │ - bne 46ee34 │ │ │ │ - ldr r2, [pc, #-2356] @ 478a98 │ │ │ │ - ldr r8, [pc, #-2356] @ 478a9c │ │ │ │ + bne 46ee60 │ │ │ │ + ldr r2, [pc, #-2356] @ 478ac4 │ │ │ │ + ldr r8, [pc, #-2356] @ 478ac8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2400] @ 478aa0 │ │ │ │ + ldr r2, [pc, #-2400] @ 478acc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2420] @ 478aa4 │ │ │ │ + ldr r3, [pc, #-2420] @ 478ad0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2448] @ 478aa8 │ │ │ │ + ldr r2, [pc, #-2448] @ 478ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 472304 │ │ │ │ + b 472330 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ - ldr r2, [pc, #-2452] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2452] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2484] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2484] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #2912 @ 0xb60 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #2944 @ 0xb80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2552] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2552] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2564] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2564] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2612] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2612] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2640] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2640] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2692] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2692] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #2880 @ 0xb40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2744] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2744] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2756] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2756] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2804] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2804] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #2752 @ 0xac0 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #2784 @ 0xae0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2864] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2864] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #2592 @ 0xa20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2904] @ 478aac │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2904] @ 478ad8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2916] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2916] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-2964] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-2964] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2992] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-2992] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3040] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3040] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ - ldr r2, [pc, #-3064] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3064] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3116] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3116] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ - ldr r2, [pc, #-3140] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3140] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r1, r1, #16320 @ 0x3fc0 │ │ │ │ sub r1, r1, #32 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r3, [pc, #-3192] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r3, [pc, #-3192] @ 478ae4 │ │ │ │ lsr r3, r3, r1 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ - ldr r2, [pc, #-3216] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3216] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #2976 @ 0xba0 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ - ldr r2, [pc, #-3256] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3256] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ - ldr r2, [pc, #-3288] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3288] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3340] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3340] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #-3368] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3368] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ - ldr r2, [pc, #-3400] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3400] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ - ldr r2, [pc, #-3432] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3432] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3484] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3484] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ - ldr r2, [pc, #-3508] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3508] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3560] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3560] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-3588] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3588] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ - ldr r2, [pc, #-3620] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3620] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ cmp r1, #9728 @ 0x2600 │ │ │ │ - beq 46ecac │ │ │ │ - ldr r3, [pc, #-3664] @ 478ab0 │ │ │ │ + beq 46ecd8 │ │ │ │ + ldr r3, [pc, #-3664] @ 478adc │ │ │ │ cmp r1, r3 │ │ │ │ - beq 46eb44 │ │ │ │ - ldr r3, [pc, #-3672] @ 478ab4 │ │ │ │ + beq 46eb70 │ │ │ │ + ldr r3, [pc, #-3672] @ 478ae0 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 475e98 │ │ │ │ - b 46ee34 │ │ │ │ + beq 475ec4 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ - ldr r2, [pc, #-3688] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3688] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3740] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3740] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-3784] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-3784] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-3812] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3812] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ - ldr r2, [pc, #-3844] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3844] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-3880] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3880] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-3916] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3916] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ - ldr r2, [pc, #-3948] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3948] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-3980] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-3980] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #-4028] @ 478ab8 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #-4028] @ 478ae4 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-4056] @ 478ab8 │ │ │ │ + ldr r2, [pc, #-4056] @ 478ae4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #8064 @ 0x1f80 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ - b 46ef34 │ │ │ │ + b 46ef60 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #4068] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #4068] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #4040] @ 47aab0 │ │ │ │ + ldr r2, [pc, #4040] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ - ldr r2, [pc, #4008] @ 47aab0 │ │ │ │ + ldr r2, [pc, #4008] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3976] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3976] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3928] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3928] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #2816 @ 0xb00 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ - ldr r2, [pc, #3896] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3896] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3844] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3844] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #3040 @ 0xbe0 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3812] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3812] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3764] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3764] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3736] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3736] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3700] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3700] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3668] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3668] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3620] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3620] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3596] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3596] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3548] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3548] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ - ldr r2, [pc, #3524] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3524] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ - ldr r2, [pc, #3492] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3492] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #2688 @ 0xa80 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3448] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3448] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3392] @ 47aab4 │ │ │ │ + ldr r2, [pc, #3392] @ 47aae0 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 471098 │ │ │ │ - ldr r2, [pc, #3380] @ 47aab8 │ │ │ │ + bne 4710c4 │ │ │ │ + ldr r2, [pc, #3380] @ 47aae4 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ef64 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ef90 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #8000 @ 0x1f40 │ │ │ │ - b 46ef30 │ │ │ │ + b 46ef5c │ │ │ │ sub r3, r1, #2624 @ 0xa40 │ │ │ │ - b 46ec10 │ │ │ │ + b 46ec3c │ │ │ │ sub r3, r1, #2656 @ 0xa60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3328] @ 47aabc │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3328] @ 47aae8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46ec28 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ec54 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ - ldr r2, [pc, #3292] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3292] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3240] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3240] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ - ldr r2, [pc, #3216] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3216] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3164] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3164] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3140] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3140] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3092] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3092] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3064] @ 47aab0 │ │ │ │ + ldr r2, [pc, #3064] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #3012] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #3012] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2988] @ 47aab0 │ │ │ │ + ldr r2, [pc, #2988] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2940] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2940] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2912] @ 47aab0 │ │ │ │ + ldr r2, [pc, #2912] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #8064 @ 0x1f80 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2856] @ 47aab4 │ │ │ │ + ldr r2, [pc, #2856] @ 47aae0 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 471098 │ │ │ │ - ldr r2, [pc, #2844] @ 47aab8 │ │ │ │ + bne 4710c4 │ │ │ │ + ldr r2, [pc, #2844] @ 47aae4 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ef64 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46ef90 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ - ldr r2, [pc, #2812] @ 47aab0 │ │ │ │ + ldr r2, [pc, #2812] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2760] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2760] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ - ldr r2, [pc, #2736] @ 47aab0 │ │ │ │ + ldr r2, [pc, #2736] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46eb44 │ │ │ │ + beq 46ee60 │ │ │ │ + b 46eb70 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2684] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2684] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #13120 @ 0x3340 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2672] @ 47aac0 │ │ │ │ + ldr r2, [pc, #2672] @ 47aaec │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 46eb44 │ │ │ │ - ldr r3, [pc, #2652] @ 47aac4 │ │ │ │ + bne 46eb70 │ │ │ │ + ldr r3, [pc, #2652] @ 47aaf0 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - b 4782b0 │ │ │ │ + bne 46ee60 │ │ │ │ + b 4782dc │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2596] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2596] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #3184 @ 0xc70 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 478c10 │ │ │ │ + b 478c3c │ │ │ │ sub r3, r1, #3216 @ 0xc90 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ec28 │ │ │ │ - ldr r2, [pc, #2528] @ 47aac8 │ │ │ │ + bne 46ec54 │ │ │ │ + ldr r2, [pc, #2528] @ 47aaf4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 479144 │ │ │ │ - ldr r2, [pc, #2520] @ 47aacc │ │ │ │ + bne 479170 │ │ │ │ + ldr r2, [pc, #2520] @ 47aaf8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46f070 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46f09c │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #3120 @ 0xc30 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 478c10 │ │ │ │ + b 478c3c │ │ │ │ sub r3, r1, #3280 @ 0xcd0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ + bhi 46ee60 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 46ec28 │ │ │ │ - ldr r2, [pc, #2428] @ 47aac8 │ │ │ │ + bne 46ec54 │ │ │ │ + ldr r2, [pc, #2428] @ 47aaf4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 479144 │ │ │ │ - ldr r2, [pc, #2420] @ 47aacc │ │ │ │ + bne 479170 │ │ │ │ + ldr r2, [pc, #2420] @ 47aaf8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46f070 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46f09c │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #3248 @ 0xcb0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 478c10 │ │ │ │ - ldr r2, [pc, #2388] @ 47aad0 │ │ │ │ + b 478c3c │ │ │ │ + ldr r2, [pc, #2388] @ 47aafc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #3072 @ 0xc00 │ │ │ │ - bcc 46ee34 │ │ │ │ + bcc 46ee60 │ │ │ │ sub r2, r1, #3072 @ 0xc00 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - ldr r2, [pc, #2336] @ 47aad4 │ │ │ │ + ldr r2, [pc, #2336] @ 47ab00 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46ec28 │ │ │ │ - ldr r2, [pc, #2316] @ 47aacc │ │ │ │ + bne 46ec54 │ │ │ │ + ldr r2, [pc, #2316] @ 47aaf8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 479144 │ │ │ │ - ldr r2, [pc, #2316] @ 47aad8 │ │ │ │ + bne 479170 │ │ │ │ + ldr r2, [pc, #2316] @ 47ab04 │ │ │ │ tst r3, r2 │ │ │ │ - bne 46f070 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46f09c │ │ │ │ + b 46ee60 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #2296] @ 47aadc │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #2296] @ 47ab08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #304 @ 0x130 │ │ │ │ - beq 46f1e8 │ │ │ │ + beq 46f214 │ │ │ │ cmp r1, #308 @ 0x134 │ │ │ │ - beq 46f1b0 │ │ │ │ + beq 46f1dc │ │ │ │ cmp r1, #300 @ 0x12c │ │ │ │ - beq 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #2244] @ 47aae0 │ │ │ │ + beq 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #2244] @ 47ab0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #6656 @ 0x1a00 │ │ │ │ sub r3, r3, #44 @ 0x2c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #16 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #2196] @ 47aae4 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #2196] @ 47ab10 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #2180] @ 47aae8 │ │ │ │ + bne 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #2180] @ 47ab14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2156] @ 47aaec │ │ │ │ + ldr r2, [pc, #2156] @ 47ab18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #2116] @ 47aaf0 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #2116] @ 47ab1c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2088] @ 47aaf4 │ │ │ │ + ldr r2, [pc, #2088] @ 47ab20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2064] @ 47aaf8 │ │ │ │ + ldr r2, [pc, #2064] @ 47ab24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2040] @ 47aafc │ │ │ │ + ldr r2, [pc, #2040] @ 47ab28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2016] @ 47ab00 │ │ │ │ + ldr r2, [pc, #2016] @ 47ab2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1992] @ 47ab04 │ │ │ │ + ldr r2, [pc, #1992] @ 47ab30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1952] @ 47ab08 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1952] @ 47ab34 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1924] @ 47ab0c │ │ │ │ + ldr r2, [pc, #1924] @ 47ab38 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470524 │ │ │ │ - ldr r2, [pc, #1900] @ 47ab10 │ │ │ │ + b 470550 │ │ │ │ + ldr r2, [pc, #1900] @ 47ab3c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471020 │ │ │ │ - ldr r2, [pc, #1876] @ 47ab14 │ │ │ │ + b 47104c │ │ │ │ + ldr r2, [pc, #1876] @ 47ab40 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1836] @ 47ab18 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1836] @ 47ab44 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d888 │ │ │ │ + bhi 47d8b4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1808] @ 47ab1c │ │ │ │ + ldr r2, [pc, #1808] @ 47ab48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1784] @ 47ab20 │ │ │ │ + ldr r2, [pc, #1784] @ 47ab4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1760] @ 47ab24 │ │ │ │ + ldr r2, [pc, #1760] @ 47ab50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1736] @ 47ab28 │ │ │ │ + ldr r2, [pc, #1736] @ 47ab54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1712] @ 47ab2c │ │ │ │ + ldr r2, [pc, #1712] @ 47ab58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1688] @ 47ab30 │ │ │ │ + ldr r2, [pc, #1688] @ 47ab5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1664] @ 47ab34 │ │ │ │ + ldr r2, [pc, #1664] @ 47ab60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #4480 @ 0x1180 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #1484] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #1484] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 477ef0 │ │ │ │ - b 46ee34 │ │ │ │ + bne 477f1c │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #4480 @ 0x1180 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1456] @ 47aab0 │ │ │ │ + ldr r2, [pc, #1456] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - ldr r2, [pc, #1568] @ 47ab38 │ │ │ │ + beq 46ee60 │ │ │ │ + ldr r2, [pc, #1568] @ 47ab64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1548] @ 47ab3c │ │ │ │ + ldr r2, [pc, #1548] @ 47ab68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1528] @ 47ab40 │ │ │ │ + ldr r2, [pc, #1528] @ 47ab6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 47b56c │ │ │ │ - ldr r2, [pc, #1500] @ 47ab44 │ │ │ │ + bne 47b598 │ │ │ │ + ldr r2, [pc, #1500] @ 47ab70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1484] @ 47ab48 │ │ │ │ + ldr r2, [pc, #1484] @ 47ab74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1464] @ 47ab4c │ │ │ │ - ldr r2, [pc, #1464] @ 47ab50 │ │ │ │ + ldr r3, [pc, #1464] @ 47ab78 │ │ │ │ + ldr r2, [pc, #1464] @ 47ab7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1444] @ 47ab54 │ │ │ │ + ldr r2, [pc, #1444] @ 47ab80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #1420] @ 47ab58 │ │ │ │ + ldr r3, [pc, #1420] @ 47ab84 │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 47a5e8 │ │ │ │ + bhi 47a614 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1388] @ 47ab5c │ │ │ │ + ldr r2, [pc, #1388] @ 47ab88 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1368] @ 47ab60 │ │ │ │ + ldr r2, [pc, #1368] @ 47ab8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1348] @ 47ab64 │ │ │ │ + ldr r2, [pc, #1348] @ 47ab90 │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d7e0 │ │ │ │ + bhi 47d80c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1312] @ 47ab68 │ │ │ │ + ldr r2, [pc, #1312] @ 47ab94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1292] @ 47ab6c │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1292] @ 47ab98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1272] @ 47ab70 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1272] @ 47ab9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1252] @ 47ab74 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1252] @ 47aba0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1232] @ 47ab78 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1232] @ 47aba4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1212] @ 47ab7c │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1212] @ 47aba8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1192] @ 47ab80 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1192] @ 47abac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #1172] @ 47ab84 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #1172] @ 47abb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1152] @ 47ab88 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1152] @ 47abb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1132] @ 47ab8c │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1132] @ 47abb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1112] @ 47ab90 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1112] @ 47abbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1092] @ 47ab94 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1092] @ 47abc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1072] @ 47ab98 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1072] @ 47abc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1052] @ 47ab9c │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1052] @ 47abc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1032] @ 47aba0 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1032] @ 47abcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #1012] @ 47aba4 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #1012] @ 47abd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #992] @ 47aba8 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #992] @ 47abd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #972] @ 47abac │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #972] @ 47abd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #952] @ 47abb0 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #952] @ 47abdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #932] @ 47abb4 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #932] @ 47abe0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #912] @ 47abb8 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #912] @ 47abe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #892] @ 47abbc │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #892] @ 47abe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #872] @ 47abc0 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #872] @ 47abec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #852] @ 47abc4 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #852] @ 47abf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #832] @ 47abc8 │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #832] @ 47abf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a600 │ │ │ │ - ldr r2, [pc, #812] @ 47abcc │ │ │ │ + b 47a62c │ │ │ │ + ldr r2, [pc, #812] @ 47abf8 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46f490 │ │ │ │ + b 46f4bc │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #776] @ 47abd0 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #776] @ 47abfc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d888 │ │ │ │ + bhi 47d8b4 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #732] @ 47abd4 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #732] @ 47ac00 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d888 │ │ │ │ + bhi 47d8b4 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #684] @ 47abd8 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #684] @ 47ac04 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #640] @ 47abdc │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #640] @ 47ac08 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 473b70 │ │ │ │ + bhi 473b9c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #4544 @ 0x11c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #288] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #288] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 47a510 │ │ │ │ - b 46ee34 │ │ │ │ + bne 47a53c │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r1, #6272 @ 0x1880 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ - ldr r2, [pc, #260] @ 47aab0 │ │ │ │ + ldr r2, [pc, #260] @ 47aadc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 46ee34 │ │ │ │ - b 46f58c │ │ │ │ + beq 46ee60 │ │ │ │ + b 46f5b8 │ │ │ │ sub r3, r1, #6336 @ 0x18c0 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 46ee34 │ │ │ │ - ldr r2, [pc, #208] @ 47aab0 │ │ │ │ + bhi 46ee60 │ │ │ │ + ldr r2, [pc, #208] @ 47aadc │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 46f58c │ │ │ │ - b 46ee34 │ │ │ │ + bne 46f5b8 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #480] @ 47abe0 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #480] @ 47ac0c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47d888 │ │ │ │ + bhi 47d8b4 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #448] @ 47abe4 │ │ │ │ + ldr r2, [pc, #448] @ 47ac10 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #532] @ 47ac58 │ │ │ │ + ldr r3, [pc, #532] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c92c │ │ │ │ + bhi 47c958 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 473b70 │ │ │ │ - ldr r3, [pc, #400] @ 47abe8 │ │ │ │ + bcc 473b9c │ │ │ │ + ldr r3, [pc, #400] @ 47ac14 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #364] @ 47abec │ │ │ │ + ldr r2, [pc, #364] @ 47ac18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #340] @ 47abf0 │ │ │ │ + ldr r2, [pc, #340] @ 47ac1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ - sbcseq r4, ip, r0, lsr #7 │ │ │ │ + smullseq r4, ip, r4, r3 │ │ │ │ mrseq r1, (UNDEF: 16) │ │ │ │ andeq r0, r1, r1 │ │ │ │ - ldrheq r5, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r5, ip, r8, ror #7 │ │ │ │ + sbcseq r5, ip, ip, lsr #11 │ │ │ │ + ldrsbeq r5, [ip], #60 @ 0x3c │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r4, ip, ip, ror fp │ │ │ │ - smullseq ip, sl, r4, sl │ │ │ │ - cmpeq r0, ip, lsr r7 │ │ │ │ - sbcseq r5, ip, r4, asr #8 │ │ │ │ - sbcseq r5, ip, r4, lsl r4 │ │ │ │ - sbcseq r5, ip, r4, asr #8 │ │ │ │ - sbcseq r5, ip, ip, lsl r4 │ │ │ │ - ldrsheq r5, [ip], #48 @ 0x30 │ │ │ │ - smlalbbeq r5, r0, ip, r6 │ │ │ │ - sbcseq r8, r9, r8, ror #2 │ │ │ │ - sbcseq r8, r9, ip, asr #2 │ │ │ │ - sbcseq r8, r9, r0, lsr r1 │ │ │ │ - cmpeq r0, r0, lsl r6 │ │ │ │ - sbcseq r5, ip, r4, asr r2 │ │ │ │ - sbcseq r5, ip, r8, lsr #4 │ │ │ │ - ldrsheq r5, [ip], #28 │ │ │ │ - ldrsbeq r5, [ip], #20 │ │ │ │ + sbcseq r4, ip, r0, ror fp │ │ │ │ + sbcseq ip, sl, r8, lsl #21 │ │ │ │ + cmpeq r0, r8, lsr r7 │ │ │ │ + sbcseq r5, ip, r8, lsr r4 │ │ │ │ + sbcseq r5, ip, r8, lsl #8 │ │ │ │ + sbcseq r5, ip, r8, lsr r4 │ │ │ │ + sbcseq r5, ip, r0, lsl r4 │ │ │ │ + sbcseq r5, ip, r4, ror #7 │ │ │ │ + smlalbbeq r5, r0, r8, r6 │ │ │ │ + sbcseq r8, r9, ip, asr r1 │ │ │ │ + sbcseq r8, r9, r0, asr #2 │ │ │ │ + sbcseq r8, r9, r4, lsr #2 │ │ │ │ + cmpeq r0, ip, lsl #12 │ │ │ │ + sbcseq r5, ip, r8, asr #4 │ │ │ │ + sbcseq r5, ip, ip, lsl r2 │ │ │ │ + ldrsheq r5, [ip], #16 │ │ │ │ + sbcseq r5, ip, r8, asr #3 │ │ │ │ + sbcseq r5, ip, r0, lsr #3 │ │ │ │ + sbcseq r5, ip, r8, ror r1 │ │ │ │ sbcseq r5, ip, ip, lsr #3 │ │ │ │ - sbcseq r5, ip, r4, lsl #3 │ │ │ │ - ldrheq r5, [ip], #24 │ │ │ │ - ldrsheq r4, [ip], #196 @ 0xc4 │ │ │ │ - smullseq r4, ip, r0, r5 │ │ │ │ - ldrsbeq r4, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r4, ip, r4, asr #25 │ │ │ │ - sbcseq r4, ip, ip, lsl r5 │ │ │ │ + sbcseq r4, ip, r8, ror #25 │ │ │ │ + sbcseq r4, ip, r4, lsl #11 │ │ │ │ + sbcseq r4, ip, r8, asr #25 │ │ │ │ + ldrheq r4, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r4, ip, r0, lsl r5 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - sbcseq r4, ip, r8, lsr #10 │ │ │ │ - smullseq r4, ip, r0, ip │ │ │ │ - cmpeq r0, r7, lsr r4 │ │ │ │ - sbcseq r7, r9, r0, lsl #30 │ │ │ │ - sbcseq r4, ip, r4, asr #25 │ │ │ │ - cmpeq r0, r3, lsl r4 │ │ │ │ - ldrheq r4, [ip], #184 @ 0xb8 │ │ │ │ - smullseq r4, ip, r0, fp │ │ │ │ - sbcseq r4, ip, r8, ror #22 │ │ │ │ - sbcseq r4, ip, r4, asr #22 │ │ │ │ - sbcseq r4, ip, r0, lsr #22 │ │ │ │ - ldrsheq r4, [ip], #172 @ 0xac │ │ │ │ - ldrsbeq r4, [ip], #168 @ 0xa8 │ │ │ │ - ldrsheq ip, [sl], #20 │ │ │ │ - sbcseq ip, sl, r8, rrx │ │ │ │ - sbcseq ip, sl, ip │ │ │ │ - sbcseq r4, ip, r4, ror fp │ │ │ │ - ldrsheq fp, [sl], #244 @ 0xf4 │ │ │ │ - sbcseq fp, sl, r0, asr #31 │ │ │ │ - sbcseq r4, ip, ip, lsl #4 │ │ │ │ - ldrsbeq r4, [ip], #28 │ │ │ │ + sbcseq r4, ip, ip, lsl r5 │ │ │ │ + sbcseq r4, ip, r4, lsl #25 │ │ │ │ + cmpeq r0, r3, lsr r4 │ │ │ │ + ldrsheq r7, [r9], #228 @ 0xe4 │ │ │ │ + ldrheq r4, [ip], #200 @ 0xc8 │ │ │ │ + cmpeq r0, pc, lsl #8 │ │ │ │ + sbcseq r4, ip, ip, lsr #23 │ │ │ │ + sbcseq r4, ip, r4, lsl #23 │ │ │ │ + sbcseq r4, ip, ip, asr fp │ │ │ │ + sbcseq r4, ip, r8, lsr fp │ │ │ │ sbcseq r4, ip, r4, lsl fp │ │ │ │ ldrsheq r4, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r4, ip, r0, asr #3 │ │ │ │ - ldrheq ip, [sl], #12 │ │ │ │ - sbcseq r4, ip, ip, lsl #21 │ │ │ │ - sbcseq r4, ip, r4, ror #20 │ │ │ │ - sbcseq r4, ip, r0, asr #20 │ │ │ │ - sbcseq ip, sl, r4 │ │ │ │ - sbcseq r4, ip, r0, lsl #20 │ │ │ │ - ldrsbeq r4, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r7, r9, r0, asr ip │ │ │ │ - cmpeq r0, r6, ror r1 │ │ │ │ - cmpeq r0, r4, asr r1 │ │ │ │ - cmpeq r0, r2, lsr r1 │ │ │ │ - cmpeq r0, lr, lsl #2 │ │ │ │ - cmpeq r0, r2, ror r0 │ │ │ │ - sbcseq r7, r9, ip, asr #21 │ │ │ │ - cmpeq r0, r8, lsr #32 │ │ │ │ - sbcseq r4, ip, r8, asr #27 │ │ │ │ - smullseq r4, ip, ip, sp │ │ │ │ - ldrsbeq r4, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r4, ip, ip, lsr #19 │ │ │ │ - sbcseq r4, ip, r4, ror r9 │ │ │ │ - sbcseq r4, ip, r8, asr #18 │ │ │ │ - sbcseq r4, ip, r0, lsl r9 │ │ │ │ - smullseq r4, ip, r4, r9 │ │ │ │ - @ instruction: 0x01404b90 │ │ │ │ - cmpeq r0, r4, ror #22 │ │ │ │ + sbcseq r4, ip, ip, asr #21 │ │ │ │ + sbcseq ip, sl, r8, ror #3 │ │ │ │ + sbcseq ip, sl, ip, asr r0 │ │ │ │ + sbcseq ip, sl, r0 │ │ │ │ + sbcseq r4, ip, r8, ror #22 │ │ │ │ + sbcseq fp, sl, r8, ror #31 │ │ │ │ + ldrheq fp, [sl], #244 @ 0xf4 │ │ │ │ + sbcseq r4, ip, r0, lsl #4 │ │ │ │ + ldrsbeq r4, [ip], #16 │ │ │ │ + sbcseq r4, ip, r8, lsl #22 │ │ │ │ + sbcseq r4, ip, r4, ror #21 │ │ │ │ + ldrheq r4, [ip], #20 │ │ │ │ + ldrheq ip, [sl], #0 │ │ │ │ + sbcseq r4, ip, r0, lsl #21 │ │ │ │ + sbcseq r4, ip, r8, asr sl │ │ │ │ + sbcseq r4, ip, r4, lsr sl │ │ │ │ + ldrsheq fp, [sl], #248 @ 0xf8 │ │ │ │ + ldrsheq r4, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r4, ip, r8, asr #19 │ │ │ │ + sbcseq r7, r9, r4, asr #24 │ │ │ │ + cmpeq r0, r2, ror r1 │ │ │ │ + cmpeq r0, r0, asr r1 │ │ │ │ + cmpeq r0, lr, lsr #2 │ │ │ │ + cmpeq r0, sl, lsl #2 │ │ │ │ + cmpeq r0, lr, rrx │ │ │ │ + sbcseq r7, r9, r0, asr #21 │ │ │ │ + cmpeq r0, r4, lsr #32 │ │ │ │ + ldrheq r4, [ip], #220 @ 0xdc │ │ │ │ + smullseq r4, ip, r0, sp │ │ │ │ + sbcseq r4, ip, ip, asr #19 │ │ │ │ + sbcseq r4, ip, r0, lsr #19 │ │ │ │ + sbcseq r4, ip, r8, ror #18 │ │ │ │ + sbcseq r4, ip, ip, lsr r9 │ │ │ │ + sbcseq r4, ip, r4, lsl #18 │ │ │ │ + sbcseq r4, ip, r8, lsl #19 │ │ │ │ + smlalbbeq r4, r0, ip, fp │ │ │ │ + cmpeq r0, r0, ror #22 │ │ │ │ andeq r2, r0, r4 │ │ │ │ - sbcseq r3, ip, r0, lsr #22 │ │ │ │ - sbcseq r3, ip, r0, lsr fp │ │ │ │ - smlaltteq r4, r0, ip, sl │ │ │ │ - ldrheq r4, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r4, ip, ip, lsl #21 │ │ │ │ - smullseq r4, ip, r0, sl │ │ │ │ - andeq r8, r0, r7, lsl #10 │ │ │ │ + sbcseq r3, ip, r4, lsl fp │ │ │ │ + sbcseq r3, ip, r4, lsr #22 │ │ │ │ + smlaltteq r4, r0, r8, sl │ │ │ │ + sbcseq r4, ip, ip, lsr #21 │ │ │ │ + sbcseq r4, ip, r0, lsl #21 │ │ │ │ sbcseq r4, ip, r4, lsl #21 │ │ │ │ + andeq r8, r0, r7, lsl #10 │ │ │ │ + sbcseq r4, ip, r8, ror sl │ │ │ │ andeq r1, r0, sl, lsl #10 │ │ │ │ - sbcseq r4, ip, r4, asr #20 │ │ │ │ - cmpeq r0, r7, lsl #20 │ │ │ │ - ldrdeq r4, [r0, #-146] @ 0xffffff6e │ │ │ │ - @ instruction: 0x0140499e │ │ │ │ - cmpeq r0, r2, ror r9 │ │ │ │ - cmpeq r0, r6, asr #18 │ │ │ │ - cmpeq r0, sl, lsl r9 │ │ │ │ + sbcseq r4, ip, r8, lsr sl │ │ │ │ + cmpeq r0, r3, lsl #20 │ │ │ │ + smlalbteq r4, r0, lr, r9 │ │ │ │ + @ instruction: 0x0140499a │ │ │ │ + cmpeq r0, lr, ror #18 │ │ │ │ + cmpeq r0, r2, asr #18 │ │ │ │ + cmpeq r0, r6, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - smlaltteq r4, r0, lr, r8 │ │ │ │ - smlalbteq r4, r0, r2, r8 │ │ │ │ - smlalbbeq r4, r0, ip, r8 │ │ │ │ + smlaltteq r4, r0, sl, r8 │ │ │ │ + strheq r4, [r0, #-142] @ 0xffffff72 │ │ │ │ + smlalbbeq r4, r0, r8, r8 │ │ │ │ andeq r1, r0, r3, lsl #28 │ │ │ │ - cmpeq r0, r6, asr r8 │ │ │ │ - cmpeq r0, ip, lsr #16 │ │ │ │ - sbcseq r5, ip, ip, lsr r4 │ │ │ │ - sbcseq r5, ip, r0, lsl r4 │ │ │ │ - sbcseq r5, ip, r4, ror #7 │ │ │ │ - ldrheq r5, [ip], #60 @ 0x3c │ │ │ │ - smullseq r5, ip, r4, r3 │ │ │ │ - sbcseq r5, ip, ip, ror #6 │ │ │ │ - sbcseq fp, sl, r8, asr #5 │ │ │ │ - ldrheq fp, [sl], #32 │ │ │ │ - smullseq fp, sl, r8, r2 │ │ │ │ - sbcseq fp, sl, r0, lsl #5 │ │ │ │ - sbcseq fp, sl, r8, ror #4 │ │ │ │ - sbcseq fp, sl, r0, asr r2 │ │ │ │ - sbcseq fp, sl, r8, lsr r2 │ │ │ │ - sbcseq fp, sl, r0, lsr #4 │ │ │ │ - sbcseq fp, sl, r8, lsl #4 │ │ │ │ - ldrsheq fp, [sl], #16 │ │ │ │ - sbcseq r4, ip, ip, lsl ip │ │ │ │ + cmpeq r0, r2, asr r8 │ │ │ │ + cmpeq r0, r8, lsr #16 │ │ │ │ + sbcseq r5, ip, r0, lsr r4 │ │ │ │ + sbcseq r5, ip, r4, lsl #8 │ │ │ │ + ldrsbeq r5, [ip], #56 @ 0x38 │ │ │ │ + ldrheq r5, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r5, ip, r8, lsl #7 │ │ │ │ + sbcseq r5, ip, r0, ror #6 │ │ │ │ + ldrheq fp, [sl], #44 @ 0x2c │ │ │ │ + sbcseq fp, sl, r4, lsr #5 │ │ │ │ + sbcseq fp, sl, ip, lsl #5 │ │ │ │ + sbcseq fp, sl, r4, ror r2 │ │ │ │ + sbcseq fp, sl, ip, asr r2 │ │ │ │ + sbcseq fp, sl, r4, asr #4 │ │ │ │ + sbcseq fp, sl, ip, lsr #4 │ │ │ │ + sbcseq fp, sl, r4, lsl r2 │ │ │ │ + ldrsheq fp, [sl], #28 │ │ │ │ + sbcseq fp, sl, r4, ror #3 │ │ │ │ sbcseq r4, ip, r0, lsl ip │ │ │ │ - ldrsheq r4, [ip], #96 @ 0x60 │ │ │ │ - sbcseq lr, lr, r4, lsr r4 │ │ │ │ - ldrsheq r2, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r4, ip, r4, lsl #24 │ │ │ │ + sbcseq r4, ip, r4, ror #13 │ │ │ │ + sbcseq lr, lr, r8, lsr #8 │ │ │ │ + sbcseq r2, ip, ip, ror #29 │ │ │ │ andeq r2, r0, r0, ror r5 │ │ │ │ andeq r2, r0, r0, lsl r5 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ - sbcseq fp, sl, r8, lsr #2 │ │ │ │ - sbcseq r3, ip, r0, asr #25 │ │ │ │ - sbcseq r3, ip, r8, lsr #25 │ │ │ │ + sbcseq fp, sl, ip, lsl r1 │ │ │ │ + ldrheq r3, [ip], #196 @ 0xc4 │ │ │ │ + smullseq r3, ip, ip, ip │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - sbcseq r5, ip, ip, asr #1 │ │ │ │ - ldrsheq r4, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r2, fp, r8, ror #5 │ │ │ │ - sbcseq fp, sl, r8, ror r0 │ │ │ │ - sbcseq r5, ip, r8, asr r6 │ │ │ │ - ldrheq r4, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r4, ip, r0, lsr #19 │ │ │ │ - sbcseq r3, ip, r0, ror r8 │ │ │ │ - sbcseq sl, sl, r0, ror #31 │ │ │ │ - sbcseq sl, sl, r8, asr #31 │ │ │ │ - ldrheq sl, [sl], #240 @ 0xf0 │ │ │ │ - sbcseq r5, ip, r0, ror #8 │ │ │ │ - ldrsbeq r2, [fp], #24 │ │ │ │ - sbcseq r4, ip, ip, lsl #24 │ │ │ │ - sbcseq r3, ip, r8, ror pc │ │ │ │ - sbcseq r3, ip, r8, lsr pc │ │ │ │ - sbcseq sl, sl, ip, lsl pc │ │ │ │ - sbcseq sl, sl, r4, lsl #30 │ │ │ │ - sbcseq sl, sl, ip, ror #29 │ │ │ │ - ldrsbeq sl, [sl], #228 @ 0xe4 │ │ │ │ - ldrheq sl, [sl], #236 @ 0xec │ │ │ │ - ldrsheq sl, [sl], #216 @ 0xd8 │ │ │ │ - sbcseq sl, sl, r8, lsl #29 │ │ │ │ - sbcseq sl, sl, r0, ror lr │ │ │ │ - sbcseq sl, sl, r8, asr lr │ │ │ │ - sbcseq sl, sl, r0, asr #28 │ │ │ │ - sbcseq sl, sl, r8, lsr #28 │ │ │ │ - sbcseq sl, sl, r0, lsl lr │ │ │ │ - ldrsheq sl, [sl], #216 @ 0xd8 │ │ │ │ - sbcseq r3, ip, ip, lsl #13 │ │ │ │ + sbcseq r5, ip, r0, asr #1 │ │ │ │ + sbcseq r4, ip, r8, ror #9 │ │ │ │ + ldrsbeq r2, [fp], #44 @ 0x2c │ │ │ │ + sbcseq fp, sl, ip, rrx │ │ │ │ + sbcseq r5, ip, ip, asr #12 │ │ │ │ + ldrheq r4, [ip], #144 @ 0x90 │ │ │ │ + smullseq r4, ip, r4, r9 │ │ │ │ + sbcseq r3, ip, r4, ror #16 │ │ │ │ + ldrsbeq sl, [sl], #244 @ 0xf4 │ │ │ │ + ldrheq sl, [sl], #252 @ 0xfc │ │ │ │ + sbcseq sl, sl, r4, lsr #31 │ │ │ │ + sbcseq r5, ip, r4, asr r4 │ │ │ │ + sbcseq r2, fp, ip, asr #3 │ │ │ │ + sbcseq r4, ip, r0, lsl #24 │ │ │ │ + sbcseq r3, ip, ip, ror #30 │ │ │ │ + sbcseq r3, ip, ip, lsr #30 │ │ │ │ + sbcseq sl, sl, r0, lsl pc │ │ │ │ + ldrsheq sl, [sl], #232 @ 0xe8 │ │ │ │ + sbcseq sl, sl, r0, ror #29 │ │ │ │ + sbcseq sl, sl, r8, asr #29 │ │ │ │ + ldrheq sl, [sl], #224 @ 0xe0 │ │ │ │ + sbcseq sl, sl, ip, ror #27 │ │ │ │ + sbcseq sl, sl, ip, ror lr │ │ │ │ + sbcseq sl, sl, r4, ror #28 │ │ │ │ + sbcseq sl, sl, ip, asr #28 │ │ │ │ + sbcseq sl, sl, r4, lsr lr │ │ │ │ + sbcseq sl, sl, ip, lsl lr │ │ │ │ + sbcseq sl, sl, r4, lsl #28 │ │ │ │ + sbcseq sl, sl, ip, ror #27 │ │ │ │ + sbcseq r3, ip, r0, lsl #13 │ │ │ │ andeq r2, r0, r4, lsl #2 │ │ │ │ - sbcseq r4, ip, r4, lsl r7 │ │ │ │ - ldrsheq r4, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r4, ip, r4, ror #13 │ │ │ │ - sbcseq r4, ip, ip, asr #13 │ │ │ │ - ldrheq r4, [ip], #100 @ 0x64 │ │ │ │ - smullseq r4, ip, ip, r6 │ │ │ │ - sbcseq r4, ip, r4, lsl #13 │ │ │ │ - sbcseq r4, ip, ip, ror #12 │ │ │ │ - sbcseq r4, ip, ip, lsr #12 │ │ │ │ - ldrsheq r4, [ip], #100 @ 0x64 │ │ │ │ - ldrsbeq r4, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r4, ip, r4, asr #13 │ │ │ │ - ldrheq r4, [ip], #108 @ 0x6c │ │ │ │ - sbcseq sl, sl, r0, asr ip │ │ │ │ - sbcseq sl, sl, r8, lsr ip │ │ │ │ - sbcseq sl, sl, r0, lsr #24 │ │ │ │ - sbcseq sl, sl, r8, lsl #24 │ │ │ │ - ldrsheq sl, [sl], #176 @ 0xb0 │ │ │ │ - ldrsbeq sl, [sl], #184 @ 0xb8 │ │ │ │ - sbcseq sl, sl, r0, asr #23 │ │ │ │ - sbcseq sl, sl, r8, lsr #23 │ │ │ │ - sbcseq r4, ip, ip, ror #17 │ │ │ │ - sbcseq sl, sl, r8, ror fp │ │ │ │ - sbcseq sl, sl, r0, ror #22 │ │ │ │ - sbcseq r4, ip, r0, ror #21 │ │ │ │ - sbcseq r4, ip, r4, asr #21 │ │ │ │ - sbcseq r4, ip, ip, lsr #21 │ │ │ │ - smullseq r4, ip, r4, sl │ │ │ │ - sbcseq r4, ip, ip, ror sl │ │ │ │ - sbcseq r4, ip, r4, ror #20 │ │ │ │ - sbcseq r4, ip, ip, asr #20 │ │ │ │ - sbcseq r4, ip, r4, lsr sl │ │ │ │ - sbcseq sl, sl, r4, lsl #21 │ │ │ │ - sbcseq sl, sl, ip, ror #20 │ │ │ │ - sbcseq sl, sl, r4, asr sl │ │ │ │ - sbcseq sl, sl, ip, lsr sl │ │ │ │ - sbcseq sl, sl, r4, lsr #20 │ │ │ │ - sbcseq sl, sl, ip, lsl #20 │ │ │ │ - ldrsheq sl, [sl], #148 @ 0x94 │ │ │ │ - ldrsbeq sl, [sl], #156 @ 0x9c │ │ │ │ - sbcseq r3, ip, ip, ror r7 │ │ │ │ - sbcseq sl, sl, r8, lsr #19 │ │ │ │ - smullseq sl, sl, r0, r9 @ │ │ │ │ - sbcseq sl, sl, r8, ror r9 │ │ │ │ - sbcseq sl, sl, r0, ror #18 │ │ │ │ - sbcseq r4, ip, r8, lsl sp │ │ │ │ - sbcseq r4, ip, r4, lsr #25 │ │ │ │ - sbcseq r4, ip, ip, lsl #15 │ │ │ │ - ldrsheq sl, [sl], #140 @ 0x8c │ │ │ │ - sbcseq r4, ip, ip, ror #15 │ │ │ │ - smullseq r4, ip, r0, r7 │ │ │ │ - sbcseq r4, ip, r8, ror r7 │ │ │ │ - smullseq sl, sl, ip, r8 @ │ │ │ │ - sbcseq r4, ip, ip, lsl #15 │ │ │ │ - sbcseq sl, sl, ip, ror #16 │ │ │ │ - ldr r2, [pc, #-592] @ 47abf4 │ │ │ │ + sbcseq r4, ip, r8, lsl #14 │ │ │ │ + ldrsheq r4, [ip], #96 @ 0x60 │ │ │ │ + ldrsbeq r4, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r4, ip, r0, asr #13 │ │ │ │ + sbcseq r4, ip, r8, lsr #13 │ │ │ │ + smullseq r4, ip, r0, r6 │ │ │ │ + sbcseq r4, ip, r8, ror r6 │ │ │ │ + sbcseq r4, ip, r0, ror #12 │ │ │ │ + sbcseq r4, ip, r0, lsr #12 │ │ │ │ + sbcseq r4, ip, r8, ror #13 │ │ │ │ + ldrsbeq r4, [ip], #96 @ 0x60 │ │ │ │ + ldrheq r4, [ip], #104 @ 0x68 │ │ │ │ + ldrheq r4, [ip], #96 @ 0x60 │ │ │ │ + sbcseq sl, sl, r4, asr #24 │ │ │ │ + sbcseq sl, sl, ip, lsr #24 │ │ │ │ + sbcseq sl, sl, r4, lsl ip │ │ │ │ + ldrsheq sl, [sl], #188 @ 0xbc │ │ │ │ + sbcseq sl, sl, r4, ror #23 │ │ │ │ + sbcseq sl, sl, ip, asr #23 │ │ │ │ + ldrheq sl, [sl], #180 @ 0xb4 │ │ │ │ + smullseq sl, sl, ip, fp @ │ │ │ │ + sbcseq r4, ip, r0, ror #17 │ │ │ │ + sbcseq sl, sl, ip, ror #22 │ │ │ │ + sbcseq sl, sl, r4, asr fp │ │ │ │ + ldrsbeq r4, [ip], #164 @ 0xa4 │ │ │ │ + ldrheq r4, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r4, ip, r0, lsr #21 │ │ │ │ + sbcseq r4, ip, r8, lsl #21 │ │ │ │ + sbcseq r4, ip, r0, ror sl │ │ │ │ + sbcseq r4, ip, r8, asr sl │ │ │ │ + sbcseq r4, ip, r0, asr #20 │ │ │ │ + sbcseq r4, ip, r8, lsr #20 │ │ │ │ + sbcseq sl, sl, r8, ror sl │ │ │ │ + sbcseq sl, sl, r0, ror #20 │ │ │ │ + sbcseq sl, sl, r8, asr #20 │ │ │ │ + sbcseq sl, sl, r0, lsr sl │ │ │ │ + sbcseq sl, sl, r8, lsl sl │ │ │ │ + sbcseq sl, sl, r0, lsl #20 │ │ │ │ + sbcseq sl, sl, r8, ror #19 │ │ │ │ + ldrsbeq sl, [sl], #144 @ 0x90 │ │ │ │ + sbcseq r3, ip, r0, ror r7 │ │ │ │ + smullseq sl, sl, ip, r9 @ │ │ │ │ + sbcseq sl, sl, r4, lsl #19 │ │ │ │ + sbcseq sl, sl, ip, ror #18 │ │ │ │ + sbcseq sl, sl, r4, asr r9 │ │ │ │ + sbcseq r4, ip, ip, lsl #26 │ │ │ │ + smullseq r4, ip, r8, ip │ │ │ │ + sbcseq r4, ip, r0, lsl #15 │ │ │ │ + ldrsheq sl, [sl], #128 @ 0x80 │ │ │ │ + sbcseq r4, ip, r0, ror #15 │ │ │ │ + sbcseq r4, ip, r4, lsl #15 │ │ │ │ + sbcseq r4, ip, ip, ror #14 │ │ │ │ + smullseq sl, sl, r0, r8 @ │ │ │ │ + sbcseq r4, ip, r0, lsl #15 │ │ │ │ + sbcseq sl, sl, r0, ror #16 │ │ │ │ + ldr r2, [pc, #-592] @ 47ac20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-616] @ 47abf8 │ │ │ │ + ldr r2, [pc, #-616] @ 47ac24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-640] @ 47abfc │ │ │ │ + ldr r2, [pc, #-640] @ 47ac28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-664] @ 47ac00 │ │ │ │ + ldr r2, [pc, #-664] @ 47ac2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-688] @ 47ac04 │ │ │ │ + ldr r2, [pc, #-688] @ 47ac30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-712] @ 47ac08 │ │ │ │ + ldr r2, [pc, #-712] @ 47ac34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-660] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-660] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c8bc │ │ │ │ + bhi 47c8e8 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 473b70 │ │ │ │ - ldr r3, [pc, #-756] @ 47ac0c │ │ │ │ + bcc 473b9c │ │ │ │ + ldr r3, [pc, #-756] @ 47ac38 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-720] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-720] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c968 │ │ │ │ + bhi 47c994 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 47c808 │ │ │ │ - ldr r3, [pc, #-812] @ 47ac10 │ │ │ │ + bcc 47c834 │ │ │ │ + ldr r3, [pc, #-812] @ 47ac3c │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #8192 @ 0x2000 │ │ │ │ - beq 47926c │ │ │ │ - ldr r3, [pc, #-856] @ 47ac14 │ │ │ │ + beq 479298 │ │ │ │ + ldr r3, [pc, #-856] @ 47ac40 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 47cb3c │ │ │ │ - ldr r2, [pc, #-864] @ 47ac18 │ │ │ │ + bne 47cb68 │ │ │ │ + ldr r2, [pc, #-864] @ 47ac44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-884] @ 47ac1c │ │ │ │ + ldr r2, [pc, #-884] @ 47ac48 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-840] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-840] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-932] @ 47ac20 │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-932] @ 47ac4c │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-964] @ 47ac24 │ │ │ │ + ldr r2, [pc, #-964] @ 47ac50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-988] @ 47ac28 │ │ │ │ + ldr r2, [pc, #-988] @ 47ac54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1012] @ 47ac2c │ │ │ │ + ldr r2, [pc, #-1012] @ 47ac58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1036] @ 47ac30 │ │ │ │ + ldr r3, [pc, #-1036] @ 47ac5c │ │ │ │ cmp r5, r3 │ │ │ │ - beq 47b5d0 │ │ │ │ + beq 47b5fc │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-1056] @ 47ac34 │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-1056] @ 47ac60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1080] @ 47ac38 │ │ │ │ + ldr r3, [pc, #-1080] @ 47ac64 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #-1088] @ 47ac3c │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #-1088] @ 47ac68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1072] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-1072] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-1132] @ 47ac40 │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-1132] @ 47ac6c │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1128] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-1128] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-1184] @ 47ac44 │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-1184] @ 47ac70 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1200] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-1200] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c8f4 │ │ │ │ + bhi 47c920 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 473b70 │ │ │ │ - ldr r3, [pc, #-1236] @ 47ac48 │ │ │ │ + bcc 473b9c │ │ │ │ + ldr r3, [pc, #-1236] @ 47ac74 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1260] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-1260] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c7d0 │ │ │ │ + bhi 47c7fc │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 47c808 │ │ │ │ - ldr r3, [pc, #-1292] @ 47ac4c │ │ │ │ + bcc 47c834 │ │ │ │ + ldr r3, [pc, #-1292] @ 47ac78 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1320] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-1320] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c70c │ │ │ │ + bhi 47c738 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 47c808 │ │ │ │ - ldr r3, [pc, #-1348] @ 47ac50 │ │ │ │ + bcc 47c834 │ │ │ │ + ldr r3, [pc, #-1348] @ 47ac7c │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1380] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-1380] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c798 │ │ │ │ + bhi 47c7c4 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 473b70 │ │ │ │ - ldr r3, [pc, #-1404] @ 47ac54 │ │ │ │ + bcc 473b9c │ │ │ │ + ldr r3, [pc, #-1404] @ 47ac80 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1440] @ 47ac58 │ │ │ │ + ldr r3, [pc, #-1440] @ 47ac84 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c868 │ │ │ │ + bhi 47c894 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 47c808 │ │ │ │ - ldr r3, [pc, #-1456] @ 47ac5c │ │ │ │ + bcc 47c834 │ │ │ │ + ldr r3, [pc, #-1456] @ 47ac88 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 47d768 │ │ │ │ + bhi 47d794 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1484] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-1484] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-1512] @ 47ac60 │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-1512] @ 47ac8c │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1544] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-1544] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-1568] @ 47ac64 │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-1568] @ 47ac90 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-1604] @ 47ac68 │ │ │ │ + ldr r3, [pc, #-1604] @ 47ac94 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47b034 │ │ │ │ + bhi 47b060 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 47b068 │ │ │ │ - ldr r3, [pc, #-1620] @ 47ac6c │ │ │ │ + bcc 47b094 │ │ │ │ + ldr r3, [pc, #-1620] @ 47ac98 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d6d8 │ │ │ │ + bhi 47d704 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4734ac │ │ │ │ - ldr r3, [pc, #-1664] @ 47ac70 │ │ │ │ + beq 4734d8 │ │ │ │ + ldr r3, [pc, #-1664] @ 47ac9c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #13 │ │ │ │ - bhi 4734ac │ │ │ │ + bhi 4734d8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1696] @ 47ac74 │ │ │ │ + ldr r2, [pc, #-1696] @ 47aca0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1720] @ 47ac78 │ │ │ │ + ldr r2, [pc, #-1720] @ 47aca4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1744] @ 47ac7c │ │ │ │ + ldr r2, [pc, #-1744] @ 47aca8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1768] @ 47ac80 │ │ │ │ + ldr r2, [pc, #-1768] @ 47acac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1792] @ 47ac84 │ │ │ │ + ldr r2, [pc, #-1792] @ 47acb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1816] @ 47ac88 │ │ │ │ + ldr r2, [pc, #-1816] @ 47acb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1840] @ 47ac8c │ │ │ │ + ldr r2, [pc, #-1840] @ 47acb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4792a0 │ │ │ │ - ldr r2, [pc, #-1860] @ 47ac90 │ │ │ │ + b 4792cc │ │ │ │ + ldr r2, [pc, #-1860] @ 47acbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47011c │ │ │ │ - ldr r2, [pc, #-1880] @ 47ac94 │ │ │ │ + b 470148 │ │ │ │ + ldr r2, [pc, #-1880] @ 47acc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4700e8 │ │ │ │ - ldr r2, [pc, #-1900] @ 47ac98 │ │ │ │ + b 470114 │ │ │ │ + ldr r2, [pc, #-1900] @ 47acc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4784ac │ │ │ │ - ldr r2, [pc, #-1920] @ 47ac9c │ │ │ │ + b 4784d8 │ │ │ │ + ldr r2, [pc, #-1920] @ 47acc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478478 │ │ │ │ - ldr r2, [pc, #-1940] @ 47aca0 │ │ │ │ + b 4784a4 │ │ │ │ + ldr r2, [pc, #-1940] @ 47accc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478444 │ │ │ │ - ldr r2, [pc, #-1960] @ 47aca4 │ │ │ │ + b 478470 │ │ │ │ + ldr r2, [pc, #-1960] @ 47acd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478410 │ │ │ │ - ldr r2, [pc, #-1980] @ 47aca8 │ │ │ │ + b 47843c │ │ │ │ + ldr r2, [pc, #-1980] @ 47acd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478514 │ │ │ │ - ldr r2, [pc, #-2000] @ 47acac │ │ │ │ + b 478540 │ │ │ │ + ldr r2, [pc, #-2000] @ 47acd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4784e0 │ │ │ │ - ldr r2, [pc, #-2020] @ 47acb0 │ │ │ │ + b 47850c │ │ │ │ + ldr r2, [pc, #-2020] @ 47acdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478548 │ │ │ │ - ldr r2, [pc, #-2040] @ 47acb4 │ │ │ │ + b 478574 │ │ │ │ + ldr r2, [pc, #-2040] @ 47ace0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2064] @ 47acb8 │ │ │ │ + ldr r2, [pc, #-2064] @ 47ace4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471938 │ │ │ │ - ldr r2, [pc, #-2084] @ 47acbc │ │ │ │ + b 471964 │ │ │ │ + ldr r2, [pc, #-2084] @ 47ace8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46ed68 │ │ │ │ - ldr r2, [pc, #-2104] @ 47acc0 │ │ │ │ + b 46ed94 │ │ │ │ + ldr r2, [pc, #-2104] @ 47acec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 46fea4 │ │ │ │ - ldr r2, [pc, #-2124] @ 47acc4 │ │ │ │ + b 46fed0 │ │ │ │ + ldr r2, [pc, #-2124] @ 47acf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2148] @ 47acc8 │ │ │ │ + ldr r3, [pc, #-2148] @ 47acf4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 475e98 │ │ │ │ - bhi 47cafc │ │ │ │ - ldr r2, [pc, #-2160] @ 47accc │ │ │ │ + beq 475ec4 │ │ │ │ + bhi 47cb28 │ │ │ │ + ldr r2, [pc, #-2160] @ 47acf8 │ │ │ │ bic r3, r1, #32 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 475e98 │ │ │ │ - ldr r3, [pc, #-2172] @ 47acd0 │ │ │ │ + beq 475ec4 │ │ │ │ + ldr r3, [pc, #-2172] @ 47acfc │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - b 475e98 │ │ │ │ - ldr r2, [pc, #-2184] @ 47acd4 │ │ │ │ + bne 46ee60 │ │ │ │ + b 475ec4 │ │ │ │ + ldr r2, [pc, #-2184] @ 47ad00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47728c │ │ │ │ - ldr r2, [pc, #-2204] @ 47acd8 │ │ │ │ + b 4772b8 │ │ │ │ + ldr r2, [pc, #-2204] @ 47ad04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47a574 │ │ │ │ - ldr r2, [pc, #-2224] @ 47acdc │ │ │ │ + b 47a5a0 │ │ │ │ + ldr r2, [pc, #-2224] @ 47ad08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477f54 │ │ │ │ + b 477f80 │ │ │ │ cmp r1, #8320 @ 0x2080 │ │ │ │ - beq 47926c │ │ │ │ - ldr r3, [pc, #-2252] @ 47ace0 │ │ │ │ + beq 479298 │ │ │ │ + ldr r3, [pc, #-2252] @ 47ad0c │ │ │ │ cmp r1, r3 │ │ │ │ - beq 47af70 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #-2264] @ 47ace4 │ │ │ │ + beq 47af9c │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #-2264] @ 47ad10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2288] @ 47ace8 │ │ │ │ + ldr r2, [pc, #-2288] @ 47ad14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2312] @ 47acec │ │ │ │ + ldr r2, [pc, #-2312] @ 47ad18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471ac8 │ │ │ │ - ldr r2, [pc, #-2332] @ 47acf0 │ │ │ │ + b 471af4 │ │ │ │ + ldr r2, [pc, #-2332] @ 47ad1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473584 │ │ │ │ - ldr r2, [pc, #-2352] @ 47acf4 │ │ │ │ + b 4735b0 │ │ │ │ + ldr r2, [pc, #-2352] @ 47ad20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474f90 │ │ │ │ + b 474fbc │ │ │ │ cmp r1, #8512 @ 0x2140 │ │ │ │ - beq 47926c │ │ │ │ + beq 479298 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 47af70 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #-2396] @ 47acf8 │ │ │ │ + beq 47af9c │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #-2396] @ 47ad24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2420] @ 47acfc │ │ │ │ + ldr r2, [pc, #-2420] @ 47ad28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471744 │ │ │ │ - ldr r2, [pc, #-2440] @ 47ad00 │ │ │ │ + b 471770 │ │ │ │ + ldr r2, [pc, #-2440] @ 47ad2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2464] @ 47ad04 │ │ │ │ + ldr r2, [pc, #-2464] @ 47ad30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478bdc │ │ │ │ - ldr r2, [pc, #-2484] @ 47ad08 │ │ │ │ + b 478c08 │ │ │ │ + ldr r2, [pc, #-2484] @ 47ad34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478ba8 │ │ │ │ - ldr r2, [pc, #-2504] @ 47ad0c │ │ │ │ + b 478bd4 │ │ │ │ + ldr r2, [pc, #-2504] @ 47ad38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473d38 │ │ │ │ - ldr r2, [pc, #-2524] @ 47ad10 │ │ │ │ + b 473d64 │ │ │ │ + ldr r2, [pc, #-2524] @ 47ad3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473d04 │ │ │ │ - ldr r2, [pc, #-2544] @ 47ad14 │ │ │ │ + b 473d30 │ │ │ │ + ldr r2, [pc, #-2544] @ 47ad40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4711b0 │ │ │ │ - ldr r2, [pc, #-2564] @ 47ad18 │ │ │ │ + b 4711dc │ │ │ │ + ldr r2, [pc, #-2564] @ 47ad44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2588] @ 47ad1c │ │ │ │ + ldr r2, [pc, #-2588] @ 47ad48 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475978 │ │ │ │ - ldr r2, [pc, #-2608] @ 47ad20 │ │ │ │ + b 4759a4 │ │ │ │ + ldr r2, [pc, #-2608] @ 47ad4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475978 │ │ │ │ - ldr r2, [pc, #-2628] @ 47ad24 │ │ │ │ + b 4759a4 │ │ │ │ + ldr r2, [pc, #-2628] @ 47ad50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475aa8 │ │ │ │ - ldr r2, [pc, #-2648] @ 47ad28 │ │ │ │ + b 475ad4 │ │ │ │ + ldr r2, [pc, #-2648] @ 47ad54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a74 │ │ │ │ - ldr r2, [pc, #-2668] @ 47ad2c │ │ │ │ + b 475aa0 │ │ │ │ + ldr r2, [pc, #-2668] @ 47ad58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4721b8 │ │ │ │ - ldr r2, [pc, #-2688] @ 47ad30 │ │ │ │ + b 4721e4 │ │ │ │ + ldr r2, [pc, #-2688] @ 47ad5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470150 │ │ │ │ - ldr r2, [pc, #-2708] @ 47ad34 │ │ │ │ + b 47017c │ │ │ │ + ldr r2, [pc, #-2708] @ 47ad60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478b74 │ │ │ │ - ldr r2, [pc, #-2728] @ 47ad38 │ │ │ │ + b 478ba0 │ │ │ │ + ldr r2, [pc, #-2728] @ 47ad64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2752] @ 47ad3c │ │ │ │ + ldr r2, [pc, #-2752] @ 47ad68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477258 │ │ │ │ - ldr r2, [pc, #-2772] @ 47ad40 │ │ │ │ + b 477284 │ │ │ │ + ldr r2, [pc, #-2772] @ 47ad6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477224 │ │ │ │ - ldr r2, [pc, #-2792] @ 47ad44 │ │ │ │ + b 477250 │ │ │ │ + ldr r2, [pc, #-2792] @ 47ad70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470c24 │ │ │ │ - ldr r2, [pc, #-2812] @ 47ad48 │ │ │ │ + b 470c50 │ │ │ │ + ldr r2, [pc, #-2812] @ 47ad74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470bf0 │ │ │ │ - ldr r2, [pc, #-2832] @ 47ad4c │ │ │ │ + b 470c1c │ │ │ │ + ldr r2, [pc, #-2832] @ 47ad78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470bbc │ │ │ │ - ldr r2, [pc, #-2852] @ 47ad50 │ │ │ │ + b 470be8 │ │ │ │ + ldr r2, [pc, #-2852] @ 47ad7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472298 │ │ │ │ - ldr r2, [pc, #-2872] @ 47ad54 │ │ │ │ + b 4722c4 │ │ │ │ + ldr r2, [pc, #-2872] @ 47ad80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4722d8 │ │ │ │ - ldr r2, [pc, #-2892] @ 47ad58 │ │ │ │ + b 472304 │ │ │ │ + ldr r2, [pc, #-2892] @ 47ad84 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ tst r2, #1 │ │ │ │ - bne 46e990 │ │ │ │ - b 46ee34 │ │ │ │ + bne 46e9bc │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #8384 @ 0x20c0 │ │ │ │ - beq 47926c │ │ │ │ + beq 479298 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 47af70 │ │ │ │ - b 46ee34 │ │ │ │ + beq 47af9c │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #8448 @ 0x2100 │ │ │ │ - beq 47926c │ │ │ │ - ldr r3, [pc, #-2960] @ 47ad5c │ │ │ │ + beq 479298 │ │ │ │ + ldr r3, [pc, #-2960] @ 47ad88 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 47af70 │ │ │ │ - b 46ee34 │ │ │ │ - ldr r2, [pc, #-2972] @ 47ad60 │ │ │ │ + beq 47af9c │ │ │ │ + b 46ee60 │ │ │ │ + ldr r2, [pc, #-2972] @ 47ad8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471710 │ │ │ │ - ldr r2, [pc, #-2992] @ 47ad64 │ │ │ │ + b 47173c │ │ │ │ + ldr r2, [pc, #-2992] @ 47ad90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4716dc │ │ │ │ - ldr r2, [pc, #-3012] @ 47ad68 │ │ │ │ + b 471708 │ │ │ │ + ldr r2, [pc, #-3012] @ 47ad94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4716a8 │ │ │ │ - ldr r2, [pc, #-3032] @ 47ad6c │ │ │ │ + b 4716d4 │ │ │ │ + ldr r2, [pc, #-3032] @ 47ad98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471674 │ │ │ │ - ldr r2, [pc, #-3052] @ 47ad70 │ │ │ │ + b 4716a0 │ │ │ │ + ldr r2, [pc, #-3052] @ 47ad9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471640 │ │ │ │ - ldr r2, [pc, #-3072] @ 47ad74 │ │ │ │ + b 47166c │ │ │ │ + ldr r2, [pc, #-3072] @ 47ada0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47160c │ │ │ │ - ldr r2, [pc, #-3092] @ 47ad78 │ │ │ │ + b 471638 │ │ │ │ + ldr r2, [pc, #-3092] @ 47ada4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4715d8 │ │ │ │ - ldr r2, [pc, #-3112] @ 47ad7c │ │ │ │ + b 471604 │ │ │ │ + ldr r2, [pc, #-3112] @ 47ada8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4715a4 │ │ │ │ - ldr r2, [pc, #-3132] @ 47ad80 │ │ │ │ + b 4715d0 │ │ │ │ + ldr r2, [pc, #-3132] @ 47adac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471570 │ │ │ │ - ldr r2, [pc, #-3152] @ 47ad84 │ │ │ │ + b 47159c │ │ │ │ + ldr r2, [pc, #-3152] @ 47adb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471904 │ │ │ │ - ldr r2, [pc, #-3172] @ 47ad88 │ │ │ │ + b 471930 │ │ │ │ + ldr r2, [pc, #-3172] @ 47adb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4718d0 │ │ │ │ - ldr r2, [pc, #-3192] @ 47ad8c │ │ │ │ + b 4718fc │ │ │ │ + ldr r2, [pc, #-3192] @ 47adb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47189c │ │ │ │ - ldr r2, [pc, #-3212] @ 47ad90 │ │ │ │ + b 4718c8 │ │ │ │ + ldr r2, [pc, #-3212] @ 47adbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471868 │ │ │ │ - ldr r2, [pc, #-3232] @ 47ad94 │ │ │ │ + b 471894 │ │ │ │ + ldr r2, [pc, #-3232] @ 47adc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477120 │ │ │ │ - ldr r2, [pc, #-3252] @ 47ad98 │ │ │ │ + b 47714c │ │ │ │ + ldr r2, [pc, #-3252] @ 47adc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4770ec │ │ │ │ - ldr r2, [pc, #-3272] @ 47ad9c │ │ │ │ + b 477118 │ │ │ │ + ldr r2, [pc, #-3272] @ 47adc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4770b8 │ │ │ │ - ldr r2, [pc, #-3292] @ 47ada0 │ │ │ │ + b 4770e4 │ │ │ │ + ldr r2, [pc, #-3292] @ 47adcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477084 │ │ │ │ - ldr r2, [pc, #-3312] @ 47ada4 │ │ │ │ + b 4770b0 │ │ │ │ + ldr r2, [pc, #-3312] @ 47add0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477050 │ │ │ │ - ldr r2, [pc, #-3332] @ 47ada8 │ │ │ │ + b 47707c │ │ │ │ + ldr r2, [pc, #-3332] @ 47add4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47701c │ │ │ │ - ldr r2, [pc, #-3352] @ 47adac │ │ │ │ + b 477048 │ │ │ │ + ldr r2, [pc, #-3352] @ 47add8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476fe8 │ │ │ │ - ldr r2, [pc, #-3372] @ 47adb0 │ │ │ │ + b 477014 │ │ │ │ + ldr r2, [pc, #-3372] @ 47addc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476fb4 │ │ │ │ - ldr r2, [pc, #-3392] @ 47adb4 │ │ │ │ + b 476fe0 │ │ │ │ + ldr r2, [pc, #-3392] @ 47ade0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 471b04 │ │ │ │ - ldr r2, [pc, #-3412] @ 47adb8 │ │ │ │ + b 471b30 │ │ │ │ + ldr r2, [pc, #-3412] @ 47ade4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472970 │ │ │ │ - ldr r2, [pc, #-3432] @ 47adbc │ │ │ │ + b 47299c │ │ │ │ + ldr r2, [pc, #-3432] @ 47ade8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47293c │ │ │ │ - ldr r2, [pc, #-3452] @ 47adc0 │ │ │ │ + b 472968 │ │ │ │ + ldr r2, [pc, #-3452] @ 47adec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3476] @ 47adc4 │ │ │ │ + ldr r2, [pc, #-3476] @ 47adf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472c34 │ │ │ │ - ldr r2, [pc, #-3496] @ 47adc8 │ │ │ │ + b 472c60 │ │ │ │ + ldr r2, [pc, #-3496] @ 47adf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472c00 │ │ │ │ - ldr r2, [pc, #-3516] @ 47adcc │ │ │ │ + b 472c2c │ │ │ │ + ldr r2, [pc, #-3516] @ 47adf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472bcc │ │ │ │ - ldr r2, [pc, #-3536] @ 47add0 │ │ │ │ + b 472bf8 │ │ │ │ + ldr r2, [pc, #-3536] @ 47adfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472b98 │ │ │ │ - ldr r2, [pc, #-3556] @ 47add4 │ │ │ │ + b 472bc4 │ │ │ │ + ldr r2, [pc, #-3556] @ 47ae00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472b64 │ │ │ │ - ldr r2, [pc, #-3576] @ 47add8 │ │ │ │ + b 472b90 │ │ │ │ + ldr r2, [pc, #-3576] @ 47ae04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472b30 │ │ │ │ - ldr r2, [pc, #-3596] @ 47addc │ │ │ │ + b 472b5c │ │ │ │ + ldr r2, [pc, #-3596] @ 47ae08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472afc │ │ │ │ - ldr r2, [pc, #-3616] @ 47ade0 │ │ │ │ + b 472b28 │ │ │ │ + ldr r2, [pc, #-3616] @ 47ae0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4771f0 │ │ │ │ - ldr r2, [pc, #-3636] @ 47ade4 │ │ │ │ + b 47721c │ │ │ │ + ldr r2, [pc, #-3636] @ 47ae10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4771bc │ │ │ │ - ldr r2, [pc, #-3656] @ 47ade8 │ │ │ │ + b 4771e8 │ │ │ │ + ldr r2, [pc, #-3656] @ 47ae14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477188 │ │ │ │ - ldr r2, [pc, #-3676] @ 47adec │ │ │ │ + b 4771b4 │ │ │ │ + ldr r2, [pc, #-3676] @ 47ae18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 477154 │ │ │ │ - ldr r2, [pc, #-3696] @ 47adf0 │ │ │ │ + b 477180 │ │ │ │ + ldr r2, [pc, #-3696] @ 47ae1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470b88 │ │ │ │ - ldr r2, [pc, #-3716] @ 47adf4 │ │ │ │ + b 470bb4 │ │ │ │ + ldr r2, [pc, #-3716] @ 47ae20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470b54 │ │ │ │ - ldr r2, [pc, #-3736] @ 47adf8 │ │ │ │ + b 470b80 │ │ │ │ + ldr r2, [pc, #-3736] @ 47ae24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470b20 │ │ │ │ - ldr r2, [pc, #-3756] @ 47adfc │ │ │ │ + b 470b4c │ │ │ │ + ldr r2, [pc, #-3756] @ 47ae28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470aec │ │ │ │ - ldr r2, [pc, #-3776] @ 47ae00 │ │ │ │ + b 470b18 │ │ │ │ + ldr r2, [pc, #-3776] @ 47ae2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3800] @ 47ae04 │ │ │ │ + ldr r2, [pc, #-3800] @ 47ae30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475594 │ │ │ │ - ldr r2, [pc, #-3820] @ 47ae08 │ │ │ │ + b 4755c0 │ │ │ │ + ldr r2, [pc, #-3820] @ 47ae34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475560 │ │ │ │ - ldr r2, [pc, #-3840] @ 47ae0c │ │ │ │ + b 47558c │ │ │ │ + ldr r2, [pc, #-3840] @ 47ae38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475640 │ │ │ │ - ldr r2, [pc, #-3860] @ 47ae10 │ │ │ │ + b 47566c │ │ │ │ + ldr r2, [pc, #-3860] @ 47ae3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47560c │ │ │ │ - ldr r2, [pc, #-3880] @ 47ae14 │ │ │ │ + b 475638 │ │ │ │ + ldr r2, [pc, #-3880] @ 47ae40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473c78 │ │ │ │ - ldr r2, [pc, #-3900] @ 47ae18 │ │ │ │ + b 473ca4 │ │ │ │ + ldr r2, [pc, #-3900] @ 47ae44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473c44 │ │ │ │ - ldr r2, [pc, #-3920] @ 47ae1c │ │ │ │ + b 473c70 │ │ │ │ + ldr r2, [pc, #-3920] @ 47ae48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3944] @ 47ae20 │ │ │ │ + ldr r2, [pc, #-3944] @ 47ae4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472dbc │ │ │ │ - ldr r2, [pc, #-3964] @ 47ae24 │ │ │ │ + b 472de8 │ │ │ │ + ldr r2, [pc, #-3964] @ 47ae50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472fa8 │ │ │ │ - ldr r2, [pc, #-3984] @ 47ae28 │ │ │ │ + b 472fd4 │ │ │ │ + ldr r2, [pc, #-3984] @ 47ae54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472f74 │ │ │ │ - ldr r2, [pc, #-4004] @ 47ae2c │ │ │ │ + b 472fa0 │ │ │ │ + ldr r2, [pc, #-4004] @ 47ae58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472f40 │ │ │ │ - ldr r2, [pc, #-4024] @ 47ae30 │ │ │ │ + b 472f6c │ │ │ │ + ldr r2, [pc, #-4024] @ 47ae5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472f0c │ │ │ │ - ldr r2, [pc, #-4044] @ 47ae34 │ │ │ │ + b 472f38 │ │ │ │ + ldr r2, [pc, #-4044] @ 47ae60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472fdc │ │ │ │ - ldr r2, [pc, #-4064] @ 47ae38 │ │ │ │ + b 473008 │ │ │ │ + ldr r2, [pc, #-4064] @ 47ae64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472abc │ │ │ │ - ldr r2, [pc, #4016] @ 47cde0 │ │ │ │ + b 472ae8 │ │ │ │ + ldr r2, [pc, #4016] @ 47ce0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472e9c │ │ │ │ - ldr r2, [pc, #3996] @ 47cde4 │ │ │ │ + b 472ec8 │ │ │ │ + ldr r2, [pc, #3996] @ 47ce10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3972] @ 47cde8 │ │ │ │ + ldr r2, [pc, #3972] @ 47ce14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47327c │ │ │ │ - ldr r2, [pc, #3952] @ 47cdec │ │ │ │ + b 4732a8 │ │ │ │ + ldr r2, [pc, #3952] @ 47ce18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b98 │ │ │ │ - ldr r2, [pc, #3932] @ 47cdf0 │ │ │ │ + b 474bc4 │ │ │ │ + ldr r2, [pc, #3932] @ 47ce1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476af4 │ │ │ │ - ldr r2, [pc, #3912] @ 47cdf4 │ │ │ │ + b 476b20 │ │ │ │ + ldr r2, [pc, #3912] @ 47ce20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476ac0 │ │ │ │ - ldr r2, [pc, #3892] @ 47cdf8 │ │ │ │ + b 476aec │ │ │ │ + ldr r2, [pc, #3892] @ 47ce24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476a8c │ │ │ │ - ldr r2, [pc, #3872] @ 47cdfc │ │ │ │ + b 476ab8 │ │ │ │ + ldr r2, [pc, #3872] @ 47ce28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476a58 │ │ │ │ - ldr r2, [pc, #3852] @ 47ce00 │ │ │ │ + b 476a84 │ │ │ │ + ldr r2, [pc, #3852] @ 47ce2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4700b4 │ │ │ │ - ldr r2, [pc, #3832] @ 47ce04 │ │ │ │ + b 4700e0 │ │ │ │ + ldr r2, [pc, #3832] @ 47ce30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470080 │ │ │ │ - ldr r2, [pc, #3812] @ 47ce08 │ │ │ │ + b 4700ac │ │ │ │ + ldr r2, [pc, #3812] @ 47ce34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47004c │ │ │ │ - ldr r2, [pc, #3792] @ 47ce0c │ │ │ │ + b 470078 │ │ │ │ + ldr r2, [pc, #3792] @ 47ce38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470018 │ │ │ │ - ldr r2, [pc, #3772] @ 47ce10 │ │ │ │ + b 470044 │ │ │ │ + ldr r2, [pc, #3772] @ 47ce3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472908 │ │ │ │ - ldr r2, [pc, #3752] @ 47ce14 │ │ │ │ + b 472934 │ │ │ │ + ldr r2, [pc, #3752] @ 47ce40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4728d4 │ │ │ │ - ldr r2, [pc, #3732] @ 47ce18 │ │ │ │ + b 472900 │ │ │ │ + ldr r2, [pc, #3732] @ 47ce44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4728a0 │ │ │ │ - ldr r2, [pc, #3712] @ 47ce1c │ │ │ │ + b 4728cc │ │ │ │ + ldr r2, [pc, #3712] @ 47ce48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47286c │ │ │ │ - ldr r2, [pc, #3692] @ 47ce20 │ │ │ │ + b 472898 │ │ │ │ + ldr r2, [pc, #3692] @ 47ce4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4725fc │ │ │ │ - ldr r2, [pc, #3672] @ 47ce24 │ │ │ │ + b 472628 │ │ │ │ + ldr r2, [pc, #3672] @ 47ce50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4725c8 │ │ │ │ - ldr r2, [pc, #3652] @ 47ce28 │ │ │ │ + b 4725f4 │ │ │ │ + ldr r2, [pc, #3652] @ 47ce54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472594 │ │ │ │ - ldr r2, [pc, #3632] @ 47ce2c │ │ │ │ + b 4725c0 │ │ │ │ + ldr r2, [pc, #3632] @ 47ce58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 472560 │ │ │ │ - ldr r2, [pc, #3612] @ 47ce30 │ │ │ │ + b 47258c │ │ │ │ + ldr r2, [pc, #3612] @ 47ce5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470f24 │ │ │ │ - ldr r2, [pc, #3592] @ 47ce34 │ │ │ │ + b 470f50 │ │ │ │ + ldr r2, [pc, #3592] @ 47ce60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470cc4 │ │ │ │ - ldr r2, [pc, #3572] @ 47ce38 │ │ │ │ + b 470cf0 │ │ │ │ + ldr r2, [pc, #3572] @ 47ce64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470fb0 │ │ │ │ - ldr r2, [pc, #3552] @ 47ce3c │ │ │ │ + b 470fdc │ │ │ │ + ldr r2, [pc, #3552] @ 47ce68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3528] @ 47ce40 │ │ │ │ + ldr r2, [pc, #3528] @ 47ce6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4723e0 │ │ │ │ - ldr r2, [pc, #3508] @ 47ce44 │ │ │ │ + b 47240c │ │ │ │ + ldr r2, [pc, #3508] @ 47ce70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475ecc │ │ │ │ - ldr r2, [pc, #3488] @ 47ce48 │ │ │ │ + b 475ef8 │ │ │ │ + ldr r2, [pc, #3488] @ 47ce74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 476b28 │ │ │ │ - ldr r2, [pc, #3468] @ 47ce4c │ │ │ │ + b 476b54 │ │ │ │ + ldr r2, [pc, #3468] @ 47ce78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4755c8 │ │ │ │ - ldr r2, [pc, #3448] @ 47ce50 │ │ │ │ + b 4755f4 │ │ │ │ + ldr r2, [pc, #3448] @ 47ce7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3424] @ 47ce54 │ │ │ │ + ldr r2, [pc, #3424] @ 47ce80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3400] @ 47ce58 │ │ │ │ + ldr r2, [pc, #3400] @ 47ce84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3376] @ 47ce5c │ │ │ │ + ldr r2, [pc, #3376] @ 47ce88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3352] @ 47ce60 │ │ │ │ + ldr r2, [pc, #3352] @ 47ce8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3328] @ 47ce64 │ │ │ │ + ldr r2, [pc, #3328] @ 47ce90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4703c0 │ │ │ │ - ldr r3, [pc, #3308] @ 47ce68 │ │ │ │ + b 4703ec │ │ │ │ + ldr r3, [pc, #3308] @ 47ce94 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #3300] @ 47ce6c │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #3300] @ 47ce98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3276] @ 47ce70 │ │ │ │ + ldr r2, [pc, #3276] @ 47ce9c │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474be4 │ │ │ │ - ldr r2, [pc, #3256] @ 47ce74 │ │ │ │ + b 474c10 │ │ │ │ + ldr r2, [pc, #3256] @ 47cea0 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474be4 │ │ │ │ - ldr r2, [pc, #3232] @ 47ce78 │ │ │ │ + b 474c10 │ │ │ │ + ldr r2, [pc, #3232] @ 47cea4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474be4 │ │ │ │ - ldr r2, [pc, #3212] @ 47ce7c │ │ │ │ + b 474c10 │ │ │ │ + ldr r2, [pc, #3212] @ 47cea8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3188] @ 47ce80 │ │ │ │ + ldr r2, [pc, #3188] @ 47ceac │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3164] @ 47ce84 │ │ │ │ + ldr r2, [pc, #3164] @ 47ceb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3140] @ 47ce88 │ │ │ │ + ldr r2, [pc, #3140] @ 47ceb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3116] @ 47ce8c │ │ │ │ + ldr r2, [pc, #3116] @ 47ceb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3092] @ 47ce90 │ │ │ │ + ldr r2, [pc, #3092] @ 47cebc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3068] @ 47ce94 │ │ │ │ + ldr r2, [pc, #3068] @ 47cec0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3044] @ 47ce98 │ │ │ │ + ldr r2, [pc, #3044] @ 47cec4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3020] @ 47ce9c │ │ │ │ + ldr r2, [pc, #3020] @ 47cec8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2996] @ 47cea0 │ │ │ │ + ldr r2, [pc, #2996] @ 47cecc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2972] @ 47cea4 │ │ │ │ + ldr r2, [pc, #2972] @ 47ced0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2948] @ 47cea8 │ │ │ │ + ldr r2, [pc, #2948] @ 47ced4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2924] @ 47ceac │ │ │ │ + ldr r2, [pc, #2924] @ 47ced8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2900] @ 47ceb0 │ │ │ │ + ldr r2, [pc, #2900] @ 47cedc │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470dcc │ │ │ │ - ldr r2, [pc, #2876] @ 47ceb4 │ │ │ │ + b 470df8 │ │ │ │ + ldr r2, [pc, #2876] @ 47cee0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470dcc │ │ │ │ - ldr r2, [pc, #2856] @ 47ceb8 │ │ │ │ + b 470df8 │ │ │ │ + ldr r2, [pc, #2856] @ 47cee4 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470dcc │ │ │ │ - ldr r2, [pc, #2836] @ 47cebc │ │ │ │ + b 470df8 │ │ │ │ + ldr r2, [pc, #2836] @ 47cee8 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470d80 │ │ │ │ - ldr r2, [pc, #2812] @ 47cec0 │ │ │ │ + b 470dac │ │ │ │ + ldr r2, [pc, #2812] @ 47ceec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470d80 │ │ │ │ - ldr r2, [pc, #2792] @ 47cec4 │ │ │ │ + b 470dac │ │ │ │ + ldr r2, [pc, #2792] @ 47cef0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 470d80 │ │ │ │ - ldr r2, [pc, #2772] @ 47cec8 │ │ │ │ + b 470dac │ │ │ │ + ldr r2, [pc, #2772] @ 47cef4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473c10 │ │ │ │ - ldr r2, [pc, #2752] @ 47cecc │ │ │ │ + b 473c3c │ │ │ │ + ldr r2, [pc, #2752] @ 47cef8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2728] @ 47ced0 │ │ │ │ + ldr r2, [pc, #2728] @ 47cefc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2704] @ 47ced4 │ │ │ │ + ldr r2, [pc, #2704] @ 47cf00 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473c10 │ │ │ │ - ldr r2, [pc, #2684] @ 47ced8 │ │ │ │ + b 473c3c │ │ │ │ + ldr r2, [pc, #2684] @ 47cf04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473c10 │ │ │ │ - ldr r2, [pc, #2664] @ 47cedc │ │ │ │ + b 473c3c │ │ │ │ + ldr r2, [pc, #2664] @ 47cf08 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2640] @ 47cee0 │ │ │ │ + ldr r2, [pc, #2640] @ 47cf0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2616] @ 47cee4 │ │ │ │ + ldr r2, [pc, #2616] @ 47cf10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2592] @ 47cee8 │ │ │ │ + ldr r2, [pc, #2592] @ 47cf14 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2568] @ 47ceec │ │ │ │ + ldr r2, [pc, #2568] @ 47cf18 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2544] @ 47cef0 │ │ │ │ + ldr r2, [pc, #2544] @ 47cf1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2520] @ 47cef4 │ │ │ │ + ldr r2, [pc, #2520] @ 47cf20 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2496] @ 47cef8 │ │ │ │ + ldr r2, [pc, #2496] @ 47cf24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2472] @ 47cefc │ │ │ │ + ldr r2, [pc, #2472] @ 47cf28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2448] @ 47cf00 │ │ │ │ + ldr r2, [pc, #2448] @ 47cf2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2424] @ 47cf04 │ │ │ │ + ldr r2, [pc, #2424] @ 47cf30 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2400] @ 47cf08 │ │ │ │ + ldr r2, [pc, #2400] @ 47cf34 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2376] @ 47cf0c │ │ │ │ + ldr r2, [pc, #2376] @ 47cf38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2352] @ 47cf10 │ │ │ │ + ldr r2, [pc, #2352] @ 47cf3c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47153c │ │ │ │ - ldr r2, [pc, #2328] @ 47cf14 │ │ │ │ + b 471568 │ │ │ │ + ldr r2, [pc, #2328] @ 47cf40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47153c │ │ │ │ - ldr r2, [pc, #2308] @ 47cf18 │ │ │ │ + b 471568 │ │ │ │ + ldr r2, [pc, #2308] @ 47cf44 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47153c │ │ │ │ - ldr r2, [pc, #2288] @ 47cf1c │ │ │ │ + b 471568 │ │ │ │ + ldr r2, [pc, #2288] @ 47cf48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2264] @ 47cf20 │ │ │ │ + ldr r2, [pc, #2264] @ 47cf4c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2240] @ 47cf24 │ │ │ │ + ldr r2, [pc, #2240] @ 47cf50 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2212] @ 47cf28 │ │ │ │ + ldr r2, [pc, #2212] @ 47cf54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2188] @ 47cf2c │ │ │ │ + ldr r2, [pc, #2188] @ 47cf58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2164] @ 47cf30 │ │ │ │ + ldr r2, [pc, #2164] @ 47cf5c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2136] @ 47cf34 │ │ │ │ + ldr r2, [pc, #2136] @ 47cf60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2112] @ 47cf38 │ │ │ │ + ldr r2, [pc, #2112] @ 47cf64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2088] @ 47cf3c │ │ │ │ + ldr r3, [pc, #2088] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47ca40 │ │ │ │ + bhi 47ca6c │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #2072] @ 47cf40 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #2072] @ 47cf6c │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2040] @ 47cf44 │ │ │ │ + ldr r2, [pc, #2040] @ 47cf70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2016] @ 47cf48 │ │ │ │ + ldr r2, [pc, #2016] @ 47cf74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1992] @ 47cf4c │ │ │ │ + ldr r2, [pc, #1992] @ 47cf78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1948] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1948] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47ca6c │ │ │ │ + bhi 47ca98 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1948] @ 47cf50 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1948] @ 47cf7c │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1892] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1892] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47cad0 │ │ │ │ + bhi 47cafc │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1896] @ 47cf54 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1896] @ 47cf80 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1864] @ 47cf58 │ │ │ │ + ldr r3, [pc, #1864] @ 47cf84 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 473b70 │ │ │ │ - ldr r2, [pc, #1856] @ 47cf5c │ │ │ │ + bne 473b9c │ │ │ │ + ldr r2, [pc, #1856] @ 47cf88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1832] @ 47cf60 │ │ │ │ + ldr r2, [pc, #1832] @ 47cf8c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1808] @ 47cf64 │ │ │ │ + ldr r2, [pc, #1808] @ 47cf90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1740] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1740] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47cb58 │ │ │ │ + bhi 47cb84 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1764] @ 47cf68 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1764] @ 47cf94 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1732] @ 47cf6c │ │ │ │ + ldr r2, [pc, #1732] @ 47cf98 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 475e98 │ │ │ │ - ldr r3, [pc, #1724] @ 47cf70 │ │ │ │ + beq 475ec4 │ │ │ │ + ldr r3, [pc, #1724] @ 47cf9c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - b 475e98 │ │ │ │ - ldr r3, [pc, #1656] @ 47cf3c │ │ │ │ + bne 46ee60 │ │ │ │ + b 475ec4 │ │ │ │ + ldr r3, [pc, #1656] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47cb84 │ │ │ │ + bhi 47cbb0 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1692] @ 47cf74 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1692] @ 47cfa0 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1600] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1600] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47cb10 │ │ │ │ + bhi 47cb3c │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1640] @ 47cf78 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1640] @ 47cfa4 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1544] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1544] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47c9c0 │ │ │ │ + bhi 47c9ec │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1588] @ 47cf7c │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1588] @ 47cfa8 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1484] @ 47cf3c │ │ │ │ + ldr r3, [pc, #1484] @ 47cf68 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 47ca98 │ │ │ │ + bhi 47cac4 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 473b70 │ │ │ │ - ldr r3, [pc, #1532] @ 47cf80 │ │ │ │ + bls 473b9c │ │ │ │ + ldr r3, [pc, #1532] @ 47cfac │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 47d72c │ │ │ │ + bhi 47d758 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 47af70 │ │ │ │ - b 46ee34 │ │ │ │ + beq 47af9c │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, r2 │ │ │ │ - beq 478fb8 │ │ │ │ - b 46ee34 │ │ │ │ + beq 478fe4 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1456] @ 47cf84 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1456] @ 47cfb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1428] @ 47cf88 │ │ │ │ + ldr r2, [pc, #1428] @ 47cfb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1404] @ 47cf8c │ │ │ │ + ldr r2, [pc, #1404] @ 47cfb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1380] @ 47cf90 │ │ │ │ + ldr r2, [pc, #1380] @ 47cfbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1344] @ 47cf94 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1344] @ 47cfc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1304] @ 47cf98 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1304] @ 47cfc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1264] @ 47cf9c │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1264] @ 47cfc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r3, #4 │ │ │ │ - beq 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + beq 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1212] @ 47cfa0 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1212] @ 47cfcc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1184] @ 47cfa4 │ │ │ │ + ldr r3, [pc, #1184] @ 47cfd0 │ │ │ │ bic r1, r1, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 46ee34 │ │ │ │ - b 475e98 │ │ │ │ + bne 46ee60 │ │ │ │ + b 475ec4 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1156] @ 47cfa8 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1156] @ 47cfd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 471098 │ │ │ │ - b 46ee34 │ │ │ │ + beq 4710c4 │ │ │ │ + b 46ee60 │ │ │ │ cmp r1, #8960 @ 0x2300 │ │ │ │ - beq 46eb44 │ │ │ │ - b 46ee34 │ │ │ │ + beq 46eb70 │ │ │ │ + b 46ee60 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1088] @ 47cfac │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1088] @ 47cfd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 473b70 │ │ │ │ - ldr r2, [pc, #1048] @ 47cfb0 │ │ │ │ + bhi 473b9c │ │ │ │ + ldr r2, [pc, #1048] @ 47cfdc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 47d6f4 │ │ │ │ + bhi 47d720 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1020] @ 47cfb4 │ │ │ │ + ldr r2, [pc, #1020] @ 47cfe0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #996] @ 47cfb8 │ │ │ │ + ldr r2, [pc, #996] @ 47cfe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #972] @ 47cfbc │ │ │ │ + ldr r2, [pc, #972] @ 47cfe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #948] @ 47cfc0 │ │ │ │ + ldr r2, [pc, #948] @ 47cfec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #924] @ 47cfc4 │ │ │ │ + ldr r2, [pc, #924] @ 47cff0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #900] @ 47cfc8 │ │ │ │ + ldr r2, [pc, #900] @ 47cff4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #876] @ 47cfcc │ │ │ │ + ldr r2, [pc, #876] @ 47cff8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #852] @ 47cfd0 │ │ │ │ + ldr r2, [pc, #852] @ 47cffc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #828] @ 47cfd4 │ │ │ │ + ldr r2, [pc, #828] @ 47d000 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #804] @ 47cfd8 │ │ │ │ + ldr r2, [pc, #804] @ 47d004 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #780] @ 47cfdc │ │ │ │ + ldr r2, [pc, #780] @ 47d008 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #756] @ 47cfe0 │ │ │ │ + ldr r2, [pc, #756] @ 47d00c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #732] @ 47cfe4 │ │ │ │ + ldr r2, [pc, #732] @ 47d010 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #708] @ 47cfe8 │ │ │ │ + ldr r2, [pc, #708] @ 47d014 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #684] @ 47cfec │ │ │ │ + ldr r2, [pc, #684] @ 47d018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #660] @ 47cff0 │ │ │ │ + ldr r2, [pc, #660] @ 47d01c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #636] @ 47cff4 │ │ │ │ + ldr r2, [pc, #636] @ 47d020 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #612] @ 47cff8 │ │ │ │ + ldr r2, [pc, #612] @ 47d024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #588] @ 47cffc │ │ │ │ + ldr r2, [pc, #588] @ 47d028 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #564] @ 47d000 │ │ │ │ + ldr r2, [pc, #564] @ 47d02c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - sbcseq sl, sl, r4, asr r8 │ │ │ │ - sbcseq r2, ip, ip, lsr #24 │ │ │ │ - smullseq sl, sl, r4, sl @ │ │ │ │ - sbcseq r4, ip, r4, lsl r3 │ │ │ │ - ldrsheq sl, [sl], #112 @ 0x70 │ │ │ │ - ldrsbeq sl, [sl], #120 @ 0x78 │ │ │ │ - sbcseq sl, sl, r0, asr #15 │ │ │ │ - sbcseq sl, sl, r8, lsr #15 │ │ │ │ - smullseq sl, sl, r0, r7 @ │ │ │ │ - sbcseq sl, sl, r8, ror r7 │ │ │ │ - sbcseq sl, sl, r0, ror #14 │ │ │ │ - sbcseq sl, sl, r8, asr #14 │ │ │ │ - sbcseq sl, sl, r0, lsr r7 │ │ │ │ - sbcseq sl, sl, r8, lsl r7 │ │ │ │ - sbcseq sl, sl, r0, lsl #14 │ │ │ │ - sbcseq sl, sl, r8, ror #13 │ │ │ │ - ldrsbeq sl, [sl], #96 @ 0x60 │ │ │ │ - ldrheq sl, [sl], #104 @ 0x68 │ │ │ │ - sbcseq sl, sl, r0, lsr #13 │ │ │ │ - sbcseq sl, sl, r8, lsl #13 │ │ │ │ - sbcseq sl, sl, r0, ror r6 │ │ │ │ - sbcseq sl, sl, r8, asr r6 │ │ │ │ - sbcseq r2, ip, r0, ror #6 │ │ │ │ - sbcseq r3, ip, r4, asr r4 │ │ │ │ - sbcseq sl, sl, ip, lsl #12 │ │ │ │ - ldrsheq sl, [sl], #84 @ 0x54 │ │ │ │ - ldrsbeq sl, [sl], #92 @ 0x5c │ │ │ │ - sbcseq sl, sl, r4, asr #11 │ │ │ │ - ldrsbeq r2, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r4, ip, ip, asr #5 │ │ │ │ - sbcseq r2, ip, r0, asr #12 │ │ │ │ - sbcseq r4, ip, r8, asr #3 │ │ │ │ - smullseq r3, ip, r8, sp │ │ │ │ - sbcseq sl, sl, r0, lsr #10 │ │ │ │ + sbcseq sl, sl, r8, asr #16 │ │ │ │ + sbcseq r2, ip, r0, lsr #24 │ │ │ │ + sbcseq sl, sl, r8, lsl #21 │ │ │ │ + sbcseq r4, ip, r8, lsl #6 │ │ │ │ + sbcseq sl, sl, r4, ror #15 │ │ │ │ + sbcseq sl, sl, ip, asr #15 │ │ │ │ + ldrheq sl, [sl], #116 @ 0x74 │ │ │ │ + smullseq sl, sl, ip, r7 @ │ │ │ │ + sbcseq sl, sl, r4, lsl #15 │ │ │ │ + sbcseq sl, sl, ip, ror #14 │ │ │ │ + sbcseq sl, sl, r4, asr r7 │ │ │ │ + sbcseq sl, sl, ip, lsr r7 │ │ │ │ + sbcseq sl, sl, r4, lsr #14 │ │ │ │ + sbcseq sl, sl, ip, lsl #14 │ │ │ │ + ldrsheq sl, [sl], #100 @ 0x64 │ │ │ │ + ldrsbeq sl, [sl], #108 @ 0x6c │ │ │ │ + sbcseq sl, sl, r4, asr #13 │ │ │ │ + sbcseq sl, sl, ip, lsr #13 │ │ │ │ + smullseq sl, sl, r4, r6 @ │ │ │ │ + sbcseq sl, sl, ip, ror r6 │ │ │ │ + sbcseq sl, sl, r4, ror #12 │ │ │ │ + sbcseq sl, sl, ip, asr #12 │ │ │ │ + sbcseq r2, ip, r4, asr r3 │ │ │ │ + sbcseq r3, ip, r8, asr #8 │ │ │ │ + sbcseq sl, sl, r0, lsl #12 │ │ │ │ + sbcseq sl, sl, r8, ror #11 │ │ │ │ + ldrsbeq sl, [sl], #80 @ 0x50 │ │ │ │ + ldrheq sl, [sl], #88 @ 0x58 │ │ │ │ + sbcseq r2, ip, r8, asr #25 │ │ │ │ + sbcseq r4, ip, r0, asr #5 │ │ │ │ + sbcseq r2, ip, r4, lsr r6 │ │ │ │ + ldrheq r4, [ip], #28 │ │ │ │ + sbcseq r3, ip, ip, lsl #27 │ │ │ │ + sbcseq sl, sl, r4, lsl r5 │ │ │ │ andeq r1, r0, r1, lsl #26 │ │ │ │ - ldrsbeq r3, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r4, ip, ip │ │ │ │ - sbcseq r6, r9, r4, lsr r3 │ │ │ │ - ldrheq r3, [ip], #248 @ 0xf8 │ │ │ │ - smullseq r4, ip, ip, r3 │ │ │ │ - sbcseq r4, ip, r4, ror r3 │ │ │ │ - smullseq r4, ip, ip, r2 │ │ │ │ - sbcseq r4, ip, r8, ror r2 │ │ │ │ - ldrsbeq sl, [sl], #48 @ 0x30 │ │ │ │ - ldrsbeq r4, [ip], #20 │ │ │ │ - sbcseq r4, ip, ip, lsr #3 │ │ │ │ - ldrheq r4, [ip], #0 │ │ │ │ - sbcseq r4, ip, r4, lsl #1 │ │ │ │ - sbcseq r4, ip, ip, lsr #1 │ │ │ │ - sbcseq r4, ip, r8, lsl #1 │ │ │ │ - smullseq r2, ip, ip, r2 │ │ │ │ - sbcseq r2, ip, r0, ror r2 │ │ │ │ - smullseq r6, r9, r4, r1 │ │ │ │ - sbcseq r2, ip, ip, lsl #4 │ │ │ │ - sbcseq r2, ip, r4, ror #3 │ │ │ │ - sbcseq r6, r9, r8, asr #2 │ │ │ │ - sbcseq r2, ip, ip, lsl #3 │ │ │ │ - sbcseq r2, ip, r8, ror #2 │ │ │ │ - ldrheq r4, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r3, ip, r4, lsr r1 │ │ │ │ - sbcseq r3, ip, ip, lsl #2 │ │ │ │ - smullseq r1, fp, r4, r2 │ │ │ │ - sbcseq r4, ip, ip, asr r5 │ │ │ │ - ldrsbeq r3, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r3, ip, r4, lsr sl │ │ │ │ - sbcseq r3, ip, r0, lsl sl │ │ │ │ - sbcseq r3, ip, ip, ror #19 │ │ │ │ - sbcseq r3, ip, r8, lsl #26 │ │ │ │ - sbcseq r2, ip, ip, lsl #19 │ │ │ │ - sbcseq r2, ip, r8, ror #18 │ │ │ │ - sbcseq r4, ip, r8, lsl #3 │ │ │ │ - sbcseq r4, ip, r0, ror #2 │ │ │ │ - sbcseq sl, sl, r0, ror r5 │ │ │ │ - sbcseq sl, sl, r4, asr #10 │ │ │ │ - sbcseq sl, sl, ip, rrx │ │ │ │ - sbcseq sl, sl, r0, lsl #1 │ │ │ │ - sbcseq r5, r9, r0, lsl pc │ │ │ │ - ldrsbeq r3, [ip], #156 @ 0x9c │ │ │ │ - ldrheq r3, [ip], #156 @ 0x9c │ │ │ │ - sbcseq sl, sl, r0, ror #12 │ │ │ │ - sbcseq r3, ip, r4, lsr lr │ │ │ │ - sbcseq r5, r9, ip, lsl #29 │ │ │ │ - sbcseq r2, ip, r8, lsl pc │ │ │ │ - ldrsheq r2, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r5, r9, r4, lsr lr │ │ │ │ - sbcseq r3, ip, r0, asr #22 │ │ │ │ - sbcseq r3, ip, ip, lsl #22 │ │ │ │ - andeq ip, r0, r4 │ │ │ │ - cmpeq r0, r0, lsl r4 │ │ │ │ - sbcseq r3, ip, r4, ror #2 │ │ │ │ + sbcseq r3, ip, ip, asr #7 │ │ │ │ + sbcseq r4, ip, r0 │ │ │ │ + sbcseq r6, r9, r8, lsr #6 │ │ │ │ + sbcseq r3, ip, ip, lsr #31 │ │ │ │ + smullseq r4, ip, r0, r3 │ │ │ │ + sbcseq r4, ip, r8, ror #6 │ │ │ │ + smullseq r4, ip, r0, r2 │ │ │ │ + sbcseq r4, ip, ip, ror #4 │ │ │ │ + sbcseq sl, sl, r4, asr #7 │ │ │ │ + sbcseq r4, ip, r8, asr #3 │ │ │ │ + sbcseq r4, ip, r0, lsr #3 │ │ │ │ + sbcseq r4, ip, r4, lsr #1 │ │ │ │ + sbcseq r4, ip, r8, ror r0 │ │ │ │ + sbcseq r4, ip, r0, lsr #1 │ │ │ │ + sbcseq r4, ip, ip, ror r0 │ │ │ │ + smullseq r2, ip, r0, r2 │ │ │ │ + sbcseq r2, ip, r4, ror #4 │ │ │ │ + sbcseq r6, r9, r8, lsl #3 │ │ │ │ + sbcseq r2, ip, r0, lsl #4 │ │ │ │ + ldrsbeq r2, [ip], #24 │ │ │ │ + sbcseq r6, r9, ip, lsr r1 │ │ │ │ + sbcseq r2, ip, r0, lsl #3 │ │ │ │ + sbcseq r2, ip, ip, asr r1 │ │ │ │ + sbcseq r4, ip, r8, lsr #11 │ │ │ │ sbcseq r3, ip, r8, lsr #2 │ │ │ │ - sbcseq r3, ip, r0, asr #2 │ │ │ │ - smlalbbeq r3, r0, r7, r3 │ │ │ │ - cmpeq r0, r2, asr r3 │ │ │ │ + sbcseq r3, ip, r0, lsl #2 │ │ │ │ + sbcseq r1, fp, r8, lsl #5 │ │ │ │ + sbcseq r4, ip, r0, asr r5 │ │ │ │ + sbcseq r3, ip, r4, asr #29 │ │ │ │ + sbcseq r3, ip, r8, lsr #20 │ │ │ │ + sbcseq r3, ip, r4, lsl #20 │ │ │ │ + sbcseq r3, ip, r0, ror #19 │ │ │ │ + ldrsheq r3, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r2, ip, r0, lsl #19 │ │ │ │ + sbcseq r2, ip, ip, asr r9 │ │ │ │ + sbcseq r4, ip, ip, ror r1 │ │ │ │ + sbcseq r4, ip, r4, asr r1 │ │ │ │ + sbcseq sl, sl, r4, ror #10 │ │ │ │ + sbcseq sl, sl, r8, lsr r5 │ │ │ │ + sbcseq sl, sl, r0, rrx │ │ │ │ + sbcseq sl, sl, r4, ror r0 │ │ │ │ + sbcseq r5, r9, r4, lsl #30 │ │ │ │ + ldrsbeq r3, [ip], #144 @ 0x90 │ │ │ │ + ldrheq r3, [ip], #144 @ 0x90 │ │ │ │ + sbcseq sl, sl, r4, asr r6 │ │ │ │ + sbcseq r3, ip, r8, lsr #28 │ │ │ │ + sbcseq r5, r9, r0, lsl #29 │ │ │ │ + sbcseq r2, ip, ip, lsl #30 │ │ │ │ + sbcseq r2, ip, r4, ror #29 │ │ │ │ + sbcseq r5, r9, r8, lsr #28 │ │ │ │ + sbcseq r3, ip, r4, lsr fp │ │ │ │ + sbcseq r3, ip, r0, lsl #22 │ │ │ │ + andeq ip, r0, r4 │ │ │ │ + cmpeq r0, ip, lsl #8 │ │ │ │ + sbcseq r3, ip, r8, asr r1 │ │ │ │ + sbcseq r3, ip, ip, lsl r1 │ │ │ │ + sbcseq r3, ip, r4, lsr r1 │ │ │ │ + smlalbbeq r3, r0, r3, r3 │ │ │ │ + cmpeq r0, lr, asr #6 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - sbcseq r2, ip, ip, lsl #31 │ │ │ │ - sbcseq r2, ip, r0, lsr #26 │ │ │ │ - sbcseq r2, ip, r0, lsl #26 │ │ │ │ - strheq r3, [r0, #-45] @ 0xffffffd3 │ │ │ │ + sbcseq r2, ip, r0, lsl #31 │ │ │ │ + sbcseq r2, ip, r4, lsl sp │ │ │ │ + ldrsheq r2, [ip], #196 @ 0xc4 │ │ │ │ + strheq r3, [r0, #-41] @ 0xffffffd7 │ │ │ │ muleq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - cmpeq r0, ip, ror #4 │ │ │ │ - cmpeq r0, r7, lsr r2 │ │ │ │ - cmpeq r0, r2, lsl #4 │ │ │ │ - smlalbteq r3, r0, ip, r1 │ │ │ │ - smlalbbeq r3, r0, r2, r1 │ │ │ │ - sbcseq r2, ip, r4, lsl pc │ │ │ │ - sbcseq r2, ip, r4, ror #29 │ │ │ │ - sbcseq r2, ip, ip, ror #29 │ │ │ │ - cmpeq r0, r5, lsl #2 │ │ │ │ - ldrdeq r3, [r0, #-12] │ │ │ │ - strheq r3, [r0, #-3] │ │ │ │ - cmpeq r0, lr, ror r0 │ │ │ │ + cmpeq r0, r8, ror #4 │ │ │ │ + cmpeq r0, r3, lsr r2 │ │ │ │ + strdeq r3, [r0, #-30] @ 0xffffffe2 │ │ │ │ + smlalbteq r3, r0, r8, r1 │ │ │ │ + cmpeq r0, lr, ror r1 │ │ │ │ + sbcseq r2, ip, r8, lsl #30 │ │ │ │ + ldrsbeq r2, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r2, ip, r0, ror #29 │ │ │ │ + cmpeq r0, r1, lsl #2 │ │ │ │ + ldrdeq r3, [r0, #-8] │ │ │ │ + smlaltbeq r3, r0, pc, r0 @ │ │ │ │ + cmpeq r0, sl, ror r0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - cmpeq r0, r1, asr #32 │ │ │ │ - strdeq r2, [r0, #-252] @ 0xffffff04 │ │ │ │ - ldrdeq r2, [r0, #-243] @ 0xffffff0d │ │ │ │ - sbcseq r1, ip, r8, ror #27 │ │ │ │ - sbcseq r9, sl, r0, lsl #24 │ │ │ │ - ldrsbeq r9, [sl], #184 @ 0xb8 │ │ │ │ - ldrheq r9, [sl], #176 @ 0xb0 │ │ │ │ - sbcseq r9, sl, r8, lsl #23 │ │ │ │ - sbcseq r9, sl, r8, lsr fp │ │ │ │ + cmpeq r0, sp, lsr r0 │ │ │ │ + strdeq r2, [r0, #-248] @ 0xffffff08 │ │ │ │ + smlalbteq r2, r0, pc, pc @ │ │ │ │ + ldrsbeq r1, [ip], #220 @ 0xdc │ │ │ │ + ldrsheq r9, [sl], #180 @ 0xb4 │ │ │ │ + sbcseq r9, sl, ip, asr #23 │ │ │ │ + sbcseq r9, sl, r4, lsr #23 │ │ │ │ + sbcseq r9, sl, ip, ror fp │ │ │ │ + sbcseq r9, sl, ip, lsr #22 │ │ │ │ + sbcseq r9, sl, r4, lsl #22 │ │ │ │ sbcseq r9, sl, r0, lsl fp │ │ │ │ - sbcseq r9, sl, ip, lsl fp │ │ │ │ - sbcseq r9, sl, ip, asr #24 │ │ │ │ - sbcseq r1, ip, r4, ror #25 │ │ │ │ - sbcseq r1, ip, r0, asr #25 │ │ │ │ - ldrsheq r9, [sl], #176 @ 0xb0 │ │ │ │ - sbcseq r1, ip, r4, lsl #25 │ │ │ │ - sbcseq r9, sl, r4, asr #21 │ │ │ │ - sbcseq r1, ip, r4, asr #24 │ │ │ │ - sbcseq r1, ip, r0, lsr #24 │ │ │ │ - sbcseq r9, sl, ip, asr fp │ │ │ │ - sbcseq r1, ip, r0, ror #23 │ │ │ │ - ldrheq r1, [ip], #188 @ 0xbc │ │ │ │ - smullseq r1, ip, r8, fp │ │ │ │ - smullseq r9, sl, ip, r7 │ │ │ │ - sbcseq r9, sl, r0, ror #11 │ │ │ │ - sbcseq r9, sl, r4, lsr #12 │ │ │ │ - sbcseq r9, sl, r0, ror #19 │ │ │ │ - sbcseq r9, sl, r0, asr #11 │ │ │ │ - smullseq r9, sl, r8, r5 │ │ │ │ + sbcseq r9, sl, r0, asr #24 │ │ │ │ + ldrsbeq r1, [ip], #200 @ 0xc8 │ │ │ │ + ldrheq r1, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r9, sl, r4, ror #23 │ │ │ │ + sbcseq r1, ip, r8, ror ip │ │ │ │ + ldrheq r9, [sl], #168 @ 0xa8 │ │ │ │ + sbcseq r1, ip, r8, lsr ip │ │ │ │ + sbcseq r1, ip, r4, lsl ip │ │ │ │ + sbcseq r9, sl, r0, asr fp │ │ │ │ + ldrsbeq r1, [ip], #180 @ 0xb4 │ │ │ │ + ldrheq r1, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r1, ip, ip, lsl #23 │ │ │ │ + smullseq r9, sl, r0, r7 │ │ │ │ + ldrsbeq r9, [sl], #84 @ 0x54 │ │ │ │ sbcseq r9, sl, r8, lsl r6 │ │ │ │ - sbcseq r1, ip, r8, ror #14 │ │ │ │ - sbcseq r1, ip, r4, asr #14 │ │ │ │ - sbcseq r9, sl, ip, asr r6 │ │ │ │ - ldrsbeq r9, [sl], #64 @ 0x40 │ │ │ │ - sbcseq r9, sl, r4, asr #12 │ │ │ │ - sbcseq r1, ip, r8, asr #13 │ │ │ │ - sbcseq r1, ip, r0, lsr #13 │ │ │ │ - sbcseq r9, sl, r8, lsl #12 │ │ │ │ - sbcseq r9, sl, r0, ror #11 │ │ │ │ - sbcseq r1, ip, ip, lsr r6 │ │ │ │ - sbcseq r1, ip, r0, lsl r6 │ │ │ │ - sbcseq r9, sl, r0, ror r5 │ │ │ │ - ldrsheq r9, [sl], #48 @ 0x30 │ │ │ │ - sbcseq r9, sl, r8, asr #7 │ │ │ │ - sbcseq r1, ip, ip, lsl #11 │ │ │ │ + ldrsbeq r9, [sl], #148 @ 0x94 │ │ │ │ + ldrheq r9, [sl], #84 @ 0x54 │ │ │ │ + sbcseq r9, sl, ip, lsl #11 │ │ │ │ + sbcseq r9, sl, ip, lsl #12 │ │ │ │ + sbcseq r1, ip, ip, asr r7 │ │ │ │ + sbcseq r1, ip, r8, lsr r7 │ │ │ │ + sbcseq r9, sl, r0, asr r6 │ │ │ │ + sbcseq r9, sl, r4, asr #9 │ │ │ │ + sbcseq r9, sl, r8, lsr r6 │ │ │ │ + ldrheq r1, [ip], #108 @ 0x6c │ │ │ │ + smullseq r1, ip, r4, r6 │ │ │ │ + ldrsheq r9, [sl], #92 @ 0x5c │ │ │ │ + ldrsbeq r9, [sl], #84 @ 0x54 │ │ │ │ + sbcseq r1, ip, r0, lsr r6 │ │ │ │ + sbcseq r1, ip, r4, lsl #12 │ │ │ │ + sbcseq r9, sl, r4, ror #10 │ │ │ │ + sbcseq r9, sl, r4, ror #7 │ │ │ │ + ldrheq r9, [sl], #60 @ 0x3c │ │ │ │ + sbcseq r1, ip, r0, lsl #11 │ │ │ │ + sbcseq r9, sl, r0, lsr #7 │ │ │ │ + sbcseq r9, sl, r8, asr #6 │ │ │ │ + sbcseq r9, sl, r0, lsr #6 │ │ │ │ + sbcseq r9, sl, r4, lsr #8 │ │ │ │ + sbcseq r1, ip, r8, ror #9 │ │ │ │ + sbcseq r1, ip, r0, asr #9 │ │ │ │ sbcseq r9, sl, ip, lsr #7 │ │ │ │ - sbcseq r9, sl, r4, asr r3 │ │ │ │ - sbcseq r9, sl, ip, lsr #6 │ │ │ │ - sbcseq r9, sl, r0, lsr r4 │ │ │ │ - ldrsheq r1, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r1, ip, ip, asr #9 │ │ │ │ - ldrheq r9, [sl], #56 @ 0x38 │ │ │ │ - sbcseq r9, sl, r8, lsr #7 │ │ │ │ - sbcseq r1, ip, r0, ror #8 │ │ │ │ - sbcseq r1, ip, ip, lsr #8 │ │ │ │ - sbcseq r9, sl, r0, asr #7 │ │ │ │ - smullseq r9, sl, r0, r3 │ │ │ │ - sbcseq r1, ip, r4, asr #7 │ │ │ │ - smullseq r1, ip, r4, r3 │ │ │ │ - sbcseq r9, sl, r8, lsr #6 │ │ │ │ - sbcseq r1, ip, r4, asr #6 │ │ │ │ - sbcseq r1, ip, r0, lsl r3 │ │ │ │ - ldrheq r9, [sl], #44 @ 0x2c │ │ │ │ - sbcseq r1, ip, r8, asr #8 │ │ │ │ + smullseq r9, sl, ip, r3 │ │ │ │ + sbcseq r1, ip, r4, asr r4 │ │ │ │ sbcseq r1, ip, r0, lsr #8 │ │ │ │ - ldrsheq r1, [ip], #56 @ 0x38 │ │ │ │ - ldrsbeq r1, [ip], #52 @ 0x34 │ │ │ │ - ldrheq r1, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r1, ip, ip, lsl #7 │ │ │ │ - sbcseq r9, sl, r0, lsr r2 │ │ │ │ - sbcseq r0, fp, ip, asr #1 │ │ │ │ - sbcseq r2, ip, r8 │ │ │ │ - sbcseq r4, r9, r4, ror #28 │ │ │ │ - ldrsbeq r1, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r4, r9, ip, lsr #28 │ │ │ │ - sbcseq r2, ip, r4, lsr #7 │ │ │ │ - sbcseq r2, ip, r8, ror #3 │ │ │ │ - ldrsbeq r4, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq r2, ip, r8, asr #2 │ │ │ │ - sbcseq r4, r9, r0, lsr #27 │ │ │ │ - sbcseq r2, ip, r4, asr #32 │ │ │ │ - sbcseq r4, r9, r4, ror #26 │ │ │ │ - sbcseq r4, r9, r4, asr #26 │ │ │ │ - sbcseq r4, r9, r4, lsr #26 │ │ │ │ - smullseq r1, ip, r8, r9 │ │ │ │ - sbcseq r1, ip, r0, lsl #19 │ │ │ │ - ldrsbeq r4, [r9], #200 @ 0xc8 │ │ │ │ - ldrheq r4, [r9], #200 @ 0xc8 │ │ │ │ - smullseq r4, r9, r8, ip │ │ │ │ - sbcseq r4, r9, ip, ror ip │ │ │ │ - sbcseq r1, ip, r0, lsl #27 │ │ │ │ - sbcseq r4, r9, r4, asr #24 │ │ │ │ - sbcseq r1, ip, ip, lsl #29 │ │ │ │ - sbcseq r4, r9, ip, lsl #24 │ │ │ │ - sbcseq r4, r9, ip, ror #23 │ │ │ │ - ldrsbeq r4, [r9], #176 @ 0xb0 │ │ │ │ - ldr r2, [pc, #-300] @ 47d004 │ │ │ │ + ldrheq r9, [sl], #52 @ 0x34 │ │ │ │ + sbcseq r9, sl, r4, lsl #7 │ │ │ │ + ldrheq r1, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r1, ip, r8, lsl #7 │ │ │ │ + sbcseq r9, sl, ip, lsl r3 │ │ │ │ + sbcseq r1, ip, r8, lsr r3 │ │ │ │ + sbcseq r1, ip, r4, lsl #6 │ │ │ │ + ldrheq r9, [sl], #32 │ │ │ │ + sbcseq r1, ip, ip, lsr r4 │ │ │ │ + sbcseq r1, ip, r4, lsl r4 │ │ │ │ + sbcseq r1, ip, ip, ror #7 │ │ │ │ + sbcseq r1, ip, r8, asr #7 │ │ │ │ + sbcseq r1, ip, r4, lsr #7 │ │ │ │ + sbcseq r1, ip, r0, lsl #7 │ │ │ │ + sbcseq r9, sl, r4, lsr #4 │ │ │ │ + sbcseq r0, fp, r0, asr #1 │ │ │ │ + ldrsheq r1, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r4, r9, r8, asr lr │ │ │ │ + sbcseq r1, ip, ip, asr #21 │ │ │ │ + sbcseq r4, r9, r0, lsr #28 │ │ │ │ + smullseq r2, ip, r8, r3 │ │ │ │ + ldrsbeq r2, [ip], #28 │ │ │ │ + sbcseq r4, r9, ip, asr #27 │ │ │ │ + sbcseq r2, ip, ip, lsr r1 │ │ │ │ + smullseq r4, r9, r4, sp │ │ │ │ + sbcseq r2, ip, r8, lsr r0 │ │ │ │ + sbcseq r4, r9, r8, asr sp │ │ │ │ + sbcseq r4, r9, r8, lsr sp │ │ │ │ + sbcseq r4, r9, r8, lsl sp │ │ │ │ + sbcseq r1, ip, ip, lsl #19 │ │ │ │ + sbcseq r1, ip, r4, ror r9 │ │ │ │ + sbcseq r4, r9, ip, asr #25 │ │ │ │ + sbcseq r4, r9, ip, lsr #25 │ │ │ │ + sbcseq r4, r9, ip, lsl #25 │ │ │ │ + sbcseq r4, r9, r0, ror ip │ │ │ │ + sbcseq r1, ip, r4, ror sp │ │ │ │ + sbcseq r4, r9, r8, lsr ip │ │ │ │ + sbcseq r1, ip, r0, lsl #29 │ │ │ │ + sbcseq r4, r9, r0, lsl #24 │ │ │ │ + sbcseq r4, r9, r0, ror #23 │ │ │ │ + sbcseq r4, r9, r4, asr #23 │ │ │ │ + ldr r2, [pc, #-300] @ 47d030 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-324] @ 47d008 │ │ │ │ + ldr r2, [pc, #-324] @ 47d034 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-348] @ 47d00c │ │ │ │ + ldr r2, [pc, #-348] @ 47d038 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-372] @ 47d010 │ │ │ │ + ldr r2, [pc, #-372] @ 47d03c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-396] @ 47d014 │ │ │ │ + ldr r2, [pc, #-396] @ 47d040 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-420] @ 47d018 │ │ │ │ + ldr r2, [pc, #-420] @ 47d044 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-444] @ 47d01c │ │ │ │ + ldr r2, [pc, #-444] @ 47d048 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-468] @ 47d020 │ │ │ │ + ldr r2, [pc, #-468] @ 47d04c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-492] @ 47d024 │ │ │ │ + ldr r2, [pc, #-492] @ 47d050 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-516] @ 47d028 │ │ │ │ + ldr r2, [pc, #-516] @ 47d054 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-540] @ 47d02c │ │ │ │ + ldr r2, [pc, #-540] @ 47d058 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-564] @ 47d030 │ │ │ │ + ldr r2, [pc, #-564] @ 47d05c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-588] @ 47d034 │ │ │ │ + ldr r2, [pc, #-588] @ 47d060 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-612] @ 47d038 │ │ │ │ + ldr r2, [pc, #-612] @ 47d064 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-636] @ 47d03c │ │ │ │ + ldr r2, [pc, #-636] @ 47d068 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-660] @ 47d040 │ │ │ │ + ldr r2, [pc, #-660] @ 47d06c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-684] @ 47d044 │ │ │ │ + ldr r2, [pc, #-684] @ 47d070 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-708] @ 47d048 │ │ │ │ + ldr r2, [pc, #-708] @ 47d074 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-732] @ 47d04c │ │ │ │ + ldr r2, [pc, #-732] @ 47d078 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-756] @ 47d050 │ │ │ │ + ldr r2, [pc, #-756] @ 47d07c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-780] @ 47d054 │ │ │ │ + ldr r2, [pc, #-780] @ 47d080 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-804] @ 47d058 │ │ │ │ + ldr r2, [pc, #-804] @ 47d084 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-828] @ 47d05c │ │ │ │ + ldr r2, [pc, #-828] @ 47d088 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-852] @ 47d060 │ │ │ │ + ldr r2, [pc, #-852] @ 47d08c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-876] @ 47d064 │ │ │ │ + ldr r2, [pc, #-876] @ 47d090 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-900] @ 47d068 │ │ │ │ + ldr r2, [pc, #-900] @ 47d094 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-924] @ 47d06c │ │ │ │ + ldr r2, [pc, #-924] @ 47d098 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-948] @ 47d070 │ │ │ │ + ldr r2, [pc, #-948] @ 47d09c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-972] @ 47d074 │ │ │ │ + ldr r2, [pc, #-972] @ 47d0a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-996] @ 47d078 │ │ │ │ + ldr r2, [pc, #-996] @ 47d0a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1020] @ 47d07c │ │ │ │ + ldr r2, [pc, #-1020] @ 47d0a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1044] @ 47d080 │ │ │ │ + ldr r2, [pc, #-1044] @ 47d0ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1068] @ 47d084 │ │ │ │ + ldr r2, [pc, #-1068] @ 47d0b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1092] @ 47d088 │ │ │ │ + ldr r2, [pc, #-1092] @ 47d0b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1116] @ 47d08c │ │ │ │ + ldr r2, [pc, #-1116] @ 47d0b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1140] @ 47d090 │ │ │ │ + ldr r2, [pc, #-1140] @ 47d0bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1164] @ 47d094 │ │ │ │ + ldr r2, [pc, #-1164] @ 47d0c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1188] @ 47d098 │ │ │ │ + ldr r2, [pc, #-1188] @ 47d0c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1212] @ 47d09c │ │ │ │ + ldr r2, [pc, #-1212] @ 47d0c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1236] @ 47d0a0 │ │ │ │ + ldr r2, [pc, #-1236] @ 47d0cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1260] @ 47d0a4 │ │ │ │ + ldr r2, [pc, #-1260] @ 47d0d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1284] @ 47d0a8 │ │ │ │ + ldr r2, [pc, #-1284] @ 47d0d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1308] @ 47d0ac │ │ │ │ + ldr r2, [pc, #-1308] @ 47d0d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1332] @ 47d0b0 │ │ │ │ + ldr r2, [pc, #-1332] @ 47d0dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1356] @ 47d0b4 │ │ │ │ + ldr r2, [pc, #-1356] @ 47d0e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1380] @ 47d0b8 │ │ │ │ + ldr r2, [pc, #-1380] @ 47d0e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1404] @ 47d0bc │ │ │ │ + ldr r2, [pc, #-1404] @ 47d0e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1428] @ 47d0c0 │ │ │ │ + ldr r2, [pc, #-1428] @ 47d0ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1452] @ 47d0c4 │ │ │ │ + ldr r2, [pc, #-1452] @ 47d0f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1476] @ 47d0c8 │ │ │ │ + ldr r2, [pc, #-1476] @ 47d0f4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473154 │ │ │ │ - ldr r2, [pc, #-1500] @ 47d0cc │ │ │ │ + b 473180 │ │ │ │ + ldr r2, [pc, #-1500] @ 47d0f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1524] @ 47d0d0 │ │ │ │ + ldr r2, [pc, #-1524] @ 47d0fc │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 475a40 │ │ │ │ - ldr r2, [pc, #-1548] @ 47d0d4 │ │ │ │ + b 475a6c │ │ │ │ + ldr r2, [pc, #-1548] @ 47d100 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1572] @ 47d0d8 │ │ │ │ + ldr r2, [pc, #-1572] @ 47d104 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1596] @ 47d0dc │ │ │ │ + ldr r2, [pc, #-1596] @ 47d108 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4731f8 │ │ │ │ - ldr r2, [pc, #-1620] @ 47d0e0 │ │ │ │ + b 473224 │ │ │ │ + ldr r2, [pc, #-1620] @ 47d10c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1644] @ 47d0e4 │ │ │ │ + ldr r2, [pc, #-1644] @ 47d110 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1672] @ 47d0e8 │ │ │ │ + ldr r2, [pc, #-1672] @ 47d114 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1696] @ 47d0ec │ │ │ │ + ldr r2, [pc, #-1696] @ 47d118 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1724] @ 47d0f0 │ │ │ │ + ldr r2, [pc, #-1724] @ 47d11c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1752] @ 47d0f4 │ │ │ │ + ldr r2, [pc, #-1752] @ 47d120 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473074 │ │ │ │ - ldr r2, [pc, #-1776] @ 47d0f8 │ │ │ │ + b 4730a0 │ │ │ │ + ldr r2, [pc, #-1776] @ 47d124 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #-1796] @ 47d0fc │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #-1796] @ 47d128 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 478034 │ │ │ │ - ldr r2, [pc, #-1816] @ 47d100 │ │ │ │ + b 478060 │ │ │ │ + ldr r2, [pc, #-1816] @ 47d12c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1844] @ 47d104 │ │ │ │ + ldr r2, [pc, #-1844] @ 47d130 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1872] @ 47d108 │ │ │ │ + ldr r2, [pc, #-1872] @ 47d134 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473248 │ │ │ │ - ldr r2, [pc, #-1896] @ 47d10c │ │ │ │ + b 473274 │ │ │ │ + ldr r2, [pc, #-1896] @ 47d138 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r2, [pc, #-1920] @ 47d110 │ │ │ │ + b 473950 │ │ │ │ + ldr r2, [pc, #-1920] @ 47d13c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1944] @ 47d114 │ │ │ │ + ldr r2, [pc, #-1944] @ 47d140 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4733ec │ │ │ │ - ldr r2, [pc, #-1968] @ 47d118 │ │ │ │ + b 473418 │ │ │ │ + ldr r2, [pc, #-1968] @ 47d144 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1992] @ 47d11c │ │ │ │ + ldr r2, [pc, #-1992] @ 47d148 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2020] @ 47d120 │ │ │ │ + ldr r2, [pc, #-2020] @ 47d14c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 474b64 │ │ │ │ - ldr r2, [pc, #-2044] @ 47d124 │ │ │ │ + b 474b90 │ │ │ │ + ldr r2, [pc, #-2044] @ 47d150 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 473924 │ │ │ │ - ldr r3, [pc, #748] @ 47dc28 │ │ │ │ + b 473950 │ │ │ │ + ldr r3, [pc, #748] @ 47dc54 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 47d998 │ │ │ │ + bhi 47d9c4 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ - bcs 47d978 │ │ │ │ + bcs 47d9a4 │ │ │ │ cmp r0, #604 @ 0x25c │ │ │ │ - bhi 47dbcc │ │ │ │ + bhi 47dbf8 │ │ │ │ cmp r0, #576 @ 0x240 │ │ │ │ - bcc 47d9d8 │ │ │ │ - ldr r3, [pc, #716] @ 47dc2c │ │ │ │ + bcc 47da04 │ │ │ │ + ldr r3, [pc, #716] @ 47dc58 │ │ │ │ sub r0, r0, #576 @ 0x240 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #28 │ │ │ │ - bhi 47da0c │ │ │ │ + bhi 47da38 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #688] @ 47dc30 │ │ │ │ + ldr r3, [pc, #688] @ 47dc5c │ │ │ │ sub r0, r0, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #28 │ │ │ │ - bhi 47da00 │ │ │ │ + bhi 47da2c │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #660] @ 47dc34 │ │ │ │ + ldr r3, [pc, #660] @ 47dc60 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 47dbb4 │ │ │ │ + bhi 47dbe0 │ │ │ │ cmp r0, #1792 @ 0x700 │ │ │ │ - bcc 47dbec │ │ │ │ - ldr r3, [pc, #644] @ 47dc38 │ │ │ │ + bcc 47dc18 │ │ │ │ + ldr r3, [pc, #644] @ 47dc64 │ │ │ │ sub r0, r0, #1792 @ 0x700 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ - bhi 47d9cc │ │ │ │ + bhi 47d9f8 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #616] @ 47dc3c │ │ │ │ + ldr r0, [pc, #616] @ 47dc68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #320 @ 0x140 │ │ │ │ - beq 47dbe0 │ │ │ │ - bhi 47da18 │ │ │ │ + beq 47dc0c │ │ │ │ + bhi 47da44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 47da40 │ │ │ │ + beq 47da6c │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ - bne 47dc10 │ │ │ │ - ldr r0, [pc, #580] @ 47dc40 │ │ │ │ + bne 47dc3c │ │ │ │ + ldr r0, [pc, #580] @ 47dc6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #572] @ 47dc44 │ │ │ │ + ldr r0, [pc, #572] @ 47dc70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #564] @ 47dc48 │ │ │ │ + ldr r0, [pc, #564] @ 47dc74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #512 @ 0x200 │ │ │ │ - beq 47da34 │ │ │ │ + beq 47da60 │ │ │ │ cmp r0, #516 @ 0x204 │ │ │ │ - bne 47dc1c │ │ │ │ - ldr r0, [pc, #540] @ 47dc4c │ │ │ │ + bne 47dc48 │ │ │ │ + ldr r0, [pc, #540] @ 47dc78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #532] @ 47dc50 │ │ │ │ + ldr r0, [pc, #532] @ 47dc7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #524] @ 47dc54 │ │ │ │ + ldr r0, [pc, #524] @ 47dc80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #516] @ 47dc58 │ │ │ │ + ldr r0, [pc, #516] @ 47dc84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #508] @ 47dc5c │ │ │ │ + ldr r0, [pc, #508] @ 47dc88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #500] @ 47dc60 │ │ │ │ + ldr r0, [pc, #500] @ 47dc8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #492] @ 47dc64 │ │ │ │ + ldr r0, [pc, #492] @ 47dc90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #484] @ 47dc68 │ │ │ │ + ldr r0, [pc, #484] @ 47dc94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #476] @ 47dc6c │ │ │ │ + ldr r0, [pc, #476] @ 47dc98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #468] @ 47dc70 │ │ │ │ + ldr r0, [pc, #468] @ 47dc9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #460] @ 47dc74 │ │ │ │ + ldr r0, [pc, #460] @ 47dca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #452] @ 47dc78 │ │ │ │ + ldr r0, [pc, #452] @ 47dca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #444] @ 47dc7c │ │ │ │ + ldr r0, [pc, #444] @ 47dca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #436] @ 47dc80 │ │ │ │ + ldr r0, [pc, #436] @ 47dcac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #428] @ 47dc84 │ │ │ │ + ldr r0, [pc, #428] @ 47dcb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #420] @ 47dc88 │ │ │ │ + ldr r0, [pc, #420] @ 47dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #412] @ 47dc8c │ │ │ │ + ldr r0, [pc, #412] @ 47dcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #404] @ 47dc90 │ │ │ │ + ldr r0, [pc, #404] @ 47dcbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #396] @ 47dc94 │ │ │ │ + ldr r0, [pc, #396] @ 47dcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #388] @ 47dc98 │ │ │ │ + ldr r0, [pc, #388] @ 47dcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #380] @ 47dc9c │ │ │ │ + ldr r0, [pc, #380] @ 47dcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #372] @ 47dca0 │ │ │ │ + ldr r0, [pc, #372] @ 47dccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #364] @ 47dca4 │ │ │ │ + ldr r0, [pc, #364] @ 47dcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #356] @ 47dca8 │ │ │ │ + ldr r0, [pc, #356] @ 47dcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #348] @ 47dcac │ │ │ │ + ldr r0, [pc, #348] @ 47dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #340] @ 47dcb0 │ │ │ │ + ldr r0, [pc, #340] @ 47dcdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #332] @ 47dcb4 │ │ │ │ + ldr r0, [pc, #332] @ 47dce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #324] @ 47dcb8 │ │ │ │ + ldr r0, [pc, #324] @ 47dce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #316] @ 47dcbc │ │ │ │ + ldr r0, [pc, #316] @ 47dce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #308] @ 47dcc0 │ │ │ │ + ldr r0, [pc, #308] @ 47dcec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #300] @ 47dcc4 │ │ │ │ + ldr r0, [pc, #300] @ 47dcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #292] @ 47dcc8 │ │ │ │ + ldr r0, [pc, #292] @ 47dcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #284] @ 47dccc │ │ │ │ + ldr r0, [pc, #284] @ 47dcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #276] @ 47dcd0 │ │ │ │ + ldr r3, [pc, #276] @ 47dcfc │ │ │ │ cmp r0, r3 │ │ │ │ - bne 47dbf8 │ │ │ │ - ldr r0, [pc, #268] @ 47dcd4 │ │ │ │ + bne 47dc24 │ │ │ │ + ldr r0, [pc, #268] @ 47dd00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #768 @ 0x300 │ │ │ │ - bne 47dc04 │ │ │ │ - ldr r0, [pc, #252] @ 47dcd8 │ │ │ │ + bne 47dc30 │ │ │ │ + ldr r0, [pc, #252] @ 47dd04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #244] @ 47dcdc │ │ │ │ + ldr r0, [pc, #244] @ 47dd08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #236] @ 47dce0 │ │ │ │ + ldr r0, [pc, #236] @ 47dd0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #228] @ 47dce4 │ │ │ │ + ldr r0, [pc, #228] @ 47dd10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #220] @ 47dce8 │ │ │ │ + ldr r0, [pc, #220] @ 47dd14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #212] @ 47dcec │ │ │ │ + ldr r0, [pc, #212] @ 47dd18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #204] @ 47dcf0 │ │ │ │ + ldr r0, [pc, #204] @ 47dd1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - cmpeq r0, lr, lsl #4 │ │ │ │ - cmpeq r0, fp, lsl #4 │ │ │ │ + cmpeq r0, sl, lsl #4 │ │ │ │ + cmpeq r0, r7, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ - strdeq r2, [r0, #-20] @ 0xffffffec │ │ │ │ - sbcseq r1, sl, r0, lsr #22 │ │ │ │ - sbcseq r3, ip, r8, lsr #8 │ │ │ │ - sbcseq r1, sl, ip, ror #21 │ │ │ │ + strdeq r2, [r0, #-16] │ │ │ │ + sbcseq r1, sl, r4, lsl fp │ │ │ │ + sbcseq r3, ip, ip, lsl r4 │ │ │ │ sbcseq r1, sl, r0, ror #21 │ │ │ │ - sbcseq r3, ip, r0, lsr r4 │ │ │ │ - sbcseq r3, ip, r8, lsl #8 │ │ │ │ - sbcseq r3, ip, ip, asr #7 │ │ │ │ + ldrsbeq r1, [sl], #164 @ 0xa4 │ │ │ │ + sbcseq r3, ip, r4, lsr #8 │ │ │ │ + ldrsheq r3, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r3, ip, r0, asr #7 │ │ │ │ + sbcseq r3, ip, r0, ror r5 │ │ │ │ sbcseq r3, ip, ip, ror r5 │ │ │ │ - sbcseq r3, ip, r8, lsl #11 │ │ │ │ + sbcseq r3, ip, r4, lsl #10 │ │ │ │ sbcseq r3, ip, r0, lsl r5 │ │ │ │ sbcseq r3, ip, ip, lsl r5 │ │ │ │ - sbcseq r3, ip, r8, lsr #10 │ │ │ │ - sbcseq r3, ip, ip, lsr #10 │ │ │ │ + sbcseq r3, ip, r0, lsr #10 │ │ │ │ + sbcseq r3, ip, r4, lsr #9 │ │ │ │ ldrheq r3, [ip], #64 @ 0x40 │ │ │ │ - ldrheq r3, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r3, ip, r8, lsl #13 │ │ │ │ smullseq r3, ip, r4, r6 │ │ │ │ - sbcseq r3, ip, r0, lsr #13 │ │ │ │ + sbcseq r3, ip, ip, lsr #11 │ │ │ │ ldrheq r3, [ip], #88 @ 0x58 │ │ │ │ sbcseq r3, ip, r4, asr #11 │ │ │ │ ldrsbeq r3, [ip], #80 @ 0x50 │ │ │ │ ldrsbeq r3, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r3, ip, r8, ror #11 │ │ │ │ + sbcseq r3, ip, ip, ror #11 │ │ │ │ ldrsheq r3, [ip], #88 @ 0x58 │ │ │ │ sbcseq r3, ip, r4, lsl #12 │ │ │ │ - sbcseq r3, ip, r0, lsl r6 │ │ │ │ - sbcseq r3, ip, r8, lsl #10 │ │ │ │ - sbcseq r3, ip, r8, lsl r5 │ │ │ │ - sbcseq r3, ip, r8, lsr #10 │ │ │ │ - sbcseq r3, ip, ip, lsr #9 │ │ │ │ - ldrheq r3, [ip], #76 @ 0x4c │ │ │ │ - ldrheq r3, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r3, ip, ip, lsl #7 │ │ │ │ - sbcseq r3, ip, r4, ror #6 │ │ │ │ - sbcseq r3, ip, r0, asr #6 │ │ │ │ - sbcseq r3, ip, r4, lsl r3 │ │ │ │ + ldrsheq r3, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r3, ip, ip, lsl #10 │ │ │ │ + sbcseq r3, ip, ip, lsl r5 │ │ │ │ + sbcseq r3, ip, r0, lsr #9 │ │ │ │ + ldrheq r3, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r3, ip, r8, lsr #7 │ │ │ │ + sbcseq r3, ip, r0, lsl #7 │ │ │ │ + sbcseq r3, ip, r8, asr r3 │ │ │ │ + sbcseq r3, ip, r4, lsr r3 │ │ │ │ + sbcseq r3, ip, r8, lsl #6 │ │ │ │ + sbcseq r3, ip, ip, asr #5 │ │ │ │ ldrsbeq r3, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r3, ip, r4, ror #5 │ │ │ │ andeq r1, r0, r4, lsl r1 │ │ │ │ - ldrheq r3, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r3, ip, ip, asr r3 │ │ │ │ - sbcseq r3, ip, r8, asr #4 │ │ │ │ - sbcseq r1, sl, r0, lsl #18 │ │ │ │ + sbcseq r3, ip, r4, lsr #11 │ │ │ │ + sbcseq r3, ip, r0, asr r3 │ │ │ │ + sbcseq r3, ip, ip, lsr r2 │ │ │ │ ldrsheq r1, [sl], #132 @ 0x84 │ │ │ │ sbcseq r1, sl, r8, ror #17 │ │ │ │ ldrsbeq r1, [sl], #140 @ 0x8c │ │ │ │ ldrsbeq r1, [sl], #128 @ 0x80 │ │ │ │ + sbcseq r1, sl, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ - ldr r1, [pc, #4064] @ 47ecf0 │ │ │ │ + ldr r1, [pc, #4064] @ 47ed1c │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 47ddb8 │ │ │ │ + bhi 47dde4 │ │ │ │ cmp ip, #1024 @ 0x400 │ │ │ │ - bcs 47dd60 │ │ │ │ + bcs 47dd8c │ │ │ │ cmp ip, #604 @ 0x25c │ │ │ │ - bhi 47e578 │ │ │ │ + bhi 47e5a4 │ │ │ │ cmp ip, #576 @ 0x240 │ │ │ │ - bcc 47de28 │ │ │ │ - ldr r3, [pc, #4016] @ 47ecf4 │ │ │ │ + bcc 47de54 │ │ │ │ + ldr r3, [pc, #4016] @ 47ed20 │ │ │ │ sub ip, ip, #576 @ 0x240 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp ip, #28 │ │ │ │ - bhi 47dd94 │ │ │ │ + bhi 47ddc0 │ │ │ │ add ip, ip, ip │ │ │ │ ldrh ip, [r3, ip] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub ip, ip, #1024 @ 0x400 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ mov r7, #1 │ │ │ │ lsl ip, r7, ip │ │ │ │ - ldr r2, [pc, #3964] @ 47ecf8 │ │ │ │ + ldr r2, [pc, #3964] @ 47ed24 │ │ │ │ and r2, r2, ip │ │ │ │ cmp r2, #0 │ │ │ │ - bne 47de64 │ │ │ │ - ldr r3, [pc, #3952] @ 47ecfc │ │ │ │ + bne 47de90 │ │ │ │ + ldr r3, [pc, #3952] @ 47ed28 │ │ │ │ and r3, r3, ip │ │ │ │ cmp r3, #0 │ │ │ │ - bne 47dec8 │ │ │ │ - ldr r2, [pc, #3940] @ 47ed00 │ │ │ │ + bne 47def4 │ │ │ │ + ldr r2, [pc, #3940] @ 47ed2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3908] @ 47ed04 │ │ │ │ + ldr r2, [pc, #3908] @ 47ed30 │ │ │ │ cmp ip, r2 │ │ │ │ - bhi 47f208 │ │ │ │ + bhi 47f234 │ │ │ │ cmp ip, #1824 @ 0x720 │ │ │ │ - bcs 47df24 │ │ │ │ + bcs 47df50 │ │ │ │ sub ip, ip, #1792 @ 0x700 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ cmp ip, #28 │ │ │ │ - bhi 47dd94 │ │ │ │ - ldr r2, [pc, #3872] @ 47ed08 │ │ │ │ + bhi 47ddc0 │ │ │ │ + ldr r2, [pc, #3872] @ 47ed34 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl ip │ │ │ │ - beq 47de84 │ │ │ │ - ldr r2, [pc, #3860] @ 47ed0c │ │ │ │ + beq 47deb0 │ │ │ │ + ldr r2, [pc, #3860] @ 47ed38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3840] @ 47ed10 │ │ │ │ + ldr r2, [pc, #3840] @ 47ed3c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp ip, #320 @ 0x140 │ │ │ │ - beq 47ddf0 │ │ │ │ - bhi 47dfd0 │ │ │ │ + beq 47de1c │ │ │ │ + bhi 47dffc │ │ │ │ cmp ip, #0 │ │ │ │ - beq 47e054 │ │ │ │ + beq 47e080 │ │ │ │ cmp ip, #256 @ 0x100 │ │ │ │ - bne 47dd94 │ │ │ │ - ldr r2, [pc, #3784] @ 47ed14 │ │ │ │ + bne 47ddc0 │ │ │ │ + ldr r2, [pc, #3784] @ 47ed40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3772] @ 47ed18 │ │ │ │ + ldr r2, [pc, #3772] @ 47ed44 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #3760] @ 47ed1c │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #3760] @ 47ed48 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3748] @ 47ed20 │ │ │ │ + ldr r2, [pc, #3748] @ 47ed4c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ + b 47de40 │ │ │ │ cmp ip, #12 │ │ │ │ - beq 47e3a4 │ │ │ │ + beq 47e3d0 │ │ │ │ cmp ip, #8 │ │ │ │ - bne 47dd94 │ │ │ │ - ldr r2, [pc, #3720] @ 47ed24 │ │ │ │ + bne 47ddc0 │ │ │ │ + ldr r2, [pc, #3720] @ 47ed50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3708] @ 47ed28 │ │ │ │ + ldr r3, [pc, #3708] @ 47ed54 │ │ │ │ and r2, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 47f584 │ │ │ │ + bhi 47f5b0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3676] @ 47ed2c │ │ │ │ + ldr r2, [pc, #3676] @ 47ed58 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3656] @ 47ed30 │ │ │ │ + ldr r2, [pc, #3656] @ 47ed5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3628] @ 47ed34 │ │ │ │ + ldr r2, [pc, #3628] @ 47ed60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3612] @ 47ed38 │ │ │ │ + ldr r2, [pc, #3612] @ 47ed64 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ + b 47de40 │ │ │ │ sub r2, ip, #1824 @ 0x720 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r7, #1 │ │ │ │ lsl r2, r7, r2 │ │ │ │ - ldr r1, [pc, #3580] @ 47ed3c │ │ │ │ + ldr r1, [pc, #3580] @ 47ed68 │ │ │ │ tst r2, r1 │ │ │ │ - bne 47ddf0 │ │ │ │ + bne 47de1c │ │ │ │ tst r2, #268435457 @ 0x10000001 │ │ │ │ - bne 47e000 │ │ │ │ - ldr r2, [pc, #3564] @ 47ed40 │ │ │ │ + bne 47e02c │ │ │ │ + ldr r2, [pc, #3564] @ 47ed6c │ │ │ │ cmp ip, r2 │ │ │ │ - bne 47dd94 │ │ │ │ - ldr r2, [pc, #3556] @ 47ed44 │ │ │ │ + bne 47ddc0 │ │ │ │ + ldr r2, [pc, #3556] @ 47ed70 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 47f2f4 │ │ │ │ + beq 47f320 │ │ │ │ cmp r8, #14 │ │ │ │ - bne 47f2d8 │ │ │ │ - ldr r2, [pc, #3524] @ 47ed48 │ │ │ │ + bne 47f304 │ │ │ │ + ldr r2, [pc, #3524] @ 47ed74 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3508] @ 47ed4c │ │ │ │ + ldr r2, [pc, #3508] @ 47ed78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3488] @ 47ed50 │ │ │ │ + ldr r3, [pc, #3488] @ 47ed7c │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 47f568 │ │ │ │ + bhi 47f594 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp ip, #512 @ 0x200 │ │ │ │ - beq 47e374 │ │ │ │ + beq 47e3a0 │ │ │ │ cmp ip, #516 @ 0x204 │ │ │ │ - bne 47dd94 │ │ │ │ - ldr r2, [pc, #3436] @ 47ed54 │ │ │ │ + bne 47ddc0 │ │ │ │ + ldr r2, [pc, #3436] @ 47ed80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3424] @ 47ed58 │ │ │ │ + ldr r2, [pc, #3424] @ 47ed84 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #3412] @ 47ed5c │ │ │ │ - ldr r8, [pc, #3412] @ 47ed60 │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #3412] @ 47ed88 │ │ │ │ + ldr r8, [pc, #3412] @ 47ed8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3372] @ 47ed64 │ │ │ │ + ldr r2, [pc, #3372] @ 47ed90 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #3340] @ 47ed68 │ │ │ │ - ldr r7, [pc, #3340] @ 47ed6c │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #3340] @ 47ed94 │ │ │ │ + ldr r7, [pc, #3340] @ 47ed98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3304] @ 47ed70 │ │ │ │ + ldr r2, [pc, #3304] @ 47ed9c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3260] @ 47ed74 │ │ │ │ + ldr r2, [pc, #3260] @ 47eda0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3216] @ 47ed78 │ │ │ │ + ldr r2, [pc, #3216] @ 47eda4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3172] @ 47ed7c │ │ │ │ + ldr r2, [pc, #3172] @ 47eda8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #12 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3128] @ 47ed80 │ │ │ │ + ldr r2, [pc, #3128] @ 47edac │ │ │ │ mov r1, #1 │ │ │ │ lsr r8, r5, #17 │ │ │ │ and r8, r8, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3080] @ 47ed84 │ │ │ │ + ldr r2, [pc, #3080] @ 47edb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ lsr sl, r5, #18 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ and r3, sl, #31 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3036] @ 47ed88 │ │ │ │ + ldr r2, [pc, #3036] @ 47edb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r9, r5, #23 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r9, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2992] @ 47ed8c │ │ │ │ + ldr r2, [pc, #2992] @ 47edb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #9 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2948] @ 47ed90 │ │ │ │ + ldr r2, [pc, #2948] @ 47edbc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #10 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2904] @ 47ed94 │ │ │ │ + ldr r2, [pc, #2904] @ 47edc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #11 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2860] @ 47ed98 │ │ │ │ + ldr r2, [pc, #2860] @ 47edc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #14 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2816] @ 47ed9c │ │ │ │ + ldr r2, [pc, #2816] @ 47edc8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2776] @ 47eda0 │ │ │ │ + ldr r2, [pc, #2776] @ 47edcc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ and r3, sl, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2736] @ 47eda4 │ │ │ │ + ldr r2, [pc, #2736] @ 47edd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #19 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2692] @ 47eda8 │ │ │ │ + ldr r2, [pc, #2692] @ 47edd4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #20 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2648] @ 47edac │ │ │ │ + ldr r2, [pc, #2648] @ 47edd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ and r3, r9, #7 │ │ │ │ mov r2, r7 │ │ │ │ - b 47de18 │ │ │ │ - ldr r2, [pc, #2612] @ 47edb0 │ │ │ │ + b 47de44 │ │ │ │ + ldr r2, [pc, #2612] @ 47eddc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47f2cc │ │ │ │ + beq 47f2f8 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47f2c0 │ │ │ │ - ldr r2, [pc, #2584] @ 47edb4 │ │ │ │ + beq 47f2ec │ │ │ │ + ldr r2, [pc, #2584] @ 47ede0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #2572] @ 47edb8 │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #2572] @ 47ede4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r5, #15 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 47f328 │ │ │ │ + beq 47f354 │ │ │ │ cmp r7, #14 │ │ │ │ - bne 47f30c │ │ │ │ - ldr r2, [pc, #2540] @ 47edbc │ │ │ │ + bne 47f338 │ │ │ │ + ldr r2, [pc, #2540] @ 47ede8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2524] @ 47edc0 │ │ │ │ + ldr r2, [pc, #2524] @ 47edec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2504] @ 47edc4 │ │ │ │ + ldr r3, [pc, #2504] @ 47edf0 │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 47f61c │ │ │ │ + bhi 47f648 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2468] @ 47edc8 │ │ │ │ + ldr r2, [pc, #2468] @ 47edf4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2452] @ 47edcc │ │ │ │ + ldr r3, [pc, #2452] @ 47edf8 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 47f5bc │ │ │ │ + bhi 47f5e8 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2424] @ 47edd0 │ │ │ │ + ldr r2, [pc, #2424] @ 47edfc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2408] @ 47edd4 │ │ │ │ + ldr r2, [pc, #2408] @ 47ee00 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #2396] @ 47edd8 │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #2396] @ 47ee04 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 47f248 │ │ │ │ - ldr r2, [pc, #2372] @ 47eddc │ │ │ │ + bne 47f274 │ │ │ │ + ldr r2, [pc, #2372] @ 47ee08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2356] @ 47ede0 │ │ │ │ + ldr r2, [pc, #2356] @ 47ee0c │ │ │ │ lsr r7, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f424 │ │ │ │ + beq 47f450 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f458 │ │ │ │ + beq 47f484 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 47f43c │ │ │ │ - ldr r2, [pc, #2304] @ 47ede4 │ │ │ │ + bne 47f468 │ │ │ │ + ldr r2, [pc, #2304] @ 47ee10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2288] @ 47ede8 │ │ │ │ + ldr r2, [pc, #2288] @ 47ee14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47f230 │ │ │ │ - ldr r2, [pc, #2260] @ 47edec │ │ │ │ + bne 47f25c │ │ │ │ + ldr r2, [pc, #2260] @ 47ee18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2244] @ 47edf0 │ │ │ │ + ldr r2, [pc, #2244] @ 47ee1c │ │ │ │ lsr r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47f3cc │ │ │ │ + beq 47f3f8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47f3e8 │ │ │ │ + beq 47f414 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 47f3d8 │ │ │ │ - ldr r2, [pc, #2192] @ 47edf4 │ │ │ │ + bne 47f404 │ │ │ │ + ldr r2, [pc, #2192] @ 47ee20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp ip, #768 @ 0x300 │ │ │ │ - bne 47dd94 │ │ │ │ - ldr r2, [pc, #2160] @ 47edf8 │ │ │ │ + bne 47ddc0 │ │ │ │ + ldr r2, [pc, #2160] @ 47ee24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f40c │ │ │ │ + beq 47f438 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f3f4 │ │ │ │ + beq 47f420 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 47f340 │ │ │ │ - ldr r2, [pc, #2120] @ 47edfc │ │ │ │ + bne 47f36c │ │ │ │ + ldr r2, [pc, #2120] @ 47ee28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2104] @ 47ee00 │ │ │ │ + ldr r2, [pc, #2104] @ 47ee2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 47f2a8 │ │ │ │ - ldr r2, [pc, #2076] @ 47ee04 │ │ │ │ + bne 47f2d4 │ │ │ │ + ldr r2, [pc, #2076] @ 47ee30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2060] @ 47ee08 │ │ │ │ + ldr r2, [pc, #2060] @ 47ee34 │ │ │ │ lsr r7, r5, #3 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f3a8 │ │ │ │ + beq 47f3d4 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f390 │ │ │ │ + beq 47f3bc │ │ │ │ cmp r7, #0 │ │ │ │ - bne 47f374 │ │ │ │ - ldr r2, [pc, #2008] @ 47ee0c │ │ │ │ + bne 47f3a0 │ │ │ │ + ldr r2, [pc, #2008] @ 47ee38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1992] @ 47ee10 │ │ │ │ + ldr r2, [pc, #1992] @ 47ee3c │ │ │ │ lsr r7, r5, #5 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f35c │ │ │ │ + beq 47f388 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f48c │ │ │ │ + beq 47f4b8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 47f470 │ │ │ │ - ldr r2, [pc, #1940] @ 47ee14 │ │ │ │ + bne 47f49c │ │ │ │ + ldr r2, [pc, #1940] @ 47ee40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1924] @ 47ee18 │ │ │ │ + ldr r2, [pc, #1924] @ 47ee44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 47f290 │ │ │ │ - ldr r2, [pc, #1896] @ 47ee1c │ │ │ │ + bne 47f2bc │ │ │ │ + ldr r2, [pc, #1896] @ 47ee48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1880] @ 47ee20 │ │ │ │ + ldr r2, [pc, #1880] @ 47ee4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 47f278 │ │ │ │ - ldr r2, [pc, #1852] @ 47ee24 │ │ │ │ + bne 47f2a4 │ │ │ │ + ldr r2, [pc, #1852] @ 47ee50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1836] @ 47ee28 │ │ │ │ + ldr r2, [pc, #1836] @ 47ee54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 47f260 │ │ │ │ - ldr r2, [pc, #1808] @ 47ee2c │ │ │ │ + bne 47f28c │ │ │ │ + ldr r2, [pc, #1808] @ 47ee58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1792] @ 47ee30 │ │ │ │ + ldr r2, [pc, #1792] @ 47ee5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 47e754 │ │ │ │ - ldr r2, [pc, #1764] @ 47ee34 │ │ │ │ + bne 47e780 │ │ │ │ + ldr r2, [pc, #1764] @ 47ee60 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #1756] @ 47ee38 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #1756] @ 47ee64 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #1748] @ 47ee3c │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #1748] @ 47ee68 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #1740] @ 47ee40 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #1740] @ 47ee6c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #1732] @ 47ee44 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #1732] @ 47ee70 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #1724] @ 47ee48 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #1724] @ 47ee74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1708] @ 47ee4c │ │ │ │ + ldr r2, [pc, #1708] @ 47ee78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1688] @ 47ee50 │ │ │ │ + ldr r3, [pc, #1688] @ 47ee7c │ │ │ │ lsr r7, r5, #8 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 47f54c │ │ │ │ + bhi 47f578 │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1656] @ 47ee54 │ │ │ │ + ldr r2, [pc, #1656] @ 47ee80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1640] @ 47ee58 │ │ │ │ + ldr r2, [pc, #1640] @ 47ee84 │ │ │ │ lsr r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 47f224 │ │ │ │ + beq 47f250 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47f218 │ │ │ │ - ldr r2, [pc, #1596] @ 47ee5c │ │ │ │ + beq 47f244 │ │ │ │ + ldr r2, [pc, #1596] @ 47ee88 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e39c │ │ │ │ - ldr r2, [pc, #1588] @ 47ee60 │ │ │ │ + b 47e3c8 │ │ │ │ + ldr r2, [pc, #1588] @ 47ee8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #1568] @ 47ee64 │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #1568] @ 47ee90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #1548] @ 47ee68 │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #1548] @ 47ee94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #1528] @ 47ee6c │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #1528] @ 47ee98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #1508] @ 47ee70 │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #1508] @ 47ee9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #1488] @ 47ee74 │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #1488] @ 47eea0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1472] @ 47ee78 │ │ │ │ + ldr r2, [pc, #1472] @ 47eea4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1452] @ 47ee7c │ │ │ │ + ldr r3, [pc, #1452] @ 47eea8 │ │ │ │ lsr r7, r5, #8 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 47f600 │ │ │ │ + bhi 47f62c │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1420] @ 47ee80 │ │ │ │ + ldr r2, [pc, #1420] @ 47eeac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1404] @ 47ee84 │ │ │ │ + ldr r2, [pc, #1404] @ 47eeb0 │ │ │ │ lsr r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 47f224 │ │ │ │ + beq 47f250 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47f218 │ │ │ │ - ldr r2, [pc, #1360] @ 47ee88 │ │ │ │ + beq 47f244 │ │ │ │ + ldr r2, [pc, #1360] @ 47eeb4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e39c │ │ │ │ - ldr r2, [pc, #1352] @ 47ee8c │ │ │ │ + b 47e3c8 │ │ │ │ + ldr r2, [pc, #1352] @ 47eeb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #1332] @ 47ee90 │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #1332] @ 47eebc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #1312] @ 47ee94 │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #1312] @ 47eec0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #1292] @ 47ee98 │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #1292] @ 47eec4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #1272] @ 47ee9c │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #1272] @ 47eec8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #1252] @ 47eea0 │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #1252] @ 47eecc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r2, [pc, #1232] @ 47eea4 │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r2, [pc, #1232] @ 47eed0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r2, [pc, #1212] @ 47eea8 │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r2, [pc, #1212] @ 47eed4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r2, [pc, #1192] @ 47eeac │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r2, [pc, #1192] @ 47eed8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r2, [pc, #1172] @ 47eeb0 │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r2, [pc, #1172] @ 47eedc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r2, [pc, #1152] @ 47eeb4 │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r2, [pc, #1152] @ 47eee0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #1132] @ 47eeb8 │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #1132] @ 47eee4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #1112] @ 47eebc │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #1112] @ 47eee8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #1092] @ 47eec0 │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #1092] @ 47eeec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #1072] @ 47eec4 │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #1072] @ 47eef0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #1052] @ 47eec8 │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #1052] @ 47eef4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1036] @ 47eecc │ │ │ │ + ldr r2, [pc, #1036] @ 47eef8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1016] @ 47eed0 │ │ │ │ + ldr r2, [pc, #1016] @ 47eefc │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47f5e4 │ │ │ │ + bhi 47f610 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #980] @ 47eed4 │ │ │ │ + ldr r2, [pc, #980] @ 47ef00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #964] @ 47eed8 │ │ │ │ + ldr r2, [pc, #964] @ 47ef04 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #944] @ 47eedc │ │ │ │ + ldr r2, [pc, #944] @ 47ef08 │ │ │ │ lsr r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47f5c8 │ │ │ │ + bhi 47f5f4 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #908] @ 47eee0 │ │ │ │ + ldr r2, [pc, #908] @ 47ef0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #892] @ 47eee4 │ │ │ │ + ldr r2, [pc, #892] @ 47ef10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #872] @ 47eee8 │ │ │ │ + ldr r2, [pc, #872] @ 47ef14 │ │ │ │ lsr r3, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 47f5a0 │ │ │ │ + bhi 47f5cc │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #836] @ 47eeec │ │ │ │ + ldr r2, [pc, #836] @ 47ef18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #820] @ 47eef0 │ │ │ │ + ldr r2, [pc, #820] @ 47ef1c │ │ │ │ lsr r7, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f4d4 │ │ │ │ + beq 47f500 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 47f4bc │ │ │ │ + beq 47f4e8 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f534 │ │ │ │ - ldr r2, [pc, #768] @ 47eef4 │ │ │ │ + beq 47f560 │ │ │ │ + ldr r2, [pc, #768] @ 47ef20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #752] @ 47eef8 │ │ │ │ + ldr r2, [pc, #752] @ 47ef24 │ │ │ │ lsr r7, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 47f51c │ │ │ │ + beq 47f548 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 47f504 │ │ │ │ + beq 47f530 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 47f4ec │ │ │ │ - ldr r2, [pc, #700] @ 47eefc │ │ │ │ + beq 47f518 │ │ │ │ + ldr r2, [pc, #700] @ 47ef28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #684] @ 47ef00 │ │ │ │ + ldr r2, [pc, #684] @ 47ef2c │ │ │ │ lsr r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 47f4b0 │ │ │ │ + beq 47f4dc │ │ │ │ cmp r5, #3 │ │ │ │ - beq 47f4a4 │ │ │ │ + beq 47f4d0 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 47f3c0 │ │ │ │ - ldr r2, [pc, #632] @ 47ef04 │ │ │ │ + beq 47f3ec │ │ │ │ + ldr r2, [pc, #632] @ 47ef30 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #624] @ 47ef08 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #624] @ 47ef34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #604] @ 47ef0c │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #604] @ 47ef38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #584] @ 47ef10 │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #584] @ 47ef3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #564] @ 47ef14 │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #564] @ 47ef40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ + b 47ebe0 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - smlaltbeq r1, r0, r2, lr │ │ │ │ + @ instruction: 0x01401e9e │ │ │ │ tstne r1, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - sbcseq r1, sl, r4, lsl r8 │ │ │ │ + sbcseq r1, sl, r8, lsl #16 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - sbcseq r8, sl, r4, lsr #15 │ │ │ │ - ldrheq r0, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r3, ip, r4, ror #9 │ │ │ │ - sbcseq r0, ip, r4, ror #24 │ │ │ │ - sbcseq r8, sl, ip, lsr lr │ │ │ │ - sbcseq r0, ip, r4, asr #24 │ │ │ │ - sbcseq r3, ip, r8, ror r6 │ │ │ │ - cmpeq r0, r4, ror sp │ │ │ │ - ldrsbeq r8, [sl], #196 @ 0xc4 │ │ │ │ - ldrsbeq r0, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r8, sl, r8, lsr #25 │ │ │ │ - sbcseq r0, ip, r4, lsr #23 │ │ │ │ + smullseq r8, sl, r8, r7 │ │ │ │ + sbcseq r0, ip, r4, lsr #25 │ │ │ │ + ldrsbeq r3, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r0, ip, r8, asr ip │ │ │ │ + sbcseq r8, sl, r0, lsr lr │ │ │ │ + sbcseq r0, ip, r8, lsr ip │ │ │ │ + sbcseq r3, ip, ip, ror #12 │ │ │ │ + cmpeq r0, r0, ror sp │ │ │ │ + sbcseq r8, sl, r8, asr #25 │ │ │ │ + sbcseq r0, ip, ip, asr #23 │ │ │ │ + smullseq r8, sl, ip, ip │ │ │ │ + smullseq r0, ip, r8, fp │ │ │ │ tsteq r1, r0 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ - sbcseq r0, ip, r8, lsr #8 │ │ │ │ - sbcseq r3, ip, ip, ror #12 │ │ │ │ - sbcseq r8, sl, r8, ror #18 │ │ │ │ - cmpeq r0, sl, ror ip │ │ │ │ - sbcseq r3, ip, r4, ror r3 │ │ │ │ - sbcseq r0, ip, r8, asr #21 │ │ │ │ - sbcseq r8, sl, ip, asr sl │ │ │ │ - sbcseq r0, ip, ip, lsr #21 │ │ │ │ - sbcseq r8, sl, r4, lsr sl │ │ │ │ - sbcseq r3, ip, r0, lsr r1 │ │ │ │ - sbcseq r0, ip, r0, ror #20 │ │ │ │ - sbcseq r3, ip, r8, lsr #2 │ │ │ │ + sbcseq r0, ip, ip, lsl r4 │ │ │ │ + sbcseq r3, ip, r0, ror #12 │ │ │ │ + sbcseq r8, sl, ip, asr r9 │ │ │ │ + cmpeq r0, r6, ror ip │ │ │ │ + sbcseq r3, ip, r8, ror #6 │ │ │ │ + ldrheq r0, [ip], #172 @ 0xac │ │ │ │ + sbcseq r8, sl, r0, asr sl │ │ │ │ + sbcseq r0, ip, r0, lsr #21 │ │ │ │ + sbcseq r8, sl, r8, lsr #20 │ │ │ │ + sbcseq r3, ip, r4, lsr #2 │ │ │ │ + sbcseq r0, ip, r4, asr sl │ │ │ │ sbcseq r3, ip, ip, lsl r1 │ │ │ │ - sbcseq r3, ip, ip, lsl #2 │ │ │ │ - ldrsheq r3, [ip], #12 │ │ │ │ - sbcseq r3, ip, r0, ror #1 │ │ │ │ - sbcseq r3, ip, r8, asr #1 │ │ │ │ - ldrheq r3, [ip], #0 │ │ │ │ - smullseq r3, ip, r4, r0 │ │ │ │ - sbcseq r3, ip, ip, ror r0 │ │ │ │ - sbcseq r3, ip, r4, rrx │ │ │ │ - sbcseq r3, ip, r8, asr #32 │ │ │ │ - sbcseq r3, ip, ip, lsr #32 │ │ │ │ - sbcseq r3, ip, r4, lsl r0 │ │ │ │ - ldrsheq r2, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r2, ip, r4, ror #31 │ │ │ │ - sbcseq r2, ip, r8, asr #31 │ │ │ │ - sbcseq r1, ip, r4, lsr #22 │ │ │ │ - sbcseq r4, r9, r8, asr r1 │ │ │ │ - ldrsbeq pc, [fp], #252 @ 0xfc @ │ │ │ │ - sbcseq r3, ip, r0, lsr #4 │ │ │ │ - sbcseq r8, sl, ip, lsl r5 │ │ │ │ - cmpeq r0, sl, lsr r8 │ │ │ │ - ldrsbeq r8, [sl], #20 │ │ │ │ - cmpeq r0, lr, lsl #16 │ │ │ │ - sbcseq pc, sl, r0, ror #4 │ │ │ │ - sbcseq r0, ip, r4, asr r6 │ │ │ │ - sbcseq r2, ip, ip, ror #29 │ │ │ │ - sbcseq r2, ip, r0, ror #29 │ │ │ │ - ldrsbeq r2, [ip], #236 @ 0xec │ │ │ │ - sbcseq r2, ip, r0, asr #29 │ │ │ │ + sbcseq r3, ip, r0, lsl r1 │ │ │ │ + sbcseq r3, ip, r0, lsl #2 │ │ │ │ + ldrsheq r3, [ip], #0 │ │ │ │ + ldrsbeq r3, [ip], #4 │ │ │ │ + ldrheq r3, [ip], #12 │ │ │ │ + sbcseq r3, ip, r4, lsr #1 │ │ │ │ + sbcseq r3, ip, r8, lsl #1 │ │ │ │ + sbcseq r3, ip, r0, ror r0 │ │ │ │ + sbcseq r3, ip, r8, asr r0 │ │ │ │ + sbcseq r3, ip, ip, lsr r0 │ │ │ │ + sbcseq r3, ip, r0, lsr #32 │ │ │ │ + sbcseq r3, ip, r8 │ │ │ │ + ldrsheq r2, [ip], #240 @ 0xf0 │ │ │ │ + ldrsbeq r2, [ip], #248 @ 0xf8 │ │ │ │ + ldrheq r2, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r1, ip, r8, lsl fp │ │ │ │ + sbcseq r4, r9, ip, asr #2 │ │ │ │ + ldrsbeq pc, [fp], #240 @ 0xf0 @ │ │ │ │ + sbcseq r3, ip, r4, lsl r2 │ │ │ │ + sbcseq r8, sl, r0, lsl r5 │ │ │ │ + cmpeq r0, r6, lsr r8 │ │ │ │ + sbcseq r8, sl, r8, asr #3 │ │ │ │ + cmpeq r0, sl, lsl #16 │ │ │ │ + sbcseq pc, sl, r4, asr r2 @ │ │ │ │ + sbcseq r0, ip, r8, asr #12 │ │ │ │ sbcseq r2, ip, r0, ror #29 │ │ │ │ - sbcseq r2, ip, r0, ror #28 │ │ │ │ - ldrheq r2, [ip], #236 @ 0xec │ │ │ │ - sbcseq r2, ip, r4, asr #28 │ │ │ │ - sbcseq r2, ip, r4, ror lr │ │ │ │ - sbcseq ip, lr, r4, lsl #1 │ │ │ │ - sbcseq r2, ip, r0, ror #28 │ │ │ │ - smullseq r8, sl, r4, r0 │ │ │ │ + ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ + ldrsbeq r2, [ip], #224 @ 0xe0 │ │ │ │ + ldrheq r2, [ip], #228 @ 0xe4 │ │ │ │ + ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r2, ip, r4, asr lr │ │ │ │ + ldrheq r2, [ip], #224 @ 0xe0 │ │ │ │ sbcseq r2, ip, r8, lsr lr │ │ │ │ - sbcseq ip, lr, r4 │ │ │ │ - sbcseq r2, ip, r0, asr #28 │ │ │ │ - ldrheq fp, [lr], #248 @ 0xf8 │ │ │ │ - sbcseq r2, ip, r4, lsr #28 │ │ │ │ - sbcseq r8, sl, r4, lsr r2 │ │ │ │ - sbcseq r2, ip, r8, lsl #28 │ │ │ │ - sbcseq r8, sl, r0, lsl #4 │ │ │ │ - sbcseq r2, ip, ip, ror #27 │ │ │ │ - sbcseq r7, sl, r0, ror #30 │ │ │ │ - ldrsbeq r2, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r7, sl, r0, lsr pc │ │ │ │ - sbcseq r7, sl, ip, lsr #30 │ │ │ │ - sbcseq r7, sl, r8, lsr #30 │ │ │ │ - sbcseq r7, sl, r0, asr #30 │ │ │ │ + sbcseq r2, ip, r8, ror #28 │ │ │ │ + sbcseq ip, lr, r8, ror r0 │ │ │ │ + sbcseq r2, ip, r4, asr lr │ │ │ │ + sbcseq r8, sl, r8, lsl #1 │ │ │ │ + sbcseq r2, ip, ip, lsr #28 │ │ │ │ + ldrsheq fp, [lr], #248 @ 0xf8 │ │ │ │ + sbcseq r2, ip, r4, lsr lr │ │ │ │ + sbcseq fp, lr, ip, lsr #31 │ │ │ │ + sbcseq r2, ip, r8, lsl lr │ │ │ │ + sbcseq r8, sl, r8, lsr #4 │ │ │ │ + ldrsheq r2, [ip], #220 @ 0xdc │ │ │ │ + ldrsheq r8, [sl], #20 │ │ │ │ + sbcseq r2, ip, r0, ror #27 │ │ │ │ + sbcseq r7, sl, r4, asr pc │ │ │ │ + sbcseq r2, ip, r4, asr #27 │ │ │ │ + sbcseq r7, sl, r4, lsr #30 │ │ │ │ sbcseq r7, sl, r0, lsr #30 │ │ │ │ - sbcseq r8, sl, r4, asr #3 │ │ │ │ - sbcseq r8, sl, r0, asr #3 │ │ │ │ - smlalbbeq r1, r0, pc, r4 @ │ │ │ │ - sbcseq r8, sl, r4, ror r1 │ │ │ │ - sbcseq r2, ip, r0, lsl lr │ │ │ │ - ldrsbeq r3, [r9], #196 @ 0xc4 │ │ │ │ - sbcseq r8, sl, r4, lsl r1 │ │ │ │ - ldrsheq r8, [sl], #0 │ │ │ │ - sbcseq r8, sl, ip, asr #1 │ │ │ │ - sbcseq r8, sl, r8, lsr #1 │ │ │ │ - sbcseq r8, sl, r4, lsl #1 │ │ │ │ - sbcseq r8, sl, ip, lsr #1 │ │ │ │ - sbcseq r8, sl, r8, lsr #1 │ │ │ │ - cmpeq r0, sp, ror r3 │ │ │ │ - sbcseq r8, sl, ip, asr r0 │ │ │ │ - ldrsheq r2, [ip], #200 @ 0xc8 │ │ │ │ - ldrheq r3, [r9], #188 @ 0xbc │ │ │ │ - ldrsheq r7, [sl], #252 @ 0xfc │ │ │ │ - ldrsbeq r7, [sl], #248 @ 0xf8 │ │ │ │ - ldrheq r7, [sl], #244 @ 0xf4 │ │ │ │ - smullseq r7, sl, r0, pc @ │ │ │ │ - sbcseq r7, sl, ip, ror #30 │ │ │ │ + sbcseq r7, sl, ip, lsl pc │ │ │ │ + sbcseq r7, sl, r4, lsr pc │ │ │ │ + sbcseq r7, sl, r4, lsl pc │ │ │ │ + ldrheq r8, [sl], #24 │ │ │ │ + ldrheq r8, [sl], #20 │ │ │ │ + smlalbbeq r1, r0, fp, r4 │ │ │ │ + sbcseq r8, sl, r8, ror #2 │ │ │ │ + sbcseq r2, ip, r4, lsl #28 │ │ │ │ + sbcseq r3, r9, r8, asr #25 │ │ │ │ + sbcseq r8, sl, r8, lsl #2 │ │ │ │ + sbcseq r8, sl, r4, ror #1 │ │ │ │ + sbcseq r8, sl, r0, asr #1 │ │ │ │ + smullseq r8, sl, ip, r0 │ │ │ │ + sbcseq r8, sl, r8, ror r0 │ │ │ │ + sbcseq r8, sl, r0, lsr #1 │ │ │ │ + smullseq r8, sl, ip, r0 │ │ │ │ + cmpeq r0, r9, ror r3 │ │ │ │ + sbcseq r8, sl, r0, asr r0 │ │ │ │ + sbcseq r2, ip, ip, ror #25 │ │ │ │ + ldrheq r3, [r9], #176 @ 0xb0 │ │ │ │ + ldrsheq r7, [sl], #240 @ 0xf0 │ │ │ │ + sbcseq r7, sl, ip, asr #31 │ │ │ │ + sbcseq r7, sl, r8, lsr #31 │ │ │ │ sbcseq r7, sl, r4, lsl #31 │ │ │ │ sbcseq r7, sl, r0, ror #30 │ │ │ │ - sbcseq r7, sl, ip, lsr pc │ │ │ │ - sbcseq r7, sl, r8, lsl pc │ │ │ │ - ldrsheq r7, [sl], #228 @ 0xe4 │ │ │ │ + sbcseq r7, sl, r8, ror pc │ │ │ │ + sbcseq r7, sl, r4, asr pc │ │ │ │ + sbcseq r7, sl, r0, lsr pc │ │ │ │ sbcseq r7, sl, ip, lsl #30 │ │ │ │ sbcseq r7, sl, r8, ror #29 │ │ │ │ - sbcseq r7, sl, r4, asr #29 │ │ │ │ - sbcseq r7, sl, r0, lsr #29 │ │ │ │ - sbcseq r7, sl, ip, ror lr │ │ │ │ - sbcseq r2, ip, ip, lsr #21 │ │ │ │ - sbcseq r2, ip, r4, lsr #21 │ │ │ │ - smlalbbeq r1, r0, r0, r1 │ │ │ │ - sbcseq r2, ip, r8, asr sl │ │ │ │ - sbcseq r2, ip, ip, asr sl │ │ │ │ - cmpeq r0, sl, lsr r1 │ │ │ │ - sbcseq r2, ip, r4, lsl #20 │ │ │ │ - sbcseq r2, ip, r4, lsl sl │ │ │ │ - strdeq r1, [r0, #-4] │ │ │ │ - ldrheq r2, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r2, ip, r4, asr #19 │ │ │ │ - sbcseq sl, lr, r8, lsr sp │ │ │ │ - sbcseq r2, ip, r8, lsr #19 │ │ │ │ - sbcseq sl, lr, ip, ror #25 │ │ │ │ - sbcseq r2, ip, r0, lsl #19 │ │ │ │ - sbcseq sl, lr, r4, lsr #25 │ │ │ │ - ldrheq r2, [ip], #132 @ 0x84 │ │ │ │ - smullseq r2, ip, r0, r8 │ │ │ │ - sbcseq r2, ip, r0, ror r8 │ │ │ │ - sbcseq r2, ip, r0, asr r8 │ │ │ │ - ldrsheq r2, [ip], #72 @ 0x48 │ │ │ │ - ldrsbeq r2, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r7, sl, r0, lsl #30 │ │ │ │ + ldrsbeq r7, [sl], #236 @ 0xec │ │ │ │ + ldrheq r7, [sl], #232 @ 0xe8 │ │ │ │ + smullseq r7, sl, r4, lr │ │ │ │ + sbcseq r7, sl, r0, ror lr │ │ │ │ + sbcseq r2, ip, r0, lsr #21 │ │ │ │ + smullseq r2, ip, r8, sl │ │ │ │ + cmpeq r0, ip, ror r1 │ │ │ │ + sbcseq r2, ip, ip, asr #20 │ │ │ │ + sbcseq r2, ip, r0, asr sl │ │ │ │ + cmpeq r0, r6, lsr r1 │ │ │ │ + ldrsheq r2, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r2, ip, r8, lsl #20 │ │ │ │ + strdeq r1, [r0, #-0] │ │ │ │ + sbcseq r2, ip, r4, lsr #19 │ │ │ │ + ldrheq r2, [ip], #152 @ 0x98 │ │ │ │ + sbcseq sl, lr, ip, lsr #26 │ │ │ │ + smullseq r2, ip, ip, r9 │ │ │ │ + sbcseq sl, lr, r0, ror #25 │ │ │ │ + sbcseq r2, ip, r4, ror r9 │ │ │ │ + smullseq sl, lr, r8, ip │ │ │ │ + sbcseq r2, ip, r8, lsr #17 │ │ │ │ + sbcseq r2, ip, r4, lsl #17 │ │ │ │ + sbcseq r2, ip, r4, ror #16 │ │ │ │ + sbcseq r2, ip, r4, asr #16 │ │ │ │ sbcseq r2, ip, ip, ror #9 │ │ │ │ - sbcseq r2, ip, r8, asr #9 │ │ │ │ - sbcseq r2, ip, r8, lsr #9 │ │ │ │ - sbcseq r2, ip, r8, lsl #9 │ │ │ │ - sbcseq r2, ip, r8, ror #8 │ │ │ │ - sbcseq r2, ip, r8, asr #8 │ │ │ │ + sbcseq r2, ip, ip, asr #9 │ │ │ │ + sbcseq r2, ip, r0, ror #9 │ │ │ │ + ldrheq r2, [ip], #76 @ 0x4c │ │ │ │ + smullseq r2, ip, ip, r4 │ │ │ │ + sbcseq r2, ip, ip, ror r4 │ │ │ │ sbcseq r2, ip, ip, asr r4 │ │ │ │ - sbcseq r2, ip, r8, lsr r4 │ │ │ │ - sbcseq r2, ip, r8, lsl r4 │ │ │ │ - ldrsheq r2, [ip], #56 @ 0x38 │ │ │ │ - ldrsbeq r2, [ip], #56 @ 0x38 │ │ │ │ - ldrheq r2, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r2, ip, ip, asr #7 │ │ │ │ - sbcseq r2, ip, r8, lsr #7 │ │ │ │ - sbcseq r2, ip, r8, lsl #7 │ │ │ │ - sbcseq r2, ip, r8, ror #6 │ │ │ │ - sbcseq r2, ip, r8, asr #6 │ │ │ │ - sbcseq r2, ip, r8, lsr #6 │ │ │ │ - andeq r1, r0, r4, lsl r1 │ │ │ │ + sbcseq r2, ip, ip, lsr r4 │ │ │ │ + sbcseq r2, ip, r0, asr r4 │ │ │ │ + sbcseq r2, ip, ip, lsr #8 │ │ │ │ sbcseq r2, ip, ip, lsl #8 │ │ │ │ sbcseq r2, ip, ip, ror #7 │ │ │ │ - sbcseq r2, ip, ip, asr #2 │ │ │ │ - sbcseq r2, ip, r4, lsr r1 │ │ │ │ - sbcseq r7, sl, ip, lsl r4 │ │ │ │ - sbcseq r7, sl, r8, ror r6 │ │ │ │ - sbcseq r7, sl, r0, ror #12 │ │ │ │ - ldrsbeq r7, [sl], #52 @ 0x34 │ │ │ │ - sbcseq r2, ip, r4, lsl #1 │ │ │ │ - sbcseq r2, ip, r0, ror r0 │ │ │ │ - sbcseq r3, r9, ip, lsl #4 │ │ │ │ - sbcseq r7, sl, r4, lsl r6 │ │ │ │ - ldrsbeq r3, [r9], #24 │ │ │ │ - sbcseq r7, sl, r0, ror #11 │ │ │ │ - sbcseq r3, r9, r8, lsr #3 │ │ │ │ - sbcseq r2, ip, r8, asr #2 │ │ │ │ - sbcseq r3, r9, r4, ror r1 │ │ │ │ - ldrsbeq r2, [ip], #8 │ │ │ │ - sbcseq r2, ip, r4, lsr #1 │ │ │ │ - ldrsbeq r2, [ip], #28 │ │ │ │ - sbcseq r1, ip, r0, ror #31 │ │ │ │ - sbcseq r3, r9, r0, lsl r1 │ │ │ │ - ldrsbeq r1, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r2, ip, ip, lsl r0 │ │ │ │ - sbcseq r2, ip, r8 │ │ │ │ - sbcseq r1, ip, r4, lsl #31 │ │ │ │ - sbcseq r3, r9, ip, lsr #1 │ │ │ │ - sbcseq r1, ip, r4, ror #30 │ │ │ │ - sbcseq r3, r9, r8, ror r0 │ │ │ │ - sbcseq r2, ip, r4, lsl r0 │ │ │ │ - sbcseq r2, ip, r8, lsl #2 │ │ │ │ - ldrsheq r2, [ip], #4 │ │ │ │ - sbcseq r2, ip, ip, ror #1 │ │ │ │ - sbcseq r2, ip, ip, asr #1 │ │ │ │ - sbcseq r2, ip, ip, lsr #1 │ │ │ │ - sbcseq r2, ip, r4, lsr #1 │ │ │ │ - sbcseq r2, ip, r4, lsl #1 │ │ │ │ + sbcseq r2, ip, ip, asr #7 │ │ │ │ + sbcseq r2, ip, ip, lsr #7 │ │ │ │ + sbcseq r2, ip, r0, asr #7 │ │ │ │ + smullseq r2, ip, ip, r3 │ │ │ │ + sbcseq r2, ip, ip, ror r3 │ │ │ │ + sbcseq r2, ip, ip, asr r3 │ │ │ │ + sbcseq r2, ip, ip, lsr r3 │ │ │ │ + sbcseq r2, ip, ip, lsl r3 │ │ │ │ + andeq r1, r0, r4, lsl r1 │ │ │ │ + sbcseq r2, ip, r0, lsl #8 │ │ │ │ + sbcseq r2, ip, r0, ror #7 │ │ │ │ + sbcseq r2, ip, r0, asr #2 │ │ │ │ + sbcseq r2, ip, r8, lsr #2 │ │ │ │ + sbcseq r7, sl, r0, lsl r4 │ │ │ │ + sbcseq r7, sl, ip, ror #12 │ │ │ │ + sbcseq r7, sl, r4, asr r6 │ │ │ │ + sbcseq r7, sl, r8, asr #7 │ │ │ │ + sbcseq r2, ip, r8, ror r0 │ │ │ │ sbcseq r2, ip, r4, rrx │ │ │ │ - smullseq r2, r9, ip, pc @ │ │ │ │ - sbcseq r2, r9, r0, lsl #31 │ │ │ │ - sbcseq r2, r9, r4, ror #30 │ │ │ │ - sbcseq r2, r9, r8, asr #30 │ │ │ │ - sbcseq r2, r9, r0, lsr pc │ │ │ │ - sbcseq r2, r9, r0, lsr #30 │ │ │ │ - sbcseq r2, r9, r4, lsl #30 │ │ │ │ - sbcseq r2, r9, r8, ror #29 │ │ │ │ - sbcseq r2, r9, ip, asr #29 │ │ │ │ - ldr r2, [pc, #-280] @ 47ef18 │ │ │ │ + sbcseq r3, r9, r0, lsl #4 │ │ │ │ + sbcseq r7, sl, r8, lsl #12 │ │ │ │ + sbcseq r3, r9, ip, asr #3 │ │ │ │ + ldrsbeq r7, [sl], #84 @ 0x54 │ │ │ │ + smullseq r3, r9, ip, r1 │ │ │ │ + sbcseq r2, ip, ip, lsr r1 │ │ │ │ + sbcseq r3, r9, r8, ror #2 │ │ │ │ + sbcseq r2, ip, ip, asr #1 │ │ │ │ + smullseq r2, ip, r8, r0 │ │ │ │ + ldrsbeq r2, [ip], #16 │ │ │ │ + ldrsbeq r1, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r3, r9, r4, lsl #2 │ │ │ │ + sbcseq r1, ip, ip, asr #31 │ │ │ │ + sbcseq r2, ip, r0, lsl r0 │ │ │ │ + ldrsheq r1, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r1, ip, r8, ror pc │ │ │ │ + sbcseq r3, r9, r0, lsr #1 │ │ │ │ + sbcseq r1, ip, r8, asr pc │ │ │ │ + sbcseq r3, r9, ip, rrx │ │ │ │ + sbcseq r2, ip, r8 │ │ │ │ + ldrsheq r2, [ip], #12 │ │ │ │ + sbcseq r2, ip, r8, ror #1 │ │ │ │ + sbcseq r2, ip, r0, ror #1 │ │ │ │ + sbcseq r2, ip, r0, asr #1 │ │ │ │ + sbcseq r2, ip, r0, lsr #1 │ │ │ │ + smullseq r2, ip, r8, r0 │ │ │ │ + sbcseq r2, ip, r8, ror r0 │ │ │ │ + sbcseq r2, ip, r8, asr r0 │ │ │ │ + smullseq r2, r9, r0, pc @ │ │ │ │ + sbcseq r2, r9, r4, ror pc │ │ │ │ + sbcseq r2, r9, r8, asr pc │ │ │ │ + sbcseq r2, r9, ip, lsr pc │ │ │ │ + sbcseq r2, r9, r4, lsr #30 │ │ │ │ + sbcseq r2, r9, r4, lsl pc │ │ │ │ + ldrsheq r2, [r9], #232 @ 0xe8 │ │ │ │ + ldrsbeq r2, [r9], #236 @ 0xec │ │ │ │ + sbcseq r2, r9, r0, asr #29 │ │ │ │ + ldr r2, [pc, #-280] @ 47ef44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #-300] @ 47ef1c │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #-300] @ 47ef48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #-320] @ 47ef20 │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #-320] @ 47ef4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-340] @ 47ef24 │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-340] @ 47ef50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-360] @ 47ef28 │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-360] @ 47ef54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-380] @ 47ef2c │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-380] @ 47ef58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-400] @ 47ef30 │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-400] @ 47ef5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-420] @ 47ef34 │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-420] @ 47ef60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-440] @ 47ef38 │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-440] @ 47ef64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-460] @ 47ef3c │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-460] @ 47ef68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-480] @ 47ef40 │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-480] @ 47ef6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-500] @ 47ef44 │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-500] @ 47ef70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-520] @ 47ef48 │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-520] @ 47ef74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-540] @ 47ef4c │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-540] @ 47ef78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-560] @ 47ef50 │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-560] @ 47ef7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-580] @ 47ef54 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-580] @ 47ef80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-600] @ 47ef58 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-600] @ 47ef84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-620] @ 47ef5c │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-620] @ 47ef88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-640] @ 47ef60 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-640] @ 47ef8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-660] @ 47ef64 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-660] @ 47ef90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r3, [pc, #-680] @ 47ef68 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r3, [pc, #-680] @ 47ef94 │ │ │ │ cmp ip, r3 │ │ │ │ - beq 47ddf0 │ │ │ │ - b 47dd94 │ │ │ │ - ldr r2, [pc, #-692] @ 47ef6c │ │ │ │ + beq 47de1c │ │ │ │ + b 47ddc0 │ │ │ │ + ldr r2, [pc, #-692] @ 47ef98 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-700] @ 47ef70 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-700] @ 47ef9c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-708] @ 47ef74 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-708] @ 47efa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e524 │ │ │ │ - ldr r2, [pc, #-728] @ 47ef78 │ │ │ │ + b 47e550 │ │ │ │ + ldr r2, [pc, #-728] @ 47efa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e4a4 │ │ │ │ - ldr r2, [pc, #-748] @ 47ef7c │ │ │ │ + b 47e4d0 │ │ │ │ + ldr r2, [pc, #-748] @ 47efa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e728 │ │ │ │ - ldr r2, [pc, #-768] @ 47ef80 │ │ │ │ + b 47e754 │ │ │ │ + ldr r2, [pc, #-768] @ 47efac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e6f4 │ │ │ │ - ldr r2, [pc, #-788] @ 47ef84 │ │ │ │ + b 47e720 │ │ │ │ + ldr r2, [pc, #-788] @ 47efb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e6c0 │ │ │ │ - ldr r2, [pc, #-808] @ 47ef88 │ │ │ │ + b 47e6ec │ │ │ │ + ldr r2, [pc, #-808] @ 47efb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e5f4 │ │ │ │ - ldr r2, [pc, #-828] @ 47ef8c │ │ │ │ + b 47e620 │ │ │ │ + ldr r2, [pc, #-828] @ 47efb8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-836] @ 47ef90 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-836] @ 47efbc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-844] @ 47ef94 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-844] @ 47efc0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47df90 │ │ │ │ - ldr r2, [pc, #-868] @ 47ef98 │ │ │ │ + b 47dfbc │ │ │ │ + ldr r2, [pc, #-868] @ 47efc4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47df90 │ │ │ │ - ldr r2, [pc, #-888] @ 47ef9c │ │ │ │ + b 47dfbc │ │ │ │ + ldr r2, [pc, #-888] @ 47efc8 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e3dc │ │ │ │ - ldr r2, [pc, #-912] @ 47efa0 │ │ │ │ + b 47e408 │ │ │ │ + ldr r2, [pc, #-912] @ 47efcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e3dc │ │ │ │ - ldr r2, [pc, #-932] @ 47efa4 │ │ │ │ + b 47e408 │ │ │ │ + ldr r2, [pc, #-932] @ 47efd0 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e5c0 │ │ │ │ - ldr r2, [pc, #-956] @ 47efa8 │ │ │ │ + b 47e5ec │ │ │ │ + ldr r2, [pc, #-956] @ 47efd4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e68c │ │ │ │ - ldr r2, [pc, #-976] @ 47efac │ │ │ │ + b 47e6b8 │ │ │ │ + ldr r2, [pc, #-976] @ 47efd8 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e640 │ │ │ │ - ldr r2, [pc, #-1000] @ 47efb0 │ │ │ │ + b 47e66c │ │ │ │ + ldr r2, [pc, #-1000] @ 47efdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e640 │ │ │ │ - ldr r2, [pc, #-1020] @ 47efb4 │ │ │ │ + b 47e66c │ │ │ │ + ldr r2, [pc, #-1020] @ 47efe0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e640 │ │ │ │ - ldr r2, [pc, #-1040] @ 47efb8 │ │ │ │ + b 47e66c │ │ │ │ + ldr r2, [pc, #-1040] @ 47efe4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-1048] @ 47efbc │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-1048] @ 47efe8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-1056] @ 47efc0 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-1056] @ 47efec │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47de14 │ │ │ │ - ldr r2, [pc, #-1068] @ 47efc4 │ │ │ │ + b 47de40 │ │ │ │ + ldr r2, [pc, #-1068] @ 47eff0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-1076] @ 47efc8 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-1076] @ 47eff4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e5c0 │ │ │ │ - ldr r2, [pc, #-1096] @ 47efcc │ │ │ │ + b 47e5ec │ │ │ │ + ldr r2, [pc, #-1096] @ 47eff8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e5c0 │ │ │ │ - ldr r2, [pc, #-1116] @ 47efd0 │ │ │ │ + b 47e5ec │ │ │ │ + ldr r2, [pc, #-1116] @ 47effc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e4f0 │ │ │ │ - ldr r2, [pc, #-1136] @ 47efd4 │ │ │ │ + b 47e51c │ │ │ │ + ldr r2, [pc, #-1136] @ 47f000 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e4f0 │ │ │ │ - ldr r2, [pc, #-1160] @ 47efd8 │ │ │ │ + b 47e51c │ │ │ │ + ldr r2, [pc, #-1160] @ 47f004 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e4f0 │ │ │ │ - ldr r2, [pc, #-1180] @ 47efdc │ │ │ │ + b 47e51c │ │ │ │ + ldr r2, [pc, #-1180] @ 47f008 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e68c │ │ │ │ - ldr r2, [pc, #-1204] @ 47efe0 │ │ │ │ + b 47e6b8 │ │ │ │ + ldr r2, [pc, #-1204] @ 47f00c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e68c │ │ │ │ - ldr r2, [pc, #-1224] @ 47efe4 │ │ │ │ + b 47e6b8 │ │ │ │ + ldr r2, [pc, #-1224] @ 47f010 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-1232] @ 47efe8 │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-1232] @ 47f014 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e564 │ │ │ │ - ldr r2, [pc, #-1240] @ 47efec │ │ │ │ + b 47e590 │ │ │ │ + ldr r2, [pc, #-1240] @ 47f018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec00 │ │ │ │ - ldr r2, [pc, #-1260] @ 47eff0 │ │ │ │ + b 47ec2c │ │ │ │ + ldr r2, [pc, #-1260] @ 47f01c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec00 │ │ │ │ - ldr r2, [pc, #-1280] @ 47eff4 │ │ │ │ + b 47ec2c │ │ │ │ + ldr r2, [pc, #-1280] @ 47f020 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec4c │ │ │ │ - ldr r2, [pc, #-1300] @ 47eff8 │ │ │ │ + b 47ec78 │ │ │ │ + ldr r2, [pc, #-1300] @ 47f024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec4c │ │ │ │ - ldr r2, [pc, #-1320] @ 47effc │ │ │ │ + b 47ec78 │ │ │ │ + ldr r2, [pc, #-1320] @ 47f028 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec4c │ │ │ │ - ldr r2, [pc, #-1340] @ 47f000 │ │ │ │ + b 47ec78 │ │ │ │ + ldr r2, [pc, #-1340] @ 47f02c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ec00 │ │ │ │ - ldr r2, [pc, #-1360] @ 47f004 │ │ │ │ + b 47ec2c │ │ │ │ + ldr r2, [pc, #-1360] @ 47f030 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e7e8 │ │ │ │ - ldr r2, [pc, #-1384] @ 47f008 │ │ │ │ + b 47e814 │ │ │ │ + ldr r2, [pc, #-1384] @ 47f034 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e8b0 │ │ │ │ - ldr r2, [pc, #-1408] @ 47f00c │ │ │ │ + b 47e8dc │ │ │ │ + ldr r2, [pc, #-1408] @ 47f038 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eab8 │ │ │ │ - ldr r2, [pc, #-1432] @ 47f010 │ │ │ │ + b 47eae4 │ │ │ │ + ldr r2, [pc, #-1432] @ 47f03c │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47ebb4 │ │ │ │ - ldr r2, [pc, #-1456] @ 47f014 │ │ │ │ + b 47ebe0 │ │ │ │ + ldr r2, [pc, #-1456] @ 47f040 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 47e39c │ │ │ │ - ldr r2, [pc, #-1464] @ 47f018 │ │ │ │ + b 47e3c8 │ │ │ │ + ldr r2, [pc, #-1464] @ 47f044 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb60 │ │ │ │ - ldr r2, [pc, #-1488] @ 47f01c │ │ │ │ + b 47eb8c │ │ │ │ + ldr r2, [pc, #-1488] @ 47f048 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47eb0c │ │ │ │ - ldr r2, [pc, #-1512] @ 47f020 │ │ │ │ + b 47eb38 │ │ │ │ + ldr r2, [pc, #-1512] @ 47f04c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e900 │ │ │ │ - ldr r2, [pc, #-1536] @ 47f024 │ │ │ │ + b 47e92c │ │ │ │ + ldr r2, [pc, #-1536] @ 47f050 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 47e798 │ │ │ │ - ldr r3, [pc, #2488] @ 47fff8 │ │ │ │ + b 47e7c4 │ │ │ │ + ldr r3, [pc, #2488] @ 480024 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 480b94 │ │ │ │ + bhi 480bc0 │ │ │ │ cmp r0, #13312 @ 0x3400 │ │ │ │ - bcc 47f67c │ │ │ │ - ldr r3, [pc, #2472] @ 47fffc │ │ │ │ + bcc 47f6a8 │ │ │ │ + ldr r3, [pc, #2472] @ 480028 │ │ │ │ sub r0, r0, #13312 @ 0x3400 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #1020 @ 0x3fc │ │ │ │ - bhi 47f670 │ │ │ │ + bhi 47f69c │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2440] @ 480000 │ │ │ │ + ldr r0, [pc, #2440] @ 48002c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #636 @ 0x27c │ │ │ │ - bhi 480b1c │ │ │ │ + bhi 480b48 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - bls 480b50 │ │ │ │ - ldr r3, [pc, #2416] @ 480004 │ │ │ │ + bls 480b7c │ │ │ │ + ldr r3, [pc, #2416] @ 480030 │ │ │ │ sub r0, r0, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #380 @ 0x17c │ │ │ │ - bhi 47f6b0 │ │ │ │ + bhi 47f6dc │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2384] @ 480008 │ │ │ │ + ldr r0, [pc, #2384] @ 480034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 48000c │ │ │ │ + ldr r0, [pc, #2376] @ 480038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 480010 │ │ │ │ + ldr r0, [pc, #2368] @ 48003c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 480014 │ │ │ │ + ldr r0, [pc, #2360] @ 480040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 480018 │ │ │ │ + ldr r0, [pc, #2352] @ 480044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 48001c │ │ │ │ + ldr r0, [pc, #2344] @ 480048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 480020 │ │ │ │ + ldr r0, [pc, #2336] @ 48004c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 480024 │ │ │ │ + ldr r0, [pc, #2328] @ 480050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 480028 │ │ │ │ + ldr r0, [pc, #2320] @ 480054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 48002c │ │ │ │ + ldr r0, [pc, #2312] @ 480058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 480030 │ │ │ │ + ldr r0, [pc, #2304] @ 48005c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 480034 │ │ │ │ + ldr r0, [pc, #2296] @ 480060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 480038 │ │ │ │ + ldr r0, [pc, #2288] @ 480064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 48003c │ │ │ │ + ldr r0, [pc, #2280] @ 480068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 480040 │ │ │ │ + ldr r0, [pc, #2272] @ 48006c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 480044 │ │ │ │ + ldr r0, [pc, #2264] @ 480070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 480048 │ │ │ │ + ldr r0, [pc, #2256] @ 480074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 48004c │ │ │ │ + ldr r0, [pc, #2248] @ 480078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 480050 │ │ │ │ + ldr r0, [pc, #2240] @ 48007c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 480054 │ │ │ │ + ldr r0, [pc, #2232] @ 480080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 480058 │ │ │ │ + ldr r0, [pc, #2224] @ 480084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 48005c │ │ │ │ + ldr r0, [pc, #2216] @ 480088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 480060 │ │ │ │ + ldr r0, [pc, #2208] @ 48008c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 480064 │ │ │ │ + ldr r0, [pc, #2200] @ 480090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 480068 │ │ │ │ + ldr r0, [pc, #2192] @ 480094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 48006c │ │ │ │ + ldr r0, [pc, #2184] @ 480098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 480070 │ │ │ │ + ldr r0, [pc, #2176] @ 48009c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 480074 │ │ │ │ + ldr r0, [pc, #2168] @ 4800a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 480078 │ │ │ │ + ldr r0, [pc, #2160] @ 4800a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 48007c │ │ │ │ + ldr r0, [pc, #2152] @ 4800a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 480080 │ │ │ │ + ldr r0, [pc, #2144] @ 4800ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 480084 │ │ │ │ + ldr r0, [pc, #2136] @ 4800b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 480088 │ │ │ │ + ldr r0, [pc, #2128] @ 4800b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 48008c │ │ │ │ + ldr r0, [pc, #2120] @ 4800b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 480090 │ │ │ │ + ldr r0, [pc, #2112] @ 4800bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 480094 │ │ │ │ + ldr r0, [pc, #2104] @ 4800c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 480098 │ │ │ │ + ldr r0, [pc, #2096] @ 4800c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 48009c │ │ │ │ + ldr r0, [pc, #2088] @ 4800c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 4800a0 │ │ │ │ + ldr r0, [pc, #2080] @ 4800cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 4800a4 │ │ │ │ + ldr r0, [pc, #2072] @ 4800d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 4800a8 │ │ │ │ + ldr r0, [pc, #2064] @ 4800d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 4800ac │ │ │ │ + ldr r0, [pc, #2056] @ 4800d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 4800b0 │ │ │ │ + ldr r0, [pc, #2048] @ 4800dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 4800b4 │ │ │ │ + ldr r0, [pc, #2040] @ 4800e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 4800b8 │ │ │ │ + ldr r0, [pc, #2032] @ 4800e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 4800bc │ │ │ │ + ldr r0, [pc, #2024] @ 4800e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 4800c0 │ │ │ │ + ldr r0, [pc, #2016] @ 4800ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 4800c4 │ │ │ │ + ldr r0, [pc, #2008] @ 4800f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 4800c8 │ │ │ │ + ldr r0, [pc, #2000] @ 4800f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 4800cc │ │ │ │ + ldr r0, [pc, #1992] @ 4800f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 4800d0 │ │ │ │ + ldr r0, [pc, #1984] @ 4800fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 4800d4 │ │ │ │ + ldr r0, [pc, #1976] @ 480100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 4800d8 │ │ │ │ + ldr r0, [pc, #1968] @ 480104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 4800dc │ │ │ │ + ldr r0, [pc, #1960] @ 480108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 4800e0 │ │ │ │ + ldr r0, [pc, #1952] @ 48010c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 4800e4 │ │ │ │ + ldr r0, [pc, #1944] @ 480110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 4800e8 │ │ │ │ + ldr r0, [pc, #1936] @ 480114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 4800ec │ │ │ │ + ldr r0, [pc, #1928] @ 480118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4800f0 │ │ │ │ + ldr r0, [pc, #1920] @ 48011c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4800f4 │ │ │ │ + ldr r0, [pc, #1912] @ 480120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 4800f8 │ │ │ │ + ldr r0, [pc, #1904] @ 480124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 4800fc │ │ │ │ + ldr r0, [pc, #1896] @ 480128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 480100 │ │ │ │ + ldr r0, [pc, #1888] @ 48012c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 480104 │ │ │ │ + ldr r0, [pc, #1880] @ 480130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 480108 │ │ │ │ + ldr r0, [pc, #1872] @ 480134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 48010c │ │ │ │ + ldr r0, [pc, #1864] @ 480138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 480110 │ │ │ │ + ldr r0, [pc, #1856] @ 48013c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 480114 │ │ │ │ + ldr r0, [pc, #1848] @ 480140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 480118 │ │ │ │ + ldr r0, [pc, #1840] @ 480144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 48011c │ │ │ │ + ldr r0, [pc, #1832] @ 480148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 480120 │ │ │ │ + ldr r0, [pc, #1824] @ 48014c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 480124 │ │ │ │ + ldr r0, [pc, #1816] @ 480150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 480128 │ │ │ │ + ldr r0, [pc, #1808] @ 480154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 48012c │ │ │ │ + ldr r0, [pc, #1800] @ 480158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 480130 │ │ │ │ + ldr r0, [pc, #1792] @ 48015c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 480134 │ │ │ │ + ldr r0, [pc, #1784] @ 480160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 480138 │ │ │ │ + ldr r0, [pc, #1776] @ 480164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 48013c │ │ │ │ + ldr r0, [pc, #1768] @ 480168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 480140 │ │ │ │ + ldr r0, [pc, #1760] @ 48016c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 480144 │ │ │ │ + ldr r0, [pc, #1752] @ 480170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 480148 │ │ │ │ + ldr r0, [pc, #1744] @ 480174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 48014c │ │ │ │ + ldr r0, [pc, #1736] @ 480178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 480150 │ │ │ │ + ldr r0, [pc, #1728] @ 48017c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 480154 │ │ │ │ + ldr r0, [pc, #1720] @ 480180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 480158 │ │ │ │ + ldr r0, [pc, #1712] @ 480184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 48015c │ │ │ │ + ldr r0, [pc, #1704] @ 480188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 480160 │ │ │ │ + ldr r0, [pc, #1696] @ 48018c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 480164 │ │ │ │ + ldr r0, [pc, #1688] @ 480190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 480168 │ │ │ │ + ldr r0, [pc, #1680] @ 480194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 48016c │ │ │ │ + ldr r0, [pc, #1672] @ 480198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 480170 │ │ │ │ + ldr r0, [pc, #1664] @ 48019c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 480174 │ │ │ │ + ldr r0, [pc, #1656] @ 4801a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 480178 │ │ │ │ + ldr r0, [pc, #1648] @ 4801a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 48017c │ │ │ │ + ldr r0, [pc, #1640] @ 4801a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 480180 │ │ │ │ + ldr r0, [pc, #1632] @ 4801ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 480184 │ │ │ │ + ldr r0, [pc, #1624] @ 4801b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 480188 │ │ │ │ + ldr r0, [pc, #1616] @ 4801b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 48018c │ │ │ │ + ldr r0, [pc, #1608] @ 4801b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 480190 │ │ │ │ + ldr r0, [pc, #1600] @ 4801bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 480194 │ │ │ │ + ldr r0, [pc, #1592] @ 4801c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 480198 │ │ │ │ + ldr r0, [pc, #1584] @ 4801c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 48019c │ │ │ │ + ldr r0, [pc, #1576] @ 4801c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 4801a0 │ │ │ │ + ldr r0, [pc, #1568] @ 4801cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 4801a4 │ │ │ │ + ldr r0, [pc, #1560] @ 4801d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 4801a8 │ │ │ │ + ldr r0, [pc, #1552] @ 4801d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 4801ac │ │ │ │ + ldr r0, [pc, #1544] @ 4801d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 4801b0 │ │ │ │ + ldr r0, [pc, #1536] @ 4801dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 4801b4 │ │ │ │ + ldr r0, [pc, #1528] @ 4801e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 4801b8 │ │ │ │ + ldr r0, [pc, #1520] @ 4801e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 4801bc │ │ │ │ + ldr r0, [pc, #1512] @ 4801e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 4801c0 │ │ │ │ + ldr r0, [pc, #1504] @ 4801ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 4801c4 │ │ │ │ + ldr r0, [pc, #1496] @ 4801f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 4801c8 │ │ │ │ + ldr r0, [pc, #1488] @ 4801f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 4801cc │ │ │ │ + ldr r0, [pc, #1480] @ 4801f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 4801d0 │ │ │ │ + ldr r0, [pc, #1472] @ 4801fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 4801d4 │ │ │ │ + ldr r0, [pc, #1464] @ 480200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 4801d8 │ │ │ │ + ldr r0, [pc, #1456] @ 480204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 4801dc │ │ │ │ + ldr r0, [pc, #1448] @ 480208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 4801e0 │ │ │ │ + ldr r0, [pc, #1440] @ 48020c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 4801e4 │ │ │ │ + ldr r0, [pc, #1432] @ 480210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 4801e8 │ │ │ │ + ldr r0, [pc, #1424] @ 480214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 4801ec │ │ │ │ + ldr r0, [pc, #1416] @ 480218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4801f0 │ │ │ │ + ldr r0, [pc, #1408] @ 48021c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4801f4 │ │ │ │ + ldr r0, [pc, #1400] @ 480220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 4801f8 │ │ │ │ + ldr r0, [pc, #1392] @ 480224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 4801fc │ │ │ │ + ldr r0, [pc, #1384] @ 480228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 480200 │ │ │ │ + ldr r0, [pc, #1376] @ 48022c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 480204 │ │ │ │ + ldr r0, [pc, #1368] @ 480230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 480208 │ │ │ │ + ldr r0, [pc, #1360] @ 480234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 48020c │ │ │ │ + ldr r0, [pc, #1352] @ 480238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 480210 │ │ │ │ + ldr r0, [pc, #1344] @ 48023c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 480214 │ │ │ │ + ldr r0, [pc, #1336] @ 480240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 480218 │ │ │ │ + ldr r0, [pc, #1328] @ 480244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 48021c │ │ │ │ + ldr r0, [pc, #1320] @ 480248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 480220 │ │ │ │ + ldr r0, [pc, #1312] @ 48024c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 480224 │ │ │ │ + ldr r0, [pc, #1304] @ 480250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 480228 │ │ │ │ + ldr r0, [pc, #1296] @ 480254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 48022c │ │ │ │ + ldr r0, [pc, #1288] @ 480258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 480230 │ │ │ │ + ldr r0, [pc, #1280] @ 48025c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 480234 │ │ │ │ + ldr r0, [pc, #1272] @ 480260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 480238 │ │ │ │ + ldr r0, [pc, #1264] @ 480264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 48023c │ │ │ │ + ldr r0, [pc, #1256] @ 480268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 480240 │ │ │ │ + ldr r0, [pc, #1248] @ 48026c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 480244 │ │ │ │ + ldr r0, [pc, #1240] @ 480270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 480248 │ │ │ │ + ldr r0, [pc, #1232] @ 480274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 48024c │ │ │ │ + ldr r0, [pc, #1224] @ 480278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 480250 │ │ │ │ + ldr r0, [pc, #1216] @ 48027c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 480254 │ │ │ │ + ldr r0, [pc, #1208] @ 480280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 480258 │ │ │ │ + ldr r0, [pc, #1200] @ 480284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 48025c │ │ │ │ + ldr r0, [pc, #1192] @ 480288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 480260 │ │ │ │ + ldr r0, [pc, #1184] @ 48028c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 480264 │ │ │ │ + ldr r0, [pc, #1176] @ 480290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 480268 │ │ │ │ + ldr r0, [pc, #1168] @ 480294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 48026c │ │ │ │ + ldr r0, [pc, #1160] @ 480298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 480270 │ │ │ │ + ldr r0, [pc, #1152] @ 48029c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 480274 │ │ │ │ + ldr r0, [pc, #1144] @ 4802a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 480278 │ │ │ │ + ldr r0, [pc, #1136] @ 4802a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 48027c │ │ │ │ + ldr r0, [pc, #1128] @ 4802a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 480280 │ │ │ │ + ldr r0, [pc, #1120] @ 4802ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 480284 │ │ │ │ + ldr r0, [pc, #1112] @ 4802b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 480288 │ │ │ │ + ldr r0, [pc, #1104] @ 4802b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 48028c │ │ │ │ + ldr r0, [pc, #1096] @ 4802b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 480290 │ │ │ │ + ldr r0, [pc, #1088] @ 4802bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 480294 │ │ │ │ + ldr r0, [pc, #1080] @ 4802c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 480298 │ │ │ │ + ldr r0, [pc, #1072] @ 4802c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 48029c │ │ │ │ + ldr r0, [pc, #1064] @ 4802c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 4802a0 │ │ │ │ + ldr r0, [pc, #1056] @ 4802cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 4802a4 │ │ │ │ + ldr r0, [pc, #1048] @ 4802d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 4802a8 │ │ │ │ + ldr r0, [pc, #1040] @ 4802d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 4802ac │ │ │ │ + ldr r0, [pc, #1032] @ 4802d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 4802b0 │ │ │ │ + ldr r0, [pc, #1024] @ 4802dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 4802b4 │ │ │ │ + ldr r0, [pc, #1016] @ 4802e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 4802b8 │ │ │ │ + ldr r0, [pc, #1008] @ 4802e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 4802bc │ │ │ │ + ldr r0, [pc, #1000] @ 4802e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 4802c0 │ │ │ │ + ldr r0, [pc, #992] @ 4802ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 4802c4 │ │ │ │ + ldr r0, [pc, #984] @ 4802f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 4802c8 │ │ │ │ + ldr r0, [pc, #976] @ 4802f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 4802cc │ │ │ │ + ldr r0, [pc, #968] @ 4802f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 4802d0 │ │ │ │ + ldr r0, [pc, #960] @ 4802fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 4802d4 │ │ │ │ + ldr r0, [pc, #952] @ 480300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 4802d8 │ │ │ │ + ldr r0, [pc, #944] @ 480304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 4802dc │ │ │ │ + ldr r0, [pc, #936] @ 480308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 4802e0 │ │ │ │ + ldr r0, [pc, #928] @ 48030c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 4802e4 │ │ │ │ + ldr r0, [pc, #920] @ 480310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 4802e8 │ │ │ │ + ldr r0, [pc, #912] @ 480314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 4802ec │ │ │ │ + ldr r0, [pc, #904] @ 480318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4802f0 │ │ │ │ + ldr r0, [pc, #896] @ 48031c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4802f4 │ │ │ │ + ldr r0, [pc, #888] @ 480320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 4802f8 │ │ │ │ + ldr r0, [pc, #880] @ 480324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 4802fc │ │ │ │ + ldr r0, [pc, #872] @ 480328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 480300 │ │ │ │ + ldr r0, [pc, #864] @ 48032c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 480304 │ │ │ │ + ldr r0, [pc, #856] @ 480330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 480308 │ │ │ │ + ldr r0, [pc, #848] @ 480334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 48030c │ │ │ │ + ldr r0, [pc, #840] @ 480338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 480310 │ │ │ │ + ldr r0, [pc, #832] @ 48033c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 480314 │ │ │ │ + ldr r0, [pc, #824] @ 480340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 480318 │ │ │ │ + ldr r0, [pc, #816] @ 480344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #808] @ 48031c │ │ │ │ + ldr r0, [pc, #808] @ 480348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - cmpeq r0, lr, lsr #12 │ │ │ │ - sbcseq pc, r9, ip, ror lr @ │ │ │ │ - smlaltteq r0, r0, r8, sp @ │ │ │ │ - sbcseq pc, r9, ip, lsr lr @ │ │ │ │ - sbcseq r2, ip, r8, lsr r6 │ │ │ │ - sbcseq r4, ip, r0, asr #19 │ │ │ │ - smullseq r4, ip, r0, r9 │ │ │ │ - sbcseq r4, ip, r0, ror #18 │ │ │ │ - sbcseq r4, ip, r0, lsr r9 │ │ │ │ - sbcseq r4, ip, r0, lsl #18 │ │ │ │ - ldrsbeq r4, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r4, ip, r0, lsr #17 │ │ │ │ - sbcseq r4, ip, r0, ror r8 │ │ │ │ - sbcseq r4, ip, r0, asr #16 │ │ │ │ - sbcseq r4, ip, r0, lsl r8 │ │ │ │ - sbcseq r4, ip, r0, ror #15 │ │ │ │ - ldrheq r4, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r4, ip, r0, lsl #15 │ │ │ │ - sbcseq r4, ip, r0, asr r7 │ │ │ │ - sbcseq r4, ip, r0, lsr #14 │ │ │ │ - ldrsheq r4, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r4, ip, r0, asr #13 │ │ │ │ - smullseq r4, ip, r0, r6 │ │ │ │ - sbcseq r4, ip, r0, ror #12 │ │ │ │ - sbcseq r4, ip, r0, lsr r6 │ │ │ │ - sbcseq r4, ip, r0, lsl #12 │ │ │ │ - ldrsbeq r4, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r4, ip, r0, lsr #11 │ │ │ │ - sbcseq r4, ip, r0, ror r5 │ │ │ │ - sbcseq r4, ip, r0, asr #10 │ │ │ │ - sbcseq r4, ip, r0, lsl r5 │ │ │ │ - sbcseq r4, ip, r0, ror #9 │ │ │ │ - ldrheq r4, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r4, ip, r0, lsl #9 │ │ │ │ - sbcseq r4, ip, r0, asr r4 │ │ │ │ - sbcseq r4, ip, r0, lsr #8 │ │ │ │ - ldrsheq r4, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r4, ip, r0, asr #7 │ │ │ │ - smullseq r4, ip, r0, r3 │ │ │ │ - sbcseq r4, ip, r0, ror #6 │ │ │ │ - sbcseq r4, ip, r0, lsr r3 │ │ │ │ - sbcseq r4, ip, r0, lsl #6 │ │ │ │ - ldrsbeq r4, [ip], #32 │ │ │ │ - sbcseq r4, ip, r0, lsr #5 │ │ │ │ - sbcseq r4, ip, r0, ror r2 │ │ │ │ - sbcseq r4, ip, r0, asr #4 │ │ │ │ - sbcseq r4, ip, r0, lsl r2 │ │ │ │ - sbcseq r4, ip, r0, ror #3 │ │ │ │ - ldrheq r4, [ip], #16 │ │ │ │ - sbcseq r4, ip, r0, lsl #3 │ │ │ │ - sbcseq r4, ip, r0, asr r1 │ │ │ │ - sbcseq r4, ip, r0, lsr #2 │ │ │ │ - ldrsheq r4, [ip], #0 │ │ │ │ - sbcseq r4, ip, r0, asr #1 │ │ │ │ - smullseq r4, ip, r0, r0 │ │ │ │ - sbcseq r4, ip, r0, rrx │ │ │ │ - sbcseq r4, ip, r0, lsr r0 │ │ │ │ - sbcseq r4, ip, r0 │ │ │ │ - ldrsbeq r3, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r3, ip, r0, lsr #31 │ │ │ │ - sbcseq r3, ip, r0, ror pc │ │ │ │ - sbcseq r3, ip, r0, asr #30 │ │ │ │ - sbcseq r3, ip, r0, lsl pc │ │ │ │ - sbcseq r3, ip, r0, ror #29 │ │ │ │ - ldrheq r3, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r3, ip, r0, lsl #29 │ │ │ │ - sbcseq r3, ip, r0, asr lr │ │ │ │ - sbcseq r3, ip, r0, lsr #28 │ │ │ │ - ldrsheq r3, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r3, ip, r0, asr #27 │ │ │ │ - smullseq r3, ip, r0, sp │ │ │ │ - sbcseq r3, ip, r0, ror #26 │ │ │ │ - sbcseq r3, ip, r0, lsr sp │ │ │ │ - sbcseq r3, ip, r0, lsl #26 │ │ │ │ - ldrsbeq r3, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r3, ip, r0, lsr #25 │ │ │ │ - sbcseq r3, ip, r0, ror ip │ │ │ │ - sbcseq r3, ip, r0, asr #24 │ │ │ │ - sbcseq r3, ip, r0, lsl ip │ │ │ │ - sbcseq r3, ip, r0, ror #23 │ │ │ │ - ldrheq r3, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq r3, ip, r0, lsl #23 │ │ │ │ - sbcseq r3, ip, r0, asr fp │ │ │ │ - sbcseq r3, ip, r0, lsr #22 │ │ │ │ - ldrsheq r3, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r3, ip, r0, asr #21 │ │ │ │ - smullseq r3, ip, r0, sl │ │ │ │ - sbcseq r3, ip, r0, ror #20 │ │ │ │ - sbcseq r3, ip, r0, lsr sl │ │ │ │ - sbcseq r3, ip, r0, lsl #20 │ │ │ │ - ldrsbeq r3, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r3, ip, r0, lsr #19 │ │ │ │ - sbcseq r3, ip, r0, ror r9 │ │ │ │ - sbcseq r3, ip, r0, asr #18 │ │ │ │ - sbcseq r3, ip, r0, lsl r9 │ │ │ │ - sbcseq r3, ip, r0, ror #17 │ │ │ │ - ldrheq r3, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r3, ip, r0, lsl #17 │ │ │ │ - sbcseq r3, ip, r0, asr r8 │ │ │ │ - sbcseq r3, ip, r0, lsr #16 │ │ │ │ - ldrsheq r3, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r3, ip, r0, asr #15 │ │ │ │ - smullseq r3, ip, r0, r7 │ │ │ │ - sbcseq r3, ip, r0, ror #14 │ │ │ │ - sbcseq r3, ip, r0, lsr r7 │ │ │ │ - sbcseq r3, ip, r0, lsl #14 │ │ │ │ - ldrsbeq r3, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r3, ip, r0, lsr #13 │ │ │ │ - sbcseq r3, ip, r0, ror r6 │ │ │ │ - sbcseq r3, ip, r0, asr #12 │ │ │ │ - sbcseq r3, ip, r0, lsl r6 │ │ │ │ - sbcseq r3, ip, r0, ror #11 │ │ │ │ - ldrheq r3, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r3, ip, r0, lsl #11 │ │ │ │ - sbcseq r3, ip, r0, asr r5 │ │ │ │ - sbcseq r3, ip, r0, lsr #10 │ │ │ │ - ldrsheq r3, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r3, ip, r0, asr #9 │ │ │ │ - smullseq r3, ip, r0, r4 │ │ │ │ - sbcseq r3, ip, r0, ror #8 │ │ │ │ - sbcseq r3, ip, r0, lsr r4 │ │ │ │ - sbcseq r3, ip, r0, lsl #8 │ │ │ │ - ldrsbeq r3, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r3, ip, r0, lsr #7 │ │ │ │ - sbcseq r3, ip, r0, ror r3 │ │ │ │ - sbcseq r3, ip, r0, asr #6 │ │ │ │ - sbcseq r3, ip, r0, lsl r3 │ │ │ │ - sbcseq r3, ip, r0, ror #5 │ │ │ │ - ldrheq r3, [ip], #32 │ │ │ │ - sbcseq r3, ip, r0, lsl #5 │ │ │ │ - sbcseq r3, ip, r0, asr r2 │ │ │ │ - sbcseq r3, ip, r0, lsr #4 │ │ │ │ - ldrsheq r3, [ip], #16 │ │ │ │ - sbcseq r3, ip, r0, asr #3 │ │ │ │ - smullseq r3, ip, r0, r1 │ │ │ │ - sbcseq r3, ip, r0, ror #2 │ │ │ │ - sbcseq r3, ip, r0, lsr r1 │ │ │ │ - sbcseq r3, ip, r0, lsl #2 │ │ │ │ - ldrsbeq r3, [ip], #0 │ │ │ │ - sbcseq r3, ip, r0, lsr #1 │ │ │ │ - sbcseq r3, ip, r0, ror r0 │ │ │ │ - sbcseq r3, ip, r0, asr #32 │ │ │ │ - sbcseq r3, ip, r0, lsl r0 │ │ │ │ - sbcseq r2, ip, r0, ror #31 │ │ │ │ - ldrheq r2, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r2, ip, r0, lsl #31 │ │ │ │ - sbcseq r2, ip, r0, asr pc │ │ │ │ - sbcseq r2, ip, r0, lsr #30 │ │ │ │ - ldrsheq r2, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r2, ip, r0, asr #29 │ │ │ │ - smullseq r2, ip, r0, lr │ │ │ │ - sbcseq r2, ip, r0, ror #28 │ │ │ │ - sbcseq r2, ip, r0, lsr lr │ │ │ │ - sbcseq r2, ip, r0, lsl #28 │ │ │ │ - ldrsbeq r2, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r2, ip, r0, lsr #27 │ │ │ │ - sbcseq r2, ip, r0, ror sp │ │ │ │ - sbcseq r2, ip, r0, asr #26 │ │ │ │ - sbcseq r2, ip, r0, lsl sp │ │ │ │ - sbcseq r2, ip, r0, ror #25 │ │ │ │ - ldrheq r2, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r2, ip, r0, lsl #25 │ │ │ │ - sbcseq r2, ip, r0, asr ip │ │ │ │ - sbcseq r2, ip, r0, lsr #24 │ │ │ │ - ldrsheq r2, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq r2, ip, r0, asr #23 │ │ │ │ - smullseq r2, ip, r0, fp │ │ │ │ - sbcseq r2, ip, r0, ror #22 │ │ │ │ - sbcseq r2, ip, r0, lsr fp │ │ │ │ - sbcseq r2, ip, r0, lsl #22 │ │ │ │ - ldrsbeq r2, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r2, ip, r0, lsr #21 │ │ │ │ - sbcseq r2, ip, r0, ror sl │ │ │ │ - sbcseq r2, ip, r0, asr #20 │ │ │ │ - sbcseq r2, ip, r0, lsl sl │ │ │ │ - sbcseq r2, ip, r0, ror #19 │ │ │ │ - ldrheq r2, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r2, ip, r0, lsl #19 │ │ │ │ - sbcseq r2, ip, r0, asr r9 │ │ │ │ - sbcseq r2, ip, r0, lsr #18 │ │ │ │ - ldrsheq r2, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r2, ip, r0, asr #17 │ │ │ │ - smullseq r2, ip, r0, r8 │ │ │ │ - sbcseq r2, ip, r0, ror #16 │ │ │ │ - sbcseq r2, ip, r0, lsr r8 │ │ │ │ - sbcseq r2, ip, r0, lsl #16 │ │ │ │ - ldrsbeq r2, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r2, ip, r0, lsr #15 │ │ │ │ - sbcseq r2, ip, r0, ror r7 │ │ │ │ - sbcseq r2, ip, r0, asr #14 │ │ │ │ - sbcseq r2, ip, r0, lsl r7 │ │ │ │ - sbcseq r2, ip, r0, ror #13 │ │ │ │ - ldrheq r2, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r2, ip, r0, lsl #13 │ │ │ │ - sbcseq r2, ip, r0, asr r6 │ │ │ │ - sbcseq r2, ip, r0, lsr #12 │ │ │ │ - ldrsheq r2, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r2, ip, r0, asr #11 │ │ │ │ - smullseq r2, ip, r0, r5 │ │ │ │ - sbcseq r2, ip, r0, ror #10 │ │ │ │ - sbcseq r2, ip, r0, lsr r5 │ │ │ │ - ldrheq r1, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r1, ip, r8, lsl #31 │ │ │ │ - sbcseq r1, ip, r8, asr pc │ │ │ │ - sbcseq r1, ip, r8, lsr #30 │ │ │ │ - ldrsheq r1, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r1, ip, r8, asr #29 │ │ │ │ - smullseq r1, ip, r8, lr │ │ │ │ - sbcseq r1, ip, r8, ror #28 │ │ │ │ - sbcseq r1, ip, r8, lsr lr │ │ │ │ - sbcseq r1, ip, r8, lsl #28 │ │ │ │ - ldrsbeq r1, [ip], #216 @ 0xd8 │ │ │ │ - sbcseq r1, ip, r8, lsr #27 │ │ │ │ - sbcseq r1, ip, r8, ror sp │ │ │ │ - sbcseq r1, ip, r8, asr #26 │ │ │ │ - sbcseq r1, ip, r8, lsl sp │ │ │ │ - sbcseq r1, ip, r8, ror #25 │ │ │ │ - ldrheq r1, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r1, ip, r8, lsl #25 │ │ │ │ - sbcseq r1, ip, r8, asr ip │ │ │ │ - sbcseq r1, ip, r8, lsr #24 │ │ │ │ - ldrsheq r1, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r1, ip, r8, asr #23 │ │ │ │ - smullseq r1, ip, r8, fp │ │ │ │ - sbcseq r1, ip, r8, ror #22 │ │ │ │ - sbcseq r1, ip, r8, lsr fp │ │ │ │ - sbcseq r1, ip, r8, lsl #22 │ │ │ │ - ldrsbeq r1, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r1, ip, r8, lsr #21 │ │ │ │ - sbcseq r1, ip, r8, ror sl │ │ │ │ - sbcseq r1, ip, r8, asr #20 │ │ │ │ - sbcseq r1, ip, r8, lsl sl │ │ │ │ - sbcseq r1, ip, r8, ror #19 │ │ │ │ - ldrheq r1, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r1, ip, r8, lsl #19 │ │ │ │ - sbcseq r1, ip, r8, asr r9 │ │ │ │ - sbcseq r1, ip, r8, lsr #18 │ │ │ │ - ldrsheq r1, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r1, ip, r8, asr #17 │ │ │ │ - smullseq r1, ip, r8, r8 │ │ │ │ - sbcseq r1, ip, r8, ror #16 │ │ │ │ - sbcseq r1, ip, r8, lsr r8 │ │ │ │ - sbcseq r1, ip, r8, lsl #16 │ │ │ │ - ldrsbeq r1, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r1, ip, r8, lsr #15 │ │ │ │ - sbcseq r1, ip, r8, ror r7 │ │ │ │ - sbcseq r1, ip, r8, asr #14 │ │ │ │ - sbcseq r1, ip, r8, lsl r7 │ │ │ │ - sbcseq r1, ip, r8, ror #13 │ │ │ │ - ldrheq r1, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r1, ip, r8, lsl #13 │ │ │ │ - sbcseq r1, ip, r8, asr r6 │ │ │ │ - sbcseq r1, ip, r8, lsr #12 │ │ │ │ - ldrsheq r1, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r1, ip, r8, asr #11 │ │ │ │ - smullseq r1, ip, r8, r5 │ │ │ │ - sbcseq r1, ip, r8, ror #10 │ │ │ │ - sbcseq r1, ip, r8, lsr r5 │ │ │ │ - sbcseq r1, ip, r0, asr #9 │ │ │ │ - ldrsbeq r1, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r1, ip, ip, lsl r4 │ │ │ │ + cmpeq r0, sl, lsr #12 │ │ │ │ + sbcseq pc, r9, r0, ror lr @ │ │ │ │ + smlaltteq r0, r0, r4, sp @ │ │ │ │ + sbcseq pc, r9, r0, lsr lr @ │ │ │ │ + sbcseq r2, ip, ip, lsr #12 │ │ │ │ + ldrheq r4, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r4, ip, r4, lsl #19 │ │ │ │ + sbcseq r4, ip, r4, asr r9 │ │ │ │ + sbcseq r4, ip, r4, lsr #18 │ │ │ │ + ldrsheq r4, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r4, ip, r4, asr #17 │ │ │ │ + smullseq r4, ip, r4, r8 │ │ │ │ + sbcseq r4, ip, r4, ror #16 │ │ │ │ + sbcseq r4, ip, r4, lsr r8 │ │ │ │ + sbcseq r4, ip, r4, lsl #16 │ │ │ │ + ldrsbeq r4, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r4, ip, r4, lsr #15 │ │ │ │ + sbcseq r4, ip, r4, ror r7 │ │ │ │ + sbcseq r4, ip, r4, asr #14 │ │ │ │ + sbcseq r4, ip, r4, lsl r7 │ │ │ │ + sbcseq r4, ip, r4, ror #13 │ │ │ │ + ldrheq r4, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r4, ip, r4, lsl #13 │ │ │ │ + sbcseq r4, ip, r4, asr r6 │ │ │ │ + sbcseq r4, ip, r4, lsr #12 │ │ │ │ + ldrsheq r4, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r4, ip, r4, asr #11 │ │ │ │ + smullseq r4, ip, r4, r5 │ │ │ │ + sbcseq r4, ip, r4, ror #10 │ │ │ │ + sbcseq r4, ip, r4, lsr r5 │ │ │ │ + sbcseq r4, ip, r4, lsl #10 │ │ │ │ + ldrsbeq r4, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r4, ip, r4, lsr #9 │ │ │ │ + sbcseq r4, ip, r4, ror r4 │ │ │ │ + sbcseq r4, ip, r4, asr #8 │ │ │ │ + sbcseq r4, ip, r4, lsl r4 │ │ │ │ + sbcseq r4, ip, r4, ror #7 │ │ │ │ + ldrheq r4, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r4, ip, r4, lsl #7 │ │ │ │ + sbcseq r4, ip, r4, asr r3 │ │ │ │ + sbcseq r4, ip, r4, lsr #6 │ │ │ │ + ldrsheq r4, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r4, ip, r4, asr #5 │ │ │ │ + smullseq r4, ip, r4, r2 │ │ │ │ + sbcseq r4, ip, r4, ror #4 │ │ │ │ + sbcseq r4, ip, r4, lsr r2 │ │ │ │ + sbcseq r4, ip, r4, lsl #4 │ │ │ │ + ldrsbeq r4, [ip], #20 │ │ │ │ + sbcseq r4, ip, r4, lsr #3 │ │ │ │ + sbcseq r4, ip, r4, ror r1 │ │ │ │ + sbcseq r4, ip, r4, asr #2 │ │ │ │ + sbcseq r4, ip, r4, lsl r1 │ │ │ │ + sbcseq r4, ip, r4, ror #1 │ │ │ │ + ldrheq r4, [ip], #4 │ │ │ │ + sbcseq r4, ip, r4, lsl #1 │ │ │ │ + sbcseq r4, ip, r4, asr r0 │ │ │ │ + sbcseq r4, ip, r4, lsr #32 │ │ │ │ + ldrsheq r3, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r3, ip, r4, asr #31 │ │ │ │ + smullseq r3, ip, r4, pc @ │ │ │ │ + sbcseq r3, ip, r4, ror #30 │ │ │ │ + sbcseq r3, ip, r4, lsr pc │ │ │ │ + sbcseq r3, ip, r4, lsl #30 │ │ │ │ + ldrsbeq r3, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r3, ip, r4, lsr #29 │ │ │ │ + sbcseq r3, ip, r4, ror lr │ │ │ │ + sbcseq r3, ip, r4, asr #28 │ │ │ │ + sbcseq r3, ip, r4, lsl lr │ │ │ │ + sbcseq r3, ip, r4, ror #27 │ │ │ │ + ldrheq r3, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r3, ip, r4, lsl #27 │ │ │ │ + sbcseq r3, ip, r4, asr sp │ │ │ │ + sbcseq r3, ip, r4, lsr #26 │ │ │ │ + ldrsheq r3, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r3, ip, r4, asr #25 │ │ │ │ + smullseq r3, ip, r4, ip │ │ │ │ + sbcseq r3, ip, r4, ror #24 │ │ │ │ + sbcseq r3, ip, r4, lsr ip │ │ │ │ + sbcseq r3, ip, r4, lsl #24 │ │ │ │ + ldrsbeq r3, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r3, ip, r4, lsr #23 │ │ │ │ + sbcseq r3, ip, r4, ror fp │ │ │ │ + sbcseq r3, ip, r4, asr #22 │ │ │ │ + sbcseq r3, ip, r4, lsl fp │ │ │ │ + sbcseq r3, ip, r4, ror #21 │ │ │ │ + ldrheq r3, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r3, ip, r4, lsl #21 │ │ │ │ + sbcseq r3, ip, r4, asr sl │ │ │ │ + sbcseq r3, ip, r4, lsr #20 │ │ │ │ + ldrsheq r3, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r3, ip, r4, asr #19 │ │ │ │ + smullseq r3, ip, r4, r9 │ │ │ │ + sbcseq r3, ip, r4, ror #18 │ │ │ │ + sbcseq r3, ip, r4, lsr r9 │ │ │ │ + sbcseq r3, ip, r4, lsl #18 │ │ │ │ + ldrsbeq r3, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r3, ip, r4, lsr #17 │ │ │ │ + sbcseq r3, ip, r4, ror r8 │ │ │ │ + sbcseq r3, ip, r4, asr #16 │ │ │ │ + sbcseq r3, ip, r4, lsl r8 │ │ │ │ + sbcseq r3, ip, r4, ror #15 │ │ │ │ + ldrheq r3, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r3, ip, r4, lsl #15 │ │ │ │ + sbcseq r3, ip, r4, asr r7 │ │ │ │ + sbcseq r3, ip, r4, lsr #14 │ │ │ │ + ldrsheq r3, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r3, ip, r4, asr #13 │ │ │ │ + smullseq r3, ip, r4, r6 │ │ │ │ + sbcseq r3, ip, r4, ror #12 │ │ │ │ + sbcseq r3, ip, r4, lsr r6 │ │ │ │ + sbcseq r3, ip, r4, lsl #12 │ │ │ │ + ldrsbeq r3, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r3, ip, r4, lsr #11 │ │ │ │ + sbcseq r3, ip, r4, ror r5 │ │ │ │ + sbcseq r3, ip, r4, asr #10 │ │ │ │ + sbcseq r3, ip, r4, lsl r5 │ │ │ │ + sbcseq r3, ip, r4, ror #9 │ │ │ │ + ldrheq r3, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r3, ip, r4, lsl #9 │ │ │ │ + sbcseq r3, ip, r4, asr r4 │ │ │ │ + sbcseq r3, ip, r4, lsr #8 │ │ │ │ + ldrsheq r3, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r3, ip, r4, asr #7 │ │ │ │ + smullseq r3, ip, r4, r3 │ │ │ │ + sbcseq r3, ip, r4, ror #6 │ │ │ │ + sbcseq r3, ip, r4, lsr r3 │ │ │ │ + sbcseq r3, ip, r4, lsl #6 │ │ │ │ + ldrsbeq r3, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r3, ip, r4, lsr #5 │ │ │ │ + sbcseq r3, ip, r4, ror r2 │ │ │ │ + sbcseq r3, ip, r4, asr #4 │ │ │ │ + sbcseq r3, ip, r4, lsl r2 │ │ │ │ + sbcseq r3, ip, r4, ror #3 │ │ │ │ + ldrheq r3, [ip], #20 │ │ │ │ + sbcseq r3, ip, r4, lsl #3 │ │ │ │ + sbcseq r3, ip, r4, asr r1 │ │ │ │ + sbcseq r3, ip, r4, lsr #2 │ │ │ │ + ldrsheq r3, [ip], #4 │ │ │ │ + sbcseq r3, ip, r4, asr #1 │ │ │ │ + smullseq r3, ip, r4, r0 │ │ │ │ + sbcseq r3, ip, r4, rrx │ │ │ │ + sbcseq r3, ip, r4, lsr r0 │ │ │ │ + sbcseq r3, ip, r4 │ │ │ │ + ldrsbeq r2, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r2, ip, r4, lsr #31 │ │ │ │ + sbcseq r2, ip, r4, ror pc │ │ │ │ + sbcseq r2, ip, r4, asr #30 │ │ │ │ + sbcseq r2, ip, r4, lsl pc │ │ │ │ + sbcseq r2, ip, r4, ror #29 │ │ │ │ + ldrheq r2, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r2, ip, r4, lsl #29 │ │ │ │ + sbcseq r2, ip, r4, asr lr │ │ │ │ + sbcseq r2, ip, r4, lsr #28 │ │ │ │ + ldrsheq r2, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r2, ip, r4, asr #27 │ │ │ │ + smullseq r2, ip, r4, sp │ │ │ │ + sbcseq r2, ip, r4, ror #26 │ │ │ │ + sbcseq r2, ip, r4, lsr sp │ │ │ │ + sbcseq r2, ip, r4, lsl #26 │ │ │ │ + ldrsbeq r2, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r2, ip, r4, lsr #25 │ │ │ │ + sbcseq r2, ip, r4, ror ip │ │ │ │ + sbcseq r2, ip, r4, asr #24 │ │ │ │ + sbcseq r2, ip, r4, lsl ip │ │ │ │ + sbcseq r2, ip, r4, ror #23 │ │ │ │ + ldrheq r2, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r2, ip, r4, lsl #23 │ │ │ │ + sbcseq r2, ip, r4, asr fp │ │ │ │ + sbcseq r2, ip, r4, lsr #22 │ │ │ │ + ldrsheq r2, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r2, ip, r4, asr #21 │ │ │ │ + smullseq r2, ip, r4, sl │ │ │ │ + sbcseq r2, ip, r4, ror #20 │ │ │ │ + sbcseq r2, ip, r4, lsr sl │ │ │ │ + sbcseq r2, ip, r4, lsl #20 │ │ │ │ + ldrsbeq r2, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r2, ip, r4, lsr #19 │ │ │ │ + sbcseq r2, ip, r4, ror r9 │ │ │ │ + sbcseq r2, ip, r4, asr #18 │ │ │ │ + sbcseq r2, ip, r4, lsl r9 │ │ │ │ + sbcseq r2, ip, r4, ror #17 │ │ │ │ + ldrheq r2, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r2, ip, r4, lsl #17 │ │ │ │ + sbcseq r2, ip, r4, asr r8 │ │ │ │ + sbcseq r2, ip, r4, lsr #16 │ │ │ │ + ldrsheq r2, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r2, ip, r4, asr #15 │ │ │ │ + smullseq r2, ip, r4, r7 │ │ │ │ + sbcseq r2, ip, r4, ror #14 │ │ │ │ + sbcseq r2, ip, r4, lsr r7 │ │ │ │ + sbcseq r2, ip, r4, lsl #14 │ │ │ │ + ldrsbeq r2, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r2, ip, r4, lsr #13 │ │ │ │ + sbcseq r2, ip, r4, ror r6 │ │ │ │ + sbcseq r2, ip, r4, asr #12 │ │ │ │ + sbcseq r2, ip, r4, lsl r6 │ │ │ │ + sbcseq r2, ip, r4, ror #11 │ │ │ │ + ldrheq r2, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r2, ip, r4, lsl #11 │ │ │ │ + sbcseq r2, ip, r4, asr r5 │ │ │ │ + sbcseq r2, ip, r4, lsr #10 │ │ │ │ + sbcseq r1, ip, ip, lsr #31 │ │ │ │ + sbcseq r1, ip, ip, ror pc │ │ │ │ + sbcseq r1, ip, ip, asr #30 │ │ │ │ + sbcseq r1, ip, ip, lsl pc │ │ │ │ + sbcseq r1, ip, ip, ror #29 │ │ │ │ + ldrheq r1, [ip], #236 @ 0xec │ │ │ │ + sbcseq r1, ip, ip, lsl #29 │ │ │ │ + sbcseq r1, ip, ip, asr lr │ │ │ │ + sbcseq r1, ip, ip, lsr #28 │ │ │ │ + ldrsheq r1, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r1, ip, ip, asr #27 │ │ │ │ + smullseq r1, ip, ip, sp │ │ │ │ + sbcseq r1, ip, ip, ror #26 │ │ │ │ + sbcseq r1, ip, ip, lsr sp │ │ │ │ + sbcseq r1, ip, ip, lsl #26 │ │ │ │ + ldrsbeq r1, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r1, ip, ip, lsr #25 │ │ │ │ + sbcseq r1, ip, ip, ror ip │ │ │ │ + sbcseq r1, ip, ip, asr #24 │ │ │ │ + sbcseq r1, ip, ip, lsl ip │ │ │ │ + sbcseq r1, ip, ip, ror #23 │ │ │ │ + ldrheq r1, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r1, ip, ip, lsl #23 │ │ │ │ + sbcseq r1, ip, ip, asr fp │ │ │ │ + sbcseq r1, ip, ip, lsr #22 │ │ │ │ + ldrsheq r1, [ip], #172 @ 0xac │ │ │ │ + sbcseq r1, ip, ip, asr #21 │ │ │ │ + smullseq r1, ip, ip, sl │ │ │ │ + sbcseq r1, ip, ip, ror #20 │ │ │ │ + sbcseq r1, ip, ip, lsr sl │ │ │ │ + sbcseq r1, ip, ip, lsl #20 │ │ │ │ + ldrsbeq r1, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r1, ip, ip, lsr #19 │ │ │ │ + sbcseq r1, ip, ip, ror r9 │ │ │ │ + sbcseq r1, ip, ip, asr #18 │ │ │ │ + sbcseq r1, ip, ip, lsl r9 │ │ │ │ + sbcseq r1, ip, ip, ror #17 │ │ │ │ + ldrheq r1, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r1, ip, ip, lsl #17 │ │ │ │ + sbcseq r1, ip, ip, asr r8 │ │ │ │ + sbcseq r1, ip, ip, lsr #16 │ │ │ │ + ldrsheq r1, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r1, ip, ip, asr #15 │ │ │ │ + smullseq r1, ip, ip, r7 │ │ │ │ + sbcseq r1, ip, ip, ror #14 │ │ │ │ + sbcseq r1, ip, ip, lsr r7 │ │ │ │ + sbcseq r1, ip, ip, lsl #14 │ │ │ │ + ldrsbeq r1, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r1, ip, ip, lsr #13 │ │ │ │ + sbcseq r1, ip, ip, ror r6 │ │ │ │ + sbcseq r1, ip, ip, asr #12 │ │ │ │ + sbcseq r1, ip, ip, lsl r6 │ │ │ │ + sbcseq r1, ip, ip, ror #11 │ │ │ │ + ldrheq r1, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r1, ip, ip, lsl #11 │ │ │ │ + sbcseq r1, ip, ip, asr r5 │ │ │ │ + sbcseq r1, ip, ip, lsr #10 │ │ │ │ + ldrheq r1, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r1, ip, ip, asr #9 │ │ │ │ + sbcseq r1, ip, r0, lsl r4 │ │ │ │ + sbcseq r0, ip, r4, asr #28 │ │ │ │ + sbcseq r0, ip, ip, asr #28 │ │ │ │ sbcseq r0, ip, r0, asr lr │ │ │ │ - sbcseq r0, ip, r8, asr lr │ │ │ │ sbcseq r0, ip, ip, asr lr │ │ │ │ - sbcseq r0, ip, r8, ror #28 │ │ │ │ - sbcseq r0, ip, r0, lsl #29 │ │ │ │ - smullseq r0, ip, r8, lr │ │ │ │ - ldrheq r0, [ip], #224 @ 0xe0 │ │ │ │ - ldrheq r0, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r0, ip, r4, ror lr │ │ │ │ + sbcseq r0, ip, ip, lsl #29 │ │ │ │ + sbcseq r0, ip, r4, lsr #29 │ │ │ │ + sbcseq r0, ip, ip, lsr #29 │ │ │ │ + ldrheq r0, [ip], #228 @ 0xe4 │ │ │ │ sbcseq r0, ip, r0, asr #29 │ │ │ │ - sbcseq r0, ip, ip, asr #29 │ │ │ │ - sbcseq r0, ip, ip, ror #29 │ │ │ │ + sbcseq r0, ip, r0, ror #29 │ │ │ │ + ldrsheq r0, [ip], #236 @ 0xec │ │ │ │ sbcseq r0, ip, r8, lsl #30 │ │ │ │ - sbcseq r0, ip, r4, lsl pc │ │ │ │ + sbcseq r0, ip, r0, lsl pc │ │ │ │ sbcseq r0, ip, ip, lsl pc │ │ │ │ - sbcseq r0, ip, r8, lsr #30 │ │ │ │ - sbcseq r0, ip, r0, lsr pc │ │ │ │ - sbcseq r0, ip, r8, lsr pc │ │ │ │ + sbcseq r0, ip, r4, lsr #30 │ │ │ │ + sbcseq r0, ip, ip, lsr #30 │ │ │ │ + sbcseq r0, ip, ip, lsr pc │ │ │ │ sbcseq r0, ip, r8, asr #30 │ │ │ │ sbcseq r0, ip, r4, asr pc │ │ │ │ sbcseq r0, ip, r0, ror #30 │ │ │ │ sbcseq r0, ip, ip, ror #30 │ │ │ │ - sbcseq r0, ip, r8, ror pc │ │ │ │ - sbcseq r0, ip, ip, lsl #31 │ │ │ │ - sbcseq r0, ip, r0, lsr #31 │ │ │ │ + sbcseq r0, ip, r0, lsl #31 │ │ │ │ + smullseq r0, ip, r4, pc @ │ │ │ │ + smullseq r0, ip, ip, pc @ │ │ │ │ sbcseq r0, ip, r8, lsr #31 │ │ │ │ - ldrheq r0, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r0, ip, r4, asr #31 │ │ │ │ - ldrsbeq r0, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r0, ip, r4, ror #31 │ │ │ │ - ldrsheq r0, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r1, ip, r4 │ │ │ │ - sbcseq r1, ip, r4, lsl r0 │ │ │ │ - sbcseq r1, ip, r4, lsr #32 │ │ │ │ - sbcseq r1, ip, ip, lsr #32 │ │ │ │ - sbcseq r1, ip, r4, lsr r0 │ │ │ │ - sbcseq r1, ip, ip, lsr r0 │ │ │ │ - sbcseq r1, ip, r4, asr #32 │ │ │ │ - sbcseq r1, ip, ip, asr #32 │ │ │ │ - sbcseq r1, ip, r4, asr r0 │ │ │ │ - sbcseq r1, ip, ip, asr r0 │ │ │ │ - sbcseq r1, ip, r4, rrx │ │ │ │ - sbcseq r1, ip, ip, rrx │ │ │ │ - sbcseq r1, ip, r4, ror r0 │ │ │ │ - sbcseq r1, ip, ip, ror r0 │ │ │ │ - sbcseq r1, ip, r4, lsl #1 │ │ │ │ - sbcseq r1, ip, ip, lsl #1 │ │ │ │ - smullseq r1, ip, r4, r0 │ │ │ │ - smullseq r1, ip, ip, r0 │ │ │ │ - sbcseq r1, ip, r4, lsr #1 │ │ │ │ - sbcseq r1, ip, ip, lsr #1 │ │ │ │ - ldrheq r1, [ip], #4 │ │ │ │ - ldrheq r1, [ip], #12 │ │ │ │ - sbcseq r1, ip, r4, asr #1 │ │ │ │ - sbcseq r1, ip, ip, asr #1 │ │ │ │ - ldrsbeq r1, [ip], #4 │ │ │ │ - ldrsbeq r1, [ip], #12 │ │ │ │ - sbcseq r1, ip, r4, ror #1 │ │ │ │ - sbcseq r1, ip, ip, ror #1 │ │ │ │ - ldrsheq r1, [ip], #4 │ │ │ │ - ldrsheq r1, [ip], #12 │ │ │ │ - sbcseq r1, ip, r4, lsl #2 │ │ │ │ - sbcseq r1, ip, ip, lsl #2 │ │ │ │ - sbcseq r1, ip, r4, lsl r1 │ │ │ │ - sbcseq r3, ip, r8, lsr #11 │ │ │ │ - sbcseq r0, ip, ip, lsr fp │ │ │ │ + ldrheq r0, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r0, ip, r8, asr #31 │ │ │ │ + ldrsbeq r0, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r0, ip, r8, ror #31 │ │ │ │ + ldrsheq r0, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r1, ip, r8 │ │ │ │ + sbcseq r1, ip, r8, lsl r0 │ │ │ │ + sbcseq r1, ip, r0, lsr #32 │ │ │ │ + sbcseq r1, ip, r8, lsr #32 │ │ │ │ + sbcseq r1, ip, r0, lsr r0 │ │ │ │ + sbcseq r1, ip, r8, lsr r0 │ │ │ │ + sbcseq r1, ip, r0, asr #32 │ │ │ │ + sbcseq r1, ip, r8, asr #32 │ │ │ │ + sbcseq r1, ip, r0, asr r0 │ │ │ │ + sbcseq r1, ip, r8, asr r0 │ │ │ │ + sbcseq r1, ip, r0, rrx │ │ │ │ + sbcseq r1, ip, r8, rrx │ │ │ │ + sbcseq r1, ip, r0, ror r0 │ │ │ │ + sbcseq r1, ip, r8, ror r0 │ │ │ │ + sbcseq r1, ip, r0, lsl #1 │ │ │ │ + sbcseq r1, ip, r8, lsl #1 │ │ │ │ + smullseq r1, ip, r0, r0 │ │ │ │ + smullseq r1, ip, r8, r0 │ │ │ │ + sbcseq r1, ip, r0, lsr #1 │ │ │ │ + sbcseq r1, ip, r8, lsr #1 │ │ │ │ + ldrheq r1, [ip], #0 │ │ │ │ + ldrheq r1, [ip], #8 │ │ │ │ + sbcseq r1, ip, r0, asr #1 │ │ │ │ + sbcseq r1, ip, r8, asr #1 │ │ │ │ + ldrsbeq r1, [ip], #0 │ │ │ │ + ldrsbeq r1, [ip], #8 │ │ │ │ + sbcseq r1, ip, r0, ror #1 │ │ │ │ + sbcseq r1, ip, r8, ror #1 │ │ │ │ + ldrsheq r1, [ip], #0 │ │ │ │ + ldrsheq r1, [ip], #8 │ │ │ │ + sbcseq r1, ip, r0, lsl #2 │ │ │ │ + sbcseq r1, ip, r8, lsl #2 │ │ │ │ + smullseq r3, ip, ip, r5 │ │ │ │ + sbcseq r0, ip, r0, lsr fp │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - sbcseq r1, ip, ip, lsl #2 │ │ │ │ - sbcseq r0, ip, r0, ror #21 │ │ │ │ + sbcseq r1, ip, r0, lsl #2 │ │ │ │ + ldrsbeq r0, [ip], #164 @ 0xa4 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - sbcseq r1, ip, r8, lsl r1 │ │ │ │ - ldrheq r1, [ip], #8 │ │ │ │ - sbcseq r1, ip, r4, ror #1 │ │ │ │ - sbcseq lr, r9, r8, asr r9 │ │ │ │ + sbcseq r1, ip, ip, lsl #2 │ │ │ │ + sbcseq r1, ip, ip, lsr #1 │ │ │ │ + ldrsbeq r1, [ip], #8 │ │ │ │ sbcseq lr, r9, ip, asr #18 │ │ │ │ sbcseq lr, r9, r0, asr #18 │ │ │ │ sbcseq lr, r9, r4, lsr r9 │ │ │ │ - ldr r0, [pc, #-552] @ 480320 │ │ │ │ + sbcseq lr, r9, r8, lsr #18 │ │ │ │ + ldr r0, [pc, #-552] @ 48034c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-560] @ 480324 │ │ │ │ + ldr r0, [pc, #-560] @ 480350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-568] @ 480328 │ │ │ │ + ldr r0, [pc, #-568] @ 480354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-576] @ 48032c │ │ │ │ + ldr r0, [pc, #-576] @ 480358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-584] @ 480330 │ │ │ │ + ldr r0, [pc, #-584] @ 48035c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-592] @ 480334 │ │ │ │ + ldr r0, [pc, #-592] @ 480360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-600] @ 480338 │ │ │ │ + ldr r0, [pc, #-600] @ 480364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-608] @ 48033c │ │ │ │ + ldr r0, [pc, #-608] @ 480368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-616] @ 480340 │ │ │ │ + ldr r0, [pc, #-616] @ 48036c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-624] @ 480344 │ │ │ │ + ldr r0, [pc, #-624] @ 480370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-632] @ 480348 │ │ │ │ + ldr r0, [pc, #-632] @ 480374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-640] @ 48034c │ │ │ │ + ldr r0, [pc, #-640] @ 480378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-648] @ 480350 │ │ │ │ + ldr r0, [pc, #-648] @ 48037c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-656] @ 480354 │ │ │ │ + ldr r0, [pc, #-656] @ 480380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-664] @ 480358 │ │ │ │ + ldr r0, [pc, #-664] @ 480384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-672] @ 48035c │ │ │ │ + ldr r0, [pc, #-672] @ 480388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-680] @ 480360 │ │ │ │ + ldr r0, [pc, #-680] @ 48038c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-688] @ 480364 │ │ │ │ + ldr r0, [pc, #-688] @ 480390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-696] @ 480368 │ │ │ │ + ldr r0, [pc, #-696] @ 480394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-704] @ 48036c │ │ │ │ + ldr r0, [pc, #-704] @ 480398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-712] @ 480370 │ │ │ │ + ldr r0, [pc, #-712] @ 48039c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-720] @ 480374 │ │ │ │ + ldr r0, [pc, #-720] @ 4803a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-728] @ 480378 │ │ │ │ + ldr r0, [pc, #-728] @ 4803a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-736] @ 48037c │ │ │ │ + ldr r0, [pc, #-736] @ 4803a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-744] @ 480380 │ │ │ │ + ldr r0, [pc, #-744] @ 4803ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-752] @ 480384 │ │ │ │ + ldr r0, [pc, #-752] @ 4803b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-760] @ 480388 │ │ │ │ + ldr r0, [pc, #-760] @ 4803b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-768] @ 48038c │ │ │ │ + ldr r0, [pc, #-768] @ 4803b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-776] @ 480390 │ │ │ │ + ldr r0, [pc, #-776] @ 4803bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-784] @ 480394 │ │ │ │ + ldr r0, [pc, #-784] @ 4803c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-792] @ 480398 │ │ │ │ + ldr r0, [pc, #-792] @ 4803c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-800] @ 48039c │ │ │ │ + ldr r0, [pc, #-800] @ 4803c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-808] @ 4803a0 │ │ │ │ + ldr r0, [pc, #-808] @ 4803cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-816] @ 4803a4 │ │ │ │ + ldr r0, [pc, #-816] @ 4803d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-824] @ 4803a8 │ │ │ │ + ldr r0, [pc, #-824] @ 4803d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-832] @ 4803ac │ │ │ │ + ldr r0, [pc, #-832] @ 4803d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-840] @ 4803b0 │ │ │ │ + ldr r0, [pc, #-840] @ 4803dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-848] @ 4803b4 │ │ │ │ + ldr r0, [pc, #-848] @ 4803e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-856] @ 4803b8 │ │ │ │ + ldr r0, [pc, #-856] @ 4803e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-864] @ 4803bc │ │ │ │ + ldr r0, [pc, #-864] @ 4803e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-872] @ 4803c0 │ │ │ │ + ldr r0, [pc, #-872] @ 4803ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-880] @ 4803c4 │ │ │ │ + ldr r0, [pc, #-880] @ 4803f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-888] @ 4803c8 │ │ │ │ + ldr r0, [pc, #-888] @ 4803f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-896] @ 4803cc │ │ │ │ + ldr r0, [pc, #-896] @ 4803f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-904] @ 4803d0 │ │ │ │ + ldr r0, [pc, #-904] @ 4803fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-912] @ 4803d4 │ │ │ │ + ldr r0, [pc, #-912] @ 480400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-920] @ 4803d8 │ │ │ │ + ldr r0, [pc, #-920] @ 480404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-928] @ 4803dc │ │ │ │ + ldr r0, [pc, #-928] @ 480408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-936] @ 4803e0 │ │ │ │ + ldr r0, [pc, #-936] @ 48040c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-944] @ 4803e4 │ │ │ │ + ldr r0, [pc, #-944] @ 480410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-952] @ 4803e8 │ │ │ │ + ldr r0, [pc, #-952] @ 480414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-960] @ 4803ec │ │ │ │ + ldr r0, [pc, #-960] @ 480418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-968] @ 4803f0 │ │ │ │ + ldr r0, [pc, #-968] @ 48041c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-976] @ 4803f4 │ │ │ │ + ldr r0, [pc, #-976] @ 480420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-984] @ 4803f8 │ │ │ │ + ldr r0, [pc, #-984] @ 480424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-992] @ 4803fc │ │ │ │ + ldr r0, [pc, #-992] @ 480428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1000] @ 480400 │ │ │ │ + ldr r0, [pc, #-1000] @ 48042c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1008] @ 480404 │ │ │ │ + ldr r0, [pc, #-1008] @ 480430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1016] @ 480408 │ │ │ │ + ldr r0, [pc, #-1016] @ 480434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1024] @ 48040c │ │ │ │ + ldr r0, [pc, #-1024] @ 480438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1032] @ 480410 │ │ │ │ + ldr r0, [pc, #-1032] @ 48043c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1040] @ 480414 │ │ │ │ + ldr r0, [pc, #-1040] @ 480440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1048] @ 480418 │ │ │ │ + ldr r0, [pc, #-1048] @ 480444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1056] @ 48041c │ │ │ │ + ldr r0, [pc, #-1056] @ 480448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1064] @ 480420 │ │ │ │ + ldr r0, [pc, #-1064] @ 48044c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1072] @ 480424 │ │ │ │ + ldr r0, [pc, #-1072] @ 480450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1080] @ 480428 │ │ │ │ + ldr r0, [pc, #-1080] @ 480454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1088] @ 48042c │ │ │ │ + ldr r0, [pc, #-1088] @ 480458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1096] @ 480430 │ │ │ │ + ldr r0, [pc, #-1096] @ 48045c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1104] @ 480434 │ │ │ │ + ldr r0, [pc, #-1104] @ 480460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1112] @ 480438 │ │ │ │ + ldr r0, [pc, #-1112] @ 480464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1120] @ 48043c │ │ │ │ + ldr r0, [pc, #-1120] @ 480468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1128] @ 480440 │ │ │ │ + ldr r0, [pc, #-1128] @ 48046c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1136] @ 480444 │ │ │ │ + ldr r0, [pc, #-1136] @ 480470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1144] @ 480448 │ │ │ │ + ldr r0, [pc, #-1144] @ 480474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1152] @ 48044c │ │ │ │ + ldr r0, [pc, #-1152] @ 480478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1160] @ 480450 │ │ │ │ + ldr r0, [pc, #-1160] @ 48047c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1168] @ 480454 │ │ │ │ + ldr r0, [pc, #-1168] @ 480480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1176] @ 480458 │ │ │ │ + ldr r0, [pc, #-1176] @ 480484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1184] @ 48045c │ │ │ │ + ldr r0, [pc, #-1184] @ 480488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1192] @ 480460 │ │ │ │ + ldr r0, [pc, #-1192] @ 48048c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1200] @ 480464 │ │ │ │ + ldr r0, [pc, #-1200] @ 480490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1208] @ 480468 │ │ │ │ + ldr r0, [pc, #-1208] @ 480494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1216] @ 48046c │ │ │ │ + ldr r0, [pc, #-1216] @ 480498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1224] @ 480470 │ │ │ │ + ldr r0, [pc, #-1224] @ 48049c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1232] @ 480474 │ │ │ │ + ldr r0, [pc, #-1232] @ 4804a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1240] @ 480478 │ │ │ │ + ldr r0, [pc, #-1240] @ 4804a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1248] @ 48047c │ │ │ │ + ldr r0, [pc, #-1248] @ 4804a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1256] @ 480480 │ │ │ │ + ldr r0, [pc, #-1256] @ 4804ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1264] @ 480484 │ │ │ │ + ldr r0, [pc, #-1264] @ 4804b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1272] @ 480488 │ │ │ │ + ldr r0, [pc, #-1272] @ 4804b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1280] @ 48048c │ │ │ │ + ldr r0, [pc, #-1280] @ 4804b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1288] @ 480490 │ │ │ │ + ldr r0, [pc, #-1288] @ 4804bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1296] @ 480494 │ │ │ │ + ldr r0, [pc, #-1296] @ 4804c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1304] @ 480498 │ │ │ │ + ldr r0, [pc, #-1304] @ 4804c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1312] @ 48049c │ │ │ │ + ldr r0, [pc, #-1312] @ 4804c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1320] @ 4804a0 │ │ │ │ + ldr r0, [pc, #-1320] @ 4804cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1328] @ 4804a4 │ │ │ │ + ldr r0, [pc, #-1328] @ 4804d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1336] @ 4804a8 │ │ │ │ + ldr r0, [pc, #-1336] @ 4804d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1344] @ 4804ac │ │ │ │ + ldr r0, [pc, #-1344] @ 4804d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1352] @ 4804b0 │ │ │ │ + ldr r0, [pc, #-1352] @ 4804dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1360] @ 4804b4 │ │ │ │ + ldr r0, [pc, #-1360] @ 4804e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1368] @ 4804b8 │ │ │ │ + ldr r0, [pc, #-1368] @ 4804e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1376] @ 4804bc │ │ │ │ + ldr r0, [pc, #-1376] @ 4804e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1384] @ 4804c0 │ │ │ │ + ldr r0, [pc, #-1384] @ 4804ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1392] @ 4804c4 │ │ │ │ + ldr r0, [pc, #-1392] @ 4804f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1400] @ 4804c8 │ │ │ │ + ldr r0, [pc, #-1400] @ 4804f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1408] @ 4804cc │ │ │ │ + ldr r0, [pc, #-1408] @ 4804f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1416] @ 4804d0 │ │ │ │ + ldr r0, [pc, #-1416] @ 4804fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1424] @ 4804d4 │ │ │ │ + ldr r0, [pc, #-1424] @ 480500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1432] @ 4804d8 │ │ │ │ + ldr r0, [pc, #-1432] @ 480504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1440] @ 4804dc │ │ │ │ + ldr r0, [pc, #-1440] @ 480508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1448] @ 4804e0 │ │ │ │ + ldr r0, [pc, #-1448] @ 48050c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1456] @ 4804e4 │ │ │ │ + ldr r0, [pc, #-1456] @ 480510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1464] @ 4804e8 │ │ │ │ + ldr r0, [pc, #-1464] @ 480514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1472] @ 4804ec │ │ │ │ + ldr r0, [pc, #-1472] @ 480518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1480] @ 4804f0 │ │ │ │ + ldr r0, [pc, #-1480] @ 48051c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1488] @ 4804f4 │ │ │ │ + ldr r0, [pc, #-1488] @ 480520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1496] @ 4804f8 │ │ │ │ + ldr r0, [pc, #-1496] @ 480524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1504] @ 4804fc │ │ │ │ + ldr r0, [pc, #-1504] @ 480528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1512] @ 480500 │ │ │ │ + ldr r0, [pc, #-1512] @ 48052c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1520] @ 480504 │ │ │ │ + ldr r0, [pc, #-1520] @ 480530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1528] @ 480508 │ │ │ │ + ldr r0, [pc, #-1528] @ 480534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1536] @ 48050c │ │ │ │ + ldr r0, [pc, #-1536] @ 480538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1544] @ 480510 │ │ │ │ + ldr r0, [pc, #-1544] @ 48053c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #-1552] @ 480514 │ │ │ │ + ldr r3, [pc, #-1552] @ 480540 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 480b88 │ │ │ │ - bhi 480b64 │ │ │ │ + beq 480bb4 │ │ │ │ + bhi 480b90 │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 480b7c │ │ │ │ + beq 480ba8 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 480bac │ │ │ │ - ldr r0, [pc, #-1588] @ 480518 │ │ │ │ + bne 480bd8 │ │ │ │ + ldr r0, [pc, #-1588] @ 480544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #0 │ │ │ │ - bne 480ba0 │ │ │ │ - ldr r0, [pc, #-1604] @ 48051c │ │ │ │ + bne 480bcc │ │ │ │ + ldr r0, [pc, #-1604] @ 480548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #-1612] @ 480520 │ │ │ │ + ldr r3, [pc, #-1612] @ 48054c │ │ │ │ cmp r0, r3 │ │ │ │ - bne 480bb8 │ │ │ │ - ldr r0, [pc, #-1620] @ 480524 │ │ │ │ + bne 480be4 │ │ │ │ + ldr r0, [pc, #-1620] @ 480550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 480528 │ │ │ │ + ldr r0, [pc, #-1628] @ 480554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 48052c │ │ │ │ + ldr r0, [pc, #-1636] @ 480558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 480530 │ │ │ │ + ldr r0, [pc, #-1644] @ 48055c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 480534 │ │ │ │ + ldr r0, [pc, #-1652] @ 480560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 480538 │ │ │ │ + ldr r0, [pc, #-1660] @ 480564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 48053c │ │ │ │ + ldr r0, [pc, #-1668] @ 480568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #684] @ 480e78 │ │ │ │ + ldr r3, [pc, #684] @ 480ea4 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 480c28 │ │ │ │ + bhi 480c54 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ - bcs 480c08 │ │ │ │ + bcs 480c34 │ │ │ │ cmp r0, #612 @ 0x264 │ │ │ │ - bhi 480e34 │ │ │ │ + bhi 480e60 │ │ │ │ cmp r0, #576 @ 0x240 │ │ │ │ - bcc 480c80 │ │ │ │ - ldr r3, [pc, #652] @ 480e7c │ │ │ │ + bcc 480cac │ │ │ │ + ldr r3, [pc, #652] @ 480ea8 │ │ │ │ sub r0, r0, #576 @ 0x240 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ - bhi 480c68 │ │ │ │ + bhi 480c94 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #624] @ 480e80 │ │ │ │ + ldr r3, [pc, #624] @ 480eac │ │ │ │ sub r0, r0, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #28 │ │ │ │ - bhi 480c74 │ │ │ │ + bhi 480ca0 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #596] @ 480e84 │ │ │ │ + ldr r3, [pc, #596] @ 480eb0 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 480e1c │ │ │ │ + bhi 480e48 │ │ │ │ cmp r0, #1792 @ 0x700 │ │ │ │ - bcc 480e48 │ │ │ │ - ldr r3, [pc, #580] @ 480e88 │ │ │ │ + bcc 480e74 │ │ │ │ + ldr r3, [pc, #580] @ 480eb4 │ │ │ │ sub r0, r0, #1792 @ 0x700 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ - bhi 480c5c │ │ │ │ + bhi 480c88 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #552] @ 480e8c │ │ │ │ + ldr r0, [pc, #552] @ 480eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #544] @ 480e90 │ │ │ │ + ldr r0, [pc, #544] @ 480ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #536] @ 480e94 │ │ │ │ + ldr r0, [pc, #536] @ 480ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ - beq 480c9c │ │ │ │ + beq 480cc8 │ │ │ │ cmp r0, #320 @ 0x140 │ │ │ │ - bne 480e60 │ │ │ │ - ldr r0, [pc, #512] @ 480e98 │ │ │ │ + bne 480e8c │ │ │ │ + ldr r0, [pc, #512] @ 480ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #504] @ 480e9c │ │ │ │ + ldr r0, [pc, #504] @ 480ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #496] @ 480ea0 │ │ │ │ + ldr r0, [pc, #496] @ 480ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #488] @ 480ea4 │ │ │ │ + ldr r0, [pc, #488] @ 480ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #480] @ 480ea8 │ │ │ │ + ldr r0, [pc, #480] @ 480ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #472] @ 480eac │ │ │ │ + ldr r0, [pc, #472] @ 480ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #464] @ 480eb0 │ │ │ │ + ldr r0, [pc, #464] @ 480edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #456] @ 480eb4 │ │ │ │ + ldr r0, [pc, #456] @ 480ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #448] @ 480eb8 │ │ │ │ + ldr r0, [pc, #448] @ 480ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #440] @ 480ebc │ │ │ │ + ldr r0, [pc, #440] @ 480ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #432] @ 480ec0 │ │ │ │ + ldr r0, [pc, #432] @ 480eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #424] @ 480ec4 │ │ │ │ + ldr r0, [pc, #424] @ 480ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #416] @ 480ec8 │ │ │ │ + ldr r0, [pc, #416] @ 480ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #408] @ 480ecc │ │ │ │ + ldr r0, [pc, #408] @ 480ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #400] @ 480ed0 │ │ │ │ + ldr r0, [pc, #400] @ 480efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #392] @ 480ed4 │ │ │ │ + ldr r0, [pc, #392] @ 480f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #384] @ 480ed8 │ │ │ │ + ldr r0, [pc, #384] @ 480f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #376] @ 480edc │ │ │ │ + ldr r0, [pc, #376] @ 480f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #368] @ 480ee0 │ │ │ │ + ldr r0, [pc, #368] @ 480f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #360] @ 480ee4 │ │ │ │ + ldr r0, [pc, #360] @ 480f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #352] @ 480ee8 │ │ │ │ + ldr r0, [pc, #352] @ 480f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #344] @ 480eec │ │ │ │ + ldr r0, [pc, #344] @ 480f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #336] @ 480ef0 │ │ │ │ + ldr r0, [pc, #336] @ 480f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #328] @ 480ef4 │ │ │ │ + ldr r0, [pc, #328] @ 480f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #320] @ 480ef8 │ │ │ │ + ldr r0, [pc, #320] @ 480f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #312] @ 480efc │ │ │ │ + ldr r0, [pc, #312] @ 480f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #304] @ 480f00 │ │ │ │ + ldr r0, [pc, #304] @ 480f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #296] @ 480f04 │ │ │ │ + ldr r0, [pc, #296] @ 480f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #288] @ 480f08 │ │ │ │ + ldr r0, [pc, #288] @ 480f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #280] @ 480f0c │ │ │ │ + ldr r0, [pc, #280] @ 480f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #272] @ 480f10 │ │ │ │ + ldr r0, [pc, #272] @ 480f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #264] @ 480f14 │ │ │ │ + ldr r0, [pc, #264] @ 480f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #256] @ 480f18 │ │ │ │ + ldr r0, [pc, #256] @ 480f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #248] @ 480f1c │ │ │ │ + ldr r3, [pc, #248] @ 480f48 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 480e6c │ │ │ │ - ldr r0, [pc, #240] @ 480f20 │ │ │ │ + bne 480e98 │ │ │ │ + ldr r0, [pc, #240] @ 480f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #768 @ 0x300 │ │ │ │ - bne 480e54 │ │ │ │ - ldr r0, [pc, #224] @ 480f24 │ │ │ │ + bne 480e80 │ │ │ │ + ldr r0, [pc, #224] @ 480f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #216] @ 480f28 │ │ │ │ + ldr r0, [pc, #216] @ 480f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #208] @ 480f2c │ │ │ │ + ldr r0, [pc, #208] @ 480f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #200] @ 480f30 │ │ │ │ + ldr r0, [pc, #200] @ 480f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #192] @ 480f34 │ │ │ │ + ldr r0, [pc, #192] @ 480f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - teqpeq pc, r6, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - teqpeq pc, fp, lsl #23 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, r2, lsl #23 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, r7, lsl #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ - teqpeq pc, r4, ror fp @ p-variant is OBSOLETE @ │ │ │ │ - smullseq lr, r9, r0, r8 │ │ │ │ + teqpeq pc, r0, ror fp @ p-variant is OBSOLETE @ │ │ │ │ sbcseq lr, r9, r4, lsl #17 │ │ │ │ sbcseq lr, r9, r8, ror r8 │ │ │ │ - sbcseq r3, ip, ip, lsr r4 │ │ │ │ - sbcseq r3, ip, r4, lsr #8 │ │ │ │ - sbcseq r3, ip, r4, asr #11 │ │ │ │ + sbcseq lr, r9, ip, ror #16 │ │ │ │ + sbcseq r3, ip, r0, lsr r4 │ │ │ │ + sbcseq r3, ip, r8, lsl r4 │ │ │ │ + ldrheq r3, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r3, ip, r8, asr r5 │ │ │ │ sbcseq r3, ip, r4, ror #10 │ │ │ │ + sbcseq r3, ip, r8, ror #10 │ │ │ │ sbcseq r3, ip, r0, ror r5 │ │ │ │ - sbcseq r3, ip, r4, ror r5 │ │ │ │ - sbcseq r3, ip, ip, ror r5 │ │ │ │ - sbcseq r3, ip, ip, lsl r5 │ │ │ │ + sbcseq r3, ip, r0, lsl r5 │ │ │ │ + ldrsbeq r3, [ip], #68 @ 0x44 │ │ │ │ sbcseq r3, ip, r0, ror #9 │ │ │ │ - sbcseq r3, ip, ip, ror #9 │ │ │ │ - sbcseq r3, ip, ip, asr #11 │ │ │ │ - ldrsbeq r3, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r3, ip, r0, asr #11 │ │ │ │ + ldrsbeq r3, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r3, ip, r0, lsr #13 │ │ │ │ sbcseq r3, ip, ip, lsr #13 │ │ │ │ - ldrheq r3, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r3, ip, r4, asr #11 │ │ │ │ ldrsbeq r3, [ip], #80 @ 0x50 │ │ │ │ ldrsbeq r3, [ip], #92 @ 0x5c │ │ │ │ sbcseq r3, ip, r8, ror #11 │ │ │ │ ldrsheq r3, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r3, ip, r0, lsl #12 │ │ │ │ + sbcseq r3, ip, r4, lsl #12 │ │ │ │ sbcseq r3, ip, r0, lsl r6 │ │ │ │ sbcseq r3, ip, ip, lsl r6 │ │ │ │ - sbcseq r3, ip, r8, lsr #12 │ │ │ │ - sbcseq r3, ip, r0, lsr #10 │ │ │ │ - ldrsbeq r3, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r3, ip, ip, ror #9 │ │ │ │ - sbcseq r3, ip, r4, ror #7 │ │ │ │ - sbcseq r3, ip, r8, asr #6 │ │ │ │ - sbcseq r3, ip, ip, asr r3 │ │ │ │ - sbcseq r3, ip, ip, ror #6 │ │ │ │ - sbcseq r3, ip, ip, ror r3 │ │ │ │ - sbcseq r3, ip, ip, lsl #7 │ │ │ │ + sbcseq r3, ip, r4, lsl r5 │ │ │ │ + ldrsbeq r3, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r3, ip, r0, ror #9 │ │ │ │ + ldrsbeq r3, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r3, ip, ip, lsr r3 │ │ │ │ + sbcseq r3, ip, r0, asr r3 │ │ │ │ + sbcseq r3, ip, r0, ror #6 │ │ │ │ + sbcseq r3, ip, r0, ror r3 │ │ │ │ + sbcseq r3, ip, r0, lsl #7 │ │ │ │ + ldrsbeq r3, [ip], #32 │ │ │ │ ldrsbeq r3, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r3, ip, r8, ror #5 │ │ │ │ andeq r1, r0, r4, lsl r1 │ │ │ │ - ldrsbeq r3, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r3, ip, r0, lsl #7 │ │ │ │ - sbcseq lr, r9, r4, lsr #13 │ │ │ │ + sbcseq r3, ip, r8, asr #11 │ │ │ │ + sbcseq r3, ip, r4, ror r3 │ │ │ │ smullseq lr, r9, r8, r6 │ │ │ │ sbcseq lr, r9, ip, lsl #13 │ │ │ │ sbcseq lr, r9, r0, lsl #13 │ │ │ │ + sbcseq lr, r9, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ - ldr r1, [pc, #4044] @ 481f20 │ │ │ │ + ldr r1, [pc, #4044] @ 481f4c │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 480ff8 │ │ │ │ + bhi 481024 │ │ │ │ cmp ip, #1024 @ 0x400 │ │ │ │ - bcs 480fa0 │ │ │ │ + bcs 480fcc │ │ │ │ cmp ip, #612 @ 0x264 │ │ │ │ - bhi 481b70 │ │ │ │ + bhi 481b9c │ │ │ │ cmp ip, #576 @ 0x240 │ │ │ │ - bcc 4811d4 │ │ │ │ - ldr r3, [pc, #3996] @ 481f24 │ │ │ │ + bcc 481200 │ │ │ │ + ldr r3, [pc, #3996] @ 481f50 │ │ │ │ sub ip, ip, #576 @ 0x240 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp ip, #36 @ 0x24 │ │ │ │ - bhi 480fd4 │ │ │ │ + bhi 481000 │ │ │ │ ldrb ip, [r3, ip] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub ip, ip, #1024 @ 0x400 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ mov r7, #1 │ │ │ │ lsl ip, r7, ip │ │ │ │ - ldr r2, [pc, #3948] @ 481f28 │ │ │ │ + ldr r2, [pc, #3948] @ 481f54 │ │ │ │ and r2, r2, ip │ │ │ │ cmp r2, #0 │ │ │ │ - bne 481068 │ │ │ │ - ldr r3, [pc, #3936] @ 481f2c │ │ │ │ + bne 481094 │ │ │ │ + ldr r3, [pc, #3936] @ 481f58 │ │ │ │ and r3, r3, ip │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4810cc │ │ │ │ - ldr r2, [pc, #3924] @ 481f30 │ │ │ │ + bne 4810f8 │ │ │ │ + ldr r2, [pc, #3924] @ 481f5c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #3892] @ 481f34 │ │ │ │ + ldr r2, [pc, #3892] @ 481f60 │ │ │ │ cmp ip, r2 │ │ │ │ - bhi 482298 │ │ │ │ + bhi 4822c4 │ │ │ │ cmp ip, #1824 @ 0x720 │ │ │ │ - bcs 481128 │ │ │ │ + bcs 481154 │ │ │ │ sub ip, ip, #1792 @ 0x700 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ cmp ip, #28 │ │ │ │ - bhi 480fd4 │ │ │ │ - ldr r2, [pc, #3856] @ 481f38 │ │ │ │ + bhi 481000 │ │ │ │ + ldr r2, [pc, #3856] @ 481f64 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl ip │ │ │ │ - beq 481088 │ │ │ │ - ldr r2, [pc, #3844] @ 481f3c │ │ │ │ + beq 4810b4 │ │ │ │ + ldr r2, [pc, #3844] @ 481f68 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3824] @ 481f40 │ │ │ │ + ldr r2, [pc, #3824] @ 481f6c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3796] @ 481f44 │ │ │ │ + ldr r2, [pc, #3796] @ 481f70 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3784] @ 481f48 │ │ │ │ + ldr r2, [pc, #3784] @ 481f74 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481054 │ │ │ │ + b 481080 │ │ │ │ cmp ip, #12 │ │ │ │ - beq 48125c │ │ │ │ + beq 481288 │ │ │ │ cmp ip, #8 │ │ │ │ - bne 480fd4 │ │ │ │ - ldr r2, [pc, #3756] @ 481f4c │ │ │ │ + bne 481000 │ │ │ │ + ldr r2, [pc, #3756] @ 481f78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3744] @ 481f50 │ │ │ │ + ldr r3, [pc, #3744] @ 481f7c │ │ │ │ and r2, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 482614 │ │ │ │ + bhi 482640 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3712] @ 481f54 │ │ │ │ + ldr r2, [pc, #3712] @ 481f80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3692] @ 481f58 │ │ │ │ + ldr r2, [pc, #3692] @ 481f84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3664] @ 481f5c │ │ │ │ + ldr r2, [pc, #3664] @ 481f88 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3648] @ 481f60 │ │ │ │ + ldr r2, [pc, #3648] @ 481f8c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481054 │ │ │ │ + b 481080 │ │ │ │ sub r2, ip, #1824 @ 0x720 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r7, #1 │ │ │ │ lsl r2, r7, r2 │ │ │ │ - ldr r1, [pc, #3616] @ 481f64 │ │ │ │ + ldr r1, [pc, #3616] @ 481f90 │ │ │ │ tst r2, r1 │ │ │ │ - bne 481030 │ │ │ │ + bne 48105c │ │ │ │ tst r2, #268435457 @ 0x10000001 │ │ │ │ - bne 4811e8 │ │ │ │ - ldr r2, [pc, #3600] @ 481f68 │ │ │ │ + bne 481214 │ │ │ │ + ldr r2, [pc, #3600] @ 481f94 │ │ │ │ cmp ip, r2 │ │ │ │ - bne 480fd4 │ │ │ │ - ldr r2, [pc, #3592] @ 481f6c │ │ │ │ + bne 481000 │ │ │ │ + ldr r2, [pc, #3592] @ 481f98 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 482410 │ │ │ │ + beq 48243c │ │ │ │ cmp r8, #14 │ │ │ │ - bne 4823f4 │ │ │ │ - ldr r2, [pc, #3560] @ 481f70 │ │ │ │ + bne 482420 │ │ │ │ + ldr r2, [pc, #3560] @ 481f9c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3544] @ 481f74 │ │ │ │ + ldr r2, [pc, #3544] @ 481fa0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3524] @ 481f78 │ │ │ │ + ldr r3, [pc, #3524] @ 481fa4 │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 4825dc │ │ │ │ + bhi 482608 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp ip, #256 @ 0x100 │ │ │ │ - beq 48123c │ │ │ │ + beq 481268 │ │ │ │ cmp ip, #320 @ 0x140 │ │ │ │ - beq 481030 │ │ │ │ - b 480fd4 │ │ │ │ - ldr r2, [pc, #3468] @ 481f7c │ │ │ │ - ldr r8, [pc, #3468] @ 481f80 │ │ │ │ + beq 48105c │ │ │ │ + b 481000 │ │ │ │ + ldr r2, [pc, #3468] @ 481fa8 │ │ │ │ + ldr r8, [pc, #3468] @ 481fac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3428] @ 481f84 │ │ │ │ + ldr r2, [pc, #3428] @ 481fb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ - b 481054 │ │ │ │ - ldr r2, [pc, #3396] @ 481f88 │ │ │ │ + b 481080 │ │ │ │ + ldr r2, [pc, #3396] @ 481fb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3384] @ 481f8c │ │ │ │ + ldr r2, [pc, #3384] @ 481fb8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481054 │ │ │ │ - ldr r2, [pc, #3372] @ 481f90 │ │ │ │ + b 481080 │ │ │ │ + ldr r2, [pc, #3372] @ 481fbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r5, #15 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4823dc │ │ │ │ + beq 482408 │ │ │ │ cmp r7, #14 │ │ │ │ - bne 4823c0 │ │ │ │ - ldr r2, [pc, #3340] @ 481f94 │ │ │ │ + bne 4823ec │ │ │ │ + ldr r2, [pc, #3340] @ 481fc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3324] @ 481f98 │ │ │ │ + ldr r2, [pc, #3324] @ 481fc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3304] @ 481f9c │ │ │ │ + ldr r3, [pc, #3304] @ 481fc8 │ │ │ │ lsr r7, r5, #4 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 4825f8 │ │ │ │ + bhi 482624 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3268] @ 481fa0 │ │ │ │ + ldr r2, [pc, #3268] @ 481fcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4822dc │ │ │ │ + beq 482308 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4822d0 │ │ │ │ + beq 4822fc │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4822c0 │ │ │ │ - ldr r2, [pc, #3220] @ 481fa4 │ │ │ │ + bne 4822ec │ │ │ │ + ldr r2, [pc, #3220] @ 481fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3196] @ 481fa8 │ │ │ │ + ldr r2, [pc, #3196] @ 481fd4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4812dc │ │ │ │ - ldr r2, [pc, #3188] @ 481fac │ │ │ │ + b 481308 │ │ │ │ + ldr r2, [pc, #3188] @ 481fd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3172] @ 481fb0 │ │ │ │ + ldr r3, [pc, #3172] @ 481fdc │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 482630 │ │ │ │ + bhi 48265c │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3144] @ 481fb4 │ │ │ │ + ldr r2, [pc, #3144] @ 481fe0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3128] @ 481fb8 │ │ │ │ + ldr r2, [pc, #3128] @ 481fe4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481054 │ │ │ │ - ldr r2, [pc, #3116] @ 481fbc │ │ │ │ + b 481080 │ │ │ │ + ldr r2, [pc, #3116] @ 481fe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3100] @ 481fc0 │ │ │ │ + ldr r2, [pc, #3100] @ 481fec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #262144 @ 0x40000 │ │ │ │ - bne 482318 │ │ │ │ - ldr r2, [pc, #3072] @ 481fc4 │ │ │ │ + bne 482344 │ │ │ │ + ldr r2, [pc, #3072] @ 481ff0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3056] @ 481fc8 │ │ │ │ + ldr r2, [pc, #3056] @ 481ff4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #524288 @ 0x80000 │ │ │ │ - bne 4813fc │ │ │ │ - ldr r2, [pc, #3028] @ 481fcc │ │ │ │ + bne 481428 │ │ │ │ + ldr r2, [pc, #3028] @ 481ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #3020] @ 481fd0 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #3020] @ 481ffc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #3012] @ 481fd4 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #3012] @ 482000 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #3004] @ 481fd8 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #3004] @ 482004 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #2996] @ 481fdc │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #2996] @ 482008 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #2988] @ 481fe0 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #2988] @ 48200c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2972] @ 481fe4 │ │ │ │ + ldr r2, [pc, #2972] @ 482010 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2952] @ 481fe8 │ │ │ │ + ldr r3, [pc, #2952] @ 482014 │ │ │ │ lsr r7, r5, #8 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 482658 │ │ │ │ + bhi 482684 │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2920] @ 481fec │ │ │ │ + ldr r2, [pc, #2920] @ 482018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2904] @ 481ff0 │ │ │ │ + ldr r2, [pc, #2904] @ 48201c │ │ │ │ lsr r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4822b4 │ │ │ │ + beq 4822e0 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4822a8 │ │ │ │ - ldr r2, [pc, #2860] @ 481ff4 │ │ │ │ + beq 4822d4 │ │ │ │ + ldr r2, [pc, #2860] @ 482020 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - b 481054 │ │ │ │ - ldr r2, [pc, #2848] @ 481ff8 │ │ │ │ + b 481080 │ │ │ │ + ldr r2, [pc, #2848] @ 482024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #2828] @ 481ffc │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #2828] @ 482028 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #2808] @ 482000 │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #2808] @ 48202c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #2788] @ 482004 │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #2788] @ 482030 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #2768] @ 482008 │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #2768] @ 482034 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #2748] @ 48200c │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #2748] @ 482038 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2732] @ 482010 │ │ │ │ + ldr r2, [pc, #2732] @ 48203c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2712] @ 482014 │ │ │ │ + ldr r3, [pc, #2712] @ 482040 │ │ │ │ lsr r7, r5, #8 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 48263c │ │ │ │ + bhi 482668 │ │ │ │ ldrb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2680] @ 482018 │ │ │ │ + ldr r2, [pc, #2680] @ 482044 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2664] @ 48201c │ │ │ │ + ldr r2, [pc, #2664] @ 482048 │ │ │ │ lsr r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4822b4 │ │ │ │ + beq 4822e0 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4822a8 │ │ │ │ - ldr r2, [pc, #2620] @ 482020 │ │ │ │ + beq 4822d4 │ │ │ │ + ldr r2, [pc, #2620] @ 48204c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4814c8 │ │ │ │ - ldr r2, [pc, #2612] @ 482024 │ │ │ │ + b 4814f4 │ │ │ │ + ldr r2, [pc, #2612] @ 482050 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #2592] @ 482028 │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #2592] @ 482054 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #2572] @ 48202c │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #2572] @ 482058 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #2552] @ 482030 │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #2552] @ 48205c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #2532] @ 482034 │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #2532] @ 482060 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #2512] @ 482038 │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #2512] @ 482064 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #2492] @ 48203c │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #2492] @ 482068 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #2472] @ 482040 │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #2472] @ 48206c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #2452] @ 482044 │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #2452] @ 482070 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #2432] @ 482048 │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #2432] @ 482074 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #2412] @ 48204c │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #2412] @ 482078 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #2392] @ 482050 │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #2392] @ 48207c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #2372] @ 482054 │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #2372] @ 482080 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #2352] @ 482058 │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #2352] @ 482084 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #2332] @ 48205c │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #2332] @ 482088 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #2312] @ 482060 │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #2312] @ 48208c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2296] @ 482064 │ │ │ │ + ldr r2, [pc, #2296] @ 482090 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2276] @ 482068 │ │ │ │ + ldr r2, [pc, #2276] @ 482094 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 482690 │ │ │ │ + bhi 4826bc │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2244] @ 48206c │ │ │ │ + ldr r2, [pc, #2244] @ 482098 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2228] @ 482070 │ │ │ │ + ldr r2, [pc, #2228] @ 48209c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2208] @ 482074 │ │ │ │ + ldr r2, [pc, #2208] @ 4820a0 │ │ │ │ lsr r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 482674 │ │ │ │ + bhi 4826a0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2176] @ 482078 │ │ │ │ + ldr r2, [pc, #2176] @ 4820a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2160] @ 48207c │ │ │ │ + ldr r2, [pc, #2160] @ 4820a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2140] @ 482080 │ │ │ │ + ldr r2, [pc, #2140] @ 4820ac │ │ │ │ lsr r3, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4825c0 │ │ │ │ + bhi 4825ec │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2108] @ 482084 │ │ │ │ + ldr r2, [pc, #2108] @ 4820b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2092] @ 482088 │ │ │ │ + ldr r2, [pc, #2092] @ 4820b4 │ │ │ │ lsr r7, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 4824d4 │ │ │ │ + beq 482500 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 4824bc │ │ │ │ + beq 4824e8 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 4824a4 │ │ │ │ - ldr r2, [pc, #2040] @ 48208c │ │ │ │ + beq 4824d0 │ │ │ │ + ldr r2, [pc, #2040] @ 4820b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2024] @ 482090 │ │ │ │ + ldr r2, [pc, #2024] @ 4820bc │ │ │ │ lsr r7, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 48248c │ │ │ │ + beq 4824b8 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 482474 │ │ │ │ + beq 4824a0 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 48245c │ │ │ │ - ldr r2, [pc, #1972] @ 482094 │ │ │ │ + beq 482488 │ │ │ │ + ldr r2, [pc, #1972] @ 4820c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1956] @ 482098 │ │ │ │ + ldr r2, [pc, #1956] @ 4820c4 │ │ │ │ lsr r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 482450 │ │ │ │ + beq 48247c │ │ │ │ cmp r5, #3 │ │ │ │ - beq 482444 │ │ │ │ + beq 482470 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4824ec │ │ │ │ - ldr r2, [pc, #1904] @ 48209c │ │ │ │ + beq 482518 │ │ │ │ + ldr r2, [pc, #1904] @ 4820c8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #1896] @ 4820a0 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #1896] @ 4820cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1876] @ 4820a4 │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1876] @ 4820d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1856] @ 4820a8 │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1856] @ 4820d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1836] @ 4820ac │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1836] @ 4820d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1816] @ 4820b0 │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1816] @ 4820dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1796] @ 4820b4 │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1796] @ 4820e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #1776] @ 4820b8 │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #1776] @ 4820e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1756] @ 4820bc │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1756] @ 4820e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1736] @ 4820c0 │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1736] @ 4820ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1716] @ 4820c4 │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1716] @ 4820f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1696] @ 4820c8 │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1696] @ 4820f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1676] @ 4820cc │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1676] @ 4820f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #1656] @ 4820d0 │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #1656] @ 4820fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1636] @ 4820d4 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1636] @ 482100 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1616] @ 4820d8 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1616] @ 482104 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1596] @ 4820dc │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1596] @ 482108 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1576] @ 4820e0 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1576] @ 48210c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1556] @ 4820e4 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1556] @ 482110 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r2, [pc, #1536] @ 4820e8 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r2, [pc, #1536] @ 482114 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #1516] @ 4820ec │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #1516] @ 482118 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #1496] @ 4820f0 │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #1496] @ 48211c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #1476] @ 4820f4 │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #1476] @ 482120 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #1456] @ 4820f8 │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #1456] @ 482124 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #1436] @ 4820fc │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #1436] @ 482128 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ + b 481790 │ │ │ │ cmp ip, #768 @ 0x300 │ │ │ │ - bne 480fd4 │ │ │ │ - ldr r2, [pc, #1408] @ 482100 │ │ │ │ + bne 481000 │ │ │ │ + ldr r2, [pc, #1408] @ 48212c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 482510 │ │ │ │ + beq 48253c │ │ │ │ cmp r7, #2 │ │ │ │ - beq 4824f8 │ │ │ │ + beq 482524 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 482428 │ │ │ │ - ldr r2, [pc, #1368] @ 482104 │ │ │ │ + bne 482454 │ │ │ │ + ldr r2, [pc, #1368] @ 482130 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1352] @ 482108 │ │ │ │ + ldr r2, [pc, #1352] @ 482134 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4823a8 │ │ │ │ - ldr r2, [pc, #1324] @ 48210c │ │ │ │ + bne 4823d4 │ │ │ │ + ldr r2, [pc, #1324] @ 482138 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1308] @ 482110 │ │ │ │ + ldr r2, [pc, #1308] @ 48213c │ │ │ │ lsr r7, r5, #3 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 482574 │ │ │ │ + beq 4825a0 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 48255c │ │ │ │ + beq 482588 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 482540 │ │ │ │ - ldr r2, [pc, #1256] @ 482114 │ │ │ │ + bne 48256c │ │ │ │ + ldr r2, [pc, #1256] @ 482140 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1240] @ 482118 │ │ │ │ + ldr r2, [pc, #1240] @ 482144 │ │ │ │ lsr r7, r5, #5 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r7, #1 │ │ │ │ - beq 482528 │ │ │ │ + beq 482554 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 4825a8 │ │ │ │ + beq 4825d4 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 48258c │ │ │ │ - ldr r2, [pc, #1188] @ 48211c │ │ │ │ + bne 4825b8 │ │ │ │ + ldr r2, [pc, #1188] @ 482148 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1172] @ 482120 │ │ │ │ + ldr r2, [pc, #1172] @ 48214c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 482300 │ │ │ │ - ldr r2, [pc, #1144] @ 482124 │ │ │ │ + bne 48232c │ │ │ │ + ldr r2, [pc, #1144] @ 482150 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1128] @ 482128 │ │ │ │ + ldr r2, [pc, #1128] @ 482154 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4822e8 │ │ │ │ - ldr r2, [pc, #1100] @ 48212c │ │ │ │ + bne 482314 │ │ │ │ + ldr r2, [pc, #1100] @ 482158 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1084] @ 482130 │ │ │ │ + ldr r2, [pc, #1084] @ 48215c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 482390 │ │ │ │ - ldr r2, [pc, #1056] @ 482134 │ │ │ │ + bne 4823bc │ │ │ │ + ldr r2, [pc, #1056] @ 482160 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1040] @ 482138 │ │ │ │ + ldr r2, [pc, #1040] @ 482164 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 482378 │ │ │ │ - ldr r2, [pc, #1012] @ 48213c │ │ │ │ + bne 4823a4 │ │ │ │ + ldr r2, [pc, #1012] @ 482168 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #996] @ 482140 │ │ │ │ + ldr r2, [pc, #996] @ 48216c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 482360 │ │ │ │ - ldr r2, [pc, #968] @ 482144 │ │ │ │ + bne 48238c │ │ │ │ + ldr r2, [pc, #968] @ 482170 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #952] @ 482148 │ │ │ │ + ldr r2, [pc, #952] @ 482174 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 482348 │ │ │ │ - ldr r2, [pc, #924] @ 48214c │ │ │ │ + bne 482374 │ │ │ │ + ldr r2, [pc, #924] @ 482178 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #908] @ 482150 │ │ │ │ + ldr r2, [pc, #908] @ 48217c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8192 @ 0x2000 │ │ │ │ - bne 482330 │ │ │ │ - ldr r2, [pc, #880] @ 482154 │ │ │ │ + bne 48235c │ │ │ │ + ldr r2, [pc, #880] @ 482180 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #864] @ 482158 │ │ │ │ + ldr r2, [pc, #864] @ 482184 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #844] @ 48215c │ │ │ │ + ldr r3, [pc, #844] @ 482188 │ │ │ │ lsr r7, r5, #14 │ │ │ │ and r7, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #14 │ │ │ │ - bhi 48227c │ │ │ │ + bhi 4822a8 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #808] @ 482160 │ │ │ │ + ldr r2, [pc, #808] @ 48218c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #788] @ 482164 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #788] @ 482190 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #768] @ 482168 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #768] @ 482194 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #748] @ 48216c │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #748] @ 482198 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #728] @ 482170 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #728] @ 48219c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #708] @ 482174 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #708] @ 4821a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #688] @ 482178 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #688] @ 4821a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #668] @ 48217c │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #668] @ 4821a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #648] @ 482180 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #648] @ 4821ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #628] @ 482184 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #628] @ 4821b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ + b 4813c8 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - teqpeq pc, lr, ror #16 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, sl, ror #16 @ p-variant is OBSOLETE │ │ │ │ tstne r1, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrsbeq lr, [r9], #84 @ 0x54 │ │ │ │ + sbcseq lr, r9, r8, asr #11 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - sbcseq r5, sl, r4, ror #10 │ │ │ │ - sbcseq sp, fp, r0, ror sl │ │ │ │ - sbcseq r5, sl, r8, lsr ip │ │ │ │ - sbcseq sp, fp, r0, asr #20 │ │ │ │ - sbcseq r0, ip, r4, ror r4 │ │ │ │ - teqpeq pc, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq r5, [sl], #160 @ 0xa0 │ │ │ │ - ldrsbeq sp, [fp], #148 @ 0x94 │ │ │ │ - sbcseq r5, sl, r4, lsr #21 │ │ │ │ - sbcseq sp, fp, r0, lsr #19 │ │ │ │ + sbcseq r5, sl, r8, asr r5 │ │ │ │ + sbcseq sp, fp, r4, ror #20 │ │ │ │ + sbcseq r5, sl, ip, lsr #24 │ │ │ │ + sbcseq sp, fp, r4, lsr sl │ │ │ │ + sbcseq r0, ip, r8, ror #8 │ │ │ │ + teqpeq pc, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r5, sl, r4, asr #21 │ │ │ │ + sbcseq sp, fp, r8, asr #19 │ │ │ │ + smullseq r5, sl, r8, sl │ │ │ │ + smullseq sp, fp, r4, r9 │ │ │ │ tsteq r1, r0 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ - sbcseq sp, fp, r4, lsr #4 │ │ │ │ - sbcseq r0, ip, r8, ror #8 │ │ │ │ - sbcseq r5, sl, r4, ror #14 │ │ │ │ - teqpeq pc, r2, ror r6 @ p-variant is OBSOLETE @ │ │ │ │ - sbcseq r5, sl, r4, ror r8 │ │ │ │ - sbcseq sp, fp, r4, asr #17 │ │ │ │ - sbcseq r5, sl, ip, asr #16 │ │ │ │ - sbcseq r0, ip, ip, ror #1 │ │ │ │ - sbcseq sp, fp, ip, ror #16 │ │ │ │ - sbcseq sp, fp, r4, lsr #2 │ │ │ │ - sbcseq r0, ip, r8, ror #6 │ │ │ │ - sbcseq r5, sl, r4, ror #12 │ │ │ │ - teqpeq pc, lr, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ - sbcseq r3, ip, r0, asr #2 │ │ │ │ - smullseq r0, ip, r8, r0 │ │ │ │ - ldrsheq r3, [ip], #0 │ │ │ │ - sbcseq r5, sl, r0, asr #5 │ │ │ │ - teqpeq pc, r6 @ @ p-variant is OBSOLETE @ │ │ │ │ - sbcseq ip, sl, ip, asr #6 │ │ │ │ - sbcseq sp, fp, r0, asr #14 │ │ │ │ - sbcseq r3, ip, r8, lsr r1 │ │ │ │ + sbcseq sp, fp, r8, lsl r2 │ │ │ │ + sbcseq r0, ip, ip, asr r4 │ │ │ │ + sbcseq r5, sl, r8, asr r7 │ │ │ │ + teqpeq pc, lr, ror #12 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r5, sl, r8, ror #16 │ │ │ │ + ldrheq sp, [fp], #136 @ 0x88 │ │ │ │ + sbcseq r5, sl, r0, asr #16 │ │ │ │ + sbcseq r0, ip, r0, ror #1 │ │ │ │ + sbcseq sp, fp, r0, ror #16 │ │ │ │ + sbcseq sp, fp, r8, lsl r1 │ │ │ │ + sbcseq r0, ip, ip, asr r3 │ │ │ │ + sbcseq r5, sl, r8, asr r6 │ │ │ │ + teqpeq pc, sl, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ + sbcseq r3, ip, r4, lsr r1 │ │ │ │ + sbcseq r0, ip, ip, lsl #1 │ │ │ │ + sbcseq r3, ip, r4, ror #1 │ │ │ │ + ldrheq r5, [sl], #36 @ 0x24 │ │ │ │ + teqpeq pc, r2 @ @ p-variant is OBSOLETE @ │ │ │ │ + sbcseq ip, sl, r0, asr #6 │ │ │ │ + sbcseq sp, fp, r4, lsr r7 │ │ │ │ sbcseq r3, ip, ip, lsr #2 │ │ │ │ - sbcseq r5, sl, r8, lsr #17 │ │ │ │ - sbcseq r3, ip, r8, lsl r1 │ │ │ │ - sbcseq r5, sl, r8, lsl #5 │ │ │ │ - sbcseq r5, sl, r4, lsl #5 │ │ │ │ - sbcseq r5, sl, r0, lsl #5 │ │ │ │ - smullseq r5, sl, r8, r2 │ │ │ │ - sbcseq r5, sl, r8, ror r2 │ │ │ │ - sbcseq r5, sl, ip, lsl r5 │ │ │ │ - sbcseq r5, sl, r8, lsl r5 │ │ │ │ - teqpeq pc, r3, ror #7 @ p-variant is OBSOLETE │ │ │ │ - sbcseq r5, sl, ip, asr #9 │ │ │ │ - sbcseq r0, ip, r8, ror #2 │ │ │ │ - sbcseq r1, r9, ip, lsr #32 │ │ │ │ - sbcseq r5, sl, r8, ror #8 │ │ │ │ - sbcseq r5, sl, r4, asr #8 │ │ │ │ - sbcseq r5, sl, r0, lsr #8 │ │ │ │ - ldrsheq r5, [sl], #60 @ 0x3c │ │ │ │ - ldrsbeq r5, [sl], #56 @ 0x38 │ │ │ │ - sbcseq r5, sl, r0, lsl #8 │ │ │ │ - ldrsheq r5, [sl], #60 @ 0x3c │ │ │ │ - teqpeq pc, sp, asr #5 @ p-variant is OBSOLETE │ │ │ │ - ldrheq r5, [sl], #48 @ 0x30 │ │ │ │ - sbcseq r0, ip, ip, asr #32 │ │ │ │ - sbcseq r0, r9, r0, lsl pc │ │ │ │ - sbcseq r5, sl, r0, asr r3 │ │ │ │ - sbcseq r5, sl, ip, lsr #6 │ │ │ │ - sbcseq r5, sl, r8, lsl #6 │ │ │ │ - sbcseq r5, sl, r4, ror #5 │ │ │ │ - sbcseq r5, sl, r0, asr #5 │ │ │ │ - sbcseq r5, sl, r0, asr #5 │ │ │ │ - smullseq r5, sl, ip, r2 │ │ │ │ + sbcseq r3, ip, r0, lsr #2 │ │ │ │ + smullseq r5, sl, ip, r8 │ │ │ │ + sbcseq r3, ip, ip, lsl #2 │ │ │ │ + sbcseq r5, sl, ip, ror r2 │ │ │ │ sbcseq r5, sl, r8, ror r2 │ │ │ │ + sbcseq r5, sl, r4, ror r2 │ │ │ │ + sbcseq r5, sl, ip, lsl #5 │ │ │ │ + sbcseq r5, sl, ip, ror #4 │ │ │ │ + sbcseq r5, sl, r0, lsl r5 │ │ │ │ + sbcseq r5, sl, ip, lsl #10 │ │ │ │ + teqpeq pc, pc @ @ p-variant is OBSOLETE @ │ │ │ │ + sbcseq r5, sl, r0, asr #9 │ │ │ │ + sbcseq r0, ip, ip, asr r1 │ │ │ │ + sbcseq r1, r9, r0, lsr #32 │ │ │ │ + sbcseq r5, sl, ip, asr r4 │ │ │ │ + sbcseq r5, sl, r8, lsr r4 │ │ │ │ + sbcseq r5, sl, r4, lsl r4 │ │ │ │ + ldrsheq r5, [sl], #48 @ 0x30 │ │ │ │ + sbcseq r5, sl, ip, asr #7 │ │ │ │ + ldrsheq r5, [sl], #52 @ 0x34 │ │ │ │ + ldrsheq r5, [sl], #48 @ 0x30 │ │ │ │ + teqpeq pc, r9, asr #5 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r5, sl, r4, lsr #7 │ │ │ │ + sbcseq r0, ip, r0, asr #32 │ │ │ │ + sbcseq r0, r9, r4, lsl #30 │ │ │ │ + sbcseq r5, sl, r4, asr #6 │ │ │ │ + sbcseq r5, sl, r0, lsr #6 │ │ │ │ + ldrsheq r5, [sl], #44 @ 0x2c │ │ │ │ + ldrsbeq r5, [sl], #40 @ 0x28 │ │ │ │ + ldrheq r5, [sl], #36 @ 0x24 │ │ │ │ + ldrheq r5, [sl], #36 @ 0x24 │ │ │ │ smullseq r5, sl, r0, r2 │ │ │ │ sbcseq r5, sl, ip, ror #4 │ │ │ │ + sbcseq r5, sl, r4, lsl #5 │ │ │ │ sbcseq r5, sl, r0, ror #4 │ │ │ │ - sbcseq r5, sl, ip, lsr r2 │ │ │ │ - sbcseq r5, sl, r8, lsl r2 │ │ │ │ - ldrsheq r5, [sl], #20 │ │ │ │ - ldrsbeq r5, [sl], #16 │ │ │ │ - sbcseq pc, fp, r0, lsl #28 │ │ │ │ - ldrsheq pc, [fp], #216 @ 0xd8 @ │ │ │ │ - teqpeq pc, pc, asr #1 @ p-variant is OBSOLETE │ │ │ │ - ldrheq pc, [fp], #208 @ 0xd0 @ │ │ │ │ - ldrheq pc, [fp], #212 @ 0xd4 @ │ │ │ │ - teqpeq pc, r6, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - sbcseq pc, fp, r0, ror #26 │ │ │ │ - sbcseq pc, fp, r0, ror sp @ │ │ │ │ - teqpeq pc, sp, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ - sbcseq pc, fp, r0, lsl sp @ │ │ │ │ - sbcseq pc, fp, r4, lsr #26 │ │ │ │ - smullseq r8, lr, r8, r0 │ │ │ │ - sbcseq pc, fp, r8, lsl #26 │ │ │ │ - sbcseq r8, lr, ip, asr #32 │ │ │ │ - sbcseq pc, fp, r0, ror #25 │ │ │ │ - sbcseq r8, lr, r4 │ │ │ │ - sbcseq pc, fp, r4, lsl ip @ │ │ │ │ - sbcseq pc, fp, r8, ror #23 │ │ │ │ - sbcseq pc, fp, r8, asr #23 │ │ │ │ - sbcseq pc, fp, r0, asr #23 │ │ │ │ - smullseq pc, fp, r0, fp @ │ │ │ │ - sbcseq pc, fp, r0, ror fp @ │ │ │ │ + sbcseq r5, sl, r4, asr r2 │ │ │ │ + sbcseq r5, sl, r0, lsr r2 │ │ │ │ + sbcseq r5, sl, ip, lsl #4 │ │ │ │ + sbcseq r5, sl, r8, ror #3 │ │ │ │ + sbcseq r5, sl, r4, asr #3 │ │ │ │ + ldrsheq pc, [fp], #212 @ 0xd4 @ │ │ │ │ + sbcseq pc, fp, ip, ror #27 │ │ │ │ + teqpeq pc, fp, asr #1 @ p-variant is OBSOLETE │ │ │ │ + sbcseq pc, fp, r4, lsr #27 │ │ │ │ + sbcseq pc, fp, r8, lsr #27 │ │ │ │ + teqpeq pc, r2, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + sbcseq pc, fp, r4, asr sp @ │ │ │ │ + sbcseq pc, fp, r4, ror #26 │ │ │ │ + teqpeq pc, r9, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ + sbcseq pc, fp, r4, lsl #26 │ │ │ │ + sbcseq pc, fp, r8, lsl sp @ │ │ │ │ + sbcseq r8, lr, ip, lsl #1 │ │ │ │ + ldrsheq pc, [fp], #204 @ 0xcc @ │ │ │ │ + sbcseq r8, lr, r0, asr #32 │ │ │ │ + ldrsbeq pc, [fp], #196 @ 0xc4 @ │ │ │ │ + ldrsheq r7, [lr], #248 @ 0xf8 │ │ │ │ + sbcseq pc, fp, r8, lsl #24 │ │ │ │ + ldrsbeq pc, [fp], #188 @ 0xbc @ │ │ │ │ + ldrheq pc, [fp], #188 @ 0xbc @ │ │ │ │ + ldrheq pc, [fp], #180 @ 0xb4 @ │ │ │ │ sbcseq pc, fp, r4, lsl #23 │ │ │ │ - sbcseq pc, fp, r0, ror #22 │ │ │ │ - sbcseq pc, fp, r0, asr #22 │ │ │ │ - sbcseq pc, fp, r0, lsr #22 │ │ │ │ - sbcseq pc, fp, r0, lsl #22 │ │ │ │ - sbcseq pc, fp, r0, ror #21 │ │ │ │ + sbcseq pc, fp, r4, ror #22 │ │ │ │ + sbcseq pc, fp, r8, ror fp @ │ │ │ │ + sbcseq pc, fp, r4, asr fp @ │ │ │ │ + sbcseq pc, fp, r4, lsr fp @ │ │ │ │ + sbcseq pc, fp, r4, lsl fp @ │ │ │ │ ldrsheq pc, [fp], #164 @ 0xa4 @ │ │ │ │ - ldrsbeq pc, [fp], #160 @ 0xa0 @ │ │ │ │ - ldrheq pc, [fp], #160 @ 0xa0 @ │ │ │ │ - smullseq pc, fp, r0, sl @ │ │ │ │ - sbcseq pc, fp, r0, ror sl @ │ │ │ │ - sbcseq pc, fp, r0, asr sl @ │ │ │ │ + ldrsbeq pc, [fp], #164 @ 0xa4 @ │ │ │ │ + sbcseq pc, fp, r8, ror #21 │ │ │ │ + sbcseq pc, fp, r4, asr #21 │ │ │ │ + sbcseq pc, fp, r4, lsr #21 │ │ │ │ + sbcseq pc, fp, r4, lsl #21 │ │ │ │ sbcseq pc, fp, r4, ror #20 │ │ │ │ - sbcseq pc, fp, r0, asr #20 │ │ │ │ - sbcseq pc, fp, r0, lsr #20 │ │ │ │ - sbcseq pc, fp, r0, lsl #20 │ │ │ │ - sbcseq pc, fp, r0, ror #19 │ │ │ │ - sbcseq pc, fp, r0, asr #19 │ │ │ │ - sbcseq pc, fp, ip, ror r8 @ │ │ │ │ - sbcseq r8, lr, ip, lsl #21 │ │ │ │ - sbcseq pc, fp, r8, ror #16 │ │ │ │ - smullseq r4, sl, ip, sl │ │ │ │ - sbcseq pc, fp, r0, asr #16 │ │ │ │ - sbcseq r8, lr, ip, lsl #20 │ │ │ │ - sbcseq pc, fp, r8, asr #16 │ │ │ │ - sbcseq r8, lr, r0, asr #19 │ │ │ │ - sbcseq pc, fp, ip, lsr #16 │ │ │ │ - sbcseq r4, sl, ip, lsr ip │ │ │ │ - sbcseq pc, fp, r0, lsl r8 @ │ │ │ │ - sbcseq r4, sl, r8, lsl #24 │ │ │ │ - ldrsheq pc, [fp], #116 @ 0x74 @ │ │ │ │ - sbcseq r4, sl, r8, ror #18 │ │ │ │ - ldrsbeq pc, [fp], #120 @ 0x78 @ │ │ │ │ - sbcseq r4, sl, r4, lsr r9 │ │ │ │ - sbcseq r2, ip, ip, asr #13 │ │ │ │ - ldrheq r2, [ip], #108 @ 0x6c │ │ │ │ - ldrsbeq pc, [fp], #88 @ 0x58 @ │ │ │ │ - sbcseq pc, fp, r8, asr #11 │ │ │ │ - sbcseq pc, fp, r4, lsl r6 @ │ │ │ │ - smullseq pc, fp, r4, r5 @ │ │ │ │ - sbcseq r2, ip, r4, ror #12 │ │ │ │ - teqeq pc, r4, asr sl @ │ │ │ │ - sbcseq r2, ip, r8, lsl #13 │ │ │ │ - sbcseq r2, ip, r8, ror #12 │ │ │ │ - sbcseq r2, ip, r8, asr #12 │ │ │ │ - sbcseq r2, ip, r8, lsr #12 │ │ │ │ - sbcseq r4, sl, r8, lsl #27 │ │ │ │ - sbcseq r4, sl, r4, ror #26 │ │ │ │ - ldrsbeq r2, [ip], #88 @ 0x58 │ │ │ │ - ldrheq r2, [ip], #88 @ 0x58 │ │ │ │ - smullseq r2, ip, r8, r5 │ │ │ │ - sbcseq r2, ip, r8, ror r5 │ │ │ │ - sbcseq r2, ip, ip, lsr #4 │ │ │ │ - sbcseq r2, ip, ip, lsl #4 │ │ │ │ - sbcseq r0, r9, ip, ror #4 │ │ │ │ + sbcseq pc, fp, r4, asr #20 │ │ │ │ + sbcseq pc, fp, r8, asr sl @ │ │ │ │ + sbcseq pc, fp, r4, lsr sl @ │ │ │ │ + sbcseq pc, fp, r4, lsl sl @ │ │ │ │ + ldrsheq pc, [fp], #148 @ 0x94 @ │ │ │ │ + ldrsbeq pc, [fp], #148 @ 0x94 @ │ │ │ │ + ldrheq pc, [fp], #148 @ 0x94 @ │ │ │ │ + sbcseq pc, fp, r0, ror r8 @ │ │ │ │ + sbcseq r8, lr, r0, lsl #21 │ │ │ │ + sbcseq pc, fp, ip, asr r8 @ │ │ │ │ + smullseq r4, sl, r0, sl │ │ │ │ + sbcseq pc, fp, r4, lsr r8 @ │ │ │ │ + sbcseq r8, lr, r0, lsl #20 │ │ │ │ + sbcseq pc, fp, ip, lsr r8 @ │ │ │ │ + ldrheq r8, [lr], #148 @ 0x94 │ │ │ │ + sbcseq pc, fp, r0, lsr #16 │ │ │ │ + sbcseq r4, sl, r0, lsr ip │ │ │ │ + sbcseq pc, fp, r4, lsl #16 │ │ │ │ + ldrsheq r4, [sl], #188 @ 0xbc │ │ │ │ + sbcseq pc, fp, r8, ror #15 │ │ │ │ + sbcseq r4, sl, ip, asr r9 │ │ │ │ + sbcseq pc, fp, ip, asr #15 │ │ │ │ + sbcseq r4, sl, r8, lsr #18 │ │ │ │ + sbcseq r2, ip, r0, asr #13 │ │ │ │ + ldrheq r2, [ip], #96 @ 0x60 │ │ │ │ + sbcseq pc, fp, ip, asr #11 │ │ │ │ + ldrheq pc, [fp], #92 @ 0x5c @ │ │ │ │ + sbcseq pc, fp, r8, lsl #12 │ │ │ │ + sbcseq pc, fp, r8, lsl #11 │ │ │ │ + sbcseq r2, ip, r8, asr r6 │ │ │ │ + teqeq pc, r0, asr sl @ │ │ │ │ + sbcseq r2, ip, ip, ror r6 │ │ │ │ + sbcseq r2, ip, ip, asr r6 │ │ │ │ + sbcseq r2, ip, ip, lsr r6 │ │ │ │ + sbcseq r2, ip, ip, lsl r6 │ │ │ │ + sbcseq r4, sl, ip, ror sp │ │ │ │ + sbcseq r4, sl, r8, asr sp │ │ │ │ + sbcseq r2, ip, ip, asr #11 │ │ │ │ + sbcseq r2, ip, ip, lsr #11 │ │ │ │ + sbcseq r2, ip, ip, lsl #11 │ │ │ │ + sbcseq r2, ip, ip, ror #10 │ │ │ │ + sbcseq r2, ip, r0, lsr #4 │ │ │ │ + sbcseq r2, ip, r0, lsl #4 │ │ │ │ + sbcseq r0, r9, r0, ror #4 │ │ │ │ andeq r1, r0, r4, lsl r1 │ │ │ │ - sbcseq pc, fp, ip, ror r3 @ │ │ │ │ - sbcseq pc, fp, ip, asr r3 @ │ │ │ │ - sbcseq r0, r9, r8, lsr #4 │ │ │ │ - ldrsheq pc, [fp], #0 @ │ │ │ │ - ldrsbeq pc, [fp], #0 @ │ │ │ │ - sbcseq r4, sl, r8, lsl #12 │ │ │ │ - ldrsheq r4, [sl], #80 @ 0x50 │ │ │ │ - sbcseq r4, sl, r0, asr #18 │ │ │ │ - sbcseq pc, fp, ip, asr #32 │ │ │ │ - sbcseq pc, fp, r4, lsr r0 @ │ │ │ │ - sbcseq r2, ip, r4, ror #1 │ │ │ │ - sbcseq r4, sl, r4, lsl #6 │ │ │ │ - sbcseq r4, sl, ip, ror #5 │ │ │ │ - ldrsbeq r4, [sl], #36 @ 0x24 │ │ │ │ - sbcseq r0, r9, r4, lsr #2 │ │ │ │ - sbcseq r4, sl, ip, lsr #10 │ │ │ │ - ldrsheq r0, [r9], #0 │ │ │ │ - ldrsheq r4, [sl], #72 @ 0x48 │ │ │ │ - sbcseq r0, r9, r0, asr #1 │ │ │ │ - sbcseq pc, fp, r8, ror #2 │ │ │ │ - sbcseq pc, fp, r4, asr r1 @ │ │ │ │ - sbcseq pc, fp, ip, lsr r1 @ │ │ │ │ - sbcseq pc, fp, r4, lsr r1 @ │ │ │ │ - sbcseq pc, fp, r4, lsl r1 @ │ │ │ │ - ldrsheq pc, [fp], #4 @ │ │ │ │ - sbcseq pc, fp, ip, ror #1 │ │ │ │ - sbcseq pc, fp, ip, asr #1 │ │ │ │ - ldrheq pc, [fp], #0 @ │ │ │ │ - sbcseq lr, fp, r8, lsl pc │ │ │ │ - sbcseq lr, fp, r4, lsl #30 │ │ │ │ - sbcseq lr, fp, ip, ror pc │ │ │ │ - sbcseq pc, r8, r8, lsr #31 │ │ │ │ + sbcseq pc, fp, r0, ror r3 @ │ │ │ │ + sbcseq pc, fp, r0, asr r3 @ │ │ │ │ + sbcseq r0, r9, ip, lsl r2 │ │ │ │ + sbcseq pc, fp, r4, ror #1 │ │ │ │ + sbcseq pc, fp, r4, asr #1 │ │ │ │ + ldrsheq r4, [sl], #92 @ 0x5c │ │ │ │ + sbcseq r4, sl, r4, ror #11 │ │ │ │ + sbcseq r4, sl, r4, lsr r9 │ │ │ │ + sbcseq pc, fp, r0, asr #32 │ │ │ │ + sbcseq pc, fp, r8, lsr #32 │ │ │ │ + ldrsbeq r2, [ip], #8 │ │ │ │ + ldrsheq r4, [sl], #40 @ 0x28 │ │ │ │ + sbcseq r4, sl, r0, ror #5 │ │ │ │ + sbcseq r4, sl, r8, asr #5 │ │ │ │ + sbcseq r0, r9, r8, lsl r1 │ │ │ │ + sbcseq r4, sl, r0, lsr #10 │ │ │ │ + sbcseq r0, r9, r4, ror #1 │ │ │ │ + sbcseq r4, sl, ip, ror #9 │ │ │ │ + ldrheq r0, [r9], #4 │ │ │ │ + sbcseq pc, fp, ip, asr r1 @ │ │ │ │ + sbcseq pc, fp, r8, asr #2 │ │ │ │ + sbcseq pc, fp, r0, lsr r1 @ │ │ │ │ + sbcseq pc, fp, r8, lsr #2 │ │ │ │ + sbcseq pc, fp, r8, lsl #2 │ │ │ │ + sbcseq pc, fp, r8, ror #1 │ │ │ │ + sbcseq pc, fp, r0, ror #1 │ │ │ │ + sbcseq pc, fp, r0, asr #1 │ │ │ │ + sbcseq pc, fp, r4, lsr #1 │ │ │ │ sbcseq lr, fp, ip, lsl #30 │ │ │ │ - ldrsbeq lr, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq pc, r8, ip, asr pc @ │ │ │ │ ldrsheq lr, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq pc, r8, r8, lsr #30 │ │ │ │ - sbcseq pc, r8, ip, lsl #30 │ │ │ │ - ldrsheq pc, [r8], #224 @ 0xe0 @ │ │ │ │ - ldrsbeq pc, [r8], #228 @ 0xe4 @ │ │ │ │ - ldrheq pc, [r8], #236 @ 0xec @ │ │ │ │ - sbcseq pc, r8, ip, lsr #29 │ │ │ │ - smullseq pc, r8, r0, lr @ │ │ │ │ - sbcseq pc, r8, r4, ror lr @ │ │ │ │ - sbcseq pc, r8, r8, asr lr @ │ │ │ │ - ldr r2, [pc, #-204] @ 482188 │ │ │ │ + sbcseq lr, fp, r0, ror pc │ │ │ │ + smullseq pc, r8, ip, pc @ │ │ │ │ + sbcseq lr, fp, r0, lsl #30 │ │ │ │ + sbcseq lr, fp, ip, asr #29 │ │ │ │ + sbcseq pc, r8, r0, asr pc @ │ │ │ │ + sbcseq lr, fp, ip, ror #29 │ │ │ │ + sbcseq pc, r8, ip, lsl pc @ │ │ │ │ + sbcseq pc, r8, r0, lsl #30 │ │ │ │ + sbcseq pc, r8, r4, ror #29 │ │ │ │ + sbcseq pc, r8, r8, asr #29 │ │ │ │ + ldrheq pc, [r8], #224 @ 0xe0 @ │ │ │ │ + sbcseq pc, r8, r0, lsr #29 │ │ │ │ + sbcseq pc, r8, r4, lsl #29 │ │ │ │ + sbcseq pc, r8, r8, ror #28 │ │ │ │ + sbcseq pc, r8, ip, asr #28 │ │ │ │ + ldr r2, [pc, #-204] @ 4821b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #-224] @ 48218c │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #-224] @ 4821b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r2, [pc, #-244] @ 482190 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r2, [pc, #-244] @ 4821bc │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48139c │ │ │ │ - ldr r3, [pc, #-268] @ 482194 │ │ │ │ + b 4813c8 │ │ │ │ + ldr r3, [pc, #-268] @ 4821c0 │ │ │ │ cmp ip, r3 │ │ │ │ - beq 481030 │ │ │ │ - b 480fd4 │ │ │ │ - ldr r2, [pc, #-280] @ 482198 │ │ │ │ + beq 48105c │ │ │ │ + b 481000 │ │ │ │ + ldr r2, [pc, #-280] @ 4821c4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-288] @ 48219c │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-288] @ 4821c8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-296] @ 4821a0 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-296] @ 4821cc │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481054 │ │ │ │ - ldr r2, [pc, #-308] @ 4821a4 │ │ │ │ + b 481080 │ │ │ │ + ldr r2, [pc, #-308] @ 4821d0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-316] @ 4821a8 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-316] @ 4821d4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-324] @ 4821ac │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-324] @ 4821d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481cec │ │ │ │ - ldr r2, [pc, #-344] @ 4821b0 │ │ │ │ + b 481d18 │ │ │ │ + ldr r2, [pc, #-344] @ 4821dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481cb8 │ │ │ │ - ldr r2, [pc, #-364] @ 4821b4 │ │ │ │ + b 481ce4 │ │ │ │ + ldr r2, [pc, #-364] @ 4821e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4813d0 │ │ │ │ - ldr r2, [pc, #-384] @ 4821b8 │ │ │ │ + b 4813fc │ │ │ │ + ldr r2, [pc, #-384] @ 4821e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481df0 │ │ │ │ - ldr r2, [pc, #-404] @ 4821bc │ │ │ │ + b 481e1c │ │ │ │ + ldr r2, [pc, #-404] @ 4821e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481dbc │ │ │ │ - ldr r2, [pc, #-424] @ 4821c0 │ │ │ │ + b 481de8 │ │ │ │ + ldr r2, [pc, #-424] @ 4821ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481d88 │ │ │ │ - ldr r2, [pc, #-444] @ 4821c4 │ │ │ │ + b 481db4 │ │ │ │ + ldr r2, [pc, #-444] @ 4821f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481d54 │ │ │ │ - ldr r2, [pc, #-464] @ 4821c8 │ │ │ │ + b 481d80 │ │ │ │ + ldr r2, [pc, #-464] @ 4821f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481d20 │ │ │ │ - ldr r2, [pc, #-484] @ 4821cc │ │ │ │ + b 481d4c │ │ │ │ + ldr r2, [pc, #-484] @ 4821f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481bec │ │ │ │ - ldr r2, [pc, #-504] @ 4821d0 │ │ │ │ + b 481c18 │ │ │ │ + ldr r2, [pc, #-504] @ 4821fc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481294 │ │ │ │ - ldr r2, [pc, #-528] @ 4821d4 │ │ │ │ + b 4812c0 │ │ │ │ + ldr r2, [pc, #-528] @ 482200 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481294 │ │ │ │ - ldr r2, [pc, #-548] @ 4821d8 │ │ │ │ + b 4812c0 │ │ │ │ + ldr r2, [pc, #-548] @ 482204 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481194 │ │ │ │ - ldr r2, [pc, #-572] @ 4821dc │ │ │ │ + b 4811c0 │ │ │ │ + ldr r2, [pc, #-572] @ 482208 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481194 │ │ │ │ - ldr r2, [pc, #-592] @ 4821e0 │ │ │ │ + b 4811c0 │ │ │ │ + ldr r2, [pc, #-592] @ 48220c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481bb8 │ │ │ │ - ldr r2, [pc, #-616] @ 4821e4 │ │ │ │ + b 481be4 │ │ │ │ + ldr r2, [pc, #-616] @ 482210 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-624] @ 4821e8 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-624] @ 482214 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-632] @ 4821ec │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-632] @ 482218 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818ec │ │ │ │ - ldr r2, [pc, #-652] @ 4821f0 │ │ │ │ + b 481918 │ │ │ │ + ldr r2, [pc, #-652] @ 48221c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818ec │ │ │ │ - ldr r2, [pc, #-672] @ 4821f4 │ │ │ │ + b 481918 │ │ │ │ + ldr r2, [pc, #-672] @ 482220 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818ec │ │ │ │ - ldr r2, [pc, #-692] @ 4821f8 │ │ │ │ + b 481918 │ │ │ │ + ldr r2, [pc, #-692] @ 482224 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818a0 │ │ │ │ - ldr r2, [pc, #-712] @ 4821fc │ │ │ │ + b 4818cc │ │ │ │ + ldr r2, [pc, #-712] @ 482228 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818a0 │ │ │ │ - ldr r2, [pc, #-732] @ 482200 │ │ │ │ + b 4818cc │ │ │ │ + ldr r2, [pc, #-732] @ 48222c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4818a0 │ │ │ │ - ldr r2, [pc, #-752] @ 482204 │ │ │ │ + b 4818cc │ │ │ │ + ldr r2, [pc, #-752] @ 482230 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 481310 │ │ │ │ - ldr r2, [pc, #-760] @ 482208 │ │ │ │ + b 48133c │ │ │ │ + ldr r2, [pc, #-760] @ 482234 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481bb8 │ │ │ │ - ldr r2, [pc, #-780] @ 48220c │ │ │ │ + b 481be4 │ │ │ │ + ldr r2, [pc, #-780] @ 482238 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481bb8 │ │ │ │ - ldr r2, [pc, #-800] @ 482210 │ │ │ │ + b 481be4 │ │ │ │ + ldr r2, [pc, #-800] @ 48223c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c84 │ │ │ │ - ldr r2, [pc, #-820] @ 482214 │ │ │ │ + b 481cb0 │ │ │ │ + ldr r2, [pc, #-820] @ 482240 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c38 │ │ │ │ - ldr r2, [pc, #-844] @ 482218 │ │ │ │ + b 481c64 │ │ │ │ + ldr r2, [pc, #-844] @ 482244 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c38 │ │ │ │ - ldr r2, [pc, #-864] @ 48221c │ │ │ │ + b 481c64 │ │ │ │ + ldr r2, [pc, #-864] @ 482248 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c38 │ │ │ │ - ldr r2, [pc, #-884] @ 482220 │ │ │ │ + b 481c64 │ │ │ │ + ldr r2, [pc, #-884] @ 48224c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c84 │ │ │ │ - ldr r2, [pc, #-908] @ 482224 │ │ │ │ + b 481cb0 │ │ │ │ + ldr r2, [pc, #-908] @ 482250 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481c84 │ │ │ │ - ldr r2, [pc, #-928] @ 482228 │ │ │ │ + b 481cb0 │ │ │ │ + ldr r2, [pc, #-928] @ 482254 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481854 │ │ │ │ - ldr r2, [pc, #-952] @ 48222c │ │ │ │ + b 481880 │ │ │ │ + ldr r2, [pc, #-952] @ 482258 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481440 │ │ │ │ - ldr r2, [pc, #-976] @ 482230 │ │ │ │ + b 48146c │ │ │ │ + ldr r2, [pc, #-976] @ 48225c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48155c │ │ │ │ - ldr r2, [pc, #-1000] @ 482234 │ │ │ │ + b 481588 │ │ │ │ + ldr r2, [pc, #-1000] @ 482260 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481764 │ │ │ │ - ldr r2, [pc, #-1024] @ 482238 │ │ │ │ + b 481790 │ │ │ │ + ldr r2, [pc, #-1024] @ 482264 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4814c8 │ │ │ │ - ldr r2, [pc, #-1032] @ 48223c │ │ │ │ + b 4814f4 │ │ │ │ + ldr r2, [pc, #-1032] @ 482268 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4815ac │ │ │ │ - ldr r2, [pc, #-1056] @ 482240 │ │ │ │ + b 4815d8 │ │ │ │ + ldr r2, [pc, #-1056] @ 48226c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481490 │ │ │ │ - ldr r2, [pc, #-1080] @ 482244 │ │ │ │ + b 4814bc │ │ │ │ + ldr r2, [pc, #-1080] @ 482270 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 481804 │ │ │ │ - ldr r2, [pc, #-1104] @ 482248 │ │ │ │ + b 481830 │ │ │ │ + ldr r2, [pc, #-1104] @ 482274 │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4817b4 │ │ │ │ - ldr r3, [pc, #2480] @ 483064 │ │ │ │ + b 4817e0 │ │ │ │ + ldr r3, [pc, #2480] @ 483090 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 4826e4 │ │ │ │ - ldr r2, [pc, #2472] @ 483068 │ │ │ │ + bhi 482710 │ │ │ │ + ldr r2, [pc, #2472] @ 483094 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 4826d8 │ │ │ │ + bhi 482704 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2444] @ 48306c │ │ │ │ + ldr r0, [pc, #2444] @ 483098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ sub r0, r0, #13120 @ 0x3340 │ │ │ │ sub r0, r0, #28 │ │ │ │ lsl r3, r0, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #3232 @ 0xca0 │ │ │ │ - bhi 48a610 │ │ │ │ - ldr r3, [pc, #2412] @ 483070 │ │ │ │ + bhi 48a63c │ │ │ │ + ldr r3, [pc, #2412] @ 48309c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #3232 @ 0xca0 │ │ │ │ - bhi 48271c │ │ │ │ + bhi 482748 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2384] @ 483074 │ │ │ │ + ldr r0, [pc, #2384] @ 4830a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 483078 │ │ │ │ + ldr r0, [pc, #2376] @ 4830a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 48307c │ │ │ │ + ldr r0, [pc, #2368] @ 4830a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 483080 │ │ │ │ + ldr r0, [pc, #2360] @ 4830ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 483084 │ │ │ │ + ldr r0, [pc, #2352] @ 4830b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 483088 │ │ │ │ + ldr r0, [pc, #2344] @ 4830b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 48308c │ │ │ │ + ldr r0, [pc, #2336] @ 4830b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 483090 │ │ │ │ + ldr r0, [pc, #2328] @ 4830bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 483094 │ │ │ │ + ldr r0, [pc, #2320] @ 4830c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 483098 │ │ │ │ + ldr r0, [pc, #2312] @ 4830c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 48309c │ │ │ │ + ldr r0, [pc, #2304] @ 4830c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 4830a0 │ │ │ │ + ldr r0, [pc, #2296] @ 4830cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 4830a4 │ │ │ │ + ldr r0, [pc, #2288] @ 4830d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 4830a8 │ │ │ │ + ldr r0, [pc, #2280] @ 4830d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 4830ac │ │ │ │ + ldr r0, [pc, #2272] @ 4830d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 4830b0 │ │ │ │ + ldr r0, [pc, #2264] @ 4830dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 4830b4 │ │ │ │ + ldr r0, [pc, #2256] @ 4830e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 4830b8 │ │ │ │ + ldr r0, [pc, #2248] @ 4830e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 4830bc │ │ │ │ + ldr r0, [pc, #2240] @ 4830e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 4830c0 │ │ │ │ + ldr r0, [pc, #2232] @ 4830ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 4830c4 │ │ │ │ + ldr r0, [pc, #2224] @ 4830f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 4830c8 │ │ │ │ + ldr r0, [pc, #2216] @ 4830f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 4830cc │ │ │ │ + ldr r0, [pc, #2208] @ 4830f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 4830d0 │ │ │ │ + ldr r0, [pc, #2200] @ 4830fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 4830d4 │ │ │ │ + ldr r0, [pc, #2192] @ 483100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 4830d8 │ │ │ │ + ldr r0, [pc, #2184] @ 483104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 4830dc │ │ │ │ + ldr r0, [pc, #2176] @ 483108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 4830e0 │ │ │ │ + ldr r0, [pc, #2168] @ 48310c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 4830e4 │ │ │ │ + ldr r0, [pc, #2160] @ 483110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 4830e8 │ │ │ │ + ldr r0, [pc, #2152] @ 483114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 4830ec │ │ │ │ + ldr r0, [pc, #2144] @ 483118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 4830f0 │ │ │ │ + ldr r0, [pc, #2136] @ 48311c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 4830f4 │ │ │ │ + ldr r0, [pc, #2128] @ 483120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 4830f8 │ │ │ │ + ldr r0, [pc, #2120] @ 483124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 4830fc │ │ │ │ + ldr r0, [pc, #2112] @ 483128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 483100 │ │ │ │ + ldr r0, [pc, #2104] @ 48312c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 483104 │ │ │ │ + ldr r0, [pc, #2096] @ 483130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 483108 │ │ │ │ + ldr r0, [pc, #2088] @ 483134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 48310c │ │ │ │ + ldr r0, [pc, #2080] @ 483138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 483110 │ │ │ │ + ldr r0, [pc, #2072] @ 48313c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 483114 │ │ │ │ + ldr r0, [pc, #2064] @ 483140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 483118 │ │ │ │ + ldr r0, [pc, #2056] @ 483144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 48311c │ │ │ │ + ldr r0, [pc, #2048] @ 483148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 483120 │ │ │ │ + ldr r0, [pc, #2040] @ 48314c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 483124 │ │ │ │ + ldr r0, [pc, #2032] @ 483150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 483128 │ │ │ │ + ldr r0, [pc, #2024] @ 483154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 48312c │ │ │ │ + ldr r0, [pc, #2016] @ 483158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 483130 │ │ │ │ + ldr r0, [pc, #2008] @ 48315c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 483134 │ │ │ │ + ldr r0, [pc, #2000] @ 483160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 483138 │ │ │ │ + ldr r0, [pc, #1992] @ 483164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 48313c │ │ │ │ + ldr r0, [pc, #1984] @ 483168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 483140 │ │ │ │ + ldr r0, [pc, #1976] @ 48316c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 483144 │ │ │ │ + ldr r0, [pc, #1968] @ 483170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 483148 │ │ │ │ + ldr r0, [pc, #1960] @ 483174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 48314c │ │ │ │ + ldr r0, [pc, #1952] @ 483178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 483150 │ │ │ │ + ldr r0, [pc, #1944] @ 48317c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 483154 │ │ │ │ + ldr r0, [pc, #1936] @ 483180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 483158 │ │ │ │ + ldr r0, [pc, #1928] @ 483184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 48315c │ │ │ │ + ldr r0, [pc, #1920] @ 483188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 483160 │ │ │ │ + ldr r0, [pc, #1912] @ 48318c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 483164 │ │ │ │ + ldr r0, [pc, #1904] @ 483190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 483168 │ │ │ │ + ldr r0, [pc, #1896] @ 483194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 48316c │ │ │ │ + ldr r0, [pc, #1888] @ 483198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 483170 │ │ │ │ + ldr r0, [pc, #1880] @ 48319c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 483174 │ │ │ │ + ldr r0, [pc, #1872] @ 4831a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 483178 │ │ │ │ + ldr r0, [pc, #1864] @ 4831a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 48317c │ │ │ │ + ldr r0, [pc, #1856] @ 4831a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 483180 │ │ │ │ + ldr r0, [pc, #1848] @ 4831ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 483184 │ │ │ │ + ldr r0, [pc, #1840] @ 4831b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 483188 │ │ │ │ + ldr r0, [pc, #1832] @ 4831b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 48318c │ │ │ │ + ldr r0, [pc, #1824] @ 4831b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 483190 │ │ │ │ + ldr r0, [pc, #1816] @ 4831bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 483194 │ │ │ │ + ldr r0, [pc, #1808] @ 4831c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 483198 │ │ │ │ + ldr r0, [pc, #1800] @ 4831c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 48319c │ │ │ │ + ldr r0, [pc, #1792] @ 4831c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 4831a0 │ │ │ │ + ldr r0, [pc, #1784] @ 4831cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 4831a4 │ │ │ │ + ldr r0, [pc, #1776] @ 4831d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 4831a8 │ │ │ │ + ldr r0, [pc, #1768] @ 4831d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 4831ac │ │ │ │ + ldr r0, [pc, #1760] @ 4831d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 4831b0 │ │ │ │ + ldr r0, [pc, #1752] @ 4831dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 4831b4 │ │ │ │ + ldr r0, [pc, #1744] @ 4831e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 4831b8 │ │ │ │ + ldr r0, [pc, #1736] @ 4831e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 4831bc │ │ │ │ + ldr r0, [pc, #1728] @ 4831e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 4831c0 │ │ │ │ + ldr r0, [pc, #1720] @ 4831ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 4831c4 │ │ │ │ + ldr r0, [pc, #1712] @ 4831f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 4831c8 │ │ │ │ + ldr r0, [pc, #1704] @ 4831f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 4831cc │ │ │ │ + ldr r0, [pc, #1696] @ 4831f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 4831d0 │ │ │ │ + ldr r0, [pc, #1688] @ 4831fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 4831d4 │ │ │ │ + ldr r0, [pc, #1680] @ 483200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 4831d8 │ │ │ │ + ldr r0, [pc, #1672] @ 483204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 4831dc │ │ │ │ + ldr r0, [pc, #1664] @ 483208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 4831e0 │ │ │ │ + ldr r0, [pc, #1656] @ 48320c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 4831e4 │ │ │ │ + ldr r0, [pc, #1648] @ 483210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 4831e8 │ │ │ │ + ldr r0, [pc, #1640] @ 483214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 4831ec │ │ │ │ + ldr r0, [pc, #1632] @ 483218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 4831f0 │ │ │ │ + ldr r0, [pc, #1624] @ 48321c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 4831f4 │ │ │ │ + ldr r0, [pc, #1616] @ 483220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 4831f8 │ │ │ │ + ldr r0, [pc, #1608] @ 483224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 4831fc │ │ │ │ + ldr r0, [pc, #1600] @ 483228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 483200 │ │ │ │ + ldr r0, [pc, #1592] @ 48322c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 483204 │ │ │ │ + ldr r0, [pc, #1584] @ 483230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 483208 │ │ │ │ + ldr r0, [pc, #1576] @ 483234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 48320c │ │ │ │ + ldr r0, [pc, #1568] @ 483238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 483210 │ │ │ │ + ldr r0, [pc, #1560] @ 48323c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 483214 │ │ │ │ + ldr r0, [pc, #1552] @ 483240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 483218 │ │ │ │ + ldr r0, [pc, #1544] @ 483244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 48321c │ │ │ │ + ldr r0, [pc, #1536] @ 483248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 483220 │ │ │ │ + ldr r0, [pc, #1528] @ 48324c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 483224 │ │ │ │ + ldr r0, [pc, #1520] @ 483250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 483228 │ │ │ │ + ldr r0, [pc, #1512] @ 483254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 48322c │ │ │ │ + ldr r0, [pc, #1504] @ 483258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 483230 │ │ │ │ + ldr r0, [pc, #1496] @ 48325c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 483234 │ │ │ │ + ldr r0, [pc, #1488] @ 483260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 483238 │ │ │ │ + ldr r0, [pc, #1480] @ 483264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 48323c │ │ │ │ + ldr r0, [pc, #1472] @ 483268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 483240 │ │ │ │ + ldr r0, [pc, #1464] @ 48326c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 483244 │ │ │ │ + ldr r0, [pc, #1456] @ 483270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 483248 │ │ │ │ + ldr r0, [pc, #1448] @ 483274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 48324c │ │ │ │ + ldr r0, [pc, #1440] @ 483278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 483250 │ │ │ │ + ldr r0, [pc, #1432] @ 48327c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 483254 │ │ │ │ + ldr r0, [pc, #1424] @ 483280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 483258 │ │ │ │ + ldr r0, [pc, #1416] @ 483284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 48325c │ │ │ │ + ldr r0, [pc, #1408] @ 483288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 483260 │ │ │ │ + ldr r0, [pc, #1400] @ 48328c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 483264 │ │ │ │ + ldr r0, [pc, #1392] @ 483290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 483268 │ │ │ │ + ldr r0, [pc, #1384] @ 483294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 48326c │ │ │ │ + ldr r0, [pc, #1376] @ 483298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 483270 │ │ │ │ + ldr r0, [pc, #1368] @ 48329c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 483274 │ │ │ │ + ldr r0, [pc, #1360] @ 4832a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 483278 │ │ │ │ + ldr r0, [pc, #1352] @ 4832a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 48327c │ │ │ │ + ldr r0, [pc, #1344] @ 4832a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 483280 │ │ │ │ + ldr r0, [pc, #1336] @ 4832ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 483284 │ │ │ │ + ldr r0, [pc, #1328] @ 4832b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 483288 │ │ │ │ + ldr r0, [pc, #1320] @ 4832b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 48328c │ │ │ │ + ldr r0, [pc, #1312] @ 4832b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 483290 │ │ │ │ + ldr r0, [pc, #1304] @ 4832bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 483294 │ │ │ │ + ldr r0, [pc, #1296] @ 4832c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 483298 │ │ │ │ + ldr r0, [pc, #1288] @ 4832c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 48329c │ │ │ │ + ldr r0, [pc, #1280] @ 4832c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4832a0 │ │ │ │ + ldr r0, [pc, #1272] @ 4832cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4832a4 │ │ │ │ + ldr r0, [pc, #1264] @ 4832d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4832a8 │ │ │ │ + ldr r0, [pc, #1256] @ 4832d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4832ac │ │ │ │ + ldr r0, [pc, #1248] @ 4832d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4832b0 │ │ │ │ + ldr r0, [pc, #1240] @ 4832dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4832b4 │ │ │ │ + ldr r0, [pc, #1232] @ 4832e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4832b8 │ │ │ │ + ldr r0, [pc, #1224] @ 4832e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 4832bc │ │ │ │ + ldr r0, [pc, #1216] @ 4832e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 4832c0 │ │ │ │ + ldr r0, [pc, #1208] @ 4832ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 4832c4 │ │ │ │ + ldr r0, [pc, #1200] @ 4832f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 4832c8 │ │ │ │ + ldr r0, [pc, #1192] @ 4832f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 4832cc │ │ │ │ + ldr r0, [pc, #1184] @ 4832f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 4832d0 │ │ │ │ + ldr r0, [pc, #1176] @ 4832fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 4832d4 │ │ │ │ + ldr r0, [pc, #1168] @ 483300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 4832d8 │ │ │ │ + ldr r0, [pc, #1160] @ 483304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 4832dc │ │ │ │ + ldr r0, [pc, #1152] @ 483308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 4832e0 │ │ │ │ + ldr r0, [pc, #1144] @ 48330c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 4832e4 │ │ │ │ + ldr r0, [pc, #1136] @ 483310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 4832e8 │ │ │ │ + ldr r0, [pc, #1128] @ 483314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 4832ec │ │ │ │ + ldr r0, [pc, #1120] @ 483318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 4832f0 │ │ │ │ + ldr r0, [pc, #1112] @ 48331c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 4832f4 │ │ │ │ + ldr r0, [pc, #1104] @ 483320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 4832f8 │ │ │ │ + ldr r0, [pc, #1096] @ 483324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 4832fc │ │ │ │ + ldr r0, [pc, #1088] @ 483328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 483300 │ │ │ │ + ldr r0, [pc, #1080] @ 48332c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 483304 │ │ │ │ + ldr r0, [pc, #1072] @ 483330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 483308 │ │ │ │ + ldr r0, [pc, #1064] @ 483334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 48330c │ │ │ │ + ldr r0, [pc, #1056] @ 483338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 483310 │ │ │ │ + ldr r0, [pc, #1048] @ 48333c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 483314 │ │ │ │ + ldr r0, [pc, #1040] @ 483340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 483318 │ │ │ │ + ldr r0, [pc, #1032] @ 483344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 48331c │ │ │ │ + ldr r0, [pc, #1024] @ 483348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 483320 │ │ │ │ + ldr r0, [pc, #1016] @ 48334c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 483324 │ │ │ │ + ldr r0, [pc, #1008] @ 483350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 483328 │ │ │ │ + ldr r0, [pc, #1000] @ 483354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 48332c │ │ │ │ + ldr r0, [pc, #992] @ 483358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 483330 │ │ │ │ + ldr r0, [pc, #984] @ 48335c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 483334 │ │ │ │ + ldr r0, [pc, #976] @ 483360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 483338 │ │ │ │ + ldr r0, [pc, #968] @ 483364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 48333c │ │ │ │ + ldr r0, [pc, #960] @ 483368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 483340 │ │ │ │ + ldr r0, [pc, #952] @ 48336c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 483344 │ │ │ │ + ldr r0, [pc, #944] @ 483370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 483348 │ │ │ │ + ldr r0, [pc, #936] @ 483374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 48334c │ │ │ │ + ldr r0, [pc, #928] @ 483378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 483350 │ │ │ │ + ldr r0, [pc, #920] @ 48337c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 483354 │ │ │ │ + ldr r0, [pc, #912] @ 483380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 483358 │ │ │ │ + ldr r0, [pc, #904] @ 483384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 48335c │ │ │ │ + ldr r0, [pc, #896] @ 483388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 483360 │ │ │ │ + ldr r0, [pc, #888] @ 48338c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 483364 │ │ │ │ + ldr r0, [pc, #880] @ 483390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 483368 │ │ │ │ + ldr r0, [pc, #872] @ 483394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 48336c │ │ │ │ + ldr r0, [pc, #864] @ 483398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 483370 │ │ │ │ + ldr r0, [pc, #856] @ 48339c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 483374 │ │ │ │ + ldr r0, [pc, #848] @ 4833a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 483378 │ │ │ │ + ldr r0, [pc, #840] @ 4833a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 48337c │ │ │ │ + ldr r0, [pc, #832] @ 4833a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 483380 │ │ │ │ + ldr r0, [pc, #824] @ 4833ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 483384 │ │ │ │ + ldr r0, [pc, #816] @ 4833b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #808] @ 483388 │ │ │ │ + ldr r0, [pc, #808] @ 4833b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ andeq r2, r0, ip, lsl #12 │ │ │ │ - teqeq pc, sl, asr #3 │ │ │ │ - sbcseq ip, r9, r4, lsl lr │ │ │ │ - smlaltbeq r2, r0, r0, sp │ │ │ │ - ldrsbeq ip, [r9], #208 @ 0xd0 │ │ │ │ - sbcseq r2, sp, r4, lsr r9 │ │ │ │ - sbcseq ip, ip, r8, asr r7 │ │ │ │ - sbcseq ip, ip, ip, ror r7 │ │ │ │ - sbcseq ip, ip, r0, lsr #15 │ │ │ │ - sbcseq ip, ip, r4, asr #15 │ │ │ │ - sbcseq ip, ip, r8, ror #15 │ │ │ │ - sbcseq ip, ip, ip, lsl #16 │ │ │ │ - sbcseq ip, ip, r0, lsr r8 │ │ │ │ - sbcseq ip, ip, r4, asr r8 │ │ │ │ - sbcseq ip, ip, r8, ror r8 │ │ │ │ - smullseq ip, ip, ip, r8 @ │ │ │ │ - sbcseq ip, ip, r0, asr #17 │ │ │ │ - sbcseq ip, ip, r4, ror #17 │ │ │ │ - sbcseq ip, ip, r8, lsl #18 │ │ │ │ - sbcseq ip, ip, ip, lsr #18 │ │ │ │ - sbcseq ip, ip, r0, asr r9 │ │ │ │ - sbcseq ip, ip, r8, ror r9 │ │ │ │ - sbcseq ip, ip, r0, lsr #19 │ │ │ │ - sbcseq ip, ip, r8, asr #19 │ │ │ │ - ldrsheq ip, [ip], #144 @ 0x90 │ │ │ │ - sbcseq ip, ip, r8, lsl sl │ │ │ │ - sbcseq ip, ip, r0, asr #20 │ │ │ │ - sbcseq ip, ip, r8, ror #20 │ │ │ │ - smullseq ip, ip, r0, sl @ │ │ │ │ - ldrheq ip, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq ip, ip, r0, ror #21 │ │ │ │ - sbcseq ip, ip, r8, lsl #22 │ │ │ │ - sbcseq ip, ip, r0, lsr fp │ │ │ │ - sbcseq ip, ip, r8, asr fp │ │ │ │ - sbcseq ip, ip, r0, lsl #23 │ │ │ │ - sbcseq ip, ip, r8, lsr #23 │ │ │ │ - ldrsbeq ip, [ip], #176 @ 0xb0 │ │ │ │ - ldrsheq ip, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq ip, ip, r0, lsl ip │ │ │ │ - sbcseq ip, ip, r8, lsr #24 │ │ │ │ - sbcseq ip, ip, r0, asr #24 │ │ │ │ - sbcseq ip, ip, r8, asr ip │ │ │ │ - sbcseq ip, ip, r0, ror ip │ │ │ │ - sbcseq ip, ip, r8, lsl #25 │ │ │ │ - sbcseq ip, ip, r0, lsr #25 │ │ │ │ - ldrheq ip, [ip], #200 @ 0xc8 │ │ │ │ - ldrsbeq ip, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq ip, ip, r8, ror #25 │ │ │ │ - sbcseq ip, ip, r0, lsl #26 │ │ │ │ - sbcseq ip, ip, r8, lsl sp │ │ │ │ - sbcseq ip, ip, r0, lsr sp │ │ │ │ - sbcseq ip, ip, r8, asr #26 │ │ │ │ - sbcseq ip, ip, r0, ror #26 │ │ │ │ - sbcseq ip, ip, r8, ror sp │ │ │ │ - smullseq ip, ip, r0, sp @ │ │ │ │ - sbcseq ip, ip, r8, lsr #27 │ │ │ │ - sbcseq ip, ip, r0, asr #27 │ │ │ │ - ldrsbeq ip, [ip], #216 @ 0xd8 │ │ │ │ - ldrsheq ip, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq ip, ip, r8, lsl #28 │ │ │ │ - sbcseq ip, ip, r0, lsr #28 │ │ │ │ - sbcseq ip, ip, r8, lsr lr │ │ │ │ - sbcseq ip, ip, r0, asr lr │ │ │ │ - sbcseq ip, ip, r8, ror #28 │ │ │ │ - sbcseq ip, ip, r0, lsl #29 │ │ │ │ - smullseq ip, ip, r8, lr @ │ │ │ │ - ldrheq ip, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq ip, ip, r8, asr #29 │ │ │ │ - sbcseq ip, ip, r0, ror #29 │ │ │ │ - ldrsheq ip, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq ip, ip, r0, lsl pc │ │ │ │ - sbcseq ip, ip, r8, lsr #30 │ │ │ │ - sbcseq ip, ip, r0, asr #30 │ │ │ │ - sbcseq ip, ip, r8, asr pc │ │ │ │ - sbcseq ip, ip, r0, ror pc │ │ │ │ - sbcseq ip, ip, r8, lsl #31 │ │ │ │ - sbcseq ip, ip, r0, lsr #31 │ │ │ │ - ldrheq ip, [ip], #248 @ 0xf8 │ │ │ │ - ldrsbeq ip, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq ip, ip, r8, ror #31 │ │ │ │ - sbcseq sp, ip, r0 │ │ │ │ - sbcseq sp, ip, r8, lsl r0 │ │ │ │ - sbcseq sp, ip, r0, lsr r0 │ │ │ │ - sbcseq sp, ip, r8, asr #32 │ │ │ │ - sbcseq sp, ip, r0, rrx │ │ │ │ - sbcseq sp, ip, r8, ror r0 │ │ │ │ - smullseq sp, ip, r0, r0 │ │ │ │ - sbcseq sp, ip, r8, lsr #1 │ │ │ │ - sbcseq sp, ip, r0, asr #1 │ │ │ │ - ldrsbeq sp, [ip], #8 │ │ │ │ - ldrsheq sp, [ip], #0 │ │ │ │ - sbcseq sp, ip, r8, lsl #2 │ │ │ │ - sbcseq sp, ip, r0, lsr #2 │ │ │ │ - sbcseq sp, ip, r8, lsr r1 │ │ │ │ - sbcseq sp, ip, r0, asr r1 │ │ │ │ - sbcseq sp, ip, r8, ror #2 │ │ │ │ - sbcseq sp, ip, r0, lsl #3 │ │ │ │ - smullseq sp, ip, r8, r1 │ │ │ │ - ldrheq sp, [ip], #16 │ │ │ │ - sbcseq sp, ip, r8, asr #3 │ │ │ │ - sbcseq sp, ip, r0, ror #3 │ │ │ │ - ldrsheq sp, [ip], #24 │ │ │ │ - sbcseq sp, ip, r0, lsl r2 │ │ │ │ - sbcseq sp, ip, r8, lsr #4 │ │ │ │ - sbcseq sp, ip, r0, asr #4 │ │ │ │ - sbcseq sp, ip, r8, asr r2 │ │ │ │ - sbcseq sp, ip, r0, ror r2 │ │ │ │ - sbcseq sp, ip, r8, lsl #5 │ │ │ │ - sbcseq sp, ip, r0, lsr #5 │ │ │ │ - ldrheq sp, [ip], #40 @ 0x28 │ │ │ │ - ldrsbeq sp, [ip], #32 │ │ │ │ - sbcseq sp, ip, r8, ror #5 │ │ │ │ - sbcseq sp, ip, r0, lsl #6 │ │ │ │ - sbcseq sp, ip, r8, lsl r3 │ │ │ │ - sbcseq sp, ip, r0, lsr r3 │ │ │ │ - sbcseq sp, ip, r8, asr #6 │ │ │ │ - sbcseq sp, ip, r0, ror #6 │ │ │ │ - sbcseq sp, ip, r8, ror r3 │ │ │ │ - smullseq sp, ip, r0, r3 │ │ │ │ - sbcseq sp, ip, r8, lsr #7 │ │ │ │ - sbcseq sp, ip, r0, asr #7 │ │ │ │ - ldrsbeq sp, [ip], #56 @ 0x38 │ │ │ │ - ldrsheq sp, [ip], #48 @ 0x30 │ │ │ │ - sbcseq sp, ip, r8, lsl #8 │ │ │ │ - sbcseq sp, ip, r0, lsr #8 │ │ │ │ - sbcseq sp, ip, r8, lsr r4 │ │ │ │ - sbcseq sp, ip, r0, asr r4 │ │ │ │ - sbcseq sp, ip, r8, ror #8 │ │ │ │ - sbcseq sp, ip, r0, lsl #9 │ │ │ │ - smullseq sp, ip, r8, r4 │ │ │ │ - ldrheq sp, [ip], #64 @ 0x40 │ │ │ │ - sbcseq sp, ip, r8, asr #9 │ │ │ │ - sbcseq sp, ip, r0, ror #9 │ │ │ │ - ldrsheq sp, [ip], #72 @ 0x48 │ │ │ │ - sbcseq sp, ip, r0, lsl r5 │ │ │ │ - sbcseq sp, ip, r8, lsr #10 │ │ │ │ - sbcseq sp, ip, r0, asr #10 │ │ │ │ - sbcseq sp, ip, r8, asr r5 │ │ │ │ - sbcseq sp, ip, r0, ror r5 │ │ │ │ - sbcseq sp, ip, r8, lsl #11 │ │ │ │ - sbcseq sp, ip, r0, lsr #11 │ │ │ │ - ldrheq sp, [ip], #88 @ 0x58 │ │ │ │ - ldrsbeq sp, [ip], #80 @ 0x50 │ │ │ │ - sbcseq sp, ip, r8, ror #11 │ │ │ │ - sbcseq sp, ip, r0, lsl #12 │ │ │ │ - sbcseq sp, ip, r8, lsl r6 │ │ │ │ - sbcseq sp, ip, r0, lsr r6 │ │ │ │ - sbcseq sp, ip, r8, asr #12 │ │ │ │ - sbcseq sp, ip, r0, ror #12 │ │ │ │ - sbcseq sp, ip, r8, ror r6 │ │ │ │ - smullseq sp, ip, r0, r6 │ │ │ │ - sbcseq sp, ip, r8, lsr #13 │ │ │ │ - sbcseq sp, ip, r0, asr #13 │ │ │ │ - ldrsbeq sp, [ip], #104 @ 0x68 │ │ │ │ - ldrsheq sp, [ip], #96 @ 0x60 │ │ │ │ - sbcseq sp, ip, r8, lsl #14 │ │ │ │ - sbcseq sp, ip, r0, lsr #14 │ │ │ │ - sbcseq sp, ip, r8, lsr r7 │ │ │ │ - sbcseq sp, ip, r0, asr r7 │ │ │ │ - sbcseq sp, ip, r8, ror #14 │ │ │ │ - sbcseq sp, ip, r0, lsl #15 │ │ │ │ - smullseq sp, ip, r8, r7 │ │ │ │ - ldrheq sp, [ip], #112 @ 0x70 │ │ │ │ - sbcseq sp, ip, r8, asr #15 │ │ │ │ - sbcseq sp, ip, r0, ror #15 │ │ │ │ - ldrsheq sp, [ip], #120 @ 0x78 │ │ │ │ - sbcseq sp, ip, r0, lsl r8 │ │ │ │ - sbcseq sp, ip, r8, lsr #16 │ │ │ │ - sbcseq sp, ip, r0, asr #16 │ │ │ │ - sbcseq sp, ip, r8, asr r8 │ │ │ │ - sbcseq sp, ip, r0, ror r8 │ │ │ │ - sbcseq sp, ip, r8, lsl #17 │ │ │ │ - sbcseq sp, ip, r0, lsr #17 │ │ │ │ - ldrheq sp, [ip], #136 @ 0x88 │ │ │ │ - ldrsbeq sp, [ip], #128 @ 0x80 │ │ │ │ - sbcseq sp, ip, r8, ror #17 │ │ │ │ - sbcseq sp, ip, r0, lsl #18 │ │ │ │ - sbcseq sp, ip, r8, lsl r9 │ │ │ │ - sbcseq sp, ip, r0, lsr r9 │ │ │ │ - sbcseq sp, ip, r8, asr #18 │ │ │ │ - sbcseq sp, ip, r0, ror #18 │ │ │ │ - sbcseq sp, ip, r8, ror r9 │ │ │ │ - smullseq sp, ip, r0, r9 │ │ │ │ - sbcseq sp, ip, r8, lsr #19 │ │ │ │ - sbcseq sp, ip, r0, asr #19 │ │ │ │ - ldrsbeq sp, [ip], #152 @ 0x98 │ │ │ │ - ldrsheq sp, [ip], #144 @ 0x90 │ │ │ │ - sbcseq sp, ip, r8, lsl #20 │ │ │ │ - sbcseq sp, ip, r0, lsr #20 │ │ │ │ - sbcseq sp, ip, r8, lsr sl │ │ │ │ - sbcseq sp, ip, r0, asr sl │ │ │ │ - sbcseq sp, ip, r8, ror #20 │ │ │ │ - sbcseq sp, ip, r0, lsl #21 │ │ │ │ - smullseq sp, ip, r8, sl │ │ │ │ - ldrheq sp, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq sp, ip, r8, asr #21 │ │ │ │ - sbcseq sp, ip, r0, ror #21 │ │ │ │ - ldrsheq sp, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq sp, ip, r0, lsl fp │ │ │ │ - sbcseq sp, ip, r8, lsr #22 │ │ │ │ - sbcseq sp, ip, r0, asr #22 │ │ │ │ - sbcseq sp, ip, r8, asr fp │ │ │ │ - sbcseq sp, ip, r4, lsl r5 │ │ │ │ - sbcseq sp, ip, ip, lsr #10 │ │ │ │ - sbcseq sp, ip, r4, asr #10 │ │ │ │ - sbcseq sp, ip, ip, asr r5 │ │ │ │ - sbcseq sp, ip, r4, ror r5 │ │ │ │ - sbcseq sp, ip, ip, lsl #11 │ │ │ │ - sbcseq sp, ip, r4, lsr #11 │ │ │ │ - ldrheq sp, [ip], #92 @ 0x5c │ │ │ │ - ldrsbeq sp, [ip], #84 @ 0x54 │ │ │ │ - sbcseq sp, ip, ip, ror #11 │ │ │ │ - sbcseq sp, ip, r4, lsl #12 │ │ │ │ - sbcseq sp, ip, ip, lsl r6 │ │ │ │ - sbcseq sp, ip, r4, lsr r6 │ │ │ │ - sbcseq sp, ip, ip, asr #12 │ │ │ │ - sbcseq sp, ip, r4, ror #12 │ │ │ │ - sbcseq sp, ip, ip, ror r6 │ │ │ │ - smullseq sp, ip, r4, r6 │ │ │ │ - sbcseq sp, ip, ip, lsr #13 │ │ │ │ - sbcseq sp, ip, r4, asr #13 │ │ │ │ - ldrsbeq sp, [ip], #108 @ 0x6c │ │ │ │ - ldrsheq sp, [ip], #100 @ 0x64 │ │ │ │ - sbcseq sp, ip, ip, lsl #14 │ │ │ │ - sbcseq sp, ip, r4, lsr #14 │ │ │ │ - sbcseq sp, ip, ip, lsr r7 │ │ │ │ - sbcseq sp, ip, r4, asr r7 │ │ │ │ - sbcseq sp, ip, ip, ror #14 │ │ │ │ - sbcseq sp, ip, r4, lsl #15 │ │ │ │ - smullseq sp, ip, ip, r7 │ │ │ │ - ldrheq sp, [ip], #116 @ 0x74 │ │ │ │ - sbcseq sp, ip, ip, asr #15 │ │ │ │ - sbcseq sp, ip, r4, ror #15 │ │ │ │ - ldrsheq sp, [ip], #124 @ 0x7c │ │ │ │ - sbcseq sp, ip, r4, lsl r8 │ │ │ │ - sbcseq sp, ip, ip, lsr #16 │ │ │ │ - sbcseq sp, ip, r4, asr #16 │ │ │ │ - sbcseq sp, ip, ip, asr r8 │ │ │ │ - sbcseq sp, ip, r4, ror r8 │ │ │ │ - sbcseq sp, ip, ip, lsl #17 │ │ │ │ - sbcseq sp, ip, r4, lsr #17 │ │ │ │ - ldrheq sp, [ip], #140 @ 0x8c │ │ │ │ - ldrsbeq sp, [ip], #132 @ 0x84 │ │ │ │ - sbcseq sp, ip, ip, ror #17 │ │ │ │ - sbcseq sp, ip, r4, lsl #18 │ │ │ │ - sbcseq sp, ip, ip, lsl r9 │ │ │ │ - sbcseq sp, ip, r4, lsr r9 │ │ │ │ - sbcseq sp, ip, ip, asr #18 │ │ │ │ - sbcseq sp, ip, r4, ror #18 │ │ │ │ - sbcseq sp, ip, ip, ror r9 │ │ │ │ - smullseq sp, ip, r4, r9 │ │ │ │ - sbcseq sp, ip, ip, lsr #19 │ │ │ │ - sbcseq sp, ip, r4, asr #19 │ │ │ │ - ldrsbeq sp, [ip], #156 @ 0x9c │ │ │ │ - ldrsheq sp, [ip], #148 @ 0x94 │ │ │ │ - sbcseq sp, ip, ip, lsl #20 │ │ │ │ - sbcseq sp, ip, r4, lsr #20 │ │ │ │ - sbcseq sp, ip, ip, lsr sl │ │ │ │ - sbcseq sp, ip, r4, asr sl │ │ │ │ - sbcseq sp, ip, ip, ror #20 │ │ │ │ - sbcseq sp, ip, r4, lsl #21 │ │ │ │ - smullseq sp, ip, ip, sl │ │ │ │ - ldrheq sp, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq sp, ip, ip, asr #21 │ │ │ │ - sbcseq sp, ip, r4, ror #21 │ │ │ │ - ldrsheq sp, [ip], #172 @ 0xac │ │ │ │ - sbcseq sp, ip, r4, lsl fp │ │ │ │ - sbcseq sp, ip, ip, lsr #22 │ │ │ │ - sbcseq sp, ip, r4, asr #22 │ │ │ │ - sbcseq sp, ip, ip, asr fp │ │ │ │ - sbcseq sp, ip, r4, ror fp │ │ │ │ - sbcseq sp, ip, ip, lsl #23 │ │ │ │ - sbcseq sp, ip, r4, lsr #23 │ │ │ │ - ldrheq sp, [ip], #188 @ 0xbc │ │ │ │ - ldrsbeq sp, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq sp, ip, ip, ror #23 │ │ │ │ - sbcseq sp, ip, r4, lsl #24 │ │ │ │ - sbcseq sp, ip, ip, lsl ip │ │ │ │ - sbcseq sp, ip, r4, lsr ip │ │ │ │ - sbcseq sp, ip, ip, asr #24 │ │ │ │ - sbcseq sp, ip, r4, ror #24 │ │ │ │ - sbcseq sp, ip, ip, ror ip │ │ │ │ - smullseq sp, ip, r4, ip │ │ │ │ - sbcseq sp, ip, ip, lsr #25 │ │ │ │ - sbcseq sp, ip, r4, asr #25 │ │ │ │ - ldrsbeq sp, [ip], #204 @ 0xcc │ │ │ │ - ldrsheq sp, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq sp, ip, ip, lsl #26 │ │ │ │ - sbcseq sp, ip, r4, lsr #26 │ │ │ │ - sbcseq sp, ip, ip, lsr sp │ │ │ │ - sbcseq sp, ip, r4, asr sp │ │ │ │ - sbcseq sp, ip, ip, ror #26 │ │ │ │ - sbcseq sp, ip, r4, lsl #27 │ │ │ │ + teqeq pc, r6, asr #3 │ │ │ │ + sbcseq ip, r9, r8, lsl #28 │ │ │ │ + @ instruction: 0x01402d9c │ │ │ │ + sbcseq ip, r9, r4, asr #27 │ │ │ │ + sbcseq r2, sp, r8, lsr #18 │ │ │ │ + sbcseq ip, ip, ip, asr #14 │ │ │ │ + sbcseq ip, ip, r0, ror r7 │ │ │ │ + smullseq ip, ip, r4, r7 @ │ │ │ │ + ldrheq ip, [ip], #120 @ 0x78 │ │ │ │ + ldrsbeq ip, [ip], #124 @ 0x7c │ │ │ │ + sbcseq ip, ip, r0, lsl #16 │ │ │ │ + sbcseq ip, ip, r4, lsr #16 │ │ │ │ + sbcseq ip, ip, r8, asr #16 │ │ │ │ + sbcseq ip, ip, ip, ror #16 │ │ │ │ + smullseq ip, ip, r0, r8 @ │ │ │ │ + ldrheq ip, [ip], #132 @ 0x84 │ │ │ │ + ldrsbeq ip, [ip], #136 @ 0x88 │ │ │ │ + ldrsheq ip, [ip], #140 @ 0x8c │ │ │ │ + sbcseq ip, ip, r0, lsr #18 │ │ │ │ + sbcseq ip, ip, r4, asr #18 │ │ │ │ + sbcseq ip, ip, ip, ror #18 │ │ │ │ + smullseq ip, ip, r4, r9 @ │ │ │ │ + ldrheq ip, [ip], #156 @ 0x9c │ │ │ │ + sbcseq ip, ip, r4, ror #19 │ │ │ │ + sbcseq ip, ip, ip, lsl #20 │ │ │ │ + sbcseq ip, ip, r4, lsr sl │ │ │ │ + sbcseq ip, ip, ip, asr sl │ │ │ │ + sbcseq ip, ip, r4, lsl #21 │ │ │ │ + sbcseq ip, ip, ip, lsr #21 │ │ │ │ + ldrsbeq ip, [ip], #164 @ 0xa4 │ │ │ │ + ldrsheq ip, [ip], #172 @ 0xac │ │ │ │ + sbcseq ip, ip, r4, lsr #22 │ │ │ │ + sbcseq ip, ip, ip, asr #22 │ │ │ │ + sbcseq ip, ip, r4, ror fp │ │ │ │ + smullseq ip, ip, ip, fp @ │ │ │ │ + sbcseq ip, ip, r4, asr #23 │ │ │ │ + sbcseq ip, ip, ip, ror #23 │ │ │ │ + sbcseq ip, ip, r4, lsl #24 │ │ │ │ + sbcseq ip, ip, ip, lsl ip │ │ │ │ + sbcseq ip, ip, r4, lsr ip │ │ │ │ + sbcseq ip, ip, ip, asr #24 │ │ │ │ + sbcseq ip, ip, r4, ror #24 │ │ │ │ + sbcseq ip, ip, ip, ror ip │ │ │ │ + smullseq ip, ip, r4, ip @ │ │ │ │ + sbcseq ip, ip, ip, lsr #25 │ │ │ │ + sbcseq ip, ip, r4, asr #25 │ │ │ │ + ldrsbeq ip, [ip], #204 @ 0xcc │ │ │ │ + ldrsheq ip, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq ip, ip, ip, lsl #26 │ │ │ │ + sbcseq ip, ip, r4, lsr #26 │ │ │ │ + sbcseq ip, ip, ip, lsr sp │ │ │ │ + sbcseq ip, ip, r4, asr sp │ │ │ │ + sbcseq ip, ip, ip, ror #26 │ │ │ │ + sbcseq ip, ip, r4, lsl #27 │ │ │ │ + smullseq ip, ip, ip, sp @ │ │ │ │ + ldrheq ip, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq ip, ip, ip, asr #27 │ │ │ │ + sbcseq ip, ip, r4, ror #27 │ │ │ │ + ldrsheq ip, [ip], #220 @ 0xdc │ │ │ │ + sbcseq ip, ip, r4, lsl lr │ │ │ │ + sbcseq ip, ip, ip, lsr #28 │ │ │ │ + sbcseq ip, ip, r4, asr #28 │ │ │ │ + sbcseq ip, ip, ip, asr lr │ │ │ │ + sbcseq ip, ip, r4, ror lr │ │ │ │ + sbcseq ip, ip, ip, lsl #29 │ │ │ │ + sbcseq ip, ip, r4, lsr #29 │ │ │ │ + ldrheq ip, [ip], #236 @ 0xec │ │ │ │ + ldrsbeq ip, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq ip, ip, ip, ror #29 │ │ │ │ + sbcseq ip, ip, r4, lsl #30 │ │ │ │ + sbcseq ip, ip, ip, lsl pc │ │ │ │ + sbcseq ip, ip, r4, lsr pc │ │ │ │ + sbcseq ip, ip, ip, asr #30 │ │ │ │ + sbcseq ip, ip, r4, ror #30 │ │ │ │ + sbcseq ip, ip, ip, ror pc │ │ │ │ + smullseq ip, ip, r4, pc @ │ │ │ │ + sbcseq ip, ip, ip, lsr #31 │ │ │ │ + sbcseq ip, ip, r4, asr #31 │ │ │ │ + ldrsbeq ip, [ip], #252 @ 0xfc │ │ │ │ + ldrsheq ip, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq sp, ip, ip │ │ │ │ + sbcseq sp, ip, r4, lsr #32 │ │ │ │ + sbcseq sp, ip, ip, lsr r0 │ │ │ │ + sbcseq sp, ip, r4, asr r0 │ │ │ │ + sbcseq sp, ip, ip, rrx │ │ │ │ + sbcseq sp, ip, r4, lsl #1 │ │ │ │ + smullseq sp, ip, ip, r0 │ │ │ │ + ldrheq sp, [ip], #4 │ │ │ │ + sbcseq sp, ip, ip, asr #1 │ │ │ │ + sbcseq sp, ip, r4, ror #1 │ │ │ │ + ldrsheq sp, [ip], #12 │ │ │ │ + sbcseq sp, ip, r4, lsl r1 │ │ │ │ + sbcseq sp, ip, ip, lsr #2 │ │ │ │ + sbcseq sp, ip, r4, asr #2 │ │ │ │ + sbcseq sp, ip, ip, asr r1 │ │ │ │ + sbcseq sp, ip, r4, ror r1 │ │ │ │ + sbcseq sp, ip, ip, lsl #3 │ │ │ │ + sbcseq sp, ip, r4, lsr #3 │ │ │ │ + ldrheq sp, [ip], #28 │ │ │ │ + ldrsbeq sp, [ip], #20 │ │ │ │ + sbcseq sp, ip, ip, ror #3 │ │ │ │ + sbcseq sp, ip, r4, lsl #4 │ │ │ │ + sbcseq sp, ip, ip, lsl r2 │ │ │ │ + sbcseq sp, ip, r4, lsr r2 │ │ │ │ + sbcseq sp, ip, ip, asr #4 │ │ │ │ + sbcseq sp, ip, r4, ror #4 │ │ │ │ + sbcseq sp, ip, ip, ror r2 │ │ │ │ + smullseq sp, ip, r4, r2 │ │ │ │ + sbcseq sp, ip, ip, lsr #5 │ │ │ │ + sbcseq sp, ip, r4, asr #5 │ │ │ │ + ldrsbeq sp, [ip], #44 @ 0x2c │ │ │ │ + ldrsheq sp, [ip], #36 @ 0x24 │ │ │ │ + sbcseq sp, ip, ip, lsl #6 │ │ │ │ + sbcseq sp, ip, r4, lsr #6 │ │ │ │ + sbcseq sp, ip, ip, lsr r3 │ │ │ │ + sbcseq sp, ip, r4, asr r3 │ │ │ │ + sbcseq sp, ip, ip, ror #6 │ │ │ │ + sbcseq sp, ip, r4, lsl #7 │ │ │ │ + smullseq sp, ip, ip, r3 │ │ │ │ + ldrheq sp, [ip], #52 @ 0x34 │ │ │ │ + sbcseq sp, ip, ip, asr #7 │ │ │ │ + sbcseq sp, ip, r4, ror #7 │ │ │ │ + ldrsheq sp, [ip], #60 @ 0x3c │ │ │ │ + sbcseq sp, ip, r4, lsl r4 │ │ │ │ + sbcseq sp, ip, ip, lsr #8 │ │ │ │ + sbcseq sp, ip, r4, asr #8 │ │ │ │ + sbcseq sp, ip, ip, asr r4 │ │ │ │ + sbcseq sp, ip, r4, ror r4 │ │ │ │ + sbcseq sp, ip, ip, lsl #9 │ │ │ │ + sbcseq sp, ip, r4, lsr #9 │ │ │ │ + ldrheq sp, [ip], #76 @ 0x4c │ │ │ │ + ldrsbeq sp, [ip], #68 @ 0x44 │ │ │ │ + sbcseq sp, ip, ip, ror #9 │ │ │ │ + sbcseq sp, ip, r4, lsl #10 │ │ │ │ + sbcseq sp, ip, ip, lsl r5 │ │ │ │ + sbcseq sp, ip, r4, lsr r5 │ │ │ │ + sbcseq sp, ip, ip, asr #10 │ │ │ │ + sbcseq sp, ip, r4, ror #10 │ │ │ │ + sbcseq sp, ip, ip, ror r5 │ │ │ │ + smullseq sp, ip, r4, r5 │ │ │ │ + sbcseq sp, ip, ip, lsr #11 │ │ │ │ + sbcseq sp, ip, r4, asr #11 │ │ │ │ + ldrsbeq sp, [ip], #92 @ 0x5c │ │ │ │ + ldrsheq sp, [ip], #84 @ 0x54 │ │ │ │ + sbcseq sp, ip, ip, lsl #12 │ │ │ │ + sbcseq sp, ip, r4, lsr #12 │ │ │ │ + sbcseq sp, ip, ip, lsr r6 │ │ │ │ + sbcseq sp, ip, r4, asr r6 │ │ │ │ + sbcseq sp, ip, ip, ror #12 │ │ │ │ + sbcseq sp, ip, r4, lsl #13 │ │ │ │ + smullseq sp, ip, ip, r6 │ │ │ │ + ldrheq sp, [ip], #100 @ 0x64 │ │ │ │ + sbcseq sp, ip, ip, asr #13 │ │ │ │ + sbcseq sp, ip, r4, ror #13 │ │ │ │ + ldrsheq sp, [ip], #108 @ 0x6c │ │ │ │ + sbcseq sp, ip, r4, lsl r7 │ │ │ │ + sbcseq sp, ip, ip, lsr #14 │ │ │ │ + sbcseq sp, ip, r4, asr #14 │ │ │ │ + sbcseq sp, ip, ip, asr r7 │ │ │ │ + sbcseq sp, ip, r4, ror r7 │ │ │ │ + sbcseq sp, ip, ip, lsl #15 │ │ │ │ + sbcseq sp, ip, r4, lsr #15 │ │ │ │ + ldrheq sp, [ip], #124 @ 0x7c │ │ │ │ + ldrsbeq sp, [ip], #116 @ 0x74 │ │ │ │ + sbcseq sp, ip, ip, ror #15 │ │ │ │ + sbcseq sp, ip, r4, lsl #16 │ │ │ │ + sbcseq sp, ip, ip, lsl r8 │ │ │ │ + sbcseq sp, ip, r4, lsr r8 │ │ │ │ + sbcseq sp, ip, ip, asr #16 │ │ │ │ + sbcseq sp, ip, r4, ror #16 │ │ │ │ + sbcseq sp, ip, ip, ror r8 │ │ │ │ + smullseq sp, ip, r4, r8 │ │ │ │ + sbcseq sp, ip, ip, lsr #17 │ │ │ │ + sbcseq sp, ip, r4, asr #17 │ │ │ │ + ldrsbeq sp, [ip], #140 @ 0x8c │ │ │ │ + ldrsheq sp, [ip], #132 @ 0x84 │ │ │ │ + sbcseq sp, ip, ip, lsl #18 │ │ │ │ + sbcseq sp, ip, r4, lsr #18 │ │ │ │ + sbcseq sp, ip, ip, lsr r9 │ │ │ │ + sbcseq sp, ip, r4, asr r9 │ │ │ │ + sbcseq sp, ip, ip, ror #18 │ │ │ │ + sbcseq sp, ip, r4, lsl #19 │ │ │ │ + smullseq sp, ip, ip, r9 │ │ │ │ + ldrheq sp, [ip], #148 @ 0x94 │ │ │ │ + sbcseq sp, ip, ip, asr #19 │ │ │ │ + sbcseq sp, ip, r4, ror #19 │ │ │ │ + ldrsheq sp, [ip], #156 @ 0x9c │ │ │ │ + sbcseq sp, ip, r4, lsl sl │ │ │ │ + sbcseq sp, ip, ip, lsr #20 │ │ │ │ + sbcseq sp, ip, r4, asr #20 │ │ │ │ + sbcseq sp, ip, ip, asr sl │ │ │ │ + sbcseq sp, ip, r4, ror sl │ │ │ │ + sbcseq sp, ip, ip, lsl #21 │ │ │ │ + sbcseq sp, ip, r4, lsr #21 │ │ │ │ + ldrheq sp, [ip], #172 @ 0xac │ │ │ │ + ldrsbeq sp, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq sp, ip, ip, ror #21 │ │ │ │ + sbcseq sp, ip, r4, lsl #22 │ │ │ │ + sbcseq sp, ip, ip, lsl fp │ │ │ │ + sbcseq sp, ip, r4, lsr fp │ │ │ │ + sbcseq sp, ip, ip, asr #22 │ │ │ │ + sbcseq sp, ip, r8, lsl #10 │ │ │ │ + sbcseq sp, ip, r0, lsr #10 │ │ │ │ + sbcseq sp, ip, r8, lsr r5 │ │ │ │ + sbcseq sp, ip, r0, asr r5 │ │ │ │ + sbcseq sp, ip, r8, ror #10 │ │ │ │ + sbcseq sp, ip, r0, lsl #11 │ │ │ │ + smullseq sp, ip, r8, r5 │ │ │ │ + ldrheq sp, [ip], #80 @ 0x50 │ │ │ │ + sbcseq sp, ip, r8, asr #11 │ │ │ │ + sbcseq sp, ip, r0, ror #11 │ │ │ │ + ldrsheq sp, [ip], #88 @ 0x58 │ │ │ │ + sbcseq sp, ip, r0, lsl r6 │ │ │ │ + sbcseq sp, ip, r8, lsr #12 │ │ │ │ + sbcseq sp, ip, r0, asr #12 │ │ │ │ + sbcseq sp, ip, r8, asr r6 │ │ │ │ + sbcseq sp, ip, r0, ror r6 │ │ │ │ + sbcseq sp, ip, r8, lsl #13 │ │ │ │ + sbcseq sp, ip, r0, lsr #13 │ │ │ │ + ldrheq sp, [ip], #104 @ 0x68 │ │ │ │ + ldrsbeq sp, [ip], #96 @ 0x60 │ │ │ │ + sbcseq sp, ip, r8, ror #13 │ │ │ │ + sbcseq sp, ip, r0, lsl #14 │ │ │ │ + sbcseq sp, ip, r8, lsl r7 │ │ │ │ + sbcseq sp, ip, r0, lsr r7 │ │ │ │ + sbcseq sp, ip, r8, asr #14 │ │ │ │ + sbcseq sp, ip, r0, ror #14 │ │ │ │ + sbcseq sp, ip, r8, ror r7 │ │ │ │ + smullseq sp, ip, r0, r7 │ │ │ │ + sbcseq sp, ip, r8, lsr #15 │ │ │ │ + sbcseq sp, ip, r0, asr #15 │ │ │ │ + ldrsbeq sp, [ip], #120 @ 0x78 │ │ │ │ + ldrsheq sp, [ip], #112 @ 0x70 │ │ │ │ + sbcseq sp, ip, r8, lsl #16 │ │ │ │ + sbcseq sp, ip, r0, lsr #16 │ │ │ │ + sbcseq sp, ip, r8, lsr r8 │ │ │ │ + sbcseq sp, ip, r0, asr r8 │ │ │ │ + sbcseq sp, ip, r8, ror #16 │ │ │ │ + sbcseq sp, ip, r0, lsl #17 │ │ │ │ + smullseq sp, ip, r8, r8 │ │ │ │ + ldrheq sp, [ip], #128 @ 0x80 │ │ │ │ + sbcseq sp, ip, r8, asr #17 │ │ │ │ + sbcseq sp, ip, r0, ror #17 │ │ │ │ + ldrsheq sp, [ip], #136 @ 0x88 │ │ │ │ + sbcseq sp, ip, r0, lsl r9 │ │ │ │ + sbcseq sp, ip, r8, lsr #18 │ │ │ │ + sbcseq sp, ip, r0, asr #18 │ │ │ │ + sbcseq sp, ip, r8, asr r9 │ │ │ │ + sbcseq sp, ip, r0, ror r9 │ │ │ │ + sbcseq sp, ip, r8, lsl #19 │ │ │ │ + sbcseq sp, ip, r0, lsr #19 │ │ │ │ + ldrheq sp, [ip], #152 @ 0x98 │ │ │ │ + ldrsbeq sp, [ip], #144 @ 0x90 │ │ │ │ + sbcseq sp, ip, r8, ror #19 │ │ │ │ + sbcseq sp, ip, r0, lsl #20 │ │ │ │ + sbcseq sp, ip, r8, lsl sl │ │ │ │ + sbcseq sp, ip, r0, lsr sl │ │ │ │ + sbcseq sp, ip, r8, asr #20 │ │ │ │ + sbcseq sp, ip, r0, ror #20 │ │ │ │ + sbcseq sp, ip, r8, ror sl │ │ │ │ + smullseq sp, ip, r0, sl │ │ │ │ + sbcseq sp, ip, r8, lsr #21 │ │ │ │ + sbcseq sp, ip, r0, asr #21 │ │ │ │ + ldrsbeq sp, [ip], #168 @ 0xa8 │ │ │ │ + ldrsheq sp, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq sp, ip, r8, lsl #22 │ │ │ │ + sbcseq sp, ip, r0, lsr #22 │ │ │ │ + sbcseq sp, ip, r8, lsr fp │ │ │ │ + sbcseq sp, ip, r0, asr fp │ │ │ │ + sbcseq sp, ip, r8, ror #22 │ │ │ │ + sbcseq sp, ip, r0, lsl #23 │ │ │ │ + smullseq sp, ip, r8, fp │ │ │ │ + ldrheq sp, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq sp, ip, r8, asr #23 │ │ │ │ + sbcseq sp, ip, r0, ror #23 │ │ │ │ + ldrsheq sp, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq sp, ip, r0, lsl ip │ │ │ │ + sbcseq sp, ip, r8, lsr #24 │ │ │ │ + sbcseq sp, ip, r0, asr #24 │ │ │ │ + sbcseq sp, ip, r8, asr ip │ │ │ │ + sbcseq sp, ip, r0, ror ip │ │ │ │ + sbcseq sp, ip, r8, lsl #25 │ │ │ │ + sbcseq sp, ip, r0, lsr #25 │ │ │ │ + ldrheq sp, [ip], #200 @ 0xc8 │ │ │ │ + ldrsbeq sp, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq sp, ip, r8, ror #25 │ │ │ │ + sbcseq sp, ip, r0, lsl #26 │ │ │ │ + sbcseq sp, ip, r8, lsl sp │ │ │ │ + sbcseq sp, ip, r0, lsr sp │ │ │ │ + sbcseq sp, ip, r8, asr #26 │ │ │ │ + sbcseq sp, ip, r0, ror #26 │ │ │ │ + sbcseq sp, ip, r8, ror sp │ │ │ │ + smullseq sp, ip, r0, sp │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ + smullseq sp, ip, r4, sp │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ + smullseq sp, ip, r8, sp │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ smullseq sp, ip, ip, sp │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ sbcseq sp, ip, r0, lsr #27 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ sbcseq sp, ip, r4, lsr #27 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ sbcseq sp, ip, r8, lsr #27 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ sbcseq sp, ip, ip, lsr #27 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ ldrheq sp, [ip], #208 @ 0xd0 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ ldrheq sp, [ip], #212 @ 0xd4 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ ldrheq sp, [ip], #216 @ 0xd8 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r4, lsl #19 │ │ │ │ ldrheq sp, [ip], #220 @ 0xdc │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, r8, lsl #19 │ │ │ │ sbcseq sp, ip, r0, asr #27 │ │ │ │ - smullseq pc, ip, r0, r9 @ │ │ │ │ + sbcseq pc, ip, ip, lsl #19 │ │ │ │ sbcseq sp, ip, r4, asr #27 │ │ │ │ smullseq pc, ip, r0, r9 @ │ │ │ │ sbcseq sp, ip, r8, asr #27 │ │ │ │ smullseq pc, ip, r4, r9 @ │ │ │ │ sbcseq sp, ip, ip, asr #27 │ │ │ │ smullseq pc, ip, r8, r9 @ │ │ │ │ ldrsbeq sp, [ip], #208 @ 0xd0 │ │ │ │ @@ -1096412,1247 +1096429,1247 @@ │ │ │ │ sbcseq pc, ip, r0, lsr sl @ │ │ │ │ sbcseq sp, ip, r8, ror #28 │ │ │ │ sbcseq pc, ip, r4, lsr sl @ │ │ │ │ sbcseq sp, ip, ip, ror #28 │ │ │ │ sbcseq pc, ip, r8, lsr sl @ │ │ │ │ sbcseq sp, ip, r0, ror lr │ │ │ │ sbcseq pc, ip, ip, lsr sl @ │ │ │ │ - sbcseq sp, ip, r4, ror lr │ │ │ │ - sbcseq pc, ip, r0, asr #20 │ │ │ │ - sbcseq sp, ip, r8, ror lr │ │ │ │ - sbcseq pc, ip, r4, asr #20 │ │ │ │ - sbcseq sp, ip, ip, ror lr │ │ │ │ - sbcseq pc, ip, r8, asr #20 │ │ │ │ - ldr r0, [pc, #-828] @ 48338c │ │ │ │ + ldr r0, [pc, #-828] @ 4833b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 483390 │ │ │ │ + ldr r0, [pc, #-836] @ 4833bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 483394 │ │ │ │ + ldr r0, [pc, #-844] @ 4833c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 483398 │ │ │ │ + ldr r0, [pc, #-852] @ 4833c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 48339c │ │ │ │ + ldr r0, [pc, #-860] @ 4833c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4833a0 │ │ │ │ + ldr r0, [pc, #-868] @ 4833cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4833a4 │ │ │ │ + ldr r0, [pc, #-876] @ 4833d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4833a8 │ │ │ │ + ldr r0, [pc, #-884] @ 4833d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4833ac │ │ │ │ + ldr r0, [pc, #-892] @ 4833d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4833b0 │ │ │ │ + ldr r0, [pc, #-900] @ 4833dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4833b4 │ │ │ │ + ldr r0, [pc, #-908] @ 4833e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4833b8 │ │ │ │ + ldr r0, [pc, #-916] @ 4833e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4833bc │ │ │ │ + ldr r0, [pc, #-924] @ 4833e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4833c0 │ │ │ │ + ldr r0, [pc, #-932] @ 4833ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4833c4 │ │ │ │ + ldr r0, [pc, #-940] @ 4833f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4833c8 │ │ │ │ + ldr r0, [pc, #-948] @ 4833f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4833cc │ │ │ │ + ldr r0, [pc, #-956] @ 4833f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4833d0 │ │ │ │ + ldr r0, [pc, #-964] @ 4833fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 4833d4 │ │ │ │ + ldr r0, [pc, #-972] @ 483400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 4833d8 │ │ │ │ + ldr r0, [pc, #-980] @ 483404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 4833dc │ │ │ │ + ldr r0, [pc, #-988] @ 483408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 4833e0 │ │ │ │ + ldr r0, [pc, #-996] @ 48340c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 4833e4 │ │ │ │ + ldr r0, [pc, #-1004] @ 483410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 4833e8 │ │ │ │ + ldr r0, [pc, #-1012] @ 483414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 4833ec │ │ │ │ + ldr r0, [pc, #-1020] @ 483418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 4833f0 │ │ │ │ + ldr r0, [pc, #-1028] @ 48341c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 4833f4 │ │ │ │ + ldr r0, [pc, #-1036] @ 483420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 4833f8 │ │ │ │ + ldr r0, [pc, #-1044] @ 483424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 4833fc │ │ │ │ + ldr r0, [pc, #-1052] @ 483428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 483400 │ │ │ │ + ldr r0, [pc, #-1060] @ 48342c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 483404 │ │ │ │ + ldr r0, [pc, #-1068] @ 483430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 483408 │ │ │ │ + ldr r0, [pc, #-1076] @ 483434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 48340c │ │ │ │ + ldr r0, [pc, #-1084] @ 483438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 483410 │ │ │ │ + ldr r0, [pc, #-1092] @ 48343c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 483414 │ │ │ │ + ldr r0, [pc, #-1100] @ 483440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 483418 │ │ │ │ + ldr r0, [pc, #-1108] @ 483444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 48341c │ │ │ │ + ldr r0, [pc, #-1116] @ 483448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 483420 │ │ │ │ + ldr r0, [pc, #-1124] @ 48344c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 483424 │ │ │ │ + ldr r0, [pc, #-1132] @ 483450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 483428 │ │ │ │ + ldr r0, [pc, #-1140] @ 483454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 48342c │ │ │ │ + ldr r0, [pc, #-1148] @ 483458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 483430 │ │ │ │ + ldr r0, [pc, #-1156] @ 48345c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 483434 │ │ │ │ + ldr r0, [pc, #-1164] @ 483460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 483438 │ │ │ │ + ldr r0, [pc, #-1172] @ 483464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 48343c │ │ │ │ + ldr r0, [pc, #-1180] @ 483468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 483440 │ │ │ │ + ldr r0, [pc, #-1188] @ 48346c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 483444 │ │ │ │ + ldr r0, [pc, #-1196] @ 483470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 483448 │ │ │ │ + ldr r0, [pc, #-1204] @ 483474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 48344c │ │ │ │ + ldr r0, [pc, #-1212] @ 483478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 483450 │ │ │ │ + ldr r0, [pc, #-1220] @ 48347c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 483454 │ │ │ │ + ldr r0, [pc, #-1228] @ 483480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 483458 │ │ │ │ + ldr r0, [pc, #-1236] @ 483484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 48345c │ │ │ │ + ldr r0, [pc, #-1244] @ 483488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 483460 │ │ │ │ + ldr r0, [pc, #-1252] @ 48348c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 483464 │ │ │ │ + ldr r0, [pc, #-1260] @ 483490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 483468 │ │ │ │ + ldr r0, [pc, #-1268] @ 483494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 48346c │ │ │ │ + ldr r0, [pc, #-1276] @ 483498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 483470 │ │ │ │ + ldr r0, [pc, #-1284] @ 48349c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 483474 │ │ │ │ + ldr r0, [pc, #-1292] @ 4834a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 483478 │ │ │ │ + ldr r0, [pc, #-1300] @ 4834a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 48347c │ │ │ │ + ldr r0, [pc, #-1308] @ 4834a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 483480 │ │ │ │ + ldr r0, [pc, #-1316] @ 4834ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 483484 │ │ │ │ + ldr r0, [pc, #-1324] @ 4834b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 483488 │ │ │ │ + ldr r0, [pc, #-1332] @ 4834b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 48348c │ │ │ │ + ldr r0, [pc, #-1340] @ 4834b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 483490 │ │ │ │ + ldr r0, [pc, #-1348] @ 4834bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 483494 │ │ │ │ + ldr r0, [pc, #-1356] @ 4834c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 483498 │ │ │ │ + ldr r0, [pc, #-1364] @ 4834c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 48349c │ │ │ │ + ldr r0, [pc, #-1372] @ 4834c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4834a0 │ │ │ │ + ldr r0, [pc, #-1380] @ 4834cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4834a4 │ │ │ │ + ldr r0, [pc, #-1388] @ 4834d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4834a8 │ │ │ │ + ldr r0, [pc, #-1396] @ 4834d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4834ac │ │ │ │ + ldr r0, [pc, #-1404] @ 4834d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4834b0 │ │ │ │ + ldr r0, [pc, #-1412] @ 4834dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4834b4 │ │ │ │ + ldr r0, [pc, #-1420] @ 4834e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4834b8 │ │ │ │ + ldr r0, [pc, #-1428] @ 4834e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4834bc │ │ │ │ + ldr r0, [pc, #-1436] @ 4834e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4834c0 │ │ │ │ + ldr r0, [pc, #-1444] @ 4834ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4834c4 │ │ │ │ + ldr r0, [pc, #-1452] @ 4834f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4834c8 │ │ │ │ + ldr r0, [pc, #-1460] @ 4834f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4834cc │ │ │ │ + ldr r0, [pc, #-1468] @ 4834f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4834d0 │ │ │ │ + ldr r0, [pc, #-1476] @ 4834fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 4834d4 │ │ │ │ + ldr r0, [pc, #-1484] @ 483500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 4834d8 │ │ │ │ + ldr r0, [pc, #-1492] @ 483504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 4834dc │ │ │ │ + ldr r0, [pc, #-1500] @ 483508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 4834e0 │ │ │ │ + ldr r0, [pc, #-1508] @ 48350c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 4834e4 │ │ │ │ + ldr r0, [pc, #-1516] @ 483510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 4834e8 │ │ │ │ + ldr r0, [pc, #-1524] @ 483514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 4834ec │ │ │ │ + ldr r0, [pc, #-1532] @ 483518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 4834f0 │ │ │ │ + ldr r0, [pc, #-1540] @ 48351c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 4834f4 │ │ │ │ + ldr r0, [pc, #-1548] @ 483520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 4834f8 │ │ │ │ + ldr r0, [pc, #-1556] @ 483524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 4834fc │ │ │ │ + ldr r0, [pc, #-1564] @ 483528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 483500 │ │ │ │ + ldr r0, [pc, #-1572] @ 48352c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 483504 │ │ │ │ + ldr r0, [pc, #-1580] @ 483530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 483508 │ │ │ │ + ldr r0, [pc, #-1588] @ 483534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 48350c │ │ │ │ + ldr r0, [pc, #-1596] @ 483538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 483510 │ │ │ │ + ldr r0, [pc, #-1604] @ 48353c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 483514 │ │ │ │ + ldr r0, [pc, #-1612] @ 483540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 483518 │ │ │ │ + ldr r0, [pc, #-1620] @ 483544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 48351c │ │ │ │ + ldr r0, [pc, #-1628] @ 483548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 483520 │ │ │ │ + ldr r0, [pc, #-1636] @ 48354c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 483524 │ │ │ │ + ldr r0, [pc, #-1644] @ 483550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 483528 │ │ │ │ + ldr r0, [pc, #-1652] @ 483554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 48352c │ │ │ │ + ldr r0, [pc, #-1660] @ 483558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 483530 │ │ │ │ + ldr r0, [pc, #-1668] @ 48355c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 483534 │ │ │ │ + ldr r0, [pc, #-1676] @ 483560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 483538 │ │ │ │ + ldr r0, [pc, #-1684] @ 483564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 48353c │ │ │ │ + ldr r0, [pc, #-1692] @ 483568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 483540 │ │ │ │ + ldr r0, [pc, #-1700] @ 48356c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 483544 │ │ │ │ + ldr r0, [pc, #-1708] @ 483570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 483548 │ │ │ │ + ldr r0, [pc, #-1716] @ 483574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 48354c │ │ │ │ + ldr r0, [pc, #-1724] @ 483578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 483550 │ │ │ │ + ldr r0, [pc, #-1732] @ 48357c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 483554 │ │ │ │ + ldr r0, [pc, #-1740] @ 483580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 483558 │ │ │ │ + ldr r0, [pc, #-1748] @ 483584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 48355c │ │ │ │ + ldr r0, [pc, #-1756] @ 483588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 483560 │ │ │ │ + ldr r0, [pc, #-1764] @ 48358c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 483564 │ │ │ │ + ldr r0, [pc, #-1772] @ 483590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 483568 │ │ │ │ + ldr r0, [pc, #-1780] @ 483594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 48356c │ │ │ │ + ldr r0, [pc, #-1788] @ 483598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 483570 │ │ │ │ + ldr r0, [pc, #-1796] @ 48359c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 483574 │ │ │ │ + ldr r0, [pc, #-1804] @ 4835a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 483578 │ │ │ │ + ldr r0, [pc, #-1812] @ 4835a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 48357c │ │ │ │ + ldr r0, [pc, #-1820] @ 4835a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 483580 │ │ │ │ + ldr r0, [pc, #-1828] @ 4835ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 483584 │ │ │ │ + ldr r0, [pc, #-1836] @ 4835b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 483588 │ │ │ │ + ldr r0, [pc, #-1844] @ 4835b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 48358c │ │ │ │ + ldr r0, [pc, #-1852] @ 4835b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 483590 │ │ │ │ + ldr r0, [pc, #-1860] @ 4835bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 483594 │ │ │ │ + ldr r0, [pc, #-1868] @ 4835c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 483598 │ │ │ │ + ldr r0, [pc, #-1876] @ 4835c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 48359c │ │ │ │ + ldr r0, [pc, #-1884] @ 4835c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4835a0 │ │ │ │ + ldr r0, [pc, #-1892] @ 4835cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4835a4 │ │ │ │ + ldr r0, [pc, #-1900] @ 4835d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4835a8 │ │ │ │ + ldr r0, [pc, #-1908] @ 4835d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4835ac │ │ │ │ + ldr r0, [pc, #-1916] @ 4835d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4835b0 │ │ │ │ + ldr r0, [pc, #-1924] @ 4835dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4835b4 │ │ │ │ + ldr r0, [pc, #-1932] @ 4835e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4835b8 │ │ │ │ + ldr r0, [pc, #-1940] @ 4835e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4835bc │ │ │ │ + ldr r0, [pc, #-1948] @ 4835e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4835c0 │ │ │ │ + ldr r0, [pc, #-1956] @ 4835ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4835c4 │ │ │ │ + ldr r0, [pc, #-1964] @ 4835f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4835c8 │ │ │ │ + ldr r0, [pc, #-1972] @ 4835f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4835cc │ │ │ │ + ldr r0, [pc, #-1980] @ 4835f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4835d0 │ │ │ │ + ldr r0, [pc, #-1988] @ 4835fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 4835d4 │ │ │ │ + ldr r0, [pc, #-1996] @ 483600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 4835d8 │ │ │ │ + ldr r0, [pc, #-2004] @ 483604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 4835dc │ │ │ │ + ldr r0, [pc, #-2012] @ 483608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 4835e0 │ │ │ │ + ldr r0, [pc, #-2020] @ 48360c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 4835e4 │ │ │ │ + ldr r0, [pc, #-2028] @ 483610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 4835e8 │ │ │ │ + ldr r0, [pc, #-2036] @ 483614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 4835ec │ │ │ │ + ldr r0, [pc, #-2044] @ 483618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 4835f0 │ │ │ │ + ldr r0, [pc, #-2052] @ 48361c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 4835f4 │ │ │ │ + ldr r0, [pc, #-2060] @ 483620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 4835f8 │ │ │ │ + ldr r0, [pc, #-2068] @ 483624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 4835fc │ │ │ │ + ldr r0, [pc, #-2076] @ 483628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 483600 │ │ │ │ + ldr r0, [pc, #-2084] @ 48362c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 483604 │ │ │ │ + ldr r0, [pc, #-2092] @ 483630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 483608 │ │ │ │ + ldr r0, [pc, #-2100] @ 483634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 48360c │ │ │ │ + ldr r0, [pc, #-2108] @ 483638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 483610 │ │ │ │ + ldr r0, [pc, #-2116] @ 48363c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 483614 │ │ │ │ + ldr r0, [pc, #-2124] @ 483640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 483618 │ │ │ │ + ldr r0, [pc, #-2132] @ 483644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 48361c │ │ │ │ + ldr r0, [pc, #-2140] @ 483648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 483620 │ │ │ │ + ldr r0, [pc, #-2148] @ 48364c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 483624 │ │ │ │ + ldr r0, [pc, #-2156] @ 483650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 483628 │ │ │ │ + ldr r0, [pc, #-2164] @ 483654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 48362c │ │ │ │ + ldr r0, [pc, #-2172] @ 483658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 483630 │ │ │ │ + ldr r0, [pc, #-2180] @ 48365c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 483634 │ │ │ │ + ldr r0, [pc, #-2188] @ 483660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 483638 │ │ │ │ + ldr r0, [pc, #-2196] @ 483664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 48363c │ │ │ │ + ldr r0, [pc, #-2204] @ 483668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 483640 │ │ │ │ + ldr r0, [pc, #-2212] @ 48366c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 483644 │ │ │ │ + ldr r0, [pc, #-2220] @ 483670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 483648 │ │ │ │ + ldr r0, [pc, #-2228] @ 483674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 48364c │ │ │ │ + ldr r0, [pc, #-2236] @ 483678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 483650 │ │ │ │ + ldr r0, [pc, #-2244] @ 48367c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 483654 │ │ │ │ + ldr r0, [pc, #-2252] @ 483680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 483658 │ │ │ │ + ldr r0, [pc, #-2260] @ 483684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 48365c │ │ │ │ + ldr r0, [pc, #-2268] @ 483688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 483660 │ │ │ │ + ldr r0, [pc, #-2276] @ 48368c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 483664 │ │ │ │ + ldr r0, [pc, #-2284] @ 483690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 483668 │ │ │ │ + ldr r0, [pc, #-2292] @ 483694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 48366c │ │ │ │ + ldr r0, [pc, #-2300] @ 483698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 483670 │ │ │ │ + ldr r0, [pc, #-2308] @ 48369c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 483674 │ │ │ │ + ldr r0, [pc, #-2316] @ 4836a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 483678 │ │ │ │ + ldr r0, [pc, #-2324] @ 4836a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 48367c │ │ │ │ + ldr r0, [pc, #-2332] @ 4836a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 483680 │ │ │ │ + ldr r0, [pc, #-2340] @ 4836ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 483684 │ │ │ │ + ldr r0, [pc, #-2348] @ 4836b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 483688 │ │ │ │ + ldr r0, [pc, #-2356] @ 4836b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 48368c │ │ │ │ + ldr r0, [pc, #-2364] @ 4836b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 483690 │ │ │ │ + ldr r0, [pc, #-2372] @ 4836bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 483694 │ │ │ │ + ldr r0, [pc, #-2380] @ 4836c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 483698 │ │ │ │ + ldr r0, [pc, #-2388] @ 4836c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 48369c │ │ │ │ + ldr r0, [pc, #-2396] @ 4836c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4836a0 │ │ │ │ + ldr r0, [pc, #-2404] @ 4836cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4836a4 │ │ │ │ + ldr r0, [pc, #-2412] @ 4836d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4836a8 │ │ │ │ + ldr r0, [pc, #-2420] @ 4836d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4836ac │ │ │ │ + ldr r0, [pc, #-2428] @ 4836d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4836b0 │ │ │ │ + ldr r0, [pc, #-2436] @ 4836dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4836b4 │ │ │ │ + ldr r0, [pc, #-2444] @ 4836e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4836b8 │ │ │ │ + ldr r0, [pc, #-2452] @ 4836e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4836bc │ │ │ │ + ldr r0, [pc, #-2460] @ 4836e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 4849ec │ │ │ │ + ldr r0, [pc, #2440] @ 484a18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 4849f0 │ │ │ │ + ldr r0, [pc, #2432] @ 484a1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 4849f4 │ │ │ │ + ldr r0, [pc, #2424] @ 484a20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 4849f8 │ │ │ │ + ldr r0, [pc, #2416] @ 484a24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 4849fc │ │ │ │ + ldr r0, [pc, #2408] @ 484a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 484a00 │ │ │ │ + ldr r0, [pc, #2400] @ 484a2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 484a04 │ │ │ │ + ldr r0, [pc, #2392] @ 484a30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 484a08 │ │ │ │ + ldr r0, [pc, #2384] @ 484a34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 484a0c │ │ │ │ + ldr r0, [pc, #2376] @ 484a38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 484a10 │ │ │ │ + ldr r0, [pc, #2368] @ 484a3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 484a14 │ │ │ │ + ldr r0, [pc, #2360] @ 484a40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 484a18 │ │ │ │ + ldr r0, [pc, #2352] @ 484a44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 484a1c │ │ │ │ + ldr r0, [pc, #2344] @ 484a48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 484a20 │ │ │ │ + ldr r0, [pc, #2336] @ 484a4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 484a24 │ │ │ │ + ldr r0, [pc, #2328] @ 484a50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 484a28 │ │ │ │ + ldr r0, [pc, #2320] @ 484a54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 484a2c │ │ │ │ + ldr r0, [pc, #2312] @ 484a58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 484a30 │ │ │ │ + ldr r0, [pc, #2304] @ 484a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 484a34 │ │ │ │ + ldr r0, [pc, #2296] @ 484a60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 484a38 │ │ │ │ + ldr r0, [pc, #2288] @ 484a64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 484a3c │ │ │ │ + ldr r0, [pc, #2280] @ 484a68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 484a40 │ │ │ │ + ldr r0, [pc, #2272] @ 484a6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 484a44 │ │ │ │ + ldr r0, [pc, #2264] @ 484a70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 484a48 │ │ │ │ + ldr r0, [pc, #2256] @ 484a74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 484a4c │ │ │ │ + ldr r0, [pc, #2248] @ 484a78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 484a50 │ │ │ │ + ldr r0, [pc, #2240] @ 484a7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 484a54 │ │ │ │ + ldr r0, [pc, #2232] @ 484a80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 484a58 │ │ │ │ + ldr r0, [pc, #2224] @ 484a84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 484a5c │ │ │ │ + ldr r0, [pc, #2216] @ 484a88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 484a60 │ │ │ │ + ldr r0, [pc, #2208] @ 484a8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 484a64 │ │ │ │ + ldr r0, [pc, #2200] @ 484a90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 484a68 │ │ │ │ + ldr r0, [pc, #2192] @ 484a94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 484a6c │ │ │ │ + ldr r0, [pc, #2184] @ 484a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 484a70 │ │ │ │ + ldr r0, [pc, #2176] @ 484a9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 484a74 │ │ │ │ + ldr r0, [pc, #2168] @ 484aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 484a78 │ │ │ │ + ldr r0, [pc, #2160] @ 484aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 484a7c │ │ │ │ + ldr r0, [pc, #2152] @ 484aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 484a80 │ │ │ │ + ldr r0, [pc, #2144] @ 484aac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 484a84 │ │ │ │ + ldr r0, [pc, #2136] @ 484ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 484a88 │ │ │ │ + ldr r0, [pc, #2128] @ 484ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 484a8c │ │ │ │ + ldr r0, [pc, #2120] @ 484ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 484a90 │ │ │ │ + ldr r0, [pc, #2112] @ 484abc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 484a94 │ │ │ │ + ldr r0, [pc, #2104] @ 484ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 484a98 │ │ │ │ + ldr r0, [pc, #2096] @ 484ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 484a9c │ │ │ │ + ldr r0, [pc, #2088] @ 484ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 484aa0 │ │ │ │ + ldr r0, [pc, #2080] @ 484acc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 484aa4 │ │ │ │ + ldr r0, [pc, #2072] @ 484ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 484aa8 │ │ │ │ + ldr r0, [pc, #2064] @ 484ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 484aac │ │ │ │ + ldr r0, [pc, #2056] @ 484ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 484ab0 │ │ │ │ + ldr r0, [pc, #2048] @ 484adc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 484ab4 │ │ │ │ + ldr r0, [pc, #2040] @ 484ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 484ab8 │ │ │ │ + ldr r0, [pc, #2032] @ 484ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 484abc │ │ │ │ + ldr r0, [pc, #2024] @ 484ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 484ac0 │ │ │ │ + ldr r0, [pc, #2016] @ 484aec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 484ac4 │ │ │ │ + ldr r0, [pc, #2008] @ 484af0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 484ac8 │ │ │ │ + ldr r0, [pc, #2000] @ 484af4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 484acc │ │ │ │ + ldr r0, [pc, #1992] @ 484af8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 484ad0 │ │ │ │ + ldr r0, [pc, #1984] @ 484afc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 484ad4 │ │ │ │ + ldr r0, [pc, #1976] @ 484b00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 484ad8 │ │ │ │ + ldr r0, [pc, #1968] @ 484b04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 484adc │ │ │ │ + ldr r0, [pc, #1960] @ 484b08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 484ae0 │ │ │ │ + ldr r0, [pc, #1952] @ 484b0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 484ae4 │ │ │ │ + ldr r0, [pc, #1944] @ 484b10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 484ae8 │ │ │ │ + ldr r0, [pc, #1936] @ 484b14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 484aec │ │ │ │ + ldr r0, [pc, #1928] @ 484b18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 484af0 │ │ │ │ + ldr r0, [pc, #1920] @ 484b1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 484af4 │ │ │ │ + ldr r0, [pc, #1912] @ 484b20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 484af8 │ │ │ │ + ldr r0, [pc, #1904] @ 484b24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 484afc │ │ │ │ + ldr r0, [pc, #1896] @ 484b28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 484b00 │ │ │ │ + ldr r0, [pc, #1888] @ 484b2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 484b04 │ │ │ │ + ldr r0, [pc, #1880] @ 484b30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 484b08 │ │ │ │ + ldr r0, [pc, #1872] @ 484b34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 484b0c │ │ │ │ + ldr r0, [pc, #1864] @ 484b38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 484b10 │ │ │ │ + ldr r0, [pc, #1856] @ 484b3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 484b14 │ │ │ │ + ldr r0, [pc, #1848] @ 484b40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 484b18 │ │ │ │ + ldr r0, [pc, #1840] @ 484b44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 484b1c │ │ │ │ + ldr r0, [pc, #1832] @ 484b48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 484b20 │ │ │ │ + ldr r0, [pc, #1824] @ 484b4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 484b24 │ │ │ │ + ldr r0, [pc, #1816] @ 484b50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 484b28 │ │ │ │ + ldr r0, [pc, #1808] @ 484b54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 484b2c │ │ │ │ + ldr r0, [pc, #1800] @ 484b58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 484b30 │ │ │ │ + ldr r0, [pc, #1792] @ 484b5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 484b34 │ │ │ │ + ldr r0, [pc, #1784] @ 484b60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 484b38 │ │ │ │ + ldr r0, [pc, #1776] @ 484b64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 484b3c │ │ │ │ + ldr r0, [pc, #1768] @ 484b68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 484b40 │ │ │ │ + ldr r0, [pc, #1760] @ 484b6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 484b44 │ │ │ │ + ldr r0, [pc, #1752] @ 484b70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 484b48 │ │ │ │ + ldr r0, [pc, #1744] @ 484b74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 484b4c │ │ │ │ + ldr r0, [pc, #1736] @ 484b78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 484b50 │ │ │ │ + ldr r0, [pc, #1728] @ 484b7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 484b54 │ │ │ │ + ldr r0, [pc, #1720] @ 484b80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 484b58 │ │ │ │ + ldr r0, [pc, #1712] @ 484b84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 484b5c │ │ │ │ + ldr r0, [pc, #1704] @ 484b88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 484b60 │ │ │ │ + ldr r0, [pc, #1696] @ 484b8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 484b64 │ │ │ │ + ldr r0, [pc, #1688] @ 484b90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 484b68 │ │ │ │ + ldr r0, [pc, #1680] @ 484b94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 484b6c │ │ │ │ + ldr r0, [pc, #1672] @ 484b98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 484b70 │ │ │ │ + ldr r0, [pc, #1664] @ 484b9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 484b74 │ │ │ │ + ldr r0, [pc, #1656] @ 484ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 484b78 │ │ │ │ + ldr r0, [pc, #1648] @ 484ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 484b7c │ │ │ │ + ldr r0, [pc, #1640] @ 484ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 484b80 │ │ │ │ + ldr r0, [pc, #1632] @ 484bac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 484b84 │ │ │ │ + ldr r0, [pc, #1624] @ 484bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 484b88 │ │ │ │ + ldr r0, [pc, #1616] @ 484bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 484b8c │ │ │ │ + ldr r0, [pc, #1608] @ 484bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 484b90 │ │ │ │ + ldr r0, [pc, #1600] @ 484bbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 484b94 │ │ │ │ + ldr r0, [pc, #1592] @ 484bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 484b98 │ │ │ │ + ldr r0, [pc, #1584] @ 484bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 484b9c │ │ │ │ + ldr r0, [pc, #1576] @ 484bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 484ba0 │ │ │ │ + ldr r0, [pc, #1568] @ 484bcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 484ba4 │ │ │ │ + ldr r0, [pc, #1560] @ 484bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 484ba8 │ │ │ │ + ldr r0, [pc, #1552] @ 484bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 484bac │ │ │ │ + ldr r0, [pc, #1544] @ 484bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 484bb0 │ │ │ │ + ldr r0, [pc, #1536] @ 484bdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 484bb4 │ │ │ │ + ldr r0, [pc, #1528] @ 484be0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 484bb8 │ │ │ │ + ldr r0, [pc, #1520] @ 484be4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 484bbc │ │ │ │ + ldr r0, [pc, #1512] @ 484be8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 484bc0 │ │ │ │ + ldr r0, [pc, #1504] @ 484bec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 484bc4 │ │ │ │ + ldr r0, [pc, #1496] @ 484bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 484bc8 │ │ │ │ + ldr r0, [pc, #1488] @ 484bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 484bcc │ │ │ │ + ldr r0, [pc, #1480] @ 484bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 484bd0 │ │ │ │ + ldr r0, [pc, #1472] @ 484bfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 484bd4 │ │ │ │ + ldr r0, [pc, #1464] @ 484c00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 484bd8 │ │ │ │ + ldr r0, [pc, #1456] @ 484c04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 484bdc │ │ │ │ + ldr r0, [pc, #1448] @ 484c08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 484be0 │ │ │ │ + ldr r0, [pc, #1440] @ 484c0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 484be4 │ │ │ │ + ldr r0, [pc, #1432] @ 484c10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 484be8 │ │ │ │ + ldr r0, [pc, #1424] @ 484c14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 484bec │ │ │ │ + ldr r0, [pc, #1416] @ 484c18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 484bf0 │ │ │ │ + ldr r0, [pc, #1408] @ 484c1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 484bf4 │ │ │ │ + ldr r0, [pc, #1400] @ 484c20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 484bf8 │ │ │ │ + ldr r0, [pc, #1392] @ 484c24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 484bfc │ │ │ │ + ldr r0, [pc, #1384] @ 484c28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 484c00 │ │ │ │ + ldr r0, [pc, #1376] @ 484c2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 484c04 │ │ │ │ + ldr r0, [pc, #1368] @ 484c30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 484c08 │ │ │ │ + ldr r0, [pc, #1360] @ 484c34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 484c0c │ │ │ │ + ldr r0, [pc, #1352] @ 484c38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 484c10 │ │ │ │ + ldr r0, [pc, #1344] @ 484c3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 484c14 │ │ │ │ + ldr r0, [pc, #1336] @ 484c40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 484c18 │ │ │ │ + ldr r0, [pc, #1328] @ 484c44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 484c1c │ │ │ │ + ldr r0, [pc, #1320] @ 484c48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 484c20 │ │ │ │ + ldr r0, [pc, #1312] @ 484c4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 484c24 │ │ │ │ + ldr r0, [pc, #1304] @ 484c50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 484c28 │ │ │ │ + ldr r0, [pc, #1296] @ 484c54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 484c2c │ │ │ │ + ldr r0, [pc, #1288] @ 484c58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 484c30 │ │ │ │ + ldr r0, [pc, #1280] @ 484c5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 484c34 │ │ │ │ + ldr r0, [pc, #1272] @ 484c60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 484c38 │ │ │ │ + ldr r0, [pc, #1264] @ 484c64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 484c3c │ │ │ │ + ldr r0, [pc, #1256] @ 484c68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 484c40 │ │ │ │ + ldr r0, [pc, #1248] @ 484c6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 484c44 │ │ │ │ + ldr r0, [pc, #1240] @ 484c70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 484c48 │ │ │ │ + ldr r0, [pc, #1232] @ 484c74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 484c4c │ │ │ │ + ldr r0, [pc, #1224] @ 484c78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 484c50 │ │ │ │ + ldr r0, [pc, #1216] @ 484c7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 484c54 │ │ │ │ + ldr r0, [pc, #1208] @ 484c80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 484c58 │ │ │ │ + ldr r0, [pc, #1200] @ 484c84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 484c5c │ │ │ │ + ldr r0, [pc, #1192] @ 484c88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 484c60 │ │ │ │ + ldr r0, [pc, #1184] @ 484c8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 484c64 │ │ │ │ + ldr r0, [pc, #1176] @ 484c90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 484c68 │ │ │ │ + ldr r0, [pc, #1168] @ 484c94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 484c6c │ │ │ │ + ldr r0, [pc, #1160] @ 484c98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 484c70 │ │ │ │ + ldr r0, [pc, #1152] @ 484c9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 484c74 │ │ │ │ + ldr r0, [pc, #1144] @ 484ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 484c78 │ │ │ │ + ldr r0, [pc, #1136] @ 484ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 484c7c │ │ │ │ + ldr r0, [pc, #1128] @ 484ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 484c80 │ │ │ │ + ldr r0, [pc, #1120] @ 484cac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 484c84 │ │ │ │ + ldr r0, [pc, #1112] @ 484cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 484c88 │ │ │ │ + ldr r0, [pc, #1104] @ 484cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 484c8c │ │ │ │ + ldr r0, [pc, #1096] @ 484cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 484c90 │ │ │ │ + ldr r0, [pc, #1088] @ 484cbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 484c94 │ │ │ │ + ldr r0, [pc, #1080] @ 484cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 484c98 │ │ │ │ + ldr r0, [pc, #1072] @ 484cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 484c9c │ │ │ │ + ldr r0, [pc, #1064] @ 484cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 484ca0 │ │ │ │ + ldr r0, [pc, #1056] @ 484ccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 484ca4 │ │ │ │ + ldr r0, [pc, #1048] @ 484cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 484ca8 │ │ │ │ + ldr r0, [pc, #1040] @ 484cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 484cac │ │ │ │ + ldr r0, [pc, #1032] @ 484cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 484cb0 │ │ │ │ + ldr r0, [pc, #1024] @ 484cdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 484cb4 │ │ │ │ + ldr r0, [pc, #1016] @ 484ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 484cb8 │ │ │ │ + ldr r0, [pc, #1008] @ 484ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 484cbc │ │ │ │ + ldr r0, [pc, #1000] @ 484ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 484cc0 │ │ │ │ + ldr r0, [pc, #992] @ 484cec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 484cc4 │ │ │ │ + ldr r0, [pc, #984] @ 484cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 484cc8 │ │ │ │ + ldr r0, [pc, #976] @ 484cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 484ccc │ │ │ │ + ldr r0, [pc, #968] @ 484cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 484cd0 │ │ │ │ + ldr r0, [pc, #960] @ 484cfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 484cd4 │ │ │ │ + ldr r0, [pc, #952] @ 484d00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 484cd8 │ │ │ │ + ldr r0, [pc, #944] @ 484d04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 484cdc │ │ │ │ + ldr r0, [pc, #936] @ 484d08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 484ce0 │ │ │ │ + ldr r0, [pc, #928] @ 484d0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 484ce4 │ │ │ │ + ldr r0, [pc, #920] @ 484d10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 484ce8 │ │ │ │ + ldr r0, [pc, #912] @ 484d14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 484cec │ │ │ │ + ldr r0, [pc, #904] @ 484d18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 484cf0 │ │ │ │ + ldr r0, [pc, #896] @ 484d1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 484cf4 │ │ │ │ + ldr r0, [pc, #888] @ 484d20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 484cf8 │ │ │ │ + ldr r0, [pc, #880] @ 484d24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 484cfc │ │ │ │ + ldr r0, [pc, #872] @ 484d28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 484d00 │ │ │ │ + ldr r0, [pc, #864] @ 484d2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 484d04 │ │ │ │ + ldr r0, [pc, #856] @ 484d30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 484d08 │ │ │ │ + ldr r0, [pc, #848] @ 484d34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 484d0c │ │ │ │ + ldr r0, [pc, #840] @ 484d38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 484d10 │ │ │ │ + ldr r0, [pc, #832] @ 484d3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 484d14 │ │ │ │ + ldr r0, [pc, #824] @ 484d40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 484d18 │ │ │ │ + ldr r0, [pc, #816] @ 484d44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ + sbcseq sp, ip, r4, ror lr │ │ │ │ + sbcseq pc, ip, r0, asr #20 │ │ │ │ + sbcseq sp, ip, r8, ror lr │ │ │ │ + sbcseq pc, ip, r4, asr #20 │ │ │ │ + sbcseq sp, ip, ip, ror lr │ │ │ │ + sbcseq pc, ip, r8, asr #20 │ │ │ │ sbcseq sp, ip, r0, lsl #29 │ │ │ │ sbcseq pc, ip, ip, asr #20 │ │ │ │ sbcseq sp, ip, r4, lsl #29 │ │ │ │ sbcseq pc, ip, r0, asr sl @ │ │ │ │ sbcseq sp, ip, r8, lsl #29 │ │ │ │ sbcseq pc, ip, r4, asr sl @ │ │ │ │ sbcseq sp, ip, ip, lsl #29 │ │ │ │ @@ -1097843,20 +1097860,20 @@ │ │ │ │ sbcseq pc, ip, r8, asr #23 │ │ │ │ sbcseq lr, ip, r0 │ │ │ │ sbcseq pc, ip, ip, asr #23 │ │ │ │ sbcseq lr, ip, r4 │ │ │ │ ldrsbeq pc, [ip], #176 @ 0xb0 @ │ │ │ │ sbcseq lr, ip, r8 │ │ │ │ ldrsbeq pc, [ip], #180 @ 0xb4 @ │ │ │ │ - sbcseq lr, ip, ip │ │ │ │ - ldrsbeq pc, [ip], #184 @ 0xb8 @ │ │ │ │ - sbcseq lr, ip, r0, lsl r0 │ │ │ │ - ldrsbeq pc, [ip], #188 @ 0xbc @ │ │ │ │ - sbcseq lr, ip, r4, lsl r0 │ │ │ │ - sbcseq pc, ip, r0, ror #23 │ │ │ │ + sbcseq sp, ip, r8, lsr #19 │ │ │ │ + sbcseq pc, ip, r4, ror r5 @ │ │ │ │ + sbcseq sp, ip, ip, lsr #19 │ │ │ │ + sbcseq pc, ip, r8, ror r5 @ │ │ │ │ + ldrheq sp, [ip], #144 @ 0x90 │ │ │ │ + sbcseq pc, ip, ip, ror r5 @ │ │ │ │ ldrheq sp, [ip], #148 @ 0x94 │ │ │ │ sbcseq pc, ip, r0, lsl #11 │ │ │ │ ldrheq sp, [ip], #152 @ 0x98 │ │ │ │ sbcseq pc, ip, r4, lsl #11 │ │ │ │ ldrheq sp, [ip], #156 @ 0x9c │ │ │ │ sbcseq pc, ip, r8, lsl #11 │ │ │ │ sbcseq sp, ip, r0, asr #19 │ │ │ │ @@ -1098036,14265 +1098053,14259 @@ │ │ │ │ sbcseq sp, ip, ip, lsl fp │ │ │ │ sbcseq pc, ip, r8, ror #13 │ │ │ │ sbcseq sp, ip, r0, lsr #22 │ │ │ │ sbcseq pc, ip, ip, ror #13 │ │ │ │ sbcseq sp, ip, r4, lsr #22 │ │ │ │ ldrsheq pc, [ip], #96 @ 0x60 @ │ │ │ │ sbcseq sp, ip, r8, lsr #22 │ │ │ │ - ldrsheq pc, [ip], #100 @ 0x64 @ │ │ │ │ - sbcseq sp, ip, ip, lsr #22 │ │ │ │ - ldrsheq pc, [ip], #104 @ 0x68 @ │ │ │ │ - sbcseq sp, ip, r0, lsr fp │ │ │ │ - ldrsheq pc, [ip], #108 @ 0x6c @ │ │ │ │ - sbcseq sp, ip, r4, lsr fp │ │ │ │ - ldrsbeq r9, [ip], #64 @ 0x40 │ │ │ │ - ldrsheq r9, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r9, ip, r0, lsr #9 │ │ │ │ - sbcseq r9, ip, r8, ror r4 │ │ │ │ - sbcseq r9, ip, r0, asr r4 │ │ │ │ - sbcseq r9, ip, ip, lsr #8 │ │ │ │ - ldrsheq r9, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r9, ip, r4, asr #7 │ │ │ │ - smullseq r9, ip, r0, r3 │ │ │ │ - sbcseq r9, ip, ip, asr r3 │ │ │ │ - sbcseq r9, ip, r8, lsr #6 │ │ │ │ - ldrsheq r9, [ip], #36 @ 0x24 │ │ │ │ - ldr r0, [pc, #-828] @ 484d1c │ │ │ │ + sbcseq r9, ip, r4, asr #9 │ │ │ │ + sbcseq r9, ip, r8, ror #9 │ │ │ │ + smullseq r9, ip, r4, r4 │ │ │ │ + sbcseq r9, ip, ip, ror #8 │ │ │ │ + sbcseq r9, ip, r4, asr #8 │ │ │ │ + sbcseq r9, ip, r0, lsr #8 │ │ │ │ + sbcseq r9, ip, ip, ror #7 │ │ │ │ + ldrheq r9, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r9, ip, r4, lsl #7 │ │ │ │ + sbcseq r9, ip, r0, asr r3 │ │ │ │ + sbcseq r9, ip, ip, lsl r3 │ │ │ │ + sbcseq r9, ip, r8, ror #5 │ │ │ │ + ldr r0, [pc, #-828] @ 484d48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 484d20 │ │ │ │ + ldr r0, [pc, #-836] @ 484d4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 484d24 │ │ │ │ + ldr r0, [pc, #-844] @ 484d50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 484d28 │ │ │ │ + ldr r0, [pc, #-852] @ 484d54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 484d2c │ │ │ │ + ldr r0, [pc, #-860] @ 484d58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 484d30 │ │ │ │ + ldr r0, [pc, #-868] @ 484d5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 484d34 │ │ │ │ + ldr r0, [pc, #-876] @ 484d60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 484d38 │ │ │ │ + ldr r0, [pc, #-884] @ 484d64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 484d3c │ │ │ │ + ldr r0, [pc, #-892] @ 484d68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 484d40 │ │ │ │ + ldr r0, [pc, #-900] @ 484d6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 484d44 │ │ │ │ + ldr r0, [pc, #-908] @ 484d70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 484d48 │ │ │ │ + ldr r0, [pc, #-916] @ 484d74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 484d4c │ │ │ │ + ldr r0, [pc, #-924] @ 484d78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 484d50 │ │ │ │ + ldr r0, [pc, #-932] @ 484d7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 484d54 │ │ │ │ + ldr r0, [pc, #-940] @ 484d80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 484d58 │ │ │ │ + ldr r0, [pc, #-948] @ 484d84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 484d5c │ │ │ │ + ldr r0, [pc, #-956] @ 484d88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 484d60 │ │ │ │ + ldr r0, [pc, #-964] @ 484d8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 484d64 │ │ │ │ + ldr r0, [pc, #-972] @ 484d90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 484d68 │ │ │ │ + ldr r0, [pc, #-980] @ 484d94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 484d6c │ │ │ │ + ldr r0, [pc, #-988] @ 484d98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 484d70 │ │ │ │ + ldr r0, [pc, #-996] @ 484d9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 484d74 │ │ │ │ + ldr r0, [pc, #-1004] @ 484da0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 484d78 │ │ │ │ + ldr r0, [pc, #-1012] @ 484da4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 484d7c │ │ │ │ + ldr r0, [pc, #-1020] @ 484da8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 484d80 │ │ │ │ + ldr r0, [pc, #-1028] @ 484dac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 484d84 │ │ │ │ + ldr r0, [pc, #-1036] @ 484db0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 484d88 │ │ │ │ + ldr r0, [pc, #-1044] @ 484db4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 484d8c │ │ │ │ + ldr r0, [pc, #-1052] @ 484db8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 484d90 │ │ │ │ + ldr r0, [pc, #-1060] @ 484dbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 484d94 │ │ │ │ + ldr r0, [pc, #-1068] @ 484dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 484d98 │ │ │ │ + ldr r0, [pc, #-1076] @ 484dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 484d9c │ │ │ │ + ldr r0, [pc, #-1084] @ 484dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 484da0 │ │ │ │ + ldr r0, [pc, #-1092] @ 484dcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 484da4 │ │ │ │ + ldr r0, [pc, #-1100] @ 484dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 484da8 │ │ │ │ + ldr r0, [pc, #-1108] @ 484dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 484dac │ │ │ │ + ldr r0, [pc, #-1116] @ 484dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 484db0 │ │ │ │ + ldr r0, [pc, #-1124] @ 484ddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 484db4 │ │ │ │ + ldr r0, [pc, #-1132] @ 484de0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 484db8 │ │ │ │ + ldr r0, [pc, #-1140] @ 484de4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 484dbc │ │ │ │ + ldr r0, [pc, #-1148] @ 484de8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 484dc0 │ │ │ │ + ldr r0, [pc, #-1156] @ 484dec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 484dc4 │ │ │ │ + ldr r0, [pc, #-1164] @ 484df0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 484dc8 │ │ │ │ + ldr r0, [pc, #-1172] @ 484df4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 484dcc │ │ │ │ + ldr r0, [pc, #-1180] @ 484df8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 484dd0 │ │ │ │ + ldr r0, [pc, #-1188] @ 484dfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 484dd4 │ │ │ │ + ldr r0, [pc, #-1196] @ 484e00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 484dd8 │ │ │ │ + ldr r0, [pc, #-1204] @ 484e04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 484ddc │ │ │ │ + ldr r0, [pc, #-1212] @ 484e08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 484de0 │ │ │ │ + ldr r0, [pc, #-1220] @ 484e0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 484de4 │ │ │ │ + ldr r0, [pc, #-1228] @ 484e10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 484de8 │ │ │ │ + ldr r0, [pc, #-1236] @ 484e14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 484dec │ │ │ │ + ldr r0, [pc, #-1244] @ 484e18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 484df0 │ │ │ │ + ldr r0, [pc, #-1252] @ 484e1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 484df4 │ │ │ │ + ldr r0, [pc, #-1260] @ 484e20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 484df8 │ │ │ │ + ldr r0, [pc, #-1268] @ 484e24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 484dfc │ │ │ │ + ldr r0, [pc, #-1276] @ 484e28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 484e00 │ │ │ │ + ldr r0, [pc, #-1284] @ 484e2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 484e04 │ │ │ │ + ldr r0, [pc, #-1292] @ 484e30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 484e08 │ │ │ │ + ldr r0, [pc, #-1300] @ 484e34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 484e0c │ │ │ │ + ldr r0, [pc, #-1308] @ 484e38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 484e10 │ │ │ │ + ldr r0, [pc, #-1316] @ 484e3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 484e14 │ │ │ │ + ldr r0, [pc, #-1324] @ 484e40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 484e18 │ │ │ │ + ldr r0, [pc, #-1332] @ 484e44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 484e1c │ │ │ │ + ldr r0, [pc, #-1340] @ 484e48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 484e20 │ │ │ │ + ldr r0, [pc, #-1348] @ 484e4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 484e24 │ │ │ │ + ldr r0, [pc, #-1356] @ 484e50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 484e28 │ │ │ │ + ldr r0, [pc, #-1364] @ 484e54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 484e2c │ │ │ │ + ldr r0, [pc, #-1372] @ 484e58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 484e30 │ │ │ │ + ldr r0, [pc, #-1380] @ 484e5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 484e34 │ │ │ │ + ldr r0, [pc, #-1388] @ 484e60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 484e38 │ │ │ │ + ldr r0, [pc, #-1396] @ 484e64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 484e3c │ │ │ │ + ldr r0, [pc, #-1404] @ 484e68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 484e40 │ │ │ │ + ldr r0, [pc, #-1412] @ 484e6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 484e44 │ │ │ │ + ldr r0, [pc, #-1420] @ 484e70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 484e48 │ │ │ │ + ldr r0, [pc, #-1428] @ 484e74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 484e4c │ │ │ │ + ldr r0, [pc, #-1436] @ 484e78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 484e50 │ │ │ │ + ldr r0, [pc, #-1444] @ 484e7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 484e54 │ │ │ │ + ldr r0, [pc, #-1452] @ 484e80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 484e58 │ │ │ │ + ldr r0, [pc, #-1460] @ 484e84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 484e5c │ │ │ │ + ldr r0, [pc, #-1468] @ 484e88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 484e60 │ │ │ │ + ldr r0, [pc, #-1476] @ 484e8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 484e64 │ │ │ │ + ldr r0, [pc, #-1484] @ 484e90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 484e68 │ │ │ │ + ldr r0, [pc, #-1492] @ 484e94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 484e6c │ │ │ │ + ldr r0, [pc, #-1500] @ 484e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 484e70 │ │ │ │ + ldr r0, [pc, #-1508] @ 484e9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 484e74 │ │ │ │ + ldr r0, [pc, #-1516] @ 484ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 484e78 │ │ │ │ + ldr r0, [pc, #-1524] @ 484ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 484e7c │ │ │ │ + ldr r0, [pc, #-1532] @ 484ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 484e80 │ │ │ │ + ldr r0, [pc, #-1540] @ 484eac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 484e84 │ │ │ │ + ldr r0, [pc, #-1548] @ 484eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 484e88 │ │ │ │ + ldr r0, [pc, #-1556] @ 484eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 484e8c │ │ │ │ + ldr r0, [pc, #-1564] @ 484eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 484e90 │ │ │ │ + ldr r0, [pc, #-1572] @ 484ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 484e94 │ │ │ │ + ldr r0, [pc, #-1580] @ 484ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 484e98 │ │ │ │ + ldr r0, [pc, #-1588] @ 484ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 484e9c │ │ │ │ + ldr r0, [pc, #-1596] @ 484ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 484ea0 │ │ │ │ + ldr r0, [pc, #-1604] @ 484ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 484ea4 │ │ │ │ + ldr r0, [pc, #-1612] @ 484ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 484ea8 │ │ │ │ + ldr r0, [pc, #-1620] @ 484ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 484eac │ │ │ │ + ldr r0, [pc, #-1628] @ 484ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 484eb0 │ │ │ │ + ldr r0, [pc, #-1636] @ 484edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 484eb4 │ │ │ │ + ldr r0, [pc, #-1644] @ 484ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 484eb8 │ │ │ │ + ldr r0, [pc, #-1652] @ 484ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 484ebc │ │ │ │ + ldr r0, [pc, #-1660] @ 484ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 484ec0 │ │ │ │ + ldr r0, [pc, #-1668] @ 484eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 484ec4 │ │ │ │ + ldr r0, [pc, #-1676] @ 484ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 484ec8 │ │ │ │ + ldr r0, [pc, #-1684] @ 484ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 484ecc │ │ │ │ + ldr r0, [pc, #-1692] @ 484ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 484ed0 │ │ │ │ + ldr r0, [pc, #-1700] @ 484efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 484ed4 │ │ │ │ + ldr r0, [pc, #-1708] @ 484f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 484ed8 │ │ │ │ + ldr r0, [pc, #-1716] @ 484f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 484edc │ │ │ │ + ldr r0, [pc, #-1724] @ 484f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 484ee0 │ │ │ │ + ldr r0, [pc, #-1732] @ 484f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 484ee4 │ │ │ │ + ldr r0, [pc, #-1740] @ 484f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 484ee8 │ │ │ │ + ldr r0, [pc, #-1748] @ 484f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 484eec │ │ │ │ + ldr r0, [pc, #-1756] @ 484f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 484ef0 │ │ │ │ + ldr r0, [pc, #-1764] @ 484f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 484ef4 │ │ │ │ + ldr r0, [pc, #-1772] @ 484f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 484ef8 │ │ │ │ + ldr r0, [pc, #-1780] @ 484f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 484efc │ │ │ │ + ldr r0, [pc, #-1788] @ 484f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 484f00 │ │ │ │ + ldr r0, [pc, #-1796] @ 484f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 484f04 │ │ │ │ + ldr r0, [pc, #-1804] @ 484f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 484f08 │ │ │ │ + ldr r0, [pc, #-1812] @ 484f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 484f0c │ │ │ │ + ldr r0, [pc, #-1820] @ 484f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 484f10 │ │ │ │ + ldr r0, [pc, #-1828] @ 484f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 484f14 │ │ │ │ + ldr r0, [pc, #-1836] @ 484f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 484f18 │ │ │ │ + ldr r0, [pc, #-1844] @ 484f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 484f1c │ │ │ │ + ldr r0, [pc, #-1852] @ 484f48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 484f20 │ │ │ │ + ldr r0, [pc, #-1860] @ 484f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 484f24 │ │ │ │ + ldr r0, [pc, #-1868] @ 484f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 484f28 │ │ │ │ + ldr r0, [pc, #-1876] @ 484f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 484f2c │ │ │ │ + ldr r0, [pc, #-1884] @ 484f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 484f30 │ │ │ │ + ldr r0, [pc, #-1892] @ 484f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 484f34 │ │ │ │ + ldr r0, [pc, #-1900] @ 484f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 484f38 │ │ │ │ + ldr r0, [pc, #-1908] @ 484f64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 484f3c │ │ │ │ + ldr r0, [pc, #-1916] @ 484f68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 484f40 │ │ │ │ + ldr r0, [pc, #-1924] @ 484f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 484f44 │ │ │ │ + ldr r0, [pc, #-1932] @ 484f70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 484f48 │ │ │ │ + ldr r0, [pc, #-1940] @ 484f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 484f4c │ │ │ │ + ldr r0, [pc, #-1948] @ 484f78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 484f50 │ │ │ │ + ldr r0, [pc, #-1956] @ 484f7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 484f54 │ │ │ │ + ldr r0, [pc, #-1964] @ 484f80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 484f58 │ │ │ │ + ldr r0, [pc, #-1972] @ 484f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 484f5c │ │ │ │ + ldr r0, [pc, #-1980] @ 484f88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 484f60 │ │ │ │ + ldr r0, [pc, #-1988] @ 484f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 484f64 │ │ │ │ + ldr r0, [pc, #-1996] @ 484f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 484f68 │ │ │ │ + ldr r0, [pc, #-2004] @ 484f94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 484f6c │ │ │ │ + ldr r0, [pc, #-2012] @ 484f98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 484f70 │ │ │ │ + ldr r0, [pc, #-2020] @ 484f9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 484f74 │ │ │ │ + ldr r0, [pc, #-2028] @ 484fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 484f78 │ │ │ │ + ldr r0, [pc, #-2036] @ 484fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 484f7c │ │ │ │ + ldr r0, [pc, #-2044] @ 484fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 484f80 │ │ │ │ + ldr r0, [pc, #-2052] @ 484fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 484f84 │ │ │ │ + ldr r0, [pc, #-2060] @ 484fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 484f88 │ │ │ │ + ldr r0, [pc, #-2068] @ 484fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 484f8c │ │ │ │ + ldr r0, [pc, #-2076] @ 484fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 484f90 │ │ │ │ + ldr r0, [pc, #-2084] @ 484fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 484f94 │ │ │ │ + ldr r0, [pc, #-2092] @ 484fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 484f98 │ │ │ │ + ldr r0, [pc, #-2100] @ 484fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 484f9c │ │ │ │ + ldr r0, [pc, #-2108] @ 484fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 484fa0 │ │ │ │ + ldr r0, [pc, #-2116] @ 484fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 484fa4 │ │ │ │ + ldr r0, [pc, #-2124] @ 484fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 484fa8 │ │ │ │ + ldr r0, [pc, #-2132] @ 484fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 484fac │ │ │ │ + ldr r0, [pc, #-2140] @ 484fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 484fb0 │ │ │ │ + ldr r0, [pc, #-2148] @ 484fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 484fb4 │ │ │ │ + ldr r0, [pc, #-2156] @ 484fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 484fb8 │ │ │ │ + ldr r0, [pc, #-2164] @ 484fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 484fbc │ │ │ │ + ldr r0, [pc, #-2172] @ 484fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 484fc0 │ │ │ │ + ldr r0, [pc, #-2180] @ 484fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 484fc4 │ │ │ │ + ldr r0, [pc, #-2188] @ 484ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 484fc8 │ │ │ │ + ldr r0, [pc, #-2196] @ 484ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 484fcc │ │ │ │ + ldr r0, [pc, #-2204] @ 484ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 484fd0 │ │ │ │ + ldr r0, [pc, #-2212] @ 484ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 484fd4 │ │ │ │ + ldr r0, [pc, #-2220] @ 485000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 484fd8 │ │ │ │ + ldr r0, [pc, #-2228] @ 485004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 484fdc │ │ │ │ + ldr r0, [pc, #-2236] @ 485008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 484fe0 │ │ │ │ + ldr r0, [pc, #-2244] @ 48500c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 484fe4 │ │ │ │ + ldr r0, [pc, #-2252] @ 485010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 484fe8 │ │ │ │ + ldr r0, [pc, #-2260] @ 485014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 484fec │ │ │ │ + ldr r0, [pc, #-2268] @ 485018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 484ff0 │ │ │ │ + ldr r0, [pc, #-2276] @ 48501c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 484ff4 │ │ │ │ + ldr r0, [pc, #-2284] @ 485020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 484ff8 │ │ │ │ + ldr r0, [pc, #-2292] @ 485024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 484ffc │ │ │ │ + ldr r0, [pc, #-2300] @ 485028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 485000 │ │ │ │ + ldr r0, [pc, #-2308] @ 48502c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 485004 │ │ │ │ + ldr r0, [pc, #-2316] @ 485030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 485008 │ │ │ │ + ldr r0, [pc, #-2324] @ 485034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 48500c │ │ │ │ + ldr r0, [pc, #-2332] @ 485038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 485010 │ │ │ │ + ldr r0, [pc, #-2340] @ 48503c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 485014 │ │ │ │ + ldr r0, [pc, #-2348] @ 485040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 485018 │ │ │ │ + ldr r0, [pc, #-2356] @ 485044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 48501c │ │ │ │ + ldr r0, [pc, #-2364] @ 485048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 485020 │ │ │ │ + ldr r0, [pc, #-2372] @ 48504c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 485024 │ │ │ │ + ldr r0, [pc, #-2380] @ 485050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 485028 │ │ │ │ + ldr r0, [pc, #-2388] @ 485054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 48502c │ │ │ │ + ldr r0, [pc, #-2396] @ 485058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 485030 │ │ │ │ + ldr r0, [pc, #-2404] @ 48505c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 485034 │ │ │ │ + ldr r0, [pc, #-2412] @ 485060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 485038 │ │ │ │ + ldr r0, [pc, #-2420] @ 485064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 48503c │ │ │ │ + ldr r0, [pc, #-2428] @ 485068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 485040 │ │ │ │ + ldr r0, [pc, #-2436] @ 48506c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 485044 │ │ │ │ + ldr r0, [pc, #-2444] @ 485070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 485048 │ │ │ │ + ldr r0, [pc, #-2452] @ 485074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 48504c │ │ │ │ + ldr r0, [pc, #-2460] @ 485078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 48637c │ │ │ │ + ldr r0, [pc, #2440] @ 4863a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 486380 │ │ │ │ + ldr r0, [pc, #2432] @ 4863ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 486384 │ │ │ │ + ldr r0, [pc, #2424] @ 4863b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 486388 │ │ │ │ + ldr r0, [pc, #2416] @ 4863b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 48638c │ │ │ │ + ldr r0, [pc, #2408] @ 4863b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 486390 │ │ │ │ + ldr r0, [pc, #2400] @ 4863bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 486394 │ │ │ │ + ldr r0, [pc, #2392] @ 4863c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 486398 │ │ │ │ + ldr r0, [pc, #2384] @ 4863c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 48639c │ │ │ │ + ldr r0, [pc, #2376] @ 4863c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 4863a0 │ │ │ │ + ldr r0, [pc, #2368] @ 4863cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 4863a4 │ │ │ │ + ldr r0, [pc, #2360] @ 4863d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 4863a8 │ │ │ │ + ldr r0, [pc, #2352] @ 4863d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 4863ac │ │ │ │ + ldr r0, [pc, #2344] @ 4863d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 4863b0 │ │ │ │ + ldr r0, [pc, #2336] @ 4863dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 4863b4 │ │ │ │ + ldr r0, [pc, #2328] @ 4863e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 4863b8 │ │ │ │ + ldr r0, [pc, #2320] @ 4863e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 4863bc │ │ │ │ + ldr r0, [pc, #2312] @ 4863e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 4863c0 │ │ │ │ + ldr r0, [pc, #2304] @ 4863ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 4863c4 │ │ │ │ + ldr r0, [pc, #2296] @ 4863f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 4863c8 │ │ │ │ + ldr r0, [pc, #2288] @ 4863f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 4863cc │ │ │ │ + ldr r0, [pc, #2280] @ 4863f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 4863d0 │ │ │ │ + ldr r0, [pc, #2272] @ 4863fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 4863d4 │ │ │ │ + ldr r0, [pc, #2264] @ 486400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 4863d8 │ │ │ │ + ldr r0, [pc, #2256] @ 486404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 4863dc │ │ │ │ + ldr r0, [pc, #2248] @ 486408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 4863e0 │ │ │ │ + ldr r0, [pc, #2240] @ 48640c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 4863e4 │ │ │ │ + ldr r0, [pc, #2232] @ 486410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 4863e8 │ │ │ │ + ldr r0, [pc, #2224] @ 486414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 4863ec │ │ │ │ + ldr r0, [pc, #2216] @ 486418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 4863f0 │ │ │ │ + ldr r0, [pc, #2208] @ 48641c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 4863f4 │ │ │ │ + ldr r0, [pc, #2200] @ 486420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 4863f8 │ │ │ │ + ldr r0, [pc, #2192] @ 486424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 4863fc │ │ │ │ + ldr r0, [pc, #2184] @ 486428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 486400 │ │ │ │ + ldr r0, [pc, #2176] @ 48642c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 486404 │ │ │ │ + ldr r0, [pc, #2168] @ 486430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 486408 │ │ │ │ + ldr r0, [pc, #2160] @ 486434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 48640c │ │ │ │ + ldr r0, [pc, #2152] @ 486438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 486410 │ │ │ │ + ldr r0, [pc, #2144] @ 48643c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 486414 │ │ │ │ + ldr r0, [pc, #2136] @ 486440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 486418 │ │ │ │ + ldr r0, [pc, #2128] @ 486444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 48641c │ │ │ │ + ldr r0, [pc, #2120] @ 486448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 486420 │ │ │ │ + ldr r0, [pc, #2112] @ 48644c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 486424 │ │ │ │ + ldr r0, [pc, #2104] @ 486450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 486428 │ │ │ │ + ldr r0, [pc, #2096] @ 486454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 48642c │ │ │ │ + ldr r0, [pc, #2088] @ 486458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 486430 │ │ │ │ + ldr r0, [pc, #2080] @ 48645c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 486434 │ │ │ │ + ldr r0, [pc, #2072] @ 486460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 486438 │ │ │ │ + ldr r0, [pc, #2064] @ 486464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 48643c │ │ │ │ + ldr r0, [pc, #2056] @ 486468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 486440 │ │ │ │ + ldr r0, [pc, #2048] @ 48646c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 486444 │ │ │ │ + ldr r0, [pc, #2040] @ 486470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 486448 │ │ │ │ + ldr r0, [pc, #2032] @ 486474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 48644c │ │ │ │ + ldr r0, [pc, #2024] @ 486478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 486450 │ │ │ │ + ldr r0, [pc, #2016] @ 48647c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 486454 │ │ │ │ + ldr r0, [pc, #2008] @ 486480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 486458 │ │ │ │ + ldr r0, [pc, #2000] @ 486484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 48645c │ │ │ │ + ldr r0, [pc, #1992] @ 486488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 486460 │ │ │ │ + ldr r0, [pc, #1984] @ 48648c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 486464 │ │ │ │ + ldr r0, [pc, #1976] @ 486490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 486468 │ │ │ │ + ldr r0, [pc, #1968] @ 486494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 48646c │ │ │ │ + ldr r0, [pc, #1960] @ 486498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 486470 │ │ │ │ + ldr r0, [pc, #1952] @ 48649c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 486474 │ │ │ │ + ldr r0, [pc, #1944] @ 4864a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 486478 │ │ │ │ + ldr r0, [pc, #1936] @ 4864a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 48647c │ │ │ │ + ldr r0, [pc, #1928] @ 4864a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 486480 │ │ │ │ + ldr r0, [pc, #1920] @ 4864ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 486484 │ │ │ │ + ldr r0, [pc, #1912] @ 4864b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 486488 │ │ │ │ + ldr r0, [pc, #1904] @ 4864b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 48648c │ │ │ │ + ldr r0, [pc, #1896] @ 4864b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 486490 │ │ │ │ + ldr r0, [pc, #1888] @ 4864bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 486494 │ │ │ │ + ldr r0, [pc, #1880] @ 4864c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 486498 │ │ │ │ + ldr r0, [pc, #1872] @ 4864c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 48649c │ │ │ │ + ldr r0, [pc, #1864] @ 4864c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 4864a0 │ │ │ │ + ldr r0, [pc, #1856] @ 4864cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 4864a4 │ │ │ │ + ldr r0, [pc, #1848] @ 4864d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 4864a8 │ │ │ │ + ldr r0, [pc, #1840] @ 4864d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 4864ac │ │ │ │ + ldr r0, [pc, #1832] @ 4864d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 4864b0 │ │ │ │ + ldr r0, [pc, #1824] @ 4864dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 4864b4 │ │ │ │ + ldr r0, [pc, #1816] @ 4864e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 4864b8 │ │ │ │ + ldr r0, [pc, #1808] @ 4864e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 4864bc │ │ │ │ + ldr r0, [pc, #1800] @ 4864e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 4864c0 │ │ │ │ + ldr r0, [pc, #1792] @ 4864ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 4864c4 │ │ │ │ + ldr r0, [pc, #1784] @ 4864f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 4864c8 │ │ │ │ + ldr r0, [pc, #1776] @ 4864f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 4864cc │ │ │ │ + ldr r0, [pc, #1768] @ 4864f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 4864d0 │ │ │ │ + ldr r0, [pc, #1760] @ 4864fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 4864d4 │ │ │ │ + ldr r0, [pc, #1752] @ 486500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 4864d8 │ │ │ │ + ldr r0, [pc, #1744] @ 486504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 4864dc │ │ │ │ + ldr r0, [pc, #1736] @ 486508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 4864e0 │ │ │ │ + ldr r0, [pc, #1728] @ 48650c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 4864e4 │ │ │ │ + ldr r0, [pc, #1720] @ 486510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 4864e8 │ │ │ │ + ldr r0, [pc, #1712] @ 486514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 4864ec │ │ │ │ + ldr r0, [pc, #1704] @ 486518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 4864f0 │ │ │ │ + ldr r0, [pc, #1696] @ 48651c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 4864f4 │ │ │ │ + ldr r0, [pc, #1688] @ 486520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 4864f8 │ │ │ │ + ldr r0, [pc, #1680] @ 486524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 4864fc │ │ │ │ + ldr r0, [pc, #1672] @ 486528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 486500 │ │ │ │ + ldr r0, [pc, #1664] @ 48652c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 486504 │ │ │ │ + ldr r0, [pc, #1656] @ 486530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 486508 │ │ │ │ + ldr r0, [pc, #1648] @ 486534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 48650c │ │ │ │ + ldr r0, [pc, #1640] @ 486538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 486510 │ │ │ │ + ldr r0, [pc, #1632] @ 48653c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 486514 │ │ │ │ + ldr r0, [pc, #1624] @ 486540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 486518 │ │ │ │ + ldr r0, [pc, #1616] @ 486544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 48651c │ │ │ │ + ldr r0, [pc, #1608] @ 486548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 486520 │ │ │ │ + ldr r0, [pc, #1600] @ 48654c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 486524 │ │ │ │ + ldr r0, [pc, #1592] @ 486550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 486528 │ │ │ │ + ldr r0, [pc, #1584] @ 486554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 48652c │ │ │ │ + ldr r0, [pc, #1576] @ 486558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 486530 │ │ │ │ + ldr r0, [pc, #1568] @ 48655c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 486534 │ │ │ │ + ldr r0, [pc, #1560] @ 486560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 486538 │ │ │ │ + ldr r0, [pc, #1552] @ 486564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 48653c │ │ │ │ + ldr r0, [pc, #1544] @ 486568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 486540 │ │ │ │ + ldr r0, [pc, #1536] @ 48656c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 486544 │ │ │ │ + ldr r0, [pc, #1528] @ 486570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 486548 │ │ │ │ + ldr r0, [pc, #1520] @ 486574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 48654c │ │ │ │ + ldr r0, [pc, #1512] @ 486578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 486550 │ │ │ │ + ldr r0, [pc, #1504] @ 48657c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 486554 │ │ │ │ + ldr r0, [pc, #1496] @ 486580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 486558 │ │ │ │ + ldr r0, [pc, #1488] @ 486584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 48655c │ │ │ │ + ldr r0, [pc, #1480] @ 486588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 486560 │ │ │ │ + ldr r0, [pc, #1472] @ 48658c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 486564 │ │ │ │ + ldr r0, [pc, #1464] @ 486590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 486568 │ │ │ │ + ldr r0, [pc, #1456] @ 486594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 48656c │ │ │ │ + ldr r0, [pc, #1448] @ 486598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 486570 │ │ │ │ + ldr r0, [pc, #1440] @ 48659c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 486574 │ │ │ │ + ldr r0, [pc, #1432] @ 4865a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 486578 │ │ │ │ + ldr r0, [pc, #1424] @ 4865a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 48657c │ │ │ │ + ldr r0, [pc, #1416] @ 4865a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 486580 │ │ │ │ + ldr r0, [pc, #1408] @ 4865ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 486584 │ │ │ │ + ldr r0, [pc, #1400] @ 4865b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 486588 │ │ │ │ + ldr r0, [pc, #1392] @ 4865b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 48658c │ │ │ │ + ldr r0, [pc, #1384] @ 4865b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 486590 │ │ │ │ + ldr r0, [pc, #1376] @ 4865bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 486594 │ │ │ │ + ldr r0, [pc, #1368] @ 4865c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 486598 │ │ │ │ + ldr r0, [pc, #1360] @ 4865c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 48659c │ │ │ │ + ldr r0, [pc, #1352] @ 4865c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 4865a0 │ │ │ │ + ldr r0, [pc, #1344] @ 4865cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 4865a4 │ │ │ │ + ldr r0, [pc, #1336] @ 4865d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 4865a8 │ │ │ │ + ldr r0, [pc, #1328] @ 4865d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 4865ac │ │ │ │ + ldr r0, [pc, #1320] @ 4865d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 4865b0 │ │ │ │ + ldr r0, [pc, #1312] @ 4865dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 4865b4 │ │ │ │ + ldr r0, [pc, #1304] @ 4865e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 4865b8 │ │ │ │ + ldr r0, [pc, #1296] @ 4865e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 4865bc │ │ │ │ + ldr r0, [pc, #1288] @ 4865e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 4865c0 │ │ │ │ + ldr r0, [pc, #1280] @ 4865ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4865c4 │ │ │ │ + ldr r0, [pc, #1272] @ 4865f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4865c8 │ │ │ │ + ldr r0, [pc, #1264] @ 4865f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4865cc │ │ │ │ + ldr r0, [pc, #1256] @ 4865f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4865d0 │ │ │ │ + ldr r0, [pc, #1248] @ 4865fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4865d4 │ │ │ │ + ldr r0, [pc, #1240] @ 486600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4865d8 │ │ │ │ + ldr r0, [pc, #1232] @ 486604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4865dc │ │ │ │ + ldr r0, [pc, #1224] @ 486608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 4865e0 │ │ │ │ + ldr r0, [pc, #1216] @ 48660c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 4865e4 │ │ │ │ + ldr r0, [pc, #1208] @ 486610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 4865e8 │ │ │ │ + ldr r0, [pc, #1200] @ 486614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 4865ec │ │ │ │ + ldr r0, [pc, #1192] @ 486618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 4865f0 │ │ │ │ + ldr r0, [pc, #1184] @ 48661c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 4865f4 │ │ │ │ + ldr r0, [pc, #1176] @ 486620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 4865f8 │ │ │ │ + ldr r0, [pc, #1168] @ 486624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 4865fc │ │ │ │ + ldr r0, [pc, #1160] @ 486628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 486600 │ │ │ │ + ldr r0, [pc, #1152] @ 48662c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 486604 │ │ │ │ + ldr r0, [pc, #1144] @ 486630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 486608 │ │ │ │ + ldr r0, [pc, #1136] @ 486634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 48660c │ │ │ │ + ldr r0, [pc, #1128] @ 486638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 486610 │ │ │ │ + ldr r0, [pc, #1120] @ 48663c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 486614 │ │ │ │ + ldr r0, [pc, #1112] @ 486640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 486618 │ │ │ │ + ldr r0, [pc, #1104] @ 486644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 48661c │ │ │ │ + ldr r0, [pc, #1096] @ 486648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 486620 │ │ │ │ + ldr r0, [pc, #1088] @ 48664c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 486624 │ │ │ │ + ldr r0, [pc, #1080] @ 486650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 486628 │ │ │ │ + ldr r0, [pc, #1072] @ 486654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 48662c │ │ │ │ + ldr r0, [pc, #1064] @ 486658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 486630 │ │ │ │ + ldr r0, [pc, #1056] @ 48665c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 486634 │ │ │ │ + ldr r0, [pc, #1048] @ 486660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 486638 │ │ │ │ + ldr r0, [pc, #1040] @ 486664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 48663c │ │ │ │ + ldr r0, [pc, #1032] @ 486668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 486640 │ │ │ │ + ldr r0, [pc, #1024] @ 48666c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 486644 │ │ │ │ + ldr r0, [pc, #1016] @ 486670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 486648 │ │ │ │ + ldr r0, [pc, #1008] @ 486674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 48664c │ │ │ │ + ldr r0, [pc, #1000] @ 486678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 486650 │ │ │ │ + ldr r0, [pc, #992] @ 48667c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 486654 │ │ │ │ + ldr r0, [pc, #984] @ 486680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 486658 │ │ │ │ + ldr r0, [pc, #976] @ 486684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 48665c │ │ │ │ + ldr r0, [pc, #968] @ 486688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 486660 │ │ │ │ + ldr r0, [pc, #960] @ 48668c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 486664 │ │ │ │ + ldr r0, [pc, #952] @ 486690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 486668 │ │ │ │ + ldr r0, [pc, #944] @ 486694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 48666c │ │ │ │ + ldr r0, [pc, #936] @ 486698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 486670 │ │ │ │ + ldr r0, [pc, #928] @ 48669c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 486674 │ │ │ │ + ldr r0, [pc, #920] @ 4866a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 486678 │ │ │ │ + ldr r0, [pc, #912] @ 4866a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 48667c │ │ │ │ + ldr r0, [pc, #904] @ 4866a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 486680 │ │ │ │ + ldr r0, [pc, #896] @ 4866ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 486684 │ │ │ │ + ldr r0, [pc, #888] @ 4866b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 486688 │ │ │ │ + ldr r0, [pc, #880] @ 4866b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 48668c │ │ │ │ + ldr r0, [pc, #872] @ 4866b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 486690 │ │ │ │ + ldr r0, [pc, #864] @ 4866bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 486694 │ │ │ │ + ldr r0, [pc, #856] @ 4866c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 486698 │ │ │ │ + ldr r0, [pc, #848] @ 4866c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 48669c │ │ │ │ + ldr r0, [pc, #840] @ 4866c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4866a0 │ │ │ │ + ldr r0, [pc, #832] @ 4866cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4866a4 │ │ │ │ + ldr r0, [pc, #824] @ 4866d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4866a8 │ │ │ │ + ldr r0, [pc, #816] @ 4866d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r8, ip, r0, lsl #29 │ │ │ │ - sbcseq r8, ip, r0, ror #28 │ │ │ │ - sbcseq r8, ip, r0, asr #28 │ │ │ │ - sbcseq r8, ip, r0, lsr #28 │ │ │ │ - sbcseq r8, ip, r0, lsl #28 │ │ │ │ - sbcseq r8, ip, r0, ror #27 │ │ │ │ - sbcseq r8, ip, r0, asr #27 │ │ │ │ - sbcseq r8, ip, r0, lsr #27 │ │ │ │ - sbcseq r8, ip, r0, lsl #27 │ │ │ │ - sbcseq r8, ip, r0, ror #26 │ │ │ │ - sbcseq r8, ip, r0, asr #26 │ │ │ │ - sbcseq r8, ip, r0, lsr #26 │ │ │ │ - sbcseq r8, ip, r0, lsl #26 │ │ │ │ - sbcseq r8, ip, r0, ror #25 │ │ │ │ - sbcseq r8, ip, r0, asr #25 │ │ │ │ - sbcseq r8, ip, r0, lsr #25 │ │ │ │ - sbcseq r8, ip, r0, lsl #25 │ │ │ │ - sbcseq r8, ip, r0, ror #24 │ │ │ │ - sbcseq r8, ip, r0, asr #24 │ │ │ │ - sbcseq r8, ip, r0, lsr #24 │ │ │ │ - sbcseq r8, ip, r0, lsl #24 │ │ │ │ - sbcseq r8, ip, r0, ror #23 │ │ │ │ - sbcseq r8, ip, r0, asr #23 │ │ │ │ - sbcseq r8, ip, r0, lsr #23 │ │ │ │ - sbcseq r8, ip, r0, lsl #23 │ │ │ │ - sbcseq r8, ip, r0, ror #22 │ │ │ │ - sbcseq r8, ip, r0, asr #22 │ │ │ │ - sbcseq r8, ip, r0, lsr #22 │ │ │ │ - sbcseq r8, ip, r0, lsl #22 │ │ │ │ - sbcseq r8, ip, r0, ror #21 │ │ │ │ - ldrheq r8, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r8, ip, ip, asr #19 │ │ │ │ - sbcseq r8, ip, r8, ror #17 │ │ │ │ - sbcseq r8, ip, r4, lsl #16 │ │ │ │ - sbcseq r8, ip, r4, lsr #14 │ │ │ │ - sbcseq r8, ip, r0, asr r6 │ │ │ │ - sbcseq r8, ip, r8, asr r5 │ │ │ │ - sbcseq r8, ip, r8, ror r4 │ │ │ │ - sbcseq r8, ip, ip, lsr #7 │ │ │ │ - sbcseq r8, ip, r0, lsr #20 │ │ │ │ - sbcseq r8, ip, ip, lsr r9 │ │ │ │ - sbcseq r8, ip, r8, asr r8 │ │ │ │ - sbcseq r8, ip, r4, ror r7 │ │ │ │ - smullseq r8, ip, r8, r6 │ │ │ │ - ldrheq r8, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r8, ip, r8, asr #9 │ │ │ │ - sbcseq r8, ip, ip, ror #7 │ │ │ │ - sbcseq r8, ip, r0, lsr #6 │ │ │ │ - smullseq r8, ip, r0, r9 │ │ │ │ - sbcseq r8, ip, ip, lsr #17 │ │ │ │ - sbcseq r8, ip, r8, asr #15 │ │ │ │ - sbcseq r8, ip, r4, ror #13 │ │ │ │ + sbcseq r8, ip, r4, ror lr │ │ │ │ + sbcseq r8, ip, r4, asr lr │ │ │ │ + sbcseq r8, ip, r4, lsr lr │ │ │ │ + sbcseq r8, ip, r4, lsl lr │ │ │ │ + ldrsheq r8, [ip], #212 @ 0xd4 │ │ │ │ + ldrsbeq r8, [ip], #212 @ 0xd4 │ │ │ │ + ldrheq r8, [ip], #212 @ 0xd4 │ │ │ │ + smullseq r8, ip, r4, sp │ │ │ │ + sbcseq r8, ip, r4, ror sp │ │ │ │ + sbcseq r8, ip, r4, asr sp │ │ │ │ + sbcseq r8, ip, r4, lsr sp │ │ │ │ + sbcseq r8, ip, r4, lsl sp │ │ │ │ + ldrsheq r8, [ip], #196 @ 0xc4 │ │ │ │ + ldrsbeq r8, [ip], #196 @ 0xc4 │ │ │ │ + ldrheq r8, [ip], #196 @ 0xc4 │ │ │ │ + smullseq r8, ip, r4, ip │ │ │ │ + sbcseq r8, ip, r4, ror ip │ │ │ │ + sbcseq r8, ip, r4, asr ip │ │ │ │ + sbcseq r8, ip, r4, lsr ip │ │ │ │ + sbcseq r8, ip, r4, lsl ip │ │ │ │ + ldrsheq r8, [ip], #180 @ 0xb4 │ │ │ │ + ldrsbeq r8, [ip], #180 @ 0xb4 │ │ │ │ + ldrheq r8, [ip], #180 @ 0xb4 │ │ │ │ + smullseq r8, ip, r4, fp │ │ │ │ + sbcseq r8, ip, r4, ror fp │ │ │ │ + sbcseq r8, ip, r4, asr fp │ │ │ │ + sbcseq r8, ip, r4, lsr fp │ │ │ │ + sbcseq r8, ip, r4, lsl fp │ │ │ │ + ldrsheq r8, [ip], #164 @ 0xa4 │ │ │ │ + ldrsbeq r8, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r8, ip, r4, lsr #21 │ │ │ │ + sbcseq r8, ip, r0, asr #19 │ │ │ │ + ldrsbeq r8, [ip], #140 @ 0x8c │ │ │ │ + ldrsheq r8, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r8, ip, r8, lsl r7 │ │ │ │ + sbcseq r8, ip, r4, asr #12 │ │ │ │ + sbcseq r8, ip, ip, asr #10 │ │ │ │ + sbcseq r8, ip, ip, ror #8 │ │ │ │ + sbcseq r8, ip, r0, lsr #7 │ │ │ │ + sbcseq r8, ip, r4, lsl sl │ │ │ │ + sbcseq r8, ip, r0, lsr r9 │ │ │ │ + sbcseq r8, ip, ip, asr #16 │ │ │ │ + sbcseq r8, ip, r8, ror #14 │ │ │ │ + sbcseq r8, ip, ip, lsl #13 │ │ │ │ + ldrheq r8, [ip], #80 @ 0x50 │ │ │ │ + ldrheq r8, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r8, ip, r0, ror #7 │ │ │ │ + sbcseq r8, ip, r4, lsl r3 │ │ │ │ + sbcseq r8, ip, r4, lsl #19 │ │ │ │ + sbcseq r8, ip, r0, lsr #17 │ │ │ │ + ldrheq r8, [ip], #124 @ 0x7c │ │ │ │ + ldrsbeq r8, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r8, ip, r0, lsl #12 │ │ │ │ + sbcseq r8, ip, ip, lsl r5 │ │ │ │ + sbcseq r8, ip, ip, lsr #8 │ │ │ │ + sbcseq r8, ip, r4, asr r3 │ │ │ │ + sbcseq r8, ip, r8, lsl #5 │ │ │ │ + ldrsheq r8, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r8, ip, r0, lsl r8 │ │ │ │ + sbcseq r8, ip, ip, lsr #14 │ │ │ │ + sbcseq r8, ip, r8, asr #12 │ │ │ │ + sbcseq r8, ip, r4, ror r5 │ │ │ │ + sbcseq r8, ip, r8, lsl #9 │ │ │ │ + smullseq r8, ip, ip, r3 │ │ │ │ + sbcseq r8, ip, r8, asr #5 │ │ │ │ + ldrsheq r8, [ip], #28 │ │ │ │ + sbcseq r8, ip, r4, ror #16 │ │ │ │ + sbcseq r8, ip, r0, lsl #15 │ │ │ │ + smullseq r8, ip, ip, r6 │ │ │ │ + ldrheq r8, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r8, ip, r8, ror #9 │ │ │ │ + ldrsheq r8, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r8, ip, ip, lsl #6 │ │ │ │ + sbcseq r8, ip, ip, lsr r2 │ │ │ │ + sbcseq r8, ip, r0, ror r1 │ │ │ │ + ldrsbeq r8, [ip], #116 @ 0x74 │ │ │ │ + ldrsheq r8, [ip], #96 @ 0x60 │ │ │ │ sbcseq r8, ip, ip, lsl #12 │ │ │ │ sbcseq r8, ip, r8, lsr #10 │ │ │ │ - sbcseq r8, ip, r8, lsr r4 │ │ │ │ + sbcseq r8, ip, ip, asr r4 │ │ │ │ sbcseq r8, ip, r0, ror #6 │ │ │ │ - smullseq r8, ip, r4, r2 │ │ │ │ - sbcseq r8, ip, r0, lsl #18 │ │ │ │ - sbcseq r8, ip, ip, lsl r8 │ │ │ │ - sbcseq r8, ip, r8, lsr r7 │ │ │ │ - sbcseq r8, ip, r4, asr r6 │ │ │ │ - sbcseq r8, ip, r0, lsl #11 │ │ │ │ - smullseq r8, ip, r4, r4 │ │ │ │ - sbcseq r8, ip, r8, lsr #7 │ │ │ │ - ldrsbeq r8, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r8, ip, r8, lsl #4 │ │ │ │ - sbcseq r8, ip, r0, ror r8 │ │ │ │ - sbcseq r8, ip, ip, lsl #15 │ │ │ │ - sbcseq r8, ip, r8, lsr #13 │ │ │ │ - sbcseq r8, ip, r4, asr #11 │ │ │ │ - ldrsheq r8, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r8, ip, r0, lsl #8 │ │ │ │ - sbcseq r8, ip, r8, lsl r3 │ │ │ │ - sbcseq r8, ip, r8, asr #4 │ │ │ │ - sbcseq r8, ip, ip, ror r1 │ │ │ │ - sbcseq r8, ip, r0, ror #15 │ │ │ │ - ldrsheq r8, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r8, ip, r8, lsl r6 │ │ │ │ - sbcseq r8, ip, r4, lsr r5 │ │ │ │ - sbcseq r8, ip, r8, ror #8 │ │ │ │ - sbcseq r8, ip, ip, ror #6 │ │ │ │ - sbcseq r8, ip, r8, lsl #5 │ │ │ │ - ldrheq r8, [ip], #28 │ │ │ │ - ldrsheq r8, [ip], #0 │ │ │ │ - ldrheq r8, [ip], #12 │ │ │ │ + sbcseq r8, ip, ip, ror r2 │ │ │ │ + ldrheq r8, [ip], #16 │ │ │ │ + sbcseq r8, ip, r4, ror #1 │ │ │ │ + ldrheq r8, [ip], #0 │ │ │ │ + sbcseq r7, ip, r4, lsr #28 │ │ │ │ + sbcseq r8, ip, r0, ror r0 │ │ │ │ + sbcseq r7, ip, r4, ror #27 │ │ │ │ + sbcseq r8, ip, r0, lsr r0 │ │ │ │ + sbcseq r7, ip, r4, lsr #27 │ │ │ │ + ldrsheq r7, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r7, ip, r4, ror #26 │ │ │ │ + ldrheq r7, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r7, ip, r4, lsr #26 │ │ │ │ + sbcseq r7, ip, r0, ror pc │ │ │ │ + sbcseq r7, ip, r4, ror #25 │ │ │ │ + sbcseq r7, ip, r0, lsr pc │ │ │ │ + sbcseq r7, ip, r4, lsr #25 │ │ │ │ + ldrsheq r7, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r7, ip, r4, ror #24 │ │ │ │ + ldrheq r7, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r7, ip, r4, lsr #24 │ │ │ │ + sbcseq r7, ip, r0, ror lr │ │ │ │ + sbcseq r7, ip, r4, ror #23 │ │ │ │ sbcseq r7, ip, r0, lsr lr │ │ │ │ - sbcseq r8, ip, ip, ror r0 │ │ │ │ + sbcseq r7, ip, r4, lsr #23 │ │ │ │ ldrsheq r7, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r8, ip, ip, lsr r0 │ │ │ │ + sbcseq r7, ip, r4, ror #22 │ │ │ │ ldrheq r7, [ip], #208 @ 0xd0 │ │ │ │ - ldrsheq r7, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r7, ip, r4, lsr #22 │ │ │ │ sbcseq r7, ip, r0, ror sp │ │ │ │ - ldrheq r7, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r7, ip, r4, ror #21 │ │ │ │ sbcseq r7, ip, r0, lsr sp │ │ │ │ - sbcseq r7, ip, ip, ror pc │ │ │ │ + sbcseq r7, ip, r4, lsr #21 │ │ │ │ ldrsheq r7, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r7, ip, ip, lsr pc │ │ │ │ - ldrheq r7, [ip], #192 @ 0xc0 │ │ │ │ - ldrsheq r7, [ip], #236 @ 0xec │ │ │ │ - sbcseq r7, ip, r0, ror ip │ │ │ │ - ldrheq r7, [ip], #236 @ 0xec │ │ │ │ - sbcseq r7, ip, r0, lsr ip │ │ │ │ - sbcseq r7, ip, ip, ror lr │ │ │ │ - ldrsheq r7, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq r7, ip, ip, lsr lr │ │ │ │ - ldrheq r7, [ip], #176 @ 0xb0 │ │ │ │ - ldrsheq r7, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r7, ip, r0, ror fp │ │ │ │ - ldrheq r7, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r7, ip, r0, lsr fp │ │ │ │ - sbcseq r7, ip, ip, ror sp │ │ │ │ - ldrsheq r7, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r7, ip, ip, lsr sp │ │ │ │ - ldrheq r7, [ip], #160 @ 0xa0 │ │ │ │ - ldrsheq r7, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r7, ip, r0, ror sl │ │ │ │ - sbcseq r7, ip, ip, lsr sl │ │ │ │ + sbcseq r7, ip, r4, ror #20 │ │ │ │ + sbcseq r7, ip, r0, lsr sl │ │ │ │ + sbcseq r7, ip, r4, lsr #15 │ │ │ │ + ldrsheq r7, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r7, ip, r4, ror #14 │ │ │ │ + ldrheq r7, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r7, ip, r4, lsr #14 │ │ │ │ + sbcseq r7, ip, r0, ror r9 │ │ │ │ + sbcseq r7, ip, r4, ror #13 │ │ │ │ + sbcseq r7, ip, r0, lsr r9 │ │ │ │ + sbcseq r7, ip, r4, lsr #13 │ │ │ │ + ldrsheq r7, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r7, ip, r4, ror #12 │ │ │ │ + ldrheq r7, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r7, ip, r4, lsr #12 │ │ │ │ + sbcseq r7, ip, r0, ror r8 │ │ │ │ + sbcseq r7, ip, r4, ror #11 │ │ │ │ + sbcseq r7, ip, r0, lsr r8 │ │ │ │ + sbcseq r7, ip, r4, lsr #11 │ │ │ │ + ldrsheq r7, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r7, ip, r4, ror #10 │ │ │ │ ldrheq r7, [ip], #112 @ 0x70 │ │ │ │ - ldrsheq r7, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r7, ip, r4, lsr #10 │ │ │ │ sbcseq r7, ip, r0, ror r7 │ │ │ │ - ldrheq r7, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r7, ip, r4, ror #9 │ │ │ │ sbcseq r7, ip, r0, lsr r7 │ │ │ │ - sbcseq r7, ip, ip, ror r9 │ │ │ │ + sbcseq r7, ip, r4, lsr #9 │ │ │ │ ldrsheq r7, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r7, ip, ip, lsr r9 │ │ │ │ + sbcseq r7, ip, r4, ror #8 │ │ │ │ ldrheq r7, [ip], #96 @ 0x60 │ │ │ │ - ldrsheq r7, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r7, ip, r4, lsr #8 │ │ │ │ sbcseq r7, ip, r0, ror r6 │ │ │ │ - ldrheq r7, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r7, ip, r0, lsr r6 │ │ │ │ - sbcseq r7, ip, ip, ror r8 │ │ │ │ - ldrsheq r7, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r7, ip, ip, lsr r8 │ │ │ │ - ldrheq r7, [ip], #80 @ 0x50 │ │ │ │ - ldrsheq r7, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r7, ip, r0, ror r5 │ │ │ │ - ldrheq r7, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r7, ip, r0, lsr r5 │ │ │ │ - sbcseq r7, ip, ip, ror r7 │ │ │ │ - ldrsheq r7, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r7, ip, ip, lsr r7 │ │ │ │ - ldrheq r7, [ip], #64 @ 0x40 │ │ │ │ - ldrsheq r7, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r7, ip, r0, ror r4 │ │ │ │ - ldrheq r7, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r7, ip, r0, lsr r4 │ │ │ │ - sbcseq r7, ip, ip, ror r6 │ │ │ │ - ldrsheq r7, [ip], #48 @ 0x30 │ │ │ │ - ldrheq r7, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r7, ip, r4, lsr #4 │ │ │ │ - sbcseq r7, ip, r4, lsl #1 │ │ │ │ - sbcseq r6, ip, r0, lsr pc │ │ │ │ - sbcseq r6, ip, r0, lsr #27 │ │ │ │ - sbcseq r6, ip, r0, lsl #24 │ │ │ │ - sbcseq r6, ip, r8, lsr #21 │ │ │ │ - sbcseq r7, ip, r0, lsr r3 │ │ │ │ - smullseq r7, ip, ip, r1 │ │ │ │ - sbcseq r7, ip, r8 │ │ │ │ - sbcseq r6, ip, ip, lsr #29 │ │ │ │ - sbcseq r6, ip, r8, lsl sp │ │ │ │ - sbcseq r6, ip, r4, lsl #23 │ │ │ │ - sbcseq r6, ip, r0, lsr #20 │ │ │ │ - sbcseq r7, ip, ip, lsr #5 │ │ │ │ + sbcseq r7, ip, r4, ror #7 │ │ │ │ + sbcseq r7, ip, r8, lsr #7 │ │ │ │ + sbcseq r7, ip, r8, lsl r2 │ │ │ │ + sbcseq r7, ip, r8, ror r0 │ │ │ │ + sbcseq r6, ip, r4, lsr #30 │ │ │ │ + smullseq r6, ip, r4, sp │ │ │ │ + ldrsheq r6, [ip], #180 @ 0xb4 │ │ │ │ + smullseq r6, ip, ip, sl │ │ │ │ + sbcseq r7, ip, r4, lsr #6 │ │ │ │ + smullseq r7, ip, r0, r1 │ │ │ │ + ldrsheq r6, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r6, ip, r0, lsr #29 │ │ │ │ + sbcseq r6, ip, ip, lsl #26 │ │ │ │ + sbcseq r6, ip, r8, ror fp │ │ │ │ + sbcseq r6, ip, r4, lsl sl │ │ │ │ + sbcseq r7, ip, r0, lsr #5 │ │ │ │ + sbcseq r7, ip, r8, lsl #2 │ │ │ │ + sbcseq r6, ip, r0, lsl #31 │ │ │ │ + sbcseq r6, ip, ip, lsl lr │ │ │ │ + sbcseq r6, ip, r4, lsl #25 │ │ │ │ + ldrsheq r6, [ip], #172 @ 0xac │ │ │ │ + sbcseq r6, ip, ip, lsl #19 │ │ │ │ + sbcseq r7, ip, ip, lsl r2 │ │ │ │ + sbcseq r7, ip, r0, lsl #1 │ │ │ │ + sbcseq r6, ip, r4, lsl #30 │ │ │ │ + smullseq r6, ip, r8, sp │ │ │ │ + ldrsheq r6, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r6, ip, r0, lsl #21 │ │ │ │ + sbcseq r6, ip, r4, lsl #18 │ │ │ │ + smullseq r7, ip, r8, r1 │ │ │ │ + ldrsheq r6, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r6, ip, r8, lsl #29 │ │ │ │ + sbcseq r6, ip, r4, lsl sp │ │ │ │ + sbcseq r6, ip, r4, ror fp │ │ │ │ + sbcseq r6, ip, r4, lsl #20 │ │ │ │ + sbcseq r6, ip, ip, ror r8 │ │ │ │ sbcseq r7, ip, r4, lsl r1 │ │ │ │ - sbcseq r6, ip, ip, lsl #31 │ │ │ │ - sbcseq r6, ip, r8, lsr #28 │ │ │ │ + sbcseq r6, ip, r0, ror pc │ │ │ │ + sbcseq r6, ip, ip, lsl #28 │ │ │ │ smullseq r6, ip, r0, ip │ │ │ │ - sbcseq r6, ip, r8, lsl #22 │ │ │ │ - smullseq r6, ip, r8, r9 │ │ │ │ - sbcseq r7, ip, r8, lsr #4 │ │ │ │ - sbcseq r7, ip, ip, lsl #1 │ │ │ │ - sbcseq r6, ip, r0, lsl pc │ │ │ │ - sbcseq r6, ip, r4, lsr #27 │ │ │ │ - sbcseq r6, ip, r8, lsl #24 │ │ │ │ - sbcseq r6, ip, ip, lsl #21 │ │ │ │ - sbcseq r6, ip, r0, lsl r9 │ │ │ │ - sbcseq r7, ip, r4, lsr #3 │ │ │ │ - sbcseq r7, ip, r4 │ │ │ │ - smullseq r6, ip, r4, lr │ │ │ │ - sbcseq r6, ip, r0, lsr #26 │ │ │ │ - sbcseq r6, ip, r0, lsl #23 │ │ │ │ - sbcseq r6, ip, r0, lsl sl │ │ │ │ - sbcseq r6, ip, r8, lsl #17 │ │ │ │ - sbcseq r7, ip, r0, lsr #2 │ │ │ │ - sbcseq r6, ip, ip, ror pc │ │ │ │ - sbcseq r6, ip, r8, lsl lr │ │ │ │ - smullseq r6, ip, ip, ip │ │ │ │ - ldrsheq r6, [ip], #168 @ 0xa8 │ │ │ │ - smullseq r6, ip, r4, r9 │ │ │ │ - sbcseq r6, ip, r0, lsl #16 │ │ │ │ - smullseq r7, ip, ip, r0 │ │ │ │ - ldrsheq r6, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r4, ip, ip, asr #6 │ │ │ │ - sbcseq r4, ip, r0, lsr #6 │ │ │ │ - ldrsheq r4, [ip], #36 @ 0x24 │ │ │ │ - ldrsbeq r4, [ip], #32 │ │ │ │ - smullseq r4, ip, ip, r2 │ │ │ │ - sbcseq r4, ip, r0, ror r2 │ │ │ │ - sbcseq r4, ip, r8, asr #4 │ │ │ │ - sbcseq r4, ip, r8, lsr #4 │ │ │ │ - sbcseq r4, ip, r0, lsl #4 │ │ │ │ - ldrsbeq r4, [ip], #20 │ │ │ │ - sbcseq r4, ip, ip, lsr #3 │ │ │ │ - sbcseq r4, ip, r4, lsl #3 │ │ │ │ - ldrsheq r3, [ip], #168 @ 0xa8 │ │ │ │ - ldrsbeq r3, [ip], #172 @ 0xac │ │ │ │ - sbcseq r3, ip, r4, asr #21 │ │ │ │ - smullseq r3, ip, r8, sl │ │ │ │ - sbcseq r3, ip, r0, ror sl │ │ │ │ - sbcseq r3, ip, r8, asr #20 │ │ │ │ - sbcseq r3, ip, ip, lsl sl │ │ │ │ - sbcseq r3, ip, r8, ror #19 │ │ │ │ - ldrheq r3, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r3, ip, r0, lsl #19 │ │ │ │ - sbcseq r3, ip, ip, asr #18 │ │ │ │ - sbcseq r3, ip, r0, lsr #18 │ │ │ │ - ldrsheq r3, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r3, ip, r8, asr #17 │ │ │ │ - sbcseq r3, ip, r4, lsr #17 │ │ │ │ - sbcseq r3, ip, r0, lsl #17 │ │ │ │ - sbcseq r3, ip, r0, ror #16 │ │ │ │ - sbcseq r3, ip, r4, lsr r8 │ │ │ │ - sbcseq r3, ip, r0, lsl r8 │ │ │ │ - sbcseq r3, ip, ip, ror #15 │ │ │ │ - sbcseq r3, ip, r0, asr #15 │ │ │ │ - smullseq r3, ip, r0, r7 │ │ │ │ - sbcseq r3, ip, r0, ror #14 │ │ │ │ - sbcseq r3, ip, r4, lsr r7 │ │ │ │ - sbcseq r3, ip, r4, lsl #14 │ │ │ │ - ldrsbeq r3, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r3, ip, ip, lsr #13 │ │ │ │ - sbcseq r3, ip, r0, lsl #13 │ │ │ │ - sbcseq r3, ip, r4, asr r6 │ │ │ │ - sbcseq r3, ip, r8, lsr #12 │ │ │ │ - ldrsheq r3, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r3, ip, ip, asr #11 │ │ │ │ - sbcseq r3, ip, r0, lsr #11 │ │ │ │ - sbcseq r3, ip, r4, ror r5 │ │ │ │ - sbcseq r3, ip, ip, asr #10 │ │ │ │ - sbcseq r3, ip, r4, lsr #10 │ │ │ │ - ldrsheq r3, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r3, ip, ip, asr #9 │ │ │ │ - sbcseq r3, ip, r8, lsr #9 │ │ │ │ - sbcseq r3, ip, ip, ror r4 │ │ │ │ - sbcseq r3, ip, r4, asr r4 │ │ │ │ - sbcseq r3, ip, r8, lsr #8 │ │ │ │ - sbcseq r3, ip, r4, lsl #8 │ │ │ │ - sbcseq r3, ip, r0, ror #7 │ │ │ │ - ldrheq r3, [ip], #60 @ 0x3c │ │ │ │ - smullseq r3, ip, r0, r3 │ │ │ │ - sbcseq r3, ip, r8, ror #6 │ │ │ │ - sbcseq r3, ip, r4, lsr r3 │ │ │ │ - ldrsheq r3, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r3, ip, ip, asr #5 │ │ │ │ - sbcseq r3, ip, ip, lsr #5 │ │ │ │ - sbcseq r3, ip, ip, lsl #5 │ │ │ │ - sbcseq r3, ip, ip, asr r2 │ │ │ │ - sbcseq r3, ip, r0, lsr r2 │ │ │ │ - ldrsheq r3, [ip], #28 │ │ │ │ - sbcseq r3, ip, ip, asr #3 │ │ │ │ - sbcseq r3, ip, r0, lsr #3 │ │ │ │ - sbcseq r3, ip, r4, ror #2 │ │ │ │ - sbcseq r3, ip, r0, lsr r1 │ │ │ │ - sbcseq r3, ip, r8, lsl #2 │ │ │ │ - ldrsbeq r3, [ip], #4 │ │ │ │ - sbcseq r3, ip, r4, lsr #1 │ │ │ │ - sbcseq r3, ip, ip, ror r0 │ │ │ │ - sbcseq r3, ip, r4, asr r0 │ │ │ │ - sbcseq r3, ip, r0, lsr r0 │ │ │ │ - sbcseq r3, ip, r8 │ │ │ │ - sbcseq r2, ip, r4, ror #31 │ │ │ │ - ldrheq r2, [ip], #248 @ 0xf8 │ │ │ │ - smullseq r2, ip, r0, pc @ │ │ │ │ - sbcseq r2, ip, ip, ror #30 │ │ │ │ - sbcseq r2, ip, r4, asr #30 │ │ │ │ - sbcseq r2, ip, ip, lsl pc │ │ │ │ - ldrsheq r2, [ip], #228 @ 0xe4 │ │ │ │ - ldrsbeq r2, [ip], #224 @ 0xe0 │ │ │ │ - ldrheq r2, [ip], #224 @ 0xe0 │ │ │ │ - smullseq r2, ip, r0, lr │ │ │ │ - sbcseq r2, ip, r0, ror lr │ │ │ │ - sbcseq r2, ip, r0, asr lr │ │ │ │ - sbcseq r2, ip, r0, lsr lr │ │ │ │ - sbcseq r2, ip, r0, lsl lr │ │ │ │ - ldrsheq r2, [ip], #208 @ 0xd0 │ │ │ │ - ldrsbeq r2, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r2, ip, r4, lsr #27 │ │ │ │ - sbcseq r2, ip, r4, ror sp │ │ │ │ - sbcseq r2, ip, ip, asr #26 │ │ │ │ - sbcseq r2, ip, ip, lsl sp │ │ │ │ - ldrsheq r2, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r2, ip, r4, asr #25 │ │ │ │ - smullseq r2, ip, r4, ip │ │ │ │ - sbcseq r2, ip, ip, ror #24 │ │ │ │ - sbcseq r2, ip, ip, lsr ip │ │ │ │ - sbcseq r2, ip, r8, lsl #24 │ │ │ │ - ldrsbeq r2, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r2, ip, r8, lsr #23 │ │ │ │ - sbcseq r2, ip, ip, ror fp │ │ │ │ - sbcseq r2, ip, r4, asr fp │ │ │ │ - sbcseq r2, ip, r8, lsr #22 │ │ │ │ - sbcseq r2, ip, r0, lsl #22 │ │ │ │ - ldrsbeq r2, [ip], #168 @ 0xa8 │ │ │ │ - ldrheq r2, [ip], #164 @ 0xa4 │ │ │ │ - smullseq r2, ip, r0, sl │ │ │ │ - sbcseq r2, ip, ip, ror #20 │ │ │ │ - sbcseq r2, ip, r4, asr #20 │ │ │ │ - sbcseq r2, ip, ip, lsl sl │ │ │ │ - sbcseq r2, ip, ip, ror #19 │ │ │ │ - sbcseq r2, ip, r8, asr #19 │ │ │ │ - sbcseq r2, ip, r4, lsr #19 │ │ │ │ - sbcseq r2, ip, r4, ror r9 │ │ │ │ - sbcseq r2, ip, ip, lsr r9 │ │ │ │ - ldrsheq r2, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r2, ip, r0, lsr #17 │ │ │ │ - sbcseq r2, ip, ip, ror r8 │ │ │ │ - sbcseq r2, ip, r8, asr r8 │ │ │ │ - sbcseq r2, ip, r4, lsr r8 │ │ │ │ - sbcseq r2, ip, ip, lsl #16 │ │ │ │ - sbcseq r2, ip, r0, ror #15 │ │ │ │ - smullseq r2, ip, ip, r7 │ │ │ │ - sbcseq r2, ip, r0, asr r7 │ │ │ │ - sbcseq r2, ip, r8, lsl r7 │ │ │ │ - sbcseq r2, ip, r8, ror #13 │ │ │ │ - ldrheq r2, [ip], #108 @ 0x6c │ │ │ │ - smullseq r2, ip, ip, r6 │ │ │ │ - sbcseq r2, ip, r4, ror r6 │ │ │ │ - sbcseq r2, ip, r0, asr r6 │ │ │ │ - sbcseq r2, ip, ip, lsr #12 │ │ │ │ - sbcseq r2, ip, r8, lsl #12 │ │ │ │ - ldrsbeq r2, [ip], #88 @ 0x58 │ │ │ │ - ldrheq r2, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r2, ip, r0, ror r5 │ │ │ │ - sbcseq r2, ip, r0, lsr r5 │ │ │ │ - sbcseq r2, ip, r0, lsl #10 │ │ │ │ - ldrsbeq r2, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r2, ip, r0, lsr #9 │ │ │ │ - sbcseq r2, ip, r0, ror r4 │ │ │ │ - sbcseq r2, ip, r0, asr #8 │ │ │ │ - sbcseq r2, ip, r0, lsl r4 │ │ │ │ - sbcseq r2, ip, r0, ror #7 │ │ │ │ - ldrheq r2, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r2, ip, r0, lsl #7 │ │ │ │ - sbcseq r2, ip, r0, asr r3 │ │ │ │ - sbcseq r2, ip, r0, lsr #6 │ │ │ │ - ldrsheq r2, [ip], #32 │ │ │ │ - sbcseq r2, ip, r0, asr #5 │ │ │ │ - smullseq r2, ip, r0, r2 │ │ │ │ - sbcseq r2, ip, r0, ror #4 │ │ │ │ - sbcseq r2, ip, r0, lsr r2 │ │ │ │ - sbcseq r2, ip, r0, lsl #4 │ │ │ │ - ldrsbeq r2, [ip], #16 │ │ │ │ - sbcseq r2, ip, r0, lsr #3 │ │ │ │ - sbcseq r2, ip, r0, ror r1 │ │ │ │ - sbcseq r2, ip, r0, asr #2 │ │ │ │ - sbcseq r2, ip, r0, lsl r1 │ │ │ │ - sbcseq r2, ip, r0, ror #1 │ │ │ │ - ldrheq r2, [ip], #0 │ │ │ │ - sbcseq r2, ip, r0, lsl #1 │ │ │ │ - sbcseq r2, ip, r0, asr r0 │ │ │ │ - sbcseq r2, ip, r0, lsr #32 │ │ │ │ - ldrsheq r1, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r1, ip, r0, asr #31 │ │ │ │ - smullseq r1, ip, r0, pc @ │ │ │ │ - sbcseq r1, ip, r0, ror #30 │ │ │ │ - sbcseq r1, ip, r0, lsr pc │ │ │ │ - sbcseq r1, ip, r8, lsl #30 │ │ │ │ - sbcseq r1, ip, r0, ror #29 │ │ │ │ - ldrheq r1, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r1, ip, r8, lsl #29 │ │ │ │ - sbcseq r1, ip, r4, ror #28 │ │ │ │ - sbcseq r1, ip, r8, lsr lr │ │ │ │ - sbcseq r1, ip, r0, lsl lr │ │ │ │ - sbcseq r1, ip, r0, asr #27 │ │ │ │ - smullseq r1, ip, r0, sp │ │ │ │ - sbcseq r1, ip, r0, ror sp │ │ │ │ - sbcseq r1, ip, r8, lsr sp │ │ │ │ - sbcseq r1, ip, r4, lsl #26 │ │ │ │ - ldrsbeq r1, [ip], #192 @ 0xc0 │ │ │ │ - smullseq r1, ip, r8, ip │ │ │ │ - sbcseq r1, ip, r0, ror #24 │ │ │ │ - sbcseq r1, ip, r8, lsr #24 │ │ │ │ - sbcseq r1, ip, r4, lsl #24 │ │ │ │ - sbcseq r1, ip, r0, ror #23 │ │ │ │ - ldrheq r1, [ip], #188 @ 0xbc │ │ │ │ - smullseq r1, ip, r8, fp │ │ │ │ - sbcseq r1, ip, r4, ror fp │ │ │ │ - sbcseq r1, ip, r0, asr fp │ │ │ │ - sbcseq r1, ip, ip, lsr #22 │ │ │ │ - sbcseq r1, ip, r8, lsl #22 │ │ │ │ - sbcseq r1, ip, r4, ror #21 │ │ │ │ - sbcseq r1, ip, r0, asr #21 │ │ │ │ - smullseq r1, ip, ip, sl │ │ │ │ - sbcseq r1, ip, r8, ror sl │ │ │ │ - sbcseq r1, ip, r4, asr sl │ │ │ │ - sbcseq r1, ip, r0, lsr sl │ │ │ │ - sbcseq r1, ip, ip, lsl #20 │ │ │ │ - sbcseq r1, ip, r8, ror #19 │ │ │ │ - ldrheq r1, [ip], #148 @ 0x94 │ │ │ │ - sbcseq r1, ip, ip, ror r9 │ │ │ │ - sbcseq r1, ip, r8, asr #18 │ │ │ │ - sbcseq r1, ip, r0, lsl r9 │ │ │ │ - ldrsbeq r1, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r1, ip, r4, lsr #17 │ │ │ │ - sbcseq r1, ip, r4, ror r8 │ │ │ │ - sbcseq r1, ip, r8, lsr r8 │ │ │ │ - sbcseq r1, ip, r8, lsl #16 │ │ │ │ - ldrsbeq r1, [ip], #120 @ 0x78 │ │ │ │ - ldrheq r1, [ip], #112 @ 0x70 │ │ │ │ - ldr r0, [pc, #-828] @ 4866ac │ │ │ │ + sbcseq r6, ip, ip, ror #21 │ │ │ │ + sbcseq r6, ip, r8, lsl #19 │ │ │ │ + ldrsheq r6, [ip], #116 @ 0x74 │ │ │ │ + smullseq r7, ip, r0, r0 │ │ │ │ + sbcseq r6, ip, r8, ror #29 │ │ │ │ + sbcseq r4, ip, r0, asr #6 │ │ │ │ + sbcseq r4, ip, r4, lsl r3 │ │ │ │ + sbcseq r4, ip, r8, ror #5 │ │ │ │ + sbcseq r4, ip, r4, asr #5 │ │ │ │ + smullseq r4, ip, r0, r2 │ │ │ │ + sbcseq r4, ip, r4, ror #4 │ │ │ │ + sbcseq r4, ip, ip, lsr r2 │ │ │ │ + sbcseq r4, ip, ip, lsl r2 │ │ │ │ + ldrsheq r4, [ip], #20 │ │ │ │ + sbcseq r4, ip, r8, asr #3 │ │ │ │ + sbcseq r4, ip, r0, lsr #3 │ │ │ │ + sbcseq r4, ip, r8, ror r1 │ │ │ │ + sbcseq r3, ip, ip, ror #21 │ │ │ │ + ldrsbeq r3, [ip], #160 @ 0xa0 │ │ │ │ + ldrheq r3, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r3, ip, ip, lsl #21 │ │ │ │ + sbcseq r3, ip, r4, ror #20 │ │ │ │ + sbcseq r3, ip, ip, lsr sl │ │ │ │ + sbcseq r3, ip, r0, lsl sl │ │ │ │ + ldrsbeq r3, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r3, ip, r8, lsr #19 │ │ │ │ + sbcseq r3, ip, r4, ror r9 │ │ │ │ + sbcseq r3, ip, r0, asr #18 │ │ │ │ + sbcseq r3, ip, r4, lsl r9 │ │ │ │ + sbcseq r3, ip, r4, ror #17 │ │ │ │ + ldrheq r3, [ip], #140 @ 0x8c │ │ │ │ + smullseq r3, ip, r8, r8 │ │ │ │ + sbcseq r3, ip, r4, ror r8 │ │ │ │ + sbcseq r3, ip, r4, asr r8 │ │ │ │ + sbcseq r3, ip, r8, lsr #16 │ │ │ │ + sbcseq r3, ip, r4, lsl #16 │ │ │ │ + sbcseq r3, ip, r0, ror #15 │ │ │ │ + ldrheq r3, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r3, ip, r4, lsl #15 │ │ │ │ + sbcseq r3, ip, r4, asr r7 │ │ │ │ + sbcseq r3, ip, r8, lsr #14 │ │ │ │ + ldrsheq r3, [ip], #104 @ 0x68 │ │ │ │ + sbcseq r3, ip, ip, asr #13 │ │ │ │ + sbcseq r3, ip, r0, lsr #13 │ │ │ │ + sbcseq r3, ip, r4, ror r6 │ │ │ │ + sbcseq r3, ip, r8, asr #12 │ │ │ │ + sbcseq r3, ip, ip, lsl r6 │ │ │ │ + sbcseq r3, ip, ip, ror #11 │ │ │ │ + sbcseq r3, ip, r0, asr #11 │ │ │ │ + smullseq r3, ip, r4, r5 │ │ │ │ + sbcseq r3, ip, r8, ror #10 │ │ │ │ + sbcseq r3, ip, r0, asr #10 │ │ │ │ + sbcseq r3, ip, r8, lsl r5 │ │ │ │ + ldrsheq r3, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r3, ip, r0, asr #9 │ │ │ │ + smullseq r3, ip, ip, r4 │ │ │ │ + sbcseq r3, ip, r0, ror r4 │ │ │ │ + sbcseq r3, ip, r8, asr #8 │ │ │ │ + sbcseq r3, ip, ip, lsl r4 │ │ │ │ + ldrsheq r3, [ip], #56 @ 0x38 │ │ │ │ + ldrsbeq r3, [ip], #52 @ 0x34 │ │ │ │ + ldrheq r3, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r3, ip, r4, lsl #7 │ │ │ │ + sbcseq r3, ip, ip, asr r3 │ │ │ │ + sbcseq r3, ip, r8, lsr #6 │ │ │ │ + ldrsheq r3, [ip], #32 │ │ │ │ + sbcseq r3, ip, r0, asr #5 │ │ │ │ + sbcseq r3, ip, r0, lsr #5 │ │ │ │ + sbcseq r3, ip, r0, lsl #5 │ │ │ │ + sbcseq r3, ip, r0, asr r2 │ │ │ │ + sbcseq r3, ip, r4, lsr #4 │ │ │ │ + ldrsheq r3, [ip], #16 │ │ │ │ + sbcseq r3, ip, r0, asr #3 │ │ │ │ + smullseq r3, ip, r4, r1 │ │ │ │ + sbcseq r3, ip, r8, asr r1 │ │ │ │ + sbcseq r3, ip, r4, lsr #2 │ │ │ │ + ldrsheq r3, [ip], #12 │ │ │ │ + sbcseq r3, ip, r8, asr #1 │ │ │ │ + smullseq r3, ip, r8, r0 │ │ │ │ + sbcseq r3, ip, r0, ror r0 │ │ │ │ + sbcseq r3, ip, r8, asr #32 │ │ │ │ + sbcseq r3, ip, r4, lsr #32 │ │ │ │ + ldrsheq r2, [ip], #252 @ 0xfc │ │ │ │ + ldrsbeq r2, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r2, ip, ip, lsr #31 │ │ │ │ + sbcseq r2, ip, r4, lsl #31 │ │ │ │ + sbcseq r2, ip, r0, ror #30 │ │ │ │ + sbcseq r2, ip, r8, lsr pc │ │ │ │ + sbcseq r2, ip, r0, lsl pc │ │ │ │ + sbcseq r2, ip, r8, ror #29 │ │ │ │ + sbcseq r2, ip, r4, asr #29 │ │ │ │ + sbcseq r2, ip, r4, lsr #29 │ │ │ │ + sbcseq r2, ip, r4, lsl #29 │ │ │ │ + sbcseq r2, ip, r4, ror #28 │ │ │ │ + sbcseq r2, ip, r4, asr #28 │ │ │ │ + sbcseq r2, ip, r4, lsr #28 │ │ │ │ + sbcseq r2, ip, r4, lsl #28 │ │ │ │ + sbcseq r2, ip, r4, ror #27 │ │ │ │ + sbcseq r2, ip, r4, asr #27 │ │ │ │ + smullseq r2, ip, r8, sp │ │ │ │ + sbcseq r2, ip, r8, ror #26 │ │ │ │ + sbcseq r2, ip, r0, asr #26 │ │ │ │ + sbcseq r2, ip, r0, lsl sp │ │ │ │ + sbcseq r2, ip, r8, ror #25 │ │ │ │ + ldrheq r2, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r2, ip, r8, lsl #25 │ │ │ │ + sbcseq r2, ip, r0, ror #24 │ │ │ │ + sbcseq r2, ip, r0, lsr ip │ │ │ │ + ldrsheq r2, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r2, ip, r8, asr #23 │ │ │ │ + smullseq r2, ip, ip, fp │ │ │ │ + sbcseq r2, ip, r0, ror fp │ │ │ │ + sbcseq r2, ip, r8, asr #22 │ │ │ │ + sbcseq r2, ip, ip, lsl fp │ │ │ │ + ldrsheq r2, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r2, ip, ip, asr #21 │ │ │ │ + sbcseq r2, ip, r8, lsr #21 │ │ │ │ + sbcseq r2, ip, r4, lsl #21 │ │ │ │ + sbcseq r2, ip, r0, ror #20 │ │ │ │ + sbcseq r2, ip, r8, lsr sl │ │ │ │ + sbcseq r2, ip, r0, lsl sl │ │ │ │ + sbcseq r2, ip, r0, ror #19 │ │ │ │ + ldrheq r2, [ip], #156 @ 0x9c │ │ │ │ + smullseq r2, ip, r8, r9 │ │ │ │ + sbcseq r2, ip, r8, ror #18 │ │ │ │ + sbcseq r2, ip, r0, lsr r9 │ │ │ │ + sbcseq r2, ip, r4, ror #17 │ │ │ │ + smullseq r2, ip, r4, r8 │ │ │ │ + sbcseq r2, ip, r0, ror r8 │ │ │ │ + sbcseq r2, ip, ip, asr #16 │ │ │ │ + sbcseq r2, ip, r8, lsr #16 │ │ │ │ + sbcseq r2, ip, r0, lsl #16 │ │ │ │ + ldrsbeq r2, [ip], #116 @ 0x74 │ │ │ │ + smullseq r2, ip, r0, r7 │ │ │ │ + sbcseq r2, ip, r4, asr #14 │ │ │ │ + sbcseq r2, ip, ip, lsl #14 │ │ │ │ + ldrsbeq r2, [ip], #108 @ 0x6c │ │ │ │ + ldrheq r2, [ip], #96 @ 0x60 │ │ │ │ + smullseq r2, ip, r0, r6 │ │ │ │ + sbcseq r2, ip, r8, ror #12 │ │ │ │ + sbcseq r2, ip, r4, asr #12 │ │ │ │ + sbcseq r2, ip, r0, lsr #12 │ │ │ │ + ldrsheq r2, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r2, ip, ip, asr #11 │ │ │ │ + sbcseq r2, ip, r8, lsr #11 │ │ │ │ + sbcseq r2, ip, r4, ror #10 │ │ │ │ + sbcseq r2, ip, r4, lsr #10 │ │ │ │ + ldrsheq r2, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r2, ip, r4, asr #9 │ │ │ │ + smullseq r2, ip, r4, r4 │ │ │ │ + sbcseq r2, ip, r4, ror #8 │ │ │ │ + sbcseq r2, ip, r4, lsr r4 │ │ │ │ + sbcseq r2, ip, r4, lsl #8 │ │ │ │ + ldrsbeq r2, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r2, ip, r4, lsr #7 │ │ │ │ + sbcseq r2, ip, r4, ror r3 │ │ │ │ + sbcseq r2, ip, r4, asr #6 │ │ │ │ + sbcseq r2, ip, r4, lsl r3 │ │ │ │ + sbcseq r2, ip, r4, ror #5 │ │ │ │ + ldrheq r2, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r2, ip, r4, lsl #5 │ │ │ │ + sbcseq r2, ip, r4, asr r2 │ │ │ │ + sbcseq r2, ip, r4, lsr #4 │ │ │ │ + ldrsheq r2, [ip], #20 │ │ │ │ + sbcseq r2, ip, r4, asr #3 │ │ │ │ + smullseq r2, ip, r4, r1 │ │ │ │ + sbcseq r2, ip, r4, ror #2 │ │ │ │ + sbcseq r2, ip, r4, lsr r1 │ │ │ │ + sbcseq r2, ip, r4, lsl #2 │ │ │ │ + ldrsbeq r2, [ip], #4 │ │ │ │ + sbcseq r2, ip, r4, lsr #1 │ │ │ │ + sbcseq r2, ip, r4, ror r0 │ │ │ │ + sbcseq r2, ip, r4, asr #32 │ │ │ │ + sbcseq r2, ip, r4, lsl r0 │ │ │ │ + sbcseq r1, ip, r4, ror #31 │ │ │ │ + ldrheq r1, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r1, ip, r4, lsl #31 │ │ │ │ + sbcseq r1, ip, r4, asr pc │ │ │ │ + sbcseq r1, ip, r4, lsr #30 │ │ │ │ + ldrsheq r1, [ip], #236 @ 0xec │ │ │ │ + ldrsbeq r1, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r1, ip, r4, lsr #29 │ │ │ │ + sbcseq r1, ip, ip, ror lr │ │ │ │ + sbcseq r1, ip, r8, asr lr │ │ │ │ + sbcseq r1, ip, ip, lsr #28 │ │ │ │ + sbcseq r1, ip, r4, lsl #28 │ │ │ │ + ldrheq r1, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r1, ip, r4, lsl #27 │ │ │ │ + sbcseq r1, ip, r4, ror #26 │ │ │ │ + sbcseq r1, ip, ip, lsr #26 │ │ │ │ + ldrsheq r1, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r1, ip, r4, asr #25 │ │ │ │ + sbcseq r1, ip, ip, lsl #25 │ │ │ │ + sbcseq r1, ip, r4, asr ip │ │ │ │ + sbcseq r1, ip, ip, lsl ip │ │ │ │ + ldrsheq r1, [ip], #184 @ 0xb8 │ │ │ │ + ldrsbeq r1, [ip], #180 @ 0xb4 │ │ │ │ + ldrheq r1, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r1, ip, ip, lsl #23 │ │ │ │ + sbcseq r1, ip, r8, ror #22 │ │ │ │ + sbcseq r1, ip, r4, asr #22 │ │ │ │ + sbcseq r1, ip, r0, lsr #22 │ │ │ │ + ldrsheq r1, [ip], #172 @ 0xac │ │ │ │ + ldrsbeq r1, [ip], #168 @ 0xa8 │ │ │ │ + ldrheq r1, [ip], #164 @ 0xa4 │ │ │ │ + smullseq r1, ip, r0, sl │ │ │ │ + sbcseq r1, ip, ip, ror #20 │ │ │ │ + sbcseq r1, ip, r8, asr #20 │ │ │ │ + sbcseq r1, ip, r4, lsr #20 │ │ │ │ + sbcseq r1, ip, r0, lsl #20 │ │ │ │ + ldrsbeq r1, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r1, ip, r8, lsr #19 │ │ │ │ + sbcseq r1, ip, r0, ror r9 │ │ │ │ + sbcseq r1, ip, ip, lsr r9 │ │ │ │ + sbcseq r1, ip, r4, lsl #18 │ │ │ │ + sbcseq r1, ip, ip, asr #17 │ │ │ │ + smullseq r1, ip, r8, r8 │ │ │ │ + sbcseq r1, ip, r8, ror #16 │ │ │ │ + sbcseq r1, ip, ip, lsr #16 │ │ │ │ + ldrsheq r1, [ip], #124 @ 0x7c │ │ │ │ + sbcseq r1, ip, ip, asr #15 │ │ │ │ + sbcseq r1, ip, r4, lsr #15 │ │ │ │ + ldr r0, [pc, #-828] @ 4866d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 4866b0 │ │ │ │ + ldr r0, [pc, #-836] @ 4866dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 4866b4 │ │ │ │ + ldr r0, [pc, #-844] @ 4866e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 4866b8 │ │ │ │ + ldr r0, [pc, #-852] @ 4866e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 4866bc │ │ │ │ + ldr r0, [pc, #-860] @ 4866e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4866c0 │ │ │ │ + ldr r0, [pc, #-868] @ 4866ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4866c4 │ │ │ │ + ldr r0, [pc, #-876] @ 4866f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4866c8 │ │ │ │ + ldr r0, [pc, #-884] @ 4866f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4866cc │ │ │ │ + ldr r0, [pc, #-892] @ 4866f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4866d0 │ │ │ │ + ldr r0, [pc, #-900] @ 4866fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4866d4 │ │ │ │ + ldr r0, [pc, #-908] @ 486700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4866d8 │ │ │ │ + ldr r0, [pc, #-916] @ 486704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4866dc │ │ │ │ + ldr r0, [pc, #-924] @ 486708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4866e0 │ │ │ │ + ldr r0, [pc, #-932] @ 48670c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4866e4 │ │ │ │ + ldr r0, [pc, #-940] @ 486710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4866e8 │ │ │ │ + ldr r0, [pc, #-948] @ 486714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4866ec │ │ │ │ + ldr r0, [pc, #-956] @ 486718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4866f0 │ │ │ │ + ldr r0, [pc, #-964] @ 48671c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 4866f4 │ │ │ │ + ldr r0, [pc, #-972] @ 486720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 4866f8 │ │ │ │ + ldr r0, [pc, #-980] @ 486724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 4866fc │ │ │ │ + ldr r0, [pc, #-988] @ 486728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 486700 │ │ │ │ + ldr r0, [pc, #-996] @ 48672c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 486704 │ │ │ │ + ldr r0, [pc, #-1004] @ 486730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 486708 │ │ │ │ + ldr r0, [pc, #-1012] @ 486734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 48670c │ │ │ │ + ldr r0, [pc, #-1020] @ 486738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 486710 │ │ │ │ + ldr r0, [pc, #-1028] @ 48673c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 486714 │ │ │ │ + ldr r0, [pc, #-1036] @ 486740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 486718 │ │ │ │ + ldr r0, [pc, #-1044] @ 486744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 48671c │ │ │ │ + ldr r0, [pc, #-1052] @ 486748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 486720 │ │ │ │ + ldr r0, [pc, #-1060] @ 48674c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 486724 │ │ │ │ + ldr r0, [pc, #-1068] @ 486750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 486728 │ │ │ │ + ldr r0, [pc, #-1076] @ 486754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 48672c │ │ │ │ + ldr r0, [pc, #-1084] @ 486758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 486730 │ │ │ │ + ldr r0, [pc, #-1092] @ 48675c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 486734 │ │ │ │ + ldr r0, [pc, #-1100] @ 486760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 486738 │ │ │ │ + ldr r0, [pc, #-1108] @ 486764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 48673c │ │ │ │ + ldr r0, [pc, #-1116] @ 486768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 486740 │ │ │ │ + ldr r0, [pc, #-1124] @ 48676c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 486744 │ │ │ │ + ldr r0, [pc, #-1132] @ 486770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 486748 │ │ │ │ + ldr r0, [pc, #-1140] @ 486774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 48674c │ │ │ │ + ldr r0, [pc, #-1148] @ 486778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 486750 │ │ │ │ + ldr r0, [pc, #-1156] @ 48677c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 486754 │ │ │ │ + ldr r0, [pc, #-1164] @ 486780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 486758 │ │ │ │ + ldr r0, [pc, #-1172] @ 486784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 48675c │ │ │ │ + ldr r0, [pc, #-1180] @ 486788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 486760 │ │ │ │ + ldr r0, [pc, #-1188] @ 48678c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 486764 │ │ │ │ + ldr r0, [pc, #-1196] @ 486790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 486768 │ │ │ │ + ldr r0, [pc, #-1204] @ 486794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 48676c │ │ │ │ + ldr r0, [pc, #-1212] @ 486798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 486770 │ │ │ │ + ldr r0, [pc, #-1220] @ 48679c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 486774 │ │ │ │ + ldr r0, [pc, #-1228] @ 4867a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 486778 │ │ │ │ + ldr r0, [pc, #-1236] @ 4867a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 48677c │ │ │ │ + ldr r0, [pc, #-1244] @ 4867a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 486780 │ │ │ │ + ldr r0, [pc, #-1252] @ 4867ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 486784 │ │ │ │ + ldr r0, [pc, #-1260] @ 4867b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 486788 │ │ │ │ + ldr r0, [pc, #-1268] @ 4867b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 48678c │ │ │ │ + ldr r0, [pc, #-1276] @ 4867b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 486790 │ │ │ │ + ldr r0, [pc, #-1284] @ 4867bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 486794 │ │ │ │ + ldr r0, [pc, #-1292] @ 4867c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 486798 │ │ │ │ + ldr r0, [pc, #-1300] @ 4867c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 48679c │ │ │ │ + ldr r0, [pc, #-1308] @ 4867c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 4867a0 │ │ │ │ + ldr r0, [pc, #-1316] @ 4867cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 4867a4 │ │ │ │ + ldr r0, [pc, #-1324] @ 4867d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 4867a8 │ │ │ │ + ldr r0, [pc, #-1332] @ 4867d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 4867ac │ │ │ │ + ldr r0, [pc, #-1340] @ 4867d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 4867b0 │ │ │ │ + ldr r0, [pc, #-1348] @ 4867dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 4867b4 │ │ │ │ + ldr r0, [pc, #-1356] @ 4867e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 4867b8 │ │ │ │ + ldr r0, [pc, #-1364] @ 4867e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 4867bc │ │ │ │ + ldr r0, [pc, #-1372] @ 4867e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4867c0 │ │ │ │ + ldr r0, [pc, #-1380] @ 4867ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4867c4 │ │ │ │ + ldr r0, [pc, #-1388] @ 4867f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4867c8 │ │ │ │ + ldr r0, [pc, #-1396] @ 4867f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4867cc │ │ │ │ + ldr r0, [pc, #-1404] @ 4867f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4867d0 │ │ │ │ + ldr r0, [pc, #-1412] @ 4867fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4867d4 │ │ │ │ + ldr r0, [pc, #-1420] @ 486800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4867d8 │ │ │ │ + ldr r0, [pc, #-1428] @ 486804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4867dc │ │ │ │ + ldr r0, [pc, #-1436] @ 486808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4867e0 │ │ │ │ + ldr r0, [pc, #-1444] @ 48680c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4867e4 │ │ │ │ + ldr r0, [pc, #-1452] @ 486810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4867e8 │ │ │ │ + ldr r0, [pc, #-1460] @ 486814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4867ec │ │ │ │ + ldr r0, [pc, #-1468] @ 486818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4867f0 │ │ │ │ + ldr r0, [pc, #-1476] @ 48681c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 4867f4 │ │ │ │ + ldr r0, [pc, #-1484] @ 486820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 4867f8 │ │ │ │ + ldr r0, [pc, #-1492] @ 486824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 4867fc │ │ │ │ + ldr r0, [pc, #-1500] @ 486828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 486800 │ │ │ │ + ldr r0, [pc, #-1508] @ 48682c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 486804 │ │ │ │ + ldr r0, [pc, #-1516] @ 486830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 486808 │ │ │ │ + ldr r0, [pc, #-1524] @ 486834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 48680c │ │ │ │ + ldr r0, [pc, #-1532] @ 486838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 486810 │ │ │ │ + ldr r0, [pc, #-1540] @ 48683c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 486814 │ │ │ │ + ldr r0, [pc, #-1548] @ 486840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 486818 │ │ │ │ + ldr r0, [pc, #-1556] @ 486844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 48681c │ │ │ │ + ldr r0, [pc, #-1564] @ 486848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 486820 │ │ │ │ + ldr r0, [pc, #-1572] @ 48684c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 486824 │ │ │ │ + ldr r0, [pc, #-1580] @ 486850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 486828 │ │ │ │ + ldr r0, [pc, #-1588] @ 486854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 48682c │ │ │ │ + ldr r0, [pc, #-1596] @ 486858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 486830 │ │ │ │ + ldr r0, [pc, #-1604] @ 48685c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 486834 │ │ │ │ + ldr r0, [pc, #-1612] @ 486860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 486838 │ │ │ │ + ldr r0, [pc, #-1620] @ 486864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 48683c │ │ │ │ + ldr r0, [pc, #-1628] @ 486868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 486840 │ │ │ │ + ldr r0, [pc, #-1636] @ 48686c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 486844 │ │ │ │ + ldr r0, [pc, #-1644] @ 486870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 486848 │ │ │ │ + ldr r0, [pc, #-1652] @ 486874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 48684c │ │ │ │ + ldr r0, [pc, #-1660] @ 486878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 486850 │ │ │ │ + ldr r0, [pc, #-1668] @ 48687c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 486854 │ │ │ │ + ldr r0, [pc, #-1676] @ 486880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 486858 │ │ │ │ + ldr r0, [pc, #-1684] @ 486884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 48685c │ │ │ │ + ldr r0, [pc, #-1692] @ 486888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 486860 │ │ │ │ + ldr r0, [pc, #-1700] @ 48688c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 486864 │ │ │ │ + ldr r0, [pc, #-1708] @ 486890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 486868 │ │ │ │ + ldr r0, [pc, #-1716] @ 486894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 48686c │ │ │ │ + ldr r0, [pc, #-1724] @ 486898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 486870 │ │ │ │ + ldr r0, [pc, #-1732] @ 48689c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 486874 │ │ │ │ + ldr r0, [pc, #-1740] @ 4868a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 486878 │ │ │ │ + ldr r0, [pc, #-1748] @ 4868a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 48687c │ │ │ │ + ldr r0, [pc, #-1756] @ 4868a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 486880 │ │ │ │ + ldr r0, [pc, #-1764] @ 4868ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 486884 │ │ │ │ + ldr r0, [pc, #-1772] @ 4868b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 486888 │ │ │ │ + ldr r0, [pc, #-1780] @ 4868b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 48688c │ │ │ │ + ldr r0, [pc, #-1788] @ 4868b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 486890 │ │ │ │ + ldr r0, [pc, #-1796] @ 4868bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 486894 │ │ │ │ + ldr r0, [pc, #-1804] @ 4868c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 486898 │ │ │ │ + ldr r0, [pc, #-1812] @ 4868c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 48689c │ │ │ │ + ldr r0, [pc, #-1820] @ 4868c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 4868a0 │ │ │ │ + ldr r0, [pc, #-1828] @ 4868cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 4868a4 │ │ │ │ + ldr r0, [pc, #-1836] @ 4868d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 4868a8 │ │ │ │ + ldr r0, [pc, #-1844] @ 4868d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 4868ac │ │ │ │ + ldr r0, [pc, #-1852] @ 4868d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 4868b0 │ │ │ │ + ldr r0, [pc, #-1860] @ 4868dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 4868b4 │ │ │ │ + ldr r0, [pc, #-1868] @ 4868e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 4868b8 │ │ │ │ + ldr r0, [pc, #-1876] @ 4868e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 4868bc │ │ │ │ + ldr r0, [pc, #-1884] @ 4868e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4868c0 │ │ │ │ + ldr r0, [pc, #-1892] @ 4868ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4868c4 │ │ │ │ + ldr r0, [pc, #-1900] @ 4868f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4868c8 │ │ │ │ + ldr r0, [pc, #-1908] @ 4868f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4868cc │ │ │ │ + ldr r0, [pc, #-1916] @ 4868f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4868d0 │ │ │ │ + ldr r0, [pc, #-1924] @ 4868fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4868d4 │ │ │ │ + ldr r0, [pc, #-1932] @ 486900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4868d8 │ │ │ │ + ldr r0, [pc, #-1940] @ 486904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4868dc │ │ │ │ + ldr r0, [pc, #-1948] @ 486908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4868e0 │ │ │ │ + ldr r0, [pc, #-1956] @ 48690c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4868e4 │ │ │ │ + ldr r0, [pc, #-1964] @ 486910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4868e8 │ │ │ │ + ldr r0, [pc, #-1972] @ 486914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4868ec │ │ │ │ + ldr r0, [pc, #-1980] @ 486918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4868f0 │ │ │ │ + ldr r0, [pc, #-1988] @ 48691c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 4868f4 │ │ │ │ + ldr r0, [pc, #-1996] @ 486920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 4868f8 │ │ │ │ + ldr r0, [pc, #-2004] @ 486924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 4868fc │ │ │ │ + ldr r0, [pc, #-2012] @ 486928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 486900 │ │ │ │ + ldr r0, [pc, #-2020] @ 48692c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 486904 │ │ │ │ + ldr r0, [pc, #-2028] @ 486930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 486908 │ │ │ │ + ldr r0, [pc, #-2036] @ 486934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 48690c │ │ │ │ + ldr r0, [pc, #-2044] @ 486938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 486910 │ │ │ │ + ldr r0, [pc, #-2052] @ 48693c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 486914 │ │ │ │ + ldr r0, [pc, #-2060] @ 486940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 486918 │ │ │ │ + ldr r0, [pc, #-2068] @ 486944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 48691c │ │ │ │ + ldr r0, [pc, #-2076] @ 486948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 486920 │ │ │ │ + ldr r0, [pc, #-2084] @ 48694c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 486924 │ │ │ │ + ldr r0, [pc, #-2092] @ 486950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 486928 │ │ │ │ + ldr r0, [pc, #-2100] @ 486954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 48692c │ │ │ │ + ldr r0, [pc, #-2108] @ 486958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 486930 │ │ │ │ + ldr r0, [pc, #-2116] @ 48695c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 486934 │ │ │ │ + ldr r0, [pc, #-2124] @ 486960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 486938 │ │ │ │ + ldr r0, [pc, #-2132] @ 486964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 48693c │ │ │ │ + ldr r0, [pc, #-2140] @ 486968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 486940 │ │ │ │ + ldr r0, [pc, #-2148] @ 48696c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 486944 │ │ │ │ + ldr r0, [pc, #-2156] @ 486970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 486948 │ │ │ │ + ldr r0, [pc, #-2164] @ 486974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 48694c │ │ │ │ + ldr r0, [pc, #-2172] @ 486978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 486950 │ │ │ │ + ldr r0, [pc, #-2180] @ 48697c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 486954 │ │ │ │ + ldr r0, [pc, #-2188] @ 486980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 486958 │ │ │ │ + ldr r0, [pc, #-2196] @ 486984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 48695c │ │ │ │ + ldr r0, [pc, #-2204] @ 486988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 486960 │ │ │ │ + ldr r0, [pc, #-2212] @ 48698c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 486964 │ │ │ │ + ldr r0, [pc, #-2220] @ 486990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 486968 │ │ │ │ + ldr r0, [pc, #-2228] @ 486994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 48696c │ │ │ │ + ldr r0, [pc, #-2236] @ 486998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 486970 │ │ │ │ + ldr r0, [pc, #-2244] @ 48699c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 486974 │ │ │ │ + ldr r0, [pc, #-2252] @ 4869a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 486978 │ │ │ │ + ldr r0, [pc, #-2260] @ 4869a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 48697c │ │ │ │ + ldr r0, [pc, #-2268] @ 4869a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 486980 │ │ │ │ + ldr r0, [pc, #-2276] @ 4869ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 486984 │ │ │ │ + ldr r0, [pc, #-2284] @ 4869b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 486988 │ │ │ │ + ldr r0, [pc, #-2292] @ 4869b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 48698c │ │ │ │ + ldr r0, [pc, #-2300] @ 4869b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 486990 │ │ │ │ + ldr r0, [pc, #-2308] @ 4869bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 486994 │ │ │ │ + ldr r0, [pc, #-2316] @ 4869c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 486998 │ │ │ │ + ldr r0, [pc, #-2324] @ 4869c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 48699c │ │ │ │ + ldr r0, [pc, #-2332] @ 4869c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 4869a0 │ │ │ │ + ldr r0, [pc, #-2340] @ 4869cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 4869a4 │ │ │ │ + ldr r0, [pc, #-2348] @ 4869d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 4869a8 │ │ │ │ + ldr r0, [pc, #-2356] @ 4869d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 4869ac │ │ │ │ + ldr r0, [pc, #-2364] @ 4869d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 4869b0 │ │ │ │ + ldr r0, [pc, #-2372] @ 4869dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 4869b4 │ │ │ │ + ldr r0, [pc, #-2380] @ 4869e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 4869b8 │ │ │ │ + ldr r0, [pc, #-2388] @ 4869e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 4869bc │ │ │ │ + ldr r0, [pc, #-2396] @ 4869e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4869c0 │ │ │ │ + ldr r0, [pc, #-2404] @ 4869ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4869c4 │ │ │ │ + ldr r0, [pc, #-2412] @ 4869f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4869c8 │ │ │ │ + ldr r0, [pc, #-2420] @ 4869f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4869cc │ │ │ │ + ldr r0, [pc, #-2428] @ 4869f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4869d0 │ │ │ │ + ldr r0, [pc, #-2436] @ 4869fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4869d4 │ │ │ │ + ldr r0, [pc, #-2444] @ 486a00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4869d8 │ │ │ │ + ldr r0, [pc, #-2452] @ 486a04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4869dc │ │ │ │ + ldr r0, [pc, #-2460] @ 486a08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 487d0c │ │ │ │ + ldr r0, [pc, #2440] @ 487d38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 487d10 │ │ │ │ + ldr r0, [pc, #2432] @ 487d3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 487d14 │ │ │ │ + ldr r0, [pc, #2424] @ 487d40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 487d18 │ │ │ │ + ldr r0, [pc, #2416] @ 487d44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 487d1c │ │ │ │ + ldr r0, [pc, #2408] @ 487d48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 487d20 │ │ │ │ + ldr r0, [pc, #2400] @ 487d4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 487d24 │ │ │ │ + ldr r0, [pc, #2392] @ 487d50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 487d28 │ │ │ │ + ldr r0, [pc, #2384] @ 487d54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 487d2c │ │ │ │ + ldr r0, [pc, #2376] @ 487d58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 487d30 │ │ │ │ + ldr r0, [pc, #2368] @ 487d5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 487d34 │ │ │ │ + ldr r0, [pc, #2360] @ 487d60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 487d38 │ │ │ │ + ldr r0, [pc, #2352] @ 487d64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 487d3c │ │ │ │ + ldr r0, [pc, #2344] @ 487d68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 487d40 │ │ │ │ + ldr r0, [pc, #2336] @ 487d6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 487d44 │ │ │ │ + ldr r0, [pc, #2328] @ 487d70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 487d48 │ │ │ │ + ldr r0, [pc, #2320] @ 487d74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 487d4c │ │ │ │ + ldr r0, [pc, #2312] @ 487d78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 487d50 │ │ │ │ + ldr r0, [pc, #2304] @ 487d7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 487d54 │ │ │ │ + ldr r0, [pc, #2296] @ 487d80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 487d58 │ │ │ │ + ldr r0, [pc, #2288] @ 487d84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 487d5c │ │ │ │ + ldr r0, [pc, #2280] @ 487d88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 487d60 │ │ │ │ + ldr r0, [pc, #2272] @ 487d8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 487d64 │ │ │ │ + ldr r0, [pc, #2264] @ 487d90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 487d68 │ │ │ │ + ldr r0, [pc, #2256] @ 487d94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 487d6c │ │ │ │ + ldr r0, [pc, #2248] @ 487d98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 487d70 │ │ │ │ + ldr r0, [pc, #2240] @ 487d9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 487d74 │ │ │ │ + ldr r0, [pc, #2232] @ 487da0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 487d78 │ │ │ │ + ldr r0, [pc, #2224] @ 487da4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 487d7c │ │ │ │ + ldr r0, [pc, #2216] @ 487da8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 487d80 │ │ │ │ + ldr r0, [pc, #2208] @ 487dac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 487d84 │ │ │ │ + ldr r0, [pc, #2200] @ 487db0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 487d88 │ │ │ │ + ldr r0, [pc, #2192] @ 487db4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 487d8c │ │ │ │ + ldr r0, [pc, #2184] @ 487db8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 487d90 │ │ │ │ + ldr r0, [pc, #2176] @ 487dbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 487d94 │ │ │ │ + ldr r0, [pc, #2168] @ 487dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 487d98 │ │ │ │ + ldr r0, [pc, #2160] @ 487dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 487d9c │ │ │ │ + ldr r0, [pc, #2152] @ 487dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 487da0 │ │ │ │ + ldr r0, [pc, #2144] @ 487dcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 487da4 │ │ │ │ + ldr r0, [pc, #2136] @ 487dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 487da8 │ │ │ │ + ldr r0, [pc, #2128] @ 487dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 487dac │ │ │ │ + ldr r0, [pc, #2120] @ 487dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 487db0 │ │ │ │ + ldr r0, [pc, #2112] @ 487ddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 487db4 │ │ │ │ + ldr r0, [pc, #2104] @ 487de0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 487db8 │ │ │ │ + ldr r0, [pc, #2096] @ 487de4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 487dbc │ │ │ │ + ldr r0, [pc, #2088] @ 487de8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 487dc0 │ │ │ │ + ldr r0, [pc, #2080] @ 487dec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 487dc4 │ │ │ │ + ldr r0, [pc, #2072] @ 487df0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 487dc8 │ │ │ │ + ldr r0, [pc, #2064] @ 487df4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 487dcc │ │ │ │ + ldr r0, [pc, #2056] @ 487df8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 487dd0 │ │ │ │ + ldr r0, [pc, #2048] @ 487dfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 487dd4 │ │ │ │ + ldr r0, [pc, #2040] @ 487e00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 487dd8 │ │ │ │ + ldr r0, [pc, #2032] @ 487e04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 487ddc │ │ │ │ + ldr r0, [pc, #2024] @ 487e08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 487de0 │ │ │ │ + ldr r0, [pc, #2016] @ 487e0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 487de4 │ │ │ │ + ldr r0, [pc, #2008] @ 487e10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 487de8 │ │ │ │ + ldr r0, [pc, #2000] @ 487e14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 487dec │ │ │ │ + ldr r0, [pc, #1992] @ 487e18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 487df0 │ │ │ │ + ldr r0, [pc, #1984] @ 487e1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 487df4 │ │ │ │ + ldr r0, [pc, #1976] @ 487e20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 487df8 │ │ │ │ + ldr r0, [pc, #1968] @ 487e24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 487dfc │ │ │ │ + ldr r0, [pc, #1960] @ 487e28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 487e00 │ │ │ │ + ldr r0, [pc, #1952] @ 487e2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 487e04 │ │ │ │ + ldr r0, [pc, #1944] @ 487e30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 487e08 │ │ │ │ + ldr r0, [pc, #1936] @ 487e34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 487e0c │ │ │ │ + ldr r0, [pc, #1928] @ 487e38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 487e10 │ │ │ │ + ldr r0, [pc, #1920] @ 487e3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 487e14 │ │ │ │ + ldr r0, [pc, #1912] @ 487e40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 487e18 │ │ │ │ + ldr r0, [pc, #1904] @ 487e44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 487e1c │ │ │ │ + ldr r0, [pc, #1896] @ 487e48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 487e20 │ │ │ │ + ldr r0, [pc, #1888] @ 487e4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 487e24 │ │ │ │ + ldr r0, [pc, #1880] @ 487e50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 487e28 │ │ │ │ + ldr r0, [pc, #1872] @ 487e54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 487e2c │ │ │ │ + ldr r0, [pc, #1864] @ 487e58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 487e30 │ │ │ │ + ldr r0, [pc, #1856] @ 487e5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 487e34 │ │ │ │ + ldr r0, [pc, #1848] @ 487e60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 487e38 │ │ │ │ + ldr r0, [pc, #1840] @ 487e64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 487e3c │ │ │ │ + ldr r0, [pc, #1832] @ 487e68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 487e40 │ │ │ │ + ldr r0, [pc, #1824] @ 487e6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 487e44 │ │ │ │ + ldr r0, [pc, #1816] @ 487e70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 487e48 │ │ │ │ + ldr r0, [pc, #1808] @ 487e74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 487e4c │ │ │ │ + ldr r0, [pc, #1800] @ 487e78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 487e50 │ │ │ │ + ldr r0, [pc, #1792] @ 487e7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 487e54 │ │ │ │ + ldr r0, [pc, #1784] @ 487e80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 487e58 │ │ │ │ + ldr r0, [pc, #1776] @ 487e84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 487e5c │ │ │ │ + ldr r0, [pc, #1768] @ 487e88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 487e60 │ │ │ │ + ldr r0, [pc, #1760] @ 487e8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 487e64 │ │ │ │ + ldr r0, [pc, #1752] @ 487e90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 487e68 │ │ │ │ + ldr r0, [pc, #1744] @ 487e94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 487e6c │ │ │ │ + ldr r0, [pc, #1736] @ 487e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 487e70 │ │ │ │ + ldr r0, [pc, #1728] @ 487e9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 487e74 │ │ │ │ + ldr r0, [pc, #1720] @ 487ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 487e78 │ │ │ │ + ldr r0, [pc, #1712] @ 487ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 487e7c │ │ │ │ + ldr r0, [pc, #1704] @ 487ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 487e80 │ │ │ │ + ldr r0, [pc, #1696] @ 487eac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 487e84 │ │ │ │ + ldr r0, [pc, #1688] @ 487eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 487e88 │ │ │ │ + ldr r0, [pc, #1680] @ 487eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 487e8c │ │ │ │ + ldr r0, [pc, #1672] @ 487eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 487e90 │ │ │ │ + ldr r0, [pc, #1664] @ 487ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 487e94 │ │ │ │ + ldr r0, [pc, #1656] @ 487ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 487e98 │ │ │ │ + ldr r0, [pc, #1648] @ 487ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 487e9c │ │ │ │ + ldr r0, [pc, #1640] @ 487ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 487ea0 │ │ │ │ + ldr r0, [pc, #1632] @ 487ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 487ea4 │ │ │ │ + ldr r0, [pc, #1624] @ 487ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 487ea8 │ │ │ │ + ldr r0, [pc, #1616] @ 487ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 487eac │ │ │ │ + ldr r0, [pc, #1608] @ 487ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 487eb0 │ │ │ │ + ldr r0, [pc, #1600] @ 487edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 487eb4 │ │ │ │ + ldr r0, [pc, #1592] @ 487ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 487eb8 │ │ │ │ + ldr r0, [pc, #1584] @ 487ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 487ebc │ │ │ │ + ldr r0, [pc, #1576] @ 487ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 487ec0 │ │ │ │ + ldr r0, [pc, #1568] @ 487eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 487ec4 │ │ │ │ + ldr r0, [pc, #1560] @ 487ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 487ec8 │ │ │ │ + ldr r0, [pc, #1552] @ 487ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 487ecc │ │ │ │ + ldr r0, [pc, #1544] @ 487ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 487ed0 │ │ │ │ + ldr r0, [pc, #1536] @ 487efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 487ed4 │ │ │ │ + ldr r0, [pc, #1528] @ 487f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 487ed8 │ │ │ │ + ldr r0, [pc, #1520] @ 487f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 487edc │ │ │ │ + ldr r0, [pc, #1512] @ 487f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 487ee0 │ │ │ │ + ldr r0, [pc, #1504] @ 487f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 487ee4 │ │ │ │ + ldr r0, [pc, #1496] @ 487f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 487ee8 │ │ │ │ + ldr r0, [pc, #1488] @ 487f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 487eec │ │ │ │ + ldr r0, [pc, #1480] @ 487f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 487ef0 │ │ │ │ + ldr r0, [pc, #1472] @ 487f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 487ef4 │ │ │ │ + ldr r0, [pc, #1464] @ 487f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 487ef8 │ │ │ │ + ldr r0, [pc, #1456] @ 487f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 487efc │ │ │ │ + ldr r0, [pc, #1448] @ 487f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 487f00 │ │ │ │ + ldr r0, [pc, #1440] @ 487f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 487f04 │ │ │ │ + ldr r0, [pc, #1432] @ 487f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 487f08 │ │ │ │ + ldr r0, [pc, #1424] @ 487f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 487f0c │ │ │ │ + ldr r0, [pc, #1416] @ 487f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 487f10 │ │ │ │ + ldr r0, [pc, #1408] @ 487f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 487f14 │ │ │ │ + ldr r0, [pc, #1400] @ 487f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 487f18 │ │ │ │ + ldr r0, [pc, #1392] @ 487f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 487f1c │ │ │ │ + ldr r0, [pc, #1384] @ 487f48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 487f20 │ │ │ │ + ldr r0, [pc, #1376] @ 487f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 487f24 │ │ │ │ + ldr r0, [pc, #1368] @ 487f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 487f28 │ │ │ │ + ldr r0, [pc, #1360] @ 487f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 487f2c │ │ │ │ + ldr r0, [pc, #1352] @ 487f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 487f30 │ │ │ │ + ldr r0, [pc, #1344] @ 487f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 487f34 │ │ │ │ + ldr r0, [pc, #1336] @ 487f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 487f38 │ │ │ │ + ldr r0, [pc, #1328] @ 487f64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 487f3c │ │ │ │ + ldr r0, [pc, #1320] @ 487f68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 487f40 │ │ │ │ + ldr r0, [pc, #1312] @ 487f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 487f44 │ │ │ │ + ldr r0, [pc, #1304] @ 487f70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 487f48 │ │ │ │ + ldr r0, [pc, #1296] @ 487f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 487f4c │ │ │ │ + ldr r0, [pc, #1288] @ 487f78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 487f50 │ │ │ │ + ldr r0, [pc, #1280] @ 487f7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 487f54 │ │ │ │ + ldr r0, [pc, #1272] @ 487f80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 487f58 │ │ │ │ + ldr r0, [pc, #1264] @ 487f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 487f5c │ │ │ │ + ldr r0, [pc, #1256] @ 487f88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 487f60 │ │ │ │ + ldr r0, [pc, #1248] @ 487f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 487f64 │ │ │ │ + ldr r0, [pc, #1240] @ 487f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 487f68 │ │ │ │ + ldr r0, [pc, #1232] @ 487f94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 487f6c │ │ │ │ + ldr r0, [pc, #1224] @ 487f98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 487f70 │ │ │ │ + ldr r0, [pc, #1216] @ 487f9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 487f74 │ │ │ │ + ldr r0, [pc, #1208] @ 487fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 487f78 │ │ │ │ + ldr r0, [pc, #1200] @ 487fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 487f7c │ │ │ │ + ldr r0, [pc, #1192] @ 487fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 487f80 │ │ │ │ + ldr r0, [pc, #1184] @ 487fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 487f84 │ │ │ │ + ldr r0, [pc, #1176] @ 487fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 487f88 │ │ │ │ + ldr r0, [pc, #1168] @ 487fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 487f8c │ │ │ │ + ldr r0, [pc, #1160] @ 487fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 487f90 │ │ │ │ + ldr r0, [pc, #1152] @ 487fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 487f94 │ │ │ │ + ldr r0, [pc, #1144] @ 487fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 487f98 │ │ │ │ + ldr r0, [pc, #1136] @ 487fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 487f9c │ │ │ │ + ldr r0, [pc, #1128] @ 487fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 487fa0 │ │ │ │ + ldr r0, [pc, #1120] @ 487fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 487fa4 │ │ │ │ + ldr r0, [pc, #1112] @ 487fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 487fa8 │ │ │ │ + ldr r0, [pc, #1104] @ 487fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 487fac │ │ │ │ + ldr r0, [pc, #1096] @ 487fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 487fb0 │ │ │ │ + ldr r0, [pc, #1088] @ 487fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 487fb4 │ │ │ │ + ldr r0, [pc, #1080] @ 487fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 487fb8 │ │ │ │ + ldr r0, [pc, #1072] @ 487fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 487fbc │ │ │ │ + ldr r0, [pc, #1064] @ 487fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 487fc0 │ │ │ │ + ldr r0, [pc, #1056] @ 487fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 487fc4 │ │ │ │ + ldr r0, [pc, #1048] @ 487ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 487fc8 │ │ │ │ + ldr r0, [pc, #1040] @ 487ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 487fcc │ │ │ │ + ldr r0, [pc, #1032] @ 487ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 487fd0 │ │ │ │ + ldr r0, [pc, #1024] @ 487ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 487fd4 │ │ │ │ + ldr r0, [pc, #1016] @ 488000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 487fd8 │ │ │ │ + ldr r0, [pc, #1008] @ 488004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 487fdc │ │ │ │ + ldr r0, [pc, #1000] @ 488008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 487fe0 │ │ │ │ + ldr r0, [pc, #992] @ 48800c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 487fe4 │ │ │ │ + ldr r0, [pc, #984] @ 488010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 487fe8 │ │ │ │ + ldr r0, [pc, #976] @ 488014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 487fec │ │ │ │ + ldr r0, [pc, #968] @ 488018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 487ff0 │ │ │ │ + ldr r0, [pc, #960] @ 48801c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 487ff4 │ │ │ │ + ldr r0, [pc, #952] @ 488020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 487ff8 │ │ │ │ + ldr r0, [pc, #944] @ 488024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 487ffc │ │ │ │ + ldr r0, [pc, #936] @ 488028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 488000 │ │ │ │ + ldr r0, [pc, #928] @ 48802c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 488004 │ │ │ │ + ldr r0, [pc, #920] @ 488030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 488008 │ │ │ │ + ldr r0, [pc, #912] @ 488034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 48800c │ │ │ │ + ldr r0, [pc, #904] @ 488038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 488010 │ │ │ │ + ldr r0, [pc, #896] @ 48803c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 488014 │ │ │ │ + ldr r0, [pc, #888] @ 488040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 488018 │ │ │ │ + ldr r0, [pc, #880] @ 488044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 48801c │ │ │ │ + ldr r0, [pc, #872] @ 488048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 488020 │ │ │ │ + ldr r0, [pc, #864] @ 48804c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 488024 │ │ │ │ + ldr r0, [pc, #856] @ 488050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 488028 │ │ │ │ + ldr r0, [pc, #848] @ 488054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 48802c │ │ │ │ + ldr r0, [pc, #840] @ 488058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 488030 │ │ │ │ + ldr r0, [pc, #832] @ 48805c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 488034 │ │ │ │ + ldr r0, [pc, #824] @ 488060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 488038 │ │ │ │ + ldr r0, [pc, #816] @ 488064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r1, ip, r8, lsl #15 │ │ │ │ - sbcseq r1, ip, r4, ror #14 │ │ │ │ - sbcseq r1, ip, r8, asr #14 │ │ │ │ - sbcseq r1, ip, ip, lsr #14 │ │ │ │ - sbcseq r1, ip, r0, lsl #14 │ │ │ │ - ldrsbeq r1, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r1, ip, r0, lsr #13 │ │ │ │ - sbcseq r1, ip, r4, ror r6 │ │ │ │ - sbcseq r1, ip, r8, asr #12 │ │ │ │ - sbcseq r1, ip, ip, lsl r6 │ │ │ │ - ldrsheq r1, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r1, ip, r4, asr #11 │ │ │ │ - smullseq r1, ip, ip, r5 │ │ │ │ - sbcseq r1, ip, r4, ror r5 │ │ │ │ - sbcseq r1, ip, ip, asr #10 │ │ │ │ - sbcseq r1, ip, r0, lsr #10 │ │ │ │ - ldrsheq r1, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r1, ip, r0, asr #9 │ │ │ │ - sbcseq r1, ip, ip, lsl #9 │ │ │ │ - sbcseq r1, ip, r8, asr r4 │ │ │ │ - sbcseq r1, ip, r8, lsr #8 │ │ │ │ - ldrsheq r1, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r1, ip, ip, asr #7 │ │ │ │ - sbcseq r1, ip, r0, lsr #7 │ │ │ │ - smullseq r1, ip, r0, r1 │ │ │ │ - sbcseq r0, ip, r8, asr #30 │ │ │ │ - sbcseq r1, ip, ip, asr r3 │ │ │ │ - sbcseq r1, ip, r8, asr #2 │ │ │ │ - sbcseq r0, ip, r4, lsl #30 │ │ │ │ - sbcseq r1, ip, r8, lsl r3 │ │ │ │ - sbcseq r1, ip, r0, lsl #2 │ │ │ │ - sbcseq r0, ip, r0, asr #29 │ │ │ │ - ldrsbeq r1, [ip], #36 @ 0x24 │ │ │ │ - ldrheq r1, [ip], #8 │ │ │ │ - sbcseq r0, ip, ip, ror lr │ │ │ │ - smullseq r1, ip, r0, r2 │ │ │ │ - sbcseq r1, ip, r0, ror r0 │ │ │ │ - sbcseq r0, ip, r8, lsr lr │ │ │ │ - sbcseq r1, ip, ip, asr #4 │ │ │ │ - sbcseq r1, ip, r8, lsr #32 │ │ │ │ - ldrsheq r0, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r1, ip, r8, lsl #4 │ │ │ │ - sbcseq r0, ip, r0, ror #31 │ │ │ │ - ldrheq r0, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r1, ip, r4, asr #3 │ │ │ │ - smullseq r0, ip, r8, pc @ │ │ │ │ - sbcseq r0, ip, ip, ror #26 │ │ │ │ - sbcseq r1, ip, r0, lsl #3 │ │ │ │ - sbcseq r0, ip, r0, asr pc │ │ │ │ - sbcseq r0, ip, r8, lsr #26 │ │ │ │ + sbcseq r1, ip, ip, ror r7 │ │ │ │ + sbcseq r1, ip, r8, asr r7 │ │ │ │ + sbcseq r1, ip, ip, lsr r7 │ │ │ │ + sbcseq r1, ip, r0, lsr #14 │ │ │ │ + ldrsheq r1, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r1, ip, r4, asr #13 │ │ │ │ + smullseq r1, ip, r4, r6 │ │ │ │ + sbcseq r1, ip, r8, ror #12 │ │ │ │ + sbcseq r1, ip, ip, lsr r6 │ │ │ │ + sbcseq r1, ip, r0, lsl r6 │ │ │ │ + sbcseq r1, ip, r4, ror #11 │ │ │ │ + ldrheq r1, [ip], #88 @ 0x58 │ │ │ │ + smullseq r1, ip, r0, r5 │ │ │ │ + sbcseq r1, ip, r8, ror #10 │ │ │ │ + sbcseq r1, ip, r0, asr #10 │ │ │ │ + sbcseq r1, ip, r4, lsl r5 │ │ │ │ + sbcseq r1, ip, r4, ror #9 │ │ │ │ + ldrheq r1, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r1, ip, r0, lsl #9 │ │ │ │ + sbcseq r1, ip, ip, asr #8 │ │ │ │ + sbcseq r1, ip, ip, lsl r4 │ │ │ │ + ldrsheq r1, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r1, ip, r0, asr #7 │ │ │ │ + smullseq r1, ip, r4, r3 │ │ │ │ + sbcseq r1, ip, r4, lsl #3 │ │ │ │ + sbcseq r0, ip, ip, lsr pc │ │ │ │ + sbcseq r1, ip, r0, asr r3 │ │ │ │ sbcseq r1, ip, ip, lsr r1 │ │ │ │ - sbcseq r0, ip, r8, lsl #30 │ │ │ │ - sbcseq r0, ip, r4, ror #25 │ │ │ │ - ldrsheq r1, [ip], #8 │ │ │ │ - sbcseq r0, ip, r0, asr #29 │ │ │ │ - sbcseq r0, ip, r0, lsr #25 │ │ │ │ - ldrheq r1, [ip], #4 │ │ │ │ - sbcseq r0, ip, r8, ror lr │ │ │ │ - sbcseq r0, ip, ip, asr ip │ │ │ │ - sbcseq r1, ip, r0, ror r0 │ │ │ │ - sbcseq r0, ip, r0, lsr lr │ │ │ │ - sbcseq r0, ip, r8, lsl ip │ │ │ │ - sbcseq r1, ip, ip, lsr #32 │ │ │ │ + ldrsheq r0, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r1, ip, ip, lsl #6 │ │ │ │ + ldrsheq r1, [ip], #4 │ │ │ │ + ldrheq r0, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r1, ip, r8, asr #5 │ │ │ │ + sbcseq r1, ip, ip, lsr #1 │ │ │ │ + sbcseq r0, ip, r0, ror lr │ │ │ │ + sbcseq r1, ip, r4, lsl #5 │ │ │ │ + sbcseq r1, ip, r4, rrx │ │ │ │ + sbcseq r0, ip, ip, lsr #28 │ │ │ │ + sbcseq r1, ip, r0, asr #4 │ │ │ │ + sbcseq r1, ip, ip, lsl r0 │ │ │ │ sbcseq r0, ip, r8, ror #27 │ │ │ │ - ldrsbeq r0, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r0, ip, r8, ror #31 │ │ │ │ - sbcseq r0, ip, r0, lsr #27 │ │ │ │ - smullseq r0, ip, r0, fp │ │ │ │ - sbcseq r0, ip, r4, lsr #31 │ │ │ │ - sbcseq r0, ip, r8, asr sp │ │ │ │ - sbcseq r0, ip, ip, asr #22 │ │ │ │ - sbcseq r0, ip, r4, lsr #22 │ │ │ │ - ldrsheq r0, [ip], #172 @ 0xac │ │ │ │ - sbcseq r0, ip, r4, asr #21 │ │ │ │ - sbcseq r0, ip, r8, lsl #21 │ │ │ │ - sbcseq r0, ip, ip, asr sl │ │ │ │ - sbcseq r0, ip, r4, lsr sl │ │ │ │ - sbcseq r0, ip, r4, lsl sl │ │ │ │ - sbcseq r0, ip, ip, ror #19 │ │ │ │ - sbcseq r0, ip, r4, asr #19 │ │ │ │ - smullseq r0, ip, r8, r9 │ │ │ │ - sbcseq r0, ip, r0, ror r9 │ │ │ │ - sbcseq r0, ip, r0, asr r9 │ │ │ │ - sbcseq r0, ip, ip, lsr #18 │ │ │ │ - sbcseq r0, ip, r0, lsl #18 │ │ │ │ - ldrsbeq r0, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r0, ip, r0, lsr #17 │ │ │ │ - sbcseq r0, ip, r4, ror r8 │ │ │ │ - sbcseq r0, ip, ip, lsr r8 │ │ │ │ - sbcseq r0, ip, r0, lsl r8 │ │ │ │ - sbcseq r0, ip, r4, ror #15 │ │ │ │ - ldrheq r0, [ip], #124 @ 0x7c │ │ │ │ - smullseq r0, ip, r0, r7 │ │ │ │ - sbcseq r0, ip, r4, ror #14 │ │ │ │ - sbcseq r0, ip, r8, lsr r7 │ │ │ │ - sbcseq r0, ip, ip, lsl #14 │ │ │ │ - sbcseq r0, ip, r4, ror #13 │ │ │ │ - ldrheq r0, [ip], #108 @ 0x6c │ │ │ │ - smullseq r0, ip, r0, r6 │ │ │ │ - sbcseq r0, ip, r4, ror #12 │ │ │ │ - sbcseq r0, ip, r4, lsr r6 │ │ │ │ - sbcseq r0, ip, r8, lsl #12 │ │ │ │ - ldrsbeq r0, [ip], #88 @ 0x58 │ │ │ │ - smullseq r0, ip, r8, r5 │ │ │ │ - sbcseq r0, ip, ip, ror #10 │ │ │ │ - sbcseq r0, ip, r0, ror #9 │ │ │ │ - sbcseq r0, ip, r4, lsr r5 │ │ │ │ - sbcseq r0, ip, r8, lsr #9 │ │ │ │ - ldrsheq r0, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r0, ip, r0, ror r4 │ │ │ │ - sbcseq r0, ip, r4, asr #9 │ │ │ │ - sbcseq r0, ip, r8, lsr r4 │ │ │ │ - sbcseq r0, ip, r8, lsl #8 │ │ │ │ - ldrsbeq r0, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r0, ip, ip, asr #7 │ │ │ │ - smullseq r0, ip, r8, r2 │ │ │ │ - smullseq r0, ip, r0, r3 │ │ │ │ + ldrsheq r1, [ip], #28 │ │ │ │ + ldrsbeq r0, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r0, ip, r4, lsr #27 │ │ │ │ + ldrheq r1, [ip], #24 │ │ │ │ + sbcseq r0, ip, ip, lsl #31 │ │ │ │ + sbcseq r0, ip, r0, ror #26 │ │ │ │ + sbcseq r1, ip, r4, ror r1 │ │ │ │ + sbcseq r0, ip, r4, asr #30 │ │ │ │ + sbcseq r0, ip, ip, lsl sp │ │ │ │ + sbcseq r1, ip, r0, lsr r1 │ │ │ │ + ldrsheq r0, [ip], #236 @ 0xec │ │ │ │ + ldrsbeq r0, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r1, ip, ip, ror #1 │ │ │ │ + ldrheq r0, [ip], #228 @ 0xe4 │ │ │ │ + smullseq r0, ip, r4, ip │ │ │ │ + sbcseq r1, ip, r8, lsr #1 │ │ │ │ + sbcseq r0, ip, ip, ror #28 │ │ │ │ + sbcseq r0, ip, r0, asr ip │ │ │ │ + sbcseq r1, ip, r4, rrx │ │ │ │ + sbcseq r0, ip, r4, lsr #28 │ │ │ │ + sbcseq r0, ip, ip, lsl #24 │ │ │ │ + sbcseq r1, ip, r0, lsr #32 │ │ │ │ + ldrsbeq r0, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r0, ip, r8, asr #23 │ │ │ │ + ldrsbeq r0, [ip], #252 @ 0xfc │ │ │ │ + smullseq r0, ip, r4, sp │ │ │ │ + sbcseq r0, ip, r4, lsl #23 │ │ │ │ + smullseq r0, ip, r8, pc @ │ │ │ │ + sbcseq r0, ip, ip, asr #26 │ │ │ │ + sbcseq r0, ip, r0, asr #22 │ │ │ │ + sbcseq r0, ip, r8, lsl fp │ │ │ │ + ldrsheq r0, [ip], #160 @ 0xa0 │ │ │ │ + ldrheq r0, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r0, ip, ip, ror sl │ │ │ │ + sbcseq r0, ip, r0, asr sl │ │ │ │ + sbcseq r0, ip, r8, lsr #20 │ │ │ │ + sbcseq r0, ip, r8, lsl #20 │ │ │ │ + sbcseq r0, ip, r0, ror #19 │ │ │ │ + ldrheq r0, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r0, ip, ip, lsl #19 │ │ │ │ + sbcseq r0, ip, r4, ror #18 │ │ │ │ + sbcseq r0, ip, r4, asr #18 │ │ │ │ + sbcseq r0, ip, r0, lsr #18 │ │ │ │ + ldrsheq r0, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r0, ip, r8, asr #17 │ │ │ │ + smullseq r0, ip, r4, r8 │ │ │ │ + sbcseq r0, ip, r8, ror #16 │ │ │ │ + sbcseq r0, ip, r0, lsr r8 │ │ │ │ + sbcseq r0, ip, r4, lsl #16 │ │ │ │ + ldrsbeq r0, [ip], #120 @ 0x78 │ │ │ │ + ldrheq r0, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r0, ip, r4, lsl #15 │ │ │ │ + sbcseq r0, ip, r8, asr r7 │ │ │ │ + sbcseq r0, ip, ip, lsr #14 │ │ │ │ + sbcseq r0, ip, r0, lsl #14 │ │ │ │ + ldrsbeq r0, [ip], #104 @ 0x68 │ │ │ │ + ldrheq r0, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r0, ip, r4, lsl #13 │ │ │ │ + sbcseq r0, ip, r8, asr r6 │ │ │ │ + sbcseq r0, ip, r8, lsr #12 │ │ │ │ + ldrsheq r0, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r0, ip, ip, asr #11 │ │ │ │ + sbcseq r0, ip, ip, lsl #11 │ │ │ │ + sbcseq r0, ip, r0, ror #10 │ │ │ │ + ldrsbeq r0, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r0, ip, r8, lsr #10 │ │ │ │ + smullseq r0, ip, ip, r4 │ │ │ │ + ldrsheq r0, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r0, ip, r4, ror #8 │ │ │ │ + ldrheq r0, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r0, ip, ip, lsr #8 │ │ │ │ + ldrsheq r0, [ip], #60 @ 0x3c │ │ │ │ + sbcseq r0, ip, ip, asr #5 │ │ │ │ + sbcseq r0, ip, r0, asr #7 │ │ │ │ + sbcseq r0, ip, ip, lsl #5 │ │ │ │ + sbcseq r0, ip, r4, lsl #7 │ │ │ │ + sbcseq r0, ip, ip, asr #4 │ │ │ │ + sbcseq r0, ip, r8, asr #6 │ │ │ │ + sbcseq r0, ip, ip, lsl #4 │ │ │ │ + sbcseq r0, ip, ip, lsl #6 │ │ │ │ + sbcseq r0, ip, ip, asr #3 │ │ │ │ + ldrsbeq r0, [ip], #32 │ │ │ │ + sbcseq r0, ip, ip, lsl #3 │ │ │ │ + smullseq r0, ip, r4, r2 │ │ │ │ + sbcseq r0, ip, ip, asr #2 │ │ │ │ sbcseq r0, ip, r8, asr r2 │ │ │ │ - sbcseq r0, ip, r4, asr r3 │ │ │ │ - sbcseq r0, ip, r8, lsl r2 │ │ │ │ - sbcseq r0, ip, r8, lsl r3 │ │ │ │ - ldrsbeq r0, [ip], #24 │ │ │ │ - ldrsbeq r0, [ip], #44 @ 0x2c │ │ │ │ - smullseq r0, ip, r8, r1 │ │ │ │ - sbcseq r0, ip, r0, lsr #5 │ │ │ │ - sbcseq r0, ip, r8, asr r1 │ │ │ │ - sbcseq r0, ip, r4, ror #4 │ │ │ │ - sbcseq r0, ip, r8, lsl r1 │ │ │ │ - sbcseq r0, ip, r8, ror #1 │ │ │ │ - smullseq pc, fp, ip, lr @ │ │ │ │ - sbcseq pc, fp, ip, asr #24 │ │ │ │ - sbcseq pc, fp, r0, asr #19 │ │ │ │ - smullseq r0, ip, r4, r0 │ │ │ │ - sbcseq pc, fp, r8, asr #28 │ │ │ │ - ldrsheq pc, [fp], #180 @ 0xb4 @ │ │ │ │ - sbcseq pc, fp, r8, ror #18 │ │ │ │ - sbcseq r0, ip, r0, asr #32 │ │ │ │ - ldrsheq pc, [fp], #212 @ 0xd4 @ │ │ │ │ + sbcseq r0, ip, ip, lsl #2 │ │ │ │ + ldrsbeq r0, [ip], #12 │ │ │ │ + smullseq pc, fp, r0, lr @ │ │ │ │ + sbcseq pc, fp, r0, asr #24 │ │ │ │ + ldrheq pc, [fp], #148 @ 0x94 @ │ │ │ │ + sbcseq r0, ip, r8, lsl #1 │ │ │ │ + sbcseq pc, fp, ip, lsr lr @ │ │ │ │ + sbcseq pc, fp, r8, ror #23 │ │ │ │ + sbcseq pc, fp, ip, asr r9 @ │ │ │ │ + sbcseq r0, ip, r4, lsr r0 │ │ │ │ + sbcseq pc, fp, r8, ror #27 │ │ │ │ + smullseq pc, fp, r0, fp @ │ │ │ │ + sbcseq pc, fp, r4, lsl #18 │ │ │ │ + sbcseq pc, fp, r0, ror #31 │ │ │ │ + smullseq pc, fp, r4, sp @ │ │ │ │ + sbcseq pc, fp, r8, lsr fp @ │ │ │ │ + sbcseq pc, fp, ip, lsr #17 │ │ │ │ + sbcseq pc, fp, ip, lsl #31 │ │ │ │ + sbcseq pc, fp, r0, asr #26 │ │ │ │ + sbcseq pc, fp, r0, ror #21 │ │ │ │ + sbcseq pc, fp, r4, asr r8 @ │ │ │ │ + sbcseq pc, fp, r8, lsr pc @ │ │ │ │ + sbcseq pc, fp, ip, ror #25 │ │ │ │ + sbcseq pc, fp, r8, lsl #21 │ │ │ │ + ldrsheq pc, [fp], #124 @ 0x7c @ │ │ │ │ + sbcseq pc, fp, r4, ror #29 │ │ │ │ + smullseq pc, fp, r8, ip @ │ │ │ │ + sbcseq pc, fp, r0, lsr sl @ │ │ │ │ + sbcseq pc, fp, r4, lsr #15 │ │ │ │ + smullseq pc, fp, r0, lr @ │ │ │ │ + sbcseq pc, fp, r4, asr #24 │ │ │ │ + ldrsbeq pc, [fp], #152 @ 0x98 @ │ │ │ │ + sbcseq pc, fp, ip, asr #14 │ │ │ │ + sbcseq pc, fp, ip, lsr lr @ │ │ │ │ + ldrsheq pc, [fp], #176 @ 0xb0 @ │ │ │ │ + sbcseq pc, fp, r0, lsl #19 │ │ │ │ + ldrsheq pc, [fp], #100 @ 0x64 @ │ │ │ │ + sbcseq pc, fp, r8, ror #27 │ │ │ │ smullseq pc, fp, ip, fp @ │ │ │ │ - sbcseq pc, fp, r0, lsl r9 @ │ │ │ │ - sbcseq pc, fp, ip, ror #31 │ │ │ │ - sbcseq pc, fp, r0, lsr #27 │ │ │ │ - sbcseq pc, fp, r4, asr #22 │ │ │ │ - ldrheq pc, [fp], #136 @ 0x88 @ │ │ │ │ - smullseq pc, fp, r8, pc @ │ │ │ │ - sbcseq pc, fp, ip, asr #26 │ │ │ │ - sbcseq pc, fp, ip, ror #21 │ │ │ │ - sbcseq pc, fp, r0, ror #16 │ │ │ │ - sbcseq pc, fp, r4, asr #30 │ │ │ │ - ldrsheq pc, [fp], #200 @ 0xc8 @ │ │ │ │ - smullseq pc, fp, r4, sl @ │ │ │ │ - sbcseq pc, fp, r8, lsl #16 │ │ │ │ - ldrsheq pc, [fp], #224 @ 0xe0 @ │ │ │ │ - sbcseq pc, fp, r4, lsr #25 │ │ │ │ - sbcseq pc, fp, ip, lsr sl @ │ │ │ │ - ldrheq pc, [fp], #112 @ 0x70 @ │ │ │ │ - smullseq pc, fp, ip, lr @ │ │ │ │ - sbcseq pc, fp, r0, asr ip @ │ │ │ │ - sbcseq pc, fp, r4, ror #19 │ │ │ │ - sbcseq pc, fp, r8, asr r7 @ │ │ │ │ - sbcseq pc, fp, r8, asr #28 │ │ │ │ - ldrsheq pc, [fp], #188 @ 0xbc @ │ │ │ │ - sbcseq pc, fp, ip, lsl #19 │ │ │ │ - sbcseq pc, fp, r0, lsl #14 │ │ │ │ - ldrsheq pc, [fp], #212 @ 0xd4 @ │ │ │ │ - sbcseq pc, fp, r8, lsr #23 │ │ │ │ - sbcseq pc, fp, r4, lsr r9 @ │ │ │ │ - sbcseq pc, fp, r8, lsr #13 │ │ │ │ - sbcseq pc, fp, r0, lsr #27 │ │ │ │ - sbcseq pc, fp, r4, asr fp @ │ │ │ │ - ldrsbeq pc, [fp], #140 @ 0x8c @ │ │ │ │ - sbcseq pc, fp, r0, asr r6 @ │ │ │ │ - sbcseq pc, fp, ip, asr #26 │ │ │ │ - sbcseq pc, fp, r0, lsl #22 │ │ │ │ - sbcseq pc, fp, r4, lsl #17 │ │ │ │ - ldrsheq pc, [fp], #88 @ 0x58 @ │ │ │ │ - ldrsheq pc, [fp], #200 @ 0xc8 @ │ │ │ │ - sbcseq pc, fp, ip, lsr #21 │ │ │ │ - sbcseq pc, fp, ip, lsr #16 │ │ │ │ - sbcseq pc, fp, r0, lsr #11 │ │ │ │ - sbcseq pc, fp, r4, lsr #25 │ │ │ │ - sbcseq pc, fp, r8, asr sl @ │ │ │ │ - ldrsbeq pc, [fp], #116 @ 0x74 @ │ │ │ │ - sbcseq pc, fp, r8, asr #10 │ │ │ │ - sbcseq pc, fp, r0, asr ip @ │ │ │ │ - sbcseq pc, fp, r4, lsl #20 │ │ │ │ - sbcseq pc, fp, ip, ror r7 @ │ │ │ │ - ldrsheq pc, [fp], #64 @ 0x40 @ │ │ │ │ - ldrsheq pc, [fp], #188 @ 0xbc @ │ │ │ │ - ldrheq pc, [fp], #144 @ 0x90 @ │ │ │ │ - sbcseq pc, fp, r4, lsr #14 │ │ │ │ - smullseq pc, fp, r8, r4 @ │ │ │ │ - sbcseq pc, fp, r8, ror #8 │ │ │ │ - sbcseq pc, fp, r4, asr #4 │ │ │ │ - sbcseq pc, fp, r0, lsr #32 │ │ │ │ - sbcseq lr, fp, r0, lsl #28 │ │ │ │ - ldrsheq lr, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq lr, fp, r8, ror #19 │ │ │ │ - ldrsheq pc, [fp], #60 @ 0x3c @ │ │ │ │ - ldrsbeq pc, [fp], #24 @ │ │ │ │ - ldrheq lr, [fp], #244 @ 0xf4 │ │ │ │ - smullseq lr, fp, r8, sp │ │ │ │ - sbcseq lr, fp, ip, lsl #23 │ │ │ │ - sbcseq lr, fp, r0, lsl #19 │ │ │ │ - sbcseq lr, fp, ip, lsr #26 │ │ │ │ - sbcseq lr, fp, r8, lsl #22 │ │ │ │ - sbcseq lr, fp, r4, ror #17 │ │ │ │ - sbcseq lr, fp, ip, asr #13 │ │ │ │ - sbcseq lr, fp, r0, asr #9 │ │ │ │ - ldrheq lr, [fp], #36 @ 0x24 │ │ │ │ - sbcseq lr, fp, r0, asr #25 │ │ │ │ - smullseq lr, fp, ip, sl │ │ │ │ - sbcseq lr, fp, r8, ror r8 │ │ │ │ - sbcseq lr, fp, r4, ror #12 │ │ │ │ - sbcseq lr, fp, r8, asr r4 │ │ │ │ - sbcseq lr, fp, ip, asr #4 │ │ │ │ - sbcseq lr, fp, r4, asr ip │ │ │ │ - sbcseq lr, fp, r0, lsr sl │ │ │ │ - sbcseq lr, fp, ip, lsl #16 │ │ │ │ - ldrsheq lr, [fp], #92 @ 0x5c │ │ │ │ - ldrsheq lr, [fp], #48 @ 0x30 │ │ │ │ - sbcseq lr, fp, r4, ror #3 │ │ │ │ + sbcseq pc, fp, r8, lsr #18 │ │ │ │ + smullseq pc, fp, ip, r6 @ │ │ │ │ + smullseq pc, fp, r4, sp @ │ │ │ │ + sbcseq pc, fp, r8, asr #22 │ │ │ │ + ldrsbeq pc, [fp], #128 @ 0x80 @ │ │ │ │ + sbcseq pc, fp, r4, asr #12 │ │ │ │ + sbcseq pc, fp, r0, asr #26 │ │ │ │ + ldrsheq pc, [fp], #164 @ 0xa4 @ │ │ │ │ + sbcseq pc, fp, r8, ror r8 @ │ │ │ │ + sbcseq pc, fp, ip, ror #11 │ │ │ │ + sbcseq pc, fp, ip, ror #25 │ │ │ │ + sbcseq pc, fp, r0, lsr #21 │ │ │ │ + sbcseq pc, fp, r0, lsr #16 │ │ │ │ + smullseq pc, fp, r4, r5 @ │ │ │ │ + smullseq pc, fp, r8, ip @ │ │ │ │ + sbcseq pc, fp, ip, asr #20 │ │ │ │ + sbcseq pc, fp, r8, asr #15 │ │ │ │ + sbcseq pc, fp, ip, lsr r5 @ │ │ │ │ + sbcseq pc, fp, r4, asr #24 │ │ │ │ + ldrsheq pc, [fp], #152 @ 0x98 @ │ │ │ │ + sbcseq pc, fp, r0, ror r7 @ │ │ │ │ + sbcseq pc, fp, r4, ror #9 │ │ │ │ + ldrsheq pc, [fp], #176 @ 0xb0 @ │ │ │ │ + sbcseq pc, fp, r4, lsr #19 │ │ │ │ + sbcseq pc, fp, r8, lsl r7 @ │ │ │ │ + sbcseq pc, fp, ip, lsl #9 │ │ │ │ + sbcseq pc, fp, ip, asr r4 @ │ │ │ │ + sbcseq pc, fp, r8, lsr r2 @ │ │ │ │ + sbcseq pc, fp, r4, lsl r0 @ │ │ │ │ + ldrsheq lr, [fp], #212 @ 0xd4 │ │ │ │ sbcseq lr, fp, r8, ror #23 │ │ │ │ - sbcseq lr, fp, r4, asr #19 │ │ │ │ - sbcseq lr, fp, r0, lsr #15 │ │ │ │ - smullseq lr, fp, r4, r5 │ │ │ │ - sbcseq lr, fp, r8, lsl #7 │ │ │ │ - sbcseq lr, fp, ip, ror r1 │ │ │ │ + ldrsbeq lr, [fp], #156 @ 0x9c │ │ │ │ + ldrsheq pc, [fp], #48 @ 0x30 @ │ │ │ │ + sbcseq pc, fp, ip, asr #3 │ │ │ │ + sbcseq lr, fp, r8, lsr #31 │ │ │ │ + sbcseq lr, fp, ip, lsl #27 │ │ │ │ sbcseq lr, fp, r0, lsl #23 │ │ │ │ - sbcseq lr, fp, ip, asr r9 │ │ │ │ - sbcseq lr, fp, r8, lsr r7 │ │ │ │ - sbcseq lr, fp, ip, lsr #10 │ │ │ │ - sbcseq lr, fp, r0, lsr #6 │ │ │ │ - sbcseq lr, fp, r4, lsl r1 │ │ │ │ - sbcseq lr, fp, r8, lsl fp │ │ │ │ - ldrsheq lr, [fp], #132 @ 0x84 │ │ │ │ - ldrsbeq lr, [fp], #96 @ 0x60 │ │ │ │ - sbcseq lr, fp, r4, asr #9 │ │ │ │ - ldrheq lr, [fp], #40 @ 0x28 │ │ │ │ - sbcseq lr, fp, ip, lsr #1 │ │ │ │ - ldrheq lr, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq lr, fp, ip, lsl #17 │ │ │ │ - sbcseq lr, fp, r8, ror #12 │ │ │ │ - sbcseq lr, fp, ip, asr r4 │ │ │ │ - sbcseq lr, fp, r0, asr r2 │ │ │ │ - sbcseq lr, fp, r4, asr #32 │ │ │ │ - sbcseq lr, fp, r8, asr #20 │ │ │ │ - sbcseq lr, fp, r4, lsr #16 │ │ │ │ - sbcseq lr, fp, r0, lsl #12 │ │ │ │ - ldrsheq lr, [fp], #52 @ 0x34 │ │ │ │ - sbcseq lr, fp, r8, ror #3 │ │ │ │ - ldrsbeq sp, [fp], #252 @ 0xfc │ │ │ │ - sbcseq lr, fp, r0, ror #19 │ │ │ │ - ldrheq lr, [fp], #124 @ 0x7c │ │ │ │ - smullseq lr, fp, r8, r5 │ │ │ │ - sbcseq lr, fp, ip, lsl #7 │ │ │ │ - sbcseq lr, fp, r0, lsl #3 │ │ │ │ - sbcseq sp, fp, r4, ror pc │ │ │ │ - sbcseq lr, fp, r8, ror r9 │ │ │ │ - sbcseq lr, fp, r4, asr r7 │ │ │ │ - sbcseq lr, fp, r0, lsr r5 │ │ │ │ - sbcseq lr, fp, r4, lsr #6 │ │ │ │ - sbcseq lr, fp, r8, lsl r1 │ │ │ │ - sbcseq sp, fp, ip, lsl #30 │ │ │ │ - sbcseq lr, fp, r0, lsl r9 │ │ │ │ - sbcseq lr, fp, ip, ror #13 │ │ │ │ - sbcseq lr, fp, r8, asr #9 │ │ │ │ - ldrheq lr, [fp], #44 @ 0x2c │ │ │ │ - ldrheq lr, [fp], #0 │ │ │ │ - sbcseq sp, fp, r4, lsr #29 │ │ │ │ - sbcseq lr, fp, r8, lsr #17 │ │ │ │ - sbcseq lr, fp, r4, lsl #13 │ │ │ │ - sbcseq lr, fp, r0, ror #8 │ │ │ │ - sbcseq lr, fp, r4, asr r2 │ │ │ │ - sbcseq lr, fp, r8, asr #32 │ │ │ │ - sbcseq sp, fp, ip, lsr lr │ │ │ │ - sbcseq lr, fp, r0, asr #16 │ │ │ │ - sbcseq lr, fp, ip, lsl r6 │ │ │ │ - ldrsheq lr, [fp], #56 @ 0x38 │ │ │ │ - sbcseq lr, fp, ip, ror #3 │ │ │ │ - sbcseq sp, fp, r0, ror #31 │ │ │ │ - ldrsbeq sp, [fp], #212 @ 0xd4 │ │ │ │ - ldrsbeq lr, [fp], #120 @ 0x78 │ │ │ │ - ldrheq lr, [fp], #84 @ 0x54 │ │ │ │ - smullseq lr, fp, r0, r3 │ │ │ │ - sbcseq lr, fp, r4, lsl #3 │ │ │ │ - sbcseq sp, fp, r8, ror pc │ │ │ │ - sbcseq sp, fp, ip, ror #26 │ │ │ │ - sbcseq sp, fp, r0, asr #26 │ │ │ │ - sbcseq sp, fp, r0, lsr ip │ │ │ │ - sbcseq sp, fp, r0, lsl #22 │ │ │ │ - ldrheq sp, [fp], #144 @ 0x90 │ │ │ │ - sbcseq sp, fp, ip, asr #16 │ │ │ │ - sbcseq sp, fp, r0, lsr #14 │ │ │ │ - ldrsheq sp, [fp], #84 @ 0x54 │ │ │ │ - ldrsbeq r4, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r4, ip, r0, asr r7 │ │ │ │ - sbcseq r4, ip, r8, lsr #11 │ │ │ │ - sbcseq r4, ip, r0, asr r4 │ │ │ │ - ldrheq r4, [ip], #32 │ │ │ │ - sbcseq r4, ip, r0, asr fp │ │ │ │ - sbcseq r4, ip, r4, lsr #19 │ │ │ │ - sbcseq r4, ip, r8, asr r8 │ │ │ │ - sbcseq r4, ip, ip, asr #13 │ │ │ │ - sbcseq r4, ip, r0, lsr #10 │ │ │ │ - ldrsbeq r4, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r4, ip, r8, lsr #4 │ │ │ │ - ldrsheq r4, [ip], #16 │ │ │ │ - sbcseq r3, ip, ip, asr #30 │ │ │ │ - sbcseq r3, ip, r0, lsl #25 │ │ │ │ - ldrheq r3, [ip], #152 @ 0x98 │ │ │ │ - smullseq r4, ip, r4, r1 │ │ │ │ - ldrsheq r3, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r3, ip, r4, lsr #24 │ │ │ │ - sbcseq r3, ip, r0, ror #18 │ │ │ │ - sbcseq r4, ip, r8, lsr r1 │ │ │ │ - smullseq r3, ip, r4, lr │ │ │ │ - sbcseq r3, ip, r8, asr #23 │ │ │ │ - sbcseq r3, ip, r8, lsl #18 │ │ │ │ - ldrsbeq r4, [ip], #12 │ │ │ │ - sbcseq r3, ip, r8, lsr lr │ │ │ │ - sbcseq r3, ip, ip, ror #22 │ │ │ │ - ldrheq r3, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r4, ip, r0, lsl #1 │ │ │ │ - ldrsbeq r3, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r3, ip, r0, lsl fp │ │ │ │ - sbcseq r3, ip, r8, asr r8 │ │ │ │ - sbcseq r4, ip, r4, lsr #32 │ │ │ │ - sbcseq r3, ip, r0, lsl #27 │ │ │ │ - ldrheq r3, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r3, ip, r0, lsl #16 │ │ │ │ - sbcseq r3, ip, ip, asr #31 │ │ │ │ - sbcseq r3, ip, r4, lsr #26 │ │ │ │ - sbcseq r3, ip, r8, asr sl │ │ │ │ - sbcseq r3, ip, r8, lsr #15 │ │ │ │ - sbcseq r3, ip, r4, ror pc │ │ │ │ - sbcseq r3, ip, r8, asr #25 │ │ │ │ - ldrsheq r3, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r3, ip, r0, asr r7 │ │ │ │ - sbcseq r3, ip, ip, lsl pc │ │ │ │ - sbcseq r3, ip, ip, ror #24 │ │ │ │ - sbcseq r3, ip, r0, lsr #19 │ │ │ │ - ldrsheq r3, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r3, ip, r4, asr #29 │ │ │ │ - sbcseq r3, ip, r0, lsl ip │ │ │ │ - sbcseq r3, ip, r4, asr #18 │ │ │ │ - sbcseq r3, ip, r0, lsr #13 │ │ │ │ - sbcseq r3, ip, ip, ror #28 │ │ │ │ - ldrheq r3, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq r3, ip, r8, ror #17 │ │ │ │ - sbcseq r3, ip, r8, asr #12 │ │ │ │ - sbcseq r3, ip, r4, lsl lr │ │ │ │ - sbcseq r3, ip, r8, asr fp │ │ │ │ - sbcseq r3, ip, ip, lsl #17 │ │ │ │ - ldrsheq r3, [ip], #80 @ 0x50 │ │ │ │ - ldrheq r3, [ip], #220 @ 0xdc │ │ │ │ - ldrsheq r3, [ip], #172 @ 0xac │ │ │ │ - sbcseq r3, ip, r0, lsr r8 │ │ │ │ - smullseq r3, ip, r8, r5 │ │ │ │ - sbcseq r3, ip, r4, ror #26 │ │ │ │ - sbcseq r3, ip, r0, lsr #21 │ │ │ │ - ldrsbeq r3, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r3, ip, r0, asr #10 │ │ │ │ - sbcseq r3, ip, ip, lsl #26 │ │ │ │ - sbcseq r3, ip, r4, asr #20 │ │ │ │ - sbcseq r3, ip, r8, ror r7 │ │ │ │ - sbcseq r3, ip, r8, ror #9 │ │ │ │ - ldrheq r3, [ip], #196 @ 0xc4 │ │ │ │ - sbcseq r3, ip, r8, ror #19 │ │ │ │ - sbcseq r3, ip, ip, lsl r7 │ │ │ │ - smullseq r3, ip, r0, r4 │ │ │ │ - sbcseq r3, ip, r8, asr r4 │ │ │ │ - ldrheq r3, [ip], #20 │ │ │ │ - sbcseq r2, ip, r8, ror #29 │ │ │ │ - sbcseq r2, ip, r0, lsr #24 │ │ │ │ - ldrsheq r3, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r3, ip, r8, asr r1 │ │ │ │ - sbcseq r2, ip, ip, lsl #29 │ │ │ │ - sbcseq r2, ip, r8, asr #23 │ │ │ │ - sbcseq r3, ip, r0, lsr #7 │ │ │ │ - ldrsheq r3, [ip], #12 │ │ │ │ - sbcseq r2, ip, r0, lsr lr │ │ │ │ - sbcseq r2, ip, r0, ror fp │ │ │ │ - sbcseq r3, ip, r4, asr #6 │ │ │ │ - sbcseq r3, ip, r0, lsr #1 │ │ │ │ - ldrsbeq r2, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r2, ip, r8, lsl fp │ │ │ │ - sbcseq r3, ip, r8, ror #5 │ │ │ │ - sbcseq r3, ip, r4, asr #32 │ │ │ │ - sbcseq r2, ip, r8, ror sp │ │ │ │ - sbcseq r2, ip, r0, asr #21 │ │ │ │ - sbcseq r3, ip, ip, lsl #5 │ │ │ │ - sbcseq r2, ip, r8, ror #31 │ │ │ │ - sbcseq r2, ip, ip, lsl sp │ │ │ │ - sbcseq r2, ip, r8, ror #20 │ │ │ │ - sbcseq r3, ip, r4, lsr r2 │ │ │ │ - sbcseq r2, ip, ip, lsl #31 │ │ │ │ - sbcseq r2, ip, r0, asr #25 │ │ │ │ - sbcseq r2, ip, r0, lsl sl │ │ │ │ - ldrsbeq r3, [ip], #28 │ │ │ │ - sbcseq r2, ip, r0, lsr pc │ │ │ │ - sbcseq r2, ip, r4, ror #24 │ │ │ │ - ldrheq r2, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r3, ip, r4, lsl #3 │ │ │ │ - ldrsbeq r2, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r2, ip, r8, lsl #24 │ │ │ │ - sbcseq r2, ip, r0, ror #18 │ │ │ │ - sbcseq r3, ip, ip, lsr #2 │ │ │ │ - sbcseq r2, ip, r8, ror lr │ │ │ │ - ldr r0, [pc, #-828] @ 48803c │ │ │ │ + sbcseq lr, fp, r4, ror r9 │ │ │ │ + sbcseq lr, fp, r0, lsr #26 │ │ │ │ + ldrsheq lr, [fp], #172 @ 0xac │ │ │ │ + ldrsbeq lr, [fp], #136 @ 0x88 │ │ │ │ + sbcseq lr, fp, r0, asr #13 │ │ │ │ + ldrheq lr, [fp], #68 @ 0x44 │ │ │ │ + sbcseq lr, fp, r8, lsr #5 │ │ │ │ + ldrheq lr, [fp], #196 @ 0xc4 │ │ │ │ + smullseq lr, fp, r0, sl │ │ │ │ + sbcseq lr, fp, ip, ror #16 │ │ │ │ + sbcseq lr, fp, r8, asr r6 │ │ │ │ + sbcseq lr, fp, ip, asr #8 │ │ │ │ + sbcseq lr, fp, r0, asr #4 │ │ │ │ + sbcseq lr, fp, r8, asr #24 │ │ │ │ + sbcseq lr, fp, r4, lsr #20 │ │ │ │ + sbcseq lr, fp, r0, lsl #16 │ │ │ │ + ldrsheq lr, [fp], #80 @ 0x50 │ │ │ │ + sbcseq lr, fp, r4, ror #7 │ │ │ │ + ldrsbeq lr, [fp], #24 │ │ │ │ + ldrsbeq lr, [fp], #188 @ 0xbc │ │ │ │ + ldrheq lr, [fp], #152 @ 0x98 │ │ │ │ + smullseq lr, fp, r4, r7 │ │ │ │ + sbcseq lr, fp, r8, lsl #11 │ │ │ │ + sbcseq lr, fp, ip, ror r3 │ │ │ │ + sbcseq lr, fp, r0, ror r1 │ │ │ │ + sbcseq lr, fp, r4, ror fp │ │ │ │ + sbcseq lr, fp, r0, asr r9 │ │ │ │ + sbcseq lr, fp, ip, lsr #14 │ │ │ │ + sbcseq lr, fp, r0, lsr #10 │ │ │ │ + sbcseq lr, fp, r4, lsl r3 │ │ │ │ + sbcseq lr, fp, r8, lsl #2 │ │ │ │ + sbcseq lr, fp, ip, lsl #22 │ │ │ │ + sbcseq lr, fp, r8, ror #17 │ │ │ │ + sbcseq lr, fp, r4, asr #13 │ │ │ │ + ldrheq lr, [fp], #72 @ 0x48 │ │ │ │ + sbcseq lr, fp, ip, lsr #5 │ │ │ │ + sbcseq lr, fp, r0, lsr #1 │ │ │ │ + sbcseq lr, fp, r4, lsr #21 │ │ │ │ + sbcseq lr, fp, r0, lsl #17 │ │ │ │ + sbcseq lr, fp, ip, asr r6 │ │ │ │ + sbcseq lr, fp, r0, asr r4 │ │ │ │ + sbcseq lr, fp, r4, asr #4 │ │ │ │ + sbcseq lr, fp, r8, lsr r0 │ │ │ │ + sbcseq lr, fp, ip, lsr sl │ │ │ │ + sbcseq lr, fp, r8, lsl r8 │ │ │ │ + ldrsheq lr, [fp], #84 @ 0x54 │ │ │ │ + sbcseq lr, fp, r8, ror #7 │ │ │ │ + ldrsbeq lr, [fp], #28 │ │ │ │ + ldrsbeq sp, [fp], #240 @ 0xf0 │ │ │ │ + ldrsbeq lr, [fp], #148 @ 0x94 │ │ │ │ + ldrheq lr, [fp], #112 @ 0x70 │ │ │ │ + sbcseq lr, fp, ip, lsl #11 │ │ │ │ + sbcseq lr, fp, r0, lsl #7 │ │ │ │ + sbcseq lr, fp, r4, ror r1 │ │ │ │ + sbcseq sp, fp, r8, ror #30 │ │ │ │ + sbcseq lr, fp, ip, ror #18 │ │ │ │ + sbcseq lr, fp, r8, asr #14 │ │ │ │ + sbcseq lr, fp, r4, lsr #10 │ │ │ │ + sbcseq lr, fp, r8, lsl r3 │ │ │ │ + sbcseq lr, fp, ip, lsl #2 │ │ │ │ + sbcseq sp, fp, r0, lsl #30 │ │ │ │ + sbcseq lr, fp, r4, lsl #18 │ │ │ │ + sbcseq lr, fp, r0, ror #13 │ │ │ │ + ldrheq lr, [fp], #76 @ 0x4c │ │ │ │ + ldrheq lr, [fp], #32 │ │ │ │ + sbcseq lr, fp, r4, lsr #1 │ │ │ │ + smullseq sp, fp, r8, lr │ │ │ │ + smullseq lr, fp, ip, r8 │ │ │ │ + sbcseq lr, fp, r8, ror r6 │ │ │ │ + sbcseq lr, fp, r4, asr r4 │ │ │ │ + sbcseq lr, fp, r8, asr #4 │ │ │ │ + sbcseq lr, fp, ip, lsr r0 │ │ │ │ + sbcseq sp, fp, r0, lsr lr │ │ │ │ + sbcseq lr, fp, r4, lsr r8 │ │ │ │ + sbcseq lr, fp, r0, lsl r6 │ │ │ │ + sbcseq lr, fp, ip, ror #7 │ │ │ │ + sbcseq lr, fp, r0, ror #3 │ │ │ │ + ldrsbeq sp, [fp], #244 @ 0xf4 │ │ │ │ + sbcseq sp, fp, r8, asr #27 │ │ │ │ + sbcseq lr, fp, ip, asr #15 │ │ │ │ + sbcseq lr, fp, r8, lsr #11 │ │ │ │ + sbcseq lr, fp, r4, lsl #7 │ │ │ │ + sbcseq lr, fp, r8, ror r1 │ │ │ │ + sbcseq sp, fp, ip, ror #30 │ │ │ │ + sbcseq sp, fp, r0, ror #26 │ │ │ │ + sbcseq sp, fp, r4, lsr sp │ │ │ │ + sbcseq sp, fp, r4, lsr #24 │ │ │ │ + ldrsheq sp, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq sp, fp, r4, lsr #19 │ │ │ │ + sbcseq sp, fp, r0, asr #16 │ │ │ │ + sbcseq sp, fp, r4, lsl r7 │ │ │ │ + sbcseq sp, fp, r8, ror #11 │ │ │ │ + sbcseq r4, ip, r8, asr #17 │ │ │ │ + sbcseq r4, ip, r4, asr #14 │ │ │ │ + smullseq r4, ip, ip, r5 │ │ │ │ + sbcseq r4, ip, r4, asr #8 │ │ │ │ + sbcseq r4, ip, r4, lsr #5 │ │ │ │ + sbcseq r4, ip, r4, asr #22 │ │ │ │ + smullseq r4, ip, r8, r9 │ │ │ │ + sbcseq r4, ip, ip, asr #16 │ │ │ │ + sbcseq r4, ip, r0, asr #13 │ │ │ │ + sbcseq r4, ip, r4, lsl r5 │ │ │ │ + sbcseq r4, ip, r8, asr #7 │ │ │ │ + sbcseq r4, ip, ip, lsl r2 │ │ │ │ + sbcseq r4, ip, r4, ror #3 │ │ │ │ + sbcseq r3, ip, r0, asr #30 │ │ │ │ + sbcseq r3, ip, r4, ror ip │ │ │ │ + sbcseq r3, ip, ip, lsr #19 │ │ │ │ + sbcseq r4, ip, r8, lsl #3 │ │ │ │ + sbcseq r3, ip, r4, ror #29 │ │ │ │ + sbcseq r3, ip, r8, lsl ip │ │ │ │ + sbcseq r3, ip, r4, asr r9 │ │ │ │ + sbcseq r4, ip, ip, lsr #2 │ │ │ │ + sbcseq r3, ip, r8, lsl #29 │ │ │ │ + ldrheq r3, [ip], #188 @ 0xbc │ │ │ │ + ldrsheq r3, [ip], #140 @ 0x8c │ │ │ │ + ldrsbeq r4, [ip], #0 │ │ │ │ + sbcseq r3, ip, ip, lsr #28 │ │ │ │ + sbcseq r3, ip, r0, ror #22 │ │ │ │ + sbcseq r3, ip, r4, lsr #17 │ │ │ │ + sbcseq r4, ip, r4, ror r0 │ │ │ │ + ldrsbeq r3, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r3, ip, r4, lsl #22 │ │ │ │ + sbcseq r3, ip, ip, asr #16 │ │ │ │ + sbcseq r4, ip, r8, lsl r0 │ │ │ │ + sbcseq r3, ip, r4, ror sp │ │ │ │ + sbcseq r3, ip, r8, lsr #21 │ │ │ │ + ldrsheq r3, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r3, ip, r0, asr #31 │ │ │ │ + sbcseq r3, ip, r8, lsl sp │ │ │ │ + sbcseq r3, ip, ip, asr #20 │ │ │ │ + smullseq r3, ip, ip, r7 │ │ │ │ + sbcseq r3, ip, r8, ror #30 │ │ │ │ + ldrheq r3, [ip], #204 @ 0xcc │ │ │ │ + ldrsheq r3, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r3, ip, r4, asr #14 │ │ │ │ + sbcseq r3, ip, r0, lsl pc │ │ │ │ + sbcseq r3, ip, r0, ror #24 │ │ │ │ + smullseq r3, ip, r4, r9 │ │ │ │ + sbcseq r3, ip, ip, ror #13 │ │ │ │ + ldrheq r3, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r3, ip, r4, lsl #24 │ │ │ │ + sbcseq r3, ip, r8, lsr r9 │ │ │ │ + smullseq r3, ip, r4, r6 │ │ │ │ + sbcseq r3, ip, r0, ror #28 │ │ │ │ + sbcseq r3, ip, r8, lsr #23 │ │ │ │ + ldrsbeq r3, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r3, ip, ip, lsr r6 │ │ │ │ + sbcseq r3, ip, r8, lsl #28 │ │ │ │ + sbcseq r3, ip, ip, asr #22 │ │ │ │ + sbcseq r3, ip, r0, lsl #17 │ │ │ │ + sbcseq r3, ip, r4, ror #11 │ │ │ │ + ldrheq r3, [ip], #208 @ 0xd0 │ │ │ │ + ldrsheq r3, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r3, ip, r4, lsr #16 │ │ │ │ + sbcseq r3, ip, ip, lsl #11 │ │ │ │ + sbcseq r3, ip, r8, asr sp │ │ │ │ + smullseq r3, ip, r4, sl │ │ │ │ + sbcseq r3, ip, r8, asr #15 │ │ │ │ + sbcseq r3, ip, r4, lsr r5 │ │ │ │ + sbcseq r3, ip, r0, lsl #26 │ │ │ │ + sbcseq r3, ip, r8, lsr sl │ │ │ │ + sbcseq r3, ip, ip, ror #14 │ │ │ │ + ldrsbeq r3, [ip], #76 @ 0x4c │ │ │ │ + sbcseq r3, ip, r8, lsr #25 │ │ │ │ + ldrsbeq r3, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r3, ip, r0, lsl r7 │ │ │ │ + sbcseq r3, ip, r4, lsl #9 │ │ │ │ + sbcseq r3, ip, ip, asr #8 │ │ │ │ + sbcseq r3, ip, r8, lsr #3 │ │ │ │ + ldrsbeq r2, [ip], #236 @ 0xec │ │ │ │ + sbcseq r2, ip, r4, lsl ip │ │ │ │ + ldrsheq r3, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r3, ip, ip, asr #2 │ │ │ │ + sbcseq r2, ip, r0, lsl #29 │ │ │ │ + ldrheq r2, [ip], #188 @ 0xbc │ │ │ │ + smullseq r3, ip, r4, r3 │ │ │ │ + ldrsheq r3, [ip], #0 │ │ │ │ + sbcseq r2, ip, r4, lsr #28 │ │ │ │ + sbcseq r2, ip, r4, ror #22 │ │ │ │ + sbcseq r3, ip, r8, lsr r3 │ │ │ │ + smullseq r3, ip, r4, r0 │ │ │ │ + sbcseq r2, ip, r8, asr #27 │ │ │ │ + sbcseq r2, ip, ip, lsl #22 │ │ │ │ + ldrsbeq r3, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r3, ip, r8, lsr r0 │ │ │ │ + sbcseq r2, ip, ip, ror #26 │ │ │ │ + ldrheq r2, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r3, ip, r0, lsl #5 │ │ │ │ + ldrsbeq r2, [ip], #252 @ 0xfc │ │ │ │ + sbcseq r2, ip, r0, lsl sp │ │ │ │ + sbcseq r2, ip, ip, asr sl │ │ │ │ + sbcseq r3, ip, r8, lsr #4 │ │ │ │ + sbcseq r2, ip, r0, lsl #31 │ │ │ │ + ldrheq r2, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r2, ip, r4, lsl #20 │ │ │ │ + ldrsbeq r3, [ip], #16 │ │ │ │ + sbcseq r2, ip, r4, lsr #30 │ │ │ │ + sbcseq r2, ip, r8, asr ip │ │ │ │ + sbcseq r2, ip, ip, lsr #19 │ │ │ │ + sbcseq r3, ip, r8, ror r1 │ │ │ │ + sbcseq r2, ip, r8, asr #29 │ │ │ │ + ldrsheq r2, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r2, ip, r4, asr r9 │ │ │ │ + sbcseq r3, ip, r0, lsr #2 │ │ │ │ + sbcseq r2, ip, ip, ror #28 │ │ │ │ + ldr r0, [pc, #-828] @ 488068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 488040 │ │ │ │ + ldr r0, [pc, #-836] @ 48806c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 488044 │ │ │ │ + ldr r0, [pc, #-844] @ 488070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 488048 │ │ │ │ + ldr r0, [pc, #-852] @ 488074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 48804c │ │ │ │ + ldr r0, [pc, #-860] @ 488078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 488050 │ │ │ │ + ldr r0, [pc, #-868] @ 48807c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 488054 │ │ │ │ + ldr r0, [pc, #-876] @ 488080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 488058 │ │ │ │ + ldr r0, [pc, #-884] @ 488084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 48805c │ │ │ │ + ldr r0, [pc, #-892] @ 488088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 488060 │ │ │ │ + ldr r0, [pc, #-900] @ 48808c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 488064 │ │ │ │ + ldr r0, [pc, #-908] @ 488090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 488068 │ │ │ │ + ldr r0, [pc, #-916] @ 488094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 48806c │ │ │ │ + ldr r0, [pc, #-924] @ 488098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 488070 │ │ │ │ + ldr r0, [pc, #-932] @ 48809c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 488074 │ │ │ │ + ldr r0, [pc, #-940] @ 4880a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 488078 │ │ │ │ + ldr r0, [pc, #-948] @ 4880a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 48807c │ │ │ │ + ldr r0, [pc, #-956] @ 4880a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 488080 │ │ │ │ + ldr r0, [pc, #-964] @ 4880ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 488084 │ │ │ │ + ldr r0, [pc, #-972] @ 4880b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 488088 │ │ │ │ + ldr r0, [pc, #-980] @ 4880b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 48808c │ │ │ │ + ldr r0, [pc, #-988] @ 4880b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 488090 │ │ │ │ + ldr r0, [pc, #-996] @ 4880bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 488094 │ │ │ │ + ldr r0, [pc, #-1004] @ 4880c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 488098 │ │ │ │ + ldr r0, [pc, #-1012] @ 4880c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 48809c │ │ │ │ + ldr r0, [pc, #-1020] @ 4880c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 4880a0 │ │ │ │ + ldr r0, [pc, #-1028] @ 4880cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 4880a4 │ │ │ │ + ldr r0, [pc, #-1036] @ 4880d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 4880a8 │ │ │ │ + ldr r0, [pc, #-1044] @ 4880d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 4880ac │ │ │ │ + ldr r0, [pc, #-1052] @ 4880d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 4880b0 │ │ │ │ + ldr r0, [pc, #-1060] @ 4880dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 4880b4 │ │ │ │ + ldr r0, [pc, #-1068] @ 4880e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 4880b8 │ │ │ │ + ldr r0, [pc, #-1076] @ 4880e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 4880bc │ │ │ │ + ldr r0, [pc, #-1084] @ 4880e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 4880c0 │ │ │ │ + ldr r0, [pc, #-1092] @ 4880ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 4880c4 │ │ │ │ + ldr r0, [pc, #-1100] @ 4880f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 4880c8 │ │ │ │ + ldr r0, [pc, #-1108] @ 4880f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 4880cc │ │ │ │ + ldr r0, [pc, #-1116] @ 4880f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 4880d0 │ │ │ │ + ldr r0, [pc, #-1124] @ 4880fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 4880d4 │ │ │ │ + ldr r0, [pc, #-1132] @ 488100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 4880d8 │ │ │ │ + ldr r0, [pc, #-1140] @ 488104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 4880dc │ │ │ │ + ldr r0, [pc, #-1148] @ 488108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 4880e0 │ │ │ │ + ldr r0, [pc, #-1156] @ 48810c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 4880e4 │ │ │ │ + ldr r0, [pc, #-1164] @ 488110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 4880e8 │ │ │ │ + ldr r0, [pc, #-1172] @ 488114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 4880ec │ │ │ │ + ldr r0, [pc, #-1180] @ 488118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 4880f0 │ │ │ │ + ldr r0, [pc, #-1188] @ 48811c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 4880f4 │ │ │ │ + ldr r0, [pc, #-1196] @ 488120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 4880f8 │ │ │ │ + ldr r0, [pc, #-1204] @ 488124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 4880fc │ │ │ │ + ldr r0, [pc, #-1212] @ 488128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 488100 │ │ │ │ + ldr r0, [pc, #-1220] @ 48812c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 488104 │ │ │ │ + ldr r0, [pc, #-1228] @ 488130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 488108 │ │ │ │ + ldr r0, [pc, #-1236] @ 488134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 48810c │ │ │ │ + ldr r0, [pc, #-1244] @ 488138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 488110 │ │ │ │ + ldr r0, [pc, #-1252] @ 48813c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 488114 │ │ │ │ + ldr r0, [pc, #-1260] @ 488140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 488118 │ │ │ │ + ldr r0, [pc, #-1268] @ 488144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 48811c │ │ │ │ + ldr r0, [pc, #-1276] @ 488148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 488120 │ │ │ │ + ldr r0, [pc, #-1284] @ 48814c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 488124 │ │ │ │ + ldr r0, [pc, #-1292] @ 488150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 488128 │ │ │ │ + ldr r0, [pc, #-1300] @ 488154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 48812c │ │ │ │ + ldr r0, [pc, #-1308] @ 488158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 488130 │ │ │ │ + ldr r0, [pc, #-1316] @ 48815c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 488134 │ │ │ │ + ldr r0, [pc, #-1324] @ 488160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 488138 │ │ │ │ + ldr r0, [pc, #-1332] @ 488164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 48813c │ │ │ │ + ldr r0, [pc, #-1340] @ 488168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 488140 │ │ │ │ + ldr r0, [pc, #-1348] @ 48816c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 488144 │ │ │ │ + ldr r0, [pc, #-1356] @ 488170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 488148 │ │ │ │ + ldr r0, [pc, #-1364] @ 488174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 48814c │ │ │ │ + ldr r0, [pc, #-1372] @ 488178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 488150 │ │ │ │ + ldr r0, [pc, #-1380] @ 48817c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 488154 │ │ │ │ + ldr r0, [pc, #-1388] @ 488180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 488158 │ │ │ │ + ldr r0, [pc, #-1396] @ 488184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 48815c │ │ │ │ + ldr r0, [pc, #-1404] @ 488188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 488160 │ │ │ │ + ldr r0, [pc, #-1412] @ 48818c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 488164 │ │ │ │ + ldr r0, [pc, #-1420] @ 488190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 488168 │ │ │ │ + ldr r0, [pc, #-1428] @ 488194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 48816c │ │ │ │ + ldr r0, [pc, #-1436] @ 488198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 488170 │ │ │ │ + ldr r0, [pc, #-1444] @ 48819c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 488174 │ │ │ │ + ldr r0, [pc, #-1452] @ 4881a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 488178 │ │ │ │ + ldr r0, [pc, #-1460] @ 4881a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 48817c │ │ │ │ + ldr r0, [pc, #-1468] @ 4881a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 488180 │ │ │ │ + ldr r0, [pc, #-1476] @ 4881ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 488184 │ │ │ │ + ldr r0, [pc, #-1484] @ 4881b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 488188 │ │ │ │ + ldr r0, [pc, #-1492] @ 4881b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 48818c │ │ │ │ + ldr r0, [pc, #-1500] @ 4881b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 488190 │ │ │ │ + ldr r0, [pc, #-1508] @ 4881bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 488194 │ │ │ │ + ldr r0, [pc, #-1516] @ 4881c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 488198 │ │ │ │ + ldr r0, [pc, #-1524] @ 4881c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 48819c │ │ │ │ + ldr r0, [pc, #-1532] @ 4881c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 4881a0 │ │ │ │ + ldr r0, [pc, #-1540] @ 4881cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 4881a4 │ │ │ │ + ldr r0, [pc, #-1548] @ 4881d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 4881a8 │ │ │ │ + ldr r0, [pc, #-1556] @ 4881d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 4881ac │ │ │ │ + ldr r0, [pc, #-1564] @ 4881d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 4881b0 │ │ │ │ + ldr r0, [pc, #-1572] @ 4881dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 4881b4 │ │ │ │ + ldr r0, [pc, #-1580] @ 4881e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 4881b8 │ │ │ │ + ldr r0, [pc, #-1588] @ 4881e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 4881bc │ │ │ │ + ldr r0, [pc, #-1596] @ 4881e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 4881c0 │ │ │ │ + ldr r0, [pc, #-1604] @ 4881ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 4881c4 │ │ │ │ + ldr r0, [pc, #-1612] @ 4881f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 4881c8 │ │ │ │ + ldr r0, [pc, #-1620] @ 4881f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 4881cc │ │ │ │ + ldr r0, [pc, #-1628] @ 4881f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 4881d0 │ │ │ │ + ldr r0, [pc, #-1636] @ 4881fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 4881d4 │ │ │ │ + ldr r0, [pc, #-1644] @ 488200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 4881d8 │ │ │ │ + ldr r0, [pc, #-1652] @ 488204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 4881dc │ │ │ │ + ldr r0, [pc, #-1660] @ 488208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 4881e0 │ │ │ │ + ldr r0, [pc, #-1668] @ 48820c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 4881e4 │ │ │ │ + ldr r0, [pc, #-1676] @ 488210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 4881e8 │ │ │ │ + ldr r0, [pc, #-1684] @ 488214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 4881ec │ │ │ │ + ldr r0, [pc, #-1692] @ 488218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 4881f0 │ │ │ │ + ldr r0, [pc, #-1700] @ 48821c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 4881f4 │ │ │ │ + ldr r0, [pc, #-1708] @ 488220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 4881f8 │ │ │ │ + ldr r0, [pc, #-1716] @ 488224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 4881fc │ │ │ │ + ldr r0, [pc, #-1724] @ 488228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 488200 │ │ │ │ + ldr r0, [pc, #-1732] @ 48822c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 488204 │ │ │ │ + ldr r0, [pc, #-1740] @ 488230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 488208 │ │ │ │ + ldr r0, [pc, #-1748] @ 488234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 48820c │ │ │ │ + ldr r0, [pc, #-1756] @ 488238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 488210 │ │ │ │ + ldr r0, [pc, #-1764] @ 48823c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 488214 │ │ │ │ + ldr r0, [pc, #-1772] @ 488240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 488218 │ │ │ │ + ldr r0, [pc, #-1780] @ 488244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 48821c │ │ │ │ + ldr r0, [pc, #-1788] @ 488248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 488220 │ │ │ │ + ldr r0, [pc, #-1796] @ 48824c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 488224 │ │ │ │ + ldr r0, [pc, #-1804] @ 488250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 488228 │ │ │ │ + ldr r0, [pc, #-1812] @ 488254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 48822c │ │ │ │ + ldr r0, [pc, #-1820] @ 488258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 488230 │ │ │ │ + ldr r0, [pc, #-1828] @ 48825c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 488234 │ │ │ │ + ldr r0, [pc, #-1836] @ 488260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 488238 │ │ │ │ + ldr r0, [pc, #-1844] @ 488264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 48823c │ │ │ │ + ldr r0, [pc, #-1852] @ 488268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 488240 │ │ │ │ + ldr r0, [pc, #-1860] @ 48826c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 488244 │ │ │ │ + ldr r0, [pc, #-1868] @ 488270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 488248 │ │ │ │ + ldr r0, [pc, #-1876] @ 488274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 48824c │ │ │ │ + ldr r0, [pc, #-1884] @ 488278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 488250 │ │ │ │ + ldr r0, [pc, #-1892] @ 48827c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 488254 │ │ │ │ + ldr r0, [pc, #-1900] @ 488280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 488258 │ │ │ │ + ldr r0, [pc, #-1908] @ 488284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 48825c │ │ │ │ + ldr r0, [pc, #-1916] @ 488288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 488260 │ │ │ │ + ldr r0, [pc, #-1924] @ 48828c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 488264 │ │ │ │ + ldr r0, [pc, #-1932] @ 488290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 488268 │ │ │ │ + ldr r0, [pc, #-1940] @ 488294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 48826c │ │ │ │ + ldr r0, [pc, #-1948] @ 488298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 488270 │ │ │ │ + ldr r0, [pc, #-1956] @ 48829c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 488274 │ │ │ │ + ldr r0, [pc, #-1964] @ 4882a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 488278 │ │ │ │ + ldr r0, [pc, #-1972] @ 4882a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 48827c │ │ │ │ + ldr r0, [pc, #-1980] @ 4882a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 488280 │ │ │ │ + ldr r0, [pc, #-1988] @ 4882ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 488284 │ │ │ │ + ldr r0, [pc, #-1996] @ 4882b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 488288 │ │ │ │ + ldr r0, [pc, #-2004] @ 4882b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 48828c │ │ │ │ + ldr r0, [pc, #-2012] @ 4882b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 488290 │ │ │ │ + ldr r0, [pc, #-2020] @ 4882bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 488294 │ │ │ │ + ldr r0, [pc, #-2028] @ 4882c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 488298 │ │ │ │ + ldr r0, [pc, #-2036] @ 4882c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 48829c │ │ │ │ + ldr r0, [pc, #-2044] @ 4882c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 4882a0 │ │ │ │ + ldr r0, [pc, #-2052] @ 4882cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 4882a4 │ │ │ │ + ldr r0, [pc, #-2060] @ 4882d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 4882a8 │ │ │ │ + ldr r0, [pc, #-2068] @ 4882d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 4882ac │ │ │ │ + ldr r0, [pc, #-2076] @ 4882d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 4882b0 │ │ │ │ + ldr r0, [pc, #-2084] @ 4882dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 4882b4 │ │ │ │ + ldr r0, [pc, #-2092] @ 4882e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 4882b8 │ │ │ │ + ldr r0, [pc, #-2100] @ 4882e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 4882bc │ │ │ │ + ldr r0, [pc, #-2108] @ 4882e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 4882c0 │ │ │ │ + ldr r0, [pc, #-2116] @ 4882ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 4882c4 │ │ │ │ + ldr r0, [pc, #-2124] @ 4882f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 4882c8 │ │ │ │ + ldr r0, [pc, #-2132] @ 4882f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 4882cc │ │ │ │ + ldr r0, [pc, #-2140] @ 4882f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 4882d0 │ │ │ │ + ldr r0, [pc, #-2148] @ 4882fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 4882d4 │ │ │ │ + ldr r0, [pc, #-2156] @ 488300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 4882d8 │ │ │ │ + ldr r0, [pc, #-2164] @ 488304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 4882dc │ │ │ │ + ldr r0, [pc, #-2172] @ 488308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 4882e0 │ │ │ │ + ldr r0, [pc, #-2180] @ 48830c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 4882e4 │ │ │ │ + ldr r0, [pc, #-2188] @ 488310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 4882e8 │ │ │ │ + ldr r0, [pc, #-2196] @ 488314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 4882ec │ │ │ │ + ldr r0, [pc, #-2204] @ 488318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 4882f0 │ │ │ │ + ldr r0, [pc, #-2212] @ 48831c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 4882f4 │ │ │ │ + ldr r0, [pc, #-2220] @ 488320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 4882f8 │ │ │ │ + ldr r0, [pc, #-2228] @ 488324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 4882fc │ │ │ │ + ldr r0, [pc, #-2236] @ 488328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 488300 │ │ │ │ + ldr r0, [pc, #-2244] @ 48832c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 488304 │ │ │ │ + ldr r0, [pc, #-2252] @ 488330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 488308 │ │ │ │ + ldr r0, [pc, #-2260] @ 488334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 48830c │ │ │ │ + ldr r0, [pc, #-2268] @ 488338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 488310 │ │ │ │ + ldr r0, [pc, #-2276] @ 48833c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 488314 │ │ │ │ + ldr r0, [pc, #-2284] @ 488340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 488318 │ │ │ │ + ldr r0, [pc, #-2292] @ 488344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 48831c │ │ │ │ + ldr r0, [pc, #-2300] @ 488348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 488320 │ │ │ │ + ldr r0, [pc, #-2308] @ 48834c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 488324 │ │ │ │ + ldr r0, [pc, #-2316] @ 488350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 488328 │ │ │ │ + ldr r0, [pc, #-2324] @ 488354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 48832c │ │ │ │ + ldr r0, [pc, #-2332] @ 488358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 488330 │ │ │ │ + ldr r0, [pc, #-2340] @ 48835c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 488334 │ │ │ │ + ldr r0, [pc, #-2348] @ 488360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 488338 │ │ │ │ + ldr r0, [pc, #-2356] @ 488364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 48833c │ │ │ │ + ldr r0, [pc, #-2364] @ 488368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 488340 │ │ │ │ + ldr r0, [pc, #-2372] @ 48836c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 488344 │ │ │ │ + ldr r0, [pc, #-2380] @ 488370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 488348 │ │ │ │ + ldr r0, [pc, #-2388] @ 488374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 48834c │ │ │ │ + ldr r0, [pc, #-2396] @ 488378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 488350 │ │ │ │ + ldr r0, [pc, #-2404] @ 48837c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 488354 │ │ │ │ + ldr r0, [pc, #-2412] @ 488380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 488358 │ │ │ │ + ldr r0, [pc, #-2420] @ 488384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 48835c │ │ │ │ + ldr r0, [pc, #-2428] @ 488388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 488360 │ │ │ │ + ldr r0, [pc, #-2436] @ 48838c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 488364 │ │ │ │ + ldr r0, [pc, #-2444] @ 488390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 488368 │ │ │ │ + ldr r0, [pc, #-2452] @ 488394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 48836c │ │ │ │ + ldr r0, [pc, #-2460] @ 488398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 48969c │ │ │ │ + ldr r0, [pc, #2440] @ 4896c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 4896a0 │ │ │ │ + ldr r0, [pc, #2432] @ 4896cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 4896a4 │ │ │ │ + ldr r0, [pc, #2424] @ 4896d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 4896a8 │ │ │ │ + ldr r0, [pc, #2416] @ 4896d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 4896ac │ │ │ │ + ldr r0, [pc, #2408] @ 4896d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 4896b0 │ │ │ │ + ldr r0, [pc, #2400] @ 4896dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 4896b4 │ │ │ │ + ldr r0, [pc, #2392] @ 4896e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 4896b8 │ │ │ │ + ldr r0, [pc, #2384] @ 4896e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 4896bc │ │ │ │ + ldr r0, [pc, #2376] @ 4896e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 4896c0 │ │ │ │ + ldr r0, [pc, #2368] @ 4896ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 4896c4 │ │ │ │ + ldr r0, [pc, #2360] @ 4896f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 4896c8 │ │ │ │ + ldr r0, [pc, #2352] @ 4896f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 4896cc │ │ │ │ + ldr r0, [pc, #2344] @ 4896f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 4896d0 │ │ │ │ + ldr r0, [pc, #2336] @ 4896fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 4896d4 │ │ │ │ + ldr r0, [pc, #2328] @ 489700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 4896d8 │ │ │ │ + ldr r0, [pc, #2320] @ 489704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 4896dc │ │ │ │ + ldr r0, [pc, #2312] @ 489708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 4896e0 │ │ │ │ + ldr r0, [pc, #2304] @ 48970c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 4896e4 │ │ │ │ + ldr r0, [pc, #2296] @ 489710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 4896e8 │ │ │ │ + ldr r0, [pc, #2288] @ 489714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 4896ec │ │ │ │ + ldr r0, [pc, #2280] @ 489718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 4896f0 │ │ │ │ + ldr r0, [pc, #2272] @ 48971c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 4896f4 │ │ │ │ + ldr r0, [pc, #2264] @ 489720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 4896f8 │ │ │ │ + ldr r0, [pc, #2256] @ 489724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 4896fc │ │ │ │ + ldr r0, [pc, #2248] @ 489728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 489700 │ │ │ │ + ldr r0, [pc, #2240] @ 48972c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 489704 │ │ │ │ + ldr r0, [pc, #2232] @ 489730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 489708 │ │ │ │ + ldr r0, [pc, #2224] @ 489734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 48970c │ │ │ │ + ldr r0, [pc, #2216] @ 489738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 489710 │ │ │ │ + ldr r0, [pc, #2208] @ 48973c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 489714 │ │ │ │ + ldr r0, [pc, #2200] @ 489740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 489718 │ │ │ │ + ldr r0, [pc, #2192] @ 489744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 48971c │ │ │ │ + ldr r0, [pc, #2184] @ 489748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 489720 │ │ │ │ + ldr r0, [pc, #2176] @ 48974c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 489724 │ │ │ │ + ldr r0, [pc, #2168] @ 489750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 489728 │ │ │ │ + ldr r0, [pc, #2160] @ 489754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 48972c │ │ │ │ + ldr r0, [pc, #2152] @ 489758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 489730 │ │ │ │ + ldr r0, [pc, #2144] @ 48975c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 489734 │ │ │ │ + ldr r0, [pc, #2136] @ 489760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 489738 │ │ │ │ + ldr r0, [pc, #2128] @ 489764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 48973c │ │ │ │ + ldr r0, [pc, #2120] @ 489768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 489740 │ │ │ │ + ldr r0, [pc, #2112] @ 48976c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 489744 │ │ │ │ + ldr r0, [pc, #2104] @ 489770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 489748 │ │ │ │ + ldr r0, [pc, #2096] @ 489774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 48974c │ │ │ │ + ldr r0, [pc, #2088] @ 489778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 489750 │ │ │ │ + ldr r0, [pc, #2080] @ 48977c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 489754 │ │ │ │ + ldr r0, [pc, #2072] @ 489780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 489758 │ │ │ │ + ldr r0, [pc, #2064] @ 489784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 48975c │ │ │ │ + ldr r0, [pc, #2056] @ 489788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 489760 │ │ │ │ + ldr r0, [pc, #2048] @ 48978c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 489764 │ │ │ │ + ldr r0, [pc, #2040] @ 489790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 489768 │ │ │ │ + ldr r0, [pc, #2032] @ 489794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 48976c │ │ │ │ + ldr r0, [pc, #2024] @ 489798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 489770 │ │ │ │ + ldr r0, [pc, #2016] @ 48979c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 489774 │ │ │ │ + ldr r0, [pc, #2008] @ 4897a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 489778 │ │ │ │ + ldr r0, [pc, #2000] @ 4897a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 48977c │ │ │ │ + ldr r0, [pc, #1992] @ 4897a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 489780 │ │ │ │ + ldr r0, [pc, #1984] @ 4897ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 489784 │ │ │ │ + ldr r0, [pc, #1976] @ 4897b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 489788 │ │ │ │ + ldr r0, [pc, #1968] @ 4897b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 48978c │ │ │ │ + ldr r0, [pc, #1960] @ 4897b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 489790 │ │ │ │ + ldr r0, [pc, #1952] @ 4897bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 489794 │ │ │ │ + ldr r0, [pc, #1944] @ 4897c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 489798 │ │ │ │ + ldr r0, [pc, #1936] @ 4897c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 48979c │ │ │ │ + ldr r0, [pc, #1928] @ 4897c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4897a0 │ │ │ │ + ldr r0, [pc, #1920] @ 4897cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4897a4 │ │ │ │ + ldr r0, [pc, #1912] @ 4897d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 4897a8 │ │ │ │ + ldr r0, [pc, #1904] @ 4897d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 4897ac │ │ │ │ + ldr r0, [pc, #1896] @ 4897d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 4897b0 │ │ │ │ + ldr r0, [pc, #1888] @ 4897dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 4897b4 │ │ │ │ + ldr r0, [pc, #1880] @ 4897e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 4897b8 │ │ │ │ + ldr r0, [pc, #1872] @ 4897e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 4897bc │ │ │ │ + ldr r0, [pc, #1864] @ 4897e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 4897c0 │ │ │ │ + ldr r0, [pc, #1856] @ 4897ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 4897c4 │ │ │ │ + ldr r0, [pc, #1848] @ 4897f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 4897c8 │ │ │ │ + ldr r0, [pc, #1840] @ 4897f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 4897cc │ │ │ │ + ldr r0, [pc, #1832] @ 4897f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 4897d0 │ │ │ │ + ldr r0, [pc, #1824] @ 4897fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 4897d4 │ │ │ │ + ldr r0, [pc, #1816] @ 489800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 4897d8 │ │ │ │ + ldr r0, [pc, #1808] @ 489804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 4897dc │ │ │ │ + ldr r0, [pc, #1800] @ 489808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 4897e0 │ │ │ │ + ldr r0, [pc, #1792] @ 48980c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 4897e4 │ │ │ │ + ldr r0, [pc, #1784] @ 489810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 4897e8 │ │ │ │ + ldr r0, [pc, #1776] @ 489814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 4897ec │ │ │ │ + ldr r0, [pc, #1768] @ 489818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 4897f0 │ │ │ │ + ldr r0, [pc, #1760] @ 48981c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 4897f4 │ │ │ │ + ldr r0, [pc, #1752] @ 489820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 4897f8 │ │ │ │ + ldr r0, [pc, #1744] @ 489824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 4897fc │ │ │ │ + ldr r0, [pc, #1736] @ 489828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 489800 │ │ │ │ + ldr r0, [pc, #1728] @ 48982c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 489804 │ │ │ │ + ldr r0, [pc, #1720] @ 489830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 489808 │ │ │ │ + ldr r0, [pc, #1712] @ 489834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 48980c │ │ │ │ + ldr r0, [pc, #1704] @ 489838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 489810 │ │ │ │ + ldr r0, [pc, #1696] @ 48983c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 489814 │ │ │ │ + ldr r0, [pc, #1688] @ 489840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 489818 │ │ │ │ + ldr r0, [pc, #1680] @ 489844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 48981c │ │ │ │ + ldr r0, [pc, #1672] @ 489848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 489820 │ │ │ │ + ldr r0, [pc, #1664] @ 48984c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 489824 │ │ │ │ + ldr r0, [pc, #1656] @ 489850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 489828 │ │ │ │ + ldr r0, [pc, #1648] @ 489854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 48982c │ │ │ │ + ldr r0, [pc, #1640] @ 489858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 489830 │ │ │ │ + ldr r0, [pc, #1632] @ 48985c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 489834 │ │ │ │ + ldr r0, [pc, #1624] @ 489860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 489838 │ │ │ │ + ldr r0, [pc, #1616] @ 489864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 48983c │ │ │ │ + ldr r0, [pc, #1608] @ 489868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 489840 │ │ │ │ + ldr r0, [pc, #1600] @ 48986c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 489844 │ │ │ │ + ldr r0, [pc, #1592] @ 489870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 489848 │ │ │ │ + ldr r0, [pc, #1584] @ 489874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 48984c │ │ │ │ + ldr r0, [pc, #1576] @ 489878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 489850 │ │ │ │ + ldr r0, [pc, #1568] @ 48987c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 489854 │ │ │ │ + ldr r0, [pc, #1560] @ 489880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 489858 │ │ │ │ + ldr r0, [pc, #1552] @ 489884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 48985c │ │ │ │ + ldr r0, [pc, #1544] @ 489888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 489860 │ │ │ │ + ldr r0, [pc, #1536] @ 48988c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 489864 │ │ │ │ + ldr r0, [pc, #1528] @ 489890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 489868 │ │ │ │ + ldr r0, [pc, #1520] @ 489894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 48986c │ │ │ │ + ldr r0, [pc, #1512] @ 489898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 489870 │ │ │ │ + ldr r0, [pc, #1504] @ 48989c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 489874 │ │ │ │ + ldr r0, [pc, #1496] @ 4898a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 489878 │ │ │ │ + ldr r0, [pc, #1488] @ 4898a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 48987c │ │ │ │ + ldr r0, [pc, #1480] @ 4898a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 489880 │ │ │ │ + ldr r0, [pc, #1472] @ 4898ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 489884 │ │ │ │ + ldr r0, [pc, #1464] @ 4898b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 489888 │ │ │ │ + ldr r0, [pc, #1456] @ 4898b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 48988c │ │ │ │ + ldr r0, [pc, #1448] @ 4898b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 489890 │ │ │ │ + ldr r0, [pc, #1440] @ 4898bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 489894 │ │ │ │ + ldr r0, [pc, #1432] @ 4898c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 489898 │ │ │ │ + ldr r0, [pc, #1424] @ 4898c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 48989c │ │ │ │ + ldr r0, [pc, #1416] @ 4898c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4898a0 │ │ │ │ + ldr r0, [pc, #1408] @ 4898cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4898a4 │ │ │ │ + ldr r0, [pc, #1400] @ 4898d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 4898a8 │ │ │ │ + ldr r0, [pc, #1392] @ 4898d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 4898ac │ │ │ │ + ldr r0, [pc, #1384] @ 4898d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 4898b0 │ │ │ │ + ldr r0, [pc, #1376] @ 4898dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 4898b4 │ │ │ │ + ldr r0, [pc, #1368] @ 4898e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 4898b8 │ │ │ │ + ldr r0, [pc, #1360] @ 4898e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 4898bc │ │ │ │ + ldr r0, [pc, #1352] @ 4898e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 4898c0 │ │ │ │ + ldr r0, [pc, #1344] @ 4898ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 4898c4 │ │ │ │ + ldr r0, [pc, #1336] @ 4898f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 4898c8 │ │ │ │ + ldr r0, [pc, #1328] @ 4898f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 4898cc │ │ │ │ + ldr r0, [pc, #1320] @ 4898f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 4898d0 │ │ │ │ + ldr r0, [pc, #1312] @ 4898fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 4898d4 │ │ │ │ + ldr r0, [pc, #1304] @ 489900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 4898d8 │ │ │ │ + ldr r0, [pc, #1296] @ 489904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 4898dc │ │ │ │ + ldr r0, [pc, #1288] @ 489908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 4898e0 │ │ │ │ + ldr r0, [pc, #1280] @ 48990c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4898e4 │ │ │ │ + ldr r0, [pc, #1272] @ 489910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4898e8 │ │ │ │ + ldr r0, [pc, #1264] @ 489914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4898ec │ │ │ │ + ldr r0, [pc, #1256] @ 489918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4898f0 │ │ │ │ + ldr r0, [pc, #1248] @ 48991c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4898f4 │ │ │ │ + ldr r0, [pc, #1240] @ 489920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4898f8 │ │ │ │ + ldr r0, [pc, #1232] @ 489924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4898fc │ │ │ │ + ldr r0, [pc, #1224] @ 489928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 489900 │ │ │ │ + ldr r0, [pc, #1216] @ 48992c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 489904 │ │ │ │ + ldr r0, [pc, #1208] @ 489930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 489908 │ │ │ │ + ldr r0, [pc, #1200] @ 489934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 48990c │ │ │ │ + ldr r0, [pc, #1192] @ 489938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 489910 │ │ │ │ + ldr r0, [pc, #1184] @ 48993c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 489914 │ │ │ │ + ldr r0, [pc, #1176] @ 489940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 489918 │ │ │ │ + ldr r0, [pc, #1168] @ 489944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 48991c │ │ │ │ + ldr r0, [pc, #1160] @ 489948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 489920 │ │ │ │ + ldr r0, [pc, #1152] @ 48994c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 489924 │ │ │ │ + ldr r0, [pc, #1144] @ 489950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 489928 │ │ │ │ + ldr r0, [pc, #1136] @ 489954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 48992c │ │ │ │ + ldr r0, [pc, #1128] @ 489958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 489930 │ │ │ │ + ldr r0, [pc, #1120] @ 48995c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 489934 │ │ │ │ + ldr r0, [pc, #1112] @ 489960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 489938 │ │ │ │ + ldr r0, [pc, #1104] @ 489964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 48993c │ │ │ │ + ldr r0, [pc, #1096] @ 489968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 489940 │ │ │ │ + ldr r0, [pc, #1088] @ 48996c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 489944 │ │ │ │ + ldr r0, [pc, #1080] @ 489970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 489948 │ │ │ │ + ldr r0, [pc, #1072] @ 489974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 48994c │ │ │ │ + ldr r0, [pc, #1064] @ 489978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 489950 │ │ │ │ + ldr r0, [pc, #1056] @ 48997c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 489954 │ │ │ │ + ldr r0, [pc, #1048] @ 489980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 489958 │ │ │ │ + ldr r0, [pc, #1040] @ 489984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 48995c │ │ │ │ + ldr r0, [pc, #1032] @ 489988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 489960 │ │ │ │ + ldr r0, [pc, #1024] @ 48998c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 489964 │ │ │ │ + ldr r0, [pc, #1016] @ 489990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 489968 │ │ │ │ + ldr r0, [pc, #1008] @ 489994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 48996c │ │ │ │ + ldr r0, [pc, #1000] @ 489998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 489970 │ │ │ │ + ldr r0, [pc, #992] @ 48999c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 489974 │ │ │ │ + ldr r0, [pc, #984] @ 4899a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 489978 │ │ │ │ + ldr r0, [pc, #976] @ 4899a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 48997c │ │ │ │ + ldr r0, [pc, #968] @ 4899a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 489980 │ │ │ │ + ldr r0, [pc, #960] @ 4899ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 489984 │ │ │ │ + ldr r0, [pc, #952] @ 4899b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 489988 │ │ │ │ + ldr r0, [pc, #944] @ 4899b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 48998c │ │ │ │ + ldr r0, [pc, #936] @ 4899b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 489990 │ │ │ │ + ldr r0, [pc, #928] @ 4899bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 489994 │ │ │ │ + ldr r0, [pc, #920] @ 4899c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 489998 │ │ │ │ + ldr r0, [pc, #912] @ 4899c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 48999c │ │ │ │ + ldr r0, [pc, #904] @ 4899c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4899a0 │ │ │ │ + ldr r0, [pc, #896] @ 4899cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4899a4 │ │ │ │ + ldr r0, [pc, #888] @ 4899d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 4899a8 │ │ │ │ + ldr r0, [pc, #880] @ 4899d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 4899ac │ │ │ │ + ldr r0, [pc, #872] @ 4899d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 4899b0 │ │ │ │ + ldr r0, [pc, #864] @ 4899dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 4899b4 │ │ │ │ + ldr r0, [pc, #856] @ 4899e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 4899b8 │ │ │ │ + ldr r0, [pc, #848] @ 4899e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 4899bc │ │ │ │ + ldr r0, [pc, #840] @ 4899e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4899c0 │ │ │ │ + ldr r0, [pc, #832] @ 4899ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4899c4 │ │ │ │ + ldr r0, [pc, #824] @ 4899f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4899c8 │ │ │ │ + ldr r0, [pc, #816] @ 4899f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r2, ip, ip, lsr #23 │ │ │ │ - sbcseq r2, ip, r8, lsl #18 │ │ │ │ - ldrsbeq r3, [ip], #4 │ │ │ │ - sbcseq r2, ip, ip, lsl lr │ │ │ │ - sbcseq r2, ip, r0, asr fp │ │ │ │ - ldrheq r2, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r3, ip, ip, ror r0 │ │ │ │ - sbcseq r2, ip, r0, asr #27 │ │ │ │ - ldrsheq r2, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq r2, ip, r8, asr r8 │ │ │ │ - sbcseq r3, ip, r4, lsr #32 │ │ │ │ - sbcseq r2, ip, r4, ror #26 │ │ │ │ - smullseq r2, ip, r8, sl │ │ │ │ - sbcseq r2, ip, r0, lsl #16 │ │ │ │ - sbcseq r2, ip, ip, asr #31 │ │ │ │ - sbcseq r2, ip, r8, lsl #26 │ │ │ │ - sbcseq r2, ip, ip, lsr sl │ │ │ │ - sbcseq r2, ip, r8, lsr #15 │ │ │ │ - sbcseq r2, ip, r4, ror pc │ │ │ │ - sbcseq r2, ip, ip, lsr #25 │ │ │ │ - sbcseq r2, ip, r0, ror #19 │ │ │ │ - sbcseq r2, ip, r0, asr r7 │ │ │ │ - sbcseq r2, ip, ip, lsl pc │ │ │ │ - sbcseq r2, ip, r0, asr ip │ │ │ │ - sbcseq r2, ip, r4, lsl #19 │ │ │ │ - ldrsheq r2, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r2, ip, ip, asr #13 │ │ │ │ - sbcseq r2, ip, r0, lsr #13 │ │ │ │ - sbcseq r2, ip, r4, ror r6 │ │ │ │ - sbcseq r2, ip, r8, asr #12 │ │ │ │ - sbcseq r2, ip, r8, lsr #12 │ │ │ │ - sbcseq r2, ip, r8, lsl #12 │ │ │ │ - sbcseq r2, ip, r8, ror #11 │ │ │ │ - sbcseq r2, ip, r8, asr #11 │ │ │ │ - sbcseq r2, ip, ip, lsr #11 │ │ │ │ - sbcseq r2, ip, r8, lsl #11 │ │ │ │ - sbcseq r2, ip, r4, ror #10 │ │ │ │ - sbcseq r2, ip, r0, asr #10 │ │ │ │ - sbcseq r2, ip, ip, lsl r5 │ │ │ │ - ldrsheq r2, [ip], #72 @ 0x48 │ │ │ │ - ldrsbeq r2, [ip], #68 @ 0x44 │ │ │ │ - ldrheq r2, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r2, ip, ip, lsl #9 │ │ │ │ - sbcseq r2, ip, r0, ror #8 │ │ │ │ - sbcseq r2, ip, r4, lsr r4 │ │ │ │ - sbcseq r2, ip, r8, lsl #8 │ │ │ │ - ldrsbeq r2, [ip], #60 @ 0x3c │ │ │ │ - ldrheq r2, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r2, ip, r4, lsl #7 │ │ │ │ - sbcseq r2, ip, r8, asr r3 │ │ │ │ - sbcseq r2, ip, ip, lsr #6 │ │ │ │ - sbcseq r2, ip, r0, lsl #6 │ │ │ │ - ldrsbeq r2, [ip], #44 @ 0x2c │ │ │ │ - ldrheq r2, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r2, ip, ip, lsl #5 │ │ │ │ - sbcseq r2, ip, ip, ror #4 │ │ │ │ - sbcseq r2, ip, r0, asr #4 │ │ │ │ - sbcseq r2, ip, r4, lsl r2 │ │ │ │ - ldrsheq r2, [ip], #20 │ │ │ │ - sbcseq r2, ip, r4, asr #3 │ │ │ │ - sbcseq r2, ip, r0, lsr #3 │ │ │ │ - sbcseq r2, ip, r0, lsl #3 │ │ │ │ - sbcseq r2, ip, r4, asr r1 │ │ │ │ - sbcseq r2, ip, r0, lsr r1 │ │ │ │ - sbcseq r2, ip, r0, lsl r1 │ │ │ │ - sbcseq r2, ip, ip, ror #1 │ │ │ │ - sbcseq r2, ip, r4, asr #1 │ │ │ │ - smullseq r2, ip, r8, r0 │ │ │ │ - sbcseq r2, ip, r4, rrx │ │ │ │ - sbcseq r2, ip, r4, lsr r0 │ │ │ │ - sbcseq r2, ip, r0, lsl r0 │ │ │ │ - sbcseq r1, ip, r0, ror #31 │ │ │ │ - sbcseq r1, ip, ip, lsr #31 │ │ │ │ - sbcseq r1, ip, ip, ror pc │ │ │ │ - sbcseq r1, ip, r4, asr pc │ │ │ │ - sbcseq r1, ip, ip, lsr #30 │ │ │ │ - sbcseq r1, ip, r4, lsl #30 │ │ │ │ - sbcseq r1, ip, r4, ror #29 │ │ │ │ - ldrheq r1, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r1, ip, r4, lsl #29 │ │ │ │ - sbcseq r1, ip, r0, asr lr │ │ │ │ - sbcseq r1, ip, ip, lsl lr │ │ │ │ - sbcseq r1, ip, r8, ror #27 │ │ │ │ - ldrheq r1, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r1, ip, r0, lsl #27 │ │ │ │ - sbcseq r1, ip, ip, asr #26 │ │ │ │ - sbcseq r1, ip, r8, lsl sp │ │ │ │ - sbcseq r1, ip, r4, ror #25 │ │ │ │ - ldrheq r1, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r1, ip, ip, ror ip │ │ │ │ - sbcseq r1, ip, r8, asr #24 │ │ │ │ - sbcseq r1, ip, r4, lsl ip │ │ │ │ - sbcseq r1, ip, r0, ror #23 │ │ │ │ - sbcseq r1, ip, ip, lsr #23 │ │ │ │ - sbcseq r1, ip, r8, ror fp │ │ │ │ - sbcseq r1, ip, r4, asr #22 │ │ │ │ - sbcseq r1, ip, r0, lsl fp │ │ │ │ - ldrsbeq r1, [ip], #172 @ 0xac │ │ │ │ - sbcseq r1, ip, r8, lsr #21 │ │ │ │ - sbcseq r1, ip, r4, ror sl │ │ │ │ - sbcseq r1, ip, r0, asr #20 │ │ │ │ - sbcseq r1, ip, ip, lsl #20 │ │ │ │ - ldrsbeq r1, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r1, ip, r4, lsr #19 │ │ │ │ - sbcseq r1, ip, r0, ror r9 │ │ │ │ - sbcseq r1, ip, ip, lsr r9 │ │ │ │ - sbcseq r1, ip, r8, lsl #18 │ │ │ │ - ldrsbeq r1, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r1, ip, r0, lsr #17 │ │ │ │ - sbcseq r1, ip, ip, ror #16 │ │ │ │ - sbcseq r1, ip, r8, lsr r8 │ │ │ │ - sbcseq r1, ip, r0, lsl r8 │ │ │ │ - sbcseq r1, ip, ip, asr #15 │ │ │ │ - sbcseq r1, ip, r4, lsl #15 │ │ │ │ - sbcseq r1, ip, ip, lsr r7 │ │ │ │ - ldrsheq r1, [ip], #108 @ 0x6c │ │ │ │ - ldrheq r1, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r1, ip, ip, ror r6 │ │ │ │ - sbcseq r1, ip, r4, asr r6 │ │ │ │ - sbcseq r1, ip, ip, lsr #12 │ │ │ │ - sbcseq r1, ip, r4, lsl #12 │ │ │ │ - ldrsbeq r1, [ip], #92 @ 0x5c │ │ │ │ - ldrheq r1, [ip], #84 @ 0x54 │ │ │ │ - sbcseq r1, ip, ip, lsl #11 │ │ │ │ - sbcseq r1, ip, r4, ror #10 │ │ │ │ - sbcseq r1, ip, r8, lsr r5 │ │ │ │ - sbcseq r1, ip, ip, lsl #10 │ │ │ │ - sbcseq r1, ip, r0, ror #9 │ │ │ │ - sbcseq r1, ip, r0, asr #9 │ │ │ │ - smullseq r1, ip, r8, r4 │ │ │ │ - sbcseq r1, ip, r4, ror r4 │ │ │ │ - sbcseq r1, ip, r0, asr #8 │ │ │ │ - sbcseq r1, ip, r8, lsl r4 │ │ │ │ - ldrsheq r1, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r1, ip, ip, asr #7 │ │ │ │ - sbcseq r1, ip, r8, lsr #7 │ │ │ │ - sbcseq r1, ip, r0, lsl #7 │ │ │ │ - sbcseq r1, ip, r8, asr r3 │ │ │ │ - sbcseq r1, ip, r0, lsr r3 │ │ │ │ - sbcseq r1, ip, r8, lsl #6 │ │ │ │ - ldrsbeq r1, [ip], #40 @ 0x28 │ │ │ │ - ldrheq r1, [ip], #36 @ 0x24 │ │ │ │ - ldrsheq r5, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r5, ip, r4, asr #17 │ │ │ │ - smullseq r5, ip, r0, r8 │ │ │ │ - sbcseq r5, ip, ip, asr r8 │ │ │ │ - sbcseq r5, ip, r8, lsr #16 │ │ │ │ - ldrsheq r5, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r5, ip, r0, asr #15 │ │ │ │ - sbcseq r5, ip, ip, lsl #15 │ │ │ │ - sbcseq r5, ip, r8, asr r7 │ │ │ │ - sbcseq r5, ip, r4, lsr #14 │ │ │ │ - ldrsheq r5, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r5, ip, ip, asr #13 │ │ │ │ - sbcseq r5, ip, r0, lsr #13 │ │ │ │ - sbcseq r5, ip, r4, ror r6 │ │ │ │ - sbcseq r5, ip, r8, asr #12 │ │ │ │ - sbcseq r5, ip, ip, lsl r6 │ │ │ │ - ldrsheq r5, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r5, ip, r4, asr #11 │ │ │ │ - smullseq r5, ip, r8, r5 │ │ │ │ - sbcseq r5, ip, ip, ror #10 │ │ │ │ - sbcseq r5, ip, r0, asr #10 │ │ │ │ - sbcseq r5, ip, r4, lsl r5 │ │ │ │ - sbcseq r5, ip, r8, ror #9 │ │ │ │ - ldrheq r5, [ip], #76 @ 0x4c │ │ │ │ - smullseq r5, ip, r0, r4 │ │ │ │ - sbcseq r5, ip, r4, ror #8 │ │ │ │ - sbcseq r5, ip, r4, lsr r4 │ │ │ │ - sbcseq r5, ip, r0, lsl #8 │ │ │ │ - sbcseq r5, ip, ip, asr #7 │ │ │ │ - smullseq r5, ip, r8, r3 │ │ │ │ - sbcseq r5, ip, r8, ror r3 │ │ │ │ - sbcseq r5, ip, r8, asr r3 │ │ │ │ - sbcseq fp, fp, r8, ror r3 │ │ │ │ - sbcseq fp, fp, ip, asr #6 │ │ │ │ - sbcseq fp, fp, r0, lsr #6 │ │ │ │ - ldrsheq fp, [fp], #44 @ 0x2c │ │ │ │ - ldrsbeq fp, [fp], #40 @ 0x28 │ │ │ │ - ldrheq fp, [fp], #36 @ 0x24 │ │ │ │ - smullseq fp, fp, r0, r2 @ │ │ │ │ - sbcseq fp, fp, r8, ror #4 │ │ │ │ - sbcseq fp, fp, r8, asr #4 │ │ │ │ - sbcseq fp, fp, r8, lsr #4 │ │ │ │ - sbcseq fp, fp, r4, lsl #4 │ │ │ │ - sbcseq fp, fp, r4, ror #3 │ │ │ │ - sbcseq fp, fp, r0, asr #3 │ │ │ │ - sbcseq fp, fp, ip, lsl #3 │ │ │ │ - sbcseq fp, fp, r4, asr r1 │ │ │ │ - sbcseq fp, fp, r0, lsr r1 │ │ │ │ - sbcseq fp, fp, r0, lsl r1 │ │ │ │ - ldrsheq fp, [fp], #0 │ │ │ │ - sbcseq fp, fp, r0, asr #1 │ │ │ │ - smullseq fp, fp, r0, r0 @ │ │ │ │ - sbcseq fp, fp, r0, rrx │ │ │ │ - sbcseq fp, fp, ip, lsr #32 │ │ │ │ - ldrsheq sl, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq sl, fp, r4, asr #31 │ │ │ │ - smullseq sl, fp, r4, pc @ │ │ │ │ - sbcseq sl, fp, ip, asr pc │ │ │ │ - sbcseq sl, fp, r0, lsr pc │ │ │ │ - ldrsheq sl, [fp], #236 @ 0xec │ │ │ │ - ldrsbeq sl, [fp], #232 @ 0xe8 │ │ │ │ - ldrheq sl, [fp], #236 @ 0xec │ │ │ │ - sbcseq sl, fp, r8, asr r8 │ │ │ │ - sbcseq sl, fp, r8, lsr r8 │ │ │ │ - sbcseq fp, fp, ip, ror #11 │ │ │ │ - sbcseq fp, fp, r0, asr #10 │ │ │ │ - sbcseq fp, fp, r4, lsl #9 │ │ │ │ - sbcseq fp, fp, r8, asr #7 │ │ │ │ - sbcseq fp, fp, ip, lsl r3 │ │ │ │ - ldrsheq fp, [fp], #36 @ 0x24 │ │ │ │ - sbcseq fp, fp, r4, asr #5 │ │ │ │ - smullseq fp, fp, r0, r2 @ │ │ │ │ + sbcseq r2, ip, r0, lsr #23 │ │ │ │ + ldrsheq r2, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r3, ip, r8, asr #1 │ │ │ │ + sbcseq r2, ip, r0, lsl lr │ │ │ │ + sbcseq r2, ip, r4, asr #22 │ │ │ │ + sbcseq r2, ip, r4, lsr #17 │ │ │ │ + sbcseq r3, ip, r0, ror r0 │ │ │ │ + ldrheq r2, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r2, ip, r8, ror #21 │ │ │ │ + sbcseq r2, ip, ip, asr #16 │ │ │ │ + sbcseq r3, ip, r8, lsl r0 │ │ │ │ + sbcseq r2, ip, r8, asr sp │ │ │ │ + sbcseq r2, ip, ip, lsl #21 │ │ │ │ + ldrsheq r2, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r2, ip, r0, asr #31 │ │ │ │ + ldrsheq r2, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r2, ip, r0, lsr sl │ │ │ │ + smullseq r2, ip, ip, r7 │ │ │ │ + sbcseq r2, ip, r8, ror #30 │ │ │ │ + sbcseq r2, ip, r0, lsr #25 │ │ │ │ + ldrsbeq r2, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r2, ip, r4, asr #14 │ │ │ │ + sbcseq r2, ip, r0, lsl pc │ │ │ │ + sbcseq r2, ip, r4, asr #24 │ │ │ │ + sbcseq r2, ip, r8, ror r9 │ │ │ │ + sbcseq r2, ip, ip, ror #13 │ │ │ │ + sbcseq r2, ip, r0, asr #13 │ │ │ │ + smullseq r2, ip, r4, r6 │ │ │ │ + sbcseq r2, ip, r8, ror #12 │ │ │ │ + sbcseq r2, ip, ip, lsr r6 │ │ │ │ + sbcseq r2, ip, ip, lsl r6 │ │ │ │ + ldrsheq r2, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r2, [ip], #92 @ 0x5c │ │ │ │ + ldrheq r2, [ip], #92 @ 0x5c │ │ │ │ + sbcseq r2, ip, r0, lsr #11 │ │ │ │ + sbcseq r2, ip, ip, ror r5 │ │ │ │ + sbcseq r2, ip, r8, asr r5 │ │ │ │ + sbcseq r2, ip, r4, lsr r5 │ │ │ │ + sbcseq r2, ip, r0, lsl r5 │ │ │ │ + sbcseq r2, ip, ip, ror #9 │ │ │ │ + sbcseq r2, ip, r8, asr #9 │ │ │ │ + sbcseq r2, ip, r4, lsr #9 │ │ │ │ + sbcseq r2, ip, r0, lsl #9 │ │ │ │ + sbcseq r2, ip, r4, asr r4 │ │ │ │ + sbcseq r2, ip, r8, lsr #8 │ │ │ │ + ldrsheq r2, [ip], #60 @ 0x3c │ │ │ │ + ldrsbeq r2, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r2, ip, r4, lsr #7 │ │ │ │ + sbcseq r2, ip, r8, ror r3 │ │ │ │ + sbcseq r2, ip, ip, asr #6 │ │ │ │ + sbcseq r2, ip, r0, lsr #6 │ │ │ │ + ldrsheq r2, [ip], #36 @ 0x24 │ │ │ │ + ldrsbeq r2, [ip], #32 │ │ │ │ + sbcseq r2, ip, r8, lsr #5 │ │ │ │ + sbcseq r2, ip, r0, lsl #5 │ │ │ │ + sbcseq r2, ip, r0, ror #4 │ │ │ │ + sbcseq r2, ip, r4, lsr r2 │ │ │ │ + sbcseq r2, ip, r8, lsl #4 │ │ │ │ + sbcseq r2, ip, r8, ror #3 │ │ │ │ + ldrheq r2, [ip], #24 │ │ │ │ + smullseq r2, ip, r4, r1 │ │ │ │ + sbcseq r2, ip, r4, ror r1 │ │ │ │ + sbcseq r2, ip, r8, asr #2 │ │ │ │ + sbcseq r2, ip, r4, lsr #2 │ │ │ │ + sbcseq r2, ip, r4, lsl #2 │ │ │ │ + sbcseq r2, ip, r0, ror #1 │ │ │ │ + ldrheq r2, [ip], #8 │ │ │ │ + sbcseq r2, ip, ip, lsl #1 │ │ │ │ + sbcseq r2, ip, r8, asr r0 │ │ │ │ + sbcseq r2, ip, r8, lsr #32 │ │ │ │ + sbcseq r2, ip, r4 │ │ │ │ + ldrsbeq r1, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r1, ip, r0, lsr #31 │ │ │ │ + sbcseq r1, ip, r0, ror pc │ │ │ │ + sbcseq r1, ip, r8, asr #30 │ │ │ │ + sbcseq r1, ip, r0, lsr #30 │ │ │ │ + ldrsheq r1, [ip], #232 @ 0xe8 │ │ │ │ + ldrsbeq r1, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r1, ip, ip, lsr #29 │ │ │ │ + sbcseq r1, ip, r8, ror lr │ │ │ │ + sbcseq r1, ip, r4, asr #28 │ │ │ │ + sbcseq r1, ip, r0, lsl lr │ │ │ │ + ldrsbeq r1, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r1, ip, r8, lsr #27 │ │ │ │ + sbcseq r1, ip, r4, ror sp │ │ │ │ + sbcseq r1, ip, r0, asr #26 │ │ │ │ + sbcseq r1, ip, ip, lsl #26 │ │ │ │ + ldrsbeq r1, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r1, ip, r4, lsr #25 │ │ │ │ + sbcseq r1, ip, r0, ror ip │ │ │ │ + sbcseq r1, ip, ip, lsr ip │ │ │ │ + sbcseq r1, ip, r8, lsl #24 │ │ │ │ + ldrsbeq r1, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r1, ip, r0, lsr #23 │ │ │ │ + sbcseq r1, ip, ip, ror #22 │ │ │ │ + sbcseq r1, ip, r8, lsr fp │ │ │ │ + sbcseq r1, ip, r4, lsl #22 │ │ │ │ + ldrsbeq r1, [ip], #160 @ 0xa0 │ │ │ │ + smullseq r1, ip, ip, sl │ │ │ │ + sbcseq r1, ip, r8, ror #20 │ │ │ │ + sbcseq r1, ip, r4, lsr sl │ │ │ │ + sbcseq r1, ip, r0, lsl #20 │ │ │ │ + sbcseq r1, ip, ip, asr #19 │ │ │ │ + smullseq r1, ip, r8, r9 │ │ │ │ + sbcseq r1, ip, r4, ror #18 │ │ │ │ + sbcseq r1, ip, r0, lsr r9 │ │ │ │ + ldrsheq r1, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r1, ip, r8, asr #17 │ │ │ │ + smullseq r1, ip, r4, r8 │ │ │ │ + sbcseq r1, ip, r0, ror #16 │ │ │ │ + sbcseq r1, ip, ip, lsr #16 │ │ │ │ + sbcseq r1, ip, r4, lsl #16 │ │ │ │ + sbcseq r1, ip, r0, asr #15 │ │ │ │ + sbcseq r1, ip, r8, ror r7 │ │ │ │ + sbcseq r1, ip, r0, lsr r7 │ │ │ │ + ldrsheq r1, [ip], #96 @ 0x60 │ │ │ │ + ldrheq r1, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r1, ip, r0, ror r6 │ │ │ │ + sbcseq r1, ip, r8, asr #12 │ │ │ │ + sbcseq r1, ip, r0, lsr #12 │ │ │ │ + ldrsheq r1, [ip], #88 @ 0x58 │ │ │ │ + ldrsbeq r1, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r1, ip, r8, lsr #11 │ │ │ │ + sbcseq r1, ip, r0, lsl #11 │ │ │ │ + sbcseq r1, ip, r8, asr r5 │ │ │ │ + sbcseq r1, ip, ip, lsr #10 │ │ │ │ + sbcseq r1, ip, r0, lsl #10 │ │ │ │ + ldrsbeq r1, [ip], #68 @ 0x44 │ │ │ │ + ldrheq r1, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r1, ip, ip, lsl #9 │ │ │ │ + sbcseq r1, ip, r8, ror #8 │ │ │ │ + sbcseq r1, ip, r4, lsr r4 │ │ │ │ + sbcseq r1, ip, ip, lsl #8 │ │ │ │ + sbcseq r1, ip, r8, ror #7 │ │ │ │ + sbcseq r1, ip, r0, asr #7 │ │ │ │ + smullseq r1, ip, ip, r3 │ │ │ │ + sbcseq r1, ip, r4, ror r3 │ │ │ │ + sbcseq r1, ip, ip, asr #6 │ │ │ │ + sbcseq r1, ip, r4, lsr #6 │ │ │ │ + ldrsheq r1, [ip], #44 @ 0x2c │ │ │ │ + sbcseq r1, ip, ip, asr #5 │ │ │ │ + sbcseq r1, ip, r8, lsr #5 │ │ │ │ + sbcseq r5, ip, ip, ror #17 │ │ │ │ + ldrheq r5, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r5, ip, r4, lsl #17 │ │ │ │ + sbcseq r5, ip, r0, asr r8 │ │ │ │ + sbcseq r5, ip, ip, lsl r8 │ │ │ │ + sbcseq r5, ip, r8, ror #15 │ │ │ │ + ldrheq r5, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r5, ip, r0, lsl #15 │ │ │ │ + sbcseq r5, ip, ip, asr #14 │ │ │ │ + sbcseq r5, ip, r8, lsl r7 │ │ │ │ + sbcseq r5, ip, ip, ror #13 │ │ │ │ + sbcseq r5, ip, r0, asr #13 │ │ │ │ + smullseq r5, ip, r4, r6 │ │ │ │ + sbcseq r5, ip, r8, ror #12 │ │ │ │ + sbcseq r5, ip, ip, lsr r6 │ │ │ │ + sbcseq r5, ip, r0, lsl r6 │ │ │ │ + sbcseq r5, ip, r4, ror #11 │ │ │ │ + ldrheq r5, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r5, ip, ip, lsl #11 │ │ │ │ + sbcseq r5, ip, r0, ror #10 │ │ │ │ + sbcseq r5, ip, r4, lsr r5 │ │ │ │ + sbcseq r5, ip, r8, lsl #10 │ │ │ │ + ldrsbeq r5, [ip], #76 @ 0x4c │ │ │ │ + ldrheq r5, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r5, ip, r4, lsl #9 │ │ │ │ + sbcseq r5, ip, r8, asr r4 │ │ │ │ + sbcseq r5, ip, r8, lsr #8 │ │ │ │ + ldrsheq r5, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r5, ip, r0, asr #7 │ │ │ │ + sbcseq r5, ip, ip, lsl #7 │ │ │ │ + sbcseq r5, ip, ip, ror #6 │ │ │ │ + sbcseq r5, ip, ip, asr #6 │ │ │ │ + sbcseq fp, fp, ip, ror #6 │ │ │ │ + sbcseq fp, fp, r0, asr #6 │ │ │ │ + sbcseq fp, fp, r4, lsl r3 │ │ │ │ + ldrsheq fp, [fp], #32 │ │ │ │ + sbcseq fp, fp, ip, asr #5 │ │ │ │ + sbcseq fp, fp, r8, lsr #5 │ │ │ │ + sbcseq fp, fp, r4, lsl #5 │ │ │ │ sbcseq fp, fp, ip, asr r2 │ │ │ │ - sbcseq fp, fp, r8, lsr #4 │ │ │ │ + sbcseq fp, fp, ip, lsr r2 │ │ │ │ + sbcseq fp, fp, ip, lsl r2 │ │ │ │ ldrsheq fp, [fp], #24 │ │ │ │ - sbcseq fp, fp, r8, asr #3 │ │ │ │ - smullseq fp, fp, r8, r1 @ │ │ │ │ - sbcseq fp, fp, r4, ror r1 │ │ │ │ - sbcseq fp, fp, r0, asr r1 │ │ │ │ - sbcseq fp, fp, ip, lsr #2 │ │ │ │ - sbcseq fp, fp, r8, lsl #2 │ │ │ │ + ldrsbeq fp, [fp], #24 │ │ │ │ + ldrheq fp, [fp], #20 │ │ │ │ + sbcseq fp, fp, r0, lsl #3 │ │ │ │ + sbcseq fp, fp, r8, asr #2 │ │ │ │ + sbcseq fp, fp, r4, lsr #2 │ │ │ │ + sbcseq fp, fp, r4, lsl #2 │ │ │ │ sbcseq fp, fp, r4, ror #1 │ │ │ │ - sbcseq fp, fp, r0, asr #1 │ │ │ │ - smullseq fp, fp, ip, r0 @ │ │ │ │ - sbcseq fp, fp, r8, ror r0 │ │ │ │ + ldrheq fp, [fp], #4 │ │ │ │ + sbcseq fp, fp, r4, lsl #1 │ │ │ │ sbcseq fp, fp, r4, asr r0 │ │ │ │ - sbcseq fp, fp, r8, lsr #32 │ │ │ │ - ldrsheq sl, [fp], #252 @ 0xfc │ │ │ │ - ldrsbeq sl, [fp], #240 @ 0xf0 │ │ │ │ - smullseq sl, fp, ip, pc @ │ │ │ │ - sbcseq sl, fp, r4, ror #30 │ │ │ │ - sbcseq sl, fp, ip, lsr #30 │ │ │ │ - ldrsheq sl, [fp], #236 @ 0xec │ │ │ │ - ldrsbeq sl, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq sl, fp, r8, lsr #29 │ │ │ │ - sbcseq sl, fp, ip, ror lr │ │ │ │ - sbcseq sl, fp, r8, asr lr │ │ │ │ - sbcseq sl, fp, r8, lsr #28 │ │ │ │ - sbcseq sl, fp, r0, lsl #28 │ │ │ │ - ldrsbeq sl, [fp], #220 @ 0xdc │ │ │ │ - sbcseq sl, fp, r8, lsr #27 │ │ │ │ - sbcseq sl, fp, ip, ror sp │ │ │ │ - sbcseq sl, fp, r8, asr #26 │ │ │ │ - sbcseq sl, fp, ip, lsl sp │ │ │ │ - ldrsheq sl, [fp], #192 @ 0xc0 │ │ │ │ - sbcseq sl, fp, r8, asr #25 │ │ │ │ - sbcseq sl, fp, r0, lsr #25 │ │ │ │ - sbcseq sl, fp, ip, ror #24 │ │ │ │ - sbcseq sl, fp, r8, lsr ip │ │ │ │ - sbcseq sl, fp, r0, lsl #24 │ │ │ │ - sbcseq sl, fp, r8, asr #23 │ │ │ │ - smullseq sl, fp, r0, fp │ │ │ │ - sbcseq sl, fp, r4, ror #22 │ │ │ │ - sbcseq sl, fp, ip, lsl fp │ │ │ │ - ldrsheq sl, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq sl, fp, ip, asr #21 │ │ │ │ - smullseq sl, fp, r8, sl │ │ │ │ - sbcseq sl, fp, r8, ror #20 │ │ │ │ - sbcseq sl, fp, r0, lsr sl │ │ │ │ - sbcseq sl, fp, r0, lsl sl │ │ │ │ - sbcseq sl, fp, r8, ror #19 │ │ │ │ - sbcseq sl, fp, r0, asr #19 │ │ │ │ - smullseq sl, fp, r8, r9 │ │ │ │ - sbcseq sl, fp, r0, ror r9 │ │ │ │ - sbcseq sl, fp, r8, asr #18 │ │ │ │ - sbcseq sl, fp, r0, lsr #18 │ │ │ │ - ldrsheq sl, [fp], #136 @ 0x88 │ │ │ │ - ldrsbeq sl, [fp], #132 @ 0x84 │ │ │ │ - sbcseq fp, fp, r4, lsl #25 │ │ │ │ - sbcseq fp, fp, ip, asr fp │ │ │ │ - sbcseq fp, fp, r0, asr sl │ │ │ │ - sbcseq ip, fp, r4, ror #8 │ │ │ │ - sbcseq ip, fp, r0, asr r3 │ │ │ │ - sbcseq ip, fp, ip, lsl r2 │ │ │ │ - sbcseq ip, fp, r8, asr #1 │ │ │ │ - sbcseq fp, fp, ip, ror #30 │ │ │ │ - sbcseq fp, fp, r0, asr #28 │ │ │ │ - sbcseq fp, fp, r4, lsl sp │ │ │ │ - sbcseq fp, fp, r8, ror #23 │ │ │ │ - sbcseq fp, fp, r4, asr #21 │ │ │ │ - ldrheq fp, [fp], #152 @ 0x98 │ │ │ │ - sbcseq ip, fp, ip, asr #7 │ │ │ │ - ldrheq ip, [fp], #36 @ 0x24 │ │ │ │ - sbcseq ip, fp, ip, ror r1 │ │ │ │ - sbcseq ip, fp, r4, lsr #32 │ │ │ │ - ldrsbeq fp, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq fp, fp, r4, lsr #27 │ │ │ │ + sbcseq fp, fp, r0, lsr #32 │ │ │ │ + sbcseq sl, fp, r8, ror #31 │ │ │ │ + ldrheq sl, [fp], #248 @ 0xf8 │ │ │ │ + sbcseq sl, fp, r8, lsl #31 │ │ │ │ + sbcseq sl, fp, r0, asr pc │ │ │ │ + sbcseq sl, fp, r4, lsr #30 │ │ │ │ + ldrsheq sl, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq sl, fp, ip, asr #29 │ │ │ │ + ldrheq sl, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq sl, fp, ip, asr #16 │ │ │ │ + sbcseq sl, fp, ip, lsr #16 │ │ │ │ + sbcseq fp, fp, r0, ror #11 │ │ │ │ + sbcseq fp, fp, r4, lsr r5 │ │ │ │ + sbcseq fp, fp, r8, ror r4 │ │ │ │ + ldrheq fp, [fp], #60 @ 0x3c │ │ │ │ + sbcseq fp, fp, r0, lsl r3 │ │ │ │ + sbcseq fp, fp, r8, ror #5 │ │ │ │ + ldrheq fp, [fp], #40 @ 0x28 │ │ │ │ + sbcseq fp, fp, r4, lsl #5 │ │ │ │ + sbcseq fp, fp, r0, asr r2 │ │ │ │ + sbcseq fp, fp, ip, lsl r2 │ │ │ │ + sbcseq fp, fp, ip, ror #3 │ │ │ │ + ldrheq fp, [fp], #28 │ │ │ │ + sbcseq fp, fp, ip, lsl #3 │ │ │ │ + sbcseq fp, fp, r8, ror #2 │ │ │ │ + sbcseq fp, fp, r4, asr #2 │ │ │ │ + sbcseq fp, fp, r0, lsr #2 │ │ │ │ + ldrsheq fp, [fp], #12 │ │ │ │ + ldrsbeq fp, [fp], #8 │ │ │ │ + ldrheq fp, [fp], #4 │ │ │ │ + smullseq fp, fp, r0, r0 @ │ │ │ │ + sbcseq fp, fp, ip, rrx │ │ │ │ + sbcseq fp, fp, r8, asr #32 │ │ │ │ + sbcseq fp, fp, ip, lsl r0 │ │ │ │ + ldrsheq sl, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq sl, fp, r4, asr #31 │ │ │ │ + smullseq sl, fp, r0, pc @ │ │ │ │ + sbcseq sl, fp, r8, asr pc │ │ │ │ + sbcseq sl, fp, r0, lsr #30 │ │ │ │ + ldrsheq sl, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq sl, fp, r4, asr #29 │ │ │ │ + smullseq sl, fp, ip, lr │ │ │ │ + sbcseq sl, fp, r0, ror lr │ │ │ │ + sbcseq sl, fp, ip, asr #28 │ │ │ │ + sbcseq sl, fp, ip, lsl lr │ │ │ │ + ldrsheq sl, [fp], #212 @ 0xd4 │ │ │ │ + ldrsbeq sl, [fp], #208 @ 0xd0 │ │ │ │ + smullseq sl, fp, ip, sp │ │ │ │ + sbcseq sl, fp, r0, ror sp │ │ │ │ + sbcseq sl, fp, ip, lsr sp │ │ │ │ + sbcseq sl, fp, r0, lsl sp │ │ │ │ + sbcseq sl, fp, r4, ror #25 │ │ │ │ + ldrheq sl, [fp], #204 @ 0xcc │ │ │ │ + smullseq sl, fp, r4, ip │ │ │ │ + sbcseq sl, fp, r0, ror #24 │ │ │ │ + sbcseq sl, fp, ip, lsr #24 │ │ │ │ + ldrsheq sl, [fp], #180 @ 0xb4 │ │ │ │ + ldrheq sl, [fp], #188 @ 0xbc │ │ │ │ + sbcseq sl, fp, r4, lsl #23 │ │ │ │ + sbcseq sl, fp, r8, asr fp │ │ │ │ + sbcseq sl, fp, r0, lsl fp │ │ │ │ + sbcseq sl, fp, ip, ror #21 │ │ │ │ + sbcseq sl, fp, r0, asr #21 │ │ │ │ + sbcseq sl, fp, ip, lsl #21 │ │ │ │ + sbcseq sl, fp, ip, asr sl │ │ │ │ + sbcseq sl, fp, r4, lsr #20 │ │ │ │ + sbcseq sl, fp, r4, lsl #20 │ │ │ │ + ldrsbeq sl, [fp], #156 @ 0x9c │ │ │ │ + ldrheq sl, [fp], #148 @ 0x94 │ │ │ │ + sbcseq sl, fp, ip, lsl #19 │ │ │ │ + sbcseq sl, fp, r4, ror #18 │ │ │ │ + sbcseq sl, fp, ip, lsr r9 │ │ │ │ + sbcseq sl, fp, r4, lsl r9 │ │ │ │ + sbcseq sl, fp, ip, ror #17 │ │ │ │ + sbcseq sl, fp, r8, asr #17 │ │ │ │ sbcseq fp, fp, r8, ror ip │ │ │ │ - sbcseq fp, fp, ip, asr #22 │ │ │ │ - sbcseq fp, fp, ip, lsr #20 │ │ │ │ - sbcseq fp, fp, r0, lsr #18 │ │ │ │ - sbcseq ip, fp, r4, lsr r3 │ │ │ │ - sbcseq ip, fp, r8, lsl r2 │ │ │ │ - ldrsbeq ip, [fp], #12 │ │ │ │ - sbcseq fp, fp, r0, lsl #31 │ │ │ │ + sbcseq fp, fp, r0, asr fp │ │ │ │ + sbcseq fp, fp, r4, asr #20 │ │ │ │ + sbcseq ip, fp, r8, asr r4 │ │ │ │ + sbcseq ip, fp, r4, asr #6 │ │ │ │ + sbcseq ip, fp, r0, lsl r2 │ │ │ │ + ldrheq ip, [fp], #12 │ │ │ │ + sbcseq fp, fp, r0, ror #30 │ │ │ │ sbcseq fp, fp, r4, lsr lr │ │ │ │ sbcseq fp, fp, r8, lsl #26 │ │ │ │ ldrsbeq fp, [fp], #188 @ 0xbc │ │ │ │ - ldrheq fp, [fp], #160 @ 0xa0 │ │ │ │ - smullseq fp, fp, r4, r9 @ │ │ │ │ - sbcseq fp, fp, r8, lsl #17 │ │ │ │ - smullseq ip, fp, ip, r2 │ │ │ │ - sbcseq ip, fp, ip, ror r1 │ │ │ │ - sbcseq ip, fp, ip, lsr r0 │ │ │ │ - ldrsbeq fp, [fp], #236 @ 0xec │ │ │ │ + ldrheq fp, [fp], #168 @ 0xa8 │ │ │ │ + sbcseq fp, fp, ip, lsr #19 │ │ │ │ + sbcseq ip, fp, r0, asr #7 │ │ │ │ + sbcseq ip, fp, r8, lsr #5 │ │ │ │ + sbcseq ip, fp, r0, ror r1 │ │ │ │ + sbcseq ip, fp, r8, lsl r0 │ │ │ │ + sbcseq fp, fp, r4, asr #29 │ │ │ │ smullseq fp, fp, r8, sp @ │ │ │ │ sbcseq fp, fp, ip, ror #24 │ │ │ │ sbcseq fp, fp, r0, asr #22 │ │ │ │ - sbcseq fp, fp, r4, lsl sl │ │ │ │ - ldrsheq fp, [fp], #140 @ 0x8c │ │ │ │ - ldrsheq fp, [fp], #112 @ 0x70 │ │ │ │ - sbcseq ip, fp, r4, lsl #4 │ │ │ │ - sbcseq ip, fp, r0, ror #1 │ │ │ │ - smullseq fp, fp, ip, pc @ │ │ │ │ - sbcseq fp, fp, r8, lsr lr │ │ │ │ + sbcseq fp, fp, r0, lsr #20 │ │ │ │ + sbcseq fp, fp, r4, lsl r9 │ │ │ │ + sbcseq ip, fp, r8, lsr #6 │ │ │ │ + sbcseq ip, fp, ip, lsl #4 │ │ │ │ + ldrsbeq ip, [fp], #0 │ │ │ │ + sbcseq fp, fp, r4, ror pc │ │ │ │ + sbcseq fp, fp, r8, lsr #28 │ │ │ │ ldrsheq fp, [fp], #204 @ 0xcc │ │ │ │ ldrsbeq fp, [fp], #176 @ 0xb0 │ │ │ │ sbcseq fp, fp, r4, lsr #21 │ │ │ │ - sbcseq fp, fp, r8, ror r9 │ │ │ │ - sbcseq fp, fp, r4, ror #16 │ │ │ │ - sbcseq fp, fp, r8, asr r7 │ │ │ │ - sbcseq ip, fp, ip, ror #2 │ │ │ │ - sbcseq ip, fp, r4, asr #32 │ │ │ │ - ldrsheq fp, [fp], #236 @ 0xec │ │ │ │ - smullseq fp, fp, r4, sp @ │ │ │ │ + sbcseq fp, fp, r8, lsl #19 │ │ │ │ + sbcseq fp, fp, ip, ror r8 │ │ │ │ + smullseq ip, fp, r0, r2 │ │ │ │ + sbcseq ip, fp, r0, ror r1 │ │ │ │ + sbcseq ip, fp, r0, lsr r0 │ │ │ │ + ldrsbeq fp, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq fp, fp, ip, lsl #27 │ │ │ │ sbcseq fp, fp, r0, ror #24 │ │ │ │ sbcseq fp, fp, r4, lsr fp │ │ │ │ sbcseq fp, fp, r8, lsl #20 │ │ │ │ - ldrsbeq fp, [fp], #140 @ 0x8c │ │ │ │ - sbcseq fp, fp, ip, asr #15 │ │ │ │ - sbcseq fp, fp, r0, asr #13 │ │ │ │ + ldrsheq fp, [fp], #128 @ 0x80 │ │ │ │ + sbcseq fp, fp, r4, ror #15 │ │ │ │ + ldrsheq ip, [fp], #24 │ │ │ │ ldrsbeq ip, [fp], #4 │ │ │ │ - sbcseq fp, fp, r8, lsr #31 │ │ │ │ - sbcseq fp, fp, ip, asr lr │ │ │ │ + smullseq fp, fp, r0, pc @ │ │ │ │ + sbcseq fp, fp, ip, lsr #28 │ │ │ │ ldrsheq fp, [fp], #192 @ 0xc0 │ │ │ │ sbcseq fp, fp, r4, asr #23 │ │ │ │ smullseq fp, fp, r8, sl @ │ │ │ │ sbcseq fp, fp, ip, ror #18 │ │ │ │ - sbcseq fp, fp, r0, asr #16 │ │ │ │ - sbcseq fp, fp, r4, lsr r7 │ │ │ │ - sbcseq fp, fp, r8, lsr #12 │ │ │ │ - ldrsheq fp, [fp], #84 @ 0x54 │ │ │ │ - ldrsbeq fp, [fp], #80 @ 0x50 │ │ │ │ - sbcseq fp, fp, r8, lsr #11 │ │ │ │ - sbcseq fp, fp, r0, lsl #11 │ │ │ │ - sbcseq fp, fp, r8, asr r5 │ │ │ │ - sbcseq fp, fp, r0, lsr r5 │ │ │ │ - sbcseq fp, fp, r0, lsl #10 │ │ │ │ - ldrsbeq fp, [fp], #64 @ 0x40 │ │ │ │ - sbcseq fp, fp, r4, lsr #9 │ │ │ │ - sbcseq fp, fp, r0, ror r4 │ │ │ │ - sbcseq fp, fp, r4, asr #8 │ │ │ │ - sbcseq fp, fp, r8, lsl r4 │ │ │ │ - sbcseq fp, fp, ip, ror #7 │ │ │ │ - ldrheq fp, [fp], #56 @ 0x38 │ │ │ │ - sbcseq fp, fp, r8, lsl #7 │ │ │ │ - sbcseq fp, fp, r4, asr r3 │ │ │ │ - sbcseq fp, fp, r4, lsr #6 │ │ │ │ - ldrsheq fp, [fp], #36 @ 0x24 │ │ │ │ - sbcseq fp, fp, r4, asr #5 │ │ │ │ - smullseq fp, fp, r4, r2 @ │ │ │ │ - sbcseq fp, fp, r4, ror #4 │ │ │ │ - sbcseq fp, fp, r0, lsr r2 │ │ │ │ - sbcseq fp, fp, r0, lsl #4 │ │ │ │ - sbcseq fp, fp, ip, asr #3 │ │ │ │ - sbcseq fp, fp, r4, lsr #3 │ │ │ │ - sbcseq fp, fp, r8, ror #2 │ │ │ │ - sbcseq fp, fp, r0, asr #2 │ │ │ │ - sbcseq fp, fp, ip, lsl r1 │ │ │ │ - sbcseq fp, fp, r8, ror #1 │ │ │ │ - sbcseq fp, fp, r0, lsr r0 │ │ │ │ - sbcseq sl, fp, r0, ror #30 │ │ │ │ - smullseq fp, fp, ip, r0 @ │ │ │ │ - ldrsbeq sl, [fp], #248 @ 0xf8 │ │ │ │ - sbcseq sl, fp, r4, lsl pc │ │ │ │ - sbcseq fp, fp, r0, asr r0 │ │ │ │ - sbcseq sl, fp, r0, lsl #31 │ │ │ │ - sbcseq sl, fp, r8, asr #29 │ │ │ │ - sbcseq fp, fp, r4 │ │ │ │ - sbcseq sl, fp, r8, lsr #30 │ │ │ │ - sbcseq sl, fp, ip, ror lr │ │ │ │ - sbcseq sl, fp, ip, lsr lr │ │ │ │ - sbcseq sl, fp, ip, ror #26 │ │ │ │ - ldrheq sl, [fp], #204 @ 0xcc │ │ │ │ - sbcseq sl, fp, r0, lsl #24 │ │ │ │ - sbcseq sl, fp, r8, asr #22 │ │ │ │ - sbcseq sl, fp, ip, asr #27 │ │ │ │ - sbcseq sl, fp, r8, lsl #26 │ │ │ │ - sbcseq sl, fp, r4, asr ip │ │ │ │ - smullseq sl, fp, r8, fp │ │ │ │ - sbcseq sl, fp, r4, ror #21 │ │ │ │ - sbcseq sl, fp, ip, asr sp │ │ │ │ - sbcseq sl, fp, r4, lsr #25 │ │ │ │ - sbcseq sl, fp, ip, ror #23 │ │ │ │ - sbcseq sl, fp, r0, lsr fp │ │ │ │ - sbcseq sl, fp, r0, lsl #21 │ │ │ │ - sbcseq sl, ip, r0, lsl #21 │ │ │ │ - sbcseq r9, fp, ip, lsl #30 │ │ │ │ - ldrsbeq r4, [r9], #236 @ 0xec │ │ │ │ - ldr r0, [pc, #-796] @ 4899cc │ │ │ │ + sbcseq fp, fp, r8, asr r8 │ │ │ │ + sbcseq fp, fp, ip, asr #14 │ │ │ │ + sbcseq ip, fp, r0, ror #2 │ │ │ │ + sbcseq ip, fp, r8, lsr r0 │ │ │ │ + ldrsheq fp, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq fp, fp, r8, lsl #27 │ │ │ │ + sbcseq fp, fp, r4, asr ip │ │ │ │ + sbcseq fp, fp, r8, lsr #22 │ │ │ │ + ldrsheq fp, [fp], #156 @ 0x9c │ │ │ │ + ldrsbeq fp, [fp], #128 @ 0x80 │ │ │ │ + sbcseq fp, fp, r0, asr #15 │ │ │ │ + ldrheq fp, [fp], #100 @ 0x64 │ │ │ │ + sbcseq ip, fp, r8, asr #1 │ │ │ │ + smullseq fp, fp, ip, pc @ │ │ │ │ + sbcseq fp, fp, r0, asr lr │ │ │ │ + sbcseq fp, fp, r4, ror #25 │ │ │ │ + ldrheq fp, [fp], #184 @ 0xb8 │ │ │ │ + sbcseq fp, fp, ip, lsl #21 │ │ │ │ + sbcseq fp, fp, r0, ror #18 │ │ │ │ + sbcseq fp, fp, r4, lsr r8 │ │ │ │ + sbcseq fp, fp, r8, lsr #14 │ │ │ │ + sbcseq fp, fp, ip, lsl r6 │ │ │ │ + sbcseq fp, fp, r8, ror #11 │ │ │ │ + sbcseq fp, fp, r4, asr #11 │ │ │ │ + smullseq fp, fp, ip, r5 @ │ │ │ │ + sbcseq fp, fp, r4, ror r5 │ │ │ │ + sbcseq fp, fp, ip, asr #10 │ │ │ │ + sbcseq fp, fp, r4, lsr #10 │ │ │ │ + ldrsheq fp, [fp], #68 @ 0x44 │ │ │ │ + sbcseq fp, fp, r4, asr #9 │ │ │ │ + smullseq fp, fp, r8, r4 @ │ │ │ │ + sbcseq fp, fp, r4, ror #8 │ │ │ │ + sbcseq fp, fp, r8, lsr r4 │ │ │ │ + sbcseq fp, fp, ip, lsl #8 │ │ │ │ + sbcseq fp, fp, r0, ror #7 │ │ │ │ + sbcseq fp, fp, ip, lsr #7 │ │ │ │ + sbcseq fp, fp, ip, ror r3 │ │ │ │ + sbcseq fp, fp, r8, asr #6 │ │ │ │ + sbcseq fp, fp, r8, lsl r3 │ │ │ │ + sbcseq fp, fp, r8, ror #5 │ │ │ │ + ldrheq fp, [fp], #40 @ 0x28 │ │ │ │ + sbcseq fp, fp, r8, lsl #5 │ │ │ │ + sbcseq fp, fp, r8, asr r2 │ │ │ │ + sbcseq fp, fp, r4, lsr #4 │ │ │ │ + ldrsheq fp, [fp], #20 │ │ │ │ + sbcseq fp, fp, r0, asr #3 │ │ │ │ + smullseq fp, fp, r8, r1 @ │ │ │ │ + sbcseq fp, fp, ip, asr r1 │ │ │ │ + sbcseq fp, fp, r4, lsr r1 │ │ │ │ + sbcseq fp, fp, r0, lsl r1 │ │ │ │ + ldrsbeq fp, [fp], #12 │ │ │ │ + sbcseq fp, fp, r4, lsr #32 │ │ │ │ + sbcseq sl, fp, r4, asr pc │ │ │ │ + smullseq fp, fp, r0, r0 @ │ │ │ │ + sbcseq sl, fp, ip, asr #31 │ │ │ │ + sbcseq sl, fp, r8, lsl #30 │ │ │ │ + sbcseq fp, fp, r4, asr #32 │ │ │ │ + sbcseq sl, fp, r4, ror pc │ │ │ │ + ldrheq sl, [fp], #236 @ 0xec │ │ │ │ + ldrsheq sl, [fp], #248 @ 0xf8 │ │ │ │ + sbcseq sl, fp, ip, lsl pc │ │ │ │ + sbcseq sl, fp, r0, ror lr │ │ │ │ + sbcseq sl, fp, r0, lsr lr │ │ │ │ + sbcseq sl, fp, r0, ror #26 │ │ │ │ + ldrheq sl, [fp], #192 @ 0xc0 │ │ │ │ + ldrsheq sl, [fp], #180 @ 0xb4 │ │ │ │ + sbcseq sl, fp, ip, lsr fp │ │ │ │ + sbcseq sl, fp, r0, asr #27 │ │ │ │ + ldrsheq sl, [fp], #204 @ 0xcc │ │ │ │ + sbcseq sl, fp, r8, asr #24 │ │ │ │ + sbcseq sl, fp, ip, lsl #23 │ │ │ │ + ldrsbeq sl, [fp], #168 @ 0xa8 │ │ │ │ + sbcseq sl, fp, r0, asr sp │ │ │ │ + smullseq sl, fp, r8, ip │ │ │ │ + sbcseq sl, fp, r0, ror #23 │ │ │ │ + sbcseq sl, fp, r4, lsr #22 │ │ │ │ + sbcseq sl, fp, r4, ror sl │ │ │ │ + sbcseq sl, ip, r4, ror sl │ │ │ │ + sbcseq r9, fp, r0, lsl #30 │ │ │ │ + ldrsbeq r4, [r9], #224 @ 0xe0 │ │ │ │ + ldr r0, [pc, #-796] @ 4899f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-804] @ 4899d0 │ │ │ │ + ldr r0, [pc, #-804] @ 4899fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-812] @ 4899d4 │ │ │ │ + ldr r0, [pc, #-812] @ 489a00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-820] @ 4899d8 │ │ │ │ + ldr r0, [pc, #-820] @ 489a04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-828] @ 4899dc │ │ │ │ + ldr r0, [pc, #-828] @ 489a08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 4899e0 │ │ │ │ + ldr r0, [pc, #-836] @ 489a0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 4899e4 │ │ │ │ + ldr r0, [pc, #-844] @ 489a10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 4899e8 │ │ │ │ + ldr r0, [pc, #-852] @ 489a14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 4899ec │ │ │ │ + ldr r0, [pc, #-860] @ 489a18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4899f0 │ │ │ │ + ldr r0, [pc, #-868] @ 489a1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4899f4 │ │ │ │ + ldr r0, [pc, #-876] @ 489a20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4899f8 │ │ │ │ + ldr r0, [pc, #-884] @ 489a24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4899fc │ │ │ │ + ldr r0, [pc, #-892] @ 489a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 489a00 │ │ │ │ + ldr r0, [pc, #-900] @ 489a2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 489a04 │ │ │ │ + ldr r0, [pc, #-908] @ 489a30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 489a08 │ │ │ │ + ldr r0, [pc, #-916] @ 489a34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 489a0c │ │ │ │ + ldr r0, [pc, #-924] @ 489a38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 489a10 │ │ │ │ + ldr r0, [pc, #-932] @ 489a3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 489a14 │ │ │ │ + ldr r0, [pc, #-940] @ 489a40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 489a18 │ │ │ │ + ldr r0, [pc, #-948] @ 489a44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 489a1c │ │ │ │ + ldr r0, [pc, #-956] @ 489a48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 489a20 │ │ │ │ + ldr r0, [pc, #-964] @ 489a4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 489a24 │ │ │ │ + ldr r0, [pc, #-972] @ 489a50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 489a28 │ │ │ │ + ldr r0, [pc, #-980] @ 489a54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 489a2c │ │ │ │ + ldr r0, [pc, #-988] @ 489a58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 489a30 │ │ │ │ + ldr r0, [pc, #-996] @ 489a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 489a34 │ │ │ │ + ldr r0, [pc, #-1004] @ 489a60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 489a38 │ │ │ │ + ldr r0, [pc, #-1012] @ 489a64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 489a3c │ │ │ │ + ldr r0, [pc, #-1020] @ 489a68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 489a40 │ │ │ │ + ldr r0, [pc, #-1028] @ 489a6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 489a44 │ │ │ │ + ldr r0, [pc, #-1036] @ 489a70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 489a48 │ │ │ │ + ldr r0, [pc, #-1044] @ 489a74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 489a4c │ │ │ │ + ldr r0, [pc, #-1052] @ 489a78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 489a50 │ │ │ │ + ldr r0, [pc, #-1060] @ 489a7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 489a54 │ │ │ │ + ldr r0, [pc, #-1068] @ 489a80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 489a58 │ │ │ │ + ldr r0, [pc, #-1076] @ 489a84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 489a5c │ │ │ │ + ldr r0, [pc, #-1084] @ 489a88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 489a60 │ │ │ │ + ldr r0, [pc, #-1092] @ 489a8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 489a64 │ │ │ │ + ldr r0, [pc, #-1100] @ 489a90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 489a68 │ │ │ │ + ldr r0, [pc, #-1108] @ 489a94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 489a6c │ │ │ │ + ldr r0, [pc, #-1116] @ 489a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 489a70 │ │ │ │ + ldr r0, [pc, #-1124] @ 489a9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 489a74 │ │ │ │ + ldr r0, [pc, #-1132] @ 489aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 489a78 │ │ │ │ + ldr r0, [pc, #-1140] @ 489aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 489a7c │ │ │ │ + ldr r0, [pc, #-1148] @ 489aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 489a80 │ │ │ │ + ldr r0, [pc, #-1156] @ 489aac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 489a84 │ │ │ │ + ldr r0, [pc, #-1164] @ 489ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 489a88 │ │ │ │ + ldr r0, [pc, #-1172] @ 489ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 489a8c │ │ │ │ + ldr r0, [pc, #-1180] @ 489ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 489a90 │ │ │ │ + ldr r0, [pc, #-1188] @ 489abc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 489a94 │ │ │ │ + ldr r0, [pc, #-1196] @ 489ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 489a98 │ │ │ │ + ldr r0, [pc, #-1204] @ 489ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 489a9c │ │ │ │ + ldr r0, [pc, #-1212] @ 489ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 489aa0 │ │ │ │ + ldr r0, [pc, #-1220] @ 489acc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 489aa4 │ │ │ │ + ldr r0, [pc, #-1228] @ 489ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 489aa8 │ │ │ │ + ldr r0, [pc, #-1236] @ 489ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 489aac │ │ │ │ + ldr r0, [pc, #-1244] @ 489ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 489ab0 │ │ │ │ + ldr r0, [pc, #-1252] @ 489adc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 489ab4 │ │ │ │ + ldr r0, [pc, #-1260] @ 489ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 489ab8 │ │ │ │ + ldr r0, [pc, #-1268] @ 489ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 489abc │ │ │ │ + ldr r0, [pc, #-1276] @ 489ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 489ac0 │ │ │ │ + ldr r0, [pc, #-1284] @ 489aec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 489ac4 │ │ │ │ + ldr r0, [pc, #-1292] @ 489af0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 489ac8 │ │ │ │ + ldr r0, [pc, #-1300] @ 489af4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 489acc │ │ │ │ + ldr r0, [pc, #-1308] @ 489af8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 489ad0 │ │ │ │ + ldr r0, [pc, #-1316] @ 489afc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 489ad4 │ │ │ │ + ldr r0, [pc, #-1324] @ 489b00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 489ad8 │ │ │ │ + ldr r0, [pc, #-1332] @ 489b04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 489adc │ │ │ │ + ldr r0, [pc, #-1340] @ 489b08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 489ae0 │ │ │ │ + ldr r0, [pc, #-1348] @ 489b0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 489ae4 │ │ │ │ + ldr r0, [pc, #-1356] @ 489b10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 489ae8 │ │ │ │ + ldr r0, [pc, #-1364] @ 489b14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 489aec │ │ │ │ + ldr r0, [pc, #-1372] @ 489b18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 489af0 │ │ │ │ + ldr r0, [pc, #-1380] @ 489b1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 489af4 │ │ │ │ + ldr r0, [pc, #-1388] @ 489b20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 489af8 │ │ │ │ + ldr r0, [pc, #-1396] @ 489b24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 489afc │ │ │ │ + ldr r0, [pc, #-1404] @ 489b28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 489b00 │ │ │ │ + ldr r0, [pc, #-1412] @ 489b2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 489b04 │ │ │ │ + ldr r0, [pc, #-1420] @ 489b30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 489b08 │ │ │ │ + ldr r0, [pc, #-1428] @ 489b34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 489b0c │ │ │ │ + ldr r0, [pc, #-1436] @ 489b38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 489b10 │ │ │ │ + ldr r0, [pc, #-1444] @ 489b3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 489b14 │ │ │ │ + ldr r0, [pc, #-1452] @ 489b40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 489b18 │ │ │ │ + ldr r0, [pc, #-1460] @ 489b44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 489b1c │ │ │ │ + ldr r0, [pc, #-1468] @ 489b48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 489b20 │ │ │ │ + ldr r0, [pc, #-1476] @ 489b4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 489b24 │ │ │ │ + ldr r0, [pc, #-1484] @ 489b50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 489b28 │ │ │ │ + ldr r0, [pc, #-1492] @ 489b54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 489b2c │ │ │ │ + ldr r0, [pc, #-1500] @ 489b58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 489b30 │ │ │ │ + ldr r0, [pc, #-1508] @ 489b5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 489b34 │ │ │ │ + ldr r0, [pc, #-1516] @ 489b60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 489b38 │ │ │ │ + ldr r0, [pc, #-1524] @ 489b64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 489b3c │ │ │ │ + ldr r0, [pc, #-1532] @ 489b68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 489b40 │ │ │ │ + ldr r0, [pc, #-1540] @ 489b6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 489b44 │ │ │ │ + ldr r0, [pc, #-1548] @ 489b70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 489b48 │ │ │ │ + ldr r0, [pc, #-1556] @ 489b74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 489b4c │ │ │ │ + ldr r0, [pc, #-1564] @ 489b78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 489b50 │ │ │ │ + ldr r0, [pc, #-1572] @ 489b7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 489b54 │ │ │ │ + ldr r0, [pc, #-1580] @ 489b80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 489b58 │ │ │ │ + ldr r0, [pc, #-1588] @ 489b84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 489b5c │ │ │ │ + ldr r0, [pc, #-1596] @ 489b88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 489b60 │ │ │ │ + ldr r0, [pc, #-1604] @ 489b8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 489b64 │ │ │ │ + ldr r0, [pc, #-1612] @ 489b90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 489b68 │ │ │ │ + ldr r0, [pc, #-1620] @ 489b94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 489b6c │ │ │ │ + ldr r0, [pc, #-1628] @ 489b98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 489b70 │ │ │ │ + ldr r0, [pc, #-1636] @ 489b9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 489b74 │ │ │ │ + ldr r0, [pc, #-1644] @ 489ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 489b78 │ │ │ │ + ldr r0, [pc, #-1652] @ 489ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 489b7c │ │ │ │ + ldr r0, [pc, #-1660] @ 489ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 489b80 │ │ │ │ + ldr r0, [pc, #-1668] @ 489bac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 489b84 │ │ │ │ + ldr r0, [pc, #-1676] @ 489bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 489b88 │ │ │ │ + ldr r0, [pc, #-1684] @ 489bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 489b8c │ │ │ │ + ldr r0, [pc, #-1692] @ 489bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 489b90 │ │ │ │ + ldr r0, [pc, #-1700] @ 489bbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 489b94 │ │ │ │ + ldr r0, [pc, #-1708] @ 489bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 489b98 │ │ │ │ + ldr r0, [pc, #-1716] @ 489bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 489b9c │ │ │ │ + ldr r0, [pc, #-1724] @ 489bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 489ba0 │ │ │ │ + ldr r0, [pc, #-1732] @ 489bcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 489ba4 │ │ │ │ + ldr r0, [pc, #-1740] @ 489bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 489ba8 │ │ │ │ + ldr r0, [pc, #-1748] @ 489bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 489bac │ │ │ │ + ldr r0, [pc, #-1756] @ 489bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 489bb0 │ │ │ │ + ldr r0, [pc, #-1764] @ 489bdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 489bb4 │ │ │ │ + ldr r0, [pc, #-1772] @ 489be0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 489bb8 │ │ │ │ + ldr r0, [pc, #-1780] @ 489be4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 489bbc │ │ │ │ + ldr r0, [pc, #-1788] @ 489be8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 489bc0 │ │ │ │ + ldr r0, [pc, #-1796] @ 489bec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 489bc4 │ │ │ │ + ldr r0, [pc, #-1804] @ 489bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 489bc8 │ │ │ │ + ldr r0, [pc, #-1812] @ 489bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 489bcc │ │ │ │ + ldr r0, [pc, #-1820] @ 489bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 489bd0 │ │ │ │ + ldr r0, [pc, #-1828] @ 489bfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 489bd4 │ │ │ │ + ldr r0, [pc, #-1836] @ 489c00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 489bd8 │ │ │ │ + ldr r0, [pc, #-1844] @ 489c04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 489bdc │ │ │ │ + ldr r0, [pc, #-1852] @ 489c08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 489be0 │ │ │ │ + ldr r0, [pc, #-1860] @ 489c0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 489be4 │ │ │ │ + ldr r0, [pc, #-1868] @ 489c10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 489be8 │ │ │ │ + ldr r0, [pc, #-1876] @ 489c14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 489bec │ │ │ │ + ldr r0, [pc, #-1884] @ 489c18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 489bf0 │ │ │ │ + ldr r0, [pc, #-1892] @ 489c1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 489bf4 │ │ │ │ + ldr r0, [pc, #-1900] @ 489c20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 489bf8 │ │ │ │ + ldr r0, [pc, #-1908] @ 489c24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 489bfc │ │ │ │ + ldr r0, [pc, #-1916] @ 489c28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 489c00 │ │ │ │ + ldr r0, [pc, #-1924] @ 489c2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 489c04 │ │ │ │ + ldr r0, [pc, #-1932] @ 489c30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 489c08 │ │ │ │ + ldr r0, [pc, #-1940] @ 489c34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 489c0c │ │ │ │ + ldr r0, [pc, #-1948] @ 489c38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 489c10 │ │ │ │ + ldr r0, [pc, #-1956] @ 489c3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 489c14 │ │ │ │ + ldr r0, [pc, #-1964] @ 489c40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 489c18 │ │ │ │ + ldr r0, [pc, #-1972] @ 489c44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 489c1c │ │ │ │ + ldr r0, [pc, #-1980] @ 489c48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 489c20 │ │ │ │ + ldr r0, [pc, #-1988] @ 489c4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 489c24 │ │ │ │ + ldr r0, [pc, #-1996] @ 489c50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 489c28 │ │ │ │ + ldr r0, [pc, #-2004] @ 489c54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 489c2c │ │ │ │ + ldr r0, [pc, #-2012] @ 489c58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 489c30 │ │ │ │ + ldr r0, [pc, #-2020] @ 489c5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 489c34 │ │ │ │ + ldr r0, [pc, #-2028] @ 489c60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 489c38 │ │ │ │ + ldr r0, [pc, #-2036] @ 489c64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 489c3c │ │ │ │ + ldr r0, [pc, #-2044] @ 489c68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 489c40 │ │ │ │ + ldr r0, [pc, #-2052] @ 489c6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 489c44 │ │ │ │ + ldr r0, [pc, #-2060] @ 489c70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 489c48 │ │ │ │ + ldr r0, [pc, #-2068] @ 489c74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 489c4c │ │ │ │ + ldr r0, [pc, #-2076] @ 489c78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 489c50 │ │ │ │ + ldr r0, [pc, #-2084] @ 489c7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 489c54 │ │ │ │ + ldr r0, [pc, #-2092] @ 489c80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 489c58 │ │ │ │ + ldr r0, [pc, #-2100] @ 489c84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 489c5c │ │ │ │ + ldr r0, [pc, #-2108] @ 489c88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 489c60 │ │ │ │ + ldr r0, [pc, #-2116] @ 489c8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 489c64 │ │ │ │ + ldr r0, [pc, #-2124] @ 489c90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 489c68 │ │ │ │ + ldr r0, [pc, #-2132] @ 489c94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 489c6c │ │ │ │ + ldr r0, [pc, #-2140] @ 489c98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 489c70 │ │ │ │ + ldr r0, [pc, #-2148] @ 489c9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 489c74 │ │ │ │ + ldr r0, [pc, #-2156] @ 489ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 489c78 │ │ │ │ + ldr r0, [pc, #-2164] @ 489ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 489c7c │ │ │ │ + ldr r0, [pc, #-2172] @ 489ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 489c80 │ │ │ │ + ldr r0, [pc, #-2180] @ 489cac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 489c84 │ │ │ │ + ldr r0, [pc, #-2188] @ 489cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 489c88 │ │ │ │ + ldr r0, [pc, #-2196] @ 489cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 489c8c │ │ │ │ + ldr r0, [pc, #-2204] @ 489cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 489c90 │ │ │ │ + ldr r0, [pc, #-2212] @ 489cbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 489c94 │ │ │ │ + ldr r0, [pc, #-2220] @ 489cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 489c98 │ │ │ │ + ldr r0, [pc, #-2228] @ 489cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 489c9c │ │ │ │ + ldr r0, [pc, #-2236] @ 489cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 489ca0 │ │ │ │ + ldr r0, [pc, #-2244] @ 489ccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 489ca4 │ │ │ │ + ldr r0, [pc, #-2252] @ 489cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 489ca8 │ │ │ │ + ldr r0, [pc, #-2260] @ 489cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 489cac │ │ │ │ + ldr r0, [pc, #-2268] @ 489cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 489cb0 │ │ │ │ + ldr r0, [pc, #-2276] @ 489cdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 489cb4 │ │ │ │ + ldr r0, [pc, #-2284] @ 489ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 489cb8 │ │ │ │ + ldr r0, [pc, #-2292] @ 489ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 489cbc │ │ │ │ + ldr r0, [pc, #-2300] @ 489ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 489cc0 │ │ │ │ + ldr r0, [pc, #-2308] @ 489cec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 489cc4 │ │ │ │ + ldr r0, [pc, #-2316] @ 489cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 489cc8 │ │ │ │ + ldr r0, [pc, #-2324] @ 489cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 489ccc │ │ │ │ + ldr r0, [pc, #-2332] @ 489cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 489cd0 │ │ │ │ + ldr r0, [pc, #-2340] @ 489cfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 489cd4 │ │ │ │ + ldr r0, [pc, #-2348] @ 489d00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 489cd8 │ │ │ │ + ldr r0, [pc, #-2356] @ 489d04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 489cdc │ │ │ │ + ldr r0, [pc, #-2364] @ 489d08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #4028] @ 48b5f0 │ │ │ │ + ldr ip, [pc, #4028] @ 48b61c │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r1, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 48a6f0 │ │ │ │ - ldr r2, [pc, #4004] @ 48b5f4 │ │ │ │ + bhi 48a71c │ │ │ │ + ldr r2, [pc, #4004] @ 48b620 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 48afd4 │ │ │ │ - ldr r2, [pc, #3996] @ 48b5f8 │ │ │ │ + bhi 48b000 │ │ │ │ + ldr r2, [pc, #3996] @ 48b624 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 48a760 │ │ │ │ - ldr r3, [pc, #3988] @ 48b5fc │ │ │ │ + bhi 48a78c │ │ │ │ + ldr r3, [pc, #3988] @ 48b628 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492e30 │ │ │ │ - ldr r3, [pc, #3980] @ 48b600 │ │ │ │ + bhi 492e5c │ │ │ │ + ldr r3, [pc, #3980] @ 48b62c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ac8c │ │ │ │ - ldr r3, [pc, #3972] @ 48b604 │ │ │ │ + bhi 48acb8 │ │ │ │ + ldr r3, [pc, #3972] @ 48b630 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48aa8c │ │ │ │ + bhi 48aab8 │ │ │ │ cmp r1, #796 @ 0x31c │ │ │ │ - bhi 49148c │ │ │ │ + bhi 4914b8 │ │ │ │ cmp r1, #716 @ 0x2cc │ │ │ │ - bcs 48ad4c │ │ │ │ + bcs 48ad78 │ │ │ │ cmp r1, #400 @ 0x190 │ │ │ │ - bhi 491cb0 │ │ │ │ + bhi 491cdc │ │ │ │ cmp r1, #384 @ 0x180 │ │ │ │ - bcs 493798 │ │ │ │ + bcs 4937c4 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - bhi 4942d4 │ │ │ │ + bhi 494300 │ │ │ │ cmp r1, #272 @ 0x110 │ │ │ │ - bcs 494258 │ │ │ │ + bcs 494284 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 495dbc │ │ │ │ + beq 495de8 │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #12 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r3, [pc, #3888] @ 48b608 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r3, [pc, #3888] @ 48b634 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #12 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3860] @ 48b60c │ │ │ │ + ldr r3, [pc, #3860] @ 48b638 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48a7e4 │ │ │ │ + bhi 48a810 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496d98 │ │ │ │ - ldr r3, [pc, #3840] @ 48b610 │ │ │ │ + bhi 496dc4 │ │ │ │ + ldr r3, [pc, #3840] @ 48b63c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48a9f0 │ │ │ │ + bhi 48aa1c │ │ │ │ sub r3, r3, #225 @ 0xe1 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4907a4 │ │ │ │ - ldr r3, [pc, #3820] @ 48b614 │ │ │ │ + bhi 4907d0 │ │ │ │ + ldr r3, [pc, #3820] @ 48b640 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4917c0 │ │ │ │ - ldr r3, [pc, #3812] @ 48b618 │ │ │ │ + bhi 4917ec │ │ │ │ + ldr r3, [pc, #3812] @ 48b644 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ - ldr r3, [pc, #3804] @ 48b61c │ │ │ │ + bls 48ac28 │ │ │ │ + ldr r3, [pc, #3804] @ 48b648 │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #384 @ 0x180 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3768] @ 48b620 │ │ │ │ + ldr r2, [pc, #3768] @ 48b64c │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 48a8cc │ │ │ │ - ldr r3, [pc, #3760] @ 48b624 │ │ │ │ + bhi 48a8f8 │ │ │ │ + ldr r3, [pc, #3760] @ 48b650 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 491ee8 │ │ │ │ - ldr r3, [pc, #3752] @ 48b628 │ │ │ │ + bhi 491f14 │ │ │ │ + ldr r3, [pc, #3752] @ 48b654 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 490294 │ │ │ │ + bhi 4902c0 │ │ │ │ sub r3, r3, #9 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48b07c │ │ │ │ - ldr r3, [pc, #3732] @ 48b62c │ │ │ │ + bhi 48b0a8 │ │ │ │ + ldr r3, [pc, #3732] @ 48b658 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49278c │ │ │ │ + bhi 4927b8 │ │ │ │ sub r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4933cc │ │ │ │ + bhi 4933f8 │ │ │ │ cmp r1, #3504 @ 0xdb0 │ │ │ │ - bhi 493a84 │ │ │ │ + bhi 493ab0 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4951c4 │ │ │ │ - ldr r3, [pc, #3692] @ 48b630 │ │ │ │ + bls 4951f0 │ │ │ │ + ldr r3, [pc, #3692] @ 48b65c │ │ │ │ sub r1, r1, #3472 @ 0xd90 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #8 │ │ │ │ cmp r1, #24 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3656] @ 48b634 │ │ │ │ + ldr r3, [pc, #3656] @ 48b660 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48a91c │ │ │ │ + bhi 48a948 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496abc │ │ │ │ - ldr r3, [pc, #3636] @ 48b638 │ │ │ │ + bhi 496ae8 │ │ │ │ + ldr r3, [pc, #3636] @ 48b664 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ab0c │ │ │ │ + bhi 48ab38 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496a98 │ │ │ │ - ldr r3, [pc, #3616] @ 48b63c │ │ │ │ + bhi 496ac4 │ │ │ │ + ldr r3, [pc, #3616] @ 48b668 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ae50 │ │ │ │ + bhi 48ae7c │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493c50 │ │ │ │ + bhi 493c7c │ │ │ │ sub r3, r3, #103 @ 0x67 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4939f8 │ │ │ │ + bhi 493a24 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493cb4 │ │ │ │ + bhi 493ce0 │ │ │ │ sub r3, r3, #39 @ 0x27 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48decc │ │ │ │ + bhi 48def8 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4941fc │ │ │ │ + bls 494228 │ │ │ │ sub r3, r1, #8192 @ 0x2000 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #3540] @ 48b640 │ │ │ │ + ldr r2, [pc, #3540] @ 48b66c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48aeac │ │ │ │ - ldr r3, [pc, #3520] @ 48b644 │ │ │ │ + bne 48aed8 │ │ │ │ + ldr r3, [pc, #3520] @ 48b670 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 493c7c │ │ │ │ + beq 493ca8 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #3500] @ 48b648 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #3500] @ 48b674 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3480] @ 48b64c │ │ │ │ + ldr r2, [pc, #3480] @ 48b678 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3452] @ 48b650 │ │ │ │ + ldr r2, [pc, #3452] @ 48b67c │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 48aab4 │ │ │ │ - ldr ip, [pc, #3444] @ 48b654 │ │ │ │ + bhi 48aae0 │ │ │ │ + ldr ip, [pc, #3444] @ 48b680 │ │ │ │ cmp r1, ip │ │ │ │ - bhi 4940a8 │ │ │ │ - ldr r3, [pc, #3436] @ 48b658 │ │ │ │ + bhi 4940d4 │ │ │ │ + ldr r3, [pc, #3436] @ 48b684 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ cmp r1, #4736 @ 0x1280 │ │ │ │ - bcc 48af54 │ │ │ │ - ldr r3, [pc, #3420] @ 48b65c │ │ │ │ + bcc 48af80 │ │ │ │ + ldr r3, [pc, #3420] @ 48b688 │ │ │ │ sub r1, r1, #4736 @ 0x1280 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3388] @ 48b660 │ │ │ │ + ldr r3, [pc, #3388] @ 48b68c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ab78 │ │ │ │ + bhi 48aba4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496564 │ │ │ │ - ldr r3, [pc, #3368] @ 48b664 │ │ │ │ + bhi 496590 │ │ │ │ + ldr r3, [pc, #3368] @ 48b690 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ad70 │ │ │ │ + bhi 48ad9c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495eb0 │ │ │ │ - ldr r3, [pc, #3348] @ 48b668 │ │ │ │ + bhi 495edc │ │ │ │ + ldr r3, [pc, #3348] @ 48b694 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492bd4 │ │ │ │ + bhi 492c00 │ │ │ │ cmp r1, #14400 @ 0x3840 │ │ │ │ - bcs 49636c │ │ │ │ + bcs 496398 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493f2c │ │ │ │ + bhi 493f58 │ │ │ │ cmp r1, #14272 @ 0x37c0 │ │ │ │ - bcs 496ba4 │ │ │ │ + bcs 496bd0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496b78 │ │ │ │ + bhi 496ba4 │ │ │ │ cmp r1, #14208 @ 0x3780 │ │ │ │ - bcs 496b58 │ │ │ │ + bcs 496b84 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496b2c │ │ │ │ + bhi 496b58 │ │ │ │ cmp r1, #14144 @ 0x3740 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ - ldr r2, [pc, #3268] @ 48b66c │ │ │ │ + ldr r2, [pc, #3268] @ 48b698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #3248] @ 48b670 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #3248] @ 48b69c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3228] @ 48b674 │ │ │ │ + ldr r2, [pc, #3228] @ 48b6a0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3200] @ 48b678 │ │ │ │ + ldr r3, [pc, #3200] @ 48b6a4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48c820 │ │ │ │ + bhi 48c84c │ │ │ │ cmp r1, #6912 @ 0x1b00 │ │ │ │ - bcc 492d18 │ │ │ │ - ldr r3, [pc, #3184] @ 48b67c │ │ │ │ + bcc 492d44 │ │ │ │ + ldr r3, [pc, #3184] @ 48b6a8 │ │ │ │ sub r1, r1, #6912 @ 0x1b00 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #1016 @ 0x3f8 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #4928 @ 0x1340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #3108] @ 48b66c │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #3108] @ 48b698 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #3112] @ 48b680 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #3112] @ 48b6ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 48ac70 │ │ │ │ - ldr r2, [pc, #3084] @ 48b684 │ │ │ │ + bne 48ac9c │ │ │ │ + ldr r2, [pc, #3084] @ 48b6b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3060] @ 48b688 │ │ │ │ + ldr r3, [pc, #3060] @ 48b6b4 │ │ │ │ sub r1, r1, #1840 @ 0x730 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #8 │ │ │ │ cmp r1, #684 @ 0x2ac │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3024] @ 48b68c │ │ │ │ + ldr r3, [pc, #3024] @ 48b6b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48af94 │ │ │ │ + bhi 48afc0 │ │ │ │ sub r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492804 │ │ │ │ + bhi 492830 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48aa28 │ │ │ │ + bhi 48aa54 │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ - ldr r3, [pc, #2980] @ 48b690 │ │ │ │ + bls 48ac28 │ │ │ │ + ldr r3, [pc, #2980] @ 48b6bc │ │ │ │ sub r1, r1, #4864 @ 0x1300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #56 @ 0x38 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2944] @ 48b694 │ │ │ │ + ldr r3, [pc, #2944] @ 48b6c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48ade0 │ │ │ │ + bhi 48ae0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496414 │ │ │ │ - ldr r3, [pc, #2924] @ 48b698 │ │ │ │ + bhi 496440 │ │ │ │ + ldr r3, [pc, #2924] @ 48b6c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492da8 │ │ │ │ + bhi 492dd4 │ │ │ │ cmp r1, #13248 @ 0x33c0 │ │ │ │ - bcs 494b4c │ │ │ │ + bcs 494b78 │ │ │ │ sub r3, r3, #3536 @ 0xdd0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493ce4 │ │ │ │ + bhi 493d10 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 496c68 │ │ │ │ - ldr r3, [pc, #2884] @ 48b69c │ │ │ │ + bls 496c94 │ │ │ │ + ldr r3, [pc, #2884] @ 48b6c8 │ │ │ │ sub r1, r1, #9664 @ 0x25c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #48 @ 0x30 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2848] @ 48b6a0 │ │ │ │ + ldr r3, [pc, #2848] @ 48b6cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48aee4 │ │ │ │ + bhi 48af10 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496a30 │ │ │ │ - ldr r3, [pc, #2828] @ 48b6a4 │ │ │ │ + bhi 496a5c │ │ │ │ + ldr r3, [pc, #2828] @ 48b6d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492b68 │ │ │ │ + bhi 492b94 │ │ │ │ cmp r1, #15552 @ 0x3cc0 │ │ │ │ - bcs 496090 │ │ │ │ + bcs 4960bc │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493dac │ │ │ │ + bhi 493dd8 │ │ │ │ cmp r1, #15424 @ 0x3c40 │ │ │ │ - bcs 496600 │ │ │ │ + bcs 49662c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4965d4 │ │ │ │ + bhi 496600 │ │ │ │ cmp r1, #15360 @ 0x3c00 │ │ │ │ - bcs 4965b4 │ │ │ │ + bcs 4965e0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496588 │ │ │ │ + bhi 4965b4 │ │ │ │ cmp r1, #15296 @ 0x3bc0 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ - ldr r2, [pc, #2688] @ 48b66c │ │ │ │ + ldr r2, [pc, #2688] @ 48b698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - ldr r2, [pc, #2724] @ 48b6a8 │ │ │ │ + bne 48a9e4 │ │ │ │ + ldr r2, [pc, #2724] @ 48b6d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r2, [pc, #2692] @ 48b6ac │ │ │ │ + ldr r2, [pc, #2692] @ 48b6d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498694 │ │ │ │ - ldr r2, [pc, #2668] @ 48b6b0 │ │ │ │ + bne 4986c0 │ │ │ │ + ldr r2, [pc, #2668] @ 48b6dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2652] @ 48b6b4 │ │ │ │ + ldr r2, [pc, #2652] @ 48b6e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 48aa70 │ │ │ │ - ldr r2, [pc, #2624] @ 48b6b8 │ │ │ │ + beq 48aa9c │ │ │ │ + ldr r2, [pc, #2624] @ 48b6e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2600] @ 48b6bc │ │ │ │ + ldr r3, [pc, #2600] @ 48b6e8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4926a8 │ │ │ │ + bhi 4926d4 │ │ │ │ cmp r1, #3008 @ 0xbc0 │ │ │ │ - bcs 496d58 │ │ │ │ + bcs 496d84 │ │ │ │ sub r3, r3, #224 @ 0xe0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493748 │ │ │ │ + bhi 493774 │ │ │ │ cmp r1, #2784 @ 0xae0 │ │ │ │ - bcs 496d60 │ │ │ │ + bcs 496d8c │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49406c │ │ │ │ + bhi 494098 │ │ │ │ cmp r1, #2656 @ 0xa60 │ │ │ │ - bcs 496d90 │ │ │ │ + bcs 496dbc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496d68 │ │ │ │ + bhi 496d94 │ │ │ │ cmp r1, #2592 @ 0xa20 │ │ │ │ - bcs 496df0 │ │ │ │ + bcs 496e1c │ │ │ │ sub r3, r1, #2560 @ 0xa00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2504] @ 48b6c0 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2504] @ 48b6ec │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #2492] @ 48b6c4 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #2492] @ 48b6f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 1d5c94 │ │ │ │ - ldr r6, [pc, #2460] @ 48b6c8 │ │ │ │ + ldr r6, [pc, #2460] @ 48b6f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ strd r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ac18 │ │ │ │ - ldr r3, [pc, #2424] @ 48b6cc │ │ │ │ + b 48ac44 │ │ │ │ + ldr r3, [pc, #2424] @ 48b6f8 │ │ │ │ sub r1, r1, #716 @ 0x2cc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2392] @ 48b6d0 │ │ │ │ + ldr r3, [pc, #2392] @ 48b6fc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492cac │ │ │ │ + bhi 492cd8 │ │ │ │ cmp r1, #14976 @ 0x3a80 │ │ │ │ - bcs 496118 │ │ │ │ + bcs 496144 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493e6c │ │ │ │ + bhi 493e98 │ │ │ │ cmp r1, #14848 @ 0x3a00 │ │ │ │ - bcs 4960f8 │ │ │ │ + bcs 496124 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496b00 │ │ │ │ + bhi 496b2c │ │ │ │ cmp r1, #14784 @ 0x39c0 │ │ │ │ - bcs 496ae0 │ │ │ │ + bcs 496b0c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496bc4 │ │ │ │ + bhi 496bf0 │ │ │ │ cmp r1, #14720 @ 0x3980 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ - ldr r2, [pc, #2208] @ 48b66c │ │ │ │ + ldr r2, [pc, #2208] @ 48b698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #2284] @ 48b6d4 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #2284] @ 48b700 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492c40 │ │ │ │ + bhi 492c6c │ │ │ │ cmp r1, #13824 @ 0x3600 │ │ │ │ - bcs 496438 │ │ │ │ + bcs 496464 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493fec │ │ │ │ + bhi 494018 │ │ │ │ cmp r1, #13696 @ 0x3580 │ │ │ │ - bcs 4963d0 │ │ │ │ + bcs 4963fc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496c3c │ │ │ │ + bhi 496c68 │ │ │ │ cmp r1, #13632 @ 0x3540 │ │ │ │ - bcs 496c1c │ │ │ │ + bcs 496c48 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496bf0 │ │ │ │ + bhi 496c1c │ │ │ │ cmp r1, #13568 @ 0x3500 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ - ldr r2, [pc, #2096] @ 48b66c │ │ │ │ + ldr r2, [pc, #2096] @ 48b698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #2176] @ 48b6d8 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #2176] @ 48b704 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492b14 │ │ │ │ + bhi 492b40 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496304 │ │ │ │ + bhi 496330 │ │ │ │ cmp r1, #8512 @ 0x2140 │ │ │ │ - beq 4959b0 │ │ │ │ - bhi 493bfc │ │ │ │ - ldr r3, [pc, #2144] @ 48b6dc │ │ │ │ + beq 4959dc │ │ │ │ + bhi 493c28 │ │ │ │ + ldr r3, [pc, #2144] @ 48b708 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 497014 │ │ │ │ + bls 497040 │ │ │ │ sub r3, r1, #8448 @ 0x2100 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #1956] @ 48b640 │ │ │ │ + ldr r2, [pc, #1956] @ 48b66c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - beq 4953a4 │ │ │ │ - ldr r2, [pc, #2092] @ 48b6e0 │ │ │ │ + beq 4953d0 │ │ │ │ + ldr r2, [pc, #2092] @ 48b70c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2072] @ 48b6e4 │ │ │ │ + ldr r2, [pc, #2072] @ 48b710 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2044] @ 48b6e8 │ │ │ │ + ldr r3, [pc, #2044] @ 48b714 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492d54 │ │ │ │ + bhi 492d80 │ │ │ │ cmp r1, #16128 @ 0x3f00 │ │ │ │ - bcs 496070 │ │ │ │ + bcs 49609c │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493fac │ │ │ │ + bhi 493fd8 │ │ │ │ cmp r1, #16000 @ 0x3e80 │ │ │ │ - bcs 4963b0 │ │ │ │ + bcs 4963dc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495ffc │ │ │ │ + bhi 496028 │ │ │ │ cmp r1, #15936 @ 0x3e40 │ │ │ │ - bcs 495fdc │ │ │ │ + bcs 496008 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496994 │ │ │ │ + bhi 4969c0 │ │ │ │ cmp r1, #15872 @ 0x3e00 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ - ldr r2, [pc, #1836] @ 48b66c │ │ │ │ + ldr r2, [pc, #1836] @ 48b698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 494708 │ │ │ │ - ldr r3, [pc, #1912] @ 48b6ec │ │ │ │ + bls 494734 │ │ │ │ + ldr r3, [pc, #1912] @ 48b718 │ │ │ │ sub r1, r1, #4608 @ 0x1200 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #20 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #1876] @ 48b6f0 │ │ │ │ + ldr r3, [pc, #1876] @ 48b71c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494c48 │ │ │ │ + bhi 494c74 │ │ │ │ sub r3, r3, #77 @ 0x4d │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ - ldr r3, [pc, #1856] @ 48b6f4 │ │ │ │ + bls 48ac28 │ │ │ │ + ldr r3, [pc, #1856] @ 48b720 │ │ │ │ sub r1, r1, #5120 @ 0x1400 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #24 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r2, r1, #5376 @ 0x1500 │ │ │ │ sub r2, r2, #20 │ │ │ │ - ldr lr, [pc, #1812] @ 48b6f8 │ │ │ │ + ldr lr, [pc, #1812] @ 48b724 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r8, #1 │ │ │ │ ands lr, lr, r8, lsl r2 │ │ │ │ - bne 48aa50 │ │ │ │ + bne 48aa7c │ │ │ │ cmp r1, ip │ │ │ │ - beq 495740 │ │ │ │ - ldr r3, [pc, #1784] @ 48b6fc │ │ │ │ + beq 49576c │ │ │ │ + ldr r3, [pc, #1784] @ 48b728 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ - ldr r2, [pc, #1772] @ 48b700 │ │ │ │ + bne 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ + ldr r2, [pc, #1772] @ 48b72c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1752] @ 48b704 │ │ │ │ + ldr r2, [pc, #1752] @ 48b730 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1724] @ 48b708 │ │ │ │ + ldr r2, [pc, #1724] @ 48b734 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1704] @ 48b70c │ │ │ │ + ldr r2, [pc, #1704] @ 48b738 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3920 @ 0xf50 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #1668] @ 48b710 │ │ │ │ + ldr r2, [pc, #1668] @ 48b73c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a894 │ │ │ │ - ldr r2, [pc, #1644] @ 48b714 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a8c0 │ │ │ │ + ldr r2, [pc, #1644] @ 48b740 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1624] @ 48b718 │ │ │ │ + ldr r2, [pc, #1624] @ 48b744 │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1600] @ 48b71c │ │ │ │ + ldr r2, [pc, #1600] @ 48b748 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #1568] @ 48b720 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #1568] @ 48b74c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1552] @ 48b724 │ │ │ │ + ldr r2, [pc, #1552] @ 48b750 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1524] @ 48b728 │ │ │ │ - ldr r8, [pc, #1524] @ 48b72c │ │ │ │ + ldr r2, [pc, #1524] @ 48b754 │ │ │ │ + ldr r8, [pc, #1524] @ 48b758 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1476] @ 48b730 │ │ │ │ + ldr r2, [pc, #1476] @ 48b75c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1428] @ 48b734 │ │ │ │ + ldr r2, [pc, #1428] @ 48b760 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1408] @ 48b738 │ │ │ │ + ldr r2, [pc, #1408] @ 48b764 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #1368] @ 48b73c │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #1368] @ 48b768 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #1360] @ 48b740 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #1360] @ 48b76c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1340] @ 48b744 │ │ │ │ + ldr r2, [pc, #1340] @ 48b770 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1308] @ 48b748 │ │ │ │ + ldr r2, [pc, #1308] @ 48b774 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 497080 │ │ │ │ - ldr r2, [pc, #1280] @ 48b74c │ │ │ │ + bne 4970ac │ │ │ │ + ldr r2, [pc, #1280] @ 48b778 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1264] @ 48b750 │ │ │ │ + ldr r2, [pc, #1264] @ 48b77c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1244] @ 48b754 │ │ │ │ + ldr r3, [pc, #1244] @ 48b780 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a520 │ │ │ │ + bhi 49a54c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1208] @ 48b758 │ │ │ │ + ldr r2, [pc, #1208] @ 48b784 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1192] @ 48b75c │ │ │ │ + ldr r3, [pc, #1192] @ 48b788 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bhi 48b2d0 │ │ │ │ + bhi 48b2fc │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1160] @ 48b760 │ │ │ │ + ldr r2, [pc, #1160] @ 48b78c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r1, #3712 @ 0xe80 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - ldr r2, [pc, #1112] @ 48b764 │ │ │ │ + ldr r2, [pc, #1112] @ 48b790 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #1104] @ 48b768 │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #1104] @ 48b794 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #1096] @ 48b76c │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #1096] @ 48b798 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #1088] @ 48b770 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #1088] @ 48b79c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #1080] @ 48b774 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #1080] @ 48b7a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1168] @ 48b7e4 │ │ │ │ + ldr r3, [pc, #1168] @ 48b810 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 499744 │ │ │ │ - bhi 497aa0 │ │ │ │ + beq 499770 │ │ │ │ + bhi 497acc │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 49705c │ │ │ │ + bhi 497088 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #1028] @ 48b778 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #1028] @ 48b7a4 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #996] @ 48b77c │ │ │ │ + ldr r2, [pc, #996] @ 48b7a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 497a04 │ │ │ │ + bhi 497a30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #960] @ 48b780 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #960] @ 48b7ac │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 49a47c │ │ │ │ + bhi 49a4a8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #928] @ 48b784 │ │ │ │ + ldr r2, [pc, #928] @ 48b7b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 497064 │ │ │ │ - bhi 4973e8 │ │ │ │ + beq 497090 │ │ │ │ + bhi 497414 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r3, [pc, #884] @ 48b788 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r3, [pc, #884] @ 48b7b4 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 48ed98 │ │ │ │ + bhi 48edc4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #852] @ 48b78c │ │ │ │ + ldr r2, [pc, #852] @ 48b7b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 497a34 │ │ │ │ + bhi 497a60 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #816] @ 48b790 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #816] @ 48b7bc │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 49a47c │ │ │ │ + bhi 49a4a8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #784] @ 48b794 │ │ │ │ + ldr r2, [pc, #784] @ 48b7c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #840] @ 48b7e4 │ │ │ │ + ldr r3, [pc, #840] @ 48b810 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 499744 │ │ │ │ - bhi 497a64 │ │ │ │ + beq 499770 │ │ │ │ + bhi 497a90 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 49705c │ │ │ │ + bhi 497088 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #732] @ 48b798 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #732] @ 48b7c4 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #700] @ 48b79c │ │ │ │ + ldr r2, [pc, #700] @ 48b7c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 497064 │ │ │ │ - bhi 497884 │ │ │ │ + beq 497090 │ │ │ │ + bhi 4978b0 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r3, [pc, #656] @ 48b7a0 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r3, [pc, #656] @ 48b7cc │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 48ed98 │ │ │ │ + bhi 48edc4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #624] @ 48b7a4 │ │ │ │ + ldr r2, [pc, #624] @ 48b7d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #604] @ 48b7a8 │ │ │ │ + ldr r2, [pc, #604] @ 48b7d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #576] @ 48b7ac │ │ │ │ + ldr r3, [pc, #576] @ 48b7d8 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 490310 │ │ │ │ - bhi 4962d8 │ │ │ │ + beq 49033c │ │ │ │ + bhi 496304 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #552] @ 48b7b0 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #552] @ 48b7dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #532] @ 48b7b4 │ │ │ │ + ldr r2, [pc, #532] @ 48b7e0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #504] @ 48b7b8 │ │ │ │ + ldr r2, [pc, #504] @ 48b7e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #484] @ 48b7bc │ │ │ │ + ldr r2, [pc, #484] @ 48b7e8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, ror sp │ │ │ │ andeq r0, r0, fp, asr sp │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r7, lsr r7 │ │ │ │ - teqeq pc, lr, lsl #14 │ │ │ │ + teqeq pc, sl, lsl #14 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ andeq r1, r0, r3, lsr r5 │ │ │ │ - teqeq pc, ip @ @ │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ ldrdeq r1, [r0], -pc @ │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq pc, sl, lsr r9 @ │ │ │ │ + teqeq pc, r6, lsr r9 @ │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ - sbcseq fp, r9, r0, lsl #26 │ │ │ │ - sbcseq r4, fp, ip, lsl #4 │ │ │ │ + ldrsheq fp, [r9], #196 @ 0xc4 │ │ │ │ + sbcseq r4, fp, r0, lsl #4 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ andeq r1, r0, fp, lsl r3 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ - teqeq pc, r0, lsr r8 @ │ │ │ │ + teqeq pc, ip, lsr #16 │ │ │ │ @ instruction: 0x00003bbc │ │ │ │ andeq r3, r0, ip, ror r9 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - ldrsbeq fp, [r9], #188 @ 0xbc │ │ │ │ - sbcseq r4, fp, r8, ror #1 │ │ │ │ + ldrsbeq fp, [r9], #176 @ 0xb0 │ │ │ │ + ldrsbeq r4, [fp], #12 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - teqeq pc, r6, asr r8 @ │ │ │ │ - sbcseq ip, r9, r8, asr r0 │ │ │ │ - sbcseq fp, r9, r4, lsl #24 │ │ │ │ - teqeq pc, r0, asr #31 │ │ │ │ + teqeq pc, r2, asr r8 @ │ │ │ │ + sbcseq ip, r9, ip, asr #32 │ │ │ │ + ldrsheq fp, [r9], #184 @ 0xb8 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ - teqeq pc, r2, asr #9 │ │ │ │ + teqeq pc, lr @ @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - teqeq pc, r8, lsr #9 │ │ │ │ + teqeq pc, r4, lsr #9 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - sbcseq r4, r9, ip, lsr #19 │ │ │ │ - sbcseq r3, fp, r8, lsl ip │ │ │ │ - sbcseq fp, r9, r8, lsr sl │ │ │ │ - ldrsheq r3, [fp], #188 @ 0xbc │ │ │ │ - sbcseq fp, r9, ip, lsl #20 │ │ │ │ + sbcseq r4, r9, r0, lsr #19 │ │ │ │ + sbcseq r3, fp, ip, lsl #24 │ │ │ │ + sbcseq fp, r9, ip, lsr #20 │ │ │ │ + ldrsheq r3, [fp], #176 @ 0xb0 │ │ │ │ + sbcseq fp, r9, r0, lsl #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - smullseq fp, r9, r4, r8 │ │ │ │ - smullseq r3, fp, r4, sp │ │ │ │ - teqeq pc, r6, ror #5 │ │ │ │ + sbcseq fp, r9, r8, lsl #17 │ │ │ │ + sbcseq r3, fp, r8, lsl #27 │ │ │ │ + teqeq pc, r2, ror #5 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ andeq r2, r0, r0, lsr #6 │ │ │ │ andeq r2, r0, r0, lsr #2 │ │ │ │ - sbcseq fp, r9, r8, ror #13 │ │ │ │ - ldrsheq r3, [fp], #180 @ 0xb4 │ │ │ │ + ldrsbeq fp, [r9], #108 @ 0x6c │ │ │ │ + sbcseq r3, fp, r8, ror #23 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ - teqeq pc, r8, ror #2 │ │ │ │ + teqeq pc, r4, ror #2 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - teqeq pc, sl, ror r1 @ │ │ │ │ + teqeq pc, r6, ror r1 @ │ │ │ │ andseq r1, r0, r1, lsl #2 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ - sbcseq fp, r9, r4, asr r6 │ │ │ │ - smullseq r3, fp, r4, sl │ │ │ │ - sbcseq fp, r9, r8, lsl #12 │ │ │ │ - sbcseq r3, fp, ip, asr sl │ │ │ │ + sbcseq fp, r9, r8, asr #12 │ │ │ │ + sbcseq r3, fp, r8, lsl #21 │ │ │ │ + ldrsheq fp, [r9], #92 @ 0x5c │ │ │ │ + sbcseq r3, fp, r0, asr sl │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - sbcseq r5, fp, r4, lsr #24 │ │ │ │ - sbcseq r3, fp, r0, lsl #20 │ │ │ │ - ldrsbeq fp, [r9], #144 @ 0x90 │ │ │ │ - smullseq fp, r9, ip, r4 │ │ │ │ - sbcseq r3, fp, ip, lsr #19 │ │ │ │ - sbcseq r5, fp, r0, ror r1 │ │ │ │ - sbcseq r3, fp, r8, ror r9 │ │ │ │ - sbcseq r5, fp, ip, asr #2 │ │ │ │ - ldrsheq fp, [r9], #60 @ 0x3c │ │ │ │ - sbcseq r3, fp, r8, lsl #18 │ │ │ │ - sbcseq r3, fp, r8, asr #17 │ │ │ │ - sbcseq r3, fp, r8, lsr #17 │ │ │ │ - ldrheq r3, [fp], #136 @ 0x88 │ │ │ │ - ldrheq r3, [fp], #120 @ 0x78 │ │ │ │ - sbcseq fp, r9, r4, asr #13 │ │ │ │ - smullseq r3, fp, r8, r7 │ │ │ │ - teqeq pc, ip, asr #30 │ │ │ │ - ldrsheq fp, [r9], #44 @ 0x2c │ │ │ │ - teqeq pc, r0, lsr #30 │ │ │ │ - sbcseq r7, r8, r8, lsl r2 │ │ │ │ + sbcseq r5, fp, r8, lsl ip │ │ │ │ + ldrsheq r3, [fp], #148 @ 0x94 │ │ │ │ + sbcseq fp, r9, r4, asr #19 │ │ │ │ + smullseq fp, r9, r0, r4 │ │ │ │ + sbcseq r3, fp, r0, lsr #19 │ │ │ │ + sbcseq r5, fp, r4, ror #2 │ │ │ │ + sbcseq r3, fp, ip, ror #18 │ │ │ │ + sbcseq r5, fp, r0, asr #2 │ │ │ │ + ldrsheq fp, [r9], #48 @ 0x30 │ │ │ │ + ldrsheq r3, [fp], #140 @ 0x8c │ │ │ │ + ldrheq r3, [fp], #140 @ 0x8c │ │ │ │ + smullseq r3, fp, ip, r8 │ │ │ │ + sbcseq r3, fp, ip, lsr #17 │ │ │ │ + sbcseq r3, fp, ip, lsr #15 │ │ │ │ + ldrheq fp, [r9], #104 @ 0x68 │ │ │ │ + sbcseq r3, fp, ip, lsl #15 │ │ │ │ + teqeq pc, r8, asr #30 │ │ │ │ + ldrsheq fp, [r9], #32 │ │ │ │ + teqeq pc, ip, lsl pc @ │ │ │ │ + sbcseq r7, r8, ip, lsl #4 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - sbcseq fp, r9, r0, ror r2 │ │ │ │ - sbcseq fp, r9, r0, ror #4 │ │ │ │ - teqeq pc, r0, rrx │ │ │ │ - sbcseq fp, r9, r4, lsl #4 │ │ │ │ - teqeq pc, sl, lsr r0 @ │ │ │ │ - ldrheq fp, [r9], #24 │ │ │ │ - teqeq pc, lr, ror #31 │ │ │ │ - sbcseq fp, r9, r4, ror #2 │ │ │ │ - teqeq pc, r6, asr #31 │ │ │ │ - sbcseq fp, r9, r8, lsl r1 │ │ │ │ - teqeq pc, r2, ror pc @ │ │ │ │ - ldrheq fp, [r9], #12 │ │ │ │ - teqeq pc, r4, asr #30 │ │ │ │ - sbcseq fp, r9, r0, ror r0 │ │ │ │ - sbcseq r3, fp, r4, ror r5 │ │ │ │ + sbcseq fp, r9, r4, ror #4 │ │ │ │ + sbcseq fp, r9, r4, asr r2 │ │ │ │ + teqeq pc, ip, asr r0 @ │ │ │ │ + ldrsheq fp, [r9], #24 │ │ │ │ + teqeq pc, r6, lsr r0 @ │ │ │ │ + sbcseq fp, r9, ip, lsr #3 │ │ │ │ + teqeq pc, sl, ror #31 │ │ │ │ + sbcseq fp, r9, r8, asr r1 │ │ │ │ + teqeq pc, r2, asr #31 │ │ │ │ + sbcseq fp, r9, ip, lsl #2 │ │ │ │ + teqeq pc, lr, ror #30 │ │ │ │ + ldrheq fp, [r9], #0 │ │ │ │ + teqeq pc, r0, asr #30 │ │ │ │ + sbcseq fp, r9, r4, rrx │ │ │ │ + sbcseq r3, fp, r8, ror #10 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - sbcseq fp, r9, r0, lsr r0 │ │ │ │ - sbcseq r3, fp, r0, lsr #10 │ │ │ │ - smullseq r3, fp, r0, lr │ │ │ │ - sbcseq r3, fp, r8, ror #9 │ │ │ │ - sbcseq sl, r9, r0, asr #23 │ │ │ │ - teqeq pc, r4, ror #20 │ │ │ │ - smullseq sl, r9, r4, fp │ │ │ │ + sbcseq fp, r9, r4, lsr #32 │ │ │ │ + sbcseq r3, fp, r4, lsl r5 │ │ │ │ + sbcseq r3, fp, r4, lsl #29 │ │ │ │ + ldrsbeq r3, [fp], #76 @ 0x4c │ │ │ │ + ldrheq sl, [r9], #180 @ 0xb4 │ │ │ │ + teqeq pc, r0, ror #20 │ │ │ │ sbcseq sl, r9, r8, lsl #23 │ │ │ │ - sbcseq sl, r9, r4, lsr #22 │ │ │ │ - teqeq pc, r6 @ @ │ │ │ │ - ldrsbeq sl, [r9], #160 @ 0xa0 │ │ │ │ - teqeq pc, lr, asr #19 │ │ │ │ - sbcseq sl, r9, r4, lsl #21 │ │ │ │ + sbcseq sl, r9, ip, ror fp │ │ │ │ + sbcseq sl, r9, r8, lsl fp │ │ │ │ + teqeq pc, r2 @ @ │ │ │ │ + sbcseq sl, r9, r4, asr #21 │ │ │ │ + teqeq pc, sl, asr #19 │ │ │ │ + sbcseq sl, r9, r8, ror sl │ │ │ │ andeq r4, r0, r1 │ │ │ │ - teqeq pc, sl, ror r9 @ │ │ │ │ - sbcseq r3, fp, r0, lsl r9 │ │ │ │ - sbcseq r4, fp, r0, lsr fp │ │ │ │ - sbcseq r3, fp, r4, ror #17 │ │ │ │ + teqeq pc, r6, ror r9 @ │ │ │ │ + sbcseq r3, fp, r4, lsl #18 │ │ │ │ + sbcseq r4, fp, r4, lsr #22 │ │ │ │ + ldrsbeq r3, [fp], #136 @ 0x88 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ - ldrsheq r2, [fp], #236 @ 0xec │ │ │ │ - ldrheq sl, [r9], #152 @ 0x98 │ │ │ │ - teqeq pc, r4, ror #17 │ │ │ │ - sbcseq sl, r9, ip, ror #18 │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ - sbcseq sl, r9, r8, lsl r9 │ │ │ │ - sbcseq r3, fp, r8, lsl #15 │ │ │ │ - sbcseq r3, fp, r0, lsr r7 │ │ │ │ - sbcseq r2, fp, r8, ror #27 │ │ │ │ - sbcseq r3, fp, r4, lsl r7 │ │ │ │ - sbcseq r2, fp, ip, lsr sp │ │ │ │ - smullseq r3, fp, r4, r6 │ │ │ │ - sbcseq r2, fp, ip, lsl #27 │ │ │ │ - ldrsbeq r2, [fp], #104 @ 0x68 │ │ │ │ - ldrheq r2, [fp], #104 @ 0x68 │ │ │ │ - smullseq r2, fp, r8, r6 │ │ │ │ - sbcseq r2, fp, r8, ror r6 │ │ │ │ - sbcseq r2, fp, r8, asr r6 │ │ │ │ - sbcseq r2, fp, r8, lsr r6 │ │ │ │ - sbcseq r2, fp, r8, lsl r6 │ │ │ │ - ldrsheq r2, [fp], #88 @ 0x58 │ │ │ │ - smullseq r2, fp, ip, r4 │ │ │ │ - ldrheq r2, [fp], #188 @ 0xbc │ │ │ │ - ldrheq r3, [fp], #76 @ 0x4c │ │ │ │ - teqeq pc, r0, ror #11 │ │ │ │ - sbcseq sl, r9, r0, lsr #19 │ │ │ │ - sbcseq r2, fp, r8, asr #22 │ │ │ │ - sbcseq r3, fp, ip, asr r3 │ │ │ │ - sbcseq r2, fp, r0, lsl fp │ │ │ │ - sbcseq r1, sl, ip, lsl r9 │ │ │ │ - sbcseq r3, fp, r8, lsl #6 │ │ │ │ - teqeq pc, sl, lsl r5 @ │ │ │ │ - ldrheq r3, [fp], #40 @ 0x28 │ │ │ │ - sbcseq r2, fp, ip, ror #20 │ │ │ │ - sbcseq r1, sl, r8, ror r8 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - sbcseq r3, fp, r4, ror #4 │ │ │ │ + ldrsheq r2, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq sl, r9, ip, lsr #19 │ │ │ │ + teqeq pc, r0, ror #17 │ │ │ │ + sbcseq sl, r9, r0, ror #18 │ │ │ │ teqeq pc, r4 @ @ │ │ │ │ - sbcseq r2, fp, r4, lsr #28 │ │ │ │ - sbcseq r2, fp, r8, asr #19 │ │ │ │ - ldrsheq r2, [fp], #220 @ 0xdc │ │ │ │ - sbcseq r1, sl, r0, lsr #15 │ │ │ │ - sbcseq r2, fp, r8, asr r9 │ │ │ │ - ldrsbeq r3, [fp], #44 @ 0x2c │ │ │ │ - sbcseq r2, fp, r0, lsr #18 │ │ │ │ - sbcseq r2, fp, r4, asr r2 │ │ │ │ - sbcseq r2, fp, r4, lsl r2 │ │ │ │ - ldrsheq r6, [r8], #40 @ 0x28 │ │ │ │ - smullseq sl, r9, r4, r8 │ │ │ │ - sbcseq sl, r9, r8, asr #8 │ │ │ │ - sbcseq r2, fp, ip, ror r1 │ │ │ │ - sbcseq r1, sl, ip, ror r6 │ │ │ │ - sbcseq r2, fp, r8, lsr r2 │ │ │ │ - teqeq pc, sl @ @ │ │ │ │ - ldrheq r8, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r6, r8, r8, lsl #4 │ │ │ │ - ldrheq r2, [fp], #20 │ │ │ │ - teqeq pc, r6, ror #4 │ │ │ │ - sbcseq r3, fp, r4, asr #30 │ │ │ │ - sbcseq r2, fp, r8, ror r7 │ │ │ │ - sbcseq r3, fp, r8, lsr #30 │ │ │ │ - sbcseq sl, r9, r0, lsl #14 │ │ │ │ - ldrheq sl, [r9], #36 @ 0x24 │ │ │ │ - sbcseq r8, ip, r0, ror sp │ │ │ │ - sbcseq sl, r9, r0, lsl #5 │ │ │ │ - sbcseq r8, ip, ip, asr #26 │ │ │ │ - sbcseq sl, r9, ip, asr #4 │ │ │ │ - sbcseq r8, ip, r0, lsr sp │ │ │ │ - sbcseq r2, fp, r4, ror #12 │ │ │ │ - sbcseq r1, fp, r8, lsl #30 │ │ │ │ - sbcseq sl, r9, r0, ror r4 │ │ │ │ - sbcseq sl, r9, ip, asr #8 │ │ │ │ - teqeq pc, r2, asr #1 │ │ │ │ - sbcseq r1, fp, r4, lsl #29 │ │ │ │ - ldrheq r2, [fp], #88 @ 0x58 │ │ │ │ - sbcseq r1, fp, r8, lsr lr │ │ │ │ - sbcseq r2, fp, r0, lsl #11 │ │ │ │ - smullseq sl, r9, r4, r0 │ │ │ │ + sbcseq sl, r9, ip, lsl #18 │ │ │ │ + sbcseq r3, fp, ip, ror r7 │ │ │ │ + sbcseq r3, fp, r4, lsr #14 │ │ │ │ + ldrsbeq r2, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r3, fp, r8, lsl #14 │ │ │ │ + sbcseq r2, fp, r0, lsr sp │ │ │ │ + sbcseq r3, fp, r8, lsl #13 │ │ │ │ + sbcseq r2, fp, r0, lsl #27 │ │ │ │ + sbcseq r2, fp, ip, asr #13 │ │ │ │ + sbcseq r2, fp, ip, lsr #13 │ │ │ │ + sbcseq r2, fp, ip, lsl #13 │ │ │ │ + sbcseq r2, fp, ip, ror #12 │ │ │ │ + sbcseq r2, fp, ip, asr #12 │ │ │ │ + sbcseq r2, fp, ip, lsr #12 │ │ │ │ + sbcseq r2, fp, ip, lsl #12 │ │ │ │ + sbcseq r2, fp, ip, ror #11 │ │ │ │ + smullseq r2, fp, r0, r4 │ │ │ │ + ldrheq r2, [fp], #176 @ 0xb0 │ │ │ │ + ldrheq r3, [fp], #64 @ 0x40 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ + smullseq sl, r9, r4, r9 │ │ │ │ + sbcseq r2, fp, ip, lsr fp │ │ │ │ + sbcseq r3, fp, r0, asr r3 │ │ │ │ + sbcseq r2, fp, r4, lsl #22 │ │ │ │ + sbcseq r1, sl, r0, lsl r9 │ │ │ │ + ldrsheq r3, [fp], #44 @ 0x2c │ │ │ │ + teqeq pc, r6, lsl r5 @ │ │ │ │ + sbcseq r3, fp, ip, lsr #5 │ │ │ │ + sbcseq r2, fp, r0, ror #20 │ │ │ │ + sbcseq r1, sl, ip, ror #16 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + sbcseq r3, fp, r8, asr r2 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + sbcseq r2, fp, r8, lsl lr │ │ │ │ + ldrheq r2, [fp], #156 @ 0x9c │ │ │ │ + ldrsheq r2, [fp], #208 @ 0xd0 │ │ │ │ + smullseq r1, sl, r4, r7 │ │ │ │ + sbcseq r2, fp, ip, asr #18 │ │ │ │ + ldrsbeq r3, [fp], #32 │ │ │ │ + sbcseq r2, fp, r4, lsl r9 │ │ │ │ + sbcseq r2, fp, r8, asr #4 │ │ │ │ + sbcseq r2, fp, r8, lsl #4 │ │ │ │ + sbcseq r6, r8, ip, ror #5 │ │ │ │ + sbcseq sl, r9, r8, lsl #17 │ │ │ │ + sbcseq sl, r9, ip, lsr r4 │ │ │ │ + sbcseq r2, fp, r0, ror r1 │ │ │ │ + sbcseq r1, sl, r0, ror r6 │ │ │ │ + sbcseq r2, fp, ip, lsr #4 │ │ │ │ + teqeq pc, r6 @ @ │ │ │ │ + ldrheq r8, [ip], #240 @ 0xf0 │ │ │ │ + ldrsheq r6, [r8], #28 │ │ │ │ + sbcseq r2, fp, r8, lsr #3 │ │ │ │ + teqeq pc, r2, ror #4 │ │ │ │ + sbcseq r3, fp, r8, lsr pc │ │ │ │ + sbcseq r2, fp, ip, ror #14 │ │ │ │ + sbcseq r3, fp, ip, lsl pc │ │ │ │ + ldrsheq sl, [r9], #100 @ 0x64 │ │ │ │ + sbcseq sl, r9, r8, lsr #5 │ │ │ │ + sbcseq r8, ip, r4, ror #26 │ │ │ │ + sbcseq sl, r9, r4, ror r2 │ │ │ │ + sbcseq r8, ip, r0, asr #26 │ │ │ │ + sbcseq sl, r9, r0, asr #4 │ │ │ │ + sbcseq r8, ip, r4, lsr #26 │ │ │ │ + sbcseq r2, fp, r8, asr r6 │ │ │ │ + ldrsheq r1, [fp], #236 @ 0xec │ │ │ │ + sbcseq sl, r9, r4, ror #8 │ │ │ │ + sbcseq sl, r9, r0, asr #8 │ │ │ │ + ldrheq ip, [pc, -lr]! │ │ │ │ + sbcseq r1, fp, r8, ror lr │ │ │ │ + sbcseq r2, fp, ip, lsr #11 │ │ │ │ + sbcseq r1, fp, ip, lsr #28 │ │ │ │ + sbcseq r2, fp, r4, ror r5 │ │ │ │ + sbcseq sl, r9, r8, lsl #1 │ │ │ │ + sbcseq r1, fp, r8, lsl #28 │ │ │ │ sbcseq r1, fp, r4, lsl lr │ │ │ │ - sbcseq r1, fp, r0, lsr #28 │ │ │ │ - sbcseq r2, fp, r4, lsl r5 │ │ │ │ - ldrsbeq sl, [r9], #76 @ 0x4c │ │ │ │ - smullseq sl, r9, r0, r0 │ │ │ │ - sbcseq r8, ip, r4, lsl #23 │ │ │ │ - sbcseq r2, fp, r8, lsr #9 │ │ │ │ - sbcseq r8, ip, r4, ror #22 │ │ │ │ - sbcseq r2, fp, r8, ror r4 │ │ │ │ - sbcseq r8, ip, r8, asr #22 │ │ │ │ + sbcseq r2, fp, r8, lsl #10 │ │ │ │ + ldrsbeq sl, [r9], #64 @ 0x40 │ │ │ │ + sbcseq sl, r9, r4, lsl #1 │ │ │ │ + sbcseq r8, ip, r8, ror fp │ │ │ │ + smullseq r2, fp, ip, r4 │ │ │ │ + sbcseq r8, ip, r8, asr fp │ │ │ │ + sbcseq r2, fp, ip, ror #8 │ │ │ │ + sbcseq r8, ip, ip, lsr fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsbeq r2, [fp], #164 @ 0xa4 │ │ │ │ - teqeq pc, r6, ror #29 │ │ │ │ - sbcseq r9, r9, r4, asr #29 │ │ │ │ + sbcseq r2, fp, r8, asr #21 │ │ │ │ + teqeq pc, r2, ror #29 │ │ │ │ + ldrheq r9, [r9], #232 @ 0xe8 │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ - rsceq r2, r7, r0, lsl ip │ │ │ │ - sbcseq r9, r9, r0, ror lr │ │ │ │ - sbcseq r1, fp, r8, ror #22 │ │ │ │ - sbcseq r9, r9, r0, lsr #30 │ │ │ │ - ldrsheq r8, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r9, r9, ip, ror #29 │ │ │ │ - sbcseq r1, fp, r0, lsr fp │ │ │ │ + rsceq r2, r7, r4, lsl #24 │ │ │ │ + sbcseq r9, r9, r4, ror #28 │ │ │ │ + sbcseq r1, fp, ip, asr fp │ │ │ │ + sbcseq r9, r9, r4, lsl pc │ │ │ │ + sbcseq r8, ip, ip, ror #23 │ │ │ │ + sbcseq r9, r9, r0, ror #29 │ │ │ │ + sbcseq r1, fp, r4, lsr #22 │ │ │ │ andseq r1, r0, r0, lsl r0 │ │ │ │ - sbcseq sl, r9, r0, asr #7 │ │ │ │ - ldrheq r2, [fp], #40 @ 0x28 │ │ │ │ + ldrheq sl, [r9], #52 @ 0x34 │ │ │ │ + sbcseq r2, fp, ip, lsr #5 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - sbcseq sl, r9, r8, lsl r3 │ │ │ │ - sbcseq r2, fp, ip, lsl r2 │ │ │ │ - sbcseq sl, r9, ip, lsr r0 │ │ │ │ - sbcseq r2, fp, r4, ror #3 │ │ │ │ - sbcseq sl, r9, r0, rrx │ │ │ │ - sbcseq r2, fp, ip, lsr #3 │ │ │ │ - ldrsbeq r8, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r2, fp, r4, ror r1 │ │ │ │ - sbcseq r1, fp, r8, lsl sl │ │ │ │ - sbcseq r2, fp, r8, lsr r1 │ │ │ │ - ldrsheq r9, [r9], #176 @ 0xb0 │ │ │ │ - ldrsheq r2, [fp], #12 │ │ │ │ - ldr r2, [pc, #-540] @ 48b7c0 │ │ │ │ + sbcseq sl, r9, ip, lsl #6 │ │ │ │ + sbcseq r2, fp, r0, lsl r2 │ │ │ │ + sbcseq sl, r9, r0, lsr r0 │ │ │ │ + ldrsbeq r2, [fp], #24 │ │ │ │ + sbcseq sl, r9, r4, asr r0 │ │ │ │ + sbcseq r2, fp, r0, lsr #3 │ │ │ │ + ldrsbeq r8, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r2, fp, r8, ror #2 │ │ │ │ + sbcseq r1, fp, ip, lsl #20 │ │ │ │ + sbcseq r2, fp, ip, lsr #2 │ │ │ │ + sbcseq r9, r9, r4, ror #23 │ │ │ │ + ldrsheq r2, [fp], #0 │ │ │ │ + ldr r2, [pc, #-540] @ 48b7ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-528] @ 48b7e4 │ │ │ │ + ldr r3, [pc, #-528] @ 48b810 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 499744 │ │ │ │ - bhi 4978fc │ │ │ │ + beq 499770 │ │ │ │ + bhi 497928 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 49705c │ │ │ │ + bhi 497088 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #-592] @ 48b7c4 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #-592] @ 48b7f0 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-624] @ 48b7c8 │ │ │ │ + ldr r2, [pc, #-624] @ 48b7f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 49888c │ │ │ │ + beq 4988b8 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-656] @ 48b7cc │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-656] @ 48b7f8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-680] @ 48b7d0 │ │ │ │ + ldr r2, [pc, #-680] @ 48b7fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 497064 │ │ │ │ - bhi 497298 │ │ │ │ + beq 497090 │ │ │ │ + bhi 4972c4 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r3, [pc, #-724] @ 48b7d4 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r3, [pc, #-724] @ 48b800 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 48ed98 │ │ │ │ + bhi 48edc4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-756] @ 48b7d8 │ │ │ │ + ldr r2, [pc, #-756] @ 48b804 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4971ac │ │ │ │ + bhi 4971d8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #-792] @ 48b7dc │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #-792] @ 48b808 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 49a47c │ │ │ │ + bhi 49a4a8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-824] @ 48b7e0 │ │ │ │ + ldr r2, [pc, #-824] @ 48b80c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-844] @ 48b7e4 │ │ │ │ + ldr r3, [pc, #-844] @ 48b810 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 499744 │ │ │ │ - bhi 4973b0 │ │ │ │ + beq 499770 │ │ │ │ + bhi 4973dc │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 49705c │ │ │ │ + bhi 497088 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #-872] @ 48b7e8 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #-872] @ 48b814 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-904] @ 48b7ec │ │ │ │ + ldr r2, [pc, #-904] @ 48b818 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4940f4 │ │ │ │ - ldr r2, [pc, #-932] @ 48b7f0 │ │ │ │ + bne 494120 │ │ │ │ + ldr r2, [pc, #-932] @ 48b81c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-948] @ 48b7f4 │ │ │ │ + ldr r2, [pc, #-948] @ 48b820 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-968] @ 48b7f8 │ │ │ │ - ldr r2, [pc, #-968] @ 48b7fc │ │ │ │ + ldr r3, [pc, #-968] @ 48b824 │ │ │ │ + ldr r2, [pc, #-968] @ 48b828 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-996] @ 48b800 │ │ │ │ + ldr r2, [pc, #-996] @ 48b82c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 497268 │ │ │ │ + bhi 497294 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #-1032] @ 48b804 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #-1032] @ 48b830 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 49a47c │ │ │ │ + bhi 49a4a8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1064] @ 48b808 │ │ │ │ + ldr r2, [pc, #-1064] @ 48b834 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 497064 │ │ │ │ - bhi 4979a0 │ │ │ │ + beq 497090 │ │ │ │ + bhi 4979cc │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r3, [pc, #-1108] @ 48b80c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r3, [pc, #-1108] @ 48b838 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 48ed98 │ │ │ │ + bhi 48edc4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1140] @ 48b810 │ │ │ │ + ldr r2, [pc, #-1140] @ 48b83c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498064 │ │ │ │ - ldr r2, [pc, #-1168] @ 48b814 │ │ │ │ + bne 498090 │ │ │ │ + ldr r2, [pc, #-1168] @ 48b840 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1192] @ 48b818 │ │ │ │ + ldr r2, [pc, #-1192] @ 48b844 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1212] @ 48b81c │ │ │ │ + ldr r2, [pc, #-1212] @ 48b848 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1236] @ 48b820 │ │ │ │ + ldr r2, [pc, #-1236] @ 48b84c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4985fc │ │ │ │ - ldr r2, [pc, #-1264] @ 48b824 │ │ │ │ + bne 498628 │ │ │ │ + ldr r2, [pc, #-1264] @ 48b850 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1288] @ 48b828 │ │ │ │ - ldr r8, [pc, #-1288] @ 48b82c │ │ │ │ + ldr r2, [pc, #-1288] @ 48b854 │ │ │ │ + ldr r8, [pc, #-1288] @ 48b858 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1332] @ 48b830 │ │ │ │ + ldr r2, [pc, #-1332] @ 48b85c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1376] @ 48b834 │ │ │ │ + ldr r2, [pc, #-1376] @ 48b860 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1420] @ 48b838 │ │ │ │ + ldr r2, [pc, #-1420] @ 48b864 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1464] @ 48b83c │ │ │ │ + ldr r2, [pc, #-1464] @ 48b868 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1508] @ 48b840 │ │ │ │ + ldr r2, [pc, #-1508] @ 48b86c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1552] @ 48b844 │ │ │ │ + ldr r2, [pc, #-1552] @ 48b870 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1596] @ 48b848 │ │ │ │ + ldr r2, [pc, #-1596] @ 48b874 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1640] @ 48b84c │ │ │ │ + ldr r2, [pc, #-1640] @ 48b878 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #25 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1692] @ 48b850 │ │ │ │ + ldr r2, [pc, #-1692] @ 48b87c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1712] @ 48b854 │ │ │ │ + ldr r2, [pc, #-1712] @ 48b880 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1740] @ 48b858 │ │ │ │ + ldr r2, [pc, #-1740] @ 48b884 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1760] @ 48b85c │ │ │ │ + ldr r3, [pc, #-1760] @ 48b888 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #12 │ │ │ │ - bhi 49a2e4 │ │ │ │ + bhi 49a310 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1792] @ 48b860 │ │ │ │ + ldr r2, [pc, #-1792] @ 48b88c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1812] @ 48b864 │ │ │ │ + ldr r2, [pc, #-1812] @ 48b890 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1844] @ 48b868 │ │ │ │ - ldr r8, [pc, #-1844] @ 48b86c │ │ │ │ + ldr r2, [pc, #-1844] @ 48b894 │ │ │ │ + ldr r8, [pc, #-1844] @ 48b898 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1892] @ 48b870 │ │ │ │ + ldr r2, [pc, #-1892] @ 48b89c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1892] @ 48b888 │ │ │ │ + ldr r3, [pc, #-1892] @ 48b8b4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1936] @ 48b874 │ │ │ │ + ldr r2, [pc, #-1936] @ 48b8a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1956] @ 48b878 │ │ │ │ + ldr r3, [pc, #-1956] @ 48b8a4 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1988] @ 48b87c │ │ │ │ - ldr r8, [pc, #-1988] @ 48b880 │ │ │ │ + ldr r2, [pc, #-1988] @ 48b8a8 │ │ │ │ + ldr r8, [pc, #-1988] @ 48b8ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2036] @ 48b884 │ │ │ │ + ldr r2, [pc, #-2036] @ 48b8b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2056] @ 48b888 │ │ │ │ + ldr r3, [pc, #-2056] @ 48b8b4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2076] @ 48b88c │ │ │ │ + ldr r2, [pc, #-2076] @ 48b8b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2096] @ 48b890 │ │ │ │ + ldr r3, [pc, #-2096] @ 48b8bc │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2128] @ 48b894 │ │ │ │ - ldr r8, [pc, #-2128] @ 48b898 │ │ │ │ + ldr r2, [pc, #-2128] @ 48b8c0 │ │ │ │ + ldr r8, [pc, #-2128] @ 48b8c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2176] @ 48b89c │ │ │ │ + ldr r2, [pc, #-2176] @ 48b8c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2224] @ 48b8a0 │ │ │ │ + ldr r2, [pc, #-2224] @ 48b8cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2244] @ 48b8a4 │ │ │ │ + ldr r2, [pc, #-2244] @ 48b8d0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2272] @ 48b8a8 │ │ │ │ + ldr r2, [pc, #-2272] @ 48b8d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2292] @ 48b8ac │ │ │ │ + ldr r2, [pc, #-2292] @ 48b8d8 │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2324] @ 48b8b0 │ │ │ │ + ldr r2, [pc, #-2324] @ 48b8dc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-2332] @ 48b8b4 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-2332] @ 48b8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 498f34 │ │ │ │ + beq 498f60 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 498f18 │ │ │ │ - ldr r2, [pc, #-2368] @ 48b8b8 │ │ │ │ + beq 498f44 │ │ │ │ + ldr r2, [pc, #-2368] @ 48b8e4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2396] @ 48b8bc │ │ │ │ + ldr r2, [pc, #-2396] @ 48b8e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498ff0 │ │ │ │ - ldr r2, [pc, #-2420] @ 48b8c0 │ │ │ │ + bne 49901c │ │ │ │ + ldr r2, [pc, #-2420] @ 48b8ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2436] @ 48b8c4 │ │ │ │ + ldr r2, [pc, #-2436] @ 48b8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 48d5a0 │ │ │ │ - ldr r2, [pc, #-2464] @ 48b8c8 │ │ │ │ + bne 48d5cc │ │ │ │ + ldr r2, [pc, #-2464] @ 48b8f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2488] @ 48b8cc │ │ │ │ + ldr r2, [pc, #-2488] @ 48b8f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2504] @ 48b8d0 │ │ │ │ + ldr r3, [pc, #-2504] @ 48b8fc │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a2a8 │ │ │ │ + bhi 49a2d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2540] @ 48b8d4 │ │ │ │ + ldr r2, [pc, #-2540] @ 48b900 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 498f6c │ │ │ │ + beq 498f98 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 498f50 │ │ │ │ - ldr r2, [pc, #-2576] @ 48b8d8 │ │ │ │ + beq 498f7c │ │ │ │ + ldr r2, [pc, #-2576] @ 48b904 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2604] @ 48b8dc │ │ │ │ + ldr r2, [pc, #-2604] @ 48b908 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2620] @ 48b8e0 │ │ │ │ + ldr r3, [pc, #-2620] @ 48b90c │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a304 │ │ │ │ + bhi 49a330 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2656] @ 48b8e4 │ │ │ │ - ldr r8, [pc, #-2656] @ 48b8e8 │ │ │ │ + ldr r2, [pc, #-2656] @ 48b910 │ │ │ │ + ldr r8, [pc, #-2656] @ 48b914 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2696] @ 48b8ec │ │ │ │ + ldr r2, [pc, #-2696] @ 48b918 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2748] @ 48b8f0 │ │ │ │ + ldr r2, [pc, #-2748] @ 48b91c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 497f2c │ │ │ │ - ldr r2, [pc, #-2772] @ 48b8f4 │ │ │ │ + bne 497f58 │ │ │ │ + ldr r2, [pc, #-2772] @ 48b920 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2788] @ 48b8f8 │ │ │ │ + ldr r2, [pc, #-2788] @ 48b924 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 497f14 │ │ │ │ - ldr r2, [pc, #-2816] @ 48b8fc │ │ │ │ + bne 497f40 │ │ │ │ + ldr r2, [pc, #-2816] @ 48b928 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2832] @ 48b900 │ │ │ │ + ldr r2, [pc, #-2832] @ 48b92c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 498080 │ │ │ │ - ldr r2, [pc, #-2860] @ 48b904 │ │ │ │ + bne 4980ac │ │ │ │ + ldr r2, [pc, #-2860] @ 48b930 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2876] @ 48b908 │ │ │ │ + ldr r2, [pc, #-2876] @ 48b934 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2896] @ 48b90c │ │ │ │ + ldr r2, [pc, #-2896] @ 48b938 │ │ │ │ lsr r3, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2928] @ 48b910 │ │ │ │ + ldr r2, [pc, #-2928] @ 48b93c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4977fc │ │ │ │ - ldr r2, [pc, #-2956] @ 48b914 │ │ │ │ + bne 497828 │ │ │ │ + ldr r2, [pc, #-2956] @ 48b940 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2972] @ 48b918 │ │ │ │ + ldr r2, [pc, #-2972] @ 48b944 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2992] @ 48b91c │ │ │ │ + ldr r3, [pc, #-2992] @ 48b948 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a574 │ │ │ │ + bhi 49a5a0 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3028] @ 48b920 │ │ │ │ + ldr r2, [pc, #-3028] @ 48b94c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3044] @ 48b924 │ │ │ │ + ldr r2, [pc, #-3044] @ 48b950 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3076] @ 48b928 │ │ │ │ + ldr r2, [pc, #-3076] @ 48b954 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3092] @ 48b92c │ │ │ │ + ldr r2, [pc, #-3092] @ 48b958 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3124] @ 48b930 │ │ │ │ + ldr r2, [pc, #-3124] @ 48b95c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 497e34 │ │ │ │ - ldr r2, [pc, #-3148] @ 48b934 │ │ │ │ + bne 497e60 │ │ │ │ + ldr r2, [pc, #-3148] @ 48b960 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3164] @ 48b938 │ │ │ │ + ldr r2, [pc, #-3164] @ 48b964 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3184] @ 48b93c │ │ │ │ + ldr r2, [pc, #-3184] @ 48b968 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3216] @ 48b940 │ │ │ │ + ldr r2, [pc, #-3216] @ 48b96c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498098 │ │ │ │ - ldr r2, [pc, #-3240] @ 48b944 │ │ │ │ + bne 4980c4 │ │ │ │ + ldr r2, [pc, #-3240] @ 48b970 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3256] @ 48b948 │ │ │ │ + ldr r2, [pc, #-3256] @ 48b974 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3276] @ 48b94c │ │ │ │ + ldr r2, [pc, #-3276] @ 48b978 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #-16777216 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3308] @ 48b950 │ │ │ │ - ldr r8, [pc, #-3308] @ 48b954 │ │ │ │ + ldr r2, [pc, #-3308] @ 48b97c │ │ │ │ + ldr r8, [pc, #-3308] @ 48b980 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3348] @ 48b958 │ │ │ │ + ldr r2, [pc, #-3348] @ 48b984 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3368] @ 48b95c │ │ │ │ + ldr r3, [pc, #-3368] @ 48b988 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3388] @ 48b960 │ │ │ │ + ldr r2, [pc, #-3388] @ 48b98c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3408] @ 48b964 │ │ │ │ + ldr r3, [pc, #-3408] @ 48b990 │ │ │ │ lsr r5, r5, #24 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #15 │ │ │ │ - bhi 48facc │ │ │ │ + bhi 48faf8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3444] @ 48b968 │ │ │ │ + ldr r2, [pc, #-3444] @ 48b994 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3464] @ 48b96c │ │ │ │ + ldr r3, [pc, #-3464] @ 48b998 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 497b00 │ │ │ │ + beq 497b2c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 497938 │ │ │ │ + beq 497964 │ │ │ │ cmp r5, #6912 @ 0x1b00 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-3492] @ 48b970 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-3492] @ 48b99c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3516] @ 48b974 │ │ │ │ + ldr r2, [pc, #-3516] @ 48b9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48c6dc │ │ │ │ - ldr r2, [pc, #-3524] @ 48b978 │ │ │ │ + b 48c708 │ │ │ │ + ldr r2, [pc, #-3524] @ 48b9a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 497efc │ │ │ │ - ldr r2, [pc, #-3552] @ 48b97c │ │ │ │ + bne 497f28 │ │ │ │ + ldr r2, [pc, #-3552] @ 48b9a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3568] @ 48b980 │ │ │ │ + ldr r2, [pc, #-3568] @ 48b9ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 497ee4 │ │ │ │ - ldr r2, [pc, #-3596] @ 48b984 │ │ │ │ + bne 497f10 │ │ │ │ + ldr r2, [pc, #-3596] @ 48b9b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3612] @ 48b988 │ │ │ │ + ldr r2, [pc, #-3612] @ 48b9b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48b0e0 │ │ │ │ + b 48b10c │ │ │ │ cmp r1, #7936 @ 0x1f00 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3636] @ 48b99c │ │ │ │ + ldr r2, [pc, #-3636] @ 48b9c8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c884 │ │ │ │ - ldr r2, [pc, #-3668] @ 48b98c │ │ │ │ + bne 48c8b0 │ │ │ │ + ldr r2, [pc, #-3668] @ 48b9b8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-3680] @ 48b990 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-3680] @ 48b9bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3700] @ 48b994 │ │ │ │ + ldr r2, [pc, #-3700] @ 48b9c0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3728] @ 48b998 │ │ │ │ + ldr r3, [pc, #-3728] @ 48b9c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494e78 │ │ │ │ + bhi 494ea4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496ddc │ │ │ │ + bhi 496e08 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48c7ac │ │ │ │ + bls 48c7d8 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3792] @ 48b99c │ │ │ │ + ldr r2, [pc, #-3792] @ 48b9c8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c7e8 │ │ │ │ - ldr r2, [pc, #-3804] @ 48b9a0 │ │ │ │ + bne 48c814 │ │ │ │ + ldr r2, [pc, #-3804] @ 48b9cc │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-3816] @ 48b9a4 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-3816] @ 48b9d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3836] @ 48b9a8 │ │ │ │ + ldr r2, [pc, #-3836] @ 48b9d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3864] @ 48b9ac │ │ │ │ + ldr r2, [pc, #-3864] @ 48b9d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3884] @ 48b9b0 │ │ │ │ + ldr r2, [pc, #-3884] @ 48b9dc │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3916] @ 48b9b4 │ │ │ │ + ldr r2, [pc, #-3916] @ 48b9e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3932] @ 48b9b8 │ │ │ │ + ldr r2, [pc, #-3932] @ 48b9e4 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3964] @ 48b9bc │ │ │ │ + ldr r2, [pc, #-3964] @ 48b9e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3980] @ 48b9c0 │ │ │ │ + ldr r2, [pc, #-3980] @ 48b9ec │ │ │ │ lsl r3, r5, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4012] @ 48b9c4 │ │ │ │ + ldr r2, [pc, #-4012] @ 48b9f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4032] @ 48b9c8 │ │ │ │ + ldr r2, [pc, #-4032] @ 48b9f4 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4064] @ 48b9cc │ │ │ │ + ldr r2, [pc, #-4064] @ 48b9f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4084] @ 48b9d0 │ │ │ │ + ldr r2, [pc, #-4084] @ 48b9fc │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3480] @ 48d778 │ │ │ │ + ldr r2, [pc, #3480] @ 48d7a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 497e4c │ │ │ │ - ldr r2, [pc, #3452] @ 48d77c │ │ │ │ + bne 497e78 │ │ │ │ + ldr r2, [pc, #3452] @ 48d7a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3428] @ 48d780 │ │ │ │ + ldr r2, [pc, #3428] @ 48d7ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3408] @ 48d784 │ │ │ │ + ldr r3, [pc, #3408] @ 48d7b0 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #12 │ │ │ │ - bhi 49a440 │ │ │ │ + bhi 49a46c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3376] @ 48d788 │ │ │ │ + ldr r2, [pc, #3376] @ 48d7b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497c3c │ │ │ │ - ldr r3, [pc, #3348] @ 48d78c │ │ │ │ + bhi 497c68 │ │ │ │ + ldr r3, [pc, #3348] @ 48d7b8 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3316] @ 48d790 │ │ │ │ + ldr r2, [pc, #3316] @ 48d7bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4978c0 │ │ │ │ + bhi 4978ec │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #3280] @ 48d794 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #3280] @ 48d7c0 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 49a4d0 │ │ │ │ + bhi 49a4fc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3248] @ 48d798 │ │ │ │ + ldr r2, [pc, #3248] @ 48d7c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497b1c │ │ │ │ - ldr r3, [pc, #3220] @ 48d79c │ │ │ │ + bhi 497b48 │ │ │ │ + ldr r3, [pc, #3220] @ 48d7c8 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3188] @ 48d7a0 │ │ │ │ + ldr r2, [pc, #3188] @ 48d7cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3168] @ 48d7a4 │ │ │ │ + ldr r2, [pc, #3168] @ 48d7d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3140] @ 48d7a8 │ │ │ │ + ldr r2, [pc, #3140] @ 48d7d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497ce4 │ │ │ │ - ldr r3, [pc, #3112] @ 48d7ac │ │ │ │ + bhi 497d10 │ │ │ │ + ldr r3, [pc, #3112] @ 48d7d8 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3080] @ 48d7b0 │ │ │ │ + ldr r2, [pc, #3080] @ 48d7dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3060] @ 48d7b4 │ │ │ │ + ldr r2, [pc, #3060] @ 48d7e0 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3028] @ 48d7b8 │ │ │ │ + ldr r2, [pc, #3028] @ 48d7e4 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 495218 │ │ │ │ + beq 495244 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4951fc │ │ │ │ + beq 495228 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49410c │ │ │ │ - ldr r2, [pc, #2976] @ 48d7bc │ │ │ │ + bne 494138 │ │ │ │ + ldr r2, [pc, #2976] @ 48d7e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2952] @ 48d7c0 │ │ │ │ + ldr r2, [pc, #2952] @ 48d7ec │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48bb74 │ │ │ │ - ldr r2, [pc, #2944] @ 48d7c4 │ │ │ │ + b 48bba0 │ │ │ │ + ldr r2, [pc, #2944] @ 48d7f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #7424 @ 0x1d00 │ │ │ │ - beq 499604 │ │ │ │ - bhi 4980e0 │ │ │ │ + beq 499630 │ │ │ │ + bhi 49810c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 49971c │ │ │ │ + beq 499748 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #2896] @ 48d7c8 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #2896] @ 48d7f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2872] @ 48d7cc │ │ │ │ + ldr r2, [pc, #2872] @ 48d7f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4995e8 │ │ │ │ + beq 499614 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4995cc │ │ │ │ + beq 4995f8 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 48c70c │ │ │ │ - ldr r2, [pc, #2828] @ 48d7d0 │ │ │ │ + beq 48c738 │ │ │ │ + ldr r2, [pc, #2828] @ 48d7fc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2800] @ 48d7d4 │ │ │ │ + ldr r2, [pc, #2800] @ 48d800 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2780] @ 48d7d8 │ │ │ │ + ldr r2, [pc, #2780] @ 48d804 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2748] @ 48d7dc │ │ │ │ + ldr r2, [pc, #2748] @ 48d808 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 497e98 │ │ │ │ - ldr r2, [pc, #2720] @ 48d7e0 │ │ │ │ + bne 497ec4 │ │ │ │ + ldr r2, [pc, #2720] @ 48d80c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2704] @ 48d7e4 │ │ │ │ + ldr r2, [pc, #2704] @ 48d810 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48c248 │ │ │ │ - ldr r2, [pc, #2696] @ 48d7e8 │ │ │ │ + b 48c274 │ │ │ │ + ldr r2, [pc, #2696] @ 48d814 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4986f4 │ │ │ │ - ldr r2, [pc, #2668] @ 48d7ec │ │ │ │ + bne 498720 │ │ │ │ + ldr r2, [pc, #2668] @ 48d818 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2652] @ 48d7f0 │ │ │ │ + ldr r2, [pc, #2652] @ 48d81c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4986dc │ │ │ │ - ldr r2, [pc, #2624] @ 48d7f4 │ │ │ │ + bne 498708 │ │ │ │ + ldr r2, [pc, #2624] @ 48d820 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2608] @ 48d7f8 │ │ │ │ + ldr r2, [pc, #2608] @ 48d824 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 498ee0 │ │ │ │ - ldr r2, [pc, #2580] @ 48d7fc │ │ │ │ + bne 498f0c │ │ │ │ + ldr r2, [pc, #2580] @ 48d828 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2556] @ 48d800 │ │ │ │ + ldr r2, [pc, #2556] @ 48d82c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498754 │ │ │ │ - ldr r2, [pc, #2528] @ 48d804 │ │ │ │ + bne 498780 │ │ │ │ + ldr r2, [pc, #2528] @ 48d830 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2512] @ 48d808 │ │ │ │ + ldr r2, [pc, #2512] @ 48d834 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 49873c │ │ │ │ - ldr r2, [pc, #2484] @ 48d80c │ │ │ │ + bne 498768 │ │ │ │ + ldr r2, [pc, #2484] @ 48d838 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2468] @ 48d810 │ │ │ │ + ldr r2, [pc, #2468] @ 48d83c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498724 │ │ │ │ - ldr r2, [pc, #2440] @ 48d814 │ │ │ │ + bne 498750 │ │ │ │ + ldr r2, [pc, #2440] @ 48d840 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2424] @ 48d818 │ │ │ │ + ldr r2, [pc, #2424] @ 48d844 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 49870c │ │ │ │ - ldr r2, [pc, #2396] @ 48d81c │ │ │ │ + bne 498738 │ │ │ │ + ldr r2, [pc, #2396] @ 48d848 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2380] @ 48d820 │ │ │ │ + ldr r2, [pc, #2380] @ 48d84c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2360] @ 48d824 │ │ │ │ - ldr r2, [pc, #2360] @ 48d828 │ │ │ │ + ldr r3, [pc, #2360] @ 48d850 │ │ │ │ + ldr r2, [pc, #2360] @ 48d854 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2340] @ 48d82c │ │ │ │ + ldr r2, [pc, #2340] @ 48d858 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #2308] @ 48d830 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #2308] @ 48d85c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2288] @ 48d834 │ │ │ │ + ldr r3, [pc, #2288] @ 48d860 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 49a53c │ │ │ │ + bhi 49a568 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2256] @ 48d838 │ │ │ │ + ldr r2, [pc, #2256] @ 48d864 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498e90 │ │ │ │ - ldr r2, [pc, #2228] @ 48d83c │ │ │ │ + bne 498ebc │ │ │ │ + ldr r2, [pc, #2228] @ 48d868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2204] @ 48d840 │ │ │ │ + ldr r2, [pc, #2204] @ 48d86c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 499264 │ │ │ │ + beq 499290 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499248 │ │ │ │ + beq 499274 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #2160] @ 48d844 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #2160] @ 48d870 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2136] @ 48d848 │ │ │ │ + ldr r2, [pc, #2136] @ 48d874 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498630 │ │ │ │ - ldr r2, [pc, #2108] @ 48d84c │ │ │ │ + bne 49865c │ │ │ │ + ldr r2, [pc, #2108] @ 48d878 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2084] @ 48d850 │ │ │ │ - ldr r8, [pc, #2084] @ 48d854 │ │ │ │ + ldr r2, [pc, #2084] @ 48d87c │ │ │ │ + ldr r8, [pc, #2084] @ 48d880 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2040] @ 48d858 │ │ │ │ + ldr r2, [pc, #2040] @ 48d884 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1964] @ 48d824 │ │ │ │ + ldr r3, [pc, #1964] @ 48d850 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1988] @ 48d85c │ │ │ │ + ldr r2, [pc, #1988] @ 48d888 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48b0e0 │ │ │ │ - ldr r2, [pc, #1976] @ 48d860 │ │ │ │ + b 48b10c │ │ │ │ + ldr r2, [pc, #1976] @ 48d88c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498eac │ │ │ │ - ldr r2, [pc, #1948] @ 48d864 │ │ │ │ + bne 498ed8 │ │ │ │ + ldr r2, [pc, #1948] @ 48d890 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1924] @ 48d868 │ │ │ │ + ldr r2, [pc, #1924] @ 48d894 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 497ec8 │ │ │ │ + beq 497ef4 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #1888] @ 48d86c │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #1888] @ 48d898 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1864] @ 48d870 │ │ │ │ - ldr r8, [pc, #1864] @ 48d874 │ │ │ │ + ldr r2, [pc, #1864] @ 48d89c │ │ │ │ + ldr r8, [pc, #1864] @ 48d8a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1816] @ 48d878 │ │ │ │ + ldr r2, [pc, #1816] @ 48d8a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1768] @ 48d87c │ │ │ │ + ldr r2, [pc, #1768] @ 48d8a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497954 │ │ │ │ + bhi 497980 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #1732] @ 48d880 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #1732] @ 48d8ac │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 49a4d0 │ │ │ │ + bhi 49a4fc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1700] @ 48d884 │ │ │ │ + ldr r2, [pc, #1700] @ 48d8b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4970bc │ │ │ │ + bhi 4970e8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #1664] @ 48d888 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #1664] @ 48d8b4 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 49a4d0 │ │ │ │ + bhi 49a4fc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1632] @ 48d88c │ │ │ │ + ldr r2, [pc, #1632] @ 48d8b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498120 │ │ │ │ - ldr r2, [pc, #1604] @ 48d890 │ │ │ │ + bne 49814c │ │ │ │ + ldr r2, [pc, #1604] @ 48d8bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1588] @ 48d894 │ │ │ │ + ldr r2, [pc, #1588] @ 48d8c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1568] @ 48d898 │ │ │ │ + ldr r2, [pc, #1568] @ 48d8c4 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1536] @ 48d89c │ │ │ │ + ldr r2, [pc, #1536] @ 48d8c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498468 │ │ │ │ - ldr r2, [pc, #1508] @ 48d8a0 │ │ │ │ + bne 498494 │ │ │ │ + ldr r2, [pc, #1508] @ 48d8cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1492] @ 48d8a4 │ │ │ │ + ldr r2, [pc, #1492] @ 48d8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #1484] @ 48d8a8 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #1484] @ 48d8d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1464] @ 48d8ac │ │ │ │ + ldr r2, [pc, #1464] @ 48d8d8 │ │ │ │ bic r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1444] @ 48d8b0 │ │ │ │ + ldr r2, [pc, #1444] @ 48d8dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bge 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #1412] @ 48d8b4 │ │ │ │ - ldr r8, [pc, #1412] @ 48d8b8 │ │ │ │ + bge 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #1412] @ 48d8e0 │ │ │ │ + ldr r8, [pc, #1412] @ 48d8e4 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ bic r3, r5, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1368] @ 48d8bc │ │ │ │ + ldr r2, [pc, #1368] @ 48d8e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #30 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1320] @ 48d8c0 │ │ │ │ + ldr r2, [pc, #1320] @ 48d8ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 499430 │ │ │ │ + beq 49945c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499414 │ │ │ │ + beq 499440 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 499368 │ │ │ │ - ldr r2, [pc, #1272] @ 48d8c4 │ │ │ │ + bne 499394 │ │ │ │ + ldr r2, [pc, #1272] @ 48d8f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1248] @ 48d8c8 │ │ │ │ + ldr r2, [pc, #1248] @ 48d8f4 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48cbe8 │ │ │ │ - ldr r2, [pc, #1236] @ 48d8cc │ │ │ │ + b 48cc14 │ │ │ │ + ldr r2, [pc, #1236] @ 48d8f8 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48cbe8 │ │ │ │ - ldr r2, [pc, #1224] @ 48d8d0 │ │ │ │ + b 48cc14 │ │ │ │ + ldr r2, [pc, #1224] @ 48d8fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 496fdc │ │ │ │ + beq 497008 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 490d90 │ │ │ │ + beq 490dbc │ │ │ │ cmp r5, #1 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #1180] @ 48d8d4 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #1180] @ 48d900 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1156] @ 48d8d8 │ │ │ │ - ldr r8, [pc, #1156] @ 48d8dc │ │ │ │ + ldr r2, [pc, #1156] @ 48d904 │ │ │ │ + ldr r8, [pc, #1156] @ 48d908 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1112] @ 48d8e0 │ │ │ │ + ldr r2, [pc, #1112] @ 48d90c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1068] @ 48d8e4 │ │ │ │ + ldr r2, [pc, #1068] @ 48d910 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1024] @ 48d8e8 │ │ │ │ + ldr r2, [pc, #1024] @ 48d914 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #976] @ 48d8ec │ │ │ │ + ldr r2, [pc, #976] @ 48d918 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #956] @ 48d8f0 │ │ │ │ + ldr r2, [pc, #956] @ 48d91c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #928] @ 48d8f4 │ │ │ │ + ldr r2, [pc, #928] @ 48d920 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498fd8 │ │ │ │ - ldr r2, [pc, #900] @ 48d8f8 │ │ │ │ + bne 499004 │ │ │ │ + ldr r2, [pc, #900] @ 48d924 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #884] @ 48d8fc │ │ │ │ + ldr r2, [pc, #884] @ 48d928 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 48c260 │ │ │ │ - ldr r2, [pc, #856] @ 48d900 │ │ │ │ + beq 48c28c │ │ │ │ + ldr r2, [pc, #856] @ 48d92c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #832] @ 48d904 │ │ │ │ + ldr r2, [pc, #832] @ 48d930 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #812] @ 48d908 │ │ │ │ + ldr r2, [pc, #812] @ 48d934 │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #780] @ 48d90c │ │ │ │ + ldr r2, [pc, #780] @ 48d938 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4981fc │ │ │ │ - ldr r2, [pc, #752] @ 48d910 │ │ │ │ + bne 498228 │ │ │ │ + ldr r2, [pc, #752] @ 48d93c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #736] @ 48d914 │ │ │ │ + ldr r2, [pc, #736] @ 48d940 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4981e4 │ │ │ │ - ldr r2, [pc, #708] @ 48d918 │ │ │ │ + bne 498210 │ │ │ │ + ldr r2, [pc, #708] @ 48d944 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #692] @ 48d91c │ │ │ │ + ldr r2, [pc, #692] @ 48d948 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4981cc │ │ │ │ - ldr r2, [pc, #664] @ 48d920 │ │ │ │ + bne 4981f8 │ │ │ │ + ldr r2, [pc, #664] @ 48d94c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #648] @ 48d924 │ │ │ │ + ldr r2, [pc, #648] @ 48d950 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4981b4 │ │ │ │ - ldr r2, [pc, #620] @ 48d928 │ │ │ │ + bne 4981e0 │ │ │ │ + ldr r2, [pc, #620] @ 48d954 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #604] @ 48d92c │ │ │ │ + ldr r2, [pc, #604] @ 48d958 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498230 │ │ │ │ - ldr r2, [pc, #576] @ 48d930 │ │ │ │ + bne 49825c │ │ │ │ + ldr r2, [pc, #576] @ 48d95c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #560] @ 48d934 │ │ │ │ + ldr r2, [pc, #560] @ 48d960 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 498214 │ │ │ │ - ldr r2, [pc, #532] @ 48d938 │ │ │ │ + bne 498240 │ │ │ │ + ldr r2, [pc, #532] @ 48d964 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #508] @ 48d93c │ │ │ │ + ldr r2, [pc, #508] @ 48d968 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #488] @ 48d940 │ │ │ │ + ldr r3, [pc, #488] @ 48d96c │ │ │ │ lsl r8, r5, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 49a460 │ │ │ │ + bhi 49a48c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - sbcseq r2, fp, r8, lsr #20 │ │ │ │ - sbcseq r3, fp, ip, asr #9 │ │ │ │ - ldrheq r9, [r9], #176 @ 0xb0 │ │ │ │ - teqeq pc, sl, lsl #23 │ │ │ │ - sbcseq r9, r9, r4, asr #22 │ │ │ │ - teqeq pc, r0, ror #22 │ │ │ │ - sbcseq r9, r9, r0, lsl #22 │ │ │ │ - teqeq pc, r4, lsr #22 │ │ │ │ - ldrheq r9, [r9], #164 @ 0xa4 │ │ │ │ - teqeq pc, lr, ror #21 │ │ │ │ - sbcseq r3, fp, r4, ror r3 │ │ │ │ - sbcseq r1, fp, ip, ror pc │ │ │ │ - sbcseq r9, r9, r8, lsr sl │ │ │ │ - teqeq pc, r2, lsl #21 │ │ │ │ - sbcseq r3, fp, r4, ror #5 │ │ │ │ - sbcseq r1, fp, r0, lsl #30 │ │ │ │ - sbcseq r1, fp, r4, lsl #13 │ │ │ │ - sbcseq r1, fp, ip, asr r6 │ │ │ │ - sbcseq r2, fp, ip, asr #16 │ │ │ │ - sbcseq r9, r9, r8, asr r9 │ │ │ │ - ldrsbeq r2, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r9, r9, r8, lsl #18 │ │ │ │ - sbcseq r5, r8, ip, lsr #16 │ │ │ │ - sbcseq r3, fp, r8, lsr #3 │ │ │ │ - sbcseq r1, fp, r4, asr #27 │ │ │ │ - sbcseq r1, fp, r0, lsr #13 │ │ │ │ - sbcseq r0, sl, r4, lsr #23 │ │ │ │ - sbcseq r3, fp, r0, asr #13 │ │ │ │ - sbcseq r3, fp, r8, ror #12 │ │ │ │ - ldrheq r2, [fp], #176 @ 0xb0 │ │ │ │ - sbcseq r8, ip, r8, ror #11 │ │ │ │ - sbcseq r8, ip, r0, ror #11 │ │ │ │ - sbcseq r8, ip, r8, ror #11 │ │ │ │ - sbcseq r8, ip, r4, ror #11 │ │ │ │ - ldrheq r2, [fp], #108 @ 0x6c │ │ │ │ - sbcseq r9, r9, r8, asr r8 │ │ │ │ - smullseq r2, fp, r8, r6 │ │ │ │ - sbcseq r9, r9, r4, lsr #16 │ │ │ │ - sbcseq r2, fp, ip, lsl r2 │ │ │ │ - ldrsheq r9, [r9], #112 @ 0x70 │ │ │ │ - sbcseq r2, fp, r8, asr #12 │ │ │ │ - ldrheq r9, [r9], #124 @ 0x7c │ │ │ │ - sbcseq r2, fp, r0, lsr r6 │ │ │ │ + sbcseq r2, fp, ip, lsl sl │ │ │ │ + sbcseq r3, fp, r0, asr #9 │ │ │ │ + sbcseq r9, r9, r4, lsr #23 │ │ │ │ + teqeq pc, r6, lsl #23 │ │ │ │ + sbcseq r9, r9, r8, lsr fp │ │ │ │ + teqeq pc, ip, asr fp @ │ │ │ │ + ldrsheq r9, [r9], #164 @ 0xa4 │ │ │ │ + teqeq pc, r0, lsr #22 │ │ │ │ + sbcseq r9, r9, r8, lsr #21 │ │ │ │ + teqeq pc, sl, ror #21 │ │ │ │ + sbcseq r3, fp, r8, ror #6 │ │ │ │ + sbcseq r1, fp, r0, ror pc │ │ │ │ + sbcseq r9, r9, ip, lsr #20 │ │ │ │ + teqeq pc, lr, ror sl @ │ │ │ │ + ldrsbeq r3, [fp], #40 @ 0x28 │ │ │ │ + ldrsheq r1, [fp], #228 @ 0xe4 │ │ │ │ + sbcseq r1, fp, r8, ror r6 │ │ │ │ + sbcseq r1, fp, r0, asr r6 │ │ │ │ + sbcseq r2, fp, r0, asr #16 │ │ │ │ + sbcseq r9, r9, ip, asr #18 │ │ │ │ + sbcseq r2, fp, r4, asr #17 │ │ │ │ + ldrsheq r9, [r9], #140 @ 0x8c │ │ │ │ + sbcseq r5, r8, r0, lsr #16 │ │ │ │ + smullseq r3, fp, ip, r1 │ │ │ │ + ldrheq r1, [fp], #216 @ 0xd8 │ │ │ │ + smullseq r1, fp, r4, r6 │ │ │ │ + smullseq r0, sl, r8, fp │ │ │ │ + ldrheq r3, [fp], #100 @ 0x64 │ │ │ │ + sbcseq r3, fp, ip, asr r6 │ │ │ │ + sbcseq r2, fp, r4, lsr #23 │ │ │ │ + ldrsbeq r8, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r8, [ip], #84 @ 0x54 │ │ │ │ + ldrsbeq r8, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r8, [ip], #88 @ 0x58 │ │ │ │ + ldrheq r2, [fp], #96 @ 0x60 │ │ │ │ + sbcseq r9, r9, ip, asr #16 │ │ │ │ + sbcseq r2, fp, ip, lsl #13 │ │ │ │ + sbcseq r9, r9, r8, lsl r8 │ │ │ │ + sbcseq r2, fp, r0, lsl r2 │ │ │ │ + sbcseq r9, r9, r4, ror #15 │ │ │ │ + sbcseq r2, fp, ip, lsr r6 │ │ │ │ + ldrheq r9, [r9], #112 @ 0x70 │ │ │ │ + sbcseq r2, fp, r4, lsr #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsbeq r1, [fp], #176 @ 0xb0 │ │ │ │ - sbcseq r2, fp, r4, lsl r6 │ │ │ │ - sbcseq r9, r9, ip, asr #13 │ │ │ │ - teqeq pc, r2 @ @ │ │ │ │ - smullseq r9, r9, r0, r6 @ │ │ │ │ - sbcseq r2, fp, r0, lsl r5 │ │ │ │ - ldrsbeq r3, [fp], #52 @ 0x34 │ │ │ │ - ldrheq r3, [fp], #52 @ 0x34 │ │ │ │ - sbcseq r9, r9, ip, lsr #11 │ │ │ │ - sbcseq r3, fp, r8, ror r1 │ │ │ │ - sbcseq r3, fp, ip, ror #6 │ │ │ │ - smullseq r1, fp, r0, sl │ │ │ │ - sbcseq r3, fp, r0, asr r3 │ │ │ │ - sbcseq r3, fp, ip, ror #4 │ │ │ │ - sbcseq r3, fp, r8, lsr #4 │ │ │ │ + sbcseq r1, fp, r4, asr #23 │ │ │ │ + sbcseq r2, fp, r8, lsl #12 │ │ │ │ + sbcseq r9, r9, r0, asr #13 │ │ │ │ + teqeq pc, lr, asr #13 │ │ │ │ + sbcseq r9, r9, r4, lsl #13 │ │ │ │ + sbcseq r2, fp, r4, lsl #10 │ │ │ │ + sbcseq r3, fp, r8, asr #7 │ │ │ │ + sbcseq r3, fp, r8, lsr #7 │ │ │ │ + sbcseq r9, r9, r0, lsr #11 │ │ │ │ + sbcseq r3, fp, ip, ror #2 │ │ │ │ + sbcseq r3, fp, r0, ror #6 │ │ │ │ + sbcseq r1, fp, r4, lsl #21 │ │ │ │ + sbcseq r3, fp, r4, asr #6 │ │ │ │ + sbcseq r3, fp, r0, ror #4 │ │ │ │ sbcseq r3, fp, ip, lsl r2 │ │ │ │ - ldrheq r9, [r9], #72 @ 0x48 │ │ │ │ - sbcseq r3, fp, r4, lsr #4 │ │ │ │ - sbcseq r2, fp, r0, lsl #29 │ │ │ │ - sbcseq r1, fp, r4, lsl #19 │ │ │ │ - sbcseq r2, fp, r8, asr lr │ │ │ │ - sbcseq r9, r9, r8, lsl #8 │ │ │ │ - teqeq pc, r4, ror #8 │ │ │ │ - ldrheq r9, [r9], #60 @ 0x3c │ │ │ │ - teqeq pc, r6, lsr #8 │ │ │ │ - sbcseq r9, r9, r0, lsl #17 │ │ │ │ - sbcseq r9, r9, r0, lsr r4 │ │ │ │ - ldrsbeq r2, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq r1, fp, r8, asr #16 │ │ │ │ - ldrheq r2, [fp], #240 @ 0xf0 │ │ │ │ - sbcseq r9, r9, r0, asr #7 │ │ │ │ - smullseq r2, fp, r8, pc @ │ │ │ │ - sbcseq r0, sl, r4, lsl r6 │ │ │ │ - sbcseq r1, fp, ip, asr #15 │ │ │ │ - smullseq r2, fp, r0, ip │ │ │ │ - ldrheq r0, [sl], #88 @ 0x58 │ │ │ │ - sbcseq r1, fp, ip, lsl #15 │ │ │ │ - sbcseq r2, fp, r4, asr r2 │ │ │ │ - ldrsbeq r2, [fp], #20 │ │ │ │ - ldrheq r2, [fp], #24 │ │ │ │ - sbcseq r0, fp, r0, lsl #29 │ │ │ │ - sbcseq r0, fp, r0, ror lr │ │ │ │ - smullseq r9, r9, r4, r1 @ │ │ │ │ - sbcseq sp, sp, r0, lsl #4 │ │ │ │ - sbcseq r2, fp, r8, ror #2 │ │ │ │ - sbcseq r1, fp, r8, ror #12 │ │ │ │ - sbcseq r2, fp, ip, asr #2 │ │ │ │ - sbcseq r2, fp, ip, lsr #2 │ │ │ │ - sbcseq r2, fp, ip, lsl #2 │ │ │ │ - ldrheq r1, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq r1, fp, ip, lsl #11 │ │ │ │ - sbcseq r2, fp, ip, lsl #18 │ │ │ │ - sbcseq r0, sl, r0, ror r3 │ │ │ │ - ldrsheq r2, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r0, sl, r4, lsr r3 │ │ │ │ - ldrsbeq r8, [r9], #248 @ 0xf8 │ │ │ │ - sbcseq r1, fp, r4, ror #9 │ │ │ │ - sbcseq r2, fp, ip, lsr #21 │ │ │ │ + sbcseq r3, fp, r0, lsl r2 │ │ │ │ + sbcseq r9, r9, ip, lsr #9 │ │ │ │ + sbcseq r3, fp, r8, lsl r2 │ │ │ │ + sbcseq r2, fp, r4, ror lr │ │ │ │ + sbcseq r1, fp, r8, ror r9 │ │ │ │ + sbcseq r2, fp, ip, asr #28 │ │ │ │ + ldrsheq r9, [r9], #60 @ 0x3c │ │ │ │ + teqeq pc, r0, ror #8 │ │ │ │ + ldrheq r9, [r9], #48 @ 0x30 │ │ │ │ + teqeq pc, r2, lsr #8 │ │ │ │ + sbcseq r9, r9, r4, ror r8 │ │ │ │ + sbcseq r9, r9, r4, lsr #8 │ │ │ │ + sbcseq r2, fp, r8, asr #31 │ │ │ │ + sbcseq r1, fp, ip, lsr r8 │ │ │ │ + sbcseq r2, fp, r4, lsr #31 │ │ │ │ + ldrheq r9, [r9], #52 @ 0x34 │ │ │ │ + sbcseq r2, fp, ip, lsl #31 │ │ │ │ + sbcseq r0, sl, r8, lsl #12 │ │ │ │ + sbcseq r1, fp, r0, asr #15 │ │ │ │ + sbcseq r2, fp, r4, lsl #25 │ │ │ │ + sbcseq r0, sl, ip, lsr #11 │ │ │ │ + sbcseq r1, fp, r0, lsl #15 │ │ │ │ + sbcseq r2, fp, r8, asr #4 │ │ │ │ + sbcseq r2, fp, r8, asr #3 │ │ │ │ + sbcseq r2, fp, ip, lsr #3 │ │ │ │ + sbcseq r0, fp, r4, ror lr │ │ │ │ + sbcseq r0, fp, r4, ror #28 │ │ │ │ + sbcseq r9, r9, r8, lsl #3 │ │ │ │ + ldrsheq sp, [sp], #20 │ │ │ │ + sbcseq r2, fp, ip, asr r1 │ │ │ │ + sbcseq r1, fp, ip, asr r6 │ │ │ │ + sbcseq r2, fp, r0, asr #2 │ │ │ │ + sbcseq r2, fp, r0, lsr #2 │ │ │ │ + sbcseq r2, fp, r0, lsl #2 │ │ │ │ + sbcseq r1, fp, r4, lsr #29 │ │ │ │ + sbcseq r1, fp, r0, lsl #11 │ │ │ │ + sbcseq r2, fp, r0, lsl #18 │ │ │ │ + sbcseq r0, sl, r4, ror #6 │ │ │ │ + sbcseq r2, fp, r4, ror #17 │ │ │ │ + sbcseq r0, sl, r8, lsr #6 │ │ │ │ + sbcseq r8, r9, ip, asr #31 │ │ │ │ + ldrsbeq r1, [fp], #72 @ 0x48 │ │ │ │ + sbcseq r2, fp, r0, lsr #21 │ │ │ │ + smullseq r2, fp, ip, sl │ │ │ │ sbcseq r2, fp, r8, lsr #21 │ │ │ │ - ldrheq r2, [fp], #164 @ 0xa4 │ │ │ │ - ldrheq r2, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq r2, fp, ip, lsr #21 │ │ │ │ - sbcseq r2, fp, ip, ror sl │ │ │ │ - smullseq r2, fp, r0, sl │ │ │ │ + sbcseq r2, fp, r4, lsr #21 │ │ │ │ + sbcseq r2, fp, r0, lsr #21 │ │ │ │ + sbcseq r2, fp, r0, ror sl │ │ │ │ + sbcseq r2, fp, r4, lsl #21 │ │ │ │ + sbcseq r2, fp, ip, lsr sl │ │ │ │ + sbcseq r2, fp, r8, ror #20 │ │ │ │ + sbcseq r2, fp, ip, asr #19 │ │ │ │ sbcseq r2, fp, r8, asr #20 │ │ │ │ - sbcseq r2, fp, r4, ror sl │ │ │ │ - ldrsbeq r2, [fp], #152 @ 0x98 │ │ │ │ - sbcseq r2, fp, r4, asr sl │ │ │ │ - sbcseq r2, fp, r0, ror #19 │ │ │ │ - ldrheq r0, [sl], #28 │ │ │ │ - teqeq pc, r0, ror #29 │ │ │ │ - sbcseq r2, fp, ip, lsl #8 │ │ │ │ - sbcseq r1, fp, r4, asr #26 │ │ │ │ - sbcseq r9, r9, r0, asr #8 │ │ │ │ - sbcseq r2, fp, r0, asr #7 │ │ │ │ - ldrheq r2, [fp], #60 @ 0x3c │ │ │ │ - sbcseq r2, fp, ip, lsr #7 │ │ │ │ + ldrsbeq r2, [fp], #148 @ 0x94 │ │ │ │ + ldrheq r0, [sl], #16 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ + sbcseq r2, fp, r0, lsl #8 │ │ │ │ + sbcseq r1, fp, r8, lsr sp │ │ │ │ + sbcseq r9, r9, r4, lsr r4 │ │ │ │ ldrheq r2, [fp], #52 @ 0x34 │ │ │ │ - sbcseq r2, fp, r8, ror r3 │ │ │ │ - smullseq r2, fp, r0, r3 │ │ │ │ - sbcseq r2, fp, r4, asr #6 │ │ │ │ + ldrheq r2, [fp], #48 @ 0x30 │ │ │ │ + sbcseq r2, fp, r0, lsr #7 │ │ │ │ + sbcseq r2, fp, r8, lsr #7 │ │ │ │ sbcseq r2, fp, ip, ror #6 │ │ │ │ - sbcseq r2, fp, r0, lsl r3 │ │ │ │ - sbcseq r2, fp, r8, asr #6 │ │ │ │ - ldrsbeq r2, [fp], #44 @ 0x2c │ │ │ │ - sbcseq r2, fp, r4, lsr #6 │ │ │ │ - sbcseq r2, fp, r8, lsr #5 │ │ │ │ - sbcseq r2, fp, r0, lsl #6 │ │ │ │ - sbcseq r2, fp, r4, ror r2 │ │ │ │ - ldrsbeq r2, [fp], #44 @ 0x2c │ │ │ │ - sbcseq r2, fp, r0, asr #4 │ │ │ │ - ldrheq r2, [fp], #40 @ 0x28 │ │ │ │ - sbcseq r2, fp, ip, lsl #4 │ │ │ │ - smullseq r2, fp, r4, r2 │ │ │ │ - ldrsbeq r2, [fp], #24 │ │ │ │ - smullseq r1, fp, ip, r5 │ │ │ │ - teqeq pc, lr @ @ │ │ │ │ - sbcseq r8, r9, r0, lsr r8 │ │ │ │ - sbcseq r8, r9, r0, lsl #16 │ │ │ │ - ldrsbeq r8, [r9], #116 @ 0x74 │ │ │ │ + sbcseq r2, fp, r4, lsl #7 │ │ │ │ + sbcseq r2, fp, r8, lsr r3 │ │ │ │ + sbcseq r2, fp, r0, ror #6 │ │ │ │ + sbcseq r2, fp, r4, lsl #6 │ │ │ │ + sbcseq r2, fp, ip, lsr r3 │ │ │ │ + ldrsbeq r2, [fp], #32 │ │ │ │ + sbcseq r2, fp, r8, lsl r3 │ │ │ │ + smullseq r2, fp, ip, r2 │ │ │ │ + ldrsheq r2, [fp], #36 @ 0x24 │ │ │ │ + sbcseq r2, fp, r8, ror #4 │ │ │ │ + ldrsbeq r2, [fp], #32 │ │ │ │ + sbcseq r2, fp, r4, lsr r2 │ │ │ │ + sbcseq r2, fp, ip, lsr #5 │ │ │ │ + sbcseq r2, fp, r0, lsl #4 │ │ │ │ + sbcseq r2, fp, r8, lsl #5 │ │ │ │ + sbcseq r2, fp, ip, asr #3 │ │ │ │ + smullseq r1, fp, r0, r5 │ │ │ │ + teqeq pc, sl @ @ │ │ │ │ + sbcseq r8, r9, r4, lsr #16 │ │ │ │ + ldrsheq r8, [r9], #116 @ 0x74 │ │ │ │ + sbcseq r8, r9, r8, asr #15 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ - ldrheq r0, [fp], #176 @ 0xb0 │ │ │ │ - sbcseq r0, fp, r0, asr #23 │ │ │ │ - sbcseq r1, fp, r4, ror #10 │ │ │ │ + sbcseq r0, fp, r4, lsr #23 │ │ │ │ + ldrheq r0, [fp], #180 @ 0xb4 │ │ │ │ sbcseq r1, fp, r8, asr r5 │ │ │ │ - ldrheq r1, [fp], #196 @ 0xc4 │ │ │ │ - sbcseq r0, fp, r0, ror fp │ │ │ │ - sbcseq r7, ip, ip, lsr #9 │ │ │ │ - sbcseq r0, fp, r8, lsr fp │ │ │ │ - sbcseq r7, ip, r4, asr #8 │ │ │ │ - sbcseq r7, ip, ip, lsr r4 │ │ │ │ + sbcseq r1, fp, ip, asr #10 │ │ │ │ + sbcseq r1, fp, r8, lsr #25 │ │ │ │ + sbcseq r0, fp, r4, ror #22 │ │ │ │ + sbcseq r7, ip, r0, lsr #9 │ │ │ │ + sbcseq r0, fp, ip, lsr #22 │ │ │ │ + sbcseq r7, ip, r8, lsr r4 │ │ │ │ + sbcseq r7, ip, r0, lsr r4 │ │ │ │ andeq r2, r0, r0, ror r5 │ │ │ │ andeq r2, r0, r0, lsl r5 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ - ldrheq r8, [r9], #104 @ 0x68 │ │ │ │ - sbcseq r8, r9, ip, asr #12 │ │ │ │ - ldrsheq r2, [fp], #200 @ 0xc8 │ │ │ │ - sbcseq r0, fp, r4, ror #20 │ │ │ │ - ldrsbeq r8, [r9], #128 @ 0x80 │ │ │ │ - sbcseq r8, r9, ip, asr #17 │ │ │ │ - sbcseq r4, r8, r4, lsr r4 │ │ │ │ - sbcseq r8, r9, r4, ror r8 │ │ │ │ - sbcseq r0, fp, ip, lsl r9 │ │ │ │ - teqeq pc, r6, ror #10 │ │ │ │ - sbcseq r8, r9, r4, lsr #16 │ │ │ │ - sbcseq r0, fp, r0, ror #17 │ │ │ │ - sbcseq r8, r9, r8, lsl #15 │ │ │ │ - ldrheq r0, [fp], #140 @ 0x8c │ │ │ │ - sbcseq r0, fp, r0, ror #17 │ │ │ │ - smullseq r8, r9, r0, r7 │ │ │ │ - sbcseq r8, r9, ip, ror #14 │ │ │ │ - sbcseq r8, r9, r8, asr #14 │ │ │ │ - sbcseq r8, r9, r4, lsr #14 │ │ │ │ - sbcseq r8, r9, r0, lsl #14 │ │ │ │ + sbcseq r8, r9, ip, lsr #13 │ │ │ │ + sbcseq r8, r9, r0, asr #12 │ │ │ │ + sbcseq r2, fp, ip, ror #25 │ │ │ │ + sbcseq r0, fp, r8, asr sl │ │ │ │ + sbcseq r8, r9, r4, asr #17 │ │ │ │ + sbcseq r8, r9, r0, asr #17 │ │ │ │ + sbcseq r4, r8, r8, lsr #8 │ │ │ │ + sbcseq r8, r9, r8, ror #16 │ │ │ │ + sbcseq r0, fp, r0, lsl r9 │ │ │ │ + teqeq pc, r2, ror #10 │ │ │ │ + sbcseq r8, r9, r8, lsl r8 │ │ │ │ + ldrsbeq r0, [fp], #132 @ 0x84 │ │ │ │ + sbcseq r8, r9, ip, ror r7 │ │ │ │ + ldrheq r0, [fp], #128 @ 0x80 │ │ │ │ + ldrsbeq r0, [fp], #132 @ 0x84 │ │ │ │ + sbcseq r8, r9, r4, lsl #15 │ │ │ │ + sbcseq r8, r9, r0, ror #14 │ │ │ │ + sbcseq r8, r9, ip, lsr r7 │ │ │ │ + sbcseq r8, r9, r8, lsl r7 │ │ │ │ ldrsheq r8, [r9], #100 @ 0x64 │ │ │ │ + sbcseq r8, r9, r8, ror #13 │ │ │ │ + sbcseq r8, r9, r4, asr #13 │ │ │ │ ldrsbeq r8, [r9], #96 @ 0x60 │ │ │ │ - ldrsbeq r8, [r9], #108 @ 0x6c │ │ │ │ - ldrheq r8, [r9], #104 @ 0x68 │ │ │ │ - ldrheq r8, [r9], #104 @ 0x68 │ │ │ │ - sbcseq r8, r9, ip, ror r6 │ │ │ │ + sbcseq r8, r9, ip, lsr #13 │ │ │ │ + sbcseq r8, r9, ip, lsr #13 │ │ │ │ + sbcseq r8, r9, r0, ror r6 │ │ │ │ + sbcseq r8, r9, ip, asr #12 │ │ │ │ sbcseq r8, r9, r8, asr r6 │ │ │ │ - sbcseq r8, r9, r4, ror #12 │ │ │ │ - sbcseq r8, r9, r0, asr #12 │ │ │ │ - sbcseq r8, r9, r0, asr #12 │ │ │ │ + sbcseq r8, r9, r4, lsr r6 │ │ │ │ + sbcseq r8, r9, r4, lsr r6 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andeq r0, r1, r1 │ │ │ │ - sbcseq r0, fp, r8, ror #6 │ │ │ │ - sbcseq r0, fp, r0, asr #14 │ │ │ │ - sbcseq r0, fp, r4, lsl #9 │ │ │ │ - sbcseq r0, fp, r8, lsl #14 │ │ │ │ - sbcseq r0, fp, r0, lsr r4 │ │ │ │ - ldrsbeq r0, [fp], #96 @ 0x60 │ │ │ │ - sbcseq r8, r9, ip, lsl #3 │ │ │ │ - smullseq r0, fp, r8, r6 │ │ │ │ - ldrheq r0, [fp], #48 @ 0x30 │ │ │ │ - sbcseq r0, fp, r4, ror #12 │ │ │ │ - sbcseq r0, fp, ip, asr #6 │ │ │ │ - sbcseq r0, fp, r0, lsr r6 │ │ │ │ - sbcseq r0, fp, r0, lsr r3 │ │ │ │ - ldrheq r0, [fp], #32 │ │ │ │ - sbcseq r0, fp, r4, asr #11 │ │ │ │ - sbcseq r0, fp, r8, ror #4 │ │ │ │ - smullseq r0, fp, r0, r5 │ │ │ │ - sbcseq r0, fp, r0, lsr #4 │ │ │ │ - sbcseq r0, fp, ip, asr r5 │ │ │ │ - ldrsbeq r0, [fp], #24 │ │ │ │ - sbcseq r0, fp, r8, lsr #10 │ │ │ │ - sbcseq r0, fp, r8, ror #2 │ │ │ │ - ldrsheq r0, [fp], #68 @ 0x44 │ │ │ │ - sbcseq r0, fp, ip, asr #2 │ │ │ │ - sbcseq r0, fp, ip, lsr r1 │ │ │ │ - sbcseq r0, fp, ip, ror #1 │ │ │ │ - sbcseq r0, fp, ip, lsl #9 │ │ │ │ - ldrsbeq r6, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq r0, fp, ip, asr r3 │ │ │ │ + sbcseq r0, fp, r4, lsr r7 │ │ │ │ + sbcseq r0, fp, r8, ror r4 │ │ │ │ + ldrsheq r0, [fp], #108 @ 0x6c │ │ │ │ + sbcseq r0, fp, r4, lsr #8 │ │ │ │ + sbcseq r0, fp, r4, asr #13 │ │ │ │ + sbcseq r8, r9, r0, lsl #3 │ │ │ │ + sbcseq r0, fp, ip, lsl #13 │ │ │ │ + sbcseq r0, fp, r4, lsr #7 │ │ │ │ + sbcseq r0, fp, r8, asr r6 │ │ │ │ + sbcseq r0, fp, r0, asr #6 │ │ │ │ + sbcseq r0, fp, r4, lsr #12 │ │ │ │ + sbcseq r0, fp, r4, lsr #6 │ │ │ │ + sbcseq r0, fp, r4, lsr #5 │ │ │ │ + ldrheq r0, [fp], #88 @ 0x58 │ │ │ │ + sbcseq r0, fp, ip, asr r2 │ │ │ │ + sbcseq r0, fp, r4, lsl #11 │ │ │ │ + sbcseq r0, fp, r4, lsl r2 │ │ │ │ + sbcseq r0, fp, r0, asr r5 │ │ │ │ + sbcseq r0, fp, ip, asr #3 │ │ │ │ + sbcseq r0, fp, ip, lsl r5 │ │ │ │ + sbcseq r0, fp, ip, asr r1 │ │ │ │ + sbcseq r0, fp, r8, ror #9 │ │ │ │ + sbcseq r0, fp, r0, asr #2 │ │ │ │ + sbcseq r0, fp, r0, lsr r1 │ │ │ │ + sbcseq r0, fp, r0, ror #1 │ │ │ │ + sbcseq r0, fp, r0, lsl #9 │ │ │ │ sbcseq r6, ip, ip, asr #25 │ │ │ │ - sbcseq r0, fp, ip, lsr #2 │ │ │ │ - sbcseq r1, fp, r8, asr #1 │ │ │ │ - ldrsbeq r1, [fp], #12 │ │ │ │ - ldrheq r1, [fp], #4 │ │ │ │ - sbcseq r1, fp, r4, lsl #1 │ │ │ │ - sbcseq pc, sl, r0, ror #27 │ │ │ │ - sbcseq pc, sl, r4, ror #27 │ │ │ │ + sbcseq r6, ip, r0, asr #25 │ │ │ │ + sbcseq r0, fp, r0, lsr #2 │ │ │ │ + ldrheq r1, [fp], #12 │ │ │ │ + ldrsbeq r1, [fp], #0 │ │ │ │ + sbcseq r1, fp, r8, lsr #1 │ │ │ │ + sbcseq r1, fp, r8, ror r0 │ │ │ │ + ldrsbeq pc, [sl], #212 @ 0xd4 @ │ │ │ │ ldrsbeq pc, [sl], #216 @ 0xd8 @ │ │ │ │ - sbcseq pc, sl, r8, lsl #27 │ │ │ │ - sbcseq pc, sl, r8, ror #26 │ │ │ │ - sbcseq fp, sp, r0, lsl r9 │ │ │ │ - sbcseq fp, sp, ip, lsl #18 │ │ │ │ - sbcseq r6, ip, r4, lsr #20 │ │ │ │ - sbcseq r1, fp, ip, asr #14 │ │ │ │ - sbcseq pc, sl, ip, lsl #26 │ │ │ │ - sbcseq pc, sl, r8, ror #25 │ │ │ │ - sbcseq pc, sl, r8, asr #25 │ │ │ │ - sbcseq pc, sl, r4, asr #25 │ │ │ │ - smullseq pc, sl, r0, ip @ │ │ │ │ - sbcseq fp, sp, r8, lsr r8 │ │ │ │ - sbcseq r1, fp, r4, lsr #13 │ │ │ │ - sbcseq fp, sp, ip, lsl r8 │ │ │ │ - sbcseq r6, ip, r4, lsr r9 │ │ │ │ - sbcseq r1, fp, ip, asr #13 │ │ │ │ - sbcseq r1, fp, r0, lsr #13 │ │ │ │ - sbcseq r1, fp, r4, ror r6 │ │ │ │ - sbcseq r1, fp, r8, asr #12 │ │ │ │ - sbcseq r1, fp, r0, lsr #12 │ │ │ │ - ldrsheq r1, [fp], #84 @ 0x54 │ │ │ │ - sbcseq r1, fp, r8, asr #11 │ │ │ │ - sbcseq r1, fp, r0, lsr #11 │ │ │ │ - sbcseq r1, fp, r8, ror r5 │ │ │ │ - sbcseq r1, fp, r0, asr r5 │ │ │ │ - sbcseq r1, fp, r8, lsr #10 │ │ │ │ - sbcseq lr, r9, r8, lsr #25 │ │ │ │ - smullseq r0, fp, r8, r0 │ │ │ │ - sbcseq lr, r9, r0, lsl #25 │ │ │ │ - sbcseq lr, r9, r8, ror #24 │ │ │ │ - sbcseq r1, fp, r0, lsr pc │ │ │ │ - sbcseq r1, fp, r0, lsr #30 │ │ │ │ - sbcseq r1, fp, ip, asr pc │ │ │ │ - sbcseq r1, fp, ip, asr #30 │ │ │ │ - sbcseq r1, fp, r0, lsl #31 │ │ │ │ - teqeq pc, r4, ror #22 │ │ │ │ - ldrheq r3, [r8], #152 @ 0x98 │ │ │ │ - sbcseq r1, fp, r4, ror #31 │ │ │ │ + sbcseq pc, sl, ip, asr #27 │ │ │ │ + sbcseq pc, sl, ip, ror sp @ │ │ │ │ + sbcseq pc, sl, ip, asr sp @ │ │ │ │ + sbcseq fp, sp, r4, lsl #18 │ │ │ │ + sbcseq fp, sp, r0, lsl #18 │ │ │ │ + sbcseq r6, ip, r8, lsl sl │ │ │ │ + sbcseq r1, fp, r0, asr #14 │ │ │ │ + sbcseq pc, sl, r0, lsl #26 │ │ │ │ + ldrsbeq pc, [sl], #204 @ 0xcc @ │ │ │ │ + ldrheq pc, [sl], #204 @ 0xcc @ │ │ │ │ + ldrheq pc, [sl], #200 @ 0xc8 @ │ │ │ │ + sbcseq pc, sl, r4, lsl #25 │ │ │ │ + sbcseq fp, sp, ip, lsr #16 │ │ │ │ + smullseq r1, fp, r8, r6 │ │ │ │ + sbcseq fp, sp, r0, lsl r8 │ │ │ │ + sbcseq r6, ip, r8, lsr #18 │ │ │ │ + sbcseq r1, fp, r0, asr #13 │ │ │ │ + smullseq r1, fp, r4, r6 │ │ │ │ + sbcseq r1, fp, r8, ror #12 │ │ │ │ + sbcseq r1, fp, ip, lsr r6 │ │ │ │ + sbcseq r1, fp, r4, lsl r6 │ │ │ │ + sbcseq r1, fp, r8, ror #11 │ │ │ │ + ldrheq r1, [fp], #92 @ 0x5c │ │ │ │ + smullseq r1, fp, r4, r5 │ │ │ │ + sbcseq r1, fp, ip, ror #10 │ │ │ │ + sbcseq r1, fp, r4, asr #10 │ │ │ │ + sbcseq r1, fp, ip, lsl r5 │ │ │ │ + smullseq lr, r9, ip, ip │ │ │ │ + sbcseq r0, fp, ip, lsl #1 │ │ │ │ + sbcseq lr, r9, r4, ror ip │ │ │ │ + sbcseq lr, r9, ip, asr ip │ │ │ │ + sbcseq r1, fp, r4, lsr #30 │ │ │ │ + sbcseq r1, fp, r4, lsl pc │ │ │ │ + sbcseq r1, fp, r0, asr pc │ │ │ │ + sbcseq r1, fp, r0, asr #30 │ │ │ │ + sbcseq r1, fp, r4, ror pc │ │ │ │ + teqeq pc, r0, ror #22 │ │ │ │ + sbcseq r3, r8, ip, lsr #19 │ │ │ │ ldrsbeq r1, [fp], #248 @ 0xf8 │ │ │ │ sbcseq r1, fp, ip, asr #31 │ │ │ │ - ldrsbeq r7, [r9], #168 @ 0xa8 │ │ │ │ - ldr r2, [pc, #-628] @ 48d944 │ │ │ │ + sbcseq r1, fp, r0, asr #31 │ │ │ │ + sbcseq r7, r9, ip, asr #21 │ │ │ │ + ldr r2, [pc, #-628] @ 48d970 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4992cc │ │ │ │ + beq 4992f8 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4992b4 │ │ │ │ + beq 4992e0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4993c0 │ │ │ │ - ldr r2, [pc, #-676] @ 48d948 │ │ │ │ + bne 4993ec │ │ │ │ + ldr r2, [pc, #-676] @ 48d974 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-692] @ 48d94c │ │ │ │ + ldr r2, [pc, #-692] @ 48d978 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 498574 │ │ │ │ - ldr r2, [pc, #-720] @ 48d950 │ │ │ │ + bne 4985a0 │ │ │ │ + ldr r2, [pc, #-720] @ 48d97c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-736] @ 48d954 │ │ │ │ + ldr r2, [pc, #-736] @ 48d980 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 49855c │ │ │ │ - ldr r2, [pc, #-764] @ 48d958 │ │ │ │ + bne 498588 │ │ │ │ + ldr r2, [pc, #-764] @ 48d984 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-780] @ 48d95c │ │ │ │ + ldr r2, [pc, #-780] @ 48d988 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498544 │ │ │ │ - ldr r2, [pc, #-808] @ 48d960 │ │ │ │ + bne 498570 │ │ │ │ + ldr r2, [pc, #-808] @ 48d98c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-824] @ 48d964 │ │ │ │ + ldr r2, [pc, #-824] @ 48d990 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 49852c │ │ │ │ - ldr r2, [pc, #-852] @ 48d968 │ │ │ │ + bne 498558 │ │ │ │ + ldr r2, [pc, #-852] @ 48d994 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-868] @ 48d96c │ │ │ │ + ldr r2, [pc, #-868] @ 48d998 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 498514 │ │ │ │ - ldr r2, [pc, #-896] @ 48d970 │ │ │ │ + bne 498540 │ │ │ │ + ldr r2, [pc, #-896] @ 48d99c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-912] @ 48d974 │ │ │ │ + ldr r2, [pc, #-912] @ 48d9a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 4984fc │ │ │ │ - ldr r2, [pc, #-940] @ 48d978 │ │ │ │ + bne 498528 │ │ │ │ + ldr r2, [pc, #-940] @ 48d9a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-956] @ 48d97c │ │ │ │ + ldr r2, [pc, #-956] @ 48d9a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4984e4 │ │ │ │ - ldr r2, [pc, #-984] @ 48d980 │ │ │ │ + bne 498510 │ │ │ │ + ldr r2, [pc, #-984] @ 48d9ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1000] @ 48d984 │ │ │ │ + ldr r2, [pc, #-1000] @ 48d9b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4984cc │ │ │ │ - ldr r2, [pc, #-1028] @ 48d988 │ │ │ │ + bne 4984f8 │ │ │ │ + ldr r2, [pc, #-1028] @ 48d9b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1044] @ 48d98c │ │ │ │ + ldr r2, [pc, #-1044] @ 48d9b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 4984b4 │ │ │ │ - ldr r2, [pc, #-1072] @ 48d990 │ │ │ │ + bne 4984e0 │ │ │ │ + ldr r2, [pc, #-1072] @ 48d9bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1088] @ 48d994 │ │ │ │ + ldr r2, [pc, #-1088] @ 48d9c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 49849c │ │ │ │ - ldr r2, [pc, #-1116] @ 48d998 │ │ │ │ + bne 4984c8 │ │ │ │ + ldr r2, [pc, #-1116] @ 48d9c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1132] @ 48d99c │ │ │ │ + ldr r2, [pc, #-1132] @ 48d9c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 498480 │ │ │ │ - ldr r2, [pc, #-1160] @ 48d9a0 │ │ │ │ + bne 4984ac │ │ │ │ + ldr r2, [pc, #-1160] @ 48d9cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1184] @ 48d9a4 │ │ │ │ + ldr r2, [pc, #-1184] @ 48d9d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1204] @ 48d9a8 │ │ │ │ + ldr r3, [pc, #-1204] @ 48d9d4 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #11 │ │ │ │ - bhi 48f460 │ │ │ │ + bhi 48f48c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1236] @ 48d9ac │ │ │ │ + ldr r2, [pc, #-1236] @ 48d9d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1260] @ 48d9b0 │ │ │ │ + ldr r2, [pc, #-1260] @ 48d9dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1284] @ 48d9b4 │ │ │ │ + ldr r2, [pc, #-1284] @ 48d9e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #8256 @ 0x2040 │ │ │ │ - beq 4959b0 │ │ │ │ - ldr r3, [pc, #-1316] @ 48d9b8 │ │ │ │ + beq 4959dc │ │ │ │ + ldr r3, [pc, #-1316] @ 48d9e4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-1324] @ 48d9bc │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-1324] @ 48d9e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1344] @ 48d9c0 │ │ │ │ + ldr r2, [pc, #-1344] @ 48d9ec │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1372] @ 48d9c4 │ │ │ │ + ldr r2, [pc, #-1372] @ 48d9f0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48bb74 │ │ │ │ - ldr r2, [pc, #-1380] @ 48d9c8 │ │ │ │ + b 48bba0 │ │ │ │ + ldr r2, [pc, #-1380] @ 48d9f4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48bb74 │ │ │ │ - ldr r2, [pc, #-1388] @ 48d9cc │ │ │ │ + b 48bba0 │ │ │ │ + ldr r2, [pc, #-1388] @ 48d9f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1408] @ 48d9d0 │ │ │ │ + ldr r2, [pc, #-1408] @ 48d9fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1436] @ 48d9d4 │ │ │ │ + ldr r2, [pc, #-1436] @ 48da00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1456] @ 48d9d8 │ │ │ │ + ldr r2, [pc, #-1456] @ 48da04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1484] @ 48d9dc │ │ │ │ + ldr r2, [pc, #-1484] @ 48da08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498198 │ │ │ │ - ldr r2, [pc, #-1512] @ 48d9e0 │ │ │ │ + bne 4981c4 │ │ │ │ + ldr r2, [pc, #-1512] @ 48da0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1536] @ 48d9e4 │ │ │ │ + ldr r3, [pc, #-1536] @ 48da10 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48e008 │ │ │ │ + beq 48e034 │ │ │ │ bic r3, r1, #32 │ │ │ │ - bhi 499898 │ │ │ │ - ldr r2, [pc, #-1552] @ 48d9e8 │ │ │ │ + bhi 4998c4 │ │ │ │ + ldr r2, [pc, #-1552] @ 48da14 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 48e008 │ │ │ │ - ldr r3, [pc, #-1560] @ 48d9ec │ │ │ │ + beq 48e034 │ │ │ │ + ldr r3, [pc, #-1560] @ 48da18 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-1568] @ 48d9f0 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-1568] @ 48da1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498618 │ │ │ │ - ldr r2, [pc, #-1596] @ 48d9f4 │ │ │ │ + bne 498644 │ │ │ │ + ldr r2, [pc, #-1596] @ 48da20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1612] @ 48d9f8 │ │ │ │ + ldr r2, [pc, #-1612] @ 48da24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1632] @ 48d9fc │ │ │ │ + ldr r2, [pc, #-1632] @ 48da28 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1664] @ 48da00 │ │ │ │ + ldr r2, [pc, #-1664] @ 48da2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1680] @ 48da04 │ │ │ │ + ldr r2, [pc, #-1680] @ 48da30 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 495e94 │ │ │ │ - ldr r2, [pc, #-1716] @ 48da08 │ │ │ │ + beq 495ec0 │ │ │ │ + ldr r2, [pc, #-1716] @ 48da34 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1744] @ 48da0c │ │ │ │ + ldr r2, [pc, #-1744] @ 48da38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1760] @ 48da10 │ │ │ │ + ldr r2, [pc, #-1760] @ 48da3c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1780] @ 48da14 │ │ │ │ + ldr r3, [pc, #-1780] @ 48da40 │ │ │ │ lsr r8, r5, #8 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a250 │ │ │ │ + bhi 49a27c │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1812] @ 48da18 │ │ │ │ + ldr r2, [pc, #-1812] @ 48da44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1828] @ 48da1c │ │ │ │ + ldr r2, [pc, #-1828] @ 48da48 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 49858c │ │ │ │ - ldr r2, [pc, #-1856] @ 48da20 │ │ │ │ + bne 4985b8 │ │ │ │ + ldr r2, [pc, #-1856] @ 48da4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1872] @ 48da24 │ │ │ │ + ldr r2, [pc, #-1872] @ 48da50 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - beq 48bd0c │ │ │ │ - ldr r2, [pc, #-1900] @ 48da28 │ │ │ │ + beq 48bd38 │ │ │ │ + ldr r2, [pc, #-1900] @ 48da54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1924] @ 48da2c │ │ │ │ + ldr r2, [pc, #-1924] @ 48da58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #-1944] @ 48da30 │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #-1944] @ 48da5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #-1964] @ 48da34 │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #-1964] @ 48da60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #-1984] @ 48da38 │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #-1984] @ 48da64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #-2004] @ 48da3c │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #-2004] @ 48da68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #-2024] @ 48da40 │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #-2024] @ 48da6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - ldr r2, [pc, #-2044] @ 48da44 │ │ │ │ + b 48e0b8 │ │ │ │ + ldr r2, [pc, #-2044] @ 48da70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - ldr r2, [pc, #-2064] @ 48da48 │ │ │ │ + b 48e0b8 │ │ │ │ + ldr r2, [pc, #-2064] @ 48da74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - ldr r2, [pc, #-2084] @ 48da4c │ │ │ │ + b 48e0b8 │ │ │ │ + ldr r2, [pc, #-2084] @ 48da78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - ldr r2, [pc, #-2104] @ 48da50 │ │ │ │ + b 48e0b8 │ │ │ │ + ldr r2, [pc, #-2104] @ 48da7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - ldr r2, [pc, #-2124] @ 48da54 │ │ │ │ + b 48e0b8 │ │ │ │ + ldr r2, [pc, #-2124] @ 48da80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r2, [pc, #-2144] @ 48da58 │ │ │ │ + b 48e114 │ │ │ │ + ldr r2, [pc, #-2144] @ 48da84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r2, [pc, #-2164] @ 48da5c │ │ │ │ + b 48e114 │ │ │ │ + ldr r2, [pc, #-2164] @ 48da88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r2, [pc, #-2184] @ 48da60 │ │ │ │ + b 48e114 │ │ │ │ + ldr r2, [pc, #-2184] @ 48da8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r2, [pc, #-2204] @ 48da64 │ │ │ │ + b 48e114 │ │ │ │ + ldr r2, [pc, #-2204] @ 48da90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r3, [pc, #-2224] @ 48da68 │ │ │ │ + b 48e114 │ │ │ │ + ldr r3, [pc, #-2224] @ 48da94 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 495308 │ │ │ │ + bls 495334 │ │ │ │ sub r3, r1, #1808 @ 0x710 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-2264] @ 48da6c │ │ │ │ + ldr r2, [pc, #-2264] @ 48da98 │ │ │ │ tst r3, r2 │ │ │ │ - bne 495334 │ │ │ │ - ldr r2, [pc, #-2272] @ 48da70 │ │ │ │ + bne 495360 │ │ │ │ + ldr r2, [pc, #-2272] @ 48da9c │ │ │ │ tst r3, r2 │ │ │ │ - bne 49536c │ │ │ │ - ldr r2, [pc, #-2280] @ 48da74 │ │ │ │ + bne 495398 │ │ │ │ + ldr r2, [pc, #-2280] @ 48daa0 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-2288] @ 48da78 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-2288] @ 48daa4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2308] @ 48da7c │ │ │ │ + ldr r2, [pc, #-2308] @ 48daa8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2336] @ 48da80 │ │ │ │ + ldr r2, [pc, #-2336] @ 48daac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2356] @ 48da84 │ │ │ │ + ldr r2, [pc, #-2356] @ 48dab0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2384] @ 48da88 │ │ │ │ + ldr r2, [pc, #-2384] @ 48dab4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2404] @ 48da8c │ │ │ │ + ldr r2, [pc, #-2404] @ 48dab8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2432] @ 48da90 │ │ │ │ + ldr r2, [pc, #-2432] @ 48dabc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2452] @ 48da94 │ │ │ │ + ldr r2, [pc, #-2452] @ 48dac0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2480] @ 48da98 │ │ │ │ + ldr r2, [pc, #-2480] @ 48dac4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2496] @ 48da9c │ │ │ │ + ldr r2, [pc, #-2496] @ 48dac8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2528] @ 48daa0 │ │ │ │ - ldr r8, [pc, #-2528] @ 48daa4 │ │ │ │ + ldr r2, [pc, #-2528] @ 48dacc │ │ │ │ + ldr r8, [pc, #-2528] @ 48dad0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2572] @ 48daa8 │ │ │ │ + ldr r2, [pc, #-2572] @ 48dad4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2620] @ 48daac │ │ │ │ + ldr r2, [pc, #-2620] @ 48dad8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2636] @ 48dab0 │ │ │ │ + ldr r2, [pc, #-2636] @ 48dadc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-67108864 @ 0xfc000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2664] @ 48dab4 │ │ │ │ + ldr r2, [pc, #-2664] @ 48dae0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2680] @ 48dab8 │ │ │ │ + ldr r2, [pc, #-2680] @ 48dae4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2708] @ 48dabc │ │ │ │ + ldr r2, [pc, #-2708] @ 48dae8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2724] @ 48dac0 │ │ │ │ + ldr r2, [pc, #-2724] @ 48daec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2752] @ 48dac4 │ │ │ │ + ldr r2, [pc, #-2752] @ 48daf0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2768] @ 48dac8 │ │ │ │ + ldr r2, [pc, #-2768] @ 48daf4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2796] @ 48dacc │ │ │ │ + ldr r2, [pc, #-2796] @ 48daf8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2812] @ 48dad0 │ │ │ │ + ldr r2, [pc, #-2812] @ 48dafc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2832] @ 48dad4 │ │ │ │ + ldr r2, [pc, #-2832] @ 48db00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498efc │ │ │ │ - ldr r2, [pc, #-2860] @ 48dad8 │ │ │ │ + bne 498f28 │ │ │ │ + ldr r2, [pc, #-2860] @ 48db04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2884] @ 48dadc │ │ │ │ + ldr r2, [pc, #-2884] @ 48db08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2900] @ 48dae0 │ │ │ │ + ldr r2, [pc, #-2900] @ 48db0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2928] @ 48dae4 │ │ │ │ + ldr r2, [pc, #-2928] @ 48db10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498248 │ │ │ │ - ldr r2, [pc, #-2952] @ 48dae8 │ │ │ │ + bne 498274 │ │ │ │ + ldr r2, [pc, #-2952] @ 48db14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2976] @ 48daec │ │ │ │ + ldr r2, [pc, #-2976] @ 48db18 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-2984] @ 48daf0 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-2984] @ 48db1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3008] @ 48daf4 │ │ │ │ + ldr r2, [pc, #-3008] @ 48db20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3032] @ 48daf8 │ │ │ │ + ldr r2, [pc, #-3032] @ 48db24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3056] @ 48dafc │ │ │ │ + ldr r2, [pc, #-3056] @ 48db28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3080] @ 48db00 │ │ │ │ + ldr r2, [pc, #-3080] @ 48db2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3096] @ 48db04 │ │ │ │ + ldr r2, [pc, #-3096] @ 48db30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 496f94 │ │ │ │ - ldr r2, [pc, #-3124] @ 48db08 │ │ │ │ + bne 496fc0 │ │ │ │ + ldr r2, [pc, #-3124] @ 48db34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3148] @ 48db0c │ │ │ │ + ldr r2, [pc, #-3148] @ 48db38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3168] @ 48db10 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3168] @ 48db3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3188] @ 48db14 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3188] @ 48db40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3208] @ 48db18 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3208] @ 48db44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3228] @ 48db1c │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3228] @ 48db48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3248] @ 48db20 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3248] @ 48db4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3268] @ 48db24 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3268] @ 48db50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3288] @ 48db28 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3288] @ 48db54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3308] @ 48db2c │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3308] @ 48db58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3328] @ 48db30 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3328] @ 48db5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3348] @ 48db34 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3348] @ 48db60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3368] @ 48db38 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3368] @ 48db64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3388] @ 48db3c │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3388] @ 48db68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3408] @ 48db40 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3408] @ 48db6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3428] @ 48db44 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3428] @ 48db70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #-3448] @ 48db48 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #-3448] @ 48db74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3472] @ 48db4c │ │ │ │ + ldr r2, [pc, #-3472] @ 48db78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3496] @ 48db50 │ │ │ │ + ldr r2, [pc, #-3496] @ 48db7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3520] @ 48db54 │ │ │ │ + ldr r2, [pc, #-3520] @ 48db80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3544] @ 48db58 │ │ │ │ + ldr r2, [pc, #-3544] @ 48db84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3568] @ 48db5c │ │ │ │ + ldr r2, [pc, #-3568] @ 48db88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3592] @ 48db60 │ │ │ │ + ldr r2, [pc, #-3592] @ 48db8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3616] @ 48db64 │ │ │ │ + ldr r2, [pc, #-3616] @ 48db90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3640] @ 48db68 │ │ │ │ + ldr r2, [pc, #-3640] @ 48db94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3664] @ 48db6c │ │ │ │ + ldr r2, [pc, #-3664] @ 48db98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3688] @ 48db70 │ │ │ │ + ldr r2, [pc, #-3688] @ 48db9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #476 @ 0x1dc │ │ │ │ - beq 48b044 │ │ │ │ - bls 4953c0 │ │ │ │ + beq 48b070 │ │ │ │ + bls 4953ec │ │ │ │ cmp r1, #480 @ 0x1e0 │ │ │ │ - beq 48b00c │ │ │ │ + beq 48b038 │ │ │ │ cmp r1, #484 @ 0x1e4 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-3740] @ 48db74 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-3740] @ 48dba0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3760] @ 48db78 │ │ │ │ + ldr r2, [pc, #-3760] @ 48dba4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3788] @ 48db7c │ │ │ │ + ldr r2, [pc, #-3788] @ 48dba8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 499350 │ │ │ │ + beq 49937c │ │ │ │ cmp r8, #3 │ │ │ │ - beq 499338 │ │ │ │ + beq 499364 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4995b4 │ │ │ │ - ldr r2, [pc, #-3836] @ 48db80 │ │ │ │ + beq 4995e0 │ │ │ │ + ldr r2, [pc, #-3836] @ 48dbac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3852] @ 48db84 │ │ │ │ + ldr r2, [pc, #-3852] @ 48dbb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4980c8 │ │ │ │ - ldr r2, [pc, #-3880] @ 48db88 │ │ │ │ + bne 4980f4 │ │ │ │ + ldr r2, [pc, #-3880] @ 48dbb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3896] @ 48db8c │ │ │ │ + ldr r2, [pc, #-3896] @ 48dbb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4980b0 │ │ │ │ - ldr r2, [pc, #-3924] @ 48db90 │ │ │ │ + bne 4980dc │ │ │ │ + ldr r2, [pc, #-3924] @ 48dbbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3940] @ 48db94 │ │ │ │ + ldr r2, [pc, #-3940] @ 48dbc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3960] @ 48db98 │ │ │ │ + ldr r3, [pc, #-3960] @ 48dbc4 │ │ │ │ lsr r8, r5, #12 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #15 │ │ │ │ - bhi 48eb30 │ │ │ │ + bhi 48eb5c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3996] @ 48db9c │ │ │ │ + ldr r2, [pc, #-3996] @ 48dbc8 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4016] @ 48dba0 │ │ │ │ + ldr r2, [pc, #-4016] @ 48dbcc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 498e78 │ │ │ │ - ldr r2, [pc, #-4044] @ 48dba4 │ │ │ │ + bne 498ea4 │ │ │ │ + ldr r2, [pc, #-4044] @ 48dbd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4060] @ 48dba8 │ │ │ │ + ldr r2, [pc, #-4060] @ 48dbd4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 498e60 │ │ │ │ - ldr r2, [pc, #-4088] @ 48dbac │ │ │ │ + bne 498e8c │ │ │ │ + ldr r2, [pc, #-4088] @ 48dbd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4064] @ 48fb98 │ │ │ │ + ldr r2, [pc, #4064] @ 48fbc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #4044] @ 48fb9c │ │ │ │ + ldr r3, [pc, #4044] @ 48fbc8 │ │ │ │ lsr r8, r5, #23 │ │ │ │ and r8, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ - bhi 48f9d4 │ │ │ │ + bhi 48fa00 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #800 @ 0x320 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #800 @ 0x320 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r8, #1 │ │ │ │ lsl r3, r8, r3 │ │ │ │ - ldr r2, [pc, #3980] @ 48fba0 │ │ │ │ + ldr r2, [pc, #3980] @ 48fbcc │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4978f0 │ │ │ │ - ldr r2, [pc, #3960] @ 48fba4 │ │ │ │ + beq 49791c │ │ │ │ + ldr r2, [pc, #3960] @ 48fbd0 │ │ │ │ and r9, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r9, #1 │ │ │ │ - beq 499280 │ │ │ │ + beq 4992ac │ │ │ │ cmp r9, #2 │ │ │ │ - beq 499144 │ │ │ │ + beq 499170 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 499128 │ │ │ │ - ldr r2, [pc, #3912] @ 48fba8 │ │ │ │ + bne 499154 │ │ │ │ + ldr r2, [pc, #3912] @ 48fbd4 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3896] @ 48fbac │ │ │ │ + ldr r2, [pc, #3896] @ 48fbd8 │ │ │ │ lsr r8, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4991ac │ │ │ │ + beq 4991d8 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 499194 │ │ │ │ + beq 4991c0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 499178 │ │ │ │ - ldr r2, [pc, #3844] @ 48fbb0 │ │ │ │ + bne 4991a4 │ │ │ │ + ldr r2, [pc, #3844] @ 48fbdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3828] @ 48fbb4 │ │ │ │ + ldr r2, [pc, #3828] @ 48fbe0 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 49915c │ │ │ │ + beq 499188 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4992e4 │ │ │ │ + beq 499310 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 48ed0c │ │ │ │ - ldr r2, [pc, #3776] @ 48fbb8 │ │ │ │ + bne 48ed38 │ │ │ │ + ldr r2, [pc, #3776] @ 48fbe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3752] @ 48fbbc │ │ │ │ + ldr r2, [pc, #3752] @ 48fbe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3728] @ 48fbc0 │ │ │ │ + ldr r2, [pc, #3728] @ 48fbec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3704] @ 48fbc4 │ │ │ │ + ldr r2, [pc, #3704] @ 48fbf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3680] @ 48fbc8 │ │ │ │ + ldr r2, [pc, #3680] @ 48fbf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3656] @ 48fbcc │ │ │ │ + ldr r2, [pc, #3656] @ 48fbf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3632] @ 48fbd0 │ │ │ │ + ldr r2, [pc, #3632] @ 48fbfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3608] @ 48fbd4 │ │ │ │ + ldr r2, [pc, #3608] @ 48fc00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3584] @ 48fbd8 │ │ │ │ + ldr r2, [pc, #3584] @ 48fc04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3560] @ 48fbdc │ │ │ │ + ldr r2, [pc, #3560] @ 48fc08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3536] @ 48fbe0 │ │ │ │ + ldr r2, [pc, #3536] @ 48fc0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3512] @ 48fbe4 │ │ │ │ + ldr r2, [pc, #3512] @ 48fc10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3488] @ 48fbe8 │ │ │ │ + ldr r2, [pc, #3488] @ 48fc14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3464] @ 48fbec │ │ │ │ + ldr r2, [pc, #3464] @ 48fc18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3440] @ 48fbf0 │ │ │ │ + ldr r2, [pc, #3440] @ 48fc1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3416] @ 48fbf4 │ │ │ │ + ldr r2, [pc, #3416] @ 48fc20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3392] @ 48fbf8 │ │ │ │ + ldr r2, [pc, #3392] @ 48fc24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3368] @ 48fbfc │ │ │ │ + ldr r2, [pc, #3368] @ 48fc28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3344] @ 48fc00 │ │ │ │ + ldr r2, [pc, #3344] @ 48fc2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3320] @ 48fc04 │ │ │ │ + ldr r2, [pc, #3320] @ 48fc30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3296] @ 48fc08 │ │ │ │ + ldr r2, [pc, #3296] @ 48fc34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3272] @ 48fc0c │ │ │ │ + ldr r2, [pc, #3272] @ 48fc38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3248] @ 48fc10 │ │ │ │ + ldr r2, [pc, #3248] @ 48fc3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3224] @ 48fc14 │ │ │ │ + ldr r2, [pc, #3224] @ 48fc40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3200] @ 48fc18 │ │ │ │ + ldr r2, [pc, #3200] @ 48fc44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3176] @ 48fc1c │ │ │ │ + ldr r2, [pc, #3176] @ 48fc48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3152] @ 48fc20 │ │ │ │ + ldr r2, [pc, #3152] @ 48fc4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3128] @ 48fc24 │ │ │ │ + ldr r2, [pc, #3128] @ 48fc50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3104] @ 48fc28 │ │ │ │ + ldr r2, [pc, #3104] @ 48fc54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3080] @ 48fc2c │ │ │ │ + ldr r2, [pc, #3080] @ 48fc58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3056] @ 48fc30 │ │ │ │ + ldr r2, [pc, #3056] @ 48fc5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3032] @ 48fc34 │ │ │ │ + ldr r2, [pc, #3032] @ 48fc60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3008] @ 48fc38 │ │ │ │ + ldr r2, [pc, #3008] @ 48fc64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2984] @ 48fc3c │ │ │ │ + ldr r2, [pc, #2984] @ 48fc68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2960] @ 48fc40 │ │ │ │ + ldr r2, [pc, #2960] @ 48fc6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2936] @ 48fc44 │ │ │ │ + ldr r2, [pc, #2936] @ 48fc70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2912] @ 48fc48 │ │ │ │ + ldr r2, [pc, #2912] @ 48fc74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2888] @ 48fc4c │ │ │ │ + ldr r2, [pc, #2888] @ 48fc78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2864] @ 48fc50 │ │ │ │ + ldr r2, [pc, #2864] @ 48fc7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2840] @ 48fc54 │ │ │ │ + ldr r2, [pc, #2840] @ 48fc80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2816] @ 48fc58 │ │ │ │ + ldr r2, [pc, #2816] @ 48fc84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2792] @ 48fc5c │ │ │ │ + ldr r2, [pc, #2792] @ 48fc88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2768] @ 48fc60 │ │ │ │ + ldr r2, [pc, #2768] @ 48fc8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2744] @ 48fc64 │ │ │ │ + ldr r2, [pc, #2744] @ 48fc90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2720] @ 48fc68 │ │ │ │ + ldr r2, [pc, #2720] @ 48fc94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2696] @ 48fc6c │ │ │ │ + ldr r2, [pc, #2696] @ 48fc98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2672] @ 48fc70 │ │ │ │ + ldr r2, [pc, #2672] @ 48fc9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2648] @ 48fc74 │ │ │ │ + ldr r2, [pc, #2648] @ 48fca0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2624] @ 48fc78 │ │ │ │ + ldr r2, [pc, #2624] @ 48fca4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2600] @ 48fc7c │ │ │ │ + ldr r2, [pc, #2600] @ 48fca8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2576] @ 48fc80 │ │ │ │ + ldr r2, [pc, #2576] @ 48fcac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2552] @ 48fc84 │ │ │ │ + ldr r2, [pc, #2552] @ 48fcb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2528] @ 48fc88 │ │ │ │ + ldr r2, [pc, #2528] @ 48fcb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2504] @ 48fc8c │ │ │ │ + ldr r2, [pc, #2504] @ 48fcb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2480] @ 48fc90 │ │ │ │ + ldr r2, [pc, #2480] @ 48fcbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2456] @ 48fc94 │ │ │ │ + ldr r2, [pc, #2456] @ 48fcc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2432] @ 48fc98 │ │ │ │ + ldr r2, [pc, #2432] @ 48fcc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2408] @ 48fc9c │ │ │ │ + ldr r2, [pc, #2408] @ 48fcc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2384] @ 48fca0 │ │ │ │ + ldr r2, [pc, #2384] @ 48fccc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2360] @ 48fca4 │ │ │ │ + ldr r2, [pc, #2360] @ 48fcd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2336] @ 48fca8 │ │ │ │ + ldr r2, [pc, #2336] @ 48fcd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2312] @ 48fcac │ │ │ │ + ldr r2, [pc, #2312] @ 48fcd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2288] @ 48fcb0 │ │ │ │ + ldr r2, [pc, #2288] @ 48fcdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2264] @ 48fcb4 │ │ │ │ + ldr r2, [pc, #2264] @ 48fce0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2240] @ 48fcb8 │ │ │ │ + ldr r2, [pc, #2240] @ 48fce4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2216] @ 48fcbc │ │ │ │ + ldr r2, [pc, #2216] @ 48fce8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2192] @ 48fcc0 │ │ │ │ + ldr r2, [pc, #2192] @ 48fcec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2168] @ 48fcc4 │ │ │ │ + ldr r2, [pc, #2168] @ 48fcf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2144] @ 48fcc8 │ │ │ │ + ldr r2, [pc, #2144] @ 48fcf4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2116] @ 48fccc │ │ │ │ + ldr r2, [pc, #2116] @ 48fcf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2092] @ 48fcd0 │ │ │ │ + ldr r2, [pc, #2092] @ 48fcfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2068] @ 48fcd4 │ │ │ │ + ldr r2, [pc, #2068] @ 48fd00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #2048] @ 48fcd8 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #2048] @ 48fd04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #2028] @ 48fcdc │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #2028] @ 48fd08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #2008] @ 48fce0 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #2008] @ 48fd0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #1988] @ 48fce4 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #1988] @ 48fd10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1972] @ 48fce8 │ │ │ │ + ldr r2, [pc, #1972] @ 48fd14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 497f74 │ │ │ │ - ldr r2, [pc, #1944] @ 48fcec │ │ │ │ + bne 497fa0 │ │ │ │ + ldr r2, [pc, #1944] @ 48fd18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1928] @ 48fcf0 │ │ │ │ - ldr r8, [pc, #1928] @ 48fcf4 │ │ │ │ + ldr r2, [pc, #1928] @ 48fd1c │ │ │ │ + ldr r8, [pc, #1928] @ 48fd20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1880] @ 48fcf8 │ │ │ │ + ldr r2, [pc, #1880] @ 48fd24 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #21 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1836] @ 48fcfc │ │ │ │ + ldr r2, [pc, #1836] @ 48fd28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 497fa4 │ │ │ │ - ldr r2, [pc, #1808] @ 48fd00 │ │ │ │ + bne 497fd0 │ │ │ │ + ldr r2, [pc, #1808] @ 48fd2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1792] @ 48fd04 │ │ │ │ + ldr r2, [pc, #1792] @ 48fd30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 497f8c │ │ │ │ - ldr r2, [pc, #1764] @ 48fd08 │ │ │ │ + bne 497fb8 │ │ │ │ + ldr r2, [pc, #1764] @ 48fd34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1748] @ 48fd0c │ │ │ │ + ldr r2, [pc, #1748] @ 48fd38 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1728] @ 48fd10 │ │ │ │ + ldr r2, [pc, #1728] @ 48fd3c │ │ │ │ lsr r3, r5, #9 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a55c │ │ │ │ + bhi 49a588 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1692] @ 48fd14 │ │ │ │ + ldr r2, [pc, #1692] @ 48fd40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1676] @ 48fd18 │ │ │ │ + ldr r2, [pc, #1676] @ 48fd44 │ │ │ │ lsr r5, r5, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 498e44 │ │ │ │ + beq 498e70 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 498e28 │ │ │ │ - ldr r2, [pc, #1632] @ 48fd1c │ │ │ │ + beq 498e54 │ │ │ │ + ldr r2, [pc, #1632] @ 48fd48 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1604] @ 48fd20 │ │ │ │ + ldr r2, [pc, #1604] @ 48fd4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1584] @ 48fd24 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1584] @ 48fd50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1564] @ 48fd28 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1564] @ 48fd54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1544] @ 48fd2c │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1544] @ 48fd58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1524] @ 48fd30 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1524] @ 48fd5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1504] @ 48fd34 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1504] @ 48fd60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #1484] @ 48fd38 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #1484] @ 48fd64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1464] @ 48fd3c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1464] @ 48fd68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1444] @ 48fd40 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1444] @ 48fd6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1424] @ 48fd44 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1424] @ 48fd70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1404] @ 48fd48 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1404] @ 48fd74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1384] @ 48fd4c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1384] @ 48fd78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1364] @ 48fd50 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1364] @ 48fd7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1344] @ 48fd54 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1344] @ 48fd80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1324] @ 48fd58 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1324] @ 48fd84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1304] @ 48fd5c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1304] @ 48fd88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1284] @ 48fd60 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1284] @ 48fd8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1264] @ 48fd64 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1264] @ 48fd90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1244] @ 48fd68 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1244] @ 48fd94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1224] @ 48fd6c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1224] @ 48fd98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1204] @ 48fd70 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1204] @ 48fd9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1184] @ 48fd74 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1184] @ 48fda0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1164] @ 48fd78 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1164] @ 48fda4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1144] @ 48fd7c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1144] @ 48fda8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1124] @ 48fd80 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1124] @ 48fdac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1104] @ 48fd84 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1104] @ 48fdb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1084] @ 48fd88 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1084] @ 48fdb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1064] @ 48fd8c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1064] @ 48fdb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1044] @ 48fd90 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1044] @ 48fdbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1024] @ 48fd94 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1024] @ 48fdc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #1004] @ 48fd98 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #1004] @ 48fdc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #984] @ 48fd9c │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #984] @ 48fdc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #964] @ 48fda0 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #964] @ 48fdcc │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #940] @ 48fda4 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #940] @ 48fdd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 48fda8 │ │ │ │ + ldr r2, [pc, #916] @ 48fdd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #892] @ 48fdac │ │ │ │ + ldr r2, [pc, #892] @ 48fdd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #868] @ 48fdb0 │ │ │ │ + ldr r2, [pc, #868] @ 48fddc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f52c │ │ │ │ - ldr r2, [pc, #848] @ 48fdb4 │ │ │ │ + b 48f558 │ │ │ │ + ldr r2, [pc, #848] @ 48fde0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #824] @ 48fdb8 │ │ │ │ + ldr r2, [pc, #824] @ 48fde4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #800] @ 48fdbc │ │ │ │ + ldr r2, [pc, #800] @ 48fde8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #776] @ 48fdc0 │ │ │ │ + ldr r2, [pc, #776] @ 48fdec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #752] @ 48fdc4 │ │ │ │ + ldr r2, [pc, #752] @ 48fdf0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #724] @ 48fdc8 │ │ │ │ + ldr r2, [pc, #724] @ 48fdf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #700] @ 48fdcc │ │ │ │ + ldr r2, [pc, #700] @ 48fdf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #680] @ 48fdd0 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #680] @ 48fdfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #660] @ 48fdd4 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #660] @ 48fe00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #640] @ 48fdd8 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #640] @ 48fe04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #620] @ 48fddc │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #620] @ 48fe08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #600] @ 48fde0 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #600] @ 48fe0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - sbcseq r1, fp, ip, lsr #31 │ │ │ │ - teqeq pc, r4, asr #21 │ │ │ │ + b 48eb74 │ │ │ │ + sbcseq r1, fp, r0, lsr #31 │ │ │ │ + teqeq pc, r0, asr #21 │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ - ldrsheq pc, [sl], #136 @ 0x88 @ │ │ │ │ - ldrsbeq pc, [sl], #136 @ 0x88 @ │ │ │ │ - ldrsbeq pc, [sl], #140 @ 0x8c @ │ │ │ │ - ldrheq pc, [sl], #140 @ 0x8c @ │ │ │ │ - ldrsbeq pc, [sl], #136 @ 0x88 @ │ │ │ │ - sbcseq r8, r9, r0, lsl r0 │ │ │ │ - sbcseq r7, r9, ip, ror #31 │ │ │ │ - sbcseq r0, fp, r4, asr #12 │ │ │ │ - sbcseq r0, fp, r0, ror #12 │ │ │ │ - sbcseq r0, fp, r0, lsr r6 │ │ │ │ - sbcseq r0, fp, r0, lsl #12 │ │ │ │ - sbcseq r0, fp, ip, lsl #23 │ │ │ │ - sbcseq r0, fp, r8, lsl #11 │ │ │ │ - sbcseq r0, fp, ip, asr r5 │ │ │ │ - sbcseq r7, r9, r8, lsr #30 │ │ │ │ - sbcseq r0, fp, r8, lsl r5 │ │ │ │ - sbcseq r0, fp, r0, lsr r5 │ │ │ │ - sbcseq r0, fp, ip, lsl #10 │ │ │ │ - sbcseq r0, fp, r4, lsl #10 │ │ │ │ - sbcseq r0, fp, r4, asr #10 │ │ │ │ - sbcseq r0, fp, r0, lsl #9 │ │ │ │ - sbcseq r0, fp, r4, ror ip │ │ │ │ - sbcseq r0, fp, ip, asr #24 │ │ │ │ - sbcseq r0, fp, r0, lsr #24 │ │ │ │ - ldrsheq r0, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq r0, fp, r8, asr #23 │ │ │ │ - sbcseq r0, fp, r0, lsr #23 │ │ │ │ - ldrsbeq r0, [fp], #184 @ 0xb8 │ │ │ │ - ldrsheq r0, [fp], #164 @ 0xa4 │ │ │ │ - sbcseq r6, ip, r8, lsl #3 │ │ │ │ - ldrheq pc, [sl], #28 @ │ │ │ │ - sbcseq r0, fp, ip, ror #13 │ │ │ │ - sbcseq r0, fp, r0, asr #13 │ │ │ │ - smullseq r0, fp, r4, r6 │ │ │ │ - sbcseq r0, fp, ip, ror #12 │ │ │ │ - sbcseq r0, fp, r4, asr #12 │ │ │ │ - sbcseq r0, fp, r4, lsl #13 │ │ │ │ + sbcseq pc, sl, ip, ror #17 │ │ │ │ + sbcseq pc, sl, ip, asr #17 │ │ │ │ + ldrsbeq pc, [sl], #128 @ 0x80 @ │ │ │ │ + ldrheq pc, [sl], #128 @ 0x80 @ │ │ │ │ + sbcseq pc, sl, ip, asr #17 │ │ │ │ + sbcseq r8, r9, r4 │ │ │ │ + sbcseq r7, r9, r0, ror #31 │ │ │ │ + sbcseq r0, fp, r8, lsr r6 │ │ │ │ sbcseq r0, fp, r4, asr r6 │ │ │ │ - sbcseq r0, fp, ip, asr #19 │ │ │ │ - smullseq r0, fp, ip, r9 │ │ │ │ - sbcseq r0, fp, r0, ror r9 │ │ │ │ - sbcseq r0, fp, r0, asr #18 │ │ │ │ - sbcseq r5, pc, r8, ror #17 │ │ │ │ - sbcseq r5, pc, r0, asr #17 │ │ │ │ - smullseq r0, fp, r8, r8 │ │ │ │ - ldrheq r0, [fp], #140 @ 0x8c │ │ │ │ - sbcseq r0, fp, ip, asr #16 │ │ │ │ - sbcseq r0, fp, r0, lsr #16 │ │ │ │ - ldrsheq r0, [fp], #112 @ 0x70 │ │ │ │ - sbcseq r0, fp, r4, asr #15 │ │ │ │ - sbcseq r0, fp, r0, ror r7 │ │ │ │ - sbcseq r0, fp, r8, ror r7 │ │ │ │ - sbcseq r0, fp, ip, asr #14 │ │ │ │ - sbcseq r0, fp, ip, lsl #14 │ │ │ │ - sbcseq r0, fp, r4, ror #13 │ │ │ │ - sbcseq r6, ip, r0 │ │ │ │ - ldrsbeq r5, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq r5, ip, ip, lsr #31 │ │ │ │ - sbcseq r5, ip, r0, lsl #31 │ │ │ │ - sbcseq r5, ip, r8, asr pc │ │ │ │ - sbcseq r5, ip, ip, lsr #30 │ │ │ │ - sbcseq r5, ip, r4, lsl #30 │ │ │ │ - ldrsbeq r5, [ip], #236 @ 0xec │ │ │ │ - ldrheq r5, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r2, fp, ip, asr #5 │ │ │ │ - smullseq r2, fp, ip, r2 │ │ │ │ - sbcseq pc, sl, r4, lsl #15 │ │ │ │ - sbcseq pc, sl, ip, asr sl @ │ │ │ │ - sbcseq sl, sp, r4, lsl #11 │ │ │ │ - sbcseq r5, pc, ip, lsl #12 │ │ │ │ - sbcseq r5, pc, r4, ror #11 │ │ │ │ - sbcseq r0, fp, ip, asr #11 │ │ │ │ - smullseq r0, fp, ip, r5 │ │ │ │ - sbcseq r3, r8, r8, lsl #1 │ │ │ │ - ldrsheq lr, [sl], #200 @ 0xc8 │ │ │ │ - ldrsbeq lr, [sl], #196 @ 0xc4 │ │ │ │ - sbcseq r1, fp, r4, lsl #4 │ │ │ │ - sbcseq r1, fp, r0, asr r6 │ │ │ │ - sbcseq r1, fp, r8, lsr #12 │ │ │ │ - sbcseq r1, fp, r4, asr #11 │ │ │ │ + sbcseq r0, fp, r4, lsr #12 │ │ │ │ + ldrsheq r0, [fp], #84 @ 0x54 │ │ │ │ + sbcseq r0, fp, r0, lsl #23 │ │ │ │ + sbcseq r0, fp, ip, ror r5 │ │ │ │ + sbcseq r0, fp, r0, asr r5 │ │ │ │ + sbcseq r7, r9, ip, lsl pc │ │ │ │ + sbcseq r0, fp, ip, lsl #10 │ │ │ │ + sbcseq r0, fp, r4, lsr #10 │ │ │ │ + sbcseq r0, fp, r0, lsl #10 │ │ │ │ + ldrsheq r0, [fp], #72 @ 0x48 │ │ │ │ + sbcseq r0, fp, r8, lsr r5 │ │ │ │ + sbcseq r0, fp, r4, ror r4 │ │ │ │ + sbcseq r0, fp, r8, ror #24 │ │ │ │ + sbcseq r0, fp, r0, asr #24 │ │ │ │ + sbcseq r0, fp, r4, lsl ip │ │ │ │ + sbcseq r0, fp, r8, ror #23 │ │ │ │ + ldrheq r0, [fp], #188 @ 0xbc │ │ │ │ + smullseq r0, fp, r4, fp │ │ │ │ + sbcseq r0, fp, ip, asr #23 │ │ │ │ + sbcseq r0, fp, r8, ror #21 │ │ │ │ + sbcseq r6, ip, ip, ror r1 │ │ │ │ + ldrheq pc, [sl], #16 @ │ │ │ │ + sbcseq r0, fp, r0, ror #13 │ │ │ │ + ldrheq r0, [fp], #100 @ 0x64 │ │ │ │ + sbcseq r0, fp, r8, lsl #13 │ │ │ │ + sbcseq r0, fp, r0, ror #12 │ │ │ │ + sbcseq r0, fp, r8, lsr r6 │ │ │ │ + sbcseq r0, fp, r8, ror r6 │ │ │ │ + sbcseq r0, fp, r8, asr #12 │ │ │ │ + sbcseq r0, fp, r0, asr #19 │ │ │ │ + smullseq r0, fp, r0, r9 │ │ │ │ + sbcseq r0, fp, r4, ror #18 │ │ │ │ + sbcseq r0, fp, r4, lsr r9 │ │ │ │ + ldrsbeq r5, [pc], #140 @ │ │ │ │ + ldrheq r5, [pc], #132 @ │ │ │ │ sbcseq r0, fp, ip, lsl #17 │ │ │ │ - sbcseq r1, fp, r4, lsr #14 │ │ │ │ - sbcseq r1, fp, ip, lsl r7 │ │ │ │ - sbcseq r1, fp, r0, lsr #14 │ │ │ │ - sbcseq pc, sl, r4, asr #10 │ │ │ │ - ldrsheq r1, [fp], #108 @ 0x6c │ │ │ │ - sbcseq r1, fp, r8, ror #13 │ │ │ │ - sbcseq r7, r9, ip, lsl #1 │ │ │ │ - ldrsheq r5, [ip], #172 @ 0xac │ │ │ │ - sbcseq r7, r9, r8, asr r0 │ │ │ │ - sbcseq r7, r9, r0, lsr #11 │ │ │ │ - teqeq pc, r4, lsl #1 │ │ │ │ - sbcseq r7, r9, r4, asr #11 │ │ │ │ - ldrheq r7, [r9], #92 @ 0x5c │ │ │ │ - sbcseq r2, r8, r4, lsr lr │ │ │ │ - sbcseq r7, r9, r8, asr r5 │ │ │ │ - sbcseq r7, r9, r4, lsr r5 │ │ │ │ - sbcseq r7, r9, r0, lsl r5 │ │ │ │ - sbcseq r7, r9, ip, ror #9 │ │ │ │ - sbcseq r7, r9, r8, asr #9 │ │ │ │ - sbcseq r7, r9, r4, lsr #9 │ │ │ │ - smullseq r0, fp, r4, r5 │ │ │ │ - sbcseq r1, fp, r0, asr #9 │ │ │ │ - sbcseq r0, fp, r4, asr r5 │ │ │ │ - ldrsheq r1, [fp], #48 @ 0x30 │ │ │ │ - sbcseq r1, fp, r0, ror #8 │ │ │ │ - sbcseq r1, fp, ip, lsr #8 │ │ │ │ - sbcseq r1, fp, r0, lsl #8 │ │ │ │ - sbcseq r0, fp, r4, lsl r6 │ │ │ │ - sbcseq r0, fp, ip, lsr #10 │ │ │ │ - ldrheq r0, [fp], #84 @ 0x54 │ │ │ │ - smullseq r1, fp, r0, r3 │ │ │ │ - sbcseq r0, fp, ip, ror #10 │ │ │ │ - sbcseq r1, fp, r0, asr r3 │ │ │ │ - sbcseq r0, fp, r8, ror #9 │ │ │ │ - sbcseq r1, fp, r0, lsl r3 │ │ │ │ + ldrheq r0, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r0, fp, r0, asr #16 │ │ │ │ + sbcseq r0, fp, r4, lsl r8 │ │ │ │ + sbcseq r0, fp, r4, ror #15 │ │ │ │ + ldrheq r0, [fp], #120 @ 0x78 │ │ │ │ + sbcseq r0, fp, r4, ror #14 │ │ │ │ + sbcseq r0, fp, ip, ror #14 │ │ │ │ + sbcseq r0, fp, r0, asr #14 │ │ │ │ + sbcseq r0, fp, r0, lsl #14 │ │ │ │ + ldrsbeq r0, [fp], #104 @ 0x68 │ │ │ │ + ldrsheq r5, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r5, ip, ip, asr #31 │ │ │ │ + sbcseq r5, ip, r0, lsr #31 │ │ │ │ + sbcseq r5, ip, r4, ror pc │ │ │ │ + sbcseq r5, ip, ip, asr #30 │ │ │ │ + sbcseq r5, ip, r0, lsr #30 │ │ │ │ + ldrsheq r5, [ip], #232 @ 0xe8 │ │ │ │ + ldrsbeq r5, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r5, ip, r8, lsr #29 │ │ │ │ + sbcseq r2, fp, r0, asr #5 │ │ │ │ + smullseq r2, fp, r0, r2 │ │ │ │ + sbcseq pc, sl, r8, ror r7 @ │ │ │ │ + sbcseq pc, sl, r0, asr sl @ │ │ │ │ + sbcseq sl, sp, r8, ror r5 │ │ │ │ + sbcseq r5, pc, r0, lsl #12 │ │ │ │ + ldrsbeq r5, [pc], #88 @ │ │ │ │ + sbcseq r0, fp, r0, asr #11 │ │ │ │ + smullseq r0, fp, r0, r5 │ │ │ │ + sbcseq r3, r8, ip, ror r0 │ │ │ │ + sbcseq lr, sl, ip, ror #25 │ │ │ │ + sbcseq lr, sl, r8, asr #25 │ │ │ │ + ldrsheq r1, [fp], #24 │ │ │ │ + sbcseq r1, fp, r4, asr #12 │ │ │ │ + sbcseq r1, fp, ip, lsl r6 │ │ │ │ + ldrheq r1, [fp], #88 @ 0x58 │ │ │ │ + sbcseq r0, fp, r0, lsl #17 │ │ │ │ + sbcseq r1, fp, r8, lsl r7 │ │ │ │ + sbcseq r1, fp, r0, lsl r7 │ │ │ │ + sbcseq r1, fp, r4, lsl r7 │ │ │ │ + sbcseq pc, sl, r8, lsr r5 @ │ │ │ │ + ldrsheq r1, [fp], #96 @ 0x60 │ │ │ │ + ldrsbeq r1, [fp], #108 @ 0x6c │ │ │ │ + sbcseq r7, r9, r0, lsl #1 │ │ │ │ + ldrsheq r5, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r7, r9, ip, asr #32 │ │ │ │ + smullseq r7, r9, r4, r5 │ │ │ │ + teqeq pc, r0, lsl #1 │ │ │ │ + ldrheq r7, [r9], #88 @ 0x58 │ │ │ │ + ldrheq r7, [r9], #80 @ 0x50 │ │ │ │ + sbcseq r2, r8, r8, lsr #28 │ │ │ │ + sbcseq r7, r9, ip, asr #10 │ │ │ │ + sbcseq r7, r9, r8, lsr #10 │ │ │ │ + sbcseq r7, r9, r4, lsl #10 │ │ │ │ + sbcseq r7, r9, r0, ror #9 │ │ │ │ + ldrheq r7, [r9], #76 @ 0x4c │ │ │ │ + smullseq r7, r9, r8, r4 │ │ │ │ + sbcseq r0, fp, r8, lsl #11 │ │ │ │ + ldrheq r1, [fp], #68 @ 0x44 │ │ │ │ + sbcseq r0, fp, r8, asr #10 │ │ │ │ + sbcseq r1, fp, r4, ror #7 │ │ │ │ + sbcseq r1, fp, r4, asr r4 │ │ │ │ + sbcseq r1, fp, r0, lsr #8 │ │ │ │ + ldrsheq r1, [fp], #52 @ 0x34 │ │ │ │ + sbcseq r0, fp, r8, lsl #12 │ │ │ │ + sbcseq r0, fp, r0, lsr #10 │ │ │ │ + sbcseq r0, fp, r8, lsr #11 │ │ │ │ + sbcseq r1, fp, r4, lsl #7 │ │ │ │ + sbcseq r0, fp, r0, ror #10 │ │ │ │ + sbcseq r1, fp, r4, asr #6 │ │ │ │ + ldrsbeq r0, [fp], #76 @ 0x4c │ │ │ │ + sbcseq r1, fp, r4, lsl #6 │ │ │ │ + sbcseq r0, fp, ip, lsl #9 │ │ │ │ + sbcseq r1, fp, r4, asr #5 │ │ │ │ + sbcseq r0, fp, ip, lsr #8 │ │ │ │ + sbcseq r0, fp, r4, lsl #8 │ │ │ │ + sbcseq r1, fp, r4, lsr r2 │ │ │ │ + sbcseq r0, fp, r8, lsl #7 │ │ │ │ + ldrsbeq r0, [fp], #76 @ 0x4c │ │ │ │ + sbcseq r0, fp, ip, lsr r3 │ │ │ │ smullseq r0, fp, r8, r4 │ │ │ │ - ldrsbeq r1, [fp], #32 │ │ │ │ - sbcseq r0, fp, r8, lsr r4 │ │ │ │ - sbcseq r0, fp, r0, lsl r4 │ │ │ │ - sbcseq r1, fp, r0, asr #4 │ │ │ │ - smullseq r0, fp, r4, r3 │ │ │ │ - sbcseq r0, fp, r8, ror #9 │ │ │ │ - sbcseq r0, fp, r8, asr #6 │ │ │ │ - sbcseq r0, fp, r4, lsr #9 │ │ │ │ - sbcseq r0, fp, r0, lsl #6 │ │ │ │ - sbcseq sl, sp, r4, ror ip │ │ │ │ - sbcseq r2, r8, r4, lsl fp │ │ │ │ - sbcseq r0, fp, r4, asr #9 │ │ │ │ - sbcseq r0, fp, r0, lsr #9 │ │ │ │ - sbcseq r0, fp, ip, ror r4 │ │ │ │ - sbcseq r0, fp, r4, asr #5 │ │ │ │ - smullseq r5, ip, r0, r7 │ │ │ │ - sbcseq r5, ip, r4, ror #14 │ │ │ │ - sbcseq r5, ip, r8, lsr r7 │ │ │ │ - sbcseq r5, ip, ip, lsl #14 │ │ │ │ - sbcseq r2, r8, ip, lsl sl │ │ │ │ - ldrsbeq r0, [fp], #48 @ 0x30 │ │ │ │ - sbcseq r0, fp, r0, lsr #31 │ │ │ │ - sbcseq r0, fp, r8, ror #31 │ │ │ │ - sbcseq r0, fp, r0, lsr #31 │ │ │ │ - smullseq r0, fp, ip, pc @ │ │ │ │ - smullseq r0, fp, r8, pc @ │ │ │ │ - sbcseq r0, fp, r8, lsl pc │ │ │ │ - sbcseq r0, fp, ip, asr sl │ │ │ │ - sbcseq sl, sp, ip, ror #11 │ │ │ │ - sbcseq pc, sl, r0, ror #6 │ │ │ │ - ldrsheq r0, [fp], #12 │ │ │ │ + ldrsheq r0, [fp], #36 @ 0x24 │ │ │ │ + sbcseq sl, sp, r8, ror #24 │ │ │ │ + sbcseq r2, r8, r8, lsl #22 │ │ │ │ + ldrheq r0, [fp], #72 @ 0x48 │ │ │ │ + smullseq r0, fp, r4, r4 │ │ │ │ + sbcseq r0, fp, r0, ror r4 │ │ │ │ + ldrheq r0, [fp], #40 @ 0x28 │ │ │ │ + sbcseq r5, ip, r4, lsl #15 │ │ │ │ + sbcseq r5, ip, r8, asr r7 │ │ │ │ + sbcseq r5, ip, ip, lsr #14 │ │ │ │ + sbcseq r5, ip, r0, lsl #14 │ │ │ │ + sbcseq r2, r8, r0, lsl sl │ │ │ │ + sbcseq r0, fp, r4, asr #7 │ │ │ │ + smullseq r0, fp, r4, pc @ │ │ │ │ + ldrsbeq r0, [fp], #252 @ 0xfc │ │ │ │ + smullseq r0, fp, r4, pc @ │ │ │ │ + smullseq r0, fp, r0, pc @ │ │ │ │ + sbcseq r0, fp, ip, lsl #31 │ │ │ │ + sbcseq r0, fp, ip, lsl #30 │ │ │ │ + sbcseq r0, fp, r0, asr sl │ │ │ │ + sbcseq sl, sp, r0, ror #11 │ │ │ │ + sbcseq pc, sl, r4, asr r3 @ │ │ │ │ ldrsheq r0, [fp], #0 │ │ │ │ - sbcseq r0, fp, r8, ror #1 │ │ │ │ - sbcseq r0, fp, r4, lsr #1 │ │ │ │ - sbcseq r0, fp, r4, asr #1 │ │ │ │ - sbcseq r0, fp, r0, lsr #1 │ │ │ │ - sbcseq pc, sl, r0, ror #4 │ │ │ │ - sbcseq pc, sl, r4, lsr r2 @ │ │ │ │ - sbcseq pc, sl, r8, lsl #4 │ │ │ │ - sbcseq pc, sl, r0, ror #3 │ │ │ │ - ldrheq pc, [sl], #28 @ │ │ │ │ - smullseq pc, sl, r8, r1 @ │ │ │ │ - sbcseq pc, sl, r8, ror r1 @ │ │ │ │ - sbcseq pc, sl, r0, asr r1 @ │ │ │ │ - sbcseq pc, sl, r8, lsr #2 │ │ │ │ - ldrsheq r6, [r9], #168 @ 0xa8 │ │ │ │ - sbcseq pc, sl, ip, ror #1 │ │ │ │ - sbcseq pc, sl, r8, asr #1 │ │ │ │ - smullseq r6, r9, ip, sl │ │ │ │ - sbcseq r6, r9, ip, ror sl │ │ │ │ + sbcseq r0, fp, r4, ror #1 │ │ │ │ + ldrsbeq r0, [fp], #12 │ │ │ │ + smullseq r0, fp, r8, r0 │ │ │ │ + ldrheq r0, [fp], #8 │ │ │ │ + smullseq r0, fp, r4, r0 │ │ │ │ + sbcseq pc, sl, r4, asr r2 @ │ │ │ │ + sbcseq pc, sl, r8, lsr #4 │ │ │ │ + ldrsheq pc, [sl], #28 @ │ │ │ │ + ldrsbeq pc, [sl], #20 @ │ │ │ │ + ldrheq pc, [sl], #16 @ │ │ │ │ + sbcseq pc, sl, ip, lsl #3 │ │ │ │ + sbcseq pc, sl, ip, ror #2 │ │ │ │ + sbcseq pc, sl, r4, asr #2 │ │ │ │ + sbcseq pc, sl, ip, lsl r1 @ │ │ │ │ + sbcseq r6, r9, ip, ror #21 │ │ │ │ + sbcseq pc, sl, r0, ror #1 │ │ │ │ + ldrheq pc, [sl], #12 @ │ │ │ │ + smullseq r6, r9, r0, sl │ │ │ │ + sbcseq r6, r9, r0, ror sl │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - teqeq pc, ip, lsr #8 │ │ │ │ - sbcseq r6, r9, r0, asr #5 │ │ │ │ - sbcseq lr, sl, ip, asr #15 │ │ │ │ - sbcseq r6, r9, r4, lsl #5 │ │ │ │ - smullseq lr, sl, r0, r7 │ │ │ │ - sbcseq r6, r9, r8, asr #4 │ │ │ │ - sbcseq lr, sl, r4, asr r7 │ │ │ │ - sbcseq r6, r9, ip, lsl #4 │ │ │ │ - sbcseq lr, sl, r8, lsl r7 │ │ │ │ - sbcseq lr, sl, r8, lsl #24 │ │ │ │ - smullseq r6, r9, r4, r2 │ │ │ │ - sbcseq sp, sl, ip, ror #28 │ │ │ │ - sbcseq r6, r9, ip, asr r6 │ │ │ │ - sbcseq lr, sl, r0, lsr #13 │ │ │ │ - ldrheq r6, [r9], #76 @ 0x4c │ │ │ │ - ldrsbeq lr, [sl], #160 @ 0xa0 │ │ │ │ - sbcseq sp, sl, r4, lsl #30 │ │ │ │ - sbcseq r6, r9, r8, ror #8 │ │ │ │ - sbcseq r6, r9, r4, asr #8 │ │ │ │ - teqeq pc, sl @ @ │ │ │ │ - sbcseq r6, r9, r4, lsr #1 │ │ │ │ - teqeq pc, r8, lsl #5 │ │ │ │ - ldrheq r1, [r8], #252 @ 0xfc │ │ │ │ - sbcseq r6, r9, ip, lsl #10 │ │ │ │ - sbcseq lr, sl, r8, asr r5 │ │ │ │ - ldrsheq sp, [sl], #220 @ 0xdc │ │ │ │ - smullseq r6, r9, r0, r3 │ │ │ │ - sbcseq r6, r9, ip, lsl #7 │ │ │ │ - ldrsheq r1, [r8], #228 @ 0xe4 │ │ │ │ - sbcseq r6, r9, r4, lsr #6 │ │ │ │ - sbcseq r6, r9, r0, lsl #6 │ │ │ │ - ldrsbeq r6, [r9], #44 @ 0x2c │ │ │ │ - ldrheq r6, [r9], #40 @ 0x28 │ │ │ │ - smullseq r6, r9, r4, r2 │ │ │ │ - sbcseq lr, sl, ip, lsr #18 │ │ │ │ - sbcseq lr, sl, r0, lsl #18 │ │ │ │ - ldrsbeq lr, [sl], #132 @ 0x84 │ │ │ │ - sbcseq lr, sl, ip, lsr #17 │ │ │ │ - sbcseq lr, sl, r0, lsl #17 │ │ │ │ - sbcseq lr, sl, ip, asr r8 │ │ │ │ - sbcseq lr, sl, r8, lsr r8 │ │ │ │ - sbcseq lr, sl, r4, lsl r8 │ │ │ │ + teqeq pc, r8, lsr #8 │ │ │ │ + ldrheq r6, [r9], #36 @ 0x24 │ │ │ │ + sbcseq lr, sl, r0, asr #15 │ │ │ │ + sbcseq r6, r9, r8, ror r2 │ │ │ │ + sbcseq lr, sl, r4, lsl #15 │ │ │ │ + sbcseq r6, r9, ip, lsr r2 │ │ │ │ + sbcseq lr, sl, r8, asr #14 │ │ │ │ + sbcseq r6, r9, r0, lsl #4 │ │ │ │ + sbcseq lr, sl, ip, lsl #14 │ │ │ │ + ldrsheq lr, [sl], #188 @ 0xbc │ │ │ │ + sbcseq r6, r9, r8, lsl #5 │ │ │ │ + sbcseq sp, sl, r0, ror #28 │ │ │ │ + sbcseq r6, r9, r0, asr r6 │ │ │ │ + smullseq lr, sl, r4, r6 │ │ │ │ + ldrheq r6, [r9], #64 @ 0x40 │ │ │ │ + sbcseq lr, sl, r4, asr #21 │ │ │ │ + ldrsheq sp, [sl], #232 @ 0xe8 │ │ │ │ + sbcseq r6, r9, ip, asr r4 │ │ │ │ + sbcseq r6, r9, r8, lsr r4 │ │ │ │ + teqeq pc, r6 @ @ │ │ │ │ + smullseq r6, r9, r8, r0 │ │ │ │ + teqeq pc, r4, lsl #5 │ │ │ │ + ldrheq r1, [r8], #240 @ 0xf0 │ │ │ │ + sbcseq r6, r9, r0, lsl #10 │ │ │ │ + sbcseq lr, sl, ip, asr #10 │ │ │ │ + ldrsheq sp, [sl], #208 @ 0xd0 │ │ │ │ + sbcseq r6, r9, r4, lsl #7 │ │ │ │ + sbcseq r6, r9, r0, lsl #7 │ │ │ │ + sbcseq r1, r8, r8, ror #29 │ │ │ │ + sbcseq r6, r9, r8, lsl r3 │ │ │ │ + ldrsheq r6, [r9], #36 @ 0x24 │ │ │ │ + ldrsbeq r6, [r9], #32 │ │ │ │ + sbcseq r6, r9, ip, lsr #5 │ │ │ │ + sbcseq r6, r9, r8, lsl #5 │ │ │ │ + sbcseq lr, sl, r0, lsr #18 │ │ │ │ + ldrsheq lr, [sl], #132 @ 0x84 │ │ │ │ + sbcseq lr, sl, r8, asr #17 │ │ │ │ + sbcseq lr, sl, r0, lsr #17 │ │ │ │ + sbcseq lr, sl, r4, ror r8 │ │ │ │ + sbcseq lr, sl, r0, asr r8 │ │ │ │ + sbcseq lr, sl, ip, lsr #16 │ │ │ │ + sbcseq lr, sl, r8, lsl #16 │ │ │ │ + sbcseq lr, sl, r4, ror #15 │ │ │ │ ldrsheq lr, [sl], #112 @ 0x70 │ │ │ │ - ldrsheq lr, [sl], #124 @ 0x7c │ │ │ │ - teqeq pc, r2 │ │ │ │ + teqeq pc, lr @ @ │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - smullseq pc, sl, ip, ip @ │ │ │ │ - ldrheq lr, [sl], #200 @ 0xc8 │ │ │ │ - sbcseq r5, r9, r4, asr lr │ │ │ │ - smullseq lr, sl, r4, ip │ │ │ │ - sbcseq r5, r9, r0, lsr #28 │ │ │ │ - sbcseq r0, fp, r4, ror #1 │ │ │ │ - sbcseq r5, r9, ip, ror #27 │ │ │ │ - sbcseq r0, fp, r0, asr #1 │ │ │ │ - ldrheq r5, [r9], #216 @ 0xd8 │ │ │ │ - smullseq r0, fp, ip, r0 │ │ │ │ - sbcseq r5, r9, r4, lsl #27 │ │ │ │ - sbcseq r0, fp, r8, ror r0 │ │ │ │ - sbcseq r5, r9, r0, asr sp │ │ │ │ - sbcseq r0, fp, r0, asr r0 │ │ │ │ - sbcseq lr, sl, ip, ror #2 │ │ │ │ - sbcseq lr, sl, ip, lsl #23 │ │ │ │ + smullseq pc, sl, r0, ip @ │ │ │ │ + sbcseq lr, sl, ip, lsr #25 │ │ │ │ + sbcseq r5, r9, r8, asr #28 │ │ │ │ + sbcseq lr, sl, r8, lsl #25 │ │ │ │ + sbcseq r5, r9, r4, lsl lr │ │ │ │ + ldrsbeq r0, [fp], #8 │ │ │ │ + sbcseq r5, r9, r0, ror #27 │ │ │ │ + ldrheq r0, [fp], #4 │ │ │ │ + sbcseq r5, r9, ip, lsr #27 │ │ │ │ + smullseq r0, fp, r0, r0 │ │ │ │ + sbcseq r5, r9, r8, ror sp │ │ │ │ + sbcseq r0, fp, ip, rrx │ │ │ │ + sbcseq r5, r9, r4, asr #26 │ │ │ │ + sbcseq r0, fp, r4, asr #32 │ │ │ │ + sbcseq lr, sl, r0, ror #2 │ │ │ │ + sbcseq lr, sl, r0, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r5, r9, ip, ror #23 │ │ │ │ - teqeq pc, r8, lsr #31 │ │ │ │ - sbcseq pc, sl, r4, lsl #20 │ │ │ │ - sbcseq lr, sl, r8, asr #21 │ │ │ │ - sbcseq r5, r9, r4, ror #24 │ │ │ │ - sbcseq lr, sl, r8, lsr #21 │ │ │ │ - sbcseq r5, r9, r4, ror #22 │ │ │ │ - sbcseq ip, r9, r4, ror #27 │ │ │ │ - sbcseq r5, r9, r4, lsl #23 │ │ │ │ - sbcseq r6, r9, r4, lsl r0 │ │ │ │ - ldrsbeq r5, [r9], #168 @ 0xa8 │ │ │ │ - ldrheq pc, [sl], #176 @ 0xb0 @ │ │ │ │ - ldrsheq r6, [r9], #76 @ 0x4c │ │ │ │ - sbcseq pc, sl, r4, lsr fp @ │ │ │ │ - sbcseq r5, r9, ip, asr #20 │ │ │ │ - teqeq pc, r8, lsl #28 │ │ │ │ - sbcseq pc, sl, r4, lsr #18 │ │ │ │ - sbcseq pc, sl, r4, lsl r9 @ │ │ │ │ - sbcseq pc, sl, r0, ror #21 │ │ │ │ - sbcseq r5, r9, r0, ror sl │ │ │ │ - ldrsbeq pc, [sl], #160 @ 0xa0 @ │ │ │ │ - sbcseq pc, sl, ip, ror #17 │ │ │ │ - sbcseq r5, r9, r0, lsr sl │ │ │ │ - ldrsbeq pc, [sl], #132 @ 0x84 @ │ │ │ │ - sbcseq pc, sl, r4, lsl #19 │ │ │ │ - ldrheq pc, [sl], #140 @ 0x8c @ │ │ │ │ - sbcseq pc, sl, r0, asr r9 @ │ │ │ │ - smullseq pc, sl, ip, r8 @ │ │ │ │ - smullseq pc, sl, r8, r8 @ │ │ │ │ - smullseq pc, sl, ip, r8 @ │ │ │ │ - sbcseq pc, sl, r4, ror #16 │ │ │ │ - sbcseq pc, sl, r8, lsl #17 │ │ │ │ - teqeq pc, sl, ror ip @ │ │ │ │ - sbcseq r5, r9, r0, lsr r8 │ │ │ │ + sbcseq r5, r9, r0, ror #23 │ │ │ │ + teqeq pc, r4, lsr #31 │ │ │ │ + ldrsheq pc, [sl], #152 @ 0x98 @ │ │ │ │ + ldrheq lr, [sl], #172 @ 0xac │ │ │ │ + sbcseq r5, r9, r8, asr ip │ │ │ │ + smullseq lr, sl, ip, sl │ │ │ │ + sbcseq r5, r9, r8, asr fp │ │ │ │ + ldrsbeq ip, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq r5, r9, r8, ror fp │ │ │ │ + sbcseq r6, r9, r8 │ │ │ │ + sbcseq r5, r9, ip, asr #21 │ │ │ │ + sbcseq pc, sl, r4, lsr #23 │ │ │ │ + ldrsheq r6, [r9], #64 @ 0x40 │ │ │ │ + sbcseq pc, sl, r8, lsr #22 │ │ │ │ + sbcseq r5, r9, r0, asr #20 │ │ │ │ + teqeq pc, r4, lsl #28 │ │ │ │ + sbcseq pc, sl, r8, lsl r9 @ │ │ │ │ + sbcseq pc, sl, r8, lsl #18 │ │ │ │ + ldrsbeq pc, [sl], #164 @ 0xa4 @ │ │ │ │ + sbcseq r5, r9, r4, ror #20 │ │ │ │ + sbcseq pc, sl, r4, asr #21 │ │ │ │ + sbcseq pc, sl, r0, ror #17 │ │ │ │ + sbcseq r5, r9, r4, lsr #20 │ │ │ │ + sbcseq pc, sl, r8, asr #17 │ │ │ │ + sbcseq pc, sl, r8, ror r9 @ │ │ │ │ + ldrheq pc, [sl], #128 @ 0x80 @ │ │ │ │ + sbcseq pc, sl, r4, asr #18 │ │ │ │ + smullseq pc, sl, r0, r8 @ │ │ │ │ + sbcseq pc, sl, ip, lsl #17 │ │ │ │ + smullseq pc, sl, r0, r8 @ │ │ │ │ + sbcseq pc, sl, r8, asr r8 @ │ │ │ │ + sbcseq pc, sl, ip, ror r8 @ │ │ │ │ + teqeq pc, r6, ror ip @ │ │ │ │ + sbcseq r5, r9, r4, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ - sbcseq lr, sl, r0, ror r8 │ │ │ │ - sbcseq r5, r9, r8, ror #15 │ │ │ │ + sbcseq lr, sl, r4, ror #16 │ │ │ │ + ldrsbeq r5, [r9], #124 @ 0x7c │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ - sbcseq pc, sl, r4, asr #13 │ │ │ │ - sbcseq r5, r9, r0, lsr #25 │ │ │ │ - sbcseq r5, r9, r0, asr r8 │ │ │ │ - sbcseq pc, sl, r8, ror #12 │ │ │ │ - sbcseq sp, sl, r8, ror #24 │ │ │ │ - ldrheq lr, [sl], #208 @ 0xd0 │ │ │ │ - sbcseq pc, sl, r8, ror #14 │ │ │ │ - sbcseq lr, sl, ip, lsl #27 │ │ │ │ - sbcseq pc, sl, r4, lsr r7 @ │ │ │ │ - sbcseq lr, sl, r8, ror #26 │ │ │ │ - sbcseq pc, sl, r0, lsl #14 │ │ │ │ - sbcseq lr, sl, r4, asr #26 │ │ │ │ - sbcseq pc, sl, ip, asr #13 │ │ │ │ - sbcseq lr, sl, r0, lsr #26 │ │ │ │ - smullseq pc, sl, r8, r6 @ │ │ │ │ - ldrsheq lr, [sl], #204 @ 0xcc │ │ │ │ - sbcseq pc, sl, r4, ror #12 │ │ │ │ - ldrsbeq lr, [sl], #200 @ 0xc8 │ │ │ │ - sbcseq pc, sl, r0, lsr r6 @ │ │ │ │ - ldrheq lr, [sl], #196 @ 0xc4 │ │ │ │ - ldrsheq pc, [sl], #92 @ 0x5c @ │ │ │ │ - ldr r2, [pc, #-592] @ 48fde4 │ │ │ │ + ldrheq pc, [sl], #104 @ 0x68 @ │ │ │ │ + smullseq r5, r9, r4, ip │ │ │ │ + sbcseq r5, r9, r4, asr #16 │ │ │ │ + sbcseq pc, sl, ip, asr r6 @ │ │ │ │ + sbcseq sp, sl, ip, asr ip │ │ │ │ + sbcseq lr, sl, r4, lsr #27 │ │ │ │ + sbcseq pc, sl, ip, asr r7 @ │ │ │ │ + sbcseq lr, sl, r0, lsl #27 │ │ │ │ + sbcseq pc, sl, r8, lsr #14 │ │ │ │ + sbcseq lr, sl, ip, asr sp │ │ │ │ + ldrsheq pc, [sl], #100 @ 0x64 @ │ │ │ │ + sbcseq lr, sl, r8, lsr sp │ │ │ │ + sbcseq pc, sl, r0, asr #13 │ │ │ │ + sbcseq lr, sl, r4, lsl sp │ │ │ │ + sbcseq pc, sl, ip, lsl #13 │ │ │ │ + ldrsheq lr, [sl], #192 @ 0xc0 │ │ │ │ + sbcseq pc, sl, r8, asr r6 @ │ │ │ │ + sbcseq lr, sl, ip, asr #25 │ │ │ │ + sbcseq pc, sl, r4, lsr #12 │ │ │ │ + sbcseq lr, sl, r8, lsr #25 │ │ │ │ + ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ + ldr r2, [pc, #-592] @ 48fe10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #-612] @ 48fde8 │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #-612] @ 48fe14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb48 │ │ │ │ - ldr r2, [pc, #-632] @ 48fdec │ │ │ │ + b 48eb74 │ │ │ │ + ldr r2, [pc, #-632] @ 48fe18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-648] @ 48fdf0 │ │ │ │ + ldr r2, [pc, #-648] @ 48fe1c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 497e1c │ │ │ │ - ldr r2, [pc, #-676] @ 48fdf4 │ │ │ │ + bne 497e48 │ │ │ │ + ldr r2, [pc, #-676] @ 48fe20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-692] @ 48fdf8 │ │ │ │ + ldr r2, [pc, #-692] @ 48fe24 │ │ │ │ lsr r8, r5, #26 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4994f0 │ │ │ │ + beq 49951c │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4994d8 │ │ │ │ + beq 499504 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4994bc │ │ │ │ - ldr r2, [pc, #-744] @ 48fdfc │ │ │ │ + bne 4994e8 │ │ │ │ + ldr r2, [pc, #-744] @ 48fe28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-760] @ 48fe00 │ │ │ │ + ldr r2, [pc, #-760] @ 48fe2c │ │ │ │ lsr r5, r5, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499524 │ │ │ │ + beq 499550 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 499508 │ │ │ │ + beq 499534 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 499298 │ │ │ │ - ldr r2, [pc, #-812] @ 48fe04 │ │ │ │ + beq 4992c4 │ │ │ │ + ldr r2, [pc, #-812] @ 48fe30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-836] @ 48fe08 │ │ │ │ + ldr r2, [pc, #-836] @ 48fe34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-856] @ 48fe0c │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-856] @ 48fe38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-876] @ 48fe10 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-876] @ 48fe3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-896] @ 48fe14 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-896] @ 48fe40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-916] @ 48fe18 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-916] @ 48fe44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-936] @ 48fe1c │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-936] @ 48fe48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-956] @ 48fe20 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-956] @ 48fe4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-976] @ 48fe24 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-976] @ 48fe50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-996] @ 48fe28 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-996] @ 48fe54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-1016] @ 48fe2c │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-1016] @ 48fe58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-1036] @ 48fe30 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-1036] @ 48fe5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-1056] @ 48fe34 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-1056] @ 48fe60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-1076] @ 48fe38 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-1076] @ 48fe64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #-1096] @ 48fe3c │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #-1096] @ 48fe68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r3, [pc, #-1116] @ 48fe40 │ │ │ │ + b 49009c │ │ │ │ + ldr r3, [pc, #-1116] @ 48fe6c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493d6c │ │ │ │ + bhi 493d98 │ │ │ │ sub r3, r3, #89 @ 0x59 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 492714 │ │ │ │ - ldr r3, [pc, #-1136] @ 48fe44 │ │ │ │ + bls 492740 │ │ │ │ + ldr r3, [pc, #-1136] @ 48fe70 │ │ │ │ sub r1, r1, #4032 @ 0xfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1172] @ 48fe48 │ │ │ │ + ldr r2, [pc, #-1172] @ 48fe74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1192] @ 48fe4c │ │ │ │ + ldr r2, [pc, #-1192] @ 48fe78 │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1224] @ 48fe50 │ │ │ │ + ldr r2, [pc, #-1224] @ 48fe7c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1244] @ 48fe54 │ │ │ │ + ldr r2, [pc, #-1244] @ 48fe80 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1276] @ 48fe58 │ │ │ │ + ldr r2, [pc, #-1276] @ 48fe84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1296] @ 48fe5c │ │ │ │ + ldr r2, [pc, #-1296] @ 48fe88 │ │ │ │ lsl r3, r5, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1328] @ 48fe60 │ │ │ │ + ldr r2, [pc, #-1328] @ 48fe8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1348] @ 48fe64 │ │ │ │ + ldr r2, [pc, #-1348] @ 48fe90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1376] @ 48fe68 │ │ │ │ + ldr r2, [pc, #-1376] @ 48fe94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 497eb0 │ │ │ │ - ldr r2, [pc, #-1404] @ 48fe6c │ │ │ │ + bne 497edc │ │ │ │ + ldr r2, [pc, #-1404] @ 48fe98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1420] @ 48fe70 │ │ │ │ + ldr r2, [pc, #-1420] @ 48fe9c │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48cbe8 │ │ │ │ - ldr r2, [pc, #-1432] @ 48fe74 │ │ │ │ - ldr r8, [pc, #-1432] @ 48fe78 │ │ │ │ + b 48cc14 │ │ │ │ + ldr r2, [pc, #-1432] @ 48fea0 │ │ │ │ + ldr r8, [pc, #-1432] @ 48fea4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1480] @ 48fe7c │ │ │ │ + ldr r2, [pc, #-1480] @ 48fea8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1528] @ 48fe80 │ │ │ │ + ldr r2, [pc, #-1528] @ 48feac │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-1536] @ 48fe84 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-1536] @ 48feb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 497818 │ │ │ │ - ldr r2, [pc, #-1568] @ 48fe88 │ │ │ │ + bne 497844 │ │ │ │ + ldr r2, [pc, #-1568] @ 48feb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1584] @ 48fe8c │ │ │ │ + ldr r2, [pc, #-1584] @ 48feb8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1604] @ 48fe90 │ │ │ │ + ldr r3, [pc, #-1604] @ 48febc │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a320 │ │ │ │ + bhi 49a34c │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1636] @ 48fe94 │ │ │ │ + ldr r2, [pc, #-1636] @ 48fec0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1656] @ 48fe98 │ │ │ │ + ldr r3, [pc, #-1656] @ 48fec4 │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #10 │ │ │ │ cmp r2, #21 │ │ │ │ - bhi 49052c │ │ │ │ + bhi 490558 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1688] @ 48fe9c │ │ │ │ + ldr r2, [pc, #-1688] @ 48fec8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1716] @ 48fea0 │ │ │ │ - ldr r8, [pc, #-1716] @ 48fea4 │ │ │ │ + ldr r2, [pc, #-1716] @ 48fecc │ │ │ │ + ldr r8, [pc, #-1716] @ 48fed0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1764] @ 48fea8 │ │ │ │ + ldr r2, [pc, #-1764] @ 48fed4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1812] @ 48feac │ │ │ │ + ldr r2, [pc, #-1812] @ 48fed8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1828] @ 48feb0 │ │ │ │ + ldr r2, [pc, #-1828] @ 48fedc │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 495e94 │ │ │ │ - ldr r2, [pc, #-1864] @ 48feb4 │ │ │ │ + beq 495ec0 │ │ │ │ + ldr r2, [pc, #-1864] @ 48fee0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1892] @ 48feb8 │ │ │ │ + ldr r2, [pc, #-1892] @ 48fee4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #-1912] @ 48febc │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #-1912] @ 48fee8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #-1932] @ 48fec0 │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #-1932] @ 48feec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #-1952] @ 48fec4 │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #-1952] @ 48fef0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #-1972] @ 48fec8 │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #-1972] @ 48fef4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #-1992] @ 48fecc │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #-1992] @ 48fef8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2016] @ 48fed0 │ │ │ │ + ldr r2, [pc, #-2016] @ 48fefc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2040] @ 48fed4 │ │ │ │ + ldr r2, [pc, #-2040] @ 48ff00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2064] @ 48fed8 │ │ │ │ + ldr r2, [pc, #-2064] @ 48ff04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2088] @ 48fedc │ │ │ │ + ldr r2, [pc, #-2088] @ 48ff08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2112] @ 48fee0 │ │ │ │ + ldr r2, [pc, #-2112] @ 48ff0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2136] @ 48fee4 │ │ │ │ + ldr r2, [pc, #-2136] @ 48ff10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2160] @ 48fee8 │ │ │ │ + ldr r2, [pc, #-2160] @ 48ff14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2184] @ 48feec │ │ │ │ + ldr r2, [pc, #-2184] @ 48ff18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2208] @ 48fef0 │ │ │ │ + ldr r2, [pc, #-2208] @ 48ff1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2232] @ 48fef4 │ │ │ │ + ldr r3, [pc, #-2232] @ 48ff20 │ │ │ │ sub r1, r1, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #6272 @ 0x1880 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2292] @ 48fef8 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2292] @ 48ff24 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-2304] @ 48fefc │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-2304] @ 48ff28 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-2312] @ 48ff00 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-2312] @ 48ff2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4982ac │ │ │ │ - ldr r2, [pc, #-2340] @ 48ff04 │ │ │ │ + bne 4982d8 │ │ │ │ + ldr r2, [pc, #-2340] @ 48ff30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2356] @ 48ff08 │ │ │ │ + ldr r2, [pc, #-2356] @ 48ff34 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498294 │ │ │ │ - ldr r2, [pc, #-2384] @ 48ff0c │ │ │ │ + bne 4982c0 │ │ │ │ + ldr r2, [pc, #-2384] @ 48ff38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2400] @ 48ff10 │ │ │ │ + ldr r2, [pc, #-2400] @ 48ff3c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 49827c │ │ │ │ - ldr r2, [pc, #-2428] @ 48ff14 │ │ │ │ + bne 4982a8 │ │ │ │ + ldr r2, [pc, #-2428] @ 48ff40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2444] @ 48ff18 │ │ │ │ + ldr r2, [pc, #-2444] @ 48ff44 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 498264 │ │ │ │ - ldr r2, [pc, #-2472] @ 48ff1c │ │ │ │ + bne 498290 │ │ │ │ + ldr r2, [pc, #-2472] @ 48ff48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2488] @ 48ff20 │ │ │ │ + ldr r2, [pc, #-2488] @ 48ff4c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4982dc │ │ │ │ - ldr r2, [pc, #-2516] @ 48ff24 │ │ │ │ + bne 498308 │ │ │ │ + ldr r2, [pc, #-2516] @ 48ff50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2532] @ 48ff28 │ │ │ │ + ldr r2, [pc, #-2532] @ 48ff54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4982c4 │ │ │ │ - ldr r2, [pc, #-2560] @ 48ff2c │ │ │ │ + bne 4982f0 │ │ │ │ + ldr r2, [pc, #-2560] @ 48ff58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2576] @ 48ff30 │ │ │ │ - ldr r8, [pc, #-2576] @ 48ff34 │ │ │ │ + ldr r2, [pc, #-2576] @ 48ff5c │ │ │ │ + ldr r8, [pc, #-2576] @ 48ff60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2624] @ 48ff38 │ │ │ │ + ldr r2, [pc, #-2624] @ 48ff64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2644] @ 48ff3c │ │ │ │ + ldr r3, [pc, #-2644] @ 48ff68 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2672] @ 48ff40 │ │ │ │ + ldr r2, [pc, #-2672] @ 48ff6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2692] @ 48ff44 │ │ │ │ + ldr r3, [pc, #-2692] @ 48ff70 │ │ │ │ sub r2, r5, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2724] @ 48ff48 │ │ │ │ + ldr r2, [pc, #-2724] @ 48ff74 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-2732] @ 48ff4c │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-2732] @ 48ff78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498e10 │ │ │ │ - ldr r2, [pc, #-2760] @ 48ff50 │ │ │ │ + bne 498e3c │ │ │ │ + ldr r2, [pc, #-2760] @ 48ff7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2776] @ 48ff54 │ │ │ │ + ldr r2, [pc, #-2776] @ 48ff80 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48ac58 │ │ │ │ - ldr r2, [pc, #-2784] @ 48ff58 │ │ │ │ + b 48ac84 │ │ │ │ + ldr r2, [pc, #-2784] @ 48ff84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49709c │ │ │ │ - ldr r2, [pc, #-2812] @ 48ff5c │ │ │ │ + bne 4970c8 │ │ │ │ + ldr r2, [pc, #-2812] @ 48ff88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2836] @ 48ff60 │ │ │ │ + ldr r2, [pc, #-2836] @ 48ff8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 49931c │ │ │ │ + beq 499348 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499300 │ │ │ │ + beq 49932c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49410c │ │ │ │ - ldr r2, [pc, #-2884] @ 48ff64 │ │ │ │ + bne 494138 │ │ │ │ + ldr r2, [pc, #-2884] @ 48ff90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2908] @ 48ff68 │ │ │ │ + ldr r2, [pc, #-2908] @ 48ff94 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4993f8 │ │ │ │ + beq 499424 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4993dc │ │ │ │ + beq 499408 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49410c │ │ │ │ - ldr r2, [pc, #-2956] @ 48ff6c │ │ │ │ + bne 494138 │ │ │ │ + ldr r2, [pc, #-2956] @ 48ff98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2980] @ 48ff70 │ │ │ │ + ldr r2, [pc, #-2980] @ 48ff9c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4982f4 │ │ │ │ - ldr r2, [pc, #-3008] @ 48ff74 │ │ │ │ + bne 498320 │ │ │ │ + ldr r2, [pc, #-3008] @ 48ffa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3032] @ 48ff78 │ │ │ │ + ldr r2, [pc, #-3032] @ 48ffa4 │ │ │ │ lsl r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ lsr r5, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #14 │ │ │ │ - bls 497d38 │ │ │ │ + bls 497d64 │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 491108 │ │ │ │ - ldr r2, [pc, #-3084] @ 48ff7c │ │ │ │ + bhi 491134 │ │ │ │ + ldr r2, [pc, #-3084] @ 48ffa8 │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 491108 │ │ │ │ + bhi 491134 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3120] @ 48ff80 │ │ │ │ + ldr r2, [pc, #-3120] @ 48ffac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498310 │ │ │ │ - ldr r2, [pc, #-3148] @ 48ff84 │ │ │ │ + bne 49833c │ │ │ │ + ldr r2, [pc, #-3148] @ 48ffb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3172] @ 48ff88 │ │ │ │ + ldr r2, [pc, #-3172] @ 48ffb4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498108 │ │ │ │ - ldr r2, [pc, #-3200] @ 48ff8c │ │ │ │ + bne 498134 │ │ │ │ + ldr r2, [pc, #-3200] @ 48ffb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3216] @ 48ff90 │ │ │ │ + ldr r2, [pc, #-3216] @ 48ffbc │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48ac58 │ │ │ │ - ldr r2, [pc, #-3224] @ 48ff94 │ │ │ │ + b 48ac84 │ │ │ │ + ldr r2, [pc, #-3224] @ 48ffc0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49838c │ │ │ │ - ldr r2, [pc, #-3252] @ 48ff98 │ │ │ │ + bne 4983b8 │ │ │ │ + ldr r2, [pc, #-3252] @ 48ffc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3268] @ 48ff9c │ │ │ │ + ldr r2, [pc, #-3268] @ 48ffc8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 498374 │ │ │ │ - ldr r2, [pc, #-3296] @ 48ffa0 │ │ │ │ + bne 4983a0 │ │ │ │ + ldr r2, [pc, #-3296] @ 48ffcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3312] @ 48ffa4 │ │ │ │ + ldr r2, [pc, #-3312] @ 48ffd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 49835c │ │ │ │ - ldr r2, [pc, #-3340] @ 48ffa8 │ │ │ │ + bne 498388 │ │ │ │ + ldr r2, [pc, #-3340] @ 48ffd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3356] @ 48ffac │ │ │ │ + ldr r2, [pc, #-3356] @ 48ffd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 498344 │ │ │ │ - ldr r2, [pc, #-3384] @ 48ffb0 │ │ │ │ + bne 498370 │ │ │ │ + ldr r2, [pc, #-3384] @ 48ffdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3400] @ 48ffb4 │ │ │ │ + ldr r2, [pc, #-3400] @ 48ffe0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 49876c │ │ │ │ - ldr r2, [pc, #-3428] @ 48ffb8 │ │ │ │ + bne 498798 │ │ │ │ + ldr r2, [pc, #-3428] @ 48ffe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3444] @ 48ffbc │ │ │ │ + ldr r2, [pc, #-3444] @ 48ffe8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3464] @ 48ffc0 │ │ │ │ + ldr r3, [pc, #-3464] @ 48ffec │ │ │ │ lsr r8, r5, #11 │ │ │ │ and r8, r8, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a378 │ │ │ │ + bhi 49a3a4 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3496] @ 48ffc4 │ │ │ │ + ldr r2, [pc, #-3496] @ 48fff0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2304 @ 0x900 │ │ │ │ - beq 496fdc │ │ │ │ - ldr r3, [pc, #-3524] @ 48ffc8 │ │ │ │ + beq 497008 │ │ │ │ + ldr r3, [pc, #-3524] @ 48fff4 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-3532] @ 48ffcc │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-3532] @ 48fff8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3556] @ 48ffd0 │ │ │ │ + ldr r2, [pc, #-3556] @ 48fffc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3576] @ 48ffd4 │ │ │ │ + ldr r3, [pc, #-3576] @ 490000 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 499468 │ │ │ │ + beq 499494 │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 49944c │ │ │ │ + beq 499478 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-3608] @ 48ffd8 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-3608] @ 490004 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3632] @ 48ffdc │ │ │ │ + ldr r2, [pc, #-3632] @ 490008 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49832c │ │ │ │ - ldr r2, [pc, #-3660] @ 48ffe0 │ │ │ │ + bne 498358 │ │ │ │ + ldr r2, [pc, #-3660] @ 49000c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3676] @ 48ffe4 │ │ │ │ + ldr r2, [pc, #-3676] @ 490010 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3696] @ 48ffe8 │ │ │ │ + ldr r2, [pc, #-3696] @ 490014 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3728] @ 48ffec │ │ │ │ + ldr r2, [pc, #-3728] @ 490018 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498450 │ │ │ │ - ldr r2, [pc, #-3756] @ 48fff0 │ │ │ │ + bne 49847c │ │ │ │ + ldr r2, [pc, #-3756] @ 49001c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3772] @ 48fff4 │ │ │ │ + ldr r2, [pc, #-3772] @ 490020 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498438 │ │ │ │ - ldr r2, [pc, #-3800] @ 48fff8 │ │ │ │ + bne 498464 │ │ │ │ + ldr r2, [pc, #-3800] @ 490024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3816] @ 48fffc │ │ │ │ + ldr r2, [pc, #-3816] @ 490028 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 498420 │ │ │ │ - ldr r2, [pc, #-3844] @ 490000 │ │ │ │ + bne 49844c │ │ │ │ + ldr r2, [pc, #-3844] @ 49002c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3860] @ 490004 │ │ │ │ + ldr r2, [pc, #-3860] @ 490030 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 498408 │ │ │ │ - ldr r2, [pc, #-3888] @ 490008 │ │ │ │ + bne 498434 │ │ │ │ + ldr r2, [pc, #-3888] @ 490034 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3904] @ 49000c │ │ │ │ + ldr r2, [pc, #-3904] @ 490038 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4983f0 │ │ │ │ - ldr r2, [pc, #-3932] @ 490010 │ │ │ │ + bne 49841c │ │ │ │ + ldr r2, [pc, #-3932] @ 49003c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3948] @ 490014 │ │ │ │ + ldr r2, [pc, #-3948] @ 490040 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4983d8 │ │ │ │ - ldr r2, [pc, #-3976] @ 490018 │ │ │ │ + bne 498404 │ │ │ │ + ldr r2, [pc, #-3976] @ 490044 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3992] @ 49001c │ │ │ │ + ldr r2, [pc, #-3992] @ 490048 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 4983c0 │ │ │ │ - ldr r2, [pc, #-4020] @ 490020 │ │ │ │ + bne 4983ec │ │ │ │ + ldr r2, [pc, #-4020] @ 49004c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4036] @ 490024 │ │ │ │ + ldr r2, [pc, #-4036] @ 490050 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 4983a4 │ │ │ │ - ldr r2, [pc, #-4064] @ 490028 │ │ │ │ + bne 4983d0 │ │ │ │ + ldr r2, [pc, #-4064] @ 490054 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3940] @ 491f88 │ │ │ │ + ldr r2, [pc, #3940] @ 491fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #3932] @ 491f8c │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #3932] @ 491fb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3916] @ 491f90 │ │ │ │ + ldr r2, [pc, #3916] @ 491fbc │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4993a4 │ │ │ │ + beq 4993d0 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499388 │ │ │ │ + beq 4993b4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49410c │ │ │ │ - ldr r2, [pc, #3864] @ 491f94 │ │ │ │ + bne 494138 │ │ │ │ + ldr r2, [pc, #3864] @ 491fc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3840] @ 491f98 │ │ │ │ + ldr r2, [pc, #3840] @ 491fc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #3820] @ 491f9c │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #3820] @ 491fc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #3800] @ 491fa0 │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #3800] @ 491fcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #3780] @ 491fa4 │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #3780] @ 491fd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #3760] @ 491fa8 │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #3760] @ 491fd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #3740] @ 491fac │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #3740] @ 491fd8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3712] @ 491fb0 │ │ │ │ + ldr r2, [pc, #3712] @ 491fdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3688] @ 491fb4 │ │ │ │ + ldr r2, [pc, #3688] @ 491fe0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3664] @ 491fb8 │ │ │ │ + ldr r2, [pc, #3664] @ 491fe4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3640] @ 491fbc │ │ │ │ + ldr r2, [pc, #3640] @ 491fe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3616] @ 491fc0 │ │ │ │ + ldr r2, [pc, #3616] @ 491fec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3592] @ 491fc4 │ │ │ │ + ldr r2, [pc, #3592] @ 491ff0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3568] @ 491fc8 │ │ │ │ + ldr r2, [pc, #3568] @ 491ff4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3544] @ 491fcc │ │ │ │ + ldr r2, [pc, #3544] @ 491ff8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3520] @ 491fd0 │ │ │ │ + ldr r2, [pc, #3520] @ 491ffc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3496] @ 491fd4 │ │ │ │ + ldr r2, [pc, #3496] @ 492000 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3472] @ 491fd8 │ │ │ │ + ldr r2, [pc, #3472] @ 492004 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3448] @ 491fdc │ │ │ │ + ldr r2, [pc, #3448] @ 492008 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3424] @ 491fe0 │ │ │ │ + ldr r2, [pc, #3424] @ 49200c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3400] @ 491fe4 │ │ │ │ + ldr r2, [pc, #3400] @ 492010 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3376] @ 491fe8 │ │ │ │ + ldr r2, [pc, #3376] @ 492014 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3352] @ 491fec │ │ │ │ + ldr r2, [pc, #3352] @ 492018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3328] @ 491ff0 │ │ │ │ + ldr r2, [pc, #3328] @ 49201c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3304] @ 491ff4 │ │ │ │ + ldr r2, [pc, #3304] @ 492020 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3280] @ 491ff8 │ │ │ │ + ldr r2, [pc, #3280] @ 492024 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3256] @ 491ffc │ │ │ │ + ldr r2, [pc, #3256] @ 492028 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3232] @ 492000 │ │ │ │ + ldr r2, [pc, #3232] @ 49202c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3208] @ 492004 │ │ │ │ + ldr r2, [pc, #3208] @ 492030 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3184] @ 492008 │ │ │ │ + ldr r2, [pc, #3184] @ 492034 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3160] @ 49200c │ │ │ │ + ldr r2, [pc, #3160] @ 492038 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3136] @ 492010 │ │ │ │ + ldr r2, [pc, #3136] @ 49203c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3112] @ 492014 │ │ │ │ + ldr r2, [pc, #3112] @ 492040 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3088] @ 492018 │ │ │ │ + ldr r2, [pc, #3088] @ 492044 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3064] @ 49201c │ │ │ │ + ldr r2, [pc, #3064] @ 492048 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3040] @ 492020 │ │ │ │ + ldr r2, [pc, #3040] @ 49204c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3016] @ 492024 │ │ │ │ + ldr r2, [pc, #3016] @ 492050 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2992] @ 492028 │ │ │ │ + ldr r2, [pc, #2992] @ 492054 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #1008 @ 0x3f0 │ │ │ │ - bhi 48e310 │ │ │ │ + bhi 48e33c │ │ │ │ cmp r1, #864 @ 0x360 │ │ │ │ - bcc 492e00 │ │ │ │ - ldr r3, [pc, #2952] @ 49202c │ │ │ │ + bcc 492e2c │ │ │ │ + ldr r3, [pc, #2952] @ 492058 │ │ │ │ sub r1, r1, #864 @ 0x360 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2920] @ 492030 │ │ │ │ + ldr r2, [pc, #2920] @ 49205c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2900] @ 492034 │ │ │ │ + ldr r2, [pc, #2900] @ 492060 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2872] @ 492038 │ │ │ │ + ldr r2, [pc, #2872] @ 492064 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49885c │ │ │ │ - ldr r2, [pc, #2844] @ 49203c │ │ │ │ + bne 498888 │ │ │ │ + ldr r2, [pc, #2844] @ 492068 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2828] @ 492040 │ │ │ │ + ldr r2, [pc, #2828] @ 49206c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48ac58 │ │ │ │ - ldr r2, [pc, #2820] @ 492044 │ │ │ │ + b 48ac84 │ │ │ │ + ldr r2, [pc, #2820] @ 492070 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498844 │ │ │ │ - ldr r2, [pc, #2792] @ 492048 │ │ │ │ + bne 498870 │ │ │ │ + ldr r2, [pc, #2792] @ 492074 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2776] @ 49204c │ │ │ │ + ldr r2, [pc, #2776] @ 492078 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2756] @ 492050 │ │ │ │ + ldr r3, [pc, #2756] @ 49207c │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #3 │ │ │ │ - bhi 49a3c8 │ │ │ │ + bhi 49a3f4 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2724] @ 492054 │ │ │ │ + ldr r2, [pc, #2724] @ 492080 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2700] @ 492058 │ │ │ │ + ldr r2, [pc, #2700] @ 492084 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2676] @ 49205c │ │ │ │ + ldr r2, [pc, #2676] @ 492088 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2652] @ 492060 │ │ │ │ + ldr r2, [pc, #2652] @ 49208c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2628] @ 492064 │ │ │ │ + ldr r2, [pc, #2628] @ 492090 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498874 │ │ │ │ - ldr r2, [pc, #2600] @ 492068 │ │ │ │ + bne 4988a0 │ │ │ │ + ldr r2, [pc, #2600] @ 492094 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2584] @ 49206c │ │ │ │ + ldr r2, [pc, #2584] @ 492098 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2564] @ 492070 │ │ │ │ + ldr r2, [pc, #2564] @ 49209c │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2532] @ 492074 │ │ │ │ + ldr r2, [pc, #2532] @ 4920a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2512] @ 492078 │ │ │ │ + ldr r2, [pc, #2512] @ 4920a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2484] @ 49207c │ │ │ │ + ldr r2, [pc, #2484] @ 4920a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2464] @ 492080 │ │ │ │ + ldr r2, [pc, #2464] @ 4920ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2436] @ 492084 │ │ │ │ - ldr r8, [pc, #2436] @ 492088 │ │ │ │ + ldr r2, [pc, #2436] @ 4920b0 │ │ │ │ + ldr r8, [pc, #2436] @ 4920b4 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2392] @ 49208c │ │ │ │ + ldr r2, [pc, #2392] @ 4920b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2348] @ 492090 │ │ │ │ + ldr r2, [pc, #2348] @ 4920bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2304] @ 492094 │ │ │ │ + ldr r2, [pc, #2304] @ 4920c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2256] @ 492098 │ │ │ │ + ldr r3, [pc, #2256] @ 4920c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494aec │ │ │ │ + bhi 494b18 │ │ │ │ sub r3, r3, #105 @ 0x69 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ - ldr r3, [pc, #2236] @ 49209c │ │ │ │ + bls 48ac28 │ │ │ │ + ldr r3, [pc, #2236] @ 4920c8 │ │ │ │ sub r1, r1, #6016 @ 0x1780 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #16 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2200] @ 4920a0 │ │ │ │ - ldr r8, [pc, #2200] @ 4920a4 │ │ │ │ + ldr r2, [pc, #2200] @ 4920cc │ │ │ │ + ldr r8, [pc, #2200] @ 4920d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2152] @ 4920a8 │ │ │ │ + ldr r2, [pc, #2152] @ 4920d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2132] @ 4920ac │ │ │ │ + ldr r3, [pc, #2132] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2112] @ 4920b0 │ │ │ │ + ldr r2, [pc, #2112] @ 4920dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2092] @ 4920b4 │ │ │ │ + ldr r3, [pc, #2092] @ 4920e0 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2060] @ 4920b8 │ │ │ │ - ldr r8, [pc, #2060] @ 4920bc │ │ │ │ + ldr r2, [pc, #2060] @ 4920e4 │ │ │ │ + ldr r8, [pc, #2060] @ 4920e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2012] @ 4920c0 │ │ │ │ + ldr r2, [pc, #2012] @ 4920ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1968] @ 4920ac │ │ │ │ + ldr r3, [pc, #1968] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1968] @ 4920c4 │ │ │ │ + ldr r2, [pc, #1968] @ 4920f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1948] @ 4920c8 │ │ │ │ + ldr r3, [pc, #1948] @ 4920f4 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1916] @ 4920cc │ │ │ │ - ldr r8, [pc, #1916] @ 4920d0 │ │ │ │ + ldr r2, [pc, #1916] @ 4920f8 │ │ │ │ + ldr r8, [pc, #1916] @ 4920fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1868] @ 4920d4 │ │ │ │ + ldr r2, [pc, #1868] @ 492100 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1804] @ 4920ac │ │ │ │ + ldr r3, [pc, #1804] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1824] @ 4920d8 │ │ │ │ + ldr r2, [pc, #1824] @ 492104 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1804] @ 4920dc │ │ │ │ + ldr r3, [pc, #1804] @ 492108 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1772] @ 4920e0 │ │ │ │ - ldr r8, [pc, #1772] @ 4920e4 │ │ │ │ + ldr r2, [pc, #1772] @ 49210c │ │ │ │ + ldr r8, [pc, #1772] @ 492110 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1724] @ 4920e8 │ │ │ │ + ldr r2, [pc, #1724] @ 492114 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1640] @ 4920ac │ │ │ │ + ldr r3, [pc, #1640] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1680] @ 4920ec │ │ │ │ + ldr r2, [pc, #1680] @ 492118 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1660] @ 4920f0 │ │ │ │ + ldr r3, [pc, #1660] @ 49211c │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1628] @ 4920f4 │ │ │ │ - ldr r8, [pc, #1628] @ 4920f8 │ │ │ │ + ldr r2, [pc, #1628] @ 492120 │ │ │ │ + ldr r8, [pc, #1628] @ 492124 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1580] @ 4920fc │ │ │ │ + ldr r2, [pc, #1580] @ 492128 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1476] @ 4920ac │ │ │ │ + ldr r3, [pc, #1476] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1536] @ 492100 │ │ │ │ + ldr r2, [pc, #1536] @ 49212c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1516] @ 492104 │ │ │ │ + ldr r3, [pc, #1516] @ 492130 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1484] @ 492108 │ │ │ │ - ldr r8, [pc, #1484] @ 49210c │ │ │ │ + ldr r2, [pc, #1484] @ 492134 │ │ │ │ + ldr r8, [pc, #1484] @ 492138 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1436] @ 492110 │ │ │ │ + ldr r2, [pc, #1436] @ 49213c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1312] @ 4920ac │ │ │ │ + ldr r3, [pc, #1312] @ 4920d8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1392] @ 492114 │ │ │ │ + ldr r2, [pc, #1392] @ 492140 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1372] @ 492118 │ │ │ │ + ldr r3, [pc, #1372] @ 492144 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 49a33c │ │ │ │ + bhi 49a368 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1340] @ 49211c │ │ │ │ + ldr r2, [pc, #1340] @ 492148 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1320] @ 492120 │ │ │ │ + ldr r2, [pc, #1320] @ 49214c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1292] @ 492124 │ │ │ │ + ldr r2, [pc, #1292] @ 492150 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4994a0 │ │ │ │ + beq 4994cc │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499484 │ │ │ │ + beq 4994b0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 49410c │ │ │ │ - ldr r2, [pc, #1244] @ 492128 │ │ │ │ + bne 494138 │ │ │ │ + ldr r2, [pc, #1244] @ 492154 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1220] @ 49212c │ │ │ │ + ldr r2, [pc, #1220] @ 492158 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 49922c │ │ │ │ + beq 499258 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 499210 │ │ │ │ + beq 49923c │ │ │ │ cmp r5, #1 │ │ │ │ - bne 499540 │ │ │ │ - ldr r2, [pc, #1172] @ 492130 │ │ │ │ + bne 49956c │ │ │ │ + ldr r2, [pc, #1172] @ 49215c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #516 @ 0x204 │ │ │ │ - bhi 4937f4 │ │ │ │ + bhi 493820 │ │ │ │ cmp r1, #496 @ 0x1f0 │ │ │ │ - bcs 494fd8 │ │ │ │ + bcs 495004 │ │ │ │ cmp r1, #428 @ 0x1ac │ │ │ │ - beq 490310 │ │ │ │ - bhi 48e9ec │ │ │ │ + beq 49033c │ │ │ │ + bhi 48ea18 │ │ │ │ sub r3, r1, #404 @ 0x194 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r3 │ │ │ │ - ldr r1, [pc, #1092] @ 492134 │ │ │ │ + ldr r1, [pc, #1092] @ 492160 │ │ │ │ tst r2, r1 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r3, #20 │ │ │ │ - beq 495d64 │ │ │ │ + beq 495d90 │ │ │ │ tst r2, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #1068] @ 492138 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #1068] @ 492164 │ │ │ │ and r9, r5, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - bne 497984 │ │ │ │ - ldr r2, [pc, #1036] @ 49213c │ │ │ │ + bne 4979b0 │ │ │ │ + ldr r2, [pc, #1036] @ 492168 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1020] @ 492140 │ │ │ │ + ldr r2, [pc, #1020] @ 49216c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1000] @ 492144 │ │ │ │ + ldr r3, [pc, #1000] @ 492170 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 49a35c │ │ │ │ + bhi 49a388 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #968] @ 492148 │ │ │ │ + ldr r2, [pc, #968] @ 492174 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #952] @ 49214c │ │ │ │ + ldr r2, [pc, #952] @ 492178 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #932] @ 492150 │ │ │ │ + ldr r3, [pc, #932] @ 49217c │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 49a2c4 │ │ │ │ + bhi 49a2f0 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #900] @ 492154 │ │ │ │ + ldr r2, [pc, #900] @ 492180 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #876] @ 492158 │ │ │ │ + ldr r2, [pc, #876] @ 492184 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #852] @ 49215c │ │ │ │ + ldr r2, [pc, #852] @ 492188 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #828] @ 492160 │ │ │ │ + ldr r2, [pc, #828] @ 49218c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #804] @ 492164 │ │ │ │ + ldr r2, [pc, #804] @ 492190 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #780] @ 492168 │ │ │ │ + ldr r2, [pc, #780] @ 492194 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #756] @ 49216c │ │ │ │ + ldr r2, [pc, #756] @ 492198 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r2, [pc, #736] @ 492170 │ │ │ │ + b 491db8 │ │ │ │ + ldr r2, [pc, #736] @ 49219c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r2, [pc, #716] @ 492174 │ │ │ │ + b 491db8 │ │ │ │ + ldr r2, [pc, #716] @ 4921a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r2, [pc, #696] @ 492178 │ │ │ │ + b 491db8 │ │ │ │ + ldr r2, [pc, #696] @ 4921a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r2, [pc, #676] @ 49217c │ │ │ │ + b 491db8 │ │ │ │ + ldr r2, [pc, #676] @ 4921a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r3, [pc, #656] @ 492180 │ │ │ │ + b 491db8 │ │ │ │ + ldr r3, [pc, #656] @ 4921ac │ │ │ │ sub r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #620] @ 492184 │ │ │ │ + ldr r3, [pc, #620] @ 4921b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #612] @ 492188 │ │ │ │ - ldr r8, [pc, #612] @ 49218c │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #612] @ 4921b4 │ │ │ │ + ldr r8, [pc, #612] @ 4921b8 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #568] @ 492190 │ │ │ │ + ldr r2, [pc, #568] @ 4921bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - sbcseq pc, sl, r8, ror #9 │ │ │ │ - ldrsheq pc, [sl], #84 @ 0x54 @ │ │ │ │ - ldrsheq pc, [sl], #80 @ 0x50 @ │ │ │ │ - ldrsbeq pc, [sl], #84 @ 0x54 @ │ │ │ │ - sbcseq pc, sl, r4, ror r5 @ │ │ │ │ - sbcseq pc, sl, r8, asr #10 │ │ │ │ - sbcseq pc, sl, ip, lsl r5 @ │ │ │ │ - ldrsheq pc, [sl], #72 @ 0x48 @ │ │ │ │ - ldrsbeq pc, [sl], #68 @ 0x44 @ │ │ │ │ - sbcseq r1, r8, r0, ror #7 │ │ │ │ - sbcseq pc, sl, r4, lsl #15 │ │ │ │ - sbcseq lr, sl, r0, asr #14 │ │ │ │ - ldrsbeq r5, [r9], #168 @ 0xa8 │ │ │ │ - sbcseq pc, sl, ip, ror r7 @ │ │ │ │ - sbcseq pc, sl, r0, asr r7 @ │ │ │ │ - sbcseq pc, sl, ip, lsr #14 │ │ │ │ - sbcseq pc, sl, r0, lsl #14 │ │ │ │ - smullseq r5, r9, r4, r9 │ │ │ │ - sbcseq pc, sl, r0, asr #13 │ │ │ │ + ldrsbeq pc, [sl], #76 @ 0x4c @ │ │ │ │ + sbcseq pc, sl, r8, ror #11 │ │ │ │ + sbcseq pc, sl, r4, ror #11 │ │ │ │ + sbcseq pc, sl, r8, asr #11 │ │ │ │ + sbcseq pc, sl, r8, ror #10 │ │ │ │ + sbcseq pc, sl, ip, lsr r5 @ │ │ │ │ + sbcseq pc, sl, r0, lsl r5 @ │ │ │ │ + sbcseq pc, sl, ip, ror #9 │ │ │ │ + sbcseq pc, sl, r8, asr #9 │ │ │ │ + ldrsbeq r1, [r8], #52 @ 0x34 │ │ │ │ + sbcseq pc, sl, r8, ror r7 @ │ │ │ │ + sbcseq lr, sl, r4, lsr r7 │ │ │ │ + sbcseq r5, r9, ip, asr #21 │ │ │ │ + sbcseq pc, sl, r0, ror r7 @ │ │ │ │ + sbcseq pc, sl, r4, asr #14 │ │ │ │ sbcseq pc, sl, r0, lsr #14 │ │ │ │ - ldrsheq pc, [sl], #108 @ 0x6c @ │ │ │ │ - ldrsbeq pc, [sl], #96 @ 0x60 @ │ │ │ │ - sbcseq pc, sl, r4, lsr #13 │ │ │ │ - sbcseq pc, sl, ip, ror r6 @ │ │ │ │ - sbcseq lr, sl, ip, ror #16 │ │ │ │ - sbcseq pc, sl, ip, lsr r6 @ │ │ │ │ - sbcseq pc, sl, r8, lsl r6 @ │ │ │ │ - sbcseq pc, sl, r0, ror #8 │ │ │ │ - sbcseq pc, sl, r4, lsr r4 @ │ │ │ │ - sbcseq pc, sl, r4, lsl #9 │ │ │ │ + ldrsheq pc, [sl], #100 @ 0x64 @ │ │ │ │ + sbcseq r5, r9, r8, lsl #19 │ │ │ │ + ldrheq pc, [sl], #100 @ 0x64 @ │ │ │ │ + sbcseq pc, sl, r4, lsl r7 @ │ │ │ │ + ldrsheq pc, [sl], #96 @ 0x60 @ │ │ │ │ + sbcseq pc, sl, r4, asr #13 │ │ │ │ + smullseq pc, sl, r8, r6 @ │ │ │ │ + sbcseq pc, sl, r0, ror r6 @ │ │ │ │ + sbcseq lr, sl, r0, ror #16 │ │ │ │ + sbcseq pc, sl, r0, lsr r6 @ │ │ │ │ + sbcseq pc, sl, ip, lsl #12 │ │ │ │ sbcseq pc, sl, r4, asr r4 @ │ │ │ │ - sbcseq pc, sl, r4, lsr #8 │ │ │ │ - sbcseq pc, sl, ip, ror #7 │ │ │ │ - sbcseq pc, sl, r0, ror #9 │ │ │ │ - sbcseq pc, sl, ip, lsr #9 │ │ │ │ + sbcseq pc, sl, r8, lsr #8 │ │ │ │ sbcseq pc, sl, r8, ror r4 @ │ │ │ │ - sbcseq pc, sl, r0, asr #8 │ │ │ │ - sbcseq pc, sl, r0, lsl r4 @ │ │ │ │ - ldrsbeq pc, [sl], #52 @ 0x34 @ │ │ │ │ - sbcseq pc, sl, r0, lsr #7 │ │ │ │ - sbcseq pc, sl, ip, ror #6 │ │ │ │ - teqeq pc, r8, lsr #10 │ │ │ │ - sbcseq sp, sl, r4, lsl r2 │ │ │ │ - sbcseq sp, sl, r0, ror #11 │ │ │ │ - ldrsbeq r3, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r5, r9, ip, asr r1 │ │ │ │ - sbcseq r3, ip, r8, asr #27 │ │ │ │ - sbcseq r5, r9, ip, ror #10 │ │ │ │ - sbcseq r5, r9, ip, lsl r1 │ │ │ │ - sbcseq r5, r9, r8, asr r0 │ │ │ │ - teqeq pc, lr, asr r5 @ │ │ │ │ - sbcseq r3, ip, ip, lsl sp │ │ │ │ - sbcseq r3, ip, ip, ror #25 │ │ │ │ - ldrheq r3, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq pc, sl, r4, lsr #10 │ │ │ │ - sbcseq r5, r9, ip, lsl #9 │ │ │ │ - sbcseq r5, r9, ip, lsr r0 │ │ │ │ - sbcseq r3, ip, ip, asr #22 │ │ │ │ - sbcseq sp, sl, r4, asr r4 │ │ │ │ - sbcseq sp, sl, r0, lsr r0 │ │ │ │ - sbcseq sp, sl, r8, lsl r4 │ │ │ │ - sbcseq ip, sl, r8, asr #31 │ │ │ │ - sbcseq sp, sl, r0, ror #7 │ │ │ │ + sbcseq pc, sl, r8, asr #8 │ │ │ │ + sbcseq pc, sl, r8, lsl r4 @ │ │ │ │ + sbcseq pc, sl, r0, ror #7 │ │ │ │ + ldrsbeq pc, [sl], #68 @ 0x44 @ │ │ │ │ + sbcseq pc, sl, r0, lsr #9 │ │ │ │ + sbcseq pc, sl, ip, ror #8 │ │ │ │ + sbcseq pc, sl, r4, lsr r4 @ │ │ │ │ + sbcseq pc, sl, r4, lsl #8 │ │ │ │ + sbcseq pc, sl, r8, asr #7 │ │ │ │ + smullseq pc, sl, r4, r3 @ │ │ │ │ + sbcseq pc, sl, r0, ror #6 │ │ │ │ + teqeq pc, r4, lsr #10 │ │ │ │ + sbcseq sp, sl, r8, lsl #4 │ │ │ │ + ldrsbeq sp, [sl], #84 @ 0x54 │ │ │ │ + ldrsbeq r3, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r5, r9, r0, asr r1 │ │ │ │ + ldrheq r3, [ip], #220 @ 0xdc │ │ │ │ + sbcseq r5, r9, r0, ror #10 │ │ │ │ + sbcseq r5, r9, r0, lsl r1 │ │ │ │ + sbcseq r5, r9, ip, asr #32 │ │ │ │ + teqeq pc, sl, asr r5 @ │ │ │ │ + sbcseq r3, ip, r0, lsl sp │ │ │ │ + sbcseq r3, ip, r0, ror #25 │ │ │ │ + sbcseq r3, ip, ip, lsr #25 │ │ │ │ + sbcseq pc, sl, r8, lsl r5 @ │ │ │ │ + sbcseq r5, r9, r0, lsl #9 │ │ │ │ + sbcseq r5, r9, r0, lsr r0 │ │ │ │ + sbcseq r3, ip, r0, asr #22 │ │ │ │ + sbcseq sp, sl, r8, asr #8 │ │ │ │ + sbcseq sp, sl, r4, lsr #32 │ │ │ │ + sbcseq sp, sl, ip, lsl #8 │ │ │ │ + ldrheq ip, [sl], #252 @ 0xfc │ │ │ │ + ldrsbeq sp, [sl], #52 @ 0x34 │ │ │ │ + ldrheq ip, [sl], #236 @ 0xec │ │ │ │ + ldrheq sp, [sl], #48 @ 0x30 │ │ │ │ + sbcseq ip, sl, r0, asr #29 │ │ │ │ + sbcseq ip, sl, r8, asr #29 │ │ │ │ sbcseq ip, sl, r8, asr #29 │ │ │ │ - ldrheq sp, [sl], #60 @ 0x3c │ │ │ │ - sbcseq ip, sl, ip, asr #29 │ │ │ │ - ldrsbeq ip, [sl], #228 @ 0xe4 │ │ │ │ - ldrsbeq ip, [sl], #228 @ 0xe4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - teqeq pc, r2, lsl r3 @ │ │ │ │ - sbcseq lr, sl, r0, lsl #25 │ │ │ │ - sbcseq sp, sl, r4, lsr #5 │ │ │ │ - ldrheq ip, [r9], #0 │ │ │ │ + teqeq pc, lr, lsl #6 │ │ │ │ + sbcseq lr, sl, r4, ror ip │ │ │ │ + smullseq sp, sl, r8, r2 │ │ │ │ + sbcseq ip, r9, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - smullseq sp, sl, ip, sl │ │ │ │ - teqeq pc, ip, lsr r3 @ │ │ │ │ - ldrsbeq lr, [sl], #188 @ 0xbc │ │ │ │ - sbcseq sp, sl, r0, lsl #4 │ │ │ │ - sbcseq ip, r9, ip │ │ │ │ - ldrsheq sp, [sl], #152 @ 0x98 │ │ │ │ - teqeq pc, r6 @ @ │ │ │ │ - sbcseq lr, sl, r8, lsr fp │ │ │ │ - sbcseq sp, sl, ip, asr r1 │ │ │ │ - sbcseq fp, r9, r8, ror #30 │ │ │ │ - sbcseq sp, sl, r4, asr r9 │ │ │ │ - teqeq pc, r0, lsr r2 @ │ │ │ │ - smullseq lr, sl, r4, sl │ │ │ │ - ldrheq sp, [sl], #8 │ │ │ │ - sbcseq fp, r9, r4, asr #29 │ │ │ │ - ldrheq sp, [sl], #128 @ 0x80 │ │ │ │ - teqeq pc, sl, lsr #3 │ │ │ │ - ldrsheq lr, [sl], #144 @ 0x90 │ │ │ │ - sbcseq sp, sl, r4, lsl r0 │ │ │ │ - sbcseq fp, r9, r0, lsr #28 │ │ │ │ - sbcseq sp, sl, ip, lsl #16 │ │ │ │ - teqeq pc, r4, lsr #2 │ │ │ │ - sbcseq lr, sl, ip, asr #18 │ │ │ │ - sbcseq ip, sl, r0, ror pc │ │ │ │ - sbcseq fp, r9, ip, ror sp │ │ │ │ - sbcseq sp, sl, r8, ror #14 │ │ │ │ - @ instruction: 0x013f709e │ │ │ │ - sbcseq lr, sl, r8, lsr #17 │ │ │ │ - sbcseq ip, sl, r8, asr #29 │ │ │ │ - sbcseq lr, sl, r4, asr #16 │ │ │ │ - sbcseq lr, sl, r4, lsr #16 │ │ │ │ - ldrheq sp, [sl], #24 │ │ │ │ - smullseq lr, sl, ip, r7 │ │ │ │ + smullseq sp, sl, r0, sl │ │ │ │ + teqeq pc, r8, lsr r3 @ │ │ │ │ + ldrsbeq lr, [sl], #176 @ 0xb0 │ │ │ │ + ldrsheq sp, [sl], #20 │ │ │ │ + sbcseq ip, r9, r0 │ │ │ │ + sbcseq sp, sl, ip, ror #19 │ │ │ │ + teqeq pc, r2 @ @ │ │ │ │ + sbcseq lr, sl, ip, lsr #22 │ │ │ │ + sbcseq sp, sl, r0, asr r1 │ │ │ │ + sbcseq fp, r9, ip, asr pc │ │ │ │ + sbcseq sp, sl, r8, asr #18 │ │ │ │ + teqeq pc, ip, lsr #4 │ │ │ │ + sbcseq lr, sl, r8, lsl #21 │ │ │ │ + sbcseq sp, sl, ip, lsr #1 │ │ │ │ + ldrheq fp, [r9], #232 @ 0xe8 │ │ │ │ + sbcseq sp, sl, r4, lsr #17 │ │ │ │ + teqeq pc, r6, lsr #3 │ │ │ │ + sbcseq lr, sl, r4, ror #19 │ │ │ │ + sbcseq sp, sl, r8 │ │ │ │ + sbcseq fp, r9, r4, lsl lr │ │ │ │ + sbcseq sp, sl, r0, lsl #16 │ │ │ │ + teqeq pc, r0, lsr #2 │ │ │ │ + sbcseq lr, sl, r0, asr #18 │ │ │ │ + sbcseq ip, sl, r4, ror #30 │ │ │ │ + sbcseq fp, r9, r0, ror sp │ │ │ │ + sbcseq sp, sl, ip, asr r7 │ │ │ │ + @ instruction: 0x013f709a │ │ │ │ + smullseq lr, sl, ip, r8 │ │ │ │ + ldrheq ip, [sl], #236 @ 0xec │ │ │ │ + sbcseq lr, sl, r8, lsr r8 │ │ │ │ + sbcseq lr, sl, r8, lsl r8 │ │ │ │ + sbcseq sp, sl, ip, lsr #3 │ │ │ │ + smullseq lr, sl, r0, r7 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ - sbcseq ip, sl, ip, ror r6 │ │ │ │ - sbcseq r4, r9, r0, ror #23 │ │ │ │ - ldrheq r4, [r9], #188 @ 0xbc │ │ │ │ - teqeq pc, r8, lsl pc @ │ │ │ │ - ldrsbeq r4, [r9], #176 @ 0xb0 │ │ │ │ - sbcseq r4, r9, ip, asr #23 │ │ │ │ - teqeq pc, lr, asr #29 │ │ │ │ - sbcseq r4, r9, r0, lsl #23 │ │ │ │ - sbcseq r4, r9, r4, asr fp │ │ │ │ - sbcseq r4, r9, ip, lsr #22 │ │ │ │ - sbcseq r4, r9, r4, lsl #22 │ │ │ │ - ldrsbeq r4, [r9], #172 @ 0xac │ │ │ │ - ldrheq r4, [r9], #164 @ 0xa4 │ │ │ │ - sbcseq r4, r9, r8, asr #21 │ │ │ │ - sbcseq r4, r9, r4, lsr #21 │ │ │ │ - sbcseq r4, r9, r0, lsl #21 │ │ │ │ - sbcseq r4, r9, ip, asr sl │ │ │ │ - sbcseq r4, r9, r8, lsr sl │ │ │ │ - teqeq pc, r4 @ @ │ │ │ │ + sbcseq ip, sl, r0, ror r6 │ │ │ │ + ldrsbeq r4, [r9], #180 @ 0xb4 │ │ │ │ + ldrheq r4, [r9], #176 @ 0xb0 │ │ │ │ + teqeq pc, r4, lsl pc @ │ │ │ │ + sbcseq r4, r9, r4, asr #23 │ │ │ │ + sbcseq r4, r9, r0, asr #23 │ │ │ │ + teqeq pc, sl, asr #29 │ │ │ │ + sbcseq r4, r9, r4, ror fp │ │ │ │ + sbcseq r4, r9, r8, asr #22 │ │ │ │ + sbcseq r4, r9, r0, lsr #22 │ │ │ │ + ldrsheq r4, [r9], #168 @ 0xa8 │ │ │ │ + ldrsbeq r4, [r9], #160 @ 0xa0 │ │ │ │ + sbcseq r4, r9, r8, lsr #21 │ │ │ │ + ldrheq r4, [r9], #172 @ 0xac │ │ │ │ + smullseq r4, r9, r8, sl │ │ │ │ + sbcseq r4, r9, r4, ror sl │ │ │ │ + sbcseq r4, r9, r0, asr sl │ │ │ │ + sbcseq r4, r9, ip, lsr #20 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ - sbcseq sp, sl, r4, asr #1 │ │ │ │ - smullseq ip, sl, r8, fp │ │ │ │ ldrheq sp, [sl], #8 │ │ │ │ - ldrheq ip, [sl], #208 @ 0xd0 │ │ │ │ - sbcseq ip, sl, r0, asr #14 │ │ │ │ - sbcseq ip, sl, ip, lsl #27 │ │ │ │ - sbcseq ip, sl, r4, ror sp │ │ │ │ - sbcseq ip, sl, r0, ror #26 │ │ │ │ - teqeq pc, r2, lsr r9 @ │ │ │ │ - sbcseq ip, sl, r0, asr #25 │ │ │ │ - sbcseq ip, sl, r8, asr r6 │ │ │ │ - sbcseq ip, sl, ip, ror #24 │ │ │ │ - sbcseq ip, sl, r0, asr #24 │ │ │ │ - sbcseq fp, sl, r8, asr #27 │ │ │ │ - ldrheq ip, [sl], #188 @ 0xbc │ │ │ │ - sbcseq r4, r9, ip, lsr #3 │ │ │ │ - sbcseq ip, sl, r4, lsr #23 │ │ │ │ - sbcseq r4, r9, r8, ror r1 │ │ │ │ - sbcseq ip, sl, r8, lsl #23 │ │ │ │ - sbcseq r4, r9, r4, asr #2 │ │ │ │ - sbcseq ip, sl, ip, ror #22 │ │ │ │ - ldrsheq ip, [sl], #168 @ 0xa8 │ │ │ │ - sbcseq ip, sl, r8, ror #20 │ │ │ │ - sbcseq ip, sl, ip, lsr r5 │ │ │ │ + sbcseq ip, sl, ip, lsl #23 │ │ │ │ + sbcseq sp, sl, ip, lsr #1 │ │ │ │ + sbcseq ip, sl, r4, lsr #27 │ │ │ │ + sbcseq ip, sl, r4, lsr r7 │ │ │ │ + sbcseq ip, sl, r0, lsl #27 │ │ │ │ + sbcseq ip, sl, r8, ror #26 │ │ │ │ + sbcseq ip, sl, r4, asr sp │ │ │ │ + teqeq pc, lr, lsr #18 │ │ │ │ + ldrheq ip, [sl], #196 @ 0xc4 │ │ │ │ + sbcseq ip, sl, ip, asr #12 │ │ │ │ + sbcseq ip, sl, r0, ror #24 │ │ │ │ + sbcseq ip, sl, r4, lsr ip │ │ │ │ + ldrheq fp, [sl], #220 @ 0xdc │ │ │ │ + ldrheq ip, [sl], #176 @ 0xb0 │ │ │ │ + sbcseq r4, r9, r0, lsr #3 │ │ │ │ + smullseq ip, sl, r8, fp │ │ │ │ + sbcseq r4, r9, ip, ror #2 │ │ │ │ + sbcseq ip, sl, ip, ror fp │ │ │ │ + sbcseq r4, r9, r8, lsr r1 │ │ │ │ + sbcseq ip, sl, r0, ror #22 │ │ │ │ + sbcseq ip, sl, ip, ror #21 │ │ │ │ sbcseq ip, sl, ip, asr sl │ │ │ │ - sbcseq ip, sl, r4, lsl ip │ │ │ │ - sbcseq ip, sl, r8, ror #23 │ │ │ │ - ldrheq ip, [sl], #188 @ 0xbc │ │ │ │ - smullseq ip, sl, r4, fp │ │ │ │ - sbcseq ip, sl, ip, ror #22 │ │ │ │ - sbcseq ip, sl, r4, asr #22 │ │ │ │ - sbcseq ip, sl, ip, lsl fp │ │ │ │ + sbcseq ip, sl, r0, lsr r5 │ │ │ │ + sbcseq ip, sl, r0, asr sl │ │ │ │ + sbcseq ip, sl, r8, lsl #24 │ │ │ │ + ldrsbeq ip, [sl], #188 @ 0xbc │ │ │ │ + ldrheq ip, [sl], #176 @ 0xb0 │ │ │ │ + sbcseq ip, sl, r8, lsl #23 │ │ │ │ + sbcseq ip, sl, r0, ror #22 │ │ │ │ + sbcseq ip, sl, r8, lsr fp │ │ │ │ + sbcseq ip, sl, r0, lsl fp │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - teqeq pc, r6, lsr r6 @ │ │ │ │ - sbcseq ip, sl, ip, ror r7 │ │ │ │ - sbcseq ip, sl, r4, ror r7 │ │ │ │ + teqeq pc, r2, lsr r6 @ │ │ │ │ + sbcseq ip, sl, r0, ror r7 │ │ │ │ + sbcseq ip, sl, r8, ror #14 │ │ │ │ muleq r0, r8, lr │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - teqeq pc, r4 @ @ │ │ │ │ - sbcseq r3, r9, r4, asr #27 │ │ │ │ - sbcseq sp, sl, r0, ror r3 │ │ │ │ - sbcseq sp, sl, r8, ror r3 │ │ │ │ - ldrsbeq sp, [sl], #32 │ │ │ │ - sbcseq r3, r9, r8, ror #27 │ │ │ │ - sbcseq sp, sl, ip, lsr #5 │ │ │ │ - ldrheq r3, [r9], #212 @ 0xd4 │ │ │ │ - sbcseq sp, sl, r8, lsl #5 │ │ │ │ - sbcseq r3, r9, r0, lsl #27 │ │ │ │ - sbcseq sp, sl, r4, ror #4 │ │ │ │ - sbcseq r3, r9, ip, asr #26 │ │ │ │ - sbcseq sp, sl, r0, asr #4 │ │ │ │ - sbcseq r3, r9, r8, lsl sp │ │ │ │ - sbcseq sp, sl, ip, lsl r2 │ │ │ │ - sbcseq r3, r9, r4, ror #25 │ │ │ │ - ldrsheq sp, [sl], #24 │ │ │ │ - ldrheq r3, [r9], #192 @ 0xc0 │ │ │ │ - ldrsbeq sp, [sl], #20 │ │ │ │ - smullseq r3, r9, r8, fp │ │ │ │ - teqeq pc, r6 @ @ │ │ │ │ - sbcseq r3, r9, ip, asr #22 │ │ │ │ - teqeq pc, r0, lsr #7 │ │ │ │ - sbcseq r3, r9, r8, lsl #22 │ │ │ │ - teqeq pc, ip, ror #6 │ │ │ │ - sbcseq r3, r9, r4, asr #21 │ │ │ │ - teqeq pc, r8, lsr r3 @ │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + ldrheq r3, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq sp, sl, r4, ror #6 │ │ │ │ + sbcseq sp, sl, ip, ror #6 │ │ │ │ + sbcseq sp, sl, r4, asr #5 │ │ │ │ + ldrsbeq r3, [r9], #220 @ 0xdc │ │ │ │ + sbcseq sp, sl, r0, lsr #5 │ │ │ │ + sbcseq r3, r9, r8, lsr #27 │ │ │ │ + sbcseq sp, sl, ip, ror r2 │ │ │ │ + sbcseq r3, r9, r4, ror sp │ │ │ │ + sbcseq sp, sl, r8, asr r2 │ │ │ │ + sbcseq r3, r9, r0, asr #26 │ │ │ │ + sbcseq sp, sl, r4, lsr r2 │ │ │ │ + sbcseq r3, r9, ip, lsl #26 │ │ │ │ + sbcseq sp, sl, r0, lsl r2 │ │ │ │ + ldrsbeq r3, [r9], #200 @ 0xc8 │ │ │ │ + sbcseq sp, sl, ip, ror #3 │ │ │ │ + sbcseq r3, r9, r4, lsr #25 │ │ │ │ + sbcseq sp, sl, r8, asr #3 │ │ │ │ + sbcseq r3, r9, ip, lsl #23 │ │ │ │ + teqeq pc, r2 @ @ │ │ │ │ + sbcseq r3, r9, r0, asr #22 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ + ldrsheq r3, [r9], #172 @ 0xac │ │ │ │ + teqeq pc, r8, ror #6 │ │ │ │ + ldrheq r3, [r9], #168 @ 0xa8 │ │ │ │ + teqeq pc, r4, lsr r3 @ │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r3, r0, ip, ror sp │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000036bc │ │ │ │ andeq r3, r0, ip, lsr fp │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - teqeq pc, r8 │ │ │ │ + teqeq pc, r4 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - sbcseq fp, sl, r4, ror ip │ │ │ │ - sbcseq fp, sl, ip, lsr #24 │ │ │ │ - sbcseq fp, sl, ip, asr #24 │ │ │ │ + sbcseq fp, sl, r8, ror #24 │ │ │ │ + sbcseq fp, sl, r0, lsr #24 │ │ │ │ + sbcseq fp, sl, r0, asr #24 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - ldrheq fp, [sl], #184 @ 0xb8 │ │ │ │ - sbcseq fp, sl, r8, lsl #23 │ │ │ │ - smullseq fp, sl, r0, fp │ │ │ │ - ldrsheq fp, [sl], #212 @ 0xd4 │ │ │ │ - sbcseq fp, sl, r4, ror #27 │ │ │ │ - sbcseq fp, sl, r0, ror fp │ │ │ │ - smullseq r3, r9, r8, r6 │ │ │ │ + sbcseq fp, sl, ip, lsr #23 │ │ │ │ + sbcseq fp, sl, ip, ror fp │ │ │ │ + sbcseq fp, sl, r4, lsl #23 │ │ │ │ + sbcseq fp, sl, r8, ror #27 │ │ │ │ + ldrsbeq fp, [sl], #216 @ 0xd8 │ │ │ │ sbcseq fp, sl, r4, ror #22 │ │ │ │ - sbcseq r3, r9, r4, ror #12 │ │ │ │ + sbcseq r3, r9, ip, lsl #13 │ │ │ │ sbcseq fp, sl, r8, asr fp │ │ │ │ - sbcseq r3, r9, r0, lsr r6 │ │ │ │ - sbcseq fp, sl, r0, asr #22 │ │ │ │ - ldrsheq r3, [r9], #92 @ 0x5c │ │ │ │ - sbcseq fp, sl, r8, lsr #22 │ │ │ │ - sbcseq r3, r9, r8, asr #11 │ │ │ │ + sbcseq r3, r9, r8, asr r6 │ │ │ │ + sbcseq fp, sl, ip, asr #22 │ │ │ │ + sbcseq r3, r9, r4, lsr #12 │ │ │ │ + sbcseq fp, sl, r4, lsr fp │ │ │ │ + ldrsheq r3, [r9], #80 @ 0x50 │ │ │ │ sbcseq fp, sl, ip, lsl fp │ │ │ │ - smullseq r3, r9, r4, r5 │ │ │ │ - sbcseq fp, sl, r4, lsl fp │ │ │ │ - sbcseq r3, r9, r0, ror #10 │ │ │ │ - sbcseq fp, sl, ip, lsl #22 │ │ │ │ - sbcseq r3, r9, ip, lsr #10 │ │ │ │ - ldrsheq fp, [sl], #172 @ 0xac │ │ │ │ - ldrsheq r3, [r9], #72 @ 0x48 │ │ │ │ - ldrsheq fp, [sl], #164 @ 0xa4 │ │ │ │ - sbcseq r3, r9, r4, asr #9 │ │ │ │ - ldrsbeq fp, [sl], #172 @ 0xac │ │ │ │ - smullseq r3, r9, r0, r4 │ │ │ │ - sbcseq fp, sl, r4, asr #21 │ │ │ │ - sbcseq r3, r9, ip, asr r4 │ │ │ │ - sbcseq fp, sl, ip, lsr #21 │ │ │ │ - sbcseq r3, r9, r8, lsr #8 │ │ │ │ + ldrheq r3, [r9], #92 @ 0x5c │ │ │ │ + sbcseq fp, sl, r0, lsl fp │ │ │ │ + sbcseq r3, r9, r8, lsl #11 │ │ │ │ + sbcseq fp, sl, r8, lsl #22 │ │ │ │ + sbcseq r3, r9, r4, asr r5 │ │ │ │ + sbcseq fp, sl, r0, lsl #22 │ │ │ │ + sbcseq r3, r9, r0, lsr #10 │ │ │ │ + ldrsheq fp, [sl], #160 @ 0xa0 │ │ │ │ + sbcseq r3, r9, ip, ror #9 │ │ │ │ + sbcseq fp, sl, r8, ror #21 │ │ │ │ + ldrheq r3, [r9], #72 @ 0x48 │ │ │ │ + ldrsbeq fp, [sl], #160 @ 0xa0 │ │ │ │ + sbcseq r3, r9, r4, lsl #9 │ │ │ │ + ldrheq fp, [sl], #168 @ 0xa8 │ │ │ │ + sbcseq r3, r9, r0, asr r4 │ │ │ │ sbcseq fp, sl, r0, lsr #21 │ │ │ │ - ldrsheq r3, [r9], #52 @ 0x34 │ │ │ │ - sbcseq fp, sl, r8, lsr #21 │ │ │ │ - sbcseq r3, r9, r0, asr #7 │ │ │ │ + sbcseq r3, r9, ip, lsl r4 │ │ │ │ smullseq fp, sl, r4, sl │ │ │ │ - sbcseq fp, sl, r4, lsr #16 │ │ │ │ - ldrheq fp, [sl], #120 @ 0x78 │ │ │ │ - ldrsbeq r3, [r9], #84 @ 0x54 │ │ │ │ - sbcseq r3, r9, ip, lsr r2 │ │ │ │ - ldr r2, [pc, #-488] @ 492194 │ │ │ │ - ldr r8, [pc, #-488] @ 492198 │ │ │ │ + sbcseq r3, r9, r8, ror #7 │ │ │ │ + smullseq fp, sl, ip, sl │ │ │ │ + ldrheq r3, [r9], #52 @ 0x34 │ │ │ │ + sbcseq fp, sl, r8, lsl #21 │ │ │ │ + sbcseq fp, sl, r8, lsl r8 │ │ │ │ + sbcseq fp, sl, ip, lsr #15 │ │ │ │ + sbcseq r3, r9, r8, asr #11 │ │ │ │ + sbcseq r3, r9, r0, lsr r2 │ │ │ │ + ldr r2, [pc, #-488] @ 4921c0 │ │ │ │ + ldr r8, [pc, #-488] @ 4921c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-532] @ 49219c │ │ │ │ + ldr r2, [pc, #-532] @ 4921c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-576] @ 4921a0 │ │ │ │ + ldr r2, [pc, #-576] @ 4921cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-620] @ 4921a4 │ │ │ │ + ldr r2, [pc, #-620] @ 4921d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-640] @ 4921a8 │ │ │ │ + ldr r2, [pc, #-640] @ 4921d4 │ │ │ │ lsr r3, r5, #16 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a498 │ │ │ │ + bhi 49a4c4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-676] @ 4921ac │ │ │ │ + ldr r2, [pc, #-676] @ 4921d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-696] @ 4921b0 │ │ │ │ + ldr r2, [pc, #-696] @ 4921dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-724] @ 4921b4 │ │ │ │ + ldr r2, [pc, #-724] @ 4921e0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48ac58 │ │ │ │ - ldr r2, [pc, #-732] @ 4921b8 │ │ │ │ + b 48ac84 │ │ │ │ + ldr r2, [pc, #-732] @ 4921e4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-740] @ 4921bc │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-740] @ 4921e8 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48cbe8 │ │ │ │ - ldr r2, [pc, #-752] @ 4921c0 │ │ │ │ + b 48cc14 │ │ │ │ + ldr r2, [pc, #-752] @ 4921ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498664 │ │ │ │ - ldr r2, [pc, #-780] @ 4921c4 │ │ │ │ + bne 498690 │ │ │ │ + ldr r2, [pc, #-780] @ 4921f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-796] @ 4921c8 │ │ │ │ + ldr r2, [pc, #-796] @ 4921f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 49864c │ │ │ │ - ldr r2, [pc, #-824] @ 4921cc │ │ │ │ + bne 498678 │ │ │ │ + ldr r2, [pc, #-824] @ 4921f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-840] @ 4921d0 │ │ │ │ + ldr r2, [pc, #-840] @ 4921fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 498ec8 │ │ │ │ - ldr r2, [pc, #-868] @ 4921d4 │ │ │ │ + bne 498ef4 │ │ │ │ + ldr r2, [pc, #-868] @ 492200 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-884] @ 4921d8 │ │ │ │ + ldr r2, [pc, #-884] @ 492204 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ - b 48b0e0 │ │ │ │ - ldr r2, [pc, #-896] @ 4921dc │ │ │ │ + b 48b10c │ │ │ │ + ldr r2, [pc, #-896] @ 492208 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #-928] @ 4921e0 │ │ │ │ - ldr r8, [pc, #-928] @ 4921e4 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #-928] @ 49220c │ │ │ │ + ldr r8, [pc, #-928] @ 492210 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-972] @ 4921e8 │ │ │ │ + ldr r2, [pc, #-972] @ 492214 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1024] @ 4921ec │ │ │ │ + ldr r2, [pc, #-1024] @ 492218 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1048] @ 4921f0 │ │ │ │ + ldr r2, [pc, #-1048] @ 49221c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1072] @ 4921f4 │ │ │ │ + ldr r2, [pc, #-1072] @ 492220 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1096] @ 4921f8 │ │ │ │ + ldr r2, [pc, #-1096] @ 492224 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1120] @ 4921fc │ │ │ │ + ldr r2, [pc, #-1120] @ 492228 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1144] @ 492200 │ │ │ │ + ldr r2, [pc, #-1144] @ 49222c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1168] @ 492204 │ │ │ │ + ldr r2, [pc, #-1168] @ 492230 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1192] @ 492208 │ │ │ │ + ldr r3, [pc, #-1192] @ 492234 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4936d8 │ │ │ │ + bhi 493704 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496e28 │ │ │ │ + bhi 496e54 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49412c │ │ │ │ + bhi 494158 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496e70 │ │ │ │ + bhi 496e9c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496ee8 │ │ │ │ + bhi 496f14 │ │ │ │ cmp r1, #3072 @ 0xc00 │ │ │ │ - bcs 496f58 │ │ │ │ + bcs 496f84 │ │ │ │ sub r3, r1, #3040 @ 0xbe0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1276] @ 49220c │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1276] @ 492238 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #4000 @ 0xfa0 │ │ │ │ - bhi 493668 │ │ │ │ + bhi 493694 │ │ │ │ sub r3, r3, #72 @ 0x48 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ - ldr r3, [pc, #-1312] @ 492210 │ │ │ │ + bls 48ac28 │ │ │ │ + ldr r3, [pc, #-1312] @ 49223c │ │ │ │ sub r1, r1, #3968 @ 0xf80 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1348] @ 492214 │ │ │ │ + ldr r2, [pc, #-1348] @ 492240 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498fa4 │ │ │ │ - ldr r2, [pc, #-1376] @ 492218 │ │ │ │ + bne 498fd0 │ │ │ │ + ldr r2, [pc, #-1376] @ 492244 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1400] @ 49221c │ │ │ │ + ldr r3, [pc, #-1400] @ 492248 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493ba4 │ │ │ │ + bhi 493bd0 │ │ │ │ cmp r1, #3712 @ 0xe80 │ │ │ │ - bcs 48b2f0 │ │ │ │ + bcs 48b31c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495280 │ │ │ │ + bhi 4952ac │ │ │ │ cmp r1, #3648 @ 0xe40 │ │ │ │ - bcs 495278 │ │ │ │ + bcs 4952a4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495234 │ │ │ │ + bhi 495260 │ │ │ │ cmp r1, #3584 @ 0xe00 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #3584 @ 0xe00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1320] @ 4922bc │ │ │ │ + ldr r2, [pc, #-1320] @ 4922e8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #-1488] @ 492220 │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #-1488] @ 49224c │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #-1496] @ 492224 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #-1496] @ 492250 │ │ │ │ tst r3, r2 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-1508] @ 492228 │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-1508] @ 492254 │ │ │ │ sub r1, r1, #4992 @ 0x1380 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1544] @ 49222c │ │ │ │ + ldr r2, [pc, #-1544] @ 492258 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498784 │ │ │ │ - ldr r2, [pc, #-1572] @ 492230 │ │ │ │ + bne 4987b0 │ │ │ │ + ldr r2, [pc, #-1572] @ 49225c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1588] @ 492234 │ │ │ │ + ldr r2, [pc, #-1588] @ 492260 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48ac58 │ │ │ │ - ldr r2, [pc, #-1596] @ 492238 │ │ │ │ + b 48ac84 │ │ │ │ + ldr r2, [pc, #-1596] @ 492264 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49882c │ │ │ │ - ldr r2, [pc, #-1624] @ 49223c │ │ │ │ + bne 498858 │ │ │ │ + ldr r2, [pc, #-1624] @ 492268 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1640] @ 492240 │ │ │ │ + ldr r2, [pc, #-1640] @ 49226c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498814 │ │ │ │ - ldr r2, [pc, #-1668] @ 492244 │ │ │ │ + bne 498840 │ │ │ │ + ldr r2, [pc, #-1668] @ 492270 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1684] @ 492248 │ │ │ │ + ldr r2, [pc, #-1684] @ 492274 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4987fc │ │ │ │ - ldr r2, [pc, #-1712] @ 49224c │ │ │ │ + bne 498828 │ │ │ │ + ldr r2, [pc, #-1712] @ 492278 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1728] @ 492250 │ │ │ │ + ldr r2, [pc, #-1728] @ 49227c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4987e4 │ │ │ │ - ldr r2, [pc, #-1756] @ 492254 │ │ │ │ + bne 498810 │ │ │ │ + ldr r2, [pc, #-1756] @ 492280 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1772] @ 492258 │ │ │ │ + ldr r2, [pc, #-1772] @ 492284 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4987cc │ │ │ │ - ldr r2, [pc, #-1800] @ 49225c │ │ │ │ + bne 4987f8 │ │ │ │ + ldr r2, [pc, #-1800] @ 492288 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1816] @ 492260 │ │ │ │ + ldr r2, [pc, #-1816] @ 49228c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4987b4 │ │ │ │ - ldr r2, [pc, #-1844] @ 492264 │ │ │ │ + bne 4987e0 │ │ │ │ + ldr r2, [pc, #-1844] @ 492290 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1860] @ 492268 │ │ │ │ + ldr r2, [pc, #-1860] @ 492294 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 49879c │ │ │ │ - ldr r2, [pc, #-1888] @ 49226c │ │ │ │ + bne 4987c8 │ │ │ │ + ldr r2, [pc, #-1888] @ 492298 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1904] @ 492270 │ │ │ │ + ldr r2, [pc, #-1904] @ 49229c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #-1936] @ 492274 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #-1936] @ 4922a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4977cc │ │ │ │ + bhi 4977f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 48ccbc │ │ │ │ - ldr r3, [pc, #-1972] @ 492278 │ │ │ │ + beq 48cce8 │ │ │ │ + ldr r3, [pc, #-1972] @ 4922a4 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 49a4d0 │ │ │ │ + bhi 49a4fc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2004] @ 49227c │ │ │ │ + ldr r2, [pc, #-2004] @ 4922a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497cac │ │ │ │ - ldr r3, [pc, #-2032] @ 492280 │ │ │ │ + bhi 497cd8 │ │ │ │ + ldr r3, [pc, #-2032] @ 4922ac │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2064] @ 492284 │ │ │ │ + ldr r2, [pc, #-2064] @ 4922b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497c74 │ │ │ │ - ldr r3, [pc, #-2092] @ 492288 │ │ │ │ + bhi 497ca0 │ │ │ │ + ldr r3, [pc, #-2092] @ 4922b4 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2124] @ 49228c │ │ │ │ + ldr r2, [pc, #-2124] @ 4922b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 497c04 │ │ │ │ - ldr r3, [pc, #-2152] @ 492290 │ │ │ │ + bhi 497c30 │ │ │ │ + ldr r3, [pc, #-2152] @ 4922bc │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 497064 │ │ │ │ + bhi 497090 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2184] @ 492294 │ │ │ │ + ldr r3, [pc, #-2184] @ 4922c0 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48b52c │ │ │ │ - bhi 48b564 │ │ │ │ + beq 48b558 │ │ │ │ + bhi 48b590 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494e0c │ │ │ │ + bhi 494e38 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496a54 │ │ │ │ + bhi 496a80 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2216] @ 4922b4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2216] @ 4922e0 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2264] @ 492298 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2264] @ 4922c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493f6c │ │ │ │ + bhi 493f98 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49638c │ │ │ │ + bhi 4963b8 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495f68 │ │ │ │ + bhi 495f94 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495f44 │ │ │ │ + bhi 495f70 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495ed4 │ │ │ │ + bhi 495f00 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2316] @ 4922b4 │ │ │ │ + ldr r2, [pc, #-2316] @ 4922e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2368] @ 49229c │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2368] @ 4922c8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49402c │ │ │ │ + bhi 494058 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4963f0 │ │ │ │ + bhi 49641c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4964f0 │ │ │ │ + bhi 49651c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4964cc │ │ │ │ + bhi 4964f8 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496458 │ │ │ │ + bhi 496484 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2424] @ 4922b4 │ │ │ │ + ldr r2, [pc, #-2424] @ 4922e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2472] @ 4922a0 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2472] @ 4922cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493eec │ │ │ │ + bhi 493f18 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496348 │ │ │ │ + bhi 496374 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4961cc │ │ │ │ + bhi 4961f8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4961a8 │ │ │ │ + bhi 4961d4 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496138 │ │ │ │ + bhi 496164 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2532] @ 4922b4 │ │ │ │ + ldr r2, [pc, #-2532] @ 4922e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2576] @ 4922a4 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2576] @ 4922d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493e2c │ │ │ │ + bhi 493e58 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4960d4 │ │ │ │ + bhi 496100 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496644 │ │ │ │ + bhi 496670 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496620 │ │ │ │ + bhi 49664c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4969c0 │ │ │ │ + bhi 4969ec │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2640] @ 4922b4 │ │ │ │ + ldr r2, [pc, #-2640] @ 4922e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2680] @ 4922a8 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2680] @ 4922d4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494f00 │ │ │ │ + bhi 494f2c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #6592 @ 0x19c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-2700] @ 4922b4 │ │ │ │ + ldr r2, [pc, #-2700] @ 4922e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48aa50 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2736] @ 4922ac │ │ │ │ + bne 48aa7c │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2736] @ 4922d8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493eac │ │ │ │ + bhi 493ed8 │ │ │ │ cmp r1, #16256 @ 0x3f80 │ │ │ │ - bcs 496328 │ │ │ │ + bcs 496354 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496260 │ │ │ │ + bhi 49628c │ │ │ │ cmp r1, #16192 @ 0x3f40 │ │ │ │ - bcs 496240 │ │ │ │ + bcs 49626c │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2792] @ 4922b4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2792] @ 4922e0 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2816] @ 4922b0 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2816] @ 4922dc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 493dec │ │ │ │ + bhi 493e18 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4960b0 │ │ │ │ + bhi 4960dc │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4966d4 │ │ │ │ + bhi 496700 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ - bhi 4966b4 │ │ │ │ + bhi 4966e0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2880] @ 4922b4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2880] @ 4922e0 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #828 @ 0x33c │ │ │ │ - bls 48ebf0 │ │ │ │ + bls 48ec1c │ │ │ │ sub r3, r1, #832 @ 0x340 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2928] @ 4922b4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2928] @ 4922e0 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48aeac │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2944] @ 4922b8 │ │ │ │ + bne 48aed8 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2944] @ 4922e4 │ │ │ │ sub r1, r1, #3408 @ 0xd50 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #32 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #3776 @ 0xec0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3000] @ 4922bc │ │ │ │ + ldr r2, [pc, #-3000] @ 4922e8 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48b310 │ │ │ │ - ldr r2, [pc, #-3008] @ 4922c0 │ │ │ │ - ldr r8, [pc, #-3008] @ 4922c4 │ │ │ │ + beq 48b33c │ │ │ │ + ldr r2, [pc, #-3008] @ 4922ec │ │ │ │ + ldr r8, [pc, #-3008] @ 4922f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3056] @ 4922c8 │ │ │ │ + ldr r2, [pc, #-3056] @ 4922f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ @@ -1112305,1877 +1112316,1877 @@ │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3344 @ 0xd10 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3128] @ 4922cc │ │ │ │ + ldr r2, [pc, #-3128] @ 4922f8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #-3140] @ 4922d0 │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #-3140] @ 4922fc │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-3152] @ 4922d4 │ │ │ │ - ldr r8, [pc, #-3152] @ 4922d8 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-3152] @ 492300 │ │ │ │ + ldr r8, [pc, #-3152] @ 492304 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3200] @ 4922dc │ │ │ │ + ldr r2, [pc, #-3200] @ 492308 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3248] @ 4922e0 │ │ │ │ + ldr r2, [pc, #-3248] @ 49230c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498f88 │ │ │ │ - ldr r2, [pc, #-3272] @ 4922e4 │ │ │ │ + bne 498fb4 │ │ │ │ + ldr r2, [pc, #-3272] @ 492310 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3296] @ 4922e8 │ │ │ │ + ldr r2, [pc, #-3296] @ 492314 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498df8 │ │ │ │ - ldr r2, [pc, #-3320] @ 4922ec │ │ │ │ + bne 498e24 │ │ │ │ + ldr r2, [pc, #-3320] @ 492318 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3336] @ 4922f0 │ │ │ │ + ldr r2, [pc, #-3336] @ 49231c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498de0 │ │ │ │ - ldr r2, [pc, #-3364] @ 4922f4 │ │ │ │ + bne 498e0c │ │ │ │ + ldr r2, [pc, #-3364] @ 492320 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3380] @ 4922f8 │ │ │ │ + ldr r2, [pc, #-3380] @ 492324 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 498dc8 │ │ │ │ - ldr r2, [pc, #-3408] @ 4922fc │ │ │ │ + bne 498df4 │ │ │ │ + ldr r2, [pc, #-3408] @ 492328 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3424] @ 492300 │ │ │ │ + ldr r2, [pc, #-3424] @ 49232c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 498db0 │ │ │ │ - ldr r2, [pc, #-3452] @ 492304 │ │ │ │ + bne 498ddc │ │ │ │ + ldr r2, [pc, #-3452] @ 492330 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3468] @ 492308 │ │ │ │ + ldr r2, [pc, #-3468] @ 492334 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498d98 │ │ │ │ - ldr r2, [pc, #-3496] @ 49230c │ │ │ │ + bne 498dc4 │ │ │ │ + ldr r2, [pc, #-3496] @ 492338 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3512] @ 492310 │ │ │ │ + ldr r2, [pc, #-3512] @ 49233c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 498d80 │ │ │ │ - ldr r2, [pc, #-3540] @ 492314 │ │ │ │ + bne 498dac │ │ │ │ + ldr r2, [pc, #-3540] @ 492340 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3556] @ 492318 │ │ │ │ + ldr r2, [pc, #-3556] @ 492344 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4988f0 │ │ │ │ - ldr r2, [pc, #-3584] @ 49231c │ │ │ │ + bne 49891c │ │ │ │ + ldr r2, [pc, #-3584] @ 492348 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3600] @ 492320 │ │ │ │ + ldr r2, [pc, #-3600] @ 49234c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 4988d8 │ │ │ │ - ldr r2, [pc, #-3628] @ 492324 │ │ │ │ + bne 498904 │ │ │ │ + ldr r2, [pc, #-3628] @ 492350 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3644] @ 492328 │ │ │ │ + ldr r2, [pc, #-3644] @ 492354 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 499110 │ │ │ │ - ldr r2, [pc, #-3672] @ 49232c │ │ │ │ + bne 49913c │ │ │ │ + ldr r2, [pc, #-3672] @ 492358 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3688] @ 492330 │ │ │ │ + ldr r2, [pc, #-3688] @ 49235c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4990f8 │ │ │ │ - ldr r2, [pc, #-3716] @ 492334 │ │ │ │ + bne 499124 │ │ │ │ + ldr r2, [pc, #-3716] @ 492360 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3732] @ 492338 │ │ │ │ + ldr r2, [pc, #-3732] @ 492364 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 4990e0 │ │ │ │ - ldr r2, [pc, #-3760] @ 49233c │ │ │ │ + bne 49910c │ │ │ │ + ldr r2, [pc, #-3760] @ 492368 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3776] @ 492340 │ │ │ │ + ldr r2, [pc, #-3776] @ 49236c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4990c8 │ │ │ │ - ldr r2, [pc, #-3804] @ 492344 │ │ │ │ + bne 4990f4 │ │ │ │ + ldr r2, [pc, #-3804] @ 492370 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3820] @ 492348 │ │ │ │ + ldr r2, [pc, #-3820] @ 492374 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8192 @ 0x2000 │ │ │ │ - bne 4990b0 │ │ │ │ - ldr r2, [pc, #-3848] @ 49234c │ │ │ │ + bne 4990dc │ │ │ │ + ldr r2, [pc, #-3848] @ 492378 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3864] @ 492350 │ │ │ │ + ldr r2, [pc, #-3864] @ 49237c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ - bne 499098 │ │ │ │ - ldr r2, [pc, #-3892] @ 492354 │ │ │ │ + bne 4990c4 │ │ │ │ + ldr r2, [pc, #-3892] @ 492380 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3908] @ 492358 │ │ │ │ + ldr r2, [pc, #-3908] @ 492384 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 499080 │ │ │ │ - ldr r2, [pc, #-3936] @ 49235c │ │ │ │ + bne 4990ac │ │ │ │ + ldr r2, [pc, #-3936] @ 492388 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3952] @ 492360 │ │ │ │ + ldr r2, [pc, #-3952] @ 49238c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32768 @ 0x8000 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #-3984] @ 492364 │ │ │ │ - ldr r8, [pc, #-3984] @ 492368 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #-3984] @ 492390 │ │ │ │ + ldr r8, [pc, #-3984] @ 492394 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4032] @ 49236c │ │ │ │ + ldr r2, [pc, #-4032] @ 492398 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4080] @ 492370 │ │ │ │ + ldr r2, [pc, #-4080] @ 49239c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #4052] @ 494348 │ │ │ │ + ldr r3, [pc, #4052] @ 494374 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #15 │ │ │ │ - bhi 493390 │ │ │ │ + bhi 4933bc │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #4020] @ 49434c │ │ │ │ + ldr r2, [pc, #4020] @ 494378 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3992] @ 494350 │ │ │ │ + ldr r2, [pc, #3992] @ 49437c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3968] @ 494354 │ │ │ │ + ldr r3, [pc, #3968] @ 494380 │ │ │ │ sub r1, r1, #3520 @ 0xdc0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3932] @ 494358 │ │ │ │ + ldr r2, [pc, #3932] @ 494384 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3912] @ 49435c │ │ │ │ + ldr r2, [pc, #3912] @ 494388 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16515072 @ 0xfc0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3880] @ 494360 │ │ │ │ + ldr r2, [pc, #3880] @ 49438c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3860] @ 494364 │ │ │ │ + ldr r2, [pc, #3860] @ 494390 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3832] @ 494368 │ │ │ │ + ldr r2, [pc, #3832] @ 494394 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3812] @ 49436c │ │ │ │ + ldr r3, [pc, #3812] @ 494398 │ │ │ │ and r8, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #7 │ │ │ │ - bhi 49a504 │ │ │ │ + bhi 49a530 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3784] @ 494370 │ │ │ │ + ldr r2, [pc, #3784] @ 49439c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3764] @ 494374 │ │ │ │ + ldr r2, [pc, #3764] @ 4943a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3736] @ 494378 │ │ │ │ + ldr r2, [pc, #3736] @ 4943a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3720] @ 49437c │ │ │ │ + ldr r2, [pc, #3720] @ 4943a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4985e4 │ │ │ │ - ldr r2, [pc, #3692] @ 494380 │ │ │ │ + bne 498610 │ │ │ │ + ldr r2, [pc, #3692] @ 4943ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3676] @ 494384 │ │ │ │ + ldr r2, [pc, #3676] @ 4943b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4985cc │ │ │ │ - ldr r2, [pc, #3648] @ 494388 │ │ │ │ + bne 4985f8 │ │ │ │ + ldr r2, [pc, #3648] @ 4943b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3632] @ 49438c │ │ │ │ - ldr r8, [pc, #3632] @ 494390 │ │ │ │ + ldr r2, [pc, #3632] @ 4943b8 │ │ │ │ + ldr r8, [pc, #3632] @ 4943bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3584] @ 494394 │ │ │ │ + ldr r2, [pc, #3584] @ 4943c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3536] @ 494398 │ │ │ │ + ldr r2, [pc, #3536] @ 4943c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3516] @ 49439c │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3516] @ 4943c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3496] @ 4943a0 │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3496] @ 4943cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3476] @ 4943a4 │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3476] @ 4943d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3456] @ 4943a8 │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3456] @ 4943d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3436] @ 4943ac │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3436] @ 4943d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #3416] @ 4943b0 │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #3416] @ 4943dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ + b 493518 │ │ │ │ sub r3, r1, #4000 @ 0xfa0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r3 │ │ │ │ - ldr r1, [pc, #3364] @ 4943b4 │ │ │ │ + ldr r1, [pc, #3364] @ 4943e0 │ │ │ │ tst r2, r1 │ │ │ │ - bne 490310 │ │ │ │ + bne 49033c │ │ │ │ cmp r3, #4 │ │ │ │ - bne 4985c0 │ │ │ │ - ldr r2, [pc, #3348] @ 4943b8 │ │ │ │ + bne 4985ec │ │ │ │ + ldr r2, [pc, #3348] @ 4943e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4985a4 │ │ │ │ - ldr r2, [pc, #3320] @ 4943bc │ │ │ │ + bne 4985d0 │ │ │ │ + ldr r2, [pc, #3320] @ 4943e8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3296] @ 4943c0 │ │ │ │ + ldr r3, [pc, #3296] @ 4943ec │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494bac │ │ │ │ + bhi 494bd8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 492ee4 │ │ │ │ + bhi 492f10 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 496f04 │ │ │ │ + bls 496f30 │ │ │ │ sub r3, r1, #3312 @ 0xcf0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3792] @ 4945f4 │ │ │ │ + ldr r2, [pc, #3792] @ 494620 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #3216] @ 4943c4 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #3216] @ 4943f0 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 492e78 │ │ │ │ + bne 492ea4 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #3192] @ 4943c8 │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #3192] @ 4943f4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 494ecc │ │ │ │ + bhi 494ef8 │ │ │ │ cmp r1, #2912 @ 0xb60 │ │ │ │ - bcs 496d0c │ │ │ │ + bcs 496d38 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496ce4 │ │ │ │ + bhi 496d10 │ │ │ │ cmp r1, #2848 @ 0xb20 │ │ │ │ - bcs 496cc4 │ │ │ │ + bcs 496cf0 │ │ │ │ sub r3, r1, #2816 @ 0xb00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #3696] @ 4945fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #3696] @ 494628 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #384 @ 0x180 │ │ │ │ - ldr r2, [pc, #3112] @ 4943cc │ │ │ │ + ldr r2, [pc, #3112] @ 4943f8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 493a4c │ │ │ │ + bne 493a78 │ │ │ │ cmp r1, #392 @ 0x188 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #3084] @ 4943d0 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #3084] @ 4943fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3064] @ 4943d4 │ │ │ │ + ldr r2, [pc, #3064] @ 494400 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r1, r1, #520 @ 0x208 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r3, [pc, #3016] @ 4943d8 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r3, [pc, #3016] @ 494404 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2988] @ 4943dc │ │ │ │ + ldr r2, [pc, #2988] @ 494408 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498180 │ │ │ │ - ldr r2, [pc, #2960] @ 4943e0 │ │ │ │ + bne 4981ac │ │ │ │ + ldr r2, [pc, #2960] @ 49440c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2944] @ 4943e4 │ │ │ │ + ldr r2, [pc, #2944] @ 494410 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 498168 │ │ │ │ - ldr r2, [pc, #2916] @ 4943e8 │ │ │ │ + bne 498194 │ │ │ │ + ldr r2, [pc, #2916] @ 494414 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2900] @ 4943ec │ │ │ │ + ldr r2, [pc, #2900] @ 494418 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 498150 │ │ │ │ - ldr r2, [pc, #2872] @ 4943f0 │ │ │ │ + bne 49817c │ │ │ │ + ldr r2, [pc, #2872] @ 49441c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2856] @ 4943f4 │ │ │ │ + ldr r2, [pc, #2856] @ 494420 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498138 │ │ │ │ - ldr r2, [pc, #2828] @ 4943f8 │ │ │ │ + bne 498164 │ │ │ │ + ldr r2, [pc, #2828] @ 494424 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2812] @ 4943fc │ │ │ │ + ldr r2, [pc, #2812] @ 494428 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #2780] @ 494400 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #2780] @ 49442c │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48cbe8 │ │ │ │ - ldr r2, [pc, #2768] @ 494404 │ │ │ │ - ldr r8, [pc, #2768] @ 494408 │ │ │ │ - ldr r9, [pc, #2768] @ 49440c │ │ │ │ + b 48cc14 │ │ │ │ + ldr r2, [pc, #2768] @ 494430 │ │ │ │ + ldr r8, [pc, #2768] @ 494434 │ │ │ │ + ldr r9, [pc, #2768] @ 494438 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2724] @ 494410 │ │ │ │ + ldr r2, [pc, #2724] @ 49443c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ and r3, r9, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2684] @ 494414 │ │ │ │ + ldr r2, [pc, #2684] @ 494440 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48d310 │ │ │ │ - ldr r2, [pc, #2672] @ 494418 │ │ │ │ + b 48d33c │ │ │ │ + ldr r2, [pc, #2672] @ 494444 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2652] @ 49441c │ │ │ │ + ldr r2, [pc, #2652] @ 494448 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2628] @ 494420 │ │ │ │ + ldr r2, [pc, #2628] @ 49444c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r3, [pc, #2596] @ 494424 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r3, [pc, #2596] @ 494450 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 497044 │ │ │ │ + bhi 497070 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 49702c │ │ │ │ + bls 497058 │ │ │ │ sub r3, r1, #8320 @ 0x2080 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #2568] @ 494428 │ │ │ │ + ldr r2, [pc, #2568] @ 494454 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48aeac │ │ │ │ - ldr r3, [pc, #2548] @ 49442c │ │ │ │ + bne 48aed8 │ │ │ │ + ldr r3, [pc, #2548] @ 494458 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 493c7c │ │ │ │ + beq 493ca8 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48a894 │ │ │ │ - b 48abfc │ │ │ │ - ldr r2, [pc, #2524] @ 494430 │ │ │ │ + beq 48a8c0 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r2, [pc, #2524] @ 49445c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2504] @ 494434 │ │ │ │ + ldr r2, [pc, #2504] @ 494460 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3504 @ 0xdb0 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2452] @ 494438 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2452] @ 494464 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 48aa50 │ │ │ │ + bne 48aa7c │ │ │ │ cmp r3, #8 │ │ │ │ - bne 48b1d4 │ │ │ │ - ldr r2, [pc, #2432] @ 49443c │ │ │ │ + bne 48b200 │ │ │ │ + ldr r2, [pc, #2432] @ 494468 │ │ │ │ lsl r8, r5, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4988c0 │ │ │ │ + beq 4988ec │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4988a8 │ │ │ │ - ldr r2, [pc, #2388] @ 494440 │ │ │ │ + beq 4988d4 │ │ │ │ + ldr r2, [pc, #2388] @ 49446c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2368] @ 494444 │ │ │ │ + ldr r2, [pc, #2368] @ 494470 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2348] @ 494448 │ │ │ │ + ldr r3, [pc, #2348] @ 494474 │ │ │ │ lsr r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #3 │ │ │ │ - bhi 49a420 │ │ │ │ + bhi 49a44c │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2320] @ 49444c │ │ │ │ + ldr r2, [pc, #2320] @ 494478 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2296] @ 494450 │ │ │ │ + ldr r2, [pc, #2296] @ 49447c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2272] @ 494454 │ │ │ │ + ldr r2, [pc, #2272] @ 494480 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2248] @ 494458 │ │ │ │ + ldr r2, [pc, #2248] @ 494484 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2224] @ 49445c │ │ │ │ + ldr r3, [pc, #2224] @ 494488 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4952c4 │ │ │ │ + bhi 4952f0 │ │ │ │ cmp r1, #3776 @ 0xec0 │ │ │ │ - bcs 492e58 │ │ │ │ + bcs 492e84 │ │ │ │ sub r3, r1, #3744 @ 0xea0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2716] @ 494678 │ │ │ │ + ldr r2, [pc, #2716] @ 4946a4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #2708] @ 49467c │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #2708] @ 4946a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #2700] @ 494680 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #2700] @ 4946ac │ │ │ │ tst r3, r2 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #2140] @ 494460 │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #2140] @ 49448c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 499998 │ │ │ │ + bhi 4999c4 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 497e0c │ │ │ │ + bls 497e38 │ │ │ │ sub r3, r1, #8512 @ 0x2140 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #2052] @ 494428 │ │ │ │ + ldr r2, [pc, #2052] @ 494454 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48aeac │ │ │ │ - ldr r3, [pc, #2088] @ 494464 │ │ │ │ + bne 48aed8 │ │ │ │ + ldr r3, [pc, #2088] @ 494490 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 493c7c │ │ │ │ + beq 493ca8 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48a894 │ │ │ │ - b 48abfc │ │ │ │ + beq 48a8c0 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #8384 @ 0x20c0 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #1992] @ 494428 │ │ │ │ + ldr r2, [pc, #1992] @ 494454 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48aeac │ │ │ │ - ldr r3, [pc, #2032] @ 494468 │ │ │ │ + bne 48aed8 │ │ │ │ + ldr r3, [pc, #2032] @ 494494 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48a888 │ │ │ │ - ldr r2, [pc, #2024] @ 49446c │ │ │ │ + bne 48a8b4 │ │ │ │ + ldr r2, [pc, #2024] @ 494498 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2004] @ 494470 │ │ │ │ + ldr r2, [pc, #2004] @ 49449c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #8256 @ 0x2040 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #1892] @ 494428 │ │ │ │ + ldr r2, [pc, #1892] @ 494454 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48aeac │ │ │ │ - ldr r3, [pc, #1944] @ 494474 │ │ │ │ + bne 48aed8 │ │ │ │ + ldr r3, [pc, #1944] @ 4944a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48a888 │ │ │ │ - b 493c7c │ │ │ │ - ldr r3, [pc, #1932] @ 494478 │ │ │ │ + bne 48a8b4 │ │ │ │ + b 493ca8 │ │ │ │ + ldr r3, [pc, #1932] @ 4944a4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495644 │ │ │ │ + bhi 495670 │ │ │ │ cmp r1, #13184 @ 0x3380 │ │ │ │ - bcs 495ac8 │ │ │ │ + bcs 495af4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48a9b8 │ │ │ │ + beq 48a9e4 │ │ │ │ sub r3, r1, #13120 @ 0x3340 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2512] @ 4946f4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2512] @ 494720 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #1856] @ 49447c │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #1856] @ 4944a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1836] @ 494480 │ │ │ │ + ldr r2, [pc, #1836] @ 4944ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1808] @ 494484 │ │ │ │ + ldr r3, [pc, #1808] @ 4944b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 491f10 │ │ │ │ + bhi 491f3c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #4160 @ 0x1040 │ │ │ │ - bhi 496a78 │ │ │ │ + bhi 496aa4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2148] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2148] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1748] @ 494488 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1748] @ 4944b4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496968 │ │ │ │ + bhi 496994 │ │ │ │ cmp r1, #15488 @ 0x3c80 │ │ │ │ - bcs 496948 │ │ │ │ + bcs 496974 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2084] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2084] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1688] @ 49448c │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1688] @ 4944b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49668c │ │ │ │ + bhi 4966b8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ - bhi 49666c │ │ │ │ + bhi 496698 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2020] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2020] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1628] @ 494490 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1628] @ 4944bc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496180 │ │ │ │ + bhi 4961ac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ - bhi 496160 │ │ │ │ + bhi 49618c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1956] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1956] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1568] @ 494494 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1568] @ 4944c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4962ac │ │ │ │ + bhi 4962d8 │ │ │ │ cmp r1, #14912 @ 0x3a40 │ │ │ │ - bcs 49628c │ │ │ │ + bcs 4962b8 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1892] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1892] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1508] @ 494498 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1508] @ 4944c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496214 │ │ │ │ + bhi 496240 │ │ │ │ cmp r1, #16320 @ 0x3fc0 │ │ │ │ - bcs 4961f4 │ │ │ │ + bcs 496220 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1828] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1828] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1448] @ 49449c │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1448] @ 4944c8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495f1c │ │ │ │ + bhi 495f48 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14016 @ 0x36c0 │ │ │ │ - bhi 495efc │ │ │ │ + bhi 495f28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1764] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1764] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1388] @ 4944a0 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1388] @ 4944cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 495fb0 │ │ │ │ + bhi 495fdc │ │ │ │ cmp r1, #14336 @ 0x3800 │ │ │ │ - bcs 495f90 │ │ │ │ + bcs 495fbc │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1700] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1700] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1328] @ 4944a4 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1328] @ 4944d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496048 │ │ │ │ + bhi 496074 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ - bhi 496028 │ │ │ │ + bhi 496054 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1636] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1636] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1268] @ 4944a8 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1268] @ 4944d4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4964a0 │ │ │ │ + bhi 4964cc │ │ │ │ cmp r1, #16064 @ 0x3ec0 │ │ │ │ - bcs 496480 │ │ │ │ + bcs 4964ac │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1572] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1572] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1208] @ 4944ac │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1208] @ 4944d8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496538 │ │ │ │ + bhi 496564 │ │ │ │ cmp r1, #13760 @ 0x35c0 │ │ │ │ - bcs 496518 │ │ │ │ + bcs 496544 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1508] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1508] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1148] @ 4944b0 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1148] @ 4944dc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496a08 │ │ │ │ + bhi 496a34 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ - bhi 4969e8 │ │ │ │ + bhi 496a14 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1444] @ 494604 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1444] @ 494630 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #1088] @ 4944b4 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #1088] @ 4944e0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496e00 │ │ │ │ + bhi 496e2c │ │ │ │ cmp r1, #2720 @ 0xaa0 │ │ │ │ - bcs 496df8 │ │ │ │ + bcs 496e24 │ │ │ │ sub r3, r1, #2688 @ 0xa80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1376] @ 4945fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1376] @ 494628 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub ip, r1, #4864 @ 0x1300 │ │ │ │ sub ip, ip, #28 │ │ │ │ - ldr lr, [pc, #1456] @ 494668 │ │ │ │ + ldr lr, [pc, #1456] @ 494694 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ mov r8, #1 │ │ │ │ ands lr, lr, r8, lsl ip │ │ │ │ - bne 48ad00 │ │ │ │ + bne 48ad2c │ │ │ │ cmp r1, r2 │ │ │ │ - beq 495da0 │ │ │ │ - ldr r2, [pc, #992] @ 4944b8 │ │ │ │ + beq 495dcc │ │ │ │ + ldr r2, [pc, #992] @ 4944e4 │ │ │ │ cmp r1, r2 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #984] @ 4944bc │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #984] @ 4944e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - beq 48bb8c │ │ │ │ - ldr r2, [pc, #964] @ 4944c0 │ │ │ │ + beq 48bbb8 │ │ │ │ + ldr r2, [pc, #964] @ 4944ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48bba0 │ │ │ │ - ldr r2, [pc, #944] @ 4944c4 │ │ │ │ + b 48bbcc │ │ │ │ + ldr r2, [pc, #944] @ 4944f0 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #916] @ 4944c8 │ │ │ │ + ldr r3, [pc, #916] @ 4944f4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496e98 │ │ │ │ + bhi 496ec4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496e84 │ │ │ │ + bhi 496eb0 │ │ │ │ sub r3, r1, #3152 @ 0xc50 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48ad00 │ │ │ │ - ldr r2, [pc, #1272] @ 494678 │ │ │ │ + bne 48ad2c │ │ │ │ + ldr r2, [pc, #1272] @ 4946a4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 495e28 │ │ │ │ - ldr r2, [pc, #1264] @ 49467c │ │ │ │ + bne 495e54 │ │ │ │ + ldr r2, [pc, #1264] @ 4946a8 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #820] @ 4944cc │ │ │ │ - ldr r8, [pc, #820] @ 4944d0 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #820] @ 4944f8 │ │ │ │ + ldr r8, [pc, #820] @ 4944fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #772] @ 4944d4 │ │ │ │ + ldr r2, [pc, #772] @ 494500 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #15 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 49598c │ │ │ │ + bhi 4959b8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496da0 │ │ │ │ + bhi 496dcc │ │ │ │ sub r3, r1, #8064 @ 0x1f80 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #948] @ 4945f0 │ │ │ │ + ldr r2, [pc, #948] @ 49461c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c7e8 │ │ │ │ - ldr r2, [pc, #936] @ 4945f4 │ │ │ │ + bne 48c814 │ │ │ │ + ldr r2, [pc, #936] @ 494620 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c884 │ │ │ │ - b 48abfc │ │ │ │ + bne 48c8b0 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #272 @ 0x110 │ │ │ │ - ldr r2, [pc, #960] @ 494624 │ │ │ │ + ldr r2, [pc, #960] @ 494650 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - beq 48a894 │ │ │ │ + beq 48a8c0 │ │ │ │ cmp r1, #292 @ 0x124 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #588] @ 4944d8 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #588] @ 494504 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 499598 │ │ │ │ + beq 4995c4 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 49957c │ │ │ │ + beq 4995a8 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 499560 │ │ │ │ - ldr r2, [pc, #540] @ 4944dc │ │ │ │ + beq 49958c │ │ │ │ + ldr r2, [pc, #540] @ 494508 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #340 @ 0x154 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ cmp r1, #312 @ 0x138 │ │ │ │ - bcc 496ff8 │ │ │ │ + bcc 497024 │ │ │ │ sub r3, r1, #312 @ 0x138 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r1, r3 │ │ │ │ - ldr r2, [pc, #480] @ 4944e0 │ │ │ │ + ldr r2, [pc, #480] @ 49450c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #460] @ 4944e4 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #460] @ 494510 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #444] @ 4944e8 │ │ │ │ + ldr r3, [pc, #444] @ 494514 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 49a3e8 │ │ │ │ + bhi 49a414 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - teqeq pc, lr, lsl #22 │ │ │ │ - sbcseq pc, r7, r8, asr r1 @ │ │ │ │ - sbcseq fp, sl, r4, ror r7 │ │ │ │ - teqeq pc, lr, asr #21 │ │ │ │ - sbcseq r3, r9, r0, lsr #3 │ │ │ │ - sbcseq fp, sl, ip, lsr #13 │ │ │ │ - sbcseq fp, sl, ip, asr sl │ │ │ │ - sbcseq fp, sl, r0, ror r6 │ │ │ │ - ldrheq fp, [sl], #156 @ 0x9c │ │ │ │ - teqeq pc, ip, ror sl @ │ │ │ │ - sbcseq fp, sl, r8, ror r9 │ │ │ │ - sbcseq fp, sl, r0, lsl #12 │ │ │ │ - sbcseq ip, sl, r4, lsl #4 │ │ │ │ - sbcseq fp, sl, r4, asr #18 │ │ │ │ - sbcseq r3, r9, r8, ror #2 │ │ │ │ - sbcseq fp, sl, r4, lsr #18 │ │ │ │ - sbcseq r3, r9, r4, lsr r1 │ │ │ │ - sbcseq fp, sl, r0, lsl #18 │ │ │ │ - sbcseq fp, sl, r0, asr r5 │ │ │ │ - ldrsbeq fp, [sl], #136 @ 0x88 │ │ │ │ - smullseq ip, sl, ip, r0 │ │ │ │ - sbcseq ip, sl, r0, ror #1 │ │ │ │ - sbcseq ip, sl, ip, lsr #1 │ │ │ │ - sbcseq ip, sl, r8, ror r0 │ │ │ │ - sbcseq ip, sl, r4, asr r0 │ │ │ │ - sbcseq ip, sl, r0, ror r0 │ │ │ │ - sbcseq fp, sl, r0, ror #31 │ │ │ │ + teqeq pc, sl, lsl #22 │ │ │ │ + sbcseq pc, r7, ip, asr #2 │ │ │ │ + sbcseq fp, sl, r8, ror #14 │ │ │ │ + teqeq pc, sl, asr #21 │ │ │ │ + smullseq r3, r9, r4, r1 │ │ │ │ + sbcseq fp, sl, r0, lsr #13 │ │ │ │ + sbcseq fp, sl, r0, asr sl │ │ │ │ + sbcseq fp, sl, r4, ror #12 │ │ │ │ + ldrheq fp, [sl], #144 @ 0x90 │ │ │ │ + teqeq pc, r8, ror sl @ │ │ │ │ + sbcseq fp, sl, ip, ror #18 │ │ │ │ + ldrsheq fp, [sl], #84 @ 0x54 │ │ │ │ + ldrsheq ip, [sl], #24 │ │ │ │ + sbcseq fp, sl, r8, lsr r9 │ │ │ │ + sbcseq r3, r9, ip, asr r1 │ │ │ │ + sbcseq fp, sl, r8, lsl r9 │ │ │ │ + sbcseq r3, r9, r8, lsr #2 │ │ │ │ + ldrsheq fp, [sl], #132 @ 0x84 │ │ │ │ + sbcseq fp, sl, r4, asr #10 │ │ │ │ + sbcseq fp, sl, ip, asr #17 │ │ │ │ + smullseq ip, sl, r0, r0 │ │ │ │ + ldrsbeq ip, [sl], #4 │ │ │ │ + sbcseq ip, sl, r0, lsr #1 │ │ │ │ + sbcseq ip, sl, ip, rrx │ │ │ │ + sbcseq ip, sl, r8, asr #32 │ │ │ │ + sbcseq ip, sl, r4, rrx │ │ │ │ + ldrsbeq fp, [sl], #244 @ 0xf4 │ │ │ │ tstne r1, r0 │ │ │ │ - ldrsheq r2, [r9], #232 @ 0xe8 │ │ │ │ - sbcseq fp, sl, r0, ror #16 │ │ │ │ + sbcseq r2, r9, ip, ror #29 │ │ │ │ + sbcseq fp, sl, r4, asr r8 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ - sbcseq r3, r9, r4, ror #9 │ │ │ │ - sbcseq fp, sl, r4, ror #5 │ │ │ │ - teqeq pc, r0, lsl #14 │ │ │ │ - sbcseq sl, sl, r4, ror sl │ │ │ │ - sbcseq r2, r9, ip, lsr #28 │ │ │ │ - sbcseq sl, sl, r4, asr sl │ │ │ │ - ldrsheq r2, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq sl, sl, ip, lsr sl │ │ │ │ - sbcseq r2, r9, r4, asr #27 │ │ │ │ - sbcseq sl, sl, r8, lsl sl │ │ │ │ - smullseq r2, r9, r0, sp │ │ │ │ - ldrsheq sl, [sl], #144 @ 0x90 │ │ │ │ - sbcseq sl, sl, r4, asr #18 │ │ │ │ - sbcseq sl, sl, ip, ror #17 │ │ │ │ - sbcseq fp, sl, ip, ror r1 │ │ │ │ + ldrsbeq r3, [r9], #72 @ 0x48 │ │ │ │ + ldrsbeq fp, [sl], #40 @ 0x28 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ + sbcseq sl, sl, r8, ror #20 │ │ │ │ + sbcseq r2, r9, r0, lsr #28 │ │ │ │ + sbcseq sl, sl, r8, asr #20 │ │ │ │ + sbcseq r2, r9, ip, ror #27 │ │ │ │ + sbcseq sl, sl, r0, lsr sl │ │ │ │ + ldrheq r2, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq sl, sl, ip, lsl #20 │ │ │ │ + sbcseq r2, r9, r4, lsl #27 │ │ │ │ + sbcseq sl, sl, r4, ror #19 │ │ │ │ + sbcseq sl, sl, r8, lsr r9 │ │ │ │ + sbcseq sl, sl, r0, ror #17 │ │ │ │ + sbcseq fp, sl, r0, ror r1 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - ldrsbeq sl, [sl], #128 @ 0x80 │ │ │ │ - ldrheq sl, [sl], #140 @ 0x8c │ │ │ │ - sbcseq sl, sl, r0, ror #16 │ │ │ │ - sbcseq fp, sl, r0, lsl #2 │ │ │ │ - ldrsbeq r3, [r9], #0 │ │ │ │ + sbcseq sl, sl, r4, asr #17 │ │ │ │ + ldrheq sl, [sl], #128 @ 0x80 │ │ │ │ + sbcseq sl, sl, r4, asr r8 │ │ │ │ + ldrsheq fp, [sl], #4 │ │ │ │ + sbcseq r3, r9, r4, asr #1 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ tsteq r1, r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - sbcseq r3, r9, r4, asr r2 │ │ │ │ - sbcseq fp, sl, r4, asr r0 │ │ │ │ + sbcseq r3, r9, r8, asr #4 │ │ │ │ + sbcseq fp, sl, r8, asr #32 │ │ │ │ andseq r1, r1, r1 │ │ │ │ - sbcseq fp, sl, r8, lsr #6 │ │ │ │ - sbcseq lr, r7, r0, lsl #20 │ │ │ │ - ldrsheq fp, [sl], #32 │ │ │ │ - teqeq pc, sl, lsl r4 @ │ │ │ │ - ldrsbeq fp, [sl], #44 @ 0x2c │ │ │ │ - ldrheq fp, [sl], #40 @ 0x28 │ │ │ │ - smullseq fp, sl, r8, r2 │ │ │ │ - sbcseq fp, sl, r4, ror r2 │ │ │ │ + sbcseq fp, sl, ip, lsl r3 │ │ │ │ + ldrsheq lr, [r7], #148 @ 0x94 │ │ │ │ + sbcseq fp, sl, r4, ror #5 │ │ │ │ + teqeq pc, r6, lsl r4 @ │ │ │ │ + ldrsbeq fp, [sl], #32 │ │ │ │ + sbcseq fp, sl, ip, lsr #5 │ │ │ │ + sbcseq fp, sl, ip, lsl #5 │ │ │ │ + sbcseq fp, sl, r8, ror #4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - sbcseq sp, sl, ip, lsr #1 │ │ │ │ - sbcseq sl, sl, r4, lsr #28 │ │ │ │ + sbcseq sp, sl, r0, lsr #1 │ │ │ │ + sbcseq sl, sl, r8, lsl lr │ │ │ │ andeq r2, r0, r0, asr r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - sbcseq sp, sl, r4, lsl r0 │ │ │ │ - sbcseq sl, sl, ip, ror #26 │ │ │ │ + sbcseq sp, sl, r8 │ │ │ │ + sbcseq sl, sl, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ muleq r0, ip, ip │ │ │ │ @ instruction: 0x000034bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, ip, asr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ @ instruction: 0x00003dbc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - smullseq fp, sl, ip, r3 │ │ │ │ - sbcseq r5, sp, r0, lsr r8 │ │ │ │ - ldrsbeq lr, [r7], #60 @ 0x3c │ │ │ │ + smullseq fp, sl, r0, r3 │ │ │ │ + sbcseq r5, sp, r4, lsr #16 │ │ │ │ + ldrsbeq lr, [r7], #48 @ 0x30 │ │ │ │ muleq r0, r8, ip │ │ │ │ - sbcseq sl, sl, ip, lsr #18 │ │ │ │ - sbcseq sl, sl, r4, lsl r9 │ │ │ │ - ldrheq sl, [sl], #24 │ │ │ │ - sbcseq r2, r9, ip, ror #6 │ │ │ │ - sbcseq r2, r9, r4, asr #6 │ │ │ │ + sbcseq sl, sl, r0, lsr #18 │ │ │ │ + sbcseq sl, sl, r8, lsl #18 │ │ │ │ + sbcseq sl, sl, ip, lsr #3 │ │ │ │ + sbcseq r2, r9, r0, ror #6 │ │ │ │ + sbcseq r2, r9, r8, lsr r3 │ │ │ │ tstne r0, r0, lsl r1 │ │ │ │ - sbcseq r2, r9, r0, ror #5 │ │ │ │ - teqeq pc, lr, lsl #24 │ │ │ │ - sbcseq sl, sl, ip, lsr #21 │ │ │ │ - sbcseq sl, sl, r8, asr #6 │ │ │ │ - sbcseq sl, sl, ip, lsl #21 │ │ │ │ - sbcseq sl, sl, ip, ror sl │ │ │ │ - ldrsbeq sl, [sl], #36 @ 0x24 │ │ │ │ + ldrsbeq r2, [r9], #36 @ 0x24 │ │ │ │ + teqeq pc, sl, lsl #24 │ │ │ │ + sbcseq sl, sl, r0, lsr #21 │ │ │ │ + sbcseq sl, sl, ip, lsr r3 │ │ │ │ + sbcseq sl, sl, r0, lsl #21 │ │ │ │ + sbcseq sl, sl, r0, ror sl │ │ │ │ + sbcseq sl, sl, r8, asr #5 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - sbcseq sl, sl, r0, ror #5 │ │ │ │ - sbcseq sl, sl, r8, asr #20 │ │ │ │ - teqeq pc, r0, lsr r7 @ │ │ │ │ - ldrheq sp, [r7], #200 @ 0xc8 │ │ │ │ - sbcseq sl, sl, ip, ror sl │ │ │ │ - teqeq pc, ip, lsl #14 │ │ │ │ - sbcseq sl, sl, r0, ror r9 │ │ │ │ - sbcseq sl, sl, r0, asr #20 │ │ │ │ - sbcseq sl, sl, ip, lsr r9 │ │ │ │ - sbcseq sl, sl, r4, lsl r9 │ │ │ │ - ldrsheq sl, [sl], #128 @ 0x80 │ │ │ │ - sbcseq sl, sl, ip, asr #17 │ │ │ │ - sbcseq sl, sl, r8, lsr #17 │ │ │ │ - sbcseq sl, sl, r4, lsl #17 │ │ │ │ - sbcseq r1, r9, r0, lsr #31 │ │ │ │ - sbcseq r1, r9, r4, lsl lr │ │ │ │ - ldrheq r1, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq sl, sl, r0, lsr #18 │ │ │ │ - sbcseq r1, r9, r0, lsr #27 │ │ │ │ - sbcseq r1, r9, ip, ror #26 │ │ │ │ - ldrheq r9, [sl], #248 @ 0xf8 │ │ │ │ - sbcseq r9, sl, r8, lsl #31 │ │ │ │ + ldrsbeq sl, [sl], #36 @ 0x24 │ │ │ │ + sbcseq sl, sl, ip, lsr sl │ │ │ │ + teqeq pc, ip, lsr #14 │ │ │ │ + sbcseq sp, r7, ip, lsr #25 │ │ │ │ + sbcseq sl, sl, r0, ror sl │ │ │ │ + teqeq pc, r8, lsl #14 │ │ │ │ + sbcseq sl, sl, r4, ror #18 │ │ │ │ + sbcseq sl, sl, r4, lsr sl │ │ │ │ + sbcseq sl, sl, r0, lsr r9 │ │ │ │ + sbcseq sl, sl, r8, lsl #18 │ │ │ │ + sbcseq sl, sl, r4, ror #17 │ │ │ │ sbcseq sl, sl, r0, asr #17 │ │ │ │ smullseq sl, sl, ip, r8 @ │ │ │ │ - sbcseq r9, sl, ip, ror #30 │ │ │ │ - sbcseq r1, r9, r8, ror #28 │ │ │ │ - sbcseq sl, sl, r8, lsr r8 │ │ │ │ - sbcseq sl, sl, r0, lsl r8 │ │ │ │ - sbcseq sl, sl, ip, ror #15 │ │ │ │ - ldrheq r1, [r9], #208 @ 0xd0 │ │ │ │ - sbcseq sl, sl, ip, lsr #15 │ │ │ │ - sbcseq sl, sl, r0, lsl #15 │ │ │ │ + sbcseq sl, sl, r8, ror r8 │ │ │ │ + smullseq r1, r9, r4, pc @ │ │ │ │ + sbcseq r1, r9, r8, lsl #28 │ │ │ │ + sbcseq r1, r9, ip, lsr #27 │ │ │ │ + sbcseq sl, sl, r4, lsl r9 │ │ │ │ + smullseq r1, r9, r4, sp │ │ │ │ + sbcseq r1, r9, r0, ror #26 │ │ │ │ + sbcseq r9, sl, ip, lsr #31 │ │ │ │ + sbcseq r9, sl, ip, ror pc │ │ │ │ + ldrheq sl, [sl], #132 @ 0x84 │ │ │ │ + smullseq sl, sl, r0, r8 @ │ │ │ │ + sbcseq r9, sl, r0, ror #30 │ │ │ │ + sbcseq r1, r9, ip, asr lr │ │ │ │ + sbcseq sl, sl, ip, lsr #16 │ │ │ │ + sbcseq sl, sl, r4, lsl #16 │ │ │ │ + sbcseq sl, sl, r0, ror #15 │ │ │ │ + sbcseq r1, r9, r4, lsr #27 │ │ │ │ + sbcseq sl, sl, r0, lsr #15 │ │ │ │ + sbcseq sl, sl, r4, ror r7 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andseq r1, r1, r0, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - sbcseq ip, sl, r8, lsl #5 │ │ │ │ - sbcseq r9, sl, ip, lsr #30 │ │ │ │ - sbcseq r9, sl, r8, lsr #30 │ │ │ │ - sbcseq r9, sl, r8, asr #29 │ │ │ │ - sbcseq r9, sl, ip, ror #14 │ │ │ │ - teqeq pc, r0, lsr #6 │ │ │ │ - sbcseq sl, sl, r8, lsr #31 │ │ │ │ - ldrsbeq r1, [r9], #152 @ 0x98 │ │ │ │ - sbcseq sl, sl, r4, lsl #31 │ │ │ │ - sbcseq r1, r9, r4, lsr #19 │ │ │ │ - sbcseq sl, sl, r0, ror #30 │ │ │ │ - sbcseq r1, r9, r0, ror r9 │ │ │ │ - sbcseq sl, sl, ip, lsr pc │ │ │ │ - sbcseq r1, r9, ip, lsr r9 │ │ │ │ - sbcseq sl, sl, r8, lsl pc │ │ │ │ - sbcseq r1, r9, r8, lsl #18 │ │ │ │ - ldrsheq sl, [sl], #228 @ 0xe4 │ │ │ │ - ldrsbeq r1, [r9], #132 @ 0x84 │ │ │ │ - ldrsbeq sl, [sl], #224 @ 0xe0 │ │ │ │ - sbcseq r1, r9, r0, lsr #17 │ │ │ │ - sbcseq sl, sl, ip, lsr #29 │ │ │ │ - ldrsbeq r9, [sl], #252 @ 0xfc │ │ │ │ - sbcseq r9, sl, r4, ror #24 │ │ │ │ + sbcseq ip, sl, ip, ror r2 │ │ │ │ + sbcseq r9, sl, r0, lsr #30 │ │ │ │ + sbcseq r9, sl, ip, lsl pc │ │ │ │ + ldrheq r9, [sl], #236 @ 0xec │ │ │ │ + sbcseq r9, sl, r0, ror #14 │ │ │ │ + teqeq pc, ip, lsl r3 @ │ │ │ │ + smullseq sl, sl, ip, pc @ │ │ │ │ + sbcseq r1, r9, ip, asr #19 │ │ │ │ + sbcseq sl, sl, r8, ror pc │ │ │ │ + smullseq r1, r9, r8, r9 │ │ │ │ + sbcseq sl, sl, r4, asr pc │ │ │ │ + sbcseq r1, r9, r4, ror #18 │ │ │ │ + sbcseq sl, sl, r0, lsr pc │ │ │ │ + sbcseq r1, r9, r0, lsr r9 │ │ │ │ + sbcseq sl, sl, ip, lsl #30 │ │ │ │ + ldrsheq r1, [r9], #140 @ 0x8c │ │ │ │ + sbcseq sl, sl, r8, ror #29 │ │ │ │ + sbcseq r1, r9, r8, asr #17 │ │ │ │ + sbcseq sl, sl, r4, asr #29 │ │ │ │ + smullseq r1, r9, r4, r8 │ │ │ │ + sbcseq sl, sl, r0, lsr #29 │ │ │ │ + ldrsbeq r9, [sl], #240 @ 0xf0 │ │ │ │ + sbcseq r9, sl, r8, asr ip │ │ │ │ andeq r1, r0, r8, ror pc │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ andeq r1, r0, ip, lsl sl │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - sbcseq fp, sl, ip, lsl sl │ │ │ │ - sbcseq r1, r9, r4, lsr #14 │ │ │ │ - ldrsheq fp, [sl], #152 @ 0x98 │ │ │ │ - ldrsheq r1, [r9], #96 @ 0x60 │ │ │ │ - ldrsbeq fp, [sl], #148 @ 0x94 │ │ │ │ - ldrheq r1, [r9], #108 @ 0x6c │ │ │ │ - ldrheq fp, [sl], #148 @ 0x94 │ │ │ │ + sbcseq fp, sl, r0, lsl sl │ │ │ │ + sbcseq r1, r9, r8, lsl r7 │ │ │ │ + sbcseq fp, sl, ip, ror #19 │ │ │ │ + sbcseq r1, r9, r4, ror #13 │ │ │ │ + sbcseq fp, sl, r8, asr #19 │ │ │ │ + ldrheq r1, [r9], #96 @ 0x60 │ │ │ │ + sbcseq fp, sl, r8, lsr #19 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r9, sl, r4, lsr r1 │ │ │ │ - teqeq pc, r6, lsl #31 │ │ │ │ - ldrheq sp, [r7], #64 @ 0x40 │ │ │ │ - smullseq r9, sl, r8, r1 │ │ │ │ - sbcseq r9, sl, r0, ror r1 │ │ │ │ - sbcseq r9, sl, r8, asr #2 │ │ │ │ - sbcseq r9, sl, r0, lsr #2 │ │ │ │ - ldrsheq r9, [sl], #8 │ │ │ │ - ldrsbeq r9, [sl], #0 │ │ │ │ - sbcseq r9, sl, r8, lsr #1 │ │ │ │ - sbcseq r9, sl, r4, lsl #1 │ │ │ │ - sbcseq r9, sl, r0, rrx │ │ │ │ - sbcseq r9, sl, ip, lsr r0 │ │ │ │ - sbcseq r9, sl, r8, lsl r0 │ │ │ │ - ldrsheq r8, [sl], #244 @ 0xf4 │ │ │ │ - ldrheq r8, [sl], #240 @ 0xf0 │ │ │ │ + sbcseq r9, sl, r8, lsr #2 │ │ │ │ + teqeq pc, r2, lsl #31 │ │ │ │ + sbcseq sp, r7, r4, lsr #9 │ │ │ │ + sbcseq r9, sl, ip, lsl #3 │ │ │ │ + sbcseq r9, sl, r4, ror #2 │ │ │ │ + sbcseq r9, sl, ip, lsr r1 │ │ │ │ + sbcseq r9, sl, r4, lsl r1 │ │ │ │ + sbcseq r9, sl, ip, ror #1 │ │ │ │ + sbcseq r9, sl, r4, asr #1 │ │ │ │ + smullseq r9, sl, ip, r0 │ │ │ │ + sbcseq r9, sl, r8, ror r0 │ │ │ │ + sbcseq r9, sl, r4, asr r0 │ │ │ │ + sbcseq r9, sl, r0, lsr r0 │ │ │ │ + sbcseq r9, sl, ip │ │ │ │ + sbcseq r8, sl, r8, ror #31 │ │ │ │ + sbcseq r8, sl, r4, lsr #31 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - sbcseq r9, sl, ip, asr #23 │ │ │ │ - smullseq r9, sl, r4, r0 │ │ │ │ - sbcseq r9, sl, r8, rrx │ │ │ │ + sbcseq r9, sl, r0, asr #23 │ │ │ │ + sbcseq r9, sl, r8, lsl #1 │ │ │ │ + sbcseq r9, sl, ip, asr r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - teqeq pc, sl, asr #25 │ │ │ │ - sbcseq r9, sl, r4, asr #7 │ │ │ │ - sbcseq r9, sl, ip, ror #14 │ │ │ │ - sbcseq r9, sl, ip, ror r3 │ │ │ │ - sbcseq r9, sl, r4, lsr r7 │ │ │ │ + teqeq pc, r6, asr #25 │ │ │ │ + ldrheq r9, [sl], #56 @ 0x38 │ │ │ │ + sbcseq r9, sl, r0, ror #14 │ │ │ │ + sbcseq r9, sl, r0, ror r3 │ │ │ │ + sbcseq r9, sl, r8, lsr #14 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ - sbcseq ip, sl, r0, lsl #2 │ │ │ │ - ldrsheq r1, [r9], #76 @ 0x4c │ │ │ │ - sbcseq pc, fp, r8, lsl #25 │ │ │ │ - sbcseq pc, fp, r0, ror ip @ │ │ │ │ - sbcseq ip, sl, ip, lsr r0 │ │ │ │ - sbcseq sp, r7, r4, ror r0 │ │ │ │ - sbcseq pc, fp, r0, asr ip @ │ │ │ │ - ldrheq fp, [sl], #124 @ 0x7c │ │ │ │ - sbcseq pc, fp, r8, lsr ip @ │ │ │ │ - smullseq r1, r9, r4, r1 │ │ │ │ - ldrsbeq r1, [r9], #108 @ 0x6c │ │ │ │ - teqeq pc, r4 @ @ │ │ │ │ - sbcseq r1, r9, r0, lsl #14 │ │ │ │ - ldrsheq r1, [r9], #96 @ 0x60 │ │ │ │ - sbcseq ip, r7, r0, ror pc │ │ │ │ - smullseq pc, fp, ip, fp @ │ │ │ │ - sbcseq r1, r9, r8, ror r6 │ │ │ │ - sbcseq r1, r9, r4, asr r6 │ │ │ │ - sbcseq r1, r9, r0, lsr r6 │ │ │ │ - sbcseq r1, r9, ip, lsl #12 │ │ │ │ - sbcseq r1, r9, r8, ror #11 │ │ │ │ - sbcseq r1, r9, r4, asr #11 │ │ │ │ + ldrsheq ip, [sl], #4 │ │ │ │ + ldrsheq r1, [r9], #64 @ 0x40 │ │ │ │ + sbcseq pc, fp, ip, ror ip @ │ │ │ │ + sbcseq pc, fp, r4, ror #24 │ │ │ │ + sbcseq ip, sl, r0, lsr r0 │ │ │ │ + sbcseq sp, r7, r8, rrx │ │ │ │ + sbcseq pc, fp, r4, asr #24 │ │ │ │ + ldrheq fp, [sl], #112 @ 0x70 │ │ │ │ + sbcseq pc, fp, ip, lsr #24 │ │ │ │ + sbcseq r1, r9, r8, lsl #3 │ │ │ │ + ldrsbeq r1, [r9], #96 @ 0x60 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + ldrsheq r1, [r9], #100 @ 0x64 │ │ │ │ + sbcseq r1, r9, r4, ror #13 │ │ │ │ + sbcseq ip, r7, r4, ror #30 │ │ │ │ + smullseq pc, fp, r0, fp @ │ │ │ │ + sbcseq r1, r9, ip, ror #12 │ │ │ │ + sbcseq r1, r9, r8, asr #12 │ │ │ │ + sbcseq r1, r9, r4, lsr #12 │ │ │ │ + sbcseq r1, r9, r0, lsl #12 │ │ │ │ + ldrsbeq r1, [r9], #92 @ 0x5c │ │ │ │ + ldrheq r1, [r9], #88 @ 0x58 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - sbcseq fp, sl, ip, ror #14 │ │ │ │ - sbcseq r9, sl, r0, lsr r4 │ │ │ │ - sbcseq r0, r9, r8, asr #30 │ │ │ │ - ldrheq pc, [fp], #212 @ 0xd4 @ │ │ │ │ + sbcseq fp, sl, r0, ror #14 │ │ │ │ + sbcseq r9, sl, r4, lsr #8 │ │ │ │ + sbcseq r0, r9, ip, lsr pc │ │ │ │ + sbcseq pc, fp, r8, lsr #27 │ │ │ │ sub r3, r3, #87 @ 0x57 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 497420 │ │ │ │ + bhi 49744c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 497adc │ │ │ │ + bhi 497b08 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4979dc │ │ │ │ + bhi 497a08 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #4416 @ 0x1140 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-324] @ 494604 │ │ │ │ + ldr r2, [pc, #-324] @ 494630 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-628] @ 4944ec │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-628] @ 494518 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-648] @ 4944f0 │ │ │ │ + ldr r2, [pc, #-648] @ 49451c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-668] @ 4944f4 │ │ │ │ + ldr r2, [pc, #-668] @ 494520 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 497e80 │ │ │ │ - ldr r2, [pc, #-696] @ 4944f8 │ │ │ │ + bne 497eac │ │ │ │ + ldr r2, [pc, #-696] @ 494524 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-712] @ 4944fc │ │ │ │ + ldr r2, [pc, #-712] @ 494528 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-732] @ 494500 │ │ │ │ - ldr r2, [pc, #-732] @ 494504 │ │ │ │ + ldr r3, [pc, #-732] @ 49452c │ │ │ │ + ldr r2, [pc, #-732] @ 494530 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-752] @ 494508 │ │ │ │ + ldr r2, [pc, #-752] @ 494534 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #-776] @ 49450c │ │ │ │ + ldr r3, [pc, #-776] @ 494538 │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 494830 │ │ │ │ + bhi 49485c │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-808] @ 494510 │ │ │ │ + ldr r2, [pc, #-808] @ 49453c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-828] @ 494514 │ │ │ │ + ldr r2, [pc, #-828] @ 494540 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-848] @ 494518 │ │ │ │ + ldr r2, [pc, #-848] @ 494544 │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a394 │ │ │ │ + bhi 49a3c0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-884] @ 49451c │ │ │ │ + ldr r2, [pc, #-884] @ 494548 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-900] @ 494520 │ │ │ │ + ldr r2, [pc, #-900] @ 49454c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48d310 │ │ │ │ - ldr r2, [pc, #-912] @ 494524 │ │ │ │ + b 48d33c │ │ │ │ + ldr r2, [pc, #-912] @ 494550 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-932] @ 494528 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-932] @ 494554 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-952] @ 49452c │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-952] @ 494558 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-972] @ 494530 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-972] @ 49455c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-992] @ 494534 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-992] @ 494560 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-1012] @ 494538 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-1012] @ 494564 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-1032] @ 49453c │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-1032] @ 494568 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1052] @ 494540 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1052] @ 49456c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1072] @ 494544 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1072] @ 494570 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1092] @ 494548 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1092] @ 494574 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1112] @ 49454c │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1112] @ 494578 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1132] @ 494550 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1132] @ 49457c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1152] @ 494554 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1152] @ 494580 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1172] @ 494558 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1172] @ 494584 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1192] @ 49455c │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1192] @ 494588 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1212] @ 494560 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1212] @ 49458c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1232] @ 494564 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1232] @ 494590 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1252] @ 494568 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1252] @ 494594 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1272] @ 49456c │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1272] @ 494598 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1292] @ 494570 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1292] @ 49459c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1312] @ 494574 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1312] @ 4945a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1332] @ 494578 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1332] @ 4945a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1352] @ 49457c │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1352] @ 4945a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r2, [pc, #-1372] @ 494580 │ │ │ │ + b 494874 │ │ │ │ + ldr r2, [pc, #-1372] @ 4945ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494848 │ │ │ │ - ldr r3, [pc, #-1392] @ 494584 │ │ │ │ + b 494874 │ │ │ │ + ldr r3, [pc, #-1392] @ 4945b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 497858 │ │ │ │ + bhi 497884 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 497834 │ │ │ │ + bhi 497860 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4907cc │ │ │ │ + bhi 4907f8 │ │ │ │ sub r3, r3, #21 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #6208 @ 0x1840 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #-1444] @ 494588 │ │ │ │ + ldr r1, [pc, #-1444] @ 4945b4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ ands r1, r1, r2, lsl r3 │ │ │ │ lsl r2, r2, r3 │ │ │ │ - bne 4907f4 │ │ │ │ + bne 490820 │ │ │ │ tst r2, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #13248 @ 0x33c0 │ │ │ │ - ldr r2, [pc, #-1124] @ 4946f4 │ │ │ │ + ldr r2, [pc, #-1124] @ 494720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 495674 │ │ │ │ - ldr r3, [pc, #-1508] @ 49458c │ │ │ │ + bne 4956a0 │ │ │ │ + ldr r3, [pc, #-1508] @ 4945b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-1516] @ 494590 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-1516] @ 4945bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1536] @ 494594 │ │ │ │ + ldr r2, [pc, #-1536] @ 4945c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3376 @ 0xd30 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1504] @ 4945f4 │ │ │ │ + ldr r2, [pc, #-1504] @ 494620 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 496ca8 │ │ │ │ - ldr r2, [pc, #-1612] @ 494598 │ │ │ │ - ldr r8, [pc, #-1612] @ 49459c │ │ │ │ + beq 496cd4 │ │ │ │ + ldr r2, [pc, #-1612] @ 4945c4 │ │ │ │ + ldr r8, [pc, #-1612] @ 4945c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1660] @ 4945a0 │ │ │ │ + ldr r2, [pc, #-1660] @ 4945cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ @@ -1114184,22870 +1114195,22870 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #16 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r3, [pc, #-1728] @ 4945a4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r3, [pc, #-1728] @ 4945d0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #16 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1756] @ 4945a8 │ │ │ │ + ldr r2, [pc, #-1756] @ 4945d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49804c │ │ │ │ - ldr r2, [pc, #-1784] @ 4945ac │ │ │ │ + bne 498078 │ │ │ │ + ldr r2, [pc, #-1784] @ 4945d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1800] @ 4945b0 │ │ │ │ + ldr r2, [pc, #-1800] @ 4945dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 498034 │ │ │ │ - ldr r2, [pc, #-1828] @ 4945b4 │ │ │ │ + bne 498060 │ │ │ │ + ldr r2, [pc, #-1828] @ 4945e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1844] @ 4945b8 │ │ │ │ + ldr r2, [pc, #-1844] @ 4945e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 49801c │ │ │ │ - ldr r2, [pc, #-1872] @ 4945bc │ │ │ │ + bne 498048 │ │ │ │ + ldr r2, [pc, #-1872] @ 4945e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1888] @ 4945c0 │ │ │ │ + ldr r2, [pc, #-1888] @ 4945ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 498004 │ │ │ │ - ldr r2, [pc, #-1916] @ 4945c4 │ │ │ │ + bne 498030 │ │ │ │ + ldr r2, [pc, #-1916] @ 4945f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1932] @ 4945c8 │ │ │ │ + ldr r2, [pc, #-1932] @ 4945f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 497fec │ │ │ │ - ldr r2, [pc, #-1960] @ 4945cc │ │ │ │ + bne 498018 │ │ │ │ + ldr r2, [pc, #-1960] @ 4945f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1976] @ 4945d0 │ │ │ │ + ldr r2, [pc, #-1976] @ 4945fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 497fd4 │ │ │ │ - ldr r2, [pc, #-2004] @ 4945d4 │ │ │ │ + bne 498000 │ │ │ │ + ldr r2, [pc, #-2004] @ 494600 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2020] @ 4945d8 │ │ │ │ + ldr r2, [pc, #-2020] @ 494604 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 497fbc │ │ │ │ - ldr r2, [pc, #-2048] @ 4945dc │ │ │ │ + bne 497fe8 │ │ │ │ + ldr r2, [pc, #-2048] @ 494608 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2064] @ 4945e0 │ │ │ │ + ldr r2, [pc, #-2064] @ 49460c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1848] @ 4946f4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1848] @ 494720 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-2144] @ 4945e4 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-2144] @ 494610 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2164] @ 4945e8 │ │ │ │ + ldr r2, [pc, #-2164] @ 494614 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2196] @ 4945ec │ │ │ │ + ldr r3, [pc, #-2196] @ 494618 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496d14 │ │ │ │ + bhi 496d40 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ subhi r3, r1, #8000 @ 0x1f40 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-2240] @ 4945f0 │ │ │ │ + ldr r2, [pc, #-2240] @ 49461c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c7e8 │ │ │ │ - ldr r2, [pc, #-2252] @ 4945f4 │ │ │ │ + bne 48c814 │ │ │ │ + ldr r2, [pc, #-2252] @ 494620 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 48abfc │ │ │ │ - b 48c884 │ │ │ │ - ldr r3, [pc, #-2268] @ 4945f8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48c8b0 │ │ │ │ + ldr r3, [pc, #-2268] @ 494624 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496db4 │ │ │ │ + bhi 496de0 │ │ │ │ cmp r1, #2944 @ 0xb80 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #2944 @ 0xb80 │ │ │ │ - ldr r2, [pc, #-2288] @ 4945fc │ │ │ │ + ldr r2, [pc, #-2288] @ 494628 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-2312] @ 494600 │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-2312] @ 49462c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 496fb0 │ │ │ │ + bhi 496fdc │ │ │ │ cmp r1, #6656 @ 0x1a00 │ │ │ │ - bcc 48abfc │ │ │ │ + bcc 48ac28 │ │ │ │ sub r3, r1, #6656 @ 0x1a00 │ │ │ │ - ldr r2, [pc, #-2332] @ 494604 │ │ │ │ + ldr r2, [pc, #-2332] @ 494630 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-2352] @ 494608 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-2352] @ 494634 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 49867c │ │ │ │ - ldr r2, [pc, #-2380] @ 49460c │ │ │ │ + bne 4986a8 │ │ │ │ + ldr r2, [pc, #-2380] @ 494638 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2396] @ 494610 │ │ │ │ + ldr r2, [pc, #-2396] @ 49463c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 497f5c │ │ │ │ - ldr r2, [pc, #-2424] @ 494614 │ │ │ │ + bne 497f88 │ │ │ │ + ldr r2, [pc, #-2424] @ 494640 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2440] @ 494618 │ │ │ │ + ldr r2, [pc, #-2440] @ 494644 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 497f44 │ │ │ │ - ldr r2, [pc, #-2468] @ 49461c │ │ │ │ + bne 497f70 │ │ │ │ + ldr r2, [pc, #-2468] @ 494648 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2484] @ 494620 │ │ │ │ + ldr r2, [pc, #-2484] @ 49464c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 49254c │ │ │ │ + b 492578 │ │ │ │ sub r3, r1, #496 @ 0x1f0 │ │ │ │ - ldr r2, [pc, #-2496] @ 494624 │ │ │ │ + ldr r2, [pc, #-2496] @ 494650 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r1, #516 @ 0x204 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-2524] @ 494628 │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-2524] @ 494654 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2544] @ 49462c │ │ │ │ + ldr r3, [pc, #-2544] @ 494658 │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ - bhi 495038 │ │ │ │ + bhi 495064 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2576] @ 494630 │ │ │ │ + ldr r2, [pc, #-2576] @ 49465c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2604] @ 494634 │ │ │ │ + ldr r2, [pc, #-2604] @ 494660 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2628] @ 494638 │ │ │ │ + ldr r2, [pc, #-2628] @ 494664 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2652] @ 49463c │ │ │ │ + ldr r2, [pc, #-2652] @ 494668 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2676] @ 494640 │ │ │ │ + ldr r2, [pc, #-2676] @ 49466c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2700] @ 494644 │ │ │ │ + ldr r2, [pc, #-2700] @ 494670 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2724] @ 494648 │ │ │ │ + ldr r2, [pc, #-2724] @ 494674 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2748] @ 49464c │ │ │ │ + ldr r2, [pc, #-2748] @ 494678 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2772] @ 494650 │ │ │ │ + ldr r2, [pc, #-2772] @ 49467c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2796] @ 494654 │ │ │ │ + ldr r2, [pc, #-2796] @ 494680 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2820] @ 494658 │ │ │ │ + ldr r2, [pc, #-2820] @ 494684 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2844] @ 49465c │ │ │ │ + ldr r2, [pc, #-2844] @ 494688 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 494660 │ │ │ │ + ldr r2, [pc, #-2868] @ 49468c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2892] @ 494664 │ │ │ │ + ldr r2, [pc, #-2892] @ 494690 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3456 @ 0xd80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2936] @ 494668 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2936] @ 494694 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 48a9b8 │ │ │ │ + bne 48a9e4 │ │ │ │ cmp r3, #20 │ │ │ │ - bne 4998b4 │ │ │ │ - ldr r2, [pc, #-2956] @ 49466c │ │ │ │ + bne 4998e0 │ │ │ │ + ldr r2, [pc, #-2956] @ 494698 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 48aa58 │ │ │ │ - ldr r2, [pc, #-2964] @ 494670 │ │ │ │ + b 48aa84 │ │ │ │ + ldr r2, [pc, #-2964] @ 49469c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2988] @ 494674 │ │ │ │ + ldr r2, [pc, #-2988] @ 4946a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3616 @ 0xe20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3040] @ 494678 │ │ │ │ + ldr r2, [pc, #-3040] @ 4946a4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #-3048] @ 49467c │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #-3048] @ 4946a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #-3056] @ 494680 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #-3056] @ 4946ac │ │ │ │ tst r3, r2 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ sub r2, r1, #3648 @ 0xe40 │ │ │ │ - b 48b2f4 │ │ │ │ + b 48b320 │ │ │ │ sub r3, r1, #3680 @ 0xe60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3116] @ 494678 │ │ │ │ + ldr r2, [pc, #-3116] @ 4946a4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #-3124] @ 49467c │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #-3124] @ 4946a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #-3132] @ 494680 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #-3132] @ 4946ac │ │ │ │ tst r3, r2 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #3808 @ 0xee0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3184] @ 494678 │ │ │ │ + ldr r2, [pc, #-3184] @ 4946a4 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492e78 │ │ │ │ - ldr r2, [pc, #-3192] @ 49467c │ │ │ │ + bne 492ea4 │ │ │ │ + ldr r2, [pc, #-3192] @ 4946a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 492f1c │ │ │ │ - ldr r2, [pc, #-3200] @ 494680 │ │ │ │ + bne 492f48 │ │ │ │ + ldr r2, [pc, #-3200] @ 4946ac │ │ │ │ tst r3, r2 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #1792 @ 0x700 │ │ │ │ - bcc 48abfc │ │ │ │ - ldr r3, [pc, #-3220] @ 494684 │ │ │ │ + bcc 48ac28 │ │ │ │ + ldr r3, [pc, #-3220] @ 4946b0 │ │ │ │ sub r1, r1, #1792 @ 0x700 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3252] @ 494688 │ │ │ │ + ldr r2, [pc, #-3252] @ 4946b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3272] @ 49468c │ │ │ │ + ldr r2, [pc, #-3272] @ 4946b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3300] @ 494690 │ │ │ │ + ldr r2, [pc, #-3300] @ 4946bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3320] @ 494694 │ │ │ │ + ldr r2, [pc, #-3320] @ 4946c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3348] @ 494698 │ │ │ │ + ldr r3, [pc, #-3348] @ 4946c4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 493c7c │ │ │ │ + beq 493ca8 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48a894 │ │ │ │ - b 48abfc │ │ │ │ + beq 48a8c0 │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #432 @ 0x1b0 │ │ │ │ - bne 4999fc │ │ │ │ - ldr r2, [pc, #-3380] @ 49469c │ │ │ │ + bne 499a28 │ │ │ │ + ldr r2, [pc, #-3380] @ 4946c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 499068 │ │ │ │ - ldr r2, [pc, #-3404] @ 4946a0 │ │ │ │ + bne 499094 │ │ │ │ + ldr r2, [pc, #-3404] @ 4946cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3420] @ 4946a4 │ │ │ │ + ldr r2, [pc, #-3420] @ 4946d0 │ │ │ │ lsr r8, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4991c4 │ │ │ │ + beq 4991f0 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4991f8 │ │ │ │ + beq 499224 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4991dc │ │ │ │ - ldr r2, [pc, #-3472] @ 4946a8 │ │ │ │ + bne 499208 │ │ │ │ + ldr r2, [pc, #-3472] @ 4946d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3488] @ 4946ac │ │ │ │ + ldr r2, [pc, #-3488] @ 4946d8 │ │ │ │ lsr r8, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 499050 │ │ │ │ + beq 49907c │ │ │ │ cmp r8, #1 │ │ │ │ - beq 499038 │ │ │ │ - ldr r2, [pc, #-3532] @ 4946b0 │ │ │ │ + beq 499064 │ │ │ │ + ldr r2, [pc, #-3532] @ 4946dc │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3552] @ 4946b4 │ │ │ │ + ldr r2, [pc, #-3552] @ 4946e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 499020 │ │ │ │ - ldr r2, [pc, #-3580] @ 4946b8 │ │ │ │ + bne 49904c │ │ │ │ + ldr r2, [pc, #-3580] @ 4946e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3596] @ 4946bc │ │ │ │ + ldr r2, [pc, #-3596] @ 4946e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 499008 │ │ │ │ - ldr r2, [pc, #-3624] @ 4946c0 │ │ │ │ + bne 499034 │ │ │ │ + ldr r2, [pc, #-3624] @ 4946ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3640] @ 4946c4 │ │ │ │ + ldr r2, [pc, #-3640] @ 4946f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3660] @ 4946c8 │ │ │ │ + ldr r2, [pc, #-3660] @ 4946f4 │ │ │ │ lsr r3, r5, #13 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a408 │ │ │ │ + bhi 49a434 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3696] @ 4946cc │ │ │ │ + ldr r2, [pc, #-3696] @ 4946f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3712] @ 4946d0 │ │ │ │ + ldr r2, [pc, #-3712] @ 4946fc │ │ │ │ lsr r8, r5, #2 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4986c4 │ │ │ │ + beq 4986f0 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4986ac │ │ │ │ - ldr r2, [pc, #-3756] @ 4946d4 │ │ │ │ + beq 4986d8 │ │ │ │ + ldr r2, [pc, #-3756] @ 494700 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3776] @ 4946d8 │ │ │ │ + ldr r2, [pc, #-3776] @ 494704 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - beq 48aa70 │ │ │ │ - b 48ac70 │ │ │ │ - ldr r2, [pc, #-3808] @ 4946dc │ │ │ │ + beq 48aa9c │ │ │ │ + b 48ac9c │ │ │ │ + ldr r2, [pc, #-3808] @ 494708 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #-3828] @ 4946e0 │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #-3828] @ 49470c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #-3848] @ 4946e4 │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #-3848] @ 494710 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #-3868] @ 4946e8 │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #-3868] @ 494714 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #-3888] @ 4946ec │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #-3888] @ 494718 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #-3908] @ 4946f0 │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #-3908] @ 49471c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ + b 495574 │ │ │ │ sub r3, r1, #13184 @ 0x3380 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-3952] @ 4946f4 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-3952] @ 494720 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 495aec │ │ │ │ + bne 495b18 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #-3972] @ 4946f8 │ │ │ │ - ldr r8, [pc, #-3972] @ 4946fc │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #-3972] @ 494724 │ │ │ │ + ldr r8, [pc, #-3972] @ 494728 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4016] @ 494700 │ │ │ │ + ldr r2, [pc, #-4016] @ 49472c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, r1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4060] @ 494704 │ │ │ │ + ldr r2, [pc, #-4060] @ 494730 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #3 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4076] @ 4966fc │ │ │ │ + ldr r2, [pc, #4076] @ 496728 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #4056] @ 496700 │ │ │ │ + ldr r3, [pc, #4056] @ 49672c │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4028] @ 496704 │ │ │ │ + ldr r2, [pc, #4028] @ 496730 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #4016] @ 496708 │ │ │ │ + ldr r3, [pc, #4016] @ 496734 │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #1 │ │ │ │ cmp r2, #30 │ │ │ │ - bhi 495774 │ │ │ │ + bhi 4957a0 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3984] @ 49670c │ │ │ │ + ldr r2, [pc, #3984] @ 496738 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3956] @ 496710 │ │ │ │ + ldr r2, [pc, #3956] @ 49673c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3932] @ 496714 │ │ │ │ + ldr r2, [pc, #3932] @ 496740 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3908] @ 496718 │ │ │ │ + ldr r2, [pc, #3908] @ 496744 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3884] @ 49671c │ │ │ │ + ldr r2, [pc, #3884] @ 496748 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3860] @ 496720 │ │ │ │ + ldr r2, [pc, #3860] @ 49674c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3836] @ 496724 │ │ │ │ + ldr r2, [pc, #3836] @ 496750 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3812] @ 496728 │ │ │ │ + ldr r2, [pc, #3812] @ 496754 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3788] @ 49672c │ │ │ │ + ldr r2, [pc, #3788] @ 496758 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3764] @ 496730 │ │ │ │ + ldr r2, [pc, #3764] @ 49675c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3740] @ 496734 │ │ │ │ + ldr r2, [pc, #3740] @ 496760 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3716] @ 496738 │ │ │ │ + ldr r2, [pc, #3716] @ 496764 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3692] @ 49673c │ │ │ │ + ldr r2, [pc, #3692] @ 496768 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3668] @ 496740 │ │ │ │ + ldr r2, [pc, #3668] @ 49676c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3644] @ 496744 │ │ │ │ + ldr r2, [pc, #3644] @ 496770 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3620] @ 496748 │ │ │ │ + ldr r2, [pc, #3620] @ 496774 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3596] @ 49674c │ │ │ │ + ldr r2, [pc, #3596] @ 496778 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3572] @ 496750 │ │ │ │ + ldr r2, [pc, #3572] @ 49677c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3548] @ 496754 │ │ │ │ + ldr r2, [pc, #3548] @ 496780 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3524] @ 496758 │ │ │ │ + ldr r3, [pc, #3524] @ 496784 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48dee0 │ │ │ │ - bhi 48abfc │ │ │ │ + beq 48df0c │ │ │ │ + bhi 48ac28 │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48c7e8 │ │ │ │ + beq 48c814 │ │ │ │ cmp r1, #8192 @ 0x2000 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #3492] @ 49675c │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #3492] @ 496788 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 498fc0 │ │ │ │ - ldr r2, [pc, #3464] @ 496760 │ │ │ │ + bne 498fec │ │ │ │ + ldr r2, [pc, #3464] @ 49678c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3448] @ 496764 │ │ │ │ + ldr r2, [pc, #3448] @ 496790 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3428] @ 496768 │ │ │ │ + ldr r3, [pc, #3428] @ 496794 │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 49a288 │ │ │ │ + bhi 49a2b4 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3396] @ 49676c │ │ │ │ + ldr r2, [pc, #3396] @ 496798 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3372] @ 496770 │ │ │ │ + ldr r2, [pc, #3372] @ 49679c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3348] @ 496774 │ │ │ │ + ldr r2, [pc, #3348] @ 4967a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3324] @ 496778 │ │ │ │ + ldr r2, [pc, #3324] @ 4967a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3300] @ 49677c │ │ │ │ + ldr r2, [pc, #3300] @ 4967a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3276] @ 496780 │ │ │ │ + ldr r2, [pc, #3276] @ 4967ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r1, #13184 @ 0x3380 │ │ │ │ - ldr r0, [pc, #3248] @ 496784 │ │ │ │ + ldr r0, [pc, #3248] @ 4967b0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r2 │ │ │ │ - bne 493d34 │ │ │ │ + bne 493d60 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - ldr r2, [pc, #3220] @ 496788 │ │ │ │ - ldr r8, [pc, #3220] @ 49678c │ │ │ │ + bne 48ac28 │ │ │ │ + ldr r2, [pc, #3220] @ 4967b4 │ │ │ │ + ldr r8, [pc, #3220] @ 4967b8 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3176] @ 496790 │ │ │ │ + ldr r2, [pc, #3176] @ 4967bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3132] @ 496794 │ │ │ │ + ldr r2, [pc, #3132] @ 4967c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3088] @ 496798 │ │ │ │ + ldr r2, [pc, #3088] @ 4967c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3044] @ 49679c │ │ │ │ + ldr r2, [pc, #3044] @ 4967c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3000] @ 4967a0 │ │ │ │ + ldr r2, [pc, #3000] @ 4967cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2956] @ 4967a4 │ │ │ │ + ldr r2, [pc, #2956] @ 4967d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2912] @ 4967a8 │ │ │ │ + ldr r2, [pc, #2912] @ 4967d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #17 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2868] @ 4967ac │ │ │ │ + ldr r2, [pc, #2868] @ 4967d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2824] @ 4967b0 │ │ │ │ + ldr r2, [pc, #2824] @ 4967dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2780] @ 4967b4 │ │ │ │ + ldr r2, [pc, #2780] @ 4967e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #25 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2736] @ 4967b8 │ │ │ │ + ldr r2, [pc, #2736] @ 4967e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #27 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2692] @ 4967bc │ │ │ │ + ldr r2, [pc, #2692] @ 4967e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #30 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2644] @ 4967c0 │ │ │ │ + ldr r2, [pc, #2644] @ 4967ec │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2624] @ 4967c4 │ │ │ │ + ldr r2, [pc, #2624] @ 4967f0 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2592] @ 4967c8 │ │ │ │ + ldr r2, [pc, #2592] @ 4967f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - beq 48bb8c │ │ │ │ - b 4940f4 │ │ │ │ - ldr r2, [pc, #2568] @ 4967cc │ │ │ │ - ldr r8, [pc, #2568] @ 4967d0 │ │ │ │ + beq 48bbb8 │ │ │ │ + b 494120 │ │ │ │ + ldr r2, [pc, #2568] @ 4967f8 │ │ │ │ + ldr r8, [pc, #2568] @ 4967fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2524] @ 4967d4 │ │ │ │ + ldr r2, [pc, #2524] @ 496800 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2472] @ 4967d8 │ │ │ │ - ldr r8, [pc, #2472] @ 4967dc │ │ │ │ + ldr r2, [pc, #2472] @ 496804 │ │ │ │ + ldr r8, [pc, #2472] @ 496808 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2424] @ 4967e0 │ │ │ │ + ldr r2, [pc, #2424] @ 49680c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2376] @ 4967e4 │ │ │ │ + ldr r2, [pc, #2376] @ 496810 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2676] @ 496934 │ │ │ │ + ldr r2, [pc, #2676] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2628] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2628] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2604] @ 496934 │ │ │ │ + ldr r2, [pc, #2604] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2556] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2556] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2528] @ 496934 │ │ │ │ + ldr r2, [pc, #2528] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2480] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2480] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ - ldr r2, [pc, #2456] @ 496934 │ │ │ │ + ldr r2, [pc, #2456] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2404] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2404] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ - ldr r2, [pc, #2380] @ 496934 │ │ │ │ + ldr r2, [pc, #2380] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2328] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2328] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2304] @ 496934 │ │ │ │ + ldr r2, [pc, #2304] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2256] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2256] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ - ldr r2, [pc, #2232] @ 496934 │ │ │ │ + ldr r2, [pc, #2232] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ - ldr r2, [pc, #2200] @ 496934 │ │ │ │ + ldr r2, [pc, #2200] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2164] @ 496934 │ │ │ │ + ldr r2, [pc, #2164] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2128] @ 496934 │ │ │ │ + ldr r2, [pc, #2128] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ - ldr r2, [pc, #2096] @ 496934 │ │ │ │ + ldr r2, [pc, #2096] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ - ldr r2, [pc, #2064] @ 496934 │ │ │ │ + ldr r2, [pc, #2064] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #2016] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #2016] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1992] @ 496934 │ │ │ │ + ldr r2, [pc, #1992] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1944] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1944] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1916] @ 496934 │ │ │ │ + ldr r2, [pc, #1916] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1868] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1868] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #16320 @ 0x3fc0 │ │ │ │ - ldr r2, [pc, #1844] @ 496934 │ │ │ │ + ldr r2, [pc, #1844] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r1, r1, #16320 @ 0x3fc0 │ │ │ │ sub r1, r1, #32 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r3, [pc, #1792] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r3, [pc, #1792] @ 496960 │ │ │ │ lsr r3, r3, r1 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ - ldr r2, [pc, #1768] @ 496934 │ │ │ │ + ldr r2, [pc, #1768] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1716] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1716] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ - ldr r2, [pc, #1692] @ 496934 │ │ │ │ + ldr r2, [pc, #1692] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1640] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1640] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #16 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1596] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1596] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #1568] @ 496934 │ │ │ │ + ldr r2, [pc, #1568] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ - ldr r2, [pc, #1536] @ 496934 │ │ │ │ + ldr r2, [pc, #1536] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1500] @ 496934 │ │ │ │ + ldr r2, [pc, #1500] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ - ldr r2, [pc, #1468] @ 496934 │ │ │ │ + ldr r2, [pc, #1468] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1432] @ 496934 │ │ │ │ + ldr r2, [pc, #1432] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ - ldr r2, [pc, #1400] @ 496934 │ │ │ │ + ldr r2, [pc, #1400] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ - ldr r2, [pc, #1368] @ 496934 │ │ │ │ + ldr r2, [pc, #1368] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1332] @ 496934 │ │ │ │ + ldr r2, [pc, #1332] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1296] @ 496934 │ │ │ │ + ldr r2, [pc, #1296] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ - ldr r2, [pc, #1264] @ 496934 │ │ │ │ + ldr r2, [pc, #1264] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1216] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1216] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ - ldr r2, [pc, #1192] @ 496934 │ │ │ │ + ldr r2, [pc, #1192] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1140] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1140] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1112] @ 496934 │ │ │ │ + ldr r2, [pc, #1112] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #1064] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #1064] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ - ldr r2, [pc, #1040] @ 496934 │ │ │ │ + ldr r2, [pc, #1040] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #988] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #988] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #960] @ 496934 │ │ │ │ + ldr r2, [pc, #960] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #908] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #908] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ - ldr r2, [pc, #884] @ 496934 │ │ │ │ + ldr r2, [pc, #884] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #832] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #832] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ - ldr r2, [pc, #808] @ 496934 │ │ │ │ + ldr r2, [pc, #808] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #772] @ 496934 │ │ │ │ + ldr r2, [pc, #772] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #724] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #724] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #700] @ 496934 │ │ │ │ + ldr r2, [pc, #700] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #652] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #652] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #628] @ 496934 │ │ │ │ + ldr r2, [pc, #628] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #580] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #580] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - sbcseq fp, sl, r8, ror #13 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldrsbeq fp, [sl], #108 @ 0x6c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r0, r9, r4, lsl #29 │ │ │ │ - teqeq pc, fp @ @ │ │ │ │ - sbcseq ip, r7, r4, ror sp │ │ │ │ - ldrheq sl, [sl], #92 @ 0x5c │ │ │ │ - sbcseq sl, sl, r0, ror r6 │ │ │ │ - sbcseq sl, sl, r4, lsr #12 │ │ │ │ - ldrsheq sl, [sl], #80 @ 0x50 │ │ │ │ - sbcseq sl, sl, r0, lsr r5 │ │ │ │ - sbcseq sl, sl, r4, lsl #10 │ │ │ │ - sbcseq sl, sl, ip, asr #9 │ │ │ │ - sbcseq sl, sl, r0, lsr #9 │ │ │ │ - sbcseq sl, sl, r4, ror r4 │ │ │ │ - sbcseq sl, sl, r8, asr #8 │ │ │ │ - sbcseq sl, sl, r0, lsl r4 │ │ │ │ - ldrsbeq sl, [sl], #60 @ 0x3c │ │ │ │ - sbcseq sl, sl, r0, lsr #9 │ │ │ │ - sbcseq sl, sl, r4, ror #8 │ │ │ │ - sbcseq sl, sl, r8, lsr #10 │ │ │ │ - sbcseq sl, sl, ip, ror #8 │ │ │ │ - ldrheq sl, [sl], #76 @ 0x4c │ │ │ │ + sbcseq r0, r9, r8, ror lr │ │ │ │ + teqeq pc, r7 @ @ │ │ │ │ + sbcseq ip, r7, r8, ror #26 │ │ │ │ + ldrheq sl, [sl], #80 @ 0x50 │ │ │ │ + sbcseq sl, sl, r4, ror #12 │ │ │ │ + sbcseq sl, sl, r8, lsl r6 │ │ │ │ + sbcseq sl, sl, r4, ror #11 │ │ │ │ + sbcseq sl, sl, r4, lsr #10 │ │ │ │ + ldrsheq sl, [sl], #72 @ 0x48 │ │ │ │ sbcseq sl, sl, r0, asr #9 │ │ │ │ + smullseq sl, sl, r4, r4 @ │ │ │ │ + sbcseq sl, sl, r8, ror #8 │ │ │ │ + sbcseq sl, sl, ip, lsr r4 │ │ │ │ + sbcseq sl, sl, r4, lsl #8 │ │ │ │ + ldrsbeq sl, [sl], #48 @ 0x30 │ │ │ │ + smullseq sl, sl, r4, r4 @ │ │ │ │ + sbcseq sl, sl, r8, asr r4 │ │ │ │ + sbcseq sl, sl, ip, lsl r5 │ │ │ │ + sbcseq sl, sl, r0, ror #8 │ │ │ │ + ldrheq sl, [sl], #64 @ 0x40 │ │ │ │ + ldrheq sl, [sl], #68 @ 0x44 │ │ │ │ andeq r2, r0, r4 │ │ │ │ - ldrsheq r1, [r9], #4 │ │ │ │ - sbcseq r0, r9, r4, lsr #25 │ │ │ │ - sbcseq r0, r9, r0, ror #23 │ │ │ │ - teqeq pc, sl, lsr #12 │ │ │ │ - sbcseq r4, sp, ip, lsr r6 │ │ │ │ - sbcseq fp, sl, r0, ror #5 │ │ │ │ - ldrheq fp, [sl], #36 @ 0x24 │ │ │ │ - sbcseq fp, sl, r4, lsl #5 │ │ │ │ - sbcseq fp, sl, r0, ror #4 │ │ │ │ - sbcseq fp, sl, r8, lsr #4 │ │ │ │ + sbcseq r1, r9, r8, ror #1 │ │ │ │ + smullseq r0, r9, r8, ip │ │ │ │ + ldrsbeq r0, [r9], #180 @ 0xb4 │ │ │ │ + teqeq pc, r6, lsr #12 │ │ │ │ + sbcseq r4, sp, r0, lsr r6 │ │ │ │ + ldrsbeq fp, [sl], #36 @ 0x24 │ │ │ │ + sbcseq fp, sl, r8, lsr #5 │ │ │ │ + sbcseq fp, sl, r8, ror r2 │ │ │ │ + sbcseq fp, sl, r4, asr r2 │ │ │ │ + sbcseq fp, sl, ip, lsl r2 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - sbcseq fp, sl, r0, ror #4 │ │ │ │ - sbcseq r8, sl, r8, asr #31 │ │ │ │ - sbcseq fp, sl, r4, asr #4 │ │ │ │ - sbcseq fp, sl, r8, lsr #4 │ │ │ │ - sbcseq fp, sl, r8, lsl #4 │ │ │ │ - sbcseq fp, sl, ip, ror #3 │ │ │ │ - sbcseq fp, sl, ip, asr #3 │ │ │ │ - ldrheq fp, [sl], #16 │ │ │ │ - smullseq fp, sl, r0, r1 │ │ │ │ - sbcseq pc, fp, r8, asr #15 │ │ │ │ - sbcseq pc, fp, r8, lsr #15 │ │ │ │ - sbcseq pc, fp, ip, lsl #15 │ │ │ │ - sbcseq pc, fp, ip, ror #14 │ │ │ │ - sbcseq pc, fp, r0, asr r7 @ │ │ │ │ - sbcseq r0, r9, ip, lsr #16 │ │ │ │ - sbcseq r8, sl, ip, lsr sp │ │ │ │ - ldrsbeq r9, [sl], #104 @ 0x68 │ │ │ │ - ldrheq r0, [r9], #116 @ 0x74 │ │ │ │ - sbcseq r8, sl, ip, ror #25 │ │ │ │ - smullseq r0, r9, r4, r7 │ │ │ │ - sbcseq r8, sl, r0, lsr #25 │ │ │ │ - sbcseq r8, sl, ip, ror ip │ │ │ │ - smullseq r0, r9, r8, sl │ │ │ │ - sbcseq r0, r9, r4, ror sl │ │ │ │ + sbcseq fp, sl, r4, asr r2 │ │ │ │ + ldrheq r8, [sl], #252 @ 0xfc │ │ │ │ + sbcseq fp, sl, r8, lsr r2 │ │ │ │ + sbcseq fp, sl, ip, lsl r2 │ │ │ │ + ldrsheq fp, [sl], #28 │ │ │ │ + sbcseq fp, sl, r0, ror #3 │ │ │ │ + sbcseq fp, sl, r0, asr #3 │ │ │ │ + sbcseq fp, sl, r4, lsr #3 │ │ │ │ + sbcseq fp, sl, r4, lsl #3 │ │ │ │ + ldrheq pc, [fp], #124 @ 0x7c @ │ │ │ │ + smullseq pc, fp, ip, r7 @ │ │ │ │ + sbcseq pc, fp, r0, lsl #15 │ │ │ │ + sbcseq pc, fp, r0, ror #14 │ │ │ │ + sbcseq pc, fp, r4, asr #14 │ │ │ │ + sbcseq r0, r9, r0, lsr #16 │ │ │ │ + sbcseq r8, sl, r0, lsr sp │ │ │ │ + sbcseq r9, sl, ip, asr #13 │ │ │ │ + sbcseq r0, r9, r8, lsr #15 │ │ │ │ + sbcseq r8, sl, r0, ror #25 │ │ │ │ + sbcseq r0, r9, r8, lsl #15 │ │ │ │ + smullseq r8, sl, r4, ip │ │ │ │ + sbcseq r8, sl, r0, ror ip │ │ │ │ + sbcseq r0, r9, ip, lsl #21 │ │ │ │ + sbcseq r0, r9, r8, ror #20 │ │ │ │ andeq r2, r0, r0, lsl r4 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ mrseq r1, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - sbcseq r7, sl, r0, lsl #11 │ │ │ │ + sbcseq r7, sl, r4, ror r5 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r8, sl, r0, lsr #12 │ │ │ │ + sbcseq r8, sl, r4, lsl r6 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ - sbcseq r8, sl, r0, lsr r7 │ │ │ │ - sbcseq fp, r7, r8, ror #8 │ │ │ │ - sbcseq fp, r7, ip, asr #8 │ │ │ │ - teqeq pc, r8, ror #30 │ │ │ │ - sbcseq r8, sl, r0, ror r5 │ │ │ │ - sbcseq r8, sl, r4, asr #10 │ │ │ │ - sbcseq r8, sl, r8, lsl r5 │ │ │ │ - ldrsheq r8, [sl], #64 @ 0x40 │ │ │ │ + sbcseq r8, sl, r4, lsr #14 │ │ │ │ + sbcseq fp, r7, ip, asr r4 │ │ │ │ + sbcseq fp, r7, r0, asr #8 │ │ │ │ + teqeq pc, r4, ror #30 │ │ │ │ + sbcseq r8, sl, r4, ror #10 │ │ │ │ + sbcseq r8, sl, r8, lsr r5 │ │ │ │ + sbcseq r8, sl, ip, lsl #10 │ │ │ │ + sbcseq r8, sl, r4, ror #9 │ │ │ │ + ldrheq r8, [sl], #76 @ 0x4c │ │ │ │ + smullseq r8, sl, r4, r4 │ │ │ │ sbcseq r8, sl, r8, asr #9 │ │ │ │ - sbcseq r8, sl, r0, lsr #9 │ │ │ │ + teqeq pc, ip, ror lr @ │ │ │ │ + sbcseq r8, sl, r0, lsr #10 │ │ │ │ + ldrsheq r8, [sl], #64 @ 0x40 │ │ │ │ + sbcseq r8, sl, r0, lsr #10 │ │ │ │ + ldrsheq r8, [sl], #72 @ 0x48 │ │ │ │ + sbcseq r8, sl, ip, asr #9 │ │ │ │ + teqeq pc, ip, asr #27 │ │ │ │ + teqeq pc, r0, lsr #27 │ │ │ │ + sbcseq r8, sl, r4, ror #10 │ │ │ │ + sbcseq r8, sl, r8, lsr r5 │ │ │ │ + sbcseq r8, sl, r0, lsl #10 │ │ │ │ ldrsbeq r8, [sl], #68 @ 0x44 │ │ │ │ - teqeq pc, r0, lsl #29 │ │ │ │ - sbcseq r8, sl, ip, lsr #10 │ │ │ │ - ldrsheq r8, [sl], #76 @ 0x4c │ │ │ │ - sbcseq r8, sl, ip, lsr #10 │ │ │ │ - sbcseq r8, sl, r4, lsl #10 │ │ │ │ - ldrsbeq r8, [sl], #72 @ 0x48 │ │ │ │ + smullseq r8, sl, ip, r4 │ │ │ │ + sbcseq r8, sl, r0, ror r4 │ │ │ │ + sbcseq r8, sl, r8, lsr r4 │ │ │ │ + ldrheq r8, [sl], #76 @ 0x4c │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - teqeq pc, r4, lsr #27 │ │ │ │ - sbcseq r8, sl, r0, ror r5 │ │ │ │ - sbcseq r8, sl, r4, asr #10 │ │ │ │ - sbcseq r8, sl, ip, lsl #10 │ │ │ │ - sbcseq r8, sl, r0, ror #9 │ │ │ │ - sbcseq r8, sl, r8, lsr #9 │ │ │ │ - sbcseq r8, sl, ip, ror r4 │ │ │ │ - sbcseq r8, sl, r4, asr #8 │ │ │ │ - sbcseq r8, sl, r8, asr #9 │ │ │ │ - teqeq pc, r4 @ @ │ │ │ │ - teqeq pc, r4, ror #24 │ │ │ │ - sbcseq r7, sl, r0, asr #27 │ │ │ │ - sbcseq r7, sl, ip, asr r6 │ │ │ │ - sbcseq r7, sl, r0, lsr #27 │ │ │ │ - smullseq r7, sl, r0, sp │ │ │ │ - sbcseq r7, sl, r8, ror #11 │ │ │ │ + teqeq pc, r0, ror #24 │ │ │ │ + ldrheq r7, [sl], #212 @ 0xd4 │ │ │ │ + sbcseq r7, sl, r0, asr r6 │ │ │ │ + smullseq r7, sl, r4, sp │ │ │ │ + sbcseq r7, sl, r4, lsl #27 │ │ │ │ + ldrsbeq r7, [sl], #92 @ 0x5c │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - ldrsheq r7, [sl], #84 @ 0x54 │ │ │ │ - sbcseq r7, sl, ip, asr sp │ │ │ │ - teqeq pc, r0, ror fp @ │ │ │ │ - sbcseq sl, r7, ip, asr #31 │ │ │ │ - smullseq r7, sl, r0, sp │ │ │ │ - teqeq pc, ip, asr #22 │ │ │ │ - sbcseq r7, sl, r4, lsl #25 │ │ │ │ - sbcseq r7, sl, ip, asr ip │ │ │ │ - sbcseq r7, sl, r4, lsr ip │ │ │ │ - sbcseq r7, sl, r0, lsl ip │ │ │ │ - sbcseq r7, sl, ip, ror #23 │ │ │ │ - sbcseq r7, sl, r8, asr #23 │ │ │ │ - sbcseq r7, sl, r4, lsr #23 │ │ │ │ - sbcseq pc, r8, r0, asr #5 │ │ │ │ - sbcseq pc, r8, r4, lsr r1 @ │ │ │ │ - ldrsbeq pc, [r8], #8 @ │ │ │ │ - sbcseq r7, sl, r0, asr #24 │ │ │ │ - sbcseq pc, r8, r0, asr #1 │ │ │ │ - sbcseq pc, r8, ip, lsl #1 │ │ │ │ - ldrsbeq r7, [sl], #40 @ 0x28 │ │ │ │ - sbcseq r7, sl, r8, lsr #5 │ │ │ │ + sbcseq r7, sl, r8, ror #11 │ │ │ │ + sbcseq r7, sl, r0, asr sp │ │ │ │ + teqeq pc, ip, ror #22 │ │ │ │ + sbcseq sl, r7, r0, asr #31 │ │ │ │ + sbcseq r7, sl, r4, lsl #27 │ │ │ │ + teqeq pc, r8, asr #22 │ │ │ │ + sbcseq r7, sl, r8, ror ip │ │ │ │ + sbcseq r7, sl, r0, asr ip │ │ │ │ + sbcseq r7, sl, r8, lsr #24 │ │ │ │ + sbcseq r7, sl, r4, lsl #24 │ │ │ │ sbcseq r7, sl, r0, ror #23 │ │ │ │ ldrheq r7, [sl], #188 @ 0xbc │ │ │ │ - sbcseq r7, sl, ip, lsl #5 │ │ │ │ - sbcseq pc, r8, r8, lsl #3 │ │ │ │ - sbcseq r7, sl, r8, asr fp │ │ │ │ - sbcseq r7, sl, r0, lsr fp │ │ │ │ - sbcseq r7, sl, ip, lsl #22 │ │ │ │ - ldrsbeq pc, [r8], #0 @ │ │ │ │ - sbcseq r7, sl, ip, asr #21 │ │ │ │ - sbcseq r7, sl, r0, lsr #21 │ │ │ │ - teqeq pc, ip, asr #17 │ │ │ │ - sbcseq sl, r7, ip, ror #25 │ │ │ │ - ldrsbeq sl, [r7], #192 @ 0xc0 │ │ │ │ + smullseq r7, sl, r8, fp │ │ │ │ + ldrheq pc, [r8], #36 @ 0x24 @ │ │ │ │ + sbcseq pc, r8, r8, lsr #2 │ │ │ │ + sbcseq pc, r8, ip, asr #1 │ │ │ │ + sbcseq r7, sl, r4, lsr ip │ │ │ │ + ldrheq pc, [r8], #4 @ │ │ │ │ + sbcseq pc, r8, r0, lsl #1 │ │ │ │ + sbcseq r7, sl, ip, asr #5 │ │ │ │ + smullseq r7, sl, ip, r2 │ │ │ │ + ldrsbeq r7, [sl], #180 @ 0xb4 │ │ │ │ + ldrheq r7, [sl], #176 @ 0xb0 │ │ │ │ + sbcseq r7, sl, r0, lsl #5 │ │ │ │ + sbcseq pc, r8, ip, ror r1 @ │ │ │ │ + sbcseq r7, sl, ip, asr #22 │ │ │ │ + sbcseq r7, sl, r4, lsr #22 │ │ │ │ + sbcseq r7, sl, r0, lsl #22 │ │ │ │ + sbcseq pc, r8, r4, asr #1 │ │ │ │ + sbcseq r7, sl, r0, asr #21 │ │ │ │ + smullseq r7, sl, r4, sl │ │ │ │ + teqeq pc, r8, asr #17 │ │ │ │ + sbcseq sl, r7, r0, ror #25 │ │ │ │ + sbcseq sl, r7, r4, asr #25 │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - teqeq pc, sl, lsl r8 @ │ │ │ │ - teqeq pc, r6 @ @ │ │ │ │ + teqeq pc, r6, lsl r8 @ │ │ │ │ + teqeq pc, r2 @ @ │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - teqeq pc, r0, asr #15 │ │ │ │ + teqeq pc, ip @ @ │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ - ldr r2, [pc, #-32] @ 496934 │ │ │ │ + ldr r2, [pc, #-32] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-84] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-84] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-128] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-128] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-168] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-168] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-192] @ 496934 │ │ │ │ + ldr r2, [pc, #-192] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-240] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-240] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-268] @ 496934 │ │ │ │ + ldr r2, [pc, #-268] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #4 │ │ │ │ - ldr r2, [pc, #-304] @ 496934 │ │ │ │ + ldr r2, [pc, #-304] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-336] @ 496934 │ │ │ │ + ldr r2, [pc, #-336] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ - ldr r2, [pc, #-372] @ 496934 │ │ │ │ + ldr r2, [pc, #-372] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-408] @ 496934 │ │ │ │ + ldr r2, [pc, #-408] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ - ldr r2, [pc, #-440] @ 496934 │ │ │ │ + ldr r2, [pc, #-440] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-492] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-492] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-536] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-536] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ - ldr r2, [pc, #-560] @ 496934 │ │ │ │ + ldr r2, [pc, #-560] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-612] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-612] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ - ldr r2, [pc, #-636] @ 496934 │ │ │ │ + ldr r2, [pc, #-636] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-688] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-688] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-732] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-732] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ - ldr r2, [pc, #-756] @ 496934 │ │ │ │ + ldr r2, [pc, #-756] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48a9b8 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48a9e4 │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-808] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-808] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #255 @ 0xff │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48e008 │ │ │ │ - bhi 48dfdc │ │ │ │ + beq 48e034 │ │ │ │ + bhi 48e008 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48e008 │ │ │ │ + beq 48e034 │ │ │ │ bic r3, r1, #32 │ │ │ │ - bhi 49987c │ │ │ │ - ldr r2, [pc, #-1196] @ 4967e8 │ │ │ │ + bhi 4998a8 │ │ │ │ + ldr r2, [pc, #-1196] @ 496814 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 48e008 │ │ │ │ - ldr r3, [pc, #-1204] @ 4967ec │ │ │ │ + beq 48e034 │ │ │ │ + ldr r3, [pc, #-1204] @ 496818 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - b 48e008 │ │ │ │ - ldr r2, [pc, #-1216] @ 4967f0 │ │ │ │ + bne 48ac28 │ │ │ │ + b 48e034 │ │ │ │ + ldr r2, [pc, #-1216] @ 49681c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4932ec │ │ │ │ + bne 493318 │ │ │ │ tst r3, #1 │ │ │ │ - bne 492e78 │ │ │ │ - b 48abfc │ │ │ │ + bne 492ea4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #2848 @ 0xb20 │ │ │ │ - ldr r2, [pc, #-1236] @ 4967fc │ │ │ │ + ldr r2, [pc, #-1236] @ 496828 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 48ad00 │ │ │ │ + beq 48ac28 │ │ │ │ + b 48ad2c │ │ │ │ sub r3, r1, #2880 @ 0xb40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1284] @ 4967fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1284] @ 496828 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #2912 @ 0xb60 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #8000 @ 0x1f40 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-1352] @ 4967f4 │ │ │ │ + ldr r2, [pc, #-1352] @ 496820 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c7e8 │ │ │ │ - ldr r2, [pc, #-1364] @ 4967f8 │ │ │ │ + bne 48c814 │ │ │ │ + ldr r2, [pc, #-1364] @ 496824 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48c884 │ │ │ │ - b 48abfc │ │ │ │ + bne 48c8b0 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #3008 @ 0xbc0 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #2784 @ 0xae0 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #2624 @ 0xa40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1416] @ 4967fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1416] @ 496828 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #2656 @ 0xa60 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #8064 @ 0x1f80 │ │ │ │ - b 494e94 │ │ │ │ + b 494ec0 │ │ │ │ sub r3, r1, #8128 @ 0x1fc0 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 48c85c │ │ │ │ + b 48c888 │ │ │ │ sub r3, r1, #2976 @ 0xba0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1492] @ 4967fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1492] @ 496828 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 48c85c │ │ │ │ + b 48c888 │ │ │ │ sub r3, r1, #2592 @ 0xa20 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #2720 @ 0xaa0 │ │ │ │ - b 496cc8 │ │ │ │ + b 496cf4 │ │ │ │ sub r3, r1, #2752 @ 0xac0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1568] @ 4967fc │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1568] @ 496828 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + bne 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #3248 @ 0xcb0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48ad00 │ │ │ │ - ldr r2, [pc, #-1628] @ 496800 │ │ │ │ + bne 48ad2c │ │ │ │ + ldr r2, [pc, #-1628] @ 49682c │ │ │ │ tst r3, r2 │ │ │ │ - bne 495e28 │ │ │ │ - ldr r2, [pc, #-1632] @ 496808 │ │ │ │ + bne 495e54 │ │ │ │ + ldr r2, [pc, #-1632] @ 496834 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48abfc │ │ │ │ - b 494190 │ │ │ │ + beq 48ac28 │ │ │ │ + b 4941bc │ │ │ │ sub r3, r1, #3120 @ 0xc30 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 496e38 │ │ │ │ + b 496e64 │ │ │ │ sub r3, r1, #3184 @ 0xc70 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 496e38 │ │ │ │ + b 496e64 │ │ │ │ sub r3, r1, #3216 @ 0xc90 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ + bhi 48ac28 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48ad00 │ │ │ │ - ldr r2, [pc, #-1748] @ 496800 │ │ │ │ + bne 48ad2c │ │ │ │ + ldr r2, [pc, #-1748] @ 49682c │ │ │ │ tst r3, r2 │ │ │ │ - bne 495e28 │ │ │ │ - ldr r2, [pc, #-1752] @ 496808 │ │ │ │ + bne 495e54 │ │ │ │ + ldr r2, [pc, #-1752] @ 496834 │ │ │ │ tst r3, r2 │ │ │ │ - bne 494190 │ │ │ │ - b 48abfc │ │ │ │ + bne 4941bc │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r1, #3088 @ 0xc10 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bls 496e38 │ │ │ │ - b 48abfc │ │ │ │ + bls 496e64 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 48abfc │ │ │ │ + bls 48ac28 │ │ │ │ sub r3, r1, #3280 @ 0xcd0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 48ad00 │ │ │ │ - ldr r2, [pc, #-1860] @ 496800 │ │ │ │ + bne 48ad2c │ │ │ │ + ldr r2, [pc, #-1860] @ 49682c │ │ │ │ tst r3, r2 │ │ │ │ - bne 495e28 │ │ │ │ - ldr r2, [pc, #-1864] @ 496808 │ │ │ │ + bne 495e54 │ │ │ │ + ldr r2, [pc, #-1864] @ 496834 │ │ │ │ tst r3, r2 │ │ │ │ - bne 494190 │ │ │ │ - b 48abfc │ │ │ │ + bne 4941bc │ │ │ │ + b 48ac28 │ │ │ │ sub r2, r1, #3072 @ 0xc00 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ - ldr r2, [pc, #-1904] @ 496804 │ │ │ │ + ldr r2, [pc, #-1904] @ 496830 │ │ │ │ tst r3, r2 │ │ │ │ - bne 48ad00 │ │ │ │ - ldr r2, [pc, #-1912] @ 496808 │ │ │ │ + bne 48ad2c │ │ │ │ + ldr r2, [pc, #-1912] @ 496834 │ │ │ │ tst r3, r2 │ │ │ │ - bne 495e28 │ │ │ │ - ldr r2, [pc, #-1920] @ 49680c │ │ │ │ + bne 495e54 │ │ │ │ + ldr r2, [pc, #-1920] @ 496838 │ │ │ │ tst r3, r2 │ │ │ │ - beq 48abfc │ │ │ │ - b 494190 │ │ │ │ - ldr r2, [pc, #-1932] @ 496810 │ │ │ │ + beq 48ac28 │ │ │ │ + b 4941bc │ │ │ │ + ldr r2, [pc, #-1932] @ 49683c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #6656 @ 0x1a00 │ │ │ │ sub r3, r3, #44 @ 0x2c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #16 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-1980] @ 496814 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-1980] @ 496840 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ - ldr r2, [pc, #-1996] @ 496818 │ │ │ │ + bne 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r2, [pc, #-1996] @ 496844 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #304 @ 0x130 │ │ │ │ - beq 48b044 │ │ │ │ + beq 48b070 │ │ │ │ cmp r1, #308 @ 0x134 │ │ │ │ - beq 48b00c │ │ │ │ + beq 48b038 │ │ │ │ cmp r1, #300 @ 0x12c │ │ │ │ - beq 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + beq 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #8448 @ 0x2100 │ │ │ │ - beq 4959b0 │ │ │ │ + beq 4959dc │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48dee0 │ │ │ │ - b 48abfc │ │ │ │ + beq 48df0c │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #8320 @ 0x2080 │ │ │ │ - beq 4959b0 │ │ │ │ + beq 4959dc │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48dee0 │ │ │ │ - b 48abfc │ │ │ │ + beq 48df0c │ │ │ │ + b 48ac28 │ │ │ │ cmp r1, #8384 @ 0x20c0 │ │ │ │ - beq 4959b0 │ │ │ │ - ldr r3, [pc, #-2104] @ 49681c │ │ │ │ + beq 4959dc │ │ │ │ + ldr r3, [pc, #-2104] @ 496848 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48dee0 │ │ │ │ - b 48abfc │ │ │ │ + beq 48df0c │ │ │ │ + b 48ac28 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-2124] @ 496820 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-2124] @ 49684c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2148] @ 496824 │ │ │ │ + ldr r2, [pc, #-2148] @ 496850 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48b258 │ │ │ │ - ldr r2, [pc, #-2172] @ 496828 │ │ │ │ + b 48b284 │ │ │ │ + ldr r2, [pc, #-2172] @ 496854 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-2212] @ 49682c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-2212] @ 496858 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a3ac │ │ │ │ + bhi 49a3d8 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2240] @ 496830 │ │ │ │ + ldr r2, [pc, #-2240] @ 49685c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2264] @ 496834 │ │ │ │ + ldr r2, [pc, #-2264] @ 496860 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2288] @ 496838 │ │ │ │ + ldr r2, [pc, #-2288] @ 496864 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2312] @ 49683c │ │ │ │ + ldr r2, [pc, #-2312] @ 496868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2336] @ 496840 │ │ │ │ + ldr r2, [pc, #-2336] @ 49686c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2360] @ 496844 │ │ │ │ + ldr r2, [pc, #-2360] @ 496870 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2384] @ 496848 │ │ │ │ + ldr r2, [pc, #-2384] @ 496874 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-2424] @ 49684c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-2424] @ 496878 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2452] @ 496850 │ │ │ │ + ldr r2, [pc, #-2452] @ 49687c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2476] @ 496854 │ │ │ │ + ldr r2, [pc, #-2476] @ 496880 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2500] @ 496858 │ │ │ │ + ldr r2, [pc, #-2500] @ 496884 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2524] @ 49685c │ │ │ │ + ldr r2, [pc, #-2524] @ 496888 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2548] @ 496860 │ │ │ │ + ldr r2, [pc, #-2548] @ 49688c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-2588] @ 496864 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-2588] @ 496890 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2400] @ 496940 │ │ │ │ + ldr r3, [pc, #-2400] @ 49696c │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4996ac │ │ │ │ + bhi 4996d8 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 499738 │ │ │ │ - ldr r3, [pc, #-2636] @ 496868 │ │ │ │ + bcc 499764 │ │ │ │ + ldr r3, [pc, #-2636] @ 496894 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2668] @ 49686c │ │ │ │ + ldr r2, [pc, #-2668] @ 496898 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2692] @ 496870 │ │ │ │ + ldr r2, [pc, #-2692] @ 49689c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2716] @ 496874 │ │ │ │ + ldr r2, [pc, #-2716] @ 4968a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2740] @ 496878 │ │ │ │ + ldr r2, [pc, #-2740] @ 4968a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2764] @ 49687c │ │ │ │ + ldr r2, [pc, #-2764] @ 4968a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2788] @ 496880 │ │ │ │ + ldr r2, [pc, #-2788] @ 4968ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2812] @ 496884 │ │ │ │ + ldr r2, [pc, #-2812] @ 4968b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2836] @ 496888 │ │ │ │ + ldr r2, [pc, #-2836] @ 4968b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2680] @ 496940 │ │ │ │ + ldr r3, [pc, #-2680] @ 49696c │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499798 │ │ │ │ + bhi 4997c4 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 48ccbc │ │ │ │ - ldr r3, [pc, #-2880] @ 49688c │ │ │ │ + bcc 48cce8 │ │ │ │ + ldr r3, [pc, #-2880] @ 4968b8 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2736] @ 496940 │ │ │ │ + ldr r3, [pc, #-2736] @ 49696c │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4997d0 │ │ │ │ + bhi 4997fc │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 499738 │ │ │ │ - ldr r3, [pc, #-2932] @ 496890 │ │ │ │ + bcc 499764 │ │ │ │ + ldr r3, [pc, #-2932] @ 4968bc │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #4544 @ 0x11c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-2824] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-2824] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - ldr r2, [pc, #-3000] @ 496894 │ │ │ │ + beq 48ac28 │ │ │ │ + ldr r2, [pc, #-3000] @ 4968c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3020] @ 496898 │ │ │ │ + ldr r2, [pc, #-3020] @ 4968c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3040] @ 49689c │ │ │ │ + ldr r2, [pc, #-3040] @ 4968c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 497e68 │ │ │ │ - ldr r2, [pc, #-3068] @ 4968a0 │ │ │ │ + bne 497e94 │ │ │ │ + ldr r2, [pc, #-3068] @ 4968cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3084] @ 4968a4 │ │ │ │ + ldr r2, [pc, #-3084] @ 4968d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3104] @ 4968a8 │ │ │ │ - ldr r2, [pc, #-3104] @ 4968ac │ │ │ │ + ldr r3, [pc, #-3104] @ 4968d4 │ │ │ │ + ldr r2, [pc, #-3104] @ 4968d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3124] @ 4968b0 │ │ │ │ + ldr r2, [pc, #-3124] @ 4968dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #-3148] @ 4968b4 │ │ │ │ + ldr r3, [pc, #-3148] @ 4968e0 │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 49751c │ │ │ │ + bhi 497548 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3180] @ 4968b8 │ │ │ │ + ldr r2, [pc, #-3180] @ 4968e4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3200] @ 4968bc │ │ │ │ + ldr r2, [pc, #-3200] @ 4968e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3220] @ 4968c0 │ │ │ │ + ldr r2, [pc, #-3220] @ 4968ec │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a4ec │ │ │ │ + bhi 49a518 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3256] @ 4968c4 │ │ │ │ + ldr r2, [pc, #-3256] @ 4968f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3276] @ 4968c8 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3276] @ 4968f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3296] @ 4968cc │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3296] @ 4968f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3316] @ 4968d0 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3316] @ 4968fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3336] @ 4968d4 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3336] @ 496900 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3356] @ 4968d8 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3356] @ 496904 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3376] @ 4968dc │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3376] @ 496908 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #-3396] @ 4968e0 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #-3396] @ 49690c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3416] @ 4968e4 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3416] @ 496910 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3436] @ 4968e8 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3436] @ 496914 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3456] @ 4968ec │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3456] @ 496918 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3476] @ 4968f0 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3476] @ 49691c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3496] @ 4968f4 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3496] @ 496920 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3516] @ 4968f8 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3516] @ 496924 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3536] @ 4968fc │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3536] @ 496928 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3556] @ 496900 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3556] @ 49692c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3576] @ 496904 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3576] @ 496930 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3596] @ 496908 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3596] @ 496934 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3616] @ 49690c │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3616] @ 496938 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3636] @ 496910 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3636] @ 49693c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3656] @ 496914 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3656] @ 496940 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3676] @ 496918 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3676] @ 496944 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3696] @ 49691c │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3696] @ 496948 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3716] @ 496920 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3716] @ 49694c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ - ldr r2, [pc, #-3736] @ 496924 │ │ │ │ + b 497560 │ │ │ │ + ldr r2, [pc, #-3736] @ 496950 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 497534 │ │ │ │ + b 497560 │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3768] @ 496928 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3768] @ 496954 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a3ac │ │ │ │ + bhi 49a3d8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3800] @ 49692c │ │ │ │ + ldr r2, [pc, #-3800] @ 496958 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c4ac │ │ │ │ - ldr r2, [pc, #-3824] @ 496930 │ │ │ │ + b 48c4d8 │ │ │ │ + ldr r2, [pc, #-3824] @ 49695c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4904b4 │ │ │ │ + b 4904e0 │ │ │ │ sub r3, r1, #6272 @ 0x1880 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ - ldr r2, [pc, #-3856] @ 496934 │ │ │ │ + ldr r2, [pc, #-3856] @ 496960 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 4907f4 │ │ │ │ + beq 48ac28 │ │ │ │ + b 490820 │ │ │ │ sub r3, r1, #6336 @ 0x18c0 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #-3908] @ 496934 │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #-3908] @ 496960 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4907f4 │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-3916] @ 496940 │ │ │ │ + bne 490820 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-3916] @ 49696c │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499620 │ │ │ │ + bhi 49964c │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 499738 │ │ │ │ - ldr r3, [pc, #-3944] @ 496938 │ │ │ │ + bcc 499764 │ │ │ │ + ldr r3, [pc, #-3944] @ 496964 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3992] @ 49693c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3992] @ 496968 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a3ac │ │ │ │ + bhi 49a3d8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #828 @ 0x33c │ │ │ │ - beq 48aeac │ │ │ │ - b 48abfc │ │ │ │ - ldr r3, [pc, #-4036] @ 496940 │ │ │ │ + beq 48aed8 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r3, [pc, #-4036] @ 49696c │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4996e4 │ │ │ │ + bhi 499710 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 48ccbc │ │ │ │ - ldr r3, [pc, #-4052] @ 496944 │ │ │ │ + bcc 48cce8 │ │ │ │ + ldr r3, [pc, #-4052] @ 496970 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #4040] @ 498908 │ │ │ │ + ldr r2, [pc, #4040] @ 498934 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #512 @ 0x200 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #4004] @ 49890c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #4004] @ 498938 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 49a3ac │ │ │ │ + bhi 49a3d8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3972] @ 498910 │ │ │ │ + ldr r2, [pc, #3972] @ 49893c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d3c │ │ │ │ - ldr r3, [pc, #3948] @ 498914 │ │ │ │ + b 491d68 │ │ │ │ + ldr r3, [pc, #3948] @ 498940 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499808 │ │ │ │ + bhi 499834 │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 499738 │ │ │ │ - ldr r3, [pc, #3932] @ 498918 │ │ │ │ + bcc 499764 │ │ │ │ + ldr r3, [pc, #3932] @ 498944 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #4480 @ 0x1180 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 48abfc │ │ │ │ - ldr r2, [pc, #3876] @ 49891c │ │ │ │ + bhi 48ac28 │ │ │ │ + ldr r2, [pc, #3876] @ 498948 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 494758 │ │ │ │ - b 48abfc │ │ │ │ + bne 494784 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #3844] @ 498920 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #3844] @ 49894c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #32768 @ 0x8000 │ │ │ │ sub r3, r3, #6 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #3800] @ 498924 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #3800] @ 498950 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 48ccbc │ │ │ │ + bhi 48cce8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3752] @ 498914 │ │ │ │ + ldr r3, [pc, #3752] @ 498940 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499760 │ │ │ │ + bhi 49978c │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 48ccbc │ │ │ │ - ldr r3, [pc, #3752] @ 498928 │ │ │ │ + bcc 48cce8 │ │ │ │ + ldr r3, [pc, #3752] @ 498954 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3692] @ 498914 │ │ │ │ + ldr r3, [pc, #3692] @ 498940 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499840 │ │ │ │ + bhi 49986c │ │ │ │ cmp r5, #17152 @ 0x4300 │ │ │ │ - bcc 48ccbc │ │ │ │ - ldr r3, [pc, #3696] @ 49892c │ │ │ │ + bcc 48cce8 │ │ │ │ + ldr r3, [pc, #3696] @ 498958 │ │ │ │ sub r2, r5, #17152 @ 0x4300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 49a218 │ │ │ │ + bhi 49a244 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #4480 @ 0x1180 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #3632] @ 49891c │ │ │ │ + ldr r2, [pc, #3632] @ 498948 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 48abfc │ │ │ │ - b 497444 │ │ │ │ - ldr r2, [pc, #3624] @ 498930 │ │ │ │ + beq 48ac28 │ │ │ │ + b 497470 │ │ │ │ + ldr r2, [pc, #3624] @ 49895c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3600] @ 498934 │ │ │ │ + ldr r3, [pc, #3600] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3584] @ 498938 │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3584] @ 498964 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3552] @ 49893c │ │ │ │ + ldr r2, [pc, #3552] @ 498968 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3528] @ 498940 │ │ │ │ + ldr r2, [pc, #3528] @ 49896c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3504] @ 498944 │ │ │ │ + ldr r2, [pc, #3504] @ 498970 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3480] @ 498948 │ │ │ │ + ldr r3, [pc, #3480] @ 498974 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 497d1c │ │ │ │ + beq 497d48 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #3460] @ 49894c │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #3460] @ 498978 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3436] @ 498950 │ │ │ │ + ldr r3, [pc, #3436] @ 49897c │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #3428] @ 498954 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #3428] @ 498980 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3368] @ 498934 │ │ │ │ + ldr r3, [pc, #3368] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3384] @ 498958 │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3384] @ 498984 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3312] @ 498934 │ │ │ │ + ldr r3, [pc, #3312] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3332] @ 49895c │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3332] @ 498988 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3256] @ 498934 │ │ │ │ + ldr r3, [pc, #3256] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3280] @ 498960 │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3280] @ 49898c │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3200] @ 498934 │ │ │ │ + ldr r3, [pc, #3200] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3228] @ 498964 │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3228] @ 498990 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3144] @ 498934 │ │ │ │ + ldr r3, [pc, #3144] @ 498960 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 497ba8 │ │ │ │ + bhi 497bd4 │ │ │ │ cmp r5, #7680 @ 0x1e00 │ │ │ │ - bcc 497bdc │ │ │ │ - ldr r3, [pc, #3176] @ 498968 │ │ │ │ + bcc 497c08 │ │ │ │ + ldr r3, [pc, #3176] @ 498994 │ │ │ │ sub r2, r5, #7680 @ 0x1e00 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a26c │ │ │ │ + bhi 49a298 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3144] @ 49896c │ │ │ │ + ldr r2, [pc, #3144] @ 498998 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 491108 │ │ │ │ - ldr r3, [pc, #3112] @ 498970 │ │ │ │ + beq 491134 │ │ │ │ + ldr r3, [pc, #3112] @ 49899c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #13 │ │ │ │ - bhi 491108 │ │ │ │ + bhi 491134 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3080] @ 498974 │ │ │ │ + ldr r2, [pc, #3080] @ 4989a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3056] @ 498978 │ │ │ │ + ldr r2, [pc, #3056] @ 4989a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3032] @ 49897c │ │ │ │ + ldr r2, [pc, #3032] @ 4989a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3008] @ 498980 │ │ │ │ + ldr r2, [pc, #3008] @ 4989ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2984] @ 498984 │ │ │ │ + ldr r2, [pc, #2984] @ 4989b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2960] @ 498988 │ │ │ │ + ldr r2, [pc, #2960] @ 4989b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 48dee0 │ │ │ │ - b 48abfc │ │ │ │ - ldr r2, [pc, #2920] @ 49898c │ │ │ │ + beq 48df0c │ │ │ │ + b 48ac28 │ │ │ │ + ldr r2, [pc, #2920] @ 4989b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4900a4 │ │ │ │ - ldr r2, [pc, #2900] @ 498990 │ │ │ │ + b 4900d0 │ │ │ │ + ldr r2, [pc, #2900] @ 4989bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c58c │ │ │ │ - ldr r2, [pc, #2880] @ 498994 │ │ │ │ + b 48c5b8 │ │ │ │ + ldr r2, [pc, #2880] @ 4989c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2856] @ 498998 │ │ │ │ + ldr r2, [pc, #2856] @ 4989c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4974a8 │ │ │ │ - ldr r2, [pc, #2836] @ 49899c │ │ │ │ + b 4974d4 │ │ │ │ + ldr r2, [pc, #2836] @ 4989c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4947bc │ │ │ │ - ldr r2, [pc, #2816] @ 4989a0 │ │ │ │ + b 4947e8 │ │ │ │ + ldr r2, [pc, #2816] @ 4989cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48cd4c │ │ │ │ - ldr r2, [pc, #2796] @ 4989a4 │ │ │ │ + b 48cd78 │ │ │ │ + ldr r2, [pc, #2796] @ 4989d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4903f4 │ │ │ │ - ldr r2, [pc, #2776] @ 4989a8 │ │ │ │ + b 490420 │ │ │ │ + ldr r2, [pc, #2776] @ 4989d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2752] @ 4989ac │ │ │ │ + ldr r2, [pc, #2752] @ 4989d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c79c │ │ │ │ - ldr r2, [pc, #2732] @ 4989b0 │ │ │ │ + b 48c7c8 │ │ │ │ + ldr r2, [pc, #2732] @ 4989dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c768 │ │ │ │ - ldr r2, [pc, #2712] @ 4989b4 │ │ │ │ + b 48c794 │ │ │ │ + ldr r2, [pc, #2712] @ 4989e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c408 │ │ │ │ - ldr r2, [pc, #2692] @ 4989b8 │ │ │ │ + b 48c434 │ │ │ │ + ldr r2, [pc, #2692] @ 4989e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c3d4 │ │ │ │ - ldr r2, [pc, #2672] @ 4989bc │ │ │ │ + b 48c400 │ │ │ │ + ldr r2, [pc, #2672] @ 4989e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494fcc │ │ │ │ - ldr r2, [pc, #2652] @ 4989c0 │ │ │ │ + b 494ff8 │ │ │ │ + ldr r2, [pc, #2652] @ 4989ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494f98 │ │ │ │ - ldr r2, [pc, #2632] @ 4989c4 │ │ │ │ + b 494fc4 │ │ │ │ + ldr r2, [pc, #2632] @ 4989f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f560 │ │ │ │ - ldr r2, [pc, #2612] @ 4989c8 │ │ │ │ + b 48f58c │ │ │ │ + ldr r2, [pc, #2612] @ 4989f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f630 │ │ │ │ - ldr r2, [pc, #2592] @ 4989cc │ │ │ │ + b 48f65c │ │ │ │ + ldr r2, [pc, #2592] @ 4989f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f5fc │ │ │ │ - ldr r2, [pc, #2572] @ 4989d0 │ │ │ │ + b 48f628 │ │ │ │ + ldr r2, [pc, #2572] @ 4989fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494de8 │ │ │ │ - ldr r2, [pc, #2552] @ 4989d4 │ │ │ │ + b 494e14 │ │ │ │ + ldr r2, [pc, #2552] @ 498a00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494db4 │ │ │ │ - ldr r2, [pc, #2532] @ 4989d8 │ │ │ │ + b 494de0 │ │ │ │ + ldr r2, [pc, #2532] @ 498a04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494d80 │ │ │ │ - ldr r2, [pc, #2512] @ 4989dc │ │ │ │ + b 494dac │ │ │ │ + ldr r2, [pc, #2512] @ 498a08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494d4c │ │ │ │ - ldr r2, [pc, #2492] @ 4989e0 │ │ │ │ + b 494d78 │ │ │ │ + ldr r2, [pc, #2492] @ 498a0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494d18 │ │ │ │ - ldr r2, [pc, #2472] @ 4989e4 │ │ │ │ + b 494d44 │ │ │ │ + ldr r2, [pc, #2472] @ 498a10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494ce4 │ │ │ │ - ldr r2, [pc, #2452] @ 4989e8 │ │ │ │ + b 494d10 │ │ │ │ + ldr r2, [pc, #2452] @ 498a14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494cb0 │ │ │ │ - ldr r2, [pc, #2432] @ 4989ec │ │ │ │ + b 494cdc │ │ │ │ + ldr r2, [pc, #2432] @ 498a18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2408] @ 4989f0 │ │ │ │ + ldr r2, [pc, #2408] @ 498a1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c43c │ │ │ │ - ldr r2, [pc, #2388] @ 4989f4 │ │ │ │ + b 48c468 │ │ │ │ + ldr r2, [pc, #2388] @ 498a20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c5f8 │ │ │ │ - ldr r2, [pc, #2368] @ 4989f8 │ │ │ │ + b 48c624 │ │ │ │ + ldr r2, [pc, #2368] @ 498a24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eaf0 │ │ │ │ - ldr r2, [pc, #2348] @ 4989fc │ │ │ │ + b 48eb1c │ │ │ │ + ldr r2, [pc, #2348] @ 498a28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eabc │ │ │ │ - ldr r3, [pc, #2328] @ 498a00 │ │ │ │ + b 48eae8 │ │ │ │ + ldr r3, [pc, #2328] @ 498a2c │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #2320] @ 498a04 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #2320] @ 498a30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2296] @ 498a08 │ │ │ │ + ldr r2, [pc, #2296] @ 498a34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490c18 │ │ │ │ - ldr r2, [pc, #2276] @ 498a0c │ │ │ │ + b 490c44 │ │ │ │ + ldr r2, [pc, #2276] @ 498a38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d258 │ │ │ │ - ldr r2, [pc, #2256] @ 498a10 │ │ │ │ + b 48d284 │ │ │ │ + ldr r2, [pc, #2256] @ 498a3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4938f8 │ │ │ │ - ldr r2, [pc, #2236] @ 498a14 │ │ │ │ + b 493924 │ │ │ │ + ldr r2, [pc, #2236] @ 498a40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4938c4 │ │ │ │ - ldr r2, [pc, #2216] @ 498a18 │ │ │ │ + b 4938f0 │ │ │ │ + ldr r2, [pc, #2216] @ 498a44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493890 │ │ │ │ - ldr r2, [pc, #2196] @ 498a1c │ │ │ │ + b 4938bc │ │ │ │ + ldr r2, [pc, #2196] @ 498a48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49385c │ │ │ │ - ldr r2, [pc, #2176] @ 498a20 │ │ │ │ + b 493888 │ │ │ │ + ldr r2, [pc, #2176] @ 498a4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2152] @ 498a24 │ │ │ │ + ldr r2, [pc, #2152] @ 498a50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d6c8 │ │ │ │ - ldr r2, [pc, #2132] @ 498a28 │ │ │ │ + b 48d6f4 │ │ │ │ + ldr r2, [pc, #2132] @ 498a54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d694 │ │ │ │ - ldr r2, [pc, #2112] @ 498a2c │ │ │ │ + b 48d6c0 │ │ │ │ + ldr r2, [pc, #2112] @ 498a58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d660 │ │ │ │ - ldr r2, [pc, #2092] @ 498a30 │ │ │ │ + b 48d68c │ │ │ │ + ldr r2, [pc, #2092] @ 498a5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d62c │ │ │ │ - ldr r2, [pc, #2072] @ 498a34 │ │ │ │ + b 48d658 │ │ │ │ + ldr r2, [pc, #2072] @ 498a60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2048] @ 498a38 │ │ │ │ + ldr r2, [pc, #2048] @ 498a64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d6fc │ │ │ │ - ldr r2, [pc, #2028] @ 498a3c │ │ │ │ + b 48d728 │ │ │ │ + ldr r2, [pc, #2028] @ 498a68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2004] @ 498a40 │ │ │ │ + ldr r2, [pc, #2004] @ 498a6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4908d0 │ │ │ │ - ldr r2, [pc, #1984] @ 498a44 │ │ │ │ + b 4908fc │ │ │ │ + ldr r2, [pc, #1984] @ 498a70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49089c │ │ │ │ - ldr r2, [pc, #1964] @ 498a48 │ │ │ │ + b 4908c8 │ │ │ │ + ldr r2, [pc, #1964] @ 498a74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490868 │ │ │ │ - ldr r2, [pc, #1944] @ 498a4c │ │ │ │ + b 490894 │ │ │ │ + ldr r2, [pc, #1944] @ 498a78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490834 │ │ │ │ - ldr r2, [pc, #1924] @ 498a50 │ │ │ │ + b 490860 │ │ │ │ + ldr r2, [pc, #1924] @ 498a7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490938 │ │ │ │ - ldr r2, [pc, #1904] @ 498a54 │ │ │ │ + b 490964 │ │ │ │ + ldr r2, [pc, #1904] @ 498a80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490904 │ │ │ │ - ldr r2, [pc, #1884] @ 498a58 │ │ │ │ + b 490930 │ │ │ │ + ldr r2, [pc, #1884] @ 498a84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1860] @ 498a5c │ │ │ │ + ldr r2, [pc, #1860] @ 498a88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1836] @ 498a60 │ │ │ │ + ldr r2, [pc, #1836] @ 498a8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490e38 │ │ │ │ - ldr r2, [pc, #1816] @ 498a64 │ │ │ │ + b 490e64 │ │ │ │ + ldr r2, [pc, #1816] @ 498a90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490cf4 │ │ │ │ - ldr r2, [pc, #1796] @ 498a68 │ │ │ │ + b 490d20 │ │ │ │ + ldr r2, [pc, #1796] @ 498a94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490cc0 │ │ │ │ - ldr r2, [pc, #1776] @ 498a6c │ │ │ │ + b 490cec │ │ │ │ + ldr r2, [pc, #1776] @ 498a98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490c8c │ │ │ │ - ldr r2, [pc, #1756] @ 498a70 │ │ │ │ + b 490cb8 │ │ │ │ + ldr r2, [pc, #1756] @ 498a9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490c58 │ │ │ │ - ldr r2, [pc, #1736] @ 498a74 │ │ │ │ + b 490c84 │ │ │ │ + ldr r2, [pc, #1736] @ 498aa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1712] @ 498a78 │ │ │ │ + ldr r2, [pc, #1712] @ 498aa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490fe0 │ │ │ │ - ldr r2, [pc, #1692] @ 498a7c │ │ │ │ + b 49100c │ │ │ │ + ldr r2, [pc, #1692] @ 498aa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490fac │ │ │ │ - ldr r2, [pc, #1672] @ 498a80 │ │ │ │ + b 490fd8 │ │ │ │ + ldr r2, [pc, #1672] @ 498aac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490f78 │ │ │ │ - ldr r2, [pc, #1652] @ 498a84 │ │ │ │ + b 490fa4 │ │ │ │ + ldr r2, [pc, #1652] @ 498ab0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490f44 │ │ │ │ - ldr r2, [pc, #1632] @ 498a88 │ │ │ │ + b 490f70 │ │ │ │ + ldr r2, [pc, #1632] @ 498ab4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490f10 │ │ │ │ - ldr r2, [pc, #1612] @ 498a8c │ │ │ │ + b 490f3c │ │ │ │ + ldr r2, [pc, #1612] @ 498ab8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490edc │ │ │ │ - ldr r2, [pc, #1592] @ 498a90 │ │ │ │ + b 490f08 │ │ │ │ + ldr r2, [pc, #1592] @ 498abc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490ea8 │ │ │ │ - ldr r2, [pc, #1572] @ 498a94 │ │ │ │ + b 490ed4 │ │ │ │ + ldr r2, [pc, #1572] @ 498ac0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d2c8 │ │ │ │ - ldr r2, [pc, #1552] @ 498a98 │ │ │ │ + b 48d2f4 │ │ │ │ + ldr r2, [pc, #1552] @ 498ac4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1528] @ 498a9c │ │ │ │ + ldr r2, [pc, #1528] @ 498ac8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48de00 │ │ │ │ - ldr r2, [pc, #1508] @ 498aa0 │ │ │ │ + b 48de2c │ │ │ │ + ldr r2, [pc, #1508] @ 498acc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ddcc │ │ │ │ - ldr r2, [pc, #1488] @ 498aa4 │ │ │ │ + b 48ddf8 │ │ │ │ + ldr r2, [pc, #1488] @ 498ad0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dd98 │ │ │ │ - ldr r2, [pc, #1468] @ 498aa8 │ │ │ │ + b 48ddc4 │ │ │ │ + ldr r2, [pc, #1468] @ 498ad4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dd64 │ │ │ │ - ldr r2, [pc, #1448] @ 498aac │ │ │ │ + b 48dd90 │ │ │ │ + ldr r2, [pc, #1448] @ 498ad8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dd30 │ │ │ │ - ldr r2, [pc, #1428] @ 498ab0 │ │ │ │ + b 48dd5c │ │ │ │ + ldr r2, [pc, #1428] @ 498adc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dcfc │ │ │ │ - ldr r2, [pc, #1408] @ 498ab4 │ │ │ │ + b 48dd28 │ │ │ │ + ldr r2, [pc, #1408] @ 498ae0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dcc8 │ │ │ │ - ldr r2, [pc, #1388] @ 498ab8 │ │ │ │ + b 48dcf4 │ │ │ │ + ldr r2, [pc, #1388] @ 498ae4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dc94 │ │ │ │ - ldr r2, [pc, #1368] @ 498abc │ │ │ │ + b 48dcc0 │ │ │ │ + ldr r2, [pc, #1368] @ 498ae8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dc60 │ │ │ │ - ldr r2, [pc, #1348] @ 498ac0 │ │ │ │ + b 48dc8c │ │ │ │ + ldr r2, [pc, #1348] @ 498aec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dc2c │ │ │ │ - ldr r2, [pc, #1328] @ 498ac4 │ │ │ │ + b 48dc58 │ │ │ │ + ldr r2, [pc, #1328] @ 498af0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e16c │ │ │ │ - ldr r2, [pc, #1308] @ 498ac8 │ │ │ │ + b 48e198 │ │ │ │ + ldr r2, [pc, #1308] @ 498af4 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ tst r2, #1 │ │ │ │ - bne 48b328 │ │ │ │ - b 48abfc │ │ │ │ - ldr r2, [pc, #1272] @ 498acc │ │ │ │ + bne 48b354 │ │ │ │ + b 48ac28 │ │ │ │ + ldr r2, [pc, #1272] @ 498af8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493554 │ │ │ │ - ldr r2, [pc, #1252] @ 498ad0 │ │ │ │ + b 493580 │ │ │ │ + ldr r2, [pc, #1252] @ 498afc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493520 │ │ │ │ - ldr r2, [pc, #1232] @ 498ad4 │ │ │ │ + b 49354c │ │ │ │ + ldr r2, [pc, #1232] @ 498b00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1208] @ 498ad8 │ │ │ │ + ldr r2, [pc, #1208] @ 498b04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e03c │ │ │ │ - ldr r2, [pc, #1188] @ 498adc │ │ │ │ + b 48e068 │ │ │ │ + ldr r2, [pc, #1188] @ 498b08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1164] @ 498ae0 │ │ │ │ + ldr r2, [pc, #1164] @ 498b0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492510 │ │ │ │ - ldr r2, [pc, #1144] @ 498ae4 │ │ │ │ + b 49253c │ │ │ │ + ldr r2, [pc, #1144] @ 498b10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4924dc │ │ │ │ - ldr r2, [pc, #1124] @ 498ae8 │ │ │ │ + b 492508 │ │ │ │ + ldr r2, [pc, #1124] @ 498b14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 494f64 │ │ │ │ - ldr r2, [pc, #1104] @ 498aec │ │ │ │ + b 494f90 │ │ │ │ + ldr r2, [pc, #1104] @ 498b18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ac50 │ │ │ │ - ldr r2, [pc, #1084] @ 498af0 │ │ │ │ + b 48ac7c │ │ │ │ + ldr r2, [pc, #1084] @ 498b1c │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495590 │ │ │ │ - ldr r2, [pc, #1064] @ 498af4 │ │ │ │ + b 4955bc │ │ │ │ + ldr r2, [pc, #1064] @ 498b20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495590 │ │ │ │ - ldr r2, [pc, #1044] @ 498af8 │ │ │ │ + b 4955bc │ │ │ │ + ldr r2, [pc, #1044] @ 498b24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48cdc0 │ │ │ │ - ldr r2, [pc, #1024] @ 498afc │ │ │ │ + b 48cdec │ │ │ │ + ldr r2, [pc, #1024] @ 498b28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48cd8c │ │ │ │ - ldr r2, [pc, #1004] @ 498b00 │ │ │ │ + b 48cdb8 │ │ │ │ + ldr r2, [pc, #1004] @ 498b2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48cecc │ │ │ │ - ldr r2, [pc, #984] @ 498b04 │ │ │ │ + b 48cef8 │ │ │ │ + ldr r2, [pc, #984] @ 498b30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ce98 │ │ │ │ - ldr r2, [pc, #964] @ 498b08 │ │ │ │ + b 48cec4 │ │ │ │ + ldr r2, [pc, #964] @ 498b34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ce64 │ │ │ │ - ldr r2, [pc, #944] @ 498b0c │ │ │ │ + b 48ce90 │ │ │ │ + ldr r2, [pc, #944] @ 498b38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ce30 │ │ │ │ - ldr r2, [pc, #924] @ 498b10 │ │ │ │ + b 48ce5c │ │ │ │ + ldr r2, [pc, #924] @ 498b3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490d28 │ │ │ │ - ldr r2, [pc, #904] @ 498b14 │ │ │ │ + b 490d54 │ │ │ │ + ldr r2, [pc, #904] @ 498b40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492860 │ │ │ │ - ldr r2, [pc, #884] @ 498b18 │ │ │ │ + b 49288c │ │ │ │ + ldr r2, [pc, #884] @ 498b44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4929d8 │ │ │ │ - ldr r2, [pc, #864] @ 498b1c │ │ │ │ + b 492a04 │ │ │ │ + ldr r2, [pc, #864] @ 498b48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4929a4 │ │ │ │ - ldr r2, [pc, #844] @ 498b20 │ │ │ │ + b 4929d0 │ │ │ │ + ldr r2, [pc, #844] @ 498b4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492970 │ │ │ │ - ldr r2, [pc, #824] @ 498b24 │ │ │ │ + b 49299c │ │ │ │ + ldr r2, [pc, #824] @ 498b50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49293c │ │ │ │ - ldr r2, [pc, #804] @ 498b28 │ │ │ │ + b 492968 │ │ │ │ + ldr r2, [pc, #804] @ 498b54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492908 │ │ │ │ - ldr r2, [pc, #784] @ 498b2c │ │ │ │ + b 492934 │ │ │ │ + ldr r2, [pc, #784] @ 498b58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4928d4 │ │ │ │ - ldr r2, [pc, #764] @ 498b30 │ │ │ │ + b 492900 │ │ │ │ + ldr r2, [pc, #764] @ 498b5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4928a0 │ │ │ │ - ldr r2, [pc, #744] @ 498b34 │ │ │ │ + b 4928cc │ │ │ │ + ldr r2, [pc, #744] @ 498b60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49156c │ │ │ │ - ldr r2, [pc, #724] @ 498b38 │ │ │ │ + b 491598 │ │ │ │ + ldr r2, [pc, #724] @ 498b64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49152c │ │ │ │ - ldr r2, [pc, #704] @ 498b3c │ │ │ │ + b 491558 │ │ │ │ + ldr r2, [pc, #704] @ 498b68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49164c │ │ │ │ - ldr r2, [pc, #684] @ 498b40 │ │ │ │ + b 491678 │ │ │ │ + ldr r2, [pc, #684] @ 498b6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #660] @ 498b44 │ │ │ │ + ldr r2, [pc, #660] @ 498b70 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493afc │ │ │ │ - ldr r2, [pc, #640] @ 498b48 │ │ │ │ + b 493b28 │ │ │ │ + ldr r2, [pc, #640] @ 498b74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493afc │ │ │ │ - ldr r2, [pc, #620] @ 498b4c │ │ │ │ + b 493b28 │ │ │ │ + ldr r2, [pc, #620] @ 498b78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49315c │ │ │ │ - ldr r2, [pc, #600] @ 498b50 │ │ │ │ + b 493188 │ │ │ │ + ldr r2, [pc, #600] @ 498b7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493128 │ │ │ │ - sbcseq r7, sl, r0, lsr #9 │ │ │ │ - teqeq pc, r0, lsl #15 │ │ │ │ - sbcseq sl, r7, r0, ror #22 │ │ │ │ + b 493154 │ │ │ │ + smullseq r7, sl, r4, r4 │ │ │ │ + teqeq pc, ip, ror r7 @ │ │ │ │ + sbcseq sl, r7, r4, asr fp │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - teqeq pc, sl, lsr r7 @ │ │ │ │ + teqeq pc, r6, lsr r7 @ │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - teqeq pc, lr, ror #13 │ │ │ │ - teqeq pc, sl, asr #13 │ │ │ │ - teqeq pc, lr @ @ │ │ │ │ - teqeq pc, r2, ror r6 @ │ │ │ │ - sbcseq pc, r8, ip, lsl #4 │ │ │ │ + teqeq pc, sl, ror #13 │ │ │ │ + teqeq pc, r6, asr #13 │ │ │ │ + teqeq pc, sl @ @ │ │ │ │ + teqeq pc, lr, ror #12 │ │ │ │ + sbcseq pc, r8, r0, lsl #4 │ │ │ │ andeq r1, r0, r3, lsl #28 │ │ │ │ - teqeq pc, r6, lsl #12 │ │ │ │ - sbcseq r7, sl, r4, asr #30 │ │ │ │ - sbcseq r7, sl, r8, lsl pc │ │ │ │ - sbcseq r7, sl, ip, lsl pc │ │ │ │ - andeq r8, r0, r7, lsl #10 │ │ │ │ + teqeq pc, r2, lsl #12 │ │ │ │ + sbcseq r7, sl, r8, lsr pc │ │ │ │ + sbcseq r7, sl, ip, lsl #30 │ │ │ │ sbcseq r7, sl, r0, lsl pc │ │ │ │ + andeq r8, r0, r7, lsl #10 │ │ │ │ + sbcseq r7, sl, r4, lsl #30 │ │ │ │ andeq r1, r0, sl, lsl #10 │ │ │ │ - ldrsbeq r7, [sl], #224 @ 0xe0 │ │ │ │ - teqeq pc, r1, lsr #10 │ │ │ │ - teqeq pc, ip, ror #9 │ │ │ │ - teqeq pc, r7 @ @ │ │ │ │ - teqeq pc, r2, lsl #9 │ │ │ │ - teqeq pc, sp, asr #8 │ │ │ │ - sbcseq r7, sl, r8, lsr #27 │ │ │ │ - teqeq pc, r8, lsl #8 │ │ │ │ - sbcseq r8, sl, r4, ror #19 │ │ │ │ - ldrheq r8, [sl], #152 @ 0x98 │ │ │ │ - sbcseq r8, sl, ip, lsl #19 │ │ │ │ - sbcseq r8, sl, r4, ror #18 │ │ │ │ - sbcseq r8, sl, ip, lsr r9 │ │ │ │ - sbcseq r8, sl, r4, lsl r9 │ │ │ │ - sbcseq r8, sl, ip, ror #6 │ │ │ │ - sbcseq r6, sl, r8, ror #10 │ │ │ │ - sbcseq r8, sl, ip, lsl #1 │ │ │ │ + sbcseq r7, sl, r4, asr #29 │ │ │ │ + teqeq pc, sp, lsl r5 @ │ │ │ │ + teqeq pc, r8, ror #9 │ │ │ │ + teqeq pc, r3 @ @ │ │ │ │ + teqeq pc, lr, ror r4 @ │ │ │ │ + teqeq pc, r9, asr #8 │ │ │ │ + smullseq r7, sl, ip, sp │ │ │ │ + teqeq pc, r4, lsl #8 │ │ │ │ + ldrsbeq r8, [sl], #152 @ 0x98 │ │ │ │ + sbcseq r8, sl, ip, lsr #19 │ │ │ │ + sbcseq r8, sl, r0, lsl #19 │ │ │ │ + sbcseq r8, sl, r8, asr r9 │ │ │ │ + sbcseq r8, sl, r0, lsr r9 │ │ │ │ + sbcseq r8, sl, r8, lsl #18 │ │ │ │ + sbcseq r8, sl, r0, ror #6 │ │ │ │ + sbcseq r6, sl, ip, asr r5 │ │ │ │ + sbcseq r8, sl, r0, lsl #1 │ │ │ │ + ldrheq r7, [sl], #56 @ 0x38 │ │ │ │ + sbcseq r7, sl, r0, lsr #7 │ │ │ │ + sbcseq r5, r9, r0, lsr sl │ │ │ │ + sbcseq lr, r8, r0, asr #15 │ │ │ │ + sbcseq r8, sl, ip, asr #8 │ │ │ │ + sbcseq lr, r8, ip, lsl #15 │ │ │ │ + sbcseq lr, r8, r4, ror r7 │ │ │ │ + sbcseq lr, r8, ip, asr r7 │ │ │ │ + sbcseq lr, r8, r4, asr #14 │ │ │ │ + sbcseq lr, r8, ip, lsr #14 │ │ │ │ + sbcseq lr, r8, r4, lsl r7 │ │ │ │ + ldrsheq r8, [sl], #196 @ 0xc4 │ │ │ │ + sbcseq lr, r8, r4, ror #13 │ │ │ │ + sbcseq lr, r8, ip, asr #13 │ │ │ │ + ldrheq lr, [r8], #100 @ 0x64 │ │ │ │ + smullseq lr, r8, ip, r6 │ │ │ │ + sbcseq lr, r8, r4, lsl #13 │ │ │ │ + sbcseq lr, r8, ip, ror #12 │ │ │ │ + sbcseq lr, r8, r4, asr r6 │ │ │ │ + sbcseq lr, r8, ip, lsr r6 │ │ │ │ + sbcseq lr, r8, r4, lsr #12 │ │ │ │ sbcseq r7, sl, r4, asr #7 │ │ │ │ - sbcseq r7, sl, ip, lsr #7 │ │ │ │ - sbcseq r5, r9, ip, lsr sl │ │ │ │ - sbcseq lr, r8, ip, asr #15 │ │ │ │ - sbcseq r8, sl, r8, asr r4 │ │ │ │ - smullseq lr, r8, r8, r7 │ │ │ │ - sbcseq lr, r8, r0, lsl #15 │ │ │ │ - sbcseq lr, r8, r8, ror #14 │ │ │ │ - sbcseq lr, r8, r0, asr r7 │ │ │ │ - sbcseq lr, r8, r8, lsr r7 │ │ │ │ - sbcseq lr, r8, r0, lsr #14 │ │ │ │ - sbcseq r8, sl, r0, lsl #26 │ │ │ │ - ldrsheq lr, [r8], #96 @ 0x60 │ │ │ │ - ldrsbeq lr, [r8], #104 @ 0x68 │ │ │ │ - sbcseq lr, r8, r0, asr #13 │ │ │ │ - sbcseq lr, r8, r8, lsr #13 │ │ │ │ - smullseq lr, r8, r0, r6 │ │ │ │ - sbcseq lr, r8, r8, ror r6 │ │ │ │ - sbcseq lr, r8, r0, ror #12 │ │ │ │ - sbcseq lr, r8, r8, asr #12 │ │ │ │ - sbcseq lr, r8, r0, lsr r6 │ │ │ │ - ldrsbeq r7, [sl], #48 @ 0x30 │ │ │ │ - ldrsheq lr, [r8], #92 @ 0x5c │ │ │ │ - sbcseq lr, r8, r4, ror #11 │ │ │ │ - smullseq r8, sl, ip, r9 │ │ │ │ - sbcseq r8, sl, r8, lsr #18 │ │ │ │ + ldrsheq lr, [r8], #80 @ 0x50 │ │ │ │ + ldrsbeq lr, [r8], #88 @ 0x58 │ │ │ │ + smullseq r8, sl, r0, r9 │ │ │ │ + sbcseq r8, sl, ip, lsl r9 │ │ │ │ andeq r1, r0, r1, lsl #26 │ │ │ │ - sbcseq r7, sl, ip, ror #8 │ │ │ │ - sbcseq lr, r8, r4, ror r5 │ │ │ │ - sbcseq lr, r8, ip, asr r5 │ │ │ │ - sbcseq lr, r8, r4, asr #10 │ │ │ │ - sbcseq lr, r8, ip, lsr #10 │ │ │ │ - sbcseq lr, r8, r4, lsl r5 │ │ │ │ - ldrsheq lr, [r8], #76 @ 0x4c │ │ │ │ - sbcseq sp, fp, r0, ror r2 │ │ │ │ - sbcseq r7, sl, ip, lsl #30 │ │ │ │ - ldrsheq r7, [sl], #228 @ 0xe4 │ │ │ │ - ldrsbeq r7, [sl], #236 @ 0xec │ │ │ │ - ldrsbeq r7, [sl], #228 @ 0xe4 │ │ │ │ - sbcseq r7, sl, ip, lsr #29 │ │ │ │ + sbcseq r7, sl, r0, ror #8 │ │ │ │ + sbcseq lr, r8, r8, ror #10 │ │ │ │ + sbcseq lr, r8, r0, asr r5 │ │ │ │ + sbcseq lr, r8, r8, lsr r5 │ │ │ │ + sbcseq lr, r8, r0, lsr #10 │ │ │ │ + sbcseq lr, r8, r8, lsl #10 │ │ │ │ + ldrsheq lr, [r8], #64 @ 0x40 │ │ │ │ + sbcseq sp, fp, r4, ror #4 │ │ │ │ + sbcseq r7, sl, r0, lsl #30 │ │ │ │ + sbcseq r7, sl, r8, ror #29 │ │ │ │ + ldrsbeq r7, [sl], #224 @ 0xe0 │ │ │ │ + sbcseq r7, sl, r8, asr #29 │ │ │ │ sbcseq r7, sl, r0, lsr #29 │ │ │ │ - ldrsheq sp, [fp], #12 │ │ │ │ - sbcseq lr, r8, r8, lsl r4 │ │ │ │ - sbcseq lr, r8, r0, lsl #8 │ │ │ │ - sbcseq lr, r8, r8, ror #7 │ │ │ │ - ldrsbeq lr, [r8], #48 @ 0x30 │ │ │ │ - ldrheq lr, [r8], #56 @ 0x38 │ │ │ │ - sbcseq lr, r8, r0, lsr #7 │ │ │ │ - sbcseq r8, sl, ip, lsl #7 │ │ │ │ - sbcseq r8, sl, r0, ror #3 │ │ │ │ - sbcseq lr, r8, r0, asr r3 │ │ │ │ - sbcseq r8, sl, r0, asr #4 │ │ │ │ - sbcseq r8, sl, r4, ror #3 │ │ │ │ - sbcseq r8, sl, ip, asr #3 │ │ │ │ - ldrsheq lr, [r8], #32 │ │ │ │ - sbcseq r8, sl, r0, ror r2 │ │ │ │ - sbcseq r8, sl, r4, asr r2 │ │ │ │ - sbcseq r8, sl, ip, lsr r2 │ │ │ │ - sbcseq r8, sl, r4, lsr #4 │ │ │ │ - sbcseq r8, sl, ip, lsl #4 │ │ │ │ - ldrsheq r8, [sl], #20 │ │ │ │ - ldrsbeq r8, [sl], #28 │ │ │ │ - sbcseq r8, sl, r4, asr #3 │ │ │ │ - sbcseq lr, r8, r4, lsl r2 │ │ │ │ - sbcseq r7, sl, r8, lsl #23 │ │ │ │ - sbcseq r7, sl, ip, ror #22 │ │ │ │ - sbcseq r7, sl, r4, asr fp │ │ │ │ - sbcseq r7, sl, ip, lsr fp │ │ │ │ - sbcseq r7, sl, r4, lsr #22 │ │ │ │ - sbcseq r7, sl, ip, lsl #22 │ │ │ │ - ldrsheq r7, [sl], #164 @ 0xa4 │ │ │ │ - ldrsbeq r7, [sl], #172 @ 0xac │ │ │ │ - sbcseq r7, sl, r4, asr #21 │ │ │ │ - sbcseq r7, sl, ip, lsr #21 │ │ │ │ - sbcseq r7, sl, ip, ror #20 │ │ │ │ - sbcseq lr, r8, r4, ror #6 │ │ │ │ - sbcseq r6, sl, r4, lsl #19 │ │ │ │ - ldrheq lr, [r8], #0 │ │ │ │ - smullseq lr, r8, r8, r0 │ │ │ │ - sbcseq r6, sl, r4, lsl lr │ │ │ │ - sbcseq lr, r8, r4, rrx │ │ │ │ - sbcseq r7, sl, r8, lsl #27 │ │ │ │ - sbcseq lr, r8, r0, lsr r0 │ │ │ │ - sbcseq lr, r8, r8, lsl r0 │ │ │ │ - sbcseq lr, r8, r0 │ │ │ │ - sbcseq sp, r8, r8, ror #31 │ │ │ │ - sbcseq ip, fp, r4, ror sl │ │ │ │ - sbcseq ip, fp, ip, asr #20 │ │ │ │ - ldrheq ip, [fp], #200 @ 0xc8 │ │ │ │ - sbcseq r7, sl, r4, ror #25 │ │ │ │ - sbcseq sp, r8, r0, ror pc │ │ │ │ - sbcseq sp, r8, r8, asr pc │ │ │ │ - sbcseq sp, r8, r0, asr #30 │ │ │ │ - sbcseq sp, r8, r8, lsr #30 │ │ │ │ - sbcseq r7, sl, r8, lsl lr │ │ │ │ - sbcseq r7, sl, r4, asr #8 │ │ │ │ - sbcseq sp, r8, r0, ror #29 │ │ │ │ - sbcseq sp, r8, r8, asr #29 │ │ │ │ - ldrheq sp, [r8], #224 @ 0xe0 │ │ │ │ - smullseq sp, r8, r8, lr │ │ │ │ - sbcseq sp, r8, r0, lsl #29 │ │ │ │ - sbcseq sp, r8, r8, ror #28 │ │ │ │ - sbcseq sp, r8, r0, asr lr │ │ │ │ - sbcseq sp, r8, r8, lsr lr │ │ │ │ - sbcseq sp, r8, r0, lsr #28 │ │ │ │ - sbcseq sp, r8, r8, lsl #28 │ │ │ │ - sbcseq sp, r8, r4, asr #26 │ │ │ │ - sbcseq r6, sl, r0, lsl #28 │ │ │ │ - sbcseq r6, sl, r0, asr #27 │ │ │ │ - sbcseq sp, r8, r4, lsr #27 │ │ │ │ - sbcseq sp, r8, ip, lsl #27 │ │ │ │ - ldrsheq sp, [r8], #140 @ 0x8c │ │ │ │ - sbcseq sp, r8, r4, ror #17 │ │ │ │ - sbcseq sp, r8, ip, asr #17 │ │ │ │ - ldrheq sp, [r8], #132 @ 0x84 │ │ │ │ - smullseq sp, r8, ip, r8 │ │ │ │ - sbcseq sp, r8, r4, lsl #17 │ │ │ │ - sbcseq sp, r8, ip, ror #16 │ │ │ │ - ldrsheq ip, [fp], #40 @ 0x28 │ │ │ │ - sbcseq ip, fp, ip, asr #5 │ │ │ │ - sbcseq sp, r8, ip, lsl r8 │ │ │ │ - sbcseq r7, sl, ip, asr #25 │ │ │ │ - sbcseq r6, sl, r8, lsl r6 │ │ │ │ - sbcseq r7, sl, r0, asr #8 │ │ │ │ - ldrheq sp, [r8], #116 @ 0x74 │ │ │ │ - ldrsheq ip, [fp], #64 @ 0x40 │ │ │ │ - sbcseq r5, sl, ip, asr #16 │ │ │ │ - sbcseq r5, sl, r8, ror #9 │ │ │ │ - ldrheq sp, [r8], #216 @ 0xd8 │ │ │ │ - sbcseq ip, fp, ip, lsr r3 │ │ │ │ - sbcseq ip, fp, r8, lsl r3 │ │ │ │ - sbcseq r5, sl, ip, lsl lr │ │ │ │ - sbcseq r5, sl, ip, asr #30 │ │ │ │ - ldrheq sp, [r8], #108 @ 0x6c │ │ │ │ - ldrsheq r4, [r9], #140 @ 0x8c │ │ │ │ - sbcseq sp, r8, ip, lsl #13 │ │ │ │ - sbcseq sp, r8, r4, ror r6 │ │ │ │ - sbcseq r7, sl, r4, asr ip │ │ │ │ - smullseq ip, fp, r8, r0 │ │ │ │ - sbcseq r1, sp, r0, ror #11 │ │ │ │ - sbcseq sp, r8, r8, lsl #17 │ │ │ │ - ldrsheq sp, [r8], #92 @ 0x5c │ │ │ │ - sbcseq sp, r8, r4, ror #11 │ │ │ │ - sbcseq sp, r8, ip, asr #11 │ │ │ │ - ldrheq sp, [r8], #84 @ 0x54 │ │ │ │ - smullseq sp, r8, ip, r5 │ │ │ │ - sbcseq sp, r8, r4, lsl #11 │ │ │ │ - sbcseq sp, r8, ip, ror #10 │ │ │ │ - ldrheq r9, [r7], #60 @ 0x3c │ │ │ │ - sbcseq r5, sl, r4, lsl #8 │ │ │ │ - sbcseq r5, sl, ip, asr #8 │ │ │ │ - sbcseq r9, r7, r0, ror r3 │ │ │ │ - sbcseq r5, sl, r8, ror #7 │ │ │ │ - sbcseq r5, sl, r0, asr #7 │ │ │ │ - sbcseq fp, fp, ip, ror #29 │ │ │ │ - sbcseq r9, r7, ip, lsl #6 │ │ │ │ - sbcseq fp, fp, r4, asr #29 │ │ │ │ - sbcseq r7, sl, r8, lsr r2 │ │ │ │ - sbcseq r7, sl, r0, lsl r2 │ │ │ │ - sbcseq r7, sl, r8, asr #2 │ │ │ │ - sbcseq r7, sl, r4, lsr #2 │ │ │ │ - ldrheq r5, [sl], #44 @ 0x2c │ │ │ │ - sbcseq r6, sl, ip, asr #30 │ │ │ │ - sbcseq r6, sl, ip, lsl sp │ │ │ │ - ldrsheq r6, [sl], #204 @ 0xcc │ │ │ │ - ldrsbeq r5, [sl], #36 @ 0x24 │ │ │ │ - ldrsbeq sp, [r8], #120 @ 0x78 │ │ │ │ - sbcseq sp, r8, ip, lsr #15 │ │ │ │ - sbcseq r7, sl, r8, ror r6 │ │ │ │ - sbcseq r7, sl, r0, asr r6 │ │ │ │ - sbcseq r9, r7, r0, lsl #3 │ │ │ │ - ldrsheq r7, [sl], #28 │ │ │ │ - ldrsbeq r7, [sl], #20 │ │ │ │ - sbcseq r9, r7, r8, lsr #2 │ │ │ │ - ldrsbeq r7, [sl], #44 @ 0x2c │ │ │ │ - ldrheq r7, [sl], #36 @ 0x24 │ │ │ │ - sbcseq r6, sl, r0, lsl #3 │ │ │ │ - sbcseq r6, sl, r8, asr r1 │ │ │ │ - sbcseq r7, sl, r0, ror r0 │ │ │ │ - sbcseq r7, sl, ip, asr #32 │ │ │ │ - sbcseq sp, r8, r0, lsl #16 │ │ │ │ - ldrsbeq r6, [sl], #244 @ 0xf4 │ │ │ │ - sbcseq r9, r7, ip, lsr #32 │ │ │ │ - ldrheq r6, [sl], #192 @ 0xc0 │ │ │ │ - ldrheq r6, [sl], #200 @ 0xc8 │ │ │ │ - sbcseq r6, sl, ip, lsl #26 │ │ │ │ - ldrsbeq r6, [sl], #200 @ 0xc8 │ │ │ │ - sbcseq r8, r7, r8, lsr #31 │ │ │ │ - sbcseq sp, r8, ip, lsr #1 │ │ │ │ - sbcseq sp, r8, r0, asr #1 │ │ │ │ - smullseq sp, r8, r0, r0 │ │ │ │ - sbcseq r4, r9, ip, lsl r1 │ │ │ │ - sbcseq r5, sl, ip, ror #30 │ │ │ │ - sbcseq r5, sl, r4, asr #30 │ │ │ │ - sbcseq r5, sl, r8, asr #30 │ │ │ │ - teqpeq lr, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, sl, r0, asr r2 │ │ │ │ - sbcseq r6, sl, r4, lsl r2 │ │ │ │ - sbcseq r6, sl, ip, lsr #4 │ │ │ │ - teqpeq lr, r7, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, r2, ror sl @ p-variant is OBSOLETE │ │ │ │ - sbcseq r5, sl, r4, lsr lr │ │ │ │ + smullseq r7, sl, r4, lr │ │ │ │ + ldrsheq sp, [fp], #0 │ │ │ │ + sbcseq lr, r8, ip, lsl #8 │ │ │ │ + ldrsheq lr, [r8], #52 @ 0x34 │ │ │ │ + ldrsbeq lr, [r8], #60 @ 0x3c │ │ │ │ + sbcseq lr, r8, r4, asr #7 │ │ │ │ + sbcseq lr, r8, ip, lsr #7 │ │ │ │ + smullseq lr, r8, r4, r3 │ │ │ │ + sbcseq r8, sl, r0, lsl #7 │ │ │ │ + ldrsbeq r8, [sl], #20 │ │ │ │ + sbcseq lr, r8, r4, asr #6 │ │ │ │ + sbcseq r8, sl, r4, lsr r2 │ │ │ │ + ldrsbeq r8, [sl], #24 │ │ │ │ + sbcseq r8, sl, r0, asr #3 │ │ │ │ + sbcseq lr, r8, r4, ror #5 │ │ │ │ + sbcseq r8, sl, r4, ror #4 │ │ │ │ + sbcseq r8, sl, r8, asr #4 │ │ │ │ + sbcseq r8, sl, r0, lsr r2 │ │ │ │ + sbcseq r8, sl, r8, lsl r2 │ │ │ │ + sbcseq r8, sl, r0, lsl #4 │ │ │ │ + sbcseq r8, sl, r8, ror #3 │ │ │ │ + ldrsbeq r8, [sl], #16 │ │ │ │ + ldrheq r8, [sl], #24 │ │ │ │ + sbcseq lr, r8, r8, lsl #4 │ │ │ │ + sbcseq r7, sl, ip, ror fp │ │ │ │ + sbcseq r7, sl, r0, ror #22 │ │ │ │ + sbcseq r7, sl, r8, asr #22 │ │ │ │ + sbcseq r7, sl, r0, lsr fp │ │ │ │ + sbcseq r7, sl, r8, lsl fp │ │ │ │ + sbcseq r7, sl, r0, lsl #22 │ │ │ │ + sbcseq r7, sl, r8, ror #21 │ │ │ │ + ldrsbeq r7, [sl], #160 @ 0xa0 │ │ │ │ + ldrheq r7, [sl], #168 @ 0xa8 │ │ │ │ + sbcseq r7, sl, r0, lsr #21 │ │ │ │ + sbcseq r7, sl, r0, ror #20 │ │ │ │ + sbcseq lr, r8, r8, asr r3 │ │ │ │ + sbcseq r6, sl, r8, ror r9 │ │ │ │ + sbcseq lr, r8, r4, lsr #1 │ │ │ │ + sbcseq lr, r8, ip, lsl #1 │ │ │ │ + sbcseq r6, sl, r8, lsl #28 │ │ │ │ + sbcseq lr, r8, r8, asr r0 │ │ │ │ + sbcseq r7, sl, ip, ror sp │ │ │ │ + sbcseq lr, r8, r4, lsr #32 │ │ │ │ + sbcseq lr, r8, ip │ │ │ │ + ldrsheq sp, [r8], #244 @ 0xf4 │ │ │ │ + ldrsbeq sp, [r8], #252 @ 0xfc │ │ │ │ + sbcseq ip, fp, r8, ror #20 │ │ │ │ + sbcseq ip, fp, r0, asr #20 │ │ │ │ + sbcseq ip, fp, ip, lsr #25 │ │ │ │ + ldrsbeq r7, [sl], #200 @ 0xc8 │ │ │ │ + sbcseq sp, r8, r4, ror #30 │ │ │ │ + sbcseq sp, r8, ip, asr #30 │ │ │ │ + sbcseq sp, r8, r4, lsr pc │ │ │ │ + sbcseq sp, r8, ip, lsl pc │ │ │ │ + sbcseq r7, sl, ip, lsl #28 │ │ │ │ + sbcseq r7, sl, r8, lsr r4 │ │ │ │ + ldrsbeq sp, [r8], #228 @ 0xe4 │ │ │ │ + ldrheq sp, [r8], #236 @ 0xec │ │ │ │ + sbcseq sp, r8, r4, lsr #29 │ │ │ │ + sbcseq sp, r8, ip, lsl #29 │ │ │ │ + sbcseq sp, r8, r4, ror lr │ │ │ │ + sbcseq sp, r8, ip, asr lr │ │ │ │ + sbcseq sp, r8, r4, asr #28 │ │ │ │ + sbcseq sp, r8, ip, lsr #28 │ │ │ │ + sbcseq sp, r8, r4, lsl lr │ │ │ │ + ldrsheq sp, [r8], #220 @ 0xdc │ │ │ │ + sbcseq sp, r8, r8, lsr sp │ │ │ │ + ldrsheq r6, [sl], #212 @ 0xd4 │ │ │ │ + ldrheq r6, [sl], #212 @ 0xd4 │ │ │ │ + smullseq sp, r8, r8, sp │ │ │ │ + sbcseq sp, r8, r0, lsl #27 │ │ │ │ + ldrsheq sp, [r8], #128 @ 0x80 │ │ │ │ + ldrsbeq sp, [r8], #136 @ 0x88 │ │ │ │ + sbcseq sp, r8, r0, asr #17 │ │ │ │ + sbcseq sp, r8, r8, lsr #17 │ │ │ │ + smullseq sp, r8, r0, r8 │ │ │ │ + sbcseq sp, r8, r8, ror r8 │ │ │ │ + sbcseq sp, r8, r0, ror #16 │ │ │ │ + sbcseq ip, fp, ip, ror #5 │ │ │ │ + sbcseq ip, fp, r0, asr #5 │ │ │ │ + sbcseq sp, r8, r0, lsl r8 │ │ │ │ + sbcseq r7, sl, r0, asr #25 │ │ │ │ + sbcseq r6, sl, ip, lsl #12 │ │ │ │ + sbcseq r7, sl, r4, lsr r4 │ │ │ │ + sbcseq sp, r8, r8, lsr #15 │ │ │ │ + sbcseq ip, fp, r4, ror #9 │ │ │ │ + sbcseq r5, sl, r0, asr #16 │ │ │ │ + ldrsbeq r5, [sl], #76 @ 0x4c │ │ │ │ + sbcseq sp, r8, ip, lsr #27 │ │ │ │ + sbcseq ip, fp, r0, lsr r3 │ │ │ │ + sbcseq ip, fp, ip, lsl #6 │ │ │ │ + sbcseq r5, sl, r0, lsl lr │ │ │ │ + sbcseq r5, sl, r0, asr #30 │ │ │ │ + ldrheq sp, [r8], #96 @ 0x60 │ │ │ │ + ldrsheq r4, [r9], #128 @ 0x80 │ │ │ │ + sbcseq sp, r8, r0, lsl #13 │ │ │ │ + sbcseq sp, r8, r8, ror #12 │ │ │ │ + sbcseq r7, sl, r8, asr #24 │ │ │ │ + sbcseq ip, fp, ip, lsl #1 │ │ │ │ + ldrsbeq r1, [sp], #84 @ 0x54 │ │ │ │ + sbcseq sp, r8, ip, ror r8 │ │ │ │ + ldrsheq sp, [r8], #80 @ 0x50 │ │ │ │ + ldrsbeq sp, [r8], #88 @ 0x58 │ │ │ │ + sbcseq sp, r8, r0, asr #11 │ │ │ │ + sbcseq sp, r8, r8, lsr #11 │ │ │ │ + smullseq sp, r8, r0, r5 │ │ │ │ + sbcseq sp, r8, r8, ror r5 │ │ │ │ + sbcseq sp, r8, r0, ror #10 │ │ │ │ + ldrheq r9, [r7], #48 @ 0x30 │ │ │ │ + ldrsheq r5, [sl], #56 @ 0x38 │ │ │ │ + sbcseq r5, sl, r0, asr #8 │ │ │ │ + sbcseq r9, r7, r4, ror #6 │ │ │ │ + ldrsbeq r5, [sl], #60 @ 0x3c │ │ │ │ + ldrheq r5, [sl], #52 @ 0x34 │ │ │ │ + sbcseq fp, fp, r0, ror #29 │ │ │ │ + sbcseq r9, r7, r0, lsl #6 │ │ │ │ + ldrheq fp, [fp], #232 @ 0xe8 │ │ │ │ + sbcseq r7, sl, ip, lsr #4 │ │ │ │ + sbcseq r7, sl, r4, lsl #4 │ │ │ │ + sbcseq r7, sl, ip, lsr r1 │ │ │ │ + sbcseq r7, sl, r8, lsl r1 │ │ │ │ + ldrheq r5, [sl], #32 │ │ │ │ + sbcseq r6, sl, r0, asr #30 │ │ │ │ + sbcseq r6, sl, r0, lsl sp │ │ │ │ + ldrsheq r6, [sl], #192 @ 0xc0 │ │ │ │ + sbcseq r5, sl, r8, asr #5 │ │ │ │ + sbcseq sp, r8, ip, asr #15 │ │ │ │ + sbcseq sp, r8, r0, lsr #15 │ │ │ │ + sbcseq r7, sl, ip, ror #12 │ │ │ │ + sbcseq r7, sl, r4, asr #12 │ │ │ │ + sbcseq r9, r7, r4, ror r1 │ │ │ │ + ldrsheq r7, [sl], #16 │ │ │ │ + sbcseq r7, sl, r8, asr #3 │ │ │ │ + sbcseq r9, r7, ip, lsl r1 │ │ │ │ + ldrsbeq r7, [sl], #32 │ │ │ │ + sbcseq r7, sl, r8, lsr #5 │ │ │ │ + sbcseq r6, sl, r4, ror r1 │ │ │ │ + sbcseq r6, sl, ip, asr #2 │ │ │ │ + sbcseq r7, sl, r4, rrx │ │ │ │ + sbcseq r7, sl, r0, asr #32 │ │ │ │ + ldrsheq sp, [r8], #116 @ 0x74 │ │ │ │ + sbcseq r6, sl, r8, asr #31 │ │ │ │ + sbcseq r9, r7, r0, lsr #32 │ │ │ │ + sbcseq r6, sl, r4, lsr #25 │ │ │ │ + sbcseq r6, sl, ip, lsr #25 │ │ │ │ + sbcseq r6, sl, r0, lsl #26 │ │ │ │ + sbcseq r6, sl, ip, asr #25 │ │ │ │ + smullseq r8, r7, ip, pc @ │ │ │ │ + sbcseq sp, r8, r0, lsr #1 │ │ │ │ + ldrheq sp, [r8], #4 │ │ │ │ + sbcseq sp, r8, r4, lsl #1 │ │ │ │ + sbcseq r4, r9, r0, lsl r1 │ │ │ │ + sbcseq r5, sl, r0, ror #30 │ │ │ │ + sbcseq r5, sl, r8, lsr pc │ │ │ │ + sbcseq r5, sl, ip, lsr pc │ │ │ │ + teqpeq lr, ip, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, sl, r4, asr #4 │ │ │ │ + sbcseq r6, sl, r8, lsl #4 │ │ │ │ + sbcseq r6, sl, r0, lsr #4 │ │ │ │ + teqpeq lr, r3, lsr #21 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, lr, ror #20 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r5, sl, r8, lsr #28 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - sbcseq r6, sl, ip, asr r0 │ │ │ │ - teqpeq lr, r9 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, r4, asr #19 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, pc, lsl #19 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, sl, asr r9 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r6, sl, r0, asr r0 │ │ │ │ + teqpeq lr, r5 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, fp, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r6, asr r9 @ p-variant is OBSOLETE │ │ │ │ andeq ip, r0, r4 │ │ │ │ - teqpeq lr, r6, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r2, lsr #18 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - teqpeq lr, r4 @ @ p-variant is OBSOLETE │ │ │ │ - sbcseq r6, sl, r4, lsl r0 │ │ │ │ - sbcseq r5, sl, r4, ror #31 │ │ │ │ - sbcseq r5, sl, ip, ror #31 │ │ │ │ - teqpeq lr, r7, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, lr, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, r9 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, fp, ror r7 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, r2, asr r7 @ p-variant is OBSOLETE │ │ │ │ - teqpeq lr, r9, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - sbcseq ip, r8, r0, asr #26 │ │ │ │ - sbcseq ip, r8, r8, lsl sp │ │ │ │ - ldrsheq ip, [r8], #192 @ 0xc0 │ │ │ │ - sbcseq ip, r8, r8, asr #25 │ │ │ │ - smullseq r4, sl, ip, lr │ │ │ │ - sbcseq ip, r8, ip, asr ip │ │ │ │ + sbcseq r6, sl, r8 │ │ │ │ + ldrsbeq r5, [sl], #248 @ 0xf8 │ │ │ │ + sbcseq r5, sl, r0, ror #31 │ │ │ │ + teqpeq lr, r3, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, sl, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r5 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, ip, lsr #15 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r7, ror r7 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, lr, asr #14 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r5, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + sbcseq ip, r8, r4, lsr sp │ │ │ │ + sbcseq ip, r8, ip, lsl #26 │ │ │ │ + sbcseq ip, r8, r4, ror #25 │ │ │ │ + ldrheq ip, [r8], #204 @ 0xcc │ │ │ │ + smullseq r4, sl, r0, lr │ │ │ │ + sbcseq ip, r8, r0, asr ip │ │ │ │ + sbcseq ip, r8, r8, lsr #24 │ │ │ │ sbcseq ip, r8, r4, lsr ip │ │ │ │ - sbcseq ip, r8, r0, asr #24 │ │ │ │ - sbcseq ip, r8, r0, ror sp │ │ │ │ - sbcseq r4, sl, r8, lsl #28 │ │ │ │ - sbcseq r4, sl, r4, ror #27 │ │ │ │ - sbcseq ip, r8, r4, lsl sp │ │ │ │ - sbcseq r4, sl, r8, lsr #27 │ │ │ │ - sbcseq ip, r8, r8, ror #23 │ │ │ │ - sbcseq r4, sl, r8, ror #26 │ │ │ │ - sbcseq r4, sl, r4, asr #26 │ │ │ │ - sbcseq ip, r8, r0, lsl #25 │ │ │ │ - sbcseq r4, sl, r4, lsl #26 │ │ │ │ - sbcseq r4, sl, r0, ror #25 │ │ │ │ - ldrheq r4, [sl], #204 @ 0xcc │ │ │ │ - sbcseq ip, r8, r8, lsl #24 │ │ │ │ - sbcseq ip, r8, ip, asr #20 │ │ │ │ - smullseq ip, r8, r0, sl │ │ │ │ - sbcseq ip, r8, ip, asr #28 │ │ │ │ - sbcseq ip, r8, ip, lsr #20 │ │ │ │ - ldr r2, [pc, #-564] @ 498b54 │ │ │ │ + sbcseq ip, r8, r4, ror #26 │ │ │ │ + ldrsheq r4, [sl], #220 @ 0xdc │ │ │ │ + ldrsbeq r4, [sl], #216 @ 0xd8 │ │ │ │ + sbcseq ip, r8, r8, lsl #26 │ │ │ │ + smullseq r4, sl, ip, sp │ │ │ │ + ldrsbeq ip, [r8], #188 @ 0xbc │ │ │ │ + sbcseq r4, sl, ip, asr sp │ │ │ │ + sbcseq r4, sl, r8, lsr sp │ │ │ │ + sbcseq ip, r8, r4, ror ip │ │ │ │ + ldrsheq r4, [sl], #200 @ 0xc8 │ │ │ │ + ldrsbeq r4, [sl], #196 @ 0xc4 │ │ │ │ + ldrheq r4, [sl], #192 @ 0xc0 │ │ │ │ + ldrsheq ip, [r8], #188 @ 0xbc │ │ │ │ + sbcseq ip, r8, r0, asr #20 │ │ │ │ + sbcseq ip, r8, r4, lsl #21 │ │ │ │ + sbcseq ip, r8, r0, asr #28 │ │ │ │ + sbcseq ip, r8, r0, lsr #20 │ │ │ │ + ldr r2, [pc, #-564] @ 498b80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4930f4 │ │ │ │ - ldr r2, [pc, #-584] @ 498b58 │ │ │ │ + b 493120 │ │ │ │ + ldr r2, [pc, #-584] @ 498b84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4930c0 │ │ │ │ - ldr r2, [pc, #-604] @ 498b5c │ │ │ │ + b 4930ec │ │ │ │ + ldr r2, [pc, #-604] @ 498b88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49308c │ │ │ │ - ldr r2, [pc, #-624] @ 498b60 │ │ │ │ + b 4930b8 │ │ │ │ + ldr r2, [pc, #-624] @ 498b8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493058 │ │ │ │ - ldr r2, [pc, #-644] @ 498b64 │ │ │ │ + b 493084 │ │ │ │ + ldr r2, [pc, #-644] @ 498b90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493024 │ │ │ │ - ldr r2, [pc, #-664] @ 498b68 │ │ │ │ + b 493050 │ │ │ │ + ldr r2, [pc, #-664] @ 498b94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492ff0 │ │ │ │ - ldr r2, [pc, #-684] @ 498b6c │ │ │ │ + b 49301c │ │ │ │ + ldr r2, [pc, #-684] @ 498b98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490a24 │ │ │ │ - ldr r2, [pc, #-704] @ 498b70 │ │ │ │ + b 490a50 │ │ │ │ + ldr r2, [pc, #-704] @ 498b9c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-728] @ 498b74 │ │ │ │ + ldr r2, [pc, #-728] @ 498ba0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-752] @ 498b78 │ │ │ │ + ldr r2, [pc, #-752] @ 498ba4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ebb0 │ │ │ │ - ldr r2, [pc, #-772] @ 498b7c │ │ │ │ + b 48ebdc │ │ │ │ + ldr r2, [pc, #-772] @ 498ba8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48eb7c │ │ │ │ - ldr r2, [pc, #-792] @ 498b80 │ │ │ │ + b 48eba8 │ │ │ │ + ldr r2, [pc, #-792] @ 498bac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-816] @ 498b84 │ │ │ │ + ldr r2, [pc, #-816] @ 498bb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-840] @ 498b88 │ │ │ │ + ldr r2, [pc, #-840] @ 498bb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 492544 │ │ │ │ - ldr r2, [pc, #-860] @ 498b8c │ │ │ │ + b 492570 │ │ │ │ + ldr r2, [pc, #-860] @ 498bb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-884] @ 498b90 │ │ │ │ + ldr r2, [pc, #-884] @ 498bbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-908] @ 498b94 │ │ │ │ + ldr r2, [pc, #-908] @ 498bc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-932] @ 498b98 │ │ │ │ + ldr r2, [pc, #-932] @ 498bc4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-956] @ 498b9c │ │ │ │ + ldr r2, [pc, #-956] @ 498bc8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-980] @ 498ba0 │ │ │ │ + ldr r2, [pc, #-980] @ 498bcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1004] @ 498ba4 │ │ │ │ + ldr r2, [pc, #-1004] @ 498bd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1028] @ 498ba8 │ │ │ │ + ldr r2, [pc, #-1028] @ 498bd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1052] @ 498bac │ │ │ │ + ldr r2, [pc, #-1052] @ 498bd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4959e4 │ │ │ │ - ldr r2, [pc, #-1072] @ 498bb0 │ │ │ │ + b 495a10 │ │ │ │ + ldr r2, [pc, #-1072] @ 498bdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48d580 │ │ │ │ - ldr r2, [pc, #-1092] @ 498bb4 │ │ │ │ + b 48d5ac │ │ │ │ + ldr r2, [pc, #-1092] @ 498be0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48c240 │ │ │ │ - ldr r2, [pc, #-1112] @ 498bb8 │ │ │ │ + b 48c26c │ │ │ │ + ldr r2, [pc, #-1112] @ 498be4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4954f4 │ │ │ │ - ldr r2, [pc, #-1132] @ 498bbc │ │ │ │ + b 495520 │ │ │ │ + ldr r2, [pc, #-1132] @ 498be8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4954c0 │ │ │ │ - ldr r2, [pc, #-1152] @ 498bc0 │ │ │ │ + b 4954ec │ │ │ │ + ldr r2, [pc, #-1152] @ 498bec │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49548c │ │ │ │ - ldr r2, [pc, #-1172] @ 498bc4 │ │ │ │ + b 4954b8 │ │ │ │ + ldr r2, [pc, #-1172] @ 498bf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49548c │ │ │ │ - ldr r2, [pc, #-1192] @ 498bc8 │ │ │ │ + b 4954b8 │ │ │ │ + ldr r2, [pc, #-1192] @ 498bf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4953f8 │ │ │ │ - ldr r2, [pc, #-1212] @ 498bcc │ │ │ │ + b 495424 │ │ │ │ + ldr r2, [pc, #-1212] @ 498bf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4932c8 │ │ │ │ - ldr r2, [pc, #-1232] @ 498bd0 │ │ │ │ + b 4932f4 │ │ │ │ + ldr r2, [pc, #-1232] @ 498bfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493294 │ │ │ │ - ldr r2, [pc, #-1252] @ 498bd4 │ │ │ │ + b 4932c0 │ │ │ │ + ldr r2, [pc, #-1252] @ 498c00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493260 │ │ │ │ - ldr r2, [pc, #-1272] @ 498bd8 │ │ │ │ + b 49328c │ │ │ │ + ldr r2, [pc, #-1272] @ 498c04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49322c │ │ │ │ - ldr r2, [pc, #-1292] @ 498bdc │ │ │ │ + b 493258 │ │ │ │ + ldr r2, [pc, #-1292] @ 498c08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4931f8 │ │ │ │ - ldr r2, [pc, #-1312] @ 498be0 │ │ │ │ + b 493224 │ │ │ │ + ldr r2, [pc, #-1312] @ 498c0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4931c4 │ │ │ │ - ldr r2, [pc, #-1332] @ 498be4 │ │ │ │ + b 4931f0 │ │ │ │ + ldr r2, [pc, #-1332] @ 498c10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 493190 │ │ │ │ - ldr r2, [pc, #-1352] @ 498be8 │ │ │ │ + b 4931bc │ │ │ │ + ldr r2, [pc, #-1352] @ 498c14 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ec6c │ │ │ │ - ldr r2, [pc, #-1376] @ 498bec │ │ │ │ + b 48ec98 │ │ │ │ + ldr r2, [pc, #-1376] @ 498c18 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ec6c │ │ │ │ - ldr r2, [pc, #-1396] @ 498bf0 │ │ │ │ + b 48ec98 │ │ │ │ + ldr r2, [pc, #-1396] @ 498c1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1420] @ 498bf4 │ │ │ │ + ldr r2, [pc, #-1420] @ 498c20 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ecb8 │ │ │ │ - ldr r2, [pc, #-1444] @ 498bf8 │ │ │ │ + b 48ece4 │ │ │ │ + ldr r2, [pc, #-1444] @ 498c24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ecb8 │ │ │ │ - ldr r2, [pc, #-1464] @ 498bfc │ │ │ │ + b 48ece4 │ │ │ │ + ldr r2, [pc, #-1464] @ 498c28 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ecb8 │ │ │ │ - ldr r2, [pc, #-1484] @ 498c00 │ │ │ │ + b 48ece4 │ │ │ │ + ldr r2, [pc, #-1484] @ 498c2c │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495444 │ │ │ │ - ldr r2, [pc, #-1504] @ 498c04 │ │ │ │ + b 495470 │ │ │ │ + ldr r2, [pc, #-1504] @ 498c30 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495444 │ │ │ │ - ldr r2, [pc, #-1528] @ 498c08 │ │ │ │ + b 495470 │ │ │ │ + ldr r2, [pc, #-1528] @ 498c34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495444 │ │ │ │ - ldr r2, [pc, #-1548] @ 498c0c │ │ │ │ + b 495470 │ │ │ │ + ldr r2, [pc, #-1548] @ 498c38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1572] @ 498c10 │ │ │ │ + ldr r2, [pc, #-1572] @ 498c3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1596] @ 498c14 │ │ │ │ + ldr r2, [pc, #-1596] @ 498c40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1620] @ 498c18 │ │ │ │ + ldr r2, [pc, #-1620] @ 498c44 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1644] @ 498c1c │ │ │ │ + ldr r2, [pc, #-1644] @ 498c48 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ec6c │ │ │ │ - ldr r2, [pc, #-1664] @ 498c20 │ │ │ │ + b 48ec98 │ │ │ │ + ldr r2, [pc, #-1664] @ 498c4c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1688] @ 498c24 │ │ │ │ + ldr r2, [pc, #-1688] @ 498c50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dbf8 │ │ │ │ - ldr r2, [pc, #-1708] @ 498c28 │ │ │ │ + b 48dc24 │ │ │ │ + ldr r2, [pc, #-1708] @ 498c54 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dbf8 │ │ │ │ - ldr r2, [pc, #-1728] @ 498c2c │ │ │ │ + b 48dc24 │ │ │ │ + ldr r2, [pc, #-1728] @ 498c58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1752] @ 498c30 │ │ │ │ + ldr r2, [pc, #-1752] @ 498c5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1776] @ 498c34 │ │ │ │ + ldr r2, [pc, #-1776] @ 498c60 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1800] @ 498c38 │ │ │ │ + ldr r2, [pc, #-1800] @ 498c64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ea88 │ │ │ │ - ldr r2, [pc, #-1820] @ 498c3c │ │ │ │ + b 48eab4 │ │ │ │ + ldr r2, [pc, #-1820] @ 498c68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ea88 │ │ │ │ - ldr r2, [pc, #-1840] @ 498c40 │ │ │ │ + b 48eab4 │ │ │ │ + ldr r2, [pc, #-1840] @ 498c6c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1868] @ 498c44 │ │ │ │ + ldr r2, [pc, #-1868] @ 498c70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1892] @ 498c48 │ │ │ │ + ldr r2, [pc, #-1892] @ 498c74 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1916] @ 498c4c │ │ │ │ + ldr r2, [pc, #-1916] @ 498c78 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48dbf8 │ │ │ │ - ldr r2, [pc, #-1940] @ 498c50 │ │ │ │ + b 48dc24 │ │ │ │ + ldr r2, [pc, #-1940] @ 498c7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1964] @ 498c54 │ │ │ │ + ldr r2, [pc, #-1964] @ 498c80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1988] @ 498c58 │ │ │ │ + ldr r2, [pc, #-1988] @ 498c84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2012] @ 498c5c │ │ │ │ + ldr r2, [pc, #-2012] @ 498c88 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2036] @ 498c60 │ │ │ │ + ldr r2, [pc, #-2036] @ 498c8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2060] @ 498c64 │ │ │ │ + ldr r2, [pc, #-2060] @ 498c90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2084] @ 498c68 │ │ │ │ + ldr r2, [pc, #-2084] @ 498c94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2108] @ 498c6c │ │ │ │ + ldr r2, [pc, #-2108] @ 498c98 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2132] @ 498c70 │ │ │ │ + ldr r2, [pc, #-2132] @ 498c9c │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4900f0 │ │ │ │ - ldr r2, [pc, #-2156] @ 498c74 │ │ │ │ + b 49011c │ │ │ │ + ldr r2, [pc, #-2156] @ 498ca0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4900f0 │ │ │ │ - ldr r2, [pc, #-2176] @ 498c78 │ │ │ │ + b 49011c │ │ │ │ + ldr r2, [pc, #-2176] @ 498ca4 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4900f0 │ │ │ │ - ldr r2, [pc, #-2196] @ 498c7c │ │ │ │ + b 49011c │ │ │ │ + ldr r2, [pc, #-2196] @ 498ca8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2220] @ 498c80 │ │ │ │ + ldr r2, [pc, #-2220] @ 498cac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2244] @ 498c84 │ │ │ │ + ldr r2, [pc, #-2244] @ 498cb0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2272] @ 498c88 │ │ │ │ + ldr r2, [pc, #-2272] @ 498cb4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2296] @ 498c8c │ │ │ │ + ldr r2, [pc, #-2296] @ 498cb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2320] @ 498c90 │ │ │ │ + ldr r2, [pc, #-2320] @ 498cbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2344] @ 498c94 │ │ │ │ + ldr r2, [pc, #-2344] @ 498cc0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48ea88 │ │ │ │ - ldr r2, [pc, #-2364] @ 498c98 │ │ │ │ + b 48eab4 │ │ │ │ + ldr r2, [pc, #-2364] @ 498cc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2388] @ 498c9c │ │ │ │ + ldr r2, [pc, #-2388] @ 498cc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2412] @ 498ca0 │ │ │ │ + ldr r2, [pc, #-2412] @ 498ccc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2384] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2384] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4998c0 │ │ │ │ + bhi 4998ec │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2456] @ 498ca4 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2456] @ 498cd0 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2488] @ 498ca8 │ │ │ │ + ldr r2, [pc, #-2488] @ 498cd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2512] @ 498cac │ │ │ │ + ldr r2, [pc, #-2512] @ 498cd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2536] @ 498cb0 │ │ │ │ + ldr r2, [pc, #-2536] @ 498cdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2524] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2524] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 49996c │ │ │ │ + bhi 499998 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2580] @ 498cb4 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2580] @ 498ce0 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2580] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2580] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4999a4 │ │ │ │ + bhi 4999d0 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2632] @ 498cb8 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2632] @ 498ce4 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2664] @ 498cbc │ │ │ │ + ldr r2, [pc, #-2664] @ 498ce8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2688] @ 498cc0 │ │ │ │ + ldr r3, [pc, #-2688] @ 498cec │ │ │ │ cmp r5, r3 │ │ │ │ - bne 48ccbc │ │ │ │ - ldr r2, [pc, #-2696] @ 498cc4 │ │ │ │ + bne 48cce8 │ │ │ │ + ldr r2, [pc, #-2696] @ 498cf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2704] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2704] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 4999d0 │ │ │ │ + bhi 4999fc │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2740] @ 498cc8 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2740] @ 498cf4 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2760] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2760] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499a08 │ │ │ │ + bhi 499a34 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2792] @ 498ccc │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2792] @ 498cf8 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2816] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2816] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499a34 │ │ │ │ + bhi 499a60 │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2844] @ 498cd0 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2844] @ 498cfc │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2872] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2872] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499a60 │ │ │ │ + bhi 499a8c │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2896] @ 498cd4 │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2896] @ 498d00 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #-2928] @ 498cd8 │ │ │ │ + ldr r3, [pc, #-2928] @ 498d04 │ │ │ │ cmp r5, r3 │ │ │ │ - bhi 499940 │ │ │ │ + bhi 49996c │ │ │ │ cmp r5, #49152 @ 0xc000 │ │ │ │ - bls 48ccbc │ │ │ │ - ldr r3, [pc, #-2944] @ 498cdc │ │ │ │ + bls 48cce8 │ │ │ │ + ldr r3, [pc, #-2944] @ 498d08 │ │ │ │ sub r2, r5, #49152 @ 0xc000 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r2, #2 │ │ │ │ cmp r2, #2 │ │ │ │ - bhi 49a234 │ │ │ │ + bhi 49a260 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2980] @ 498ce0 │ │ │ │ + ldr r2, [pc, #-2980] @ 498d0c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 48e008 │ │ │ │ - ldr r3, [pc, #-2988] @ 498ce4 │ │ │ │ + beq 48e034 │ │ │ │ + ldr r3, [pc, #-2988] @ 498d10 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - b 48e008 │ │ │ │ - ldr r2, [pc, #-3000] @ 498ce8 │ │ │ │ + bne 48ac28 │ │ │ │ + b 48e034 │ │ │ │ + ldr r2, [pc, #-3000] @ 498d14 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 48e008 │ │ │ │ - ldr r3, [pc, #-3008] @ 498cec │ │ │ │ + beq 48e034 │ │ │ │ + ldr r3, [pc, #-3008] @ 498d18 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 48abfc │ │ │ │ - b 48e008 │ │ │ │ + bne 48ac28 │ │ │ │ + b 48e034 │ │ │ │ cmp r3, #16 │ │ │ │ - beq 48ad00 │ │ │ │ - b 48abfc │ │ │ │ + beq 48ad2c │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3044] @ 498cf0 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3044] @ 498d1c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3072] @ 498cf4 │ │ │ │ + ldr r2, [pc, #-3072] @ 498d20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3096] @ 498cf8 │ │ │ │ + ldr r2, [pc, #-3096] @ 498d24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3120] @ 498cfc │ │ │ │ + ldr r2, [pc, #-3120] @ 498d28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3156] @ 498d00 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3156] @ 498d2c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3196] @ 498d04 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3196] @ 498d30 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #8960 @ 0x2300 │ │ │ │ - beq 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + beq 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3248] @ 498d08 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3248] @ 498d34 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3288] @ 498d0c │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3288] @ 498d38 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #436 @ 0x1b4 │ │ │ │ - beq 48a9b8 │ │ │ │ - b 48abfc │ │ │ │ + beq 48a9e4 │ │ │ │ + b 48ac28 │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3340] @ 498d10 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3340] @ 498d3c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3380] @ 498d14 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3380] @ 498d40 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r5, #51456 @ 0xc900 │ │ │ │ cmp r3, #3 │ │ │ │ - bhi 48ccbc │ │ │ │ - ldr r2, [pc, #-3420] @ 498d18 │ │ │ │ + bhi 48cce8 │ │ │ │ + ldr r2, [pc, #-3420] @ 498d44 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi 49a4b4 │ │ │ │ + bhi 49a4e0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3448] @ 498d1c │ │ │ │ + ldr r2, [pc, #-3448] @ 498d48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3472] @ 498d20 │ │ │ │ + ldr r2, [pc, #-3472] @ 498d4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3496] @ 498d24 │ │ │ │ + ldr r2, [pc, #-3496] @ 498d50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3520] @ 498d28 │ │ │ │ + ldr r2, [pc, #-3520] @ 498d54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3544] @ 498d2c │ │ │ │ + ldr r2, [pc, #-3544] @ 498d58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3568] @ 498d30 │ │ │ │ + ldr r2, [pc, #-3568] @ 498d5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3592] @ 498d34 │ │ │ │ + ldr r2, [pc, #-3592] @ 498d60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3616] @ 498d38 │ │ │ │ + ldr r2, [pc, #-3616] @ 498d64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3640] @ 498d3c │ │ │ │ + ldr r2, [pc, #-3640] @ 498d68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3664] @ 498d40 │ │ │ │ + ldr r2, [pc, #-3664] @ 498d6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3688] @ 498d44 │ │ │ │ + ldr r2, [pc, #-3688] @ 498d70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3712] @ 498d48 │ │ │ │ + ldr r2, [pc, #-3712] @ 498d74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3736] @ 498d4c │ │ │ │ + ldr r2, [pc, #-3736] @ 498d78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3760] @ 498d50 │ │ │ │ + ldr r2, [pc, #-3760] @ 498d7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3784] @ 498d54 │ │ │ │ + ldr r2, [pc, #-3784] @ 498d80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3808] @ 498d58 │ │ │ │ + ldr r2, [pc, #-3808] @ 498d84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3832] @ 498d5c │ │ │ │ + ldr r2, [pc, #-3832] @ 498d88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3856] @ 498d60 │ │ │ │ + ldr r2, [pc, #-3856] @ 498d8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3880] @ 498d64 │ │ │ │ + ldr r2, [pc, #-3880] @ 498d90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3904] @ 498d68 │ │ │ │ + ldr r2, [pc, #-3904] @ 498d94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3928] @ 498d6c │ │ │ │ + ldr r2, [pc, #-3928] @ 498d98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3952] @ 498d70 │ │ │ │ + ldr r2, [pc, #-3952] @ 498d9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3976] @ 498d74 │ │ │ │ + ldr r2, [pc, #-3976] @ 498da0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4000] @ 498d78 │ │ │ │ + ldr r2, [pc, #-4000] @ 498da4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4024] @ 498d7c │ │ │ │ + ldr r2, [pc, #-4024] @ 498da8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2112] @ 49a590 │ │ │ │ + ldr r2, [pc, #2112] @ 49a5bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2088] @ 49a594 │ │ │ │ + ldr r2, [pc, #2088] @ 49a5c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2064] @ 49a598 │ │ │ │ + ldr r2, [pc, #2064] @ 49a5c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2040] @ 49a59c │ │ │ │ + ldr r2, [pc, #2040] @ 49a5c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2016] @ 49a5a0 │ │ │ │ + ldr r2, [pc, #2016] @ 49a5cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1992] @ 49a5a4 │ │ │ │ + ldr r2, [pc, #1992] @ 49a5d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1968] @ 49a5a8 │ │ │ │ + ldr r2, [pc, #1968] @ 49a5d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1944] @ 49a5ac │ │ │ │ + ldr r2, [pc, #1944] @ 49a5d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1920] @ 49a5b0 │ │ │ │ + ldr r2, [pc, #1920] @ 49a5dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1896] @ 49a5b4 │ │ │ │ + ldr r2, [pc, #1896] @ 49a5e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1872] @ 49a5b8 │ │ │ │ + ldr r2, [pc, #1872] @ 49a5e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1848] @ 49a5bc │ │ │ │ + ldr r2, [pc, #1848] @ 49a5e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1824] @ 49a5c0 │ │ │ │ + ldr r2, [pc, #1824] @ 49a5ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1800] @ 49a5c4 │ │ │ │ + ldr r2, [pc, #1800] @ 49a5f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1776] @ 49a5c8 │ │ │ │ + ldr r2, [pc, #1776] @ 49a5f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1752] @ 49a5cc │ │ │ │ + ldr r2, [pc, #1752] @ 49a5f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1728] @ 49a5d0 │ │ │ │ + ldr r2, [pc, #1728] @ 49a5fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1704] @ 49a5d4 │ │ │ │ + ldr r2, [pc, #1704] @ 49a600 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1680] @ 49a5d8 │ │ │ │ + ldr r2, [pc, #1680] @ 49a604 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1656] @ 49a5dc │ │ │ │ + ldr r2, [pc, #1656] @ 49a608 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1632] @ 49a5e0 │ │ │ │ + ldr r2, [pc, #1632] @ 49a60c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1608] @ 49a5e4 │ │ │ │ + ldr r2, [pc, #1608] @ 49a610 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1584] @ 49a5e8 │ │ │ │ + ldr r2, [pc, #1584] @ 49a614 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1560] @ 49a5ec │ │ │ │ + ldr r2, [pc, #1560] @ 49a618 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1536] @ 49a5f0 │ │ │ │ + ldr r2, [pc, #1536] @ 49a61c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1512] @ 49a5f4 │ │ │ │ + ldr r2, [pc, #1512] @ 49a620 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1488] @ 49a5f8 │ │ │ │ + ldr r2, [pc, #1488] @ 49a624 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1464] @ 49a5fc │ │ │ │ + ldr r2, [pc, #1464] @ 49a628 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1440] @ 49a600 │ │ │ │ + ldr r2, [pc, #1440] @ 49a62c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1416] @ 49a604 │ │ │ │ + ldr r2, [pc, #1416] @ 49a630 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1392] @ 49a608 │ │ │ │ + ldr r2, [pc, #1392] @ 49a634 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1368] @ 49a60c │ │ │ │ + ldr r2, [pc, #1368] @ 49a638 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1344] @ 49a610 │ │ │ │ + ldr r2, [pc, #1344] @ 49a63c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1320] @ 49a614 │ │ │ │ + ldr r2, [pc, #1320] @ 49a640 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1296] @ 49a618 │ │ │ │ + ldr r2, [pc, #1296] @ 49a644 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1272] @ 49a61c │ │ │ │ + ldr r2, [pc, #1272] @ 49a648 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1248] @ 49a620 │ │ │ │ + ldr r2, [pc, #1248] @ 49a64c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1224] @ 49a624 │ │ │ │ + ldr r2, [pc, #1224] @ 49a650 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1200] @ 49a628 │ │ │ │ + ldr r2, [pc, #1200] @ 49a654 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1176] @ 49a62c │ │ │ │ + ldr r2, [pc, #1176] @ 49a658 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1152] @ 49a630 │ │ │ │ + ldr r2, [pc, #1152] @ 49a65c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1128] @ 49a634 │ │ │ │ + ldr r2, [pc, #1128] @ 49a660 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1104] @ 49a638 │ │ │ │ + ldr r2, [pc, #1104] @ 49a664 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1080] @ 49a63c │ │ │ │ + ldr r2, [pc, #1080] @ 49a668 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1056] @ 49a640 │ │ │ │ + ldr r2, [pc, #1056] @ 49a66c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1032] @ 49a644 │ │ │ │ + ldr r2, [pc, #1032] @ 49a670 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1008] @ 49a648 │ │ │ │ + ldr r2, [pc, #1008] @ 49a674 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e138 │ │ │ │ - ldr r2, [pc, #984] @ 49a64c │ │ │ │ + b 48e164 │ │ │ │ + ldr r2, [pc, #984] @ 49a678 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #960] @ 49a650 │ │ │ │ + ldr r2, [pc, #960] @ 49a67c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #932] @ 49a654 │ │ │ │ + ldr r2, [pc, #932] @ 49a680 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #908] @ 49a658 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #908] @ 49a684 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #880] @ 49a65c │ │ │ │ + ldr r2, [pc, #880] @ 49a688 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #852] @ 49a660 │ │ │ │ + ldr r2, [pc, #852] @ 49a68c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e714 │ │ │ │ - ldr r2, [pc, #828] @ 49a664 │ │ │ │ + b 48e740 │ │ │ │ + ldr r2, [pc, #828] @ 49a690 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4905cc │ │ │ │ - ldr r2, [pc, #804] @ 49a668 │ │ │ │ + b 4905f8 │ │ │ │ + ldr r2, [pc, #804] @ 49a694 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #776] @ 49a66c │ │ │ │ + ldr r2, [pc, #776] @ 49a698 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 491d8c │ │ │ │ - ldr r2, [pc, #752] @ 49a670 │ │ │ │ + b 491db8 │ │ │ │ + ldr r2, [pc, #752] @ 49a69c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49103c │ │ │ │ - ldr r2, [pc, #728] @ 49a674 │ │ │ │ + b 491068 │ │ │ │ + ldr r2, [pc, #728] @ 49a6a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #708] @ 49a678 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #708] @ 49a6a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #684] @ 49a67c │ │ │ │ + ldr r2, [pc, #684] @ 49a6a8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #656] @ 49a680 │ │ │ │ + ldr r2, [pc, #656] @ 49a6ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #628] @ 49a684 │ │ │ │ + ldr r2, [pc, #628] @ 49a6b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 495548 │ │ │ │ - ldr r2, [pc, #608] @ 49a688 │ │ │ │ + b 495574 │ │ │ │ + ldr r2, [pc, #608] @ 49a6b4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #580] @ 49a68c │ │ │ │ + ldr r2, [pc, #580] @ 49a6b8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #552] @ 49a690 │ │ │ │ + ldr r2, [pc, #552] @ 49a6bc │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 490070 │ │ │ │ - ldr r2, [pc, #528] @ 49a694 │ │ │ │ + b 49009c │ │ │ │ + ldr r2, [pc, #528] @ 49a6c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #504] @ 49a698 │ │ │ │ + ldr r2, [pc, #504] @ 49a6c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #480] @ 49a69c │ │ │ │ + ldr r2, [pc, #480] @ 49a6c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #456] @ 49a6a0 │ │ │ │ + ldr r2, [pc, #456] @ 49a6cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #432] @ 49a6a4 │ │ │ │ + ldr r2, [pc, #432] @ 49a6d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 49489c │ │ │ │ - ldr r2, [pc, #412] @ 49a6a8 │ │ │ │ + b 4948c8 │ │ │ │ + ldr r2, [pc, #412] @ 49a6d4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4934ec │ │ │ │ - ldr r2, [pc, #388] @ 49a6ac │ │ │ │ + b 493518 │ │ │ │ + ldr r2, [pc, #388] @ 49a6d8 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e0e8 │ │ │ │ - ldr r2, [pc, #364] @ 49a6b0 │ │ │ │ + b 48e114 │ │ │ │ + ldr r2, [pc, #364] @ 49a6dc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #336] @ 49a6b4 │ │ │ │ + ldr r2, [pc, #336] @ 49a6e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48f684 │ │ │ │ - ldr r2, [pc, #316] @ 49a6b8 │ │ │ │ + b 48f6b0 │ │ │ │ + ldr r2, [pc, #316] @ 49a6e4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 48e08c │ │ │ │ - sbcseq ip, r8, r4, lsl #20 │ │ │ │ - sbcseq ip, r8, r4, lsl #21 │ │ │ │ - ldrsbeq r4, [sl], #180 @ 0xb4 │ │ │ │ - ldrheq r4, [sl], #176 @ 0xb0 │ │ │ │ - sbcseq ip, r8, r8, asr #21 │ │ │ │ - sbcseq ip, r8, ip, lsr r9 │ │ │ │ - ldrheq ip, [r8], #160 @ 0xa0 │ │ │ │ - sbcseq r4, sl, r4, lsr fp │ │ │ │ - sbcseq r4, sl, ip, lsl #22 │ │ │ │ - sbcseq ip, r8, r4, ror sl │ │ │ │ - sbcseq ip, r8, ip, asr #20 │ │ │ │ - sbcseq r4, sl, r8, lsr #21 │ │ │ │ - sbcseq r4, sl, ip, ror sl │ │ │ │ - ldrsbeq ip, [r8], #156 @ 0x9c │ │ │ │ - sbcseq ip, r8, ip, asr r8 │ │ │ │ - sbcseq ip, r8, r4, lsr r8 │ │ │ │ - ldrsheq r4, [sl], #152 @ 0x98 │ │ │ │ + b 48e0b8 │ │ │ │ + ldrsheq ip, [r8], #152 @ 0x98 │ │ │ │ + sbcseq ip, r8, r8, ror sl │ │ │ │ + sbcseq r4, sl, r8, asr #23 │ │ │ │ + sbcseq r4, sl, r4, lsr #23 │ │ │ │ + ldrheq ip, [r8], #172 @ 0xac │ │ │ │ + sbcseq ip, r8, r0, lsr r9 │ │ │ │ + sbcseq ip, r8, r4, lsr #21 │ │ │ │ + sbcseq r4, sl, r8, lsr #22 │ │ │ │ + sbcseq r4, sl, r0, lsl #22 │ │ │ │ + sbcseq ip, r8, r8, ror #20 │ │ │ │ + sbcseq ip, r8, r0, asr #20 │ │ │ │ + smullseq r4, sl, ip, sl │ │ │ │ + sbcseq r4, sl, r0, ror sl │ │ │ │ + ldrsbeq ip, [r8], #144 @ 0x90 │ │ │ │ + sbcseq ip, r8, r0, asr r8 │ │ │ │ + sbcseq ip, r8, r8, lsr #16 │ │ │ │ + sbcseq r4, sl, ip, ror #19 │ │ │ │ + sbcseq ip, r8, ip, lsl #16 │ │ │ │ + ldrheq ip, [r8], #116 @ 0x74 │ │ │ │ + sbcseq ip, r8, ip, lsl #15 │ │ │ │ + smullseq ip, r8, r0, r8 │ │ │ │ + sbcseq r4, sl, r4, asr r9 │ │ │ │ + sbcseq r4, sl, ip, lsr #18 │ │ │ │ sbcseq ip, r8, r8, lsl r8 │ │ │ │ - sbcseq ip, r8, r0, asr #15 │ │ │ │ - smullseq ip, r8, r8, r7 │ │ │ │ - smullseq ip, r8, ip, r8 │ │ │ │ - sbcseq r4, sl, r0, ror #18 │ │ │ │ - sbcseq r4, sl, r8, lsr r9 │ │ │ │ - sbcseq ip, r8, r4, lsr #16 │ │ │ │ - sbcseq ip, r8, r4, lsl r8 │ │ │ │ - sbcseq r4, sl, ip, asr #17 │ │ │ │ - smullseq r4, sl, r8, r8 │ │ │ │ - sbcseq ip, r8, ip, lsr #16 │ │ │ │ - ldrsheq ip, [r8], #124 @ 0x7c │ │ │ │ - sbcseq r4, sl, r0, lsr r8 │ │ │ │ - sbcseq r4, sl, r0, lsl #16 │ │ │ │ - smullseq ip, r8, r4, r7 │ │ │ │ - ldrheq r4, [sl], #112 @ 0x70 │ │ │ │ - sbcseq r4, sl, ip, ror r7 │ │ │ │ - sbcseq ip, r8, r8, lsr #14 │ │ │ │ - sbcseq fp, fp, r8, lsr r2 │ │ │ │ - smullseq r4, sl, r8, r8 │ │ │ │ - sbcseq r4, sl, r0, ror r8 │ │ │ │ - sbcseq r4, sl, r8, asr #16 │ │ │ │ + sbcseq ip, r8, r8, lsl #16 │ │ │ │ + sbcseq r4, sl, r0, asr #17 │ │ │ │ + sbcseq r4, sl, ip, lsl #17 │ │ │ │ + sbcseq ip, r8, r0, lsr #16 │ │ │ │ + ldrsheq ip, [r8], #112 @ 0x70 │ │ │ │ sbcseq r4, sl, r4, lsr #16 │ │ │ │ - sbcseq r4, sl, r0, lsl #16 │ │ │ │ - ldrsbeq r4, [sl], #124 @ 0x7c │ │ │ │ - sbcseq ip, r8, r0, lsl #13 │ │ │ │ - sbcseq r3, r9, ip, lsl r5 │ │ │ │ - smullseq r5, sl, r4, r5 │ │ │ │ - sbcseq r5, sl, r0, asr #12 │ │ │ │ - smullseq r8, r7, r8, r2 │ │ │ │ - sbcseq r5, sl, r0, lsl r8 │ │ │ │ - sbcseq r8, r7, r0, ror #4 │ │ │ │ - sbcseq r8, r7, r0, asr #4 │ │ │ │ - sbcseq r8, r7, r4, lsr #4 │ │ │ │ - sbcseq r8, r7, r4, lsl #4 │ │ │ │ - sbcseq r8, r7, r4, ror #3 │ │ │ │ - sbcseq r8, r7, r8, asr #3 │ │ │ │ - sbcseq r8, r7, ip, lsr #3 │ │ │ │ - sbcseq r8, r7, ip, lsl #3 │ │ │ │ - sbcseq r8, r7, r0, ror r1 │ │ │ │ - sbcseq r4, sl, r4, ror #27 │ │ │ │ - sbcseq r5, sl, ip, asr r2 │ │ │ │ - sbcseq r8, r7, r0, lsr #2 │ │ │ │ - sbcseq r8, r7, r0, lsl #2 │ │ │ │ - ldrsbeq ip, [r8], #124 @ 0x7c │ │ │ │ - sbcseq r8, r7, r8, asr #1 │ │ │ │ - sbcseq r8, r7, r8, lsr #1 │ │ │ │ - sbcseq r8, r7, r8, lsl #1 │ │ │ │ - ldrsbeq r5, [sl], #32 │ │ │ │ - sbcseq r4, sl, r0, ror #25 │ │ │ │ - sbcseq r5, sl, r8, lsr #8 │ │ │ │ - sbcseq r5, sl, r0, lsr #3 │ │ │ │ - sbcseq r4, sl, ip, lsl #25 │ │ │ │ - sbcseq r7, r7, r4, ror #31 │ │ │ │ - sbcseq r7, r7, r8, asr #31 │ │ │ │ - sbcseq r7, r7, ip, lsr #31 │ │ │ │ - sbcseq ip, r8, r8, lsl #13 │ │ │ │ - sbcseq r7, r7, r4, ror pc │ │ │ │ - ldr r3, [pc, #2488] @ 49b07c │ │ │ │ + ldrsheq r4, [sl], #116 @ 0x74 │ │ │ │ + sbcseq ip, r8, r8, lsl #15 │ │ │ │ + sbcseq r4, sl, r4, lsr #15 │ │ │ │ + sbcseq r4, sl, r0, ror r7 │ │ │ │ + sbcseq ip, r8, ip, lsl r7 │ │ │ │ + sbcseq fp, fp, ip, lsr #4 │ │ │ │ + sbcseq r4, sl, ip, lsl #17 │ │ │ │ + sbcseq r4, sl, r4, ror #16 │ │ │ │ + sbcseq r4, sl, ip, lsr r8 │ │ │ │ + sbcseq r4, sl, r8, lsl r8 │ │ │ │ + ldrsheq r4, [sl], #116 @ 0x74 │ │ │ │ + ldrsbeq r4, [sl], #112 @ 0x70 │ │ │ │ + sbcseq ip, r8, r4, ror r6 │ │ │ │ + sbcseq r3, r9, r0, lsl r5 │ │ │ │ + sbcseq r5, sl, r8, lsl #11 │ │ │ │ + sbcseq r5, sl, r4, lsr r6 │ │ │ │ + sbcseq r8, r7, ip, lsl #5 │ │ │ │ + sbcseq r5, sl, r4, lsl #16 │ │ │ │ + sbcseq r8, r7, r4, asr r2 │ │ │ │ + sbcseq r8, r7, r4, lsr r2 │ │ │ │ + sbcseq r8, r7, r8, lsl r2 │ │ │ │ + ldrsheq r8, [r7], #24 │ │ │ │ + ldrsbeq r8, [r7], #24 │ │ │ │ + ldrheq r8, [r7], #28 │ │ │ │ + sbcseq r8, r7, r0, lsr #3 │ │ │ │ + sbcseq r8, r7, r0, lsl #3 │ │ │ │ + sbcseq r8, r7, r4, ror #2 │ │ │ │ + ldrsbeq r4, [sl], #216 @ 0xd8 │ │ │ │ + sbcseq r5, sl, r0, asr r2 │ │ │ │ + sbcseq r8, r7, r4, lsl r1 │ │ │ │ + ldrsheq r8, [r7], #4 │ │ │ │ + ldrsbeq ip, [r8], #112 @ 0x70 │ │ │ │ + ldrheq r8, [r7], #12 │ │ │ │ + smullseq r8, r7, ip, r0 │ │ │ │ + sbcseq r8, r7, ip, ror r0 │ │ │ │ + sbcseq r5, sl, r4, asr #5 │ │ │ │ + ldrsbeq r4, [sl], #196 @ 0xc4 │ │ │ │ + sbcseq r5, sl, ip, lsl r4 │ │ │ │ + smullseq r5, sl, r4, r1 │ │ │ │ + sbcseq r4, sl, r0, lsl #25 │ │ │ │ + ldrsbeq r7, [r7], #248 @ 0xf8 │ │ │ │ + ldrheq r7, [r7], #252 @ 0xfc │ │ │ │ + sbcseq r7, r7, r0, lsr #31 │ │ │ │ + sbcseq ip, r8, ip, ror r6 │ │ │ │ + sbcseq r7, r7, r8, ror #30 │ │ │ │ + ldr r3, [pc, #2488] @ 49b0a8 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 49bc18 │ │ │ │ + bhi 49bc44 │ │ │ │ cmp r0, #13312 @ 0x3400 │ │ │ │ - bcc 49a700 │ │ │ │ - ldr r3, [pc, #2472] @ 49b080 │ │ │ │ + bcc 49a72c │ │ │ │ + ldr r3, [pc, #2472] @ 49b0ac │ │ │ │ sub r0, r0, #13312 @ 0x3400 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #1020 @ 0x3fc │ │ │ │ - bhi 49a6f4 │ │ │ │ + bhi 49a720 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2440] @ 49b084 │ │ │ │ + ldr r0, [pc, #2440] @ 49b0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #636 @ 0x27c │ │ │ │ - bhi 49bba0 │ │ │ │ + bhi 49bbcc │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ - bls 49bbd4 │ │ │ │ - ldr r3, [pc, #2416] @ 49b088 │ │ │ │ + bls 49bc00 │ │ │ │ + ldr r3, [pc, #2416] @ 49b0b4 │ │ │ │ sub r0, r0, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #380 @ 0x17c │ │ │ │ - bhi 49a734 │ │ │ │ + bhi 49a760 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2384] @ 49b08c │ │ │ │ + ldr r0, [pc, #2384] @ 49b0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 49b090 │ │ │ │ + ldr r0, [pc, #2376] @ 49b0bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 49b094 │ │ │ │ + ldr r0, [pc, #2368] @ 49b0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 49b098 │ │ │ │ + ldr r0, [pc, #2360] @ 49b0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 49b09c │ │ │ │ + ldr r0, [pc, #2352] @ 49b0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 49b0a0 │ │ │ │ + ldr r0, [pc, #2344] @ 49b0cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 49b0a4 │ │ │ │ + ldr r0, [pc, #2336] @ 49b0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 49b0a8 │ │ │ │ + ldr r0, [pc, #2328] @ 49b0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 49b0ac │ │ │ │ + ldr r0, [pc, #2320] @ 49b0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 49b0b0 │ │ │ │ + ldr r0, [pc, #2312] @ 49b0dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 49b0b4 │ │ │ │ + ldr r0, [pc, #2304] @ 49b0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 49b0b8 │ │ │ │ + ldr r0, [pc, #2296] @ 49b0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 49b0bc │ │ │ │ + ldr r0, [pc, #2288] @ 49b0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 49b0c0 │ │ │ │ + ldr r0, [pc, #2280] @ 49b0ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 49b0c4 │ │ │ │ + ldr r0, [pc, #2272] @ 49b0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 49b0c8 │ │ │ │ + ldr r0, [pc, #2264] @ 49b0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 49b0cc │ │ │ │ + ldr r0, [pc, #2256] @ 49b0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 49b0d0 │ │ │ │ + ldr r0, [pc, #2248] @ 49b0fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 49b0d4 │ │ │ │ + ldr r0, [pc, #2240] @ 49b100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 49b0d8 │ │ │ │ + ldr r0, [pc, #2232] @ 49b104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 49b0dc │ │ │ │ + ldr r0, [pc, #2224] @ 49b108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 49b0e0 │ │ │ │ + ldr r0, [pc, #2216] @ 49b10c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 49b0e4 │ │ │ │ + ldr r0, [pc, #2208] @ 49b110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 49b0e8 │ │ │ │ + ldr r0, [pc, #2200] @ 49b114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 49b0ec │ │ │ │ + ldr r0, [pc, #2192] @ 49b118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 49b0f0 │ │ │ │ + ldr r0, [pc, #2184] @ 49b11c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 49b0f4 │ │ │ │ + ldr r0, [pc, #2176] @ 49b120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 49b0f8 │ │ │ │ + ldr r0, [pc, #2168] @ 49b124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 49b0fc │ │ │ │ + ldr r0, [pc, #2160] @ 49b128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 49b100 │ │ │ │ + ldr r0, [pc, #2152] @ 49b12c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 49b104 │ │ │ │ + ldr r0, [pc, #2144] @ 49b130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 49b108 │ │ │ │ + ldr r0, [pc, #2136] @ 49b134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 49b10c │ │ │ │ + ldr r0, [pc, #2128] @ 49b138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 49b110 │ │ │ │ + ldr r0, [pc, #2120] @ 49b13c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 49b114 │ │ │ │ + ldr r0, [pc, #2112] @ 49b140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 49b118 │ │ │ │ + ldr r0, [pc, #2104] @ 49b144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 49b11c │ │ │ │ + ldr r0, [pc, #2096] @ 49b148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 49b120 │ │ │ │ + ldr r0, [pc, #2088] @ 49b14c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 49b124 │ │ │ │ + ldr r0, [pc, #2080] @ 49b150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 49b128 │ │ │ │ + ldr r0, [pc, #2072] @ 49b154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 49b12c │ │ │ │ + ldr r0, [pc, #2064] @ 49b158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 49b130 │ │ │ │ + ldr r0, [pc, #2056] @ 49b15c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 49b134 │ │ │ │ + ldr r0, [pc, #2048] @ 49b160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 49b138 │ │ │ │ + ldr r0, [pc, #2040] @ 49b164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 49b13c │ │ │ │ + ldr r0, [pc, #2032] @ 49b168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 49b140 │ │ │ │ + ldr r0, [pc, #2024] @ 49b16c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 49b144 │ │ │ │ + ldr r0, [pc, #2016] @ 49b170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 49b148 │ │ │ │ + ldr r0, [pc, #2008] @ 49b174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 49b14c │ │ │ │ + ldr r0, [pc, #2000] @ 49b178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 49b150 │ │ │ │ + ldr r0, [pc, #1992] @ 49b17c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 49b154 │ │ │ │ + ldr r0, [pc, #1984] @ 49b180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 49b158 │ │ │ │ + ldr r0, [pc, #1976] @ 49b184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 49b15c │ │ │ │ + ldr r0, [pc, #1968] @ 49b188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 49b160 │ │ │ │ + ldr r0, [pc, #1960] @ 49b18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 49b164 │ │ │ │ + ldr r0, [pc, #1952] @ 49b190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 49b168 │ │ │ │ + ldr r0, [pc, #1944] @ 49b194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 49b16c │ │ │ │ + ldr r0, [pc, #1936] @ 49b198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 49b170 │ │ │ │ + ldr r0, [pc, #1928] @ 49b19c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 49b174 │ │ │ │ + ldr r0, [pc, #1920] @ 49b1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 49b178 │ │ │ │ + ldr r0, [pc, #1912] @ 49b1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 49b17c │ │ │ │ + ldr r0, [pc, #1904] @ 49b1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 49b180 │ │ │ │ + ldr r0, [pc, #1896] @ 49b1ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 49b184 │ │ │ │ + ldr r0, [pc, #1888] @ 49b1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 49b188 │ │ │ │ + ldr r0, [pc, #1880] @ 49b1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 49b18c │ │ │ │ + ldr r0, [pc, #1872] @ 49b1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 49b190 │ │ │ │ + ldr r0, [pc, #1864] @ 49b1bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 49b194 │ │ │ │ + ldr r0, [pc, #1856] @ 49b1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 49b198 │ │ │ │ + ldr r0, [pc, #1848] @ 49b1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 49b19c │ │ │ │ + ldr r0, [pc, #1840] @ 49b1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 49b1a0 │ │ │ │ + ldr r0, [pc, #1832] @ 49b1cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 49b1a4 │ │ │ │ + ldr r0, [pc, #1824] @ 49b1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 49b1a8 │ │ │ │ + ldr r0, [pc, #1816] @ 49b1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 49b1ac │ │ │ │ + ldr r0, [pc, #1808] @ 49b1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 49b1b0 │ │ │ │ + ldr r0, [pc, #1800] @ 49b1dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 49b1b4 │ │ │ │ + ldr r0, [pc, #1792] @ 49b1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 49b1b8 │ │ │ │ + ldr r0, [pc, #1784] @ 49b1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 49b1bc │ │ │ │ + ldr r0, [pc, #1776] @ 49b1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 49b1c0 │ │ │ │ + ldr r0, [pc, #1768] @ 49b1ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 49b1c4 │ │ │ │ + ldr r0, [pc, #1760] @ 49b1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 49b1c8 │ │ │ │ + ldr r0, [pc, #1752] @ 49b1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 49b1cc │ │ │ │ + ldr r0, [pc, #1744] @ 49b1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 49b1d0 │ │ │ │ + ldr r0, [pc, #1736] @ 49b1fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 49b1d4 │ │ │ │ + ldr r0, [pc, #1728] @ 49b200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 49b1d8 │ │ │ │ + ldr r0, [pc, #1720] @ 49b204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 49b1dc │ │ │ │ + ldr r0, [pc, #1712] @ 49b208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 49b1e0 │ │ │ │ + ldr r0, [pc, #1704] @ 49b20c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 49b1e4 │ │ │ │ + ldr r0, [pc, #1696] @ 49b210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 49b1e8 │ │ │ │ + ldr r0, [pc, #1688] @ 49b214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 49b1ec │ │ │ │ + ldr r0, [pc, #1680] @ 49b218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 49b1f0 │ │ │ │ + ldr r0, [pc, #1672] @ 49b21c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 49b1f4 │ │ │ │ + ldr r0, [pc, #1664] @ 49b220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 49b1f8 │ │ │ │ + ldr r0, [pc, #1656] @ 49b224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 49b1fc │ │ │ │ + ldr r0, [pc, #1648] @ 49b228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 49b200 │ │ │ │ + ldr r0, [pc, #1640] @ 49b22c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 49b204 │ │ │ │ + ldr r0, [pc, #1632] @ 49b230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 49b208 │ │ │ │ + ldr r0, [pc, #1624] @ 49b234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 49b20c │ │ │ │ + ldr r0, [pc, #1616] @ 49b238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 49b210 │ │ │ │ + ldr r0, [pc, #1608] @ 49b23c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 49b214 │ │ │ │ + ldr r0, [pc, #1600] @ 49b240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 49b218 │ │ │ │ + ldr r0, [pc, #1592] @ 49b244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 49b21c │ │ │ │ + ldr r0, [pc, #1584] @ 49b248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 49b220 │ │ │ │ + ldr r0, [pc, #1576] @ 49b24c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 49b224 │ │ │ │ + ldr r0, [pc, #1568] @ 49b250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 49b228 │ │ │ │ + ldr r0, [pc, #1560] @ 49b254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 49b22c │ │ │ │ + ldr r0, [pc, #1552] @ 49b258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 49b230 │ │ │ │ + ldr r0, [pc, #1544] @ 49b25c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 49b234 │ │ │ │ + ldr r0, [pc, #1536] @ 49b260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 49b238 │ │ │ │ + ldr r0, [pc, #1528] @ 49b264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 49b23c │ │ │ │ + ldr r0, [pc, #1520] @ 49b268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 49b240 │ │ │ │ + ldr r0, [pc, #1512] @ 49b26c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 49b244 │ │ │ │ + ldr r0, [pc, #1504] @ 49b270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 49b248 │ │ │ │ + ldr r0, [pc, #1496] @ 49b274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 49b24c │ │ │ │ + ldr r0, [pc, #1488] @ 49b278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 49b250 │ │ │ │ + ldr r0, [pc, #1480] @ 49b27c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 49b254 │ │ │ │ + ldr r0, [pc, #1472] @ 49b280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 49b258 │ │ │ │ + ldr r0, [pc, #1464] @ 49b284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 49b25c │ │ │ │ + ldr r0, [pc, #1456] @ 49b288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 49b260 │ │ │ │ + ldr r0, [pc, #1448] @ 49b28c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 49b264 │ │ │ │ + ldr r0, [pc, #1440] @ 49b290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 49b268 │ │ │ │ + ldr r0, [pc, #1432] @ 49b294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 49b26c │ │ │ │ + ldr r0, [pc, #1424] @ 49b298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 49b270 │ │ │ │ + ldr r0, [pc, #1416] @ 49b29c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 49b274 │ │ │ │ + ldr r0, [pc, #1408] @ 49b2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 49b278 │ │ │ │ + ldr r0, [pc, #1400] @ 49b2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 49b27c │ │ │ │ + ldr r0, [pc, #1392] @ 49b2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 49b280 │ │ │ │ + ldr r0, [pc, #1384] @ 49b2ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 49b284 │ │ │ │ + ldr r0, [pc, #1376] @ 49b2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 49b288 │ │ │ │ + ldr r0, [pc, #1368] @ 49b2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 49b28c │ │ │ │ + ldr r0, [pc, #1360] @ 49b2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 49b290 │ │ │ │ + ldr r0, [pc, #1352] @ 49b2bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 49b294 │ │ │ │ + ldr r0, [pc, #1344] @ 49b2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 49b298 │ │ │ │ + ldr r0, [pc, #1336] @ 49b2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 49b29c │ │ │ │ + ldr r0, [pc, #1328] @ 49b2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 49b2a0 │ │ │ │ + ldr r0, [pc, #1320] @ 49b2cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 49b2a4 │ │ │ │ + ldr r0, [pc, #1312] @ 49b2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 49b2a8 │ │ │ │ + ldr r0, [pc, #1304] @ 49b2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 49b2ac │ │ │ │ + ldr r0, [pc, #1296] @ 49b2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 49b2b0 │ │ │ │ + ldr r0, [pc, #1288] @ 49b2dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 49b2b4 │ │ │ │ + ldr r0, [pc, #1280] @ 49b2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 49b2b8 │ │ │ │ + ldr r0, [pc, #1272] @ 49b2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 49b2bc │ │ │ │ + ldr r0, [pc, #1264] @ 49b2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 49b2c0 │ │ │ │ + ldr r0, [pc, #1256] @ 49b2ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 49b2c4 │ │ │ │ + ldr r0, [pc, #1248] @ 49b2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 49b2c8 │ │ │ │ + ldr r0, [pc, #1240] @ 49b2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 49b2cc │ │ │ │ + ldr r0, [pc, #1232] @ 49b2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 49b2d0 │ │ │ │ + ldr r0, [pc, #1224] @ 49b2fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 49b2d4 │ │ │ │ + ldr r0, [pc, #1216] @ 49b300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 49b2d8 │ │ │ │ + ldr r0, [pc, #1208] @ 49b304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 49b2dc │ │ │ │ + ldr r0, [pc, #1200] @ 49b308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 49b2e0 │ │ │ │ + ldr r0, [pc, #1192] @ 49b30c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 49b2e4 │ │ │ │ + ldr r0, [pc, #1184] @ 49b310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 49b2e8 │ │ │ │ + ldr r0, [pc, #1176] @ 49b314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 49b2ec │ │ │ │ + ldr r0, [pc, #1168] @ 49b318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 49b2f0 │ │ │ │ + ldr r0, [pc, #1160] @ 49b31c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 49b2f4 │ │ │ │ + ldr r0, [pc, #1152] @ 49b320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 49b2f8 │ │ │ │ + ldr r0, [pc, #1144] @ 49b324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 49b2fc │ │ │ │ + ldr r0, [pc, #1136] @ 49b328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 49b300 │ │ │ │ + ldr r0, [pc, #1128] @ 49b32c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 49b304 │ │ │ │ + ldr r0, [pc, #1120] @ 49b330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 49b308 │ │ │ │ + ldr r0, [pc, #1112] @ 49b334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 49b30c │ │ │ │ + ldr r0, [pc, #1104] @ 49b338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 49b310 │ │ │ │ + ldr r0, [pc, #1096] @ 49b33c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 49b314 │ │ │ │ + ldr r0, [pc, #1088] @ 49b340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 49b318 │ │ │ │ + ldr r0, [pc, #1080] @ 49b344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 49b31c │ │ │ │ + ldr r0, [pc, #1072] @ 49b348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 49b320 │ │ │ │ + ldr r0, [pc, #1064] @ 49b34c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 49b324 │ │ │ │ + ldr r0, [pc, #1056] @ 49b350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 49b328 │ │ │ │ + ldr r0, [pc, #1048] @ 49b354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 49b32c │ │ │ │ + ldr r0, [pc, #1040] @ 49b358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 49b330 │ │ │ │ + ldr r0, [pc, #1032] @ 49b35c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 49b334 │ │ │ │ + ldr r0, [pc, #1024] @ 49b360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 49b338 │ │ │ │ + ldr r0, [pc, #1016] @ 49b364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 49b33c │ │ │ │ + ldr r0, [pc, #1008] @ 49b368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 49b340 │ │ │ │ + ldr r0, [pc, #1000] @ 49b36c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 49b344 │ │ │ │ + ldr r0, [pc, #992] @ 49b370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 49b348 │ │ │ │ + ldr r0, [pc, #984] @ 49b374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 49b34c │ │ │ │ + ldr r0, [pc, #976] @ 49b378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 49b350 │ │ │ │ + ldr r0, [pc, #968] @ 49b37c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 49b354 │ │ │ │ + ldr r0, [pc, #960] @ 49b380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 49b358 │ │ │ │ + ldr r0, [pc, #952] @ 49b384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 49b35c │ │ │ │ + ldr r0, [pc, #944] @ 49b388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 49b360 │ │ │ │ + ldr r0, [pc, #936] @ 49b38c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 49b364 │ │ │ │ + ldr r0, [pc, #928] @ 49b390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 49b368 │ │ │ │ + ldr r0, [pc, #920] @ 49b394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 49b36c │ │ │ │ + ldr r0, [pc, #912] @ 49b398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 49b370 │ │ │ │ + ldr r0, [pc, #904] @ 49b39c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 49b374 │ │ │ │ + ldr r0, [pc, #896] @ 49b3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 49b378 │ │ │ │ + ldr r0, [pc, #888] @ 49b3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 49b37c │ │ │ │ + ldr r0, [pc, #880] @ 49b3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 49b380 │ │ │ │ + ldr r0, [pc, #872] @ 49b3ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 49b384 │ │ │ │ + ldr r0, [pc, #864] @ 49b3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 49b388 │ │ │ │ + ldr r0, [pc, #856] @ 49b3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 49b38c │ │ │ │ + ldr r0, [pc, #848] @ 49b3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 49b390 │ │ │ │ + ldr r0, [pc, #840] @ 49b3bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 49b394 │ │ │ │ + ldr r0, [pc, #832] @ 49b3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 49b398 │ │ │ │ + ldr r0, [pc, #824] @ 49b3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 49b39c │ │ │ │ + ldr r0, [pc, #816] @ 49b3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #808] @ 49b3a0 │ │ │ │ + ldr r0, [pc, #808] @ 49b3cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - teqeq lr, r8, asr #21 │ │ │ │ - ldrsheq r4, [r8], #216 @ 0xd8 │ │ │ │ - teqpeq lr, r2, lsl #5 @ p-variant is OBSOLETE │ │ │ │ - ldrheq r4, [r8], #216 @ 0xd8 │ │ │ │ - sbcseq fp, fp, ip, lsl r4 │ │ │ │ - sbcseq sp, fp, r4, lsr #15 │ │ │ │ - sbcseq sp, fp, r4, ror r7 │ │ │ │ - sbcseq sp, fp, r4, asr #14 │ │ │ │ - sbcseq sp, fp, r4, lsl r7 │ │ │ │ - sbcseq sp, fp, r4, ror #13 │ │ │ │ - ldrheq sp, [fp], #100 @ 0x64 │ │ │ │ - sbcseq sp, fp, r4, lsl #13 │ │ │ │ - sbcseq sp, fp, r4, asr r6 │ │ │ │ - sbcseq sp, fp, r4, lsr #12 │ │ │ │ - ldrsheq sp, [fp], #84 @ 0x54 │ │ │ │ - sbcseq sp, fp, r4, asr #11 │ │ │ │ - smullseq sp, fp, r4, r5 │ │ │ │ - sbcseq sp, fp, r4, ror #10 │ │ │ │ - sbcseq sp, fp, r4, lsr r5 │ │ │ │ - sbcseq sp, fp, r4, lsl #10 │ │ │ │ - ldrsbeq sp, [fp], #68 @ 0x44 │ │ │ │ - sbcseq sp, fp, r4, lsr #9 │ │ │ │ - sbcseq sp, fp, r4, ror r4 │ │ │ │ - sbcseq sp, fp, r4, asr #8 │ │ │ │ - sbcseq sp, fp, r4, lsl r4 │ │ │ │ - sbcseq sp, fp, r4, ror #7 │ │ │ │ - ldrheq sp, [fp], #52 @ 0x34 │ │ │ │ - sbcseq sp, fp, r4, lsl #7 │ │ │ │ - sbcseq sp, fp, r4, asr r3 │ │ │ │ - sbcseq sp, fp, r4, lsr #6 │ │ │ │ - ldrsheq sp, [fp], #36 @ 0x24 │ │ │ │ - sbcseq sp, fp, r4, asr #5 │ │ │ │ - smullseq sp, fp, r4, r2 │ │ │ │ - sbcseq sp, fp, r4, ror #4 │ │ │ │ - sbcseq sp, fp, r4, lsr r2 │ │ │ │ - sbcseq sp, fp, r4, lsl #4 │ │ │ │ - ldrsbeq sp, [fp], #20 │ │ │ │ - sbcseq sp, fp, r4, lsr #3 │ │ │ │ - sbcseq sp, fp, r4, ror r1 │ │ │ │ - sbcseq sp, fp, r4, asr #2 │ │ │ │ - sbcseq sp, fp, r4, lsl r1 │ │ │ │ - sbcseq sp, fp, r4, ror #1 │ │ │ │ - ldrheq sp, [fp], #4 │ │ │ │ - sbcseq sp, fp, r4, lsl #1 │ │ │ │ - sbcseq sp, fp, r4, asr r0 │ │ │ │ - sbcseq sp, fp, r4, lsr #32 │ │ │ │ - ldrsheq ip, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq ip, fp, r4, asr #31 │ │ │ │ - smullseq ip, fp, r4, pc @ │ │ │ │ - sbcseq ip, fp, r4, ror #30 │ │ │ │ - sbcseq ip, fp, r4, lsr pc │ │ │ │ - sbcseq ip, fp, r4, lsl #30 │ │ │ │ - ldrsbeq ip, [fp], #228 @ 0xe4 │ │ │ │ - sbcseq ip, fp, r4, lsr #29 │ │ │ │ - sbcseq ip, fp, r4, ror lr │ │ │ │ - sbcseq ip, fp, r4, asr #28 │ │ │ │ - sbcseq ip, fp, r4, lsl lr │ │ │ │ - sbcseq ip, fp, r4, ror #27 │ │ │ │ - ldrheq ip, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq ip, fp, r4, lsl #27 │ │ │ │ - sbcseq ip, fp, r4, asr sp │ │ │ │ - sbcseq ip, fp, r4, lsr #26 │ │ │ │ - ldrsheq ip, [fp], #196 @ 0xc4 │ │ │ │ - sbcseq ip, fp, r4, asr #25 │ │ │ │ - smullseq ip, fp, r4, ip │ │ │ │ - sbcseq ip, fp, r4, ror #24 │ │ │ │ - sbcseq ip, fp, r4, lsr ip │ │ │ │ - sbcseq ip, fp, r4, lsl #24 │ │ │ │ - ldrsbeq ip, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq ip, fp, r4, lsr #23 │ │ │ │ - sbcseq ip, fp, r4, ror fp │ │ │ │ - sbcseq ip, fp, r4, asr #22 │ │ │ │ - sbcseq ip, fp, r4, lsl fp │ │ │ │ - sbcseq ip, fp, r4, ror #21 │ │ │ │ - ldrheq ip, [fp], #164 @ 0xa4 │ │ │ │ - sbcseq ip, fp, r4, lsl #21 │ │ │ │ - sbcseq ip, fp, r4, asr sl │ │ │ │ - sbcseq ip, fp, r4, lsr #20 │ │ │ │ - ldrsheq ip, [fp], #148 @ 0x94 │ │ │ │ - sbcseq ip, fp, r4, asr #19 │ │ │ │ - smullseq ip, fp, r4, r9 │ │ │ │ - sbcseq ip, fp, r4, ror #18 │ │ │ │ - sbcseq ip, fp, r4, lsr r9 │ │ │ │ - sbcseq ip, fp, r4, lsl #18 │ │ │ │ - ldrsbeq ip, [fp], #132 @ 0x84 │ │ │ │ - sbcseq ip, fp, r4, lsr #17 │ │ │ │ - sbcseq ip, fp, r4, ror r8 │ │ │ │ - sbcseq ip, fp, r4, asr #16 │ │ │ │ - sbcseq ip, fp, r4, lsl r8 │ │ │ │ - sbcseq ip, fp, r4, ror #15 │ │ │ │ - ldrheq ip, [fp], #116 @ 0x74 │ │ │ │ - sbcseq ip, fp, r4, lsl #15 │ │ │ │ - sbcseq ip, fp, r4, asr r7 │ │ │ │ - sbcseq ip, fp, r4, lsr #14 │ │ │ │ - ldrsheq ip, [fp], #100 @ 0x64 │ │ │ │ - sbcseq ip, fp, r4, asr #13 │ │ │ │ - smullseq ip, fp, r4, r6 │ │ │ │ - sbcseq ip, fp, r4, ror #12 │ │ │ │ - sbcseq ip, fp, r4, lsr r6 │ │ │ │ - sbcseq ip, fp, r4, lsl #12 │ │ │ │ - ldrsbeq ip, [fp], #84 @ 0x54 │ │ │ │ - sbcseq ip, fp, r4, lsr #11 │ │ │ │ - sbcseq ip, fp, r4, ror r5 │ │ │ │ - sbcseq ip, fp, r4, asr #10 │ │ │ │ - sbcseq ip, fp, r4, lsl r5 │ │ │ │ - sbcseq ip, fp, r4, ror #9 │ │ │ │ - ldrheq ip, [fp], #68 @ 0x44 │ │ │ │ - sbcseq ip, fp, r4, lsl #9 │ │ │ │ - sbcseq ip, fp, r4, asr r4 │ │ │ │ - sbcseq ip, fp, r4, lsr #8 │ │ │ │ - ldrsheq ip, [fp], #52 @ 0x34 │ │ │ │ - sbcseq ip, fp, r4, asr #7 │ │ │ │ - smullseq ip, fp, r4, r3 │ │ │ │ - sbcseq ip, fp, r4, ror #6 │ │ │ │ - sbcseq ip, fp, r4, lsr r3 │ │ │ │ - sbcseq ip, fp, r4, lsl #6 │ │ │ │ - ldrsbeq ip, [fp], #36 @ 0x24 │ │ │ │ - sbcseq ip, fp, r4, lsr #5 │ │ │ │ - sbcseq ip, fp, r4, ror r2 │ │ │ │ - sbcseq ip, fp, r4, asr #4 │ │ │ │ - sbcseq ip, fp, r4, lsl r2 │ │ │ │ - sbcseq ip, fp, r4, ror #3 │ │ │ │ - ldrheq ip, [fp], #20 │ │ │ │ - sbcseq ip, fp, r4, lsl #3 │ │ │ │ - sbcseq ip, fp, r4, asr r1 │ │ │ │ - sbcseq ip, fp, r4, lsr #2 │ │ │ │ - ldrsheq ip, [fp], #4 │ │ │ │ - sbcseq ip, fp, r4, asr #1 │ │ │ │ - smullseq ip, fp, r4, r0 │ │ │ │ - sbcseq ip, fp, r4, rrx │ │ │ │ - sbcseq ip, fp, r4, lsr r0 │ │ │ │ - sbcseq ip, fp, r4 │ │ │ │ - ldrsbeq fp, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq fp, fp, r4, lsr #31 │ │ │ │ - sbcseq fp, fp, r4, ror pc │ │ │ │ - sbcseq fp, fp, r4, asr #30 │ │ │ │ - sbcseq fp, fp, r4, lsl pc │ │ │ │ - sbcseq fp, fp, r4, ror #29 │ │ │ │ - ldrheq fp, [fp], #228 @ 0xe4 │ │ │ │ - sbcseq fp, fp, r4, lsl #29 │ │ │ │ - sbcseq fp, fp, r4, asr lr │ │ │ │ - sbcseq fp, fp, r4, lsr #28 │ │ │ │ - ldrsheq fp, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq fp, fp, r4, asr #27 │ │ │ │ - smullseq fp, fp, r4, sp @ │ │ │ │ - sbcseq fp, fp, r4, ror #26 │ │ │ │ - sbcseq fp, fp, r4, lsr sp │ │ │ │ - sbcseq fp, fp, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [fp], #196 @ 0xc4 │ │ │ │ - sbcseq fp, fp, r4, lsr #25 │ │ │ │ - sbcseq fp, fp, r4, ror ip │ │ │ │ - sbcseq fp, fp, r4, asr #24 │ │ │ │ - sbcseq fp, fp, r4, lsl ip │ │ │ │ - sbcseq fp, fp, r4, ror #23 │ │ │ │ - ldrheq fp, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq fp, fp, r4, lsl #23 │ │ │ │ - sbcseq fp, fp, r4, asr fp │ │ │ │ - sbcseq fp, fp, r4, lsr #22 │ │ │ │ - ldrsheq fp, [fp], #164 @ 0xa4 │ │ │ │ - sbcseq fp, fp, r4, asr #21 │ │ │ │ - smullseq fp, fp, r4, sl @ │ │ │ │ - sbcseq fp, fp, r4, ror #20 │ │ │ │ - sbcseq fp, fp, r4, lsr sl │ │ │ │ - sbcseq fp, fp, r4, lsl #20 │ │ │ │ - ldrsbeq fp, [fp], #148 @ 0x94 │ │ │ │ - sbcseq fp, fp, r4, lsr #19 │ │ │ │ - sbcseq fp, fp, r4, ror r9 │ │ │ │ - sbcseq fp, fp, r4, asr #18 │ │ │ │ - sbcseq fp, fp, r4, lsl r9 │ │ │ │ - sbcseq fp, fp, r4, ror #17 │ │ │ │ - ldrheq fp, [fp], #132 @ 0x84 │ │ │ │ - sbcseq fp, fp, r4, lsl #17 │ │ │ │ - sbcseq fp, fp, r4, asr r8 │ │ │ │ - sbcseq fp, fp, r4, lsr #16 │ │ │ │ - ldrsheq fp, [fp], #116 @ 0x74 │ │ │ │ - sbcseq fp, fp, r4, asr #15 │ │ │ │ - smullseq fp, fp, r4, r7 @ │ │ │ │ - sbcseq fp, fp, r4, ror #14 │ │ │ │ - sbcseq fp, fp, r4, lsr r7 │ │ │ │ - sbcseq fp, fp, r4, lsl #14 │ │ │ │ - ldrsbeq fp, [fp], #100 @ 0x64 │ │ │ │ - sbcseq fp, fp, r4, lsr #13 │ │ │ │ - sbcseq fp, fp, r4, ror r6 │ │ │ │ - sbcseq fp, fp, r4, asr #12 │ │ │ │ - sbcseq fp, fp, r4, lsl r6 │ │ │ │ - sbcseq fp, fp, r4, ror #11 │ │ │ │ - ldrheq fp, [fp], #84 @ 0x54 │ │ │ │ - sbcseq fp, fp, r4, lsl #11 │ │ │ │ - sbcseq fp, fp, r4, asr r5 │ │ │ │ - sbcseq fp, fp, r4, lsr #10 │ │ │ │ - ldrsheq fp, [fp], #68 @ 0x44 │ │ │ │ - sbcseq fp, fp, r4, asr #9 │ │ │ │ - smullseq fp, fp, r4, r4 @ │ │ │ │ - sbcseq fp, fp, r4, ror #8 │ │ │ │ - sbcseq fp, fp, r4, lsr r4 │ │ │ │ - sbcseq fp, fp, r4, lsl #8 │ │ │ │ - ldrsbeq fp, [fp], #52 @ 0x34 │ │ │ │ - sbcseq fp, fp, r4, lsr #7 │ │ │ │ - sbcseq fp, fp, r4, ror r3 │ │ │ │ - sbcseq fp, fp, r4, asr #6 │ │ │ │ - sbcseq fp, fp, r4, lsl r3 │ │ │ │ - smullseq sl, fp, ip, sp │ │ │ │ - sbcseq sl, fp, ip, ror #26 │ │ │ │ - sbcseq sl, fp, ip, lsr sp │ │ │ │ - sbcseq sl, fp, ip, lsl #26 │ │ │ │ - ldrsbeq sl, [fp], #204 @ 0xcc │ │ │ │ - sbcseq sl, fp, ip, lsr #25 │ │ │ │ - sbcseq sl, fp, ip, ror ip │ │ │ │ - sbcseq sl, fp, ip, asr #24 │ │ │ │ - sbcseq sl, fp, ip, lsl ip │ │ │ │ - sbcseq sl, fp, ip, ror #23 │ │ │ │ - ldrheq sl, [fp], #188 @ 0xbc │ │ │ │ - sbcseq sl, fp, ip, lsl #23 │ │ │ │ - sbcseq sl, fp, ip, asr fp │ │ │ │ - sbcseq sl, fp, ip, lsr #22 │ │ │ │ - ldrsheq sl, [fp], #172 @ 0xac │ │ │ │ - sbcseq sl, fp, ip, asr #21 │ │ │ │ - smullseq sl, fp, ip, sl │ │ │ │ - sbcseq sl, fp, ip, ror #20 │ │ │ │ - sbcseq sl, fp, ip, lsr sl │ │ │ │ - sbcseq sl, fp, ip, lsl #20 │ │ │ │ - ldrsbeq sl, [fp], #156 @ 0x9c │ │ │ │ - sbcseq sl, fp, ip, lsr #19 │ │ │ │ - sbcseq sl, fp, ip, ror r9 │ │ │ │ - sbcseq sl, fp, ip, asr #18 │ │ │ │ - sbcseq sl, fp, ip, lsl r9 │ │ │ │ - sbcseq sl, fp, ip, ror #17 │ │ │ │ - ldrheq sl, [fp], #140 @ 0x8c │ │ │ │ - sbcseq sl, fp, ip, lsl #17 │ │ │ │ - sbcseq sl, fp, ip, asr r8 │ │ │ │ - sbcseq sl, fp, ip, lsr #16 │ │ │ │ - ldrsheq sl, [fp], #124 @ 0x7c │ │ │ │ - sbcseq sl, fp, ip, asr #15 │ │ │ │ - smullseq sl, fp, ip, r7 │ │ │ │ - sbcseq sl, fp, ip, ror #14 │ │ │ │ - sbcseq sl, fp, ip, lsr r7 │ │ │ │ - sbcseq sl, fp, ip, lsl #14 │ │ │ │ - ldrsbeq sl, [fp], #108 @ 0x6c │ │ │ │ - sbcseq sl, fp, ip, lsr #13 │ │ │ │ - sbcseq sl, fp, ip, ror r6 │ │ │ │ - sbcseq sl, fp, ip, asr #12 │ │ │ │ - sbcseq sl, fp, ip, lsl r6 │ │ │ │ - sbcseq sl, fp, ip, ror #11 │ │ │ │ - ldrheq sl, [fp], #92 @ 0x5c │ │ │ │ - sbcseq sl, fp, ip, lsl #11 │ │ │ │ - sbcseq sl, fp, ip, asr r5 │ │ │ │ - sbcseq sl, fp, ip, lsr #10 │ │ │ │ - ldrsheq sl, [fp], #76 @ 0x4c │ │ │ │ - sbcseq sl, fp, ip, asr #9 │ │ │ │ - smullseq sl, fp, ip, r4 │ │ │ │ - sbcseq sl, fp, ip, ror #8 │ │ │ │ - sbcseq sl, fp, ip, lsr r4 │ │ │ │ - sbcseq sl, fp, ip, lsl #8 │ │ │ │ - ldrsbeq sl, [fp], #60 @ 0x3c │ │ │ │ - sbcseq sl, fp, ip, lsr #7 │ │ │ │ - sbcseq sl, fp, ip, ror r3 │ │ │ │ - sbcseq sl, fp, ip, asr #6 │ │ │ │ - sbcseq sl, fp, ip, lsl r3 │ │ │ │ - sbcseq sl, fp, r4, lsr #5 │ │ │ │ - ldrheq sl, [fp], #44 @ 0x2c │ │ │ │ - sbcseq sl, fp, r0, lsl #4 │ │ │ │ + teqeq lr, r4, asr #21 │ │ │ │ + sbcseq r4, r8, ip, ror #27 │ │ │ │ + teqpeq lr, lr, ror r2 @ p-variant is OBSOLETE │ │ │ │ + sbcseq r4, r8, ip, lsr #27 │ │ │ │ + sbcseq fp, fp, r0, lsl r4 │ │ │ │ + smullseq sp, fp, r8, r7 │ │ │ │ + sbcseq sp, fp, r8, ror #14 │ │ │ │ + sbcseq sp, fp, r8, lsr r7 │ │ │ │ + sbcseq sp, fp, r8, lsl #14 │ │ │ │ + ldrsbeq sp, [fp], #104 @ 0x68 │ │ │ │ + sbcseq sp, fp, r8, lsr #13 │ │ │ │ + sbcseq sp, fp, r8, ror r6 │ │ │ │ + sbcseq sp, fp, r8, asr #12 │ │ │ │ + sbcseq sp, fp, r8, lsl r6 │ │ │ │ + sbcseq sp, fp, r8, ror #11 │ │ │ │ + ldrheq sp, [fp], #88 @ 0x58 │ │ │ │ + sbcseq sp, fp, r8, lsl #11 │ │ │ │ + sbcseq sp, fp, r8, asr r5 │ │ │ │ + sbcseq sp, fp, r8, lsr #10 │ │ │ │ + ldrsheq sp, [fp], #72 @ 0x48 │ │ │ │ + sbcseq sp, fp, r8, asr #9 │ │ │ │ + smullseq sp, fp, r8, r4 │ │ │ │ + sbcseq sp, fp, r8, ror #8 │ │ │ │ + sbcseq sp, fp, r8, lsr r4 │ │ │ │ + sbcseq sp, fp, r8, lsl #8 │ │ │ │ + ldrsbeq sp, [fp], #56 @ 0x38 │ │ │ │ + sbcseq sp, fp, r8, lsr #7 │ │ │ │ + sbcseq sp, fp, r8, ror r3 │ │ │ │ + sbcseq sp, fp, r8, asr #6 │ │ │ │ + sbcseq sp, fp, r8, lsl r3 │ │ │ │ + sbcseq sp, fp, r8, ror #5 │ │ │ │ + ldrheq sp, [fp], #40 @ 0x28 │ │ │ │ + sbcseq sp, fp, r8, lsl #5 │ │ │ │ + sbcseq sp, fp, r8, asr r2 │ │ │ │ + sbcseq sp, fp, r8, lsr #4 │ │ │ │ + ldrsheq sp, [fp], #24 │ │ │ │ + sbcseq sp, fp, r8, asr #3 │ │ │ │ + smullseq sp, fp, r8, r1 │ │ │ │ + sbcseq sp, fp, r8, ror #2 │ │ │ │ + sbcseq sp, fp, r8, lsr r1 │ │ │ │ + sbcseq sp, fp, r8, lsl #2 │ │ │ │ + ldrsbeq sp, [fp], #8 │ │ │ │ + sbcseq sp, fp, r8, lsr #1 │ │ │ │ + sbcseq sp, fp, r8, ror r0 │ │ │ │ + sbcseq sp, fp, r8, asr #32 │ │ │ │ + sbcseq sp, fp, r8, lsl r0 │ │ │ │ + sbcseq ip, fp, r8, ror #31 │ │ │ │ + ldrheq ip, [fp], #248 @ 0xf8 │ │ │ │ + sbcseq ip, fp, r8, lsl #31 │ │ │ │ + sbcseq ip, fp, r8, asr pc │ │ │ │ + sbcseq ip, fp, r8, lsr #30 │ │ │ │ + ldrsheq ip, [fp], #232 @ 0xe8 │ │ │ │ + sbcseq ip, fp, r8, asr #29 │ │ │ │ + smullseq ip, fp, r8, lr │ │ │ │ + sbcseq ip, fp, r8, ror #28 │ │ │ │ + sbcseq ip, fp, r8, lsr lr │ │ │ │ + sbcseq ip, fp, r8, lsl #28 │ │ │ │ + ldrsbeq ip, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq ip, fp, r8, lsr #27 │ │ │ │ + sbcseq ip, fp, r8, ror sp │ │ │ │ + sbcseq ip, fp, r8, asr #26 │ │ │ │ + sbcseq ip, fp, r8, lsl sp │ │ │ │ + sbcseq ip, fp, r8, ror #25 │ │ │ │ + ldrheq ip, [fp], #200 @ 0xc8 │ │ │ │ + sbcseq ip, fp, r8, lsl #25 │ │ │ │ + sbcseq ip, fp, r8, asr ip │ │ │ │ + sbcseq ip, fp, r8, lsr #24 │ │ │ │ + ldrsheq ip, [fp], #184 @ 0xb8 │ │ │ │ + sbcseq ip, fp, r8, asr #23 │ │ │ │ + smullseq ip, fp, r8, fp │ │ │ │ + sbcseq ip, fp, r8, ror #22 │ │ │ │ + sbcseq ip, fp, r8, lsr fp │ │ │ │ + sbcseq ip, fp, r8, lsl #22 │ │ │ │ + ldrsbeq ip, [fp], #168 @ 0xa8 │ │ │ │ + sbcseq ip, fp, r8, lsr #21 │ │ │ │ + sbcseq ip, fp, r8, ror sl │ │ │ │ + sbcseq ip, fp, r8, asr #20 │ │ │ │ + sbcseq ip, fp, r8, lsl sl │ │ │ │ + sbcseq ip, fp, r8, ror #19 │ │ │ │ + ldrheq ip, [fp], #152 @ 0x98 │ │ │ │ + sbcseq ip, fp, r8, lsl #19 │ │ │ │ + sbcseq ip, fp, r8, asr r9 │ │ │ │ + sbcseq ip, fp, r8, lsr #18 │ │ │ │ + ldrsheq ip, [fp], #136 @ 0x88 │ │ │ │ + sbcseq ip, fp, r8, asr #17 │ │ │ │ + smullseq ip, fp, r8, r8 │ │ │ │ + sbcseq ip, fp, r8, ror #16 │ │ │ │ + sbcseq ip, fp, r8, lsr r8 │ │ │ │ + sbcseq ip, fp, r8, lsl #16 │ │ │ │ + ldrsbeq ip, [fp], #120 @ 0x78 │ │ │ │ + sbcseq ip, fp, r8, lsr #15 │ │ │ │ + sbcseq ip, fp, r8, ror r7 │ │ │ │ + sbcseq ip, fp, r8, asr #14 │ │ │ │ + sbcseq ip, fp, r8, lsl r7 │ │ │ │ + sbcseq ip, fp, r8, ror #13 │ │ │ │ + ldrheq ip, [fp], #104 @ 0x68 │ │ │ │ + sbcseq ip, fp, r8, lsl #13 │ │ │ │ + sbcseq ip, fp, r8, asr r6 │ │ │ │ + sbcseq ip, fp, r8, lsr #12 │ │ │ │ + ldrsheq ip, [fp], #88 @ 0x58 │ │ │ │ + sbcseq ip, fp, r8, asr #11 │ │ │ │ + smullseq ip, fp, r8, r5 │ │ │ │ + sbcseq ip, fp, r8, ror #10 │ │ │ │ + sbcseq ip, fp, r8, lsr r5 │ │ │ │ + sbcseq ip, fp, r8, lsl #10 │ │ │ │ + ldrsbeq ip, [fp], #72 @ 0x48 │ │ │ │ + sbcseq ip, fp, r8, lsr #9 │ │ │ │ + sbcseq ip, fp, r8, ror r4 │ │ │ │ + sbcseq ip, fp, r8, asr #8 │ │ │ │ + sbcseq ip, fp, r8, lsl r4 │ │ │ │ + sbcseq ip, fp, r8, ror #7 │ │ │ │ + ldrheq ip, [fp], #56 @ 0x38 │ │ │ │ + sbcseq ip, fp, r8, lsl #7 │ │ │ │ + sbcseq ip, fp, r8, asr r3 │ │ │ │ + sbcseq ip, fp, r8, lsr #6 │ │ │ │ + ldrsheq ip, [fp], #40 @ 0x28 │ │ │ │ + sbcseq ip, fp, r8, asr #5 │ │ │ │ + smullseq ip, fp, r8, r2 │ │ │ │ + sbcseq ip, fp, r8, ror #4 │ │ │ │ + sbcseq ip, fp, r8, lsr r2 │ │ │ │ + sbcseq ip, fp, r8, lsl #4 │ │ │ │ + ldrsbeq ip, [fp], #24 │ │ │ │ + sbcseq ip, fp, r8, lsr #3 │ │ │ │ + sbcseq ip, fp, r8, ror r1 │ │ │ │ + sbcseq ip, fp, r8, asr #2 │ │ │ │ + sbcseq ip, fp, r8, lsl r1 │ │ │ │ + sbcseq ip, fp, r8, ror #1 │ │ │ │ + ldrheq ip, [fp], #8 │ │ │ │ + sbcseq ip, fp, r8, lsl #1 │ │ │ │ + sbcseq ip, fp, r8, asr r0 │ │ │ │ + sbcseq ip, fp, r8, lsr #32 │ │ │ │ + ldrsheq fp, [fp], #248 @ 0xf8 │ │ │ │ + sbcseq fp, fp, r8, asr #31 │ │ │ │ + smullseq fp, fp, r8, pc @ │ │ │ │ + sbcseq fp, fp, r8, ror #30 │ │ │ │ + sbcseq fp, fp, r8, lsr pc │ │ │ │ + sbcseq fp, fp, r8, lsl #30 │ │ │ │ + ldrsbeq fp, [fp], #232 @ 0xe8 │ │ │ │ + sbcseq fp, fp, r8, lsr #29 │ │ │ │ + sbcseq fp, fp, r8, ror lr │ │ │ │ + sbcseq fp, fp, r8, asr #28 │ │ │ │ + sbcseq fp, fp, r8, lsl lr │ │ │ │ + sbcseq fp, fp, r8, ror #27 │ │ │ │ + ldrheq fp, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq fp, fp, r8, lsl #27 │ │ │ │ + sbcseq fp, fp, r8, asr sp │ │ │ │ + sbcseq fp, fp, r8, lsr #26 │ │ │ │ + ldrsheq fp, [fp], #200 @ 0xc8 │ │ │ │ + sbcseq fp, fp, r8, asr #25 │ │ │ │ + smullseq fp, fp, r8, ip @ │ │ │ │ + sbcseq fp, fp, r8, ror #24 │ │ │ │ + sbcseq fp, fp, r8, lsr ip │ │ │ │ + sbcseq fp, fp, r8, lsl #24 │ │ │ │ + ldrsbeq fp, [fp], #184 @ 0xb8 │ │ │ │ + sbcseq fp, fp, r8, lsr #23 │ │ │ │ + sbcseq fp, fp, r8, ror fp │ │ │ │ + sbcseq fp, fp, r8, asr #22 │ │ │ │ + sbcseq fp, fp, r8, lsl fp │ │ │ │ + sbcseq fp, fp, r8, ror #21 │ │ │ │ + ldrheq fp, [fp], #168 @ 0xa8 │ │ │ │ + sbcseq fp, fp, r8, lsl #21 │ │ │ │ + sbcseq fp, fp, r8, asr sl │ │ │ │ + sbcseq fp, fp, r8, lsr #20 │ │ │ │ + ldrsheq fp, [fp], #152 @ 0x98 │ │ │ │ + sbcseq fp, fp, r8, asr #19 │ │ │ │ + smullseq fp, fp, r8, r9 @ │ │ │ │ + sbcseq fp, fp, r8, ror #18 │ │ │ │ + sbcseq fp, fp, r8, lsr r9 │ │ │ │ + sbcseq fp, fp, r8, lsl #18 │ │ │ │ + ldrsbeq fp, [fp], #136 @ 0x88 │ │ │ │ + sbcseq fp, fp, r8, lsr #17 │ │ │ │ + sbcseq fp, fp, r8, ror r8 │ │ │ │ + sbcseq fp, fp, r8, asr #16 │ │ │ │ + sbcseq fp, fp, r8, lsl r8 │ │ │ │ + sbcseq fp, fp, r8, ror #15 │ │ │ │ + ldrheq fp, [fp], #120 @ 0x78 │ │ │ │ + sbcseq fp, fp, r8, lsl #15 │ │ │ │ + sbcseq fp, fp, r8, asr r7 │ │ │ │ + sbcseq fp, fp, r8, lsr #14 │ │ │ │ + ldrsheq fp, [fp], #104 @ 0x68 │ │ │ │ + sbcseq fp, fp, r8, asr #13 │ │ │ │ + smullseq fp, fp, r8, r6 @ │ │ │ │ + sbcseq fp, fp, r8, ror #12 │ │ │ │ + sbcseq fp, fp, r8, lsr r6 │ │ │ │ + sbcseq fp, fp, r8, lsl #12 │ │ │ │ + ldrsbeq fp, [fp], #88 @ 0x58 │ │ │ │ + sbcseq fp, fp, r8, lsr #11 │ │ │ │ + sbcseq fp, fp, r8, ror r5 │ │ │ │ + sbcseq fp, fp, r8, asr #10 │ │ │ │ + sbcseq fp, fp, r8, lsl r5 │ │ │ │ + sbcseq fp, fp, r8, ror #9 │ │ │ │ + ldrheq fp, [fp], #72 @ 0x48 │ │ │ │ + sbcseq fp, fp, r8, lsl #9 │ │ │ │ + sbcseq fp, fp, r8, asr r4 │ │ │ │ + sbcseq fp, fp, r8, lsr #8 │ │ │ │ + ldrsheq fp, [fp], #56 @ 0x38 │ │ │ │ + sbcseq fp, fp, r8, asr #7 │ │ │ │ + smullseq fp, fp, r8, r3 @ │ │ │ │ + sbcseq fp, fp, r8, ror #6 │ │ │ │ + sbcseq fp, fp, r8, lsr r3 │ │ │ │ + sbcseq fp, fp, r8, lsl #6 │ │ │ │ + smullseq sl, fp, r0, sp │ │ │ │ + sbcseq sl, fp, r0, ror #26 │ │ │ │ + sbcseq sl, fp, r0, lsr sp │ │ │ │ + sbcseq sl, fp, r0, lsl #26 │ │ │ │ + ldrsbeq sl, [fp], #192 @ 0xc0 │ │ │ │ + sbcseq sl, fp, r0, lsr #25 │ │ │ │ + sbcseq sl, fp, r0, ror ip │ │ │ │ + sbcseq sl, fp, r0, asr #24 │ │ │ │ + sbcseq sl, fp, r0, lsl ip │ │ │ │ + sbcseq sl, fp, r0, ror #23 │ │ │ │ + ldrheq sl, [fp], #176 @ 0xb0 │ │ │ │ + sbcseq sl, fp, r0, lsl #23 │ │ │ │ + sbcseq sl, fp, r0, asr fp │ │ │ │ + sbcseq sl, fp, r0, lsr #22 │ │ │ │ + ldrsheq sl, [fp], #160 @ 0xa0 │ │ │ │ + sbcseq sl, fp, r0, asr #21 │ │ │ │ + smullseq sl, fp, r0, sl │ │ │ │ + sbcseq sl, fp, r0, ror #20 │ │ │ │ + sbcseq sl, fp, r0, lsr sl │ │ │ │ + sbcseq sl, fp, r0, lsl #20 │ │ │ │ + ldrsbeq sl, [fp], #144 @ 0x90 │ │ │ │ + sbcseq sl, fp, r0, lsr #19 │ │ │ │ + sbcseq sl, fp, r0, ror r9 │ │ │ │ + sbcseq sl, fp, r0, asr #18 │ │ │ │ + sbcseq sl, fp, r0, lsl r9 │ │ │ │ + sbcseq sl, fp, r0, ror #17 │ │ │ │ + ldrheq sl, [fp], #128 @ 0x80 │ │ │ │ + sbcseq sl, fp, r0, lsl #17 │ │ │ │ + sbcseq sl, fp, r0, asr r8 │ │ │ │ + sbcseq sl, fp, r0, lsr #16 │ │ │ │ + ldrsheq sl, [fp], #112 @ 0x70 │ │ │ │ + sbcseq sl, fp, r0, asr #15 │ │ │ │ + smullseq sl, fp, r0, r7 │ │ │ │ + sbcseq sl, fp, r0, ror #14 │ │ │ │ + sbcseq sl, fp, r0, lsr r7 │ │ │ │ + sbcseq sl, fp, r0, lsl #14 │ │ │ │ + ldrsbeq sl, [fp], #96 @ 0x60 │ │ │ │ + sbcseq sl, fp, r0, lsr #13 │ │ │ │ + sbcseq sl, fp, r0, ror r6 │ │ │ │ + sbcseq sl, fp, r0, asr #12 │ │ │ │ + sbcseq sl, fp, r0, lsl r6 │ │ │ │ + sbcseq sl, fp, r0, ror #11 │ │ │ │ + ldrheq sl, [fp], #80 @ 0x50 │ │ │ │ + sbcseq sl, fp, r0, lsl #11 │ │ │ │ + sbcseq sl, fp, r0, asr r5 │ │ │ │ + sbcseq sl, fp, r0, lsr #10 │ │ │ │ + ldrsheq sl, [fp], #64 @ 0x40 │ │ │ │ + sbcseq sl, fp, r0, asr #9 │ │ │ │ + smullseq sl, fp, r0, r4 │ │ │ │ + sbcseq sl, fp, r0, ror #8 │ │ │ │ + sbcseq sl, fp, r0, lsr r4 │ │ │ │ + sbcseq sl, fp, r0, lsl #8 │ │ │ │ + ldrsbeq sl, [fp], #48 @ 0x30 │ │ │ │ + sbcseq sl, fp, r0, lsr #7 │ │ │ │ + sbcseq sl, fp, r0, ror r3 │ │ │ │ + sbcseq sl, fp, r0, asr #6 │ │ │ │ + sbcseq sl, fp, r0, lsl r3 │ │ │ │ + smullseq sl, fp, r8, r2 │ │ │ │ + ldrheq sl, [fp], #32 │ │ │ │ + ldrsheq sl, [fp], #20 │ │ │ │ + sbcseq r9, fp, r8, lsr #24 │ │ │ │ + sbcseq r9, fp, r0, lsr ip │ │ │ │ sbcseq r9, fp, r4, lsr ip │ │ │ │ - sbcseq r9, fp, ip, lsr ip │ │ │ │ sbcseq r9, fp, r0, asr #24 │ │ │ │ - sbcseq r9, fp, ip, asr #24 │ │ │ │ - sbcseq r9, fp, r4, ror #24 │ │ │ │ - sbcseq r9, fp, ip, ror ip │ │ │ │ - smullseq r9, fp, r4, ip │ │ │ │ - smullseq r9, fp, ip, ip │ │ │ │ + sbcseq r9, fp, r8, asr ip │ │ │ │ + sbcseq r9, fp, r0, ror ip │ │ │ │ + sbcseq r9, fp, r8, lsl #25 │ │ │ │ + smullseq r9, fp, r0, ip │ │ │ │ + smullseq r9, fp, r8, ip │ │ │ │ sbcseq r9, fp, r4, lsr #25 │ │ │ │ - ldrheq r9, [fp], #192 @ 0xc0 │ │ │ │ - ldrsbeq r9, [fp], #192 @ 0xc0 │ │ │ │ + sbcseq r9, fp, r4, asr #25 │ │ │ │ + sbcseq r9, fp, r0, ror #25 │ │ │ │ sbcseq r9, fp, ip, ror #25 │ │ │ │ - ldrsheq r9, [fp], #200 @ 0xc8 │ │ │ │ + ldrsheq r9, [fp], #196 @ 0xc4 │ │ │ │ sbcseq r9, fp, r0, lsl #26 │ │ │ │ - sbcseq r9, fp, ip, lsl #26 │ │ │ │ - sbcseq r9, fp, r4, lsl sp │ │ │ │ - sbcseq r9, fp, ip, lsl sp │ │ │ │ + sbcseq r9, fp, r8, lsl #26 │ │ │ │ + sbcseq r9, fp, r0, lsl sp │ │ │ │ + sbcseq r9, fp, r0, lsr #26 │ │ │ │ sbcseq r9, fp, ip, lsr #26 │ │ │ │ sbcseq r9, fp, r8, lsr sp │ │ │ │ sbcseq r9, fp, r4, asr #26 │ │ │ │ sbcseq r9, fp, r0, asr sp │ │ │ │ - sbcseq r9, fp, ip, asr sp │ │ │ │ - sbcseq r9, fp, r0, ror sp │ │ │ │ - sbcseq r9, fp, r4, lsl #27 │ │ │ │ + sbcseq r9, fp, r4, ror #26 │ │ │ │ + sbcseq r9, fp, r8, ror sp │ │ │ │ + sbcseq r9, fp, r0, lsl #27 │ │ │ │ sbcseq r9, fp, ip, lsl #27 │ │ │ │ - smullseq r9, fp, r8, sp │ │ │ │ - sbcseq r9, fp, r8, lsr #27 │ │ │ │ - ldrheq r9, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r9, fp, r8, asr #27 │ │ │ │ - ldrsbeq r9, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r9, fp, r8, ror #27 │ │ │ │ - ldrsheq r9, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r9, fp, r8, lsl #28 │ │ │ │ - sbcseq r9, fp, r0, lsl lr │ │ │ │ - sbcseq r9, fp, r8, lsl lr │ │ │ │ - sbcseq r9, fp, r0, lsr #28 │ │ │ │ - sbcseq r9, fp, r8, lsr #28 │ │ │ │ - sbcseq r9, fp, r0, lsr lr │ │ │ │ - sbcseq r9, fp, r8, lsr lr │ │ │ │ - sbcseq r9, fp, r0, asr #28 │ │ │ │ - sbcseq r9, fp, r8, asr #28 │ │ │ │ - sbcseq r9, fp, r0, asr lr │ │ │ │ - sbcseq r9, fp, r8, asr lr │ │ │ │ - sbcseq r9, fp, r0, ror #28 │ │ │ │ - sbcseq r9, fp, r8, ror #28 │ │ │ │ - sbcseq r9, fp, r0, ror lr │ │ │ │ - sbcseq r9, fp, r8, ror lr │ │ │ │ - sbcseq r9, fp, r0, lsl #29 │ │ │ │ - sbcseq r9, fp, r8, lsl #29 │ │ │ │ - smullseq r9, fp, r0, lr │ │ │ │ - smullseq r9, fp, r8, lr │ │ │ │ - sbcseq r9, fp, r0, lsr #29 │ │ │ │ - sbcseq r9, fp, r8, lsr #29 │ │ │ │ - ldrheq r9, [fp], #224 @ 0xe0 │ │ │ │ - ldrheq r9, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq r9, fp, r0, asr #29 │ │ │ │ - sbcseq r9, fp, r8, asr #29 │ │ │ │ - ldrsbeq r9, [fp], #224 @ 0xe0 │ │ │ │ - ldrsbeq r9, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq r9, fp, r0, ror #29 │ │ │ │ - sbcseq r9, fp, r8, ror #29 │ │ │ │ - ldrsheq r9, [fp], #224 @ 0xe0 │ │ │ │ - ldrsheq r9, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq ip, fp, ip, lsl #7 │ │ │ │ - sbcseq r9, fp, r0, lsr #18 │ │ │ │ + smullseq r9, fp, ip, sp │ │ │ │ + sbcseq r9, fp, ip, lsr #27 │ │ │ │ + ldrheq r9, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r9, fp, ip, asr #27 │ │ │ │ + ldrsbeq r9, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r9, fp, ip, ror #27 │ │ │ │ + ldrsheq r9, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r9, fp, r4, lsl #28 │ │ │ │ + sbcseq r9, fp, ip, lsl #28 │ │ │ │ + sbcseq r9, fp, r4, lsl lr │ │ │ │ + sbcseq r9, fp, ip, lsl lr │ │ │ │ + sbcseq r9, fp, r4, lsr #28 │ │ │ │ + sbcseq r9, fp, ip, lsr #28 │ │ │ │ + sbcseq r9, fp, r4, lsr lr │ │ │ │ + sbcseq r9, fp, ip, lsr lr │ │ │ │ + sbcseq r9, fp, r4, asr #28 │ │ │ │ + sbcseq r9, fp, ip, asr #28 │ │ │ │ + sbcseq r9, fp, r4, asr lr │ │ │ │ + sbcseq r9, fp, ip, asr lr │ │ │ │ + sbcseq r9, fp, r4, ror #28 │ │ │ │ + sbcseq r9, fp, ip, ror #28 │ │ │ │ + sbcseq r9, fp, r4, ror lr │ │ │ │ + sbcseq r9, fp, ip, ror lr │ │ │ │ + sbcseq r9, fp, r4, lsl #29 │ │ │ │ + sbcseq r9, fp, ip, lsl #29 │ │ │ │ + smullseq r9, fp, r4, lr │ │ │ │ + smullseq r9, fp, ip, lr │ │ │ │ + sbcseq r9, fp, r4, lsr #29 │ │ │ │ + sbcseq r9, fp, ip, lsr #29 │ │ │ │ + ldrheq r9, [fp], #228 @ 0xe4 │ │ │ │ + ldrheq r9, [fp], #236 @ 0xec │ │ │ │ + sbcseq r9, fp, r4, asr #29 │ │ │ │ + sbcseq r9, fp, ip, asr #29 │ │ │ │ + ldrsbeq r9, [fp], #228 @ 0xe4 │ │ │ │ + ldrsbeq r9, [fp], #236 @ 0xec │ │ │ │ + sbcseq r9, fp, r4, ror #29 │ │ │ │ + sbcseq r9, fp, ip, ror #29 │ │ │ │ + sbcseq ip, fp, r0, lsl #7 │ │ │ │ + sbcseq r9, fp, r4, lsl r9 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrsheq r9, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq r9, fp, r4, asr #17 │ │ │ │ + sbcseq r9, fp, r4, ror #29 │ │ │ │ + ldrheq r9, [fp], #136 @ 0x88 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - ldrsheq r9, [fp], #236 @ 0xec │ │ │ │ - smullseq r9, fp, ip, lr │ │ │ │ - sbcseq r9, fp, r8, asr #29 │ │ │ │ - ldrsbeq r3, [r8], #132 @ 0x84 │ │ │ │ + ldrsheq r9, [fp], #224 @ 0xe0 │ │ │ │ + smullseq r9, fp, r0, lr │ │ │ │ + ldrheq r9, [fp], #236 @ 0xec │ │ │ │ sbcseq r3, r8, r8, asr #17 │ │ │ │ ldrheq r3, [r8], #140 @ 0x8c │ │ │ │ ldrheq r3, [r8], #128 @ 0x80 │ │ │ │ - ldr r0, [pc, #-552] @ 49b3a4 │ │ │ │ + sbcseq r3, r8, r4, lsr #17 │ │ │ │ + ldr r0, [pc, #-552] @ 49b3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-560] @ 49b3a8 │ │ │ │ + ldr r0, [pc, #-560] @ 49b3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-568] @ 49b3ac │ │ │ │ + ldr r0, [pc, #-568] @ 49b3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-576] @ 49b3b0 │ │ │ │ + ldr r0, [pc, #-576] @ 49b3dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-584] @ 49b3b4 │ │ │ │ + ldr r0, [pc, #-584] @ 49b3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-592] @ 49b3b8 │ │ │ │ + ldr r0, [pc, #-592] @ 49b3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-600] @ 49b3bc │ │ │ │ + ldr r0, [pc, #-600] @ 49b3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-608] @ 49b3c0 │ │ │ │ + ldr r0, [pc, #-608] @ 49b3ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-616] @ 49b3c4 │ │ │ │ + ldr r0, [pc, #-616] @ 49b3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-624] @ 49b3c8 │ │ │ │ + ldr r0, [pc, #-624] @ 49b3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-632] @ 49b3cc │ │ │ │ + ldr r0, [pc, #-632] @ 49b3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-640] @ 49b3d0 │ │ │ │ + ldr r0, [pc, #-640] @ 49b3fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-648] @ 49b3d4 │ │ │ │ + ldr r0, [pc, #-648] @ 49b400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-656] @ 49b3d8 │ │ │ │ + ldr r0, [pc, #-656] @ 49b404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-664] @ 49b3dc │ │ │ │ + ldr r0, [pc, #-664] @ 49b408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-672] @ 49b3e0 │ │ │ │ + ldr r0, [pc, #-672] @ 49b40c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-680] @ 49b3e4 │ │ │ │ + ldr r0, [pc, #-680] @ 49b410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-688] @ 49b3e8 │ │ │ │ + ldr r0, [pc, #-688] @ 49b414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-696] @ 49b3ec │ │ │ │ + ldr r0, [pc, #-696] @ 49b418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-704] @ 49b3f0 │ │ │ │ + ldr r0, [pc, #-704] @ 49b41c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-712] @ 49b3f4 │ │ │ │ + ldr r0, [pc, #-712] @ 49b420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-720] @ 49b3f8 │ │ │ │ + ldr r0, [pc, #-720] @ 49b424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-728] @ 49b3fc │ │ │ │ + ldr r0, [pc, #-728] @ 49b428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-736] @ 49b400 │ │ │ │ + ldr r0, [pc, #-736] @ 49b42c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-744] @ 49b404 │ │ │ │ + ldr r0, [pc, #-744] @ 49b430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-752] @ 49b408 │ │ │ │ + ldr r0, [pc, #-752] @ 49b434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-760] @ 49b40c │ │ │ │ + ldr r0, [pc, #-760] @ 49b438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-768] @ 49b410 │ │ │ │ + ldr r0, [pc, #-768] @ 49b43c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-776] @ 49b414 │ │ │ │ + ldr r0, [pc, #-776] @ 49b440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-784] @ 49b418 │ │ │ │ + ldr r0, [pc, #-784] @ 49b444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-792] @ 49b41c │ │ │ │ + ldr r0, [pc, #-792] @ 49b448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-800] @ 49b420 │ │ │ │ + ldr r0, [pc, #-800] @ 49b44c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-808] @ 49b424 │ │ │ │ + ldr r0, [pc, #-808] @ 49b450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-816] @ 49b428 │ │ │ │ + ldr r0, [pc, #-816] @ 49b454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-824] @ 49b42c │ │ │ │ + ldr r0, [pc, #-824] @ 49b458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-832] @ 49b430 │ │ │ │ + ldr r0, [pc, #-832] @ 49b45c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-840] @ 49b434 │ │ │ │ + ldr r0, [pc, #-840] @ 49b460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-848] @ 49b438 │ │ │ │ + ldr r0, [pc, #-848] @ 49b464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-856] @ 49b43c │ │ │ │ + ldr r0, [pc, #-856] @ 49b468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-864] @ 49b440 │ │ │ │ + ldr r0, [pc, #-864] @ 49b46c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-872] @ 49b444 │ │ │ │ + ldr r0, [pc, #-872] @ 49b470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-880] @ 49b448 │ │ │ │ + ldr r0, [pc, #-880] @ 49b474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-888] @ 49b44c │ │ │ │ + ldr r0, [pc, #-888] @ 49b478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-896] @ 49b450 │ │ │ │ + ldr r0, [pc, #-896] @ 49b47c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-904] @ 49b454 │ │ │ │ + ldr r0, [pc, #-904] @ 49b480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-912] @ 49b458 │ │ │ │ + ldr r0, [pc, #-912] @ 49b484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-920] @ 49b45c │ │ │ │ + ldr r0, [pc, #-920] @ 49b488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-928] @ 49b460 │ │ │ │ + ldr r0, [pc, #-928] @ 49b48c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-936] @ 49b464 │ │ │ │ + ldr r0, [pc, #-936] @ 49b490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-944] @ 49b468 │ │ │ │ + ldr r0, [pc, #-944] @ 49b494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-952] @ 49b46c │ │ │ │ + ldr r0, [pc, #-952] @ 49b498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-960] @ 49b470 │ │ │ │ + ldr r0, [pc, #-960] @ 49b49c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-968] @ 49b474 │ │ │ │ + ldr r0, [pc, #-968] @ 49b4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-976] @ 49b478 │ │ │ │ + ldr r0, [pc, #-976] @ 49b4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-984] @ 49b47c │ │ │ │ + ldr r0, [pc, #-984] @ 49b4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-992] @ 49b480 │ │ │ │ + ldr r0, [pc, #-992] @ 49b4ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1000] @ 49b484 │ │ │ │ + ldr r0, [pc, #-1000] @ 49b4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1008] @ 49b488 │ │ │ │ + ldr r0, [pc, #-1008] @ 49b4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1016] @ 49b48c │ │ │ │ + ldr r0, [pc, #-1016] @ 49b4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1024] @ 49b490 │ │ │ │ + ldr r0, [pc, #-1024] @ 49b4bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1032] @ 49b494 │ │ │ │ + ldr r0, [pc, #-1032] @ 49b4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1040] @ 49b498 │ │ │ │ + ldr r0, [pc, #-1040] @ 49b4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1048] @ 49b49c │ │ │ │ + ldr r0, [pc, #-1048] @ 49b4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1056] @ 49b4a0 │ │ │ │ + ldr r0, [pc, #-1056] @ 49b4cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1064] @ 49b4a4 │ │ │ │ + ldr r0, [pc, #-1064] @ 49b4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1072] @ 49b4a8 │ │ │ │ + ldr r0, [pc, #-1072] @ 49b4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1080] @ 49b4ac │ │ │ │ + ldr r0, [pc, #-1080] @ 49b4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1088] @ 49b4b0 │ │ │ │ + ldr r0, [pc, #-1088] @ 49b4dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1096] @ 49b4b4 │ │ │ │ + ldr r0, [pc, #-1096] @ 49b4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1104] @ 49b4b8 │ │ │ │ + ldr r0, [pc, #-1104] @ 49b4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1112] @ 49b4bc │ │ │ │ + ldr r0, [pc, #-1112] @ 49b4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1120] @ 49b4c0 │ │ │ │ + ldr r0, [pc, #-1120] @ 49b4ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1128] @ 49b4c4 │ │ │ │ + ldr r0, [pc, #-1128] @ 49b4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1136] @ 49b4c8 │ │ │ │ + ldr r0, [pc, #-1136] @ 49b4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1144] @ 49b4cc │ │ │ │ + ldr r0, [pc, #-1144] @ 49b4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1152] @ 49b4d0 │ │ │ │ + ldr r0, [pc, #-1152] @ 49b4fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1160] @ 49b4d4 │ │ │ │ + ldr r0, [pc, #-1160] @ 49b500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1168] @ 49b4d8 │ │ │ │ + ldr r0, [pc, #-1168] @ 49b504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1176] @ 49b4dc │ │ │ │ + ldr r0, [pc, #-1176] @ 49b508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1184] @ 49b4e0 │ │ │ │ + ldr r0, [pc, #-1184] @ 49b50c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1192] @ 49b4e4 │ │ │ │ + ldr r0, [pc, #-1192] @ 49b510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1200] @ 49b4e8 │ │ │ │ + ldr r0, [pc, #-1200] @ 49b514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1208] @ 49b4ec │ │ │ │ + ldr r0, [pc, #-1208] @ 49b518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1216] @ 49b4f0 │ │ │ │ + ldr r0, [pc, #-1216] @ 49b51c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1224] @ 49b4f4 │ │ │ │ + ldr r0, [pc, #-1224] @ 49b520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1232] @ 49b4f8 │ │ │ │ + ldr r0, [pc, #-1232] @ 49b524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1240] @ 49b4fc │ │ │ │ + ldr r0, [pc, #-1240] @ 49b528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1248] @ 49b500 │ │ │ │ + ldr r0, [pc, #-1248] @ 49b52c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1256] @ 49b504 │ │ │ │ + ldr r0, [pc, #-1256] @ 49b530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1264] @ 49b508 │ │ │ │ + ldr r0, [pc, #-1264] @ 49b534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1272] @ 49b50c │ │ │ │ + ldr r0, [pc, #-1272] @ 49b538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1280] @ 49b510 │ │ │ │ + ldr r0, [pc, #-1280] @ 49b53c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1288] @ 49b514 │ │ │ │ + ldr r0, [pc, #-1288] @ 49b540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1296] @ 49b518 │ │ │ │ + ldr r0, [pc, #-1296] @ 49b544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1304] @ 49b51c │ │ │ │ + ldr r0, [pc, #-1304] @ 49b548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1312] @ 49b520 │ │ │ │ + ldr r0, [pc, #-1312] @ 49b54c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1320] @ 49b524 │ │ │ │ + ldr r0, [pc, #-1320] @ 49b550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1328] @ 49b528 │ │ │ │ + ldr r0, [pc, #-1328] @ 49b554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1336] @ 49b52c │ │ │ │ + ldr r0, [pc, #-1336] @ 49b558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1344] @ 49b530 │ │ │ │ + ldr r0, [pc, #-1344] @ 49b55c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1352] @ 49b534 │ │ │ │ + ldr r0, [pc, #-1352] @ 49b560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1360] @ 49b538 │ │ │ │ + ldr r0, [pc, #-1360] @ 49b564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1368] @ 49b53c │ │ │ │ + ldr r0, [pc, #-1368] @ 49b568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1376] @ 49b540 │ │ │ │ + ldr r0, [pc, #-1376] @ 49b56c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1384] @ 49b544 │ │ │ │ + ldr r0, [pc, #-1384] @ 49b570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1392] @ 49b548 │ │ │ │ + ldr r0, [pc, #-1392] @ 49b574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1400] @ 49b54c │ │ │ │ + ldr r0, [pc, #-1400] @ 49b578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1408] @ 49b550 │ │ │ │ + ldr r0, [pc, #-1408] @ 49b57c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1416] @ 49b554 │ │ │ │ + ldr r0, [pc, #-1416] @ 49b580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1424] @ 49b558 │ │ │ │ + ldr r0, [pc, #-1424] @ 49b584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1432] @ 49b55c │ │ │ │ + ldr r0, [pc, #-1432] @ 49b588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1440] @ 49b560 │ │ │ │ + ldr r0, [pc, #-1440] @ 49b58c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1448] @ 49b564 │ │ │ │ + ldr r0, [pc, #-1448] @ 49b590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1456] @ 49b568 │ │ │ │ + ldr r0, [pc, #-1456] @ 49b594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1464] @ 49b56c │ │ │ │ + ldr r0, [pc, #-1464] @ 49b598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1472] @ 49b570 │ │ │ │ + ldr r0, [pc, #-1472] @ 49b59c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1480] @ 49b574 │ │ │ │ + ldr r0, [pc, #-1480] @ 49b5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1488] @ 49b578 │ │ │ │ + ldr r0, [pc, #-1488] @ 49b5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1496] @ 49b57c │ │ │ │ + ldr r0, [pc, #-1496] @ 49b5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1504] @ 49b580 │ │ │ │ + ldr r0, [pc, #-1504] @ 49b5ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1512] @ 49b584 │ │ │ │ + ldr r0, [pc, #-1512] @ 49b5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1520] @ 49b588 │ │ │ │ + ldr r0, [pc, #-1520] @ 49b5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1528] @ 49b58c │ │ │ │ + ldr r0, [pc, #-1528] @ 49b5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1536] @ 49b590 │ │ │ │ + ldr r0, [pc, #-1536] @ 49b5bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1544] @ 49b594 │ │ │ │ + ldr r0, [pc, #-1544] @ 49b5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #-1552] @ 49b598 │ │ │ │ + ldr r3, [pc, #-1552] @ 49b5c4 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 49bc0c │ │ │ │ - bhi 49bbe8 │ │ │ │ + beq 49bc38 │ │ │ │ + bhi 49bc14 │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - beq 49bc00 │ │ │ │ + beq 49bc2c │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 49bc30 │ │ │ │ - ldr r0, [pc, #-1588] @ 49b59c │ │ │ │ + bne 49bc5c │ │ │ │ + ldr r0, [pc, #-1588] @ 49b5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ cmp r0, #0 │ │ │ │ - bne 49bc24 │ │ │ │ - ldr r0, [pc, #-1604] @ 49b5a0 │ │ │ │ + bne 49bc50 │ │ │ │ + ldr r0, [pc, #-1604] @ 49b5cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #-1612] @ 49b5a4 │ │ │ │ + ldr r3, [pc, #-1612] @ 49b5d0 │ │ │ │ cmp r0, r3 │ │ │ │ - bne 49bc3c │ │ │ │ - ldr r0, [pc, #-1620] @ 49b5a8 │ │ │ │ + bne 49bc68 │ │ │ │ + ldr r0, [pc, #-1620] @ 49b5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 49b5ac │ │ │ │ + ldr r0, [pc, #-1628] @ 49b5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 49b5b0 │ │ │ │ + ldr r0, [pc, #-1636] @ 49b5dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 49b5b4 │ │ │ │ + ldr r0, [pc, #-1644] @ 49b5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 49b5b8 │ │ │ │ + ldr r0, [pc, #-1652] @ 49b5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 49b5bc │ │ │ │ + ldr r0, [pc, #-1660] @ 49b5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 49b5c0 │ │ │ │ + ldr r0, [pc, #-1668] @ 49b5ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #2452] @ 49c5e4 │ │ │ │ - ldr r2, [pc, #2452] @ 49c5e8 │ │ │ │ + ldr r3, [pc, #2452] @ 49c610 │ │ │ │ + ldr r2, [pc, #2452] @ 49c614 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, r2 │ │ │ │ - bhi 49bc6c │ │ │ │ + bhi 49bc98 │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r0, [pc, #2424] @ 49c5ec │ │ │ │ + ldr r0, [pc, #2424] @ 49c618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 49c5f0 │ │ │ │ + ldr r0, [pc, #2416] @ 49c61c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 49c5f4 │ │ │ │ + ldr r0, [pc, #2408] @ 49c620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 49c5f8 │ │ │ │ + ldr r0, [pc, #2400] @ 49c624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 49c5fc │ │ │ │ + ldr r0, [pc, #2392] @ 49c628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 49c600 │ │ │ │ + ldr r0, [pc, #2384] @ 49c62c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 49c604 │ │ │ │ + ldr r0, [pc, #2376] @ 49c630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 49c608 │ │ │ │ + ldr r0, [pc, #2368] @ 49c634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 49c60c │ │ │ │ + ldr r0, [pc, #2360] @ 49c638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 49c610 │ │ │ │ + ldr r0, [pc, #2352] @ 49c63c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 49c614 │ │ │ │ + ldr r0, [pc, #2344] @ 49c640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 49c618 │ │ │ │ + ldr r0, [pc, #2336] @ 49c644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 49c61c │ │ │ │ + ldr r0, [pc, #2328] @ 49c648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 49c620 │ │ │ │ + ldr r0, [pc, #2320] @ 49c64c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 49c624 │ │ │ │ + ldr r0, [pc, #2312] @ 49c650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 49c628 │ │ │ │ + ldr r0, [pc, #2304] @ 49c654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 49c62c │ │ │ │ + ldr r0, [pc, #2296] @ 49c658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 49c630 │ │ │ │ + ldr r0, [pc, #2288] @ 49c65c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 49c634 │ │ │ │ + ldr r0, [pc, #2280] @ 49c660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 49c638 │ │ │ │ + ldr r0, [pc, #2272] @ 49c664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 49c63c │ │ │ │ + ldr r0, [pc, #2264] @ 49c668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 49c640 │ │ │ │ + ldr r0, [pc, #2256] @ 49c66c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 49c644 │ │ │ │ + ldr r0, [pc, #2248] @ 49c670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 49c648 │ │ │ │ + ldr r0, [pc, #2240] @ 49c674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 49c64c │ │ │ │ + ldr r0, [pc, #2232] @ 49c678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 49c650 │ │ │ │ + ldr r0, [pc, #2224] @ 49c67c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 49c654 │ │ │ │ + ldr r0, [pc, #2216] @ 49c680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 49c658 │ │ │ │ + ldr r0, [pc, #2208] @ 49c684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 49c65c │ │ │ │ + ldr r0, [pc, #2200] @ 49c688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 49c660 │ │ │ │ + ldr r0, [pc, #2192] @ 49c68c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 49c664 │ │ │ │ + ldr r0, [pc, #2184] @ 49c690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 49c668 │ │ │ │ + ldr r0, [pc, #2176] @ 49c694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 49c66c │ │ │ │ + ldr r0, [pc, #2168] @ 49c698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 49c670 │ │ │ │ + ldr r0, [pc, #2160] @ 49c69c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 49c674 │ │ │ │ + ldr r0, [pc, #2152] @ 49c6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 49c678 │ │ │ │ + ldr r0, [pc, #2144] @ 49c6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 49c67c │ │ │ │ + ldr r0, [pc, #2136] @ 49c6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 49c680 │ │ │ │ + ldr r0, [pc, #2128] @ 49c6ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 49c684 │ │ │ │ + ldr r0, [pc, #2120] @ 49c6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 49c688 │ │ │ │ + ldr r0, [pc, #2112] @ 49c6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 49c68c │ │ │ │ + ldr r0, [pc, #2104] @ 49c6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 49c690 │ │ │ │ + ldr r0, [pc, #2096] @ 49c6bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 49c694 │ │ │ │ + ldr r0, [pc, #2088] @ 49c6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 49c698 │ │ │ │ + ldr r0, [pc, #2080] @ 49c6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 49c69c │ │ │ │ + ldr r0, [pc, #2072] @ 49c6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 49c6a0 │ │ │ │ + ldr r0, [pc, #2064] @ 49c6cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 49c6a4 │ │ │ │ + ldr r0, [pc, #2056] @ 49c6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 49c6a8 │ │ │ │ + ldr r0, [pc, #2048] @ 49c6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 49c6ac │ │ │ │ + ldr r0, [pc, #2040] @ 49c6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 49c6b0 │ │ │ │ + ldr r0, [pc, #2032] @ 49c6dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 49c6b4 │ │ │ │ + ldr r0, [pc, #2024] @ 49c6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 49c6b8 │ │ │ │ + ldr r0, [pc, #2016] @ 49c6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 49c6bc │ │ │ │ + ldr r0, [pc, #2008] @ 49c6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 49c6c0 │ │ │ │ + ldr r0, [pc, #2000] @ 49c6ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 49c6c4 │ │ │ │ + ldr r0, [pc, #1992] @ 49c6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 49c6c8 │ │ │ │ + ldr r0, [pc, #1984] @ 49c6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 49c6cc │ │ │ │ + ldr r0, [pc, #1976] @ 49c6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 49c6d0 │ │ │ │ + ldr r0, [pc, #1968] @ 49c6fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 49c6d4 │ │ │ │ + ldr r0, [pc, #1960] @ 49c700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 49c6d8 │ │ │ │ + ldr r0, [pc, #1952] @ 49c704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 49c6dc │ │ │ │ + ldr r0, [pc, #1944] @ 49c708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 49c6e0 │ │ │ │ + ldr r0, [pc, #1936] @ 49c70c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 49c6e4 │ │ │ │ + ldr r0, [pc, #1928] @ 49c710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 49c6e8 │ │ │ │ + ldr r0, [pc, #1920] @ 49c714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 49c6ec │ │ │ │ + ldr r0, [pc, #1912] @ 49c718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 49c6f0 │ │ │ │ + ldr r0, [pc, #1904] @ 49c71c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 49c6f4 │ │ │ │ + ldr r0, [pc, #1896] @ 49c720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 49c6f8 │ │ │ │ + ldr r0, [pc, #1888] @ 49c724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 49c6fc │ │ │ │ + ldr r0, [pc, #1880] @ 49c728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 49c700 │ │ │ │ + ldr r0, [pc, #1872] @ 49c72c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 49c704 │ │ │ │ + ldr r0, [pc, #1864] @ 49c730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 49c708 │ │ │ │ + ldr r0, [pc, #1856] @ 49c734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 49c70c │ │ │ │ + ldr r0, [pc, #1848] @ 49c738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 49c710 │ │ │ │ + ldr r0, [pc, #1840] @ 49c73c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 49c714 │ │ │ │ + ldr r0, [pc, #1832] @ 49c740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 49c718 │ │ │ │ + ldr r0, [pc, #1824] @ 49c744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 49c71c │ │ │ │ + ldr r0, [pc, #1816] @ 49c748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 49c720 │ │ │ │ + ldr r0, [pc, #1808] @ 49c74c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 49c724 │ │ │ │ + ldr r0, [pc, #1800] @ 49c750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 49c728 │ │ │ │ + ldr r0, [pc, #1792] @ 49c754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 49c72c │ │ │ │ + ldr r0, [pc, #1784] @ 49c758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 49c730 │ │ │ │ + ldr r0, [pc, #1776] @ 49c75c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 49c734 │ │ │ │ + ldr r0, [pc, #1768] @ 49c760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 49c738 │ │ │ │ + ldr r0, [pc, #1760] @ 49c764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 49c73c │ │ │ │ + ldr r0, [pc, #1752] @ 49c768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 49c740 │ │ │ │ + ldr r0, [pc, #1744] @ 49c76c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 49c744 │ │ │ │ + ldr r0, [pc, #1736] @ 49c770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 49c748 │ │ │ │ + ldr r0, [pc, #1728] @ 49c774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 49c74c │ │ │ │ + ldr r0, [pc, #1720] @ 49c778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 49c750 │ │ │ │ + ldr r0, [pc, #1712] @ 49c77c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 49c754 │ │ │ │ + ldr r0, [pc, #1704] @ 49c780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 49c758 │ │ │ │ + ldr r0, [pc, #1696] @ 49c784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 49c75c │ │ │ │ + ldr r0, [pc, #1688] @ 49c788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 49c760 │ │ │ │ + ldr r0, [pc, #1680] @ 49c78c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 49c764 │ │ │ │ + ldr r0, [pc, #1672] @ 49c790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 49c768 │ │ │ │ + ldr r0, [pc, #1664] @ 49c794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 49c76c │ │ │ │ + ldr r0, [pc, #1656] @ 49c798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 49c770 │ │ │ │ + ldr r0, [pc, #1648] @ 49c79c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 49c774 │ │ │ │ + ldr r0, [pc, #1640] @ 49c7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 49c778 │ │ │ │ + ldr r0, [pc, #1632] @ 49c7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 49c77c │ │ │ │ + ldr r0, [pc, #1624] @ 49c7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 49c780 │ │ │ │ + ldr r0, [pc, #1616] @ 49c7ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 49c784 │ │ │ │ + ldr r0, [pc, #1608] @ 49c7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 49c788 │ │ │ │ + ldr r0, [pc, #1600] @ 49c7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 49c78c │ │ │ │ + ldr r0, [pc, #1592] @ 49c7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 49c790 │ │ │ │ + ldr r0, [pc, #1584] @ 49c7bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 49c794 │ │ │ │ + ldr r0, [pc, #1576] @ 49c7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 49c798 │ │ │ │ + ldr r0, [pc, #1568] @ 49c7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 49c79c │ │ │ │ + ldr r0, [pc, #1560] @ 49c7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 49c7a0 │ │ │ │ + ldr r0, [pc, #1552] @ 49c7cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 49c7a4 │ │ │ │ + ldr r0, [pc, #1544] @ 49c7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 49c7a8 │ │ │ │ + ldr r0, [pc, #1536] @ 49c7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 49c7ac │ │ │ │ + ldr r0, [pc, #1528] @ 49c7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 49c7b0 │ │ │ │ + ldr r0, [pc, #1520] @ 49c7dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 49c7b4 │ │ │ │ + ldr r0, [pc, #1512] @ 49c7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 49c7b8 │ │ │ │ + ldr r0, [pc, #1504] @ 49c7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 49c7bc │ │ │ │ + ldr r0, [pc, #1496] @ 49c7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 49c7c0 │ │ │ │ + ldr r0, [pc, #1488] @ 49c7ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 49c7c4 │ │ │ │ + ldr r0, [pc, #1480] @ 49c7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 49c7c8 │ │ │ │ + ldr r0, [pc, #1472] @ 49c7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 49c7cc │ │ │ │ + ldr r0, [pc, #1464] @ 49c7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 49c7d0 │ │ │ │ + ldr r0, [pc, #1456] @ 49c7fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 49c7d4 │ │ │ │ + ldr r0, [pc, #1448] @ 49c800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 49c7d8 │ │ │ │ + ldr r0, [pc, #1440] @ 49c804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 49c7dc │ │ │ │ + ldr r0, [pc, #1432] @ 49c808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 49c7e0 │ │ │ │ + ldr r0, [pc, #1424] @ 49c80c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 49c7e4 │ │ │ │ + ldr r0, [pc, #1416] @ 49c810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 49c7e8 │ │ │ │ + ldr r0, [pc, #1408] @ 49c814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 49c7ec │ │ │ │ + ldr r0, [pc, #1400] @ 49c818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 49c7f0 │ │ │ │ + ldr r0, [pc, #1392] @ 49c81c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 49c7f4 │ │ │ │ + ldr r0, [pc, #1384] @ 49c820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 49c7f8 │ │ │ │ + ldr r0, [pc, #1376] @ 49c824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 49c7fc │ │ │ │ + ldr r0, [pc, #1368] @ 49c828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 49c800 │ │ │ │ + ldr r0, [pc, #1360] @ 49c82c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 49c804 │ │ │ │ + ldr r0, [pc, #1352] @ 49c830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 49c808 │ │ │ │ + ldr r0, [pc, #1344] @ 49c834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 49c80c │ │ │ │ + ldr r0, [pc, #1336] @ 49c838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 49c810 │ │ │ │ + ldr r0, [pc, #1328] @ 49c83c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 49c814 │ │ │ │ + ldr r0, [pc, #1320] @ 49c840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 49c818 │ │ │ │ + ldr r0, [pc, #1312] @ 49c844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 49c81c │ │ │ │ + ldr r0, [pc, #1304] @ 49c848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 49c820 │ │ │ │ + ldr r0, [pc, #1296] @ 49c84c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 49c824 │ │ │ │ + ldr r0, [pc, #1288] @ 49c850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 49c828 │ │ │ │ + ldr r0, [pc, #1280] @ 49c854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 49c82c │ │ │ │ + ldr r0, [pc, #1272] @ 49c858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 49c830 │ │ │ │ + ldr r0, [pc, #1264] @ 49c85c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 49c834 │ │ │ │ + ldr r0, [pc, #1256] @ 49c860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 49c838 │ │ │ │ + ldr r0, [pc, #1248] @ 49c864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 49c83c │ │ │ │ + ldr r0, [pc, #1240] @ 49c868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 49c840 │ │ │ │ + ldr r0, [pc, #1232] @ 49c86c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 49c844 │ │ │ │ + ldr r0, [pc, #1224] @ 49c870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 49c848 │ │ │ │ + ldr r0, [pc, #1216] @ 49c874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 49c84c │ │ │ │ + ldr r0, [pc, #1208] @ 49c878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 49c850 │ │ │ │ + ldr r0, [pc, #1200] @ 49c87c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 49c854 │ │ │ │ + ldr r0, [pc, #1192] @ 49c880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 49c858 │ │ │ │ + ldr r0, [pc, #1184] @ 49c884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 49c85c │ │ │ │ + ldr r0, [pc, #1176] @ 49c888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 49c860 │ │ │ │ + ldr r0, [pc, #1168] @ 49c88c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 49c864 │ │ │ │ + ldr r0, [pc, #1160] @ 49c890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 49c868 │ │ │ │ + ldr r0, [pc, #1152] @ 49c894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 49c86c │ │ │ │ + ldr r0, [pc, #1144] @ 49c898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 49c870 │ │ │ │ + ldr r0, [pc, #1136] @ 49c89c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 49c874 │ │ │ │ + ldr r0, [pc, #1128] @ 49c8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 49c878 │ │ │ │ + ldr r0, [pc, #1120] @ 49c8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 49c87c │ │ │ │ + ldr r0, [pc, #1112] @ 49c8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 49c880 │ │ │ │ + ldr r0, [pc, #1104] @ 49c8ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 49c884 │ │ │ │ + ldr r0, [pc, #1096] @ 49c8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 49c888 │ │ │ │ + ldr r0, [pc, #1088] @ 49c8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 49c88c │ │ │ │ + ldr r0, [pc, #1080] @ 49c8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 49c890 │ │ │ │ + ldr r0, [pc, #1072] @ 49c8bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 49c894 │ │ │ │ + ldr r0, [pc, #1064] @ 49c8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 49c898 │ │ │ │ + ldr r0, [pc, #1056] @ 49c8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 49c89c │ │ │ │ + ldr r0, [pc, #1048] @ 49c8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 49c8a0 │ │ │ │ + ldr r0, [pc, #1040] @ 49c8cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 49c8a4 │ │ │ │ + ldr r0, [pc, #1032] @ 49c8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 49c8a8 │ │ │ │ + ldr r0, [pc, #1024] @ 49c8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 49c8ac │ │ │ │ + ldr r0, [pc, #1016] @ 49c8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 49c8b0 │ │ │ │ + ldr r0, [pc, #1008] @ 49c8dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 49c8b4 │ │ │ │ + ldr r0, [pc, #1000] @ 49c8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 49c8b8 │ │ │ │ + ldr r0, [pc, #992] @ 49c8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 49c8bc │ │ │ │ + ldr r0, [pc, #984] @ 49c8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 49c8c0 │ │ │ │ + ldr r0, [pc, #976] @ 49c8ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 49c8c4 │ │ │ │ + ldr r0, [pc, #968] @ 49c8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 49c8c8 │ │ │ │ + ldr r0, [pc, #960] @ 49c8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 49c8cc │ │ │ │ + ldr r0, [pc, #952] @ 49c8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 49c8d0 │ │ │ │ + ldr r0, [pc, #944] @ 49c8fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 49c8d4 │ │ │ │ + ldr r0, [pc, #936] @ 49c900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 49c8d8 │ │ │ │ + ldr r0, [pc, #928] @ 49c904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 49c8dc │ │ │ │ + ldr r0, [pc, #920] @ 49c908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 49c8e0 │ │ │ │ + ldr r0, [pc, #912] @ 49c90c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 49c8e4 │ │ │ │ + ldr r0, [pc, #904] @ 49c910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 49c8e8 │ │ │ │ + ldr r0, [pc, #896] @ 49c914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 49c8ec │ │ │ │ + ldr r0, [pc, #888] @ 49c918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 49c8f0 │ │ │ │ + ldr r0, [pc, #880] @ 49c91c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 49c8f4 │ │ │ │ + ldr r0, [pc, #872] @ 49c920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 49c8f8 │ │ │ │ + ldr r0, [pc, #864] @ 49c924 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 49c8fc │ │ │ │ + ldr r0, [pc, #856] @ 49c928 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 49c900 │ │ │ │ + ldr r0, [pc, #848] @ 49c92c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 49c904 │ │ │ │ + ldr r0, [pc, #840] @ 49c930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 49c908 │ │ │ │ + ldr r0, [pc, #832] @ 49c934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 49c90c │ │ │ │ + ldr r0, [pc, #824] @ 49c938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 49c910 │ │ │ │ + ldr r0, [pc, #816] @ 49c93c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - teqeq lr, r4, asr #32 │ │ │ │ + teqeq lr, r0, asr #32 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - sbcseq r3, r8, r0, lsl #17 │ │ │ │ - sbcseq sp, ip, r4, asr #24 │ │ │ │ - sbcseq ip, ip, r0, rrx │ │ │ │ - sbcseq sp, ip, r0, lsl ip │ │ │ │ - sbcseq ip, ip, ip, lsr #32 │ │ │ │ - ldrsbeq sp, [ip], #188 @ 0xbc │ │ │ │ - ldrsheq fp, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq sp, ip, r8, lsr #23 │ │ │ │ - sbcseq fp, ip, r4, asr #31 │ │ │ │ - sbcseq sp, ip, r4, ror fp │ │ │ │ - smullseq fp, ip, r0, pc @ │ │ │ │ - sbcseq sp, ip, r0, asr #22 │ │ │ │ - sbcseq fp, ip, ip, asr pc │ │ │ │ - sbcseq sp, ip, ip, lsl #22 │ │ │ │ - sbcseq fp, ip, r8, lsr #30 │ │ │ │ - ldrsbeq sp, [ip], #168 @ 0xa8 │ │ │ │ - ldrsheq fp, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq sp, ip, r4, lsr #21 │ │ │ │ - sbcseq fp, ip, r0, asr #29 │ │ │ │ - sbcseq sp, ip, r0, ror sl │ │ │ │ - sbcseq fp, ip, ip, lsl #29 │ │ │ │ - sbcseq sp, ip, ip, lsr sl │ │ │ │ - sbcseq fp, ip, r8, asr lr │ │ │ │ - sbcseq sp, ip, r8, lsl #20 │ │ │ │ - sbcseq fp, ip, r4, lsr #28 │ │ │ │ - ldrsbeq sp, [ip], #148 @ 0x94 │ │ │ │ - ldrsheq fp, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq sp, ip, r0, lsr #19 │ │ │ │ - ldrheq fp, [ip], #220 @ 0xdc │ │ │ │ - sbcseq sp, ip, ip, ror #18 │ │ │ │ - sbcseq fp, ip, r8, lsl #27 │ │ │ │ - sbcseq sp, ip, r8, lsr r9 │ │ │ │ - sbcseq fp, ip, r4, asr sp │ │ │ │ - sbcseq sp, ip, r4, lsl #18 │ │ │ │ - sbcseq fp, ip, r0, lsr #26 │ │ │ │ - ldrsbeq sp, [ip], #128 @ 0x80 │ │ │ │ - sbcseq fp, ip, ip, ror #25 │ │ │ │ - smullseq sp, ip, ip, r8 │ │ │ │ - ldrheq fp, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq sp, ip, r8, ror #16 │ │ │ │ - sbcseq fp, ip, r4, lsl #25 │ │ │ │ - sbcseq sp, ip, r4, lsr r8 │ │ │ │ - sbcseq fp, ip, r0, asr ip │ │ │ │ - sbcseq sp, ip, r0, lsl #16 │ │ │ │ - sbcseq fp, ip, ip, lsl ip │ │ │ │ - sbcseq sp, ip, ip, asr #15 │ │ │ │ - sbcseq fp, ip, r8, ror #23 │ │ │ │ - smullseq sp, ip, r8, r7 │ │ │ │ - ldrheq fp, [ip], #180 @ 0xb4 │ │ │ │ - sbcseq sp, ip, r4, ror #14 │ │ │ │ - sbcseq fp, ip, r0, lsl #23 │ │ │ │ - sbcseq sp, ip, r0, lsr r7 │ │ │ │ - sbcseq fp, ip, ip, asr #22 │ │ │ │ - ldrsheq sp, [ip], #108 @ 0x6c │ │ │ │ - sbcseq fp, ip, r8, lsl fp │ │ │ │ - sbcseq sp, ip, r8, asr #13 │ │ │ │ - sbcseq fp, ip, r4, ror #21 │ │ │ │ - smullseq sp, ip, r4, r6 │ │ │ │ - ldrheq fp, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq sp, ip, r0, ror #12 │ │ │ │ - sbcseq fp, ip, ip, ror sl │ │ │ │ - sbcseq sp, ip, ip, lsr #12 │ │ │ │ - sbcseq fp, ip, r8, asr #20 │ │ │ │ - ldrsheq sp, [ip], #88 @ 0x58 │ │ │ │ - sbcseq fp, ip, r4, lsl sl │ │ │ │ - sbcseq sp, ip, r4, asr #11 │ │ │ │ - sbcseq fp, ip, r0, ror #19 │ │ │ │ - smullseq sp, ip, r0, r5 │ │ │ │ - sbcseq fp, ip, ip, lsr #19 │ │ │ │ - sbcseq sp, ip, ip, asr r5 │ │ │ │ - sbcseq fp, ip, r8, ror r9 │ │ │ │ - sbcseq sp, ip, r8, lsr #10 │ │ │ │ - sbcseq fp, ip, r4, asr #18 │ │ │ │ - ldrsheq sp, [ip], #68 @ 0x44 │ │ │ │ - sbcseq fp, ip, r0, lsl r9 │ │ │ │ - sbcseq sp, ip, r0, asr #9 │ │ │ │ - ldrsbeq fp, [ip], #140 @ 0x8c │ │ │ │ - sbcseq sp, ip, ip, lsl #9 │ │ │ │ - sbcseq fp, ip, r8, lsr #17 │ │ │ │ - sbcseq sp, ip, r8, asr r4 │ │ │ │ - sbcseq fp, ip, r4, ror r8 │ │ │ │ - sbcseq sp, ip, r4, lsr #8 │ │ │ │ - sbcseq fp, ip, r0, asr #16 │ │ │ │ - ldrsheq sp, [ip], #48 @ 0x30 │ │ │ │ - sbcseq fp, ip, ip, lsl #16 │ │ │ │ - ldrheq sp, [ip], #60 @ 0x3c │ │ │ │ - ldrsbeq fp, [ip], #120 @ 0x78 │ │ │ │ - sbcseq sp, ip, r8, lsl #7 │ │ │ │ - sbcseq fp, ip, r4, lsr #15 │ │ │ │ - sbcseq sp, ip, r4, asr r3 │ │ │ │ - sbcseq fp, ip, r0, ror r7 │ │ │ │ - sbcseq sp, ip, r0, lsr #6 │ │ │ │ - sbcseq fp, ip, ip, lsr r7 │ │ │ │ - sbcseq sp, ip, ip, ror #5 │ │ │ │ - sbcseq fp, ip, r8, lsl #14 │ │ │ │ - ldrheq sp, [ip], #40 @ 0x28 │ │ │ │ - ldrsbeq fp, [ip], #100 @ 0x64 │ │ │ │ - sbcseq sp, ip, r4, lsl #5 │ │ │ │ - sbcseq fp, ip, r0, lsr #13 │ │ │ │ - sbcseq sp, ip, r0, asr r2 │ │ │ │ - sbcseq fp, ip, ip, ror #12 │ │ │ │ - sbcseq sp, ip, ip, lsl r2 │ │ │ │ - sbcseq fp, ip, r8, lsr r6 │ │ │ │ - sbcseq sp, ip, r8, ror #3 │ │ │ │ - sbcseq fp, ip, r4, lsl #12 │ │ │ │ - ldrheq sp, [ip], #20 │ │ │ │ - ldrsbeq fp, [ip], #80 @ 0x50 │ │ │ │ - sbcseq sp, ip, r0, lsl #3 │ │ │ │ - smullseq fp, ip, ip, r5 │ │ │ │ - sbcseq sp, ip, ip, asr #2 │ │ │ │ - sbcseq fp, ip, r8, ror #10 │ │ │ │ - sbcseq sp, ip, r8, lsl r1 │ │ │ │ - sbcseq fp, ip, r4, lsr r5 │ │ │ │ - sbcseq sp, ip, r4, ror #1 │ │ │ │ - sbcseq fp, ip, r0, lsl #10 │ │ │ │ - ldrheq sp, [ip], #0 │ │ │ │ - sbcseq fp, ip, ip, asr #9 │ │ │ │ - sbcseq sp, ip, ip, ror r0 │ │ │ │ - smullseq fp, ip, r8, r4 │ │ │ │ - sbcseq sp, ip, r8, asr #32 │ │ │ │ - sbcseq fp, ip, r4, ror #8 │ │ │ │ - sbcseq sp, ip, r4, lsl r0 │ │ │ │ - sbcseq fp, ip, r0, lsr r4 │ │ │ │ - sbcseq ip, ip, r0, ror #31 │ │ │ │ - ldrsheq fp, [ip], #60 @ 0x3c │ │ │ │ - sbcseq ip, ip, ip, lsr #31 │ │ │ │ - sbcseq fp, ip, r8, asr #7 │ │ │ │ - sbcseq ip, ip, r8, ror pc │ │ │ │ - smullseq fp, ip, r4, r3 │ │ │ │ - sbcseq ip, ip, r4, asr #30 │ │ │ │ - sbcseq fp, ip, r0, ror #6 │ │ │ │ - sbcseq ip, ip, r0, lsl pc │ │ │ │ - sbcseq fp, ip, ip, lsr #6 │ │ │ │ - ldrsbeq ip, [ip], #236 @ 0xec │ │ │ │ - ldrsheq fp, [ip], #40 @ 0x28 │ │ │ │ - sbcseq ip, ip, r8, lsr #29 │ │ │ │ - sbcseq fp, ip, r4, asr #5 │ │ │ │ - sbcseq ip, ip, r4, ror lr │ │ │ │ - smullseq fp, ip, r0, r2 │ │ │ │ - sbcseq ip, ip, r0, asr #28 │ │ │ │ - sbcseq fp, ip, ip, asr r2 │ │ │ │ - sbcseq ip, ip, ip, lsl #28 │ │ │ │ - sbcseq fp, ip, r8, lsr #4 │ │ │ │ - ldrsbeq ip, [ip], #216 @ 0xd8 │ │ │ │ - ldrsheq fp, [ip], #20 │ │ │ │ - sbcseq ip, ip, r4, lsr #27 │ │ │ │ - sbcseq fp, ip, r0, asr #3 │ │ │ │ - sbcseq ip, ip, r0, ror sp │ │ │ │ - sbcseq fp, ip, ip, lsl #3 │ │ │ │ - sbcseq ip, ip, ip, lsr sp │ │ │ │ - sbcseq fp, ip, r8, asr r1 │ │ │ │ - sbcseq ip, ip, r8, lsl #26 │ │ │ │ - sbcseq fp, ip, r4, lsr #2 │ │ │ │ - ldrsbeq ip, [ip], #196 @ 0xc4 │ │ │ │ - ldrsheq fp, [ip], #0 │ │ │ │ - sbcseq ip, ip, r0, lsr #25 │ │ │ │ - ldrheq fp, [ip], #12 │ │ │ │ - sbcseq ip, ip, ip, ror #24 │ │ │ │ - sbcseq fp, ip, r8, lsl #1 │ │ │ │ - sbcseq ip, ip, r8, lsr ip │ │ │ │ - sbcseq fp, ip, r4, asr r0 │ │ │ │ - sbcseq ip, ip, r4, lsl #24 │ │ │ │ - sbcseq fp, ip, r0, lsr #32 │ │ │ │ - ldrsbeq ip, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq sl, ip, ip, ror #31 │ │ │ │ - smullseq ip, ip, ip, fp @ │ │ │ │ - ldrheq sl, [ip], #248 @ 0xf8 │ │ │ │ - sbcseq ip, ip, r8, ror #22 │ │ │ │ - sbcseq sl, ip, r4, lsl #31 │ │ │ │ - sbcseq ip, ip, r4, lsr fp │ │ │ │ - sbcseq sl, ip, r0, asr pc │ │ │ │ - sbcseq ip, ip, r0, lsl #22 │ │ │ │ - sbcseq sl, ip, ip, lsl pc │ │ │ │ - sbcseq ip, ip, ip, asr #21 │ │ │ │ - sbcseq sl, ip, r8, ror #29 │ │ │ │ - smullseq ip, ip, r8, sl @ │ │ │ │ - ldrheq sl, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq ip, ip, r4, ror #20 │ │ │ │ - sbcseq sl, ip, r0, lsl #29 │ │ │ │ - sbcseq ip, ip, r0, lsr sl │ │ │ │ - sbcseq sl, ip, ip, asr #28 │ │ │ │ - ldrsheq ip, [ip], #156 @ 0x9c │ │ │ │ - sbcseq sl, ip, r8, lsl lr │ │ │ │ - sbcseq ip, ip, r8, asr #19 │ │ │ │ - sbcseq sl, ip, r4, ror #27 │ │ │ │ - smullseq ip, ip, r4, r9 @ │ │ │ │ - ldrheq sl, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq ip, ip, r0, ror #18 │ │ │ │ - sbcseq sl, ip, ip, ror sp │ │ │ │ - sbcseq ip, ip, ip, lsr #18 │ │ │ │ - sbcseq sl, ip, r8, asr #26 │ │ │ │ - ldrsheq ip, [ip], #136 @ 0x88 │ │ │ │ - sbcseq sl, ip, r4, lsl sp │ │ │ │ - sbcseq ip, ip, r4, asr #17 │ │ │ │ - sbcseq sl, ip, r0, ror #25 │ │ │ │ - smullseq ip, ip, r0, r8 @ │ │ │ │ - sbcseq sl, ip, ip, lsr #25 │ │ │ │ - sbcseq ip, ip, ip, asr r8 │ │ │ │ - sbcseq sl, ip, r8, ror ip │ │ │ │ - sbcseq ip, ip, r8, lsr #16 │ │ │ │ - sbcseq sl, ip, r4, asr #24 │ │ │ │ - ldrsheq ip, [ip], #116 @ 0x74 │ │ │ │ - sbcseq sl, ip, ip, lsr #11 │ │ │ │ - sbcseq ip, ip, ip, asr r1 │ │ │ │ - sbcseq sl, ip, r8, ror r5 │ │ │ │ - sbcseq ip, ip, r8, lsr #2 │ │ │ │ - sbcseq sl, ip, r4, asr #10 │ │ │ │ - ldrsheq ip, [ip], #4 │ │ │ │ - sbcseq sl, ip, r0, lsl r5 │ │ │ │ - sbcseq ip, ip, r0, asr #1 │ │ │ │ - ldrsbeq sl, [ip], #76 @ 0x4c │ │ │ │ - sbcseq ip, ip, ip, lsl #1 │ │ │ │ - sbcseq sl, ip, r8, lsr #9 │ │ │ │ - sbcseq ip, ip, r8, asr r0 │ │ │ │ - sbcseq sl, ip, r4, ror r4 │ │ │ │ - sbcseq ip, ip, r4, lsr #32 │ │ │ │ - sbcseq sl, ip, r0, asr #8 │ │ │ │ - ldrsheq fp, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq sl, ip, ip, lsl #8 │ │ │ │ - ldrheq fp, [ip], #252 @ 0xfc │ │ │ │ - ldrsbeq sl, [ip], #56 @ 0x38 │ │ │ │ - sbcseq fp, ip, r8, lsl #31 │ │ │ │ - sbcseq sl, ip, r4, lsr #7 │ │ │ │ - sbcseq fp, ip, r4, asr pc │ │ │ │ - sbcseq sl, ip, r0, ror r3 │ │ │ │ - sbcseq fp, ip, r0, lsr #30 │ │ │ │ - sbcseq sl, ip, ip, lsr r3 │ │ │ │ - sbcseq fp, ip, ip, ror #29 │ │ │ │ - sbcseq sl, ip, r8, lsl #6 │ │ │ │ - ldrheq fp, [ip], #232 @ 0xe8 │ │ │ │ - ldrsbeq sl, [ip], #36 @ 0x24 │ │ │ │ - sbcseq fp, ip, r4, lsl #29 │ │ │ │ - sbcseq sl, ip, r0, lsr #5 │ │ │ │ - sbcseq fp, ip, r0, asr lr │ │ │ │ - sbcseq sl, ip, ip, ror #4 │ │ │ │ - sbcseq fp, ip, ip, lsl lr │ │ │ │ - sbcseq sl, ip, r8, lsr r2 │ │ │ │ - sbcseq fp, ip, r8, ror #27 │ │ │ │ - sbcseq sl, ip, r4, lsl #4 │ │ │ │ - ldrheq fp, [ip], #212 @ 0xd4 │ │ │ │ - ldrsbeq sl, [ip], #16 │ │ │ │ - sbcseq fp, ip, r0, lsl #27 │ │ │ │ - smullseq sl, ip, ip, r1 │ │ │ │ - sbcseq fp, ip, ip, asr #26 │ │ │ │ - sbcseq sl, ip, r8, ror #2 │ │ │ │ - sbcseq fp, ip, r8, lsl sp │ │ │ │ - sbcseq sl, ip, r4, lsr r1 │ │ │ │ - sbcseq fp, ip, r4, ror #25 │ │ │ │ - sbcseq sl, ip, r0, lsl #2 │ │ │ │ - ldrheq fp, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq sl, ip, ip, asr #1 │ │ │ │ - sbcseq fp, ip, ip, ror ip │ │ │ │ - smullseq sl, ip, r8, r0 │ │ │ │ - sbcseq fp, ip, r8, asr #24 │ │ │ │ - sbcseq sl, ip, r4, rrx │ │ │ │ - sbcseq fp, ip, r4, lsl ip │ │ │ │ - sbcseq sl, ip, r0, lsr r0 │ │ │ │ - sbcseq fp, ip, r0, ror #23 │ │ │ │ - ldrsheq r9, [ip], #252 @ 0xfc │ │ │ │ - sbcseq fp, ip, ip, lsr #23 │ │ │ │ - sbcseq r9, ip, r8, asr #31 │ │ │ │ - sbcseq fp, ip, r8, ror fp │ │ │ │ - smullseq r9, ip, r4, pc @ │ │ │ │ - sbcseq fp, ip, r4, asr #22 │ │ │ │ - sbcseq r9, ip, r0, ror #30 │ │ │ │ - sbcseq fp, ip, r0, lsl fp │ │ │ │ - sbcseq r9, ip, ip, lsr #30 │ │ │ │ - ldrsbeq fp, [ip], #172 @ 0xac │ │ │ │ - ldrsheq r9, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq fp, ip, r8, lsr #21 │ │ │ │ - sbcseq r9, ip, r4, asr #29 │ │ │ │ - sbcseq fp, ip, r4, ror sl │ │ │ │ - smullseq r9, ip, r0, lr │ │ │ │ - sbcseq fp, ip, r0, asr #20 │ │ │ │ - sbcseq r9, ip, ip, asr lr │ │ │ │ - sbcseq fp, ip, ip, lsl #20 │ │ │ │ - sbcseq r9, ip, r8, lsr #28 │ │ │ │ - ldrsbeq fp, [ip], #152 @ 0x98 │ │ │ │ - ldrsheq r9, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq fp, ip, r4, lsr #19 │ │ │ │ - sbcseq r9, ip, r0, asr #27 │ │ │ │ - sbcseq fp, ip, r0, ror r9 │ │ │ │ - sbcseq r9, ip, ip, lsl #27 │ │ │ │ - sbcseq fp, ip, ip, lsr r9 │ │ │ │ - sbcseq r9, ip, r8, asr sp │ │ │ │ - sbcseq fp, ip, r8, lsl #18 │ │ │ │ - sbcseq r9, ip, r4, lsr #26 │ │ │ │ - ldrsbeq fp, [ip], #132 @ 0x84 │ │ │ │ - ldrsheq r9, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq fp, ip, r0, lsr #17 │ │ │ │ - ldrheq r9, [ip], #204 @ 0xcc │ │ │ │ - sbcseq fp, ip, ip, ror #16 │ │ │ │ - sbcseq r9, ip, r8, lsl #25 │ │ │ │ - sbcseq fp, ip, r8, lsr r8 │ │ │ │ - sbcseq r9, ip, r4, asr ip │ │ │ │ - sbcseq fp, ip, r4, lsl #16 │ │ │ │ - sbcseq r9, ip, r0, lsr #24 │ │ │ │ - ldrsbeq fp, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r9, ip, ip, ror #23 │ │ │ │ - smullseq fp, ip, ip, r7 │ │ │ │ - ldrheq r9, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq fp, ip, r8, ror #14 │ │ │ │ - sbcseq r9, ip, r4, lsl #23 │ │ │ │ - sbcseq fp, ip, r4, lsr r7 │ │ │ │ - sbcseq r9, ip, r0, asr fp │ │ │ │ - sbcseq fp, ip, r0, lsl #14 │ │ │ │ - sbcseq r9, ip, ip, lsl fp │ │ │ │ - sbcseq fp, ip, ip, asr #13 │ │ │ │ - sbcseq r9, ip, r8, ror #21 │ │ │ │ - smullseq fp, ip, r8, r6 │ │ │ │ - ldrheq r9, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq fp, ip, r4, ror #12 │ │ │ │ - sbcseq r9, ip, r0, lsl #21 │ │ │ │ - sbcseq fp, ip, r0, lsr r6 │ │ │ │ - sbcseq r9, ip, ip, asr #20 │ │ │ │ - ldrsheq fp, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r9, ip, r8, lsl sl │ │ │ │ - sbcseq fp, ip, r8, asr #11 │ │ │ │ - sbcseq r9, ip, r4, ror #19 │ │ │ │ - smullseq fp, ip, r4, r5 │ │ │ │ - ldrheq r9, [ip], #144 @ 0x90 │ │ │ │ - sbcseq fp, ip, r0, ror #10 │ │ │ │ - sbcseq r9, ip, ip, ror r9 │ │ │ │ - sbcseq fp, ip, ip, lsr #10 │ │ │ │ - sbcseq r9, ip, r8, asr #18 │ │ │ │ - ldrsheq fp, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r9, ip, r4, lsl r9 │ │ │ │ - sbcseq fp, ip, r4, asr #9 │ │ │ │ - sbcseq r9, ip, r0, ror #17 │ │ │ │ - smullseq fp, ip, r0, r4 │ │ │ │ - sbcseq r9, ip, ip, lsr #17 │ │ │ │ - sbcseq fp, ip, ip, asr r4 │ │ │ │ - sbcseq r9, ip, r8, ror r8 │ │ │ │ - sbcseq fp, ip, r8, lsr #8 │ │ │ │ - sbcseq r9, ip, r4, asr #16 │ │ │ │ - ldrsheq fp, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r9, ip, r0, lsl r8 │ │ │ │ - sbcseq fp, ip, r0, asr #7 │ │ │ │ - ldrsbeq r9, [ip], #124 @ 0x7c │ │ │ │ - sbcseq fp, ip, ip, lsl #7 │ │ │ │ - sbcseq r9, ip, r8, lsr #15 │ │ │ │ - sbcseq fp, ip, r8, asr r3 │ │ │ │ - sbcseq r9, ip, r4, ror r7 │ │ │ │ - sbcseq fp, ip, r4, lsr #6 │ │ │ │ - sbcseq r9, ip, r0, asr #14 │ │ │ │ - ldrsheq fp, [ip], #32 │ │ │ │ - sbcseq r9, ip, ip, lsl #14 │ │ │ │ - ldrheq fp, [ip], #44 @ 0x2c │ │ │ │ - ldrsbeq r9, [ip], #104 @ 0x68 │ │ │ │ - sbcseq fp, ip, r8, lsl #5 │ │ │ │ - sbcseq r9, ip, r4, lsr #13 │ │ │ │ - sbcseq fp, ip, r4, asr r2 │ │ │ │ - sbcseq r9, ip, r0, ror r6 │ │ │ │ - sbcseq fp, ip, r0, lsr #4 │ │ │ │ - sbcseq r9, ip, ip, lsr r6 │ │ │ │ - sbcseq fp, ip, ip, ror #3 │ │ │ │ - sbcseq r9, ip, r8, lsl #12 │ │ │ │ - ldrheq fp, [ip], #24 │ │ │ │ - ldrsbeq r9, [ip], #84 @ 0x54 │ │ │ │ - sbcseq fp, ip, r4, lsl #3 │ │ │ │ - sbcseq r9, ip, r0, lsr #11 │ │ │ │ - sbcseq fp, ip, r0, asr r1 │ │ │ │ - sbcseq r9, ip, ip, ror #10 │ │ │ │ - sbcseq fp, ip, ip, lsl r1 │ │ │ │ - sbcseq r9, ip, r8, lsr r5 │ │ │ │ - sbcseq fp, ip, r8, ror #1 │ │ │ │ - sbcseq r9, ip, r4, lsl #10 │ │ │ │ - ldrheq fp, [ip], #4 │ │ │ │ - ldrsbeq r9, [ip], #64 @ 0x40 │ │ │ │ - sbcseq fp, ip, r0, lsl #1 │ │ │ │ - smullseq r9, ip, ip, r4 │ │ │ │ - sbcseq fp, ip, ip, asr #32 │ │ │ │ - sbcseq r9, ip, r8, ror #8 │ │ │ │ - sbcseq fp, ip, r8, lsl r0 │ │ │ │ - sbcseq r9, ip, r4, lsr r4 │ │ │ │ - sbcseq sl, ip, r4, ror #31 │ │ │ │ - sbcseq r9, ip, r0, lsl #8 │ │ │ │ - ldrheq sl, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r9, ip, ip, asr #7 │ │ │ │ - sbcseq sl, ip, ip, ror pc │ │ │ │ - smullseq r9, ip, r8, r3 │ │ │ │ - sbcseq sl, ip, r8, asr #30 │ │ │ │ - sbcseq r9, ip, r4, ror #6 │ │ │ │ - sbcseq sl, ip, r4, lsl pc │ │ │ │ - sbcseq r9, ip, r0, lsr r3 │ │ │ │ - sbcseq sl, ip, r0, ror #29 │ │ │ │ - ldrsheq r9, [ip], #44 @ 0x2c │ │ │ │ - sbcseq sl, ip, ip, lsr #29 │ │ │ │ - sbcseq r9, ip, r8, asr #5 │ │ │ │ - sbcseq sl, ip, r8, ror lr │ │ │ │ - smullseq r9, ip, r4, r2 │ │ │ │ - sbcseq sl, ip, r4, asr #28 │ │ │ │ - sbcseq r9, ip, r0, ror #4 │ │ │ │ - sbcseq sl, ip, r0, lsl lr │ │ │ │ - sbcseq r9, ip, ip, lsr #4 │ │ │ │ - ldrsbeq sl, [ip], #220 @ 0xdc │ │ │ │ - ldrsheq r9, [ip], #24 │ │ │ │ - sbcseq sl, ip, r8, lsr #27 │ │ │ │ - sbcseq r9, ip, r4, asr #3 │ │ │ │ - sbcseq sl, ip, r4, ror sp │ │ │ │ - smullseq r9, ip, r0, r1 │ │ │ │ - sbcseq sl, ip, r0, asr #26 │ │ │ │ - sbcseq r9, ip, ip, asr r1 │ │ │ │ - sbcseq sl, ip, ip, lsl #26 │ │ │ │ - sbcseq r9, ip, r8, lsr #2 │ │ │ │ - ldrsbeq sl, [ip], #200 @ 0xc8 │ │ │ │ - ldrsheq r9, [ip], #4 │ │ │ │ - ldr r0, [pc, #-828] @ 49c914 │ │ │ │ + sbcseq r3, r8, r4, ror r8 │ │ │ │ + sbcseq sp, ip, r8, lsr ip │ │ │ │ + sbcseq ip, ip, r4, asr r0 │ │ │ │ + sbcseq sp, ip, r4, lsl #24 │ │ │ │ + sbcseq ip, ip, r0, lsr #32 │ │ │ │ + ldrsbeq sp, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq fp, ip, ip, ror #31 │ │ │ │ + smullseq sp, ip, ip, fp │ │ │ │ + ldrheq fp, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq sp, ip, r8, ror #22 │ │ │ │ + sbcseq fp, ip, r4, lsl #31 │ │ │ │ + sbcseq sp, ip, r4, lsr fp │ │ │ │ + sbcseq fp, ip, r0, asr pc │ │ │ │ + sbcseq sp, ip, r0, lsl #22 │ │ │ │ + sbcseq fp, ip, ip, lsl pc │ │ │ │ + sbcseq sp, ip, ip, asr #21 │ │ │ │ + sbcseq fp, ip, r8, ror #29 │ │ │ │ + smullseq sp, ip, r8, sl │ │ │ │ + ldrheq fp, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq sp, ip, r4, ror #20 │ │ │ │ + sbcseq fp, ip, r0, lsl #29 │ │ │ │ + sbcseq sp, ip, r0, lsr sl │ │ │ │ + sbcseq fp, ip, ip, asr #28 │ │ │ │ + ldrsheq sp, [ip], #156 @ 0x9c │ │ │ │ + sbcseq fp, ip, r8, lsl lr │ │ │ │ + sbcseq sp, ip, r8, asr #19 │ │ │ │ + sbcseq fp, ip, r4, ror #27 │ │ │ │ + smullseq sp, ip, r4, r9 │ │ │ │ + ldrheq fp, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq sp, ip, r0, ror #18 │ │ │ │ + sbcseq fp, ip, ip, ror sp │ │ │ │ + sbcseq sp, ip, ip, lsr #18 │ │ │ │ + sbcseq fp, ip, r8, asr #26 │ │ │ │ + ldrsheq sp, [ip], #136 @ 0x88 │ │ │ │ + sbcseq fp, ip, r4, lsl sp │ │ │ │ + sbcseq sp, ip, r4, asr #17 │ │ │ │ + sbcseq fp, ip, r0, ror #25 │ │ │ │ + smullseq sp, ip, r0, r8 │ │ │ │ + sbcseq fp, ip, ip, lsr #25 │ │ │ │ + sbcseq sp, ip, ip, asr r8 │ │ │ │ + sbcseq fp, ip, r8, ror ip │ │ │ │ + sbcseq sp, ip, r8, lsr #16 │ │ │ │ + sbcseq fp, ip, r4, asr #24 │ │ │ │ + ldrsheq sp, [ip], #116 @ 0x74 │ │ │ │ + sbcseq fp, ip, r0, lsl ip │ │ │ │ + sbcseq sp, ip, r0, asr #15 │ │ │ │ + ldrsbeq fp, [ip], #188 @ 0xbc │ │ │ │ + sbcseq sp, ip, ip, lsl #15 │ │ │ │ + sbcseq fp, ip, r8, lsr #23 │ │ │ │ + sbcseq sp, ip, r8, asr r7 │ │ │ │ + sbcseq fp, ip, r4, ror fp │ │ │ │ + sbcseq sp, ip, r4, lsr #14 │ │ │ │ + sbcseq fp, ip, r0, asr #22 │ │ │ │ + ldrsheq sp, [ip], #96 @ 0x60 │ │ │ │ + sbcseq fp, ip, ip, lsl #22 │ │ │ │ + ldrheq sp, [ip], #108 @ 0x6c │ │ │ │ + ldrsbeq fp, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq sp, ip, r8, lsl #13 │ │ │ │ + sbcseq fp, ip, r4, lsr #21 │ │ │ │ + sbcseq sp, ip, r4, asr r6 │ │ │ │ + sbcseq fp, ip, r0, ror sl │ │ │ │ + sbcseq sp, ip, r0, lsr #12 │ │ │ │ + sbcseq fp, ip, ip, lsr sl │ │ │ │ + sbcseq sp, ip, ip, ror #11 │ │ │ │ + sbcseq fp, ip, r8, lsl #20 │ │ │ │ + ldrheq sp, [ip], #88 @ 0x58 │ │ │ │ + ldrsbeq fp, [ip], #148 @ 0x94 │ │ │ │ + sbcseq sp, ip, r4, lsl #11 │ │ │ │ + sbcseq fp, ip, r0, lsr #19 │ │ │ │ + sbcseq sp, ip, r0, asr r5 │ │ │ │ + sbcseq fp, ip, ip, ror #18 │ │ │ │ + sbcseq sp, ip, ip, lsl r5 │ │ │ │ + sbcseq fp, ip, r8, lsr r9 │ │ │ │ + sbcseq sp, ip, r8, ror #9 │ │ │ │ + sbcseq fp, ip, r4, lsl #18 │ │ │ │ + ldrheq sp, [ip], #68 @ 0x44 │ │ │ │ + ldrsbeq fp, [ip], #128 @ 0x80 │ │ │ │ + sbcseq sp, ip, r0, lsl #9 │ │ │ │ + smullseq fp, ip, ip, r8 │ │ │ │ + sbcseq sp, ip, ip, asr #8 │ │ │ │ + sbcseq fp, ip, r8, ror #16 │ │ │ │ + sbcseq sp, ip, r8, lsl r4 │ │ │ │ + sbcseq fp, ip, r4, lsr r8 │ │ │ │ + sbcseq sp, ip, r4, ror #7 │ │ │ │ + sbcseq fp, ip, r0, lsl #16 │ │ │ │ + ldrheq sp, [ip], #48 @ 0x30 │ │ │ │ + sbcseq fp, ip, ip, asr #15 │ │ │ │ + sbcseq sp, ip, ip, ror r3 │ │ │ │ + smullseq fp, ip, r8, r7 │ │ │ │ + sbcseq sp, ip, r8, asr #6 │ │ │ │ + sbcseq fp, ip, r4, ror #14 │ │ │ │ + sbcseq sp, ip, r4, lsl r3 │ │ │ │ + sbcseq fp, ip, r0, lsr r7 │ │ │ │ + sbcseq sp, ip, r0, ror #5 │ │ │ │ + ldrsheq fp, [ip], #108 @ 0x6c │ │ │ │ + sbcseq sp, ip, ip, lsr #5 │ │ │ │ + sbcseq fp, ip, r8, asr #13 │ │ │ │ + sbcseq sp, ip, r8, ror r2 │ │ │ │ + smullseq fp, ip, r4, r6 │ │ │ │ + sbcseq sp, ip, r4, asr #4 │ │ │ │ + sbcseq fp, ip, r0, ror #12 │ │ │ │ + sbcseq sp, ip, r0, lsl r2 │ │ │ │ + sbcseq fp, ip, ip, lsr #12 │ │ │ │ + ldrsbeq sp, [ip], #28 │ │ │ │ + ldrsheq fp, [ip], #88 @ 0x58 │ │ │ │ + sbcseq sp, ip, r8, lsr #3 │ │ │ │ + sbcseq fp, ip, r4, asr #11 │ │ │ │ + sbcseq sp, ip, r4, ror r1 │ │ │ │ + smullseq fp, ip, r0, r5 │ │ │ │ + sbcseq sp, ip, r0, asr #2 │ │ │ │ + sbcseq fp, ip, ip, asr r5 │ │ │ │ + sbcseq sp, ip, ip, lsl #2 │ │ │ │ + sbcseq fp, ip, r8, lsr #10 │ │ │ │ + ldrsbeq sp, [ip], #8 │ │ │ │ + ldrsheq fp, [ip], #68 @ 0x44 │ │ │ │ + sbcseq sp, ip, r4, lsr #1 │ │ │ │ + sbcseq fp, ip, r0, asr #9 │ │ │ │ + sbcseq sp, ip, r0, ror r0 │ │ │ │ + sbcseq fp, ip, ip, lsl #9 │ │ │ │ + sbcseq sp, ip, ip, lsr r0 │ │ │ │ + sbcseq fp, ip, r8, asr r4 │ │ │ │ + sbcseq sp, ip, r8 │ │ │ │ + sbcseq fp, ip, r4, lsr #8 │ │ │ │ + ldrsbeq ip, [ip], #244 @ 0xf4 │ │ │ │ + ldrsheq fp, [ip], #48 @ 0x30 │ │ │ │ + sbcseq ip, ip, r0, lsr #31 │ │ │ │ + ldrheq fp, [ip], #60 @ 0x3c │ │ │ │ + sbcseq ip, ip, ip, ror #30 │ │ │ │ + sbcseq fp, ip, r8, lsl #7 │ │ │ │ + sbcseq ip, ip, r8, lsr pc │ │ │ │ + sbcseq fp, ip, r4, asr r3 │ │ │ │ + sbcseq ip, ip, r4, lsl #30 │ │ │ │ + sbcseq fp, ip, r0, lsr #6 │ │ │ │ + ldrsbeq ip, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq fp, ip, ip, ror #5 │ │ │ │ + smullseq ip, ip, ip, lr @ │ │ │ │ + ldrheq fp, [ip], #40 @ 0x28 │ │ │ │ + sbcseq ip, ip, r8, ror #28 │ │ │ │ + sbcseq fp, ip, r4, lsl #5 │ │ │ │ + sbcseq ip, ip, r4, lsr lr │ │ │ │ + sbcseq fp, ip, r0, asr r2 │ │ │ │ + sbcseq ip, ip, r0, lsl #28 │ │ │ │ + sbcseq fp, ip, ip, lsl r2 │ │ │ │ + sbcseq ip, ip, ip, asr #27 │ │ │ │ + sbcseq fp, ip, r8, ror #3 │ │ │ │ + smullseq ip, ip, r8, sp @ │ │ │ │ + ldrheq fp, [ip], #20 │ │ │ │ + sbcseq ip, ip, r4, ror #26 │ │ │ │ + sbcseq fp, ip, r0, lsl #3 │ │ │ │ + sbcseq ip, ip, r0, lsr sp │ │ │ │ + sbcseq fp, ip, ip, asr #2 │ │ │ │ + ldrsheq ip, [ip], #204 @ 0xcc │ │ │ │ + sbcseq fp, ip, r8, lsl r1 │ │ │ │ + sbcseq ip, ip, r8, asr #25 │ │ │ │ + sbcseq fp, ip, r4, ror #1 │ │ │ │ + smullseq ip, ip, r4, ip @ │ │ │ │ + ldrheq fp, [ip], #0 │ │ │ │ + sbcseq ip, ip, r0, ror #24 │ │ │ │ + sbcseq fp, ip, ip, ror r0 │ │ │ │ + sbcseq ip, ip, ip, lsr #24 │ │ │ │ + sbcseq fp, ip, r8, asr #32 │ │ │ │ + ldrsheq ip, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq fp, ip, r4, lsl r0 │ │ │ │ + sbcseq ip, ip, r4, asr #23 │ │ │ │ + sbcseq sl, ip, r0, ror #31 │ │ │ │ + smullseq ip, ip, r0, fp @ │ │ │ │ + sbcseq sl, ip, ip, lsr #31 │ │ │ │ + sbcseq ip, ip, ip, asr fp │ │ │ │ + sbcseq sl, ip, r8, ror pc │ │ │ │ + sbcseq ip, ip, r8, lsr #22 │ │ │ │ + sbcseq sl, ip, r4, asr #30 │ │ │ │ + ldrsheq ip, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq sl, ip, r0, lsl pc │ │ │ │ + sbcseq ip, ip, r0, asr #21 │ │ │ │ + ldrsbeq sl, [ip], #236 @ 0xec │ │ │ │ + sbcseq ip, ip, ip, lsl #21 │ │ │ │ + sbcseq sl, ip, r8, lsr #29 │ │ │ │ + sbcseq ip, ip, r8, asr sl │ │ │ │ + sbcseq sl, ip, r4, ror lr │ │ │ │ + sbcseq ip, ip, r4, lsr #20 │ │ │ │ + sbcseq sl, ip, r0, asr #28 │ │ │ │ + ldrsheq ip, [ip], #144 @ 0x90 │ │ │ │ + sbcseq sl, ip, ip, lsl #28 │ │ │ │ + ldrheq ip, [ip], #156 @ 0x9c │ │ │ │ + ldrsbeq sl, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq ip, ip, r8, lsl #19 │ │ │ │ + sbcseq sl, ip, r4, lsr #27 │ │ │ │ + sbcseq ip, ip, r4, asr r9 │ │ │ │ + sbcseq sl, ip, r0, ror sp │ │ │ │ + sbcseq ip, ip, r0, lsr #18 │ │ │ │ + sbcseq sl, ip, ip, lsr sp │ │ │ │ + sbcseq ip, ip, ip, ror #17 │ │ │ │ + sbcseq sl, ip, r8, lsl #26 │ │ │ │ + ldrheq ip, [ip], #136 @ 0x88 │ │ │ │ + ldrsbeq sl, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq ip, ip, r4, lsl #17 │ │ │ │ + sbcseq sl, ip, r0, lsr #25 │ │ │ │ + sbcseq ip, ip, r0, asr r8 │ │ │ │ + sbcseq sl, ip, ip, ror #24 │ │ │ │ + sbcseq ip, ip, ip, lsl r8 │ │ │ │ + sbcseq sl, ip, r8, lsr ip │ │ │ │ + sbcseq ip, ip, r8, ror #15 │ │ │ │ + sbcseq sl, ip, r0, lsr #11 │ │ │ │ + sbcseq ip, ip, r0, asr r1 │ │ │ │ + sbcseq sl, ip, ip, ror #10 │ │ │ │ + sbcseq ip, ip, ip, lsl r1 │ │ │ │ + sbcseq sl, ip, r8, lsr r5 │ │ │ │ + sbcseq ip, ip, r8, ror #1 │ │ │ │ + sbcseq sl, ip, r4, lsl #10 │ │ │ │ + ldrheq ip, [ip], #4 │ │ │ │ + ldrsbeq sl, [ip], #64 @ 0x40 │ │ │ │ + sbcseq ip, ip, r0, lsl #1 │ │ │ │ + smullseq sl, ip, ip, r4 │ │ │ │ + sbcseq ip, ip, ip, asr #32 │ │ │ │ + sbcseq sl, ip, r8, ror #8 │ │ │ │ + sbcseq ip, ip, r8, lsl r0 │ │ │ │ + sbcseq sl, ip, r4, lsr r4 │ │ │ │ + sbcseq fp, ip, r4, ror #31 │ │ │ │ + sbcseq sl, ip, r0, lsl #8 │ │ │ │ + ldrheq fp, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq sl, ip, ip, asr #7 │ │ │ │ + sbcseq fp, ip, ip, ror pc │ │ │ │ + smullseq sl, ip, r8, r3 │ │ │ │ + sbcseq fp, ip, r8, asr #30 │ │ │ │ + sbcseq sl, ip, r4, ror #6 │ │ │ │ + sbcseq fp, ip, r4, lsl pc │ │ │ │ + sbcseq sl, ip, r0, lsr r3 │ │ │ │ + sbcseq fp, ip, r0, ror #29 │ │ │ │ + ldrsheq sl, [ip], #44 @ 0x2c │ │ │ │ + sbcseq fp, ip, ip, lsr #29 │ │ │ │ + sbcseq sl, ip, r8, asr #5 │ │ │ │ + sbcseq fp, ip, r8, ror lr │ │ │ │ + smullseq sl, ip, r4, r2 │ │ │ │ + sbcseq fp, ip, r4, asr #28 │ │ │ │ + sbcseq sl, ip, r0, ror #4 │ │ │ │ + sbcseq fp, ip, r0, lsl lr │ │ │ │ + sbcseq sl, ip, ip, lsr #4 │ │ │ │ + ldrsbeq fp, [ip], #220 @ 0xdc │ │ │ │ + ldrsheq sl, [ip], #24 │ │ │ │ + sbcseq fp, ip, r8, lsr #27 │ │ │ │ + sbcseq sl, ip, r4, asr #3 │ │ │ │ + sbcseq fp, ip, r4, ror sp │ │ │ │ + smullseq sl, ip, r0, r1 │ │ │ │ + sbcseq fp, ip, r0, asr #26 │ │ │ │ + sbcseq sl, ip, ip, asr r1 │ │ │ │ + sbcseq fp, ip, ip, lsl #26 │ │ │ │ + sbcseq sl, ip, r8, lsr #2 │ │ │ │ + ldrsbeq fp, [ip], #200 @ 0xc8 │ │ │ │ + ldrsheq sl, [ip], #4 │ │ │ │ + sbcseq fp, ip, r4, lsr #25 │ │ │ │ + sbcseq sl, ip, r0, asr #1 │ │ │ │ + sbcseq fp, ip, r0, ror ip │ │ │ │ + sbcseq sl, ip, ip, lsl #1 │ │ │ │ + sbcseq fp, ip, ip, lsr ip │ │ │ │ + sbcseq sl, ip, r8, asr r0 │ │ │ │ + sbcseq fp, ip, r8, lsl #24 │ │ │ │ + sbcseq sl, ip, r4, lsr #32 │ │ │ │ + ldrsbeq fp, [ip], #180 @ 0xb4 │ │ │ │ + ldrsheq r9, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq fp, ip, r0, lsr #23 │ │ │ │ + ldrheq r9, [ip], #252 @ 0xfc │ │ │ │ + sbcseq fp, ip, ip, ror #22 │ │ │ │ + sbcseq r9, ip, r8, lsl #31 │ │ │ │ + sbcseq fp, ip, r8, lsr fp │ │ │ │ + sbcseq r9, ip, r4, asr pc │ │ │ │ + sbcseq fp, ip, r4, lsl #22 │ │ │ │ + sbcseq r9, ip, r0, lsr #30 │ │ │ │ + ldrsbeq fp, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r9, ip, ip, ror #29 │ │ │ │ + smullseq fp, ip, ip, sl │ │ │ │ + ldrheq r9, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq fp, ip, r8, ror #20 │ │ │ │ + sbcseq r9, ip, r4, lsl #29 │ │ │ │ + sbcseq fp, ip, r4, lsr sl │ │ │ │ + sbcseq r9, ip, r0, asr lr │ │ │ │ + sbcseq fp, ip, r0, lsl #20 │ │ │ │ + sbcseq r9, ip, ip, lsl lr │ │ │ │ + sbcseq fp, ip, ip, asr #19 │ │ │ │ + sbcseq r9, ip, r8, ror #27 │ │ │ │ + smullseq fp, ip, r8, r9 │ │ │ │ + ldrheq r9, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq fp, ip, r4, ror #18 │ │ │ │ + sbcseq r9, ip, r0, lsl #27 │ │ │ │ + sbcseq fp, ip, r0, lsr r9 │ │ │ │ + sbcseq r9, ip, ip, asr #26 │ │ │ │ + ldrsheq fp, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r9, ip, r8, lsl sp │ │ │ │ + sbcseq fp, ip, r8, asr #17 │ │ │ │ + sbcseq r9, ip, r4, ror #25 │ │ │ │ + smullseq fp, ip, r4, r8 │ │ │ │ + ldrheq r9, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq fp, ip, r0, ror #16 │ │ │ │ + sbcseq r9, ip, ip, ror ip │ │ │ │ + sbcseq fp, ip, ip, lsr #16 │ │ │ │ + sbcseq r9, ip, r8, asr #24 │ │ │ │ + ldrsheq fp, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r9, ip, r4, lsl ip │ │ │ │ + sbcseq fp, ip, r4, asr #15 │ │ │ │ + sbcseq r9, ip, r0, ror #23 │ │ │ │ + smullseq fp, ip, r0, r7 │ │ │ │ + sbcseq r9, ip, ip, lsr #23 │ │ │ │ + sbcseq fp, ip, ip, asr r7 │ │ │ │ + sbcseq r9, ip, r8, ror fp │ │ │ │ + sbcseq fp, ip, r8, lsr #14 │ │ │ │ + sbcseq r9, ip, r4, asr #22 │ │ │ │ + ldrsheq fp, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r9, ip, r0, lsl fp │ │ │ │ + sbcseq fp, ip, r0, asr #13 │ │ │ │ + ldrsbeq r9, [ip], #172 @ 0xac │ │ │ │ + sbcseq fp, ip, ip, lsl #13 │ │ │ │ + sbcseq r9, ip, r8, lsr #21 │ │ │ │ + sbcseq fp, ip, r8, asr r6 │ │ │ │ + sbcseq r9, ip, r4, ror sl │ │ │ │ + sbcseq fp, ip, r4, lsr #12 │ │ │ │ + sbcseq r9, ip, r0, asr #20 │ │ │ │ + ldrsheq fp, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r9, ip, ip, lsl #20 │ │ │ │ + ldrheq fp, [ip], #92 @ 0x5c │ │ │ │ + ldrsbeq r9, [ip], #152 @ 0x98 │ │ │ │ + sbcseq fp, ip, r8, lsl #11 │ │ │ │ + sbcseq r9, ip, r4, lsr #19 │ │ │ │ + sbcseq fp, ip, r4, asr r5 │ │ │ │ + sbcseq r9, ip, r0, ror r9 │ │ │ │ + sbcseq fp, ip, r0, lsr #10 │ │ │ │ + sbcseq r9, ip, ip, lsr r9 │ │ │ │ + sbcseq fp, ip, ip, ror #9 │ │ │ │ + sbcseq r9, ip, r8, lsl #18 │ │ │ │ + ldrheq fp, [ip], #72 @ 0x48 │ │ │ │ + ldrsbeq r9, [ip], #132 @ 0x84 │ │ │ │ + sbcseq fp, ip, r4, lsl #9 │ │ │ │ + sbcseq r9, ip, r0, lsr #17 │ │ │ │ + sbcseq fp, ip, r0, asr r4 │ │ │ │ + sbcseq r9, ip, ip, ror #16 │ │ │ │ + sbcseq fp, ip, ip, lsl r4 │ │ │ │ + sbcseq r9, ip, r8, lsr r8 │ │ │ │ + sbcseq fp, ip, r8, ror #7 │ │ │ │ + sbcseq r9, ip, r4, lsl #16 │ │ │ │ + ldrheq fp, [ip], #52 @ 0x34 │ │ │ │ + ldrsbeq r9, [ip], #112 @ 0x70 │ │ │ │ + sbcseq fp, ip, r0, lsl #7 │ │ │ │ + smullseq r9, ip, ip, r7 │ │ │ │ + sbcseq fp, ip, ip, asr #6 │ │ │ │ + sbcseq r9, ip, r8, ror #14 │ │ │ │ + sbcseq fp, ip, r8, lsl r3 │ │ │ │ + sbcseq r9, ip, r4, lsr r7 │ │ │ │ + sbcseq fp, ip, r4, ror #5 │ │ │ │ + sbcseq r9, ip, r0, lsl #14 │ │ │ │ + ldrheq fp, [ip], #32 │ │ │ │ + sbcseq r9, ip, ip, asr #13 │ │ │ │ + sbcseq fp, ip, ip, ror r2 │ │ │ │ + smullseq r9, ip, r8, r6 │ │ │ │ + sbcseq fp, ip, r8, asr #4 │ │ │ │ + sbcseq r9, ip, r4, ror #12 │ │ │ │ + sbcseq fp, ip, r4, lsl r2 │ │ │ │ + sbcseq r9, ip, r0, lsr r6 │ │ │ │ + sbcseq fp, ip, r0, ror #3 │ │ │ │ + ldrsheq r9, [ip], #92 @ 0x5c │ │ │ │ + sbcseq fp, ip, ip, lsr #3 │ │ │ │ + sbcseq r9, ip, r8, asr #11 │ │ │ │ + sbcseq fp, ip, r8, ror r1 │ │ │ │ + smullseq r9, ip, r4, r5 │ │ │ │ + sbcseq fp, ip, r4, asr #2 │ │ │ │ + sbcseq r9, ip, r0, ror #10 │ │ │ │ + sbcseq fp, ip, r0, lsl r1 │ │ │ │ + sbcseq r9, ip, ip, lsr #10 │ │ │ │ + ldrsbeq fp, [ip], #12 │ │ │ │ + ldrsheq r9, [ip], #72 @ 0x48 │ │ │ │ + sbcseq fp, ip, r8, lsr #1 │ │ │ │ + sbcseq r9, ip, r4, asr #9 │ │ │ │ + sbcseq fp, ip, r4, ror r0 │ │ │ │ + smullseq r9, ip, r0, r4 │ │ │ │ + sbcseq fp, ip, r0, asr #32 │ │ │ │ + sbcseq r9, ip, ip, asr r4 │ │ │ │ + sbcseq fp, ip, ip │ │ │ │ + sbcseq r9, ip, r8, lsr #8 │ │ │ │ + ldrsbeq sl, [ip], #248 @ 0xf8 │ │ │ │ + ldrsheq r9, [ip], #52 @ 0x34 │ │ │ │ + sbcseq sl, ip, r4, lsr #31 │ │ │ │ + sbcseq r9, ip, r0, asr #7 │ │ │ │ + sbcseq sl, ip, r0, ror pc │ │ │ │ + sbcseq r9, ip, ip, lsl #7 │ │ │ │ + sbcseq sl, ip, ip, lsr pc │ │ │ │ + sbcseq r9, ip, r8, asr r3 │ │ │ │ + sbcseq sl, ip, r8, lsl #30 │ │ │ │ + sbcseq r9, ip, r4, lsr #6 │ │ │ │ + ldrsbeq sl, [ip], #228 @ 0xe4 │ │ │ │ + ldrsheq r9, [ip], #32 │ │ │ │ + sbcseq sl, ip, r0, lsr #29 │ │ │ │ + ldrheq r9, [ip], #44 @ 0x2c │ │ │ │ + sbcseq sl, ip, ip, ror #28 │ │ │ │ + sbcseq r9, ip, r8, lsl #5 │ │ │ │ + sbcseq sl, ip, r8, lsr lr │ │ │ │ + sbcseq r9, ip, r4, asr r2 │ │ │ │ + sbcseq sl, ip, r4, lsl #28 │ │ │ │ + sbcseq r9, ip, r0, lsr #4 │ │ │ │ + ldrsbeq sl, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r9, ip, ip, ror #3 │ │ │ │ + smullseq sl, ip, ip, sp │ │ │ │ + ldrheq r9, [ip], #24 │ │ │ │ + sbcseq sl, ip, r8, ror #26 │ │ │ │ + sbcseq r9, ip, r4, lsl #3 │ │ │ │ + sbcseq sl, ip, r4, lsr sp │ │ │ │ + sbcseq r9, ip, r0, asr r1 │ │ │ │ + sbcseq sl, ip, r0, lsl #26 │ │ │ │ + sbcseq r9, ip, ip, lsl r1 │ │ │ │ + sbcseq sl, ip, ip, asr #25 │ │ │ │ + sbcseq r9, ip, r8, ror #1 │ │ │ │ + ldr r0, [pc, #-828] @ 49c940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 49c918 │ │ │ │ + ldr r0, [pc, #-836] @ 49c944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 49c91c │ │ │ │ + ldr r0, [pc, #-844] @ 49c948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 49c920 │ │ │ │ + ldr r0, [pc, #-852] @ 49c94c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 49c924 │ │ │ │ + ldr r0, [pc, #-860] @ 49c950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 49c928 │ │ │ │ + ldr r0, [pc, #-868] @ 49c954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 49c92c │ │ │ │ + ldr r0, [pc, #-876] @ 49c958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 49c930 │ │ │ │ + ldr r0, [pc, #-884] @ 49c95c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 49c934 │ │ │ │ + ldr r0, [pc, #-892] @ 49c960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 49c938 │ │ │ │ + ldr r0, [pc, #-900] @ 49c964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 49c93c │ │ │ │ + ldr r0, [pc, #-908] @ 49c968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 49c940 │ │ │ │ + ldr r0, [pc, #-916] @ 49c96c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 49c944 │ │ │ │ + ldr r0, [pc, #-924] @ 49c970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 49c948 │ │ │ │ + ldr r0, [pc, #-932] @ 49c974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 49c94c │ │ │ │ + ldr r0, [pc, #-940] @ 49c978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 49c950 │ │ │ │ + ldr r0, [pc, #-948] @ 49c97c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 49c954 │ │ │ │ + ldr r0, [pc, #-956] @ 49c980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 49c958 │ │ │ │ + ldr r0, [pc, #-964] @ 49c984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 49c95c │ │ │ │ + ldr r0, [pc, #-972] @ 49c988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 49c960 │ │ │ │ + ldr r0, [pc, #-980] @ 49c98c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 49c964 │ │ │ │ + ldr r0, [pc, #-988] @ 49c990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 49c968 │ │ │ │ + ldr r0, [pc, #-996] @ 49c994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 49c96c │ │ │ │ + ldr r0, [pc, #-1004] @ 49c998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 49c970 │ │ │ │ + ldr r0, [pc, #-1012] @ 49c99c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 49c974 │ │ │ │ + ldr r0, [pc, #-1020] @ 49c9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 49c978 │ │ │ │ + ldr r0, [pc, #-1028] @ 49c9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 49c97c │ │ │ │ + ldr r0, [pc, #-1036] @ 49c9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 49c980 │ │ │ │ + ldr r0, [pc, #-1044] @ 49c9ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 49c984 │ │ │ │ + ldr r0, [pc, #-1052] @ 49c9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 49c988 │ │ │ │ + ldr r0, [pc, #-1060] @ 49c9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 49c98c │ │ │ │ + ldr r0, [pc, #-1068] @ 49c9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 49c990 │ │ │ │ + ldr r0, [pc, #-1076] @ 49c9bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 49c994 │ │ │ │ + ldr r0, [pc, #-1084] @ 49c9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 49c998 │ │ │ │ + ldr r0, [pc, #-1092] @ 49c9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 49c99c │ │ │ │ + ldr r0, [pc, #-1100] @ 49c9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 49c9a0 │ │ │ │ + ldr r0, [pc, #-1108] @ 49c9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 49c9a4 │ │ │ │ + ldr r0, [pc, #-1116] @ 49c9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 49c9a8 │ │ │ │ + ldr r0, [pc, #-1124] @ 49c9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 49c9ac │ │ │ │ + ldr r0, [pc, #-1132] @ 49c9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 49c9b0 │ │ │ │ + ldr r0, [pc, #-1140] @ 49c9dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 49c9b4 │ │ │ │ + ldr r0, [pc, #-1148] @ 49c9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 49c9b8 │ │ │ │ + ldr r0, [pc, #-1156] @ 49c9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 49c9bc │ │ │ │ + ldr r0, [pc, #-1164] @ 49c9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 49c9c0 │ │ │ │ + ldr r0, [pc, #-1172] @ 49c9ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 49c9c4 │ │ │ │ + ldr r0, [pc, #-1180] @ 49c9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 49c9c8 │ │ │ │ + ldr r0, [pc, #-1188] @ 49c9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 49c9cc │ │ │ │ + ldr r0, [pc, #-1196] @ 49c9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 49c9d0 │ │ │ │ + ldr r0, [pc, #-1204] @ 49c9fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 49c9d4 │ │ │ │ + ldr r0, [pc, #-1212] @ 49ca00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 49c9d8 │ │ │ │ + ldr r0, [pc, #-1220] @ 49ca04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 49c9dc │ │ │ │ + ldr r0, [pc, #-1228] @ 49ca08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 49c9e0 │ │ │ │ + ldr r0, [pc, #-1236] @ 49ca0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 49c9e4 │ │ │ │ + ldr r0, [pc, #-1244] @ 49ca10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 49c9e8 │ │ │ │ + ldr r0, [pc, #-1252] @ 49ca14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 49c9ec │ │ │ │ + ldr r0, [pc, #-1260] @ 49ca18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 49c9f0 │ │ │ │ + ldr r0, [pc, #-1268] @ 49ca1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 49c9f4 │ │ │ │ + ldr r0, [pc, #-1276] @ 49ca20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 49c9f8 │ │ │ │ + ldr r0, [pc, #-1284] @ 49ca24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 49c9fc │ │ │ │ + ldr r0, [pc, #-1292] @ 49ca28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 49ca00 │ │ │ │ + ldr r0, [pc, #-1300] @ 49ca2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 49ca04 │ │ │ │ + ldr r0, [pc, #-1308] @ 49ca30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 49ca08 │ │ │ │ + ldr r0, [pc, #-1316] @ 49ca34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 49ca0c │ │ │ │ + ldr r0, [pc, #-1324] @ 49ca38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 49ca10 │ │ │ │ + ldr r0, [pc, #-1332] @ 49ca3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 49ca14 │ │ │ │ + ldr r0, [pc, #-1340] @ 49ca40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 49ca18 │ │ │ │ + ldr r0, [pc, #-1348] @ 49ca44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 49ca1c │ │ │ │ + ldr r0, [pc, #-1356] @ 49ca48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 49ca20 │ │ │ │ + ldr r0, [pc, #-1364] @ 49ca4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 49ca24 │ │ │ │ + ldr r0, [pc, #-1372] @ 49ca50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 49ca28 │ │ │ │ + ldr r0, [pc, #-1380] @ 49ca54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 49ca2c │ │ │ │ + ldr r0, [pc, #-1388] @ 49ca58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 49ca30 │ │ │ │ + ldr r0, [pc, #-1396] @ 49ca5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 49ca34 │ │ │ │ + ldr r0, [pc, #-1404] @ 49ca60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 49ca38 │ │ │ │ + ldr r0, [pc, #-1412] @ 49ca64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 49ca3c │ │ │ │ + ldr r0, [pc, #-1420] @ 49ca68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 49ca40 │ │ │ │ + ldr r0, [pc, #-1428] @ 49ca6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 49ca44 │ │ │ │ + ldr r0, [pc, #-1436] @ 49ca70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 49ca48 │ │ │ │ + ldr r0, [pc, #-1444] @ 49ca74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 49ca4c │ │ │ │ + ldr r0, [pc, #-1452] @ 49ca78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 49ca50 │ │ │ │ + ldr r0, [pc, #-1460] @ 49ca7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 49ca54 │ │ │ │ + ldr r0, [pc, #-1468] @ 49ca80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 49ca58 │ │ │ │ + ldr r0, [pc, #-1476] @ 49ca84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 49ca5c │ │ │ │ + ldr r0, [pc, #-1484] @ 49ca88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 49ca60 │ │ │ │ + ldr r0, [pc, #-1492] @ 49ca8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 49ca64 │ │ │ │ + ldr r0, [pc, #-1500] @ 49ca90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 49ca68 │ │ │ │ + ldr r0, [pc, #-1508] @ 49ca94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 49ca6c │ │ │ │ + ldr r0, [pc, #-1516] @ 49ca98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 49ca70 │ │ │ │ + ldr r0, [pc, #-1524] @ 49ca9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 49ca74 │ │ │ │ + ldr r0, [pc, #-1532] @ 49caa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 49ca78 │ │ │ │ + ldr r0, [pc, #-1540] @ 49caa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 49ca7c │ │ │ │ + ldr r0, [pc, #-1548] @ 49caa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 49ca80 │ │ │ │ + ldr r0, [pc, #-1556] @ 49caac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 49ca84 │ │ │ │ + ldr r0, [pc, #-1564] @ 49cab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 49ca88 │ │ │ │ + ldr r0, [pc, #-1572] @ 49cab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 49ca8c │ │ │ │ + ldr r0, [pc, #-1580] @ 49cab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 49ca90 │ │ │ │ + ldr r0, [pc, #-1588] @ 49cabc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 49ca94 │ │ │ │ + ldr r0, [pc, #-1596] @ 49cac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 49ca98 │ │ │ │ + ldr r0, [pc, #-1604] @ 49cac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 49ca9c │ │ │ │ + ldr r0, [pc, #-1612] @ 49cac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 49caa0 │ │ │ │ + ldr r0, [pc, #-1620] @ 49cacc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 49caa4 │ │ │ │ + ldr r0, [pc, #-1628] @ 49cad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 49caa8 │ │ │ │ + ldr r0, [pc, #-1636] @ 49cad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 49caac │ │ │ │ + ldr r0, [pc, #-1644] @ 49cad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 49cab0 │ │ │ │ + ldr r0, [pc, #-1652] @ 49cadc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 49cab4 │ │ │ │ + ldr r0, [pc, #-1660] @ 49cae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 49cab8 │ │ │ │ + ldr r0, [pc, #-1668] @ 49cae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 49cabc │ │ │ │ + ldr r0, [pc, #-1676] @ 49cae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 49cac0 │ │ │ │ + ldr r0, [pc, #-1684] @ 49caec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 49cac4 │ │ │ │ + ldr r0, [pc, #-1692] @ 49caf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 49cac8 │ │ │ │ + ldr r0, [pc, #-1700] @ 49caf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 49cacc │ │ │ │ + ldr r0, [pc, #-1708] @ 49caf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 49cad0 │ │ │ │ + ldr r0, [pc, #-1716] @ 49cafc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 49cad4 │ │ │ │ + ldr r0, [pc, #-1724] @ 49cb00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 49cad8 │ │ │ │ + ldr r0, [pc, #-1732] @ 49cb04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 49cadc │ │ │ │ + ldr r0, [pc, #-1740] @ 49cb08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 49cae0 │ │ │ │ + ldr r0, [pc, #-1748] @ 49cb0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 49cae4 │ │ │ │ + ldr r0, [pc, #-1756] @ 49cb10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 49cae8 │ │ │ │ + ldr r0, [pc, #-1764] @ 49cb14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 49caec │ │ │ │ + ldr r0, [pc, #-1772] @ 49cb18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 49caf0 │ │ │ │ + ldr r0, [pc, #-1780] @ 49cb1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 49caf4 │ │ │ │ + ldr r0, [pc, #-1788] @ 49cb20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 49caf8 │ │ │ │ + ldr r0, [pc, #-1796] @ 49cb24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 49cafc │ │ │ │ + ldr r0, [pc, #-1804] @ 49cb28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 49cb00 │ │ │ │ + ldr r0, [pc, #-1812] @ 49cb2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 49cb04 │ │ │ │ + ldr r0, [pc, #-1820] @ 49cb30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 49cb08 │ │ │ │ + ldr r0, [pc, #-1828] @ 49cb34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 49cb0c │ │ │ │ + ldr r0, [pc, #-1836] @ 49cb38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 49cb10 │ │ │ │ + ldr r0, [pc, #-1844] @ 49cb3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 49cb14 │ │ │ │ + ldr r0, [pc, #-1852] @ 49cb40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 49cb18 │ │ │ │ + ldr r0, [pc, #-1860] @ 49cb44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 49cb1c │ │ │ │ + ldr r0, [pc, #-1868] @ 49cb48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 49cb20 │ │ │ │ + ldr r0, [pc, #-1876] @ 49cb4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 49cb24 │ │ │ │ + ldr r0, [pc, #-1884] @ 49cb50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 49cb28 │ │ │ │ + ldr r0, [pc, #-1892] @ 49cb54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 49cb2c │ │ │ │ + ldr r0, [pc, #-1900] @ 49cb58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 49cb30 │ │ │ │ + ldr r0, [pc, #-1908] @ 49cb5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 49cb34 │ │ │ │ + ldr r0, [pc, #-1916] @ 49cb60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 49cb38 │ │ │ │ + ldr r0, [pc, #-1924] @ 49cb64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 49cb3c │ │ │ │ + ldr r0, [pc, #-1932] @ 49cb68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 49cb40 │ │ │ │ + ldr r0, [pc, #-1940] @ 49cb6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 49cb44 │ │ │ │ + ldr r0, [pc, #-1948] @ 49cb70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 49cb48 │ │ │ │ + ldr r0, [pc, #-1956] @ 49cb74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 49cb4c │ │ │ │ + ldr r0, [pc, #-1964] @ 49cb78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 49cb50 │ │ │ │ + ldr r0, [pc, #-1972] @ 49cb7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 49cb54 │ │ │ │ + ldr r0, [pc, #-1980] @ 49cb80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 49cb58 │ │ │ │ + ldr r0, [pc, #-1988] @ 49cb84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 49cb5c │ │ │ │ + ldr r0, [pc, #-1996] @ 49cb88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 49cb60 │ │ │ │ + ldr r0, [pc, #-2004] @ 49cb8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 49cb64 │ │ │ │ + ldr r0, [pc, #-2012] @ 49cb90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 49cb68 │ │ │ │ + ldr r0, [pc, #-2020] @ 49cb94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 49cb6c │ │ │ │ + ldr r0, [pc, #-2028] @ 49cb98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 49cb70 │ │ │ │ + ldr r0, [pc, #-2036] @ 49cb9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 49cb74 │ │ │ │ + ldr r0, [pc, #-2044] @ 49cba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 49cb78 │ │ │ │ + ldr r0, [pc, #-2052] @ 49cba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 49cb7c │ │ │ │ + ldr r0, [pc, #-2060] @ 49cba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 49cb80 │ │ │ │ + ldr r0, [pc, #-2068] @ 49cbac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 49cb84 │ │ │ │ + ldr r0, [pc, #-2076] @ 49cbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 49cb88 │ │ │ │ + ldr r0, [pc, #-2084] @ 49cbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 49cb8c │ │ │ │ + ldr r0, [pc, #-2092] @ 49cbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 49cb90 │ │ │ │ + ldr r0, [pc, #-2100] @ 49cbbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 49cb94 │ │ │ │ + ldr r0, [pc, #-2108] @ 49cbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 49cb98 │ │ │ │ + ldr r0, [pc, #-2116] @ 49cbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 49cb9c │ │ │ │ + ldr r0, [pc, #-2124] @ 49cbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 49cba0 │ │ │ │ + ldr r0, [pc, #-2132] @ 49cbcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 49cba4 │ │ │ │ + ldr r0, [pc, #-2140] @ 49cbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 49cba8 │ │ │ │ + ldr r0, [pc, #-2148] @ 49cbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 49cbac │ │ │ │ + ldr r0, [pc, #-2156] @ 49cbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 49cbb0 │ │ │ │ + ldr r0, [pc, #-2164] @ 49cbdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 49cbb4 │ │ │ │ + ldr r0, [pc, #-2172] @ 49cbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 49cbb8 │ │ │ │ + ldr r0, [pc, #-2180] @ 49cbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 49cbbc │ │ │ │ + ldr r0, [pc, #-2188] @ 49cbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 49cbc0 │ │ │ │ + ldr r0, [pc, #-2196] @ 49cbec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 49cbc4 │ │ │ │ + ldr r0, [pc, #-2204] @ 49cbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 49cbc8 │ │ │ │ + ldr r0, [pc, #-2212] @ 49cbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 49cbcc │ │ │ │ + ldr r0, [pc, #-2220] @ 49cbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 49cbd0 │ │ │ │ + ldr r0, [pc, #-2228] @ 49cbfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 49cbd4 │ │ │ │ + ldr r0, [pc, #-2236] @ 49cc00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 49cbd8 │ │ │ │ + ldr r0, [pc, #-2244] @ 49cc04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 49cbdc │ │ │ │ + ldr r0, [pc, #-2252] @ 49cc08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 49cbe0 │ │ │ │ + ldr r0, [pc, #-2260] @ 49cc0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 49cbe4 │ │ │ │ + ldr r0, [pc, #-2268] @ 49cc10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 49cbe8 │ │ │ │ + ldr r0, [pc, #-2276] @ 49cc14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 49cbec │ │ │ │ + ldr r0, [pc, #-2284] @ 49cc18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 49cbf0 │ │ │ │ + ldr r0, [pc, #-2292] @ 49cc1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 49cbf4 │ │ │ │ + ldr r0, [pc, #-2300] @ 49cc20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 49cbf8 │ │ │ │ + ldr r0, [pc, #-2308] @ 49cc24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 49cbfc │ │ │ │ + ldr r0, [pc, #-2316] @ 49cc28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 49cc00 │ │ │ │ + ldr r0, [pc, #-2324] @ 49cc2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 49cc04 │ │ │ │ + ldr r0, [pc, #-2332] @ 49cc30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 49cc08 │ │ │ │ + ldr r0, [pc, #-2340] @ 49cc34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 49cc0c │ │ │ │ + ldr r0, [pc, #-2348] @ 49cc38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 49cc10 │ │ │ │ + ldr r0, [pc, #-2356] @ 49cc3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 49cc14 │ │ │ │ + ldr r0, [pc, #-2364] @ 49cc40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 49cc18 │ │ │ │ + ldr r0, [pc, #-2372] @ 49cc44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 49cc1c │ │ │ │ + ldr r0, [pc, #-2380] @ 49cc48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 49cc20 │ │ │ │ + ldr r0, [pc, #-2388] @ 49cc4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 49cc24 │ │ │ │ + ldr r0, [pc, #-2396] @ 49cc50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 49cc28 │ │ │ │ + ldr r0, [pc, #-2404] @ 49cc54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 49cc2c │ │ │ │ + ldr r0, [pc, #-2412] @ 49cc58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 49cc30 │ │ │ │ + ldr r0, [pc, #-2420] @ 49cc5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 49cc34 │ │ │ │ + ldr r0, [pc, #-2428] @ 49cc60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 49cc38 │ │ │ │ + ldr r0, [pc, #-2436] @ 49cc64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 49cc3c │ │ │ │ + ldr r0, [pc, #-2444] @ 49cc68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 49cc40 │ │ │ │ + ldr r0, [pc, #-2452] @ 49cc6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 49cc44 │ │ │ │ + ldr r0, [pc, #-2460] @ 49cc70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 49df74 │ │ │ │ + ldr r0, [pc, #2440] @ 49dfa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 49df78 │ │ │ │ + ldr r0, [pc, #2432] @ 49dfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 49df7c │ │ │ │ + ldr r0, [pc, #2424] @ 49dfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 49df80 │ │ │ │ + ldr r0, [pc, #2416] @ 49dfac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 49df84 │ │ │ │ + ldr r0, [pc, #2408] @ 49dfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 49df88 │ │ │ │ + ldr r0, [pc, #2400] @ 49dfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 49df8c │ │ │ │ + ldr r0, [pc, #2392] @ 49dfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 49df90 │ │ │ │ + ldr r0, [pc, #2384] @ 49dfbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 49df94 │ │ │ │ + ldr r0, [pc, #2376] @ 49dfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 49df98 │ │ │ │ + ldr r0, [pc, #2368] @ 49dfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 49df9c │ │ │ │ + ldr r0, [pc, #2360] @ 49dfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 49dfa0 │ │ │ │ + ldr r0, [pc, #2352] @ 49dfcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 49dfa4 │ │ │ │ + ldr r0, [pc, #2344] @ 49dfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 49dfa8 │ │ │ │ + ldr r0, [pc, #2336] @ 49dfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 49dfac │ │ │ │ + ldr r0, [pc, #2328] @ 49dfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 49dfb0 │ │ │ │ + ldr r0, [pc, #2320] @ 49dfdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 49dfb4 │ │ │ │ + ldr r0, [pc, #2312] @ 49dfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 49dfb8 │ │ │ │ + ldr r0, [pc, #2304] @ 49dfe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 49dfbc │ │ │ │ + ldr r0, [pc, #2296] @ 49dfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 49dfc0 │ │ │ │ + ldr r0, [pc, #2288] @ 49dfec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 49dfc4 │ │ │ │ + ldr r0, [pc, #2280] @ 49dff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 49dfc8 │ │ │ │ + ldr r0, [pc, #2272] @ 49dff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 49dfcc │ │ │ │ + ldr r0, [pc, #2264] @ 49dff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 49dfd0 │ │ │ │ + ldr r0, [pc, #2256] @ 49dffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 49dfd4 │ │ │ │ + ldr r0, [pc, #2248] @ 49e000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 49dfd8 │ │ │ │ + ldr r0, [pc, #2240] @ 49e004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 49dfdc │ │ │ │ + ldr r0, [pc, #2232] @ 49e008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 49dfe0 │ │ │ │ + ldr r0, [pc, #2224] @ 49e00c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 49dfe4 │ │ │ │ + ldr r0, [pc, #2216] @ 49e010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 49dfe8 │ │ │ │ + ldr r0, [pc, #2208] @ 49e014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 49dfec │ │ │ │ + ldr r0, [pc, #2200] @ 49e018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 49dff0 │ │ │ │ + ldr r0, [pc, #2192] @ 49e01c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 49dff4 │ │ │ │ + ldr r0, [pc, #2184] @ 49e020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 49dff8 │ │ │ │ + ldr r0, [pc, #2176] @ 49e024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 49dffc │ │ │ │ + ldr r0, [pc, #2168] @ 49e028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 49e000 │ │ │ │ + ldr r0, [pc, #2160] @ 49e02c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 49e004 │ │ │ │ + ldr r0, [pc, #2152] @ 49e030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 49e008 │ │ │ │ + ldr r0, [pc, #2144] @ 49e034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 49e00c │ │ │ │ + ldr r0, [pc, #2136] @ 49e038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 49e010 │ │ │ │ + ldr r0, [pc, #2128] @ 49e03c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 49e014 │ │ │ │ + ldr r0, [pc, #2120] @ 49e040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 49e018 │ │ │ │ + ldr r0, [pc, #2112] @ 49e044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 49e01c │ │ │ │ + ldr r0, [pc, #2104] @ 49e048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 49e020 │ │ │ │ + ldr r0, [pc, #2096] @ 49e04c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 49e024 │ │ │ │ + ldr r0, [pc, #2088] @ 49e050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 49e028 │ │ │ │ + ldr r0, [pc, #2080] @ 49e054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 49e02c │ │ │ │ + ldr r0, [pc, #2072] @ 49e058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 49e030 │ │ │ │ + ldr r0, [pc, #2064] @ 49e05c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 49e034 │ │ │ │ + ldr r0, [pc, #2056] @ 49e060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 49e038 │ │ │ │ + ldr r0, [pc, #2048] @ 49e064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 49e03c │ │ │ │ + ldr r0, [pc, #2040] @ 49e068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 49e040 │ │ │ │ + ldr r0, [pc, #2032] @ 49e06c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 49e044 │ │ │ │ + ldr r0, [pc, #2024] @ 49e070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 49e048 │ │ │ │ + ldr r0, [pc, #2016] @ 49e074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 49e04c │ │ │ │ + ldr r0, [pc, #2008] @ 49e078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 49e050 │ │ │ │ + ldr r0, [pc, #2000] @ 49e07c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 49e054 │ │ │ │ + ldr r0, [pc, #1992] @ 49e080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 49e058 │ │ │ │ + ldr r0, [pc, #1984] @ 49e084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 49e05c │ │ │ │ + ldr r0, [pc, #1976] @ 49e088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 49e060 │ │ │ │ + ldr r0, [pc, #1968] @ 49e08c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 49e064 │ │ │ │ + ldr r0, [pc, #1960] @ 49e090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 49e068 │ │ │ │ + ldr r0, [pc, #1952] @ 49e094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 49e06c │ │ │ │ + ldr r0, [pc, #1944] @ 49e098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 49e070 │ │ │ │ + ldr r0, [pc, #1936] @ 49e09c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 49e074 │ │ │ │ + ldr r0, [pc, #1928] @ 49e0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 49e078 │ │ │ │ + ldr r0, [pc, #1920] @ 49e0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 49e07c │ │ │ │ + ldr r0, [pc, #1912] @ 49e0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 49e080 │ │ │ │ + ldr r0, [pc, #1904] @ 49e0ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 49e084 │ │ │ │ + ldr r0, [pc, #1896] @ 49e0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 49e088 │ │ │ │ + ldr r0, [pc, #1888] @ 49e0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 49e08c │ │ │ │ + ldr r0, [pc, #1880] @ 49e0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 49e090 │ │ │ │ + ldr r0, [pc, #1872] @ 49e0bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 49e094 │ │ │ │ + ldr r0, [pc, #1864] @ 49e0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 49e098 │ │ │ │ + ldr r0, [pc, #1856] @ 49e0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 49e09c │ │ │ │ + ldr r0, [pc, #1848] @ 49e0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 49e0a0 │ │ │ │ + ldr r0, [pc, #1840] @ 49e0cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 49e0a4 │ │ │ │ + ldr r0, [pc, #1832] @ 49e0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 49e0a8 │ │ │ │ + ldr r0, [pc, #1824] @ 49e0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 49e0ac │ │ │ │ + ldr r0, [pc, #1816] @ 49e0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 49e0b0 │ │ │ │ + ldr r0, [pc, #1808] @ 49e0dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 49e0b4 │ │ │ │ + ldr r0, [pc, #1800] @ 49e0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 49e0b8 │ │ │ │ + ldr r0, [pc, #1792] @ 49e0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 49e0bc │ │ │ │ + ldr r0, [pc, #1784] @ 49e0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 49e0c0 │ │ │ │ + ldr r0, [pc, #1776] @ 49e0ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 49e0c4 │ │ │ │ + ldr r0, [pc, #1768] @ 49e0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 49e0c8 │ │ │ │ + ldr r0, [pc, #1760] @ 49e0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 49e0cc │ │ │ │ + ldr r0, [pc, #1752] @ 49e0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 49e0d0 │ │ │ │ + ldr r0, [pc, #1744] @ 49e0fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 49e0d4 │ │ │ │ + ldr r0, [pc, #1736] @ 49e100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 49e0d8 │ │ │ │ + ldr r0, [pc, #1728] @ 49e104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 49e0dc │ │ │ │ + ldr r0, [pc, #1720] @ 49e108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 49e0e0 │ │ │ │ + ldr r0, [pc, #1712] @ 49e10c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 49e0e4 │ │ │ │ + ldr r0, [pc, #1704] @ 49e110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 49e0e8 │ │ │ │ + ldr r0, [pc, #1696] @ 49e114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 49e0ec │ │ │ │ + ldr r0, [pc, #1688] @ 49e118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 49e0f0 │ │ │ │ + ldr r0, [pc, #1680] @ 49e11c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 49e0f4 │ │ │ │ + ldr r0, [pc, #1672] @ 49e120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 49e0f8 │ │ │ │ + ldr r0, [pc, #1664] @ 49e124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 49e0fc │ │ │ │ + ldr r0, [pc, #1656] @ 49e128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 49e100 │ │ │ │ + ldr r0, [pc, #1648] @ 49e12c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 49e104 │ │ │ │ + ldr r0, [pc, #1640] @ 49e130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 49e108 │ │ │ │ + ldr r0, [pc, #1632] @ 49e134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 49e10c │ │ │ │ + ldr r0, [pc, #1624] @ 49e138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 49e110 │ │ │ │ + ldr r0, [pc, #1616] @ 49e13c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 49e114 │ │ │ │ + ldr r0, [pc, #1608] @ 49e140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 49e118 │ │ │ │ + ldr r0, [pc, #1600] @ 49e144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 49e11c │ │ │ │ + ldr r0, [pc, #1592] @ 49e148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 49e120 │ │ │ │ + ldr r0, [pc, #1584] @ 49e14c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 49e124 │ │ │ │ + ldr r0, [pc, #1576] @ 49e150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 49e128 │ │ │ │ + ldr r0, [pc, #1568] @ 49e154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 49e12c │ │ │ │ + ldr r0, [pc, #1560] @ 49e158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 49e130 │ │ │ │ + ldr r0, [pc, #1552] @ 49e15c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 49e134 │ │ │ │ + ldr r0, [pc, #1544] @ 49e160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 49e138 │ │ │ │ + ldr r0, [pc, #1536] @ 49e164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 49e13c │ │ │ │ + ldr r0, [pc, #1528] @ 49e168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 49e140 │ │ │ │ + ldr r0, [pc, #1520] @ 49e16c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 49e144 │ │ │ │ + ldr r0, [pc, #1512] @ 49e170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 49e148 │ │ │ │ + ldr r0, [pc, #1504] @ 49e174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 49e14c │ │ │ │ + ldr r0, [pc, #1496] @ 49e178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 49e150 │ │ │ │ + ldr r0, [pc, #1488] @ 49e17c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 49e154 │ │ │ │ + ldr r0, [pc, #1480] @ 49e180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 49e158 │ │ │ │ + ldr r0, [pc, #1472] @ 49e184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 49e15c │ │ │ │ + ldr r0, [pc, #1464] @ 49e188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 49e160 │ │ │ │ + ldr r0, [pc, #1456] @ 49e18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 49e164 │ │ │ │ + ldr r0, [pc, #1448] @ 49e190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 49e168 │ │ │ │ + ldr r0, [pc, #1440] @ 49e194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 49e16c │ │ │ │ + ldr r0, [pc, #1432] @ 49e198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 49e170 │ │ │ │ + ldr r0, [pc, #1424] @ 49e19c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 49e174 │ │ │ │ + ldr r0, [pc, #1416] @ 49e1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 49e178 │ │ │ │ + ldr r0, [pc, #1408] @ 49e1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 49e17c │ │ │ │ + ldr r0, [pc, #1400] @ 49e1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 49e180 │ │ │ │ + ldr r0, [pc, #1392] @ 49e1ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 49e184 │ │ │ │ + ldr r0, [pc, #1384] @ 49e1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 49e188 │ │ │ │ + ldr r0, [pc, #1376] @ 49e1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 49e18c │ │ │ │ + ldr r0, [pc, #1368] @ 49e1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 49e190 │ │ │ │ + ldr r0, [pc, #1360] @ 49e1bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 49e194 │ │ │ │ + ldr r0, [pc, #1352] @ 49e1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 49e198 │ │ │ │ + ldr r0, [pc, #1344] @ 49e1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 49e19c │ │ │ │ + ldr r0, [pc, #1336] @ 49e1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 49e1a0 │ │ │ │ + ldr r0, [pc, #1328] @ 49e1cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 49e1a4 │ │ │ │ + ldr r0, [pc, #1320] @ 49e1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 49e1a8 │ │ │ │ + ldr r0, [pc, #1312] @ 49e1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 49e1ac │ │ │ │ + ldr r0, [pc, #1304] @ 49e1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 49e1b0 │ │ │ │ + ldr r0, [pc, #1296] @ 49e1dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 49e1b4 │ │ │ │ + ldr r0, [pc, #1288] @ 49e1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 49e1b8 │ │ │ │ + ldr r0, [pc, #1280] @ 49e1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 49e1bc │ │ │ │ + ldr r0, [pc, #1272] @ 49e1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 49e1c0 │ │ │ │ + ldr r0, [pc, #1264] @ 49e1ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 49e1c4 │ │ │ │ + ldr r0, [pc, #1256] @ 49e1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 49e1c8 │ │ │ │ + ldr r0, [pc, #1248] @ 49e1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 49e1cc │ │ │ │ + ldr r0, [pc, #1240] @ 49e1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 49e1d0 │ │ │ │ + ldr r0, [pc, #1232] @ 49e1fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 49e1d4 │ │ │ │ + ldr r0, [pc, #1224] @ 49e200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 49e1d8 │ │ │ │ + ldr r0, [pc, #1216] @ 49e204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 49e1dc │ │ │ │ + ldr r0, [pc, #1208] @ 49e208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 49e1e0 │ │ │ │ + ldr r0, [pc, #1200] @ 49e20c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 49e1e4 │ │ │ │ + ldr r0, [pc, #1192] @ 49e210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 49e1e8 │ │ │ │ + ldr r0, [pc, #1184] @ 49e214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 49e1ec │ │ │ │ + ldr r0, [pc, #1176] @ 49e218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 49e1f0 │ │ │ │ + ldr r0, [pc, #1168] @ 49e21c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 49e1f4 │ │ │ │ + ldr r0, [pc, #1160] @ 49e220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 49e1f8 │ │ │ │ + ldr r0, [pc, #1152] @ 49e224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 49e1fc │ │ │ │ + ldr r0, [pc, #1144] @ 49e228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 49e200 │ │ │ │ + ldr r0, [pc, #1136] @ 49e22c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 49e204 │ │ │ │ + ldr r0, [pc, #1128] @ 49e230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 49e208 │ │ │ │ + ldr r0, [pc, #1120] @ 49e234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 49e20c │ │ │ │ + ldr r0, [pc, #1112] @ 49e238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 49e210 │ │ │ │ + ldr r0, [pc, #1104] @ 49e23c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 49e214 │ │ │ │ + ldr r0, [pc, #1096] @ 49e240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 49e218 │ │ │ │ + ldr r0, [pc, #1088] @ 49e244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 49e21c │ │ │ │ + ldr r0, [pc, #1080] @ 49e248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 49e220 │ │ │ │ + ldr r0, [pc, #1072] @ 49e24c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 49e224 │ │ │ │ + ldr r0, [pc, #1064] @ 49e250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 49e228 │ │ │ │ + ldr r0, [pc, #1056] @ 49e254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 49e22c │ │ │ │ + ldr r0, [pc, #1048] @ 49e258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 49e230 │ │ │ │ + ldr r0, [pc, #1040] @ 49e25c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 49e234 │ │ │ │ + ldr r0, [pc, #1032] @ 49e260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 49e238 │ │ │ │ + ldr r0, [pc, #1024] @ 49e264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 49e23c │ │ │ │ + ldr r0, [pc, #1016] @ 49e268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 49e240 │ │ │ │ + ldr r0, [pc, #1008] @ 49e26c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 49e244 │ │ │ │ + ldr r0, [pc, #1000] @ 49e270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 49e248 │ │ │ │ + ldr r0, [pc, #992] @ 49e274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 49e24c │ │ │ │ + ldr r0, [pc, #984] @ 49e278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 49e250 │ │ │ │ + ldr r0, [pc, #976] @ 49e27c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 49e254 │ │ │ │ + ldr r0, [pc, #968] @ 49e280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 49e258 │ │ │ │ + ldr r0, [pc, #960] @ 49e284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 49e25c │ │ │ │ + ldr r0, [pc, #952] @ 49e288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 49e260 │ │ │ │ + ldr r0, [pc, #944] @ 49e28c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 49e264 │ │ │ │ + ldr r0, [pc, #936] @ 49e290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 49e268 │ │ │ │ + ldr r0, [pc, #928] @ 49e294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 49e26c │ │ │ │ + ldr r0, [pc, #920] @ 49e298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 49e270 │ │ │ │ + ldr r0, [pc, #912] @ 49e29c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 49e274 │ │ │ │ + ldr r0, [pc, #904] @ 49e2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 49e278 │ │ │ │ + ldr r0, [pc, #896] @ 49e2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 49e27c │ │ │ │ + ldr r0, [pc, #888] @ 49e2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 49e280 │ │ │ │ + ldr r0, [pc, #880] @ 49e2ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 49e284 │ │ │ │ + ldr r0, [pc, #872] @ 49e2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 49e288 │ │ │ │ + ldr r0, [pc, #864] @ 49e2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 49e28c │ │ │ │ + ldr r0, [pc, #856] @ 49e2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 49e290 │ │ │ │ + ldr r0, [pc, #848] @ 49e2bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 49e294 │ │ │ │ + ldr r0, [pc, #840] @ 49e2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 49e298 │ │ │ │ + ldr r0, [pc, #832] @ 49e2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 49e29c │ │ │ │ + ldr r0, [pc, #824] @ 49e2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 49e2a0 │ │ │ │ + ldr r0, [pc, #816] @ 49e2cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq sl, ip, r4, lsr #25 │ │ │ │ - sbcseq r9, ip, r0, asr #1 │ │ │ │ - sbcseq sl, ip, r0, ror ip │ │ │ │ - sbcseq r9, ip, ip, lsl #1 │ │ │ │ - sbcseq sl, ip, ip, lsr ip │ │ │ │ - sbcseq r9, ip, r8, asr r0 │ │ │ │ - sbcseq sl, ip, r8, lsl #24 │ │ │ │ - sbcseq r9, ip, r4, lsr #32 │ │ │ │ - ldrsbeq sl, [ip], #180 @ 0xb4 │ │ │ │ - ldrsheq r8, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq sl, ip, r0, lsr #23 │ │ │ │ - ldrheq r8, [ip], #252 @ 0xfc │ │ │ │ - sbcseq sl, ip, ip, ror #22 │ │ │ │ - sbcseq r8, ip, r8, lsl #31 │ │ │ │ - sbcseq sl, ip, r8, lsr fp │ │ │ │ - sbcseq r8, ip, r4, asr pc │ │ │ │ - sbcseq sl, ip, r4, lsl #22 │ │ │ │ - sbcseq r8, ip, r0, lsr #30 │ │ │ │ - ldrsbeq sl, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r8, ip, ip, ror #29 │ │ │ │ - smullseq sl, ip, ip, sl │ │ │ │ - ldrheq r8, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq sl, ip, r8, ror #20 │ │ │ │ - sbcseq r8, ip, r4, lsl #29 │ │ │ │ - sbcseq sl, ip, r4, lsr sl │ │ │ │ - sbcseq r8, ip, r0, asr lr │ │ │ │ - sbcseq sl, ip, r0, lsl #20 │ │ │ │ - sbcseq r8, ip, ip, lsl lr │ │ │ │ - sbcseq sl, ip, ip, asr #19 │ │ │ │ - sbcseq r8, ip, r8, ror #27 │ │ │ │ - smullseq sl, ip, r8, r9 │ │ │ │ - ldrheq r8, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq sl, ip, r4, ror #18 │ │ │ │ - sbcseq r8, ip, r0, lsl #27 │ │ │ │ - sbcseq sl, ip, r0, lsr r9 │ │ │ │ - sbcseq r8, ip, ip, asr #26 │ │ │ │ - ldrsheq sl, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r8, ip, r8, lsl sp │ │ │ │ - sbcseq sl, ip, r8, asr #17 │ │ │ │ - sbcseq r8, ip, r4, ror #25 │ │ │ │ - smullseq sl, ip, r4, r8 │ │ │ │ - ldrheq r8, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq sl, ip, r0, ror #16 │ │ │ │ - sbcseq r8, ip, ip, ror ip │ │ │ │ - sbcseq sl, ip, ip, lsr #16 │ │ │ │ - sbcseq r8, ip, r8, asr #24 │ │ │ │ - ldrsheq sl, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r8, ip, r4, lsl ip │ │ │ │ - sbcseq sl, ip, r4, asr #15 │ │ │ │ - sbcseq r8, ip, r0, ror #23 │ │ │ │ - smullseq sl, ip, r0, r7 │ │ │ │ - sbcseq r8, ip, ip, lsr #23 │ │ │ │ - sbcseq sl, ip, ip, asr r7 │ │ │ │ - sbcseq r8, ip, r8, ror fp │ │ │ │ - sbcseq sl, ip, r8, lsr #14 │ │ │ │ - sbcseq r8, ip, r4, asr #22 │ │ │ │ - ldrsheq sl, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r8, ip, r0, lsl fp │ │ │ │ - sbcseq sl, ip, r0, asr #13 │ │ │ │ - ldrsbeq r8, [ip], #172 @ 0xac │ │ │ │ - sbcseq sl, ip, ip, lsl #13 │ │ │ │ - sbcseq r8, ip, r8, lsr #21 │ │ │ │ - sbcseq sl, ip, r8, asr r6 │ │ │ │ - sbcseq r8, ip, r4, ror sl │ │ │ │ - sbcseq sl, ip, r4, lsr #12 │ │ │ │ - sbcseq r8, ip, r0, asr #20 │ │ │ │ - ldrsheq sl, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r8, ip, ip, lsl #20 │ │ │ │ - ldrheq sl, [ip], #92 @ 0x5c │ │ │ │ - ldrsbeq r8, [ip], #152 @ 0x98 │ │ │ │ - sbcseq sl, ip, r8, lsl #11 │ │ │ │ - sbcseq r8, ip, r4, lsr #19 │ │ │ │ - sbcseq sl, ip, r4, asr r5 │ │ │ │ - sbcseq r8, ip, r0, ror r9 │ │ │ │ - sbcseq sl, ip, r0, lsr #10 │ │ │ │ - sbcseq r8, ip, ip, lsr r9 │ │ │ │ - sbcseq sl, ip, ip, ror #9 │ │ │ │ - sbcseq r8, ip, r8, lsl #18 │ │ │ │ - ldrheq sl, [ip], #72 @ 0x48 │ │ │ │ - ldrsbeq r8, [ip], #132 @ 0x84 │ │ │ │ - sbcseq sl, ip, r4, lsl #9 │ │ │ │ - sbcseq r8, ip, r0, lsr #17 │ │ │ │ - sbcseq sl, ip, r0, asr r4 │ │ │ │ - sbcseq r8, ip, ip, ror #16 │ │ │ │ - sbcseq sl, ip, ip, lsl r4 │ │ │ │ - sbcseq r8, ip, r8, lsr r8 │ │ │ │ - sbcseq sl, ip, ip, ror #7 │ │ │ │ - sbcseq r8, ip, r4, lsl #16 │ │ │ │ - ldrheq sl, [ip], #60 @ 0x3c │ │ │ │ - ldrsbeq r8, [ip], #112 @ 0x70 │ │ │ │ - sbcseq sl, ip, ip, lsl #7 │ │ │ │ - smullseq r8, ip, ip, r7 │ │ │ │ - sbcseq sl, ip, ip, asr r3 │ │ │ │ - sbcseq r8, ip, r8, ror #14 │ │ │ │ - sbcseq sl, ip, ip, lsr #6 │ │ │ │ - sbcseq r8, ip, r4, lsr r7 │ │ │ │ - ldrsheq sl, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r8, ip, r0, lsl #14 │ │ │ │ - sbcseq sl, ip, ip, asr #5 │ │ │ │ - sbcseq r8, ip, ip, asr #13 │ │ │ │ - smullseq sl, ip, ip, r2 │ │ │ │ - smullseq r8, ip, r8, r6 │ │ │ │ - sbcseq sl, ip, ip, ror #4 │ │ │ │ - sbcseq r8, ip, r4, ror #12 │ │ │ │ - sbcseq sl, ip, ip, lsr r2 │ │ │ │ - sbcseq r8, ip, r0, lsr r6 │ │ │ │ - sbcseq r8, ip, r0, lsl #12 │ │ │ │ - ldrsbeq r8, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r8, ip, r0, lsr #11 │ │ │ │ - sbcseq r8, ip, r0, ror r5 │ │ │ │ - sbcseq r8, ip, r0, asr #10 │ │ │ │ - sbcseq r8, ip, r0, lsl r5 │ │ │ │ - sbcseq r8, ip, r0, ror #9 │ │ │ │ - ldrheq r8, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r8, ip, r0, lsl #9 │ │ │ │ - sbcseq r8, ip, r0, asr r4 │ │ │ │ - sbcseq r8, ip, r0, lsr #8 │ │ │ │ - ldrsheq r8, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r8, ip, r0, asr #7 │ │ │ │ - smullseq r8, ip, r0, r3 │ │ │ │ - sbcseq r8, ip, r0, ror #6 │ │ │ │ - sbcseq r8, ip, r0, lsr r3 │ │ │ │ - sbcseq r8, ip, r0, lsl #6 │ │ │ │ - ldrsbeq r8, [ip], #32 │ │ │ │ - sbcseq r8, ip, r0, lsr #5 │ │ │ │ - sbcseq r8, ip, r0, ror r2 │ │ │ │ - sbcseq r8, ip, r0, asr #4 │ │ │ │ - sbcseq r8, ip, r0, lsl r2 │ │ │ │ - sbcseq r8, ip, r0, ror #3 │ │ │ │ - ldrheq r8, [ip], #16 │ │ │ │ - sbcseq r8, ip, r0, lsl #3 │ │ │ │ - sbcseq r8, ip, r0, asr r1 │ │ │ │ - sbcseq r8, ip, r0, lsr #2 │ │ │ │ - ldrsheq r8, [ip], #0 │ │ │ │ - sbcseq r8, ip, r0, asr #1 │ │ │ │ - smullseq r8, ip, r0, r0 │ │ │ │ - sbcseq r8, ip, r0, rrx │ │ │ │ - sbcseq r8, ip, r0, lsr r0 │ │ │ │ - sbcseq r8, ip, r0 │ │ │ │ - ldrsbeq r7, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r7, ip, r0, lsr #31 │ │ │ │ - sbcseq r7, ip, r0, ror pc │ │ │ │ - sbcseq r7, ip, r0, asr #30 │ │ │ │ - sbcseq r7, ip, r0, lsl pc │ │ │ │ - sbcseq r7, ip, r0, ror #29 │ │ │ │ - ldrheq r7, [ip], #224 @ 0xe0 │ │ │ │ - sbcseq r7, ip, r0, lsl #29 │ │ │ │ - sbcseq r7, ip, r0, asr lr │ │ │ │ - sbcseq r7, ip, r0, lsr #28 │ │ │ │ - ldrsheq r7, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r7, ip, r0, asr #27 │ │ │ │ - smullseq r7, ip, r0, sp │ │ │ │ - sbcseq r7, ip, r0, ror #26 │ │ │ │ - sbcseq r7, ip, r0, lsr sp │ │ │ │ - sbcseq r7, ip, r0, lsl #26 │ │ │ │ - ldrsbeq r7, [ip], #192 @ 0xc0 │ │ │ │ - sbcseq r7, ip, r0, lsr #25 │ │ │ │ - sbcseq r7, ip, r0, ror ip │ │ │ │ - sbcseq r7, ip, r0, asr #24 │ │ │ │ - sbcseq r7, ip, r0, lsl ip │ │ │ │ - sbcseq r7, ip, r0, ror #23 │ │ │ │ - ldrheq r7, [ip], #176 @ 0xb0 │ │ │ │ - sbcseq r7, ip, r0, lsl #23 │ │ │ │ - sbcseq r7, ip, r0, asr fp │ │ │ │ - sbcseq r7, ip, r0, lsr #22 │ │ │ │ - ldrsheq r7, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r7, ip, r0, asr #21 │ │ │ │ - smullseq r7, ip, r0, sl │ │ │ │ - sbcseq r7, ip, r0, ror #20 │ │ │ │ - sbcseq r7, ip, r0, lsr sl │ │ │ │ - sbcseq r7, ip, r0, lsl #20 │ │ │ │ - ldrsbeq r7, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r7, ip, r0, lsr #19 │ │ │ │ - sbcseq r7, ip, r0, ror r9 │ │ │ │ - sbcseq r7, ip, r0, asr #18 │ │ │ │ - sbcseq r7, ip, r0, lsl r9 │ │ │ │ - sbcseq r7, ip, r0, ror #17 │ │ │ │ - ldrheq r7, [ip], #128 @ 0x80 │ │ │ │ - sbcseq r7, ip, r0, lsl #17 │ │ │ │ - sbcseq r7, ip, r0, asr r8 │ │ │ │ - sbcseq r7, ip, r0, lsr #16 │ │ │ │ - ldrsheq r7, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r7, ip, r0, asr #15 │ │ │ │ - smullseq r7, ip, r0, r7 │ │ │ │ - sbcseq r7, ip, r0, ror #14 │ │ │ │ - sbcseq r7, ip, r0, lsr r7 │ │ │ │ - sbcseq r7, ip, r0, lsl #14 │ │ │ │ - ldrsbeq r7, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r7, ip, r0, lsr #13 │ │ │ │ - sbcseq r7, ip, r0, ror r6 │ │ │ │ - sbcseq r7, ip, r0, asr #12 │ │ │ │ - sbcseq r7, ip, r0, lsl r6 │ │ │ │ - sbcseq r7, ip, r0, ror #11 │ │ │ │ - ldrheq r7, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r7, ip, r0, lsl #11 │ │ │ │ - sbcseq r7, ip, r0, asr r5 │ │ │ │ - sbcseq r7, ip, r0, lsr #10 │ │ │ │ - ldrsheq r7, [ip], #64 @ 0x40 │ │ │ │ - sbcseq r7, ip, r0, asr #9 │ │ │ │ - smullseq r7, ip, r0, r4 │ │ │ │ - sbcseq r7, ip, r0, ror #8 │ │ │ │ - sbcseq r7, ip, r0, lsr r4 │ │ │ │ - sbcseq r7, ip, r0, lsl #8 │ │ │ │ - ldrsbeq r7, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r6, ip, ip, lsr sp │ │ │ │ - sbcseq r6, ip, ip, lsl #26 │ │ │ │ - ldrsbeq r6, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r6, ip, ip, lsr #25 │ │ │ │ - sbcseq r6, ip, ip, ror ip │ │ │ │ - sbcseq r6, ip, ip, asr #24 │ │ │ │ - sbcseq r6, ip, ip, lsl ip │ │ │ │ - sbcseq r6, ip, ip, ror #23 │ │ │ │ - ldrheq r6, [ip], #188 @ 0xbc │ │ │ │ - sbcseq r6, ip, ip, lsl #23 │ │ │ │ - sbcseq r6, ip, ip, asr fp │ │ │ │ - sbcseq r6, ip, ip, lsr #22 │ │ │ │ - ldrsheq r6, [ip], #172 @ 0xac │ │ │ │ - sbcseq r6, ip, ip, asr #21 │ │ │ │ - smullseq r6, ip, ip, sl │ │ │ │ - sbcseq r6, ip, ip, ror #20 │ │ │ │ - sbcseq r6, ip, ip, lsr sl │ │ │ │ - sbcseq r6, ip, ip, lsl #20 │ │ │ │ - ldrsbeq r6, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r6, ip, ip, lsr #19 │ │ │ │ - sbcseq r6, ip, ip, ror r9 │ │ │ │ - sbcseq r6, ip, ip, asr #18 │ │ │ │ - sbcseq r6, ip, ip, lsl r9 │ │ │ │ - sbcseq r6, ip, ip, ror #17 │ │ │ │ - ldrheq r6, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r6, ip, ip, lsl #17 │ │ │ │ - sbcseq r6, ip, ip, asr r8 │ │ │ │ - sbcseq r6, ip, ip, lsr #16 │ │ │ │ - ldrsheq r6, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r6, ip, ip, asr #15 │ │ │ │ - smullseq r6, ip, ip, r7 │ │ │ │ - sbcseq r6, ip, ip, ror #14 │ │ │ │ - sbcseq r6, ip, ip, lsr r7 │ │ │ │ - sbcseq r6, ip, ip, lsl #14 │ │ │ │ - ldrsbeq r6, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r6, ip, ip, lsr #13 │ │ │ │ - sbcseq r6, ip, ip, ror r6 │ │ │ │ - sbcseq r6, ip, ip, asr #12 │ │ │ │ - sbcseq r6, ip, ip, lsl r6 │ │ │ │ - sbcseq r6, ip, ip, ror #11 │ │ │ │ - ldrheq r6, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r6, ip, ip, lsl #11 │ │ │ │ - sbcseq r6, ip, ip, asr r5 │ │ │ │ - sbcseq r6, ip, ip, lsr #10 │ │ │ │ - ldrsheq r6, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r6, ip, ip, asr #9 │ │ │ │ - smullseq r6, ip, ip, r4 │ │ │ │ - sbcseq r6, ip, ip, ror #8 │ │ │ │ - sbcseq r6, ip, ip, lsr r4 │ │ │ │ - sbcseq r6, ip, ip, lsl #8 │ │ │ │ - ldrsbeq r6, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r6, ip, ip, lsr #7 │ │ │ │ - sbcseq r6, ip, ip, ror r3 │ │ │ │ - sbcseq r6, ip, ip, asr #6 │ │ │ │ - sbcseq r6, ip, ip, lsl r3 │ │ │ │ - sbcseq r6, ip, ip, ror #5 │ │ │ │ - ldrheq r6, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r6, ip, ip, lsl #5 │ │ │ │ - sbcseq r6, ip, ip, asr r2 │ │ │ │ - sbcseq r6, ip, ip, lsr #4 │ │ │ │ - ldrsheq r6, [ip], #28 │ │ │ │ - sbcseq r6, ip, ip, asr #3 │ │ │ │ - smullseq r6, ip, ip, r1 │ │ │ │ - sbcseq r6, ip, ip, ror #2 │ │ │ │ - sbcseq r6, ip, ip, lsr r1 │ │ │ │ - sbcseq r6, ip, ip, lsl #2 │ │ │ │ - ldrsbeq r6, [ip], #12 │ │ │ │ - sbcseq r6, ip, ip, lsr #1 │ │ │ │ - sbcseq r6, ip, ip, ror r0 │ │ │ │ - sbcseq r6, ip, ip, asr #32 │ │ │ │ - sbcseq r6, ip, ip, lsl r0 │ │ │ │ - sbcseq r5, ip, ip, ror #31 │ │ │ │ - ldrheq r5, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r5, ip, ip, lsl #31 │ │ │ │ - sbcseq r5, ip, ip, asr pc │ │ │ │ - sbcseq r5, ip, ip, lsr #30 │ │ │ │ - ldrsheq r5, [ip], #236 @ 0xec │ │ │ │ - sbcseq r5, ip, ip, asr #29 │ │ │ │ - smullseq r5, ip, ip, lr │ │ │ │ - sbcseq r5, ip, ip, ror #28 │ │ │ │ - sbcseq r5, ip, ip, lsr lr │ │ │ │ - sbcseq r5, ip, ip, lsl #28 │ │ │ │ - ldrsbeq r5, [ip], #220 @ 0xdc │ │ │ │ - sbcseq r5, ip, ip, lsr #27 │ │ │ │ - sbcseq r5, ip, ip, ror sp │ │ │ │ - sbcseq r5, ip, ip, asr #26 │ │ │ │ - sbcseq r5, ip, ip, lsl sp │ │ │ │ - sbcseq r5, ip, ip, ror #25 │ │ │ │ - ldrheq r5, [ip], #204 @ 0xcc │ │ │ │ - sbcseq r5, ip, ip, lsl #25 │ │ │ │ - sbcseq r5, ip, ip, asr ip │ │ │ │ - sbcseq r5, ip, ip, lsr #24 │ │ │ │ - ldrsheq r5, [ip], #188 @ 0xbc │ │ │ │ - sbcseq r5, ip, ip, asr #23 │ │ │ │ - smullseq r5, ip, ip, fp │ │ │ │ - sbcseq r5, ip, ip, ror #22 │ │ │ │ - sbcseq r5, ip, ip, lsr fp │ │ │ │ - sbcseq r5, ip, ip, lsl #22 │ │ │ │ - ldrsbeq r5, [ip], #172 @ 0xac │ │ │ │ - sbcseq r5, ip, ip, lsr #21 │ │ │ │ - sbcseq r5, ip, ip, ror sl │ │ │ │ - sbcseq r5, ip, ip, asr #20 │ │ │ │ - sbcseq r5, ip, ip, lsl sl │ │ │ │ - sbcseq r5, ip, ip, ror #19 │ │ │ │ - ldrheq r5, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r5, ip, ip, lsl #19 │ │ │ │ - sbcseq r5, ip, ip, asr r9 │ │ │ │ - sbcseq r5, ip, ip, lsr #18 │ │ │ │ - ldrsheq r5, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r5, ip, ip, asr #17 │ │ │ │ - smullseq r5, ip, ip, r8 │ │ │ │ - sbcseq r5, ip, ip, ror #16 │ │ │ │ - sbcseq r5, ip, ip, lsr r8 │ │ │ │ - sbcseq r5, ip, ip, lsl #16 │ │ │ │ - ldrsbeq r5, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r5, ip, ip, lsr #15 │ │ │ │ - sbcseq r5, ip, ip, ror r7 │ │ │ │ - sbcseq r5, ip, ip, asr #14 │ │ │ │ - sbcseq r5, ip, ip, lsl r7 │ │ │ │ - sbcseq r5, ip, ip, ror #13 │ │ │ │ - ldrheq r5, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r5, ip, ip, lsl #13 │ │ │ │ - sbcseq r5, ip, ip, asr r6 │ │ │ │ - sbcseq r5, ip, ip, lsr #12 │ │ │ │ - ldrsheq r5, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r5, ip, ip, asr #11 │ │ │ │ - smullseq r5, ip, ip, r5 │ │ │ │ - sbcseq r5, ip, ip, ror #10 │ │ │ │ - sbcseq r5, ip, ip, lsr r5 │ │ │ │ - sbcseq r5, ip, ip, lsl #10 │ │ │ │ - ldrsbeq r5, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r5, ip, ip, lsr #9 │ │ │ │ - sbcseq r5, ip, ip, ror r4 │ │ │ │ - sbcseq r5, ip, ip, asr #8 │ │ │ │ - sbcseq r5, ip, ip, lsl r4 │ │ │ │ - sbcseq r5, ip, ip, ror #7 │ │ │ │ - ldrheq r5, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r5, ip, ip, lsl #7 │ │ │ │ - sbcseq r5, ip, ip, asr r3 │ │ │ │ - sbcseq r5, ip, ip, lsr #6 │ │ │ │ - ldrsheq r5, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r5, ip, ip, asr #5 │ │ │ │ - smullseq r5, ip, ip, r2 │ │ │ │ - sbcseq r5, ip, ip, ror #4 │ │ │ │ - sbcseq r5, ip, ip, lsr r2 │ │ │ │ - sbcseq r5, ip, ip, lsl #4 │ │ │ │ - ldrsbeq r5, [ip], #28 │ │ │ │ - sbcseq r5, ip, ip, lsr #3 │ │ │ │ - sbcseq r5, ip, ip, ror r1 │ │ │ │ - sbcseq r5, ip, ip, asr #2 │ │ │ │ - sbcseq r5, ip, ip, lsl r1 │ │ │ │ - sbcseq r5, ip, ip, ror #1 │ │ │ │ - ldrheq r5, [ip], #12 │ │ │ │ - sbcseq r5, ip, ip, lsl #1 │ │ │ │ - sbcseq r5, ip, ip, asr r0 │ │ │ │ - sbcseq r5, ip, ip, lsr #32 │ │ │ │ - ldrsheq r4, [ip], #252 @ 0xfc │ │ │ │ - sbcseq r4, ip, ip, asr #31 │ │ │ │ - smullseq r4, ip, r8, pc @ │ │ │ │ - sbcseq r4, ip, r4, ror #30 │ │ │ │ - sbcseq r4, ip, r4, lsr #30 │ │ │ │ - sbcseq r4, ip, r4, ror #29 │ │ │ │ - sbcseq r4, ip, r4, lsr #29 │ │ │ │ - sbcseq r4, ip, r4, ror #28 │ │ │ │ - sbcseq r4, ip, r4, lsr #28 │ │ │ │ - sbcseq r4, ip, r4, ror #27 │ │ │ │ - sbcseq r4, ip, r4, lsr #27 │ │ │ │ - sbcseq r4, ip, r4, ror #26 │ │ │ │ - sbcseq r4, ip, r4, lsr #26 │ │ │ │ - sbcseq r4, ip, r4, ror #25 │ │ │ │ - sbcseq r4, ip, r4, lsr #25 │ │ │ │ - sbcseq r4, ip, r4, ror #24 │ │ │ │ - sbcseq r4, ip, r4, lsr #24 │ │ │ │ - sbcseq r4, ip, r4, ror #23 │ │ │ │ - sbcseq r4, ip, r4, lsr #23 │ │ │ │ - sbcseq r4, ip, r4, ror #22 │ │ │ │ - sbcseq r4, ip, r4, lsr #22 │ │ │ │ - sbcseq r4, ip, r8, ror #21 │ │ │ │ - sbcseq r4, ip, ip, lsr #21 │ │ │ │ - sbcseq r4, ip, r0, ror sl │ │ │ │ - sbcseq r4, ip, r4, lsr sl │ │ │ │ - ldrsheq r4, [ip], #152 @ 0x98 │ │ │ │ - ldrheq r4, [ip], #156 @ 0x9c │ │ │ │ - sbcseq r4, ip, r0, lsl #19 │ │ │ │ - sbcseq r4, ip, r4, asr #18 │ │ │ │ - sbcseq r4, ip, r8, lsl #18 │ │ │ │ - sbcseq r4, ip, ip, asr #17 │ │ │ │ - smullseq r4, ip, r0, r8 │ │ │ │ - sbcseq r4, ip, r4, asr r8 │ │ │ │ - sbcseq r4, ip, r8, lsl r8 │ │ │ │ - ldrsbeq r4, [ip], #124 @ 0x7c │ │ │ │ - sbcseq r4, ip, r0, lsr #15 │ │ │ │ - sbcseq r4, ip, r4, ror #14 │ │ │ │ - sbcseq r4, ip, r0, lsr #14 │ │ │ │ - ldrsbeq r4, [ip], #108 @ 0x6c │ │ │ │ - smullseq r4, ip, r8, r6 │ │ │ │ - sbcseq r4, ip, r4, asr r6 │ │ │ │ - sbcseq r4, ip, r0, lsl r6 │ │ │ │ - sbcseq r4, ip, ip, asr #11 │ │ │ │ - sbcseq r4, ip, r8, lsl #11 │ │ │ │ - sbcseq r4, ip, r4, asr #10 │ │ │ │ - sbcseq r4, ip, r0, lsr #10 │ │ │ │ - ldrsheq r4, [ip], #72 @ 0x48 │ │ │ │ - ldrsbeq r4, [ip], #68 @ 0x44 │ │ │ │ - sbcseq r4, ip, r0, lsr #9 │ │ │ │ - ldr r0, [pc, #-828] @ 49e2a4 │ │ │ │ + smullseq sl, ip, r8, ip │ │ │ │ + ldrheq r9, [ip], #4 │ │ │ │ + sbcseq sl, ip, r4, ror #24 │ │ │ │ + sbcseq r9, ip, r0, lsl #1 │ │ │ │ + sbcseq sl, ip, r0, lsr ip │ │ │ │ + sbcseq r9, ip, ip, asr #32 │ │ │ │ + ldrsheq sl, [ip], #188 @ 0xbc │ │ │ │ + sbcseq r9, ip, r8, lsl r0 │ │ │ │ + sbcseq sl, ip, r8, asr #23 │ │ │ │ + sbcseq r8, ip, r4, ror #31 │ │ │ │ + smullseq sl, ip, r4, fp │ │ │ │ + ldrheq r8, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq sl, ip, r0, ror #22 │ │ │ │ + sbcseq r8, ip, ip, ror pc │ │ │ │ + sbcseq sl, ip, ip, lsr #22 │ │ │ │ + sbcseq r8, ip, r8, asr #30 │ │ │ │ + ldrsheq sl, [ip], #168 @ 0xa8 │ │ │ │ + sbcseq r8, ip, r4, lsl pc │ │ │ │ + sbcseq sl, ip, r4, asr #21 │ │ │ │ + sbcseq r8, ip, r0, ror #29 │ │ │ │ + smullseq sl, ip, r0, sl │ │ │ │ + sbcseq r8, ip, ip, lsr #29 │ │ │ │ + sbcseq sl, ip, ip, asr sl │ │ │ │ + sbcseq r8, ip, r8, ror lr │ │ │ │ + sbcseq sl, ip, r8, lsr #20 │ │ │ │ + sbcseq r8, ip, r4, asr #28 │ │ │ │ + ldrsheq sl, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r8, ip, r0, lsl lr │ │ │ │ + sbcseq sl, ip, r0, asr #19 │ │ │ │ + ldrsbeq r8, [ip], #220 @ 0xdc │ │ │ │ + sbcseq sl, ip, ip, lsl #19 │ │ │ │ + sbcseq r8, ip, r8, lsr #27 │ │ │ │ + sbcseq sl, ip, r8, asr r9 │ │ │ │ + sbcseq r8, ip, r4, ror sp │ │ │ │ + sbcseq sl, ip, r4, lsr #18 │ │ │ │ + sbcseq r8, ip, r0, asr #26 │ │ │ │ + ldrsheq sl, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r8, ip, ip, lsl #26 │ │ │ │ + ldrheq sl, [ip], #140 @ 0x8c │ │ │ │ + ldrsbeq r8, [ip], #200 @ 0xc8 │ │ │ │ + sbcseq sl, ip, r8, lsl #17 │ │ │ │ + sbcseq r8, ip, r4, lsr #25 │ │ │ │ + sbcseq sl, ip, r4, asr r8 │ │ │ │ + sbcseq r8, ip, r0, ror ip │ │ │ │ + sbcseq sl, ip, r0, lsr #16 │ │ │ │ + sbcseq r8, ip, ip, lsr ip │ │ │ │ + sbcseq sl, ip, ip, ror #15 │ │ │ │ + sbcseq r8, ip, r8, lsl #24 │ │ │ │ + ldrheq sl, [ip], #120 @ 0x78 │ │ │ │ + ldrsbeq r8, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq sl, ip, r4, lsl #15 │ │ │ │ + sbcseq r8, ip, r0, lsr #23 │ │ │ │ + sbcseq sl, ip, r0, asr r7 │ │ │ │ + sbcseq r8, ip, ip, ror #22 │ │ │ │ + sbcseq sl, ip, ip, lsl r7 │ │ │ │ + sbcseq r8, ip, r8, lsr fp │ │ │ │ + sbcseq sl, ip, r8, ror #13 │ │ │ │ + sbcseq r8, ip, r4, lsl #22 │ │ │ │ + ldrheq sl, [ip], #100 @ 0x64 │ │ │ │ + ldrsbeq r8, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq sl, ip, r0, lsl #13 │ │ │ │ + smullseq r8, ip, ip, sl │ │ │ │ + sbcseq sl, ip, ip, asr #12 │ │ │ │ + sbcseq r8, ip, r8, ror #20 │ │ │ │ + sbcseq sl, ip, r8, lsl r6 │ │ │ │ + sbcseq r8, ip, r4, lsr sl │ │ │ │ + sbcseq sl, ip, r4, ror #11 │ │ │ │ + sbcseq r8, ip, r0, lsl #20 │ │ │ │ + ldrheq sl, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r8, ip, ip, asr #19 │ │ │ │ + sbcseq sl, ip, ip, ror r5 │ │ │ │ + smullseq r8, ip, r8, r9 │ │ │ │ + sbcseq sl, ip, r8, asr #10 │ │ │ │ + sbcseq r8, ip, r4, ror #18 │ │ │ │ + sbcseq sl, ip, r4, lsl r5 │ │ │ │ + sbcseq r8, ip, r0, lsr r9 │ │ │ │ + sbcseq sl, ip, r0, ror #9 │ │ │ │ + ldrsheq r8, [ip], #140 @ 0x8c │ │ │ │ + sbcseq sl, ip, ip, lsr #9 │ │ │ │ + sbcseq r8, ip, r8, asr #17 │ │ │ │ + sbcseq sl, ip, r8, ror r4 │ │ │ │ + smullseq r8, ip, r4, r8 │ │ │ │ + sbcseq sl, ip, r4, asr #8 │ │ │ │ + sbcseq r8, ip, r0, ror #16 │ │ │ │ + sbcseq sl, ip, r0, lsl r4 │ │ │ │ + sbcseq r8, ip, ip, lsr #16 │ │ │ │ + sbcseq sl, ip, r0, ror #7 │ │ │ │ + ldrsheq r8, [ip], #120 @ 0x78 │ │ │ │ + ldrheq sl, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r8, ip, r4, asr #15 │ │ │ │ + sbcseq sl, ip, r0, lsl #7 │ │ │ │ + smullseq r8, ip, r0, r7 │ │ │ │ + sbcseq sl, ip, r0, asr r3 │ │ │ │ + sbcseq r8, ip, ip, asr r7 │ │ │ │ + sbcseq sl, ip, r0, lsr #6 │ │ │ │ + sbcseq r8, ip, r8, lsr #14 │ │ │ │ + ldrsheq sl, [ip], #32 │ │ │ │ + ldrsheq r8, [ip], #100 @ 0x64 │ │ │ │ + sbcseq sl, ip, r0, asr #5 │ │ │ │ + sbcseq r8, ip, r0, asr #13 │ │ │ │ + smullseq sl, ip, r0, r2 │ │ │ │ + sbcseq r8, ip, ip, lsl #13 │ │ │ │ + sbcseq sl, ip, r0, ror #4 │ │ │ │ + sbcseq r8, ip, r8, asr r6 │ │ │ │ + sbcseq sl, ip, r0, lsr r2 │ │ │ │ + sbcseq r8, ip, r4, lsr #12 │ │ │ │ + ldrsheq r8, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r8, ip, r4, asr #11 │ │ │ │ + smullseq r8, ip, r4, r5 │ │ │ │ + sbcseq r8, ip, r4, ror #10 │ │ │ │ + sbcseq r8, ip, r4, lsr r5 │ │ │ │ + sbcseq r8, ip, r4, lsl #10 │ │ │ │ + ldrsbeq r8, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r8, ip, r4, lsr #9 │ │ │ │ + sbcseq r8, ip, r4, ror r4 │ │ │ │ + sbcseq r8, ip, r4, asr #8 │ │ │ │ + sbcseq r8, ip, r4, lsl r4 │ │ │ │ + sbcseq r8, ip, r4, ror #7 │ │ │ │ + ldrheq r8, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r8, ip, r4, lsl #7 │ │ │ │ + sbcseq r8, ip, r4, asr r3 │ │ │ │ + sbcseq r8, ip, r4, lsr #6 │ │ │ │ + ldrsheq r8, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r8, ip, r4, asr #5 │ │ │ │ + smullseq r8, ip, r4, r2 │ │ │ │ + sbcseq r8, ip, r4, ror #4 │ │ │ │ + sbcseq r8, ip, r4, lsr r2 │ │ │ │ + sbcseq r8, ip, r4, lsl #4 │ │ │ │ + ldrsbeq r8, [ip], #20 │ │ │ │ + sbcseq r8, ip, r4, lsr #3 │ │ │ │ + sbcseq r8, ip, r4, ror r1 │ │ │ │ + sbcseq r8, ip, r4, asr #2 │ │ │ │ + sbcseq r8, ip, r4, lsl r1 │ │ │ │ + sbcseq r8, ip, r4, ror #1 │ │ │ │ + ldrheq r8, [ip], #4 │ │ │ │ + sbcseq r8, ip, r4, lsl #1 │ │ │ │ + sbcseq r8, ip, r4, asr r0 │ │ │ │ + sbcseq r8, ip, r4, lsr #32 │ │ │ │ + ldrsheq r7, [ip], #244 @ 0xf4 │ │ │ │ + sbcseq r7, ip, r4, asr #31 │ │ │ │ + smullseq r7, ip, r4, pc @ │ │ │ │ + sbcseq r7, ip, r4, ror #30 │ │ │ │ + sbcseq r7, ip, r4, lsr pc │ │ │ │ + sbcseq r7, ip, r4, lsl #30 │ │ │ │ + ldrsbeq r7, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r7, ip, r4, lsr #29 │ │ │ │ + sbcseq r7, ip, r4, ror lr │ │ │ │ + sbcseq r7, ip, r4, asr #28 │ │ │ │ + sbcseq r7, ip, r4, lsl lr │ │ │ │ + sbcseq r7, ip, r4, ror #27 │ │ │ │ + ldrheq r7, [ip], #212 @ 0xd4 │ │ │ │ + sbcseq r7, ip, r4, lsl #27 │ │ │ │ + sbcseq r7, ip, r4, asr sp │ │ │ │ + sbcseq r7, ip, r4, lsr #26 │ │ │ │ + ldrsheq r7, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r7, ip, r4, asr #25 │ │ │ │ + smullseq r7, ip, r4, ip │ │ │ │ + sbcseq r7, ip, r4, ror #24 │ │ │ │ + sbcseq r7, ip, r4, lsr ip │ │ │ │ + sbcseq r7, ip, r4, lsl #24 │ │ │ │ + ldrsbeq r7, [ip], #180 @ 0xb4 │ │ │ │ + sbcseq r7, ip, r4, lsr #23 │ │ │ │ + sbcseq r7, ip, r4, ror fp │ │ │ │ + sbcseq r7, ip, r4, asr #22 │ │ │ │ + sbcseq r7, ip, r4, lsl fp │ │ │ │ + sbcseq r7, ip, r4, ror #21 │ │ │ │ + ldrheq r7, [ip], #164 @ 0xa4 │ │ │ │ + sbcseq r7, ip, r4, lsl #21 │ │ │ │ + sbcseq r7, ip, r4, asr sl │ │ │ │ + sbcseq r7, ip, r4, lsr #20 │ │ │ │ + ldrsheq r7, [ip], #148 @ 0x94 │ │ │ │ + sbcseq r7, ip, r4, asr #19 │ │ │ │ + smullseq r7, ip, r4, r9 │ │ │ │ + sbcseq r7, ip, r4, ror #18 │ │ │ │ + sbcseq r7, ip, r4, lsr r9 │ │ │ │ + sbcseq r7, ip, r4, lsl #18 │ │ │ │ + ldrsbeq r7, [ip], #132 @ 0x84 │ │ │ │ + sbcseq r7, ip, r4, lsr #17 │ │ │ │ + sbcseq r7, ip, r4, ror r8 │ │ │ │ + sbcseq r7, ip, r4, asr #16 │ │ │ │ + sbcseq r7, ip, r4, lsl r8 │ │ │ │ + sbcseq r7, ip, r4, ror #15 │ │ │ │ + ldrheq r7, [ip], #116 @ 0x74 │ │ │ │ + sbcseq r7, ip, r4, lsl #15 │ │ │ │ + sbcseq r7, ip, r4, asr r7 │ │ │ │ + sbcseq r7, ip, r4, lsr #14 │ │ │ │ + ldrsheq r7, [ip], #100 @ 0x64 │ │ │ │ + sbcseq r7, ip, r4, asr #13 │ │ │ │ + smullseq r7, ip, r4, r6 │ │ │ │ + sbcseq r7, ip, r4, ror #12 │ │ │ │ + sbcseq r7, ip, r4, lsr r6 │ │ │ │ + sbcseq r7, ip, r4, lsl #12 │ │ │ │ + ldrsbeq r7, [ip], #84 @ 0x54 │ │ │ │ + sbcseq r7, ip, r4, lsr #11 │ │ │ │ + sbcseq r7, ip, r4, ror r5 │ │ │ │ + sbcseq r7, ip, r4, asr #10 │ │ │ │ + sbcseq r7, ip, r4, lsl r5 │ │ │ │ + sbcseq r7, ip, r4, ror #9 │ │ │ │ + ldrheq r7, [ip], #68 @ 0x44 │ │ │ │ + sbcseq r7, ip, r4, lsl #9 │ │ │ │ + sbcseq r7, ip, r4, asr r4 │ │ │ │ + sbcseq r7, ip, r4, lsr #8 │ │ │ │ + ldrsheq r7, [ip], #52 @ 0x34 │ │ │ │ + sbcseq r7, ip, r4, asr #7 │ │ │ │ + sbcseq r6, ip, r0, lsr sp │ │ │ │ + sbcseq r6, ip, r0, lsl #26 │ │ │ │ + ldrsbeq r6, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r6, ip, r0, lsr #25 │ │ │ │ + sbcseq r6, ip, r0, ror ip │ │ │ │ + sbcseq r6, ip, r0, asr #24 │ │ │ │ + sbcseq r6, ip, r0, lsl ip │ │ │ │ + sbcseq r6, ip, r0, ror #23 │ │ │ │ + ldrheq r6, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r6, ip, r0, lsl #23 │ │ │ │ + sbcseq r6, ip, r0, asr fp │ │ │ │ + sbcseq r6, ip, r0, lsr #22 │ │ │ │ + ldrsheq r6, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r6, ip, r0, asr #21 │ │ │ │ + smullseq r6, ip, r0, sl │ │ │ │ + sbcseq r6, ip, r0, ror #20 │ │ │ │ + sbcseq r6, ip, r0, lsr sl │ │ │ │ + sbcseq r6, ip, r0, lsl #20 │ │ │ │ + ldrsbeq r6, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r6, ip, r0, lsr #19 │ │ │ │ + sbcseq r6, ip, r0, ror r9 │ │ │ │ + sbcseq r6, ip, r0, asr #18 │ │ │ │ + sbcseq r6, ip, r0, lsl r9 │ │ │ │ + sbcseq r6, ip, r0, ror #17 │ │ │ │ + ldrheq r6, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r6, ip, r0, lsl #17 │ │ │ │ + sbcseq r6, ip, r0, asr r8 │ │ │ │ + sbcseq r6, ip, r0, lsr #16 │ │ │ │ + ldrsheq r6, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r6, ip, r0, asr #15 │ │ │ │ + smullseq r6, ip, r0, r7 │ │ │ │ + sbcseq r6, ip, r0, ror #14 │ │ │ │ + sbcseq r6, ip, r0, lsr r7 │ │ │ │ + sbcseq r6, ip, r0, lsl #14 │ │ │ │ + ldrsbeq r6, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r6, ip, r0, lsr #13 │ │ │ │ + sbcseq r6, ip, r0, ror r6 │ │ │ │ + sbcseq r6, ip, r0, asr #12 │ │ │ │ + sbcseq r6, ip, r0, lsl r6 │ │ │ │ + sbcseq r6, ip, r0, ror #11 │ │ │ │ + ldrheq r6, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r6, ip, r0, lsl #11 │ │ │ │ + sbcseq r6, ip, r0, asr r5 │ │ │ │ + sbcseq r6, ip, r0, lsr #10 │ │ │ │ + ldrsheq r6, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r6, ip, r0, asr #9 │ │ │ │ + smullseq r6, ip, r0, r4 │ │ │ │ + sbcseq r6, ip, r0, ror #8 │ │ │ │ + sbcseq r6, ip, r0, lsr r4 │ │ │ │ + sbcseq r6, ip, r0, lsl #8 │ │ │ │ + ldrsbeq r6, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r6, ip, r0, lsr #7 │ │ │ │ + sbcseq r6, ip, r0, ror r3 │ │ │ │ + sbcseq r6, ip, r0, asr #6 │ │ │ │ + sbcseq r6, ip, r0, lsl r3 │ │ │ │ + sbcseq r6, ip, r0, ror #5 │ │ │ │ + ldrheq r6, [ip], #32 │ │ │ │ + sbcseq r6, ip, r0, lsl #5 │ │ │ │ + sbcseq r6, ip, r0, asr r2 │ │ │ │ + sbcseq r6, ip, r0, lsr #4 │ │ │ │ + ldrsheq r6, [ip], #16 │ │ │ │ + sbcseq r6, ip, r0, asr #3 │ │ │ │ + smullseq r6, ip, r0, r1 │ │ │ │ + sbcseq r6, ip, r0, ror #2 │ │ │ │ + sbcseq r6, ip, r0, lsr r1 │ │ │ │ + sbcseq r6, ip, r0, lsl #2 │ │ │ │ + ldrsbeq r6, [ip], #0 │ │ │ │ + sbcseq r6, ip, r0, lsr #1 │ │ │ │ + sbcseq r6, ip, r0, ror r0 │ │ │ │ + sbcseq r6, ip, r0, asr #32 │ │ │ │ + sbcseq r6, ip, r0, lsl r0 │ │ │ │ + sbcseq r5, ip, r0, ror #31 │ │ │ │ + ldrheq r5, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r5, ip, r0, lsl #31 │ │ │ │ + sbcseq r5, ip, r0, asr pc │ │ │ │ + sbcseq r5, ip, r0, lsr #30 │ │ │ │ + ldrsheq r5, [ip], #224 @ 0xe0 │ │ │ │ + sbcseq r5, ip, r0, asr #29 │ │ │ │ + smullseq r5, ip, r0, lr │ │ │ │ + sbcseq r5, ip, r0, ror #28 │ │ │ │ + sbcseq r5, ip, r0, lsr lr │ │ │ │ + sbcseq r5, ip, r0, lsl #28 │ │ │ │ + ldrsbeq r5, [ip], #208 @ 0xd0 │ │ │ │ + sbcseq r5, ip, r0, lsr #27 │ │ │ │ + sbcseq r5, ip, r0, ror sp │ │ │ │ + sbcseq r5, ip, r0, asr #26 │ │ │ │ + sbcseq r5, ip, r0, lsl sp │ │ │ │ + sbcseq r5, ip, r0, ror #25 │ │ │ │ + ldrheq r5, [ip], #192 @ 0xc0 │ │ │ │ + sbcseq r5, ip, r0, lsl #25 │ │ │ │ + sbcseq r5, ip, r0, asr ip │ │ │ │ + sbcseq r5, ip, r0, lsr #24 │ │ │ │ + ldrsheq r5, [ip], #176 @ 0xb0 │ │ │ │ + sbcseq r5, ip, r0, asr #23 │ │ │ │ + smullseq r5, ip, r0, fp │ │ │ │ + sbcseq r5, ip, r0, ror #22 │ │ │ │ + sbcseq r5, ip, r0, lsr fp │ │ │ │ + sbcseq r5, ip, r0, lsl #22 │ │ │ │ + ldrsbeq r5, [ip], #160 @ 0xa0 │ │ │ │ + sbcseq r5, ip, r0, lsr #21 │ │ │ │ + sbcseq r5, ip, r0, ror sl │ │ │ │ + sbcseq r5, ip, r0, asr #20 │ │ │ │ + sbcseq r5, ip, r0, lsl sl │ │ │ │ + sbcseq r5, ip, r0, ror #19 │ │ │ │ + ldrheq r5, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r5, ip, r0, lsl #19 │ │ │ │ + sbcseq r5, ip, r0, asr r9 │ │ │ │ + sbcseq r5, ip, r0, lsr #18 │ │ │ │ + ldrsheq r5, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r5, ip, r0, asr #17 │ │ │ │ + smullseq r5, ip, r0, r8 │ │ │ │ + sbcseq r5, ip, r0, ror #16 │ │ │ │ + sbcseq r5, ip, r0, lsr r8 │ │ │ │ + sbcseq r5, ip, r0, lsl #16 │ │ │ │ + ldrsbeq r5, [ip], #112 @ 0x70 │ │ │ │ + sbcseq r5, ip, r0, lsr #15 │ │ │ │ + sbcseq r5, ip, r0, ror r7 │ │ │ │ + sbcseq r5, ip, r0, asr #14 │ │ │ │ + sbcseq r5, ip, r0, lsl r7 │ │ │ │ + sbcseq r5, ip, r0, ror #13 │ │ │ │ + ldrheq r5, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r5, ip, r0, lsl #13 │ │ │ │ + sbcseq r5, ip, r0, asr r6 │ │ │ │ + sbcseq r5, ip, r0, lsr #12 │ │ │ │ + ldrsheq r5, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r5, ip, r0, asr #11 │ │ │ │ + smullseq r5, ip, r0, r5 │ │ │ │ + sbcseq r5, ip, r0, ror #10 │ │ │ │ + sbcseq r5, ip, r0, lsr r5 │ │ │ │ + sbcseq r5, ip, r0, lsl #10 │ │ │ │ + ldrsbeq r5, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r5, ip, r0, lsr #9 │ │ │ │ + sbcseq r5, ip, r0, ror r4 │ │ │ │ + sbcseq r5, ip, r0, asr #8 │ │ │ │ + sbcseq r5, ip, r0, lsl r4 │ │ │ │ + sbcseq r5, ip, r0, ror #7 │ │ │ │ + ldrheq r5, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r5, ip, r0, lsl #7 │ │ │ │ + sbcseq r5, ip, r0, asr r3 │ │ │ │ + sbcseq r5, ip, r0, lsr #6 │ │ │ │ + ldrsheq r5, [ip], #32 │ │ │ │ + sbcseq r5, ip, r0, asr #5 │ │ │ │ + smullseq r5, ip, r0, r2 │ │ │ │ + sbcseq r5, ip, r0, ror #4 │ │ │ │ + sbcseq r5, ip, r0, lsr r2 │ │ │ │ + sbcseq r5, ip, r0, lsl #4 │ │ │ │ + ldrsbeq r5, [ip], #16 │ │ │ │ + sbcseq r5, ip, r0, lsr #3 │ │ │ │ + sbcseq r5, ip, r0, ror r1 │ │ │ │ + sbcseq r5, ip, r0, asr #2 │ │ │ │ + sbcseq r5, ip, r0, lsl r1 │ │ │ │ + sbcseq r5, ip, r0, ror #1 │ │ │ │ + ldrheq r5, [ip], #0 │ │ │ │ + sbcseq r5, ip, r0, lsl #1 │ │ │ │ + sbcseq r5, ip, r0, asr r0 │ │ │ │ + sbcseq r5, ip, r0, lsr #32 │ │ │ │ + ldrsheq r4, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r4, ip, r0, asr #31 │ │ │ │ + sbcseq r4, ip, ip, lsl #31 │ │ │ │ + sbcseq r4, ip, r8, asr pc │ │ │ │ + sbcseq r4, ip, r8, lsl pc │ │ │ │ + ldrsbeq r4, [ip], #232 @ 0xe8 │ │ │ │ + smullseq r4, ip, r8, lr │ │ │ │ + sbcseq r4, ip, r8, asr lr │ │ │ │ + sbcseq r4, ip, r8, lsl lr │ │ │ │ + ldrsbeq r4, [ip], #216 @ 0xd8 │ │ │ │ + smullseq r4, ip, r8, sp │ │ │ │ + sbcseq r4, ip, r8, asr sp │ │ │ │ + sbcseq r4, ip, r8, lsl sp │ │ │ │ + ldrsbeq r4, [ip], #200 @ 0xc8 │ │ │ │ + smullseq r4, ip, r8, ip │ │ │ │ + sbcseq r4, ip, r8, asr ip │ │ │ │ + sbcseq r4, ip, r8, lsl ip │ │ │ │ + ldrsbeq r4, [ip], #184 @ 0xb8 │ │ │ │ + smullseq r4, ip, r8, fp │ │ │ │ + sbcseq r4, ip, r8, asr fp │ │ │ │ + sbcseq r4, ip, r8, lsl fp │ │ │ │ + ldrsbeq r4, [ip], #172 @ 0xac │ │ │ │ + sbcseq r4, ip, r0, lsr #21 │ │ │ │ + sbcseq r4, ip, r4, ror #20 │ │ │ │ + sbcseq r4, ip, r8, lsr #20 │ │ │ │ + sbcseq r4, ip, ip, ror #19 │ │ │ │ + ldrheq r4, [ip], #144 @ 0x90 │ │ │ │ + sbcseq r4, ip, r4, ror r9 │ │ │ │ + sbcseq r4, ip, r8, lsr r9 │ │ │ │ + ldrsheq r4, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r4, ip, r0, asr #17 │ │ │ │ + sbcseq r4, ip, r4, lsl #17 │ │ │ │ + sbcseq r4, ip, r8, asr #16 │ │ │ │ + sbcseq r4, ip, ip, lsl #16 │ │ │ │ + ldrsbeq r4, [ip], #112 @ 0x70 │ │ │ │ + smullseq r4, ip, r4, r7 │ │ │ │ + sbcseq r4, ip, r8, asr r7 │ │ │ │ + sbcseq r4, ip, r4, lsl r7 │ │ │ │ + ldrsbeq r4, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r4, ip, ip, lsl #13 │ │ │ │ + sbcseq r4, ip, r8, asr #12 │ │ │ │ + sbcseq r4, ip, r4, lsl #12 │ │ │ │ + sbcseq r4, ip, r0, asr #11 │ │ │ │ + sbcseq r4, ip, ip, ror r5 │ │ │ │ + sbcseq r4, ip, r8, lsr r5 │ │ │ │ + sbcseq r4, ip, r4, lsl r5 │ │ │ │ + sbcseq r4, ip, ip, ror #9 │ │ │ │ + sbcseq r4, ip, r8, asr #9 │ │ │ │ + smullseq r4, ip, r4, r4 │ │ │ │ + ldr r0, [pc, #-828] @ 49e2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 49e2a8 │ │ │ │ + ldr r0, [pc, #-836] @ 49e2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 49e2ac │ │ │ │ + ldr r0, [pc, #-844] @ 49e2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 49e2b0 │ │ │ │ + ldr r0, [pc, #-852] @ 49e2dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 49e2b4 │ │ │ │ + ldr r0, [pc, #-860] @ 49e2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 49e2b8 │ │ │ │ + ldr r0, [pc, #-868] @ 49e2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 49e2bc │ │ │ │ + ldr r0, [pc, #-876] @ 49e2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 49e2c0 │ │ │ │ + ldr r0, [pc, #-884] @ 49e2ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 49e2c4 │ │ │ │ + ldr r0, [pc, #-892] @ 49e2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 49e2c8 │ │ │ │ + ldr r0, [pc, #-900] @ 49e2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 49e2cc │ │ │ │ + ldr r0, [pc, #-908] @ 49e2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 49e2d0 │ │ │ │ + ldr r0, [pc, #-916] @ 49e2fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 49e2d4 │ │ │ │ + ldr r0, [pc, #-924] @ 49e300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 49e2d8 │ │ │ │ + ldr r0, [pc, #-932] @ 49e304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 49e2dc │ │ │ │ + ldr r0, [pc, #-940] @ 49e308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 49e2e0 │ │ │ │ + ldr r0, [pc, #-948] @ 49e30c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 49e2e4 │ │ │ │ + ldr r0, [pc, #-956] @ 49e310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 49e2e8 │ │ │ │ + ldr r0, [pc, #-964] @ 49e314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 49e2ec │ │ │ │ + ldr r0, [pc, #-972] @ 49e318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 49e2f0 │ │ │ │ + ldr r0, [pc, #-980] @ 49e31c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 49e2f4 │ │ │ │ + ldr r0, [pc, #-988] @ 49e320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 49e2f8 │ │ │ │ + ldr r0, [pc, #-996] @ 49e324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 49e2fc │ │ │ │ + ldr r0, [pc, #-1004] @ 49e328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 49e300 │ │ │ │ + ldr r0, [pc, #-1012] @ 49e32c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 49e304 │ │ │ │ + ldr r0, [pc, #-1020] @ 49e330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 49e308 │ │ │ │ + ldr r0, [pc, #-1028] @ 49e334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 49e30c │ │ │ │ + ldr r0, [pc, #-1036] @ 49e338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 49e310 │ │ │ │ + ldr r0, [pc, #-1044] @ 49e33c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 49e314 │ │ │ │ + ldr r0, [pc, #-1052] @ 49e340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 49e318 │ │ │ │ + ldr r0, [pc, #-1060] @ 49e344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 49e31c │ │ │ │ + ldr r0, [pc, #-1068] @ 49e348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 49e320 │ │ │ │ + ldr r0, [pc, #-1076] @ 49e34c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 49e324 │ │ │ │ + ldr r0, [pc, #-1084] @ 49e350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 49e328 │ │ │ │ + ldr r0, [pc, #-1092] @ 49e354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 49e32c │ │ │ │ + ldr r0, [pc, #-1100] @ 49e358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 49e330 │ │ │ │ + ldr r0, [pc, #-1108] @ 49e35c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 49e334 │ │ │ │ + ldr r0, [pc, #-1116] @ 49e360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 49e338 │ │ │ │ + ldr r0, [pc, #-1124] @ 49e364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 49e33c │ │ │ │ + ldr r0, [pc, #-1132] @ 49e368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 49e340 │ │ │ │ + ldr r0, [pc, #-1140] @ 49e36c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 49e344 │ │ │ │ + ldr r0, [pc, #-1148] @ 49e370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 49e348 │ │ │ │ + ldr r0, [pc, #-1156] @ 49e374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 49e34c │ │ │ │ + ldr r0, [pc, #-1164] @ 49e378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 49e350 │ │ │ │ + ldr r0, [pc, #-1172] @ 49e37c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 49e354 │ │ │ │ + ldr r0, [pc, #-1180] @ 49e380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 49e358 │ │ │ │ + ldr r0, [pc, #-1188] @ 49e384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 49e35c │ │ │ │ + ldr r0, [pc, #-1196] @ 49e388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 49e360 │ │ │ │ + ldr r0, [pc, #-1204] @ 49e38c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 49e364 │ │ │ │ + ldr r0, [pc, #-1212] @ 49e390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 49e368 │ │ │ │ + ldr r0, [pc, #-1220] @ 49e394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 49e36c │ │ │ │ + ldr r0, [pc, #-1228] @ 49e398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 49e370 │ │ │ │ + ldr r0, [pc, #-1236] @ 49e39c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 49e374 │ │ │ │ + ldr r0, [pc, #-1244] @ 49e3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 49e378 │ │ │ │ + ldr r0, [pc, #-1252] @ 49e3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 49e37c │ │ │ │ + ldr r0, [pc, #-1260] @ 49e3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 49e380 │ │ │ │ + ldr r0, [pc, #-1268] @ 49e3ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 49e384 │ │ │ │ + ldr r0, [pc, #-1276] @ 49e3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 49e388 │ │ │ │ + ldr r0, [pc, #-1284] @ 49e3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 49e38c │ │ │ │ + ldr r0, [pc, #-1292] @ 49e3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 49e390 │ │ │ │ + ldr r0, [pc, #-1300] @ 49e3bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 49e394 │ │ │ │ + ldr r0, [pc, #-1308] @ 49e3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 49e398 │ │ │ │ + ldr r0, [pc, #-1316] @ 49e3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 49e39c │ │ │ │ + ldr r0, [pc, #-1324] @ 49e3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 49e3a0 │ │ │ │ + ldr r0, [pc, #-1332] @ 49e3cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 49e3a4 │ │ │ │ + ldr r0, [pc, #-1340] @ 49e3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 49e3a8 │ │ │ │ + ldr r0, [pc, #-1348] @ 49e3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 49e3ac │ │ │ │ + ldr r0, [pc, #-1356] @ 49e3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 49e3b0 │ │ │ │ + ldr r0, [pc, #-1364] @ 49e3dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 49e3b4 │ │ │ │ + ldr r0, [pc, #-1372] @ 49e3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 49e3b8 │ │ │ │ + ldr r0, [pc, #-1380] @ 49e3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 49e3bc │ │ │ │ + ldr r0, [pc, #-1388] @ 49e3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 49e3c0 │ │ │ │ + ldr r0, [pc, #-1396] @ 49e3ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 49e3c4 │ │ │ │ + ldr r0, [pc, #-1404] @ 49e3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 49e3c8 │ │ │ │ + ldr r0, [pc, #-1412] @ 49e3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 49e3cc │ │ │ │ + ldr r0, [pc, #-1420] @ 49e3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 49e3d0 │ │ │ │ + ldr r0, [pc, #-1428] @ 49e3fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 49e3d4 │ │ │ │ + ldr r0, [pc, #-1436] @ 49e400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 49e3d8 │ │ │ │ + ldr r0, [pc, #-1444] @ 49e404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 49e3dc │ │ │ │ + ldr r0, [pc, #-1452] @ 49e408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 49e3e0 │ │ │ │ + ldr r0, [pc, #-1460] @ 49e40c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 49e3e4 │ │ │ │ + ldr r0, [pc, #-1468] @ 49e410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 49e3e8 │ │ │ │ + ldr r0, [pc, #-1476] @ 49e414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 49e3ec │ │ │ │ + ldr r0, [pc, #-1484] @ 49e418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 49e3f0 │ │ │ │ + ldr r0, [pc, #-1492] @ 49e41c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 49e3f4 │ │ │ │ + ldr r0, [pc, #-1500] @ 49e420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 49e3f8 │ │ │ │ + ldr r0, [pc, #-1508] @ 49e424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 49e3fc │ │ │ │ + ldr r0, [pc, #-1516] @ 49e428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 49e400 │ │ │ │ + ldr r0, [pc, #-1524] @ 49e42c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 49e404 │ │ │ │ + ldr r0, [pc, #-1532] @ 49e430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 49e408 │ │ │ │ + ldr r0, [pc, #-1540] @ 49e434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 49e40c │ │ │ │ + ldr r0, [pc, #-1548] @ 49e438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 49e410 │ │ │ │ + ldr r0, [pc, #-1556] @ 49e43c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 49e414 │ │ │ │ + ldr r0, [pc, #-1564] @ 49e440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 49e418 │ │ │ │ + ldr r0, [pc, #-1572] @ 49e444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 49e41c │ │ │ │ + ldr r0, [pc, #-1580] @ 49e448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 49e420 │ │ │ │ + ldr r0, [pc, #-1588] @ 49e44c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 49e424 │ │ │ │ + ldr r0, [pc, #-1596] @ 49e450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 49e428 │ │ │ │ + ldr r0, [pc, #-1604] @ 49e454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 49e42c │ │ │ │ + ldr r0, [pc, #-1612] @ 49e458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 49e430 │ │ │ │ + ldr r0, [pc, #-1620] @ 49e45c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 49e434 │ │ │ │ + ldr r0, [pc, #-1628] @ 49e460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 49e438 │ │ │ │ + ldr r0, [pc, #-1636] @ 49e464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 49e43c │ │ │ │ + ldr r0, [pc, #-1644] @ 49e468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 49e440 │ │ │ │ + ldr r0, [pc, #-1652] @ 49e46c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 49e444 │ │ │ │ + ldr r0, [pc, #-1660] @ 49e470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 49e448 │ │ │ │ + ldr r0, [pc, #-1668] @ 49e474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 49e44c │ │ │ │ + ldr r0, [pc, #-1676] @ 49e478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 49e450 │ │ │ │ + ldr r0, [pc, #-1684] @ 49e47c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 49e454 │ │ │ │ + ldr r0, [pc, #-1692] @ 49e480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 49e458 │ │ │ │ + ldr r0, [pc, #-1700] @ 49e484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 49e45c │ │ │ │ + ldr r0, [pc, #-1708] @ 49e488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 49e460 │ │ │ │ + ldr r0, [pc, #-1716] @ 49e48c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 49e464 │ │ │ │ + ldr r0, [pc, #-1724] @ 49e490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 49e468 │ │ │ │ + ldr r0, [pc, #-1732] @ 49e494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 49e46c │ │ │ │ + ldr r0, [pc, #-1740] @ 49e498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 49e470 │ │ │ │ + ldr r0, [pc, #-1748] @ 49e49c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 49e474 │ │ │ │ + ldr r0, [pc, #-1756] @ 49e4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 49e478 │ │ │ │ + ldr r0, [pc, #-1764] @ 49e4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 49e47c │ │ │ │ + ldr r0, [pc, #-1772] @ 49e4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 49e480 │ │ │ │ + ldr r0, [pc, #-1780] @ 49e4ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 49e484 │ │ │ │ + ldr r0, [pc, #-1788] @ 49e4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 49e488 │ │ │ │ + ldr r0, [pc, #-1796] @ 49e4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 49e48c │ │ │ │ + ldr r0, [pc, #-1804] @ 49e4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 49e490 │ │ │ │ + ldr r0, [pc, #-1812] @ 49e4bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 49e494 │ │ │ │ + ldr r0, [pc, #-1820] @ 49e4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 49e498 │ │ │ │ + ldr r0, [pc, #-1828] @ 49e4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 49e49c │ │ │ │ + ldr r0, [pc, #-1836] @ 49e4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 49e4a0 │ │ │ │ + ldr r0, [pc, #-1844] @ 49e4cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 49e4a4 │ │ │ │ + ldr r0, [pc, #-1852] @ 49e4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 49e4a8 │ │ │ │ + ldr r0, [pc, #-1860] @ 49e4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 49e4ac │ │ │ │ + ldr r0, [pc, #-1868] @ 49e4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 49e4b0 │ │ │ │ + ldr r0, [pc, #-1876] @ 49e4dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 49e4b4 │ │ │ │ + ldr r0, [pc, #-1884] @ 49e4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 49e4b8 │ │ │ │ + ldr r0, [pc, #-1892] @ 49e4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 49e4bc │ │ │ │ + ldr r0, [pc, #-1900] @ 49e4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 49e4c0 │ │ │ │ + ldr r0, [pc, #-1908] @ 49e4ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 49e4c4 │ │ │ │ + ldr r0, [pc, #-1916] @ 49e4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 49e4c8 │ │ │ │ + ldr r0, [pc, #-1924] @ 49e4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 49e4cc │ │ │ │ + ldr r0, [pc, #-1932] @ 49e4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 49e4d0 │ │ │ │ + ldr r0, [pc, #-1940] @ 49e4fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 49e4d4 │ │ │ │ + ldr r0, [pc, #-1948] @ 49e500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 49e4d8 │ │ │ │ + ldr r0, [pc, #-1956] @ 49e504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 49e4dc │ │ │ │ + ldr r0, [pc, #-1964] @ 49e508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 49e4e0 │ │ │ │ + ldr r0, [pc, #-1972] @ 49e50c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 49e4e4 │ │ │ │ + ldr r0, [pc, #-1980] @ 49e510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 49e4e8 │ │ │ │ + ldr r0, [pc, #-1988] @ 49e514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 49e4ec │ │ │ │ + ldr r0, [pc, #-1996] @ 49e518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 49e4f0 │ │ │ │ + ldr r0, [pc, #-2004] @ 49e51c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 49e4f4 │ │ │ │ + ldr r0, [pc, #-2012] @ 49e520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 49e4f8 │ │ │ │ + ldr r0, [pc, #-2020] @ 49e524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 49e4fc │ │ │ │ + ldr r0, [pc, #-2028] @ 49e528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 49e500 │ │ │ │ + ldr r0, [pc, #-2036] @ 49e52c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 49e504 │ │ │ │ + ldr r0, [pc, #-2044] @ 49e530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 49e508 │ │ │ │ + ldr r0, [pc, #-2052] @ 49e534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 49e50c │ │ │ │ + ldr r0, [pc, #-2060] @ 49e538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 49e510 │ │ │ │ + ldr r0, [pc, #-2068] @ 49e53c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 49e514 │ │ │ │ + ldr r0, [pc, #-2076] @ 49e540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 49e518 │ │ │ │ + ldr r0, [pc, #-2084] @ 49e544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 49e51c │ │ │ │ + ldr r0, [pc, #-2092] @ 49e548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 49e520 │ │ │ │ + ldr r0, [pc, #-2100] @ 49e54c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 49e524 │ │ │ │ + ldr r0, [pc, #-2108] @ 49e550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 49e528 │ │ │ │ + ldr r0, [pc, #-2116] @ 49e554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 49e52c │ │ │ │ + ldr r0, [pc, #-2124] @ 49e558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 49e530 │ │ │ │ + ldr r0, [pc, #-2132] @ 49e55c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 49e534 │ │ │ │ + ldr r0, [pc, #-2140] @ 49e560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 49e538 │ │ │ │ + ldr r0, [pc, #-2148] @ 49e564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 49e53c │ │ │ │ + ldr r0, [pc, #-2156] @ 49e568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 49e540 │ │ │ │ + ldr r0, [pc, #-2164] @ 49e56c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 49e544 │ │ │ │ + ldr r0, [pc, #-2172] @ 49e570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 49e548 │ │ │ │ + ldr r0, [pc, #-2180] @ 49e574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 49e54c │ │ │ │ + ldr r0, [pc, #-2188] @ 49e578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 49e550 │ │ │ │ + ldr r0, [pc, #-2196] @ 49e57c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 49e554 │ │ │ │ + ldr r0, [pc, #-2204] @ 49e580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 49e558 │ │ │ │ + ldr r0, [pc, #-2212] @ 49e584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 49e55c │ │ │ │ + ldr r0, [pc, #-2220] @ 49e588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 49e560 │ │ │ │ + ldr r0, [pc, #-2228] @ 49e58c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 49e564 │ │ │ │ + ldr r0, [pc, #-2236] @ 49e590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 49e568 │ │ │ │ + ldr r0, [pc, #-2244] @ 49e594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 49e56c │ │ │ │ + ldr r0, [pc, #-2252] @ 49e598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 49e570 │ │ │ │ + ldr r0, [pc, #-2260] @ 49e59c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 49e574 │ │ │ │ + ldr r0, [pc, #-2268] @ 49e5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 49e578 │ │ │ │ + ldr r0, [pc, #-2276] @ 49e5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 49e57c │ │ │ │ + ldr r0, [pc, #-2284] @ 49e5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 49e580 │ │ │ │ + ldr r0, [pc, #-2292] @ 49e5ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 49e584 │ │ │ │ + ldr r0, [pc, #-2300] @ 49e5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 49e588 │ │ │ │ + ldr r0, [pc, #-2308] @ 49e5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 49e58c │ │ │ │ + ldr r0, [pc, #-2316] @ 49e5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 49e590 │ │ │ │ + ldr r0, [pc, #-2324] @ 49e5bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 49e594 │ │ │ │ + ldr r0, [pc, #-2332] @ 49e5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 49e598 │ │ │ │ + ldr r0, [pc, #-2340] @ 49e5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 49e59c │ │ │ │ + ldr r0, [pc, #-2348] @ 49e5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 49e5a0 │ │ │ │ + ldr r0, [pc, #-2356] @ 49e5cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 49e5a4 │ │ │ │ + ldr r0, [pc, #-2364] @ 49e5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 49e5a8 │ │ │ │ + ldr r0, [pc, #-2372] @ 49e5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 49e5ac │ │ │ │ + ldr r0, [pc, #-2380] @ 49e5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 49e5b0 │ │ │ │ + ldr r0, [pc, #-2388] @ 49e5dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 49e5b4 │ │ │ │ + ldr r0, [pc, #-2396] @ 49e5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 49e5b8 │ │ │ │ + ldr r0, [pc, #-2404] @ 49e5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 49e5bc │ │ │ │ + ldr r0, [pc, #-2412] @ 49e5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 49e5c0 │ │ │ │ + ldr r0, [pc, #-2420] @ 49e5ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 49e5c4 │ │ │ │ + ldr r0, [pc, #-2428] @ 49e5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 49e5c8 │ │ │ │ + ldr r0, [pc, #-2436] @ 49e5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 49e5cc │ │ │ │ + ldr r0, [pc, #-2444] @ 49e5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 49e5d0 │ │ │ │ + ldr r0, [pc, #-2452] @ 49e5fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 49e5d4 │ │ │ │ + ldr r0, [pc, #-2460] @ 49e600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 49f904 │ │ │ │ + ldr r0, [pc, #2440] @ 49f930 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 49f908 │ │ │ │ + ldr r0, [pc, #2432] @ 49f934 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 49f90c │ │ │ │ + ldr r0, [pc, #2424] @ 49f938 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 49f910 │ │ │ │ + ldr r0, [pc, #2416] @ 49f93c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 49f914 │ │ │ │ + ldr r0, [pc, #2408] @ 49f940 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 49f918 │ │ │ │ + ldr r0, [pc, #2400] @ 49f944 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 49f91c │ │ │ │ + ldr r0, [pc, #2392] @ 49f948 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 49f920 │ │ │ │ + ldr r0, [pc, #2384] @ 49f94c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 49f924 │ │ │ │ + ldr r0, [pc, #2376] @ 49f950 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 49f928 │ │ │ │ + ldr r0, [pc, #2368] @ 49f954 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 49f92c │ │ │ │ + ldr r0, [pc, #2360] @ 49f958 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 49f930 │ │ │ │ + ldr r0, [pc, #2352] @ 49f95c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 49f934 │ │ │ │ + ldr r0, [pc, #2344] @ 49f960 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 49f938 │ │ │ │ + ldr r0, [pc, #2336] @ 49f964 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 49f93c │ │ │ │ + ldr r0, [pc, #2328] @ 49f968 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 49f940 │ │ │ │ + ldr r0, [pc, #2320] @ 49f96c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 49f944 │ │ │ │ + ldr r0, [pc, #2312] @ 49f970 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 49f948 │ │ │ │ + ldr r0, [pc, #2304] @ 49f974 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 49f94c │ │ │ │ + ldr r0, [pc, #2296] @ 49f978 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 49f950 │ │ │ │ + ldr r0, [pc, #2288] @ 49f97c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 49f954 │ │ │ │ + ldr r0, [pc, #2280] @ 49f980 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 49f958 │ │ │ │ + ldr r0, [pc, #2272] @ 49f984 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 49f95c │ │ │ │ + ldr r0, [pc, #2264] @ 49f988 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 49f960 │ │ │ │ + ldr r0, [pc, #2256] @ 49f98c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 49f964 │ │ │ │ + ldr r0, [pc, #2248] @ 49f990 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 49f968 │ │ │ │ + ldr r0, [pc, #2240] @ 49f994 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 49f96c │ │ │ │ + ldr r0, [pc, #2232] @ 49f998 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 49f970 │ │ │ │ + ldr r0, [pc, #2224] @ 49f99c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 49f974 │ │ │ │ + ldr r0, [pc, #2216] @ 49f9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 49f978 │ │ │ │ + ldr r0, [pc, #2208] @ 49f9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 49f97c │ │ │ │ + ldr r0, [pc, #2200] @ 49f9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 49f980 │ │ │ │ + ldr r0, [pc, #2192] @ 49f9ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 49f984 │ │ │ │ + ldr r0, [pc, #2184] @ 49f9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 49f988 │ │ │ │ + ldr r0, [pc, #2176] @ 49f9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 49f98c │ │ │ │ + ldr r0, [pc, #2168] @ 49f9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 49f990 │ │ │ │ + ldr r0, [pc, #2160] @ 49f9bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 49f994 │ │ │ │ + ldr r0, [pc, #2152] @ 49f9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 49f998 │ │ │ │ + ldr r0, [pc, #2144] @ 49f9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 49f99c │ │ │ │ + ldr r0, [pc, #2136] @ 49f9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 49f9a0 │ │ │ │ + ldr r0, [pc, #2128] @ 49f9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 49f9a4 │ │ │ │ + ldr r0, [pc, #2120] @ 49f9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 49f9a8 │ │ │ │ + ldr r0, [pc, #2112] @ 49f9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 49f9ac │ │ │ │ + ldr r0, [pc, #2104] @ 49f9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 49f9b0 │ │ │ │ + ldr r0, [pc, #2096] @ 49f9dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 49f9b4 │ │ │ │ + ldr r0, [pc, #2088] @ 49f9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 49f9b8 │ │ │ │ + ldr r0, [pc, #2080] @ 49f9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 49f9bc │ │ │ │ + ldr r0, [pc, #2072] @ 49f9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 49f9c0 │ │ │ │ + ldr r0, [pc, #2064] @ 49f9ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 49f9c4 │ │ │ │ + ldr r0, [pc, #2056] @ 49f9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 49f9c8 │ │ │ │ + ldr r0, [pc, #2048] @ 49f9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 49f9cc │ │ │ │ + ldr r0, [pc, #2040] @ 49f9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 49f9d0 │ │ │ │ + ldr r0, [pc, #2032] @ 49f9fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 49f9d4 │ │ │ │ + ldr r0, [pc, #2024] @ 49fa00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 49f9d8 │ │ │ │ + ldr r0, [pc, #2016] @ 49fa04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 49f9dc │ │ │ │ + ldr r0, [pc, #2008] @ 49fa08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 49f9e0 │ │ │ │ + ldr r0, [pc, #2000] @ 49fa0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 49f9e4 │ │ │ │ + ldr r0, [pc, #1992] @ 49fa10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 49f9e8 │ │ │ │ + ldr r0, [pc, #1984] @ 49fa14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 49f9ec │ │ │ │ + ldr r0, [pc, #1976] @ 49fa18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 49f9f0 │ │ │ │ + ldr r0, [pc, #1968] @ 49fa1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 49f9f4 │ │ │ │ + ldr r0, [pc, #1960] @ 49fa20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 49f9f8 │ │ │ │ + ldr r0, [pc, #1952] @ 49fa24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 49f9fc │ │ │ │ + ldr r0, [pc, #1944] @ 49fa28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 49fa00 │ │ │ │ + ldr r0, [pc, #1936] @ 49fa2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 49fa04 │ │ │ │ + ldr r0, [pc, #1928] @ 49fa30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 49fa08 │ │ │ │ + ldr r0, [pc, #1920] @ 49fa34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 49fa0c │ │ │ │ + ldr r0, [pc, #1912] @ 49fa38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 49fa10 │ │ │ │ + ldr r0, [pc, #1904] @ 49fa3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 49fa14 │ │ │ │ + ldr r0, [pc, #1896] @ 49fa40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 49fa18 │ │ │ │ + ldr r0, [pc, #1888] @ 49fa44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 49fa1c │ │ │ │ + ldr r0, [pc, #1880] @ 49fa48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 49fa20 │ │ │ │ + ldr r0, [pc, #1872] @ 49fa4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 49fa24 │ │ │ │ + ldr r0, [pc, #1864] @ 49fa50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 49fa28 │ │ │ │ + ldr r0, [pc, #1856] @ 49fa54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 49fa2c │ │ │ │ + ldr r0, [pc, #1848] @ 49fa58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 49fa30 │ │ │ │ + ldr r0, [pc, #1840] @ 49fa5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 49fa34 │ │ │ │ + ldr r0, [pc, #1832] @ 49fa60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 49fa38 │ │ │ │ + ldr r0, [pc, #1824] @ 49fa64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 49fa3c │ │ │ │ + ldr r0, [pc, #1816] @ 49fa68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 49fa40 │ │ │ │ + ldr r0, [pc, #1808] @ 49fa6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 49fa44 │ │ │ │ + ldr r0, [pc, #1800] @ 49fa70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 49fa48 │ │ │ │ + ldr r0, [pc, #1792] @ 49fa74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 49fa4c │ │ │ │ + ldr r0, [pc, #1784] @ 49fa78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 49fa50 │ │ │ │ + ldr r0, [pc, #1776] @ 49fa7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 49fa54 │ │ │ │ + ldr r0, [pc, #1768] @ 49fa80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 49fa58 │ │ │ │ + ldr r0, [pc, #1760] @ 49fa84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 49fa5c │ │ │ │ + ldr r0, [pc, #1752] @ 49fa88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 49fa60 │ │ │ │ + ldr r0, [pc, #1744] @ 49fa8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 49fa64 │ │ │ │ + ldr r0, [pc, #1736] @ 49fa90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 49fa68 │ │ │ │ + ldr r0, [pc, #1728] @ 49fa94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 49fa6c │ │ │ │ + ldr r0, [pc, #1720] @ 49fa98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 49fa70 │ │ │ │ + ldr r0, [pc, #1712] @ 49fa9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 49fa74 │ │ │ │ + ldr r0, [pc, #1704] @ 49faa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 49fa78 │ │ │ │ + ldr r0, [pc, #1696] @ 49faa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 49fa7c │ │ │ │ + ldr r0, [pc, #1688] @ 49faa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 49fa80 │ │ │ │ + ldr r0, [pc, #1680] @ 49faac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 49fa84 │ │ │ │ + ldr r0, [pc, #1672] @ 49fab0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 49fa88 │ │ │ │ + ldr r0, [pc, #1664] @ 49fab4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 49fa8c │ │ │ │ + ldr r0, [pc, #1656] @ 49fab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 49fa90 │ │ │ │ + ldr r0, [pc, #1648] @ 49fabc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 49fa94 │ │ │ │ + ldr r0, [pc, #1640] @ 49fac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 49fa98 │ │ │ │ + ldr r0, [pc, #1632] @ 49fac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 49fa9c │ │ │ │ + ldr r0, [pc, #1624] @ 49fac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 49faa0 │ │ │ │ + ldr r0, [pc, #1616] @ 49facc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 49faa4 │ │ │ │ + ldr r0, [pc, #1608] @ 49fad0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 49faa8 │ │ │ │ + ldr r0, [pc, #1600] @ 49fad4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 49faac │ │ │ │ + ldr r0, [pc, #1592] @ 49fad8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 49fab0 │ │ │ │ + ldr r0, [pc, #1584] @ 49fadc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 49fab4 │ │ │ │ + ldr r0, [pc, #1576] @ 49fae0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 49fab8 │ │ │ │ + ldr r0, [pc, #1568] @ 49fae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 49fabc │ │ │ │ + ldr r0, [pc, #1560] @ 49fae8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 49fac0 │ │ │ │ + ldr r0, [pc, #1552] @ 49faec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 49fac4 │ │ │ │ + ldr r0, [pc, #1544] @ 49faf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 49fac8 │ │ │ │ + ldr r0, [pc, #1536] @ 49faf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 49facc │ │ │ │ + ldr r0, [pc, #1528] @ 49faf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 49fad0 │ │ │ │ + ldr r0, [pc, #1520] @ 49fafc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 49fad4 │ │ │ │ + ldr r0, [pc, #1512] @ 49fb00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 49fad8 │ │ │ │ + ldr r0, [pc, #1504] @ 49fb04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 49fadc │ │ │ │ + ldr r0, [pc, #1496] @ 49fb08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 49fae0 │ │ │ │ + ldr r0, [pc, #1488] @ 49fb0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 49fae4 │ │ │ │ + ldr r0, [pc, #1480] @ 49fb10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 49fae8 │ │ │ │ + ldr r0, [pc, #1472] @ 49fb14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 49faec │ │ │ │ + ldr r0, [pc, #1464] @ 49fb18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 49faf0 │ │ │ │ + ldr r0, [pc, #1456] @ 49fb1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 49faf4 │ │ │ │ + ldr r0, [pc, #1448] @ 49fb20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 49faf8 │ │ │ │ + ldr r0, [pc, #1440] @ 49fb24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 49fafc │ │ │ │ + ldr r0, [pc, #1432] @ 49fb28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 49fb00 │ │ │ │ + ldr r0, [pc, #1424] @ 49fb2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 49fb04 │ │ │ │ + ldr r0, [pc, #1416] @ 49fb30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 49fb08 │ │ │ │ + ldr r0, [pc, #1408] @ 49fb34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 49fb0c │ │ │ │ + ldr r0, [pc, #1400] @ 49fb38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 49fb10 │ │ │ │ + ldr r0, [pc, #1392] @ 49fb3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 49fb14 │ │ │ │ + ldr r0, [pc, #1384] @ 49fb40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 49fb18 │ │ │ │ + ldr r0, [pc, #1376] @ 49fb44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 49fb1c │ │ │ │ + ldr r0, [pc, #1368] @ 49fb48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 49fb20 │ │ │ │ + ldr r0, [pc, #1360] @ 49fb4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 49fb24 │ │ │ │ + ldr r0, [pc, #1352] @ 49fb50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 49fb28 │ │ │ │ + ldr r0, [pc, #1344] @ 49fb54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 49fb2c │ │ │ │ + ldr r0, [pc, #1336] @ 49fb58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 49fb30 │ │ │ │ + ldr r0, [pc, #1328] @ 49fb5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 49fb34 │ │ │ │ + ldr r0, [pc, #1320] @ 49fb60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 49fb38 │ │ │ │ + ldr r0, [pc, #1312] @ 49fb64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 49fb3c │ │ │ │ + ldr r0, [pc, #1304] @ 49fb68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 49fb40 │ │ │ │ + ldr r0, [pc, #1296] @ 49fb6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 49fb44 │ │ │ │ + ldr r0, [pc, #1288] @ 49fb70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 49fb48 │ │ │ │ + ldr r0, [pc, #1280] @ 49fb74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 49fb4c │ │ │ │ + ldr r0, [pc, #1272] @ 49fb78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 49fb50 │ │ │ │ + ldr r0, [pc, #1264] @ 49fb7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 49fb54 │ │ │ │ + ldr r0, [pc, #1256] @ 49fb80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 49fb58 │ │ │ │ + ldr r0, [pc, #1248] @ 49fb84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 49fb5c │ │ │ │ + ldr r0, [pc, #1240] @ 49fb88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 49fb60 │ │ │ │ + ldr r0, [pc, #1232] @ 49fb8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 49fb64 │ │ │ │ + ldr r0, [pc, #1224] @ 49fb90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 49fb68 │ │ │ │ + ldr r0, [pc, #1216] @ 49fb94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 49fb6c │ │ │ │ + ldr r0, [pc, #1208] @ 49fb98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 49fb70 │ │ │ │ + ldr r0, [pc, #1200] @ 49fb9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 49fb74 │ │ │ │ + ldr r0, [pc, #1192] @ 49fba0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 49fb78 │ │ │ │ + ldr r0, [pc, #1184] @ 49fba4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 49fb7c │ │ │ │ + ldr r0, [pc, #1176] @ 49fba8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 49fb80 │ │ │ │ + ldr r0, [pc, #1168] @ 49fbac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 49fb84 │ │ │ │ + ldr r0, [pc, #1160] @ 49fbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 49fb88 │ │ │ │ + ldr r0, [pc, #1152] @ 49fbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 49fb8c │ │ │ │ + ldr r0, [pc, #1144] @ 49fbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 49fb90 │ │ │ │ + ldr r0, [pc, #1136] @ 49fbbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 49fb94 │ │ │ │ + ldr r0, [pc, #1128] @ 49fbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 49fb98 │ │ │ │ + ldr r0, [pc, #1120] @ 49fbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 49fb9c │ │ │ │ + ldr r0, [pc, #1112] @ 49fbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 49fba0 │ │ │ │ + ldr r0, [pc, #1104] @ 49fbcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 49fba4 │ │ │ │ + ldr r0, [pc, #1096] @ 49fbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 49fba8 │ │ │ │ + ldr r0, [pc, #1088] @ 49fbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 49fbac │ │ │ │ + ldr r0, [pc, #1080] @ 49fbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 49fbb0 │ │ │ │ + ldr r0, [pc, #1072] @ 49fbdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 49fbb4 │ │ │ │ + ldr r0, [pc, #1064] @ 49fbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 49fbb8 │ │ │ │ + ldr r0, [pc, #1056] @ 49fbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 49fbbc │ │ │ │ + ldr r0, [pc, #1048] @ 49fbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 49fbc0 │ │ │ │ + ldr r0, [pc, #1040] @ 49fbec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 49fbc4 │ │ │ │ + ldr r0, [pc, #1032] @ 49fbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 49fbc8 │ │ │ │ + ldr r0, [pc, #1024] @ 49fbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 49fbcc │ │ │ │ + ldr r0, [pc, #1016] @ 49fbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 49fbd0 │ │ │ │ + ldr r0, [pc, #1008] @ 49fbfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 49fbd4 │ │ │ │ + ldr r0, [pc, #1000] @ 49fc00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 49fbd8 │ │ │ │ + ldr r0, [pc, #992] @ 49fc04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 49fbdc │ │ │ │ + ldr r0, [pc, #984] @ 49fc08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 49fbe0 │ │ │ │ + ldr r0, [pc, #976] @ 49fc0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 49fbe4 │ │ │ │ + ldr r0, [pc, #968] @ 49fc10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 49fbe8 │ │ │ │ + ldr r0, [pc, #960] @ 49fc14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 49fbec │ │ │ │ + ldr r0, [pc, #952] @ 49fc18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 49fbf0 │ │ │ │ + ldr r0, [pc, #944] @ 49fc1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 49fbf4 │ │ │ │ + ldr r0, [pc, #936] @ 49fc20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 49fbf8 │ │ │ │ + ldr r0, [pc, #928] @ 49fc24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 49fbfc │ │ │ │ + ldr r0, [pc, #920] @ 49fc28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 49fc00 │ │ │ │ + ldr r0, [pc, #912] @ 49fc2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 49fc04 │ │ │ │ + ldr r0, [pc, #904] @ 49fc30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 49fc08 │ │ │ │ + ldr r0, [pc, #896] @ 49fc34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 49fc0c │ │ │ │ + ldr r0, [pc, #888] @ 49fc38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 49fc10 │ │ │ │ + ldr r0, [pc, #880] @ 49fc3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 49fc14 │ │ │ │ + ldr r0, [pc, #872] @ 49fc40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 49fc18 │ │ │ │ + ldr r0, [pc, #864] @ 49fc44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 49fc1c │ │ │ │ + ldr r0, [pc, #856] @ 49fc48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 49fc20 │ │ │ │ + ldr r0, [pc, #848] @ 49fc4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 49fc24 │ │ │ │ + ldr r0, [pc, #840] @ 49fc50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 49fc28 │ │ │ │ + ldr r0, [pc, #832] @ 49fc54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 49fc2c │ │ │ │ + ldr r0, [pc, #824] @ 49fc58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 49fc30 │ │ │ │ + ldr r0, [pc, #816] @ 49fc5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r4, ip, ip, ror #8 │ │ │ │ - sbcseq r4, ip, r8, lsr r4 │ │ │ │ - sbcseq r4, ip, r4, lsl #8 │ │ │ │ - ldrsbeq r4, [ip], #48 @ 0x30 │ │ │ │ - smullseq r4, ip, ip, r3 │ │ │ │ - sbcseq r4, ip, r8, ror #6 │ │ │ │ - sbcseq r4, ip, r4, lsr r3 │ │ │ │ - sbcseq r4, ip, r0, lsl #6 │ │ │ │ - sbcseq r4, ip, ip, asr #5 │ │ │ │ - smullseq r4, ip, r8, r2 │ │ │ │ - sbcseq r4, ip, r4, ror #4 │ │ │ │ - sbcseq r4, ip, r0, lsr r2 │ │ │ │ - ldrsheq r4, [ip], #28 │ │ │ │ - sbcseq r4, ip, r8, asr #3 │ │ │ │ - smullseq r4, ip, r4, r1 │ │ │ │ - sbcseq r4, ip, r8, ror #2 │ │ │ │ - sbcseq r4, ip, ip, lsr r1 │ │ │ │ - sbcseq r4, ip, r0, lsl r1 │ │ │ │ - sbcseq r4, ip, r4, ror #1 │ │ │ │ - ldrheq r4, [ip], #8 │ │ │ │ - sbcseq r4, ip, ip, lsl #1 │ │ │ │ - sbcseq r4, ip, r0, rrx │ │ │ │ - sbcseq r4, ip, r4, lsr r0 │ │ │ │ - sbcseq r4, ip, r8 │ │ │ │ - ldrsbeq r3, [ip], #252 @ 0xfc │ │ │ │ - ldrheq r3, [ip], #240 @ 0xf0 │ │ │ │ - sbcseq r3, ip, r4, lsl #31 │ │ │ │ - sbcseq r3, ip, r8, asr pc │ │ │ │ - sbcseq r3, ip, ip, lsr #30 │ │ │ │ - sbcseq r3, ip, r0, lsl #30 │ │ │ │ - ldrsbeq r3, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r3, ip, r4, lsr #29 │ │ │ │ - sbcseq r3, ip, r0, ror lr │ │ │ │ - sbcseq r3, ip, ip, lsr lr │ │ │ │ - sbcseq r3, ip, r8, lsl #28 │ │ │ │ - sbcseq r3, ip, r8, ror #27 │ │ │ │ - sbcseq r3, ip, r8, asr #27 │ │ │ │ - sbcseq r3, ip, r8, lsr #27 │ │ │ │ - sbcseq r3, ip, r8, lsl #27 │ │ │ │ - sbcseq r3, ip, r8, ror #26 │ │ │ │ - sbcseq r3, ip, r8, asr #26 │ │ │ │ - sbcseq r3, ip, r8, lsr #26 │ │ │ │ - sbcseq r3, ip, r8, lsl #26 │ │ │ │ - sbcseq r3, ip, r8, ror #25 │ │ │ │ - sbcseq r3, ip, r8, asr #25 │ │ │ │ - sbcseq r3, ip, r8, lsr #25 │ │ │ │ - sbcseq r3, ip, r8, lsl #25 │ │ │ │ - sbcseq r3, ip, r8, ror #24 │ │ │ │ - sbcseq r3, ip, r8, asr #24 │ │ │ │ - sbcseq r3, ip, r8, lsr #24 │ │ │ │ - sbcseq r3, ip, r8, lsl #24 │ │ │ │ - sbcseq r3, ip, r8, ror #23 │ │ │ │ - sbcseq r3, ip, r8, asr #23 │ │ │ │ - sbcseq r3, ip, r8, lsr #23 │ │ │ │ - sbcseq r3, ip, r8, lsl #23 │ │ │ │ - sbcseq r3, ip, r8, ror #22 │ │ │ │ - sbcseq r3, ip, r8, asr #22 │ │ │ │ - sbcseq r3, ip, r8, lsr #22 │ │ │ │ - sbcseq r3, ip, r8, lsl #22 │ │ │ │ - sbcseq r3, ip, r8, ror #21 │ │ │ │ - sbcseq r3, ip, r8, asr #21 │ │ │ │ - sbcseq r3, ip, r8, lsr #21 │ │ │ │ - sbcseq r3, ip, r8, lsl #21 │ │ │ │ - sbcseq r3, ip, r8, ror #20 │ │ │ │ - sbcseq r3, ip, r8, asr #20 │ │ │ │ - sbcseq r3, ip, r8, lsr #20 │ │ │ │ - sbcseq r3, ip, r8, lsl #20 │ │ │ │ - ldrsbeq r3, [ip], #152 @ 0x98 │ │ │ │ - ldrsheq r3, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r3, ip, r0, lsl r8 │ │ │ │ - sbcseq r3, ip, ip, lsr #14 │ │ │ │ - sbcseq r3, ip, ip, asr #12 │ │ │ │ - sbcseq r3, ip, r8, ror r5 │ │ │ │ - sbcseq r3, ip, r0, lsl #9 │ │ │ │ - sbcseq r3, ip, r0, lsr #7 │ │ │ │ - ldrsbeq r3, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r3, ip, r8, asr #18 │ │ │ │ - sbcseq r3, ip, r4, ror #16 │ │ │ │ - sbcseq r3, ip, r0, lsl #15 │ │ │ │ - smullseq r3, ip, ip, r6 │ │ │ │ - sbcseq r3, ip, r0, asr #11 │ │ │ │ - sbcseq r3, ip, r4, ror #9 │ │ │ │ - ldrsheq r3, [ip], #48 @ 0x30 │ │ │ │ - sbcseq r3, ip, r4, lsl r3 │ │ │ │ - sbcseq r3, ip, r8, asr #4 │ │ │ │ - ldrheq r3, [ip], #136 @ 0x88 │ │ │ │ - ldrsbeq r3, [ip], #116 @ 0x74 │ │ │ │ - ldrsheq r3, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r3, ip, ip, lsl #12 │ │ │ │ + sbcseq r4, ip, r0, ror #8 │ │ │ │ + sbcseq r4, ip, ip, lsr #8 │ │ │ │ + ldrsheq r4, [ip], #56 @ 0x38 │ │ │ │ + sbcseq r4, ip, r4, asr #7 │ │ │ │ + smullseq r4, ip, r0, r3 │ │ │ │ + sbcseq r4, ip, ip, asr r3 │ │ │ │ + sbcseq r4, ip, r8, lsr #6 │ │ │ │ + ldrsheq r4, [ip], #36 @ 0x24 │ │ │ │ + sbcseq r4, ip, r0, asr #5 │ │ │ │ + sbcseq r4, ip, ip, lsl #5 │ │ │ │ + sbcseq r4, ip, r8, asr r2 │ │ │ │ + sbcseq r4, ip, r4, lsr #4 │ │ │ │ + ldrsheq r4, [ip], #16 │ │ │ │ + ldrheq r4, [ip], #28 │ │ │ │ + sbcseq r4, ip, r8, lsl #3 │ │ │ │ + sbcseq r4, ip, ip, asr r1 │ │ │ │ + sbcseq r4, ip, r0, lsr r1 │ │ │ │ + sbcseq r4, ip, r4, lsl #2 │ │ │ │ + ldrsbeq r4, [ip], #8 │ │ │ │ + sbcseq r4, ip, ip, lsr #1 │ │ │ │ + sbcseq r4, ip, r0, lsl #1 │ │ │ │ + sbcseq r4, ip, r4, asr r0 │ │ │ │ + sbcseq r4, ip, r8, lsr #32 │ │ │ │ + ldrsheq r3, [ip], #252 @ 0xfc │ │ │ │ + ldrsbeq r3, [ip], #240 @ 0xf0 │ │ │ │ + sbcseq r3, ip, r4, lsr #31 │ │ │ │ + sbcseq r3, ip, r8, ror pc │ │ │ │ + sbcseq r3, ip, ip, asr #30 │ │ │ │ + sbcseq r3, ip, r0, lsr #30 │ │ │ │ + ldrsheq r3, [ip], #228 @ 0xe4 │ │ │ │ + sbcseq r3, ip, r8, asr #29 │ │ │ │ + smullseq r3, ip, r8, lr │ │ │ │ + sbcseq r3, ip, r4, ror #28 │ │ │ │ + sbcseq r3, ip, r0, lsr lr │ │ │ │ + ldrsheq r3, [ip], #220 @ 0xdc │ │ │ │ + ldrsbeq r3, [ip], #220 @ 0xdc │ │ │ │ + ldrheq r3, [ip], #220 @ 0xdc │ │ │ │ + smullseq r3, ip, ip, sp │ │ │ │ + sbcseq r3, ip, ip, ror sp │ │ │ │ + sbcseq r3, ip, ip, asr sp │ │ │ │ + sbcseq r3, ip, ip, lsr sp │ │ │ │ + sbcseq r3, ip, ip, lsl sp │ │ │ │ + ldrsheq r3, [ip], #204 @ 0xcc │ │ │ │ + ldrsbeq r3, [ip], #204 @ 0xcc │ │ │ │ + ldrheq r3, [ip], #204 @ 0xcc │ │ │ │ + smullseq r3, ip, ip, ip │ │ │ │ + sbcseq r3, ip, ip, ror ip │ │ │ │ + sbcseq r3, ip, ip, asr ip │ │ │ │ + sbcseq r3, ip, ip, lsr ip │ │ │ │ + sbcseq r3, ip, ip, lsl ip │ │ │ │ + ldrsheq r3, [ip], #188 @ 0xbc │ │ │ │ + ldrsbeq r3, [ip], #188 @ 0xbc │ │ │ │ + ldrheq r3, [ip], #188 @ 0xbc │ │ │ │ + smullseq r3, ip, ip, fp │ │ │ │ + sbcseq r3, ip, ip, ror fp │ │ │ │ + sbcseq r3, ip, ip, asr fp │ │ │ │ + sbcseq r3, ip, ip, lsr fp │ │ │ │ + sbcseq r3, ip, ip, lsl fp │ │ │ │ + ldrsheq r3, [ip], #172 @ 0xac │ │ │ │ + ldrsbeq r3, [ip], #172 @ 0xac │ │ │ │ + ldrheq r3, [ip], #172 @ 0xac │ │ │ │ + smullseq r3, ip, ip, sl │ │ │ │ + sbcseq r3, ip, ip, ror sl │ │ │ │ + sbcseq r3, ip, ip, asr sl │ │ │ │ + sbcseq r3, ip, ip, lsr sl │ │ │ │ + sbcseq r3, ip, ip, lsl sl │ │ │ │ + ldrsheq r3, [ip], #156 @ 0x9c │ │ │ │ + sbcseq r3, ip, ip, asr #19 │ │ │ │ + sbcseq r3, ip, r8, ror #17 │ │ │ │ + sbcseq r3, ip, r4, lsl #16 │ │ │ │ + sbcseq r3, ip, r0, lsr #14 │ │ │ │ + sbcseq r3, ip, r0, asr #12 │ │ │ │ + sbcseq r3, ip, ip, ror #10 │ │ │ │ + sbcseq r3, ip, r4, ror r4 │ │ │ │ + smullseq r3, ip, r4, r3 │ │ │ │ + sbcseq r3, ip, r8, asr #5 │ │ │ │ + sbcseq r3, ip, ip, lsr r9 │ │ │ │ + sbcseq r3, ip, r8, asr r8 │ │ │ │ + sbcseq r3, ip, r4, ror r7 │ │ │ │ + smullseq r3, ip, r0, r6 │ │ │ │ + ldrheq r3, [ip], #84 @ 0x54 │ │ │ │ + ldrsbeq r3, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r3, ip, r4, ror #7 │ │ │ │ + sbcseq r3, ip, r8, lsl #6 │ │ │ │ + sbcseq r3, ip, ip, lsr r2 │ │ │ │ + sbcseq r3, ip, ip, lsr #17 │ │ │ │ + sbcseq r3, ip, r8, asr #15 │ │ │ │ + sbcseq r3, ip, r4, ror #13 │ │ │ │ + sbcseq r3, ip, r0, lsl #12 │ │ │ │ + sbcseq r3, ip, r8, lsr #10 │ │ │ │ + sbcseq r3, ip, r4, asr #8 │ │ │ │ + sbcseq r3, ip, r4, asr r3 │ │ │ │ + sbcseq r3, ip, ip, ror r2 │ │ │ │ + ldrheq r3, [ip], #16 │ │ │ │ + sbcseq r3, ip, ip, lsl r8 │ │ │ │ + sbcseq r3, ip, r8, lsr r7 │ │ │ │ + sbcseq r3, ip, r4, asr r6 │ │ │ │ + sbcseq r3, ip, r0, ror r5 │ │ │ │ + smullseq r3, ip, ip, r4 │ │ │ │ + ldrheq r3, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r3, ip, r4, asr #5 │ │ │ │ + ldrsheq r3, [ip], #16 │ │ │ │ + sbcseq r3, ip, r4, lsr #2 │ │ │ │ + sbcseq r3, ip, ip, lsl #15 │ │ │ │ + sbcseq r3, ip, r8, lsr #13 │ │ │ │ + sbcseq r3, ip, r4, asr #11 │ │ │ │ + sbcseq r3, ip, r0, ror #9 │ │ │ │ + sbcseq r3, ip, r0, lsl r4 │ │ │ │ + sbcseq r3, ip, ip, lsl r3 │ │ │ │ + sbcseq r3, ip, r4, lsr r2 │ │ │ │ + sbcseq r3, ip, r4, ror #2 │ │ │ │ + smullseq r3, ip, r8, r0 │ │ │ │ + ldrsheq r3, [ip], #108 @ 0x6c │ │ │ │ + sbcseq r3, ip, r8, lsl r6 │ │ │ │ sbcseq r3, ip, r4, lsr r5 │ │ │ │ sbcseq r3, ip, r0, asr r4 │ │ │ │ - sbcseq r3, ip, r0, ror #6 │ │ │ │ + sbcseq r3, ip, r4, lsl #7 │ │ │ │ sbcseq r3, ip, r8, lsl #5 │ │ │ │ - ldrheq r3, [ip], #28 │ │ │ │ - sbcseq r3, ip, r8, lsr #16 │ │ │ │ - sbcseq r3, ip, r4, asr #14 │ │ │ │ - sbcseq r3, ip, r0, ror #12 │ │ │ │ - sbcseq r3, ip, ip, ror r5 │ │ │ │ - sbcseq r3, ip, r8, lsr #9 │ │ │ │ - ldrheq r3, [ip], #60 @ 0x3c │ │ │ │ - ldrsbeq r3, [ip], #32 │ │ │ │ - ldrsheq r3, [ip], #28 │ │ │ │ - sbcseq r3, ip, r0, lsr r1 │ │ │ │ - smullseq r3, ip, r8, r7 │ │ │ │ - ldrheq r3, [ip], #100 @ 0x64 │ │ │ │ - ldrsbeq r3, [ip], #80 @ 0x50 │ │ │ │ - sbcseq r3, ip, ip, ror #9 │ │ │ │ - sbcseq r3, ip, ip, lsl r4 │ │ │ │ - sbcseq r3, ip, r8, lsr #6 │ │ │ │ - sbcseq r3, ip, r0, asr #4 │ │ │ │ - sbcseq r3, ip, r0, ror r1 │ │ │ │ - sbcseq r3, ip, r4, lsr #1 │ │ │ │ - sbcseq r3, ip, r8, lsl #14 │ │ │ │ - sbcseq r3, ip, r4, lsr #12 │ │ │ │ - sbcseq r3, ip, r0, asr #10 │ │ │ │ - sbcseq r3, ip, ip, asr r4 │ │ │ │ - smullseq r3, ip, r0, r3 │ │ │ │ - smullseq r3, ip, r4, r2 │ │ │ │ - ldrheq r3, [ip], #16 │ │ │ │ - sbcseq r3, ip, r4, ror #1 │ │ │ │ - sbcseq r3, ip, r8, lsl r0 │ │ │ │ - sbcseq r2, ip, r4, ror #31 │ │ │ │ + sbcseq r3, ip, r4, lsr #3 │ │ │ │ + ldrsbeq r3, [ip], #8 │ │ │ │ + sbcseq r3, ip, ip │ │ │ │ + ldrsbeq r2, [ip], #248 @ 0xf8 │ │ │ │ + sbcseq r2, ip, ip, asr #26 │ │ │ │ + smullseq r2, ip, r8, pc @ │ │ │ │ + sbcseq r2, ip, ip, lsl #26 │ │ │ │ + sbcseq r2, ip, r8, asr pc │ │ │ │ + sbcseq r2, ip, ip, asr #25 │ │ │ │ + sbcseq r2, ip, r8, lsl pc │ │ │ │ + sbcseq r2, ip, ip, lsl #25 │ │ │ │ + ldrsbeq r2, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r2, ip, ip, asr #24 │ │ │ │ + smullseq r2, ip, r8, lr │ │ │ │ + sbcseq r2, ip, ip, lsl #24 │ │ │ │ + sbcseq r2, ip, r8, asr lr │ │ │ │ + sbcseq r2, ip, ip, asr #23 │ │ │ │ + sbcseq r2, ip, r8, lsl lr │ │ │ │ + sbcseq r2, ip, ip, lsl #23 │ │ │ │ + ldrsbeq r2, [ip], #216 @ 0xd8 │ │ │ │ + sbcseq r2, ip, ip, asr #22 │ │ │ │ + smullseq r2, ip, r8, sp │ │ │ │ + sbcseq r2, ip, ip, lsl #22 │ │ │ │ sbcseq r2, ip, r8, asr sp │ │ │ │ - sbcseq r2, ip, r4, lsr #31 │ │ │ │ + sbcseq r2, ip, ip, asr #21 │ │ │ │ sbcseq r2, ip, r8, lsl sp │ │ │ │ - sbcseq r2, ip, r4, ror #30 │ │ │ │ + sbcseq r2, ip, ip, lsl #21 │ │ │ │ ldrsbeq r2, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r2, ip, r4, lsr #30 │ │ │ │ + sbcseq r2, ip, ip, asr #20 │ │ │ │ smullseq r2, ip, r8, ip │ │ │ │ - sbcseq r2, ip, r4, ror #29 │ │ │ │ + sbcseq r2, ip, ip, lsl #20 │ │ │ │ sbcseq r2, ip, r8, asr ip │ │ │ │ - sbcseq r2, ip, r4, lsr #29 │ │ │ │ + sbcseq r2, ip, ip, asr #19 │ │ │ │ sbcseq r2, ip, r8, lsl ip │ │ │ │ - sbcseq r2, ip, r4, ror #28 │ │ │ │ - ldrsbeq r2, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r2, ip, r4, lsr #28 │ │ │ │ - smullseq r2, ip, r8, fp │ │ │ │ - sbcseq r2, ip, r4, ror #27 │ │ │ │ - sbcseq r2, ip, r8, asr fp │ │ │ │ - sbcseq r2, ip, r4, lsr #27 │ │ │ │ - sbcseq r2, ip, r8, lsl fp │ │ │ │ - sbcseq r2, ip, r4, ror #26 │ │ │ │ - ldrsbeq r2, [ip], #168 @ 0xa8 │ │ │ │ - sbcseq r2, ip, r4, lsr #26 │ │ │ │ - smullseq r2, ip, r8, sl │ │ │ │ - sbcseq r2, ip, r4, ror #25 │ │ │ │ - sbcseq r2, ip, r8, asr sl │ │ │ │ - sbcseq r2, ip, r4, lsr #25 │ │ │ │ - sbcseq r2, ip, r8, lsl sl │ │ │ │ - sbcseq r2, ip, r4, ror #24 │ │ │ │ - ldrsbeq r2, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r2, ip, r4, lsr #24 │ │ │ │ - smullseq r2, ip, r8, r9 │ │ │ │ - sbcseq r2, ip, r4, ror #18 │ │ │ │ + sbcseq r2, ip, ip, lsl #19 │ │ │ │ + sbcseq r2, ip, r8, asr r9 │ │ │ │ + sbcseq r2, ip, ip, asr #13 │ │ │ │ + sbcseq r2, ip, r8, lsl r9 │ │ │ │ + sbcseq r2, ip, ip, lsl #13 │ │ │ │ + ldrsbeq r2, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r2, ip, ip, asr #12 │ │ │ │ + smullseq r2, ip, r8, r8 │ │ │ │ + sbcseq r2, ip, ip, lsl #12 │ │ │ │ + sbcseq r2, ip, r8, asr r8 │ │ │ │ + sbcseq r2, ip, ip, asr #11 │ │ │ │ + sbcseq r2, ip, r8, lsl r8 │ │ │ │ + sbcseq r2, ip, ip, lsl #11 │ │ │ │ + ldrsbeq r2, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r2, ip, ip, asr #10 │ │ │ │ + smullseq r2, ip, r8, r7 │ │ │ │ + sbcseq r2, ip, ip, lsl #10 │ │ │ │ + sbcseq r2, ip, r8, asr r7 │ │ │ │ + sbcseq r2, ip, ip, asr #9 │ │ │ │ + sbcseq r2, ip, r8, lsl r7 │ │ │ │ + sbcseq r2, ip, ip, lsl #9 │ │ │ │ ldrsbeq r2, [ip], #104 @ 0x68 │ │ │ │ - sbcseq r2, ip, r4, lsr #18 │ │ │ │ + sbcseq r2, ip, ip, asr #8 │ │ │ │ smullseq r2, ip, r8, r6 │ │ │ │ - sbcseq r2, ip, r4, ror #17 │ │ │ │ + sbcseq r2, ip, ip, lsl #8 │ │ │ │ sbcseq r2, ip, r8, asr r6 │ │ │ │ - sbcseq r2, ip, r4, lsr #17 │ │ │ │ + sbcseq r2, ip, ip, asr #7 │ │ │ │ sbcseq r2, ip, r8, lsl r6 │ │ │ │ - sbcseq r2, ip, r4, ror #16 │ │ │ │ + sbcseq r2, ip, ip, lsl #7 │ │ │ │ ldrsbeq r2, [ip], #88 @ 0x58 │ │ │ │ - sbcseq r2, ip, r4, lsr #16 │ │ │ │ + sbcseq r2, ip, ip, asr #6 │ │ │ │ smullseq r2, ip, r8, r5 │ │ │ │ - sbcseq r2, ip, r4, ror #15 │ │ │ │ - sbcseq r2, ip, r8, asr r5 │ │ │ │ - sbcseq r2, ip, r4, lsr #15 │ │ │ │ - sbcseq r2, ip, r8, lsl r5 │ │ │ │ - sbcseq r2, ip, r4, ror #14 │ │ │ │ - ldrsbeq r2, [ip], #72 @ 0x48 │ │ │ │ - sbcseq r2, ip, r4, lsr #14 │ │ │ │ - smullseq r2, ip, r8, r4 │ │ │ │ - sbcseq r2, ip, r4, ror #13 │ │ │ │ - sbcseq r2, ip, r8, asr r4 │ │ │ │ - sbcseq r2, ip, r4, lsr #13 │ │ │ │ - sbcseq r2, ip, r8, lsl r4 │ │ │ │ - sbcseq r2, ip, r4, ror #12 │ │ │ │ - ldrsbeq r2, [ip], #56 @ 0x38 │ │ │ │ - sbcseq r2, ip, r4, lsr #12 │ │ │ │ - smullseq r2, ip, r8, r3 │ │ │ │ - sbcseq r2, ip, r4, ror #11 │ │ │ │ - sbcseq r2, ip, r8, asr r3 │ │ │ │ - sbcseq r2, ip, r4, lsr #11 │ │ │ │ - sbcseq r2, ip, r8, lsl r3 │ │ │ │ - ldrsbeq r2, [ip], #44 @ 0x2c │ │ │ │ - sbcseq r2, ip, ip, asr #2 │ │ │ │ - sbcseq r1, ip, ip, lsr #31 │ │ │ │ - sbcseq r1, ip, r8, asr lr │ │ │ │ - sbcseq r1, ip, r8, asr #25 │ │ │ │ - sbcseq r1, ip, r8, lsr #22 │ │ │ │ - ldrsbeq r1, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r2, ip, r8, asr r2 │ │ │ │ - sbcseq r2, ip, r4, asr #1 │ │ │ │ - sbcseq r1, ip, r0, lsr pc │ │ │ │ - ldrsbeq r1, [ip], #212 @ 0xd4 │ │ │ │ - sbcseq r1, ip, r0, asr #24 │ │ │ │ - sbcseq r1, ip, ip, lsr #21 │ │ │ │ - sbcseq r1, ip, r8, asr #18 │ │ │ │ - ldrsbeq r2, [ip], #20 │ │ │ │ - sbcseq r2, ip, ip, lsr r0 │ │ │ │ - ldrheq r1, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r1, ip, r0, asr sp │ │ │ │ - ldrheq r1, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r1, ip, ip, asr #7 │ │ │ │ - sbcseq r1, ip, ip, asr r2 │ │ │ │ - sbcseq r1, ip, ip, ror #21 │ │ │ │ - sbcseq r1, ip, r0, asr r9 │ │ │ │ - ldrsbeq r1, [ip], #116 @ 0x74 │ │ │ │ - sbcseq r1, ip, r8, ror #12 │ │ │ │ - sbcseq r1, ip, ip, asr #9 │ │ │ │ - sbcseq r1, ip, r0, asr r3 │ │ │ │ - ldrsbeq r1, [ip], #20 │ │ │ │ - sbcseq r1, ip, r8, ror #20 │ │ │ │ - sbcseq r1, ip, r8, asr #17 │ │ │ │ - sbcseq r1, ip, r8, asr r7 │ │ │ │ - sbcseq r1, ip, r4, ror #11 │ │ │ │ - sbcseq r1, ip, r4, asr #8 │ │ │ │ - ldrsbeq r1, [ip], #36 @ 0x24 │ │ │ │ - sbcseq r1, ip, ip, asr #2 │ │ │ │ - sbcseq r1, ip, r4, ror #19 │ │ │ │ - sbcseq r1, ip, r0, asr #16 │ │ │ │ - ldrsbeq r1, [ip], #108 @ 0x6c │ │ │ │ - sbcseq r1, ip, r0, ror #10 │ │ │ │ - ldrheq r1, [ip], #60 @ 0x3c │ │ │ │ - sbcseq r1, ip, r8, asr r2 │ │ │ │ - sbcseq r1, ip, r4, asr #1 │ │ │ │ - sbcseq r1, ip, r0, ror #18 │ │ │ │ - ldrheq r1, [ip], #120 @ 0x78 │ │ │ │ - sbcseq r1, ip, r0, ror #12 │ │ │ │ - ldrsbeq r1, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r1, ip, r4, lsr r3 │ │ │ │ - ldrsbeq r1, [ip], #28 │ │ │ │ - sbcseq r1, ip, ip, lsr r0 │ │ │ │ - ldrsbeq r1, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r1, ip, r0, lsr r7 │ │ │ │ - sbcseq r1, ip, r4, ror #11 │ │ │ │ - sbcseq r1, ip, r8, asr r4 │ │ │ │ - sbcseq r1, ip, ip, lsr #5 │ │ │ │ - sbcseq r1, ip, r0, ror #2 │ │ │ │ - ldrheq r0, [ip], #244 @ 0xf4 │ │ │ │ - sbcseq r0, ip, ip, ror pc │ │ │ │ - ldrsbeq r0, [ip], #200 @ 0xc8 │ │ │ │ - sbcseq r0, ip, ip, lsl #20 │ │ │ │ - sbcseq r0, ip, r4, asr #14 │ │ │ │ - sbcseq r0, ip, r0, lsr #30 │ │ │ │ - sbcseq r0, ip, ip, ror ip │ │ │ │ - ldrheq r0, [ip], #144 @ 0x90 │ │ │ │ - sbcseq r0, ip, ip, ror #13 │ │ │ │ - sbcseq r0, ip, r4, asr #29 │ │ │ │ - sbcseq r0, ip, r0, lsr #24 │ │ │ │ - sbcseq r0, ip, r4, asr r9 │ │ │ │ - smullseq r0, ip, r4, r6 │ │ │ │ - sbcseq r0, ip, r8, ror #28 │ │ │ │ - sbcseq r0, ip, r4, asr #23 │ │ │ │ - ldrsheq r0, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r0, ip, ip, lsr r6 │ │ │ │ - sbcseq r0, ip, ip, lsl #28 │ │ │ │ - sbcseq r0, ip, r8, ror #22 │ │ │ │ - smullseq r0, ip, ip, r8 │ │ │ │ - sbcseq r0, ip, r4, ror #11 │ │ │ │ - ldrheq r0, [ip], #208 @ 0xd0 │ │ │ │ - sbcseq r0, ip, ip, lsl #22 │ │ │ │ - sbcseq r0, ip, r0, asr #16 │ │ │ │ - sbcseq r0, ip, ip, lsl #11 │ │ │ │ - sbcseq r0, ip, r8, asr sp │ │ │ │ - ldrheq r0, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r0, ip, r4, ror #15 │ │ │ │ - sbcseq r0, ip, r4, lsr r5 │ │ │ │ - sbcseq r0, ip, r0, lsl #26 │ │ │ │ - sbcseq r0, ip, r4, asr sl │ │ │ │ - sbcseq r0, ip, r8, lsl #15 │ │ │ │ - ldrsbeq r0, [ip], #76 @ 0x4c │ │ │ │ - sbcseq r0, ip, r8, lsr #25 │ │ │ │ - ldrsheq r0, [ip], #152 @ 0x98 │ │ │ │ - sbcseq r0, ip, ip, lsr #14 │ │ │ │ - sbcseq r0, ip, r4, lsl #9 │ │ │ │ - sbcseq r0, ip, r0, asr ip │ │ │ │ - smullseq r0, ip, ip, r9 │ │ │ │ - ldrsbeq r0, [ip], #96 @ 0x60 │ │ │ │ - sbcseq r0, ip, ip, lsr #8 │ │ │ │ - ldrsheq r0, [ip], #184 @ 0xb8 │ │ │ │ - sbcseq r0, ip, r0, asr #18 │ │ │ │ - sbcseq r0, ip, r4, ror r6 │ │ │ │ - ldrsbeq r0, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r0, ip, r0, lsr #23 │ │ │ │ - sbcseq r0, ip, r4, ror #17 │ │ │ │ - sbcseq r0, ip, r8, lsl r6 │ │ │ │ - sbcseq r0, ip, ip, ror r3 │ │ │ │ - sbcseq r0, ip, r8, asr #22 │ │ │ │ - sbcseq r0, ip, r8, lsl #17 │ │ │ │ - ldrheq r0, [ip], #92 @ 0x5c │ │ │ │ - sbcseq r0, ip, r4, lsr #6 │ │ │ │ - ldrsheq r0, [ip], #160 @ 0xa0 │ │ │ │ - sbcseq r0, ip, ip, lsr #16 │ │ │ │ - sbcseq r0, ip, r0, ror #10 │ │ │ │ - sbcseq r0, ip, ip, asr #5 │ │ │ │ - smullseq r0, ip, r8, sl │ │ │ │ - ldrsbeq r0, [ip], #112 @ 0x70 │ │ │ │ - sbcseq r0, ip, r4, lsl #10 │ │ │ │ - sbcseq r0, ip, r4, ror r2 │ │ │ │ - sbcseq r0, ip, r0, asr #20 │ │ │ │ - sbcseq r0, ip, r4, ror r7 │ │ │ │ - sbcseq r0, ip, r8, lsr #9 │ │ │ │ - sbcseq r0, ip, ip, lsl r2 │ │ │ │ - sbcseq r0, ip, r4, ror #3 │ │ │ │ - sbcseq pc, fp, r0, asr #30 │ │ │ │ - sbcseq pc, fp, r4, ror ip @ │ │ │ │ - sbcseq pc, fp, ip, lsr #19 │ │ │ │ - sbcseq r0, ip, r8, lsl #3 │ │ │ │ - sbcseq pc, fp, r4, ror #29 │ │ │ │ - sbcseq pc, fp, r8, lsl ip @ │ │ │ │ - sbcseq pc, fp, r4, asr r9 @ │ │ │ │ - sbcseq r0, ip, ip, lsr #2 │ │ │ │ - sbcseq pc, fp, r8, lsl #29 │ │ │ │ - ldrheq pc, [fp], #188 @ 0xbc @ │ │ │ │ - ldrsheq pc, [fp], #140 @ 0x8c @ │ │ │ │ - ldrsbeq r0, [ip], #0 │ │ │ │ - sbcseq pc, fp, ip, lsr #28 │ │ │ │ - sbcseq pc, fp, r0, ror #22 │ │ │ │ - sbcseq pc, fp, r4, lsr #17 │ │ │ │ - sbcseq r0, ip, r4, ror r0 │ │ │ │ - ldrsbeq pc, [fp], #208 @ 0xd0 @ │ │ │ │ - sbcseq pc, fp, r4, lsl #22 │ │ │ │ - sbcseq pc, fp, ip, asr #16 │ │ │ │ - sbcseq r0, ip, r8, lsl r0 │ │ │ │ - sbcseq pc, fp, r4, ror sp @ │ │ │ │ - sbcseq pc, fp, r8, lsr #21 │ │ │ │ - ldrsheq pc, [fp], #116 @ 0x74 @ │ │ │ │ - sbcseq pc, fp, r0, asr #31 │ │ │ │ - sbcseq pc, fp, r8, lsl sp @ │ │ │ │ - sbcseq pc, fp, ip, asr #20 │ │ │ │ - smullseq pc, fp, ip, r7 @ │ │ │ │ - sbcseq pc, fp, r8, ror #30 │ │ │ │ - ldrheq pc, [fp], #204 @ 0xcc @ │ │ │ │ - ldrsheq pc, [fp], #144 @ 0x90 @ │ │ │ │ - sbcseq pc, fp, r4, asr #14 │ │ │ │ - sbcseq pc, fp, r0, lsl pc @ │ │ │ │ - sbcseq pc, fp, r0, ror #24 │ │ │ │ - smullseq pc, fp, r4, r9 @ │ │ │ │ - sbcseq pc, fp, ip, ror #13 │ │ │ │ - ldrheq pc, [fp], #232 @ 0xe8 @ │ │ │ │ - sbcseq pc, fp, r4, lsl #24 │ │ │ │ - sbcseq pc, fp, r8, lsr r9 @ │ │ │ │ - smullseq pc, fp, r4, r6 @ │ │ │ │ - sbcseq pc, fp, r0, ror #28 │ │ │ │ - sbcseq pc, fp, r8, lsr #23 │ │ │ │ - ldrsbeq pc, [fp], #140 @ 0x8c @ │ │ │ │ - sbcseq pc, fp, ip, lsr r6 @ │ │ │ │ - sbcseq pc, fp, r8, lsl #28 │ │ │ │ - sbcseq pc, fp, ip, asr #22 │ │ │ │ - sbcseq pc, fp, r0, lsl #17 │ │ │ │ - sbcseq pc, fp, r4, ror #11 │ │ │ │ - ldrheq pc, [fp], #208 @ 0xd0 @ │ │ │ │ - ldrsheq pc, [fp], #160 @ 0xa0 @ │ │ │ │ - sbcseq pc, fp, r4, lsr #16 │ │ │ │ - sbcseq pc, fp, ip, lsl #11 │ │ │ │ - sbcseq pc, fp, r8, asr sp @ │ │ │ │ - smullseq pc, fp, r4, sl @ │ │ │ │ - sbcseq pc, fp, r8, asr #15 │ │ │ │ - sbcseq pc, fp, r4, lsr r5 @ │ │ │ │ - sbcseq pc, fp, r0, lsl #26 │ │ │ │ - sbcseq pc, fp, r8, lsr sl @ │ │ │ │ - sbcseq pc, fp, ip, ror #14 │ │ │ │ - ldrsbeq pc, [fp], #76 @ 0x4c @ │ │ │ │ - sbcseq pc, fp, r8, lsr #25 │ │ │ │ - ldrsbeq pc, [fp], #156 @ 0x9c @ │ │ │ │ - sbcseq pc, fp, r0, lsl r7 @ │ │ │ │ - sbcseq pc, fp, r4, lsl #9 │ │ │ │ - sbcseq pc, fp, r8, asr r4 @ │ │ │ │ - sbcseq pc, fp, ip, lsr #8 │ │ │ │ - sbcseq pc, fp, r0, lsl #8 │ │ │ │ - ldrsbeq pc, [fp], #52 @ 0x34 @ │ │ │ │ - ldrheq pc, [fp], #52 @ 0x34 @ │ │ │ │ - smullseq pc, fp, r4, r3 @ │ │ │ │ - sbcseq pc, fp, r4, ror r3 @ │ │ │ │ - sbcseq pc, fp, r4, asr r3 @ │ │ │ │ - sbcseq pc, fp, r8, lsr r3 @ │ │ │ │ - sbcseq pc, fp, r4, lsl r3 @ │ │ │ │ - ldrsheq pc, [fp], #32 @ │ │ │ │ - sbcseq pc, fp, ip, asr #5 │ │ │ │ - sbcseq pc, fp, r8, lsr #5 │ │ │ │ - sbcseq pc, fp, r4, lsl #5 │ │ │ │ - sbcseq pc, fp, r0, ror #4 │ │ │ │ - sbcseq pc, fp, ip, lsr r2 @ │ │ │ │ - sbcseq pc, fp, r8, lsl r2 @ │ │ │ │ - sbcseq pc, fp, ip, ror #3 │ │ │ │ - sbcseq pc, fp, r0, asr #3 │ │ │ │ - smullseq pc, fp, r4, r1 @ │ │ │ │ - sbcseq pc, fp, r8, ror #2 │ │ │ │ - sbcseq pc, fp, ip, lsr r1 @ │ │ │ │ - sbcseq pc, fp, r0, lsl r1 @ │ │ │ │ - sbcseq pc, fp, r4, ror #1 │ │ │ │ - ldrheq pc, [fp], #8 @ │ │ │ │ - sbcseq pc, fp, ip, lsl #1 │ │ │ │ - sbcseq pc, fp, r8, rrx │ │ │ │ - sbcseq pc, fp, r0, asr #32 │ │ │ │ - sbcseq pc, fp, r8, lsl r0 @ │ │ │ │ - ldrsheq lr, [fp], #248 @ 0xf8 │ │ │ │ - sbcseq lr, fp, ip, asr #31 │ │ │ │ - sbcseq lr, fp, r0, lsr #31 │ │ │ │ - sbcseq lr, fp, r0, lsl #31 │ │ │ │ - sbcseq lr, fp, r0, asr pc │ │ │ │ - sbcseq lr, fp, ip, lsr #30 │ │ │ │ - sbcseq lr, fp, ip, lsl #30 │ │ │ │ - sbcseq lr, fp, r0, ror #29 │ │ │ │ - ldrheq lr, [fp], #236 @ 0xec │ │ │ │ - smullseq lr, fp, ip, lr │ │ │ │ - sbcseq lr, fp, r8, ror lr │ │ │ │ - ldr r0, [pc, #-828] @ 49fc34 │ │ │ │ + sbcseq r2, ip, ip, lsl #6 │ │ │ │ + ldrsbeq r2, [ip], #32 │ │ │ │ + sbcseq r2, ip, r0, asr #2 │ │ │ │ + sbcseq r1, ip, r0, lsr #31 │ │ │ │ + sbcseq r1, ip, ip, asr #28 │ │ │ │ + ldrheq r1, [ip], #204 @ 0xcc │ │ │ │ + sbcseq r1, ip, ip, lsl fp │ │ │ │ + sbcseq r1, ip, r4, asr #19 │ │ │ │ + sbcseq r2, ip, ip, asr #4 │ │ │ │ + ldrheq r2, [ip], #8 │ │ │ │ + sbcseq r1, ip, r4, lsr #30 │ │ │ │ + sbcseq r1, ip, r8, asr #27 │ │ │ │ + sbcseq r1, ip, r4, lsr ip │ │ │ │ + sbcseq r1, ip, r0, lsr #21 │ │ │ │ + sbcseq r1, ip, ip, lsr r9 │ │ │ │ + sbcseq r2, ip, r8, asr #3 │ │ │ │ + sbcseq r2, ip, r0, lsr r0 │ │ │ │ + sbcseq r1, ip, r8, lsr #29 │ │ │ │ + sbcseq r1, ip, r4, asr #26 │ │ │ │ + sbcseq r1, ip, ip, lsr #23 │ │ │ │ + sbcseq r1, ip, r0, asr #7 │ │ │ │ + sbcseq r1, ip, r0, asr r2 │ │ │ │ + sbcseq r1, ip, r0, ror #21 │ │ │ │ + sbcseq r1, ip, r4, asr #18 │ │ │ │ + sbcseq r1, ip, r8, asr #15 │ │ │ │ + sbcseq r1, ip, ip, asr r6 │ │ │ │ + sbcseq r1, ip, r0, asr #9 │ │ │ │ + sbcseq r1, ip, r4, asr #6 │ │ │ │ + sbcseq r1, ip, r8, asr #3 │ │ │ │ + sbcseq r1, ip, ip, asr sl │ │ │ │ + ldrheq r1, [ip], #140 @ 0x8c │ │ │ │ + sbcseq r1, ip, ip, asr #14 │ │ │ │ + ldrsbeq r1, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r1, ip, r8, lsr r4 │ │ │ │ + sbcseq r1, ip, r8, asr #5 │ │ │ │ + sbcseq r1, ip, r0, asr #2 │ │ │ │ + ldrsbeq r1, [ip], #152 @ 0x98 │ │ │ │ + sbcseq r1, ip, r4, lsr r8 │ │ │ │ + ldrsbeq r1, [ip], #96 @ 0x60 │ │ │ │ + sbcseq r1, ip, r4, asr r5 │ │ │ │ + ldrheq r1, [ip], #48 @ 0x30 │ │ │ │ + sbcseq r1, ip, ip, asr #4 │ │ │ │ + ldrheq r1, [ip], #8 │ │ │ │ + sbcseq r1, ip, r4, asr r9 │ │ │ │ + sbcseq r1, ip, ip, lsr #15 │ │ │ │ + sbcseq r1, ip, r4, asr r6 │ │ │ │ + ldrsbeq r1, [ip], #64 @ 0x40 │ │ │ │ + sbcseq r1, ip, r8, lsr #6 │ │ │ │ + ldrsbeq r1, [ip], #16 │ │ │ │ + sbcseq r1, ip, r0, lsr r0 │ │ │ │ + ldrsbeq r1, [ip], #128 @ 0x80 │ │ │ │ + sbcseq r1, ip, r4, lsr #14 │ │ │ │ + ldrsbeq r1, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r1, ip, ip, asr #8 │ │ │ │ + sbcseq r1, ip, r0, lsr #5 │ │ │ │ + sbcseq r1, ip, r4, asr r1 │ │ │ │ + sbcseq r0, ip, r8, lsr #31 │ │ │ │ + sbcseq r0, ip, r0, ror pc │ │ │ │ + sbcseq r0, ip, ip, asr #25 │ │ │ │ + sbcseq r0, ip, r0, lsl #20 │ │ │ │ + sbcseq r0, ip, r8, lsr r7 │ │ │ │ + sbcseq r0, ip, r4, lsl pc │ │ │ │ + sbcseq r0, ip, r0, ror ip │ │ │ │ + sbcseq r0, ip, r4, lsr #19 │ │ │ │ + sbcseq r0, ip, r0, ror #13 │ │ │ │ + ldrheq r0, [ip], #232 @ 0xe8 │ │ │ │ + sbcseq r0, ip, r4, lsl ip │ │ │ │ + sbcseq r0, ip, r8, asr #18 │ │ │ │ + sbcseq r0, ip, r8, lsl #13 │ │ │ │ + sbcseq r0, ip, ip, asr lr │ │ │ │ + ldrheq r0, [ip], #184 @ 0xb8 │ │ │ │ + sbcseq r0, ip, ip, ror #17 │ │ │ │ + sbcseq r0, ip, r0, lsr r6 │ │ │ │ + sbcseq r0, ip, r0, lsl #28 │ │ │ │ + sbcseq r0, ip, ip, asr fp │ │ │ │ + smullseq r0, ip, r0, r8 │ │ │ │ + ldrsbeq r0, [ip], #88 @ 0x58 │ │ │ │ + sbcseq r0, ip, r4, lsr #27 │ │ │ │ + sbcseq r0, ip, r0, lsl #22 │ │ │ │ + sbcseq r0, ip, r4, lsr r8 │ │ │ │ + sbcseq r0, ip, r0, lsl #11 │ │ │ │ + sbcseq r0, ip, ip, asr #26 │ │ │ │ + sbcseq r0, ip, r4, lsr #21 │ │ │ │ + ldrsbeq r0, [ip], #120 @ 0x78 │ │ │ │ + sbcseq r0, ip, r8, lsr #10 │ │ │ │ + ldrsheq r0, [ip], #196 @ 0xc4 │ │ │ │ + sbcseq r0, ip, r8, asr #20 │ │ │ │ + sbcseq r0, ip, ip, ror r7 │ │ │ │ + ldrsbeq r0, [ip], #64 @ 0x40 │ │ │ │ + smullseq r0, ip, ip, ip │ │ │ │ + sbcseq r0, ip, ip, ror #19 │ │ │ │ + sbcseq r0, ip, r0, lsr #14 │ │ │ │ + sbcseq r0, ip, r8, ror r4 │ │ │ │ + sbcseq r0, ip, r4, asr #24 │ │ │ │ + smullseq r0, ip, r0, r9 │ │ │ │ + sbcseq r0, ip, r4, asr #13 │ │ │ │ + sbcseq r0, ip, r0, lsr #8 │ │ │ │ + sbcseq r0, ip, ip, ror #23 │ │ │ │ + sbcseq r0, ip, r4, lsr r9 │ │ │ │ + sbcseq r0, ip, r8, ror #12 │ │ │ │ + sbcseq r0, ip, r8, asr #7 │ │ │ │ + smullseq r0, ip, r4, fp │ │ │ │ + ldrsbeq r0, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r0, ip, ip, lsl #12 │ │ │ │ + sbcseq r0, ip, r0, ror r3 │ │ │ │ + sbcseq r0, ip, ip, lsr fp │ │ │ │ + sbcseq r0, ip, ip, ror r8 │ │ │ │ + ldrheq r0, [ip], #80 @ 0x50 │ │ │ │ + sbcseq r0, ip, r8, lsl r3 │ │ │ │ + sbcseq r0, ip, r4, ror #21 │ │ │ │ + sbcseq r0, ip, r0, lsr #16 │ │ │ │ + sbcseq r0, ip, r4, asr r5 │ │ │ │ + sbcseq r0, ip, r0, asr #5 │ │ │ │ + sbcseq r0, ip, ip, lsl #21 │ │ │ │ + sbcseq r0, ip, r4, asr #15 │ │ │ │ + ldrsheq r0, [ip], #72 @ 0x48 │ │ │ │ + sbcseq r0, ip, r8, ror #4 │ │ │ │ + sbcseq r0, ip, r4, lsr sl │ │ │ │ + sbcseq r0, ip, r8, ror #14 │ │ │ │ + smullseq r0, ip, ip, r4 │ │ │ │ + sbcseq r0, ip, r0, lsl r2 │ │ │ │ + ldrsbeq r0, [ip], #24 │ │ │ │ + sbcseq pc, fp, r4, lsr pc @ │ │ │ │ + sbcseq pc, fp, r8, ror #24 │ │ │ │ + sbcseq pc, fp, r0, lsr #19 │ │ │ │ + sbcseq r0, ip, ip, ror r1 │ │ │ │ + ldrsbeq pc, [fp], #232 @ 0xe8 @ │ │ │ │ + sbcseq pc, fp, ip, lsl #24 │ │ │ │ + sbcseq pc, fp, r8, asr #18 │ │ │ │ + sbcseq r0, ip, r0, lsr #2 │ │ │ │ + sbcseq pc, fp, ip, ror lr @ │ │ │ │ + ldrheq pc, [fp], #176 @ 0xb0 @ │ │ │ │ + ldrsheq pc, [fp], #128 @ 0x80 @ │ │ │ │ + sbcseq r0, ip, r4, asr #1 │ │ │ │ + sbcseq pc, fp, r0, lsr #28 │ │ │ │ + sbcseq pc, fp, r4, asr fp @ │ │ │ │ + smullseq pc, fp, r8, r8 @ │ │ │ │ + sbcseq r0, ip, r8, rrx │ │ │ │ + sbcseq pc, fp, r4, asr #27 │ │ │ │ + ldrsheq pc, [fp], #168 @ 0xa8 @ │ │ │ │ + sbcseq pc, fp, r0, asr #16 │ │ │ │ + sbcseq r0, ip, ip │ │ │ │ + sbcseq pc, fp, r8, ror #26 │ │ │ │ + smullseq pc, fp, ip, sl @ │ │ │ │ + sbcseq pc, fp, r8, ror #15 │ │ │ │ + ldrheq pc, [fp], #244 @ 0xf4 @ │ │ │ │ + sbcseq pc, fp, ip, lsl #26 │ │ │ │ + sbcseq pc, fp, r0, asr #20 │ │ │ │ + smullseq pc, fp, r0, r7 @ │ │ │ │ + sbcseq pc, fp, ip, asr pc @ │ │ │ │ + ldrheq pc, [fp], #192 @ 0xc0 @ │ │ │ │ + sbcseq pc, fp, r4, ror #19 │ │ │ │ + sbcseq pc, fp, r8, lsr r7 @ │ │ │ │ + sbcseq pc, fp, r4, lsl #30 │ │ │ │ + sbcseq pc, fp, r4, asr ip @ │ │ │ │ + sbcseq pc, fp, r8, lsl #19 │ │ │ │ + sbcseq pc, fp, r0, ror #13 │ │ │ │ + sbcseq pc, fp, ip, lsr #29 │ │ │ │ + ldrsheq pc, [fp], #184 @ 0xb8 @ │ │ │ │ + sbcseq pc, fp, ip, lsr #18 │ │ │ │ + sbcseq pc, fp, r8, lsl #13 │ │ │ │ + sbcseq pc, fp, r4, asr lr @ │ │ │ │ + smullseq pc, fp, ip, fp @ │ │ │ │ + ldrsbeq pc, [fp], #128 @ 0x80 @ │ │ │ │ + sbcseq pc, fp, r0, lsr r6 @ │ │ │ │ + ldrsheq pc, [fp], #220 @ 0xdc @ │ │ │ │ + sbcseq pc, fp, r0, asr #22 │ │ │ │ + sbcseq pc, fp, r4, ror r8 @ │ │ │ │ + ldrsbeq pc, [fp], #88 @ 0x58 @ │ │ │ │ + sbcseq pc, fp, r4, lsr #27 │ │ │ │ + sbcseq pc, fp, r4, ror #21 │ │ │ │ + sbcseq pc, fp, r8, lsl r8 @ │ │ │ │ + sbcseq pc, fp, r0, lsl #11 │ │ │ │ + sbcseq pc, fp, ip, asr #26 │ │ │ │ + sbcseq pc, fp, r8, lsl #21 │ │ │ │ + ldrheq pc, [fp], #124 @ 0x7c @ │ │ │ │ + sbcseq pc, fp, r8, lsr #10 │ │ │ │ + ldrsheq pc, [fp], #196 @ 0xc4 @ │ │ │ │ + sbcseq pc, fp, ip, lsr #20 │ │ │ │ + sbcseq pc, fp, r0, ror #14 │ │ │ │ + ldrsbeq pc, [fp], #64 @ 0x40 @ │ │ │ │ + smullseq pc, fp, ip, ip @ │ │ │ │ + ldrsbeq pc, [fp], #144 @ 0x90 @ │ │ │ │ + sbcseq pc, fp, r4, lsl #14 │ │ │ │ + sbcseq pc, fp, r8, ror r4 @ │ │ │ │ + sbcseq pc, fp, ip, asr #8 │ │ │ │ + sbcseq pc, fp, r0, lsr #8 │ │ │ │ + ldrsheq pc, [fp], #52 @ 0x34 @ │ │ │ │ + sbcseq pc, fp, r8, asr #7 │ │ │ │ + sbcseq pc, fp, r8, lsr #7 │ │ │ │ + sbcseq pc, fp, r8, lsl #7 │ │ │ │ + sbcseq pc, fp, r8, ror #6 │ │ │ │ + sbcseq pc, fp, r8, asr #6 │ │ │ │ + sbcseq pc, fp, ip, lsr #6 │ │ │ │ + sbcseq pc, fp, r8, lsl #6 │ │ │ │ + sbcseq pc, fp, r4, ror #5 │ │ │ │ + sbcseq pc, fp, r0, asr #5 │ │ │ │ + smullseq pc, fp, ip, r2 @ │ │ │ │ + sbcseq pc, fp, r8, ror r2 @ │ │ │ │ + sbcseq pc, fp, r4, asr r2 @ │ │ │ │ + sbcseq pc, fp, r0, lsr r2 @ │ │ │ │ + sbcseq pc, fp, ip, lsl #4 │ │ │ │ + sbcseq pc, fp, r0, ror #3 │ │ │ │ + ldrheq pc, [fp], #20 @ │ │ │ │ + sbcseq pc, fp, r8, lsl #3 │ │ │ │ + sbcseq pc, fp, ip, asr r1 @ │ │ │ │ + sbcseq pc, fp, r0, lsr r1 @ │ │ │ │ + sbcseq pc, fp, r4, lsl #2 │ │ │ │ + ldrsbeq pc, [fp], #8 @ │ │ │ │ + sbcseq pc, fp, ip, lsr #1 │ │ │ │ + sbcseq pc, fp, r0, lsl #1 │ │ │ │ + sbcseq pc, fp, ip, asr r0 @ │ │ │ │ + sbcseq pc, fp, r4, lsr r0 @ │ │ │ │ + sbcseq pc, fp, ip │ │ │ │ + sbcseq lr, fp, ip, ror #31 │ │ │ │ + sbcseq lr, fp, r0, asr #31 │ │ │ │ + smullseq lr, fp, r4, pc @ │ │ │ │ + sbcseq lr, fp, r4, ror pc │ │ │ │ + sbcseq lr, fp, r4, asr #30 │ │ │ │ + sbcseq lr, fp, r0, lsr #30 │ │ │ │ + sbcseq lr, fp, r0, lsl #30 │ │ │ │ + ldrsbeq lr, [fp], #228 @ 0xe4 │ │ │ │ + ldrheq lr, [fp], #224 @ 0xe0 │ │ │ │ + smullseq lr, fp, r0, lr │ │ │ │ + sbcseq lr, fp, ip, ror #28 │ │ │ │ + ldr r0, [pc, #-828] @ 49fc60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 49fc38 │ │ │ │ + ldr r0, [pc, #-836] @ 49fc64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 49fc3c │ │ │ │ + ldr r0, [pc, #-844] @ 49fc68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 49fc40 │ │ │ │ + ldr r0, [pc, #-852] @ 49fc6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 49fc44 │ │ │ │ + ldr r0, [pc, #-860] @ 49fc70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 49fc48 │ │ │ │ + ldr r0, [pc, #-868] @ 49fc74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 49fc4c │ │ │ │ + ldr r0, [pc, #-876] @ 49fc78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 49fc50 │ │ │ │ + ldr r0, [pc, #-884] @ 49fc7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 49fc54 │ │ │ │ + ldr r0, [pc, #-892] @ 49fc80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 49fc58 │ │ │ │ + ldr r0, [pc, #-900] @ 49fc84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 49fc5c │ │ │ │ + ldr r0, [pc, #-908] @ 49fc88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 49fc60 │ │ │ │ + ldr r0, [pc, #-916] @ 49fc8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 49fc64 │ │ │ │ + ldr r0, [pc, #-924] @ 49fc90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 49fc68 │ │ │ │ + ldr r0, [pc, #-932] @ 49fc94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 49fc6c │ │ │ │ + ldr r0, [pc, #-940] @ 49fc98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 49fc70 │ │ │ │ + ldr r0, [pc, #-948] @ 49fc9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 49fc74 │ │ │ │ + ldr r0, [pc, #-956] @ 49fca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 49fc78 │ │ │ │ + ldr r0, [pc, #-964] @ 49fca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 49fc7c │ │ │ │ + ldr r0, [pc, #-972] @ 49fca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 49fc80 │ │ │ │ + ldr r0, [pc, #-980] @ 49fcac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 49fc84 │ │ │ │ + ldr r0, [pc, #-988] @ 49fcb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 49fc88 │ │ │ │ + ldr r0, [pc, #-996] @ 49fcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 49fc8c │ │ │ │ + ldr r0, [pc, #-1004] @ 49fcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 49fc90 │ │ │ │ + ldr r0, [pc, #-1012] @ 49fcbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 49fc94 │ │ │ │ + ldr r0, [pc, #-1020] @ 49fcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 49fc98 │ │ │ │ + ldr r0, [pc, #-1028] @ 49fcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 49fc9c │ │ │ │ + ldr r0, [pc, #-1036] @ 49fcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 49fca0 │ │ │ │ + ldr r0, [pc, #-1044] @ 49fccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 49fca4 │ │ │ │ + ldr r0, [pc, #-1052] @ 49fcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 49fca8 │ │ │ │ + ldr r0, [pc, #-1060] @ 49fcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 49fcac │ │ │ │ + ldr r0, [pc, #-1068] @ 49fcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 49fcb0 │ │ │ │ + ldr r0, [pc, #-1076] @ 49fcdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 49fcb4 │ │ │ │ + ldr r0, [pc, #-1084] @ 49fce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 49fcb8 │ │ │ │ + ldr r0, [pc, #-1092] @ 49fce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 49fcbc │ │ │ │ + ldr r0, [pc, #-1100] @ 49fce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 49fcc0 │ │ │ │ + ldr r0, [pc, #-1108] @ 49fcec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 49fcc4 │ │ │ │ + ldr r0, [pc, #-1116] @ 49fcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 49fcc8 │ │ │ │ + ldr r0, [pc, #-1124] @ 49fcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 49fccc │ │ │ │ + ldr r0, [pc, #-1132] @ 49fcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 49fcd0 │ │ │ │ + ldr r0, [pc, #-1140] @ 49fcfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 49fcd4 │ │ │ │ + ldr r0, [pc, #-1148] @ 49fd00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 49fcd8 │ │ │ │ + ldr r0, [pc, #-1156] @ 49fd04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 49fcdc │ │ │ │ + ldr r0, [pc, #-1164] @ 49fd08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 49fce0 │ │ │ │ + ldr r0, [pc, #-1172] @ 49fd0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 49fce4 │ │ │ │ + ldr r0, [pc, #-1180] @ 49fd10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 49fce8 │ │ │ │ + ldr r0, [pc, #-1188] @ 49fd14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 49fcec │ │ │ │ + ldr r0, [pc, #-1196] @ 49fd18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 49fcf0 │ │ │ │ + ldr r0, [pc, #-1204] @ 49fd1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 49fcf4 │ │ │ │ + ldr r0, [pc, #-1212] @ 49fd20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 49fcf8 │ │ │ │ + ldr r0, [pc, #-1220] @ 49fd24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 49fcfc │ │ │ │ + ldr r0, [pc, #-1228] @ 49fd28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 49fd00 │ │ │ │ + ldr r0, [pc, #-1236] @ 49fd2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 49fd04 │ │ │ │ + ldr r0, [pc, #-1244] @ 49fd30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 49fd08 │ │ │ │ + ldr r0, [pc, #-1252] @ 49fd34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 49fd0c │ │ │ │ + ldr r0, [pc, #-1260] @ 49fd38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 49fd10 │ │ │ │ + ldr r0, [pc, #-1268] @ 49fd3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 49fd14 │ │ │ │ + ldr r0, [pc, #-1276] @ 49fd40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 49fd18 │ │ │ │ + ldr r0, [pc, #-1284] @ 49fd44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 49fd1c │ │ │ │ + ldr r0, [pc, #-1292] @ 49fd48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 49fd20 │ │ │ │ + ldr r0, [pc, #-1300] @ 49fd4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 49fd24 │ │ │ │ + ldr r0, [pc, #-1308] @ 49fd50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 49fd28 │ │ │ │ + ldr r0, [pc, #-1316] @ 49fd54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 49fd2c │ │ │ │ + ldr r0, [pc, #-1324] @ 49fd58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 49fd30 │ │ │ │ + ldr r0, [pc, #-1332] @ 49fd5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 49fd34 │ │ │ │ + ldr r0, [pc, #-1340] @ 49fd60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 49fd38 │ │ │ │ + ldr r0, [pc, #-1348] @ 49fd64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 49fd3c │ │ │ │ + ldr r0, [pc, #-1356] @ 49fd68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 49fd40 │ │ │ │ + ldr r0, [pc, #-1364] @ 49fd6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 49fd44 │ │ │ │ + ldr r0, [pc, #-1372] @ 49fd70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 49fd48 │ │ │ │ + ldr r0, [pc, #-1380] @ 49fd74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 49fd4c │ │ │ │ + ldr r0, [pc, #-1388] @ 49fd78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 49fd50 │ │ │ │ + ldr r0, [pc, #-1396] @ 49fd7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 49fd54 │ │ │ │ + ldr r0, [pc, #-1404] @ 49fd80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 49fd58 │ │ │ │ + ldr r0, [pc, #-1412] @ 49fd84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 49fd5c │ │ │ │ + ldr r0, [pc, #-1420] @ 49fd88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 49fd60 │ │ │ │ + ldr r0, [pc, #-1428] @ 49fd8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 49fd64 │ │ │ │ + ldr r0, [pc, #-1436] @ 49fd90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 49fd68 │ │ │ │ + ldr r0, [pc, #-1444] @ 49fd94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 49fd6c │ │ │ │ + ldr r0, [pc, #-1452] @ 49fd98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 49fd70 │ │ │ │ + ldr r0, [pc, #-1460] @ 49fd9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 49fd74 │ │ │ │ + ldr r0, [pc, #-1468] @ 49fda0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 49fd78 │ │ │ │ + ldr r0, [pc, #-1476] @ 49fda4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 49fd7c │ │ │ │ + ldr r0, [pc, #-1484] @ 49fda8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 49fd80 │ │ │ │ + ldr r0, [pc, #-1492] @ 49fdac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 49fd84 │ │ │ │ + ldr r0, [pc, #-1500] @ 49fdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 49fd88 │ │ │ │ + ldr r0, [pc, #-1508] @ 49fdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 49fd8c │ │ │ │ + ldr r0, [pc, #-1516] @ 49fdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 49fd90 │ │ │ │ + ldr r0, [pc, #-1524] @ 49fdbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 49fd94 │ │ │ │ + ldr r0, [pc, #-1532] @ 49fdc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 49fd98 │ │ │ │ + ldr r0, [pc, #-1540] @ 49fdc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 49fd9c │ │ │ │ + ldr r0, [pc, #-1548] @ 49fdc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 49fda0 │ │ │ │ + ldr r0, [pc, #-1556] @ 49fdcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 49fda4 │ │ │ │ + ldr r0, [pc, #-1564] @ 49fdd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 49fda8 │ │ │ │ + ldr r0, [pc, #-1572] @ 49fdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 49fdac │ │ │ │ + ldr r0, [pc, #-1580] @ 49fdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 49fdb0 │ │ │ │ + ldr r0, [pc, #-1588] @ 49fddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 49fdb4 │ │ │ │ + ldr r0, [pc, #-1596] @ 49fde0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 49fdb8 │ │ │ │ + ldr r0, [pc, #-1604] @ 49fde4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 49fdbc │ │ │ │ + ldr r0, [pc, #-1612] @ 49fde8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 49fdc0 │ │ │ │ + ldr r0, [pc, #-1620] @ 49fdec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 49fdc4 │ │ │ │ + ldr r0, [pc, #-1628] @ 49fdf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 49fdc8 │ │ │ │ + ldr r0, [pc, #-1636] @ 49fdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 49fdcc │ │ │ │ + ldr r0, [pc, #-1644] @ 49fdf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 49fdd0 │ │ │ │ + ldr r0, [pc, #-1652] @ 49fdfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 49fdd4 │ │ │ │ + ldr r0, [pc, #-1660] @ 49fe00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 49fdd8 │ │ │ │ + ldr r0, [pc, #-1668] @ 49fe04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 49fddc │ │ │ │ + ldr r0, [pc, #-1676] @ 49fe08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 49fde0 │ │ │ │ + ldr r0, [pc, #-1684] @ 49fe0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 49fde4 │ │ │ │ + ldr r0, [pc, #-1692] @ 49fe10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 49fde8 │ │ │ │ + ldr r0, [pc, #-1700] @ 49fe14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 49fdec │ │ │ │ + ldr r0, [pc, #-1708] @ 49fe18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 49fdf0 │ │ │ │ + ldr r0, [pc, #-1716] @ 49fe1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 49fdf4 │ │ │ │ + ldr r0, [pc, #-1724] @ 49fe20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 49fdf8 │ │ │ │ + ldr r0, [pc, #-1732] @ 49fe24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 49fdfc │ │ │ │ + ldr r0, [pc, #-1740] @ 49fe28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 49fe00 │ │ │ │ + ldr r0, [pc, #-1748] @ 49fe2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 49fe04 │ │ │ │ + ldr r0, [pc, #-1756] @ 49fe30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 49fe08 │ │ │ │ + ldr r0, [pc, #-1764] @ 49fe34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 49fe0c │ │ │ │ + ldr r0, [pc, #-1772] @ 49fe38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 49fe10 │ │ │ │ + ldr r0, [pc, #-1780] @ 49fe3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 49fe14 │ │ │ │ + ldr r0, [pc, #-1788] @ 49fe40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 49fe18 │ │ │ │ + ldr r0, [pc, #-1796] @ 49fe44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 49fe1c │ │ │ │ + ldr r0, [pc, #-1804] @ 49fe48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 49fe20 │ │ │ │ + ldr r0, [pc, #-1812] @ 49fe4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 49fe24 │ │ │ │ + ldr r0, [pc, #-1820] @ 49fe50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 49fe28 │ │ │ │ + ldr r0, [pc, #-1828] @ 49fe54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 49fe2c │ │ │ │ + ldr r0, [pc, #-1836] @ 49fe58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 49fe30 │ │ │ │ + ldr r0, [pc, #-1844] @ 49fe5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 49fe34 │ │ │ │ + ldr r0, [pc, #-1852] @ 49fe60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 49fe38 │ │ │ │ + ldr r0, [pc, #-1860] @ 49fe64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 49fe3c │ │ │ │ + ldr r0, [pc, #-1868] @ 49fe68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 49fe40 │ │ │ │ + ldr r0, [pc, #-1876] @ 49fe6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 49fe44 │ │ │ │ + ldr r0, [pc, #-1884] @ 49fe70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 49fe48 │ │ │ │ + ldr r0, [pc, #-1892] @ 49fe74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 49fe4c │ │ │ │ + ldr r0, [pc, #-1900] @ 49fe78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 49fe50 │ │ │ │ + ldr r0, [pc, #-1908] @ 49fe7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 49fe54 │ │ │ │ + ldr r0, [pc, #-1916] @ 49fe80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 49fe58 │ │ │ │ + ldr r0, [pc, #-1924] @ 49fe84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 49fe5c │ │ │ │ + ldr r0, [pc, #-1932] @ 49fe88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 49fe60 │ │ │ │ + ldr r0, [pc, #-1940] @ 49fe8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 49fe64 │ │ │ │ + ldr r0, [pc, #-1948] @ 49fe90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 49fe68 │ │ │ │ + ldr r0, [pc, #-1956] @ 49fe94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 49fe6c │ │ │ │ + ldr r0, [pc, #-1964] @ 49fe98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 49fe70 │ │ │ │ + ldr r0, [pc, #-1972] @ 49fe9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 49fe74 │ │ │ │ + ldr r0, [pc, #-1980] @ 49fea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 49fe78 │ │ │ │ + ldr r0, [pc, #-1988] @ 49fea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 49fe7c │ │ │ │ + ldr r0, [pc, #-1996] @ 49fea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 49fe80 │ │ │ │ + ldr r0, [pc, #-2004] @ 49feac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 49fe84 │ │ │ │ + ldr r0, [pc, #-2012] @ 49feb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 49fe88 │ │ │ │ + ldr r0, [pc, #-2020] @ 49feb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 49fe8c │ │ │ │ + ldr r0, [pc, #-2028] @ 49feb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 49fe90 │ │ │ │ + ldr r0, [pc, #-2036] @ 49febc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 49fe94 │ │ │ │ + ldr r0, [pc, #-2044] @ 49fec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 49fe98 │ │ │ │ + ldr r0, [pc, #-2052] @ 49fec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 49fe9c │ │ │ │ + ldr r0, [pc, #-2060] @ 49fec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 49fea0 │ │ │ │ + ldr r0, [pc, #-2068] @ 49fecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 49fea4 │ │ │ │ + ldr r0, [pc, #-2076] @ 49fed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 49fea8 │ │ │ │ + ldr r0, [pc, #-2084] @ 49fed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 49feac │ │ │ │ + ldr r0, [pc, #-2092] @ 49fed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 49feb0 │ │ │ │ + ldr r0, [pc, #-2100] @ 49fedc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 49feb4 │ │ │ │ + ldr r0, [pc, #-2108] @ 49fee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 49feb8 │ │ │ │ + ldr r0, [pc, #-2116] @ 49fee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 49febc │ │ │ │ + ldr r0, [pc, #-2124] @ 49fee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 49fec0 │ │ │ │ + ldr r0, [pc, #-2132] @ 49feec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 49fec4 │ │ │ │ + ldr r0, [pc, #-2140] @ 49fef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 49fec8 │ │ │ │ + ldr r0, [pc, #-2148] @ 49fef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 49fecc │ │ │ │ + ldr r0, [pc, #-2156] @ 49fef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 49fed0 │ │ │ │ + ldr r0, [pc, #-2164] @ 49fefc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 49fed4 │ │ │ │ + ldr r0, [pc, #-2172] @ 49ff00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 49fed8 │ │ │ │ + ldr r0, [pc, #-2180] @ 49ff04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 49fedc │ │ │ │ + ldr r0, [pc, #-2188] @ 49ff08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 49fee0 │ │ │ │ + ldr r0, [pc, #-2196] @ 49ff0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 49fee4 │ │ │ │ + ldr r0, [pc, #-2204] @ 49ff10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 49fee8 │ │ │ │ + ldr r0, [pc, #-2212] @ 49ff14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 49feec │ │ │ │ + ldr r0, [pc, #-2220] @ 49ff18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 49fef0 │ │ │ │ + ldr r0, [pc, #-2228] @ 49ff1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 49fef4 │ │ │ │ + ldr r0, [pc, #-2236] @ 49ff20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 49fef8 │ │ │ │ + ldr r0, [pc, #-2244] @ 49ff24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 49fefc │ │ │ │ + ldr r0, [pc, #-2252] @ 49ff28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 49ff00 │ │ │ │ + ldr r0, [pc, #-2260] @ 49ff2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 49ff04 │ │ │ │ + ldr r0, [pc, #-2268] @ 49ff30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 49ff08 │ │ │ │ + ldr r0, [pc, #-2276] @ 49ff34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 49ff0c │ │ │ │ + ldr r0, [pc, #-2284] @ 49ff38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 49ff10 │ │ │ │ + ldr r0, [pc, #-2292] @ 49ff3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 49ff14 │ │ │ │ + ldr r0, [pc, #-2300] @ 49ff40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 49ff18 │ │ │ │ + ldr r0, [pc, #-2308] @ 49ff44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 49ff1c │ │ │ │ + ldr r0, [pc, #-2316] @ 49ff48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 49ff20 │ │ │ │ + ldr r0, [pc, #-2324] @ 49ff4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 49ff24 │ │ │ │ + ldr r0, [pc, #-2332] @ 49ff50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 49ff28 │ │ │ │ + ldr r0, [pc, #-2340] @ 49ff54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 49ff2c │ │ │ │ + ldr r0, [pc, #-2348] @ 49ff58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 49ff30 │ │ │ │ + ldr r0, [pc, #-2356] @ 49ff5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 49ff34 │ │ │ │ + ldr r0, [pc, #-2364] @ 49ff60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 49ff38 │ │ │ │ + ldr r0, [pc, #-2372] @ 49ff64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 49ff3c │ │ │ │ + ldr r0, [pc, #-2380] @ 49ff68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 49ff40 │ │ │ │ + ldr r0, [pc, #-2388] @ 49ff6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 49ff44 │ │ │ │ + ldr r0, [pc, #-2396] @ 49ff70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 49ff48 │ │ │ │ + ldr r0, [pc, #-2404] @ 49ff74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 49ff4c │ │ │ │ + ldr r0, [pc, #-2412] @ 49ff78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 49ff50 │ │ │ │ + ldr r0, [pc, #-2420] @ 49ff7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 49ff54 │ │ │ │ + ldr r0, [pc, #-2428] @ 49ff80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 49ff58 │ │ │ │ + ldr r0, [pc, #-2436] @ 49ff84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 49ff5c │ │ │ │ + ldr r0, [pc, #-2444] @ 49ff88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 49ff60 │ │ │ │ + ldr r0, [pc, #-2452] @ 49ff8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 49ff64 │ │ │ │ + ldr r0, [pc, #-2460] @ 49ff90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 4a1294 │ │ │ │ + ldr r0, [pc, #2440] @ 4a12c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 4a1298 │ │ │ │ + ldr r0, [pc, #2432] @ 4a12c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 4a129c │ │ │ │ + ldr r0, [pc, #2424] @ 4a12c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 4a12a0 │ │ │ │ + ldr r0, [pc, #2416] @ 4a12cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 4a12a4 │ │ │ │ + ldr r0, [pc, #2408] @ 4a12d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 4a12a8 │ │ │ │ + ldr r0, [pc, #2400] @ 4a12d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 4a12ac │ │ │ │ + ldr r0, [pc, #2392] @ 4a12d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 4a12b0 │ │ │ │ + ldr r0, [pc, #2384] @ 4a12dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 4a12b4 │ │ │ │ + ldr r0, [pc, #2376] @ 4a12e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 4a12b8 │ │ │ │ + ldr r0, [pc, #2368] @ 4a12e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 4a12bc │ │ │ │ + ldr r0, [pc, #2360] @ 4a12e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 4a12c0 │ │ │ │ + ldr r0, [pc, #2352] @ 4a12ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 4a12c4 │ │ │ │ + ldr r0, [pc, #2344] @ 4a12f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 4a12c8 │ │ │ │ + ldr r0, [pc, #2336] @ 4a12f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 4a12cc │ │ │ │ + ldr r0, [pc, #2328] @ 4a12f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 4a12d0 │ │ │ │ + ldr r0, [pc, #2320] @ 4a12fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 4a12d4 │ │ │ │ + ldr r0, [pc, #2312] @ 4a1300 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 4a12d8 │ │ │ │ + ldr r0, [pc, #2304] @ 4a1304 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 4a12dc │ │ │ │ + ldr r0, [pc, #2296] @ 4a1308 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 4a12e0 │ │ │ │ + ldr r0, [pc, #2288] @ 4a130c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 4a12e4 │ │ │ │ + ldr r0, [pc, #2280] @ 4a1310 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 4a12e8 │ │ │ │ + ldr r0, [pc, #2272] @ 4a1314 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 4a12ec │ │ │ │ + ldr r0, [pc, #2264] @ 4a1318 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 4a12f0 │ │ │ │ + ldr r0, [pc, #2256] @ 4a131c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 4a12f4 │ │ │ │ + ldr r0, [pc, #2248] @ 4a1320 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 4a12f8 │ │ │ │ + ldr r0, [pc, #2240] @ 4a1324 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 4a12fc │ │ │ │ + ldr r0, [pc, #2232] @ 4a1328 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 4a1300 │ │ │ │ + ldr r0, [pc, #2224] @ 4a132c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 4a1304 │ │ │ │ + ldr r0, [pc, #2216] @ 4a1330 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 4a1308 │ │ │ │ + ldr r0, [pc, #2208] @ 4a1334 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 4a130c │ │ │ │ + ldr r0, [pc, #2200] @ 4a1338 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 4a1310 │ │ │ │ + ldr r0, [pc, #2192] @ 4a133c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 4a1314 │ │ │ │ + ldr r0, [pc, #2184] @ 4a1340 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 4a1318 │ │ │ │ + ldr r0, [pc, #2176] @ 4a1344 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 4a131c │ │ │ │ + ldr r0, [pc, #2168] @ 4a1348 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 4a1320 │ │ │ │ + ldr r0, [pc, #2160] @ 4a134c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 4a1324 │ │ │ │ + ldr r0, [pc, #2152] @ 4a1350 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 4a1328 │ │ │ │ + ldr r0, [pc, #2144] @ 4a1354 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 4a132c │ │ │ │ + ldr r0, [pc, #2136] @ 4a1358 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 4a1330 │ │ │ │ + ldr r0, [pc, #2128] @ 4a135c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 4a1334 │ │ │ │ + ldr r0, [pc, #2120] @ 4a1360 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 4a1338 │ │ │ │ + ldr r0, [pc, #2112] @ 4a1364 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 4a133c │ │ │ │ + ldr r0, [pc, #2104] @ 4a1368 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 4a1340 │ │ │ │ + ldr r0, [pc, #2096] @ 4a136c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 4a1344 │ │ │ │ + ldr r0, [pc, #2088] @ 4a1370 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 4a1348 │ │ │ │ + ldr r0, [pc, #2080] @ 4a1374 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 4a134c │ │ │ │ + ldr r0, [pc, #2072] @ 4a1378 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 4a1350 │ │ │ │ + ldr r0, [pc, #2064] @ 4a137c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 4a1354 │ │ │ │ + ldr r0, [pc, #2056] @ 4a1380 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 4a1358 │ │ │ │ + ldr r0, [pc, #2048] @ 4a1384 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 4a135c │ │ │ │ + ldr r0, [pc, #2040] @ 4a1388 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 4a1360 │ │ │ │ + ldr r0, [pc, #2032] @ 4a138c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 4a1364 │ │ │ │ + ldr r0, [pc, #2024] @ 4a1390 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 4a1368 │ │ │ │ + ldr r0, [pc, #2016] @ 4a1394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 4a136c │ │ │ │ + ldr r0, [pc, #2008] @ 4a1398 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 4a1370 │ │ │ │ + ldr r0, [pc, #2000] @ 4a139c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 4a1374 │ │ │ │ + ldr r0, [pc, #1992] @ 4a13a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 4a1378 │ │ │ │ + ldr r0, [pc, #1984] @ 4a13a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 4a137c │ │ │ │ + ldr r0, [pc, #1976] @ 4a13a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 4a1380 │ │ │ │ + ldr r0, [pc, #1968] @ 4a13ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 4a1384 │ │ │ │ + ldr r0, [pc, #1960] @ 4a13b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 4a1388 │ │ │ │ + ldr r0, [pc, #1952] @ 4a13b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 4a138c │ │ │ │ + ldr r0, [pc, #1944] @ 4a13b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 4a1390 │ │ │ │ + ldr r0, [pc, #1936] @ 4a13bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 4a1394 │ │ │ │ + ldr r0, [pc, #1928] @ 4a13c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4a1398 │ │ │ │ + ldr r0, [pc, #1920] @ 4a13c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4a139c │ │ │ │ + ldr r0, [pc, #1912] @ 4a13c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 4a13a0 │ │ │ │ + ldr r0, [pc, #1904] @ 4a13cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 4a13a4 │ │ │ │ + ldr r0, [pc, #1896] @ 4a13d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 4a13a8 │ │ │ │ + ldr r0, [pc, #1888] @ 4a13d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 4a13ac │ │ │ │ + ldr r0, [pc, #1880] @ 4a13d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 4a13b0 │ │ │ │ + ldr r0, [pc, #1872] @ 4a13dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 4a13b4 │ │ │ │ + ldr r0, [pc, #1864] @ 4a13e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 4a13b8 │ │ │ │ + ldr r0, [pc, #1856] @ 4a13e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 4a13bc │ │ │ │ + ldr r0, [pc, #1848] @ 4a13e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 4a13c0 │ │ │ │ + ldr r0, [pc, #1840] @ 4a13ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 4a13c4 │ │ │ │ + ldr r0, [pc, #1832] @ 4a13f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 4a13c8 │ │ │ │ + ldr r0, [pc, #1824] @ 4a13f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 4a13cc │ │ │ │ + ldr r0, [pc, #1816] @ 4a13f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 4a13d0 │ │ │ │ + ldr r0, [pc, #1808] @ 4a13fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 4a13d4 │ │ │ │ + ldr r0, [pc, #1800] @ 4a1400 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 4a13d8 │ │ │ │ + ldr r0, [pc, #1792] @ 4a1404 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 4a13dc │ │ │ │ + ldr r0, [pc, #1784] @ 4a1408 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 4a13e0 │ │ │ │ + ldr r0, [pc, #1776] @ 4a140c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 4a13e4 │ │ │ │ + ldr r0, [pc, #1768] @ 4a1410 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 4a13e8 │ │ │ │ + ldr r0, [pc, #1760] @ 4a1414 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 4a13ec │ │ │ │ + ldr r0, [pc, #1752] @ 4a1418 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 4a13f0 │ │ │ │ + ldr r0, [pc, #1744] @ 4a141c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 4a13f4 │ │ │ │ + ldr r0, [pc, #1736] @ 4a1420 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 4a13f8 │ │ │ │ + ldr r0, [pc, #1728] @ 4a1424 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 4a13fc │ │ │ │ + ldr r0, [pc, #1720] @ 4a1428 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 4a1400 │ │ │ │ + ldr r0, [pc, #1712] @ 4a142c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 4a1404 │ │ │ │ + ldr r0, [pc, #1704] @ 4a1430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 4a1408 │ │ │ │ + ldr r0, [pc, #1696] @ 4a1434 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 4a140c │ │ │ │ + ldr r0, [pc, #1688] @ 4a1438 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 4a1410 │ │ │ │ + ldr r0, [pc, #1680] @ 4a143c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 4a1414 │ │ │ │ + ldr r0, [pc, #1672] @ 4a1440 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 4a1418 │ │ │ │ + ldr r0, [pc, #1664] @ 4a1444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 4a141c │ │ │ │ + ldr r0, [pc, #1656] @ 4a1448 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 4a1420 │ │ │ │ + ldr r0, [pc, #1648] @ 4a144c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 4a1424 │ │ │ │ + ldr r0, [pc, #1640] @ 4a1450 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 4a1428 │ │ │ │ + ldr r0, [pc, #1632] @ 4a1454 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 4a142c │ │ │ │ + ldr r0, [pc, #1624] @ 4a1458 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 4a1430 │ │ │ │ + ldr r0, [pc, #1616] @ 4a145c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 4a1434 │ │ │ │ + ldr r0, [pc, #1608] @ 4a1460 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 4a1438 │ │ │ │ + ldr r0, [pc, #1600] @ 4a1464 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 4a143c │ │ │ │ + ldr r0, [pc, #1592] @ 4a1468 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 4a1440 │ │ │ │ + ldr r0, [pc, #1584] @ 4a146c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 4a1444 │ │ │ │ + ldr r0, [pc, #1576] @ 4a1470 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 4a1448 │ │ │ │ + ldr r0, [pc, #1568] @ 4a1474 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 4a144c │ │ │ │ + ldr r0, [pc, #1560] @ 4a1478 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 4a1450 │ │ │ │ + ldr r0, [pc, #1552] @ 4a147c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 4a1454 │ │ │ │ + ldr r0, [pc, #1544] @ 4a1480 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 4a1458 │ │ │ │ + ldr r0, [pc, #1536] @ 4a1484 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 4a145c │ │ │ │ + ldr r0, [pc, #1528] @ 4a1488 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 4a1460 │ │ │ │ + ldr r0, [pc, #1520] @ 4a148c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 4a1464 │ │ │ │ + ldr r0, [pc, #1512] @ 4a1490 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 4a1468 │ │ │ │ + ldr r0, [pc, #1504] @ 4a1494 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 4a146c │ │ │ │ + ldr r0, [pc, #1496] @ 4a1498 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 4a1470 │ │ │ │ + ldr r0, [pc, #1488] @ 4a149c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 4a1474 │ │ │ │ + ldr r0, [pc, #1480] @ 4a14a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 4a1478 │ │ │ │ + ldr r0, [pc, #1472] @ 4a14a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 4a147c │ │ │ │ + ldr r0, [pc, #1464] @ 4a14a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 4a1480 │ │ │ │ + ldr r0, [pc, #1456] @ 4a14ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 4a1484 │ │ │ │ + ldr r0, [pc, #1448] @ 4a14b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 4a1488 │ │ │ │ + ldr r0, [pc, #1440] @ 4a14b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 4a148c │ │ │ │ + ldr r0, [pc, #1432] @ 4a14b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 4a1490 │ │ │ │ + ldr r0, [pc, #1424] @ 4a14bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 4a1494 │ │ │ │ + ldr r0, [pc, #1416] @ 4a14c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4a1498 │ │ │ │ + ldr r0, [pc, #1408] @ 4a14c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4a149c │ │ │ │ + ldr r0, [pc, #1400] @ 4a14c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 4a14a0 │ │ │ │ + ldr r0, [pc, #1392] @ 4a14cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 4a14a4 │ │ │ │ + ldr r0, [pc, #1384] @ 4a14d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 4a14a8 │ │ │ │ + ldr r0, [pc, #1376] @ 4a14d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 4a14ac │ │ │ │ + ldr r0, [pc, #1368] @ 4a14d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 4a14b0 │ │ │ │ + ldr r0, [pc, #1360] @ 4a14dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 4a14b4 │ │ │ │ + ldr r0, [pc, #1352] @ 4a14e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 4a14b8 │ │ │ │ + ldr r0, [pc, #1344] @ 4a14e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 4a14bc │ │ │ │ + ldr r0, [pc, #1336] @ 4a14e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 4a14c0 │ │ │ │ + ldr r0, [pc, #1328] @ 4a14ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 4a14c4 │ │ │ │ + ldr r0, [pc, #1320] @ 4a14f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 4a14c8 │ │ │ │ + ldr r0, [pc, #1312] @ 4a14f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 4a14cc │ │ │ │ + ldr r0, [pc, #1304] @ 4a14f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 4a14d0 │ │ │ │ + ldr r0, [pc, #1296] @ 4a14fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 4a14d4 │ │ │ │ + ldr r0, [pc, #1288] @ 4a1500 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 4a14d8 │ │ │ │ + ldr r0, [pc, #1280] @ 4a1504 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4a14dc │ │ │ │ + ldr r0, [pc, #1272] @ 4a1508 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4a14e0 │ │ │ │ + ldr r0, [pc, #1264] @ 4a150c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4a14e4 │ │ │ │ + ldr r0, [pc, #1256] @ 4a1510 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4a14e8 │ │ │ │ + ldr r0, [pc, #1248] @ 4a1514 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4a14ec │ │ │ │ + ldr r0, [pc, #1240] @ 4a1518 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4a14f0 │ │ │ │ + ldr r0, [pc, #1232] @ 4a151c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4a14f4 │ │ │ │ + ldr r0, [pc, #1224] @ 4a1520 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 4a14f8 │ │ │ │ + ldr r0, [pc, #1216] @ 4a1524 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 4a14fc │ │ │ │ + ldr r0, [pc, #1208] @ 4a1528 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 4a1500 │ │ │ │ + ldr r0, [pc, #1200] @ 4a152c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 4a1504 │ │ │ │ + ldr r0, [pc, #1192] @ 4a1530 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 4a1508 │ │ │ │ + ldr r0, [pc, #1184] @ 4a1534 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 4a150c │ │ │ │ + ldr r0, [pc, #1176] @ 4a1538 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 4a1510 │ │ │ │ + ldr r0, [pc, #1168] @ 4a153c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 4a1514 │ │ │ │ + ldr r0, [pc, #1160] @ 4a1540 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 4a1518 │ │ │ │ + ldr r0, [pc, #1152] @ 4a1544 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 4a151c │ │ │ │ + ldr r0, [pc, #1144] @ 4a1548 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 4a1520 │ │ │ │ + ldr r0, [pc, #1136] @ 4a154c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 4a1524 │ │ │ │ + ldr r0, [pc, #1128] @ 4a1550 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 4a1528 │ │ │ │ + ldr r0, [pc, #1120] @ 4a1554 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 4a152c │ │ │ │ + ldr r0, [pc, #1112] @ 4a1558 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 4a1530 │ │ │ │ + ldr r0, [pc, #1104] @ 4a155c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 4a1534 │ │ │ │ + ldr r0, [pc, #1096] @ 4a1560 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 4a1538 │ │ │ │ + ldr r0, [pc, #1088] @ 4a1564 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 4a153c │ │ │ │ + ldr r0, [pc, #1080] @ 4a1568 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 4a1540 │ │ │ │ + ldr r0, [pc, #1072] @ 4a156c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 4a1544 │ │ │ │ + ldr r0, [pc, #1064] @ 4a1570 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 4a1548 │ │ │ │ + ldr r0, [pc, #1056] @ 4a1574 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 4a154c │ │ │ │ + ldr r0, [pc, #1048] @ 4a1578 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 4a1550 │ │ │ │ + ldr r0, [pc, #1040] @ 4a157c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 4a1554 │ │ │ │ + ldr r0, [pc, #1032] @ 4a1580 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 4a1558 │ │ │ │ + ldr r0, [pc, #1024] @ 4a1584 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 4a155c │ │ │ │ + ldr r0, [pc, #1016] @ 4a1588 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 4a1560 │ │ │ │ + ldr r0, [pc, #1008] @ 4a158c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 4a1564 │ │ │ │ + ldr r0, [pc, #1000] @ 4a1590 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 4a1568 │ │ │ │ + ldr r0, [pc, #992] @ 4a1594 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 4a156c │ │ │ │ + ldr r0, [pc, #984] @ 4a1598 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 4a1570 │ │ │ │ + ldr r0, [pc, #976] @ 4a159c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 4a1574 │ │ │ │ + ldr r0, [pc, #968] @ 4a15a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 4a1578 │ │ │ │ + ldr r0, [pc, #960] @ 4a15a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 4a157c │ │ │ │ + ldr r0, [pc, #952] @ 4a15a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 4a1580 │ │ │ │ + ldr r0, [pc, #944] @ 4a15ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 4a1584 │ │ │ │ + ldr r0, [pc, #936] @ 4a15b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 4a1588 │ │ │ │ + ldr r0, [pc, #928] @ 4a15b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 4a158c │ │ │ │ + ldr r0, [pc, #920] @ 4a15b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 4a1590 │ │ │ │ + ldr r0, [pc, #912] @ 4a15bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 4a1594 │ │ │ │ + ldr r0, [pc, #904] @ 4a15c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4a1598 │ │ │ │ + ldr r0, [pc, #896] @ 4a15c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4a159c │ │ │ │ + ldr r0, [pc, #888] @ 4a15c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 4a15a0 │ │ │ │ + ldr r0, [pc, #880] @ 4a15cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 4a15a4 │ │ │ │ + ldr r0, [pc, #872] @ 4a15d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 4a15a8 │ │ │ │ + ldr r0, [pc, #864] @ 4a15d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 4a15ac │ │ │ │ + ldr r0, [pc, #856] @ 4a15d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 4a15b0 │ │ │ │ + ldr r0, [pc, #848] @ 4a15dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 4a15b4 │ │ │ │ + ldr r0, [pc, #840] @ 4a15e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4a15b8 │ │ │ │ + ldr r0, [pc, #832] @ 4a15e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4a15bc │ │ │ │ + ldr r0, [pc, #824] @ 4a15e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4a15c0 │ │ │ │ + ldr r0, [pc, #816] @ 4a15ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq lr, fp, r0, asr lr │ │ │ │ - sbcseq lr, fp, r4, lsr #28 │ │ │ │ - ldrsheq lr, [fp], #208 @ 0xd0 │ │ │ │ - sbcseq lr, fp, r0, asr #27 │ │ │ │ - smullseq lr, fp, ip, sp │ │ │ │ - sbcseq lr, fp, ip, ror #26 │ │ │ │ - sbcseq lr, fp, ip, lsr sp │ │ │ │ - sbcseq lr, fp, r4, lsl sp │ │ │ │ - sbcseq lr, fp, ip, ror #25 │ │ │ │ - sbcseq lr, fp, r4, asr #25 │ │ │ │ - sbcseq lr, fp, r4, lsr #25 │ │ │ │ - sbcseq lr, fp, r8, ror ip │ │ │ │ - sbcseq lr, fp, r4, asr #24 │ │ │ │ - sbcseq lr, fp, r0, lsl ip │ │ │ │ - ldrsbeq lr, [fp], #188 @ 0xbc │ │ │ │ - sbcseq lr, fp, r8, lsr #23 │ │ │ │ - sbcseq lr, fp, r4, ror fp │ │ │ │ - sbcseq lr, fp, r0, asr #22 │ │ │ │ - sbcseq lr, fp, ip, lsl #22 │ │ │ │ - ldrsbeq lr, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq lr, fp, r4, lsr #21 │ │ │ │ - sbcseq lr, fp, r0, ror sl │ │ │ │ - sbcseq lr, fp, ip, lsr sl │ │ │ │ - sbcseq lr, fp, r8, lsl #20 │ │ │ │ - ldrsbeq lr, [fp], #148 @ 0x94 │ │ │ │ - sbcseq lr, fp, r0, lsr #19 │ │ │ │ - sbcseq lr, fp, ip, ror #18 │ │ │ │ - sbcseq lr, fp, r8, lsr r9 │ │ │ │ - sbcseq lr, fp, r4, lsl #18 │ │ │ │ - ldrsbeq lr, [fp], #128 @ 0x80 │ │ │ │ - smullseq lr, fp, ip, r8 │ │ │ │ - sbcseq lr, fp, r8, ror #16 │ │ │ │ - sbcseq lr, fp, r4, lsr r8 │ │ │ │ - sbcseq lr, fp, r0, lsl #16 │ │ │ │ - sbcseq lr, fp, ip, asr #15 │ │ │ │ - smullseq lr, fp, r8, r7 │ │ │ │ - sbcseq lr, fp, r4, ror #14 │ │ │ │ - sbcseq lr, fp, r0, lsr r7 │ │ │ │ - ldrsheq lr, [fp], #108 @ 0x6c │ │ │ │ - sbcseq lr, fp, r8, asr #13 │ │ │ │ - smullseq lr, fp, r4, r6 │ │ │ │ - sbcseq lr, fp, r0, ror #12 │ │ │ │ - sbcseq lr, fp, ip, lsr #12 │ │ │ │ - ldrsheq lr, [fp], #88 @ 0x58 │ │ │ │ - ldrsbeq lr, [fp], #80 @ 0x50 │ │ │ │ - sbcseq lr, fp, ip, lsl #11 │ │ │ │ - sbcseq lr, fp, r4, asr #10 │ │ │ │ - ldrsheq lr, [fp], #76 @ 0x4c │ │ │ │ - ldrheq lr, [fp], #76 @ 0x4c │ │ │ │ - sbcseq lr, fp, ip, ror r4 │ │ │ │ - sbcseq lr, fp, ip, lsr r4 │ │ │ │ - sbcseq lr, fp, r4, lsl r4 │ │ │ │ - sbcseq lr, fp, ip, ror #7 │ │ │ │ - sbcseq lr, fp, r4, asr #7 │ │ │ │ - smullseq lr, fp, ip, r3 │ │ │ │ - sbcseq lr, fp, r4, ror r3 │ │ │ │ - sbcseq lr, fp, ip, asr #6 │ │ │ │ - sbcseq lr, fp, r4, lsr #6 │ │ │ │ - sbcseq lr, fp, r4, lsl #6 │ │ │ │ - ldrsbeq lr, [fp], #44 @ 0x2c │ │ │ │ - ldrheq lr, [fp], #40 @ 0x28 │ │ │ │ - sbcseq lr, fp, r4, lsl #5 │ │ │ │ - sbcseq lr, fp, ip, asr r2 │ │ │ │ - sbcseq lr, fp, r8, lsr r2 │ │ │ │ - sbcseq lr, fp, r0, lsl r2 │ │ │ │ - sbcseq lr, fp, r8, ror #3 │ │ │ │ - sbcseq lr, fp, r0, asr #3 │ │ │ │ - smullseq lr, fp, r8, r1 │ │ │ │ - sbcseq lr, fp, r0, ror r1 │ │ │ │ - sbcseq lr, fp, r0, asr #2 │ │ │ │ - sbcseq lr, fp, ip, lsl r1 │ │ │ │ - sbcseq lr, fp, ip, ror #1 │ │ │ │ - sbcseq lr, fp, r0, asr #1 │ │ │ │ - smullseq lr, fp, r4, r0 │ │ │ │ - sbcseq lr, fp, r0, ror r0 │ │ │ │ - sbcseq lr, fp, ip, lsr r0 │ │ │ │ - sbcseq lr, fp, r0, lsl r0 │ │ │ │ - sbcseq sp, fp, r8, ror #31 │ │ │ │ - ldrheq sp, [fp], #252 @ 0xfc │ │ │ │ - smullseq sp, fp, r4, pc @ │ │ │ │ - sbcseq sp, fp, ip, ror #30 │ │ │ │ - sbcseq sp, fp, r4, asr #30 │ │ │ │ - sbcseq sp, fp, r8, lsr #30 │ │ │ │ - sbcseq sp, fp, r0, lsl pc │ │ │ │ - sbcseq sp, fp, r4, ror #29 │ │ │ │ - ldrheq sp, [fp], #236 @ 0xec │ │ │ │ - smullseq sp, fp, r4, lr │ │ │ │ - sbcseq sp, fp, r8, ror #28 │ │ │ │ - sbcseq sp, fp, r4, lsr lr │ │ │ │ - sbcseq sp, fp, r0, lsl #28 │ │ │ │ - sbcseq sp, fp, ip, asr #27 │ │ │ │ - smullseq sp, fp, r8, sp │ │ │ │ - sbcseq sp, fp, ip, ror #26 │ │ │ │ - sbcseq sp, fp, ip, lsr sp │ │ │ │ - sbcseq sp, fp, r4, lsl sp │ │ │ │ - ldrsheq sp, [fp], #192 @ 0xc0 │ │ │ │ - sbcseq sp, fp, ip, asr #25 │ │ │ │ - sbcseq sp, fp, ip, lsr #25 │ │ │ │ - sbcseq sp, fp, r0, lsl #25 │ │ │ │ - sbcseq sp, fp, ip, asr ip │ │ │ │ - sbcseq sp, fp, r8, lsr ip │ │ │ │ - sbcseq sp, fp, ip, lsl #24 │ │ │ │ - ldrsbeq sp, [fp], #188 @ 0xbc │ │ │ │ - sbcseq sp, fp, ip, lsr #23 │ │ │ │ - sbcseq sp, fp, r0, lsl #23 │ │ │ │ - sbcseq sp, fp, r0, asr fp │ │ │ │ - sbcseq sp, fp, r4, lsr #22 │ │ │ │ - ldrsheq sp, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq sp, fp, ip, asr #21 │ │ │ │ - sbcseq sp, fp, r0, lsr #21 │ │ │ │ - sbcseq sp, fp, r4, ror sl │ │ │ │ - sbcseq sp, fp, r4, asr #20 │ │ │ │ - sbcseq sp, fp, r8, lsl sl │ │ │ │ - sbcseq sp, fp, ip, ror #19 │ │ │ │ - sbcseq sp, fp, r0, asr #19 │ │ │ │ - smullseq sp, fp, r8, r9 │ │ │ │ - sbcseq sp, fp, r0, ror r9 │ │ │ │ - sbcseq sp, fp, r8, asr #18 │ │ │ │ - sbcseq sp, fp, r8, lsl r9 │ │ │ │ - ldrsheq sp, [fp], #132 @ 0x84 │ │ │ │ - sbcseq sp, fp, r8, asr #17 │ │ │ │ - sbcseq sp, fp, r0, lsr #17 │ │ │ │ - sbcseq sp, fp, r4, ror r8 │ │ │ │ - sbcseq sp, fp, r0, asr r8 │ │ │ │ - sbcseq sp, fp, ip, lsr #16 │ │ │ │ - sbcseq sp, fp, r8, lsl #16 │ │ │ │ - ldrsbeq sp, [fp], #124 @ 0x7c │ │ │ │ - ldrheq sp, [fp], #116 @ 0x74 │ │ │ │ - sbcseq sp, fp, r0, lsl #15 │ │ │ │ - sbcseq sp, fp, r8, asr #14 │ │ │ │ - sbcseq sp, fp, r8, lsl r7 │ │ │ │ - ldrsheq sp, [fp], #104 @ 0x68 │ │ │ │ - ldrsbeq sp, [fp], #104 @ 0x68 │ │ │ │ - sbcseq sp, fp, r8, lsr #13 │ │ │ │ - sbcseq sp, fp, ip, ror r6 │ │ │ │ - sbcseq sp, fp, r8, asr #12 │ │ │ │ - sbcseq sp, fp, r8, lsl r6 │ │ │ │ - ldrsbeq sp, [fp], #92 @ 0x5c │ │ │ │ - sbcseq sp, fp, r8, lsr #11 │ │ │ │ - sbcseq sp, fp, r0, lsl #11 │ │ │ │ - sbcseq sp, fp, ip, asr #10 │ │ │ │ - sbcseq sp, fp, ip, lsl r5 │ │ │ │ - ldrsheq sp, [fp], #68 @ 0x44 │ │ │ │ - sbcseq sp, fp, ip, asr #9 │ │ │ │ - sbcseq sp, fp, r8, lsr #9 │ │ │ │ - sbcseq sp, fp, r0, lsl #9 │ │ │ │ - sbcseq sp, fp, ip, asr r4 │ │ │ │ - sbcseq sp, fp, r0, lsr r4 │ │ │ │ - sbcseq sp, fp, r8, lsl #8 │ │ │ │ - sbcseq sp, fp, r4, ror #7 │ │ │ │ - ldrheq sp, [fp], #60 @ 0x3c │ │ │ │ - smullseq sp, fp, r4, r3 │ │ │ │ - sbcseq sp, fp, ip, ror #6 │ │ │ │ - sbcseq sp, fp, r8, asr #6 │ │ │ │ - sbcseq sp, fp, r8, lsr #6 │ │ │ │ - sbcseq sp, fp, r8, lsl #6 │ │ │ │ - sbcseq sp, fp, r8, ror #5 │ │ │ │ - sbcseq sp, fp, r8, asr #5 │ │ │ │ - sbcseq sp, fp, r8, lsr #5 │ │ │ │ - sbcseq sp, fp, r8, lsl #5 │ │ │ │ - sbcseq sp, fp, r8, ror #4 │ │ │ │ - sbcseq sp, fp, r8, asr #4 │ │ │ │ - sbcseq sp, fp, ip, lsl r2 │ │ │ │ - sbcseq sp, fp, ip, ror #3 │ │ │ │ - sbcseq sp, fp, r4, asr #3 │ │ │ │ - smullseq sp, fp, r4, r1 │ │ │ │ - sbcseq sp, fp, ip, ror #2 │ │ │ │ - sbcseq sp, fp, ip, lsr r1 │ │ │ │ - sbcseq sp, fp, ip, lsl #2 │ │ │ │ - sbcseq sp, fp, r4, ror #1 │ │ │ │ - ldrheq sp, [fp], #4 │ │ │ │ - sbcseq sp, fp, r0, lsl #1 │ │ │ │ - sbcseq sp, fp, ip, asr #32 │ │ │ │ - sbcseq sp, fp, r0, lsr #32 │ │ │ │ - ldrsheq ip, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq ip, fp, ip, asr #31 │ │ │ │ - sbcseq ip, fp, r0, lsr #31 │ │ │ │ - sbcseq ip, fp, r8, ror pc │ │ │ │ - sbcseq ip, fp, r0, asr pc │ │ │ │ - sbcseq ip, fp, ip, lsr #30 │ │ │ │ - sbcseq ip, fp, r8, lsl #30 │ │ │ │ - sbcseq ip, fp, r4, ror #29 │ │ │ │ - ldrheq ip, [fp], #236 @ 0xec │ │ │ │ - smullseq ip, fp, r4, lr │ │ │ │ - sbcseq ip, fp, r4, ror #28 │ │ │ │ - sbcseq ip, fp, r0, asr #28 │ │ │ │ - sbcseq ip, fp, ip, lsl lr │ │ │ │ - sbcseq ip, fp, ip, ror #27 │ │ │ │ - ldrheq ip, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq ip, fp, r8, ror #26 │ │ │ │ - sbcseq ip, fp, r8, lsl sp │ │ │ │ - ldrsheq ip, [fp], #196 @ 0xc4 │ │ │ │ - ldrsbeq ip, [fp], #192 @ 0xc0 │ │ │ │ - sbcseq ip, fp, ip, lsr #25 │ │ │ │ - sbcseq ip, fp, r4, lsl #25 │ │ │ │ - sbcseq ip, fp, r0, asr #24 │ │ │ │ - ldrsheq ip, [fp], #180 @ 0xb4 │ │ │ │ - ldrheq ip, [fp], #188 @ 0xbc │ │ │ │ - sbcseq ip, fp, ip, lsl #23 │ │ │ │ - sbcseq ip, fp, r0, ror #22 │ │ │ │ - sbcseq ip, fp, r4, lsr #22 │ │ │ │ - sbcseq ip, fp, r4, lsl #22 │ │ │ │ - ldrsbeq ip, [fp], #172 @ 0xac │ │ │ │ - ldrheq ip, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq ip, fp, r0, lsr r4 │ │ │ │ - sbcseq ip, fp, ip, lsl #8 │ │ │ │ - ldrsbeq ip, [fp], #52 @ 0x34 │ │ │ │ - sbcseq ip, fp, r4, lsr #7 │ │ │ │ - sbcseq ip, fp, r0, lsl #7 │ │ │ │ - sbcseq ip, fp, ip, lsr r3 │ │ │ │ - ldrsheq ip, [fp], #44 @ 0x2c │ │ │ │ - sbcseq ip, fp, r4, asr #5 │ │ │ │ - smullseq ip, fp, r4, r2 │ │ │ │ - sbcseq ip, fp, r0, ror r2 │ │ │ │ - sbcseq ip, fp, r4, asr #4 │ │ │ │ - sbcseq ip, fp, r8, lsl r2 │ │ │ │ - sbcseq ip, fp, r4, ror #3 │ │ │ │ - ldrheq ip, [fp], #16 │ │ │ │ - sbcseq ip, fp, r8, ror r1 │ │ │ │ - sbcseq ip, fp, r0, asr #2 │ │ │ │ - sbcseq ip, fp, r8, lsl #2 │ │ │ │ - ldrsbeq ip, [fp], #0 │ │ │ │ - sbcseq ip, fp, r0, lsr #1 │ │ │ │ - sbcseq ip, fp, r0, ror r0 │ │ │ │ - sbcseq ip, fp, r0, asr #32 │ │ │ │ - sbcseq ip, fp, r0, lsl r0 │ │ │ │ - sbcseq fp, fp, r0, ror #31 │ │ │ │ - ldrheq fp, [fp], #240 @ 0xf0 │ │ │ │ - sbcseq fp, fp, r0, lsl #31 │ │ │ │ - sbcseq fp, fp, r0, asr pc │ │ │ │ - sbcseq fp, fp, r0, lsr #30 │ │ │ │ - ldrsheq fp, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq fp, fp, r0, asr #29 │ │ │ │ - smullseq fp, fp, r0, lr @ │ │ │ │ - sbcseq fp, fp, r0, ror #28 │ │ │ │ - sbcseq fp, fp, r0, lsr lr │ │ │ │ - sbcseq fp, fp, r0, lsl #28 │ │ │ │ - ldrsbeq fp, [fp], #208 @ 0xd0 │ │ │ │ - sbcseq fp, fp, r0, lsr #27 │ │ │ │ - sbcseq fp, fp, r0, ror sp │ │ │ │ - sbcseq fp, fp, r0, asr #26 │ │ │ │ - sbcseq fp, fp, r0, lsl sp │ │ │ │ - sbcseq fp, fp, r0, ror #25 │ │ │ │ - ldrheq fp, [fp], #192 @ 0xc0 │ │ │ │ - sbcseq fp, fp, r0, lsl #25 │ │ │ │ - sbcseq fp, fp, r0, asr ip │ │ │ │ - sbcseq fp, fp, r0, lsr #24 │ │ │ │ - ldrsheq fp, [fp], #176 @ 0xb0 │ │ │ │ - sbcseq fp, fp, r0, asr #23 │ │ │ │ - smullseq fp, fp, r0, fp @ │ │ │ │ - sbcseq fp, fp, r0, ror #22 │ │ │ │ - sbcseq fp, fp, r0, lsr fp │ │ │ │ - sbcseq fp, fp, r0, lsl #22 │ │ │ │ - ldrsbeq fp, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq fp, fp, r4, lsr #21 │ │ │ │ - sbcseq fp, fp, ip, ror sl │ │ │ │ - sbcseq fp, fp, ip, asr #20 │ │ │ │ - sbcseq fp, fp, r0, lsr #20 │ │ │ │ - ldrsheq fp, [fp], #144 @ 0x90 │ │ │ │ - sbcseq fp, fp, r0, asr #19 │ │ │ │ - smullseq fp, fp, ip, r9 @ │ │ │ │ - sbcseq fp, fp, r0, ror r9 │ │ │ │ - sbcseq fp, fp, r8, asr #18 │ │ │ │ - sbcseq fp, fp, r4, lsr #18 │ │ │ │ - ldrsheq fp, [fp], #136 @ 0x88 │ │ │ │ - ldrsbeq fp, [fp], #128 @ 0x80 │ │ │ │ - sbcseq fp, fp, r4, lsr #17 │ │ │ │ - sbcseq fp, fp, r8, ror r8 │ │ │ │ - sbcseq fp, fp, r8, lsr #16 │ │ │ │ - ldrsheq fp, [fp], #120 @ 0x78 │ │ │ │ - ldrsbeq fp, [fp], #120 @ 0x78 │ │ │ │ - sbcseq fp, fp, r0, lsr #15 │ │ │ │ - sbcseq fp, fp, ip, ror #14 │ │ │ │ - sbcseq fp, fp, r8, lsr r7 │ │ │ │ - sbcseq fp, fp, r0, lsl #14 │ │ │ │ - sbcseq fp, fp, r8, asr #13 │ │ │ │ - smullseq fp, fp, ip, r6 @ │ │ │ │ - sbcseq fp, fp, r0, ror r6 │ │ │ │ - sbcseq fp, fp, r4, asr #12 │ │ │ │ - sbcseq fp, fp, r8, lsl r6 │ │ │ │ - sbcseq fp, fp, r0, ror #11 │ │ │ │ - ldrheq fp, [fp], #84 @ 0x54 │ │ │ │ - sbcseq fp, fp, r8, lsl #11 │ │ │ │ - sbcseq fp, fp, ip, asr r5 │ │ │ │ - sbcseq fp, fp, r0, lsr r5 │ │ │ │ - sbcseq fp, fp, r4, lsl #10 │ │ │ │ - ldrsbeq fp, [fp], #72 @ 0x48 │ │ │ │ - sbcseq fp, fp, ip, lsr #9 │ │ │ │ - sbcseq fp, fp, r8, lsl #9 │ │ │ │ - sbcseq fp, fp, r4, ror #8 │ │ │ │ - sbcseq fp, fp, r0, asr #8 │ │ │ │ - sbcseq fp, fp, ip, lsl r4 │ │ │ │ - ldrsheq fp, [fp], #56 @ 0x38 │ │ │ │ - ldrsbeq fp, [fp], #52 @ 0x34 │ │ │ │ - ldrheq fp, [fp], #48 @ 0x30 │ │ │ │ - sbcseq fp, fp, ip, lsl #7 │ │ │ │ - sbcseq fp, fp, r8, ror #6 │ │ │ │ - sbcseq fp, fp, r4, asr #6 │ │ │ │ - sbcseq fp, fp, r0, lsr #6 │ │ │ │ - ldrsheq fp, [fp], #44 @ 0x2c │ │ │ │ - ldrsbeq fp, [fp], #40 @ 0x28 │ │ │ │ - ldrheq fp, [fp], #36 @ 0x24 │ │ │ │ - smullseq fp, fp, r0, r2 @ │ │ │ │ - sbcseq fp, fp, r4, ror #4 │ │ │ │ - sbcseq fp, fp, r8, lsr r2 │ │ │ │ - sbcseq fp, fp, r4, lsl #4 │ │ │ │ - sbcseq fp, fp, ip, asr #3 │ │ │ │ - smullseq fp, fp, r8, r1 @ │ │ │ │ - sbcseq fp, fp, r0, ror #2 │ │ │ │ - sbcseq fp, fp, r4, lsr r1 │ │ │ │ - ldrsheq fp, [fp], #12 │ │ │ │ - sbcseq fp, fp, r8, asr #1 │ │ │ │ - smullseq fp, fp, r8, r0 @ │ │ │ │ - sbcseq fp, fp, ip, rrx │ │ │ │ - sbcseq fp, fp, r0, lsr r0 │ │ │ │ - ldrsheq sl, [fp], #252 @ 0xfc │ │ │ │ - sbcseq sl, fp, ip, asr #31 │ │ │ │ - smullseq sl, fp, ip, pc @ │ │ │ │ - sbcseq sl, fp, r4, ror pc │ │ │ │ - sbcseq sl, fp, ip, asr #30 │ │ │ │ - sbcseq sl, fp, r8, lsr #30 │ │ │ │ - sbcseq sl, fp, ip, lsl #30 │ │ │ │ - ldrsheq sl, [fp], #224 @ 0xe0 │ │ │ │ - sbcseq sl, fp, r4, asr #29 │ │ │ │ - smullseq sl, fp, r4, lr │ │ │ │ - sbcseq sl, fp, ip, ror #28 │ │ │ │ - sbcseq sl, fp, ip, lsr lr │ │ │ │ - sbcseq sl, fp, ip, lsl #28 │ │ │ │ - sbcseq sl, fp, r0, ror #27 │ │ │ │ - ldrheq sl, [fp], #212 @ 0xd4 │ │ │ │ - sbcseq sl, fp, r8, lsl #27 │ │ │ │ - sbcseq sl, fp, ip, asr sp │ │ │ │ - sbcseq sl, fp, r0, lsr sp │ │ │ │ - sbcseq sl, fp, r4, lsl sp │ │ │ │ - sbcseq sl, fp, r8, ror #25 │ │ │ │ - sbcseq sl, fp, r0, asr #25 │ │ │ │ - smullseq sl, fp, r0, ip │ │ │ │ - sbcseq sl, fp, ip, ror #24 │ │ │ │ - sbcseq sl, fp, r4, asr #24 │ │ │ │ - sbcseq sl, fp, ip, lsl ip │ │ │ │ - ldrsheq sl, [fp], #176 @ 0xb0 │ │ │ │ - sbcseq sl, fp, r0, asr #23 │ │ │ │ - smullseq sl, fp, r0, fp │ │ │ │ - sbcseq sl, fp, ip, asr fp │ │ │ │ - sbcseq sl, fp, r8, lsr #22 │ │ │ │ - ldrsheq sl, [fp], #168 @ 0xa8 │ │ │ │ - sbcseq sl, fp, ip, asr #21 │ │ │ │ - smullseq sl, fp, ip, sl │ │ │ │ - sbcseq sl, fp, r4, ror #20 │ │ │ │ - sbcseq sl, fp, ip, lsr #20 │ │ │ │ - ldrsheq sl, [fp], #148 @ 0x94 │ │ │ │ - sbcseq sl, fp, r0, asr #19 │ │ │ │ - smullseq sl, fp, r0, r9 │ │ │ │ - sbcseq sl, fp, r8, ror #18 │ │ │ │ - sbcseq sl, fp, r4, asr #18 │ │ │ │ - sbcseq sl, fp, ip, lsl r9 │ │ │ │ - sbcseq sl, fp, r4, ror #17 │ │ │ │ - ldrheq sl, [fp], #136 @ 0x88 │ │ │ │ - sbcseq sl, fp, r8, lsr #13 │ │ │ │ - sbcseq sl, fp, r0, ror #8 │ │ │ │ - sbcseq sl, fp, r4, ror r8 │ │ │ │ - sbcseq sl, fp, r0, ror #12 │ │ │ │ - sbcseq sl, fp, ip, lsl r4 │ │ │ │ - sbcseq sl, fp, r0, lsr r8 │ │ │ │ - sbcseq sl, fp, r8, lsl r6 │ │ │ │ - ldrsbeq sl, [fp], #56 @ 0x38 │ │ │ │ - sbcseq sl, fp, ip, ror #15 │ │ │ │ - ldrsbeq sl, [fp], #80 @ 0x50 │ │ │ │ - smullseq sl, fp, r4, r3 │ │ │ │ - sbcseq sl, fp, r8, lsr #15 │ │ │ │ - sbcseq sl, fp, r8, lsl #11 │ │ │ │ - sbcseq sl, fp, r0, asr r3 │ │ │ │ - sbcseq sl, fp, r4, ror #14 │ │ │ │ - sbcseq sl, fp, r0, asr #10 │ │ │ │ - sbcseq sl, fp, ip, lsl #6 │ │ │ │ - sbcseq sl, fp, r0, lsr #14 │ │ │ │ - ldrsheq sl, [fp], #72 @ 0x48 │ │ │ │ - sbcseq sl, fp, r8, asr #5 │ │ │ │ - ldrsbeq sl, [fp], #108 @ 0x6c │ │ │ │ - ldrheq sl, [fp], #64 @ 0x40 │ │ │ │ - sbcseq sl, fp, r4, lsl #5 │ │ │ │ - smullseq sl, fp, r8, r6 │ │ │ │ - sbcseq sl, fp, r8, ror #8 │ │ │ │ - sbcseq sl, fp, r0, asr #4 │ │ │ │ + sbcseq lr, fp, r4, asr #28 │ │ │ │ + sbcseq lr, fp, r8, lsl lr │ │ │ │ + sbcseq lr, fp, r4, ror #27 │ │ │ │ + ldrheq lr, [fp], #212 @ 0xd4 │ │ │ │ + smullseq lr, fp, r0, sp │ │ │ │ + sbcseq lr, fp, r0, ror #26 │ │ │ │ + sbcseq lr, fp, r0, lsr sp │ │ │ │ + sbcseq lr, fp, r8, lsl #26 │ │ │ │ + sbcseq lr, fp, r0, ror #25 │ │ │ │ + ldrheq lr, [fp], #200 @ 0xc8 │ │ │ │ + smullseq lr, fp, r8, ip │ │ │ │ + sbcseq lr, fp, ip, ror #24 │ │ │ │ + sbcseq lr, fp, r8, lsr ip │ │ │ │ + sbcseq lr, fp, r4, lsl #24 │ │ │ │ + ldrsbeq lr, [fp], #176 @ 0xb0 │ │ │ │ + smullseq lr, fp, ip, fp │ │ │ │ + sbcseq lr, fp, r8, ror #22 │ │ │ │ + sbcseq lr, fp, r4, lsr fp │ │ │ │ + sbcseq lr, fp, r0, lsl #22 │ │ │ │ + sbcseq lr, fp, ip, asr #21 │ │ │ │ + smullseq lr, fp, r8, sl │ │ │ │ + sbcseq lr, fp, r4, ror #20 │ │ │ │ + sbcseq lr, fp, r0, lsr sl │ │ │ │ + ldrsheq lr, [fp], #156 @ 0x9c │ │ │ │ + sbcseq lr, fp, r8, asr #19 │ │ │ │ + smullseq lr, fp, r4, r9 │ │ │ │ + sbcseq lr, fp, r0, ror #18 │ │ │ │ + sbcseq lr, fp, ip, lsr #18 │ │ │ │ + ldrsheq lr, [fp], #136 @ 0x88 │ │ │ │ + sbcseq lr, fp, r4, asr #17 │ │ │ │ + smullseq lr, fp, r0, r8 │ │ │ │ + sbcseq lr, fp, ip, asr r8 │ │ │ │ + sbcseq lr, fp, r8, lsr #16 │ │ │ │ + ldrsheq lr, [fp], #116 @ 0x74 │ │ │ │ + sbcseq lr, fp, r0, asr #15 │ │ │ │ + sbcseq lr, fp, ip, lsl #15 │ │ │ │ + sbcseq lr, fp, r8, asr r7 │ │ │ │ + sbcseq lr, fp, r4, lsr #14 │ │ │ │ + ldrsheq lr, [fp], #96 @ 0x60 │ │ │ │ + ldrheq lr, [fp], #108 @ 0x6c │ │ │ │ + sbcseq lr, fp, r8, lsl #13 │ │ │ │ + sbcseq lr, fp, r4, asr r6 │ │ │ │ + sbcseq lr, fp, r0, lsr #12 │ │ │ │ + sbcseq lr, fp, ip, ror #11 │ │ │ │ + sbcseq lr, fp, r4, asr #11 │ │ │ │ + sbcseq lr, fp, r0, lsl #11 │ │ │ │ + sbcseq lr, fp, r8, lsr r5 │ │ │ │ + ldrsheq lr, [fp], #64 @ 0x40 │ │ │ │ + ldrheq lr, [fp], #64 @ 0x40 │ │ │ │ + sbcseq lr, fp, r0, ror r4 │ │ │ │ + sbcseq lr, fp, r0, lsr r4 │ │ │ │ + sbcseq lr, fp, r8, lsl #8 │ │ │ │ + sbcseq lr, fp, r0, ror #7 │ │ │ │ + ldrheq lr, [fp], #56 @ 0x38 │ │ │ │ + smullseq lr, fp, r0, r3 │ │ │ │ + sbcseq lr, fp, r8, ror #6 │ │ │ │ + sbcseq lr, fp, r0, asr #6 │ │ │ │ + sbcseq lr, fp, r8, lsl r3 │ │ │ │ + ldrsheq lr, [fp], #40 @ 0x28 │ │ │ │ + ldrsbeq lr, [fp], #32 │ │ │ │ + sbcseq lr, fp, ip, lsr #5 │ │ │ │ + sbcseq lr, fp, r8, ror r2 │ │ │ │ + sbcseq lr, fp, r0, asr r2 │ │ │ │ + sbcseq lr, fp, ip, lsr #4 │ │ │ │ + sbcseq lr, fp, r4, lsl #4 │ │ │ │ + ldrsbeq lr, [fp], #28 │ │ │ │ + ldrheq lr, [fp], #20 │ │ │ │ + sbcseq lr, fp, ip, lsl #3 │ │ │ │ + sbcseq lr, fp, r4, ror #2 │ │ │ │ + sbcseq lr, fp, r4, lsr r1 │ │ │ │ + sbcseq lr, fp, r0, lsl r1 │ │ │ │ + sbcseq lr, fp, r0, ror #1 │ │ │ │ + ldrheq lr, [fp], #4 │ │ │ │ + sbcseq lr, fp, r8, lsl #1 │ │ │ │ + sbcseq lr, fp, r4, rrx │ │ │ │ + sbcseq lr, fp, r0, lsr r0 │ │ │ │ + sbcseq lr, fp, r4 │ │ │ │ + ldrsbeq sp, [fp], #252 @ 0xfc │ │ │ │ + ldrheq sp, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq sp, fp, r8, lsl #31 │ │ │ │ + sbcseq sp, fp, r0, ror #30 │ │ │ │ + sbcseq sp, fp, r8, lsr pc │ │ │ │ + sbcseq sp, fp, ip, lsl pc │ │ │ │ + sbcseq sp, fp, r4, lsl #30 │ │ │ │ + ldrsbeq sp, [fp], #232 @ 0xe8 │ │ │ │ + ldrheq sp, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq sp, fp, r8, lsl #29 │ │ │ │ + sbcseq sp, fp, ip, asr lr │ │ │ │ + sbcseq sp, fp, r8, lsr #28 │ │ │ │ + ldrsheq sp, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq sp, fp, r0, asr #27 │ │ │ │ + sbcseq sp, fp, ip, lsl #27 │ │ │ │ + sbcseq sp, fp, r0, ror #26 │ │ │ │ + sbcseq sp, fp, r0, lsr sp │ │ │ │ + sbcseq sp, fp, r8, lsl #26 │ │ │ │ + sbcseq sp, fp, r4, ror #25 │ │ │ │ + sbcseq sp, fp, r0, asr #25 │ │ │ │ + sbcseq sp, fp, r0, lsr #25 │ │ │ │ + sbcseq sp, fp, r4, ror ip │ │ │ │ + sbcseq sp, fp, r0, asr ip │ │ │ │ + sbcseq sp, fp, ip, lsr #24 │ │ │ │ + sbcseq sp, fp, r0, lsl #24 │ │ │ │ + ldrsbeq sp, [fp], #176 @ 0xb0 │ │ │ │ + sbcseq sp, fp, r0, lsr #23 │ │ │ │ + sbcseq sp, fp, r4, ror fp │ │ │ │ + sbcseq sp, fp, r4, asr #22 │ │ │ │ + sbcseq sp, fp, r8, lsl fp │ │ │ │ + sbcseq sp, fp, ip, ror #21 │ │ │ │ + sbcseq sp, fp, r0, asr #21 │ │ │ │ + smullseq sp, fp, r4, sl │ │ │ │ + sbcseq sp, fp, r8, ror #20 │ │ │ │ + sbcseq sp, fp, r8, lsr sl │ │ │ │ + sbcseq sp, fp, ip, lsl #20 │ │ │ │ + sbcseq sp, fp, r0, ror #19 │ │ │ │ + ldrheq sp, [fp], #148 @ 0x94 │ │ │ │ + sbcseq sp, fp, ip, lsl #19 │ │ │ │ + sbcseq sp, fp, r4, ror #18 │ │ │ │ + sbcseq sp, fp, ip, lsr r9 │ │ │ │ + sbcseq sp, fp, ip, lsl #18 │ │ │ │ + sbcseq sp, fp, r8, ror #17 │ │ │ │ + ldrheq sp, [fp], #140 @ 0x8c │ │ │ │ + smullseq sp, fp, r4, r8 │ │ │ │ + sbcseq sp, fp, r8, ror #16 │ │ │ │ + sbcseq sp, fp, r4, asr #16 │ │ │ │ + sbcseq sp, fp, r0, lsr #16 │ │ │ │ + ldrsheq sp, [fp], #124 @ 0x7c │ │ │ │ + ldrsbeq sp, [fp], #112 @ 0x70 │ │ │ │ + sbcseq sp, fp, r8, lsr #15 │ │ │ │ + sbcseq sp, fp, r4, ror r7 │ │ │ │ + sbcseq sp, fp, ip, lsr r7 │ │ │ │ + sbcseq sp, fp, ip, lsl #14 │ │ │ │ + sbcseq sp, fp, ip, ror #13 │ │ │ │ + sbcseq sp, fp, ip, asr #13 │ │ │ │ + smullseq sp, fp, ip, r6 │ │ │ │ + sbcseq sp, fp, r0, ror r6 │ │ │ │ + sbcseq sp, fp, ip, lsr r6 │ │ │ │ + sbcseq sp, fp, ip, lsl #12 │ │ │ │ + ldrsbeq sp, [fp], #80 @ 0x50 │ │ │ │ + smullseq sp, fp, ip, r5 │ │ │ │ + sbcseq sp, fp, r4, ror r5 │ │ │ │ + sbcseq sp, fp, r0, asr #10 │ │ │ │ + sbcseq sp, fp, r0, lsl r5 │ │ │ │ + sbcseq sp, fp, r8, ror #9 │ │ │ │ + sbcseq sp, fp, r0, asr #9 │ │ │ │ + smullseq sp, fp, ip, r4 │ │ │ │ + sbcseq sp, fp, r4, ror r4 │ │ │ │ + sbcseq sp, fp, r0, asr r4 │ │ │ │ + sbcseq sp, fp, r4, lsr #8 │ │ │ │ + ldrsheq sp, [fp], #60 @ 0x3c │ │ │ │ + ldrsbeq sp, [fp], #56 @ 0x38 │ │ │ │ + ldrheq sp, [fp], #48 @ 0x30 │ │ │ │ + sbcseq sp, fp, r8, lsl #7 │ │ │ │ + sbcseq sp, fp, r0, ror #6 │ │ │ │ + sbcseq sp, fp, ip, lsr r3 │ │ │ │ + sbcseq sp, fp, ip, lsl r3 │ │ │ │ + ldrsheq sp, [fp], #44 @ 0x2c │ │ │ │ + ldrsbeq sp, [fp], #44 @ 0x2c │ │ │ │ + ldrheq sp, [fp], #44 @ 0x2c │ │ │ │ + smullseq sp, fp, ip, r2 │ │ │ │ + sbcseq sp, fp, ip, ror r2 │ │ │ │ + sbcseq sp, fp, ip, asr r2 │ │ │ │ + sbcseq sp, fp, ip, lsr r2 │ │ │ │ + sbcseq sp, fp, r0, lsl r2 │ │ │ │ + sbcseq sp, fp, r0, ror #3 │ │ │ │ + ldrheq sp, [fp], #24 │ │ │ │ + sbcseq sp, fp, r8, lsl #3 │ │ │ │ + sbcseq sp, fp, r0, ror #2 │ │ │ │ + sbcseq sp, fp, r0, lsr r1 │ │ │ │ + sbcseq sp, fp, r0, lsl #2 │ │ │ │ + ldrsbeq sp, [fp], #8 │ │ │ │ + sbcseq sp, fp, r8, lsr #1 │ │ │ │ + sbcseq sp, fp, r4, ror r0 │ │ │ │ + sbcseq sp, fp, r0, asr #32 │ │ │ │ + sbcseq sp, fp, r4, lsl r0 │ │ │ │ + sbcseq ip, fp, r8, ror #31 │ │ │ │ + sbcseq ip, fp, r0, asr #31 │ │ │ │ + smullseq ip, fp, r4, pc @ │ │ │ │ + sbcseq ip, fp, ip, ror #30 │ │ │ │ + sbcseq ip, fp, r4, asr #30 │ │ │ │ + sbcseq ip, fp, r0, lsr #30 │ │ │ │ + ldrsheq ip, [fp], #236 @ 0xec │ │ │ │ + ldrsbeq ip, [fp], #232 @ 0xe8 │ │ │ │ + ldrheq ip, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq ip, fp, r8, lsl #29 │ │ │ │ + sbcseq ip, fp, r8, asr lr │ │ │ │ + sbcseq ip, fp, r4, lsr lr │ │ │ │ + sbcseq ip, fp, r0, lsl lr │ │ │ │ + sbcseq ip, fp, r0, ror #27 │ │ │ │ + sbcseq ip, fp, r8, lsr #27 │ │ │ │ + sbcseq ip, fp, ip, asr sp │ │ │ │ + sbcseq ip, fp, ip, lsl #26 │ │ │ │ + sbcseq ip, fp, r8, ror #25 │ │ │ │ + sbcseq ip, fp, r4, asr #25 │ │ │ │ + sbcseq ip, fp, r0, lsr #25 │ │ │ │ + sbcseq ip, fp, r8, ror ip │ │ │ │ + sbcseq ip, fp, r4, lsr ip │ │ │ │ + sbcseq ip, fp, r8, ror #23 │ │ │ │ + ldrheq ip, [fp], #176 @ 0xb0 │ │ │ │ + sbcseq ip, fp, r0, lsl #23 │ │ │ │ + sbcseq ip, fp, r4, asr fp │ │ │ │ + sbcseq ip, fp, r8, lsl fp │ │ │ │ + ldrsheq ip, [fp], #168 @ 0xa8 │ │ │ │ + ldrsbeq ip, [fp], #160 @ 0xa0 │ │ │ │ + sbcseq ip, fp, ip, lsr #21 │ │ │ │ + sbcseq ip, fp, r4, lsr #8 │ │ │ │ + sbcseq ip, fp, r0, lsl #8 │ │ │ │ + sbcseq ip, fp, r8, asr #7 │ │ │ │ + smullseq ip, fp, r8, r3 │ │ │ │ + sbcseq ip, fp, r4, ror r3 │ │ │ │ + sbcseq ip, fp, r0, lsr r3 │ │ │ │ + ldrsheq ip, [fp], #32 │ │ │ │ + ldrheq ip, [fp], #40 @ 0x28 │ │ │ │ + sbcseq ip, fp, r8, lsl #5 │ │ │ │ + sbcseq ip, fp, r4, ror #4 │ │ │ │ + sbcseq ip, fp, r8, lsr r2 │ │ │ │ + sbcseq ip, fp, ip, lsl #4 │ │ │ │ + ldrsbeq ip, [fp], #24 │ │ │ │ + sbcseq ip, fp, r4, lsr #3 │ │ │ │ + sbcseq ip, fp, ip, ror #2 │ │ │ │ + sbcseq ip, fp, r4, lsr r1 │ │ │ │ + ldrsheq ip, [fp], #12 │ │ │ │ + sbcseq ip, fp, r4, asr #1 │ │ │ │ + smullseq ip, fp, r4, r0 │ │ │ │ + sbcseq ip, fp, r4, rrx │ │ │ │ + sbcseq ip, fp, r4, lsr r0 │ │ │ │ + sbcseq ip, fp, r4 │ │ │ │ + ldrsbeq fp, [fp], #244 @ 0xf4 │ │ │ │ + sbcseq fp, fp, r4, lsr #31 │ │ │ │ + sbcseq fp, fp, r4, ror pc │ │ │ │ + sbcseq fp, fp, r4, asr #30 │ │ │ │ + sbcseq fp, fp, r4, lsl pc │ │ │ │ + sbcseq fp, fp, r4, ror #29 │ │ │ │ + ldrheq fp, [fp], #228 @ 0xe4 │ │ │ │ + sbcseq fp, fp, r4, lsl #29 │ │ │ │ + sbcseq fp, fp, r4, asr lr │ │ │ │ + sbcseq fp, fp, r4, lsr #28 │ │ │ │ + ldrsheq fp, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq fp, fp, r4, asr #27 │ │ │ │ + smullseq fp, fp, r4, sp @ │ │ │ │ + sbcseq fp, fp, r4, ror #26 │ │ │ │ + sbcseq fp, fp, r4, lsr sp │ │ │ │ + sbcseq fp, fp, r4, lsl #26 │ │ │ │ + ldrsbeq fp, [fp], #196 @ 0xc4 │ │ │ │ + sbcseq fp, fp, r4, lsr #25 │ │ │ │ + sbcseq fp, fp, r4, ror ip │ │ │ │ + sbcseq fp, fp, r4, asr #24 │ │ │ │ + sbcseq fp, fp, r4, lsl ip │ │ │ │ + sbcseq fp, fp, r4, ror #23 │ │ │ │ + ldrheq fp, [fp], #180 @ 0xb4 │ │ │ │ + sbcseq fp, fp, r4, lsl #23 │ │ │ │ + sbcseq fp, fp, r4, asr fp │ │ │ │ + sbcseq fp, fp, r4, lsr #22 │ │ │ │ + ldrsheq fp, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq fp, fp, r4, asr #21 │ │ │ │ + smullseq fp, fp, r8, sl @ │ │ │ │ + sbcseq fp, fp, r0, ror sl │ │ │ │ + sbcseq fp, fp, r0, asr #20 │ │ │ │ + sbcseq fp, fp, r4, lsl sl │ │ │ │ + sbcseq fp, fp, r4, ror #19 │ │ │ │ + ldrheq fp, [fp], #148 @ 0x94 │ │ │ │ + smullseq fp, fp, r0, r9 @ │ │ │ │ + sbcseq fp, fp, r4, ror #18 │ │ │ │ + sbcseq fp, fp, ip, lsr r9 │ │ │ │ + sbcseq fp, fp, r8, lsl r9 │ │ │ │ + sbcseq fp, fp, ip, ror #17 │ │ │ │ + sbcseq fp, fp, r4, asr #17 │ │ │ │ + smullseq fp, fp, r8, r8 @ │ │ │ │ + sbcseq fp, fp, ip, ror #16 │ │ │ │ + sbcseq fp, fp, ip, lsl r8 │ │ │ │ + sbcseq fp, fp, ip, ror #15 │ │ │ │ + sbcseq fp, fp, ip, asr #15 │ │ │ │ + smullseq fp, fp, r4, r7 @ │ │ │ │ + sbcseq fp, fp, r0, ror #14 │ │ │ │ + sbcseq fp, fp, ip, lsr #14 │ │ │ │ + ldrsheq fp, [fp], #100 @ 0x64 │ │ │ │ + ldrheq fp, [fp], #108 @ 0x6c │ │ │ │ + smullseq fp, fp, r0, r6 @ │ │ │ │ + sbcseq fp, fp, r4, ror #12 │ │ │ │ + sbcseq fp, fp, r8, lsr r6 │ │ │ │ + sbcseq fp, fp, ip, lsl #12 │ │ │ │ + ldrsbeq fp, [fp], #84 @ 0x54 │ │ │ │ + sbcseq fp, fp, r8, lsr #11 │ │ │ │ + sbcseq fp, fp, ip, ror r5 │ │ │ │ + sbcseq fp, fp, r0, asr r5 │ │ │ │ + sbcseq fp, fp, r4, lsr #10 │ │ │ │ + ldrsheq fp, [fp], #72 @ 0x48 │ │ │ │ + sbcseq fp, fp, ip, asr #9 │ │ │ │ + sbcseq fp, fp, r0, lsr #9 │ │ │ │ + sbcseq fp, fp, ip, ror r4 │ │ │ │ + sbcseq fp, fp, r8, asr r4 │ │ │ │ + sbcseq fp, fp, r4, lsr r4 │ │ │ │ + sbcseq fp, fp, r0, lsl r4 │ │ │ │ + sbcseq fp, fp, ip, ror #7 │ │ │ │ + sbcseq fp, fp, r8, asr #7 │ │ │ │ + sbcseq fp, fp, r4, lsr #7 │ │ │ │ + sbcseq fp, fp, r0, lsl #7 │ │ │ │ + sbcseq fp, fp, ip, asr r3 │ │ │ │ + sbcseq fp, fp, r8, lsr r3 │ │ │ │ + sbcseq fp, fp, r4, lsl r3 │ │ │ │ + ldrsheq fp, [fp], #32 │ │ │ │ + sbcseq fp, fp, ip, asr #5 │ │ │ │ + sbcseq fp, fp, r8, lsr #5 │ │ │ │ + sbcseq fp, fp, r4, lsl #5 │ │ │ │ + sbcseq fp, fp, r8, asr r2 │ │ │ │ + sbcseq fp, fp, ip, lsr #4 │ │ │ │ + ldrsheq fp, [fp], #24 │ │ │ │ + sbcseq fp, fp, r0, asr #3 │ │ │ │ + sbcseq fp, fp, ip, lsl #3 │ │ │ │ + sbcseq fp, fp, r4, asr r1 │ │ │ │ + sbcseq fp, fp, r8, lsr #2 │ │ │ │ + ldrsheq fp, [fp], #0 │ │ │ │ + ldrheq fp, [fp], #12 │ │ │ │ + sbcseq fp, fp, ip, lsl #1 │ │ │ │ + sbcseq fp, fp, r0, rrx │ │ │ │ + sbcseq fp, fp, r4, lsr #32 │ │ │ │ + ldrsheq sl, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq sl, fp, r0, asr #31 │ │ │ │ + smullseq sl, fp, r0, pc @ │ │ │ │ + sbcseq sl, fp, r8, ror #30 │ │ │ │ + sbcseq sl, fp, r0, asr #30 │ │ │ │ + sbcseq sl, fp, ip, lsl pc │ │ │ │ + sbcseq sl, fp, r0, lsl #30 │ │ │ │ + sbcseq sl, fp, r4, ror #29 │ │ │ │ + ldrheq sl, [fp], #232 @ 0xe8 │ │ │ │ + sbcseq sl, fp, r8, lsl #29 │ │ │ │ + sbcseq sl, fp, r0, ror #28 │ │ │ │ + sbcseq sl, fp, r0, lsr lr │ │ │ │ + sbcseq sl, fp, r0, lsl #28 │ │ │ │ + ldrsbeq sl, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq sl, fp, r8, lsr #27 │ │ │ │ + sbcseq sl, fp, ip, ror sp │ │ │ │ + sbcseq sl, fp, r0, asr sp │ │ │ │ + sbcseq sl, fp, r4, lsr #26 │ │ │ │ + sbcseq sl, fp, r8, lsl #26 │ │ │ │ + ldrsbeq sl, [fp], #204 @ 0xcc │ │ │ │ + ldrheq sl, [fp], #196 @ 0xc4 │ │ │ │ + sbcseq sl, fp, r4, lsl #25 │ │ │ │ + sbcseq sl, fp, r0, ror #24 │ │ │ │ + sbcseq sl, fp, r8, lsr ip │ │ │ │ + sbcseq sl, fp, r0, lsl ip │ │ │ │ + sbcseq sl, fp, r4, ror #23 │ │ │ │ + ldrheq sl, [fp], #180 @ 0xb4 │ │ │ │ + sbcseq sl, fp, r4, lsl #23 │ │ │ │ + sbcseq sl, fp, r0, asr fp │ │ │ │ + sbcseq sl, fp, ip, lsl fp │ │ │ │ + sbcseq sl, fp, ip, ror #21 │ │ │ │ + sbcseq sl, fp, r0, asr #21 │ │ │ │ + smullseq sl, fp, r0, sl │ │ │ │ + sbcseq sl, fp, r8, asr sl │ │ │ │ + sbcseq sl, fp, r0, lsr #20 │ │ │ │ + sbcseq sl, fp, r8, ror #19 │ │ │ │ + ldrheq sl, [fp], #148 @ 0x94 │ │ │ │ + sbcseq sl, fp, r4, lsl #19 │ │ │ │ + sbcseq sl, fp, ip, asr r9 │ │ │ │ + sbcseq sl, fp, r8, lsr r9 │ │ │ │ + sbcseq sl, fp, r0, lsl r9 │ │ │ │ + ldrsbeq sl, [fp], #136 @ 0x88 │ │ │ │ + sbcseq sl, fp, ip, lsr #17 │ │ │ │ + smullseq sl, fp, ip, r6 │ │ │ │ + sbcseq sl, fp, r4, asr r4 │ │ │ │ + sbcseq sl, fp, r8, ror #16 │ │ │ │ sbcseq sl, fp, r4, asr r6 │ │ │ │ - sbcseq sl, fp, r0, lsr #8 │ │ │ │ - ldrsheq sl, [fp], #28 │ │ │ │ - sbcseq sl, fp, r0, lsl r6 │ │ │ │ - ldrsbeq sl, [fp], #56 @ 0x38 │ │ │ │ - ldrheq sl, [fp], #24 │ │ │ │ - sbcseq sl, fp, ip, asr #11 │ │ │ │ - smullseq sl, fp, r0, r3 │ │ │ │ - sbcseq sl, fp, r4, ror r1 │ │ │ │ - sbcseq sl, fp, r8, lsl #11 │ │ │ │ - sbcseq sl, fp, r8, asr #6 │ │ │ │ - sbcseq sl, fp, r0, lsr r1 │ │ │ │ - sbcseq sl, fp, r4, asr #10 │ │ │ │ + sbcseq sl, fp, r0, lsl r4 │ │ │ │ + sbcseq sl, fp, r4, lsr #16 │ │ │ │ + sbcseq sl, fp, ip, lsl #12 │ │ │ │ + sbcseq sl, fp, ip, asr #7 │ │ │ │ + sbcseq sl, fp, r0, ror #15 │ │ │ │ + sbcseq sl, fp, r4, asr #11 │ │ │ │ + sbcseq sl, fp, r8, lsl #7 │ │ │ │ + smullseq sl, fp, ip, r7 │ │ │ │ + sbcseq sl, fp, ip, ror r5 │ │ │ │ + sbcseq sl, fp, r4, asr #6 │ │ │ │ + sbcseq sl, fp, r8, asr r7 │ │ │ │ + sbcseq sl, fp, r4, lsr r5 │ │ │ │ sbcseq sl, fp, r0, lsl #6 │ │ │ │ - sbcseq sl, fp, ip, ror #1 │ │ │ │ - sbcseq sl, fp, r0, lsl #10 │ │ │ │ - ldrheq sl, [fp], #40 @ 0x28 │ │ │ │ - sbcseq sl, fp, r8, lsr #1 │ │ │ │ - ldrheq sl, [fp], #76 @ 0x4c │ │ │ │ - sbcseq sl, fp, r0, ror r2 │ │ │ │ - sbcseq sl, fp, r4, rrx │ │ │ │ - sbcseq sl, fp, ip, lsr r0 │ │ │ │ - sbcseq sl, fp, r4, lsl r0 │ │ │ │ - sbcseq r9, fp, r0, ror #31 │ │ │ │ - sbcseq r9, fp, r4, lsr #31 │ │ │ │ - ldr r0, [pc, #-828] @ 4a15c4 │ │ │ │ + sbcseq sl, fp, r4, lsl r7 │ │ │ │ + sbcseq sl, fp, ip, ror #9 │ │ │ │ + ldrheq sl, [fp], #44 @ 0x2c │ │ │ │ + ldrsbeq sl, [fp], #96 @ 0x60 │ │ │ │ + sbcseq sl, fp, r4, lsr #9 │ │ │ │ + sbcseq sl, fp, r8, ror r2 │ │ │ │ + sbcseq sl, fp, ip, lsl #13 │ │ │ │ + sbcseq sl, fp, ip, asr r4 │ │ │ │ + sbcseq sl, fp, r4, lsr r2 │ │ │ │ + sbcseq sl, fp, r8, asr #12 │ │ │ │ + sbcseq sl, fp, r4, lsl r4 │ │ │ │ + ldrsheq sl, [fp], #16 │ │ │ │ + sbcseq sl, fp, r4, lsl #12 │ │ │ │ + sbcseq sl, fp, ip, asr #7 │ │ │ │ + sbcseq sl, fp, ip, lsr #3 │ │ │ │ + sbcseq sl, fp, r0, asr #11 │ │ │ │ + sbcseq sl, fp, r4, lsl #7 │ │ │ │ + sbcseq sl, fp, r8, ror #2 │ │ │ │ + sbcseq sl, fp, ip, ror r5 │ │ │ │ + sbcseq sl, fp, ip, lsr r3 │ │ │ │ + sbcseq sl, fp, r4, lsr #2 │ │ │ │ + sbcseq sl, fp, r8, lsr r5 │ │ │ │ + ldrsheq sl, [fp], #36 @ 0x24 │ │ │ │ + sbcseq sl, fp, r0, ror #1 │ │ │ │ + ldrsheq sl, [fp], #68 @ 0x44 │ │ │ │ + sbcseq sl, fp, ip, lsr #5 │ │ │ │ + smullseq sl, fp, ip, r0 │ │ │ │ + ldrheq sl, [fp], #64 @ 0x40 │ │ │ │ + sbcseq sl, fp, r4, ror #4 │ │ │ │ + sbcseq sl, fp, r8, asr r0 │ │ │ │ + sbcseq sl, fp, r0, lsr r0 │ │ │ │ + sbcseq sl, fp, r8 │ │ │ │ + ldrsbeq r9, [fp], #244 @ 0xf4 │ │ │ │ + smullseq r9, fp, r8, pc @ │ │ │ │ + ldr r0, [pc, #-828] @ 4a15f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 4a15c8 │ │ │ │ + ldr r0, [pc, #-836] @ 4a15f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 4a15cc │ │ │ │ + ldr r0, [pc, #-844] @ 4a15f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 4a15d0 │ │ │ │ + ldr r0, [pc, #-852] @ 4a15fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 4a15d4 │ │ │ │ + ldr r0, [pc, #-860] @ 4a1600 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4a15d8 │ │ │ │ + ldr r0, [pc, #-868] @ 4a1604 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4a15dc │ │ │ │ + ldr r0, [pc, #-876] @ 4a1608 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4a15e0 │ │ │ │ + ldr r0, [pc, #-884] @ 4a160c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4a15e4 │ │ │ │ + ldr r0, [pc, #-892] @ 4a1610 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4a15e8 │ │ │ │ + ldr r0, [pc, #-900] @ 4a1614 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4a15ec │ │ │ │ + ldr r0, [pc, #-908] @ 4a1618 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4a15f0 │ │ │ │ + ldr r0, [pc, #-916] @ 4a161c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4a15f4 │ │ │ │ + ldr r0, [pc, #-924] @ 4a1620 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4a15f8 │ │ │ │ + ldr r0, [pc, #-932] @ 4a1624 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4a15fc │ │ │ │ + ldr r0, [pc, #-940] @ 4a1628 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4a1600 │ │ │ │ + ldr r0, [pc, #-948] @ 4a162c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4a1604 │ │ │ │ + ldr r0, [pc, #-956] @ 4a1630 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4a1608 │ │ │ │ + ldr r0, [pc, #-964] @ 4a1634 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 4a160c │ │ │ │ + ldr r0, [pc, #-972] @ 4a1638 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 4a1610 │ │ │ │ + ldr r0, [pc, #-980] @ 4a163c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 4a1614 │ │ │ │ + ldr r0, [pc, #-988] @ 4a1640 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 4a1618 │ │ │ │ + ldr r0, [pc, #-996] @ 4a1644 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 4a161c │ │ │ │ + ldr r0, [pc, #-1004] @ 4a1648 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 4a1620 │ │ │ │ + ldr r0, [pc, #-1012] @ 4a164c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 4a1624 │ │ │ │ + ldr r0, [pc, #-1020] @ 4a1650 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 4a1628 │ │ │ │ + ldr r0, [pc, #-1028] @ 4a1654 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 4a162c │ │ │ │ + ldr r0, [pc, #-1036] @ 4a1658 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 4a1630 │ │ │ │ + ldr r0, [pc, #-1044] @ 4a165c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 4a1634 │ │ │ │ + ldr r0, [pc, #-1052] @ 4a1660 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 4a1638 │ │ │ │ + ldr r0, [pc, #-1060] @ 4a1664 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 4a163c │ │ │ │ + ldr r0, [pc, #-1068] @ 4a1668 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 4a1640 │ │ │ │ + ldr r0, [pc, #-1076] @ 4a166c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 4a1644 │ │ │ │ + ldr r0, [pc, #-1084] @ 4a1670 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 4a1648 │ │ │ │ + ldr r0, [pc, #-1092] @ 4a1674 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 4a164c │ │ │ │ + ldr r0, [pc, #-1100] @ 4a1678 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 4a1650 │ │ │ │ + ldr r0, [pc, #-1108] @ 4a167c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 4a1654 │ │ │ │ + ldr r0, [pc, #-1116] @ 4a1680 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 4a1658 │ │ │ │ + ldr r0, [pc, #-1124] @ 4a1684 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 4a165c │ │ │ │ + ldr r0, [pc, #-1132] @ 4a1688 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 4a1660 │ │ │ │ + ldr r0, [pc, #-1140] @ 4a168c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 4a1664 │ │ │ │ + ldr r0, [pc, #-1148] @ 4a1690 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 4a1668 │ │ │ │ + ldr r0, [pc, #-1156] @ 4a1694 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 4a166c │ │ │ │ + ldr r0, [pc, #-1164] @ 4a1698 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 4a1670 │ │ │ │ + ldr r0, [pc, #-1172] @ 4a169c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 4a1674 │ │ │ │ + ldr r0, [pc, #-1180] @ 4a16a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 4a1678 │ │ │ │ + ldr r0, [pc, #-1188] @ 4a16a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 4a167c │ │ │ │ + ldr r0, [pc, #-1196] @ 4a16a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 4a1680 │ │ │ │ + ldr r0, [pc, #-1204] @ 4a16ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 4a1684 │ │ │ │ + ldr r0, [pc, #-1212] @ 4a16b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 4a1688 │ │ │ │ + ldr r0, [pc, #-1220] @ 4a16b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 4a168c │ │ │ │ + ldr r0, [pc, #-1228] @ 4a16b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 4a1690 │ │ │ │ + ldr r0, [pc, #-1236] @ 4a16bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 4a1694 │ │ │ │ + ldr r0, [pc, #-1244] @ 4a16c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 4a1698 │ │ │ │ + ldr r0, [pc, #-1252] @ 4a16c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 4a169c │ │ │ │ + ldr r0, [pc, #-1260] @ 4a16c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 4a16a0 │ │ │ │ + ldr r0, [pc, #-1268] @ 4a16cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 4a16a4 │ │ │ │ + ldr r0, [pc, #-1276] @ 4a16d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 4a16a8 │ │ │ │ + ldr r0, [pc, #-1284] @ 4a16d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 4a16ac │ │ │ │ + ldr r0, [pc, #-1292] @ 4a16d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 4a16b0 │ │ │ │ + ldr r0, [pc, #-1300] @ 4a16dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 4a16b4 │ │ │ │ + ldr r0, [pc, #-1308] @ 4a16e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 4a16b8 │ │ │ │ + ldr r0, [pc, #-1316] @ 4a16e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 4a16bc │ │ │ │ + ldr r0, [pc, #-1324] @ 4a16e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 4a16c0 │ │ │ │ + ldr r0, [pc, #-1332] @ 4a16ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 4a16c4 │ │ │ │ + ldr r0, [pc, #-1340] @ 4a16f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 4a16c8 │ │ │ │ + ldr r0, [pc, #-1348] @ 4a16f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 4a16cc │ │ │ │ + ldr r0, [pc, #-1356] @ 4a16f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 4a16d0 │ │ │ │ + ldr r0, [pc, #-1364] @ 4a16fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 4a16d4 │ │ │ │ + ldr r0, [pc, #-1372] @ 4a1700 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4a16d8 │ │ │ │ + ldr r0, [pc, #-1380] @ 4a1704 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4a16dc │ │ │ │ + ldr r0, [pc, #-1388] @ 4a1708 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4a16e0 │ │ │ │ + ldr r0, [pc, #-1396] @ 4a170c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4a16e4 │ │ │ │ + ldr r0, [pc, #-1404] @ 4a1710 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4a16e8 │ │ │ │ + ldr r0, [pc, #-1412] @ 4a1714 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4a16ec │ │ │ │ + ldr r0, [pc, #-1420] @ 4a1718 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4a16f0 │ │ │ │ + ldr r0, [pc, #-1428] @ 4a171c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4a16f4 │ │ │ │ + ldr r0, [pc, #-1436] @ 4a1720 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4a16f8 │ │ │ │ + ldr r0, [pc, #-1444] @ 4a1724 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4a16fc │ │ │ │ + ldr r0, [pc, #-1452] @ 4a1728 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4a1700 │ │ │ │ + ldr r0, [pc, #-1460] @ 4a172c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4a1704 │ │ │ │ + ldr r0, [pc, #-1468] @ 4a1730 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4a1708 │ │ │ │ + ldr r0, [pc, #-1476] @ 4a1734 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 4a170c │ │ │ │ + ldr r0, [pc, #-1484] @ 4a1738 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 4a1710 │ │ │ │ + ldr r0, [pc, #-1492] @ 4a173c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 4a1714 │ │ │ │ + ldr r0, [pc, #-1500] @ 4a1740 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 4a1718 │ │ │ │ + ldr r0, [pc, #-1508] @ 4a1744 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 4a171c │ │ │ │ + ldr r0, [pc, #-1516] @ 4a1748 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 4a1720 │ │ │ │ + ldr r0, [pc, #-1524] @ 4a174c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 4a1724 │ │ │ │ + ldr r0, [pc, #-1532] @ 4a1750 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 4a1728 │ │ │ │ + ldr r0, [pc, #-1540] @ 4a1754 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 4a172c │ │ │ │ + ldr r0, [pc, #-1548] @ 4a1758 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 4a1730 │ │ │ │ + ldr r0, [pc, #-1556] @ 4a175c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 4a1734 │ │ │ │ + ldr r0, [pc, #-1564] @ 4a1760 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 4a1738 │ │ │ │ + ldr r0, [pc, #-1572] @ 4a1764 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 4a173c │ │ │ │ + ldr r0, [pc, #-1580] @ 4a1768 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 4a1740 │ │ │ │ + ldr r0, [pc, #-1588] @ 4a176c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 4a1744 │ │ │ │ + ldr r0, [pc, #-1596] @ 4a1770 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 4a1748 │ │ │ │ + ldr r0, [pc, #-1604] @ 4a1774 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 4a174c │ │ │ │ + ldr r0, [pc, #-1612] @ 4a1778 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 4a1750 │ │ │ │ + ldr r0, [pc, #-1620] @ 4a177c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 4a1754 │ │ │ │ + ldr r0, [pc, #-1628] @ 4a1780 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 4a1758 │ │ │ │ + ldr r0, [pc, #-1636] @ 4a1784 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 4a175c │ │ │ │ + ldr r0, [pc, #-1644] @ 4a1788 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 4a1760 │ │ │ │ + ldr r0, [pc, #-1652] @ 4a178c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 4a1764 │ │ │ │ + ldr r0, [pc, #-1660] @ 4a1790 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 4a1768 │ │ │ │ + ldr r0, [pc, #-1668] @ 4a1794 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 4a176c │ │ │ │ + ldr r0, [pc, #-1676] @ 4a1798 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 4a1770 │ │ │ │ + ldr r0, [pc, #-1684] @ 4a179c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 4a1774 │ │ │ │ + ldr r0, [pc, #-1692] @ 4a17a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 4a1778 │ │ │ │ + ldr r0, [pc, #-1700] @ 4a17a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 4a177c │ │ │ │ + ldr r0, [pc, #-1708] @ 4a17a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 4a1780 │ │ │ │ + ldr r0, [pc, #-1716] @ 4a17ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 4a1784 │ │ │ │ + ldr r0, [pc, #-1724] @ 4a17b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 4a1788 │ │ │ │ + ldr r0, [pc, #-1732] @ 4a17b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 4a178c │ │ │ │ + ldr r0, [pc, #-1740] @ 4a17b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 4a1790 │ │ │ │ + ldr r0, [pc, #-1748] @ 4a17bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 4a1794 │ │ │ │ + ldr r0, [pc, #-1756] @ 4a17c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 4a1798 │ │ │ │ + ldr r0, [pc, #-1764] @ 4a17c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 4a179c │ │ │ │ + ldr r0, [pc, #-1772] @ 4a17c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 4a17a0 │ │ │ │ + ldr r0, [pc, #-1780] @ 4a17cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 4a17a4 │ │ │ │ + ldr r0, [pc, #-1788] @ 4a17d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 4a17a8 │ │ │ │ + ldr r0, [pc, #-1796] @ 4a17d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 4a17ac │ │ │ │ + ldr r0, [pc, #-1804] @ 4a17d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 4a17b0 │ │ │ │ + ldr r0, [pc, #-1812] @ 4a17dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 4a17b4 │ │ │ │ + ldr r0, [pc, #-1820] @ 4a17e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 4a17b8 │ │ │ │ + ldr r0, [pc, #-1828] @ 4a17e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 4a17bc │ │ │ │ + ldr r0, [pc, #-1836] @ 4a17e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 4a17c0 │ │ │ │ + ldr r0, [pc, #-1844] @ 4a17ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 4a17c4 │ │ │ │ + ldr r0, [pc, #-1852] @ 4a17f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 4a17c8 │ │ │ │ + ldr r0, [pc, #-1860] @ 4a17f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 4a17cc │ │ │ │ + ldr r0, [pc, #-1868] @ 4a17f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 4a17d0 │ │ │ │ + ldr r0, [pc, #-1876] @ 4a17fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 4a17d4 │ │ │ │ + ldr r0, [pc, #-1884] @ 4a1800 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4a17d8 │ │ │ │ + ldr r0, [pc, #-1892] @ 4a1804 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4a17dc │ │ │ │ + ldr r0, [pc, #-1900] @ 4a1808 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4a17e0 │ │ │ │ + ldr r0, [pc, #-1908] @ 4a180c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4a17e4 │ │ │ │ + ldr r0, [pc, #-1916] @ 4a1810 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4a17e8 │ │ │ │ + ldr r0, [pc, #-1924] @ 4a1814 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4a17ec │ │ │ │ + ldr r0, [pc, #-1932] @ 4a1818 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4a17f0 │ │ │ │ + ldr r0, [pc, #-1940] @ 4a181c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4a17f4 │ │ │ │ + ldr r0, [pc, #-1948] @ 4a1820 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4a17f8 │ │ │ │ + ldr r0, [pc, #-1956] @ 4a1824 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4a17fc │ │ │ │ + ldr r0, [pc, #-1964] @ 4a1828 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4a1800 │ │ │ │ + ldr r0, [pc, #-1972] @ 4a182c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4a1804 │ │ │ │ + ldr r0, [pc, #-1980] @ 4a1830 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4a1808 │ │ │ │ + ldr r0, [pc, #-1988] @ 4a1834 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 4a180c │ │ │ │ + ldr r0, [pc, #-1996] @ 4a1838 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 4a1810 │ │ │ │ + ldr r0, [pc, #-2004] @ 4a183c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 4a1814 │ │ │ │ + ldr r0, [pc, #-2012] @ 4a1840 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 4a1818 │ │ │ │ + ldr r0, [pc, #-2020] @ 4a1844 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 4a181c │ │ │ │ + ldr r0, [pc, #-2028] @ 4a1848 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 4a1820 │ │ │ │ + ldr r0, [pc, #-2036] @ 4a184c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 4a1824 │ │ │ │ + ldr r0, [pc, #-2044] @ 4a1850 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 4a1828 │ │ │ │ + ldr r0, [pc, #-2052] @ 4a1854 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 4a182c │ │ │ │ + ldr r0, [pc, #-2060] @ 4a1858 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 4a1830 │ │ │ │ + ldr r0, [pc, #-2068] @ 4a185c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 4a1834 │ │ │ │ + ldr r0, [pc, #-2076] @ 4a1860 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 4a1838 │ │ │ │ + ldr r0, [pc, #-2084] @ 4a1864 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 4a183c │ │ │ │ + ldr r0, [pc, #-2092] @ 4a1868 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 4a1840 │ │ │ │ + ldr r0, [pc, #-2100] @ 4a186c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 4a1844 │ │ │ │ + ldr r0, [pc, #-2108] @ 4a1870 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 4a1848 │ │ │ │ + ldr r0, [pc, #-2116] @ 4a1874 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 4a184c │ │ │ │ + ldr r0, [pc, #-2124] @ 4a1878 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 4a1850 │ │ │ │ + ldr r0, [pc, #-2132] @ 4a187c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 4a1854 │ │ │ │ + ldr r0, [pc, #-2140] @ 4a1880 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 4a1858 │ │ │ │ + ldr r0, [pc, #-2148] @ 4a1884 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 4a185c │ │ │ │ + ldr r0, [pc, #-2156] @ 4a1888 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 4a1860 │ │ │ │ + ldr r0, [pc, #-2164] @ 4a188c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 4a1864 │ │ │ │ + ldr r0, [pc, #-2172] @ 4a1890 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 4a1868 │ │ │ │ + ldr r0, [pc, #-2180] @ 4a1894 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 4a186c │ │ │ │ + ldr r0, [pc, #-2188] @ 4a1898 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 4a1870 │ │ │ │ + ldr r0, [pc, #-2196] @ 4a189c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 4a1874 │ │ │ │ + ldr r0, [pc, #-2204] @ 4a18a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 4a1878 │ │ │ │ + ldr r0, [pc, #-2212] @ 4a18a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 4a187c │ │ │ │ + ldr r0, [pc, #-2220] @ 4a18a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 4a1880 │ │ │ │ + ldr r0, [pc, #-2228] @ 4a18ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 4a1884 │ │ │ │ + ldr r0, [pc, #-2236] @ 4a18b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 4a1888 │ │ │ │ + ldr r0, [pc, #-2244] @ 4a18b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 4a188c │ │ │ │ + ldr r0, [pc, #-2252] @ 4a18b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 4a1890 │ │ │ │ + ldr r0, [pc, #-2260] @ 4a18bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 4a1894 │ │ │ │ + ldr r0, [pc, #-2268] @ 4a18c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 4a1898 │ │ │ │ + ldr r0, [pc, #-2276] @ 4a18c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 4a189c │ │ │ │ + ldr r0, [pc, #-2284] @ 4a18c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 4a18a0 │ │ │ │ + ldr r0, [pc, #-2292] @ 4a18cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 4a18a4 │ │ │ │ + ldr r0, [pc, #-2300] @ 4a18d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 4a18a8 │ │ │ │ + ldr r0, [pc, #-2308] @ 4a18d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 4a18ac │ │ │ │ + ldr r0, [pc, #-2316] @ 4a18d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 4a18b0 │ │ │ │ + ldr r0, [pc, #-2324] @ 4a18dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 4a18b4 │ │ │ │ + ldr r0, [pc, #-2332] @ 4a18e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 4a18b8 │ │ │ │ + ldr r0, [pc, #-2340] @ 4a18e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 4a18bc │ │ │ │ + ldr r0, [pc, #-2348] @ 4a18e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 4a18c0 │ │ │ │ + ldr r0, [pc, #-2356] @ 4a18ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 4a18c4 │ │ │ │ + ldr r0, [pc, #-2364] @ 4a18f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 4a18c8 │ │ │ │ + ldr r0, [pc, #-2372] @ 4a18f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 4a18cc │ │ │ │ + ldr r0, [pc, #-2380] @ 4a18f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 4a18d0 │ │ │ │ + ldr r0, [pc, #-2388] @ 4a18fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 4a18d4 │ │ │ │ + ldr r0, [pc, #-2396] @ 4a1900 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4a18d8 │ │ │ │ + ldr r0, [pc, #-2404] @ 4a1904 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4a18dc │ │ │ │ + ldr r0, [pc, #-2412] @ 4a1908 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4a18e0 │ │ │ │ + ldr r0, [pc, #-2420] @ 4a190c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4a18e4 │ │ │ │ + ldr r0, [pc, #-2428] @ 4a1910 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4a18e8 │ │ │ │ + ldr r0, [pc, #-2436] @ 4a1914 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4a18ec │ │ │ │ + ldr r0, [pc, #-2444] @ 4a1918 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4a18f0 │ │ │ │ + ldr r0, [pc, #-2452] @ 4a191c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4a18f4 │ │ │ │ + ldr r0, [pc, #-2460] @ 4a1920 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2440] @ 4a2c24 │ │ │ │ + ldr r0, [pc, #2440] @ 4a2c50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2432] @ 4a2c28 │ │ │ │ + ldr r0, [pc, #2432] @ 4a2c54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2424] @ 4a2c2c │ │ │ │ + ldr r0, [pc, #2424] @ 4a2c58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2416] @ 4a2c30 │ │ │ │ + ldr r0, [pc, #2416] @ 4a2c5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2408] @ 4a2c34 │ │ │ │ + ldr r0, [pc, #2408] @ 4a2c60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2400] @ 4a2c38 │ │ │ │ + ldr r0, [pc, #2400] @ 4a2c64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2392] @ 4a2c3c │ │ │ │ + ldr r0, [pc, #2392] @ 4a2c68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2384] @ 4a2c40 │ │ │ │ + ldr r0, [pc, #2384] @ 4a2c6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2376] @ 4a2c44 │ │ │ │ + ldr r0, [pc, #2376] @ 4a2c70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2368] @ 4a2c48 │ │ │ │ + ldr r0, [pc, #2368] @ 4a2c74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2360] @ 4a2c4c │ │ │ │ + ldr r0, [pc, #2360] @ 4a2c78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2352] @ 4a2c50 │ │ │ │ + ldr r0, [pc, #2352] @ 4a2c7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2344] @ 4a2c54 │ │ │ │ + ldr r0, [pc, #2344] @ 4a2c80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2336] @ 4a2c58 │ │ │ │ + ldr r0, [pc, #2336] @ 4a2c84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2328] @ 4a2c5c │ │ │ │ + ldr r0, [pc, #2328] @ 4a2c88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2320] @ 4a2c60 │ │ │ │ + ldr r0, [pc, #2320] @ 4a2c8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2312] @ 4a2c64 │ │ │ │ + ldr r0, [pc, #2312] @ 4a2c90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2304] @ 4a2c68 │ │ │ │ + ldr r0, [pc, #2304] @ 4a2c94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2296] @ 4a2c6c │ │ │ │ + ldr r0, [pc, #2296] @ 4a2c98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2288] @ 4a2c70 │ │ │ │ + ldr r0, [pc, #2288] @ 4a2c9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2280] @ 4a2c74 │ │ │ │ + ldr r0, [pc, #2280] @ 4a2ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2272] @ 4a2c78 │ │ │ │ + ldr r0, [pc, #2272] @ 4a2ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2264] @ 4a2c7c │ │ │ │ + ldr r0, [pc, #2264] @ 4a2ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2256] @ 4a2c80 │ │ │ │ + ldr r0, [pc, #2256] @ 4a2cac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2248] @ 4a2c84 │ │ │ │ + ldr r0, [pc, #2248] @ 4a2cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2240] @ 4a2c88 │ │ │ │ + ldr r0, [pc, #2240] @ 4a2cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2232] @ 4a2c8c │ │ │ │ + ldr r0, [pc, #2232] @ 4a2cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2224] @ 4a2c90 │ │ │ │ + ldr r0, [pc, #2224] @ 4a2cbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2216] @ 4a2c94 │ │ │ │ + ldr r0, [pc, #2216] @ 4a2cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2208] @ 4a2c98 │ │ │ │ + ldr r0, [pc, #2208] @ 4a2cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2200] @ 4a2c9c │ │ │ │ + ldr r0, [pc, #2200] @ 4a2cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2192] @ 4a2ca0 │ │ │ │ + ldr r0, [pc, #2192] @ 4a2ccc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2184] @ 4a2ca4 │ │ │ │ + ldr r0, [pc, #2184] @ 4a2cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2176] @ 4a2ca8 │ │ │ │ + ldr r0, [pc, #2176] @ 4a2cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2168] @ 4a2cac │ │ │ │ + ldr r0, [pc, #2168] @ 4a2cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2160] @ 4a2cb0 │ │ │ │ + ldr r0, [pc, #2160] @ 4a2cdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2152] @ 4a2cb4 │ │ │ │ + ldr r0, [pc, #2152] @ 4a2ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2144] @ 4a2cb8 │ │ │ │ + ldr r0, [pc, #2144] @ 4a2ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2136] @ 4a2cbc │ │ │ │ + ldr r0, [pc, #2136] @ 4a2ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2128] @ 4a2cc0 │ │ │ │ + ldr r0, [pc, #2128] @ 4a2cec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2120] @ 4a2cc4 │ │ │ │ + ldr r0, [pc, #2120] @ 4a2cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2112] @ 4a2cc8 │ │ │ │ + ldr r0, [pc, #2112] @ 4a2cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2104] @ 4a2ccc │ │ │ │ + ldr r0, [pc, #2104] @ 4a2cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2096] @ 4a2cd0 │ │ │ │ + ldr r0, [pc, #2096] @ 4a2cfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2088] @ 4a2cd4 │ │ │ │ + ldr r0, [pc, #2088] @ 4a2d00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2080] @ 4a2cd8 │ │ │ │ + ldr r0, [pc, #2080] @ 4a2d04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2072] @ 4a2cdc │ │ │ │ + ldr r0, [pc, #2072] @ 4a2d08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2064] @ 4a2ce0 │ │ │ │ + ldr r0, [pc, #2064] @ 4a2d0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2056] @ 4a2ce4 │ │ │ │ + ldr r0, [pc, #2056] @ 4a2d10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2048] @ 4a2ce8 │ │ │ │ + ldr r0, [pc, #2048] @ 4a2d14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2040] @ 4a2cec │ │ │ │ + ldr r0, [pc, #2040] @ 4a2d18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2032] @ 4a2cf0 │ │ │ │ + ldr r0, [pc, #2032] @ 4a2d1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2024] @ 4a2cf4 │ │ │ │ + ldr r0, [pc, #2024] @ 4a2d20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2016] @ 4a2cf8 │ │ │ │ + ldr r0, [pc, #2016] @ 4a2d24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2008] @ 4a2cfc │ │ │ │ + ldr r0, [pc, #2008] @ 4a2d28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #2000] @ 4a2d00 │ │ │ │ + ldr r0, [pc, #2000] @ 4a2d2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1992] @ 4a2d04 │ │ │ │ + ldr r0, [pc, #1992] @ 4a2d30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1984] @ 4a2d08 │ │ │ │ + ldr r0, [pc, #1984] @ 4a2d34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1976] @ 4a2d0c │ │ │ │ + ldr r0, [pc, #1976] @ 4a2d38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1968] @ 4a2d10 │ │ │ │ + ldr r0, [pc, #1968] @ 4a2d3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1960] @ 4a2d14 │ │ │ │ + ldr r0, [pc, #1960] @ 4a2d40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1952] @ 4a2d18 │ │ │ │ + ldr r0, [pc, #1952] @ 4a2d44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1944] @ 4a2d1c │ │ │ │ + ldr r0, [pc, #1944] @ 4a2d48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1936] @ 4a2d20 │ │ │ │ + ldr r0, [pc, #1936] @ 4a2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1928] @ 4a2d24 │ │ │ │ + ldr r0, [pc, #1928] @ 4a2d50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1920] @ 4a2d28 │ │ │ │ + ldr r0, [pc, #1920] @ 4a2d54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1912] @ 4a2d2c │ │ │ │ + ldr r0, [pc, #1912] @ 4a2d58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1904] @ 4a2d30 │ │ │ │ + ldr r0, [pc, #1904] @ 4a2d5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1896] @ 4a2d34 │ │ │ │ + ldr r0, [pc, #1896] @ 4a2d60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1888] @ 4a2d38 │ │ │ │ + ldr r0, [pc, #1888] @ 4a2d64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1880] @ 4a2d3c │ │ │ │ + ldr r0, [pc, #1880] @ 4a2d68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1872] @ 4a2d40 │ │ │ │ + ldr r0, [pc, #1872] @ 4a2d6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1864] @ 4a2d44 │ │ │ │ + ldr r0, [pc, #1864] @ 4a2d70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1856] @ 4a2d48 │ │ │ │ + ldr r0, [pc, #1856] @ 4a2d74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1848] @ 4a2d4c │ │ │ │ + ldr r0, [pc, #1848] @ 4a2d78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1840] @ 4a2d50 │ │ │ │ + ldr r0, [pc, #1840] @ 4a2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1832] @ 4a2d54 │ │ │ │ + ldr r0, [pc, #1832] @ 4a2d80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1824] @ 4a2d58 │ │ │ │ + ldr r0, [pc, #1824] @ 4a2d84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1816] @ 4a2d5c │ │ │ │ + ldr r0, [pc, #1816] @ 4a2d88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1808] @ 4a2d60 │ │ │ │ + ldr r0, [pc, #1808] @ 4a2d8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1800] @ 4a2d64 │ │ │ │ + ldr r0, [pc, #1800] @ 4a2d90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1792] @ 4a2d68 │ │ │ │ + ldr r0, [pc, #1792] @ 4a2d94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1784] @ 4a2d6c │ │ │ │ + ldr r0, [pc, #1784] @ 4a2d98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1776] @ 4a2d70 │ │ │ │ + ldr r0, [pc, #1776] @ 4a2d9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1768] @ 4a2d74 │ │ │ │ + ldr r0, [pc, #1768] @ 4a2da0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1760] @ 4a2d78 │ │ │ │ + ldr r0, [pc, #1760] @ 4a2da4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1752] @ 4a2d7c │ │ │ │ + ldr r0, [pc, #1752] @ 4a2da8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1744] @ 4a2d80 │ │ │ │ + ldr r0, [pc, #1744] @ 4a2dac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1736] @ 4a2d84 │ │ │ │ + ldr r0, [pc, #1736] @ 4a2db0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1728] @ 4a2d88 │ │ │ │ + ldr r0, [pc, #1728] @ 4a2db4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1720] @ 4a2d8c │ │ │ │ + ldr r0, [pc, #1720] @ 4a2db8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1712] @ 4a2d90 │ │ │ │ + ldr r0, [pc, #1712] @ 4a2dbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1704] @ 4a2d94 │ │ │ │ + ldr r0, [pc, #1704] @ 4a2dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1696] @ 4a2d98 │ │ │ │ + ldr r0, [pc, #1696] @ 4a2dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1688] @ 4a2d9c │ │ │ │ + ldr r0, [pc, #1688] @ 4a2dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1680] @ 4a2da0 │ │ │ │ + ldr r0, [pc, #1680] @ 4a2dcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1672] @ 4a2da4 │ │ │ │ + ldr r0, [pc, #1672] @ 4a2dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1664] @ 4a2da8 │ │ │ │ + ldr r0, [pc, #1664] @ 4a2dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1656] @ 4a2dac │ │ │ │ + ldr r0, [pc, #1656] @ 4a2dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1648] @ 4a2db0 │ │ │ │ + ldr r0, [pc, #1648] @ 4a2ddc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1640] @ 4a2db4 │ │ │ │ + ldr r0, [pc, #1640] @ 4a2de0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1632] @ 4a2db8 │ │ │ │ + ldr r0, [pc, #1632] @ 4a2de4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1624] @ 4a2dbc │ │ │ │ + ldr r0, [pc, #1624] @ 4a2de8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1616] @ 4a2dc0 │ │ │ │ + ldr r0, [pc, #1616] @ 4a2dec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1608] @ 4a2dc4 │ │ │ │ + ldr r0, [pc, #1608] @ 4a2df0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1600] @ 4a2dc8 │ │ │ │ + ldr r0, [pc, #1600] @ 4a2df4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1592] @ 4a2dcc │ │ │ │ + ldr r0, [pc, #1592] @ 4a2df8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1584] @ 4a2dd0 │ │ │ │ + ldr r0, [pc, #1584] @ 4a2dfc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1576] @ 4a2dd4 │ │ │ │ + ldr r0, [pc, #1576] @ 4a2e00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1568] @ 4a2dd8 │ │ │ │ + ldr r0, [pc, #1568] @ 4a2e04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1560] @ 4a2ddc │ │ │ │ + ldr r0, [pc, #1560] @ 4a2e08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1552] @ 4a2de0 │ │ │ │ + ldr r0, [pc, #1552] @ 4a2e0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1544] @ 4a2de4 │ │ │ │ + ldr r0, [pc, #1544] @ 4a2e10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1536] @ 4a2de8 │ │ │ │ + ldr r0, [pc, #1536] @ 4a2e14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1528] @ 4a2dec │ │ │ │ + ldr r0, [pc, #1528] @ 4a2e18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1520] @ 4a2df0 │ │ │ │ + ldr r0, [pc, #1520] @ 4a2e1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1512] @ 4a2df4 │ │ │ │ + ldr r0, [pc, #1512] @ 4a2e20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1504] @ 4a2df8 │ │ │ │ + ldr r0, [pc, #1504] @ 4a2e24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1496] @ 4a2dfc │ │ │ │ + ldr r0, [pc, #1496] @ 4a2e28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1488] @ 4a2e00 │ │ │ │ + ldr r0, [pc, #1488] @ 4a2e2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1480] @ 4a2e04 │ │ │ │ + ldr r0, [pc, #1480] @ 4a2e30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1472] @ 4a2e08 │ │ │ │ + ldr r0, [pc, #1472] @ 4a2e34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1464] @ 4a2e0c │ │ │ │ + ldr r0, [pc, #1464] @ 4a2e38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1456] @ 4a2e10 │ │ │ │ + ldr r0, [pc, #1456] @ 4a2e3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1448] @ 4a2e14 │ │ │ │ + ldr r0, [pc, #1448] @ 4a2e40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1440] @ 4a2e18 │ │ │ │ + ldr r0, [pc, #1440] @ 4a2e44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1432] @ 4a2e1c │ │ │ │ + ldr r0, [pc, #1432] @ 4a2e48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1424] @ 4a2e20 │ │ │ │ + ldr r0, [pc, #1424] @ 4a2e4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1416] @ 4a2e24 │ │ │ │ + ldr r0, [pc, #1416] @ 4a2e50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1408] @ 4a2e28 │ │ │ │ + ldr r0, [pc, #1408] @ 4a2e54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1400] @ 4a2e2c │ │ │ │ + ldr r0, [pc, #1400] @ 4a2e58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1392] @ 4a2e30 │ │ │ │ + ldr r0, [pc, #1392] @ 4a2e5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1384] @ 4a2e34 │ │ │ │ + ldr r0, [pc, #1384] @ 4a2e60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1376] @ 4a2e38 │ │ │ │ + ldr r0, [pc, #1376] @ 4a2e64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1368] @ 4a2e3c │ │ │ │ + ldr r0, [pc, #1368] @ 4a2e68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1360] @ 4a2e40 │ │ │ │ + ldr r0, [pc, #1360] @ 4a2e6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1352] @ 4a2e44 │ │ │ │ + ldr r0, [pc, #1352] @ 4a2e70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1344] @ 4a2e48 │ │ │ │ + ldr r0, [pc, #1344] @ 4a2e74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1336] @ 4a2e4c │ │ │ │ + ldr r0, [pc, #1336] @ 4a2e78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1328] @ 4a2e50 │ │ │ │ + ldr r0, [pc, #1328] @ 4a2e7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1320] @ 4a2e54 │ │ │ │ + ldr r0, [pc, #1320] @ 4a2e80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1312] @ 4a2e58 │ │ │ │ + ldr r0, [pc, #1312] @ 4a2e84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1304] @ 4a2e5c │ │ │ │ + ldr r0, [pc, #1304] @ 4a2e88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1296] @ 4a2e60 │ │ │ │ + ldr r0, [pc, #1296] @ 4a2e8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1288] @ 4a2e64 │ │ │ │ + ldr r0, [pc, #1288] @ 4a2e90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1280] @ 4a2e68 │ │ │ │ + ldr r0, [pc, #1280] @ 4a2e94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1272] @ 4a2e6c │ │ │ │ + ldr r0, [pc, #1272] @ 4a2e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1264] @ 4a2e70 │ │ │ │ + ldr r0, [pc, #1264] @ 4a2e9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1256] @ 4a2e74 │ │ │ │ + ldr r0, [pc, #1256] @ 4a2ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1248] @ 4a2e78 │ │ │ │ + ldr r0, [pc, #1248] @ 4a2ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1240] @ 4a2e7c │ │ │ │ + ldr r0, [pc, #1240] @ 4a2ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1232] @ 4a2e80 │ │ │ │ + ldr r0, [pc, #1232] @ 4a2eac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1224] @ 4a2e84 │ │ │ │ + ldr r0, [pc, #1224] @ 4a2eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1216] @ 4a2e88 │ │ │ │ + ldr r0, [pc, #1216] @ 4a2eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1208] @ 4a2e8c │ │ │ │ + ldr r0, [pc, #1208] @ 4a2eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1200] @ 4a2e90 │ │ │ │ + ldr r0, [pc, #1200] @ 4a2ebc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1192] @ 4a2e94 │ │ │ │ + ldr r0, [pc, #1192] @ 4a2ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1184] @ 4a2e98 │ │ │ │ + ldr r0, [pc, #1184] @ 4a2ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1176] @ 4a2e9c │ │ │ │ + ldr r0, [pc, #1176] @ 4a2ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1168] @ 4a2ea0 │ │ │ │ + ldr r0, [pc, #1168] @ 4a2ecc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1160] @ 4a2ea4 │ │ │ │ + ldr r0, [pc, #1160] @ 4a2ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1152] @ 4a2ea8 │ │ │ │ + ldr r0, [pc, #1152] @ 4a2ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1144] @ 4a2eac │ │ │ │ + ldr r0, [pc, #1144] @ 4a2ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1136] @ 4a2eb0 │ │ │ │ + ldr r0, [pc, #1136] @ 4a2edc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1128] @ 4a2eb4 │ │ │ │ + ldr r0, [pc, #1128] @ 4a2ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1120] @ 4a2eb8 │ │ │ │ + ldr r0, [pc, #1120] @ 4a2ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1112] @ 4a2ebc │ │ │ │ + ldr r0, [pc, #1112] @ 4a2ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1104] @ 4a2ec0 │ │ │ │ + ldr r0, [pc, #1104] @ 4a2eec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1096] @ 4a2ec4 │ │ │ │ + ldr r0, [pc, #1096] @ 4a2ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1088] @ 4a2ec8 │ │ │ │ + ldr r0, [pc, #1088] @ 4a2ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1080] @ 4a2ecc │ │ │ │ + ldr r0, [pc, #1080] @ 4a2ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1072] @ 4a2ed0 │ │ │ │ + ldr r0, [pc, #1072] @ 4a2efc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1064] @ 4a2ed4 │ │ │ │ + ldr r0, [pc, #1064] @ 4a2f00 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1056] @ 4a2ed8 │ │ │ │ + ldr r0, [pc, #1056] @ 4a2f04 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1048] @ 4a2edc │ │ │ │ + ldr r0, [pc, #1048] @ 4a2f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1040] @ 4a2ee0 │ │ │ │ + ldr r0, [pc, #1040] @ 4a2f0c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1032] @ 4a2ee4 │ │ │ │ + ldr r0, [pc, #1032] @ 4a2f10 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1024] @ 4a2ee8 │ │ │ │ + ldr r0, [pc, #1024] @ 4a2f14 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1016] @ 4a2eec │ │ │ │ + ldr r0, [pc, #1016] @ 4a2f18 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1008] @ 4a2ef0 │ │ │ │ + ldr r0, [pc, #1008] @ 4a2f1c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #1000] @ 4a2ef4 │ │ │ │ + ldr r0, [pc, #1000] @ 4a2f20 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #992] @ 4a2ef8 │ │ │ │ + ldr r0, [pc, #992] @ 4a2f24 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #984] @ 4a2efc │ │ │ │ + ldr r0, [pc, #984] @ 4a2f28 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #976] @ 4a2f00 │ │ │ │ + ldr r0, [pc, #976] @ 4a2f2c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #968] @ 4a2f04 │ │ │ │ + ldr r0, [pc, #968] @ 4a2f30 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #960] @ 4a2f08 │ │ │ │ + ldr r0, [pc, #960] @ 4a2f34 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #952] @ 4a2f0c │ │ │ │ + ldr r0, [pc, #952] @ 4a2f38 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #944] @ 4a2f10 │ │ │ │ + ldr r0, [pc, #944] @ 4a2f3c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #936] @ 4a2f14 │ │ │ │ + ldr r0, [pc, #936] @ 4a2f40 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #928] @ 4a2f18 │ │ │ │ + ldr r0, [pc, #928] @ 4a2f44 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #920] @ 4a2f1c │ │ │ │ + ldr r0, [pc, #920] @ 4a2f48 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #912] @ 4a2f20 │ │ │ │ + ldr r0, [pc, #912] @ 4a2f4c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #904] @ 4a2f24 │ │ │ │ + ldr r0, [pc, #904] @ 4a2f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #896] @ 4a2f28 │ │ │ │ + ldr r0, [pc, #896] @ 4a2f54 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #888] @ 4a2f2c │ │ │ │ + ldr r0, [pc, #888] @ 4a2f58 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #880] @ 4a2f30 │ │ │ │ + ldr r0, [pc, #880] @ 4a2f5c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #872] @ 4a2f34 │ │ │ │ + ldr r0, [pc, #872] @ 4a2f60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #864] @ 4a2f38 │ │ │ │ + ldr r0, [pc, #864] @ 4a2f64 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #856] @ 4a2f3c │ │ │ │ + ldr r0, [pc, #856] @ 4a2f68 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #848] @ 4a2f40 │ │ │ │ + ldr r0, [pc, #848] @ 4a2f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #840] @ 4a2f44 │ │ │ │ + ldr r0, [pc, #840] @ 4a2f70 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #832] @ 4a2f48 │ │ │ │ + ldr r0, [pc, #832] @ 4a2f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #824] @ 4a2f4c │ │ │ │ + ldr r0, [pc, #824] @ 4a2f78 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #816] @ 4a2f50 │ │ │ │ + ldr r0, [pc, #816] @ 4a2f7c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r9, fp, r8, ror #30 │ │ │ │ - sbcseq r9, fp, ip, lsr pc │ │ │ │ - sbcseq r9, fp, r4, lsl pc │ │ │ │ - sbcseq r9, fp, ip, ror #29 │ │ │ │ - sbcseq r9, fp, r0, asr #29 │ │ │ │ - smullseq r9, fp, r8, lr │ │ │ │ - sbcseq r9, fp, r8, ror lr │ │ │ │ - sbcseq r9, fp, r0, asr lr │ │ │ │ - sbcseq r9, fp, r8, lsr #28 │ │ │ │ - ldrsheq r9, [fp], #220 @ 0xdc │ │ │ │ - ldrsbeq r9, [fp], #212 @ 0xd4 │ │ │ │ - ldrheq r9, [fp], #212 @ 0xd4 │ │ │ │ - smullseq r9, fp, r0, sp │ │ │ │ - sbcseq r9, fp, r4, ror #26 │ │ │ │ - sbcseq r9, fp, r8, lsr sp │ │ │ │ - sbcseq r9, fp, ip, lsl #26 │ │ │ │ - ldrsbeq r9, [fp], #200 @ 0xc8 │ │ │ │ - sbcseq r9, fp, ip, lsr #25 │ │ │ │ - sbcseq r9, fp, r4, ror ip │ │ │ │ - sbcseq r9, fp, r8, asr #24 │ │ │ │ - sbcseq r9, fp, ip, lsl ip │ │ │ │ - ldrsheq r9, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq r9, fp, r8, asr #23 │ │ │ │ - smullseq r9, fp, ip, fp │ │ │ │ - sbcseq r9, fp, r0, ror fp │ │ │ │ - sbcseq r9, fp, r4, asr #22 │ │ │ │ - sbcseq r9, fp, ip, lsl fp │ │ │ │ - ldrsheq r9, [fp], #164 @ 0xa4 │ │ │ │ - sbcseq r9, fp, r8, asr #21 │ │ │ │ - smullseq r9, fp, ip, sl │ │ │ │ - sbcseq r9, fp, ip, ror #20 │ │ │ │ - sbcseq r9, fp, r0, asr #20 │ │ │ │ - sbcseq r9, fp, r0, lsl sl │ │ │ │ - ldrsbeq r9, [fp], #144 @ 0x90 │ │ │ │ - sbcseq r9, fp, r4, lsr #19 │ │ │ │ - sbcseq r9, fp, r8, lsl r9 │ │ │ │ - sbcseq r9, fp, ip, ror #18 │ │ │ │ - sbcseq r9, fp, r0, ror #17 │ │ │ │ - sbcseq r9, fp, r4, lsr r9 │ │ │ │ - sbcseq r9, fp, r8, lsr #17 │ │ │ │ - ldrsheq r9, [fp], #140 @ 0x8c │ │ │ │ - sbcseq r9, fp, r0, ror r8 │ │ │ │ - sbcseq r9, fp, r0, asr #16 │ │ │ │ - sbcseq r9, fp, r0, lsl r7 │ │ │ │ - sbcseq r9, fp, r4, lsl #16 │ │ │ │ - ldrsbeq r9, [fp], #96 @ 0x60 │ │ │ │ - sbcseq r9, fp, r8, asr #15 │ │ │ │ + sbcseq r9, fp, ip, asr pc │ │ │ │ + sbcseq r9, fp, r0, lsr pc │ │ │ │ + sbcseq r9, fp, r8, lsl #30 │ │ │ │ + sbcseq r9, fp, r0, ror #29 │ │ │ │ + ldrheq r9, [fp], #228 @ 0xe4 │ │ │ │ + sbcseq r9, fp, ip, lsl #29 │ │ │ │ + sbcseq r9, fp, ip, ror #28 │ │ │ │ + sbcseq r9, fp, r4, asr #28 │ │ │ │ + sbcseq r9, fp, ip, lsl lr │ │ │ │ + ldrsheq r9, [fp], #208 @ 0xd0 │ │ │ │ + sbcseq r9, fp, r8, asr #27 │ │ │ │ + sbcseq r9, fp, r8, lsr #27 │ │ │ │ + sbcseq r9, fp, r4, lsl #27 │ │ │ │ + sbcseq r9, fp, r8, asr sp │ │ │ │ + sbcseq r9, fp, ip, lsr #26 │ │ │ │ + sbcseq r9, fp, r0, lsl #26 │ │ │ │ + sbcseq r9, fp, ip, asr #25 │ │ │ │ + sbcseq r9, fp, r0, lsr #25 │ │ │ │ + sbcseq r9, fp, r8, ror #24 │ │ │ │ + sbcseq r9, fp, ip, lsr ip │ │ │ │ + sbcseq r9, fp, r0, lsl ip │ │ │ │ + sbcseq r9, fp, r8, ror #23 │ │ │ │ + ldrheq r9, [fp], #188 @ 0xbc │ │ │ │ + smullseq r9, fp, r0, fp │ │ │ │ + sbcseq r9, fp, r4, ror #22 │ │ │ │ + sbcseq r9, fp, r8, lsr fp │ │ │ │ + sbcseq r9, fp, r0, lsl fp │ │ │ │ + sbcseq r9, fp, r8, ror #21 │ │ │ │ + ldrheq r9, [fp], #172 @ 0xac │ │ │ │ + smullseq r9, fp, r0, sl │ │ │ │ + sbcseq r9, fp, r0, ror #20 │ │ │ │ + sbcseq r9, fp, r4, lsr sl │ │ │ │ + sbcseq r9, fp, r4, lsl #20 │ │ │ │ + sbcseq r9, fp, r4, asr #19 │ │ │ │ + smullseq r9, fp, r8, r9 │ │ │ │ + sbcseq r9, fp, ip, lsl #18 │ │ │ │ + sbcseq r9, fp, r0, ror #18 │ │ │ │ + ldrsbeq r9, [fp], #132 @ 0x84 │ │ │ │ + sbcseq r9, fp, r8, lsr #18 │ │ │ │ + smullseq r9, fp, ip, r8 │ │ │ │ + ldrsheq r9, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r9, fp, r4, ror #16 │ │ │ │ + sbcseq r9, fp, r4, lsr r8 │ │ │ │ + sbcseq r9, fp, r4, lsl #14 │ │ │ │ + ldrsheq r9, [fp], #120 @ 0x78 │ │ │ │ + sbcseq r9, fp, r4, asr #13 │ │ │ │ + ldrheq r9, [fp], #124 @ 0x7c │ │ │ │ + sbcseq r9, fp, r4, lsl #13 │ │ │ │ + sbcseq r9, fp, r0, lsl #15 │ │ │ │ + sbcseq r9, fp, r4, asr #12 │ │ │ │ + sbcseq r9, fp, r4, asr #14 │ │ │ │ + sbcseq r9, fp, r4, lsl #12 │ │ │ │ + sbcseq r9, fp, r8, lsl #14 │ │ │ │ + sbcseq r9, fp, r4, asr #11 │ │ │ │ + sbcseq r9, fp, ip, asr #13 │ │ │ │ + sbcseq r9, fp, r4, lsl #11 │ │ │ │ smullseq r9, fp, r0, r6 │ │ │ │ - sbcseq r9, fp, ip, lsl #15 │ │ │ │ - sbcseq r9, fp, r0, asr r6 │ │ │ │ - sbcseq r9, fp, r0, asr r7 │ │ │ │ - sbcseq r9, fp, r0, lsl r6 │ │ │ │ - sbcseq r9, fp, r4, lsl r7 │ │ │ │ - ldrsbeq r9, [fp], #80 @ 0x50 │ │ │ │ - ldrsbeq r9, [fp], #104 @ 0x68 │ │ │ │ - smullseq r9, fp, r0, r5 │ │ │ │ - smullseq r9, fp, ip, r6 │ │ │ │ - sbcseq r9, fp, r0, asr r5 │ │ │ │ - sbcseq r9, fp, r0, lsr #10 │ │ │ │ - ldrsbeq r9, [fp], #36 @ 0x24 │ │ │ │ - sbcseq r9, fp, r4, lsl #1 │ │ │ │ - ldrsheq r8, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r9, fp, ip, asr #9 │ │ │ │ - sbcseq r9, fp, r0, lsl #5 │ │ │ │ - sbcseq r9, fp, ip, lsr #32 │ │ │ │ - sbcseq r8, fp, r0, lsr #27 │ │ │ │ - sbcseq r9, fp, r8, ror r4 │ │ │ │ - sbcseq r9, fp, ip, lsr #4 │ │ │ │ + sbcseq r9, fp, r4, asr #10 │ │ │ │ + sbcseq r9, fp, r4, lsl r5 │ │ │ │ + sbcseq r9, fp, r8, asr #5 │ │ │ │ + sbcseq r9, fp, r8, ror r0 │ │ │ │ + sbcseq r8, fp, ip, ror #27 │ │ │ │ + sbcseq r9, fp, r0, asr #9 │ │ │ │ + sbcseq r9, fp, r4, ror r2 │ │ │ │ + sbcseq r9, fp, r0, lsr #32 │ │ │ │ + smullseq r8, fp, r4, sp │ │ │ │ + sbcseq r9, fp, ip, ror #8 │ │ │ │ + sbcseq r9, fp, r0, lsr #4 │ │ │ │ + sbcseq r8, fp, r8, asr #31 │ │ │ │ + sbcseq r8, fp, ip, lsr sp │ │ │ │ + sbcseq r9, fp, r8, lsl r4 │ │ │ │ + sbcseq r9, fp, ip, asr #3 │ │ │ │ + sbcseq r8, fp, r0, ror pc │ │ │ │ + sbcseq r8, fp, r4, ror #25 │ │ │ │ + sbcseq r9, fp, r4, asr #7 │ │ │ │ + sbcseq r9, fp, r8, ror r1 │ │ │ │ + sbcseq r8, fp, r8, lsl pc │ │ │ │ + sbcseq r8, fp, ip, lsl #25 │ │ │ │ + sbcseq r9, fp, r0, ror r3 │ │ │ │ + sbcseq r9, fp, r4, lsr #2 │ │ │ │ + sbcseq r8, fp, r0, asr #29 │ │ │ │ + sbcseq r8, fp, r4, lsr ip │ │ │ │ + sbcseq r9, fp, ip, lsl r3 │ │ │ │ + ldrsbeq r9, [fp], #0 │ │ │ │ + sbcseq r8, fp, r8, ror #28 │ │ │ │ + ldrsbeq r8, [fp], #188 @ 0xbc │ │ │ │ + sbcseq r9, fp, r8, asr #5 │ │ │ │ + sbcseq r9, fp, ip, ror r0 │ │ │ │ + sbcseq r8, fp, r0, lsl lr │ │ │ │ + sbcseq r8, fp, r4, lsl #23 │ │ │ │ + sbcseq r9, fp, r4, ror r2 │ │ │ │ + sbcseq r9, fp, r8, lsr #32 │ │ │ │ + ldrheq r8, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq r8, fp, ip, lsr #22 │ │ │ │ + sbcseq r9, fp, r0, lsr #4 │ │ │ │ ldrsbeq r8, [fp], #244 @ 0xf4 │ │ │ │ - sbcseq r8, fp, r8, asr #26 │ │ │ │ - sbcseq r9, fp, r4, lsr #8 │ │ │ │ - ldrsbeq r9, [fp], #24 │ │ │ │ - sbcseq r8, fp, ip, ror pc │ │ │ │ - ldrsheq r8, [fp], #192 @ 0xc0 │ │ │ │ - ldrsbeq r9, [fp], #48 @ 0x30 │ │ │ │ - sbcseq r9, fp, r4, lsl #3 │ │ │ │ - sbcseq r8, fp, r4, lsr #30 │ │ │ │ - smullseq r8, fp, r8, ip │ │ │ │ - sbcseq r9, fp, ip, ror r3 │ │ │ │ - sbcseq r9, fp, r0, lsr r1 │ │ │ │ - sbcseq r8, fp, ip, asr #29 │ │ │ │ - sbcseq r8, fp, r0, asr #24 │ │ │ │ - sbcseq r9, fp, r8, lsr #6 │ │ │ │ - ldrsbeq r9, [fp], #12 │ │ │ │ - sbcseq r8, fp, r4, ror lr │ │ │ │ - sbcseq r8, fp, r8, ror #23 │ │ │ │ - ldrsbeq r9, [fp], #36 @ 0x24 │ │ │ │ - sbcseq r9, fp, r8, lsl #1 │ │ │ │ - sbcseq r8, fp, ip, lsl lr │ │ │ │ - smullseq r8, fp, r0, fp │ │ │ │ - sbcseq r9, fp, r0, lsl #5 │ │ │ │ - sbcseq r9, fp, r4, lsr r0 │ │ │ │ - sbcseq r8, fp, r4, asr #27 │ │ │ │ - sbcseq r8, fp, r8, lsr fp │ │ │ │ - sbcseq r9, fp, ip, lsr #4 │ │ │ │ - sbcseq r8, fp, r0, ror #31 │ │ │ │ - sbcseq r8, fp, ip, ror #26 │ │ │ │ - sbcseq r8, fp, r0, ror #21 │ │ │ │ - ldrsbeq r9, [fp], #24 │ │ │ │ - sbcseq r8, fp, ip, lsl #31 │ │ │ │ - sbcseq r8, fp, r4, lsl sp │ │ │ │ - sbcseq r8, fp, r8, lsl #21 │ │ │ │ - sbcseq r9, fp, r4, lsl #3 │ │ │ │ - sbcseq r8, fp, r8, lsr pc │ │ │ │ - ldrheq r8, [fp], #204 @ 0xcc │ │ │ │ - sbcseq r8, fp, r0, lsr sl │ │ │ │ - sbcseq r9, fp, r0, lsr r1 │ │ │ │ - sbcseq r8, fp, r4, ror #29 │ │ │ │ - sbcseq r8, fp, r4, ror #24 │ │ │ │ - ldrsbeq r8, [fp], #152 @ 0x98 │ │ │ │ - ldrsbeq r9, [fp], #12 │ │ │ │ - smullseq r8, fp, r0, lr │ │ │ │ - sbcseq r8, fp, ip, lsl #24 │ │ │ │ - sbcseq r8, fp, r0, lsl #19 │ │ │ │ - sbcseq r9, fp, r8, lsl #1 │ │ │ │ - sbcseq r8, fp, ip, lsr lr │ │ │ │ - ldrheq r8, [fp], #180 @ 0xb4 │ │ │ │ - sbcseq r8, fp, r8, lsr #18 │ │ │ │ - sbcseq r9, fp, r4, lsr r0 │ │ │ │ - sbcseq r8, fp, r8, ror #27 │ │ │ │ - sbcseq r8, fp, ip, asr fp │ │ │ │ - ldrsbeq r8, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r8, fp, ip, lsl #17 │ │ │ │ - sbcseq r8, fp, r4, lsr r5 │ │ │ │ - sbcseq r8, fp, r0, ror r2 │ │ │ │ - sbcseq r8, fp, ip, asr #32 │ │ │ │ - sbcseq r7, fp, r8, lsr #28 │ │ │ │ - sbcseq r7, fp, r8, lsl #24 │ │ │ │ + sbcseq r8, fp, r0, ror #26 │ │ │ │ + ldrsbeq r8, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq r9, fp, ip, asr #3 │ │ │ │ + sbcseq r8, fp, r0, lsl #31 │ │ │ │ + sbcseq r8, fp, r8, lsl #26 │ │ │ │ + sbcseq r8, fp, ip, ror sl │ │ │ │ + sbcseq r9, fp, r8, ror r1 │ │ │ │ + sbcseq r8, fp, ip, lsr #30 │ │ │ │ + ldrheq r8, [fp], #192 @ 0xc0 │ │ │ │ + sbcseq r8, fp, r4, lsr #20 │ │ │ │ + sbcseq r9, fp, r4, lsr #2 │ │ │ │ + ldrsbeq r8, [fp], #232 @ 0xe8 │ │ │ │ + sbcseq r8, fp, r8, asr ip │ │ │ │ + sbcseq r8, fp, ip, asr #19 │ │ │ │ + ldrsbeq r9, [fp], #0 │ │ │ │ + sbcseq r8, fp, r4, lsl #29 │ │ │ │ + sbcseq r8, fp, r0, lsl #24 │ │ │ │ + sbcseq r8, fp, r4, ror r9 │ │ │ │ + sbcseq r9, fp, ip, ror r0 │ │ │ │ + sbcseq r8, fp, r0, lsr lr │ │ │ │ + sbcseq r8, fp, r8, lsr #23 │ │ │ │ + sbcseq r8, fp, ip, lsl r9 │ │ │ │ + sbcseq r9, fp, r8, lsr #32 │ │ │ │ + ldrsbeq r8, [fp], #220 @ 0xdc │ │ │ │ + sbcseq r8, fp, r0, asr fp │ │ │ │ + sbcseq r8, fp, r4, asr #17 │ │ │ │ + sbcseq r8, fp, r0, lsl #17 │ │ │ │ + sbcseq r8, fp, r8, lsr #10 │ │ │ │ + sbcseq r8, fp, r4, ror #4 │ │ │ │ + sbcseq r8, fp, r0, asr #32 │ │ │ │ + sbcseq r7, fp, ip, lsl lr │ │ │ │ + ldrsheq r7, [fp], #188 @ 0xbc │ │ │ │ + ldrsheq r7, [fp], #144 @ 0x90 │ │ │ │ + sbcseq r7, fp, r4, ror #15 │ │ │ │ + sbcseq r8, fp, r8, ror #15 │ │ │ │ + smullseq r8, fp, ip, r4 │ │ │ │ + sbcseq r8, fp, r0, ror #3 │ │ │ │ + ldrheq r7, [fp], #252 @ 0xfc │ │ │ │ + smullseq r7, fp, r8, sp │ │ │ │ + sbcseq r7, fp, ip, ror fp │ │ │ │ + sbcseq r7, fp, r0, ror r9 │ │ │ │ + sbcseq r7, fp, r4, ror #14 │ │ │ │ + sbcseq r8, fp, r0, asr r7 │ │ │ │ + sbcseq r8, fp, r0, lsl r4 │ │ │ │ + sbcseq r8, fp, ip, asr r1 │ │ │ │ + sbcseq r7, fp, r8, lsr pc │ │ │ │ + sbcseq r7, fp, r4, lsl sp │ │ │ │ + ldrsheq r7, [fp], #172 @ 0xac │ │ │ │ + ldrsheq r7, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r7, fp, r4, ror #13 │ │ │ │ + ldrheq r8, [fp], #104 @ 0x68 │ │ │ │ + sbcseq r8, fp, r4, lsl #7 │ │ │ │ + ldrsbeq r8, [fp], #8 │ │ │ │ + ldrheq r7, [fp], #228 @ 0xe4 │ │ │ │ + smullseq r7, fp, r0, ip │ │ │ │ + sbcseq r7, fp, ip, ror sl │ │ │ │ + sbcseq r7, fp, r0, ror r8 │ │ │ │ + sbcseq r7, fp, r4, ror #12 │ │ │ │ + sbcseq r8, fp, r0, lsr #12 │ │ │ │ + ldrsheq r8, [fp], #40 @ 0x28 │ │ │ │ + sbcseq r8, fp, r4, asr r0 │ │ │ │ + sbcseq r7, fp, r0, lsr lr │ │ │ │ + sbcseq r7, fp, ip, lsl #24 │ │ │ │ ldrsheq r7, [fp], #156 @ 0x9c │ │ │ │ ldrsheq r7, [fp], #112 @ 0x70 │ │ │ │ - ldrsheq r8, [fp], #116 @ 0x74 │ │ │ │ - sbcseq r8, fp, r8, lsr #9 │ │ │ │ - sbcseq r8, fp, ip, ror #3 │ │ │ │ - sbcseq r7, fp, r8, asr #31 │ │ │ │ - sbcseq r7, fp, r4, lsr #27 │ │ │ │ + sbcseq r7, fp, r4, ror #11 │ │ │ │ + sbcseq r8, fp, r8, lsl #11 │ │ │ │ + sbcseq r8, fp, ip, ror #4 │ │ │ │ + ldrsbeq r7, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq r7, fp, ip, lsr #27 │ │ │ │ sbcseq r7, fp, r8, lsl #23 │ │ │ │ sbcseq r7, fp, ip, ror r9 │ │ │ │ sbcseq r7, fp, r0, ror r7 │ │ │ │ - sbcseq r8, fp, ip, asr r7 │ │ │ │ - sbcseq r8, fp, ip, lsl r4 │ │ │ │ - sbcseq r8, fp, r8, ror #2 │ │ │ │ - sbcseq r7, fp, r4, asr #30 │ │ │ │ - sbcseq r7, fp, r0, lsr #26 │ │ │ │ + sbcseq r7, fp, r4, ror #10 │ │ │ │ + ldrsheq r8, [fp], #68 @ 0x44 │ │ │ │ + sbcseq r8, fp, r0, ror #3 │ │ │ │ + sbcseq r7, fp, r0, asr pc │ │ │ │ + sbcseq r7, fp, ip, lsr #26 │ │ │ │ sbcseq r7, fp, r8, lsl #22 │ │ │ │ ldrsheq r7, [fp], #140 @ 0x8c │ │ │ │ ldrsheq r7, [fp], #96 @ 0x60 │ │ │ │ - sbcseq r8, fp, r4, asr #13 │ │ │ │ - smullseq r8, fp, r0, r3 │ │ │ │ - sbcseq r8, fp, r4, ror #1 │ │ │ │ - sbcseq r7, fp, r0, asr #29 │ │ │ │ - smullseq r7, fp, ip, ip │ │ │ │ + sbcseq r7, fp, r4, ror #9 │ │ │ │ + sbcseq r8, fp, r0, ror #8 │ │ │ │ + sbcseq r8, fp, r4, asr r1 │ │ │ │ + ldrsbeq r7, [fp], #224 @ 0xe0 │ │ │ │ + sbcseq r7, fp, ip, lsr #25 │ │ │ │ sbcseq r7, fp, r8, lsl #21 │ │ │ │ sbcseq r7, fp, ip, ror r8 │ │ │ │ sbcseq r7, fp, r0, ror r6 │ │ │ │ - sbcseq r8, fp, ip, lsr #12 │ │ │ │ - sbcseq r8, fp, r4, lsl #6 │ │ │ │ - sbcseq r8, fp, r0, rrx │ │ │ │ - sbcseq r7, fp, ip, lsr lr │ │ │ │ - sbcseq r7, fp, r8, lsl ip │ │ │ │ + sbcseq r7, fp, r4, ror #8 │ │ │ │ + sbcseq r8, fp, ip, asr #7 │ │ │ │ + sbcseq r8, fp, r8, asr #1 │ │ │ │ + sbcseq r7, fp, r0, asr lr │ │ │ │ + sbcseq r7, fp, ip, lsr #24 │ │ │ │ sbcseq r7, fp, r8, lsl #20 │ │ │ │ ldrsheq r7, [fp], #124 @ 0x7c │ │ │ │ ldrsheq r7, [fp], #80 @ 0x50 │ │ │ │ - smullseq r8, fp, r4, r5 │ │ │ │ - sbcseq r8, fp, r8, ror r2 │ │ │ │ - ldrsbeq r7, [fp], #252 @ 0xfc │ │ │ │ - ldrheq r7, [fp], #216 @ 0xd8 │ │ │ │ - smullseq r7, fp, r4, fp │ │ │ │ + sbcseq r7, fp, r4, ror #7 │ │ │ │ + sbcseq r8, fp, r8, lsr r3 │ │ │ │ + sbcseq r8, fp, ip, lsr r0 │ │ │ │ + ldrsbeq r7, [fp], #208 @ 0xd0 │ │ │ │ + sbcseq r7, fp, ip, lsr #23 │ │ │ │ sbcseq r7, fp, r8, lsl #19 │ │ │ │ sbcseq r7, fp, ip, ror r7 │ │ │ │ sbcseq r7, fp, r0, ror r5 │ │ │ │ - sbcseq r8, fp, r0, lsl #10 │ │ │ │ - sbcseq r8, fp, ip, ror #3 │ │ │ │ - sbcseq r7, fp, ip, asr pc │ │ │ │ - sbcseq r7, fp, r8, lsr sp │ │ │ │ - sbcseq r7, fp, r4, lsl fp │ │ │ │ - sbcseq r7, fp, r8, lsl #18 │ │ │ │ - ldrsheq r7, [fp], #108 @ 0x6c │ │ │ │ - ldrsheq r7, [fp], #64 @ 0x40 │ │ │ │ - sbcseq r8, fp, ip, ror #8 │ │ │ │ - sbcseq r8, fp, r0, ror #2 │ │ │ │ - ldrsbeq r7, [fp], #236 @ 0xec │ │ │ │ - ldrheq r7, [fp], #200 @ 0xc8 │ │ │ │ - smullseq r7, fp, r4, sl │ │ │ │ - sbcseq r7, fp, r8, lsl #17 │ │ │ │ - sbcseq r7, fp, ip, ror r6 │ │ │ │ - sbcseq r7, fp, r0, ror r4 │ │ │ │ - ldrsbeq r8, [fp], #56 @ 0x38 │ │ │ │ - ldrsbeq r8, [fp], #4 │ │ │ │ - sbcseq r7, fp, ip, asr lr │ │ │ │ - sbcseq r7, fp, r8, lsr ip │ │ │ │ - sbcseq r7, fp, r4, lsl sl │ │ │ │ - sbcseq r7, fp, r8, lsl #16 │ │ │ │ - ldrsheq r7, [fp], #92 @ 0x5c │ │ │ │ - ldrsheq r7, [fp], #48 @ 0x30 │ │ │ │ - sbcseq r8, fp, r4, asr #6 │ │ │ │ - sbcseq r8, fp, r8, asr #32 │ │ │ │ - ldrsbeq r7, [fp], #220 @ 0xdc │ │ │ │ - ldrheq r7, [fp], #184 @ 0xb8 │ │ │ │ - smullseq r7, fp, r4, r9 │ │ │ │ - sbcseq r7, fp, r8, lsl #15 │ │ │ │ - sbcseq r7, fp, ip, ror r5 │ │ │ │ - sbcseq r7, fp, r0, ror r3 │ │ │ │ - ldrheq r8, [fp], #32 │ │ │ │ - ldrheq r7, [fp], #252 @ 0xfc │ │ │ │ - ldrsheq r7, [fp], #104 @ 0x68 │ │ │ │ - ldrsbeq r7, [fp], #68 @ 0x44 │ │ │ │ - ldrheq r7, [fp], #32 │ │ │ │ + sbcseq r7, fp, r4, ror #6 │ │ │ │ + sbcseq r8, fp, r4, lsr #5 │ │ │ │ + ldrheq r7, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq r7, fp, ip, ror #13 │ │ │ │ + sbcseq r7, fp, r8, asr #9 │ │ │ │ + sbcseq r7, fp, r4, lsr #5 │ │ │ │ + smullseq r7, fp, r8, r0 │ │ │ │ + sbcseq r6, fp, ip, lsl #29 │ │ │ │ + sbcseq r6, fp, r0, lsl #25 │ │ │ │ + sbcseq r7, fp, ip, lsr #23 │ │ │ │ + sbcseq r7, fp, r0, asr #17 │ │ │ │ + sbcseq r7, fp, ip, ror #12 │ │ │ │ + sbcseq r7, fp, r8, asr #8 │ │ │ │ + sbcseq r7, fp, r4, lsr #4 │ │ │ │ + sbcseq r7, fp, r8, lsl r0 │ │ │ │ + sbcseq r6, fp, ip, lsl #28 │ │ │ │ + sbcseq r6, fp, r0, lsl #24 │ │ │ │ + sbcseq r7, fp, r8, lsl fp │ │ │ │ + sbcseq r7, fp, r4, lsr r8 │ │ │ │ + sbcseq r7, fp, ip, ror #11 │ │ │ │ + sbcseq r7, fp, r8, asr #7 │ │ │ │ + sbcseq r7, fp, r4, lsr #3 │ │ │ │ + smullseq r6, fp, r8, pc @ │ │ │ │ + sbcseq r6, fp, ip, lsl #27 │ │ │ │ + sbcseq r6, fp, r0, lsl #23 │ │ │ │ + sbcseq r7, fp, r4, lsl #21 │ │ │ │ + sbcseq r7, fp, r8, lsr #15 │ │ │ │ + sbcseq r7, fp, ip, ror #10 │ │ │ │ + sbcseq r7, fp, r8, asr #6 │ │ │ │ + sbcseq r7, fp, r4, lsr #2 │ │ │ │ + sbcseq r6, fp, r8, lsl pc │ │ │ │ + sbcseq r6, fp, ip, lsl #26 │ │ │ │ + sbcseq r6, fp, r0, lsl #22 │ │ │ │ + ldrsheq r7, [fp], #144 @ 0x90 │ │ │ │ + sbcseq r7, fp, ip, lsl r7 │ │ │ │ + sbcseq r7, fp, ip, ror #9 │ │ │ │ + sbcseq r7, fp, r8, asr #5 │ │ │ │ sbcseq r7, fp, r4, lsr #1 │ │ │ │ smullseq r6, fp, r8, lr │ │ │ │ sbcseq r6, fp, ip, lsl #25 │ │ │ │ - ldrheq r7, [fp], #184 @ 0xb8 │ │ │ │ - sbcseq r7, fp, ip, asr #17 │ │ │ │ - sbcseq r7, fp, r8, ror r6 │ │ │ │ - sbcseq r7, fp, r4, asr r4 │ │ │ │ - sbcseq r7, fp, r0, lsr r2 │ │ │ │ + sbcseq r6, fp, r0, lsl #21 │ │ │ │ + sbcseq r7, fp, ip, asr r9 │ │ │ │ + smullseq r7, fp, r0, r6 │ │ │ │ + sbcseq r7, fp, ip, ror #8 │ │ │ │ + sbcseq r7, fp, r8, asr #4 │ │ │ │ sbcseq r7, fp, r4, lsr #32 │ │ │ │ sbcseq r6, fp, r8, lsl lr │ │ │ │ sbcseq r6, fp, ip, lsl #24 │ │ │ │ - sbcseq r7, fp, r4, lsr #22 │ │ │ │ - sbcseq r7, fp, r0, asr #16 │ │ │ │ - ldrsheq r7, [fp], #88 @ 0x58 │ │ │ │ - ldrsbeq r7, [fp], #52 @ 0x34 │ │ │ │ - ldrheq r7, [fp], #16 │ │ │ │ - sbcseq r6, fp, r4, lsr #31 │ │ │ │ - smullseq r6, fp, r8, sp │ │ │ │ - sbcseq r6, fp, ip, lsl #23 │ │ │ │ - smullseq r7, fp, r0, sl │ │ │ │ - ldrheq r7, [fp], #116 @ 0x74 │ │ │ │ - sbcseq r7, fp, r8, ror r5 │ │ │ │ - sbcseq r7, fp, r4, asr r3 │ │ │ │ - sbcseq r7, fp, r0, lsr r1 │ │ │ │ - sbcseq r6, fp, r4, lsr #30 │ │ │ │ - sbcseq r6, fp, r8, lsl sp │ │ │ │ - sbcseq r6, fp, ip, lsl #22 │ │ │ │ - ldrsheq r7, [fp], #156 @ 0x9c │ │ │ │ - sbcseq r7, fp, r8, lsr #14 │ │ │ │ - ldrsheq r7, [fp], #72 @ 0x48 │ │ │ │ - ldrsbeq r7, [fp], #36 @ 0x24 │ │ │ │ - ldrheq r7, [fp], #0 │ │ │ │ - sbcseq r6, fp, r4, lsr #29 │ │ │ │ - smullseq r6, fp, r8, ip │ │ │ │ - sbcseq r6, fp, ip, lsl #21 │ │ │ │ - sbcseq r7, fp, r8, ror #18 │ │ │ │ - smullseq r7, fp, ip, r6 │ │ │ │ - sbcseq r7, fp, r8, ror r4 │ │ │ │ - sbcseq r7, fp, r4, asr r2 │ │ │ │ - sbcseq r7, fp, r0, lsr r0 │ │ │ │ - sbcseq r6, fp, r4, lsr #28 │ │ │ │ - sbcseq r6, fp, r8, lsl ip │ │ │ │ - sbcseq r6, fp, ip, lsl #20 │ │ │ │ - sbcseq r6, fp, r0, ror #19 │ │ │ │ - ldrsbeq r6, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r6, fp, r0, lsr #15 │ │ │ │ - sbcseq r6, fp, r0, asr r6 │ │ │ │ - sbcseq r6, fp, ip, ror #9 │ │ │ │ - sbcseq r6, fp, r0, asr #7 │ │ │ │ - smullseq r6, fp, r4, r2 │ │ │ │ - sbcseq r6, fp, r8, ror #2 │ │ │ │ - sbcseq r6, fp, r0, asr #32 │ │ │ │ - sbcseq r5, fp, r4, lsr pc │ │ │ │ - sbcseq r6, fp, r8, asr #18 │ │ │ │ - sbcseq r6, fp, r4, lsr r8 │ │ │ │ - sbcseq r6, fp, r0, lsl #14 │ │ │ │ - sbcseq r6, fp, ip, lsr #11 │ │ │ │ - sbcseq r6, fp, r0, asr r4 │ │ │ │ - sbcseq r6, fp, r4, lsr #6 │ │ │ │ - ldrsheq r6, [fp], #24 │ │ │ │ - sbcseq r6, fp, ip, asr #1 │ │ │ │ - sbcseq r5, fp, r8, lsr #31 │ │ │ │ - smullseq r5, fp, ip, lr │ │ │ │ - ldrheq r6, [fp], #128 @ 0x80 │ │ │ │ - smullseq r6, fp, r8, r7 │ │ │ │ - sbcseq r6, fp, r0, ror #12 │ │ │ │ - sbcseq r6, fp, r8, lsl #10 │ │ │ │ + sbcseq r6, fp, r0, lsl #20 │ │ │ │ + ldrsbeq r6, [fp], #148 @ 0x94 │ │ │ │ + sbcseq r6, fp, r4, asr #17 │ │ │ │ + smullseq r6, fp, r4, r7 │ │ │ │ + sbcseq r6, fp, r4, asr #12 │ │ │ │ + sbcseq r6, fp, r0, ror #9 │ │ │ │ ldrheq r6, [fp], #52 @ 0x34 │ │ │ │ sbcseq r6, fp, r8, lsl #5 │ │ │ │ sbcseq r6, fp, ip, asr r1 │ │ │ │ - sbcseq r6, fp, r0, lsr r0 │ │ │ │ - sbcseq r5, fp, r0, lsl pc │ │ │ │ - sbcseq r5, fp, r4, lsl #28 │ │ │ │ - sbcseq r6, fp, r8, lsl r8 │ │ │ │ - ldrsheq r6, [fp], #108 @ 0x6c │ │ │ │ - sbcseq r6, fp, r0, asr #11 │ │ │ │ - sbcseq r6, fp, r4, ror #8 │ │ │ │ + sbcseq r6, fp, r4, lsr r0 │ │ │ │ + sbcseq r5, fp, r8, lsr #30 │ │ │ │ + sbcseq r6, fp, ip, lsr r9 │ │ │ │ + sbcseq r6, fp, r8, lsr #16 │ │ │ │ + ldrsheq r6, [fp], #100 @ 0x64 │ │ │ │ + sbcseq r6, fp, r0, lsr #11 │ │ │ │ + sbcseq r6, fp, r4, asr #8 │ │ │ │ sbcseq r6, fp, r8, lsl r3 │ │ │ │ sbcseq r6, fp, ip, ror #3 │ │ │ │ sbcseq r6, fp, r0, asr #1 │ │ │ │ - smullseq r5, fp, r4, pc @ │ │ │ │ - sbcseq r5, fp, r8, ror lr │ │ │ │ - sbcseq r5, fp, ip, ror #26 │ │ │ │ - sbcseq r6, fp, r0, lsl #15 │ │ │ │ - sbcseq r6, fp, r0, ror #12 │ │ │ │ - sbcseq r6, fp, r0, lsr #10 │ │ │ │ - sbcseq r6, fp, r0, asr #7 │ │ │ │ + smullseq r5, fp, ip, pc @ │ │ │ │ + smullseq r5, fp, r0, lr │ │ │ │ + sbcseq r6, fp, r4, lsr #17 │ │ │ │ + sbcseq r6, fp, ip, lsl #15 │ │ │ │ + sbcseq r6, fp, r4, asr r6 │ │ │ │ + ldrsheq r6, [fp], #76 @ 0x4c │ │ │ │ + sbcseq r6, fp, r8, lsr #7 │ │ │ │ sbcseq r6, fp, ip, ror r2 │ │ │ │ sbcseq r6, fp, r0, asr r1 │ │ │ │ sbcseq r6, fp, r4, lsr #32 │ │ │ │ - ldrsheq r5, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq r5, fp, r0, ror #27 │ │ │ │ - ldrsbeq r5, [fp], #196 @ 0xc4 │ │ │ │ - sbcseq r6, fp, r8, ror #13 │ │ │ │ - sbcseq r6, fp, r4, asr #11 │ │ │ │ - sbcseq r6, fp, r0, lsl #9 │ │ │ │ - sbcseq r6, fp, ip, lsl r3 │ │ │ │ + sbcseq r5, fp, r4, lsl #30 │ │ │ │ + ldrsheq r5, [fp], #216 @ 0xd8 │ │ │ │ + sbcseq r6, fp, ip, lsl #16 │ │ │ │ + ldrsheq r6, [fp], #96 @ 0x60 │ │ │ │ + ldrheq r6, [fp], #84 @ 0x54 │ │ │ │ + sbcseq r6, fp, r8, asr r4 │ │ │ │ + sbcseq r6, fp, ip, lsl #6 │ │ │ │ sbcseq r6, fp, r0, ror #3 │ │ │ │ ldrheq r6, [fp], #4 │ │ │ │ sbcseq r5, fp, r8, lsl #31 │ │ │ │ - sbcseq r5, fp, ip, asr lr │ │ │ │ - sbcseq r5, fp, r8, asr #26 │ │ │ │ - sbcseq r5, fp, ip, lsr ip │ │ │ │ - sbcseq r6, fp, r0, asr r6 │ │ │ │ - sbcseq r6, fp, r8, lsr #10 │ │ │ │ - sbcseq r6, fp, r0, ror #7 │ │ │ │ - sbcseq r6, fp, r8, ror r2 │ │ │ │ + sbcseq r5, fp, ip, ror #28 │ │ │ │ + sbcseq r5, fp, r0, ror #26 │ │ │ │ + sbcseq r6, fp, r4, ror r7 │ │ │ │ + sbcseq r6, fp, r4, asr r6 │ │ │ │ + sbcseq r6, fp, r4, lsl r5 │ │ │ │ + ldrheq r6, [fp], #52 @ 0x34 │ │ │ │ + sbcseq r6, fp, r0, ror r2 │ │ │ │ sbcseq r6, fp, r4, asr #2 │ │ │ │ sbcseq r6, fp, r8, lsl r0 │ │ │ │ sbcseq r5, fp, ip, ror #29 │ │ │ │ - sbcseq r5, fp, r0, asr #27 │ │ │ │ - ldrheq r5, [fp], #192 @ 0xc0 │ │ │ │ - sbcseq r5, fp, r4, lsr #23 │ │ │ │ + ldrsbeq r5, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq r5, fp, r8, asr #25 │ │ │ │ + ldrsbeq r6, [fp], #108 @ 0x6c │ │ │ │ ldrheq r6, [fp], #88 @ 0x58 │ │ │ │ - sbcseq r6, fp, ip, lsl #9 │ │ │ │ - sbcseq r6, fp, r0, asr #6 │ │ │ │ + sbcseq r6, fp, r4, ror r4 │ │ │ │ + sbcseq r6, fp, r0, lsl r3 │ │ │ │ ldrsbeq r6, [fp], #20 │ │ │ │ sbcseq r6, fp, r8, lsr #1 │ │ │ │ sbcseq r5, fp, ip, ror pc │ │ │ │ sbcseq r5, fp, r0, asr lr │ │ │ │ - sbcseq r5, fp, r4, lsr #26 │ │ │ │ - sbcseq r5, fp, r8, lsl ip │ │ │ │ - sbcseq r5, fp, ip, lsl #22 │ │ │ │ - sbcseq r5, fp, r8, ror #21 │ │ │ │ - sbcseq r5, fp, r0, asr #21 │ │ │ │ - smullseq r5, fp, r8, sl │ │ │ │ - sbcseq r5, fp, r0, ror sl │ │ │ │ - sbcseq r5, fp, r8, asr #20 │ │ │ │ - sbcseq r5, fp, r8, lsl sl │ │ │ │ - sbcseq r5, fp, r8, ror #19 │ │ │ │ - ldrheq r5, [fp], #156 @ 0x9c │ │ │ │ - sbcseq r5, fp, r8, lsl #19 │ │ │ │ - sbcseq r5, fp, ip, asr r9 │ │ │ │ - sbcseq r5, fp, r0, lsr r9 │ │ │ │ - sbcseq r5, fp, r4, lsl #18 │ │ │ │ - ldrsbeq r5, [fp], #128 @ 0x80 │ │ │ │ - sbcseq r5, fp, r0, lsr #17 │ │ │ │ - sbcseq r5, fp, ip, ror #16 │ │ │ │ - sbcseq r5, fp, ip, lsr r8 │ │ │ │ - sbcseq r5, fp, ip, lsl #16 │ │ │ │ - ldrsbeq r5, [fp], #124 @ 0x7c │ │ │ │ - sbcseq r5, fp, ip, lsr #15 │ │ │ │ - sbcseq r5, fp, ip, ror r7 │ │ │ │ - sbcseq r5, fp, r8, asr #14 │ │ │ │ - sbcseq r5, fp, r4, lsl r7 │ │ │ │ - sbcseq r5, fp, ip, ror #13 │ │ │ │ - ldrheq r5, [fp], #96 @ 0x60 │ │ │ │ - sbcseq r5, fp, r8, lsl #13 │ │ │ │ - sbcseq r5, fp, r4, ror #12 │ │ │ │ - sbcseq r5, fp, r0, lsr r6 │ │ │ │ - sbcseq r5, fp, r8, ror r5 │ │ │ │ - sbcseq r5, fp, r8, lsr #9 │ │ │ │ - sbcseq r5, fp, r4, ror #11 │ │ │ │ - sbcseq r5, fp, r0, lsr #10 │ │ │ │ - sbcseq r5, fp, ip, asr r4 │ │ │ │ - smullseq r5, fp, r8, r5 │ │ │ │ - sbcseq r5, fp, r8, asr #9 │ │ │ │ - sbcseq r5, fp, r0, lsl r4 │ │ │ │ - sbcseq r5, fp, ip, asr #10 │ │ │ │ - sbcseq r5, fp, r0, ror r4 │ │ │ │ - sbcseq r5, fp, r4, asr #7 │ │ │ │ - sbcseq r5, fp, r4, lsl #7 │ │ │ │ - ldrheq r5, [fp], #36 @ 0x24 │ │ │ │ - sbcseq r5, fp, r4, lsl #4 │ │ │ │ - sbcseq r5, fp, r8, asr #2 │ │ │ │ - smullseq r5, fp, r0, r0 │ │ │ │ - sbcseq r5, fp, r4, lsl r3 │ │ │ │ - sbcseq r5, fp, r0, asr r2 │ │ │ │ - smullseq r5, fp, ip, r1 │ │ │ │ - sbcseq r5, fp, r0, ror #1 │ │ │ │ - sbcseq r5, fp, ip, lsr #32 │ │ │ │ - sbcseq r5, fp, r4, lsr #5 │ │ │ │ - sbcseq r5, fp, ip, ror #3 │ │ │ │ - sbcseq r5, fp, r4, lsr r1 │ │ │ │ - sbcseq r5, fp, r8, ror r0 │ │ │ │ - sbcseq r4, fp, r8, asr #31 │ │ │ │ - sbcseq r5, fp, r4, lsr r2 │ │ │ │ - sbcseq r5, fp, r8, lsl #3 │ │ │ │ - sbcseq r5, fp, ip, asr #1 │ │ │ │ - sbcseq r5, fp, r0, lsl r0 │ │ │ │ - sbcseq r4, fp, r4, ror #30 │ │ │ │ - sbcseq r4, fp, ip, lsr pc │ │ │ │ - sbcseq r4, fp, ip, lsl #30 │ │ │ │ - ldrsbeq r4, [fp], #232 @ 0xe8 │ │ │ │ - sbcseq r4, fp, r4, lsr #29 │ │ │ │ - sbcseq r4, fp, r0, ror lr │ │ │ │ - sbcseq r4, fp, r0, asr #28 │ │ │ │ - sbcseq r4, fp, r0, lsl lr │ │ │ │ - sbcseq r4, fp, r0, ror #27 │ │ │ │ - ldrheq r4, [fp], #220 @ 0xdc │ │ │ │ - smullseq r4, fp, r8, sp │ │ │ │ - sbcseq r4, fp, r4, ror sp │ │ │ │ - sbcseq r4, fp, r0, asr sp │ │ │ │ - sbcseq r4, fp, ip, lsr #26 │ │ │ │ - sbcseq r4, fp, r8, lsl #26 │ │ │ │ - sbcseq r4, fp, r4, ror #25 │ │ │ │ - sbcseq r4, fp, r0, asr #25 │ │ │ │ - smullseq r4, fp, ip, ip │ │ │ │ - sbcseq r4, fp, r0, ror ip │ │ │ │ - sbcseq r4, fp, r4, asr #24 │ │ │ │ - sbcseq r4, fp, r8, lsl ip │ │ │ │ - sbcseq r4, fp, r4, ror #23 │ │ │ │ - ldr r0, [pc, #-828] @ 4a2f54 │ │ │ │ + sbcseq r5, fp, ip, lsr sp │ │ │ │ + sbcseq r5, fp, r0, lsr ip │ │ │ │ + sbcseq r6, fp, r4, asr #12 │ │ │ │ + sbcseq r6, fp, ip, lsl r5 │ │ │ │ + ldrsbeq r6, [fp], #52 @ 0x34 │ │ │ │ + sbcseq r6, fp, ip, ror #4 │ │ │ │ + sbcseq r6, fp, r8, lsr r1 │ │ │ │ + sbcseq r6, fp, ip │ │ │ │ + sbcseq r5, fp, r0, ror #29 │ │ │ │ + ldrheq r5, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq r5, fp, r4, lsr #25 │ │ │ │ + smullseq r5, fp, r8, fp │ │ │ │ + sbcseq r6, fp, ip, lsr #11 │ │ │ │ + sbcseq r6, fp, r0, lsl #9 │ │ │ │ + sbcseq r6, fp, r4, lsr r3 │ │ │ │ + sbcseq r6, fp, r8, asr #3 │ │ │ │ + smullseq r6, fp, ip, r0 │ │ │ │ + sbcseq r5, fp, r0, ror pc │ │ │ │ + sbcseq r5, fp, r4, asr #28 │ │ │ │ + sbcseq r5, fp, r8, lsl sp │ │ │ │ + sbcseq r5, fp, ip, lsl #24 │ │ │ │ + sbcseq r5, fp, r0, lsl #22 │ │ │ │ + ldrsbeq r5, [fp], #172 @ 0xac │ │ │ │ + ldrheq r5, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq r5, fp, ip, lsl #21 │ │ │ │ + sbcseq r5, fp, r4, ror #20 │ │ │ │ + sbcseq r5, fp, ip, lsr sl │ │ │ │ + sbcseq r5, fp, ip, lsl #20 │ │ │ │ + ldrsbeq r5, [fp], #156 @ 0x9c │ │ │ │ + ldrheq r5, [fp], #144 @ 0x90 │ │ │ │ + sbcseq r5, fp, ip, ror r9 │ │ │ │ + sbcseq r5, fp, r0, asr r9 │ │ │ │ + sbcseq r5, fp, r4, lsr #18 │ │ │ │ + ldrsheq r5, [fp], #136 @ 0x88 │ │ │ │ + sbcseq r5, fp, r4, asr #17 │ │ │ │ + smullseq r5, fp, r4, r8 │ │ │ │ + sbcseq r5, fp, r0, ror #16 │ │ │ │ + sbcseq r5, fp, r0, lsr r8 │ │ │ │ + sbcseq r5, fp, r0, lsl #16 │ │ │ │ + ldrsbeq r5, [fp], #112 @ 0x70 │ │ │ │ + sbcseq r5, fp, r0, lsr #15 │ │ │ │ + sbcseq r5, fp, r0, ror r7 │ │ │ │ + sbcseq r5, fp, ip, lsr r7 │ │ │ │ + sbcseq r5, fp, r8, lsl #14 │ │ │ │ + sbcseq r5, fp, r0, ror #13 │ │ │ │ + sbcseq r5, fp, r4, lsr #13 │ │ │ │ + sbcseq r5, fp, ip, ror r6 │ │ │ │ + sbcseq r5, fp, r8, asr r6 │ │ │ │ + sbcseq r5, fp, r4, lsr #12 │ │ │ │ + sbcseq r5, fp, ip, ror #10 │ │ │ │ + smullseq r5, fp, ip, r4 │ │ │ │ + ldrsbeq r5, [fp], #88 @ 0x58 │ │ │ │ + sbcseq r5, fp, r4, lsl r5 │ │ │ │ + sbcseq r5, fp, r0, asr r4 │ │ │ │ + sbcseq r5, fp, ip, lsl #11 │ │ │ │ + ldrheq r5, [fp], #76 @ 0x4c │ │ │ │ + sbcseq r5, fp, r4, lsl #8 │ │ │ │ + sbcseq r5, fp, r0, asr #10 │ │ │ │ + sbcseq r5, fp, r4, ror #8 │ │ │ │ + ldrheq r5, [fp], #56 @ 0x38 │ │ │ │ + sbcseq r5, fp, r8, ror r3 │ │ │ │ + sbcseq r5, fp, r8, lsr #5 │ │ │ │ + ldrsheq r5, [fp], #24 │ │ │ │ + sbcseq r5, fp, ip, lsr r1 │ │ │ │ + sbcseq r5, fp, r4, lsl #1 │ │ │ │ + sbcseq r5, fp, r8, lsl #6 │ │ │ │ + sbcseq r5, fp, r4, asr #4 │ │ │ │ + smullseq r5, fp, r0, r1 │ │ │ │ + ldrsbeq r5, [fp], #4 │ │ │ │ + sbcseq r5, fp, r0, lsr #32 │ │ │ │ + smullseq r5, fp, r8, r2 │ │ │ │ + sbcseq r5, fp, r0, ror #3 │ │ │ │ + sbcseq r5, fp, r8, lsr #2 │ │ │ │ + sbcseq r5, fp, ip, rrx │ │ │ │ + ldrheq r4, [fp], #252 @ 0xfc │ │ │ │ + sbcseq r5, fp, r8, lsr #4 │ │ │ │ + sbcseq r5, fp, ip, ror r1 │ │ │ │ + sbcseq r5, fp, r0, asr #1 │ │ │ │ + sbcseq r5, fp, r4 │ │ │ │ + sbcseq r4, fp, r8, asr pc │ │ │ │ + sbcseq r4, fp, r0, lsr pc │ │ │ │ + sbcseq r4, fp, r0, lsl #30 │ │ │ │ + sbcseq r4, fp, ip, asr #29 │ │ │ │ + smullseq r4, fp, r8, lr │ │ │ │ + sbcseq r4, fp, r4, ror #28 │ │ │ │ + sbcseq r4, fp, r4, lsr lr │ │ │ │ + sbcseq r4, fp, r4, lsl #28 │ │ │ │ + ldrsbeq r4, [fp], #212 @ 0xd4 │ │ │ │ + ldrheq r4, [fp], #208 @ 0xd0 │ │ │ │ + sbcseq r4, fp, ip, lsl #27 │ │ │ │ + sbcseq r4, fp, r8, ror #26 │ │ │ │ + sbcseq r4, fp, r4, asr #26 │ │ │ │ + sbcseq r4, fp, r0, lsr #26 │ │ │ │ + ldrsheq r4, [fp], #204 @ 0xcc │ │ │ │ + ldrsbeq r4, [fp], #200 @ 0xc8 │ │ │ │ + ldrheq r4, [fp], #196 @ 0xc4 │ │ │ │ + smullseq r4, fp, r0, ip │ │ │ │ + sbcseq r4, fp, r4, ror #24 │ │ │ │ + sbcseq r4, fp, r8, lsr ip │ │ │ │ + sbcseq r4, fp, ip, lsl #24 │ │ │ │ + ldrsbeq r4, [fp], #184 @ 0xb8 │ │ │ │ + ldr r0, [pc, #-828] @ 4a2f80 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-836] @ 4a2f58 │ │ │ │ + ldr r0, [pc, #-836] @ 4a2f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-844] @ 4a2f5c │ │ │ │ + ldr r0, [pc, #-844] @ 4a2f88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-852] @ 4a2f60 │ │ │ │ + ldr r0, [pc, #-852] @ 4a2f8c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-860] @ 4a2f64 │ │ │ │ + ldr r0, [pc, #-860] @ 4a2f90 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-868] @ 4a2f68 │ │ │ │ + ldr r0, [pc, #-868] @ 4a2f94 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-876] @ 4a2f6c │ │ │ │ + ldr r0, [pc, #-876] @ 4a2f98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-884] @ 4a2f70 │ │ │ │ + ldr r0, [pc, #-884] @ 4a2f9c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-892] @ 4a2f74 │ │ │ │ + ldr r0, [pc, #-892] @ 4a2fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-900] @ 4a2f78 │ │ │ │ + ldr r0, [pc, #-900] @ 4a2fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-908] @ 4a2f7c │ │ │ │ + ldr r0, [pc, #-908] @ 4a2fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-916] @ 4a2f80 │ │ │ │ + ldr r0, [pc, #-916] @ 4a2fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-924] @ 4a2f84 │ │ │ │ + ldr r0, [pc, #-924] @ 4a2fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-932] @ 4a2f88 │ │ │ │ + ldr r0, [pc, #-932] @ 4a2fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-940] @ 4a2f8c │ │ │ │ + ldr r0, [pc, #-940] @ 4a2fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-948] @ 4a2f90 │ │ │ │ + ldr r0, [pc, #-948] @ 4a2fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-956] @ 4a2f94 │ │ │ │ + ldr r0, [pc, #-956] @ 4a2fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-964] @ 4a2f98 │ │ │ │ + ldr r0, [pc, #-964] @ 4a2fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-972] @ 4a2f9c │ │ │ │ + ldr r0, [pc, #-972] @ 4a2fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-980] @ 4a2fa0 │ │ │ │ + ldr r0, [pc, #-980] @ 4a2fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-988] @ 4a2fa4 │ │ │ │ + ldr r0, [pc, #-988] @ 4a2fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-996] @ 4a2fa8 │ │ │ │ + ldr r0, [pc, #-996] @ 4a2fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1004] @ 4a2fac │ │ │ │ + ldr r0, [pc, #-1004] @ 4a2fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1012] @ 4a2fb0 │ │ │ │ + ldr r0, [pc, #-1012] @ 4a2fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1020] @ 4a2fb4 │ │ │ │ + ldr r0, [pc, #-1020] @ 4a2fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1028] @ 4a2fb8 │ │ │ │ + ldr r0, [pc, #-1028] @ 4a2fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1036] @ 4a2fbc │ │ │ │ + ldr r0, [pc, #-1036] @ 4a2fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1044] @ 4a2fc0 │ │ │ │ + ldr r0, [pc, #-1044] @ 4a2fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1052] @ 4a2fc4 │ │ │ │ + ldr r0, [pc, #-1052] @ 4a2ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1060] @ 4a2fc8 │ │ │ │ + ldr r0, [pc, #-1060] @ 4a2ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1068] @ 4a2fcc │ │ │ │ + ldr r0, [pc, #-1068] @ 4a2ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1076] @ 4a2fd0 │ │ │ │ + ldr r0, [pc, #-1076] @ 4a2ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1084] @ 4a2fd4 │ │ │ │ + ldr r0, [pc, #-1084] @ 4a3000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1092] @ 4a2fd8 │ │ │ │ + ldr r0, [pc, #-1092] @ 4a3004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1100] @ 4a2fdc │ │ │ │ + ldr r0, [pc, #-1100] @ 4a3008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1108] @ 4a2fe0 │ │ │ │ + ldr r0, [pc, #-1108] @ 4a300c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1116] @ 4a2fe4 │ │ │ │ + ldr r0, [pc, #-1116] @ 4a3010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1124] @ 4a2fe8 │ │ │ │ + ldr r0, [pc, #-1124] @ 4a3014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1132] @ 4a2fec │ │ │ │ + ldr r0, [pc, #-1132] @ 4a3018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1140] @ 4a2ff0 │ │ │ │ + ldr r0, [pc, #-1140] @ 4a301c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1148] @ 4a2ff4 │ │ │ │ + ldr r0, [pc, #-1148] @ 4a3020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1156] @ 4a2ff8 │ │ │ │ + ldr r0, [pc, #-1156] @ 4a3024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1164] @ 4a2ffc │ │ │ │ + ldr r0, [pc, #-1164] @ 4a3028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1172] @ 4a3000 │ │ │ │ + ldr r0, [pc, #-1172] @ 4a302c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1180] @ 4a3004 │ │ │ │ + ldr r0, [pc, #-1180] @ 4a3030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1188] @ 4a3008 │ │ │ │ + ldr r0, [pc, #-1188] @ 4a3034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1196] @ 4a300c │ │ │ │ + ldr r0, [pc, #-1196] @ 4a3038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1204] @ 4a3010 │ │ │ │ + ldr r0, [pc, #-1204] @ 4a303c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1212] @ 4a3014 │ │ │ │ + ldr r0, [pc, #-1212] @ 4a3040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1220] @ 4a3018 │ │ │ │ + ldr r0, [pc, #-1220] @ 4a3044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1228] @ 4a301c │ │ │ │ + ldr r0, [pc, #-1228] @ 4a3048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1236] @ 4a3020 │ │ │ │ + ldr r0, [pc, #-1236] @ 4a304c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1244] @ 4a3024 │ │ │ │ + ldr r0, [pc, #-1244] @ 4a3050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1252] @ 4a3028 │ │ │ │ + ldr r0, [pc, #-1252] @ 4a3054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1260] @ 4a302c │ │ │ │ + ldr r0, [pc, #-1260] @ 4a3058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1268] @ 4a3030 │ │ │ │ + ldr r0, [pc, #-1268] @ 4a305c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1276] @ 4a3034 │ │ │ │ + ldr r0, [pc, #-1276] @ 4a3060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1284] @ 4a3038 │ │ │ │ + ldr r0, [pc, #-1284] @ 4a3064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1292] @ 4a303c │ │ │ │ + ldr r0, [pc, #-1292] @ 4a3068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1300] @ 4a3040 │ │ │ │ + ldr r0, [pc, #-1300] @ 4a306c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1308] @ 4a3044 │ │ │ │ + ldr r0, [pc, #-1308] @ 4a3070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1316] @ 4a3048 │ │ │ │ + ldr r0, [pc, #-1316] @ 4a3074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1324] @ 4a304c │ │ │ │ + ldr r0, [pc, #-1324] @ 4a3078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1332] @ 4a3050 │ │ │ │ + ldr r0, [pc, #-1332] @ 4a307c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1340] @ 4a3054 │ │ │ │ + ldr r0, [pc, #-1340] @ 4a3080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1348] @ 4a3058 │ │ │ │ + ldr r0, [pc, #-1348] @ 4a3084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1356] @ 4a305c │ │ │ │ + ldr r0, [pc, #-1356] @ 4a3088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1364] @ 4a3060 │ │ │ │ + ldr r0, [pc, #-1364] @ 4a308c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1372] @ 4a3064 │ │ │ │ + ldr r0, [pc, #-1372] @ 4a3090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1380] @ 4a3068 │ │ │ │ + ldr r0, [pc, #-1380] @ 4a3094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1388] @ 4a306c │ │ │ │ + ldr r0, [pc, #-1388] @ 4a3098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1396] @ 4a3070 │ │ │ │ + ldr r0, [pc, #-1396] @ 4a309c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1404] @ 4a3074 │ │ │ │ + ldr r0, [pc, #-1404] @ 4a30a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1412] @ 4a3078 │ │ │ │ + ldr r0, [pc, #-1412] @ 4a30a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1420] @ 4a307c │ │ │ │ + ldr r0, [pc, #-1420] @ 4a30a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1428] @ 4a3080 │ │ │ │ + ldr r0, [pc, #-1428] @ 4a30ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1436] @ 4a3084 │ │ │ │ + ldr r0, [pc, #-1436] @ 4a30b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1444] @ 4a3088 │ │ │ │ + ldr r0, [pc, #-1444] @ 4a30b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1452] @ 4a308c │ │ │ │ + ldr r0, [pc, #-1452] @ 4a30b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1460] @ 4a3090 │ │ │ │ + ldr r0, [pc, #-1460] @ 4a30bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1468] @ 4a3094 │ │ │ │ + ldr r0, [pc, #-1468] @ 4a30c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1476] @ 4a3098 │ │ │ │ + ldr r0, [pc, #-1476] @ 4a30c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1484] @ 4a309c │ │ │ │ + ldr r0, [pc, #-1484] @ 4a30c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1492] @ 4a30a0 │ │ │ │ + ldr r0, [pc, #-1492] @ 4a30cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1500] @ 4a30a4 │ │ │ │ + ldr r0, [pc, #-1500] @ 4a30d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1508] @ 4a30a8 │ │ │ │ + ldr r0, [pc, #-1508] @ 4a30d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1516] @ 4a30ac │ │ │ │ + ldr r0, [pc, #-1516] @ 4a30d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1524] @ 4a30b0 │ │ │ │ + ldr r0, [pc, #-1524] @ 4a30dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1532] @ 4a30b4 │ │ │ │ + ldr r0, [pc, #-1532] @ 4a30e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1540] @ 4a30b8 │ │ │ │ + ldr r0, [pc, #-1540] @ 4a30e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1548] @ 4a30bc │ │ │ │ + ldr r0, [pc, #-1548] @ 4a30e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1556] @ 4a30c0 │ │ │ │ + ldr r0, [pc, #-1556] @ 4a30ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1564] @ 4a30c4 │ │ │ │ + ldr r0, [pc, #-1564] @ 4a30f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1572] @ 4a30c8 │ │ │ │ + ldr r0, [pc, #-1572] @ 4a30f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1580] @ 4a30cc │ │ │ │ + ldr r0, [pc, #-1580] @ 4a30f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1588] @ 4a30d0 │ │ │ │ + ldr r0, [pc, #-1588] @ 4a30fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1596] @ 4a30d4 │ │ │ │ + ldr r0, [pc, #-1596] @ 4a3100 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1604] @ 4a30d8 │ │ │ │ + ldr r0, [pc, #-1604] @ 4a3104 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1612] @ 4a30dc │ │ │ │ + ldr r0, [pc, #-1612] @ 4a3108 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1620] @ 4a30e0 │ │ │ │ + ldr r0, [pc, #-1620] @ 4a310c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1628] @ 4a30e4 │ │ │ │ + ldr r0, [pc, #-1628] @ 4a3110 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1636] @ 4a30e8 │ │ │ │ + ldr r0, [pc, #-1636] @ 4a3114 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1644] @ 4a30ec │ │ │ │ + ldr r0, [pc, #-1644] @ 4a3118 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1652] @ 4a30f0 │ │ │ │ + ldr r0, [pc, #-1652] @ 4a311c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1660] @ 4a30f4 │ │ │ │ + ldr r0, [pc, #-1660] @ 4a3120 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1668] @ 4a30f8 │ │ │ │ + ldr r0, [pc, #-1668] @ 4a3124 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1676] @ 4a30fc │ │ │ │ + ldr r0, [pc, #-1676] @ 4a3128 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1684] @ 4a3100 │ │ │ │ + ldr r0, [pc, #-1684] @ 4a312c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1692] @ 4a3104 │ │ │ │ + ldr r0, [pc, #-1692] @ 4a3130 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1700] @ 4a3108 │ │ │ │ + ldr r0, [pc, #-1700] @ 4a3134 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1708] @ 4a310c │ │ │ │ + ldr r0, [pc, #-1708] @ 4a3138 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1716] @ 4a3110 │ │ │ │ + ldr r0, [pc, #-1716] @ 4a313c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1724] @ 4a3114 │ │ │ │ + ldr r0, [pc, #-1724] @ 4a3140 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1732] @ 4a3118 │ │ │ │ + ldr r0, [pc, #-1732] @ 4a3144 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1740] @ 4a311c │ │ │ │ + ldr r0, [pc, #-1740] @ 4a3148 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1748] @ 4a3120 │ │ │ │ + ldr r0, [pc, #-1748] @ 4a314c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1756] @ 4a3124 │ │ │ │ + ldr r0, [pc, #-1756] @ 4a3150 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1764] @ 4a3128 │ │ │ │ + ldr r0, [pc, #-1764] @ 4a3154 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1772] @ 4a312c │ │ │ │ + ldr r0, [pc, #-1772] @ 4a3158 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1780] @ 4a3130 │ │ │ │ + ldr r0, [pc, #-1780] @ 4a315c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1788] @ 4a3134 │ │ │ │ + ldr r0, [pc, #-1788] @ 4a3160 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1796] @ 4a3138 │ │ │ │ + ldr r0, [pc, #-1796] @ 4a3164 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1804] @ 4a313c │ │ │ │ + ldr r0, [pc, #-1804] @ 4a3168 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1812] @ 4a3140 │ │ │ │ + ldr r0, [pc, #-1812] @ 4a316c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1820] @ 4a3144 │ │ │ │ + ldr r0, [pc, #-1820] @ 4a3170 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1828] @ 4a3148 │ │ │ │ + ldr r0, [pc, #-1828] @ 4a3174 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1836] @ 4a314c │ │ │ │ + ldr r0, [pc, #-1836] @ 4a3178 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1844] @ 4a3150 │ │ │ │ + ldr r0, [pc, #-1844] @ 4a317c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1852] @ 4a3154 │ │ │ │ + ldr r0, [pc, #-1852] @ 4a3180 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1860] @ 4a3158 │ │ │ │ + ldr r0, [pc, #-1860] @ 4a3184 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1868] @ 4a315c │ │ │ │ + ldr r0, [pc, #-1868] @ 4a3188 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1876] @ 4a3160 │ │ │ │ + ldr r0, [pc, #-1876] @ 4a318c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1884] @ 4a3164 │ │ │ │ + ldr r0, [pc, #-1884] @ 4a3190 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1892] @ 4a3168 │ │ │ │ + ldr r0, [pc, #-1892] @ 4a3194 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1900] @ 4a316c │ │ │ │ + ldr r0, [pc, #-1900] @ 4a3198 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1908] @ 4a3170 │ │ │ │ + ldr r0, [pc, #-1908] @ 4a319c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1916] @ 4a3174 │ │ │ │ + ldr r0, [pc, #-1916] @ 4a31a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1924] @ 4a3178 │ │ │ │ + ldr r0, [pc, #-1924] @ 4a31a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1932] @ 4a317c │ │ │ │ + ldr r0, [pc, #-1932] @ 4a31a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1940] @ 4a3180 │ │ │ │ + ldr r0, [pc, #-1940] @ 4a31ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1948] @ 4a3184 │ │ │ │ + ldr r0, [pc, #-1948] @ 4a31b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1956] @ 4a3188 │ │ │ │ + ldr r0, [pc, #-1956] @ 4a31b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1964] @ 4a318c │ │ │ │ + ldr r0, [pc, #-1964] @ 4a31b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1972] @ 4a3190 │ │ │ │ + ldr r0, [pc, #-1972] @ 4a31bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1980] @ 4a3194 │ │ │ │ + ldr r0, [pc, #-1980] @ 4a31c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1988] @ 4a3198 │ │ │ │ + ldr r0, [pc, #-1988] @ 4a31c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-1996] @ 4a319c │ │ │ │ + ldr r0, [pc, #-1996] @ 4a31c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2004] @ 4a31a0 │ │ │ │ + ldr r0, [pc, #-2004] @ 4a31cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2012] @ 4a31a4 │ │ │ │ + ldr r0, [pc, #-2012] @ 4a31d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2020] @ 4a31a8 │ │ │ │ + ldr r0, [pc, #-2020] @ 4a31d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2028] @ 4a31ac │ │ │ │ + ldr r0, [pc, #-2028] @ 4a31d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2036] @ 4a31b0 │ │ │ │ + ldr r0, [pc, #-2036] @ 4a31dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2044] @ 4a31b4 │ │ │ │ + ldr r0, [pc, #-2044] @ 4a31e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2052] @ 4a31b8 │ │ │ │ + ldr r0, [pc, #-2052] @ 4a31e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2060] @ 4a31bc │ │ │ │ + ldr r0, [pc, #-2060] @ 4a31e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2068] @ 4a31c0 │ │ │ │ + ldr r0, [pc, #-2068] @ 4a31ec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2076] @ 4a31c4 │ │ │ │ + ldr r0, [pc, #-2076] @ 4a31f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2084] @ 4a31c8 │ │ │ │ + ldr r0, [pc, #-2084] @ 4a31f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2092] @ 4a31cc │ │ │ │ + ldr r0, [pc, #-2092] @ 4a31f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2100] @ 4a31d0 │ │ │ │ + ldr r0, [pc, #-2100] @ 4a31fc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2108] @ 4a31d4 │ │ │ │ + ldr r0, [pc, #-2108] @ 4a3200 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2116] @ 4a31d8 │ │ │ │ + ldr r0, [pc, #-2116] @ 4a3204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2124] @ 4a31dc │ │ │ │ + ldr r0, [pc, #-2124] @ 4a3208 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2132] @ 4a31e0 │ │ │ │ + ldr r0, [pc, #-2132] @ 4a320c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2140] @ 4a31e4 │ │ │ │ + ldr r0, [pc, #-2140] @ 4a3210 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2148] @ 4a31e8 │ │ │ │ + ldr r0, [pc, #-2148] @ 4a3214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2156] @ 4a31ec │ │ │ │ + ldr r0, [pc, #-2156] @ 4a3218 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2164] @ 4a31f0 │ │ │ │ + ldr r0, [pc, #-2164] @ 4a321c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2172] @ 4a31f4 │ │ │ │ + ldr r0, [pc, #-2172] @ 4a3220 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2180] @ 4a31f8 │ │ │ │ + ldr r0, [pc, #-2180] @ 4a3224 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2188] @ 4a31fc │ │ │ │ + ldr r0, [pc, #-2188] @ 4a3228 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2196] @ 4a3200 │ │ │ │ + ldr r0, [pc, #-2196] @ 4a322c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2204] @ 4a3204 │ │ │ │ + ldr r0, [pc, #-2204] @ 4a3230 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2212] @ 4a3208 │ │ │ │ + ldr r0, [pc, #-2212] @ 4a3234 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2220] @ 4a320c │ │ │ │ + ldr r0, [pc, #-2220] @ 4a3238 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2228] @ 4a3210 │ │ │ │ + ldr r0, [pc, #-2228] @ 4a323c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2236] @ 4a3214 │ │ │ │ + ldr r0, [pc, #-2236] @ 4a3240 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2244] @ 4a3218 │ │ │ │ + ldr r0, [pc, #-2244] @ 4a3244 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2252] @ 4a321c │ │ │ │ + ldr r0, [pc, #-2252] @ 4a3248 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2260] @ 4a3220 │ │ │ │ + ldr r0, [pc, #-2260] @ 4a324c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2268] @ 4a3224 │ │ │ │ + ldr r0, [pc, #-2268] @ 4a3250 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2276] @ 4a3228 │ │ │ │ + ldr r0, [pc, #-2276] @ 4a3254 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2284] @ 4a322c │ │ │ │ + ldr r0, [pc, #-2284] @ 4a3258 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2292] @ 4a3230 │ │ │ │ + ldr r0, [pc, #-2292] @ 4a325c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2300] @ 4a3234 │ │ │ │ + ldr r0, [pc, #-2300] @ 4a3260 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2308] @ 4a3238 │ │ │ │ + ldr r0, [pc, #-2308] @ 4a3264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2316] @ 4a323c │ │ │ │ + ldr r0, [pc, #-2316] @ 4a3268 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2324] @ 4a3240 │ │ │ │ + ldr r0, [pc, #-2324] @ 4a326c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2332] @ 4a3244 │ │ │ │ + ldr r0, [pc, #-2332] @ 4a3270 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2340] @ 4a3248 │ │ │ │ + ldr r0, [pc, #-2340] @ 4a3274 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2348] @ 4a324c │ │ │ │ + ldr r0, [pc, #-2348] @ 4a3278 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2356] @ 4a3250 │ │ │ │ + ldr r0, [pc, #-2356] @ 4a327c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2364] @ 4a3254 │ │ │ │ + ldr r0, [pc, #-2364] @ 4a3280 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2372] @ 4a3258 │ │ │ │ + ldr r0, [pc, #-2372] @ 4a3284 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2380] @ 4a325c │ │ │ │ + ldr r0, [pc, #-2380] @ 4a3288 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2388] @ 4a3260 │ │ │ │ + ldr r0, [pc, #-2388] @ 4a328c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2396] @ 4a3264 │ │ │ │ + ldr r0, [pc, #-2396] @ 4a3290 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2404] @ 4a3268 │ │ │ │ + ldr r0, [pc, #-2404] @ 4a3294 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2412] @ 4a326c │ │ │ │ + ldr r0, [pc, #-2412] @ 4a3298 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2420] @ 4a3270 │ │ │ │ + ldr r0, [pc, #-2420] @ 4a329c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2428] @ 4a3274 │ │ │ │ + ldr r0, [pc, #-2428] @ 4a32a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2436] @ 4a3278 │ │ │ │ + ldr r0, [pc, #-2436] @ 4a32a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2444] @ 4a327c │ │ │ │ + ldr r0, [pc, #-2444] @ 4a32a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2452] @ 4a3280 │ │ │ │ + ldr r0, [pc, #-2452] @ 4a32ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #-2460] @ 4a3284 │ │ │ │ + ldr r0, [pc, #-2460] @ 4a32b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #868] @ 4a3f90 │ │ │ │ + ldr r0, [pc, #868] @ 4a3fbc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #860] @ 4a3f94 │ │ │ │ + ldr r0, [pc, #860] @ 4a3fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #852] @ 4a3f98 │ │ │ │ + ldr r0, [pc, #852] @ 4a3fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #844] @ 4a3f9c │ │ │ │ + ldr r0, [pc, #844] @ 4a3fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #836] @ 4a3fa0 │ │ │ │ + ldr r0, [pc, #836] @ 4a3fcc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #828] @ 4a3fa4 │ │ │ │ + ldr r0, [pc, #828] @ 4a3fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #820] @ 4a3fa8 │ │ │ │ + ldr r0, [pc, #820] @ 4a3fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #812] @ 4a3fac │ │ │ │ + ldr r0, [pc, #812] @ 4a3fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #804] @ 4a3fb0 │ │ │ │ + ldr r0, [pc, #804] @ 4a3fdc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #796] @ 4a3fb4 │ │ │ │ + ldr r0, [pc, #796] @ 4a3fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #788] @ 4a3fb8 │ │ │ │ + ldr r0, [pc, #788] @ 4a3fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #780] @ 4a3fbc │ │ │ │ + ldr r0, [pc, #780] @ 4a3fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #772] @ 4a3fc0 │ │ │ │ + ldr r0, [pc, #772] @ 4a3fec │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #764] @ 4a3fc4 │ │ │ │ + ldr r0, [pc, #764] @ 4a3ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #756] @ 4a3fc8 │ │ │ │ + ldr r0, [pc, #756] @ 4a3ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #748] @ 4a3fcc │ │ │ │ + ldr r0, [pc, #748] @ 4a3ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #740] @ 4a3fd0 │ │ │ │ + ldr r0, [pc, #740] @ 4a3ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #732] @ 4a3fd4 │ │ │ │ + ldr r0, [pc, #732] @ 4a4000 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #724] @ 4a3fd8 │ │ │ │ + ldr r0, [pc, #724] @ 4a4004 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #716] @ 4a3fdc │ │ │ │ + ldr r0, [pc, #716] @ 4a4008 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #708] @ 4a3fe0 │ │ │ │ + ldr r0, [pc, #708] @ 4a400c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #700] @ 4a3fe4 │ │ │ │ + ldr r0, [pc, #700] @ 4a4010 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #692] @ 4a3fe8 │ │ │ │ + ldr r0, [pc, #692] @ 4a4014 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #684] @ 4a3fec │ │ │ │ + ldr r0, [pc, #684] @ 4a4018 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #676] @ 4a3ff0 │ │ │ │ + ldr r0, [pc, #676] @ 4a401c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #668] @ 4a3ff4 │ │ │ │ + ldr r0, [pc, #668] @ 4a4020 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #660] @ 4a3ff8 │ │ │ │ + ldr r0, [pc, #660] @ 4a4024 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #652] @ 4a3ffc │ │ │ │ + ldr r0, [pc, #652] @ 4a4028 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #644] @ 4a4000 │ │ │ │ + ldr r0, [pc, #644] @ 4a402c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #636] @ 4a4004 │ │ │ │ + ldr r0, [pc, #636] @ 4a4030 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #628] @ 4a4008 │ │ │ │ + ldr r0, [pc, #628] @ 4a4034 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #620] @ 4a400c │ │ │ │ + ldr r0, [pc, #620] @ 4a4038 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #612] @ 4a4010 │ │ │ │ + ldr r0, [pc, #612] @ 4a403c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #604] @ 4a4014 │ │ │ │ + ldr r0, [pc, #604] @ 4a4040 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #596] @ 4a4018 │ │ │ │ + ldr r0, [pc, #596] @ 4a4044 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #588] @ 4a401c │ │ │ │ + ldr r0, [pc, #588] @ 4a4048 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #580] @ 4a4020 │ │ │ │ + ldr r0, [pc, #580] @ 4a404c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #572] @ 4a4024 │ │ │ │ + ldr r0, [pc, #572] @ 4a4050 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #564] @ 4a4028 │ │ │ │ + ldr r0, [pc, #564] @ 4a4054 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #556] @ 4a402c │ │ │ │ + ldr r0, [pc, #556] @ 4a4058 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #548] @ 4a4030 │ │ │ │ + ldr r0, [pc, #548] @ 4a405c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #540] @ 4a4034 │ │ │ │ + ldr r0, [pc, #540] @ 4a4060 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #532] @ 4a4038 │ │ │ │ + ldr r0, [pc, #532] @ 4a4064 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #524] @ 4a403c │ │ │ │ + ldr r0, [pc, #524] @ 4a4068 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #516] @ 4a4040 │ │ │ │ + ldr r0, [pc, #516] @ 4a406c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #508] @ 4a4044 │ │ │ │ + ldr r0, [pc, #508] @ 4a4070 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #500] @ 4a4048 │ │ │ │ + ldr r0, [pc, #500] @ 4a4074 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #492] @ 4a404c │ │ │ │ + ldr r0, [pc, #492] @ 4a4078 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #484] @ 4a4050 │ │ │ │ + ldr r0, [pc, #484] @ 4a407c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #476] @ 4a4054 │ │ │ │ + ldr r0, [pc, #476] @ 4a4080 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #468] @ 4a4058 │ │ │ │ + ldr r0, [pc, #468] @ 4a4084 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #460] @ 4a405c │ │ │ │ + ldr r0, [pc, #460] @ 4a4088 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #452] @ 4a4060 │ │ │ │ + ldr r0, [pc, #452] @ 4a408c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #444] @ 4a4064 │ │ │ │ + ldr r0, [pc, #444] @ 4a4090 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #436] @ 4a4068 │ │ │ │ + ldr r0, [pc, #436] @ 4a4094 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #428] @ 4a406c │ │ │ │ + ldr r0, [pc, #428] @ 4a4098 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #420] @ 4a4070 │ │ │ │ + ldr r0, [pc, #420] @ 4a409c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #412] @ 4a4074 │ │ │ │ + ldr r0, [pc, #412] @ 4a40a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #404] @ 4a4078 │ │ │ │ + ldr r0, [pc, #404] @ 4a40a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #396] @ 4a407c │ │ │ │ + ldr r0, [pc, #396] @ 4a40a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #388] @ 4a4080 │ │ │ │ + ldr r0, [pc, #388] @ 4a40ac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #380] @ 4a4084 │ │ │ │ + ldr r0, [pc, #380] @ 4a40b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #372] @ 4a4088 │ │ │ │ + ldr r0, [pc, #372] @ 4a40b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #364] @ 4a408c │ │ │ │ + ldr r0, [pc, #364] @ 4a40b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #356] @ 4a4090 │ │ │ │ + ldr r0, [pc, #356] @ 4a40bc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #348] @ 4a4094 │ │ │ │ + ldr r0, [pc, #348] @ 4a40c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #340] @ 4a4098 │ │ │ │ + ldr r0, [pc, #340] @ 4a40c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #332] @ 4a409c │ │ │ │ + ldr r0, [pc, #332] @ 4a40c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #324] @ 4a40a0 │ │ │ │ + ldr r0, [pc, #324] @ 4a40cc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #316] @ 4a40a4 │ │ │ │ + ldr r0, [pc, #316] @ 4a40d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #308] @ 4a40a8 │ │ │ │ + ldr r0, [pc, #308] @ 4a40d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #300] @ 4a40ac │ │ │ │ + ldr r0, [pc, #300] @ 4a40d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [pc, #292] @ 4a40b0 │ │ │ │ + ldr r0, [pc, #292] @ 4a40dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - sbcseq r4, fp, ip, lsr #23 │ │ │ │ - sbcseq r4, fp, r4, ror fp │ │ │ │ - sbcseq r4, fp, r4, asr #22 │ │ │ │ - sbcseq r4, fp, r8, lsl fp │ │ │ │ - ldrsheq r4, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq r4, fp, r4, asr #21 │ │ │ │ - sbcseq r4, fp, r0, lsr #21 │ │ │ │ - sbcseq r4, fp, r0, ror sl │ │ │ │ - sbcseq r4, fp, r8, asr #20 │ │ │ │ - sbcseq r4, fp, r4, lsr #20 │ │ │ │ - ldrsheq r4, [fp], #144 @ 0x90 │ │ │ │ - sbcseq r4, fp, r4, asr #19 │ │ │ │ - smullseq r4, fp, r0, r9 │ │ │ │ - sbcseq r4, fp, ip, asr r9 │ │ │ │ - sbcseq r4, fp, r0, lsr r9 │ │ │ │ - sbcseq r4, fp, r4, lsl #18 │ │ │ │ - ldrsbeq r4, [fp], #140 @ 0x8c │ │ │ │ - ldrheq r4, [fp], #132 @ 0x84 │ │ │ │ - sbcseq r4, fp, ip, lsl #17 │ │ │ │ - sbcseq r4, fp, r8, asr r8 │ │ │ │ - sbcseq r4, fp, r4, lsr #16 │ │ │ │ - sbcseq r4, fp, ip, ror #15 │ │ │ │ - ldrheq r4, [fp], #116 @ 0x74 │ │ │ │ - sbcseq r4, fp, ip, lsl #15 │ │ │ │ - sbcseq r4, fp, r0, ror #14 │ │ │ │ - sbcseq r4, fp, r8, lsl r7 │ │ │ │ - ldrsheq r4, [fp], #100 @ 0x64 │ │ │ │ - sbcseq r4, fp, r8, asr #13 │ │ │ │ - smullseq r4, fp, r4, r6 │ │ │ │ - sbcseq r4, fp, ip, asr r6 │ │ │ │ - sbcseq r4, fp, ip, lsr r6 │ │ │ │ - sbcseq r4, fp, r4, lsl r6 │ │ │ │ - sbcseq r4, fp, ip, ror #11 │ │ │ │ - sbcseq r4, fp, r4, asr #11 │ │ │ │ - smullseq r4, fp, ip, r5 │ │ │ │ - sbcseq r4, fp, r4, ror r5 │ │ │ │ - sbcseq r4, fp, ip, asr #10 │ │ │ │ - sbcseq r4, fp, r4, lsr #10 │ │ │ │ - sbcseq r4, fp, r0, lsl #10 │ │ │ │ - sbcseq r4, fp, r0, ror #9 │ │ │ │ - ldrheq r4, [fp], #68 @ 0x44 │ │ │ │ - sbcseq r4, fp, r8, lsl #9 │ │ │ │ - sbcseq r4, fp, r4, ror #8 │ │ │ │ - sbcseq r4, fp, r0, asr #8 │ │ │ │ - sbcseq r4, fp, ip, lsl r4 │ │ │ │ - ldrsheq r4, [fp], #56 @ 0x38 │ │ │ │ - ldrsbeq r4, [fp], #48 @ 0x30 │ │ │ │ - ldrheq r4, [fp], #48 @ 0x30 │ │ │ │ - smullseq r4, fp, r0, r3 │ │ │ │ - sbcseq r4, fp, ip, ror #6 │ │ │ │ - sbcseq r4, fp, ip, asr #6 │ │ │ │ - sbcseq r4, fp, r8, lsr #6 │ │ │ │ - ldrsheq r4, [fp], #36 @ 0x24 │ │ │ │ - ldrheq r4, [fp], #44 @ 0x2c │ │ │ │ - smullseq r4, fp, r8, r2 │ │ │ │ - sbcseq r4, fp, r8, ror r2 │ │ │ │ - sbcseq r4, fp, r8, asr r2 │ │ │ │ - sbcseq r4, fp, r8, lsr #4 │ │ │ │ - ldrsheq r4, [fp], #24 │ │ │ │ - sbcseq r4, fp, r8, asr #3 │ │ │ │ - smullseq r4, fp, r4, r1 │ │ │ │ - sbcseq r4, fp, ip, asr r1 │ │ │ │ - sbcseq r4, fp, ip, lsr #2 │ │ │ │ - ldrsheq r4, [fp], #12 │ │ │ │ - sbcseq r4, fp, r4, asr #1 │ │ │ │ - smullseq r4, fp, r8, r0 │ │ │ │ - sbcseq r4, fp, r4, rrx │ │ │ │ - sbcseq r4, fp, r0, asr #32 │ │ │ │ - sbcseq r4, fp, r4, lsr #32 │ │ │ │ - sbcseq r4, fp, r4 │ │ │ │ - sbcseq r3, fp, r4, ror #31 │ │ │ │ - sbcseq r3, fp, r4, asr #31 │ │ │ │ - sbcseq r3, fp, r4, lsr #31 │ │ │ │ + sbcseq r4, fp, r0, lsr #23 │ │ │ │ + sbcseq r4, fp, r8, ror #22 │ │ │ │ + sbcseq r4, fp, r8, lsr fp │ │ │ │ + sbcseq r4, fp, ip, lsl #22 │ │ │ │ + sbcseq r4, fp, r4, ror #21 │ │ │ │ + ldrheq r4, [fp], #168 @ 0xa8 │ │ │ │ + smullseq r4, fp, r4, sl │ │ │ │ + sbcseq r4, fp, r4, ror #20 │ │ │ │ + sbcseq r4, fp, ip, lsr sl │ │ │ │ + sbcseq r4, fp, r8, lsl sl │ │ │ │ + sbcseq r4, fp, r4, ror #19 │ │ │ │ + ldrheq r4, [fp], #152 @ 0x98 │ │ │ │ + sbcseq r4, fp, r4, lsl #19 │ │ │ │ + sbcseq r4, fp, r0, asr r9 │ │ │ │ + sbcseq r4, fp, r4, lsr #18 │ │ │ │ + ldrsheq r4, [fp], #136 @ 0x88 │ │ │ │ + ldrsbeq r4, [fp], #128 @ 0x80 │ │ │ │ + sbcseq r4, fp, r8, lsr #17 │ │ │ │ + sbcseq r4, fp, r0, lsl #17 │ │ │ │ + sbcseq r4, fp, ip, asr #16 │ │ │ │ + sbcseq r4, fp, r8, lsl r8 │ │ │ │ + sbcseq r4, fp, r0, ror #15 │ │ │ │ + sbcseq r4, fp, r8, lsr #15 │ │ │ │ + sbcseq r4, fp, r0, lsl #15 │ │ │ │ + sbcseq r4, fp, r4, asr r7 │ │ │ │ + sbcseq r4, fp, ip, lsl #14 │ │ │ │ + sbcseq r4, fp, r8, ror #13 │ │ │ │ + ldrheq r4, [fp], #108 @ 0x6c │ │ │ │ + sbcseq r4, fp, r8, lsl #13 │ │ │ │ + sbcseq r4, fp, r0, asr r6 │ │ │ │ + sbcseq r4, fp, r0, lsr r6 │ │ │ │ + sbcseq r4, fp, r8, lsl #12 │ │ │ │ + sbcseq r4, fp, r0, ror #11 │ │ │ │ + ldrheq r4, [fp], #88 @ 0x58 │ │ │ │ + smullseq r4, fp, r0, r5 │ │ │ │ + sbcseq r4, fp, r8, ror #10 │ │ │ │ + sbcseq r4, fp, r0, asr #10 │ │ │ │ + sbcseq r4, fp, r8, lsl r5 │ │ │ │ + ldrsheq r4, [fp], #68 @ 0x44 │ │ │ │ + ldrsbeq r4, [fp], #68 @ 0x44 │ │ │ │ + sbcseq r4, fp, r8, lsr #9 │ │ │ │ + sbcseq r4, fp, ip, ror r4 │ │ │ │ + sbcseq r4, fp, r8, asr r4 │ │ │ │ + sbcseq r4, fp, r4, lsr r4 │ │ │ │ + sbcseq r4, fp, r0, lsl r4 │ │ │ │ + sbcseq r4, fp, ip, ror #7 │ │ │ │ + sbcseq r4, fp, r4, asr #7 │ │ │ │ + sbcseq r4, fp, r4, lsr #7 │ │ │ │ + sbcseq r4, fp, r4, lsl #7 │ │ │ │ + sbcseq r4, fp, r0, ror #6 │ │ │ │ + sbcseq r4, fp, r0, asr #6 │ │ │ │ + sbcseq r4, fp, ip, lsl r3 │ │ │ │ + sbcseq r4, fp, r8, ror #5 │ │ │ │ + ldrheq r4, [fp], #32 │ │ │ │ + sbcseq r4, fp, ip, lsl #5 │ │ │ │ + sbcseq r4, fp, ip, ror #4 │ │ │ │ + sbcseq r4, fp, ip, asr #4 │ │ │ │ + sbcseq r4, fp, ip, lsl r2 │ │ │ │ + sbcseq r4, fp, ip, ror #3 │ │ │ │ + ldrheq r4, [fp], #28 │ │ │ │ + sbcseq r4, fp, r8, lsl #3 │ │ │ │ + sbcseq r4, fp, r0, asr r1 │ │ │ │ + sbcseq r4, fp, r0, lsr #2 │ │ │ │ + ldrsheq r4, [fp], #0 │ │ │ │ + ldrheq r4, [fp], #8 │ │ │ │ + sbcseq r4, fp, ip, lsl #1 │ │ │ │ + sbcseq r4, fp, r8, asr r0 │ │ │ │ + sbcseq r4, fp, r4, lsr r0 │ │ │ │ + sbcseq r4, fp, r8, lsl r0 │ │ │ │ + ldrsheq r3, [fp], #248 @ 0xf8 │ │ │ │ + ldrsbeq r3, [fp], #248 @ 0xf8 │ │ │ │ + ldrheq r3, [fp], #248 @ 0xf8 │ │ │ │ + smullseq r3, fp, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #4044] @ 4a5098 │ │ │ │ + ldr ip, [pc, #4044] @ 4a50c4 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r1, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bhi 4a4180 │ │ │ │ - ldr r2, [pc, #4020] @ 4a509c │ │ │ │ + bhi 4a41ac │ │ │ │ + ldr r2, [pc, #4020] @ 4a50c8 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4a4b48 │ │ │ │ + bhi 4a4b74 │ │ │ │ cmp r1, #3600 @ 0xe10 │ │ │ │ - bhi 4a42c4 │ │ │ │ + bhi 4a42f0 │ │ │ │ cmp r1, #3472 @ 0xd90 │ │ │ │ - bcs 4ab100 │ │ │ │ - ldr r3, [pc, #3996] @ 4a50a0 │ │ │ │ + bcs 4ab12c │ │ │ │ + ldr r3, [pc, #3996] @ 4a50cc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a44cc │ │ │ │ - ldr r3, [pc, #3988] @ 4a50a4 │ │ │ │ + bhi 4a44f8 │ │ │ │ + ldr r3, [pc, #3988] @ 4a50d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a4618 │ │ │ │ + bhi 4a4644 │ │ │ │ cmp r1, #796 @ 0x31c │ │ │ │ - bhi 4ac534 │ │ │ │ + bhi 4ac560 │ │ │ │ cmp r1, #712 @ 0x2c8 │ │ │ │ - bcs 4a4830 │ │ │ │ + bcs 4a485c │ │ │ │ cmp r1, #400 @ 0x190 │ │ │ │ - bhi 4ad2c0 │ │ │ │ + bhi 4ad2ec │ │ │ │ cmp r1, #384 @ 0x180 │ │ │ │ - bcs 4aec38 │ │ │ │ + bcs 4aec64 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - bhi 4af5a8 │ │ │ │ + bhi 4af5d4 │ │ │ │ cmp r1, #272 @ 0x110 │ │ │ │ - bcs 4af52c │ │ │ │ + bcs 4af558 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 4b191c │ │ │ │ + beq 4b1948 │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #12 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r3, [pc, #3904] @ 4a50a8 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r3, [pc, #3904] @ 4a50d4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #12 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3876] @ 4a50ac │ │ │ │ + ldr r3, [pc, #3876] @ 4a50d8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a41f0 │ │ │ │ + bhi 4a421c │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af334 │ │ │ │ - ldr r3, [pc, #3856] @ 4a50b0 │ │ │ │ + bhi 4af360 │ │ │ │ + ldr r3, [pc, #3856] @ 4a50dc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a4384 │ │ │ │ + bhi 4a43b0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b226c │ │ │ │ - ldr r3, [pc, #3836] @ 4a50b4 │ │ │ │ + bhi 4b2298 │ │ │ │ + ldr r3, [pc, #3836] @ 4a50e0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4acae4 │ │ │ │ - ldr r3, [pc, #3828] @ 4a50b8 │ │ │ │ + bhi 4acb10 │ │ │ │ + ldr r3, [pc, #3828] @ 4a50e4 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4ad224 │ │ │ │ - ldr r3, [pc, #3820] @ 4a50bc │ │ │ │ + bls 4ad250 │ │ │ │ + ldr r3, [pc, #3820] @ 4a50e8 │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #384 @ 0x180 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3784] @ 4a50c0 │ │ │ │ + ldr r3, [pc, #3784] @ 4a50ec │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a43bc │ │ │ │ + bhi 4a43e8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0288 │ │ │ │ - ldr r3, [pc, #3764] @ 4a50c4 │ │ │ │ + bhi 4b02b4 │ │ │ │ + ldr r3, [pc, #3764] @ 4a50f0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a4640 │ │ │ │ + bhi 4a466c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b10d8 │ │ │ │ - ldr r3, [pc, #3744] @ 4a50c8 │ │ │ │ + bhi 4b1104 │ │ │ │ + ldr r3, [pc, #3744] @ 4a50f4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a495c │ │ │ │ + bhi 4a4988 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af398 │ │ │ │ + bhi 4af3c4 │ │ │ │ sub r3, r3, #131 @ 0x83 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4a8a60 │ │ │ │ - bhi 4a4cec │ │ │ │ + beq 4a8a8c │ │ │ │ + bhi 4a4d18 │ │ │ │ cmp r1, #8320 @ 0x2080 │ │ │ │ - beq 4b11e4 │ │ │ │ - bhi 4aed8c │ │ │ │ + beq 4b1210 │ │ │ │ + bhi 4aedb8 │ │ │ │ sub r3, r3, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b220c │ │ │ │ + bls 4b2238 │ │ │ │ sub r3, r1, #8256 @ 0x2040 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #4064] @ 4a525c │ │ │ │ + ldr r2, [pc, #4064] @ 4a5288 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - beq 4b015c │ │ │ │ - ldr r2, [pc, #3640] @ 4a50cc │ │ │ │ + beq 4b0188 │ │ │ │ + ldr r2, [pc, #3640] @ 4a50f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3620] @ 4a50d0 │ │ │ │ + ldr r2, [pc, #3620] @ 4a50fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3592] @ 4a50d4 │ │ │ │ + ldr r2, [pc, #3592] @ 4a5100 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4a448c │ │ │ │ + bhi 4a44b8 │ │ │ │ sub r2, r2, #93 @ 0x5d │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4acf84 │ │ │ │ - ldr r2, [pc, #3572] @ 4a50d8 │ │ │ │ + bhi 4acfb0 │ │ │ │ + ldr r2, [pc, #3572] @ 4a5104 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4aab3c │ │ │ │ + bhi 4aab68 │ │ │ │ sub r2, r2, #21 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4a4b70 │ │ │ │ - ldr r3, [pc, #3552] @ 4a50dc │ │ │ │ + bhi 4a4b9c │ │ │ │ + ldr r3, [pc, #3552] @ 4a5108 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ad4f8 │ │ │ │ + bhi 4ad524 │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4aee70 │ │ │ │ + bhi 4aee9c │ │ │ │ cmp r1, #3728 @ 0xe90 │ │ │ │ - bhi 4aecf8 │ │ │ │ + bhi 4aed24 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b00b8 │ │ │ │ + bhi 4b00e4 │ │ │ │ cmp r1, #3664 @ 0xe50 │ │ │ │ - bhi 4b0070 │ │ │ │ + bhi 4b009c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0030 │ │ │ │ + bhi 4b005c │ │ │ │ sub r3, r1, #3600 @ 0xe10 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #3460] @ 4a50e0 │ │ │ │ + ldr r2, [pc, #3460] @ 4a510c │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #3452] @ 4a50e4 │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #3452] @ 4a5110 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #3444] @ 4a50e8 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #3444] @ 4a5114 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3436] @ 4a50ec │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3436] @ 4a5118 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r3, [pc, #3428] @ 4a50f0 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r3, [pc, #3428] @ 4a511c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a6e0c │ │ │ │ + bhi 4a6e38 │ │ │ │ cmp r1, #6912 @ 0x1b00 │ │ │ │ - bcc 4a4598 │ │ │ │ - ldr r3, [pc, #3412] @ 4a50f4 │ │ │ │ + bcc 4a45c4 │ │ │ │ + ldr r3, [pc, #3412] @ 4a5120 │ │ │ │ sub r1, r1, #6912 @ 0x1b00 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #1016 @ 0x3f8 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3380] @ 4a50f8 │ │ │ │ + ldr r3, [pc, #3380] @ 4a5124 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a46ec │ │ │ │ + bhi 4a4718 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b02cc │ │ │ │ - ldr r3, [pc, #3360] @ 4a50fc │ │ │ │ + bhi 4b02f8 │ │ │ │ + ldr r3, [pc, #3360] @ 4a5128 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a48d8 │ │ │ │ + bhi 4a4904 │ │ │ │ cmp r1, #14784 @ 0x39c0 │ │ │ │ - bcs 4b08bc │ │ │ │ + bcs 4b08e8 │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adbe0 │ │ │ │ + bhi 4adc0c │ │ │ │ cmp r1, #14528 @ 0x38c0 │ │ │ │ - bcs 4b09d8 │ │ │ │ + bcs 4b0a04 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af278 │ │ │ │ + bhi 4af2a4 │ │ │ │ cmp r1, #14400 @ 0x3840 │ │ │ │ - bcs 4b0e40 │ │ │ │ + bcs 4b0e6c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0e14 │ │ │ │ + bhi 4b0e40 │ │ │ │ cmp r1, #14336 @ 0x3800 │ │ │ │ - bcs 4b0df4 │ │ │ │ + bcs 4b0e20 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0dc8 │ │ │ │ + bhi 4b0df4 │ │ │ │ cmp r1, #14272 @ 0x37c0 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ - ldr r2, [pc, #3260] @ 4a5100 │ │ │ │ + ldr r2, [pc, #3260] @ 4a512c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3240] @ 4a5104 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3240] @ 4a5130 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3220] @ 4a5108 │ │ │ │ + ldr r2, [pc, #3220] @ 4a5134 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3192] @ 4a510c │ │ │ │ + ldr r2, [pc, #3192] @ 4a5138 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4ac8a0 │ │ │ │ - ldr r2, [pc, #3184] @ 4a5110 │ │ │ │ + bhi 4ac8cc │ │ │ │ + ldr r2, [pc, #3184] @ 4a513c │ │ │ │ cmp r1, r2 │ │ │ │ - bls 4aec94 │ │ │ │ - ldr r3, [pc, #3176] @ 4a5114 │ │ │ │ + bls 4aecc0 │ │ │ │ + ldr r3, [pc, #3176] @ 4a5140 │ │ │ │ sub r1, r1, #4544 @ 0x11c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #52 @ 0x34 │ │ │ │ cmp r1, #292 @ 0x124 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3140] @ 4a5118 │ │ │ │ + ldr r3, [pc, #3140] @ 4a5144 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a49d0 │ │ │ │ + bhi 4a49fc │ │ │ │ cmp r1, #3072 @ 0xc00 │ │ │ │ - bcs 4b1f14 │ │ │ │ + bcs 4b1f40 │ │ │ │ sub r3, r3, #252 @ 0xfc │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4add38 │ │ │ │ + bhi 4add64 │ │ │ │ cmp r1, #2816 @ 0xb00 │ │ │ │ - bcs 4b1bf8 │ │ │ │ + bcs 4b1c24 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af3c8 │ │ │ │ + bhi 4af3f4 │ │ │ │ cmp r1, #2688 @ 0xa80 │ │ │ │ - bcs 4b1bcc │ │ │ │ + bcs 4b1bf8 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1b94 │ │ │ │ + bhi 4b1bc0 │ │ │ │ cmp r1, #2624 @ 0xa40 │ │ │ │ - bcs 4b1b60 │ │ │ │ + bcs 4b1b8c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1b28 │ │ │ │ + bhi 4b1b54 │ │ │ │ cmp r1, #2560 @ 0xa00 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r2, r1, #2560 @ 0xa00 │ │ │ │ - ldr r0, [pc, #3040] @ 4a511c │ │ │ │ + ldr r0, [pc, #3040] @ 4a5148 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r2 │ │ │ │ - beq 4b50b0 │ │ │ │ - ldr r2, [pc, #3020] @ 4a5120 │ │ │ │ + beq 4b50dc │ │ │ │ + ldr r2, [pc, #3020] @ 4a514c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 1d5c94 │ │ │ │ - ldr r6, [pc, #2988] @ 4a5124 │ │ │ │ + ldr r6, [pc, #2988] @ 4a5150 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ strd r8, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a4788 │ │ │ │ - ldr r3, [pc, #2952] @ 4a5128 │ │ │ │ + b 4a47b4 │ │ │ │ + ldr r3, [pc, #2952] @ 4a5154 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a47fc │ │ │ │ - ldr r3, [pc, #2944] @ 4a512c │ │ │ │ + bls 4a4828 │ │ │ │ + ldr r3, [pc, #2944] @ 4a5158 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4afc34 │ │ │ │ + bhi 4afc60 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #6592 @ 0x19c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2868] @ 4a5100 │ │ │ │ + ldr r2, [pc, #2868] @ 4a512c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #2892] @ 4a5130 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #2892] @ 4a515c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4a47e0 │ │ │ │ - ldr r2, [pc, #2864] @ 4a5134 │ │ │ │ + bne 4a480c │ │ │ │ + ldr r2, [pc, #2864] @ 4a5160 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2840] @ 4a5138 │ │ │ │ + ldr r3, [pc, #2840] @ 4a5164 │ │ │ │ sub r1, r1, #1840 @ 0x730 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #688 @ 0x2b0 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2804] @ 4a513c │ │ │ │ + ldr r3, [pc, #2804] @ 4a5168 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a4854 │ │ │ │ + bhi 4a4880 │ │ │ │ cmp r1, #13696 @ 0x3580 │ │ │ │ - bcs 4b08dc │ │ │ │ + bcs 4b0908 │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adc34 │ │ │ │ + bhi 4adc60 │ │ │ │ cmp r1, #13440 @ 0x3480 │ │ │ │ - bcs 4b0220 │ │ │ │ + bcs 4b024c │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af1f8 │ │ │ │ + bhi 4af224 │ │ │ │ cmp r1, #13312 @ 0x3400 │ │ │ │ - bcs 4b02ac │ │ │ │ + bcs 4b02d8 │ │ │ │ sub r3, r1, #13248 @ 0x33c0 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r8, #1 │ │ │ │ lsl r1, r8, r3 │ │ │ │ - ldr r2, [pc, #2716] @ 4a5140 │ │ │ │ + ldr r2, [pc, #2716] @ 4a516c │ │ │ │ and r2, r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4b1110 │ │ │ │ + bne 4b113c │ │ │ │ tst r1, #285212672 @ 0x11000000 │ │ │ │ - beq 4b12fc │ │ │ │ - ldr r2, [pc, #2696] @ 4a5144 │ │ │ │ + beq 4b1328 │ │ │ │ + ldr r2, [pc, #2696] @ 4a5170 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2676] @ 4a5148 │ │ │ │ + ldr r2, [pc, #2676] @ 4a5174 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2648] @ 4a514c │ │ │ │ + ldr r3, [pc, #2648] @ 4a5178 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a4ae0 │ │ │ │ + bhi 4a4b0c │ │ │ │ cmp r1, #15872 @ 0x3e00 │ │ │ │ - bcs 4b0d3c │ │ │ │ + bcs 4b0d68 │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adb38 │ │ │ │ + bhi 4adb64 │ │ │ │ cmp r1, #15616 @ 0x3d00 │ │ │ │ - bcs 4b019c │ │ │ │ + bcs 4b01c8 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af0f8 │ │ │ │ + bhi 4af124 │ │ │ │ cmp r1, #15488 @ 0x3c80 │ │ │ │ - bcs 4b0d1c │ │ │ │ + bcs 4b0d48 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0cf0 │ │ │ │ + bhi 4b0d1c │ │ │ │ cmp r1, #15424 @ 0x3c40 │ │ │ │ - bcs 4b0cd0 │ │ │ │ + bcs 4b0cfc │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0ca4 │ │ │ │ + bhi 4b0cd0 │ │ │ │ cmp r1, #15360 @ 0x3c00 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ - ldr r2, [pc, #2468] @ 4a5100 │ │ │ │ + ldr r2, [pc, #2468] @ 4a512c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - ldr r2, [pc, #2524] @ 4a5150 │ │ │ │ + bne 4a4480 │ │ │ │ + ldr r2, [pc, #2524] @ 4a517c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r2, [pc, #2492] @ 4a5154 │ │ │ │ + ldr r2, [pc, #2492] @ 4a5180 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b392c │ │ │ │ - ldr r2, [pc, #2468] @ 4a5158 │ │ │ │ + bne 4b3958 │ │ │ │ + ldr r2, [pc, #2468] @ 4a5184 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2452] @ 4a515c │ │ │ │ + ldr r2, [pc, #2452] @ 4a5188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 4a45fc │ │ │ │ - ldr r2, [pc, #2424] @ 4a5160 │ │ │ │ + beq 4a4628 │ │ │ │ + ldr r2, [pc, #2424] @ 4a518c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #197 @ 0xc5 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b1988 │ │ │ │ - ldr r3, [pc, #2388] @ 4a5164 │ │ │ │ + bls 4b19b4 │ │ │ │ + ldr r3, [pc, #2388] @ 4a5190 │ │ │ │ sub r1, r1, #6400 @ 0x1900 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #16 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2352] @ 4a5168 │ │ │ │ + ldr r3, [pc, #2352] @ 4a5194 │ │ │ │ sub r1, r1, #712 @ 0x2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #2320] @ 4a516c │ │ │ │ + ldr r3, [pc, #2320] @ 4a5198 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adc88 │ │ │ │ + bhi 4adcb4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0a44 │ │ │ │ + bhi 4b0a70 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af178 │ │ │ │ + bhi 4af1a4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b01dc │ │ │ │ + bhi 4b0208 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0418 │ │ │ │ + bhi 4b0444 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b03f4 │ │ │ │ + bhi 4b0420 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b03cc │ │ │ │ + bhi 4b03f8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #2108] @ 4a5100 │ │ │ │ + ldr r2, [pc, #2108] @ 4a512c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #2192] @ 4a5170 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #2192] @ 4a519c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adce0 │ │ │ │ + bhi 4add0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0a68 │ │ │ │ + bhi 4b0a94 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af05c │ │ │ │ + bhi 4af088 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0178 │ │ │ │ + bhi 4b01a4 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0afc │ │ │ │ + bhi 4b0b28 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0ad8 │ │ │ │ + bhi 4b0b04 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0a1c │ │ │ │ + bhi 4b0a48 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1976] @ 4a5100 │ │ │ │ + ldr r2, [pc, #1976] @ 4a512c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #2064] @ 4a5174 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #2064] @ 4a51a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adae4 │ │ │ │ + bhi 4adb10 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0948 │ │ │ │ + bhi 4b0974 │ │ │ │ cmp r1, #9088 @ 0x2380 │ │ │ │ - bhi 4a5540 │ │ │ │ + bhi 4a556c │ │ │ │ sub r3, r3, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af730 │ │ │ │ + bhi 4af75c │ │ │ │ cmp r1, #9024 @ 0x2340 │ │ │ │ - bhi 4b0b94 │ │ │ │ + bhi 4b0bc0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0b70 │ │ │ │ + bhi 4b0b9c │ │ │ │ cmp r1, #8960 @ 0x2300 │ │ │ │ - beq 4a4454 │ │ │ │ + beq 4a4480 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #1852] @ 4a5100 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #1852] @ 4a512c │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1952] @ 4a5178 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1952] @ 4a51a4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ad694 │ │ │ │ + bhi 4ad6c0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ab1a8 │ │ │ │ + bhi 4ab1d4 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af460 │ │ │ │ + bhi 4af48c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1e30 │ │ │ │ + bhi 4b1e5c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1e48 │ │ │ │ + bhi 4b1e74 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1e40 │ │ │ │ + bhi 4b1e6c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1e98 │ │ │ │ + bhi 4b1ec4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ subhi r3, r1, #3088 @ 0xc10 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a454c │ │ │ │ - ldr r2, [pc, #1816] @ 4a517c │ │ │ │ + bne 4a4578 │ │ │ │ + ldr r2, [pc, #1816] @ 4a51a8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4b1c7c │ │ │ │ - ldr r2, [pc, #1648] @ 4a50e0 │ │ │ │ + bne 4b1ca8 │ │ │ │ + ldr r2, [pc, #1648] @ 4a510c │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #1796] @ 4a5180 │ │ │ │ - ldr r8, [pc, #1796] @ 4a5184 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #1796] @ 4a51ac │ │ │ │ + ldr r8, [pc, #1796] @ 4a51b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1748] @ 4a5188 │ │ │ │ + ldr r2, [pc, #1748] @ 4a51b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1700] @ 4a518c │ │ │ │ + ldr r3, [pc, #1700] @ 4a51b8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4adb8c │ │ │ │ + bhi 4adbb8 │ │ │ │ cmp r1, #16128 @ 0x3f00 │ │ │ │ - bcs 4b096c │ │ │ │ + bcs 4b0998 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4aefdc │ │ │ │ + bhi 4af008 │ │ │ │ cmp r1, #16000 @ 0x3e80 │ │ │ │ - bcs 4b0ea8 │ │ │ │ + bcs 4b0ed4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0be0 │ │ │ │ + bhi 4b0c0c │ │ │ │ cmp r1, #15936 @ 0x3e40 │ │ │ │ - bcs 4b0bc0 │ │ │ │ + bcs 4b0bec │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #1476] @ 4a5100 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #1476] @ 4a512c │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1600] @ 4a5190 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1600] @ 4a51bc │ │ │ │ sub r1, r1, #4992 @ 0x1380 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r2, r1, #4016 @ 0xfb0 │ │ │ │ sub r2, r2, #4 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ lsl r2, ip, r2 │ │ │ │ - ldr lr, [pc, #1540] @ 4a5194 │ │ │ │ + ldr lr, [pc, #1540] @ 4a51c0 │ │ │ │ tst r2, lr │ │ │ │ - bne 4aab7c │ │ │ │ - ldr lr, [pc, #1532] @ 4a5198 │ │ │ │ + bne 4aaba8 │ │ │ │ + ldr lr, [pc, #1532] @ 4a51c4 │ │ │ │ cmp r1, lr │ │ │ │ - beq 4b1ce8 │ │ │ │ + beq 4b1d14 │ │ │ │ tst r2, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #1516] @ 4a519c │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #1516] @ 4a51c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ad090 │ │ │ │ + beq 4ad0bc │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4b3d54 │ │ │ │ - ldr r2, [pc, #1476] @ 4a51a0 │ │ │ │ + bne 4b3d80 │ │ │ │ + ldr r2, [pc, #1476] @ 4a51cc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1452] @ 4a51a4 │ │ │ │ + ldr r2, [pc, #1452] @ 4a51d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1432] @ 4a51a8 │ │ │ │ + ldr r2, [pc, #1432] @ 4a51d4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1404] @ 4a51ac │ │ │ │ + ldr r2, [pc, #1404] @ 4a51d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1384] @ 4a51b0 │ │ │ │ + ldr r2, [pc, #1384] @ 4a51dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1356] @ 4a51b4 │ │ │ │ + ldr r2, [pc, #1356] @ 4a51e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1336] @ 4a51b8 │ │ │ │ + ldr r2, [pc, #1336] @ 4a51e4 │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1312] @ 4a51bc │ │ │ │ + ldr r2, [pc, #1312] @ 4a51e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #1280] @ 4a51c0 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #1280] @ 4a51ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1264] @ 4a51c4 │ │ │ │ + ldr r2, [pc, #1264] @ 4a51f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1236] @ 4a51c8 │ │ │ │ + ldr r3, [pc, #1236] @ 4a51f4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b22c8 │ │ │ │ + bhi 4b22f4 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af2f8 │ │ │ │ + bhi 4af324 │ │ │ │ sub r3, r3, #39 @ 0x27 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4a8a4c │ │ │ │ + bhi 4a8a78 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #8384 @ 0x20c0 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #1328] @ 4a525c │ │ │ │ + ldr r2, [pc, #1328] @ 4a5288 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a428c │ │ │ │ - ldr r3, [pc, #1160] @ 4a51cc │ │ │ │ + bne 4a42b8 │ │ │ │ + ldr r3, [pc, #1160] @ 4a51f8 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4af360 │ │ │ │ + beq 4af38c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #1140] @ 4a51d0 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #1140] @ 4a51fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1120] @ 4a51d4 │ │ │ │ + ldr r2, [pc, #1120] @ 4a5200 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1092] @ 4a51d8 │ │ │ │ - ldr r8, [pc, #1092] @ 4a51dc │ │ │ │ + ldr r2, [pc, #1092] @ 4a5204 │ │ │ │ + ldr r8, [pc, #1092] @ 4a5208 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1044] @ 4a51e0 │ │ │ │ + ldr r2, [pc, #1044] @ 4a520c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #996] @ 4a51e4 │ │ │ │ + ldr r2, [pc, #996] @ 4a5210 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #976] @ 4a51e8 │ │ │ │ + ldr r2, [pc, #976] @ 4a5214 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #944] @ 4a51ec │ │ │ │ + ldr r2, [pc, #944] @ 4a5218 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #936] @ 4a51f0 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #936] @ 4a521c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 4a51f4 │ │ │ │ + ldr r2, [pc, #916] @ 4a5220 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #884] @ 4a51f8 │ │ │ │ + ldr r2, [pc, #884] @ 4a5224 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b22e0 │ │ │ │ - ldr r2, [pc, #856] @ 4a51fc │ │ │ │ + bne 4b230c │ │ │ │ + ldr r2, [pc, #856] @ 4a5228 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #840] @ 4a5200 │ │ │ │ + ldr r2, [pc, #840] @ 4a522c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #820] @ 4a5204 │ │ │ │ + ldr r3, [pc, #820] @ 4a5230 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b6188 │ │ │ │ + bhi 4b61b4 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #784] @ 4a5208 │ │ │ │ + ldr r2, [pc, #784] @ 4a5234 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #768] @ 4a520c │ │ │ │ + ldr r3, [pc, #768] @ 4a5238 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ - bhi 4a4f28 │ │ │ │ + bhi 4a4f54 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #736] @ 4a5210 │ │ │ │ + ldr r2, [pc, #736] @ 4a523c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #708] @ 4a5214 │ │ │ │ + ldr r2, [pc, #708] @ 4a5240 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b2398 │ │ │ │ + bhi 4b23c4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #672] @ 4a5218 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #672] @ 4a5244 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 4b5e34 │ │ │ │ + bhi 4b5e60 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #640] @ 4a521c │ │ │ │ + ldr r2, [pc, #640] @ 4a5248 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 4b2028 │ │ │ │ - bhi 4b2c40 │ │ │ │ + beq 4b2054 │ │ │ │ + bhi 4b2c6c │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ - ldr r3, [pc, #596] @ 4a5220 │ │ │ │ + bhi 4ab4d4 │ │ │ │ + ldr r3, [pc, #596] @ 4a524c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 4a94b8 │ │ │ │ + bhi 4a94e4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #564] @ 4a5224 │ │ │ │ + ldr r2, [pc, #564] @ 4a5250 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #560] @ 4a5238 │ │ │ │ + ldr r3, [pc, #560] @ 4a5264 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b46d4 │ │ │ │ - bhi 4b2bbc │ │ │ │ + beq 4b4700 │ │ │ │ + bhi 4b2be8 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 4b2020 │ │ │ │ + bhi 4b204c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #512] @ 4a5228 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #512] @ 4a5254 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ + bhi 4ab4d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #480] @ 4a522c │ │ │ │ + ldr r2, [pc, #480] @ 4a5258 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 4b2028 │ │ │ │ - bhi 4b2b80 │ │ │ │ + beq 4b2054 │ │ │ │ + bhi 4b2bac │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ - ldr r3, [pc, #436] @ 4a5230 │ │ │ │ + bhi 4ab4d4 │ │ │ │ + ldr r3, [pc, #436] @ 4a525c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 4a94b8 │ │ │ │ + bhi 4a94e4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r1, r0, r3, lsl #7 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r3, lsr r7 │ │ │ │ - teqeq lr, sl, lsr #22 │ │ │ │ + teqeq lr, r6, lsr #22 │ │ │ │ andeq r2, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x000018bc │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ andeq r1, r0, r3, lsr r5 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + teqeq lr, r4 @ │ │ │ │ @ instruction: 0x000037bc │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ - sbcseq r2, r8, r8, lsl #6 │ │ │ │ - sbcseq sl, r9, r4, lsl r8 │ │ │ │ + ldrsheq r2, [r8], #44 @ 0x2c │ │ │ │ + sbcseq sl, r9, r8, lsl #16 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ - sbcseq r2, r8, r0, lsr #4 │ │ │ │ + sbcseq r2, r8, r4, lsl r2 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - teqeq lr, sl, lsl #24 │ │ │ │ + teqeq lr, r6, lsl #24 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - sbcseq r2, r8, r0, asr #2 │ │ │ │ - sbcseq sl, r9, ip, asr #12 │ │ │ │ + sbcseq r2, r8, r4, lsr r1 │ │ │ │ + sbcseq sl, r9, r0, asr #12 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ strdeq r1, [r0], -r3 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ + teqeq lr, ip, ror #5 │ │ │ │ andeq r0, r0, r8, lsl ip │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r2, r8, r8, asr #32 │ │ │ │ - sbcseq sl, r9, r8, asr #10 │ │ │ │ + sbcseq r2, r8, ip, lsr r0 │ │ │ │ + sbcseq sl, r9, ip, lsr r5 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - sbcseq r2, r8, ip, asr #9 │ │ │ │ - sbcseq r2, r8, r8, ror r0 │ │ │ │ - teqeq lr, r6, asr #7 │ │ │ │ + sbcseq r2, r8, r0, asr #9 │ │ │ │ + sbcseq r2, r8, ip, rrx │ │ │ │ + teqeq lr, r2, asr #7 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - sbcseq r5, ip, ip, ror #22 │ │ │ │ - sbcseq sl, r9, ip, ror #7 │ │ │ │ + sbcseq r5, ip, r0, ror #22 │ │ │ │ + sbcseq sl, r9, r0, ror #7 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - sbcseq sl, r7, ip, lsr lr │ │ │ │ - sbcseq r1, r8, r0, ror #28 │ │ │ │ - sbcseq fp, r9, r0, lsl r4 │ │ │ │ - sbcseq fp, r9, r8, lsl r4 │ │ │ │ - smullseq r1, r8, ip, lr │ │ │ │ - teqeq lr, r8, lsr r7 │ │ │ │ - teqeq lr, sl @ │ │ │ │ + sbcseq sl, r7, r0, lsr lr │ │ │ │ + sbcseq r1, r8, r4, asr lr │ │ │ │ + sbcseq fp, r9, r4, lsl #8 │ │ │ │ + sbcseq fp, r9, ip, lsl #8 │ │ │ │ + smullseq r1, r8, r0, lr │ │ │ │ + teqeq lr, r4, lsr r7 │ │ │ │ + teqeq lr, r6 @ │ │ │ │ @ instruction: 0x000036bc │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - sbcseq sl, r9, r8, asr #32 │ │ │ │ - sbcseq sl, r9, r0, lsr r0 │ │ │ │ - ldrsbeq r9, [r9], #132 @ 0x84 │ │ │ │ + sbcseq sl, r9, ip, lsr r0 │ │ │ │ + sbcseq sl, r9, r4, lsr #32 │ │ │ │ + sbcseq r9, r9, r8, asr #17 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ - teqeq lr, ip, lsr #12 │ │ │ │ + teqeq lr, r8, lsr #12 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ - sbcseq r1, r8, r8, asr #20 │ │ │ │ - ldrsbeq r5, [ip], #20 │ │ │ │ - sbcseq r1, r8, r0, ror sl │ │ │ │ - ldrheq r9, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r1, r8, r4, lsr #20 │ │ │ │ - sbcseq r9, r9, r8, ror lr │ │ │ │ - sbcseq ip, r9, r4, rrx │ │ │ │ - sbcseq r9, r9, r0, asr #28 │ │ │ │ - sbcseq r1, r8, r0, lsl lr │ │ │ │ - ldrsbeq r1, [r8], #140 @ 0x8c │ │ │ │ - sbcseq r9, r9, ip, ror #27 │ │ │ │ + sbcseq r1, r8, ip, lsr sl │ │ │ │ + sbcseq r5, ip, r8, asr #3 │ │ │ │ + sbcseq r1, r8, r4, ror #20 │ │ │ │ + sbcseq r9, r9, r4, lsr #29 │ │ │ │ + sbcseq r1, r8, r8, lsl sl │ │ │ │ + sbcseq r9, r9, ip, ror #28 │ │ │ │ + sbcseq ip, r9, r8, asr r0 │ │ │ │ + sbcseq r9, r9, r4, lsr lr │ │ │ │ + sbcseq r1, r8, r4, lsl #28 │ │ │ │ + ldrsbeq r1, [r8], #128 @ 0x80 │ │ │ │ + sbcseq r9, r9, r0, ror #27 │ │ │ │ andeq r2, r0, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - sbcseq r1, r8, r0, asr #16 │ │ │ │ - sbcseq r9, r9, ip, asr #26 │ │ │ │ - sbcseq fp, r9, r0, lsl r5 │ │ │ │ - sbcseq r9, r9, r8, lsl sp │ │ │ │ - sbcseq fp, r9, ip, ror #9 │ │ │ │ - smullseq r1, r8, ip, r7 │ │ │ │ - sbcseq r9, r9, r8, lsr #25 │ │ │ │ - sbcseq r9, r9, r0, ror ip │ │ │ │ - sbcseq r9, r9, r0, asr ip │ │ │ │ - sbcseq r9, r9, r0, ror #24 │ │ │ │ - sbcseq r9, r9, r0, ror #22 │ │ │ │ - sbcseq r1, r8, ip, ror #20 │ │ │ │ - sbcseq r9, r9, r0, asr #22 │ │ │ │ - teqeq lr, sl, lsl #6 │ │ │ │ - sbcseq r1, r8, r4, lsr #13 │ │ │ │ - teqeq lr, lr @ │ │ │ │ - sbcseq sp, r6, r0, asr #11 │ │ │ │ - sbcseq r1, r8, ip, asr #12 │ │ │ │ - teqeq lr, r2, ror r4 │ │ │ │ - sbcseq r1, r8, r0, lsl #12 │ │ │ │ - teqeq lr, r6, lsr #8 │ │ │ │ - sbcseq r1, r8, ip, lsr #11 │ │ │ │ - teqeq lr, lr, ror #7 │ │ │ │ - sbcseq r1, r8, r0, asr r5 │ │ │ │ - teqeq lr, r0, asr #7 │ │ │ │ - sbcseq r1, r8, r4, lsr r1 │ │ │ │ - andeq r4, r0, r1 │ │ │ │ - teqeq lr, r0, asr #31 │ │ │ │ - ldrsbeq r1, [r8], #8 │ │ │ │ + sbcseq r1, r8, r4, lsr r8 │ │ │ │ + sbcseq r9, r9, r0, asr #26 │ │ │ │ + sbcseq fp, r9, r4, lsl #10 │ │ │ │ + sbcseq r9, r9, ip, lsl #26 │ │ │ │ + sbcseq fp, r9, r0, ror #9 │ │ │ │ + smullseq r1, r8, r0, r7 │ │ │ │ + smullseq r9, r9, ip, ip @ │ │ │ │ + sbcseq r9, r9, r4, ror #24 │ │ │ │ + sbcseq r9, r9, r4, asr #24 │ │ │ │ + sbcseq r9, r9, r4, asr ip │ │ │ │ + sbcseq r9, r9, r4, asr fp │ │ │ │ + sbcseq r1, r8, r0, ror #20 │ │ │ │ + sbcseq r9, r9, r4, lsr fp │ │ │ │ + teqeq lr, r6, lsl #6 │ │ │ │ + smullseq r1, r8, r8, r6 │ │ │ │ teqeq lr, sl @ │ │ │ │ - sbcseq r1, r8, r8, lsr #1 │ │ │ │ - smullseq r9, r9, r8, r5 @ │ │ │ │ + ldrheq sp, [r6], #84 @ 0x54 │ │ │ │ + sbcseq r1, r8, r0, asr #12 │ │ │ │ + teqeq lr, lr, ror #8 │ │ │ │ + ldrsheq r1, [r8], #84 @ 0x54 │ │ │ │ + teqeq lr, r2, lsr #8 │ │ │ │ + sbcseq r1, r8, r0, lsr #11 │ │ │ │ + teqeq lr, sl, ror #7 │ │ │ │ + sbcseq r1, r8, r4, asr #10 │ │ │ │ + teqeq lr, ip @ │ │ │ │ + sbcseq r1, r8, r8, lsr #2 │ │ │ │ + andeq r4, r0, r1 │ │ │ │ + teqeq lr, ip @ │ │ │ │ + sbcseq r1, r8, ip, asr #1 │ │ │ │ + teqeq lr, r6 @ │ │ │ │ + smullseq r1, r8, ip, r0 │ │ │ │ + sbcseq r9, r9, ip, lsl #11 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - sbcseq r1, r8, r8, lsr r0 │ │ │ │ - sbcseq r9, r9, ip, lsr r5 │ │ │ │ + sbcseq r1, r8, ip, lsr #32 │ │ │ │ + sbcseq r9, r9, r0, lsr r5 │ │ │ │ tsteq r1, r1 │ │ │ │ - sbcseq r8, r8, r4, lsl r3 │ │ │ │ - sbcseq r9, r9, ip, asr #9 │ │ │ │ - sbcseq r9, r9, r0, asr lr │ │ │ │ - smullseq r9, r9, r4, r4 @ │ │ │ │ - sbcseq pc, sl, ip, lsr #24 │ │ │ │ - sbcseq ip, r6, r8, ror lr │ │ │ │ - sbcseq pc, sl, r8, lsl #22 │ │ │ │ - sbcseq r9, r9, ip, lsl r4 │ │ │ │ - sbcseq pc, sl, ip, ror #21 │ │ │ │ - sbcseq r9, r9, r8, ror sl │ │ │ │ - teqeq lr, sl, ror sp │ │ │ │ - sbcseq r8, r9, r4, lsl #27 │ │ │ │ - teqeq lr, r2, ror #26 │ │ │ │ - sbcseq r8, r9, r4, lsr #25 │ │ │ │ - sbcseq r8, r9, r4, ror #24 │ │ │ │ - sbcseq ip, r6, r8, asr #26 │ │ │ │ - sbcseq sl, r9, r0, asr #21 │ │ │ │ - ldrsheq r9, [r9], #36 @ 0x24 │ │ │ │ - sbcseq sl, r9, r4, lsr #21 │ │ │ │ - sbcseq r1, r8, ip, ror r2 │ │ │ │ - sbcseq r0, r8, r0, lsr lr │ │ │ │ - sbcseq r8, r9, r4, ror #22 │ │ │ │ - sbcseq r8, r8, r4, rrx │ │ │ │ - sbcseq r8, r9, r0, lsr #24 │ │ │ │ - teqeq lr, lr, lsl #24 │ │ │ │ - ldrsheq r0, [r8], #196 @ 0xc4 │ │ │ │ - sbcseq r0, r8, r8, ror #25 │ │ │ │ - sbcseq r4, ip, ip, lsl r0 │ │ │ │ - sbcseq r9, r9, r4, lsr sp │ │ │ │ - sbcseq fp, r9, r8, lsr #32 │ │ │ │ - sbcseq r9, r9, r8, asr r1 │ │ │ │ - sbcseq r9, r9, r0, ror fp │ │ │ │ - sbcseq r8, r9, ip, lsr #19 │ │ │ │ - sbcseq r9, r9, r0, ror #1 │ │ │ │ - ldrsbeq r3, [ip], #232 @ 0xe8 │ │ │ │ - sbcseq r9, r9, r8, lsr #1 │ │ │ │ - ldrheq r3, [ip], #228 @ 0xe4 │ │ │ │ - sbcseq r0, r8, r8, lsr #24 │ │ │ │ - smullseq r3, ip, r0, lr │ │ │ │ - sbcseq r3, ip, r0, lsl #29 │ │ │ │ - sbcseq r1, r8, r8 │ │ │ │ - ldrheq r0, [r8], #188 @ 0xbc │ │ │ │ - ldrheq pc, [sl], #96 @ 0x60 @ │ │ │ │ - ldrsbeq r8, [r9], #244 @ 0xf4 │ │ │ │ - smullseq r0, r8, ip, pc @ │ │ │ │ - sbcseq r0, r8, r0, asr fp │ │ │ │ - sbcseq pc, sl, ip, lsl #12 │ │ │ │ - sbcseq r0, r8, ip, lsl fp │ │ │ │ - sbcseq pc, sl, r8, ror #11 │ │ │ │ - sbcseq r0, r8, r8, ror #21 │ │ │ │ - sbcseq pc, sl, ip, asr #11 │ │ │ │ - sbcseq r8, r9, r0, lsl #30 │ │ │ │ - sbcseq r8, r9, r4, lsr #15 │ │ │ │ - sbcseq r0, r8, ip, lsl #26 │ │ │ │ + sbcseq r8, r8, r8, lsl #6 │ │ │ │ + sbcseq r9, r9, r0, asr #9 │ │ │ │ + sbcseq r9, r9, r4, asr #28 │ │ │ │ + sbcseq r9, r9, r8, lsl #9 │ │ │ │ + sbcseq pc, sl, r0, lsr #24 │ │ │ │ + sbcseq ip, r6, ip, ror #28 │ │ │ │ + ldrsheq pc, [sl], #172 @ 0xac @ │ │ │ │ + sbcseq r9, r9, r0, lsl r4 │ │ │ │ + sbcseq pc, sl, r0, ror #21 │ │ │ │ + sbcseq r9, r9, ip, ror #20 │ │ │ │ + teqeq lr, r6, ror sp │ │ │ │ + sbcseq r8, r9, r8, ror sp │ │ │ │ + teqeq lr, lr, asr sp │ │ │ │ + smullseq r8, r9, r8, ip │ │ │ │ + sbcseq r8, r9, r8, asr ip │ │ │ │ + sbcseq ip, r6, ip, lsr sp │ │ │ │ + ldrheq sl, [r9], #164 @ 0xa4 │ │ │ │ + sbcseq r9, r9, r8, ror #5 │ │ │ │ + smullseq sl, r9, r8, sl │ │ │ │ + sbcseq r1, r8, r0, ror r2 │ │ │ │ + sbcseq r0, r8, r4, lsr #28 │ │ │ │ + sbcseq r8, r9, r8, asr fp │ │ │ │ + sbcseq r8, r8, r8, asr r0 │ │ │ │ + sbcseq r8, r9, r4, lsl ip │ │ │ │ + teqeq lr, sl, lsl #24 │ │ │ │ sbcseq r0, r8, r8, ror #25 │ │ │ │ - teqeq lr, sl @ │ │ │ │ - sbcseq r0, r8, r0, lsr #19 │ │ │ │ + ldrsbeq r0, [r8], #204 @ 0xcc │ │ │ │ + sbcseq r4, ip, r0, lsl r0 │ │ │ │ + sbcseq r9, r9, r8, lsr #26 │ │ │ │ + sbcseq fp, r9, ip, lsl r0 │ │ │ │ + sbcseq r9, r9, ip, asr #2 │ │ │ │ + sbcseq r9, r9, r4, ror #22 │ │ │ │ + sbcseq r8, r9, r0, lsr #19 │ │ │ │ + ldrsbeq r9, [r9], #4 │ │ │ │ + sbcseq r3, ip, ip, asr #29 │ │ │ │ + smullseq r9, r9, ip, r0 @ │ │ │ │ + sbcseq r3, ip, r8, lsr #29 │ │ │ │ + sbcseq r0, r8, ip, lsl ip │ │ │ │ + sbcseq r3, ip, r4, lsl #29 │ │ │ │ + sbcseq r3, ip, r4, ror lr │ │ │ │ + ldrsheq r0, [r8], #252 @ 0xfc │ │ │ │ + ldrheq r0, [r8], #176 @ 0xb0 │ │ │ │ + sbcseq pc, sl, r4, lsr #13 │ │ │ │ + sbcseq r8, r9, r8, asr #31 │ │ │ │ + smullseq r0, r8, r0, pc @ │ │ │ │ + sbcseq r0, r8, r4, asr #22 │ │ │ │ + sbcseq pc, sl, r0, lsl #12 │ │ │ │ + sbcseq r0, r8, r0, lsl fp │ │ │ │ + ldrsbeq pc, [sl], #92 @ 0x5c @ │ │ │ │ + ldrsbeq r0, [r8], #172 @ 0xac │ │ │ │ + sbcseq pc, sl, r0, asr #11 │ │ │ │ + ldrsheq r8, [r9], #228 @ 0xe4 │ │ │ │ + smullseq r8, r9, r8, r7 │ │ │ │ + sbcseq r0, r8, r0, lsl #26 │ │ │ │ + ldrsbeq r0, [r8], #204 @ 0xcc │ │ │ │ + teqeq lr, r6 @ │ │ │ │ + smullseq r0, r8, r4, r9 │ │ │ │ + sbcseq r8, r9, r4, lsl r7 │ │ │ │ sbcseq r8, r9, r0, lsr #14 │ │ │ │ - sbcseq r8, r9, ip, lsr #14 │ │ │ │ - sbcseq r8, r9, r0, lsr #28 │ │ │ │ - sbcseq r9, r9, ip, lsl #15 │ │ │ │ - sbcseq r8, r9, r4, ror #27 │ │ │ │ - sbcseq r9, r9, r8, asr #28 │ │ │ │ - sbcseq r0, r8, r4, ror #18 │ │ │ │ - sbcseq r4, ip, ip, lsl r4 │ │ │ │ + sbcseq r8, r9, r4, lsl lr │ │ │ │ + sbcseq r9, r9, r0, lsl #15 │ │ │ │ + ldrsbeq r8, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq r9, r9, ip, lsr lr │ │ │ │ + sbcseq r0, r8, r8, asr r9 │ │ │ │ sbcseq r4, ip, r0, lsl r4 │ │ │ │ - ldrsheq r9, [r9], #212 @ 0xd4 │ │ │ │ - ldrsheq r0, [r8], #140 @ 0x8c │ │ │ │ - ldrsheq r4, [ip], #52 @ 0x34 │ │ │ │ - sbcseq r4, ip, r8, lsr #7 │ │ │ │ - smullseq r9, r9, ip, sp @ │ │ │ │ - smullseq r0, r8, r4, r8 │ │ │ │ - sbcseq r4, ip, r0, lsr #7 │ │ │ │ + sbcseq r4, ip, r4, lsl #8 │ │ │ │ + sbcseq r9, r9, r8, ror #27 │ │ │ │ + ldrsheq r0, [r8], #128 @ 0x80 │ │ │ │ + sbcseq r4, ip, r8, ror #7 │ │ │ │ + smullseq r4, ip, ip, r3 │ │ │ │ + smullseq r9, r9, r0, sp @ │ │ │ │ + sbcseq r0, r8, r8, lsl #17 │ │ │ │ + smullseq r4, ip, r4, r3 │ │ │ │ + sbcseq r4, ip, r4, lsr r3 │ │ │ │ + sbcseq r9, r9, r8, lsr sp │ │ │ │ + sbcseq r0, r8, r0, lsr #16 │ │ │ │ sbcseq r4, ip, r0, asr #6 │ │ │ │ - sbcseq r9, r9, r4, asr #26 │ │ │ │ - sbcseq r0, r8, ip, lsr #16 │ │ │ │ - sbcseq r4, ip, ip, asr #6 │ │ │ │ - ldrsbeq r4, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r9, r9, ip, ror #25 │ │ │ │ - sbcseq r0, r8, r4, asr #15 │ │ │ │ - ldrsheq r4, [ip], #40 @ 0x28 │ │ │ │ - sbcseq r4, ip, r0, ror r2 │ │ │ │ - smullseq r9, r9, r4, ip @ │ │ │ │ - sbcseq r0, r8, ip, asr r7 │ │ │ │ - sbcseq r4, ip, r4, lsr #5 │ │ │ │ - sbcseq r4, ip, r8, lsl #4 │ │ │ │ - sbcseq r9, r9, ip, lsr ip │ │ │ │ - ldrsheq r0, [r8], #100 @ 0x64 │ │ │ │ - sbcseq r4, ip, r0, asr r2 │ │ │ │ - sbcseq r4, ip, r0, lsr #3 │ │ │ │ - sbcseq r9, r9, r4, ror #23 │ │ │ │ - sbcseq r0, r8, ip, lsl #13 │ │ │ │ + sbcseq r4, ip, ip, asr #5 │ │ │ │ + sbcseq r9, r9, r0, ror #25 │ │ │ │ + ldrheq r0, [r8], #120 @ 0x78 │ │ │ │ + sbcseq r4, ip, ip, ror #5 │ │ │ │ + sbcseq r4, ip, r4, ror #4 │ │ │ │ + sbcseq r9, r9, r8, lsl #25 │ │ │ │ + sbcseq r0, r8, r0, asr r7 │ │ │ │ + smullseq r4, ip, r8, r2 │ │ │ │ ldrsheq r4, [ip], #28 │ │ │ │ - sbcseq r4, ip, r8, lsr r1 │ │ │ │ - sbcseq r0, r8, ip, asr r5 │ │ │ │ - teqeq lr, r6, ror r4 │ │ │ │ - sbcseq r0, r8, r4, lsl r5 │ │ │ │ - teqeq lr, r4, asr #8 │ │ │ │ - ldrsbeq r0, [r8], #68 @ 0x44 │ │ │ │ - teqeq lr, r4, lsl r4 │ │ │ │ - smullseq r0, r8, r4, r4 │ │ │ │ - teqeq lr, r4, ror #7 │ │ │ │ - sbcseq r8, r9, r0, asr #27 │ │ │ │ - sbcseq r8, r9, r4, ror #18 │ │ │ │ - smullseq r8, r9, r8, sp │ │ │ │ - sbcseq r0, r8, r8, ror #7 │ │ │ │ - sbcseq r9, r9, r8, asr r2 │ │ │ │ - sbcseq r9, r9, r0, lsl #4 │ │ │ │ - ldrheq r8, [r9], #136 @ 0x88 │ │ │ │ - sbcseq r9, r9, r4, ror #3 │ │ │ │ - sbcseq r8, r9, ip, lsl #16 │ │ │ │ - sbcseq r3, ip, r0, lsr #29 │ │ │ │ - sbcseq r8, r9, ip, asr r8 │ │ │ │ + sbcseq r9, r9, r0, lsr ip │ │ │ │ + sbcseq r0, r8, r8, ror #13 │ │ │ │ + sbcseq r4, ip, r4, asr #4 │ │ │ │ + smullseq r4, ip, r4, r1 │ │ │ │ + ldrsbeq r9, [r9], #184 @ 0xb8 │ │ │ │ + sbcseq r0, r8, r0, lsl #13 │ │ │ │ + ldrsheq r4, [ip], #16 │ │ │ │ + sbcseq r4, ip, ip, lsr #2 │ │ │ │ + sbcseq r0, r8, r0, asr r5 │ │ │ │ + teqeq lr, r2, ror r4 │ │ │ │ + sbcseq r0, r8, r8, lsl #10 │ │ │ │ + teqeq lr, r0, asr #8 │ │ │ │ + sbcseq r0, r8, r8, asr #9 │ │ │ │ + teqeq lr, r0, lsl r4 │ │ │ │ + sbcseq r0, r8, r8, lsl #9 │ │ │ │ + teqeq lr, r0, ror #7 │ │ │ │ + ldrheq r8, [r9], #212 @ 0xd4 │ │ │ │ + sbcseq r8, r9, r8, asr r9 │ │ │ │ + sbcseq r8, r9, ip, lsl #27 │ │ │ │ + ldrsbeq r0, [r8], #60 @ 0x3c │ │ │ │ + sbcseq r9, r9, ip, asr #4 │ │ │ │ + ldrsheq r9, [r9], #20 │ │ │ │ + sbcseq r8, r9, ip, lsr #17 │ │ │ │ + ldrsbeq r9, [r9], #24 │ │ │ │ + sbcseq r8, r9, r0, lsl #16 │ │ │ │ smullseq r3, ip, r4, lr │ │ │ │ + sbcseq r8, r9, r0, asr r8 │ │ │ │ + sbcseq r3, ip, r8, lsl #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - smullseq r7, r9, ip, pc @ │ │ │ │ - sbcseq r7, r9, r4, ror pc │ │ │ │ - sbcseq r9, r9, r4, ror #2 │ │ │ │ - sbcseq sl, r9, r4, lsl #7 │ │ │ │ - sbcseq r9, r9, r8, lsr r1 │ │ │ │ + smullseq r7, r9, r0, pc @ │ │ │ │ + sbcseq r7, r9, r8, ror #30 │ │ │ │ + sbcseq r9, r9, r8, asr r1 │ │ │ │ + sbcseq sl, r9, r8, ror r3 │ │ │ │ + sbcseq r9, r9, ip, lsr #2 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ - sbcseq r8, r9, r0, asr r7 │ │ │ │ - sbcseq r0, r8, r0, ror r5 │ │ │ │ - sbcseq r8, r9, r8, lsl r7 │ │ │ │ - ldrsheq r8, [r9], #248 @ 0xf8 │ │ │ │ - ldrsheq r8, [r9], #96 @ 0x60 │ │ │ │ - sbcseq r8, r9, ip, lsr r0 │ │ │ │ - sbcseq r8, r9, ip, lsl r0 │ │ │ │ - ldr r2, [pc, #-564] @ 4a5234 │ │ │ │ + sbcseq r8, r9, r4, asr #14 │ │ │ │ + sbcseq r0, r8, r4, ror #10 │ │ │ │ + sbcseq r8, r9, ip, lsl #14 │ │ │ │ + sbcseq r8, r9, ip, ror #31 │ │ │ │ + sbcseq r8, r9, r4, ror #13 │ │ │ │ + sbcseq r8, r9, r0, lsr r0 │ │ │ │ + sbcseq r8, r9, r0, lsl r0 │ │ │ │ + ldr r2, [pc, #-564] @ 4a5260 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-584] @ 4a5238 │ │ │ │ + ldr r3, [pc, #-584] @ 4a5264 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b46d4 │ │ │ │ - bhi 4b2c04 │ │ │ │ + beq 4b4700 │ │ │ │ + bhi 4b2c30 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 4b2020 │ │ │ │ + bhi 4b204c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-612] @ 4a523c │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-612] @ 4a5268 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ + bhi 4ab4d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-644] @ 4a5240 │ │ │ │ + ldr r2, [pc, #-644] @ 4a526c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b2044 │ │ │ │ + bhi 4b2070 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-680] @ 4a5244 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-680] @ 4a5270 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 4b5e34 │ │ │ │ + bhi 4b5e60 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-712] @ 4a5248 │ │ │ │ + ldr r2, [pc, #-712] @ 4a5274 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-732] @ 4a524c │ │ │ │ + ldr r2, [pc, #-732] @ 4a5278 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-760] @ 4a5250 │ │ │ │ + ldr r3, [pc, #-760] @ 4a527c │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4a5508 │ │ │ │ + beq 4a5534 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4aab7c │ │ │ │ + beq 4aaba8 │ │ │ │ sub r3, r3, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-792] @ 4a5254 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-792] @ 4a5280 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-812] @ 4a5258 │ │ │ │ + ldr r2, [pc, #-812] @ 4a5284 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3440 @ 0xd70 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-864] @ 4a525c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-864] @ 4a5288 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ cmp r3, #8 │ │ │ │ - beq 4b1c40 │ │ │ │ + beq 4b1c6c │ │ │ │ cmp r3, #4 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-892] @ 4a5260 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-892] @ 4a528c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-912] @ 4a5264 │ │ │ │ + ldr r2, [pc, #-912] @ 4a5290 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-940] @ 4a5268 │ │ │ │ + ldr r2, [pc, #-940] @ 4a5294 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-960] @ 4a526c │ │ │ │ + ldr r2, [pc, #-960] @ 4a5298 │ │ │ │ lsl r3, r5, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-992] @ 4a5270 │ │ │ │ + ldr r2, [pc, #-992] @ 4a529c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b3a58 │ │ │ │ + beq 4b3a84 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b3a3c │ │ │ │ - ldr r2, [pc, #-1028] @ 4a5274 │ │ │ │ + beq 4b3a68 │ │ │ │ + ldr r2, [pc, #-1028] @ 4a52a0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1056] @ 4a5278 │ │ │ │ - ldr r8, [pc, #-1056] @ 4a527c │ │ │ │ + ldr r2, [pc, #-1056] @ 4a52a4 │ │ │ │ + ldr r8, [pc, #-1056] @ 4a52a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1096] @ 4a5280 │ │ │ │ + ldr r2, [pc, #-1096] @ 4a52ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-696] @ 4a5428 │ │ │ │ + ldr r3, [pc, #-696] @ 4a5454 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1140] @ 4a5284 │ │ │ │ + ldr r2, [pc, #-1140] @ 4a52b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1160] @ 4a5288 │ │ │ │ + ldr r3, [pc, #-1160] @ 4a52b4 │ │ │ │ lsr r5, r5, #24 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #15 │ │ │ │ - bhi 4aa7cc │ │ │ │ + bhi 4aa7f8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1196] @ 4a528c │ │ │ │ + ldr r2, [pc, #-1196] @ 4a52b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1212] @ 4a5290 │ │ │ │ + ldr r3, [pc, #-1212] @ 4a52bc │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b5fbc │ │ │ │ + bhi 4b5fe8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1248] @ 4a5294 │ │ │ │ + ldr r2, [pc, #-1248] @ 4a52c0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-1256] @ 4a5298 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-1256] @ 4a52c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #7 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b3e3c │ │ │ │ + beq 4b3e68 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b3e20 │ │ │ │ - ldr r2, [pc, #-1292] @ 4a529c │ │ │ │ + beq 4b3e4c │ │ │ │ + ldr r2, [pc, #-1292] @ 4a52c8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1320] @ 4a52a0 │ │ │ │ - ldr r8, [pc, #-1320] @ 4a52a4 │ │ │ │ + ldr r2, [pc, #-1320] @ 4a52cc │ │ │ │ + ldr r8, [pc, #-1320] @ 4a52d0 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1360] @ 4a52a8 │ │ │ │ + ldr r2, [pc, #-1360] @ 4a52d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1412] @ 4a52ac │ │ │ │ + ldr r2, [pc, #-1412] @ 4a52d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2ff8 │ │ │ │ - ldr r2, [pc, #-1436] @ 4a52b0 │ │ │ │ + bne 4b3024 │ │ │ │ + ldr r2, [pc, #-1436] @ 4a52dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1452] @ 4a52b4 │ │ │ │ + ldr r2, [pc, #-1452] @ 4a52e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4a84cc │ │ │ │ - ldr r2, [pc, #-1480] @ 4a52b8 │ │ │ │ + bne 4a84f8 │ │ │ │ + ldr r2, [pc, #-1480] @ 4a52e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1504] @ 4a52bc │ │ │ │ + ldr r2, [pc, #-1504] @ 4a52e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1520] @ 4a52c0 │ │ │ │ + ldr r3, [pc, #-1520] @ 4a52ec │ │ │ │ and r8, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b60c4 │ │ │ │ + bhi 4b60f0 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1556] @ 4a52c4 │ │ │ │ + ldr r2, [pc, #-1556] @ 4a52f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b3b68 │ │ │ │ + beq 4b3b94 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #-1588] @ 4a52c8 │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #-1588] @ 4a52f4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1612] @ 4a52cc │ │ │ │ + ldr r2, [pc, #-1612] @ 4a52f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b448c │ │ │ │ + beq 4b44b8 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b4208 │ │ │ │ + beq 4b4234 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b472c │ │ │ │ - ldr r2, [pc, #-1656] @ 4a52d0 │ │ │ │ + beq 4b4758 │ │ │ │ + ldr r2, [pc, #-1656] @ 4a52fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1680] @ 4a52d4 │ │ │ │ - ldr r8, [pc, #-1680] @ 4a52d8 │ │ │ │ + ldr r2, [pc, #-1680] @ 4a5300 │ │ │ │ + ldr r8, [pc, #-1680] @ 4a5304 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1720] @ 4a52dc │ │ │ │ + ldr r2, [pc, #-1720] @ 4a5308 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1412] @ 4a5428 │ │ │ │ + ldr r3, [pc, #-1412] @ 4a5454 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1772] @ 4a52e0 │ │ │ │ + ldr r2, [pc, #-1772] @ 4a530c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1788] @ 4a52e4 │ │ │ │ + ldr r2, [pc, #-1788] @ 4a5310 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1820] @ 4a52e8 │ │ │ │ + ldr r2, [pc, #-1820] @ 4a5314 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1836] @ 4a52ec │ │ │ │ + ldr r2, [pc, #-1836] @ 4a5318 │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1860] @ 4a52f0 │ │ │ │ + ldr r2, [pc, #-1860] @ 4a531c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b3ba0 │ │ │ │ - ldr r2, [pc, #-1888] @ 4a52f4 │ │ │ │ + bne 4b3bcc │ │ │ │ + ldr r2, [pc, #-1888] @ 4a5320 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1904] @ 4a52f8 │ │ │ │ + ldr r2, [pc, #-1904] @ 4a5324 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4b3b84 │ │ │ │ - ldr r2, [pc, #-1932] @ 4a52fc │ │ │ │ + bne 4b3bb0 │ │ │ │ + ldr r2, [pc, #-1932] @ 4a5328 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1956] @ 4a5300 │ │ │ │ + ldr r2, [pc, #-1956] @ 4a532c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3b50 │ │ │ │ - ldr r2, [pc, #-1980] @ 4a5304 │ │ │ │ + bne 4b3b7c │ │ │ │ + ldr r2, [pc, #-1980] @ 4a5330 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1996] @ 4a5308 │ │ │ │ + ldr r2, [pc, #-1996] @ 4a5334 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2016] @ 4a530c │ │ │ │ + ldr r2, [pc, #-2016] @ 4a5338 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #-16777216 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2048] @ 4a5310 │ │ │ │ + ldr r2, [pc, #-2048] @ 4a533c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3be8 │ │ │ │ - ldr r2, [pc, #-2072] @ 4a5314 │ │ │ │ + bne 4b3c14 │ │ │ │ + ldr r2, [pc, #-2072] @ 4a5340 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2088] @ 4a5318 │ │ │ │ + ldr r2, [pc, #-2088] @ 4a5344 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3bd0 │ │ │ │ - ldr r2, [pc, #-2116] @ 4a531c │ │ │ │ + bne 4b3bfc │ │ │ │ + ldr r2, [pc, #-2116] @ 4a5348 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2132] @ 4a5320 │ │ │ │ + ldr r2, [pc, #-2132] @ 4a534c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3bb8 │ │ │ │ - ldr r2, [pc, #-2160] @ 4a5324 │ │ │ │ + bne 4b3be4 │ │ │ │ + ldr r2, [pc, #-2160] @ 4a5350 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2176] @ 4a5328 │ │ │ │ + ldr r2, [pc, #-2176] @ 4a5354 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2196] @ 4a532c │ │ │ │ + ldr r2, [pc, #-2196] @ 4a5358 │ │ │ │ lsr r3, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2228] @ 4a5330 │ │ │ │ + ldr r2, [pc, #-2228] @ 4a535c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b22fc │ │ │ │ - ldr r2, [pc, #-2256] @ 4a5334 │ │ │ │ + bne 4b2328 │ │ │ │ + ldr r2, [pc, #-2256] @ 4a5360 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2272] @ 4a5338 │ │ │ │ + ldr r2, [pc, #-2272] @ 4a5364 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2292] @ 4a533c │ │ │ │ + ldr r3, [pc, #-2292] @ 4a5368 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b61a4 │ │ │ │ + bhi 4b61d0 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2328] @ 4a5340 │ │ │ │ + ldr r2, [pc, #-2328] @ 4a536c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3d74 │ │ │ │ - ldr r2, [pc, #-2352] @ 4a5344 │ │ │ │ + bne 4b3da0 │ │ │ │ + ldr r2, [pc, #-2352] @ 4a5370 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2368] @ 4a5348 │ │ │ │ + ldr r2, [pc, #-2368] @ 4a5374 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2388] @ 4a534c │ │ │ │ + ldr r2, [pc, #-2388] @ 4a5378 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2420] @ 4a5350 │ │ │ │ + ldr r2, [pc, #-2420] @ 4a537c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2440] @ 4a5354 │ │ │ │ + ldr r2, [pc, #-2440] @ 4a5380 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2468] @ 4a5358 │ │ │ │ + ldr r2, [pc, #-2468] @ 4a5384 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b36e8 │ │ │ │ - ldr r2, [pc, #-2492] @ 4a535c │ │ │ │ + bne 4b3714 │ │ │ │ + ldr r2, [pc, #-2492] @ 4a5388 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2508] @ 4a5360 │ │ │ │ + ldr r2, [pc, #-2508] @ 4a538c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b36d0 │ │ │ │ - ldr r2, [pc, #-2536] @ 4a5364 │ │ │ │ + bne 4b36fc │ │ │ │ + ldr r2, [pc, #-2536] @ 4a5390 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2552] @ 4a5368 │ │ │ │ + ldr r2, [pc, #-2552] @ 4a5394 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b36b8 │ │ │ │ - ldr r2, [pc, #-2580] @ 4a536c │ │ │ │ + bne 4b36e4 │ │ │ │ + ldr r2, [pc, #-2580] @ 4a5398 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2596] @ 4a5370 │ │ │ │ + ldr r2, [pc, #-2596] @ 4a539c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b36a0 │ │ │ │ - ldr r2, [pc, #-2624] @ 4a5374 │ │ │ │ + bne 4b36cc │ │ │ │ + ldr r2, [pc, #-2624] @ 4a53a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2640] @ 4a5378 │ │ │ │ + ldr r2, [pc, #-2640] @ 4a53a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3688 │ │ │ │ - ldr r2, [pc, #-2668] @ 4a537c │ │ │ │ + bne 4b36b4 │ │ │ │ + ldr r2, [pc, #-2668] @ 4a53a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2684] @ 4a5380 │ │ │ │ + ldr r2, [pc, #-2684] @ 4a53ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4b3670 │ │ │ │ - ldr r2, [pc, #-2712] @ 4a5384 │ │ │ │ + bne 4b369c │ │ │ │ + ldr r2, [pc, #-2712] @ 4a53b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2728] @ 4a5388 │ │ │ │ + ldr r2, [pc, #-2728] @ 4a53b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b3658 │ │ │ │ - ldr r2, [pc, #-2756] @ 4a538c │ │ │ │ + bne 4b3684 │ │ │ │ + ldr r2, [pc, #-2756] @ 4a53b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2772] @ 4a5390 │ │ │ │ + ldr r2, [pc, #-2772] @ 4a53bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8192 @ 0x2000 │ │ │ │ - bne 4b3640 │ │ │ │ - ldr r2, [pc, #-2800] @ 4a5394 │ │ │ │ + bne 4b366c │ │ │ │ + ldr r2, [pc, #-2800] @ 4a53c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2816] @ 4a5398 │ │ │ │ + ldr r2, [pc, #-2816] @ 4a53c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b3628 │ │ │ │ - ldr r2, [pc, #-2844] @ 4a539c │ │ │ │ + bne 4b3654 │ │ │ │ + ldr r2, [pc, #-2844] @ 4a53c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2860] @ 4a53a0 │ │ │ │ + ldr r2, [pc, #-2860] @ 4a53cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #131072 @ 0x20000 │ │ │ │ - bne 4b3610 │ │ │ │ - ldr r2, [pc, #-2888] @ 4a53a4 │ │ │ │ + bne 4b363c │ │ │ │ + ldr r2, [pc, #-2888] @ 4a53d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2904] @ 4a53a8 │ │ │ │ + ldr r2, [pc, #-2904] @ 4a53d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4b35f8 │ │ │ │ - ldr r2, [pc, #-2932] @ 4a53ac │ │ │ │ + bne 4b3624 │ │ │ │ + ldr r2, [pc, #-2932] @ 4a53d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2948] @ 4a53b0 │ │ │ │ + ldr r2, [pc, #-2948] @ 4a53dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ - bne 4b35e0 │ │ │ │ - ldr r2, [pc, #-2976] @ 4a53b4 │ │ │ │ + bne 4b360c │ │ │ │ + ldr r2, [pc, #-2976] @ 4a53e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2992] @ 4a53b8 │ │ │ │ + ldr r2, [pc, #-2992] @ 4a53e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 4b35c8 │ │ │ │ - ldr r2, [pc, #-3020] @ 4a53bc │ │ │ │ + bne 4b35f4 │ │ │ │ + ldr r2, [pc, #-3020] @ 4a53e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3036] @ 4a53c0 │ │ │ │ + ldr r2, [pc, #-3036] @ 4a53ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #33554432 @ 0x2000000 │ │ │ │ - bne 4b35b0 │ │ │ │ - ldr r2, [pc, #-3064] @ 4a53c4 │ │ │ │ + bne 4b35dc │ │ │ │ + ldr r2, [pc, #-3064] @ 4a53f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3080] @ 4a53c8 │ │ │ │ + ldr r2, [pc, #-3080] @ 4a53f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 4b3598 │ │ │ │ - ldr r2, [pc, #-3108] @ 4a53cc │ │ │ │ + bne 4b35c4 │ │ │ │ + ldr r2, [pc, #-3108] @ 4a53f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3124] @ 4a53d0 │ │ │ │ + ldr r2, [pc, #-3124] @ 4a53fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #536870912 @ 0x20000000 │ │ │ │ - bne 4b357c │ │ │ │ - ldr r2, [pc, #-3152] @ 4a53d4 │ │ │ │ + bne 4b35a8 │ │ │ │ + ldr r2, [pc, #-3152] @ 4a5400 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3176] @ 4a53d8 │ │ │ │ + ldr r2, [pc, #-3176] @ 4a5404 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b23c8 │ │ │ │ + bhi 4b23f4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-3208] @ 4a53dc │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-3208] @ 4a5408 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 4b611c │ │ │ │ + bhi 4b6148 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3240] @ 4a53e0 │ │ │ │ + ldr r2, [pc, #-3240] @ 4a540c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2cb8 │ │ │ │ - ldr r3, [pc, #-3264] @ 4a53e4 │ │ │ │ + bhi 4b2ce4 │ │ │ │ + ldr r3, [pc, #-3264] @ 4a5410 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3296] @ 4a53e8 │ │ │ │ + ldr r2, [pc, #-3296] @ 4a5414 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2b08 │ │ │ │ - ldr r3, [pc, #-3320] @ 4a53ec │ │ │ │ + bhi 4b2b34 │ │ │ │ + ldr r3, [pc, #-3320] @ 4a5418 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3352] @ 4a53f0 │ │ │ │ + ldr r2, [pc, #-3352] @ 4a541c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2b44 │ │ │ │ - ldr r3, [pc, #-3376] @ 4a53f4 │ │ │ │ + bhi 4b2b70 │ │ │ │ + ldr r3, [pc, #-3376] @ 4a5420 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3408] @ 4a53f8 │ │ │ │ - ldr r8, [pc, #-3408] @ 4a53fc │ │ │ │ + ldr r2, [pc, #-3408] @ 4a5424 │ │ │ │ + ldr r8, [pc, #-3408] @ 4a5428 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3456] @ 4a5400 │ │ │ │ + ldr r2, [pc, #-3456] @ 4a542c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3504] @ 4a5404 │ │ │ │ + ldr r2, [pc, #-3504] @ 4a5430 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3c48 │ │ │ │ - ldr r2, [pc, #-3532] @ 4a5408 │ │ │ │ + bne 4b3c74 │ │ │ │ + ldr r2, [pc, #-3532] @ 4a5434 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3556] @ 4a540c │ │ │ │ + ldr r2, [pc, #-3556] @ 4a5438 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3576] @ 4a5410 │ │ │ │ + ldr r2, [pc, #-3576] @ 4a543c │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3600] @ 4a5414 │ │ │ │ + ldr r2, [pc, #-3600] @ 4a5440 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b3d8c │ │ │ │ - ldr r2, [pc, #-3628] @ 4a5418 │ │ │ │ + bne 4b3db8 │ │ │ │ + ldr r2, [pc, #-3628] @ 4a5444 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3652] @ 4a541c │ │ │ │ - ldr r8, [pc, #-3652] @ 4a5420 │ │ │ │ + ldr r2, [pc, #-3652] @ 4a5448 │ │ │ │ + ldr r8, [pc, #-3652] @ 4a544c │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3696] @ 4a5424 │ │ │ │ + ldr r2, [pc, #-3696] @ 4a5450 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3716] @ 4a5428 │ │ │ │ + ldr r3, [pc, #-3716] @ 4a5454 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3744] @ 4a542c │ │ │ │ + ldr r2, [pc, #-3744] @ 4a5458 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4affb0 │ │ │ │ + beq 4affdc │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4aff94 │ │ │ │ + beq 4affc0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #-3796] @ 4a5430 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #-3796] @ 4a545c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3820] @ 4a5434 │ │ │ │ + ldr r2, [pc, #-3820] @ 4a5460 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4af718 │ │ │ │ - ldr r2, [pc, #-3848] @ 4a5438 │ │ │ │ + bne 4af744 │ │ │ │ + ldr r2, [pc, #-3848] @ 4a5464 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3864] @ 4a543c │ │ │ │ + ldr r2, [pc, #-3864] @ 4a5468 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3884] @ 4a5440 │ │ │ │ - ldr r2, [pc, #-3884] @ 4a5444 │ │ │ │ + ldr r3, [pc, #-3884] @ 4a546c │ │ │ │ + ldr r2, [pc, #-3884] @ 4a5470 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3912] @ 4a5448 │ │ │ │ + ldr r2, [pc, #-3912] @ 4a5474 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3932] @ 4a544c │ │ │ │ + ldr r2, [pc, #-3932] @ 4a5478 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3964] @ 4a5450 │ │ │ │ - ldr r8, [pc, #-3964] @ 4a5454 │ │ │ │ + ldr r2, [pc, #-3964] @ 4a547c │ │ │ │ + ldr r8, [pc, #-3964] @ 4a5480 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4008] @ 4a5458 │ │ │ │ + ldr r2, [pc, #-4008] @ 4a5484 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4052] @ 4a545c │ │ │ │ + ldr r2, [pc, #-4052] @ 4a5488 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4020] @ 4a7414 │ │ │ │ + ldr r2, [pc, #4020] @ 4a7440 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3976] @ 4a7418 │ │ │ │ + ldr r2, [pc, #3976] @ 4a7444 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3932] @ 4a741c │ │ │ │ + ldr r2, [pc, #3932] @ 4a7448 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3888] @ 4a7420 │ │ │ │ + ldr r2, [pc, #3888] @ 4a744c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3844] @ 4a7424 │ │ │ │ + ldr r2, [pc, #3844] @ 4a7450 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3800] @ 4a7428 │ │ │ │ + ldr r2, [pc, #3800] @ 4a7454 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #25 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3748] @ 4a742c │ │ │ │ - ldr r8, [pc, #3748] @ 4a7430 │ │ │ │ + ldr r2, [pc, #3748] @ 4a7458 │ │ │ │ + ldr r8, [pc, #3748] @ 4a745c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3700] @ 4a7434 │ │ │ │ + ldr r2, [pc, #3700] @ 4a7460 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3680] @ 4a7438 │ │ │ │ + ldr r3, [pc, #3680] @ 4a7464 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3660] @ 4a743c │ │ │ │ + ldr r2, [pc, #3660] @ 4a7468 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3640] @ 4a7440 │ │ │ │ + ldr r3, [pc, #3640] @ 4a746c │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3608] @ 4a7444 │ │ │ │ - ldr r8, [pc, #3608] @ 4a7448 │ │ │ │ + ldr r2, [pc, #3608] @ 4a7470 │ │ │ │ + ldr r8, [pc, #3608] @ 4a7474 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3560] @ 4a744c │ │ │ │ + ldr r2, [pc, #3560] @ 4a7478 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3516] @ 4a7438 │ │ │ │ + ldr r3, [pc, #3516] @ 4a7464 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3516] @ 4a7450 │ │ │ │ + ldr r2, [pc, #3516] @ 4a747c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3496] @ 4a7454 │ │ │ │ + ldr r3, [pc, #3496] @ 4a7480 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3464] @ 4a7458 │ │ │ │ + ldr r2, [pc, #3464] @ 4a7484 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3960 │ │ │ │ - ldr r2, [pc, #3436] @ 4a745c │ │ │ │ + bne 4b398c │ │ │ │ + ldr r2, [pc, #3436] @ 4a7488 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3420] @ 4a7460 │ │ │ │ + ldr r2, [pc, #3420] @ 4a748c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3944 │ │ │ │ - ldr r2, [pc, #3392] @ 4a7464 │ │ │ │ + bne 4b3970 │ │ │ │ + ldr r2, [pc, #3392] @ 4a7490 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3368] @ 4a7468 │ │ │ │ + ldr r2, [pc, #3368] @ 4a7494 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b48e8 │ │ │ │ + beq 4b4914 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b48d0 │ │ │ │ + beq 4b48fc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b4970 │ │ │ │ - ldr r2, [pc, #3320] @ 4a746c │ │ │ │ + bne 4b499c │ │ │ │ + ldr r2, [pc, #3320] @ 4a7498 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3304] @ 4a7470 │ │ │ │ + ldr r2, [pc, #3304] @ 4a749c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b305c │ │ │ │ - ldr r2, [pc, #3276] @ 4a7474 │ │ │ │ + bne 4b3088 │ │ │ │ + ldr r2, [pc, #3276] @ 4a74a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3260] @ 4a7478 │ │ │ │ + ldr r2, [pc, #3260] @ 4a74a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b3074 │ │ │ │ - ldr r2, [pc, #3232] @ 4a747c │ │ │ │ + bne 4b30a0 │ │ │ │ + ldr r2, [pc, #3232] @ 4a74a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3208] @ 4a7480 │ │ │ │ + ldr r2, [pc, #3208] @ 4a74ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3188] @ 4a7484 │ │ │ │ + ldr r3, [pc, #3188] @ 4a74b0 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #12 │ │ │ │ - bhi 4b5efc │ │ │ │ + bhi 4b5f28 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3156] @ 4a7488 │ │ │ │ + ldr r2, [pc, #3156] @ 4a74b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3136] @ 4a748c │ │ │ │ + ldr r2, [pc, #3136] @ 4a74b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-268435456 @ 0xf0000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3108] @ 4a7490 │ │ │ │ + ldr r2, [pc, #3108] @ 4a74bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b32c0 │ │ │ │ - ldr r2, [pc, #3080] @ 4a7494 │ │ │ │ + bne 4b32ec │ │ │ │ + ldr r2, [pc, #3080] @ 4a74c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3064] @ 4a7498 │ │ │ │ + ldr r2, [pc, #3064] @ 4a74c4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #3056] @ 4a749c │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #3056] @ 4a74c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2eec │ │ │ │ - ldr r2, [pc, #3028] @ 4a74a0 │ │ │ │ + bne 4b2f18 │ │ │ │ + ldr r2, [pc, #3028] @ 4a74cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3012] @ 4a74a4 │ │ │ │ + ldr r2, [pc, #3012] @ 4a74d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2992] @ 4a74a8 │ │ │ │ + ldr r2, [pc, #2992] @ 4a74d4 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2960] @ 4a74ac │ │ │ │ + ldr r2, [pc, #2960] @ 4a74d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2940] @ 4a74b0 │ │ │ │ + ldr r2, [pc, #2940] @ 4a74dc │ │ │ │ lsl r3, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2908] @ 4a74b4 │ │ │ │ - ldr r8, [pc, #2908] @ 4a74b8 │ │ │ │ + ldr r2, [pc, #2908] @ 4a74e0 │ │ │ │ + ldr r8, [pc, #2908] @ 4a74e4 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2864] @ 4a74bc │ │ │ │ + ldr r2, [pc, #2864] @ 4a74e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2820] @ 4a74c0 │ │ │ │ + ldr r2, [pc, #2820] @ 4a74ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2776] @ 4a74c4 │ │ │ │ + ldr r2, [pc, #2776] @ 4a74f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2728] @ 4a74c8 │ │ │ │ - ldr r8, [pc, #2728] @ 4a74cc │ │ │ │ + ldr r2, [pc, #2728] @ 4a74f4 │ │ │ │ + ldr r8, [pc, #2728] @ 4a74f8 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ bic r3, r5, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2684] @ 4a74d0 │ │ │ │ + ldr r2, [pc, #2684] @ 4a74fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #30 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2636] @ 4a74d4 │ │ │ │ + ldr r2, [pc, #2636] @ 4a7500 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b3fcc │ │ │ │ + beq 4b3ff8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b3fb0 │ │ │ │ + beq 4b3fdc │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4b3f90 │ │ │ │ - ldr r2, [pc, #2588] @ 4a74d8 │ │ │ │ + bne 4b3fbc │ │ │ │ + ldr r2, [pc, #2588] @ 4a7504 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2564] @ 4a74dc │ │ │ │ + ldr r2, [pc, #2564] @ 4a7508 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a62d0 │ │ │ │ - ldr r2, [pc, #2552] @ 4a74e0 │ │ │ │ + b 4a62fc │ │ │ │ + ldr r2, [pc, #2552] @ 4a750c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2100 │ │ │ │ + bhi 4b212c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #2516] @ 4a74e4 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #2516] @ 4a7510 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 4b611c │ │ │ │ + bhi 4b6148 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2484] @ 4a74e8 │ │ │ │ + ldr r2, [pc, #2484] @ 4a7514 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b1fe4 │ │ │ │ + beq 4b2010 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4a8714 │ │ │ │ + beq 4a8740 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #2440] @ 4a74ec │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #2440] @ 4a7518 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2416] @ 4a74f0 │ │ │ │ + ldr r2, [pc, #2416] @ 4a751c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2368 │ │ │ │ + bhi 4b2394 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #2380] @ 4a74f4 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #2380] @ 4a7520 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 4b611c │ │ │ │ + bhi 4b6148 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2348] @ 4a74f8 │ │ │ │ + ldr r2, [pc, #2348] @ 4a7524 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a62d0 │ │ │ │ - ldr r2, [pc, #2336] @ 4a74fc │ │ │ │ + b 4a62fc │ │ │ │ + ldr r2, [pc, #2336] @ 4a7528 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4004 │ │ │ │ + beq 4b4030 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b3fe8 │ │ │ │ + beq 4b4014 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #2292] @ 4a7500 │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #2292] @ 4a752c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2268] @ 4a7504 │ │ │ │ + ldr r2, [pc, #2268] @ 4a7530 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3320 │ │ │ │ - ldr r2, [pc, #2240] @ 4a7508 │ │ │ │ + bne 4b334c │ │ │ │ + ldr r2, [pc, #2240] @ 4a7534 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2224] @ 4a750c │ │ │ │ + ldr r2, [pc, #2224] @ 4a7538 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3308 │ │ │ │ - ldr r2, [pc, #2196] @ 4a7510 │ │ │ │ + bne 4b3334 │ │ │ │ + ldr r2, [pc, #2196] @ 4a753c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2180] @ 4a7514 │ │ │ │ + ldr r2, [pc, #2180] @ 4a7540 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b32f0 │ │ │ │ - ldr r2, [pc, #2152] @ 4a7518 │ │ │ │ + bne 4b331c │ │ │ │ + ldr r2, [pc, #2152] @ 4a7544 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2136] @ 4a751c │ │ │ │ + ldr r2, [pc, #2136] @ 4a7548 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b32d8 │ │ │ │ - ldr r2, [pc, #2108] @ 4a7520 │ │ │ │ + bne 4b3304 │ │ │ │ + ldr r2, [pc, #2108] @ 4a754c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2092] @ 4a7524 │ │ │ │ + ldr r2, [pc, #2092] @ 4a7550 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2796] @ 4a77fc │ │ │ │ - ldr r2, [pc, #2068] @ 4a7528 │ │ │ │ + ldr r3, [pc, #2796] @ 4a7828 │ │ │ │ + ldr r2, [pc, #2068] @ 4a7554 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2048] @ 4a752c │ │ │ │ + ldr r2, [pc, #2048] @ 4a7558 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #2016] @ 4a7530 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #2016] @ 4a755c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #7424 @ 0x1d00 │ │ │ │ - beq 4b4a4c │ │ │ │ - bhi 4b3f30 │ │ │ │ + beq 4b4a78 │ │ │ │ + bhi 4b3f5c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4a30 │ │ │ │ + beq 4b4a5c │ │ │ │ cmp r5, #2 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #1968] @ 4a7534 │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #1968] @ 4a7560 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #7936 @ 0x1f00 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1916] @ 4a7538 │ │ │ │ + ldr r2, [pc, #1916] @ 4a7564 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6e88 │ │ │ │ - ldr r2, [pc, #1904] @ 4a753c │ │ │ │ + bne 4a6eb4 │ │ │ │ + ldr r2, [pc, #1904] @ 4a7568 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #1892] @ 4a7540 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #1892] @ 4a756c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1872] @ 4a7544 │ │ │ │ + ldr r2, [pc, #1872] @ 4a7570 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1844] @ 4a7548 │ │ │ │ + ldr r3, [pc, #1844] @ 4a7574 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af09c │ │ │ │ + bhi 4af0c8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1dd8 │ │ │ │ + bhi 4b1e04 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1dec │ │ │ │ + bhi 4b1e18 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4afc20 │ │ │ │ + bhi 4afc4c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a6d98 │ │ │ │ + bls 4a6dc4 │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1736] @ 4a7538 │ │ │ │ + ldr r2, [pc, #1736] @ 4a7564 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6dd4 │ │ │ │ - ldr r2, [pc, #1740] @ 4a754c │ │ │ │ + bne 4a6e00 │ │ │ │ + ldr r2, [pc, #1740] @ 4a7578 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #1728] @ 4a7550 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #1728] @ 4a757c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1708] @ 4a7554 │ │ │ │ + ldr r2, [pc, #1708] @ 4a7580 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1680] @ 4a7558 │ │ │ │ + ldr r2, [pc, #1680] @ 4a7584 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1660] @ 4a755c │ │ │ │ + ldr r2, [pc, #1660] @ 4a7588 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1628] @ 4a7560 │ │ │ │ + ldr r2, [pc, #1628] @ 4a758c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1612] @ 4a7564 │ │ │ │ + ldr r2, [pc, #1612] @ 4a7590 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1580] @ 4a7568 │ │ │ │ + ldr r2, [pc, #1580] @ 4a7594 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1564] @ 4a756c │ │ │ │ + ldr r2, [pc, #1564] @ 4a7598 │ │ │ │ lsl r3, r5, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1532] @ 4a7570 │ │ │ │ + ldr r2, [pc, #1532] @ 4a759c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1512] @ 4a7574 │ │ │ │ + ldr r2, [pc, #1512] @ 4a75a0 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1480] @ 4a7578 │ │ │ │ + ldr r2, [pc, #1480] @ 4a75a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b4760 │ │ │ │ + beq 4b478c │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b4748 │ │ │ │ + beq 4b4774 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b3f74 │ │ │ │ - ldr r2, [pc, #1432] @ 4a757c │ │ │ │ + bne 4b3fa0 │ │ │ │ + ldr r2, [pc, #1432] @ 4a75a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1416] @ 4a7580 │ │ │ │ + ldr r2, [pc, #1416] @ 4a75ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3154 │ │ │ │ - ldr r2, [pc, #1388] @ 4a7584 │ │ │ │ + bne 4b3180 │ │ │ │ + ldr r2, [pc, #1388] @ 4a75b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1372] @ 4a7588 │ │ │ │ + ldr r2, [pc, #1372] @ 4a75b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b313c │ │ │ │ - ldr r2, [pc, #1344] @ 4a758c │ │ │ │ + bne 4b3168 │ │ │ │ + ldr r2, [pc, #1344] @ 4a75b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1328] @ 4a7590 │ │ │ │ + ldr r2, [pc, #1328] @ 4a75bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3124 │ │ │ │ - ldr r2, [pc, #1300] @ 4a7594 │ │ │ │ + bne 4b3150 │ │ │ │ + ldr r2, [pc, #1300] @ 4a75c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1284] @ 4a7598 │ │ │ │ + ldr r2, [pc, #1284] @ 4a75c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b310c │ │ │ │ - ldr r2, [pc, #1256] @ 4a759c │ │ │ │ + bne 4b3138 │ │ │ │ + ldr r2, [pc, #1256] @ 4a75c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1240] @ 4a75a0 │ │ │ │ + ldr r2, [pc, #1240] @ 4a75cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4b30f4 │ │ │ │ - ldr r2, [pc, #1212] @ 4a75a4 │ │ │ │ + bne 4b3120 │ │ │ │ + ldr r2, [pc, #1212] @ 4a75d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1196] @ 4a75a8 │ │ │ │ + ldr r2, [pc, #1196] @ 4a75d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 4b31b4 │ │ │ │ - ldr r2, [pc, #1168] @ 4a75ac │ │ │ │ + bne 4b31e0 │ │ │ │ + ldr r2, [pc, #1168] @ 4a75d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1152] @ 4a75b0 │ │ │ │ + ldr r2, [pc, #1152] @ 4a75dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b319c │ │ │ │ - ldr r2, [pc, #1124] @ 4a75b4 │ │ │ │ + bne 4b31c8 │ │ │ │ + ldr r2, [pc, #1124] @ 4a75e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1108] @ 4a75b8 │ │ │ │ + ldr r2, [pc, #1108] @ 4a75e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4b3184 │ │ │ │ - ldr r2, [pc, #1080] @ 4a75bc │ │ │ │ + bne 4b31b0 │ │ │ │ + ldr r2, [pc, #1080] @ 4a75e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1064] @ 4a75c0 │ │ │ │ + ldr r2, [pc, #1064] @ 4a75ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 4b316c │ │ │ │ - ldr r2, [pc, #1036] @ 4a75c4 │ │ │ │ + bne 4b3198 │ │ │ │ + ldr r2, [pc, #1036] @ 4a75f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1020] @ 4a75c8 │ │ │ │ + ldr r2, [pc, #1020] @ 4a75f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 4b31e8 │ │ │ │ - ldr r2, [pc, #992] @ 4a75cc │ │ │ │ + bne 4b3214 │ │ │ │ + ldr r2, [pc, #992] @ 4a75f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #976] @ 4a75d0 │ │ │ │ + ldr r2, [pc, #976] @ 4a75fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b31cc │ │ │ │ - ldr r2, [pc, #948] @ 4a75d4 │ │ │ │ + bne 4b31f8 │ │ │ │ + ldr r2, [pc, #948] @ 4a7600 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #924] @ 4a75d8 │ │ │ │ + ldr r2, [pc, #924] @ 4a7604 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #904] @ 4a75dc │ │ │ │ + ldr r2, [pc, #904] @ 4a7608 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #876] @ 4a75e0 │ │ │ │ + ldr r2, [pc, #876] @ 4a760c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3a24 │ │ │ │ - ldr r2, [pc, #848] @ 4a75e4 │ │ │ │ + bne 4b3a50 │ │ │ │ + ldr r2, [pc, #848] @ 4a7610 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #832] @ 4a75e8 │ │ │ │ + ldr r2, [pc, #832] @ 4a7614 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3a0c │ │ │ │ - ldr r2, [pc, #804] @ 4a75ec │ │ │ │ + bne 4b3a38 │ │ │ │ + ldr r2, [pc, #804] @ 4a7618 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #788] @ 4a75f0 │ │ │ │ + ldr r2, [pc, #788] @ 4a761c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b39f4 │ │ │ │ - ldr r2, [pc, #760] @ 4a75f4 │ │ │ │ + bne 4b3a20 │ │ │ │ + ldr r2, [pc, #760] @ 4a7620 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #744] @ 4a75f8 │ │ │ │ + ldr r2, [pc, #744] @ 4a7624 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b39dc │ │ │ │ - ldr r2, [pc, #716] @ 4a75fc │ │ │ │ + bne 4b3a08 │ │ │ │ + ldr r2, [pc, #716] @ 4a7628 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #700] @ 4a7600 │ │ │ │ + ldr r2, [pc, #700] @ 4a762c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3884 │ │ │ │ - ldr r2, [pc, #672] @ 4a7604 │ │ │ │ + bne 4b38b0 │ │ │ │ + ldr r2, [pc, #672] @ 4a7630 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #656] @ 4a7608 │ │ │ │ + ldr r2, [pc, #656] @ 4a7634 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b386c │ │ │ │ - ldr r2, [pc, #628] @ 4a760c │ │ │ │ + bne 4b3898 │ │ │ │ + ldr r2, [pc, #628] @ 4a7638 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #612] @ 4a7610 │ │ │ │ - ldr r8, [pc, #612] @ 4a7614 │ │ │ │ + ldr r2, [pc, #612] @ 4a763c │ │ │ │ + ldr r8, [pc, #612] @ 4a7640 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #564] @ 4a7618 │ │ │ │ + ldr r2, [pc, #564] @ 4a7644 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1024] @ 4a77fc │ │ │ │ + ldr r3, [pc, #1024] @ 4a7828 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldrsheq r7, [r9], #252 @ 0xfc │ │ │ │ - ldrsbeq r7, [r9], #252 @ 0xfc │ │ │ │ - ldrheq r7, [r9], #252 @ 0xfc │ │ │ │ - smullseq r7, r9, ip, pc @ │ │ │ │ - sbcseq r7, r9, ip, ror pc │ │ │ │ - sbcseq r7, r9, ip, asr pc │ │ │ │ - sbcseq r8, r9, r0, ror sp │ │ │ │ - sbcseq r8, r9, r4, lsr #10 │ │ │ │ - sbcseq r7, r8, r0, lsr r3 │ │ │ │ + ldrsheq r7, [r9], #240 @ 0xf0 │ │ │ │ + ldrsbeq r7, [r9], #240 @ 0xf0 │ │ │ │ + ldrheq r7, [r9], #240 @ 0xf0 │ │ │ │ + smullseq r7, r9, r0, pc @ │ │ │ │ + sbcseq r7, r9, r0, ror pc │ │ │ │ + sbcseq r7, r9, r0, asr pc │ │ │ │ + sbcseq r8, r9, r4, ror #26 │ │ │ │ + sbcseq r8, r9, r8, lsl r5 │ │ │ │ + sbcseq r7, r8, r4, lsr #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - sbcseq r8, r9, ip, lsl sp │ │ │ │ - teqeq lr, r0, lsl pc │ │ │ │ - sbcseq r8, r9, ip, asr #25 │ │ │ │ - sbcseq r8, r9, r0, lsl #9 │ │ │ │ - sbcseq r7, r8, ip, lsl #5 │ │ │ │ - sbcseq r8, r9, r8, ror ip │ │ │ │ - teqeq lr, sl, lsl #29 │ │ │ │ - ldrsbeq r0, [r8], #60 @ 0x3c │ │ │ │ - sbcseq pc, r7, ip, lsl #31 │ │ │ │ - sbcseq r3, ip, r0, asr #17 │ │ │ │ - ldrheq r3, [ip], #136 @ 0x88 │ │ │ │ - sbcseq r3, ip, ip, asr #17 │ │ │ │ + sbcseq r8, r9, r0, lsl sp │ │ │ │ + teqeq lr, ip, lsl #30 │ │ │ │ + sbcseq r8, r9, r0, asr #25 │ │ │ │ + sbcseq r8, r9, r4, ror r4 │ │ │ │ + sbcseq r7, r8, r0, lsl #5 │ │ │ │ + sbcseq r8, r9, ip, ror #24 │ │ │ │ + teqeq lr, r6, lsl #29 │ │ │ │ + ldrsbeq r0, [r8], #48 @ 0x30 │ │ │ │ + sbcseq pc, r7, r0, lsl #31 │ │ │ │ ldrheq r3, [ip], #132 @ 0x84 │ │ │ │ - sbcseq r3, ip, r4, ror #17 │ │ │ │ - sbcseq r3, ip, r4, ror #17 │ │ │ │ - ldrsheq r3, [ip], #136 @ 0x88 │ │ │ │ - ldrsheq r3, [ip], #140 @ 0x8c │ │ │ │ - sbcseq r8, r9, r8, ror #23 │ │ │ │ - teqeq lr, r4, asr #26 │ │ │ │ - sbcseq r7, r9, r4, asr fp │ │ │ │ - sbcseq r8, r9, r4, ror r2 │ │ │ │ - sbcseq r8, r9, r4, asr ip │ │ │ │ - ldrsheq pc, [r7], #208 @ 0xd0 @ │ │ │ │ - sbcseq r8, r9, r4, lsr ip │ │ │ │ - sbcseq r0, r8, r0, lsl #4 │ │ │ │ - ldrheq pc, [r7], #208 @ 0xd0 @ │ │ │ │ - ldrsbeq r3, [ip], #100 @ 0x64 │ │ │ │ - sbcseq r8, r9, r8, asr #3 │ │ │ │ - sbcseq pc, r7, r0, lsl #25 │ │ │ │ - sbcseq r8, r9, ip, lsl #3 │ │ │ │ - sbcseq r8, r9, r4, ror #24 │ │ │ │ - sbcseq r8, r9, r4, ror #2 │ │ │ │ + sbcseq r3, ip, ip, lsr #17 │ │ │ │ + sbcseq r3, ip, r0, asr #17 │ │ │ │ + sbcseq r3, ip, r8, lsr #17 │ │ │ │ + ldrsbeq r3, [ip], #136 @ 0x88 │ │ │ │ + ldrsbeq r3, [ip], #136 @ 0x88 │ │ │ │ + sbcseq r3, ip, ip, ror #17 │ │ │ │ + ldrsheq r3, [ip], #128 @ 0x80 │ │ │ │ + ldrsbeq r8, [r9], #188 @ 0xbc │ │ │ │ + teqeq lr, r0, asr #26 │ │ │ │ + sbcseq r7, r9, r8, asr #22 │ │ │ │ + sbcseq r8, r9, r8, ror #4 │ │ │ │ sbcseq r8, r9, r8, asr #24 │ │ │ │ + sbcseq pc, r7, r4, ror #27 │ │ │ │ sbcseq r8, r9, r8, lsr #24 │ │ │ │ - sbcseq r8, r9, r8, lsl #24 │ │ │ │ - sbcseq r6, r8, r8, asr #29 │ │ │ │ - smullseq r8, r9, ip, r0 │ │ │ │ - sbcseq r8, r9, r4, ror #22 │ │ │ │ - sbcseq r8, r9, r4, ror #21 │ │ │ │ - sbcseq r8, r9, r8, asr #21 │ │ │ │ - smullseq r7, r9, r0, r7 │ │ │ │ - ldrheq pc, [r7], #164 @ 0xa4 @ │ │ │ │ - teqeq lr, lr, asr sl │ │ │ │ - sbcseq pc, r7, r8, ror #20 │ │ │ │ - ldrsbeq r3, [ip], #164 @ 0xa4 │ │ │ │ - sbcseq pc, r7, ip, lsl sl @ │ │ │ │ - teqeq lr, r4 @ │ │ │ │ - smullseq r7, r9, ip, r6 │ │ │ │ + ldrsheq r0, [r8], #20 │ │ │ │ + sbcseq pc, r7, r4, lsr #27 │ │ │ │ + sbcseq r3, ip, r8, asr #13 │ │ │ │ + ldrheq r8, [r9], #28 │ │ │ │ + sbcseq pc, r7, r4, ror ip @ │ │ │ │ + sbcseq r8, r9, r0, lsl #3 │ │ │ │ + sbcseq r8, r9, r8, asr ip │ │ │ │ + sbcseq r8, r9, r8, asr r1 │ │ │ │ + sbcseq r8, r9, ip, lsr ip │ │ │ │ + sbcseq r8, r9, ip, lsl ip │ │ │ │ + ldrsheq r8, [r9], #188 @ 0xbc │ │ │ │ + ldrheq r6, [r8], #236 @ 0xec │ │ │ │ + smullseq r8, r9, r0, r0 │ │ │ │ + sbcseq r8, r9, r8, asr fp │ │ │ │ + ldrsbeq r8, [r9], #168 @ 0xa8 │ │ │ │ + ldrheq r8, [r9], #172 @ 0xac │ │ │ │ + sbcseq r7, r9, r4, lsl #15 │ │ │ │ + sbcseq pc, r7, r8, lsr #21 │ │ │ │ + teqeq lr, sl, asr sl │ │ │ │ + sbcseq pc, r7, ip, asr sl @ │ │ │ │ + sbcseq r3, ip, r8, asr #21 │ │ │ │ + sbcseq pc, r7, r0, lsl sl @ │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + smullseq r7, r9, r0, r6 │ │ │ │ + ldrheq pc, [r7], #148 @ 0x94 @ │ │ │ │ + rsceq r8, r5, ip, lsl #14 │ │ │ │ + sbcseq r8, r9, ip, lsl #17 │ │ │ │ + sbcseq pc, r7, r8, lsr #20 │ │ │ │ + sbcseq r8, r9, r8, ror #16 │ │ │ │ + ldrsheq pc, [r7], #148 @ 0x94 @ │ │ │ │ + sbcseq r8, r9, ip, ror #7 │ │ │ │ sbcseq pc, r7, r0, asr #19 │ │ │ │ - rsceq r8, r5, r8, lsl r7 │ │ │ │ - smullseq r8, r9, r8, r8 │ │ │ │ - sbcseq pc, r7, r4, lsr sl @ │ │ │ │ - sbcseq r8, r9, r4, ror r8 │ │ │ │ - sbcseq pc, r7, r0, lsl #20 │ │ │ │ - ldrsheq r8, [r9], #56 @ 0x38 │ │ │ │ - sbcseq pc, r7, ip, asr #19 │ │ │ │ - sbcseq r8, r9, r4, lsr #16 │ │ │ │ - smullseq pc, r7, r8, r9 @ │ │ │ │ - sbcseq r8, r9, ip, lsl #16 │ │ │ │ - sbcseq r7, r9, ip, lsr #27 │ │ │ │ - ldrsheq r8, [r9], #112 @ 0x70 │ │ │ │ - sbcseq pc, r7, ip, asr #16 │ │ │ │ - sbcseq r8, r9, r4, asr #15 │ │ │ │ + sbcseq r8, r9, r8, lsl r8 │ │ │ │ + sbcseq pc, r7, ip, lsl #19 │ │ │ │ + sbcseq r8, r9, r0, lsl #16 │ │ │ │ + sbcseq r7, r9, r0, lsr #27 │ │ │ │ + sbcseq r8, r9, r4, ror #15 │ │ │ │ + sbcseq pc, r7, r0, asr #16 │ │ │ │ + ldrheq r8, [r9], #120 @ 0x78 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andseq r1, r0, r0, lsl r0 │ │ │ │ - ldrsbeq pc, [r7], #212 @ 0xd4 @ │ │ │ │ - sbcseq r7, r9, ip, asr #25 │ │ │ │ + sbcseq pc, r7, r8, asr #27 │ │ │ │ + sbcseq r7, r9, r0, asr #25 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - sbcseq pc, r7, r4, lsl sp @ │ │ │ │ - sbcseq r7, r9, r8, lsl ip │ │ │ │ - sbcseq pc, r7, r8, lsr sl @ │ │ │ │ - sbcseq r7, r9, r0, ror #23 │ │ │ │ - sbcseq pc, r7, ip, asr sl @ │ │ │ │ - sbcseq r7, r9, r8, lsr #23 │ │ │ │ - ldrsbeq lr, [sl], #56 @ 0x38 │ │ │ │ - sbcseq r7, r9, r0, ror fp │ │ │ │ - sbcseq r7, r9, r4, lsl r4 │ │ │ │ - sbcseq r7, r9, r4, lsr fp │ │ │ │ - sbcseq r9, r9, r4, lsl r0 │ │ │ │ - sbcseq r8, r9, ip, asr #18 │ │ │ │ - sbcseq r0, r8, r8, asr #32 │ │ │ │ - sbcseq r8, r9, r8, asr #31 │ │ │ │ - sbcseq r8, r9, r4, asr #31 │ │ │ │ - ldrheq r8, [r9], #244 @ 0xf4 │ │ │ │ + sbcseq pc, r7, r8, lsl #26 │ │ │ │ + sbcseq r7, r9, ip, lsl #24 │ │ │ │ + sbcseq pc, r7, ip, lsr #20 │ │ │ │ + ldrsbeq r7, [r9], #180 @ 0xb4 │ │ │ │ + sbcseq pc, r7, r0, asr sl @ │ │ │ │ + smullseq r7, r9, ip, fp │ │ │ │ + sbcseq lr, sl, ip, asr #7 │ │ │ │ + sbcseq r7, r9, r4, ror #22 │ │ │ │ + sbcseq r7, r9, r8, lsl #8 │ │ │ │ + sbcseq r7, r9, r8, lsr #22 │ │ │ │ + sbcseq r9, r9, r8 │ │ │ │ + sbcseq r8, r9, r0, asr #18 │ │ │ │ + sbcseq r0, r8, ip, lsr r0 │ │ │ │ ldrheq r8, [r9], #252 @ 0xfc │ │ │ │ - sbcseq r8, r9, r0, lsl #31 │ │ │ │ - smullseq r8, r9, r8, pc @ │ │ │ │ - sbcseq r8, r9, ip, asr #30 │ │ │ │ + ldrheq r8, [r9], #248 @ 0xf8 │ │ │ │ + sbcseq r8, r9, r8, lsr #31 │ │ │ │ + ldrheq r8, [r9], #240 @ 0xf0 │ │ │ │ sbcseq r8, r9, r4, ror pc │ │ │ │ - sbcseq r8, r9, r8, lsl pc │ │ │ │ - sbcseq r8, r9, r0, asr pc │ │ │ │ - sbcseq r8, r9, r4, ror #29 │ │ │ │ - sbcseq r8, r9, ip, lsr #30 │ │ │ │ - ldrheq r8, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r8, r9, r8, lsl #30 │ │ │ │ - sbcseq r8, r9, ip, ror lr │ │ │ │ - sbcseq r8, r9, r4, ror #29 │ │ │ │ - sbcseq r8, r9, r8, asr #28 │ │ │ │ - sbcseq r8, r9, r0, asr #29 │ │ │ │ - sbcseq r8, r9, r4, lsl lr │ │ │ │ - smullseq r8, r9, ip, lr │ │ │ │ - sbcseq r8, r9, r0, ror #27 │ │ │ │ - smullseq r8, r9, r0, r1 │ │ │ │ - sbcseq r7, r9, ip, ror #16 │ │ │ │ - sbcseq r8, r9, ip, asr #4 │ │ │ │ - sbcseq pc, r7, r8, ror #7 │ │ │ │ - sbcseq r8, r9, r8, lsr #4 │ │ │ │ - ldrheq pc, [r7], #52 @ 0x34 @ │ │ │ │ - sbcseq r9, r9, r8, ror r6 │ │ │ │ - sbcseq pc, r7, r0, lsl #7 │ │ │ │ - sbcseq r9, r9, r4, asr r6 │ │ │ │ - sbcseq pc, r7, ip, asr #6 │ │ │ │ - sbcseq r9, r9, r0, lsr r6 │ │ │ │ - sbcseq pc, r7, r8, lsl r3 @ │ │ │ │ - sbcseq r9, r9, ip, lsl #12 │ │ │ │ - sbcseq pc, r7, r4, ror #5 │ │ │ │ - sbcseq r9, r9, r4, ror #11 │ │ │ │ - sbcseq r7, r9, r0, lsl #14 │ │ │ │ - sbcseq r8, r9, r0, lsr #2 │ │ │ │ - sbcseq r8, r9, r8, asr #14 │ │ │ │ - sbcseq r7, r9, ip, asr #4 │ │ │ │ - sbcseq r8, r9, r0, lsr #14 │ │ │ │ - sbcseq r8, r9, r0, asr #11 │ │ │ │ - ldrsbeq r7, [r9], #28 │ │ │ │ - sbcseq r8, r9, r4, lsr #15 │ │ │ │ + sbcseq r8, r9, ip, lsl #31 │ │ │ │ + sbcseq r8, r9, r0, asr #30 │ │ │ │ + sbcseq r8, r9, r8, ror #30 │ │ │ │ + sbcseq r8, r9, ip, lsl #30 │ │ │ │ + sbcseq r8, r9, r4, asr #30 │ │ │ │ + ldrsbeq r8, [r9], #232 @ 0xe8 │ │ │ │ + sbcseq r8, r9, r0, lsr #30 │ │ │ │ + sbcseq r8, r9, r4, lsr #29 │ │ │ │ + ldrsheq r8, [r9], #236 @ 0xec │ │ │ │ + sbcseq r8, r9, r0, ror lr │ │ │ │ + ldrsbeq r8, [r9], #232 @ 0xe8 │ │ │ │ + sbcseq r8, r9, ip, lsr lr │ │ │ │ + ldrheq r8, [r9], #228 @ 0xe4 │ │ │ │ + sbcseq r8, r9, r8, lsl #28 │ │ │ │ + smullseq r8, r9, r0, lr │ │ │ │ + ldrsbeq r8, [r9], #212 @ 0xd4 │ │ │ │ + sbcseq r8, r9, r4, lsl #3 │ │ │ │ + sbcseq r7, r9, r0, ror #16 │ │ │ │ + sbcseq r8, r9, r0, asr #4 │ │ │ │ + ldrsbeq pc, [r7], #60 @ 0x3c @ │ │ │ │ + sbcseq r8, r9, ip, lsl r2 │ │ │ │ + sbcseq pc, r7, r8, lsr #7 │ │ │ │ + sbcseq r9, r9, ip, ror #12 │ │ │ │ + sbcseq pc, r7, r4, ror r3 @ │ │ │ │ + sbcseq r9, r9, r8, asr #12 │ │ │ │ + sbcseq pc, r7, r0, asr #6 │ │ │ │ + sbcseq r9, r9, r4, lsr #12 │ │ │ │ + sbcseq pc, r7, ip, lsl #6 │ │ │ │ + sbcseq r9, r9, r0, lsl #12 │ │ │ │ + ldrsbeq pc, [r7], #40 @ 0x28 @ │ │ │ │ + ldrsbeq r9, [r9], #88 @ 0x58 │ │ │ │ + ldrsheq r7, [r9], #100 @ 0x64 │ │ │ │ + sbcseq r8, r9, r4, lsl r1 │ │ │ │ + sbcseq r8, r9, ip, lsr r7 │ │ │ │ + sbcseq r7, r9, r0, asr #4 │ │ │ │ + sbcseq r8, r9, r4, lsl r7 │ │ │ │ + ldrheq r8, [r9], #84 @ 0x54 │ │ │ │ + ldrsbeq r7, [r9], #16 │ │ │ │ + smullseq r8, r9, r8, r7 │ │ │ │ + smullseq r8, r9, r4, r7 │ │ │ │ sbcseq r8, r9, r0, lsr #15 │ │ │ │ - sbcseq r8, r9, ip, lsr #15 │ │ │ │ - sbcseq r8, r9, r8, lsr #15 │ │ │ │ - sbcseq r8, r9, r4, lsr #15 │ │ │ │ - sbcseq r8, r9, r4, ror r7 │ │ │ │ - sbcseq r8, r9, r8, lsl #15 │ │ │ │ + smullseq r8, r9, ip, r7 │ │ │ │ + smullseq r8, r9, r8, r7 │ │ │ │ + sbcseq r8, r9, r8, ror #14 │ │ │ │ + sbcseq r8, r9, ip, ror r7 │ │ │ │ + sbcseq r8, r9, r4, lsr r7 │ │ │ │ + sbcseq r8, r9, r0, ror #14 │ │ │ │ + sbcseq r8, r9, r4, asr #13 │ │ │ │ sbcseq r8, r9, r0, asr #14 │ │ │ │ - sbcseq r8, r9, ip, ror #14 │ │ │ │ - ldrsbeq r8, [r9], #96 @ 0x60 │ │ │ │ - sbcseq r8, r9, ip, asr #14 │ │ │ │ - ldrsbeq r8, [r9], #104 @ 0x68 │ │ │ │ - sbcseq pc, r7, r4, rrx │ │ │ │ - sbcseq lr, r7, r4, lsl ip │ │ │ │ - ldrheq r8, [r9], #120 @ 0x78 │ │ │ │ - sbcseq r7, r9, ip, lsr #32 │ │ │ │ - sbcseq r5, r8, r4, asr #28 │ │ │ │ - teqeq lr, r6 @ │ │ │ │ - sbcseq r8, r9, r4, asr r7 │ │ │ │ - sbcseq lr, r7, r4, ror #22 │ │ │ │ - sbcseq r8, r9, ip, lsr r7 │ │ │ │ - sbcseq lr, r7, r0, asr #21 │ │ │ │ - teqeq lr, r8, asr sl │ │ │ │ - sbcseq r6, r9, ip, asr #16 │ │ │ │ - sbcseq r5, r8, r0, asr sp │ │ │ │ - sbcseq r8, r9, ip, ror #16 │ │ │ │ - sbcseq r8, r9, r4, lsl r8 │ │ │ │ - sbcseq r7, r9, ip, asr sp │ │ │ │ - smullseq sp, sl, r4, r7 │ │ │ │ - sbcseq sp, sl, ip, lsl #15 │ │ │ │ - smullseq sp, sl, r4, r7 │ │ │ │ - smullseq sp, sl, r0, r7 │ │ │ │ - sbcseq lr, r7, r4, asr #18 │ │ │ │ - sbcseq r8, r9, r0, lsl r5 │ │ │ │ - sbcseq lr, r7, r8, lsl #18 │ │ │ │ - teqeq lr, r6, lsl #18 │ │ │ │ - sbcseq lr, r7, ip, asr #17 │ │ │ │ - ldrsbeq r6, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq r7, r9, r4, lsl #14 │ │ │ │ - sbcseq r8, r9, r8, lsr #3 │ │ │ │ - sbcseq lr, r7, ip, lsl #17 │ │ │ │ - teqeq lr, sl, ror r8 │ │ │ │ - sbcseq r5, r8, r4, ror fp │ │ │ │ - sbcseq r6, r9, ip, lsr #26 │ │ │ │ - ldrsheq r8, [r9], #16 │ │ │ │ - sbcseq lr, r7, ip, asr #15 │ │ │ │ - teqeq lr, ip @ │ │ │ │ - sbcseq lr, r7, r8, lsl #15 │ │ │ │ - teqeq lr, r8, asr #15 │ │ │ │ - sbcseq r8, r9, r8, asr #32 │ │ │ │ - sbcseq r6, r9, r0, asr ip │ │ │ │ - ldrsheq r7, [r9], #252 @ 0xfc │ │ │ │ - sbcseq r6, r9, r8, lsl ip │ │ │ │ - ldrsbeq lr, [r7], #96 @ 0x60 │ │ │ │ - teqeq lr, r8, lsl r7 │ │ │ │ - sbcseq lr, r7, r4, lsl #13 │ │ │ │ - teqeq lr, r2, ror #13 │ │ │ │ - sbcseq r7, r9, r4, lsl #9 │ │ │ │ - teqeq lr, r6 @ │ │ │ │ - sbcseq lr, r7, r0, ror #12 │ │ │ │ - ldrsheq lr, [r7], #160 @ 0xa0 │ │ │ │ - sbcseq r7, r9, r4, asr #24 │ │ │ │ - ldrsheq r8, [r9], #92 @ 0x5c │ │ │ │ - sbcseq r7, r9, r0, lsr #24 │ │ │ │ - sbcseq r8, r9, r8, asr #11 │ │ │ │ - ldrsheq r7, [r9], #188 @ 0xbc │ │ │ │ - smullseq r8, r9, r4, r5 │ │ │ │ - ldrsbeq r7, [r9], #184 @ 0xb8 │ │ │ │ - sbcseq r8, r9, r0, ror #10 │ │ │ │ - ldrheq r7, [r9], #180 @ 0xb4 │ │ │ │ - sbcseq r8, r9, ip, lsr #10 │ │ │ │ - smullseq r7, r9, r0, fp │ │ │ │ - ldrsheq r8, [r9], #72 @ 0x48 │ │ │ │ - sbcseq r7, r9, ip, ror #22 │ │ │ │ - sbcseq r8, r9, r4, asr #9 │ │ │ │ - sbcseq r7, r9, r8, asr #22 │ │ │ │ - smullseq r8, r9, r0, r4 │ │ │ │ - sbcseq r7, r9, r0, lsr r3 │ │ │ │ - sbcseq lr, r7, ip, asr #9 │ │ │ │ - ldrsbeq lr, [r7], #52 @ 0x34 │ │ │ │ - sbcseq r5, r8, r4, asr r6 │ │ │ │ - smullseq lr, r7, r8, r3 │ │ │ │ - teqeq lr, r6, lsl #8 │ │ │ │ - sbcseq lr, r7, r8, lsr r3 │ │ │ │ - sbcseq r8, r9, r0, lsl r4 │ │ │ │ - sbcseq r8, r9, ip, lsr r1 │ │ │ │ - sbcseq lr, r7, r0, asr sp │ │ │ │ - sbcseq r8, r9, r8, lsl #7 │ │ │ │ - ldrsbeq r8, [r9], #48 @ 0x30 │ │ │ │ - sbcseq lr, r7, r0, ror #6 │ │ │ │ - sbcseq r8, r9, r0, asr #7 │ │ │ │ - ldrsbeq r8, [r9], #28 │ │ │ │ - sbcseq lr, r7, r0, lsr #6 │ │ │ │ - sbcseq r8, r9, r4, asr #3 │ │ │ │ - sbcseq r8, r9, r4, ror r2 │ │ │ │ - sbcseq r8, r9, ip, lsr #3 │ │ │ │ - sbcseq r8, r9, r0, asr #4 │ │ │ │ - sbcseq r8, r9, ip, lsl #3 │ │ │ │ - sbcseq r8, r9, r8, lsl #3 │ │ │ │ - sbcseq r8, r9, ip, lsl #3 │ │ │ │ - sbcseq r8, r9, r4, asr r1 │ │ │ │ - sbcseq r8, r9, r8, ror r1 │ │ │ │ - teqeq lr, r0, lsr #4 │ │ │ │ - sbcseq r7, r9, r0, ror #19 │ │ │ │ - sbcseq r5, r8, r4, asr #8 │ │ │ │ - sbcseq r7, r9, r4, asr #19 │ │ │ │ - sbcseq r5, r8, r8, lsl #8 │ │ │ │ - sbcseq r7, r9, r4, ror #31 │ │ │ │ - ldrsbeq r7, [r9], #244 @ 0xf4 │ │ │ │ - sbcseq lr, r7, r0, ror r0 │ │ │ │ + sbcseq r8, r9, ip, asr #13 │ │ │ │ + sbcseq pc, r7, r8, asr r0 @ │ │ │ │ + sbcseq lr, r7, r8, lsl #24 │ │ │ │ + sbcseq r8, r9, ip, lsr #15 │ │ │ │ + sbcseq r7, r9, r0, lsr #32 │ │ │ │ + sbcseq r5, r8, r8, lsr lr │ │ │ │ + teqeq lr, r2 @ │ │ │ │ + sbcseq r8, r9, r8, asr #14 │ │ │ │ + sbcseq lr, r7, r8, asr fp │ │ │ │ + sbcseq r8, r9, r0, lsr r7 │ │ │ │ + ldrheq lr, [r7], #164 @ 0xa4 │ │ │ │ + teqeq lr, r4, asr sl │ │ │ │ + sbcseq r6, r9, r0, asr #16 │ │ │ │ + sbcseq r5, r8, r4, asr #26 │ │ │ │ + sbcseq r8, r9, r0, ror #16 │ │ │ │ + sbcseq r8, r9, r8, lsl #16 │ │ │ │ + sbcseq r7, r9, r0, asr sp │ │ │ │ + sbcseq sp, sl, r8, lsl #15 │ │ │ │ + sbcseq sp, sl, r0, lsl #15 │ │ │ │ + sbcseq sp, sl, r8, lsl #15 │ │ │ │ + sbcseq sp, sl, r4, lsl #15 │ │ │ │ + sbcseq lr, r7, r8, lsr r9 │ │ │ │ + sbcseq r8, r9, r4, lsl #10 │ │ │ │ + ldrsheq lr, [r7], #140 @ 0x8c │ │ │ │ + teqeq lr, r2, lsl #18 │ │ │ │ + sbcseq lr, r7, r0, asr #17 │ │ │ │ + sbcseq r6, r9, ip, asr #27 │ │ │ │ + ldrsheq r7, [r9], #104 @ 0x68 │ │ │ │ + smullseq r8, r9, ip, r1 │ │ │ │ + sbcseq lr, r7, r0, lsl #17 │ │ │ │ + teqeq lr, r6, ror r8 │ │ │ │ + sbcseq r5, r8, r8, ror #22 │ │ │ │ + sbcseq r6, r9, r0, lsr #26 │ │ │ │ + sbcseq r8, r9, r4, ror #3 │ │ │ │ + sbcseq lr, r7, r0, asr #15 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + sbcseq lr, r7, ip, ror r7 │ │ │ │ + teqeq lr, r4, asr #15 │ │ │ │ + sbcseq r8, r9, ip, lsr r0 │ │ │ │ + sbcseq r6, r9, r4, asr #24 │ │ │ │ + ldrsheq r7, [r9], #240 @ 0xf0 │ │ │ │ + sbcseq r6, r9, ip, lsl #24 │ │ │ │ + sbcseq lr, r7, r4, asr #13 │ │ │ │ + teqeq lr, r4, lsl r7 │ │ │ │ + sbcseq lr, r7, r8, ror r6 │ │ │ │ + teqeq lr, lr @ │ │ │ │ + sbcseq r7, r9, r8, ror r4 │ │ │ │ + teqeq lr, r2 @ │ │ │ │ + sbcseq lr, r7, r4, asr r6 │ │ │ │ + sbcseq lr, r7, r4, ror #21 │ │ │ │ + sbcseq r7, r9, r8, lsr ip │ │ │ │ + ldrsheq r8, [r9], #80 @ 0x50 │ │ │ │ + sbcseq r7, r9, r4, lsl ip │ │ │ │ + ldrheq r8, [r9], #92 @ 0x5c │ │ │ │ + ldrsheq r7, [r9], #176 @ 0xb0 │ │ │ │ + sbcseq r8, r9, r8, lsl #11 │ │ │ │ + sbcseq r7, r9, ip, asr #23 │ │ │ │ + sbcseq r8, r9, r4, asr r5 │ │ │ │ + sbcseq r7, r9, r8, lsr #23 │ │ │ │ + sbcseq r8, r9, r0, lsr #10 │ │ │ │ + sbcseq r7, r9, r4, lsl #23 │ │ │ │ + sbcseq r8, r9, ip, ror #9 │ │ │ │ + sbcseq r7, r9, r0, ror #22 │ │ │ │ + ldrheq r8, [r9], #72 @ 0x48 │ │ │ │ + sbcseq r7, r9, ip, lsr fp │ │ │ │ + sbcseq r8, r9, r4, lsl #9 │ │ │ │ + sbcseq r7, r9, r4, lsr #6 │ │ │ │ + sbcseq lr, r7, r0, asr #9 │ │ │ │ + sbcseq lr, r7, r8, asr #7 │ │ │ │ + sbcseq r5, r8, r8, asr #12 │ │ │ │ + sbcseq lr, r7, ip, lsl #7 │ │ │ │ + teqeq lr, r2, lsl #8 │ │ │ │ + sbcseq lr, r7, ip, lsr #6 │ │ │ │ + sbcseq r8, r9, r4, lsl #8 │ │ │ │ + sbcseq r8, r9, r0, lsr r1 │ │ │ │ + sbcseq lr, r7, r4, asr #26 │ │ │ │ + sbcseq r8, r9, ip, ror r3 │ │ │ │ + sbcseq r8, r9, r4, asr #7 │ │ │ │ + sbcseq lr, r7, r4, asr r3 │ │ │ │ + ldrheq r8, [r9], #52 @ 0x34 │ │ │ │ + ldrsbeq r8, [r9], #16 │ │ │ │ + sbcseq lr, r7, r4, lsl r3 │ │ │ │ + ldrheq r8, [r9], #24 │ │ │ │ + sbcseq r8, r9, r8, ror #4 │ │ │ │ + sbcseq r8, r9, r0, lsr #3 │ │ │ │ + sbcseq r8, r9, r4, lsr r2 │ │ │ │ + sbcseq r8, r9, r0, lsl #3 │ │ │ │ + sbcseq r8, r9, ip, ror r1 │ │ │ │ + sbcseq r8, r9, r0, lsl #3 │ │ │ │ + sbcseq r8, r9, r8, asr #2 │ │ │ │ + sbcseq r8, r9, ip, ror #2 │ │ │ │ + teqeq lr, ip, lsl r2 │ │ │ │ + ldrsbeq r7, [r9], #148 @ 0x94 │ │ │ │ + sbcseq r5, r8, r8, lsr r4 │ │ │ │ + ldrheq r7, [r9], #152 @ 0x98 │ │ │ │ + ldrsheq r5, [r8], #60 @ 0x3c │ │ │ │ + ldrsbeq r7, [r9], #248 @ 0xf8 │ │ │ │ + sbcseq r7, r9, r8, asr #31 │ │ │ │ + sbcseq lr, r7, r4, rrx │ │ │ │ andeq r0, r0, r5, lsl #8 │ │ │ │ - sbcseq r7, r9, ip, asr #30 │ │ │ │ - sbcseq r7, r9, r4, lsl lr │ │ │ │ - sbcseq r6, r9, r8, lsr r5 │ │ │ │ - ldrsheq r7, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq r7, r9, r0, asr #30 │ │ │ │ + sbcseq r7, r9, r8, lsl #28 │ │ │ │ + sbcseq r6, r9, ip, lsr #10 │ │ │ │ + sbcseq r7, r9, ip, ror #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r7, r9, r8, lsl #27 │ │ │ │ - sbcseq r7, r9, r8, ror #26 │ │ │ │ - sbcseq lr, r7, r0, ror r4 │ │ │ │ - sbcseq lr, r7, r0, lsr #32 │ │ │ │ - sbcseq r7, r9, r8, lsr lr │ │ │ │ - sbcseq r6, r9, r8, lsr r4 │ │ │ │ - ldrsheq sp, [r7], #224 @ 0xe0 │ │ │ │ - sbcseq r7, r9, ip, asr ip │ │ │ │ - sbcseq sp, r7, ip, lsr #29 │ │ │ │ + sbcseq r7, r9, ip, ror sp │ │ │ │ + sbcseq r7, r9, ip, asr sp │ │ │ │ + sbcseq lr, r7, r4, ror #8 │ │ │ │ + sbcseq lr, r7, r4, lsl r0 │ │ │ │ + sbcseq r7, r9, ip, lsr #28 │ │ │ │ + sbcseq r6, r9, ip, lsr #8 │ │ │ │ + sbcseq sp, r7, r4, ror #29 │ │ │ │ + sbcseq r7, r9, r0, asr ip │ │ │ │ + sbcseq sp, r7, r0, lsr #29 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ - sbcseq r6, r9, ip, ror #29 │ │ │ │ - sbcseq r7, r9, ip, asr #23 │ │ │ │ - sbcseq sp, r7, r8, ror #30 │ │ │ │ - sbcseq sp, r7, r8, lsr pc │ │ │ │ - sbcseq sp, r7, ip, lsl #30 │ │ │ │ - ldrheq lr, [r7], #20 │ │ │ │ - sbcseq r6, r9, ip, asr r2 │ │ │ │ - teqeq lr, sl @ │ │ │ │ - sbcseq lr, r7, r4, ror #2 │ │ │ │ - sbcseq r6, r9, r0, lsr #4 │ │ │ │ - sbcseq lr, r7, r8, asr #1 │ │ │ │ - ldrsheq r6, [r9], #28 │ │ │ │ - ldr r2, [pc, #-580] @ 4a761c │ │ │ │ - ldr r8, [pc, #-580] @ 4a7620 │ │ │ │ + sbcseq r6, r9, r0, ror #29 │ │ │ │ + sbcseq r7, r9, r0, asr #23 │ │ │ │ + sbcseq sp, r7, ip, asr pc │ │ │ │ + sbcseq sp, r7, ip, lsr #30 │ │ │ │ + sbcseq sp, r7, r0, lsl #30 │ │ │ │ + sbcseq lr, r7, r8, lsr #3 │ │ │ │ + sbcseq r6, r9, r0, asr r2 │ │ │ │ + teqeq lr, r6 @ │ │ │ │ + sbcseq lr, r7, r8, asr r1 │ │ │ │ + sbcseq r6, r9, r4, lsl r2 │ │ │ │ + ldrheq lr, [r7], #12 │ │ │ │ + ldrsheq r6, [r9], #16 │ │ │ │ + ldr r2, [pc, #-580] @ 4a7648 │ │ │ │ + ldr r8, [pc, #-580] @ 4a764c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-628] @ 4a7624 │ │ │ │ + ldr r2, [pc, #-628] @ 4a7650 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-676] @ 4a7628 │ │ │ │ + ldr r2, [pc, #-676] @ 4a7654 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-696] @ 4a762c │ │ │ │ + ldr r2, [pc, #-696] @ 4a7658 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-728] @ 4a7630 │ │ │ │ + ldr r2, [pc, #-728] @ 4a765c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3780 │ │ │ │ - ldr r2, [pc, #-756] @ 4a7634 │ │ │ │ + bne 4b37ac │ │ │ │ + ldr r2, [pc, #-756] @ 4a7660 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-772] @ 4a7638 │ │ │ │ + ldr r2, [pc, #-772] @ 4a7664 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3768 │ │ │ │ - ldr r2, [pc, #-800] @ 4a763c │ │ │ │ + bne 4b3794 │ │ │ │ + ldr r2, [pc, #-800] @ 4a7668 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-816] @ 4a7640 │ │ │ │ + ldr r2, [pc, #-816] @ 4a766c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3750 │ │ │ │ - ldr r2, [pc, #-844] @ 4a7644 │ │ │ │ + bne 4b377c │ │ │ │ + ldr r2, [pc, #-844] @ 4a7670 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-860] @ 4a7648 │ │ │ │ + ldr r2, [pc, #-860] @ 4a7674 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b3738 │ │ │ │ - ldr r2, [pc, #-888] @ 4a764c │ │ │ │ + bne 4b3764 │ │ │ │ + ldr r2, [pc, #-888] @ 4a7678 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-904] @ 4a7650 │ │ │ │ + ldr r2, [pc, #-904] @ 4a767c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3d2c │ │ │ │ - ldr r2, [pc, #-932] @ 4a7654 │ │ │ │ + bne 4b3d58 │ │ │ │ + ldr r2, [pc, #-932] @ 4a7680 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-948] @ 4a7658 │ │ │ │ + ldr r2, [pc, #-948] @ 4a7684 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b3d10 │ │ │ │ - ldr r2, [pc, #-976] @ 4a765c │ │ │ │ + bne 4b3d3c │ │ │ │ + ldr r2, [pc, #-976] @ 4a7688 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1000] @ 4a7660 │ │ │ │ + ldr r2, [pc, #-1000] @ 4a768c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3548 │ │ │ │ - ldr r2, [pc, #-1028] @ 4a7664 │ │ │ │ + bne 4b3574 │ │ │ │ + ldr r2, [pc, #-1028] @ 4a7690 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1044] @ 4a7668 │ │ │ │ + ldr r2, [pc, #-1044] @ 4a7694 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1064] @ 4a766c │ │ │ │ + ldr r2, [pc, #-1064] @ 4a7698 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1096] @ 4a7670 │ │ │ │ + ldr r2, [pc, #-1096] @ 4a769c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1116] @ 4a7674 │ │ │ │ + ldr r3, [pc, #-1116] @ 4a76a0 │ │ │ │ lsl r8, r5, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 4b5dbc │ │ │ │ + bhi 4b5de8 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1152] @ 4a7678 │ │ │ │ + ldr r2, [pc, #-1152] @ 4a76a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3c30 │ │ │ │ - ldr r2, [pc, #-1180] @ 4a767c │ │ │ │ + bne 4b3c5c │ │ │ │ + ldr r2, [pc, #-1180] @ 4a76a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1196] @ 4a7680 │ │ │ │ + ldr r2, [pc, #-1196] @ 4a76ac │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-1204] @ 4a7684 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-1204] @ 4a76b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1224] @ 4a7688 │ │ │ │ + ldr r3, [pc, #-1224] @ 4a76b4 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 4b5d9c │ │ │ │ + bhi 4b5dc8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1256] @ 4a768c │ │ │ │ + ldr r2, [pc, #-1256] @ 4a76b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3978 │ │ │ │ - ldr r2, [pc, #-1284] @ 4a7690 │ │ │ │ + bne 4b39a4 │ │ │ │ + ldr r2, [pc, #-1284] @ 4a76bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1300] @ 4a7694 │ │ │ │ + ldr r2, [pc, #-1300] @ 4a76c0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a5860 │ │ │ │ - ldr r2, [pc, #-1308] @ 4a7698 │ │ │ │ + b 4a588c │ │ │ │ + ldr r2, [pc, #-1308] @ 4a76c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b39c4 │ │ │ │ - ldr r2, [pc, #-1336] @ 4a769c │ │ │ │ + bne 4b39f0 │ │ │ │ + ldr r2, [pc, #-1336] @ 4a76c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1352] @ 4a76a0 │ │ │ │ + ldr r2, [pc, #-1352] @ 4a76cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b39ac │ │ │ │ - ldr r2, [pc, #-1380] @ 4a76a4 │ │ │ │ + bne 4b39d8 │ │ │ │ + ldr r2, [pc, #-1380] @ 4a76d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1396] @ 4a76a8 │ │ │ │ + ldr r2, [pc, #-1396] @ 4a76d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3990 │ │ │ │ - ldr r2, [pc, #-1424] @ 4a76ac │ │ │ │ + bne 4b39bc │ │ │ │ + ldr r2, [pc, #-1424] @ 4a76d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1448] @ 4a76b0 │ │ │ │ + ldr r2, [pc, #-1448] @ 4a76dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3cc4 │ │ │ │ - ldr r2, [pc, #-1476] @ 4a76b4 │ │ │ │ + bne 4b3cf0 │ │ │ │ + ldr r2, [pc, #-1476] @ 4a76e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1500] @ 4a76b8 │ │ │ │ + ldr r2, [pc, #-1500] @ 4a76e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1520] @ 4a76bc │ │ │ │ + ldr r3, [pc, #-1520] @ 4a76e8 │ │ │ │ sub r2, r5, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ - bhi 4ab4a8 │ │ │ │ + bhi 4ab4d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1552] @ 4a76c0 │ │ │ │ + ldr r2, [pc, #-1552] @ 4a76ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1572] @ 4a76c4 │ │ │ │ + ldr r2, [pc, #-1572] @ 4a76f0 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1596] @ 4a76c8 │ │ │ │ + ldr r2, [pc, #-1596] @ 4a76f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b2e70 │ │ │ │ - ldr r2, [pc, #-1624] @ 4a76cc │ │ │ │ + bne 4b2e9c │ │ │ │ + ldr r2, [pc, #-1624] @ 4a76f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1648] @ 4a76d0 │ │ │ │ + ldr r2, [pc, #-1648] @ 4a76fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1668] @ 4a76d4 │ │ │ │ + ldr r3, [pc, #-1668] @ 4a7700 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #12 │ │ │ │ - bhi 4b60e0 │ │ │ │ + bhi 4b610c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1700] @ 4a76d8 │ │ │ │ + ldr r2, [pc, #-1700] @ 4a7704 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1720] @ 4a76dc │ │ │ │ + ldr r2, [pc, #-1720] @ 4a7708 │ │ │ │ bic r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1740] @ 4a76e0 │ │ │ │ + ldr r2, [pc, #-1740] @ 4a770c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bge 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #-1772] @ 4a76e4 │ │ │ │ + bge 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #-1772] @ 4a7710 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b25e0 │ │ │ │ - ldr r3, [pc, #-1800] @ 4a76e8 │ │ │ │ + bhi 4b260c │ │ │ │ + ldr r3, [pc, #-1800] @ 4a7714 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1832] @ 4a76ec │ │ │ │ + ldr r2, [pc, #-1832] @ 4a7718 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2acc │ │ │ │ - ldr r3, [pc, #-1860] @ 4a76f0 │ │ │ │ + bhi 4b2af8 │ │ │ │ + ldr r3, [pc, #-1860] @ 4a771c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1892] @ 4a76f4 │ │ │ │ + ldr r2, [pc, #-1892] @ 4a7720 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1912] @ 4a76f8 │ │ │ │ + ldr r2, [pc, #-1912] @ 4a7724 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1940] @ 4a76fc │ │ │ │ + ldr r2, [pc, #-1940] @ 4a7728 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1960] @ 4a7700 │ │ │ │ + ldr r2, [pc, #-1960] @ 4a772c │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1992] @ 4a7704 │ │ │ │ + ldr r2, [pc, #-1992] @ 4a7730 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2318 │ │ │ │ + bhi 4b2344 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2028] @ 4a7708 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2028] @ 4a7734 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ - bhi 4b611c │ │ │ │ + bhi 4b6148 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2060] @ 4a770c │ │ │ │ + ldr r2, [pc, #-2060] @ 4a7738 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #8 │ │ │ │ - bhi 4b2d30 │ │ │ │ - ldr r3, [pc, #-2088] @ 4a7710 │ │ │ │ + bhi 4b2d5c │ │ │ │ + ldr r3, [pc, #-2088] @ 4a773c │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #7 │ │ │ │ - bhi 4b2028 │ │ │ │ + bhi 4b2054 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2120] @ 4a7714 │ │ │ │ + ldr r2, [pc, #-2120] @ 4a7740 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2140] @ 4a7718 │ │ │ │ + ldr r3, [pc, #-2140] @ 4a7744 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #11 │ │ │ │ - bhi 4a9f88 │ │ │ │ + bhi 4a9fb4 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2172] @ 4a771c │ │ │ │ + ldr r2, [pc, #-2172] @ 4a7748 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4954 │ │ │ │ + beq 4b4980 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4938 │ │ │ │ + beq 4b4964 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #-2220] @ 4a7720 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #-2220] @ 4a774c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2244] @ 4a7724 │ │ │ │ + ldr r2, [pc, #-2244] @ 4a7750 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2fc8 │ │ │ │ - ldr r2, [pc, #-2272] @ 4a7728 │ │ │ │ + bne 4b2ff4 │ │ │ │ + ldr r2, [pc, #-2272] @ 4a7754 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2288] @ 4a772c │ │ │ │ + ldr r2, [pc, #-2288] @ 4a7758 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b2fb0 │ │ │ │ - ldr r2, [pc, #-2316] @ 4a7730 │ │ │ │ + bne 4b2fdc │ │ │ │ + ldr r2, [pc, #-2316] @ 4a775c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2332] @ 4a7734 │ │ │ │ + ldr r2, [pc, #-2332] @ 4a7760 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b2f98 │ │ │ │ - ldr r2, [pc, #-2360] @ 4a7738 │ │ │ │ + bne 4b2fc4 │ │ │ │ + ldr r2, [pc, #-2360] @ 4a7764 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2376] @ 4a773c │ │ │ │ + ldr r2, [pc, #-2376] @ 4a7768 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b2f80 │ │ │ │ - ldr r2, [pc, #-2404] @ 4a7740 │ │ │ │ + bne 4b2fac │ │ │ │ + ldr r2, [pc, #-2404] @ 4a776c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2420] @ 4a7744 │ │ │ │ + ldr r2, [pc, #-2420] @ 4a7770 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b2f68 │ │ │ │ - ldr r2, [pc, #-2448] @ 4a7748 │ │ │ │ + bne 4b2f94 │ │ │ │ + ldr r2, [pc, #-2448] @ 4a7774 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2464] @ 4a774c │ │ │ │ + ldr r2, [pc, #-2464] @ 4a7778 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4b2f50 │ │ │ │ - ldr r2, [pc, #-2492] @ 4a7750 │ │ │ │ + bne 4b2f7c │ │ │ │ + ldr r2, [pc, #-2492] @ 4a777c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2508] @ 4a7754 │ │ │ │ + ldr r2, [pc, #-2508] @ 4a7780 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 4b2f38 │ │ │ │ - ldr r2, [pc, #-2536] @ 4a7758 │ │ │ │ + bne 4b2f64 │ │ │ │ + ldr r2, [pc, #-2536] @ 4a7784 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2552] @ 4a775c │ │ │ │ + ldr r2, [pc, #-2552] @ 4a7788 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 4b2f1c │ │ │ │ - ldr r2, [pc, #-2580] @ 4a7760 │ │ │ │ + bne 4b2f48 │ │ │ │ + ldr r2, [pc, #-2580] @ 4a778c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2604] @ 4a7764 │ │ │ │ + ldr r2, [pc, #-2604] @ 4a7790 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3b04 │ │ │ │ - ldr r2, [pc, #-2632] @ 4a7768 │ │ │ │ + bne 4b3b30 │ │ │ │ + ldr r2, [pc, #-2632] @ 4a7794 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a6898 │ │ │ │ - ldr r2, [pc, #-2652] @ 4a776c │ │ │ │ + b 4a68c4 │ │ │ │ + ldr r2, [pc, #-2652] @ 4a7798 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4b2348 │ │ │ │ - ldr r2, [pc, #-2680] @ 4a7770 │ │ │ │ + bne 4b2374 │ │ │ │ + ldr r2, [pc, #-2680] @ 4a779c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2704] @ 4a7774 │ │ │ │ + ldr r2, [pc, #-2704] @ 4a77a0 │ │ │ │ lsl r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ lsr r5, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #14 │ │ │ │ - bls 4b2d9c │ │ │ │ + bls 4b2dc8 │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 4a8a2c │ │ │ │ - ldr r2, [pc, #-2756] @ 4a7778 │ │ │ │ + bhi 4a8a58 │ │ │ │ + ldr r2, [pc, #-2756] @ 4a77a4 │ │ │ │ sub r3, r5, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #26 │ │ │ │ - bhi 4a8a2c │ │ │ │ + bhi 4a8a58 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2792] @ 4a777c │ │ │ │ + ldr r2, [pc, #-2792] @ 4a77a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4620 │ │ │ │ + beq 4b464c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4604 │ │ │ │ + beq 4b4630 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #-2840] @ 4a7780 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #-2840] @ 4a77ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2864] @ 4a7784 │ │ │ │ + ldr r2, [pc, #-2864] @ 4a77b0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-2872] @ 4a7788 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-2872] @ 4a77b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3b1c │ │ │ │ - ldr r2, [pc, #-2900] @ 4a778c │ │ │ │ + bne 4b3b48 │ │ │ │ + ldr r2, [pc, #-2900] @ 4a77b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2924] @ 4a7790 │ │ │ │ + ldr r2, [pc, #-2924] @ 4a77bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3cf8 │ │ │ │ - ldr r2, [pc, #-2952] @ 4a7794 │ │ │ │ + bne 4b3d24 │ │ │ │ + ldr r2, [pc, #-2952] @ 4a77c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2968] @ 4a7798 │ │ │ │ + ldr r2, [pc, #-2968] @ 4a77c4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #-2976] @ 4a779c │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #-2976] @ 4a77c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3aec │ │ │ │ - ldr r2, [pc, #-3004] @ 4a77a0 │ │ │ │ + bne 4b3b18 │ │ │ │ + ldr r2, [pc, #-3004] @ 4a77cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3020] @ 4a77a4 │ │ │ │ + ldr r2, [pc, #-3020] @ 4a77d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b3ad4 │ │ │ │ - ldr r2, [pc, #-3048] @ 4a77a8 │ │ │ │ + bne 4b3b00 │ │ │ │ + ldr r2, [pc, #-3048] @ 4a77d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3064] @ 4a77ac │ │ │ │ + ldr r2, [pc, #-3064] @ 4a77d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3abc │ │ │ │ - ldr r2, [pc, #-3092] @ 4a77b0 │ │ │ │ + bne 4b3ae8 │ │ │ │ + ldr r2, [pc, #-3092] @ 4a77dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3108] @ 4a77b4 │ │ │ │ + ldr r2, [pc, #-3108] @ 4a77e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 4b3aa4 │ │ │ │ - ldr r2, [pc, #-3136] @ 4a77b8 │ │ │ │ + bne 4b3ad0 │ │ │ │ + ldr r2, [pc, #-3136] @ 4a77e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3152] @ 4a77bc │ │ │ │ + ldr r2, [pc, #-3152] @ 4a77e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 4b3a74 │ │ │ │ - ldr r2, [pc, #-3180] @ 4a77c0 │ │ │ │ + bne 4b3aa0 │ │ │ │ + ldr r2, [pc, #-3180] @ 4a77ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3196] @ 4a77c4 │ │ │ │ + ldr r2, [pc, #-3196] @ 4a77f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3216] @ 4a77c8 │ │ │ │ + ldr r2, [pc, #-3216] @ 4a77f4 │ │ │ │ lsr r3, r5, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b6100 │ │ │ │ + bhi 4b612c │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3252] @ 4a77cc │ │ │ │ + ldr r2, [pc, #-3252] @ 4a77f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2fe0 │ │ │ │ - ldr r2, [pc, #-3280] @ 4a77d0 │ │ │ │ + bne 4b300c │ │ │ │ + ldr r2, [pc, #-3280] @ 4a77fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3296] @ 4a77d4 │ │ │ │ + ldr r2, [pc, #-3296] @ 4a7800 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - beq 4a5878 │ │ │ │ - ldr r2, [pc, #-3324] @ 4a77d8 │ │ │ │ + beq 4a58a4 │ │ │ │ + ldr r2, [pc, #-3324] @ 4a7804 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3348] @ 4a77dc │ │ │ │ + ldr r2, [pc, #-3348] @ 4a7808 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3700 │ │ │ │ - ldr r2, [pc, #-3376] @ 4a77e0 │ │ │ │ + bne 4b372c │ │ │ │ + ldr r2, [pc, #-3376] @ 4a780c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3400] @ 4a77e4 │ │ │ │ + ldr r2, [pc, #-3400] @ 4a7810 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3420] @ 4a77e8 │ │ │ │ + ldr r3, [pc, #-3420] @ 4a7814 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b491c │ │ │ │ + beq 4b4948 │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b4900 │ │ │ │ + beq 4b492c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #-3452] @ 4a77ec │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #-3452] @ 4a7818 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3476] @ 4a77f0 │ │ │ │ - ldr r8, [pc, #-3476] @ 4a77f4 │ │ │ │ + ldr r2, [pc, #-3476] @ 4a781c │ │ │ │ + ldr r8, [pc, #-3476] @ 4a7820 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3520] @ 4a77f8 │ │ │ │ + ldr r2, [pc, #-3520] @ 4a7824 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3540] @ 4a77fc │ │ │ │ + ldr r3, [pc, #-3540] @ 4a7828 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3568] @ 4a7800 │ │ │ │ + ldr r2, [pc, #-3568] @ 4a782c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4438 │ │ │ │ + beq 4b4464 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b441c │ │ │ │ + beq 4b4448 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #-3612] @ 4a7804 │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #-3612] @ 4a7830 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3636] @ 4a7808 │ │ │ │ + ldr r2, [pc, #-3636] @ 4a7834 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2f04 │ │ │ │ - ldr r2, [pc, #-3664] @ 4a780c │ │ │ │ + bne 4b2f30 │ │ │ │ + ldr r2, [pc, #-3664] @ 4a7838 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3680] @ 4a7810 │ │ │ │ + ldr r2, [pc, #-3680] @ 4a783c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3700] @ 4a7814 │ │ │ │ + ldr r2, [pc, #-3700] @ 4a7840 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3732] @ 4a7818 │ │ │ │ + ldr r2, [pc, #-3732] @ 4a7844 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b371c │ │ │ │ + beq 4b3748 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #-3768] @ 4a781c │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #-3768] @ 4a7848 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3792] @ 4a7820 │ │ │ │ + ldr r2, [pc, #-3792] @ 4a784c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2304 @ 0x900 │ │ │ │ - beq 4b1fe4 │ │ │ │ - ldr r3, [pc, #-3820] @ 4a7824 │ │ │ │ + beq 4b2010 │ │ │ │ + ldr r3, [pc, #-3820] @ 4a7850 │ │ │ │ cmp r5, r3 │ │ │ │ - bne 4ab4a8 │ │ │ │ - ldr r2, [pc, #-3828] @ 4a7828 │ │ │ │ + bne 4ab4d4 │ │ │ │ + ldr r2, [pc, #-3828] @ 4a7854 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3852] @ 4a782c │ │ │ │ + ldr r2, [pc, #-3852] @ 4a7858 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a4ca0 │ │ │ │ - ldr r2, [pc, #-3864] @ 4a7830 │ │ │ │ + b 4a4ccc │ │ │ │ + ldr r2, [pc, #-3864] @ 4a785c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3888] @ 4a7834 │ │ │ │ + ldr r2, [pc, #-3888] @ 4a7860 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3912] @ 4a7838 │ │ │ │ + ldr r2, [pc, #-3912] @ 4a7864 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3936] @ 4a783c │ │ │ │ + ldr r2, [pc, #-3936] @ 4a7868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3952] @ 4a7840 │ │ │ │ + ldr r2, [pc, #-3952] @ 4a786c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3972] @ 4a7844 │ │ │ │ + ldr r3, [pc, #-3972] @ 4a7870 │ │ │ │ lsr r8, r5, #8 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b5e88 │ │ │ │ + bhi 4b5eb4 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-4004] @ 4a7848 │ │ │ │ + ldr r2, [pc, #-4004] @ 4a7874 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4020] @ 4a784c │ │ │ │ + ldr r2, [pc, #-4020] @ 4a7878 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b3c64 │ │ │ │ - ldr r2, [pc, #-4048] @ 4a7850 │ │ │ │ + bne 4b3c90 │ │ │ │ + ldr r2, [pc, #-4048] @ 4a787c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4064] @ 4a7854 │ │ │ │ + ldr r2, [pc, #-4064] @ 4a7880 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - beq 4a623c │ │ │ │ - ldr r2, [pc, #4068] @ 4a9838 │ │ │ │ + beq 4a6268 │ │ │ │ + ldr r2, [pc, #4068] @ 4a9864 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4044] @ 4a983c │ │ │ │ + ldr r2, [pc, #4044] @ 4a9868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87f8 │ │ │ │ - ldr r2, [pc, #4024] @ 4a9840 │ │ │ │ + b 4a8824 │ │ │ │ + ldr r2, [pc, #4024] @ 4a986c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87f8 │ │ │ │ - ldr r2, [pc, #4004] @ 4a9844 │ │ │ │ + b 4a8824 │ │ │ │ + ldr r2, [pc, #4004] @ 4a9870 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87f8 │ │ │ │ - ldr r2, [pc, #3984] @ 4a9848 │ │ │ │ + b 4a8824 │ │ │ │ + ldr r2, [pc, #3984] @ 4a9874 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87f8 │ │ │ │ - ldr r2, [pc, #3964] @ 4a984c │ │ │ │ + b 4a8824 │ │ │ │ + ldr r2, [pc, #3964] @ 4a9878 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87f8 │ │ │ │ - ldr r2, [pc, #3944] @ 4a9850 │ │ │ │ + b 4a8824 │ │ │ │ + ldr r2, [pc, #3944] @ 4a987c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87a8 │ │ │ │ - ldr r2, [pc, #3924] @ 4a9854 │ │ │ │ + b 4a87d4 │ │ │ │ + ldr r2, [pc, #3924] @ 4a9880 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87a8 │ │ │ │ - ldr r2, [pc, #3904] @ 4a9858 │ │ │ │ + b 4a87d4 │ │ │ │ + ldr r2, [pc, #3904] @ 4a9884 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87a8 │ │ │ │ - ldr r2, [pc, #3884] @ 4a985c │ │ │ │ + b 4a87d4 │ │ │ │ + ldr r2, [pc, #3884] @ 4a9888 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87a8 │ │ │ │ - ldr r2, [pc, #3864] @ 4a9860 │ │ │ │ + b 4a87d4 │ │ │ │ + ldr r2, [pc, #3864] @ 4a988c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a87a8 │ │ │ │ - ldr r2, [pc, #3844] @ 4a9864 │ │ │ │ + b 4a87d4 │ │ │ │ + ldr r2, [pc, #3844] @ 4a9890 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3828] @ 4a9868 │ │ │ │ + ldr r2, [pc, #3828] @ 4a9894 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b1c24 │ │ │ │ - ldr r2, [pc, #3792] @ 4a986c │ │ │ │ + beq 4b1c50 │ │ │ │ + ldr r2, [pc, #3792] @ 4a9898 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3764] @ 4a9870 │ │ │ │ + ldr r2, [pc, #3764] @ 4a989c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a896c │ │ │ │ - ldr r2, [pc, #3744] @ 4a9874 │ │ │ │ + b 4a8998 │ │ │ │ + ldr r2, [pc, #3744] @ 4a98a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a896c │ │ │ │ - ldr r2, [pc, #3724] @ 4a9878 │ │ │ │ + b 4a8998 │ │ │ │ + ldr r2, [pc, #3724] @ 4a98a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a896c │ │ │ │ - ldr r2, [pc, #3704] @ 4a987c │ │ │ │ + b 4a8998 │ │ │ │ + ldr r2, [pc, #3704] @ 4a98a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a896c │ │ │ │ - ldr r2, [pc, #3684] @ 4a9880 │ │ │ │ + b 4a8998 │ │ │ │ + ldr r2, [pc, #3684] @ 4a98ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a896c │ │ │ │ - ldr r2, [pc, #3664] @ 4a9884 │ │ │ │ + b 4a8998 │ │ │ │ + ldr r2, [pc, #3664] @ 4a98b0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #8448 @ 0x2100 │ │ │ │ - beq 4b11e4 │ │ │ │ - ldr r3, [pc, #3628] @ 4a9888 │ │ │ │ + beq 4b1210 │ │ │ │ + ldr r3, [pc, #3628] @ 4a98b4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #3620] @ 4a988c │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #3620] @ 4a98b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3600] @ 4a9890 │ │ │ │ + ldr r2, [pc, #3600] @ 4a98bc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #1808 @ 0x710 │ │ │ │ - bls 4b1afc │ │ │ │ + bls 4b1b28 │ │ │ │ sub r3, r1, #1808 @ 0x710 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #65536 @ 0x10000 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a8e14 │ │ │ │ - ldr r2, [pc, #3520] @ 4a9894 │ │ │ │ + bne 4a8e40 │ │ │ │ + ldr r2, [pc, #3520] @ 4a98c0 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4b1ac4 │ │ │ │ - ldr r2, [pc, #3512] @ 4a9898 │ │ │ │ + bne 4b1af0 │ │ │ │ + ldr r2, [pc, #3512] @ 4a98c4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3504] @ 4a989c │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3504] @ 4a98c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3484] @ 4a98a0 │ │ │ │ + ldr r2, [pc, #3484] @ 4a98cc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3456] @ 4a98a4 │ │ │ │ + ldr r2, [pc, #3456] @ 4a98d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3436] @ 4a98a8 │ │ │ │ + ldr r2, [pc, #3436] @ 4a98d4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3408] @ 4a98ac │ │ │ │ + ldr r2, [pc, #3408] @ 4a98d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3388] @ 4a98b0 │ │ │ │ + ldr r2, [pc, #3388] @ 4a98dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3360] @ 4a98b4 │ │ │ │ + ldr r2, [pc, #3360] @ 4a98e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3344] @ 4a98b8 │ │ │ │ + ldr r2, [pc, #3344] @ 4a98e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3316] @ 4a98bc │ │ │ │ + ldr r2, [pc, #3316] @ 4a98e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3300] @ 4a98c0 │ │ │ │ + ldr r2, [pc, #3300] @ 4a98ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r5, #-67108864 @ 0xfc000000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3272] @ 4a98c4 │ │ │ │ + ldr r2, [pc, #3272] @ 4a98f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3256] @ 4a98c8 │ │ │ │ + ldr r2, [pc, #3256] @ 4a98f4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3228] @ 4a98cc │ │ │ │ + ldr r2, [pc, #3228] @ 4a98f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3212] @ 4a98d0 │ │ │ │ + ldr r2, [pc, #3212] @ 4a98fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3184] @ 4a98d4 │ │ │ │ + ldr r2, [pc, #3184] @ 4a9900 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3168] @ 4a98d8 │ │ │ │ + ldr r2, [pc, #3168] @ 4a9904 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3140] @ 4a98dc │ │ │ │ + ldr r2, [pc, #3140] @ 4a9908 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3338 │ │ │ │ - ldr r2, [pc, #3116] @ 4a98e0 │ │ │ │ + bne 4b3364 │ │ │ │ + ldr r2, [pc, #3116] @ 4a990c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3100] @ 4a98e4 │ │ │ │ + ldr r2, [pc, #3100] @ 4a9910 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #3092] @ 4a98e8 │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #3092] @ 4a9914 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3076] @ 4a98ec │ │ │ │ + ldr r2, [pc, #3076] @ 4a9918 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3056] @ 4a98f0 │ │ │ │ + ldr r2, [pc, #3056] @ 4a991c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3350 │ │ │ │ - ldr r2, [pc, #3028] @ 4a98f4 │ │ │ │ + bne 4b337c │ │ │ │ + ldr r2, [pc, #3028] @ 4a9920 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3012] @ 4a98f8 │ │ │ │ + ldr r2, [pc, #3012] @ 4a9924 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2992] @ 4a98fc │ │ │ │ + ldr r2, [pc, #2992] @ 4a9928 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2960] @ 4a9900 │ │ │ │ + ldr r2, [pc, #2960] @ 4a992c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2944] @ 4a9904 │ │ │ │ + ldr r2, [pc, #2944] @ 4a9930 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2912] @ 4a9908 │ │ │ │ - ldr r8, [pc, #2912] @ 4a990c │ │ │ │ + ldr r2, [pc, #2912] @ 4a9934 │ │ │ │ + ldr r8, [pc, #2912] @ 4a9938 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2868] @ 4a9910 │ │ │ │ + ldr r2, [pc, #2868] @ 4a993c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2820] @ 4a9914 │ │ │ │ + ldr r2, [pc, #2820] @ 4a9940 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #2812] @ 4a9918 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #2812] @ 4a9944 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2792] @ 4a991c │ │ │ │ + ldr r2, [pc, #2792] @ 4a9948 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2764] @ 4a9920 │ │ │ │ + ldr r2, [pc, #2764] @ 4a994c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2740] @ 4a9924 │ │ │ │ + ldr r2, [pc, #2740] @ 4a9950 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2716] @ 4a9928 │ │ │ │ + ldr r2, [pc, #2716] @ 4a9954 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2692] @ 4a992c │ │ │ │ + ldr r2, [pc, #2692] @ 4a9958 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2668] @ 4a9930 │ │ │ │ + ldr r2, [pc, #2668] @ 4a995c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2652] @ 4a9934 │ │ │ │ + ldr r2, [pc, #2652] @ 4a9960 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b1f50 │ │ │ │ - ldr r2, [pc, #2624] @ 4a9938 │ │ │ │ + bne 4b1f7c │ │ │ │ + ldr r2, [pc, #2624] @ 4a9964 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2600] @ 4a993c │ │ │ │ + ldr r2, [pc, #2600] @ 4a9968 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2580] @ 4a9940 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2580] @ 4a996c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2560] @ 4a9944 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2560] @ 4a9970 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2540] @ 4a9948 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2540] @ 4a9974 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2520] @ 4a994c │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2520] @ 4a9978 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2500] @ 4a9950 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2500] @ 4a997c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2480] @ 4a9954 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2480] @ 4a9980 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2460] @ 4a9958 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2460] @ 4a9984 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2440] @ 4a995c │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2440] @ 4a9988 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2420] @ 4a9960 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2420] @ 4a998c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2400] @ 4a9964 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2400] @ 4a9990 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2380] @ 4a9968 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2380] @ 4a9994 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2360] @ 4a996c │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2360] @ 4a9998 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2340] @ 4a9970 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2340] @ 4a999c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2320] @ 4a9974 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2320] @ 4a99a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a8ed0 │ │ │ │ - ldr r2, [pc, #2300] @ 4a9978 │ │ │ │ + b 4a8efc │ │ │ │ + ldr r2, [pc, #2300] @ 4a99a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2284] @ 4a997c │ │ │ │ + ldr r2, [pc, #2284] @ 4a99a8 │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b45b8 │ │ │ │ + beq 4b45e4 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b459c │ │ │ │ + beq 4b45c8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #2232] @ 4a9980 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #2232] @ 4a99ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2208] @ 4a9984 │ │ │ │ + ldr r2, [pc, #2208] @ 4a99b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ - ldr r2, [pc, #2188] @ 4a9988 │ │ │ │ + b 4a90b4 │ │ │ │ + ldr r2, [pc, #2188] @ 4a99b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ - ldr r2, [pc, #2168] @ 4a998c │ │ │ │ + b 4a90b4 │ │ │ │ + ldr r2, [pc, #2168] @ 4a99b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ - ldr r2, [pc, #2148] @ 4a9990 │ │ │ │ + b 4a90b4 │ │ │ │ + ldr r2, [pc, #2148] @ 4a99bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ - ldr r2, [pc, #2128] @ 4a9994 │ │ │ │ + b 4a90b4 │ │ │ │ + ldr r2, [pc, #2128] @ 4a99c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ - ldr r2, [pc, #2108] @ 4a9998 │ │ │ │ + b 4a90b4 │ │ │ │ + ldr r2, [pc, #2108] @ 4a99c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a9088 │ │ │ │ + b 4a90b4 │ │ │ │ sub r3, r1, #484 @ 0x1e4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2068] @ 4a999c │ │ │ │ + ldr r2, [pc, #2068] @ 4a99c8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #2048] @ 4a99a0 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #2048] @ 4a99cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2028] @ 4a99a4 │ │ │ │ + ldr r2, [pc, #2028] @ 4a99d0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2000] @ 4a99a8 │ │ │ │ + ldr r2, [pc, #2000] @ 4a99d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b45ec │ │ │ │ + beq 4b4618 │ │ │ │ cmp r8, #3 │ │ │ │ - beq 4b49e0 │ │ │ │ + beq 4b4a0c │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b4840 │ │ │ │ - ldr r2, [pc, #1952] @ 4a99ac │ │ │ │ + beq 4b486c │ │ │ │ + ldr r2, [pc, #1952] @ 4a99d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1936] @ 4a99b0 │ │ │ │ + ldr r2, [pc, #1936] @ 4a99dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b30dc │ │ │ │ - ldr r2, [pc, #1908] @ 4a99b4 │ │ │ │ + bne 4b3108 │ │ │ │ + ldr r2, [pc, #1908] @ 4a99e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1892] @ 4a99b8 │ │ │ │ + ldr r2, [pc, #1892] @ 4a99e4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b30c4 │ │ │ │ - ldr r2, [pc, #1864] @ 4a99bc │ │ │ │ + bne 4b30f0 │ │ │ │ + ldr r2, [pc, #1864] @ 4a99e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1848] @ 4a99c0 │ │ │ │ + ldr r2, [pc, #1848] @ 4a99ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1828] @ 4a99c4 │ │ │ │ + ldr r3, [pc, #1828] @ 4a99f0 │ │ │ │ lsr r8, r5, #12 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #15 │ │ │ │ - bhi 4a92c0 │ │ │ │ + bhi 4a92ec │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1792] @ 4a99c8 │ │ │ │ + ldr r2, [pc, #1792] @ 4a99f4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1772] @ 4a99cc │ │ │ │ + ldr r2, [pc, #1772] @ 4a99f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #65536 @ 0x10000 │ │ │ │ - bne 4b38b4 │ │ │ │ - ldr r2, [pc, #1744] @ 4a99d0 │ │ │ │ + bne 4b38e0 │ │ │ │ + ldr r2, [pc, #1744] @ 4a99fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1728] @ 4a99d4 │ │ │ │ + ldr r2, [pc, #1728] @ 4a9a00 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1048576 @ 0x100000 │ │ │ │ - bne 4b389c │ │ │ │ - ldr r2, [pc, #1700] @ 4a99d8 │ │ │ │ + bne 4b38c8 │ │ │ │ + ldr r2, [pc, #1700] @ 4a9a04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1684] @ 4a99dc │ │ │ │ + ldr r2, [pc, #1684] @ 4a9a08 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1664] @ 4a99e0 │ │ │ │ + ldr r3, [pc, #1664] @ 4a9a0c │ │ │ │ lsr r8, r5, #23 │ │ │ │ and r8, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ - bhi 4aa530 │ │ │ │ + bhi 4aa55c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ cmp r1, #800 @ 0x320 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #800 @ 0x320 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r8, #1 │ │ │ │ lsl r3, r8, r3 │ │ │ │ - ldr r2, [pc, #1600] @ 4a99e4 │ │ │ │ + ldr r2, [pc, #1600] @ 4a9a10 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4b2bf8 │ │ │ │ - ldr r2, [pc, #1580] @ 4a99e8 │ │ │ │ + beq 4b2c24 │ │ │ │ + ldr r2, [pc, #1580] @ 4a9a14 │ │ │ │ and r9, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r9, #1 │ │ │ │ - beq 4b4148 │ │ │ │ + beq 4b4174 │ │ │ │ cmp r9, #2 │ │ │ │ - beq 4b4130 │ │ │ │ + beq 4b415c │ │ │ │ cmp r9, #0 │ │ │ │ - bne 4b4114 │ │ │ │ - ldr r2, [pc, #1532] @ 4a99ec │ │ │ │ + bne 4b4140 │ │ │ │ + ldr r2, [pc, #1532] @ 4a9a18 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1516] @ 4a99f0 │ │ │ │ + ldr r2, [pc, #1516] @ 4a9a1c │ │ │ │ lsr r8, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b40fc │ │ │ │ + beq 4b4128 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b40e4 │ │ │ │ + beq 4b4110 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b40c8 │ │ │ │ - ldr r2, [pc, #1464] @ 4a99f4 │ │ │ │ + bne 4b40f4 │ │ │ │ + ldr r2, [pc, #1464] @ 4a9a20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1448] @ 4a99f8 │ │ │ │ + ldr r2, [pc, #1448] @ 4a9a24 │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b40ac │ │ │ │ + beq 4b40d8 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b498c │ │ │ │ + beq 4b49b8 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 4a949c │ │ │ │ - ldr r2, [pc, #1396] @ 4a99fc │ │ │ │ + bne 4a94c8 │ │ │ │ + ldr r2, [pc, #1396] @ 4a9a28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1372] @ 4a9a00 │ │ │ │ + ldr r2, [pc, #1372] @ 4a9a2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1348] @ 4a9a04 │ │ │ │ + ldr r2, [pc, #1348] @ 4a9a30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1324] @ 4a9a08 │ │ │ │ + ldr r2, [pc, #1324] @ 4a9a34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1300] @ 4a9a0c │ │ │ │ + ldr r2, [pc, #1300] @ 4a9a38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1276] @ 4a9a10 │ │ │ │ + ldr r2, [pc, #1276] @ 4a9a3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1252] @ 4a9a14 │ │ │ │ + ldr r2, [pc, #1252] @ 4a9a40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1228] @ 4a9a18 │ │ │ │ + ldr r2, [pc, #1228] @ 4a9a44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1204] @ 4a9a1c │ │ │ │ + ldr r2, [pc, #1204] @ 4a9a48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1180] @ 4a9a20 │ │ │ │ + ldr r2, [pc, #1180] @ 4a9a4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1156] @ 4a9a24 │ │ │ │ + ldr r2, [pc, #1156] @ 4a9a50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1132] @ 4a9a28 │ │ │ │ + ldr r2, [pc, #1132] @ 4a9a54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1108] @ 4a9a2c │ │ │ │ + ldr r2, [pc, #1108] @ 4a9a58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1084] @ 4a9a30 │ │ │ │ + ldr r2, [pc, #1084] @ 4a9a5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1060] @ 4a9a34 │ │ │ │ + ldr r2, [pc, #1060] @ 4a9a60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1036] @ 4a9a38 │ │ │ │ + ldr r2, [pc, #1036] @ 4a9a64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1012] @ 4a9a3c │ │ │ │ + ldr r2, [pc, #1012] @ 4a9a68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #988] @ 4a9a40 │ │ │ │ + ldr r2, [pc, #988] @ 4a9a6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #964] @ 4a9a44 │ │ │ │ + ldr r2, [pc, #964] @ 4a9a70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #940] @ 4a9a48 │ │ │ │ + ldr r2, [pc, #940] @ 4a9a74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 4a9a4c │ │ │ │ + ldr r2, [pc, #916] @ 4a9a78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #892] @ 4a9a50 │ │ │ │ + ldr r2, [pc, #892] @ 4a9a7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #868] @ 4a9a54 │ │ │ │ + ldr r2, [pc, #868] @ 4a9a80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #844] @ 4a9a58 │ │ │ │ + ldr r2, [pc, #844] @ 4a9a84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #820] @ 4a9a5c │ │ │ │ + ldr r2, [pc, #820] @ 4a9a88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #796] @ 4a9a60 │ │ │ │ + ldr r2, [pc, #796] @ 4a9a8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #772] @ 4a9a64 │ │ │ │ + ldr r2, [pc, #772] @ 4a9a90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #748] @ 4a9a68 │ │ │ │ + ldr r2, [pc, #748] @ 4a9a94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #724] @ 4a9a6c │ │ │ │ + ldr r2, [pc, #724] @ 4a9a98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #700] @ 4a9a70 │ │ │ │ + ldr r2, [pc, #700] @ 4a9a9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #676] @ 4a9a74 │ │ │ │ + ldr r2, [pc, #676] @ 4a9aa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #652] @ 4a9a78 │ │ │ │ + ldr r2, [pc, #652] @ 4a9aa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #628] @ 4a9a7c │ │ │ │ + ldr r2, [pc, #628] @ 4a9aa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #604] @ 4a9a80 │ │ │ │ + ldr r2, [pc, #604] @ 4a9aac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - sbcseq r6, r9, r0, lsr #4 │ │ │ │ - ldrsbeq lr, [r7], #0 │ │ │ │ - sbcseq lr, r7, r8, lsl #1 │ │ │ │ - sbcseq lr, r7, r8, lsl #1 │ │ │ │ - sbcseq lr, r7, r4, rrx │ │ │ │ - sbcseq lr, r7, r4, rrx │ │ │ │ + sbcseq r6, r9, r4, lsl r2 │ │ │ │ + sbcseq lr, r7, r4, asr #1 │ │ │ │ + sbcseq lr, r7, ip, ror r0 │ │ │ │ + sbcseq lr, r7, ip, ror r0 │ │ │ │ + sbcseq lr, r7, r8, asr r0 │ │ │ │ sbcseq lr, r7, r8, asr r0 │ │ │ │ - sbcseq lr, r7, r4, lsr r0 │ │ │ │ - sbcseq lr, r7, r0, lsl r0 │ │ │ │ - sbcseq sp, r7, ip, ror #31 │ │ │ │ - sbcseq sp, r7, r8, asr #31 │ │ │ │ - ldrsheq sp, [r7], #240 @ 0xf0 │ │ │ │ - sbcseq sp, r7, ip, ror #31 │ │ │ │ - sbcseq r9, r6, r4, asr fp │ │ │ │ - sbcseq sp, r7, r4, lsl #31 │ │ │ │ - sbcseq sp, r7, r8, asr #30 │ │ │ │ + sbcseq lr, r7, ip, asr #32 │ │ │ │ + sbcseq lr, r7, r8, lsr #32 │ │ │ │ + sbcseq lr, r7, r4 │ │ │ │ + sbcseq sp, r7, r0, ror #31 │ │ │ │ + ldrheq sp, [r7], #252 @ 0xfc │ │ │ │ + sbcseq sp, r7, r4, ror #31 │ │ │ │ + sbcseq sp, r7, r0, ror #31 │ │ │ │ + sbcseq r9, r6, r8, asr #22 │ │ │ │ + sbcseq sp, r7, r8, ror pc │ │ │ │ + sbcseq sp, r7, ip, lsr pc │ │ │ │ + sbcseq sp, r7, r8, lsl pc │ │ │ │ sbcseq sp, r7, r4, lsr #30 │ │ │ │ - sbcseq sp, r7, r0, lsr pc │ │ │ │ - sbcseq sp, r7, ip, lsl #30 │ │ │ │ - ldrheq r9, [r6], #172 @ 0xac │ │ │ │ + sbcseq sp, r7, r0, lsl #30 │ │ │ │ + ldrheq r9, [r6], #160 @ 0xa0 │ │ │ │ andeq r2, r0, r4, lsl #2 │ │ │ │ - sbcseq r6, r9, r0, lsr r0 │ │ │ │ - sbcseq r6, r9, r0, asr #32 │ │ │ │ + sbcseq r6, r9, r4, lsr #32 │ │ │ │ + sbcseq r6, r9, r4, lsr r0 │ │ │ │ andne r1, r0, r0 │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ - sbcseq r5, r9, r4, ror #23 │ │ │ │ - ldrheq r5, [r9], #252 @ 0xfc │ │ │ │ - sbcseq r5, r9, r0, lsl #26 │ │ │ │ - sbcseq r5, r9, r4, lsl #31 │ │ │ │ - sbcseq r5, r9, ip, lsr #25 │ │ │ │ - sbcseq r5, r9, ip, asr #30 │ │ │ │ - sbcseq r5, r9, r8, ror fp │ │ │ │ - sbcseq r5, r9, r8, lsl pc │ │ │ │ - ldrsbeq r5, [r9], #176 @ 0xb0 │ │ │ │ - sbcseq r5, r9, r4, ror #29 │ │ │ │ - sbcseq r5, r9, r8, lsl #23 │ │ │ │ - ldrheq r5, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r5, r9, r0, asr #22 │ │ │ │ - sbcseq r5, r9, ip, ror lr │ │ │ │ - ldrsheq r5, [r9], #168 @ 0xa8 │ │ │ │ - sbcseq r5, r9, r8, asr #28 │ │ │ │ - sbcseq r5, r9, r8, lsr #23 │ │ │ │ - sbcseq sp, r7, r8, asr #19 │ │ │ │ - sbcseq r5, r9, ip, lsl #23 │ │ │ │ - sbcseq r5, r9, ip, asr #20 │ │ │ │ - ldrsbeq r5, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq r5, r9, r0, lsr sl │ │ │ │ - sbcseq r5, r9, r0, lsr #20 │ │ │ │ - sbcseq r0, ip, r4, asr #24 │ │ │ │ - sbcseq r5, r9, r0, ror sp │ │ │ │ - sbcseq r5, r9, r8, lsl #21 │ │ │ │ - sbcseq r5, r9, ip, lsr sp │ │ │ │ + ldrsbeq r5, [r9], #184 @ 0xb8 │ │ │ │ + ldrheq r5, [r9], #240 @ 0xf0 │ │ │ │ + ldrsheq r5, [r9], #196 @ 0xc4 │ │ │ │ + sbcseq r5, r9, r8, ror pc │ │ │ │ + sbcseq r5, r9, r0, lsr #25 │ │ │ │ + sbcseq r5, r9, r0, asr #30 │ │ │ │ + sbcseq r5, r9, ip, ror #22 │ │ │ │ + sbcseq r5, r9, ip, lsl #30 │ │ │ │ + sbcseq r5, r9, r4, asr #23 │ │ │ │ + ldrsbeq r5, [r9], #232 @ 0xe8 │ │ │ │ + sbcseq r5, r9, ip, ror fp │ │ │ │ + sbcseq r5, r9, r4, lsr #29 │ │ │ │ + sbcseq r5, r9, r4, lsr fp │ │ │ │ + sbcseq r5, r9, r0, ror lr │ │ │ │ + sbcseq r5, r9, ip, ror #21 │ │ │ │ + sbcseq r5, r9, ip, lsr lr │ │ │ │ + smullseq r5, r9, ip, fp │ │ │ │ + ldrheq sp, [r7], #156 @ 0x9c │ │ │ │ + sbcseq r5, r9, r0, lsl #23 │ │ │ │ + sbcseq r5, r9, r0, asr #20 │ │ │ │ + sbcseq r5, r9, ip, asr #27 │ │ │ │ sbcseq r5, r9, r4, lsr #20 │ │ │ │ - sbcseq r5, r9, r8, lsl #26 │ │ │ │ - sbcseq r5, r9, r8, lsl #20 │ │ │ │ - sbcseq r5, r9, r8, lsr #19 │ │ │ │ - sbcseq r5, r9, r4, ror #17 │ │ │ │ - sbcseq r5, r9, ip, lsl #25 │ │ │ │ - sbcseq r6, r9, ip, lsr r9 │ │ │ │ - sbcseq r6, r9, r0, lsl #18 │ │ │ │ - ldrsbeq r6, [r9], #132 @ 0x84 │ │ │ │ - ldrsbeq r6, [r9], #140 @ 0x8c │ │ │ │ - sbcseq r5, r9, r4, lsr #12 │ │ │ │ - sbcseq r5, r9, r8, lsr #12 │ │ │ │ + sbcseq r5, r9, r4, lsl sl │ │ │ │ + sbcseq r0, ip, r8, lsr ip │ │ │ │ + sbcseq r5, r9, r4, ror #26 │ │ │ │ + sbcseq r5, r9, ip, ror sl │ │ │ │ + sbcseq r5, r9, r0, lsr sp │ │ │ │ + sbcseq r5, r9, r8, lsl sl │ │ │ │ + ldrsheq r5, [r9], #204 @ 0xcc │ │ │ │ + ldrsheq r5, [r9], #156 @ 0x9c │ │ │ │ + smullseq r5, r9, ip, r9 │ │ │ │ + ldrsbeq r5, [r9], #136 @ 0x88 │ │ │ │ + sbcseq r5, r9, r0, lsl #25 │ │ │ │ + sbcseq r6, r9, r0, lsr r9 │ │ │ │ + ldrsheq r6, [r9], #132 @ 0x84 │ │ │ │ + sbcseq r6, r9, r8, asr #17 │ │ │ │ + ldrsbeq r6, [r9], #128 @ 0x80 │ │ │ │ + sbcseq r5, r9, r8, lsl r6 │ │ │ │ sbcseq r5, r9, ip, lsl r6 │ │ │ │ - sbcseq r5, r9, ip, asr #11 │ │ │ │ - sbcseq r5, r9, ip, lsr #11 │ │ │ │ - sbcseq r1, ip, r4, asr r1 │ │ │ │ - sbcseq r1, ip, r0, asr r1 │ │ │ │ - sbcseq ip, sl, r8, ror #4 │ │ │ │ - smullseq r6, r9, r0, pc @ │ │ │ │ - sbcseq r5, r9, r0, asr r5 │ │ │ │ - sbcseq r5, r9, ip, lsr #10 │ │ │ │ - sbcseq r5, r9, ip, lsl #10 │ │ │ │ - sbcseq r5, r9, ip, ror #9 │ │ │ │ - smullseq r1, ip, r4, r0 │ │ │ │ - smullseq r1, ip, r0, r0 │ │ │ │ - sbcseq ip, sl, r8, lsr #3 │ │ │ │ - ldrsbeq r6, [r9], #224 @ 0xe0 │ │ │ │ - smullseq r5, r9, r0, r4 │ │ │ │ - smullseq r1, ip, r8, r1 │ │ │ │ - sbcseq r7, r9, r4, lsr #11 │ │ │ │ - sbcseq r7, r9, r8, lsl #11 │ │ │ │ - sbcseq r7, r9, r0, asr #10 │ │ │ │ - sbcseq r7, r9, r0, lsl r5 │ │ │ │ - sbcseq r7, r9, r4, asr #9 │ │ │ │ - sbcseq r7, r9, r0, lsr #9 │ │ │ │ - ldrheq r7, [r9], #68 @ 0x44 │ │ │ │ - sbcseq r7, r9, r8, lsl #9 │ │ │ │ + sbcseq r5, r9, r0, lsl r6 │ │ │ │ + sbcseq r5, r9, r0, asr #11 │ │ │ │ + sbcseq r5, r9, r0, lsr #11 │ │ │ │ + sbcseq r1, ip, r8, asr #2 │ │ │ │ + sbcseq r1, ip, r4, asr #2 │ │ │ │ + sbcseq ip, sl, ip, asr r2 │ │ │ │ + sbcseq r6, r9, r4, lsl #31 │ │ │ │ + sbcseq r5, r9, r4, asr #10 │ │ │ │ + sbcseq r5, r9, r0, lsr #10 │ │ │ │ + sbcseq r5, r9, r0, lsl #10 │ │ │ │ + sbcseq r5, r9, r0, ror #9 │ │ │ │ + sbcseq r1, ip, r8, lsl #1 │ │ │ │ + sbcseq r1, ip, r4, lsl #1 │ │ │ │ + smullseq ip, sl, ip, r1 │ │ │ │ + sbcseq r6, r9, r4, asr #29 │ │ │ │ + sbcseq r5, r9, r4, lsl #9 │ │ │ │ + sbcseq r1, ip, ip, lsl #3 │ │ │ │ + smullseq r7, r9, r8, r5 │ │ │ │ + sbcseq r7, r9, ip, ror r5 │ │ │ │ + sbcseq r7, r9, r4, lsr r5 │ │ │ │ + sbcseq r7, r9, r4, lsl #10 │ │ │ │ + ldrheq r7, [r9], #72 @ 0x48 │ │ │ │ + smullseq r7, r9, r4, r4 │ │ │ │ + sbcseq r7, r9, r8, lsr #9 │ │ │ │ + sbcseq r7, r9, ip, ror r4 │ │ │ │ tstne r1, r0 │ │ │ │ - sbcseq r4, r8, r8, lsl r5 │ │ │ │ - sbcseq r5, r9, r8, lsl #18 │ │ │ │ - ldrsheq r4, [r8], #64 @ 0x40 │ │ │ │ - ldrsbeq r4, [r8], #72 @ 0x48 │ │ │ │ - sbcseq r7, r9, r0, lsr #15 │ │ │ │ - smullseq r7, r9, r0, r7 │ │ │ │ - sbcseq r7, r9, ip, asr #15 │ │ │ │ - ldrheq r7, [r9], #124 @ 0x7c │ │ │ │ - ldrsheq r7, [r9], #112 @ 0x70 │ │ │ │ - teqeq lr, r8, ror #7 │ │ │ │ - sbcseq r9, r6, r8, lsr #4 │ │ │ │ - sbcseq r7, r9, r4, asr r8 │ │ │ │ + sbcseq r4, r8, ip, lsl #10 │ │ │ │ + ldrsheq r5, [r9], #140 @ 0x8c │ │ │ │ + sbcseq r4, r8, r4, ror #9 │ │ │ │ + sbcseq r4, r8, ip, asr #9 │ │ │ │ + smullseq r7, r9, r4, r7 │ │ │ │ + sbcseq r7, r9, r4, lsl #15 │ │ │ │ + sbcseq r7, r9, r0, asr #15 │ │ │ │ + ldrheq r7, [r9], #112 @ 0x70 │ │ │ │ + sbcseq r7, r9, r4, ror #15 │ │ │ │ + teqeq lr, r4, ror #7 │ │ │ │ + sbcseq r9, r6, ip, lsl r2 │ │ │ │ sbcseq r7, r9, r8, asr #16 │ │ │ │ sbcseq r7, r9, ip, lsr r8 │ │ │ │ - sbcseq sp, r7, r8, asr #6 │ │ │ │ - sbcseq r7, r9, ip, lsl r8 │ │ │ │ - teqeq lr, r8, asr #6 │ │ │ │ + sbcseq r7, r9, r0, lsr r8 │ │ │ │ + sbcseq sp, r7, ip, lsr r3 │ │ │ │ + sbcseq r7, r9, r0, lsl r8 │ │ │ │ + teqeq lr, r4, asr #6 │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ - sbcseq r5, r9, r8, ror #2 │ │ │ │ - sbcseq r5, r9, r8, asr #2 │ │ │ │ - sbcseq r5, r9, ip, asr #2 │ │ │ │ - sbcseq r5, r9, ip, lsr #2 │ │ │ │ - sbcseq r5, r9, r8, asr #2 │ │ │ │ - sbcseq sp, r7, r0, lsl #17 │ │ │ │ - sbcseq sp, r7, ip, asr r8 │ │ │ │ - sbcseq r6, r9, ip, ror #8 │ │ │ │ - sbcseq r5, r9, r8, ror #28 │ │ │ │ - sbcseq r5, r9, ip, lsr lr │ │ │ │ - sbcseq sp, r7, r8, lsl #16 │ │ │ │ - ldrsheq r5, [r9], #216 @ 0xd8 │ │ │ │ - sbcseq r5, r9, r8, ror lr │ │ │ │ - sbcseq r5, r9, r4, asr #28 │ │ │ │ - sbcseq r5, r9, r4, lsl lr │ │ │ │ - sbcseq r5, r9, r4, ror #27 │ │ │ │ - ldrheq r5, [r9], #216 @ 0xd8 │ │ │ │ - smullseq r5, r9, r0, sp │ │ │ │ - sbcseq r5, r9, r8, ror #26 │ │ │ │ - sbcseq r5, r9, r4, asr #26 │ │ │ │ - ldrsheq r5, [r9], #192 @ 0xc0 │ │ │ │ - sbcseq r6, r9, r4, ror #9 │ │ │ │ - ldrheq r6, [r9], #76 @ 0x4c │ │ │ │ - smullseq r6, r9, r0, r4 │ │ │ │ - sbcseq r6, r9, r4, ror #8 │ │ │ │ - sbcseq r6, r9, r8, lsr r4 │ │ │ │ - sbcseq r6, r9, r0, lsl r4 │ │ │ │ - sbcseq r6, r9, r8, asr #8 │ │ │ │ - ldrheq r5, [r9], #240 @ 0xf0 │ │ │ │ - sbcseq r5, r9, r4, lsl #31 │ │ │ │ - sbcseq r5, r9, r8, asr pc │ │ │ │ - sbcseq r5, r9, r0, lsr pc │ │ │ │ - sbcseq r5, r9, r8, lsl #30 │ │ │ │ - sbcseq r5, r9, r8, asr #30 │ │ │ │ - sbcseq r5, r9, r8, lsl pc │ │ │ │ - sbcseq fp, sp, ip, lsl r2 │ │ │ │ - ldrsheq fp, [sp], #20 │ │ │ │ - sbcseq fp, sl, r8, lsl r9 │ │ │ │ - sbcseq r4, r9, ip, asr #18 │ │ │ │ - sbcseq r6, r9, r0, ror #4 │ │ │ │ - sbcseq r6, r9, r4, lsr r2 │ │ │ │ - sbcseq r6, r9, r8, lsl #4 │ │ │ │ - ldrsbeq r6, [r9], #20 │ │ │ │ - sbcseq r6, r9, r0, lsr #3 │ │ │ │ - ldrheq r7, [r9], #140 @ 0x8c │ │ │ │ - sbcseq r7, r9, ip, lsl #17 │ │ │ │ - sbcseq r4, r9, r4, ror sp │ │ │ │ - sbcseq r5, r9, ip, asr #32 │ │ │ │ - sbcseq pc, fp, r4, ror fp @ │ │ │ │ - ldrsheq sl, [sp], #188 @ 0xbc │ │ │ │ - ldrsbeq sl, [sp], #180 @ 0xb4 │ │ │ │ - ldrsbeq fp, [sl], #60 @ 0x3c │ │ │ │ - ldrheq fp, [sl], #52 @ 0x34 │ │ │ │ - sbcseq fp, sl, ip, lsl #7 │ │ │ │ - sbcseq fp, sl, r0, asr #7 │ │ │ │ - smullseq fp, sl, r4, r3 │ │ │ │ - sbcseq fp, sl, ip, ror #6 │ │ │ │ - sbcseq fp, sl, r0, asr #6 │ │ │ │ - sbcseq fp, sl, ip, ror #6 │ │ │ │ - sbcseq fp, sl, r4, asr #6 │ │ │ │ - sbcseq r4, r9, r4, asr #4 │ │ │ │ - sbcseq r4, r9, r0, lsr #4 │ │ │ │ - smullseq r5, r9, r8, pc @ │ │ │ │ - sbcseq r8, r6, r0, ror #10 │ │ │ │ - sbcseq r5, r9, r4, ror pc │ │ │ │ - ldrsheq r5, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r5, r9, ip, asr #29 │ │ │ │ - sbcseq r5, r9, r8, lsr #29 │ │ │ │ - sbcseq r5, r9, r4, lsr #29 │ │ │ │ - sbcseq r5, r9, r8, lsl #7 │ │ │ │ - sbcseq r6, r9, r4, lsr #2 │ │ │ │ - sbcseq r6, r9, r8, lsl r1 │ │ │ │ - sbcseq r6, r9, r0, lsl r1 │ │ │ │ - sbcseq r6, r9, ip, asr #1 │ │ │ │ - sbcseq r6, r9, ip, ror #1 │ │ │ │ - sbcseq r6, r9, r8, asr #1 │ │ │ │ - sbcseq r5, r9, r8, lsl #5 │ │ │ │ - sbcseq r5, r9, ip, asr r2 │ │ │ │ - sbcseq r5, r9, r0, lsr r2 │ │ │ │ - sbcseq r5, r9, r8, lsl #4 │ │ │ │ - sbcseq r5, r9, r4, ror #3 │ │ │ │ - sbcseq r5, r9, r0, asr #3 │ │ │ │ - sbcseq r5, r9, r0, lsr #3 │ │ │ │ - sbcseq r5, r9, r0, asr #23 │ │ │ │ - sbcseq r6, r9, r8, ror sl │ │ │ │ - sbcseq r6, r9, r0, ror sl │ │ │ │ - sbcseq r6, r9, r4, ror sl │ │ │ │ - smullseq r4, r9, r8, r8 │ │ │ │ - sbcseq r6, r9, r0, asr sl │ │ │ │ - sbcseq r6, r9, ip, lsr sl │ │ │ │ - sbcseq ip, r7, r0, ror #7 │ │ │ │ - sbcseq sl, sl, r0, asr lr │ │ │ │ - sbcseq ip, r7, ip, lsr #7 │ │ │ │ - ldrsheq ip, [r7], #132 @ 0x84 │ │ │ │ - teqeq lr, ip, ror #7 │ │ │ │ - sbcseq ip, r7, r8, lsl r9 │ │ │ │ - sbcseq ip, r7, r0, lsl r9 │ │ │ │ - sbcseq r8, r6, r8, lsl #3 │ │ │ │ - sbcseq ip, r7, ip, lsr #17 │ │ │ │ - sbcseq ip, r7, r8, lsl #17 │ │ │ │ - sbcseq ip, r7, r4, ror #16 │ │ │ │ - sbcseq ip, r7, r0, asr #16 │ │ │ │ - sbcseq ip, r7, ip, lsl r8 │ │ │ │ - ldrsheq ip, [r7], #120 @ 0x78 │ │ │ │ - ldrheq r6, [r9], #116 @ 0x74 │ │ │ │ - sbcseq r5, r9, ip, lsr r9 │ │ │ │ - sbcseq r6, r9, r4, ror r7 │ │ │ │ - ldrsbeq r5, [r9], #140 @ 0x8c │ │ │ │ - ldrheq r5, [r9], #132 @ 0x84 │ │ │ │ - sbcseq r6, r9, r4, ror #13 │ │ │ │ - sbcseq r5, r9, r8, lsr r8 │ │ │ │ - sbcseq r5, r9, ip, lsl #19 │ │ │ │ - sbcseq r5, r9, ip, ror #15 │ │ │ │ - sbcseq r5, r9, r8, asr #18 │ │ │ │ - sbcseq r5, r9, r4, lsr #15 │ │ │ │ - sbcseq r0, ip, r8, lsl r1 │ │ │ │ - ldrheq r7, [r6], #248 @ 0xf8 │ │ │ │ - ldrheq r6, [r9], #108 @ 0x6c │ │ │ │ - smullseq r6, r9, r0, r6 │ │ │ │ - sbcseq r5, r9, r4, lsr #17 │ │ │ │ - ldrheq r5, [r9], #124 @ 0x7c │ │ │ │ - sbcseq r5, r9, r4, asr #16 │ │ │ │ - sbcseq r6, r9, r0, lsr #12 │ │ │ │ - ldrsheq r5, [r9], #124 @ 0x7c │ │ │ │ - sbcseq r6, r9, r0, ror #11 │ │ │ │ - ldrsheq r5, [r9], #108 @ 0x6c │ │ │ │ - sbcseq r5, r9, r0, lsl #15 │ │ │ │ - ldrheq r5, [r9], #108 @ 0x6c │ │ │ │ - sbcseq r6, r9, r8, ror #11 │ │ │ │ - sbcseq r5, r9, ip, ror r6 │ │ │ │ - sbcseq r6, r9, r8, lsl r5 │ │ │ │ - sbcseq r6, r9, r8, lsl #11 │ │ │ │ - sbcseq r4, r9, r8, lsl #25 │ │ │ │ - sbcseq r4, r9, r0, ror #24 │ │ │ │ - sbcseq ip, r7, r0, lsr r6 │ │ │ │ - sbcseq r4, r9, r4, lsr #24 │ │ │ │ - sbcseq r4, r9, r0, lsl #24 │ │ │ │ - ldrsbeq ip, [r7], #84 @ 0x54 │ │ │ │ - ldrheq ip, [r7], #84 @ 0x54 │ │ │ │ - smullseq sl, sl, r0, sl @ │ │ │ │ - sbcseq sl, sl, r4, ror #20 │ │ │ │ - sbcseq sl, sl, r8, lsr sl │ │ │ │ - sbcseq sl, sl, ip, lsl #20 │ │ │ │ - sbcseq r7, r6, ip, lsl sp │ │ │ │ - smullseq r5, r9, r8, r7 │ │ │ │ - sbcseq r5, r9, ip, ror #14 │ │ │ │ - sbcseq r5, r9, r0, asr #14 │ │ │ │ - sbcseq r5, r9, r4, lsl r7 │ │ │ │ - sbcseq r5, r9, r0, ror #28 │ │ │ │ - sbcseq r6, r9, ip, lsr #5 │ │ │ │ - sbcseq r6, r9, r4, lsl #5 │ │ │ │ - sbcseq r6, r9, r0, lsr #4 │ │ │ │ - sbcseq r6, r9, ip, ror #3 │ │ │ │ - sbcseq r6, r9, r4, lsr r2 │ │ │ │ - sbcseq r6, r9, ip, ror #3 │ │ │ │ - sbcseq r6, r9, r8, ror #3 │ │ │ │ - sbcseq r6, r9, r4, ror #3 │ │ │ │ - sbcseq r6, r9, r4, ror #2 │ │ │ │ - sbcseq r6, r9, ip, lsr r1 │ │ │ │ - sbcseq pc, fp, ip, asr #25 │ │ │ │ - sbcseq r5, r9, r8, asr #31 │ │ │ │ + sbcseq r5, r9, ip, asr r1 │ │ │ │ + sbcseq r5, r9, ip, lsr r1 │ │ │ │ + sbcseq r5, r9, r0, asr #2 │ │ │ │ + sbcseq r5, r9, r0, lsr #2 │ │ │ │ + sbcseq r5, r9, ip, lsr r1 │ │ │ │ + sbcseq sp, r7, r4, ror r8 │ │ │ │ + sbcseq sp, r7, r0, asr r8 │ │ │ │ + sbcseq r6, r9, r0, ror #8 │ │ │ │ + sbcseq r5, r9, ip, asr lr │ │ │ │ + sbcseq r5, r9, r0, lsr lr │ │ │ │ + ldrsheq sp, [r7], #124 @ 0x7c │ │ │ │ + sbcseq r5, r9, ip, ror #27 │ │ │ │ + sbcseq r5, r9, ip, ror #28 │ │ │ │ + sbcseq r5, r9, r8, lsr lr │ │ │ │ + sbcseq r5, r9, r8, lsl #28 │ │ │ │ + ldrsbeq r5, [r9], #216 @ 0xd8 │ │ │ │ + sbcseq r5, r9, ip, lsr #27 │ │ │ │ + sbcseq r5, r9, r4, lsl #27 │ │ │ │ + sbcseq r5, r9, ip, asr sp │ │ │ │ + sbcseq r5, r9, r8, lsr sp │ │ │ │ + sbcseq r5, r9, r4, ror #25 │ │ │ │ + ldrsbeq r6, [r9], #72 @ 0x48 │ │ │ │ + ldrheq r6, [r9], #64 @ 0x40 │ │ │ │ + sbcseq r6, r9, r4, lsl #9 │ │ │ │ + sbcseq r6, r9, r8, asr r4 │ │ │ │ + sbcseq r6, r9, ip, lsr #8 │ │ │ │ + sbcseq r6, r9, r4, lsl #8 │ │ │ │ + sbcseq r6, r9, ip, lsr r4 │ │ │ │ sbcseq r5, r9, r4, lsr #31 │ │ │ │ sbcseq r5, r9, r8, ror pc │ │ │ │ sbcseq r5, r9, ip, asr #30 │ │ │ │ sbcseq r5, r9, r4, lsr #30 │ │ │ │ - sbcseq r5, r9, r4, lsl r1 │ │ │ │ + ldrsheq r5, [r9], #236 @ 0xec │ │ │ │ + sbcseq r5, r9, ip, lsr pc │ │ │ │ + sbcseq r5, r9, ip, lsl #30 │ │ │ │ + sbcseq fp, sp, r0, lsl r2 │ │ │ │ + sbcseq fp, sp, r8, ror #3 │ │ │ │ + sbcseq fp, sl, ip, lsl #18 │ │ │ │ + sbcseq r4, r9, r0, asr #18 │ │ │ │ + sbcseq r6, r9, r4, asr r2 │ │ │ │ + sbcseq r6, r9, r8, lsr #4 │ │ │ │ + ldrsheq r6, [r9], #28 │ │ │ │ + sbcseq r6, r9, r8, asr #3 │ │ │ │ + smullseq r6, r9, r4, r1 │ │ │ │ + ldrheq r7, [r9], #128 @ 0x80 │ │ │ │ + sbcseq r7, r9, r0, lsl #17 │ │ │ │ + sbcseq r4, r9, r8, ror #26 │ │ │ │ + sbcseq r5, r9, r0, asr #32 │ │ │ │ + sbcseq pc, fp, r8, ror #22 │ │ │ │ + ldrsheq sl, [sp], #176 @ 0xb0 │ │ │ │ + sbcseq sl, sp, r8, asr #23 │ │ │ │ + ldrsbeq fp, [sl], #48 @ 0x30 │ │ │ │ + sbcseq fp, sl, r8, lsr #7 │ │ │ │ + sbcseq fp, sl, r0, lsl #7 │ │ │ │ + ldrheq fp, [sl], #52 @ 0x34 │ │ │ │ + sbcseq fp, sl, r8, lsl #7 │ │ │ │ + sbcseq fp, sl, r0, ror #6 │ │ │ │ + sbcseq fp, sl, r4, lsr r3 │ │ │ │ + sbcseq fp, sl, r0, ror #6 │ │ │ │ + sbcseq fp, sl, r8, lsr r3 │ │ │ │ + sbcseq r4, r9, r8, lsr r2 │ │ │ │ + sbcseq r4, r9, r4, lsl r2 │ │ │ │ + sbcseq r5, r9, ip, lsl #31 │ │ │ │ + sbcseq r8, r6, r4, asr r5 │ │ │ │ + sbcseq r5, r9, r8, ror #30 │ │ │ │ sbcseq r5, r9, r4, ror #29 │ │ │ │ sbcseq r5, r9, r0, asr #29 │ │ │ │ - sbcseq r4, r9, r8, lsr #28 │ │ │ │ - sbcseq ip, r7, r0, asr #3 │ │ │ │ - sbcseq r5, r9, r4, ror #28 │ │ │ │ - sbcseq r5, r9, r8, lsr lr │ │ │ │ - sbcseq r5, r9, r4, lsl lr │ │ │ │ - sbcseq r5, r9, r8, ror #27 │ │ │ │ - sbcseq ip, r7, ip, ror r0 │ │ │ │ - sbcseq r5, r9, r8, lsr #27 │ │ │ │ + smullseq r5, r9, ip, lr │ │ │ │ + smullseq r5, r9, r8, lr │ │ │ │ + sbcseq r5, r9, ip, ror r3 │ │ │ │ + sbcseq r6, r9, r8, lsl r1 │ │ │ │ + sbcseq r6, r9, ip, lsl #2 │ │ │ │ + sbcseq r6, r9, r4, lsl #2 │ │ │ │ + sbcseq r6, r9, r0, asr #1 │ │ │ │ + sbcseq r6, r9, r0, ror #1 │ │ │ │ + ldrheq r6, [r9], #12 │ │ │ │ + sbcseq r5, r9, ip, ror r2 │ │ │ │ + sbcseq r5, r9, r0, asr r2 │ │ │ │ + sbcseq r5, r9, r4, lsr #4 │ │ │ │ + ldrsheq r5, [r9], #28 │ │ │ │ + ldrsbeq r5, [r9], #24 │ │ │ │ + ldrheq r5, [r9], #20 │ │ │ │ + smullseq r5, r9, r4, r1 │ │ │ │ + ldrheq r5, [r9], #180 @ 0xb4 │ │ │ │ + sbcseq r6, r9, ip, ror #20 │ │ │ │ + sbcseq r6, r9, r4, ror #20 │ │ │ │ + sbcseq r6, r9, r8, ror #20 │ │ │ │ + sbcseq r4, r9, ip, lsl #17 │ │ │ │ + sbcseq r6, r9, r4, asr #20 │ │ │ │ + sbcseq r6, r9, r0, lsr sl │ │ │ │ + ldrsbeq ip, [r7], #52 @ 0x34 │ │ │ │ + sbcseq sl, sl, r4, asr #28 │ │ │ │ + sbcseq ip, r7, r0, lsr #7 │ │ │ │ + sbcseq ip, r7, r8, ror #17 │ │ │ │ + teqeq lr, r8, ror #7 │ │ │ │ + sbcseq ip, r7, ip, lsl #18 │ │ │ │ + sbcseq ip, r7, r4, lsl #18 │ │ │ │ + sbcseq r8, r6, ip, ror r1 │ │ │ │ + sbcseq ip, r7, r0, lsr #17 │ │ │ │ + sbcseq ip, r7, ip, ror r8 │ │ │ │ + sbcseq ip, r7, r8, asr r8 │ │ │ │ + sbcseq ip, r7, r4, lsr r8 │ │ │ │ + sbcseq ip, r7, r0, lsl r8 │ │ │ │ + sbcseq ip, r7, ip, ror #15 │ │ │ │ + sbcseq r6, r9, r8, lsr #15 │ │ │ │ + sbcseq r5, r9, r0, lsr r9 │ │ │ │ + sbcseq r6, r9, r8, ror #14 │ │ │ │ + ldrsbeq r5, [r9], #128 @ 0x80 │ │ │ │ + sbcseq r5, r9, r8, lsr #17 │ │ │ │ + ldrsbeq r6, [r9], #104 @ 0x68 │ │ │ │ + sbcseq r5, r9, ip, lsr #16 │ │ │ │ + sbcseq r5, r9, r0, lsl #19 │ │ │ │ + sbcseq r5, r9, r0, ror #15 │ │ │ │ + sbcseq r5, r9, ip, lsr r9 │ │ │ │ + smullseq r5, r9, r8, r7 │ │ │ │ + sbcseq r0, ip, ip, lsl #2 │ │ │ │ + sbcseq r7, r6, ip, lsr #31 │ │ │ │ + ldrheq r6, [r9], #96 @ 0x60 │ │ │ │ + sbcseq r6, r9, r4, lsl #13 │ │ │ │ + smullseq r5, r9, r8, r8 │ │ │ │ + ldrheq r5, [r9], #112 @ 0x70 │ │ │ │ + sbcseq r5, r9, r8, lsr r8 │ │ │ │ + sbcseq r6, r9, r4, lsl r6 │ │ │ │ + ldrsheq r5, [r9], #112 @ 0x70 │ │ │ │ + ldrsbeq r6, [r9], #84 @ 0x54 │ │ │ │ + ldrsheq r5, [r9], #96 @ 0x60 │ │ │ │ + sbcseq r5, r9, r4, ror r7 │ │ │ │ + ldrheq r5, [r9], #96 @ 0x60 │ │ │ │ + ldrsbeq r6, [r9], #92 @ 0x5c │ │ │ │ + sbcseq r5, r9, r0, ror r6 │ │ │ │ + sbcseq r6, r9, ip, lsl #10 │ │ │ │ + sbcseq r6, r9, ip, ror r5 │ │ │ │ + sbcseq r4, r9, ip, ror ip │ │ │ │ + sbcseq r4, r9, r4, asr ip │ │ │ │ + sbcseq ip, r7, r4, lsr #12 │ │ │ │ + sbcseq r4, r9, r8, lsl ip │ │ │ │ + ldrsheq r4, [r9], #180 @ 0xb4 │ │ │ │ + sbcseq ip, r7, r8, asr #11 │ │ │ │ + sbcseq ip, r7, r8, lsr #11 │ │ │ │ + sbcseq sl, sl, r4, lsl #21 │ │ │ │ + sbcseq sl, sl, r8, asr sl │ │ │ │ + sbcseq sl, sl, ip, lsr #20 │ │ │ │ + sbcseq sl, sl, r0, lsl #20 │ │ │ │ + sbcseq r7, r6, r0, lsl sp │ │ │ │ + sbcseq r5, r9, ip, lsl #15 │ │ │ │ + sbcseq r5, r9, r0, ror #14 │ │ │ │ + sbcseq r5, r9, r4, lsr r7 │ │ │ │ + sbcseq r5, r9, r8, lsl #14 │ │ │ │ + sbcseq r5, r9, r4, asr lr │ │ │ │ + sbcseq r6, r9, r0, lsr #5 │ │ │ │ + sbcseq r6, r9, r8, ror r2 │ │ │ │ + sbcseq r6, r9, r4, lsl r2 │ │ │ │ + sbcseq r6, r9, r0, ror #3 │ │ │ │ + sbcseq r6, r9, r8, lsr #4 │ │ │ │ + sbcseq r6, r9, r0, ror #3 │ │ │ │ + ldrsbeq r6, [r9], #28 │ │ │ │ + ldrsbeq r6, [r9], #24 │ │ │ │ + sbcseq r6, r9, r8, asr r1 │ │ │ │ + sbcseq r6, r9, r0, lsr r1 │ │ │ │ + sbcseq pc, fp, r0, asr #25 │ │ │ │ + ldrheq r5, [r9], #252 @ 0xfc │ │ │ │ + smullseq r5, r9, r8, pc @ │ │ │ │ + sbcseq r5, r9, ip, ror #30 │ │ │ │ + sbcseq r5, r9, r0, asr #30 │ │ │ │ + sbcseq r5, r9, r8, lsl pc │ │ │ │ + sbcseq r5, r9, r8, lsl #2 │ │ │ │ + ldrsbeq r5, [r9], #232 @ 0xe8 │ │ │ │ + ldrheq r5, [r9], #228 @ 0xe4 │ │ │ │ + sbcseq r4, r9, ip, lsl lr │ │ │ │ + ldrheq ip, [r7], #20 │ │ │ │ + sbcseq r5, r9, r8, asr lr │ │ │ │ + sbcseq r5, r9, ip, lsr #28 │ │ │ │ + sbcseq r5, r9, r8, lsl #28 │ │ │ │ + ldrsbeq r5, [r9], #220 @ 0xdc │ │ │ │ + sbcseq ip, r7, r0, ror r0 │ │ │ │ + smullseq r5, r9, ip, sp │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ - sbcseq fp, r7, r8, lsl sl │ │ │ │ - sbcseq r3, r9, r4, lsr #30 │ │ │ │ - ldrsbeq fp, [r7], #156 @ 0x9c │ │ │ │ - sbcseq r3, r9, r8, ror #29 │ │ │ │ - sbcseq fp, r7, r0, lsr #19 │ │ │ │ - sbcseq r3, r9, ip, lsr #29 │ │ │ │ - sbcseq pc, fp, r8, lsr #4 │ │ │ │ - sbcseq pc, fp, r4, lsl r2 @ │ │ │ │ - sbcseq r4, r9, r0, ror #6 │ │ │ │ - sbcseq fp, r7, ip, ror #19 │ │ │ │ - sbcseq r3, r9, r4, asr #11 │ │ │ │ - sbcseq pc, fp, r4, lsl #3 │ │ │ │ - sbcseq fp, r7, r8, lsr #27 │ │ │ │ - sbcseq r3, r9, ip, ror #27 │ │ │ │ - ldr r2, [pc, #-620] @ 4a9a84 │ │ │ │ + teqeq lr, r4 @ │ │ │ │ + sbcseq fp, r7, ip, lsl #20 │ │ │ │ + sbcseq r3, r9, r8, lsl pc │ │ │ │ + ldrsbeq fp, [r7], #144 @ 0x90 │ │ │ │ + ldrsbeq r3, [r9], #236 @ 0xec │ │ │ │ + smullseq fp, r7, r4, r9 │ │ │ │ + sbcseq r3, r9, r0, lsr #29 │ │ │ │ + sbcseq pc, fp, ip, lsl r2 @ │ │ │ │ + sbcseq pc, fp, r8, lsl #4 │ │ │ │ + sbcseq r4, r9, r4, asr r3 │ │ │ │ + sbcseq fp, r7, r0, ror #19 │ │ │ │ + ldrheq r3, [r9], #88 @ 0x58 │ │ │ │ + sbcseq pc, fp, r8, ror r1 @ │ │ │ │ + smullseq fp, r7, ip, sp │ │ │ │ + sbcseq r3, r9, r0, ror #27 │ │ │ │ + ldr r2, [pc, #-620] @ 4a9ab0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-644] @ 4a9a88 │ │ │ │ + ldr r2, [pc, #-644] @ 4a9ab4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-668] @ 4a9a8c │ │ │ │ + ldr r2, [pc, #-668] @ 4a9ab8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-692] @ 4a9a90 │ │ │ │ + ldr r2, [pc, #-692] @ 4a9abc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-716] @ 4a9a94 │ │ │ │ + ldr r2, [pc, #-716] @ 4a9ac0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-740] @ 4a9a98 │ │ │ │ + ldr r2, [pc, #-740] @ 4a9ac4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-764] @ 4a9a9c │ │ │ │ + ldr r2, [pc, #-764] @ 4a9ac8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-788] @ 4a9aa0 │ │ │ │ + ldr r2, [pc, #-788] @ 4a9acc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-812] @ 4a9aa4 │ │ │ │ + ldr r2, [pc, #-812] @ 4a9ad0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-836] @ 4a9aa8 │ │ │ │ + ldr r2, [pc, #-836] @ 4a9ad4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-860] @ 4a9aac │ │ │ │ + ldr r2, [pc, #-860] @ 4a9ad8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-884] @ 4a9ab0 │ │ │ │ + ldr r2, [pc, #-884] @ 4a9adc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-908] @ 4a9ab4 │ │ │ │ + ldr r2, [pc, #-908] @ 4a9ae0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-932] @ 4a9ab8 │ │ │ │ + ldr r2, [pc, #-932] @ 4a9ae4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-956] @ 4a9abc │ │ │ │ + ldr r2, [pc, #-956] @ 4a9ae8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-980] @ 4a9ac0 │ │ │ │ + ldr r2, [pc, #-980] @ 4a9aec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1004] @ 4a9ac4 │ │ │ │ + ldr r2, [pc, #-1004] @ 4a9af0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1028] @ 4a9ac8 │ │ │ │ + ldr r2, [pc, #-1028] @ 4a9af4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1052] @ 4a9acc │ │ │ │ + ldr r2, [pc, #-1052] @ 4a9af8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1076] @ 4a9ad0 │ │ │ │ + ldr r2, [pc, #-1076] @ 4a9afc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1100] @ 4a9ad4 │ │ │ │ + ldr r2, [pc, #-1100] @ 4a9b00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1124] @ 4a9ad8 │ │ │ │ + ldr r2, [pc, #-1124] @ 4a9b04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1148] @ 4a9adc │ │ │ │ + ldr r2, [pc, #-1148] @ 4a9b08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1172] @ 4a9ae0 │ │ │ │ + ldr r2, [pc, #-1172] @ 4a9b0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1196] @ 4a9ae4 │ │ │ │ + ldr r2, [pc, #-1196] @ 4a9b10 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1224] @ 4a9ae8 │ │ │ │ + ldr r2, [pc, #-1224] @ 4a9b14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1248] @ 4a9aec │ │ │ │ + ldr r2, [pc, #-1248] @ 4a9b18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1272] @ 4a9af0 │ │ │ │ + ldr r2, [pc, #-1272] @ 4a9b1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1296] @ 4a9af4 │ │ │ │ + ldr r2, [pc, #-1296] @ 4a9b20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1320] @ 4a9af8 │ │ │ │ + ldr r2, [pc, #-1320] @ 4a9b24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1344] @ 4a9afc │ │ │ │ + ldr r2, [pc, #-1344] @ 4a9b28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1360] @ 4a9b00 │ │ │ │ + ldr r2, [pc, #-1360] @ 4a9b2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16777216 @ 0x1000000 │ │ │ │ - bne 4b38cc │ │ │ │ - ldr r2, [pc, #-1388] @ 4a9b04 │ │ │ │ + bne 4b38f8 │ │ │ │ + ldr r2, [pc, #-1388] @ 4a9b30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1404] @ 4a9b08 │ │ │ │ + ldr r2, [pc, #-1404] @ 4a9b34 │ │ │ │ lsr r8, r5, #26 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b45d4 │ │ │ │ + beq 4b4600 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b44a8 │ │ │ │ + beq 4b44d4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b4400 │ │ │ │ - ldr r2, [pc, #-1456] @ 4a9b0c │ │ │ │ + bne 4b442c │ │ │ │ + ldr r2, [pc, #-1456] @ 4a9b38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1472] @ 4a9b10 │ │ │ │ + ldr r2, [pc, #-1472] @ 4a9b3c │ │ │ │ lsr r5, r5, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b438c │ │ │ │ + beq 4b43b8 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b4370 │ │ │ │ + beq 4b439c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b43a8 │ │ │ │ - ldr r2, [pc, #-1524] @ 4a9b14 │ │ │ │ + beq 4b43d4 │ │ │ │ + ldr r2, [pc, #-1524] @ 4a9b40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1548] @ 4a9b18 │ │ │ │ + ldr r2, [pc, #-1548] @ 4a9b44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1568] @ 4a9b1c │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1568] @ 4a9b48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1588] @ 4a9b20 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1588] @ 4a9b4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1608] @ 4a9b24 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1608] @ 4a9b50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1628] @ 4a9b28 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1628] @ 4a9b54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1648] @ 4a9b2c │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1648] @ 4a9b58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1668] @ 4a9b30 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1668] @ 4a9b5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-1688] @ 4a9b34 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-1688] @ 4a9b60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1704] @ 4a9b38 │ │ │ │ + ldr r2, [pc, #-1704] @ 4a9b64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #268435456 @ 0x10000000 │ │ │ │ - bne 4b38e4 │ │ │ │ - ldr r2, [pc, #-1732] @ 4a9b3c │ │ │ │ + bne 4b3910 │ │ │ │ + ldr r2, [pc, #-1732] @ 4a9b68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1748] @ 4a9b40 │ │ │ │ - ldr r8, [pc, #-1748] @ 4a9b44 │ │ │ │ + ldr r2, [pc, #-1748] @ 4a9b6c │ │ │ │ + ldr r8, [pc, #-1748] @ 4a9b70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1796] @ 4a9b48 │ │ │ │ + ldr r2, [pc, #-1796] @ 4a9b74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #21 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1840] @ 4a9b4c │ │ │ │ + ldr r2, [pc, #-1840] @ 4a9b78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3914 │ │ │ │ - ldr r2, [pc, #-1868] @ 4a9b50 │ │ │ │ + bne 4b3940 │ │ │ │ + ldr r2, [pc, #-1868] @ 4a9b7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1884] @ 4a9b54 │ │ │ │ + ldr r2, [pc, #-1884] @ 4a9b80 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b38fc │ │ │ │ - ldr r2, [pc, #-1912] @ 4a9b58 │ │ │ │ + bne 4b3928 │ │ │ │ + ldr r2, [pc, #-1912] @ 4a9b84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1928] @ 4a9b5c │ │ │ │ + ldr r2, [pc, #-1928] @ 4a9b88 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1948] @ 4a9b60 │ │ │ │ + ldr r2, [pc, #-1948] @ 4a9b8c │ │ │ │ lsr r3, r5, #9 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b60ac │ │ │ │ + bhi 4b60d8 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1984] @ 4a9b64 │ │ │ │ + ldr r2, [pc, #-1984] @ 4a9b90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2000] @ 4a9b68 │ │ │ │ + ldr r2, [pc, #-2000] @ 4a9b94 │ │ │ │ lsr r5, r5, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b3850 │ │ │ │ + beq 4b387c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b3834 │ │ │ │ - ldr r2, [pc, #-2044] @ 4a9b6c │ │ │ │ + beq 4b3860 │ │ │ │ + ldr r2, [pc, #-2044] @ 4a9b98 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2072] @ 4a9b70 │ │ │ │ + ldr r2, [pc, #-2072] @ 4a9b9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2092] @ 4a9b74 │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2092] @ 4a9ba0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2112] @ 4a9b78 │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2112] @ 4a9ba4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2132] @ 4a9b7c │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2132] @ 4a9ba8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2152] @ 4a9b80 │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2152] @ 4a9bac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2172] @ 4a9b84 │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2172] @ 4a9bb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa330 │ │ │ │ - ldr r2, [pc, #-2192] @ 4a9b88 │ │ │ │ + b 4aa35c │ │ │ │ + ldr r2, [pc, #-2192] @ 4a9bb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2212] @ 4a9b8c │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2212] @ 4a9bb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2232] @ 4a9b90 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2232] @ 4a9bbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2252] @ 4a9b94 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2252] @ 4a9bc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2272] @ 4a9b98 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2272] @ 4a9bc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2292] @ 4a9b9c │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2292] @ 4a9bc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2312] @ 4a9ba0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2312] @ 4a9bcc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2332] @ 4a9ba4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2332] @ 4a9bd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2352] @ 4a9ba8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2352] @ 4a9bd4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2372] @ 4a9bac │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2372] @ 4a9bd8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2392] @ 4a9bb0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2392] @ 4a9bdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2412] @ 4a9bb4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2412] @ 4a9be0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2432] @ 4a9bb8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2432] @ 4a9be4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2456] @ 4a9bbc │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2456] @ 4a9be8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2476] @ 4a9bc0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2476] @ 4a9bec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2496] @ 4a9bc4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2496] @ 4a9bf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2516] @ 4a9bc8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2516] @ 4a9bf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2536] @ 4a9bcc │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2536] @ 4a9bf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2556] @ 4a9bd0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2556] @ 4a9bfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2576] @ 4a9bd4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2576] @ 4a9c00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2596] @ 4a9bd8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2596] @ 4a9c04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2616] @ 4a9bdc │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2616] @ 4a9c08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2636] @ 4a9be0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2636] @ 4a9c0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2656] @ 4a9be4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2656] @ 4a9c10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2676] @ 4a9be8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2676] @ 4a9c14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2696] @ 4a9bec │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2696] @ 4a9c18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2716] @ 4a9bf0 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2716] @ 4a9c1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2736] @ 4a9bf4 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2736] @ 4a9c20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa1d8 │ │ │ │ - ldr r2, [pc, #-2756] @ 4a9bf8 │ │ │ │ + b 4aa204 │ │ │ │ + ldr r2, [pc, #-2756] @ 4a9c24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2776] @ 4a9bfc │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2776] @ 4a9c28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2796] @ 4a9c00 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2796] @ 4a9c2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2816] @ 4a9c04 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2816] @ 4a9c30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2836] @ 4a9c08 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2836] @ 4a9c34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2856] @ 4a9c0c │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2856] @ 4a9c38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2876] @ 4a9c10 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2876] @ 4a9c3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aa048 │ │ │ │ - ldr r2, [pc, #-2896] @ 4a9c14 │ │ │ │ + b 4aa074 │ │ │ │ + ldr r2, [pc, #-2896] @ 4a9c40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2920] @ 4a9c18 │ │ │ │ + ldr r2, [pc, #-2920] @ 4a9c44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2944] @ 4a9c1c │ │ │ │ + ldr r2, [pc, #-2944] @ 4a9c48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2968] @ 4a9c20 │ │ │ │ + ldr r2, [pc, #-2968] @ 4a9c4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2992] @ 4a9c24 │ │ │ │ + ldr r2, [pc, #-2992] @ 4a9c50 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3020] @ 4a9c28 │ │ │ │ + ldr r2, [pc, #-3020] @ 4a9c54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3044] @ 4a9c2c │ │ │ │ + ldr r2, [pc, #-3044] @ 4a9c58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3068] @ 4a9c30 │ │ │ │ + ldr r2, [pc, #-3068] @ 4a9c5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3092] @ 4a9c34 │ │ │ │ + ldr r2, [pc, #-3092] @ 4a9c60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3116] @ 4a9c38 │ │ │ │ + ldr r2, [pc, #-3116] @ 4a9c64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3136] @ 4a9c3c │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3136] @ 4a9c68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3156] @ 4a9c40 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3156] @ 4a9c6c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3176] @ 4a9c44 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3176] @ 4a9c70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3196] @ 4a9c48 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3196] @ 4a9c74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3216] @ 4a9c4c │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3216] @ 4a9c78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3236] @ 4a9c50 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3236] @ 4a9c7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3256] @ 4a9c54 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3256] @ 4a9c80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3276] @ 4a9c58 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3276] @ 4a9c84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3296] @ 4a9c5c │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3296] @ 4a9c88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3316] @ 4a9c60 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3316] @ 4a9c8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3336] @ 4a9c64 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3336] @ 4a9c90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a92d8 │ │ │ │ - ldr r2, [pc, #-3356] @ 4a9c68 │ │ │ │ + b 4a9304 │ │ │ │ + ldr r2, [pc, #-3356] @ 4a9c94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3380] @ 4a9c6c │ │ │ │ + ldr r2, [pc, #-3380] @ 4a9c98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3404] @ 4a9c70 │ │ │ │ + ldr r2, [pc, #-3404] @ 4a9c9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3428] @ 4a9c74 │ │ │ │ + ldr r2, [pc, #-3428] @ 4a9ca0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3452] @ 4a9c78 │ │ │ │ + ldr r2, [pc, #-3452] @ 4a9ca4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3476] @ 4a9c7c │ │ │ │ + ldr r2, [pc, #-3476] @ 4a9ca8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3500] @ 4a9c80 │ │ │ │ + ldr r2, [pc, #-3500] @ 4a9cac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3524] @ 4a9c84 │ │ │ │ + ldr r2, [pc, #-3524] @ 4a9cb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3548] @ 4a9c88 │ │ │ │ + ldr r2, [pc, #-3548] @ 4a9cb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3572] @ 4a9c8c │ │ │ │ + ldr r2, [pc, #-3572] @ 4a9cb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3596] @ 4a9c90 │ │ │ │ + ldr r2, [pc, #-3596] @ 4a9cbc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3620] @ 4a9c94 │ │ │ │ + ldr r2, [pc, #-3620] @ 4a9cc0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3644] @ 4a9c98 │ │ │ │ + ldr r2, [pc, #-3644] @ 4a9cc4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3668] @ 4a9c9c │ │ │ │ + ldr r2, [pc, #-3668] @ 4a9cc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3692] @ 4a9ca0 │ │ │ │ + ldr r2, [pc, #-3692] @ 4a9ccc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3716] @ 4a9ca4 │ │ │ │ + ldr r2, [pc, #-3716] @ 4a9cd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3740] @ 4a9ca8 │ │ │ │ + ldr r3, [pc, #-3740] @ 4a9cd4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ad5f8 │ │ │ │ + bhi 4ad624 │ │ │ │ sub r3, r3, #69 @ 0x45 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ - ldr r3, [pc, #-3760] @ 4a9cac │ │ │ │ + bls 4a4798 │ │ │ │ + ldr r3, [pc, #-3760] @ 4a9cd8 │ │ │ │ sub r1, r1, #4032 @ 0xfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #68 @ 0x44 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3796] @ 4a9cb0 │ │ │ │ + ldr r2, [pc, #-3796] @ 4a9cdc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3816] @ 4a9cb4 │ │ │ │ + ldr r2, [pc, #-3816] @ 4a9ce0 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3848] @ 4a9cb8 │ │ │ │ + ldr r2, [pc, #-3848] @ 4a9ce4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3868] @ 4a9cbc │ │ │ │ + ldr r2, [pc, #-3868] @ 4a9ce8 │ │ │ │ lsl r3, r5, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3900] @ 4a9cc0 │ │ │ │ + ldr r2, [pc, #-3900] @ 4a9cec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3920] @ 4a9cc4 │ │ │ │ + ldr r2, [pc, #-3920] @ 4a9cf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3948] @ 4a9cc8 │ │ │ │ + ldr r2, [pc, #-3948] @ 4a9cf4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b37b4 │ │ │ │ - ldr r2, [pc, #-3976] @ 4a9ccc │ │ │ │ + bne 4b37e0 │ │ │ │ + ldr r2, [pc, #-3976] @ 4a9cf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4000] @ 4a9cd0 │ │ │ │ + ldr r2, [pc, #-4000] @ 4a9cfc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b37d0 │ │ │ │ - ldr r2, [pc, #-4028] @ 4a9cd4 │ │ │ │ + bne 4b37fc │ │ │ │ + ldr r2, [pc, #-4028] @ 4a9d00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4044] @ 4a9cd8 │ │ │ │ + ldr r2, [pc, #-4044] @ 4a9d04 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a62d0 │ │ │ │ - ldr r2, [pc, #-4056] @ 4a9cdc │ │ │ │ + b 4a62fc │ │ │ │ + ldr r2, [pc, #-4056] @ 4a9d08 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-4064] @ 4a9ce0 │ │ │ │ - ldr r8, [pc, #-4064] @ 4a9ce4 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-4064] @ 4a9d0c │ │ │ │ + ldr r8, [pc, #-4064] @ 4a9d10 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4004] @ 4abc9c │ │ │ │ + ldr r2, [pc, #4004] @ 4abcc8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3956] @ 4abca0 │ │ │ │ - ldr r8, [pc, #3956] @ 4abca4 │ │ │ │ + ldr r2, [pc, #3956] @ 4abccc │ │ │ │ + ldr r8, [pc, #3956] @ 4abcd0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3908] @ 4abca8 │ │ │ │ + ldr r2, [pc, #3908] @ 4abcd4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3860] @ 4abcac │ │ │ │ + ldr r2, [pc, #3860] @ 4abcd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r8, r5, #15 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b2250 │ │ │ │ - ldr r2, [pc, #3828] @ 4abcb0 │ │ │ │ + bne 4b227c │ │ │ │ + ldr r2, [pc, #3828] @ 4abcdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3812] @ 4abcb4 │ │ │ │ + ldr r2, [pc, #3812] @ 4abce0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3792] @ 4abcb8 │ │ │ │ + ldr r3, [pc, #3792] @ 4abce4 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b6060 │ │ │ │ + bhi 4b608c │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3760] @ 4abcbc │ │ │ │ + ldr r2, [pc, #3760] @ 4abce8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3740] @ 4abcc0 │ │ │ │ + ldr r3, [pc, #3740] @ 4abcec │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #10 │ │ │ │ cmp r2, #21 │ │ │ │ - bhi 4aaed8 │ │ │ │ + bhi 4aaf04 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3708] @ 4abcc4 │ │ │ │ + ldr r2, [pc, #3708] @ 4abcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #3700] @ 4abcc8 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #3700] @ 4abcf4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3798 │ │ │ │ - ldr r2, [pc, #3672] @ 4abccc │ │ │ │ + bne 4b37c4 │ │ │ │ + ldr r2, [pc, #3672] @ 4abcf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3648] @ 4abcd0 │ │ │ │ + ldr r2, [pc, #3648] @ 4abcfc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4470 │ │ │ │ + beq 4b449c │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b4454 │ │ │ │ + beq 4b4480 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b433c │ │ │ │ - ldr r2, [pc, #3600] @ 4abcd4 │ │ │ │ + beq 4b4368 │ │ │ │ + ldr r2, [pc, #3600] @ 4abd00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3576] @ 4abcd8 │ │ │ │ + ldr r2, [pc, #3576] @ 4abd04 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3548] @ 4abcdc │ │ │ │ + ldr r2, [pc, #3548] @ 4abd08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3532] @ 4abce0 │ │ │ │ + ldr r2, [pc, #3532] @ 4abd0c │ │ │ │ lsr r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4b1c24 │ │ │ │ - ldr r2, [pc, #3496] @ 4abce4 │ │ │ │ + beq 4b1c50 │ │ │ │ + ldr r2, [pc, #3496] @ 4abd10 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3468] @ 4abce8 │ │ │ │ + ldr r2, [pc, #3468] @ 4abd14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aaf0c │ │ │ │ - ldr r2, [pc, #3448] @ 4abcec │ │ │ │ + b 4aaf38 │ │ │ │ + ldr r2, [pc, #3448] @ 4abd18 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aaf0c │ │ │ │ - ldr r2, [pc, #3428] @ 4abcf0 │ │ │ │ + b 4aaf38 │ │ │ │ + ldr r2, [pc, #3428] @ 4abd1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aaf0c │ │ │ │ - ldr r2, [pc, #3408] @ 4abcf4 │ │ │ │ + b 4aaf38 │ │ │ │ + ldr r2, [pc, #3408] @ 4abd20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aaf0c │ │ │ │ - ldr r2, [pc, #3388] @ 4abcf8 │ │ │ │ + b 4aaf38 │ │ │ │ + ldr r2, [pc, #3388] @ 4abd24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4aaf0c │ │ │ │ - ldr r2, [pc, #3368] @ 4abcfc │ │ │ │ + b 4aaf38 │ │ │ │ + ldr r2, [pc, #3368] @ 4abd28 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3344] @ 4abd00 │ │ │ │ + ldr r2, [pc, #3344] @ 4abd2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3320] @ 4abd04 │ │ │ │ + ldr r2, [pc, #3320] @ 4abd30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3296] @ 4abd08 │ │ │ │ + ldr r2, [pc, #3296] @ 4abd34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3272] @ 4abd0c │ │ │ │ + ldr r2, [pc, #3272] @ 4abd38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3248] @ 4abd10 │ │ │ │ + ldr r2, [pc, #3248] @ 4abd3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3224] @ 4abd14 │ │ │ │ + ldr r2, [pc, #3224] @ 4abd40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3200] @ 4abd18 │ │ │ │ + ldr r2, [pc, #3200] @ 4abd44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3176] @ 4abd1c │ │ │ │ + ldr r2, [pc, #3176] @ 4abd48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3152] @ 4abd20 │ │ │ │ + ldr r2, [pc, #3152] @ 4abd4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3128] @ 4abd24 │ │ │ │ + ldr r2, [pc, #3128] @ 4abd50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3104] @ 4abd28 │ │ │ │ + ldr r3, [pc, #3104] @ 4abd54 │ │ │ │ sub r1, r1, #3472 @ 0xd90 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3072] @ 4abd2c │ │ │ │ + ldr r2, [pc, #3072] @ 4abd58 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4ada3c │ │ │ │ + bne 4ada68 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3052] @ 4abd30 │ │ │ │ - ldr r8, [pc, #3052] @ 4abd34 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3052] @ 4abd5c │ │ │ │ + ldr r8, [pc, #3052] @ 4abd60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3004] @ 4abd38 │ │ │ │ + ldr r2, [pc, #3004] @ 4abd64 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ @@ -1137058,3246 +1137069,3246 @@ │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3344 @ 0xd10 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #2932] @ 4abd3c │ │ │ │ + ldr r2, [pc, #2932] @ 4abd68 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #2920] @ 4abd40 │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #2920] @ 4abd6c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #2908] @ 4abd44 │ │ │ │ - ldr r8, [pc, #2908] @ 4abd48 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #2908] @ 4abd70 │ │ │ │ + ldr r8, [pc, #2908] @ 4abd74 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2860] @ 4abd4c │ │ │ │ + ldr r2, [pc, #2860] @ 4abd78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2812] @ 4abd50 │ │ │ │ + ldr r2, [pc, #2812] @ 4abd7c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2796] @ 4abd54 │ │ │ │ + ldr r2, [pc, #2796] @ 4abd80 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, #16515072 @ 0xfc0000 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2764] @ 4abd58 │ │ │ │ + ldr r2, [pc, #2764] @ 4abd84 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2748] @ 4abd5c │ │ │ │ + ldr r2, [pc, #2748] @ 4abd88 │ │ │ │ and r3, r5, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b607c │ │ │ │ + bhi 4b60a8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2712] @ 4abd60 │ │ │ │ + ldr r2, [pc, #2712] @ 4abd8c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2696] @ 4abd64 │ │ │ │ + ldr r2, [pc, #2696] @ 4abd90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2668] @ 4abd68 │ │ │ │ + ldr r2, [pc, #2668] @ 4abd94 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #2660] @ 4abd6c │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #2660] @ 4abd98 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2644] @ 4abd70 │ │ │ │ + ldr r3, [pc, #2644] @ 4abd9c │ │ │ │ and r8, r5, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #7 │ │ │ │ - bhi 4b5ff0 │ │ │ │ + bhi 4b601c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2612] @ 4abd74 │ │ │ │ + ldr r2, [pc, #2612] @ 4abda0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2596] @ 4abd78 │ │ │ │ + ldr r2, [pc, #2596] @ 4abda4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2568] @ 4abd7c │ │ │ │ + ldr r2, [pc, #2568] @ 4abda8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3b38 │ │ │ │ - ldr r2, [pc, #2544] @ 4abd80 │ │ │ │ + bne 4b3b64 │ │ │ │ + ldr r2, [pc, #2544] @ 4abdac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2528] @ 4abd84 │ │ │ │ + ldr r2, [pc, #2528] @ 4abdb0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #2496] @ 4abd88 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #2496] @ 4abdb4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2480] @ 4abd8c │ │ │ │ + ldr r2, [pc, #2480] @ 4abdb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2452] @ 4abd90 │ │ │ │ + ldr r2, [pc, #2452] @ 4abdbc │ │ │ │ lsl r8, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ lsr r8, r8, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4b3cac │ │ │ │ + beq 4b3cd8 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b3c94 │ │ │ │ - ldr r2, [pc, #2412] @ 4abd94 │ │ │ │ + beq 4b3cc0 │ │ │ │ + ldr r2, [pc, #2412] @ 4abdc0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2392] @ 4abd98 │ │ │ │ + ldr r2, [pc, #2392] @ 4abdc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2372] @ 4abd9c │ │ │ │ + ldr r3, [pc, #2372] @ 4abdc8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #3 │ │ │ │ - bhi 4b5ea4 │ │ │ │ + bhi 4b5ed0 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2344] @ 4abda0 │ │ │ │ + ldr r2, [pc, #2344] @ 4abdcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2324] @ 4abda4 │ │ │ │ + ldr r3, [pc, #2324] @ 4abdd0 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b22ac │ │ │ │ + beq 4b22d8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b2290 │ │ │ │ + beq 4b22bc │ │ │ │ cmp r5, #6912 @ 0x1b00 │ │ │ │ - beq 4a6c04 │ │ │ │ - ldr r2, [pc, #2296] @ 4abda8 │ │ │ │ + beq 4a6c30 │ │ │ │ + ldr r2, [pc, #2296] @ 4abdd4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2268] @ 4abdac │ │ │ │ + ldr r2, [pc, #2268] @ 4abdd8 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4ab478 │ │ │ │ - ldr r2, [pc, #2260] @ 4abdb0 │ │ │ │ + b 4ab4a4 │ │ │ │ + ldr r2, [pc, #2260] @ 4abddc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3e58 │ │ │ │ - ldr r2, [pc, #2236] @ 4abdb4 │ │ │ │ + bne 4b3e84 │ │ │ │ + ldr r2, [pc, #2236] @ 4abde0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2220] @ 4abdb8 │ │ │ │ + ldr r2, [pc, #2220] @ 4abde4 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b3f58 │ │ │ │ + beq 4b3f84 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b4510 │ │ │ │ + beq 4b453c │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b44f4 │ │ │ │ - ldr r2, [pc, #2168] @ 4abdbc │ │ │ │ + beq 4b4520 │ │ │ │ + ldr r2, [pc, #2168] @ 4abde8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2144] @ 4abdc0 │ │ │ │ + ldr r2, [pc, #2144] @ 4abdec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3028 │ │ │ │ - ldr r2, [pc, #2120] @ 4abdc4 │ │ │ │ + bne 4b3054 │ │ │ │ + ldr r2, [pc, #2120] @ 4abdf0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2104] @ 4abdc8 │ │ │ │ + ldr r2, [pc, #2104] @ 4abdf4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3010 │ │ │ │ - ldr r2, [pc, #2076] @ 4abdcc │ │ │ │ + bne 4b303c │ │ │ │ + ldr r2, [pc, #2076] @ 4abdf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2060] @ 4abdd0 │ │ │ │ + ldr r2, [pc, #2060] @ 4abdfc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a4ca0 │ │ │ │ - ldr r2, [pc, #2048] @ 4abdd4 │ │ │ │ + b 4a4ccc │ │ │ │ + ldr r2, [pc, #2048] @ 4abe00 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #2040] @ 4abdd8 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #2040] @ 4abe04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2016] @ 4abddc │ │ │ │ + ldr r2, [pc, #2016] @ 4abe08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1992] @ 4abde0 │ │ │ │ + ldr r2, [pc, #1992] @ 4abe0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1968] @ 4abde4 │ │ │ │ + ldr r2, [pc, #1968] @ 4abe10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1944] @ 4abde8 │ │ │ │ + ldr r2, [pc, #1944] @ 4abe14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1928] @ 4abdec │ │ │ │ + ldr r2, [pc, #1928] @ 4abe18 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3c18 │ │ │ │ - ldr r2, [pc, #1900] @ 4abdf0 │ │ │ │ + bne 4b3c44 │ │ │ │ + ldr r2, [pc, #1900] @ 4abe1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1884] @ 4abdf4 │ │ │ │ + ldr r2, [pc, #1884] @ 4abe20 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4b3c00 │ │ │ │ - ldr r2, [pc, #1856] @ 4abdf8 │ │ │ │ + bne 4b3c2c │ │ │ │ + ldr r2, [pc, #1856] @ 4abe24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1840] @ 4abdfc │ │ │ │ - ldr r8, [pc, #1840] @ 4abe00 │ │ │ │ + ldr r2, [pc, #1840] @ 4abe28 │ │ │ │ + ldr r8, [pc, #1840] @ 4abe2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1792] @ 4abe04 │ │ │ │ + ldr r2, [pc, #1792] @ 4abe30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1744] @ 4abe08 │ │ │ │ + ldr r2, [pc, #1744] @ 4abe34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1724] @ 4abe0c │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1724] @ 4abe38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1704] @ 4abe10 │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1704] @ 4abe3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1684] @ 4abe14 │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1684] @ 4abe40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1664] @ 4abe18 │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1664] @ 4abe44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1644] @ 4abe1c │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1644] @ 4abe48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1624] @ 4abe20 │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1624] @ 4abe4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab65c │ │ │ │ - ldr r2, [pc, #1604] @ 4abe24 │ │ │ │ + b 4ab688 │ │ │ │ + ldr r2, [pc, #1604] @ 4abe50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1588] @ 4abe28 │ │ │ │ + ldr r2, [pc, #1588] @ 4abe54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1568] @ 4abe2c │ │ │ │ + ldr r2, [pc, #1568] @ 4abe58 │ │ │ │ lsr r3, r5, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b6024 │ │ │ │ + bhi 4b6050 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1536] @ 4abe30 │ │ │ │ + ldr r2, [pc, #1536] @ 4abe5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1520] @ 4abe34 │ │ │ │ + ldr r2, [pc, #1520] @ 4abe60 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1500] @ 4abe38 │ │ │ │ + ldr r2, [pc, #1500] @ 4abe64 │ │ │ │ lsr r3, r5, #6 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b600c │ │ │ │ + bhi 4b6038 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1464] @ 4abe3c │ │ │ │ + ldr r2, [pc, #1464] @ 4abe68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1448] @ 4abe40 │ │ │ │ + ldr r2, [pc, #1448] @ 4abe6c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1428] @ 4abe44 │ │ │ │ + ldr r2, [pc, #1428] @ 4abe70 │ │ │ │ lsr r3, r5, #9 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b6094 │ │ │ │ + bhi 4b60c0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1392] @ 4abe48 │ │ │ │ + ldr r2, [pc, #1392] @ 4abe74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1376] @ 4abe4c │ │ │ │ + ldr r2, [pc, #1376] @ 4abe78 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1356] @ 4abe50 │ │ │ │ + ldr r3, [pc, #1356] @ 4abe7c │ │ │ │ lsr r8, r5, #12 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 4ac470 │ │ │ │ + bhi 4ac49c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1320] @ 4abe54 │ │ │ │ + ldr r2, [pc, #1320] @ 4abe80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1300] @ 4abe58 │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1300] @ 4abe84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1280] @ 4abe5c │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1280] @ 4abe88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1260] @ 4abe60 │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1260] @ 4abe8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1240] @ 4abe64 │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1240] @ 4abe90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1220] @ 4abe68 │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1220] @ 4abe94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab8e4 │ │ │ │ - ldr r2, [pc, #1200] @ 4abe6c │ │ │ │ + b 4ab910 │ │ │ │ + ldr r2, [pc, #1200] @ 4abe98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1180] @ 4abe70 │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1180] @ 4abe9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1160] @ 4abe74 │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1160] @ 4abea0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1140] @ 4abe78 │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1140] @ 4abea4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1120] @ 4abe7c │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1120] @ 4abea8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1100] @ 4abe80 │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1100] @ 4abeac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab890 │ │ │ │ - ldr r2, [pc, #1080] @ 4abe84 │ │ │ │ + b 4ab8bc │ │ │ │ + ldr r2, [pc, #1080] @ 4abeb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #1060] @ 4abe88 │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #1060] @ 4abeb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #1040] @ 4abe8c │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #1040] @ 4abeb8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #1020] @ 4abe90 │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #1020] @ 4abebc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #1000] @ 4abe94 │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #1000] @ 4abec0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #980] @ 4abe98 │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #980] @ 4abec4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab83c │ │ │ │ - ldr r2, [pc, #960] @ 4abe9c │ │ │ │ + b 4ab868 │ │ │ │ + ldr r2, [pc, #960] @ 4abec8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #940] @ 4abea0 │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #940] @ 4abecc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #920] @ 4abea4 │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #920] @ 4abed0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #900] @ 4abea8 │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #900] @ 4abed4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #880] @ 4abeac │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #880] @ 4abed8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #860] @ 4abeb0 │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #860] @ 4abedc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ab7ec │ │ │ │ - ldr r2, [pc, #840] @ 4abeb4 │ │ │ │ + b 4ab818 │ │ │ │ + ldr r2, [pc, #840] @ 4abee0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #824] @ 4abeb8 │ │ │ │ + ldr r2, [pc, #824] @ 4abee4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #804] @ 4abebc │ │ │ │ + ldr r2, [pc, #804] @ 4abee8 │ │ │ │ lsr r3, r5, #16 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b61dc │ │ │ │ + bhi 4b6208 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #768] @ 4abec0 │ │ │ │ + ldr r2, [pc, #768] @ 4abeec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #752] @ 4abec4 │ │ │ │ + ldr r2, [pc, #752] @ 4abef0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #732] @ 4abec8 │ │ │ │ + ldr r3, [pc, #732] @ 4abef4 │ │ │ │ lsr r8, r5, #19 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 4ac364 │ │ │ │ + bhi 4ac390 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #696] @ 4abecc │ │ │ │ + ldr r2, [pc, #696] @ 4abef8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - ldr r2, [pc, #676] @ 4abed0 │ │ │ │ + b 4abbf8 │ │ │ │ + ldr r2, [pc, #676] @ 4abefc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - ldr r2, [pc, #656] @ 4abed4 │ │ │ │ + b 4abbf8 │ │ │ │ + ldr r2, [pc, #656] @ 4abf00 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - ldr r2, [pc, #636] @ 4abed8 │ │ │ │ + b 4abbf8 │ │ │ │ + ldr r2, [pc, #636] @ 4abf04 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - ldr r2, [pc, #616] @ 4abedc │ │ │ │ + b 4abbf8 │ │ │ │ + ldr r2, [pc, #616] @ 4abf08 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - ldr r2, [pc, #596] @ 4abee0 │ │ │ │ + b 4abbf8 │ │ │ │ + ldr r2, [pc, #596] @ 4abf0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abbcc │ │ │ │ - sbcseq fp, r7, r8, lsl #24 │ │ │ │ - sbcseq fp, r7, r4, lsr sp │ │ │ │ - sbcseq r3, r9, r0, lsl #27 │ │ │ │ - sbcseq r3, r9, r4, lsr #12 │ │ │ │ - ldrsheq r3, [r9], #80 @ 0x50 │ │ │ │ - sbcseq fp, r7, r4, asr fp │ │ │ │ - sbcseq fp, r7, r0, lsr fp │ │ │ │ - teqeq lr, r2 @ │ │ │ │ - smullseq fp, r7, r0, r7 │ │ │ │ - teqeq lr, r0, ror #18 │ │ │ │ - sbcseq r4, r9, r0, lsl #2 │ │ │ │ - smullseq r3, r9, ip, r8 │ │ │ │ - ldrheq lr, [fp], #240 @ 0xf0 │ │ │ │ - sbcseq lr, fp, r4, lsr pc │ │ │ │ - sbcseq lr, fp, r8, lsl pc │ │ │ │ - sbcseq r7, r6, r0, lsl r6 │ │ │ │ - sbcseq fp, r7, r0, asr sl │ │ │ │ - sbcseq fp, r7, ip, asr #20 │ │ │ │ - ldrheq r7, [r6], #84 @ 0x54 │ │ │ │ - sbcseq fp, r7, r4, ror #19 │ │ │ │ - sbcseq fp, r7, r0, asr #19 │ │ │ │ - smullseq fp, r7, ip, r9 │ │ │ │ - sbcseq fp, r7, r8, ror r9 │ │ │ │ - sbcseq fp, r7, r4, asr r9 │ │ │ │ - sbcseq r3, r9, ip, asr #31 │ │ │ │ - sbcseq r3, r9, r4, lsr #31 │ │ │ │ - sbcseq r3, r9, r8, ror pc │ │ │ │ - sbcseq r3, r9, r4, ror pc │ │ │ │ - sbcseq r3, r9, r8, lsr pc │ │ │ │ - sbcseq r3, r9, r4, lsl pc │ │ │ │ - ldrsheq r3, [r9], #224 @ 0xe0 │ │ │ │ + b 4abbf8 │ │ │ │ + ldrsheq fp, [r7], #188 @ 0xbc │ │ │ │ + sbcseq fp, r7, r8, lsr #26 │ │ │ │ + sbcseq r3, r9, r4, ror sp │ │ │ │ + sbcseq r3, r9, r8, lsl r6 │ │ │ │ + sbcseq r3, r9, r4, ror #11 │ │ │ │ + sbcseq fp, r7, r8, asr #22 │ │ │ │ + sbcseq fp, r7, r4, lsr #22 │ │ │ │ + teqeq lr, lr, lsl #19 │ │ │ │ + sbcseq fp, r7, r4, lsl #15 │ │ │ │ + teqeq lr, ip, asr r9 │ │ │ │ + ldrsheq r4, [r9], #4 │ │ │ │ + smullseq r3, r9, r0, r8 │ │ │ │ + sbcseq lr, fp, r4, lsr #31 │ │ │ │ + sbcseq lr, fp, r8, lsr #30 │ │ │ │ + sbcseq lr, fp, ip, lsl #30 │ │ │ │ + sbcseq r7, r6, r4, lsl #12 │ │ │ │ + sbcseq fp, r7, r4, asr #20 │ │ │ │ + sbcseq fp, r7, r0, asr #20 │ │ │ │ + sbcseq r7, r6, r8, lsr #11 │ │ │ │ + ldrsbeq fp, [r7], #152 @ 0x98 │ │ │ │ + ldrheq fp, [r7], #148 @ 0x94 │ │ │ │ + smullseq fp, r7, r0, r9 │ │ │ │ + sbcseq fp, r7, ip, ror #18 │ │ │ │ + sbcseq fp, r7, r8, asr #18 │ │ │ │ + sbcseq r3, r9, r0, asr #31 │ │ │ │ + smullseq r3, r9, r8, pc @ │ │ │ │ + sbcseq r3, r9, ip, ror #30 │ │ │ │ + sbcseq r3, r9, r8, ror #30 │ │ │ │ + sbcseq r3, r9, ip, lsr #30 │ │ │ │ + sbcseq r3, r9, r8, lsl #30 │ │ │ │ + sbcseq r3, r9, r4, ror #29 │ │ │ │ + sbcseq r3, r9, r0, asr #29 │ │ │ │ sbcseq r3, r9, ip, asr #29 │ │ │ │ - ldrsbeq r3, [r9], #232 @ 0xe8 │ │ │ │ - ldrsheq r3, [r9], #224 @ 0xe0 │ │ │ │ - sbcseq r3, r9, r4, asr #29 │ │ │ │ - teqeq lr, r2 @ │ │ │ │ + sbcseq r3, r9, r4, ror #29 │ │ │ │ + ldrheq r3, [r9], #232 @ 0xe8 │ │ │ │ + teqeq lr, lr, lsl #13 │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ - ldrheq r3, [r9], #144 @ 0x90 │ │ │ │ - sbcseq r3, r9, r8, ror #18 │ │ │ │ - sbcseq r3, r9, r8, lsl #19 │ │ │ │ + sbcseq r3, r9, r4, lsr #19 │ │ │ │ + sbcseq r3, r9, ip, asr r9 │ │ │ │ + sbcseq r3, r9, ip, ror r9 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - ldrsheq r3, [r9], #132 @ 0x84 │ │ │ │ - sbcseq r3, r9, r4, asr #17 │ │ │ │ - sbcseq r3, r9, ip, asr #17 │ │ │ │ - sbcseq fp, r7, r8, asr #6 │ │ │ │ - sbcseq r3, r9, r8, asr r8 │ │ │ │ - sbcseq lr, fp, r4, ror #15 │ │ │ │ - teqeq lr, ip @ │ │ │ │ - sbcseq r3, r9, ip, asr #23 │ │ │ │ - sbcseq r3, r9, r4, ror #15 │ │ │ │ - sbcseq lr, fp, r0, ror #14 │ │ │ │ - sbcseq r3, r9, r4, lsr #22 │ │ │ │ - teqeq lr, lr, lsl #11 │ │ │ │ - ldrheq r2, [r8], #80 @ 0x50 │ │ │ │ - sbcseq r3, r9, ip, ror #14 │ │ │ │ - sbcseq fp, r7, r8, lsr r7 │ │ │ │ - sbcseq fp, r7, ip, ror #5 │ │ │ │ - sbcseq lr, fp, r0, lsr #13 │ │ │ │ - sbcseq r3, r9, r8, asr sl │ │ │ │ - sbcseq r3, r9, r4, ror #13 │ │ │ │ - sbcseq r3, r9, r4, ror #19 │ │ │ │ - sbcseq r7, r6, r8, asr #1 │ │ │ │ - ldrheq r3, [r9], #148 @ 0x94 │ │ │ │ - teqeq lr, r2, ror #8 │ │ │ │ - sbcseq fp, r7, r8, lsr #2 │ │ │ │ + sbcseq r3, r9, r8, ror #17 │ │ │ │ + ldrheq r3, [r9], #136 @ 0x88 │ │ │ │ + sbcseq r3, r9, r0, asr #17 │ │ │ │ + sbcseq fp, r7, ip, lsr r3 │ │ │ │ + sbcseq r3, r9, ip, asr #16 │ │ │ │ + ldrsbeq lr, [fp], #120 @ 0x78 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + sbcseq r3, r9, r0, asr #23 │ │ │ │ + ldrsbeq r3, [r9], #120 @ 0x78 │ │ │ │ + sbcseq lr, fp, r4, asr r7 │ │ │ │ + sbcseq r3, r9, r8, lsl fp │ │ │ │ + teqeq lr, sl, lsl #11 │ │ │ │ + sbcseq r2, r8, r4, lsr #11 │ │ │ │ + sbcseq r3, r9, r0, ror #14 │ │ │ │ + sbcseq fp, r7, ip, lsr #14 │ │ │ │ + sbcseq fp, r7, r0, ror #5 │ │ │ │ + smullseq lr, fp, r4, r6 │ │ │ │ + sbcseq r3, r9, ip, asr #20 │ │ │ │ + ldrsbeq r3, [r9], #104 @ 0x68 │ │ │ │ + ldrsbeq r3, [r9], #152 @ 0x98 │ │ │ │ + ldrheq r7, [r6], #12 │ │ │ │ + sbcseq r3, r9, r8, lsr #19 │ │ │ │ + teqeq lr, lr, asr r4 │ │ │ │ + sbcseq fp, r7, ip, lsl r1 │ │ │ │ andeq r1, r0, r1, lsl #22 │ │ │ │ - sbcseq r7, r6, r0, asr #32 │ │ │ │ - ldrsbeq fp, [r7], #0 │ │ │ │ - ldrsbeq fp, [r7], #80 @ 0x50 │ │ │ │ - sbcseq fp, r7, r4, lsl #3 │ │ │ │ - ldrsheq lr, [fp], #68 @ 0x44 │ │ │ │ - sbcseq r4, r9, r0, lsr #3 │ │ │ │ - sbcseq r2, r9, r4, asr #26 │ │ │ │ - sbcseq fp, r7, r0, lsl #2 │ │ │ │ - ldrsbeq r9, [sl], #216 @ 0xd8 │ │ │ │ - sbcseq fp, r7, ip, asr #1 │ │ │ │ - sbcseq r2, r9, r0, lsl sp │ │ │ │ - ldrsheq r3, [r9], #112 @ 0x70 │ │ │ │ - sbcseq r3, r9, r0, lsr r8 │ │ │ │ - sbcseq r3, r9, r0, lsl r8 │ │ │ │ - sbcseq r3, r9, r0, lsl #16 │ │ │ │ - ldrsbeq r3, [r9], #112 @ 0x70 │ │ │ │ - sbcseq r4, r9, r0, rrx │ │ │ │ - ldrsbeq r3, [r9], #116 @ 0x74 │ │ │ │ - ldrsheq sl, [r7], #248 @ 0xf8 │ │ │ │ - ldrheq r3, [r9], #116 @ 0x74 │ │ │ │ - sbcseq sl, r7, r4, asr #31 │ │ │ │ - smullseq r3, r9, r0, r7 │ │ │ │ - sbcseq r3, r9, r0, ror #7 │ │ │ │ - sbcseq r3, r9, r8, ror #14 │ │ │ │ - sbcseq r3, r9, r0, lsl #30 │ │ │ │ - sbcseq r3, r9, r4, asr pc │ │ │ │ - sbcseq r3, r9, r0, lsr #30 │ │ │ │ - sbcseq r3, r9, r4, ror #29 │ │ │ │ - sbcseq r3, r9, r8, lsr #30 │ │ │ │ - sbcseq r3, r9, ip, asr #29 │ │ │ │ + sbcseq r7, r6, r4, lsr r0 │ │ │ │ + sbcseq fp, r7, r4, asr #1 │ │ │ │ + sbcseq fp, r7, r4, asr #11 │ │ │ │ + sbcseq fp, r7, r8, ror r1 │ │ │ │ + sbcseq lr, fp, r8, ror #9 │ │ │ │ + smullseq r4, r9, r4, r1 │ │ │ │ + sbcseq r2, r9, r8, lsr sp │ │ │ │ + ldrsheq fp, [r7], #4 │ │ │ │ + sbcseq r9, sl, ip, asr #27 │ │ │ │ + sbcseq fp, r7, r0, asr #1 │ │ │ │ + sbcseq r2, r9, r4, lsl #26 │ │ │ │ + sbcseq r3, r9, r4, ror #15 │ │ │ │ + sbcseq r3, r9, r4, lsr #16 │ │ │ │ + sbcseq r3, r9, r4, lsl #16 │ │ │ │ + ldrsheq r3, [r9], #116 @ 0x74 │ │ │ │ + sbcseq r3, r9, r4, asr #15 │ │ │ │ + sbcseq r4, r9, r4, asr r0 │ │ │ │ + sbcseq r3, r9, r8, asr #15 │ │ │ │ + sbcseq sl, r7, ip, ror #31 │ │ │ │ + sbcseq r3, r9, r8, lsr #15 │ │ │ │ + ldrheq sl, [r7], #248 @ 0xf8 │ │ │ │ + sbcseq r3, r9, r4, lsl #15 │ │ │ │ + ldrsbeq r3, [r9], #52 @ 0x34 │ │ │ │ + sbcseq r3, r9, ip, asr r7 │ │ │ │ + ldrsheq r3, [r9], #228 @ 0xe4 │ │ │ │ + sbcseq r3, r9, r8, asr #30 │ │ │ │ + sbcseq r3, r9, r4, lsl pc │ │ │ │ + ldrsbeq r3, [r9], #232 @ 0xe8 │ │ │ │ sbcseq r3, r9, ip, lsl pc │ │ │ │ - sbcseq r5, r9, ip, ror #6 │ │ │ │ - ldrsbeq r1, [r8], #228 @ 0xe4 │ │ │ │ - ldrheq r8, [lr, -r2]! │ │ │ │ - sbcseq r3, r9, r4, lsr pc │ │ │ │ - sbcseq lr, fp, ip, ror #4 │ │ │ │ - teqeq lr, r5, rrx │ │ │ │ - smullseq lr, fp, ip, r2 │ │ │ │ - smullseq lr, fp, r4, r2 │ │ │ │ - teqeq lr, r8, lsl r0 │ │ │ │ - sbcseq lr, fp, r0, asr #5 │ │ │ │ - ldrheq lr, [fp], #40 @ 0x28 │ │ │ │ - teqeq lr, ip, asr #31 │ │ │ │ + sbcseq r3, r9, r0, asr #29 │ │ │ │ + sbcseq r3, r9, r0, lsl pc │ │ │ │ + sbcseq r5, r9, r0, ror #6 │ │ │ │ + sbcseq r1, r8, r8, asr #29 │ │ │ │ + teqeq lr, lr, lsr #1 │ │ │ │ + sbcseq r3, r9, r8, lsr #30 │ │ │ │ sbcseq lr, fp, r0, ror #4 │ │ │ │ - sbcseq lr, fp, ip, lsr r2 │ │ │ │ - sbcseq lr, fp, r8, lsl r2 │ │ │ │ - ldrsheq lr, [fp], #20 │ │ │ │ - ldrsbeq lr, [fp], #16 │ │ │ │ - sbcseq lr, fp, ip, lsr #3 │ │ │ │ - sbcseq lr, fp, r8, asr r1 │ │ │ │ - sbcseq lr, fp, r4, lsr r1 │ │ │ │ - sbcseq lr, fp, r0, lsl r1 │ │ │ │ - sbcseq lr, fp, ip, ror #1 │ │ │ │ - sbcseq lr, fp, r8, asr #1 │ │ │ │ - sbcseq lr, fp, r4, lsr #1 │ │ │ │ + teqeq lr, r1, rrx │ │ │ │ + smullseq lr, fp, r0, r2 │ │ │ │ + sbcseq lr, fp, r8, lsl #5 │ │ │ │ + teqeq lr, r4, lsl r0 │ │ │ │ + ldrheq lr, [fp], #36 @ 0x24 │ │ │ │ + sbcseq lr, fp, ip, lsr #5 │ │ │ │ + teqeq lr, r8, asr #31 │ │ │ │ + sbcseq lr, fp, r4, asr r2 │ │ │ │ + sbcseq lr, fp, r0, lsr r2 │ │ │ │ + sbcseq lr, fp, ip, lsl #4 │ │ │ │ + sbcseq lr, fp, r8, ror #3 │ │ │ │ + sbcseq lr, fp, r4, asr #3 │ │ │ │ + sbcseq lr, fp, r0, lsr #3 │ │ │ │ + sbcseq lr, fp, ip, asr #2 │ │ │ │ + sbcseq lr, fp, r8, lsr #2 │ │ │ │ + sbcseq lr, fp, r4, lsl #2 │ │ │ │ + sbcseq lr, fp, r0, ror #1 │ │ │ │ + ldrheq lr, [fp], #12 │ │ │ │ + smullseq lr, fp, r8, r0 │ │ │ │ + sbcseq r3, r9, r0, lsl #26 │ │ │ │ + sbcseq lr, fp, r8, lsr r0 │ │ │ │ sbcseq r3, r9, ip, lsl #26 │ │ │ │ - sbcseq lr, fp, r4, asr #32 │ │ │ │ - sbcseq r3, r9, r8, lsl sp │ │ │ │ - ldrsheq r3, [r9], #196 @ 0xc4 │ │ │ │ - sbcseq sp, fp, ip, ror #31 │ │ │ │ - sbcseq sp, fp, r4, asr #31 │ │ │ │ - sbcseq sp, fp, r8, lsr #31 │ │ │ │ - sbcseq r1, r8, ip, ror #27 │ │ │ │ - sbcseq sp, fp, r4, ror pc │ │ │ │ - ldrsheq sp, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r5, r9, ip │ │ │ │ - sbcseq sl, r7, r0, lsr fp │ │ │ │ - ldrsheq sp, [fp], #252 @ 0xfc │ │ │ │ - sbcseq lr, fp, r4, lsl #1 │ │ │ │ - teqeq lr, r6, asr sp │ │ │ │ - ldrsbeq sp, [fp], #248 @ 0xf8 │ │ │ │ - sbcseq lr, fp, r8, asr #32 │ │ │ │ - teqeq lr, sl, lsl #26 │ │ │ │ - sbcseq sp, fp, r8, ror pc │ │ │ │ - sbcseq sp, fp, r4, asr pc │ │ │ │ - sbcseq sp, fp, r0, lsr pc │ │ │ │ - sbcseq sp, fp, ip, lsl #30 │ │ │ │ - sbcseq sp, fp, r8, ror #29 │ │ │ │ - sbcseq sp, fp, r4, asr #29 │ │ │ │ - sbcseq sp, fp, r4, ror #20 │ │ │ │ - sbcseq sp, fp, r0, lsr #22 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ - sbcseq sp, fp, ip, lsl fp │ │ │ │ - sbcseq sp, fp, r8, lsl #22 │ │ │ │ - smullseq sp, fp, ip, r9 │ │ │ │ - sbcseq sp, fp, ip, ror #21 │ │ │ │ - ldrsbeq sp, [fp], #160 @ 0xa0 │ │ │ │ - ldrsbeq sp, [fp], #164 @ 0xa4 │ │ │ │ + sbcseq r3, r9, r8, ror #25 │ │ │ │ + sbcseq sp, fp, r0, ror #31 │ │ │ │ + ldrheq sp, [fp], #248 @ 0xf8 │ │ │ │ + smullseq sp, fp, ip, pc @ │ │ │ │ + sbcseq r1, r8, r0, ror #27 │ │ │ │ + sbcseq sp, fp, r8, ror #30 │ │ │ │ + sbcseq sp, fp, ip, ror #27 │ │ │ │ + sbcseq r5, r9, r0 │ │ │ │ + sbcseq sl, r7, r4, lsr #22 │ │ │ │ + ldrsheq sp, [fp], #240 @ 0xf0 │ │ │ │ + sbcseq lr, fp, r8, ror r0 │ │ │ │ + teqeq lr, r2, asr sp │ │ │ │ + sbcseq sp, fp, ip, asr #31 │ │ │ │ + sbcseq lr, fp, ip, lsr r0 │ │ │ │ + teqeq lr, r6, lsl #26 │ │ │ │ + sbcseq sp, fp, ip, ror #30 │ │ │ │ + sbcseq sp, fp, r8, asr #30 │ │ │ │ + sbcseq sp, fp, r4, lsr #30 │ │ │ │ + sbcseq sp, fp, r0, lsl #30 │ │ │ │ + ldrsbeq sp, [fp], #236 @ 0xec │ │ │ │ + ldrheq sp, [fp], #232 @ 0xe8 │ │ │ │ sbcseq sp, fp, r8, asr sl │ │ │ │ - sbcseq sp, fp, r8, lsr sl │ │ │ │ - sbcseq sp, fp, r8, lsl sl │ │ │ │ - ldrsheq sp, [fp], #152 @ 0x98 │ │ │ │ - sbcseq sp, fp, ip, asr #17 │ │ │ │ - sbcseq sp, fp, ip, lsr r9 │ │ │ │ - ldrheq sp, [fp], #140 @ 0x8c │ │ │ │ - sbcseq sp, fp, ip, lsl #17 │ │ │ │ - sbcseq sp, fp, r0, ror #17 │ │ │ │ - sbcseq sp, fp, r8, ror #16 │ │ │ │ - sbcseq sp, fp, r8, lsr r8 │ │ │ │ - sbcseq sp, fp, r8, lsl #12 │ │ │ │ - ldrsheq sp, [fp], #136 @ 0x88 │ │ │ │ - ldrsbeq r3, [r9], #92 @ 0x5c │ │ │ │ - sbcseq r6, r6, r4, lsl #3 │ │ │ │ + sbcseq sp, fp, r4, lsl fp │ │ │ │ + teqeq lr, r4 @ │ │ │ │ + sbcseq sp, fp, r0, lsl fp │ │ │ │ + ldrsheq sp, [fp], #172 @ 0xac │ │ │ │ + smullseq sp, fp, r0, r9 │ │ │ │ + sbcseq sp, fp, r0, ror #21 │ │ │ │ + sbcseq sp, fp, r4, asr #21 │ │ │ │ + sbcseq sp, fp, r8, asr #21 │ │ │ │ + sbcseq sp, fp, ip, asr #20 │ │ │ │ + sbcseq sp, fp, ip, lsr #20 │ │ │ │ + sbcseq sp, fp, ip, lsl #20 │ │ │ │ + sbcseq sp, fp, ip, ror #19 │ │ │ │ + sbcseq sp, fp, r0, asr #17 │ │ │ │ + sbcseq sp, fp, r0, lsr r9 │ │ │ │ + ldrheq sp, [fp], #128 @ 0x80 │ │ │ │ + sbcseq sp, fp, r0, lsl #17 │ │ │ │ + ldrsbeq sp, [fp], #132 @ 0x84 │ │ │ │ sbcseq sp, fp, ip, asr r8 │ │ │ │ - ldrsheq sp, [fp], #120 @ 0x78 │ │ │ │ - ldrsbeq sp, [fp], #116 @ 0x74 │ │ │ │ + sbcseq sp, fp, ip, lsr #16 │ │ │ │ + ldrsheq sp, [fp], #92 @ 0x5c │ │ │ │ + sbcseq sp, fp, ip, ror #17 │ │ │ │ + ldrsbeq r3, [r9], #80 @ 0x50 │ │ │ │ + sbcseq r6, r6, r8, ror r1 │ │ │ │ + sbcseq sp, fp, r0, asr r8 │ │ │ │ + sbcseq sp, fp, ip, ror #15 │ │ │ │ + sbcseq sp, fp, r8, asr #15 │ │ │ │ + sbcseq sp, fp, r4, lsr #15 │ │ │ │ + sbcseq sp, fp, ip, asr r7 │ │ │ │ ldrheq sp, [fp], #112 @ 0x70 │ │ │ │ - sbcseq sp, fp, r8, ror #14 │ │ │ │ - ldrheq sp, [fp], #124 @ 0x7c │ │ │ │ + sbcseq sp, fp, r8, lsr r7 │ │ │ │ + sbcseq sp, fp, r8, lsl #14 │ │ │ │ + ldrsbeq sp, [fp], #72 @ 0x48 │ │ │ │ + sbcseq r3, r9, r4, asr #9 │ │ │ │ + sbcseq r6, r6, ip, rrx │ │ │ │ sbcseq sp, fp, r4, asr #14 │ │ │ │ - sbcseq sp, fp, r4, lsl r7 │ │ │ │ - sbcseq sp, fp, r4, ror #9 │ │ │ │ - ldrsbeq r3, [r9], #64 @ 0x40 │ │ │ │ - sbcseq r6, r6, r8, ror r0 │ │ │ │ - sbcseq sp, fp, r0, asr r7 │ │ │ │ - sbcseq sp, fp, ip, ror #13 │ │ │ │ - sbcseq sp, fp, r0, lsr r7 │ │ │ │ - ldrheq sp, [fp], #96 @ 0x60 │ │ │ │ - sbcseq sp, fp, ip, lsl #13 │ │ │ │ - sbcseq sp, fp, r8, ror #12 │ │ │ │ - sbcseq sp, fp, ip, lsr #13 │ │ │ │ - teqeq lr, r2 @ │ │ │ │ - sbcseq r2, r9, ip, ror #2 │ │ │ │ - sbcseq r2, r9, r8, lsr r5 │ │ │ │ - ldrsheq r9, [r7], #244 @ 0xf4 │ │ │ │ - sbcseq r2, r9, r0, lsl #10 │ │ │ │ - ldrsheq r8, [sl], #204 @ 0xcc │ │ │ │ - sbcseq sl, r7, ip, ror r0 │ │ │ │ - sbcseq r8, sl, r8, ror #25 │ │ │ │ - sbcseq sl, r7, ip, lsl #9 │ │ │ │ - sbcseq sl, r7, ip, lsr r0 │ │ │ │ - sbcseq r9, r7, r8, ror pc │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - sbcseq r8, sl, ip, lsr ip │ │ │ │ - sbcseq r8, sl, ip, lsl #24 │ │ │ │ - ldrsbeq r8, [sl], #184 @ 0xb8 │ │ │ │ - sbcseq r4, r9, r4, asr #8 │ │ │ │ - sbcseq r1, r9, r0, asr #31 │ │ │ │ - sbcseq r2, r9, r8, lsr #7 │ │ │ │ - sbcseq r1, r9, r8, asr pc │ │ │ │ - sbcseq r2, r9, r0, ror r3 │ │ │ │ - sbcseq sl, r7, ip, lsr r3 │ │ │ │ - sbcseq r9, r7, ip, ror #29 │ │ │ │ - ldrsheq r8, [sl], #156 @ 0x9c │ │ │ │ - sbcseq r2, r9, r4, lsl #6 │ │ │ │ + sbcseq sp, fp, r0, ror #13 │ │ │ │ + sbcseq sp, fp, r4, lsr #14 │ │ │ │ + sbcseq sp, fp, r4, lsr #13 │ │ │ │ + sbcseq sp, fp, r0, lsl #13 │ │ │ │ + sbcseq sp, fp, ip, asr r6 │ │ │ │ + sbcseq sp, fp, r0, lsr #13 │ │ │ │ + teqeq lr, lr, asr #7 │ │ │ │ + sbcseq r2, r9, r0, ror #2 │ │ │ │ + sbcseq r2, r9, ip, lsr #10 │ │ │ │ + sbcseq r9, r7, r8, ror #31 │ │ │ │ + ldrsheq r2, [r9], #68 @ 0x44 │ │ │ │ + ldrsheq r8, [sl], #192 @ 0xc0 │ │ │ │ + sbcseq sl, r7, r0, ror r0 │ │ │ │ + ldrsbeq r8, [sl], #204 @ 0xcc │ │ │ │ + sbcseq sl, r7, r0, lsl #9 │ │ │ │ + sbcseq sl, r7, r0, lsr r0 │ │ │ │ + sbcseq r9, r7, ip, ror #30 │ │ │ │ + teqeq lr, ip, asr #7 │ │ │ │ + sbcseq r8, sl, r0, lsr ip │ │ │ │ + sbcseq r8, sl, r0, lsl #24 │ │ │ │ + sbcseq r8, sl, ip, asr #23 │ │ │ │ + sbcseq r4, r9, r8, lsr r4 │ │ │ │ + ldrheq r1, [r9], #244 @ 0xf4 │ │ │ │ + smullseq r2, r9, ip, r3 │ │ │ │ + sbcseq r1, r9, ip, asr #30 │ │ │ │ + sbcseq r2, r9, r4, ror #6 │ │ │ │ + sbcseq sl, r7, r0, lsr r3 │ │ │ │ + sbcseq r9, r7, r0, ror #29 │ │ │ │ + ldrsheq r8, [sl], #144 @ 0x90 │ │ │ │ + ldrsheq r2, [r9], #40 @ 0x28 │ │ │ │ + ldrsbeq r1, [r9], #220 @ 0xdc │ │ │ │ + ldrsbeq r2, [r9], #32 │ │ │ │ + sbcseq r1, r9, r0, ror #27 │ │ │ │ + sbcseq r1, r9, r8, ror #27 │ │ │ │ sbcseq r1, r9, r8, ror #27 │ │ │ │ - ldrsbeq r2, [r9], #44 @ 0x2c │ │ │ │ - sbcseq r1, r9, ip, ror #27 │ │ │ │ - ldrsheq r1, [r9], #212 @ 0xd4 │ │ │ │ - ldrsheq r1, [r9], #212 @ 0xd4 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - teqeq lr, r4, lsl #3 │ │ │ │ - ldrheq r9, [r7], #196 @ 0xc4 │ │ │ │ - teqeq lr, r6, ror r1 │ │ │ │ - sbcseq r9, r7, r8, asr ip │ │ │ │ - teqeq lr, r8, asr #2 │ │ │ │ - sbcseq r9, r7, r4, lsl #24 │ │ │ │ - teqeq lr, r0, lsr #2 │ │ │ │ - ldrheq r9, [r7], #184 @ 0xb8 │ │ │ │ + teqeq lr, r0, lsl #3 │ │ │ │ + sbcseq r9, r7, r8, lsr #25 │ │ │ │ + teqeq lr, r2, ror r1 │ │ │ │ + sbcseq r9, r7, ip, asr #24 │ │ │ │ + teqeq lr, r4, asr #2 │ │ │ │ + ldrsheq r9, [r7], #184 @ 0xb8 │ │ │ │ + teqeq lr, ip, lsl r1 │ │ │ │ + sbcseq r9, r7, ip, lsr #23 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - teqeq lr, ip, asr #1 │ │ │ │ - sbcseq r9, r7, ip, asr fp │ │ │ │ - teqeq lr, r6, lsr #1 │ │ │ │ - sbcseq r9, r7, r0, lsl fp │ │ │ │ - teqeq lr, sl, asr r0 │ │ │ │ - sbcseq r2, r9, r4, lsr #19 │ │ │ │ + teqeq lr, r8, asr #1 │ │ │ │ + sbcseq r9, r7, r0, asr fp │ │ │ │ + teqeq lr, r2, lsr #1 │ │ │ │ + sbcseq r9, r7, r4, lsl #22 │ │ │ │ + teqeq lr, r6, asr r0 │ │ │ │ + smullseq r2, r9, r8, r9 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - teqeq lr, r6, lsr r0 │ │ │ │ - sbcseq r3, r9, ip, asr r9 │ │ │ │ - sbcseq r1, r9, r0, lsl #31 │ │ │ │ - sbcseq r0, r8, ip, lsl #27 │ │ │ │ - sbcseq r2, r9, r8, ror r7 │ │ │ │ - teqeq lr, r0, rrx │ │ │ │ - ldrheq r3, [r9], #136 @ 0x88 │ │ │ │ - ldrsbeq r1, [r9], #236 @ 0xec │ │ │ │ - sbcseq r0, r8, r8, ror #25 │ │ │ │ - ldrsbeq r2, [r9], #100 @ 0x64 │ │ │ │ - teqeq lr, sl @ │ │ │ │ - sbcseq r3, r9, r4, lsl r8 │ │ │ │ - sbcseq r1, r9, r8, lsr lr │ │ │ │ - sbcseq r0, r8, r4, asr #24 │ │ │ │ - sbcseq r2, r9, r0, lsr r6 │ │ │ │ - teqeq lr, r4, asr pc │ │ │ │ - sbcseq r3, r9, r0, ror r7 │ │ │ │ - smullseq r1, r9, r4, sp │ │ │ │ - sbcseq r0, r8, r0, lsr #23 │ │ │ │ - sbcseq r2, r9, ip, lsl #11 │ │ │ │ - teqeq lr, lr, asr #29 │ │ │ │ - sbcseq r3, r9, ip, asr #13 │ │ │ │ - ldrsheq r1, [r9], #192 @ 0xc0 │ │ │ │ - ldrsheq r0, [r8], #172 @ 0xac │ │ │ │ - sbcseq r2, r9, r8, ror #9 │ │ │ │ - teqeq lr, r8, asr #28 │ │ │ │ - sbcseq r3, r9, r8, lsr #12 │ │ │ │ - sbcseq r1, r9, ip, asr #24 │ │ │ │ - sbcseq r0, r8, r8, asr sl │ │ │ │ + teqeq lr, r2, lsr r0 │ │ │ │ + sbcseq r3, r9, r0, asr r9 │ │ │ │ + sbcseq r1, r9, r4, ror pc │ │ │ │ + sbcseq r0, r8, r0, lsl #27 │ │ │ │ + sbcseq r2, r9, ip, ror #14 │ │ │ │ + teqeq lr, ip, asr r0 │ │ │ │ + sbcseq r3, r9, ip, lsr #17 │ │ │ │ + ldrsbeq r1, [r9], #224 @ 0xe0 │ │ │ │ + ldrsbeq r0, [r8], #204 @ 0xcc │ │ │ │ + sbcseq r2, r9, r8, asr #13 │ │ │ │ + teqeq lr, r6 @ │ │ │ │ + sbcseq r3, r9, r8, lsl #16 │ │ │ │ + sbcseq r1, r9, ip, lsr #28 │ │ │ │ + sbcseq r0, r8, r8, lsr ip │ │ │ │ + sbcseq r2, r9, r4, lsr #12 │ │ │ │ + teqeq lr, r0, asr pc │ │ │ │ + sbcseq r3, r9, r4, ror #14 │ │ │ │ + sbcseq r1, r9, r8, lsl #27 │ │ │ │ + smullseq r0, r8, r4, fp │ │ │ │ + sbcseq r2, r9, r0, lsl #11 │ │ │ │ + teqeq lr, sl, asr #29 │ │ │ │ + sbcseq r3, r9, r0, asr #13 │ │ │ │ + sbcseq r1, r9, r4, ror #25 │ │ │ │ + ldrsheq r0, [r8], #160 @ 0xa0 │ │ │ │ + ldrsbeq r2, [r9], #76 @ 0x4c │ │ │ │ + teqeq lr, r4, asr #28 │ │ │ │ + sbcseq r3, r9, ip, lsl r6 │ │ │ │ + sbcseq r1, r9, r0, asr #24 │ │ │ │ + sbcseq r0, r8, ip, asr #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - sbcseq r2, r9, r4, asr #8 │ │ │ │ - teqeq lr, r2, asr #27 │ │ │ │ - sbcseq r3, r9, r4, lsl #11 │ │ │ │ - sbcseq r1, r9, r4, lsr #23 │ │ │ │ - sbcseq r3, r9, r0, lsr #10 │ │ │ │ - sbcseq r3, r9, r0, lsl #10 │ │ │ │ - teqeq lr, r4, lsr sp │ │ │ │ - sbcseq r2, r9, r4, lsr r0 │ │ │ │ - sbcseq r1, r9, r8, lsl #22 │ │ │ │ + sbcseq r2, r9, r8, lsr r4 │ │ │ │ + teqeq lr, lr @ │ │ │ │ + sbcseq r3, r9, r8, ror r5 │ │ │ │ + smullseq r1, r9, r8, fp │ │ │ │ + sbcseq r3, r9, r4, lsl r5 │ │ │ │ + ldrsheq r3, [r9], #68 @ 0x44 │ │ │ │ + teqeq lr, r0, lsr sp │ │ │ │ sbcseq r2, r9, r8, lsr #32 │ │ │ │ - ldrsheq r2, [r9], #0 │ │ │ │ - sbcseq r1, r9, r8, lsl #21 │ │ │ │ - smullseq r2, r9, ip, r0 │ │ │ │ - smullseq r9, r7, r4, r5 │ │ │ │ - sbcseq r0, r8, r8, lsl #13 │ │ │ │ - sbcseq ip, fp, r0, ror lr │ │ │ │ - sbcseq ip, fp, r0, asr #28 │ │ │ │ - sbcseq ip, fp, r0, asr #27 │ │ │ │ - ldrsheq r0, [r8], #120 @ 0x78 │ │ │ │ - ldr r2, [pc, #-556] @ 4abee4 │ │ │ │ + ldrsheq r1, [r9], #172 @ 0xac │ │ │ │ + sbcseq r2, r9, ip, lsl r0 │ │ │ │ + sbcseq r2, r9, r4, ror #1 │ │ │ │ + sbcseq r1, r9, ip, ror sl │ │ │ │ + smullseq r2, r9, r0, r0 │ │ │ │ + sbcseq r9, r7, r8, lsl #11 │ │ │ │ + sbcseq r0, r8, ip, ror r6 │ │ │ │ + sbcseq ip, fp, r4, ror #28 │ │ │ │ + sbcseq ip, fp, r4, lsr lr │ │ │ │ + ldrheq ip, [fp], #212 @ 0xd4 │ │ │ │ + sbcseq r0, r8, ip, ror #15 │ │ │ │ + ldr r2, [pc, #-556] @ 4abf10 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-572] @ 4abee8 │ │ │ │ + ldr r2, [pc, #-572] @ 4abf14 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-592] @ 4abeec │ │ │ │ + ldr r3, [pc, #-592] @ 4abf18 │ │ │ │ lsr r8, r5, #23 │ │ │ │ and r8, r8, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b61c0 │ │ │ │ + bhi 4b61ec │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-624] @ 4abef0 │ │ │ │ + ldr r2, [pc, #-624] @ 4abf1c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-640] @ 4abef4 │ │ │ │ + ldr r2, [pc, #-640] @ 4abf20 │ │ │ │ lsr r8, r5, #26 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b48a0 │ │ │ │ + beq 4b48cc │ │ │ │ cmp r8, #3 │ │ │ │ - beq 4b4888 │ │ │ │ + beq 4b48b4 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b48b8 │ │ │ │ - ldr r2, [pc, #-692] @ 4abef8 │ │ │ │ + beq 4b48e4 │ │ │ │ + ldr r2, [pc, #-692] @ 4abf24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-708] @ 4abefc │ │ │ │ + ldr r2, [pc, #-708] @ 4abf28 │ │ │ │ lsr r8, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b47ec │ │ │ │ + beq 4b4818 │ │ │ │ cmp r8, #3 │ │ │ │ - beq 4b4870 │ │ │ │ + beq 4b489c │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b4858 │ │ │ │ - ldr r2, [pc, #-760] @ 4abf00 │ │ │ │ + beq 4b4884 │ │ │ │ + ldr r2, [pc, #-760] @ 4abf2c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-776] @ 4abf04 │ │ │ │ + ldr r2, [pc, #-776] @ 4abf30 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a7db0 │ │ │ │ - ldr r2, [pc, #-788] @ 4abf08 │ │ │ │ + b 4a7ddc │ │ │ │ + ldr r2, [pc, #-788] @ 4abf34 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac16c │ │ │ │ - ldr r2, [pc, #-808] @ 4abf0c │ │ │ │ + b 4ac198 │ │ │ │ + ldr r2, [pc, #-808] @ 4abf38 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac16c │ │ │ │ - ldr r2, [pc, #-828] @ 4abf10 │ │ │ │ + b 4ac198 │ │ │ │ + ldr r2, [pc, #-828] @ 4abf3c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac16c │ │ │ │ - ldr r2, [pc, #-848] @ 4abf14 │ │ │ │ + b 4ac198 │ │ │ │ + ldr r2, [pc, #-848] @ 4abf40 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac16c │ │ │ │ - ldr r2, [pc, #-868] @ 4abf18 │ │ │ │ + b 4ac198 │ │ │ │ + ldr r2, [pc, #-868] @ 4abf44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac16c │ │ │ │ - ldr r2, [pc, #-888] @ 4abf1c │ │ │ │ + b 4ac198 │ │ │ │ + ldr r2, [pc, #-888] @ 4abf48 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-908] @ 4abf20 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-908] @ 4abf4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-928] @ 4abf24 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-928] @ 4abf50 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-948] @ 4abf28 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-948] @ 4abf54 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-968] @ 4abf2c │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-968] @ 4abf58 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-988] @ 4abf30 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-988] @ 4abf5c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1008] @ 4abf34 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1008] @ 4abf60 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1028] @ 4abf38 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1028] @ 4abf64 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1048] @ 4abf3c │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1048] @ 4abf68 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1068] @ 4abf40 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1068] @ 4abf6c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1092] @ 4abf44 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1092] @ 4abf70 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1112] @ 4abf48 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1112] @ 4abf74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1132] @ 4abf4c │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1132] @ 4abf78 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1152] @ 4abf50 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1152] @ 4abf7c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ac11c │ │ │ │ - ldr r2, [pc, #-1172] @ 4abf54 │ │ │ │ + b 4ac148 │ │ │ │ + ldr r2, [pc, #-1172] @ 4abf80 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1192] @ 4abf58 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1192] @ 4abf84 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1212] @ 4abf5c │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1212] @ 4abf88 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1232] @ 4abf60 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1232] @ 4abf8c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1252] @ 4abf64 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1252] @ 4abf90 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1272] @ 4abf68 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1272] @ 4abf94 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1292] @ 4abf6c │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1292] @ 4abf98 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1316] @ 4abf70 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1316] @ 4abf9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1336] @ 4abf74 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1336] @ 4abfa0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1356] @ 4abf78 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1356] @ 4abfa4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1376] @ 4abf7c │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1376] @ 4abfa8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1396] @ 4abf80 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1396] @ 4abfac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1416] @ 4abf84 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1416] @ 4abfb0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ - ldr r2, [pc, #-1436] @ 4abf88 │ │ │ │ + b 4abba4 │ │ │ │ + ldr r2, [pc, #-1436] @ 4abfb4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4abb78 │ │ │ │ + b 4abba4 │ │ │ │ cmp r1, #1008 @ 0x3f0 │ │ │ │ - bhi 4a8a98 │ │ │ │ + bhi 4a8ac4 │ │ │ │ cmp r1, #864 @ 0x360 │ │ │ │ - bcc 4ae520 │ │ │ │ - ldr r3, [pc, #-1472] @ 4abf8c │ │ │ │ + bcc 4ae54c │ │ │ │ + ldr r3, [pc, #-1472] @ 4abfb8 │ │ │ │ sub r1, r1, #864 @ 0x360 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1504] @ 4abf90 │ │ │ │ + ldr r2, [pc, #-1504] @ 4abfbc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1524] @ 4abf94 │ │ │ │ + ldr r2, [pc, #-1524] @ 4abfc0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1552] @ 4abf98 │ │ │ │ + ldr r2, [pc, #-1552] @ 4abfc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1572] @ 4abf9c │ │ │ │ + ldr r2, [pc, #-1572] @ 4abfc8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1600] @ 4abfa0 │ │ │ │ + ldr r2, [pc, #-1600] @ 4abfcc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3ce0 │ │ │ │ - ldr r2, [pc, #-1628] @ 4abfa4 │ │ │ │ + bne 4b3d0c │ │ │ │ + ldr r2, [pc, #-1628] @ 4abfd0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1644] @ 4abfa8 │ │ │ │ + ldr r2, [pc, #-1644] @ 4abfd4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #-1652] @ 4abfac │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #-1652] @ 4abfd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b32a8 │ │ │ │ - ldr r2, [pc, #-1680] @ 4abfb0 │ │ │ │ + bne 4b32d4 │ │ │ │ + ldr r2, [pc, #-1680] @ 4abfdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1696] @ 4abfb4 │ │ │ │ + ldr r2, [pc, #-1696] @ 4abfe0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1716] @ 4abfb8 │ │ │ │ + ldr r3, [pc, #-1716] @ 4abfe4 │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #3 │ │ │ │ - bhi 4b5e14 │ │ │ │ + bhi 4b5e40 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1748] @ 4abfbc │ │ │ │ + ldr r2, [pc, #-1748] @ 4abfe8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1772] @ 4abfc0 │ │ │ │ + ldr r2, [pc, #-1772] @ 4abfec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1796] @ 4abfc4 │ │ │ │ + ldr r2, [pc, #-1796] @ 4abff0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1820] @ 4abfc8 │ │ │ │ + ldr r2, [pc, #-1820] @ 4abff4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1844] @ 4abfcc │ │ │ │ + ldr r2, [pc, #-1844] @ 4abff8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1864] @ 4abfd0 │ │ │ │ + ldr r2, [pc, #-1864] @ 4abffc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1892] @ 4abfd4 │ │ │ │ + ldr r2, [pc, #-1892] @ 4ac000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1912] @ 4abfd8 │ │ │ │ + ldr r2, [pc, #-1912] @ 4ac004 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1940] @ 4abfdc │ │ │ │ + ldr r2, [pc, #-1940] @ 4ac008 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3a8c │ │ │ │ - ldr r2, [pc, #-1968] @ 4abfe0 │ │ │ │ + bne 4b3ab8 │ │ │ │ + ldr r2, [pc, #-1968] @ 4ac00c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1984] @ 4abfe4 │ │ │ │ + ldr r2, [pc, #-1984] @ 4ac010 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2004] @ 4abfe8 │ │ │ │ + ldr r2, [pc, #-2004] @ 4ac014 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2036] @ 4abfec │ │ │ │ - ldr r8, [pc, #-2036] @ 4abff0 │ │ │ │ + ldr r2, [pc, #-2036] @ 4ac018 │ │ │ │ + ldr r8, [pc, #-2036] @ 4ac01c │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2080] @ 4abff4 │ │ │ │ + ldr r2, [pc, #-2080] @ 4ac020 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2124] @ 4abff8 │ │ │ │ + ldr r2, [pc, #-2124] @ 4ac024 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2168] @ 4abffc │ │ │ │ + ldr r2, [pc, #-2168] @ 4ac028 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2216] @ 4ac000 │ │ │ │ + ldr r3, [pc, #-2216] @ 4ac02c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ae7e0 │ │ │ │ + bhi 4ae80c │ │ │ │ sub r3, r3, #41 @ 0x29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4af4e8 │ │ │ │ - ldr r3, [pc, #-2236] @ 4ac004 │ │ │ │ + bls 4af514 │ │ │ │ + ldr r3, [pc, #-2236] @ 4ac030 │ │ │ │ sub r1, r1, #4864 @ 0x1300 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #56 @ 0x38 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2272] @ 4ac008 │ │ │ │ + ldr r2, [pc, #-2272] @ 4ac034 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2268] @ 4ac024 │ │ │ │ + ldr r3, [pc, #-2268] @ 4ac050 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b46d4 │ │ │ │ - bhi 4b2c7c │ │ │ │ + beq 4b4700 │ │ │ │ + bhi 4b2ca8 │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 4b2020 │ │ │ │ + bhi 4b204c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2324] @ 4ac00c │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2324] @ 4ac038 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ + bhi 4ab4d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2356] @ 4ac010 │ │ │ │ + ldr r2, [pc, #-2356] @ 4ac03c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 4b2028 │ │ │ │ - bhi 4b2cf4 │ │ │ │ + beq 4b2054 │ │ │ │ + bhi 4b2d20 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2400] @ 4ac014 │ │ │ │ + bhi 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2400] @ 4ac040 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 4a94b8 │ │ │ │ + bhi 4a94e4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2432] @ 4ac018 │ │ │ │ + ldr r2, [pc, #-2432] @ 4ac044 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b2430 │ │ │ │ + bhi 4b245c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2468] @ 4ac01c │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2468] @ 4ac048 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 4b5e34 │ │ │ │ + bhi 4b5e60 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2500] @ 4ac020 │ │ │ │ + ldr r2, [pc, #-2500] @ 4ac04c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2520] @ 4ac024 │ │ │ │ + ldr r3, [pc, #-2520] @ 4ac050 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 4b46d4 │ │ │ │ - bhi 4b2490 │ │ │ │ + beq 4b4700 │ │ │ │ + bhi 4b24bc │ │ │ │ cmp r5, #19 │ │ │ │ - bhi 4b2020 │ │ │ │ + bhi 4b204c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2548] @ 4ac028 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2548] @ 4ac054 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ + bhi 4ab4d4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2580] @ 4ac02c │ │ │ │ + ldr r2, [pc, #-2580] @ 4ac058 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b2460 │ │ │ │ + bhi 4b248c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2616] @ 4ac030 │ │ │ │ + beq 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2616] @ 4ac05c │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 4b5e34 │ │ │ │ + bhi 4b5e60 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2648] @ 4ac034 │ │ │ │ + ldr r2, [pc, #-2648] @ 4ac060 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ - beq 4b2028 │ │ │ │ - bhi 4b25a8 │ │ │ │ + beq 4b2054 │ │ │ │ + bhi 4b25d4 │ │ │ │ sub r3, r5, #1 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 4ab4a8 │ │ │ │ - ldr r3, [pc, #-2692] @ 4ac038 │ │ │ │ + bhi 4ab4d4 │ │ │ │ + ldr r3, [pc, #-2692] @ 4ac064 │ │ │ │ sub r2, r5, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #17 │ │ │ │ - bhi 4a94b8 │ │ │ │ + bhi 4a94e4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2724] @ 4ac03c │ │ │ │ + ldr r2, [pc, #-2724] @ 4ac068 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a6320 │ │ │ │ - ldr r3, [pc, #-2732] @ 4ac040 │ │ │ │ + b 4a634c │ │ │ │ + ldr r3, [pc, #-2732] @ 4ac06c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1f94 │ │ │ │ + bhi 4b1fc0 │ │ │ │ sub r3, r3, #105 @ 0x69 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ - ldr r3, [pc, #-2752] @ 4ac044 │ │ │ │ + bls 4a4798 │ │ │ │ + ldr r3, [pc, #-2752] @ 4ac070 │ │ │ │ sub r1, r1, #6016 @ 0x1780 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #16 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2788] @ 4ac048 │ │ │ │ - ldr r8, [pc, #-2788] @ 4ac04c │ │ │ │ + ldr r2, [pc, #-2788] @ 4ac074 │ │ │ │ + ldr r8, [pc, #-2788] @ 4ac078 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2836] @ 4ac050 │ │ │ │ + ldr r2, [pc, #-2836] @ 4ac07c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2756] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-2756] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2880] @ 4ac054 │ │ │ │ + ldr r2, [pc, #-2880] @ 4ac080 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2900] @ 4ac058 │ │ │ │ + ldr r3, [pc, #-2900] @ 4ac084 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2932] @ 4ac05c │ │ │ │ - ldr r8, [pc, #-2932] @ 4ac060 │ │ │ │ + ldr r2, [pc, #-2932] @ 4ac088 │ │ │ │ + ldr r8, [pc, #-2932] @ 4ac08c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2980] @ 4ac064 │ │ │ │ + ldr r2, [pc, #-2980] @ 4ac090 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2920] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-2920] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3024] @ 4ac068 │ │ │ │ + ldr r2, [pc, #-3024] @ 4ac094 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3044] @ 4ac06c │ │ │ │ + ldr r3, [pc, #-3044] @ 4ac098 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3076] @ 4ac070 │ │ │ │ - ldr r8, [pc, #-3076] @ 4ac074 │ │ │ │ + ldr r2, [pc, #-3076] @ 4ac09c │ │ │ │ + ldr r8, [pc, #-3076] @ 4ac0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3124] @ 4ac078 │ │ │ │ + ldr r2, [pc, #-3124] @ 4ac0a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3084] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-3084] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3168] @ 4ac07c │ │ │ │ + ldr r2, [pc, #-3168] @ 4ac0a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3188] @ 4ac080 │ │ │ │ + ldr r3, [pc, #-3188] @ 4ac0ac │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3220] @ 4ac084 │ │ │ │ - ldr r8, [pc, #-3220] @ 4ac088 │ │ │ │ + ldr r2, [pc, #-3220] @ 4ac0b0 │ │ │ │ + ldr r8, [pc, #-3220] @ 4ac0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3268] @ 4ac08c │ │ │ │ + ldr r2, [pc, #-3268] @ 4ac0b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3248] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-3248] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3312] @ 4ac090 │ │ │ │ + ldr r2, [pc, #-3312] @ 4ac0bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3332] @ 4ac094 │ │ │ │ + ldr r3, [pc, #-3332] @ 4ac0c0 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3364] @ 4ac098 │ │ │ │ - ldr r8, [pc, #-3364] @ 4ac09c │ │ │ │ + ldr r2, [pc, #-3364] @ 4ac0c4 │ │ │ │ + ldr r8, [pc, #-3364] @ 4ac0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3412] @ 4ac0a0 │ │ │ │ + ldr r2, [pc, #-3412] @ 4ac0cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3412] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-3412] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3456] @ 4ac0a4 │ │ │ │ + ldr r2, [pc, #-3456] @ 4ac0d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3476] @ 4ac0a8 │ │ │ │ + ldr r3, [pc, #-3476] @ 4ac0d4 │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3508] @ 4ac0ac │ │ │ │ - ldr r8, [pc, #-3508] @ 4ac0b0 │ │ │ │ + ldr r2, [pc, #-3508] @ 4ac0d8 │ │ │ │ + ldr r8, [pc, #-3508] @ 4ac0dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3556] @ 4ac0b4 │ │ │ │ + ldr r2, [pc, #-3556] @ 4ac0e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3576] @ 4ac0b8 │ │ │ │ + ldr r3, [pc, #-3576] @ 4ac0e4 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3596] @ 4ac0bc │ │ │ │ + ldr r2, [pc, #-3596] @ 4ac0e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3616] @ 4ac0c0 │ │ │ │ + ldr r3, [pc, #-3616] @ 4ac0ec │ │ │ │ lsr r2, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #14 │ │ │ │ - bhi 4b5edc │ │ │ │ + bhi 4b5f08 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3648] @ 4ac0c4 │ │ │ │ + ldr r2, [pc, #-3648] @ 4ac0f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3668] @ 4ac0c8 │ │ │ │ + ldr r2, [pc, #-3668] @ 4ac0f4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3696] @ 4ac0cc │ │ │ │ + ldr r2, [pc, #-3696] @ 4ac0f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4794 │ │ │ │ + beq 4b47c0 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4778 │ │ │ │ + beq 4b47a4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #-3744] @ 4ac0d0 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #-3744] @ 4ac0fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3768] @ 4ac0d4 │ │ │ │ + ldr r3, [pc, #-3768] @ 4ac100 │ │ │ │ sub r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #44 @ 0x2c │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3804] @ 4ac0d8 │ │ │ │ - ldr r8, [pc, #-3804] @ 4ac0dc │ │ │ │ + ldr r2, [pc, #-3804] @ 4ac104 │ │ │ │ + ldr r8, [pc, #-3804] @ 4ac108 │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3848] @ 4ac0e0 │ │ │ │ + ldr r2, [pc, #-3848] @ 4ac10c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3900] @ 4ac0e4 │ │ │ │ + ldr r2, [pc, #-3900] @ 4ac110 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3920] @ 4ac0e8 │ │ │ │ + ldr r2, [pc, #-3920] @ 4ac114 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3948] @ 4ac0ec │ │ │ │ + ldr r2, [pc, #-3948] @ 4ac118 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #-3956] @ 4ac0f0 │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #-3956] @ 4ac11c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4548 │ │ │ │ + beq 4b4574 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b4564 │ │ │ │ + beq 4b4590 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 4af4c8 │ │ │ │ - ldr r2, [pc, #-4004] @ 4ac0f4 │ │ │ │ + bne 4af4f4 │ │ │ │ + ldr r2, [pc, #-4004] @ 4ac120 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4028] @ 4ac0f8 │ │ │ │ + ldr r2, [pc, #-4028] @ 4ac124 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-4036] @ 4ac0fc │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-4036] @ 4ac128 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #-4044] @ 4ac100 │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #-4044] @ 4ac12c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3e08 │ │ │ │ - ldr r2, [pc, #-4072] @ 4ac104 │ │ │ │ + bne 4b3e34 │ │ │ │ + ldr r2, [pc, #-4072] @ 4ac130 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4044] @ 4ae0cc │ │ │ │ + ldr r2, [pc, #4044] @ 4ae0f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3df0 │ │ │ │ - ldr r2, [pc, #4016] @ 4ae0d0 │ │ │ │ + bne 4b3e1c │ │ │ │ + ldr r2, [pc, #4016] @ 4ae0fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4000] @ 4ae0d4 │ │ │ │ + ldr r2, [pc, #4000] @ 4ae100 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a5860 │ │ │ │ - ldr r2, [pc, #3992] @ 4ae0d8 │ │ │ │ + b 4a588c │ │ │ │ + ldr r2, [pc, #3992] @ 4ae104 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ - ldr r2, [pc, #3984] @ 4ae0dc │ │ │ │ + b 4a4610 │ │ │ │ + ldr r2, [pc, #3984] @ 4ae108 │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a62d0 │ │ │ │ - ldr r2, [pc, #3972] @ 4ae0e0 │ │ │ │ + b 4a62fc │ │ │ │ + ldr r2, [pc, #3972] @ 4ae10c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3dd8 │ │ │ │ - ldr r2, [pc, #3944] @ 4ae0e4 │ │ │ │ + bne 4b3e04 │ │ │ │ + ldr r2, [pc, #3944] @ 4ae110 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3928] @ 4ae0e8 │ │ │ │ + ldr r2, [pc, #3928] @ 4ae114 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3dc0 │ │ │ │ - ldr r2, [pc, #3900] @ 4ae0ec │ │ │ │ + bne 4b3dec │ │ │ │ + ldr r2, [pc, #3900] @ 4ae118 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3884] @ 4ae0f0 │ │ │ │ + ldr r2, [pc, #3884] @ 4ae11c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3c7c │ │ │ │ - ldr r2, [pc, #3856] @ 4ae0f4 │ │ │ │ + bne 4b3ca8 │ │ │ │ + ldr r2, [pc, #3856] @ 4ae120 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3840] @ 4ae0f8 │ │ │ │ + ldr r2, [pc, #3840] @ 4ae124 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a4ca0 │ │ │ │ - ldr r2, [pc, #3828] @ 4ae0fc │ │ │ │ + b 4a4ccc │ │ │ │ + ldr r2, [pc, #3828] @ 4ae128 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ sub r3, r3, #207 @ 0xcf │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4a428c │ │ │ │ - bhi 4ae550 │ │ │ │ + beq 4a42b8 │ │ │ │ + bhi 4ae57c │ │ │ │ sub r1, r1, #5120 @ 0x1400 │ │ │ │ sub r3, r1, #24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r3, [pc, #3756] @ 4ae100 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r3, [pc, #3756] @ 4ae12c │ │ │ │ sub r1, r1, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3724] @ 4ae104 │ │ │ │ + ldr r2, [pc, #3724] @ 4ae130 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a6320 │ │ │ │ - ldr r2, [pc, #3716] @ 4ae108 │ │ │ │ + b 4a634c │ │ │ │ + ldr r2, [pc, #3716] @ 4ae134 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a6320 │ │ │ │ - ldr r2, [pc, #3708] @ 4ae10c │ │ │ │ + b 4a634c │ │ │ │ + ldr r2, [pc, #3708] @ 4ae138 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3688] @ 4ae110 │ │ │ │ + ldr r2, [pc, #3688] @ 4ae13c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #512 @ 0x200 │ │ │ │ - bhi 4ae8c4 │ │ │ │ + bhi 4ae8f0 │ │ │ │ cmp r1, #484 @ 0x1e4 │ │ │ │ - bcs 4a916c │ │ │ │ + bcs 4a9198 │ │ │ │ cmp r1, #428 @ 0x1ac │ │ │ │ - beq 4aab7c │ │ │ │ - bhi 4afd10 │ │ │ │ + beq 4aaba8 │ │ │ │ + bhi 4afd3c │ │ │ │ sub r3, r1, #404 @ 0x194 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #20 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r3 │ │ │ │ - ldr r1, [pc, #3604] @ 4ae114 │ │ │ │ + ldr r1, [pc, #3604] @ 4ae140 │ │ │ │ tst r2, r1 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ cmp r3, #20 │ │ │ │ - beq 4b133c │ │ │ │ + beq 4b1368 │ │ │ │ tst r2, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3580] @ 4ae118 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3580] @ 4ae144 │ │ │ │ and r9, r5, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - bne 4b21f0 │ │ │ │ - ldr r2, [pc, #3548] @ 4ae11c │ │ │ │ + bne 4b221c │ │ │ │ + ldr r2, [pc, #3548] @ 4ae148 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3532] @ 4ae120 │ │ │ │ + ldr r2, [pc, #3532] @ 4ae14c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3512] @ 4ae124 │ │ │ │ + ldr r3, [pc, #3512] @ 4ae150 │ │ │ │ lsr r8, r5, #4 │ │ │ │ and r8, r8, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #5 │ │ │ │ - bhi 4b5e6c │ │ │ │ + bhi 4b5e98 │ │ │ │ ldrb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3480] @ 4ae128 │ │ │ │ + ldr r2, [pc, #3480] @ 4ae154 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3464] @ 4ae12c │ │ │ │ + ldr r2, [pc, #3464] @ 4ae158 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3444] @ 4ae130 │ │ │ │ + ldr r3, [pc, #3444] @ 4ae15c │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b5df4 │ │ │ │ + bhi 4b5e20 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3412] @ 4ae134 │ │ │ │ + ldr r2, [pc, #3412] @ 4ae160 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3388] @ 4ae138 │ │ │ │ + ldr r2, [pc, #3388] @ 4ae164 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3364] @ 4ae13c │ │ │ │ + ldr r2, [pc, #3364] @ 4ae168 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3340] @ 4ae140 │ │ │ │ + ldr r2, [pc, #3340] @ 4ae16c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3316] @ 4ae144 │ │ │ │ + ldr r2, [pc, #3316] @ 4ae170 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3292] @ 4ae148 │ │ │ │ + ldr r2, [pc, #3292] @ 4ae174 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3268] @ 4ae14c │ │ │ │ + ldr r2, [pc, #3268] @ 4ae178 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ad39c │ │ │ │ - ldr r2, [pc, #3248] @ 4ae150 │ │ │ │ + b 4ad3c8 │ │ │ │ + ldr r2, [pc, #3248] @ 4ae17c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ad39c │ │ │ │ - ldr r2, [pc, #3228] @ 4ae154 │ │ │ │ + b 4ad3c8 │ │ │ │ + ldr r2, [pc, #3228] @ 4ae180 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ad39c │ │ │ │ - ldr r2, [pc, #3208] @ 4ae158 │ │ │ │ + b 4ad3c8 │ │ │ │ + ldr r2, [pc, #3208] @ 4ae184 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ad39c │ │ │ │ - ldr r2, [pc, #3188] @ 4ae15c │ │ │ │ + b 4ad3c8 │ │ │ │ + ldr r2, [pc, #3188] @ 4ae188 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ad39c │ │ │ │ - ldr r3, [pc, #3168] @ 4ae160 │ │ │ │ + b 4ad3c8 │ │ │ │ + ldr r3, [pc, #3168] @ 4ae18c │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4aee30 │ │ │ │ + bls 4aee5c │ │ │ │ sub r1, r1, #3968 @ 0xf80 │ │ │ │ sub r3, r1, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r3, [pc, #3136] @ 4ae164 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r3, [pc, #3136] @ 4ae190 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3104] @ 4ae168 │ │ │ │ + ldr r2, [pc, #3104] @ 4ae194 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3800 │ │ │ │ - ldr r2, [pc, #3076] @ 4ae16c │ │ │ │ + bne 4b382c │ │ │ │ + ldr r2, [pc, #3076] @ 4ae198 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3052] @ 4ae170 │ │ │ │ + ldr r2, [pc, #3052] @ 4ae19c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b381c │ │ │ │ - ldr r2, [pc, #3024] @ 4ae174 │ │ │ │ + bne 4b3848 │ │ │ │ + ldr r2, [pc, #3024] @ 4ae1a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3008] @ 4ae178 │ │ │ │ + ldr r2, [pc, #3008] @ 4ae1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a47c8 │ │ │ │ - ldr r2, [pc, #3000] @ 4ae17c │ │ │ │ + b 4a47f4 │ │ │ │ + ldr r2, [pc, #3000] @ 4ae1a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b30a8 │ │ │ │ - ldr r2, [pc, #2972] @ 4ae180 │ │ │ │ + bne 4b30d4 │ │ │ │ + ldr r2, [pc, #2972] @ 4ae1ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2948] @ 4ae184 │ │ │ │ + ldr r3, [pc, #2948] @ 4ae1b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4ae80c │ │ │ │ + bhi 4ae838 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0264 │ │ │ │ + bhi 4b0290 │ │ │ │ sub r3, r3, #51 @ 0x33 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1d6c │ │ │ │ + bhi 4b1d98 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #4096 @ 0x1000 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r8, #1 │ │ │ │ lsl r3, r8, r3 │ │ │ │ - ldr r2, [pc, #3328] @ 4ae348 │ │ │ │ + ldr r2, [pc, #3328] @ 4ae374 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4454 │ │ │ │ - ldr r2, [pc, #2868] @ 4ae188 │ │ │ │ + bne 4a4480 │ │ │ │ + ldr r2, [pc, #2868] @ 4ae1b4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4b0020 │ │ │ │ - ldr r2, [pc, #2860] @ 4ae18c │ │ │ │ + beq 4b004c │ │ │ │ + ldr r2, [pc, #2860] @ 4ae1b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2840] @ 4ae190 │ │ │ │ + ldr r2, [pc, #2840] @ 4ae1bc │ │ │ │ lsl r3, r5, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ lsr r3, r3, #22 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #3440 @ 0xd70 │ │ │ │ - bhi 4a559c │ │ │ │ - ldr r3, [pc, #2800] @ 4ae194 │ │ │ │ + bhi 4a55c8 │ │ │ │ + ldr r3, [pc, #2800] @ 4ae1c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4af950 │ │ │ │ - ldr r3, [pc, #2792] @ 4ae198 │ │ │ │ + bls 4af97c │ │ │ │ + ldr r3, [pc, #2792] @ 4ae1c4 │ │ │ │ sub r1, r1, #3408 @ 0xd50 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #12 │ │ │ │ cmp r1, #20 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2756] @ 4ae19c │ │ │ │ + ldr r2, [pc, #2756] @ 4ae1c8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3470 │ │ │ │ - ldr r2, [pc, #2728] @ 4ae1a0 │ │ │ │ + bne 4b349c │ │ │ │ + ldr r2, [pc, #2728] @ 4ae1cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2712] @ 4ae1a4 │ │ │ │ + ldr r2, [pc, #2712] @ 4ae1d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3458 │ │ │ │ - ldr r2, [pc, #2684] @ 4ae1a8 │ │ │ │ + bne 4b3484 │ │ │ │ + ldr r2, [pc, #2684] @ 4ae1d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2668] @ 4ae1ac │ │ │ │ + ldr r2, [pc, #2668] @ 4ae1d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3440 │ │ │ │ - ldr r2, [pc, #2640] @ 4ae1b0 │ │ │ │ + bne 4b346c │ │ │ │ + ldr r2, [pc, #2640] @ 4ae1dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2624] @ 4ae1b4 │ │ │ │ + ldr r2, [pc, #2624] @ 4ae1e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b3428 │ │ │ │ - ldr r2, [pc, #2596] @ 4ae1b8 │ │ │ │ + bne 4b3454 │ │ │ │ + ldr r2, [pc, #2596] @ 4ae1e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2580] @ 4ae1bc │ │ │ │ + ldr r2, [pc, #2580] @ 4ae1e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b3410 │ │ │ │ - ldr r2, [pc, #2552] @ 4ae1c0 │ │ │ │ + bne 4b343c │ │ │ │ + ldr r2, [pc, #2552] @ 4ae1ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2536] @ 4ae1c4 │ │ │ │ + ldr r2, [pc, #2536] @ 4ae1f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b33f8 │ │ │ │ - ldr r2, [pc, #2508] @ 4ae1c8 │ │ │ │ + bne 4b3424 │ │ │ │ + ldr r2, [pc, #2508] @ 4ae1f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2492] @ 4ae1cc │ │ │ │ + ldr r2, [pc, #2492] @ 4ae1f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4b33e0 │ │ │ │ - ldr r2, [pc, #2464] @ 4ae1d0 │ │ │ │ + bne 4b340c │ │ │ │ + ldr r2, [pc, #2464] @ 4ae1fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2448] @ 4ae1d4 │ │ │ │ + ldr r2, [pc, #2448] @ 4ae200 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - bne 4b33c8 │ │ │ │ - ldr r2, [pc, #2420] @ 4ae1d8 │ │ │ │ + bne 4b33f4 │ │ │ │ + ldr r2, [pc, #2420] @ 4ae204 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2404] @ 4ae1dc │ │ │ │ + ldr r2, [pc, #2404] @ 4ae208 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3248 │ │ │ │ - ldr r2, [pc, #2376] @ 4ae1e0 │ │ │ │ + bne 4b3274 │ │ │ │ + ldr r2, [pc, #2376] @ 4ae20c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2360] @ 4ae1e4 │ │ │ │ + ldr r2, [pc, #2360] @ 4ae210 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ - bne 4b3230 │ │ │ │ - ldr r2, [pc, #2332] @ 4ae1e8 │ │ │ │ + bne 4b325c │ │ │ │ + ldr r2, [pc, #2332] @ 4ae214 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2316] @ 4ae1ec │ │ │ │ + ldr r2, [pc, #2316] @ 4ae218 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2048 @ 0x800 │ │ │ │ - bne 4b3218 │ │ │ │ - ldr r2, [pc, #2288] @ 4ae1f0 │ │ │ │ + bne 4b3244 │ │ │ │ + ldr r2, [pc, #2288] @ 4ae21c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2272] @ 4ae1f4 │ │ │ │ + ldr r2, [pc, #2272] @ 4ae220 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b3200 │ │ │ │ - ldr r2, [pc, #2244] @ 4ae1f8 │ │ │ │ + bne 4b322c │ │ │ │ + ldr r2, [pc, #2244] @ 4ae224 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2228] @ 4ae1fc │ │ │ │ + ldr r2, [pc, #2228] @ 4ae228 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8192 @ 0x2000 │ │ │ │ - bne 4b3278 │ │ │ │ - ldr r2, [pc, #2200] @ 4ae200 │ │ │ │ + bne 4b32a4 │ │ │ │ + ldr r2, [pc, #2200] @ 4ae22c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2184] @ 4ae204 │ │ │ │ + ldr r2, [pc, #2184] @ 4ae230 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16384 @ 0x4000 │ │ │ │ - bne 4b3260 │ │ │ │ - ldr r2, [pc, #2156] @ 4ae208 │ │ │ │ + bne 4b328c │ │ │ │ + ldr r2, [pc, #2156] @ 4ae234 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2140] @ 4ae20c │ │ │ │ + ldr r2, [pc, #2140] @ 4ae238 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1024 @ 0x400 │ │ │ │ - bne 4b3488 │ │ │ │ - ldr r2, [pc, #2112] @ 4ae210 │ │ │ │ + bne 4b34b4 │ │ │ │ + ldr r2, [pc, #2112] @ 4ae23c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2096] @ 4ae214 │ │ │ │ + ldr r2, [pc, #2096] @ 4ae240 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32768 @ 0x8000 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #2064] @ 4ae218 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #2064] @ 4ae244 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2044] @ 4ae21c │ │ │ │ + ldr r3, [pc, #2044] @ 4ae248 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #15 │ │ │ │ - bhi 4adaa8 │ │ │ │ + bhi 4adad4 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2012] @ 4ae220 │ │ │ │ - ldr r8, [pc, #2012] @ 4ae224 │ │ │ │ + ldr r2, [pc, #2012] @ 4ae24c │ │ │ │ + ldr r8, [pc, #2012] @ 4ae250 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1964] @ 4ae228 │ │ │ │ + ldr r2, [pc, #1964] @ 4ae254 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1916] @ 4ae22c │ │ │ │ + ldr r2, [pc, #1916] @ 4ae258 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1888] @ 4ae230 │ │ │ │ + ldr r2, [pc, #1888] @ 4ae25c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1864] @ 4ae234 │ │ │ │ + ldr r3, [pc, #1864] @ 4ae260 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4aede0 │ │ │ │ + bhi 4aee0c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af61c │ │ │ │ - ldr r3, [pc, #1844] @ 4ae238 │ │ │ │ + bhi 4af648 │ │ │ │ + ldr r3, [pc, #1844] @ 4ae264 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1d98 │ │ │ │ + bhi 4b1dc4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ - ldr r2, [pc, #2392] @ 4ae47c │ │ │ │ + ldr r2, [pc, #2392] @ 4ae4a8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1788] @ 4ae23c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1788] @ 4ae268 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af01c │ │ │ │ + bhi 4af048 │ │ │ │ cmp r1, #15744 @ 0x3d80 │ │ │ │ - bcs 4b0ec8 │ │ │ │ + bcs 4b0ef4 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0c2c │ │ │ │ + bhi 4b0c58 │ │ │ │ cmp r1, #15680 @ 0x3d40 │ │ │ │ - bcs 4b0c0c │ │ │ │ + bcs 4b0c38 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #2300] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #2300] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1708] @ 4ae240 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1708] @ 4ae26c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4aef9c │ │ │ │ + bhi 4aefc8 │ │ │ │ cmp r1, #16256 @ 0x3f80 │ │ │ │ - bcs 4b0d5c │ │ │ │ + bcs 4b0d88 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0d9c │ │ │ │ + bhi 4b0dc8 │ │ │ │ cmp r1, #16192 @ 0x3f40 │ │ │ │ - bcs 4b0d7c │ │ │ │ + bcs 4b0da8 │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #2216] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #2216] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1628] @ 4ae244 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1628] @ 4ae270 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af1b8 │ │ │ │ + bhi 4af1e4 │ │ │ │ cmp r1, #14656 @ 0x3940 │ │ │ │ - bcs 4b0200 │ │ │ │ + bcs 4b022c │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0310 │ │ │ │ + bhi 4b033c │ │ │ │ cmp r1, #14592 @ 0x3900 │ │ │ │ - bcs 4b02f0 │ │ │ │ + bcs 4b031c │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #2132] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #2132] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1548] @ 4ae248 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1548] @ 4ae274 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af138 │ │ │ │ + bhi 4af164 │ │ │ │ cmp r1, #13568 @ 0x3500 │ │ │ │ - bcs 4b01bc │ │ │ │ + bcs 4b01e8 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0460 │ │ │ │ + bhi 4b048c │ │ │ │ cmp r1, #13504 @ 0x34c0 │ │ │ │ - bcs 4b0440 │ │ │ │ + bcs 4b046c │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #2048] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #2048] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1468] @ 4ae24c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1468] @ 4ae278 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af238 │ │ │ │ + bhi 4af264 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0240 │ │ │ │ + bhi 4b026c │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b076c │ │ │ │ + bhi 4b0798 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14016 @ 0x36c0 │ │ │ │ - bhi 4b074c │ │ │ │ + bhi 4b0778 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #1960] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #1960] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1384] @ 4ae250 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1384] @ 4ae27c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af2b8 │ │ │ │ + bhi 4af2e4 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b09f8 │ │ │ │ + bhi 4b0a24 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0800 │ │ │ │ + bhi 4b082c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15104 @ 0x3b00 │ │ │ │ - bhi 4b07e0 │ │ │ │ + bhi 4b080c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #1872] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #1872] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1300] @ 4ae254 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1300] @ 4ae280 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4af414 │ │ │ │ + bhi 4af440 │ │ │ │ cmp r1, #2944 @ 0xb80 │ │ │ │ - bcs 4b19c4 │ │ │ │ + bcs 4b19f0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1a8c │ │ │ │ + bhi 4b1ab8 │ │ │ │ cmp r1, #2880 @ 0xb40 │ │ │ │ - bcs 4b1a58 │ │ │ │ + bcs 4b1a84 │ │ │ │ sub r3, r1, #2848 @ 0xb20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #1828] @ 4ae4a0 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #1828] @ 4ae4cc │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #1212] @ 4ae258 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #1212] @ 4ae284 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1192] @ 4ae25c │ │ │ │ + ldr r2, [pc, #1192] @ 4ae288 │ │ │ │ and r3, r5, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b5f1c │ │ │ │ + bhi 4b5f48 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1156] @ 4ae260 │ │ │ │ + ldr r2, [pc, #1156] @ 4ae28c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1140] @ 4ae264 │ │ │ │ + ldr r2, [pc, #1140] @ 4ae290 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1120] @ 4ae268 │ │ │ │ + ldr r2, [pc, #1120] @ 4ae294 │ │ │ │ lsr r3, r5, #4 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b5fd8 │ │ │ │ + bhi 4b6004 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1084] @ 4ae26c │ │ │ │ + ldr r2, [pc, #1084] @ 4ae298 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1068] @ 4ae270 │ │ │ │ + ldr r2, [pc, #1068] @ 4ae29c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1048] @ 4ae274 │ │ │ │ + ldr r2, [pc, #1048] @ 4ae2a0 │ │ │ │ lsr r3, r5, #8 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b5f50 │ │ │ │ + bhi 4b5f7c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1012] @ 4ae278 │ │ │ │ + ldr r2, [pc, #1012] @ 4ae2a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #996] @ 4ae27c │ │ │ │ + ldr r2, [pc, #996] @ 4ae2a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #976] @ 4ae280 │ │ │ │ + ldr r2, [pc, #976] @ 4ae2ac │ │ │ │ lsr r3, r5, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b5f34 │ │ │ │ + bhi 4b5f60 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #940] @ 4ae284 │ │ │ │ + ldr r2, [pc, #940] @ 4ae2b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #916] @ 4ae288 │ │ │ │ + ldr r2, [pc, #916] @ 4ae2b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #892] @ 4ae28c │ │ │ │ + ldr r2, [pc, #892] @ 4ae2b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #868] @ 4ae290 │ │ │ │ + ldr r2, [pc, #868] @ 4ae2bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #844] @ 4ae294 │ │ │ │ + ldr r2, [pc, #844] @ 4ae2c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #820] @ 4ae298 │ │ │ │ + ldr r2, [pc, #820] @ 4ae2c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #796] @ 4ae29c │ │ │ │ + ldr r2, [pc, #796] @ 4ae2c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #772] @ 4ae2a0 │ │ │ │ + ldr r2, [pc, #772] @ 4ae2cc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #752] @ 4ae2a4 │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #752] @ 4ae2d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #732] @ 4ae2a8 │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #732] @ 4ae2d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #712] @ 4ae2ac │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #712] @ 4ae2d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #692] @ 4ae2b0 │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #692] @ 4ae2dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #672] @ 4ae2b4 │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #672] @ 4ae2e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade90 │ │ │ │ - ldr r2, [pc, #652] @ 4ae2b8 │ │ │ │ + b 4adebc │ │ │ │ + ldr r2, [pc, #652] @ 4ae2e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #632] @ 4ae2bc │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #632] @ 4ae2e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #612] @ 4ae2c0 │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #612] @ 4ae2ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #592] @ 4ae2c4 │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #592] @ 4ae2f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #572] @ 4ae2c8 │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #572] @ 4ae2f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #552] @ 4ae2cc │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #552] @ 4ae2f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4ade3c │ │ │ │ - ldr r2, [pc, #532] @ 4ae2d0 │ │ │ │ + b 4ade68 │ │ │ │ + ldr r2, [pc, #532] @ 4ae2fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ - ldrheq ip, [fp], #216 @ 0xd8 │ │ │ │ - sbcseq r0, r8, r4, asr #15 │ │ │ │ - ldrheq ip, [fp], #212 @ 0xd4 │ │ │ │ - smullseq r1, r9, r4, pc @ │ │ │ │ - sbcseq r1, r9, ip, lsl r1 │ │ │ │ - sbcseq r1, r9, r0, lsl pc │ │ │ │ - sbcseq r9, r7, r0, lsl #10 │ │ │ │ - ldrsheq r1, [r9], #232 @ 0xe8 │ │ │ │ - sbcseq r9, r7, ip, asr #9 │ │ │ │ - ldrsbeq r1, [r9], #236 @ 0xec │ │ │ │ - smullseq r9, r7, r8, r4 │ │ │ │ - ldrheq r1, [r9], #236 @ 0xec │ │ │ │ - sbcseq r1, r9, ip, asr #28 │ │ │ │ - teqeq lr, r6, lsr #22 │ │ │ │ - sbcseq r2, r9, ip, lsl #4 │ │ │ │ + b 4ade14 │ │ │ │ + sbcseq ip, fp, ip, lsr #27 │ │ │ │ + ldrheq r0, [r8], #120 @ 0x78 │ │ │ │ + sbcseq ip, fp, r8, lsr #27 │ │ │ │ + sbcseq r1, r9, r8, lsl #31 │ │ │ │ + sbcseq r1, r9, r0, lsl r1 │ │ │ │ + sbcseq r1, r9, r4, lsl #30 │ │ │ │ + ldrsheq r9, [r7], #68 @ 0x44 │ │ │ │ + sbcseq r1, r9, ip, ror #29 │ │ │ │ + sbcseq r9, r7, r0, asr #9 │ │ │ │ + ldrsbeq r1, [r9], #224 @ 0xe0 │ │ │ │ + sbcseq r9, r7, ip, lsl #9 │ │ │ │ + ldrheq r1, [r9], #224 @ 0xe0 │ │ │ │ + sbcseq r1, r9, r0, asr #28 │ │ │ │ + teqeq lr, r2, lsr #22 │ │ │ │ sbcseq r2, r9, r0, lsl #4 │ │ │ │ - sbcseq r2, r9, ip, asr r9 │ │ │ │ - sbcseq r1, r9, r8, lsl r8 │ │ │ │ + ldrsheq r2, [r9], #20 │ │ │ │ + sbcseq r2, r9, r0, asr r9 │ │ │ │ + sbcseq r1, r9, ip, lsl #16 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ - sbcseq r1, r9, ip, rrx │ │ │ │ - ldrsbeq r9, [r7], #80 @ 0x50 │ │ │ │ - sbcseq r9, r7, ip, lsr #11 │ │ │ │ - teqeq lr, r4, lsl #21 │ │ │ │ - sbcseq r9, r7, r0, asr #11 │ │ │ │ - ldrheq r9, [r7], #92 @ 0x5c │ │ │ │ - teqeq lr, sl, lsr sl │ │ │ │ - sbcseq r9, r7, r0, ror r5 │ │ │ │ - sbcseq r9, r7, r4, asr #10 │ │ │ │ - sbcseq r9, r7, ip, lsl r5 │ │ │ │ - ldrsheq r9, [r7], #68 @ 0x44 │ │ │ │ - sbcseq r9, r7, ip, asr #9 │ │ │ │ - sbcseq r9, r7, r4, lsr #9 │ │ │ │ - ldrheq r9, [r7], #72 @ 0x48 │ │ │ │ - smullseq r9, r7, r4, r4 │ │ │ │ - sbcseq r9, r7, r0, ror r4 │ │ │ │ - sbcseq r9, r7, ip, asr #8 │ │ │ │ - sbcseq r9, r7, r8, lsr #8 │ │ │ │ + sbcseq r1, r9, r0, rrx │ │ │ │ + sbcseq r9, r7, r4, asr #11 │ │ │ │ + sbcseq r9, r7, r0, lsr #11 │ │ │ │ + teqeq lr, r0, lsl #21 │ │ │ │ + ldrheq r9, [r7], #84 @ 0x54 │ │ │ │ + ldrheq r9, [r7], #80 @ 0x50 │ │ │ │ + teqeq lr, r6, lsr sl │ │ │ │ + sbcseq r9, r7, r4, ror #10 │ │ │ │ + sbcseq r9, r7, r8, lsr r5 │ │ │ │ + sbcseq r9, r7, r0, lsl r5 │ │ │ │ + sbcseq r9, r7, r8, ror #9 │ │ │ │ + sbcseq r9, r7, r0, asr #9 │ │ │ │ + smullseq r9, r7, r8, r4 │ │ │ │ + sbcseq r9, r7, ip, lsr #9 │ │ │ │ + sbcseq r9, r7, r8, lsl #9 │ │ │ │ + sbcseq r9, r7, r4, ror #8 │ │ │ │ + sbcseq r9, r7, r0, asr #8 │ │ │ │ + sbcseq r9, r7, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ - teqeq lr, ip @ │ │ │ │ - sbcseq r9, r7, r4, asr r0 │ │ │ │ - ldrheq r1, [r9], #156 @ 0x9c │ │ │ │ - ldrsheq ip, [fp], #120 @ 0x78 │ │ │ │ - ldrsbeq r9, [r7], #8 │ │ │ │ - sbcseq ip, fp, r0, ror #15 │ │ │ │ - sbcseq r1, r9, r0, lsl r9 │ │ │ │ - sbcseq r1, r9, r8, lsl #18 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + sbcseq r9, r7, r8, asr #32 │ │ │ │ + ldrheq r1, [r9], #144 @ 0x90 │ │ │ │ + sbcseq ip, fp, ip, ror #15 │ │ │ │ + sbcseq r9, r7, ip, asr #1 │ │ │ │ + ldrsbeq ip, [fp], #116 @ 0x74 │ │ │ │ + sbcseq r1, r9, r4, lsl #18 │ │ │ │ + ldrsheq r1, [r9], #140 @ 0x8c │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ - sbcseq r8, r7, r8, lsr pc │ │ │ │ - sbcseq r1, r9, r8, asr #8 │ │ │ │ + sbcseq r8, r7, ip, lsr #30 │ │ │ │ + sbcseq r1, r9, ip, lsr r4 │ │ │ │ andeq r0, r0, fp, asr sp │ │ │ │ - teqeq lr, sl, lsr #15 │ │ │ │ - sbcseq r1, r9, r0, ror #8 │ │ │ │ - sbcseq r8, r7, r4, lsl #31 │ │ │ │ - sbcseq r1, r9, r0, asr r4 │ │ │ │ - sbcseq r8, r7, r0, asr pc │ │ │ │ + teqeq lr, r6, lsr #15 │ │ │ │ + sbcseq r1, r9, r4, asr r4 │ │ │ │ + sbcseq r8, r7, r8, ror pc │ │ │ │ sbcseq r1, r9, r4, asr #8 │ │ │ │ - sbcseq r8, r7, ip, lsl pc │ │ │ │ - sbcseq r1, r9, ip, lsr #8 │ │ │ │ - sbcseq r8, r7, r8, ror #29 │ │ │ │ - sbcseq r1, r9, r4, lsl r4 │ │ │ │ - ldrheq r8, [r7], #228 @ 0xe4 │ │ │ │ + sbcseq r8, r7, r4, asr #30 │ │ │ │ + sbcseq r1, r9, r8, lsr r4 │ │ │ │ + sbcseq r8, r7, r0, lsl pc │ │ │ │ + sbcseq r1, r9, r0, lsr #8 │ │ │ │ + ldrsbeq r8, [r7], #236 @ 0xec │ │ │ │ sbcseq r1, r9, r8, lsl #8 │ │ │ │ - sbcseq r8, r7, r0, lsl #29 │ │ │ │ - sbcseq r1, r9, r0, lsl #8 │ │ │ │ - sbcseq r8, r7, ip, asr #28 │ │ │ │ - ldrsheq r1, [r9], #56 @ 0x38 │ │ │ │ - sbcseq r8, r7, r8, lsl lr │ │ │ │ - sbcseq r1, r9, r8, ror #7 │ │ │ │ - sbcseq r8, r7, r4, ror #27 │ │ │ │ - sbcseq r1, r9, r0, ror #7 │ │ │ │ - ldrheq r8, [r7], #208 @ 0xd0 │ │ │ │ - sbcseq r1, r9, r8, asr #7 │ │ │ │ - sbcseq r8, r7, ip, ror sp │ │ │ │ - ldrheq r1, [r9], #48 @ 0x30 │ │ │ │ - sbcseq r8, r7, r8, asr #26 │ │ │ │ - smullseq r1, r9, r8, r3 │ │ │ │ - sbcseq r8, r7, r4, lsl sp │ │ │ │ + sbcseq r8, r7, r8, lsr #29 │ │ │ │ + ldrsheq r1, [r9], #60 @ 0x3c │ │ │ │ + sbcseq r8, r7, r4, ror lr │ │ │ │ + ldrsheq r1, [r9], #52 @ 0x34 │ │ │ │ + sbcseq r8, r7, r0, asr #28 │ │ │ │ + sbcseq r1, r9, ip, ror #7 │ │ │ │ + sbcseq r8, r7, ip, lsl #28 │ │ │ │ + ldrsbeq r1, [r9], #60 @ 0x3c │ │ │ │ + ldrsbeq r8, [r7], #216 @ 0xd8 │ │ │ │ + ldrsbeq r1, [r9], #52 @ 0x34 │ │ │ │ + sbcseq r8, r7, r4, lsr #27 │ │ │ │ + ldrheq r1, [r9], #60 @ 0x3c │ │ │ │ + sbcseq r8, r7, r0, ror sp │ │ │ │ + sbcseq r1, r9, r4, lsr #7 │ │ │ │ + sbcseq r8, r7, ip, lsr sp │ │ │ │ sbcseq r1, r9, ip, lsl #7 │ │ │ │ - sbcseq r8, r7, r0, ror #25 │ │ │ │ - smullseq r1, r9, r4, r3 │ │ │ │ - sbcseq r8, r7, ip, lsr #25 │ │ │ │ + sbcseq r8, r7, r8, lsl #26 │ │ │ │ sbcseq r1, r9, r0, lsl #7 │ │ │ │ - smullseq r8, r7, r4, fp │ │ │ │ - teqeq lr, r4, ror #8 │ │ │ │ - ldrsbeq r1, [r9], #4 │ │ │ │ - sbcseq r1, r9, r8, rrx │ │ │ │ - sbcseq r8, r7, r4, lsl #29 │ │ │ │ - sbcseq r4, r6, r0, asr #20 │ │ │ │ + ldrsbeq r8, [r7], #196 @ 0xc4 │ │ │ │ + sbcseq r1, r9, r8, lsl #7 │ │ │ │ + sbcseq r8, r7, r0, lsr #25 │ │ │ │ + sbcseq r1, r9, r4, ror r3 │ │ │ │ + sbcseq r8, r7, r8, lsl #23 │ │ │ │ + teqeq lr, r0, ror #8 │ │ │ │ + sbcseq r1, r9, r8, asr #1 │ │ │ │ sbcseq r1, r9, ip, asr r0 │ │ │ │ + sbcseq r8, r7, r8, ror lr │ │ │ │ + sbcseq r4, r6, r4, lsr sl │ │ │ │ + sbcseq r1, r9, r0, asr r0 │ │ │ │ andeq r2, r0, ip, lsl #12 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ muleq r0, ip, sp │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ muleq r0, ip, fp │ │ │ │ - sbcseq r8, r7, r8, asr #25 │ │ │ │ - ldrsheq r6, [lr, -r0]! │ │ │ │ - sbcseq fp, fp, ip, ror #23 │ │ │ │ - sbcseq r8, r7, ip, ror ip │ │ │ │ - teqeq lr, r6, lsr #1 │ │ │ │ - smullseq fp, fp, r8, fp @ │ │ │ │ + ldrheq r8, [r7], #204 @ 0xcc │ │ │ │ + teqeq lr, ip, ror #1 │ │ │ │ + sbcseq fp, fp, r0, ror #23 │ │ │ │ + sbcseq r8, r7, r0, ror ip │ │ │ │ + teqeq lr, r2, lsr #1 │ │ │ │ sbcseq fp, fp, ip, lsl #23 │ │ │ │ - teqeq lr, r9, asr r0 │ │ │ │ - sbcseq fp, fp, r4, asr #22 │ │ │ │ - sbcseq fp, fp, r0, asr #22 │ │ │ │ - teqeq lr, ip │ │ │ │ - ldrsheq fp, [fp], #160 @ 0xa0 │ │ │ │ - sbcseq fp, fp, ip, asr #21 │ │ │ │ - sbcseq fp, fp, r8, lsr #21 │ │ │ │ - sbcseq fp, fp, r4, lsl #21 │ │ │ │ - sbcseq fp, fp, r0, ror #20 │ │ │ │ - sbcseq fp, fp, ip, lsr sl │ │ │ │ + sbcseq fp, fp, r0, lsl #23 │ │ │ │ + teqeq lr, r5, asr r0 │ │ │ │ + sbcseq fp, fp, r8, lsr fp │ │ │ │ + sbcseq fp, fp, r4, lsr fp │ │ │ │ + teqeq lr, r8 │ │ │ │ + sbcseq fp, fp, r4, ror #21 │ │ │ │ + sbcseq fp, fp, r0, asr #21 │ │ │ │ + smullseq fp, fp, ip, sl @ │ │ │ │ + sbcseq fp, fp, r8, ror sl │ │ │ │ + sbcseq fp, fp, r4, asr sl │ │ │ │ + sbcseq fp, fp, r0, lsr sl │ │ │ │ + sbcseq fp, fp, ip, lsl #20 │ │ │ │ sbcseq fp, fp, r8, lsl sl │ │ │ │ - sbcseq fp, fp, r4, lsr #20 │ │ │ │ - sbcseq fp, fp, r4, lsl #20 │ │ │ │ - sbcseq fp, fp, r4, ror #19 │ │ │ │ - sbcseq fp, fp, r4, asr #19 │ │ │ │ - sbcseq fp, fp, r4, lsr #19 │ │ │ │ - sbcseq fp, fp, r4, lsl #19 │ │ │ │ - smullseq fp, fp, r4, r9 @ │ │ │ │ - sbcseq fp, fp, r4, ror r9 │ │ │ │ - sbcseq fp, fp, r4, asr r9 │ │ │ │ - sbcseq fp, fp, r4, lsr r9 │ │ │ │ - sbcseq fp, fp, r4, lsl r9 │ │ │ │ - ldrsheq fp, [fp], #132 @ 0x84 │ │ │ │ - sbcseq fp, fp, r4, lsl #18 │ │ │ │ - sbcseq fp, fp, r8, lsl #10 │ │ │ │ - sbcseq fp, fp, r8, ror #9 │ │ │ │ - sbcseq fp, fp, r8, asr #9 │ │ │ │ - sbcseq fp, fp, r8, lsr #9 │ │ │ │ - sbcseq fp, fp, r8, lsl #9 │ │ │ │ + ldrsheq fp, [fp], #152 @ 0x98 │ │ │ │ + ldrsbeq fp, [fp], #152 @ 0x98 │ │ │ │ + ldrheq fp, [fp], #152 @ 0x98 │ │ │ │ + smullseq fp, fp, r8, r9 @ │ │ │ │ + sbcseq fp, fp, r8, ror r9 │ │ │ │ + sbcseq fp, fp, r8, lsl #19 │ │ │ │ + sbcseq fp, fp, r8, ror #18 │ │ │ │ + sbcseq fp, fp, r8, asr #18 │ │ │ │ + sbcseq fp, fp, r8, lsr #18 │ │ │ │ + sbcseq fp, fp, r8, lsl #18 │ │ │ │ + sbcseq fp, fp, r8, ror #17 │ │ │ │ + ldrsheq fp, [fp], #136 @ 0x88 │ │ │ │ + ldrsheq fp, [fp], #76 @ 0x4c │ │ │ │ + ldrsbeq fp, [fp], #76 @ 0x4c │ │ │ │ + ldrheq fp, [fp], #76 @ 0x4c │ │ │ │ + smullseq fp, fp, ip, r4 @ │ │ │ │ + sbcseq fp, fp, ip, ror r4 │ │ │ │ andeq r1, r0, r0, lsl r5 │ │ │ │ andseq r1, r0, r1, lsl #2 │ │ │ │ - sbcseq r8, r7, r8, lsr r0 │ │ │ │ - teqeq lr, fp, lsl r9 │ │ │ │ - sbcseq r3, r6, r0, lsr #30 │ │ │ │ - sbcseq r1, r9, r8, ror #14 │ │ │ │ - sbcseq r1, r9, ip, lsl r8 │ │ │ │ - ldrsbeq r1, [r9], #112 @ 0x70 │ │ │ │ - smullseq r1, r9, ip, r7 │ │ │ │ - ldrsbeq r1, [r9], #108 @ 0x6c │ │ │ │ - ldrheq r1, [r9], #96 @ 0x60 │ │ │ │ - sbcseq r1, r9, r8, ror r6 │ │ │ │ - sbcseq r1, r9, ip, asr #12 │ │ │ │ - sbcseq r1, r9, r0, lsr #12 │ │ │ │ - ldrsheq r1, [r9], #84 @ 0x54 │ │ │ │ - ldrheq r1, [r9], #92 @ 0x5c │ │ │ │ - sbcseq r1, r9, r8, lsl #11 │ │ │ │ - sbcseq r1, r9, ip, asr #12 │ │ │ │ - sbcseq r1, r9, r0, lsl r6 │ │ │ │ - ldrsbeq r1, [r9], #100 @ 0x64 │ │ │ │ - sbcseq r1, r9, r8, lsl r6 │ │ │ │ - sbcseq r1, r9, r8, ror #12 │ │ │ │ + sbcseq r8, r7, ip, lsr #32 │ │ │ │ + teqeq lr, r7, lsl r9 │ │ │ │ + sbcseq r3, r6, r4, lsl pc │ │ │ │ + sbcseq r1, r9, ip, asr r7 │ │ │ │ + sbcseq r1, r9, r0, lsl r8 │ │ │ │ + sbcseq r1, r9, r4, asr #15 │ │ │ │ + smullseq r1, r9, r0, r7 │ │ │ │ + ldrsbeq r1, [r9], #96 @ 0x60 │ │ │ │ + sbcseq r1, r9, r4, lsr #13 │ │ │ │ sbcseq r1, r9, ip, ror #12 │ │ │ │ + sbcseq r1, r9, r0, asr #12 │ │ │ │ + sbcseq r1, r9, r4, lsl r6 │ │ │ │ + sbcseq r1, r9, r8, ror #11 │ │ │ │ + ldrheq r1, [r9], #80 @ 0x50 │ │ │ │ + sbcseq r1, r9, ip, ror r5 │ │ │ │ + sbcseq r1, r9, r0, asr #12 │ │ │ │ + sbcseq r1, r9, r4, lsl #12 │ │ │ │ + sbcseq r1, r9, r8, asr #13 │ │ │ │ + sbcseq r1, r9, ip, lsl #12 │ │ │ │ + sbcseq r1, r9, ip, asr r6 │ │ │ │ + sbcseq r1, r9, r0, ror #12 │ │ │ │ andeq r1, r0, r8, asr #1 │ │ │ │ tsteq r0, r1 │ │ │ │ - sbcseq r0, r9, r4, lsl #15 │ │ │ │ - sbcseq r0, r9, r8, asr r2 │ │ │ │ sbcseq r0, r9, r8, ror r7 │ │ │ │ - teqeq lr, sl, lsl #12 │ │ │ │ - sbcseq pc, r8, r4, lsr #19 │ │ │ │ - sbcseq r7, r7, ip, asr sp │ │ │ │ - sbcseq pc, r8, r4, lsl #19 │ │ │ │ - sbcseq r7, r7, r8, lsr #26 │ │ │ │ - sbcseq pc, r8, ip, ror #18 │ │ │ │ - ldrsheq r7, [r7], #196 @ 0xc4 │ │ │ │ - sbcseq pc, r8, r8, asr #18 │ │ │ │ - sbcseq r7, r7, r0, asr #25 │ │ │ │ - sbcseq pc, r8, r0, lsr #18 │ │ │ │ - sbcseq pc, r8, r4, ror r8 @ │ │ │ │ - sbcseq pc, r8, ip, lsl r8 @ │ │ │ │ - sbcseq r0, r9, ip, lsr #1 │ │ │ │ + sbcseq r0, r9, ip, asr #4 │ │ │ │ + sbcseq r0, r9, ip, ror #14 │ │ │ │ + teqeq lr, r6, lsl #12 │ │ │ │ + smullseq pc, r8, r8, r9 @ │ │ │ │ + sbcseq r7, r7, r0, asr sp │ │ │ │ + sbcseq pc, r8, r8, ror r9 @ │ │ │ │ + sbcseq r7, r7, ip, lsl sp │ │ │ │ + sbcseq pc, r8, r0, ror #18 │ │ │ │ + sbcseq r7, r7, r8, ror #25 │ │ │ │ + sbcseq pc, r8, ip, lsr r9 @ │ │ │ │ + ldrheq r7, [r7], #196 @ 0xc4 │ │ │ │ + sbcseq pc, r8, r4, lsl r9 @ │ │ │ │ + sbcseq pc, r8, r8, ror #16 │ │ │ │ + sbcseq pc, r8, r0, lsl r8 @ │ │ │ │ + sbcseq r0, r9, r0, lsr #1 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - sbcseq pc, r8, r0, lsl #16 │ │ │ │ - sbcseq pc, r8, ip, ror #15 │ │ │ │ - sbcseq pc, r8, r0, asr #13 │ │ │ │ - teqeq lr, r8, lsl #9 │ │ │ │ - sbcseq r3, r6, ip, lsr sl │ │ │ │ - sbcseq pc, r8, r4, lsr #14 │ │ │ │ - ldrsheq pc, [r8], #108 @ 0x6c @ │ │ │ │ - ldrsbeq pc, [r8], #100 @ 0x64 @ │ │ │ │ - sbcseq pc, r8, ip, lsr #13 │ │ │ │ - sbcseq pc, r8, r4, lsl #13 │ │ │ │ - sbcseq pc, r8, ip, asr r6 @ │ │ │ │ - sbcseq pc, r8, r4, lsr r6 @ │ │ │ │ - sbcseq pc, r8, r0, lsl r6 @ │ │ │ │ - sbcseq pc, r8, ip, ror #11 │ │ │ │ - sbcseq pc, r8, r8, asr #11 │ │ │ │ - sbcseq pc, r8, r4, lsr #11 │ │ │ │ - sbcseq pc, r8, r0, lsl #11 │ │ │ │ - sbcseq pc, r8, ip, lsr r5 @ │ │ │ │ + ldrsheq pc, [r8], #116 @ 0x74 @ │ │ │ │ + sbcseq pc, r8, r0, ror #15 │ │ │ │ + ldrheq pc, [r8], #100 @ 0x64 @ │ │ │ │ + teqeq lr, r4, lsl #9 │ │ │ │ + sbcseq r3, r6, r0, lsr sl │ │ │ │ + sbcseq pc, r8, r8, lsl r7 @ │ │ │ │ + ldrsheq pc, [r8], #96 @ 0x60 @ │ │ │ │ + sbcseq pc, r8, r8, asr #13 │ │ │ │ + sbcseq pc, r8, r0, lsr #13 │ │ │ │ + sbcseq pc, r8, r8, ror r6 @ │ │ │ │ + sbcseq pc, r8, r0, asr r6 @ │ │ │ │ + sbcseq pc, r8, r8, lsr #12 │ │ │ │ + sbcseq pc, r8, r4, lsl #12 │ │ │ │ + sbcseq pc, r8, r0, ror #11 │ │ │ │ + ldrheq pc, [r8], #92 @ 0x5c @ │ │ │ │ + smullseq pc, r8, r8, r5 @ │ │ │ │ + sbcseq pc, r8, r4, ror r5 @ │ │ │ │ + sbcseq pc, r8, r0, lsr r5 @ │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ - sbcseq r8, r7, r4, asr #32 │ │ │ │ - sbcseq pc, r8, r4, asr #28 │ │ │ │ + sbcseq r8, r7, r8, lsr r0 │ │ │ │ + sbcseq pc, r8, r8, lsr lr @ │ │ │ │ tsteq r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - sbcseq fp, fp, ip, lsr #5 │ │ │ │ + sbcseq fp, fp, r0, lsr #5 │ │ │ │ @ instruction: 0x00000eb3 │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ - sbcseq r7, r7, ip, asr #30 │ │ │ │ - sbcseq pc, r8, ip, asr #26 │ │ │ │ + sbcseq r7, r7, r0, asr #30 │ │ │ │ + sbcseq pc, r8, r0, asr #26 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, r4, lsl #7 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ tstne r0, r0 │ │ │ │ - teqeq lr, r0, ror #1 │ │ │ │ - sbcseq sl, fp, ip, asr #29 │ │ │ │ - sbcseq pc, r8, r8, lsl #24 │ │ │ │ - sbcseq sl, fp, ip, lsl #28 │ │ │ │ - sbcseq pc, r8, r0, ror #23 │ │ │ │ - ldrsheq sl, [fp], #220 @ 0xdc │ │ │ │ - sbcseq sl, fp, ip, ror #27 │ │ │ │ + ldrsbeq r5, [lr, -ip]! │ │ │ │ + sbcseq sl, fp, r0, asr #29 │ │ │ │ + ldrsheq pc, [r8], #188 @ 0xbc @ │ │ │ │ + sbcseq sl, fp, r0, lsl #28 │ │ │ │ + ldrsbeq pc, [r8], #180 @ 0xb4 @ │ │ │ │ + ldrsheq sl, [fp], #208 @ 0xd0 │ │ │ │ sbcseq sl, fp, r0, ror #27 │ │ │ │ + ldrsbeq sl, [fp], #212 @ 0xd4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003abc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ @@ -1140308,272 +1140319,272 @@ │ │ │ │ andeq r3, r0, ip, asr r4 │ │ │ │ andeq r3, r0, ip, ror r7 │ │ │ │ muleq r0, ip, r8 │ │ │ │ @ instruction: 0x00003bbc │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ - sbcseq r1, r9, r8, asr #19 │ │ │ │ - sbcseq pc, r8, r0, asr #14 │ │ │ │ + ldrheq r1, [r9], #156 @ 0x9c │ │ │ │ + sbcseq pc, r8, r4, lsr r7 @ │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldr r2, [pc, #-476] @ 4ae2d4 │ │ │ │ + ldr r2, [pc, #-476] @ 4ae300 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ - ldr r2, [pc, #-496] @ 4ae2d8 │ │ │ │ + b 4ade14 │ │ │ │ + ldr r2, [pc, #-496] @ 4ae304 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ - ldr r2, [pc, #-516] @ 4ae2dc │ │ │ │ + b 4ade14 │ │ │ │ + ldr r2, [pc, #-516] @ 4ae308 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ - ldr r2, [pc, #-536] @ 4ae2e0 │ │ │ │ + b 4ade14 │ │ │ │ + ldr r2, [pc, #-536] @ 4ae30c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ - ldr r2, [pc, #-556] @ 4ae2e4 │ │ │ │ + b 4ade14 │ │ │ │ + ldr r2, [pc, #-556] @ 4ae310 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4adde8 │ │ │ │ + b 4ade14 │ │ │ │ cmp r1, #828 @ 0x33c │ │ │ │ - bls 4a9380 │ │ │ │ + bls 4a93ac │ │ │ │ sub r3, r1, #832 @ 0x340 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-200] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-200] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a428c │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-624] @ 4ae2e8 │ │ │ │ + bne 4a42b8 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-624] @ 4ae314 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4af794 │ │ │ │ + bls 4af7c0 │ │ │ │ sub r3, r1, #5376 @ 0x1500 │ │ │ │ sub r3, r3, #20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-656] @ 4ae2ec │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-656] @ 4ae318 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a45dc │ │ │ │ + bne 4a4608 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 4b4fac │ │ │ │ - ldr r2, [pc, #-676] @ 4ae2f0 │ │ │ │ + bne 4b4fd8 │ │ │ │ + ldr r2, [pc, #-676] @ 4ae31c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-696] @ 4ae2f4 │ │ │ │ + ldr r3, [pc, #-696] @ 4ae320 │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r5, #1 │ │ │ │ cmp r2, #30 │ │ │ │ - bhi 4ae5c8 │ │ │ │ + bhi 4ae5f4 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-728] @ 4ae2f8 │ │ │ │ + ldr r2, [pc, #-728] @ 4ae324 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-756] @ 4ae2fc │ │ │ │ + ldr r2, [pc, #-756] @ 4ae328 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-780] @ 4ae300 │ │ │ │ + ldr r2, [pc, #-780] @ 4ae32c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-804] @ 4ae304 │ │ │ │ + ldr r2, [pc, #-804] @ 4ae330 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-828] @ 4ae308 │ │ │ │ + ldr r2, [pc, #-828] @ 4ae334 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-852] @ 4ae30c │ │ │ │ + ldr r2, [pc, #-852] @ 4ae338 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-876] @ 4ae310 │ │ │ │ + ldr r2, [pc, #-876] @ 4ae33c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-900] @ 4ae314 │ │ │ │ + ldr r2, [pc, #-900] @ 4ae340 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-924] @ 4ae318 │ │ │ │ + ldr r2, [pc, #-924] @ 4ae344 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-948] @ 4ae31c │ │ │ │ + ldr r2, [pc, #-948] @ 4ae348 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-972] @ 4ae320 │ │ │ │ + ldr r2, [pc, #-972] @ 4ae34c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-996] @ 4ae324 │ │ │ │ + ldr r2, [pc, #-996] @ 4ae350 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1020] @ 4ae328 │ │ │ │ + ldr r2, [pc, #-1020] @ 4ae354 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1044] @ 4ae32c │ │ │ │ + ldr r2, [pc, #-1044] @ 4ae358 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1068] @ 4ae330 │ │ │ │ + ldr r2, [pc, #-1068] @ 4ae35c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1092] @ 4ae334 │ │ │ │ + ldr r2, [pc, #-1092] @ 4ae360 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1116] @ 4ae338 │ │ │ │ + ldr r2, [pc, #-1116] @ 4ae364 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1140] @ 4ae33c │ │ │ │ + ldr r2, [pc, #-1140] @ 4ae368 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1164] @ 4ae340 │ │ │ │ + ldr r2, [pc, #-1164] @ 4ae36c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #4928 @ 0x1340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-900] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-900] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a45dc │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-1232] @ 4ae344 │ │ │ │ + bne 4a4608 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-1232] @ 4ae370 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b1d3c │ │ │ │ + bls 4b1d68 │ │ │ │ sub r3, r1, #4288 @ 0x10c0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r3 │ │ │ │ - ldr r1, [pc, #-1064] @ 4ae418 │ │ │ │ + ldr r1, [pc, #-1064] @ 4ae444 │ │ │ │ tst r2, r1 │ │ │ │ - bne 4a4454 │ │ │ │ - ldr r1, [pc, #-1284] @ 4ae348 │ │ │ │ + bne 4a4480 │ │ │ │ + ldr r1, [pc, #-1284] @ 4ae374 │ │ │ │ tst r2, r1 │ │ │ │ - bne 4acfac │ │ │ │ + bne 4acfd8 │ │ │ │ cmp r3, #28 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-1300] @ 4ae34c │ │ │ │ - ldr r9, [pc, #-1300] @ 4ae350 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-1300] @ 4ae378 │ │ │ │ + ldr r9, [pc, #-1300] @ 4ae37c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r9 │ │ │ │ and r3, r5, #63 @ 0x3f │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1344] @ 4ae354 │ │ │ │ + ldr r2, [pc, #-1344] @ 4ae380 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ @@ -1140583,2563 +1140594,2563 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r1, r1, #516 @ 0x204 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r3, [pc, #-1416] @ 4ae358 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r3, [pc, #-1416] @ 4ae384 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #24 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1444] @ 4ae35c │ │ │ │ + ldr r2, [pc, #-1444] @ 4ae388 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b2ed4 │ │ │ │ - ldr r2, [pc, #-1472] @ 4ae360 │ │ │ │ + bne 4b2f00 │ │ │ │ + ldr r2, [pc, #-1472] @ 4ae38c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1488] @ 4ae364 │ │ │ │ + ldr r2, [pc, #-1488] @ 4ae390 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b2ebc │ │ │ │ - ldr r2, [pc, #-1516] @ 4ae368 │ │ │ │ + bne 4b2ee8 │ │ │ │ + ldr r2, [pc, #-1516] @ 4ae394 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1532] @ 4ae36c │ │ │ │ + ldr r2, [pc, #-1532] @ 4ae398 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b2ea4 │ │ │ │ - ldr r2, [pc, #-1560] @ 4ae370 │ │ │ │ + bne 4b2ed0 │ │ │ │ + ldr r2, [pc, #-1560] @ 4ae39c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1576] @ 4ae374 │ │ │ │ + ldr r2, [pc, #-1576] @ 4ae3a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b2e8c │ │ │ │ - ldr r2, [pc, #-1604] @ 4ae378 │ │ │ │ + bne 4b2eb8 │ │ │ │ + ldr r2, [pc, #-1604] @ 4ae3a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1620] @ 4ae37c │ │ │ │ + ldr r2, [pc, #-1620] @ 4ae3a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #-1652] @ 4ae380 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #-1652] @ 4ae3ac │ │ │ │ lsr r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a62d0 │ │ │ │ - ldr r2, [pc, #-1664] @ 4ae384 │ │ │ │ - ldr r8, [pc, #-1664] @ 4ae388 │ │ │ │ - ldr r9, [pc, #-1664] @ 4ae38c │ │ │ │ + b 4a62fc │ │ │ │ + ldr r2, [pc, #-1664] @ 4ae3b0 │ │ │ │ + ldr r8, [pc, #-1664] @ 4ae3b4 │ │ │ │ + ldr r9, [pc, #-1664] @ 4ae3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1708] @ 4ae390 │ │ │ │ + ldr r2, [pc, #-1708] @ 4ae3bc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ and r3, r9, r5, lsr #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1748] @ 4ae394 │ │ │ │ + ldr r2, [pc, #-1748] @ 4ae3c0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a7db0 │ │ │ │ - ldr r2, [pc, #-1760] @ 4ae398 │ │ │ │ + b 4a7ddc │ │ │ │ + ldr r2, [pc, #-1760] @ 4ae3c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-1780] @ 4ae39c │ │ │ │ + ldr r3, [pc, #-1780] @ 4ae3c8 │ │ │ │ and r5, r5, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ - bhi 4aeaac │ │ │ │ + bhi 4aead8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-1812] @ 4ae3a0 │ │ │ │ + ldr r2, [pc, #-1812] @ 4ae3cc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1840] @ 4ae3a4 │ │ │ │ + ldr r2, [pc, #-1840] @ 4ae3d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1864] @ 4ae3a8 │ │ │ │ + ldr r2, [pc, #-1864] @ 4ae3d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1888] @ 4ae3ac │ │ │ │ + ldr r2, [pc, #-1888] @ 4ae3d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1912] @ 4ae3b0 │ │ │ │ + ldr r2, [pc, #-1912] @ 4ae3dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1936] @ 4ae3b4 │ │ │ │ + ldr r2, [pc, #-1936] @ 4ae3e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1960] @ 4ae3b8 │ │ │ │ + ldr r2, [pc, #-1960] @ 4ae3e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-1984] @ 4ae3bc │ │ │ │ + ldr r2, [pc, #-1984] @ 4ae3e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2008] @ 4ae3c0 │ │ │ │ + ldr r2, [pc, #-2008] @ 4ae3ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2032] @ 4ae3c4 │ │ │ │ + ldr r2, [pc, #-2032] @ 4ae3f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2056] @ 4ae3c8 │ │ │ │ + ldr r2, [pc, #-2056] @ 4ae3f4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2080] @ 4ae3cc │ │ │ │ + ldr r2, [pc, #-2080] @ 4ae3f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2104] @ 4ae3d0 │ │ │ │ + ldr r2, [pc, #-2104] @ 4ae3fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2128] @ 4ae3d4 │ │ │ │ + ldr r2, [pc, #-2128] @ 4ae400 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #384 @ 0x180 │ │ │ │ - ldr r2, [pc, #-2156] @ 4ae3d8 │ │ │ │ + ldr r2, [pc, #-2156] @ 4ae404 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4aed54 │ │ │ │ + bne 4aed80 │ │ │ │ cmp r1, #392 @ 0x188 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-2184] @ 4ae3dc │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-2184] @ 4ae408 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2204] @ 4ae3e0 │ │ │ │ + ldr r2, [pc, #-2204] @ 4ae40c │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r1, r2 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ sub r2, r2, #29 │ │ │ │ cmp r1, r2 │ │ │ │ - bls 4af9ec │ │ │ │ + bls 4afa18 │ │ │ │ sub r2, r1, #4544 @ 0x11c0 │ │ │ │ sub r2, r2, #20 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r8, #1 │ │ │ │ lsl r2, r8, r2 │ │ │ │ - ldr ip, [pc, #-2280] @ 4ae3e4 │ │ │ │ + ldr ip, [pc, #-2280] @ 4ae410 │ │ │ │ tst r2, ip │ │ │ │ - bne 4b0f58 │ │ │ │ - ldr r3, [pc, #-2288] @ 4ae3e8 │ │ │ │ + bne 4b0f84 │ │ │ │ + ldr r3, [pc, #-2288] @ 4ae414 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 4b16d4 │ │ │ │ - ldr r3, [pc, #-2300] @ 4ae3ec │ │ │ │ + bne 4b1700 │ │ │ │ + ldr r3, [pc, #-2300] @ 4ae418 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-2308] @ 4ae3f0 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-2308] @ 4ae41c │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ + b 4a4610 │ │ │ │ cmp r1, #3792 @ 0xed0 │ │ │ │ - bhi 4b00c8 │ │ │ │ - ldr r3, [pc, #-2324] @ 4ae3f4 │ │ │ │ + bhi 4b00f4 │ │ │ │ + ldr r3, [pc, #-2324] @ 4ae420 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b00c0 │ │ │ │ + bhi 4b00ec │ │ │ │ sub r3, r1, #3728 @ 0xe90 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-2364] @ 4ae3f8 │ │ │ │ + ldr r2, [pc, #-2364] @ 4ae424 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #-2372] @ 4ae3fc │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #-2372] @ 4ae428 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #-2380] @ 4ae400 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #-2380] @ 4ae42c │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4378 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #-2392] @ 4ae404 │ │ │ │ + bne 4a43a4 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #-2392] @ 4ae430 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2412] @ 4ae408 │ │ │ │ + ldr r2, [pc, #-2412] @ 4ae434 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2440] @ 4ae40c │ │ │ │ + ldr r3, [pc, #-2440] @ 4ae438 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b11dc │ │ │ │ + bhi 4b1208 │ │ │ │ sub r3, r3, #25 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b3d44 │ │ │ │ + bls 4b3d70 │ │ │ │ sub r3, r1, #8320 @ 0x2080 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #-2340] @ 4ae490 │ │ │ │ + ldr r2, [pc, #-2340] @ 4ae4bc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a428c │ │ │ │ - ldr r3, [pc, #-2492] @ 4ae410 │ │ │ │ + bne 4a42b8 │ │ │ │ + ldr r3, [pc, #-2492] @ 4ae43c │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4af360 │ │ │ │ + beq 4af38c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4a4d54 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-2516] @ 4ae414 │ │ │ │ + beq 4a4d80 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-2516] @ 4ae440 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b13f4 │ │ │ │ + bhi 4b1420 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0ee8 │ │ │ │ + bhi 4b0f14 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b2d6c │ │ │ │ + bls 4b2d98 │ │ │ │ sub r3, r1, #13120 @ 0x3340 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-2472] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-2472] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ cmp r1, #3904 @ 0xf40 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #3904 @ 0xf40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-2620] @ 4ae418 │ │ │ │ + ldr r2, [pc, #-2620] @ 4ae444 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4454 │ │ │ │ - ldr r2, [pc, #-2628] @ 4ae41c │ │ │ │ + bne 4a4480 │ │ │ │ + ldr r2, [pc, #-2628] @ 4ae448 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4d54 │ │ │ │ + bne 4a4d80 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a45dc │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-2648] @ 4ae420 │ │ │ │ + bne 4a4608 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-2648] @ 4ae44c │ │ │ │ sub r1, r1, #3824 @ 0xef0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #4 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-2684] @ 4ae424 │ │ │ │ + ldr r2, [pc, #-2684] @ 4ae450 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2704] @ 4ae428 │ │ │ │ + ldr r2, [pc, #-2704] @ 4ae454 │ │ │ │ lsl r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2736] @ 4ae42c │ │ │ │ - ldr r8, [pc, #-2736] @ 4ae430 │ │ │ │ + ldr r2, [pc, #-2736] @ 4ae458 │ │ │ │ + ldr r8, [pc, #-2736] @ 4ae45c │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2780] @ 4ae434 │ │ │ │ + ldr r2, [pc, #-2780] @ 4ae460 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2824] @ 4ae438 │ │ │ │ + ldr r2, [pc, #-2824] @ 4ae464 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2868] @ 4ae43c │ │ │ │ + ldr r2, [pc, #-2868] @ 4ae468 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2916] @ 4ae440 │ │ │ │ + ldr r3, [pc, #-2916] @ 4ae46c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b09ac │ │ │ │ + bhi 4b09d8 │ │ │ │ cmp r1, #16320 @ 0x3fc0 │ │ │ │ - bcs 4b098c │ │ │ │ + bcs 4b09b8 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-2900] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-2900] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-2976] @ 4ae444 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-2976] @ 4ae470 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0c78 │ │ │ │ + bhi 4b0ca4 │ │ │ │ cmp r1, #16064 @ 0x3ec0 │ │ │ │ - bcs 4b0c58 │ │ │ │ + bcs 4b0c84 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-2964] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-2964] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3036] @ 4ae448 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3036] @ 4ae474 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0aac │ │ │ │ + bhi 4b0ad8 │ │ │ │ cmp r1, #15808 @ 0x3dc0 │ │ │ │ - bcs 4b0a8c │ │ │ │ + bcs 4b0ab8 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3028] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3028] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3096] @ 4ae44c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3096] @ 4ae478 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b03a4 │ │ │ │ + bhi 4b03d0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14976 @ 0x3a80 │ │ │ │ - bhi 4b0384 │ │ │ │ + bhi 4b03b0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3092] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3092] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3156] @ 4ae450 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3156] @ 4ae47c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4affcc │ │ │ │ + bhi 4afff8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #8064 @ 0x1f80 │ │ │ │ - bhi 4afc24 │ │ │ │ + bhi 4afc50 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #-3208] @ 4ae454 │ │ │ │ + ldr r2, [pc, #-3208] @ 4ae480 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6dd4 │ │ │ │ - ldr r2, [pc, #-3220] @ 4ae458 │ │ │ │ + bne 4a6e00 │ │ │ │ + ldr r2, [pc, #-3220] @ 4ae484 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6e88 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3236] @ 4ae45c │ │ │ │ + bne 4a6eb4 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3236] @ 4ae488 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0720 │ │ │ │ + bhi 4b074c │ │ │ │ cmp r1, #15552 @ 0x3cc0 │ │ │ │ - bcs 4b0700 │ │ │ │ + bcs 4b072c │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3248] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3248] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3296] @ 4ae460 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3296] @ 4ae48c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0b44 │ │ │ │ + bhi 4b0b70 │ │ │ │ cmp r1, #13632 @ 0x3540 │ │ │ │ - bcs 4b0b24 │ │ │ │ + bcs 4b0b50 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3312] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3312] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3356] @ 4ae464 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3356] @ 4ae490 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b035c │ │ │ │ + bhi 4b0388 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #13888 @ 0x3640 │ │ │ │ - bhi 4b033c │ │ │ │ + bhi 4b0368 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3376] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3376] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3416] @ 4ae468 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3416] @ 4ae494 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b091c │ │ │ │ + bhi 4b0948 │ │ │ │ cmp r1, #14720 @ 0x3980 │ │ │ │ - bcs 4b08fc │ │ │ │ + bcs 4b0928 │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3440] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3440] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3476] @ 4ae46c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3476] @ 4ae498 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b07b4 │ │ │ │ + bhi 4b07e0 │ │ │ │ cmp r1, #13376 @ 0x3440 │ │ │ │ - bcs 4b0794 │ │ │ │ + bcs 4b07c0 │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3504] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3504] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3536] @ 4ae470 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3536] @ 4ae49c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0894 │ │ │ │ + bhi 4b08c0 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #14144 @ 0x3740 │ │ │ │ - bhi 4b0874 │ │ │ │ + bhi 4b08a0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3568] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3568] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3596] @ 4ae474 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3596] @ 4ae4a0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0848 │ │ │ │ + bhi 4b0874 │ │ │ │ cmp r1, #14464 @ 0x3880 │ │ │ │ - bcs 4b0828 │ │ │ │ + bcs 4b0854 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3632] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3632] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3656] @ 4ae478 │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3656] @ 4ae4a4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0e80 │ │ │ │ + bhi 4b0eac │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ sub r3, r1, #15232 @ 0x3b80 │ │ │ │ - bhi 4b0e60 │ │ │ │ + bhi 4b0e8c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3696] @ 4ae47c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3696] @ 4ae4a8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #8448 @ 0x2100 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #-3704] @ 4ae490 │ │ │ │ + ldr r2, [pc, #-3704] @ 4ae4bc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a428c │ │ │ │ - ldr r3, [pc, #-3744] @ 4ae480 │ │ │ │ + bne 4a42b8 │ │ │ │ + ldr r3, [pc, #-3744] @ 4ae4ac │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4af360 │ │ │ │ + beq 4af38c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - b 4a4d54 │ │ │ │ + bne 4a4798 │ │ │ │ + b 4a4d80 │ │ │ │ sub r3, r1, #8192 @ 0x2000 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #-3764] @ 4ae490 │ │ │ │ + ldr r2, [pc, #-3764] @ 4ae4bc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a428c │ │ │ │ - ldr r3, [pc, #-3800] @ 4ae484 │ │ │ │ + bne 4a42b8 │ │ │ │ + ldr r3, [pc, #-3800] @ 4ae4b0 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4af324 │ │ │ │ - ldr r2, [pc, #-3808] @ 4ae488 │ │ │ │ + bne 4af350 │ │ │ │ + ldr r2, [pc, #-3808] @ 4ae4b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3828] @ 4ae48c │ │ │ │ + ldr r2, [pc, #-3828] @ 4ae4b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #8512 @ 0x2140 │ │ │ │ sub r3, r3, #8 │ │ │ │ - ldr r2, [pc, #-3864] @ 4ae490 │ │ │ │ + ldr r2, [pc, #-3864] @ 4ae4bc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a428c │ │ │ │ - ldr r3, [pc, #-3884] @ 4ae494 │ │ │ │ + bne 4a42b8 │ │ │ │ + ldr r3, [pc, #-3884] @ 4ae4c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4af324 │ │ │ │ - b 4af360 │ │ │ │ - ldr r3, [pc, #-3896] @ 4ae498 │ │ │ │ + bne 4af350 │ │ │ │ + b 4af38c │ │ │ │ + ldr r3, [pc, #-3896] @ 4ae4c4 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b18e4 │ │ │ │ + bhi 4b1910 │ │ │ │ cmp r1, #2752 @ 0xac0 │ │ │ │ - bcs 4b18b0 │ │ │ │ + bcs 4b18dc │ │ │ │ sub r3, r1, #2720 @ 0xaa0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3928] @ 4ae4a0 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3928] @ 4ae4cc │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-3968] @ 4ae49c │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-3968] @ 4ae4c8 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b13b0 │ │ │ │ + bhi 4b13dc │ │ │ │ cmp r1, #3008 @ 0xbc0 │ │ │ │ - bcs 4b1378 │ │ │ │ + bcs 4b13a4 │ │ │ │ sub r3, r1, #2976 @ 0xba0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-4004] @ 4ae4a0 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-4004] @ 4ae4cc │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #-4036] @ 4ae4a4 │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #-4036] @ 4ae4d0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b0110 │ │ │ │ + bhi 4b013c │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1e38 │ │ │ │ + bhi 4b1e64 │ │ │ │ sub r3, r1, #3248 @ 0xcb0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #268435456 @ 0x10000000 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a454c │ │ │ │ - ldr r2, [pc, #4056] @ 4b048c │ │ │ │ + bne 4a4578 │ │ │ │ + ldr r2, [pc, #4056] @ 4b04b8 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4b1c7c │ │ │ │ - ldr r2, [pc, #4048] @ 4b0490 │ │ │ │ + bne 4b1ca8 │ │ │ │ + ldr r2, [pc, #4048] @ 4b04bc │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4a74 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #4036] @ 4b0494 │ │ │ │ + bne 4a4aa0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #4036] @ 4b04c0 │ │ │ │ mov r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #4864 @ 0x1300 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #24 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #3984] @ 4b0498 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #3984] @ 4b04c4 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4b13e8 │ │ │ │ - ldr r2, [pc, #3964] @ 4b049c │ │ │ │ + beq 4b1414 │ │ │ │ + ldr r2, [pc, #3964] @ 4b04c8 │ │ │ │ cmp r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ - beq 4a6320 │ │ │ │ - b 4a476c │ │ │ │ + beq 4a634c │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #272 @ 0x110 │ │ │ │ - ldr r2, [pc, #3944] @ 4b04a0 │ │ │ │ + ldr r2, [pc, #3944] @ 4b04cc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ cmp r1, #296 @ 0x128 │ │ │ │ - beq 4a4d54 │ │ │ │ + beq 4a4d80 │ │ │ │ cmp r1, #292 @ 0x124 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #3908] @ 4b04a4 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #3908] @ 4b04d0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ and r5, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - beq 4b49c4 │ │ │ │ + beq 4b49f0 │ │ │ │ cmp r5, #3 │ │ │ │ - beq 4b49a8 │ │ │ │ + beq 4b49d4 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 4b4580 │ │ │ │ - ldr r2, [pc, #3860] @ 4b04a8 │ │ │ │ + beq 4b45ac │ │ │ │ + ldr r2, [pc, #3860] @ 4b04d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #340 @ 0x154 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ cmp r1, #312 @ 0x138 │ │ │ │ - bcc 4b1fc8 │ │ │ │ + bcc 4b1ff4 │ │ │ │ sub r3, r1, #312 @ 0x138 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r1, r3 │ │ │ │ - ldr r2, [pc, #3800] @ 4b04ac │ │ │ │ + ldr r2, [pc, #3800] @ 4b04d8 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3780] @ 4b04b0 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3780] @ 4b04dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3764] @ 4b04b4 │ │ │ │ + ldr r3, [pc, #3764] @ 4b04e0 │ │ │ │ and r5, r5, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #4 │ │ │ │ - bhi 4b6040 │ │ │ │ + bhi 4b606c │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r3, [pc, #3732] @ 4b04b8 │ │ │ │ + ldr r3, [pc, #3732] @ 4b04e4 │ │ │ │ sub r1, r1, #9664 @ 0x25c0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r1, r1, #48 @ 0x30 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3696] @ 4b04bc │ │ │ │ + ldr r2, [pc, #3696] @ 4b04e8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3676] @ 4b04c0 │ │ │ │ + ldr r2, [pc, #3676] @ 4b04ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3648] @ 4b04c4 │ │ │ │ + ldr r3, [pc, #3648] @ 4b04f0 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4af6a8 │ │ │ │ + beq 4af6d4 │ │ │ │ bic r3, r1, #32 │ │ │ │ - bhi 4b49f8 │ │ │ │ - ldr r2, [pc, #3632] @ 4b04c8 │ │ │ │ + bhi 4b4a24 │ │ │ │ + ldr r2, [pc, #3632] @ 4b04f4 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 4af6a8 │ │ │ │ - ldr r3, [pc, #3624] @ 4b04cc │ │ │ │ + beq 4af6d4 │ │ │ │ + ldr r3, [pc, #3624] @ 4b04f8 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #3616] @ 4b04d0 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #3616] @ 4b04fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3090 │ │ │ │ - ldr r2, [pc, #3588] @ 4b04d4 │ │ │ │ + bne 4b30bc │ │ │ │ + ldr r2, [pc, #3588] @ 4b0500 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3572] @ 4b04d8 │ │ │ │ + ldr r2, [pc, #3572] @ 4b0504 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3552] @ 4b04dc │ │ │ │ + ldr r2, [pc, #3552] @ 4b0508 │ │ │ │ lsr r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3520] @ 4b04e0 │ │ │ │ + ldr r2, [pc, #3520] @ 4b050c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4a634c │ │ │ │ + b 4a6378 │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #3492] @ 4b04e4 │ │ │ │ + ldr r2, [pc, #3492] @ 4b0510 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a4454 │ │ │ │ + bne 4a4480 │ │ │ │ cmp r1, #9088 @ 0x2380 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #3464] @ 4b04e8 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #3464] @ 4b0514 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3444] @ 4b04ec │ │ │ │ + ldr r2, [pc, #3444] @ 4b0518 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #16646144 @ 0xfe0000 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #5376 @ 0x1500 │ │ │ │ - bcc 4a476c │ │ │ │ - ldr r3, [pc, #3404] @ 4b04f0 │ │ │ │ + bcc 4a4798 │ │ │ │ + ldr r3, [pc, #3404] @ 4b051c │ │ │ │ sub r1, r1, #5376 @ 0x1500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #16 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3372] @ 4b04f4 │ │ │ │ + ldr r2, [pc, #3372] @ 4b0520 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3530 │ │ │ │ - ldr r2, [pc, #3344] @ 4b04f8 │ │ │ │ + bne 4b355c │ │ │ │ + ldr r2, [pc, #3344] @ 4b0524 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3328] @ 4b04fc │ │ │ │ + ldr r2, [pc, #3328] @ 4b0528 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3518 │ │ │ │ - ldr r2, [pc, #3300] @ 4b0500 │ │ │ │ + bne 4b3544 │ │ │ │ + ldr r2, [pc, #3300] @ 4b052c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3284] @ 4b0504 │ │ │ │ + ldr r2, [pc, #3284] @ 4b0530 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4 │ │ │ │ - bne 4b3500 │ │ │ │ - ldr r2, [pc, #3256] @ 4b0508 │ │ │ │ + bne 4b352c │ │ │ │ + ldr r2, [pc, #3256] @ 4b0534 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3240] @ 4b050c │ │ │ │ + ldr r2, [pc, #3240] @ 4b0538 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #8 │ │ │ │ - bne 4b34e8 │ │ │ │ - ldr r2, [pc, #3212] @ 4b0510 │ │ │ │ + bne 4b3514 │ │ │ │ + ldr r2, [pc, #3212] @ 4b053c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3196] @ 4b0514 │ │ │ │ + ldr r2, [pc, #3196] @ 4b0540 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b34d0 │ │ │ │ - ldr r2, [pc, #3168] @ 4b0518 │ │ │ │ + bne 4b34fc │ │ │ │ + ldr r2, [pc, #3168] @ 4b0544 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3152] @ 4b051c │ │ │ │ + ldr r2, [pc, #3152] @ 4b0548 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #32 │ │ │ │ - bne 4b34b8 │ │ │ │ - ldr r2, [pc, #3124] @ 4b0520 │ │ │ │ + bne 4b34e4 │ │ │ │ + ldr r2, [pc, #3124] @ 4b054c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3108] @ 4b0524 │ │ │ │ + ldr r2, [pc, #3108] @ 4b0550 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4b34a0 │ │ │ │ - ldr r2, [pc, #3080] @ 4b0528 │ │ │ │ + bne 4b34cc │ │ │ │ + ldr r2, [pc, #3080] @ 4b0554 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3064] @ 4b052c │ │ │ │ + ldr r2, [pc, #3064] @ 4b0558 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ sub r3, r1, #3376 @ 0xd30 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r8, #1 │ │ │ │ lsl r3, r8, r3 │ │ │ │ - ldr r2, [pc, #3000] @ 4b0530 │ │ │ │ + ldr r2, [pc, #3000] @ 4b055c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4ab124 │ │ │ │ - ldr r2, [pc, #2988] @ 4b0534 │ │ │ │ - ldr r9, [pc, #2988] @ 4b0538 │ │ │ │ + beq 4ab150 │ │ │ │ + ldr r2, [pc, #2988] @ 4b0560 │ │ │ │ + ldr r9, [pc, #2988] @ 4b0564 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r9, pc, r9 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2940] @ 4b053c │ │ │ │ + ldr r2, [pc, #2940] @ 4b0568 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2892] @ 4b0540 │ │ │ │ + ldr r3, [pc, #2892] @ 4b056c │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b16ac │ │ │ │ + bhi 4b16d8 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b23f8 │ │ │ │ + bhi 4b2424 │ │ │ │ sub r3, r3, #35 @ 0x23 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4b3f00 │ │ │ │ + bls 4b3f2c │ │ │ │ sub r3, r1, #4416 @ 0x1140 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #3268] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #3268] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #2820] @ 4b0544 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #2820] @ 4b0570 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2800] @ 4b0548 │ │ │ │ + ldr r2, [pc, #2800] @ 4b0574 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2780] @ 4b054c │ │ │ │ + ldr r2, [pc, #2780] @ 4b0578 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4b3da8 │ │ │ │ - ldr r2, [pc, #2752] @ 4b0550 │ │ │ │ + bne 4b3dd4 │ │ │ │ + ldr r2, [pc, #2752] @ 4b057c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2736] @ 4b0554 │ │ │ │ + ldr r2, [pc, #2736] @ 4b0580 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #2716] @ 4b0558 │ │ │ │ - ldr r2, [pc, #2716] @ 4b055c │ │ │ │ + ldr r3, [pc, #2716] @ 4b0584 │ │ │ │ + ldr r2, [pc, #2716] @ 4b0588 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2696] @ 4b0560 │ │ │ │ + ldr r2, [pc, #2696] @ 4b058c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #2672] @ 4b0564 │ │ │ │ + ldr r3, [pc, #2672] @ 4b0590 │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 4afb14 │ │ │ │ + bhi 4afb40 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2636] @ 4b0568 │ │ │ │ + ldr r2, [pc, #2636] @ 4b0594 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2616] @ 4b056c │ │ │ │ + ldr r2, [pc, #2616] @ 4b0598 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2596] @ 4b0570 │ │ │ │ + ldr r2, [pc, #2596] @ 4b059c │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b6170 │ │ │ │ + bhi 4b619c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #2560] @ 4b0574 │ │ │ │ + ldr r2, [pc, #2560] @ 4b05a0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2544] @ 4b0578 │ │ │ │ + ldr r2, [pc, #2544] @ 4b05a4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a7db0 │ │ │ │ - ldr r2, [pc, #2532] @ 4b057c │ │ │ │ + b 4a7ddc │ │ │ │ + ldr r2, [pc, #2532] @ 4b05a8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #2512] @ 4b0580 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #2512] @ 4b05ac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #2492] @ 4b0584 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #2492] @ 4b05b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #2472] @ 4b0588 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #2472] @ 4b05b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #2452] @ 4b058c │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #2452] @ 4b05b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #2432] @ 4b0590 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #2432] @ 4b05bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ + b 4afbac │ │ │ │ sub r3, r1, #7936 @ 0x1f00 │ │ │ │ sub r3, r3, #60 @ 0x3c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ - b 4a6e60 │ │ │ │ - ldr r3, [pc, #2392] @ 4b0594 │ │ │ │ + b 4a6e8c │ │ │ │ + ldr r3, [pc, #2392] @ 4b05c0 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1ee8 │ │ │ │ + bhi 4b1f14 │ │ │ │ cmp r1, #6656 @ 0x1a00 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #6656 @ 0x1a00 │ │ │ │ - ldr r2, [pc, #2720] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #2720] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #2348] @ 4b0598 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #2348] @ 4b05c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3380 │ │ │ │ - ldr r2, [pc, #2320] @ 4b059c │ │ │ │ + bne 4b33ac │ │ │ │ + ldr r2, [pc, #2320] @ 4b05c8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2304] @ 4b05a0 │ │ │ │ + ldr r2, [pc, #2304] @ 4b05cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #16 │ │ │ │ - bne 4b33b0 │ │ │ │ - ldr r2, [pc, #2276] @ 4b05a4 │ │ │ │ + bne 4b33dc │ │ │ │ + ldr r2, [pc, #2276] @ 4b05d0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2260] @ 4b05a8 │ │ │ │ + ldr r2, [pc, #2260] @ 4b05d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #256 @ 0x100 │ │ │ │ - bne 4b3398 │ │ │ │ - ldr r2, [pc, #2232] @ 4b05ac │ │ │ │ + bne 4b33c4 │ │ │ │ + ldr r2, [pc, #2232] @ 4b05d8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2216] @ 4b05b0 │ │ │ │ + ldr r2, [pc, #2216] @ 4b05dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a4ca0 │ │ │ │ + b 4a4ccc │ │ │ │ cmp r1, #432 @ 0x1b0 │ │ │ │ - bne 4b2000 │ │ │ │ - ldr r2, [pc, #2196] @ 4b05b4 │ │ │ │ + bne 4b202c │ │ │ │ + ldr r2, [pc, #2196] @ 4b05e0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b37e8 │ │ │ │ - ldr r2, [pc, #2172] @ 4b05b8 │ │ │ │ + bne 4b3814 │ │ │ │ + ldr r2, [pc, #2172] @ 4b05e4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2156] @ 4b05bc │ │ │ │ + ldr r2, [pc, #2156] @ 4b05e8 │ │ │ │ lsr r8, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b4358 │ │ │ │ + beq 4b4384 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 4b44dc │ │ │ │ + beq 4b4508 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 4b44c0 │ │ │ │ - ldr r2, [pc, #2104] @ 4b05c0 │ │ │ │ + bne 4b44ec │ │ │ │ + ldr r2, [pc, #2104] @ 4b05ec │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2088] @ 4b05c4 │ │ │ │ + ldr r2, [pc, #2088] @ 4b05f0 │ │ │ │ lsr r8, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4b3ee8 │ │ │ │ + beq 4b3f14 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b3ed0 │ │ │ │ - ldr r2, [pc, #2044] @ 4b05c8 │ │ │ │ + beq 4b3efc │ │ │ │ + ldr r2, [pc, #2044] @ 4b05f4 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #2024] @ 4b05cc │ │ │ │ + ldr r2, [pc, #2024] @ 4b05f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #4096 @ 0x1000 │ │ │ │ - bne 4b3eb8 │ │ │ │ - ldr r2, [pc, #1996] @ 4b05d0 │ │ │ │ + bne 4b3ee4 │ │ │ │ + ldr r2, [pc, #1996] @ 4b05fc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1980] @ 4b05d4 │ │ │ │ + ldr r2, [pc, #1980] @ 4b0600 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #2 │ │ │ │ - bne 4b3ea0 │ │ │ │ - ldr r2, [pc, #1952] @ 4b05d8 │ │ │ │ + bne 4b3ecc │ │ │ │ + ldr r2, [pc, #1952] @ 4b0604 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1936] @ 4b05dc │ │ │ │ + ldr r2, [pc, #1936] @ 4b0608 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1916] @ 4b05e0 │ │ │ │ + ldr r2, [pc, #1916] @ 4b060c │ │ │ │ lsr r3, r5, #13 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b6158 │ │ │ │ + bhi 4b6184 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #1880] @ 4b05e4 │ │ │ │ + ldr r2, [pc, #1880] @ 4b0610 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1864] @ 4b05e8 │ │ │ │ + ldr r2, [pc, #1864] @ 4b0614 │ │ │ │ lsr r8, r5, #2 │ │ │ │ mov r3, r6 │ │ │ │ and r8, r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4b3e88 │ │ │ │ + beq 4b3eb4 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 4b3e70 │ │ │ │ - ldr r2, [pc, #1820] @ 4b05ec │ │ │ │ + beq 4b3e9c │ │ │ │ + ldr r2, [pc, #1820] @ 4b0618 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1800] @ 4b05f0 │ │ │ │ + ldr r2, [pc, #1800] @ 4b061c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - beq 4a45fc │ │ │ │ - b 4a47e0 │ │ │ │ - ldr r2, [pc, #1768] @ 4b05f4 │ │ │ │ + beq 4a4628 │ │ │ │ + b 4a480c │ │ │ │ + ldr r2, [pc, #1768] @ 4b0620 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1748] @ 4b05f8 │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1748] @ 4b0624 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1728] @ 4b05fc │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1728] @ 4b0628 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1708] @ 4b0600 │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1708] @ 4b062c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1688] @ 4b0604 │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1688] @ 4b0630 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1668] @ 4b0608 │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1668] @ 4b0634 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afe98 │ │ │ │ - ldr r2, [pc, #1648] @ 4b060c │ │ │ │ + b 4afec4 │ │ │ │ + ldr r2, [pc, #1648] @ 4b0638 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #1624] @ 4b0610 │ │ │ │ + ldr r2, [pc, #1624] @ 4b063c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #1600] @ 4b0614 │ │ │ │ + ldr r3, [pc, #1600] @ 4b0640 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b1f6c │ │ │ │ + bhi 4b1f98 │ │ │ │ sub r3, r3, #29 │ │ │ │ cmp r1, r3 │ │ │ │ - bls 4a476c │ │ │ │ + bls 4a4798 │ │ │ │ sub r3, r1, #8128 @ 0x1fc0 │ │ │ │ sub r3, r3, #28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1556] @ 4b0618 │ │ │ │ + ldr r2, [pc, #1556] @ 4b0644 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6dd4 │ │ │ │ - ldr r2, [pc, #1308] @ 4b0530 │ │ │ │ + bne 4a6e00 │ │ │ │ + ldr r2, [pc, #1308] @ 4b055c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a6e88 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #1524] @ 4b061c │ │ │ │ + bne 4a6eb4 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #1524] @ 4b0648 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a45dc │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4608 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #3632 @ 0xe30 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1088] @ 4b0490 │ │ │ │ + ldr r2, [pc, #1088] @ 4b04bc │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #1476] @ 4b0620 │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #1476] @ 4b064c │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #1468] @ 4b0624 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #1468] @ 4b0650 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4378 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a43a4 │ │ │ │ sub r3, r1, #3664 @ 0xe50 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1016] @ 4b0490 │ │ │ │ + ldr r2, [pc, #1016] @ 4b04bc │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #1404] @ 4b0620 │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #1404] @ 4b064c │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #1396] @ 4b0624 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #1396] @ 4b0650 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4378 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a43a4 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #3696 @ 0xe70 │ │ │ │ - b 4b0034 │ │ │ │ + b 4b0060 │ │ │ │ sub r3, r1, #3760 @ 0xeb0 │ │ │ │ - b 4b0034 │ │ │ │ + b 4b0060 │ │ │ │ sub r3, r1, #3792 @ 0xed0 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #928] @ 4b0490 │ │ │ │ + ldr r2, [pc, #928] @ 4b04bc │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab13c │ │ │ │ - ldr r2, [pc, #1316] @ 4b0620 │ │ │ │ + bne 4ab168 │ │ │ │ + ldr r2, [pc, #1316] @ 4b064c │ │ │ │ tst r3, r2 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #1308] @ 4b0624 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #1308] @ 4b0650 │ │ │ │ tst r3, r2 │ │ │ │ - bne 4a4378 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a43a4 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #3312 @ 0xcf0 │ │ │ │ sub r3, r3, #12 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ - ldr r2, [pc, #1016] @ 4b0530 │ │ │ │ + ldr r2, [pc, #1016] @ 4b055c │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4ab1e0 │ │ │ │ - ldr r2, [pc, #1248] @ 4b0628 │ │ │ │ + bne 4ab20c │ │ │ │ + ldr r2, [pc, #1248] @ 4b0654 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4ab13c │ │ │ │ + bne 4ab168 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a454c │ │ │ │ - b 4a476c │ │ │ │ - ldr r3, [pc, #1224] @ 4b062c │ │ │ │ + bne 4a4578 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r3, [pc, #1224] @ 4b0658 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4af360 │ │ │ │ + beq 4af38c │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4a4d54 │ │ │ │ - b 4a476c │ │ │ │ + beq 4a4d80 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1388] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1388] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15616 @ 0x3d00 │ │ │ │ - ldr r2, [pc, #1356] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1356] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13568 @ 0x3500 │ │ │ │ - ldr r2, [pc, #1324] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1324] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1288] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1288] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14656 @ 0x3940 │ │ │ │ - ldr r2, [pc, #1256] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1256] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13440 @ 0x3480 │ │ │ │ - ldr r2, [pc, #1224] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1224] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1188] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1188] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #4160 @ 0x1040 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1152] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1152] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1116] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1116] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13312 @ 0x3400 │ │ │ │ - ldr r2, [pc, #1084] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1084] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #1048] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1048] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ - ldr r2, [pc, #1016] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #1016] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14592 @ 0x3900 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #964] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #964] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #940] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #940] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #892] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #892] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #868] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #868] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #820] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #820] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #780] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #780] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13760 @ 0x35c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #752] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #752] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13824 @ 0x3600 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #704] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #704] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ - ldr r2, [pc, #680] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #680] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13504 @ 0x34c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #628] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #628] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ - sbcseq r3, r6, r0, lsr #32 │ │ │ │ + sbcseq r3, r6, r4, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - sbcseq pc, r8, r0, ror #30 │ │ │ │ + sbcseq pc, r8, r4, asr pc @ │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - smullseq r7, r7, r8, r0 @ │ │ │ │ - sbcseq r7, r7, r0, ror r0 │ │ │ │ + sbcseq r7, r7, ip, lsl #1 │ │ │ │ + sbcseq r7, r7, r4, rrx │ │ │ │ tstne r0, r0, lsl r1 │ │ │ │ - sbcseq r7, r7, ip │ │ │ │ - teqeq lr, sl, lsr #19 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - ldrsbeq r5, [sl], #208 @ 0xd0 │ │ │ │ - sbcseq pc, r8, ip, asr r4 @ │ │ │ │ + sbcseq r7, r7, r0 │ │ │ │ + teqeq lr, r6, lsr #19 │ │ │ │ + teqeq lr, ip, lsl #19 │ │ │ │ + sbcseq r5, sl, r4, asr #27 │ │ │ │ + sbcseq pc, r8, r0, asr r4 @ │ │ │ │ andeq r2, r0, r0, ror r5 │ │ │ │ andeq r2, r0, r0, lsl r5 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ - sbcseq r7, r7, r8, lsl r0 │ │ │ │ - sbcseq r6, r7, ip, lsr #31 │ │ │ │ - sbcseq r1, r9, r8, asr r6 │ │ │ │ - sbcseq pc, r8, r4, asr #7 │ │ │ │ - sbcseq sl, fp, ip, lsl #4 │ │ │ │ + sbcseq r7, r7, ip │ │ │ │ + sbcseq r6, r7, r0, lsr #31 │ │ │ │ + sbcseq r1, r9, ip, asr #12 │ │ │ │ + ldrheq pc, [r8], #56 @ 0x38 @ │ │ │ │ + sbcseq sl, fp, r0, lsl #4 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - sbcseq pc, r8, r0, asr #13 │ │ │ │ - sbcseq pc, r8, r8, asr #6 │ │ │ │ - teqeq lr, sl, asr #16 │ │ │ │ - sbcseq r0, r9, r4, ror #8 │ │ │ │ - smullseq r6, r7, r4, lr │ │ │ │ - sbcseq r0, r9, r0, asr #8 │ │ │ │ - sbcseq r6, r7, r0, ror #28 │ │ │ │ - sbcseq r0, r9, ip, lsl r4 │ │ │ │ - sbcseq r6, r7, ip, lsr #28 │ │ │ │ - ldrsheq r0, [r9], #56 @ 0x38 │ │ │ │ - ldrsheq r6, [r7], #216 @ 0xd8 │ │ │ │ - ldrsbeq r0, [r9], #52 @ 0x34 │ │ │ │ - sbcseq r6, r7, r4, asr #27 │ │ │ │ - ldrheq r0, [r9], #48 @ 0x30 │ │ │ │ - smullseq r6, r7, r0, sp │ │ │ │ - sbcseq r0, r9, ip, lsl #7 │ │ │ │ - sbcseq r6, r7, ip, asr sp │ │ │ │ - sbcseq r0, r9, r8, ror #6 │ │ │ │ + ldrheq pc, [r8], #100 @ 0x64 @ │ │ │ │ + sbcseq pc, r8, ip, lsr r3 @ │ │ │ │ + teqeq lr, r6, asr #16 │ │ │ │ + sbcseq r0, r9, r8, asr r4 │ │ │ │ + sbcseq r6, r7, r8, lsl #29 │ │ │ │ + sbcseq r0, r9, r4, lsr r4 │ │ │ │ + sbcseq r6, r7, r4, asr lr │ │ │ │ + sbcseq r0, r9, r0, lsl r4 │ │ │ │ + sbcseq r6, r7, r0, lsr #28 │ │ │ │ + sbcseq r0, r9, ip, ror #7 │ │ │ │ + sbcseq r6, r7, ip, ror #27 │ │ │ │ + sbcseq r0, r9, r8, asr #7 │ │ │ │ + ldrheq r6, [r7], #216 @ 0xd8 │ │ │ │ + sbcseq r0, r9, r4, lsr #7 │ │ │ │ + sbcseq r6, r7, r4, lsl #27 │ │ │ │ + sbcseq r0, r9, r0, lsl #7 │ │ │ │ + sbcseq r6, r7, r0, asr sp │ │ │ │ + sbcseq r0, r9, ip, asr r3 │ │ │ │ andsne r1, r0, r0, lsl r0 │ │ │ │ - sbcseq pc, r8, r0, lsl #3 │ │ │ │ - sbcseq pc, r8, r4, lsr #2 │ │ │ │ - sbcseq lr, r8, r4, asr #19 │ │ │ │ + sbcseq pc, r8, r4, ror r1 @ │ │ │ │ + sbcseq pc, r8, r8, lsl r1 @ │ │ │ │ + ldrheq lr, [r8], #152 @ 0x98 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - sbcseq pc, r8, ip, asr #15 │ │ │ │ - sbcseq pc, r8, r8, rrx │ │ │ │ - sbcseq pc, r8, ip, lsr #15 │ │ │ │ - smullseq pc, r8, ip, r7 @ │ │ │ │ - ldrsheq lr, [r8], #244 @ 0xf4 │ │ │ │ + sbcseq pc, r8, r0, asr #15 │ │ │ │ + sbcseq pc, r8, ip, asr r0 @ │ │ │ │ + sbcseq pc, r8, r0, lsr #15 │ │ │ │ + smullseq pc, r8, r0, r7 @ │ │ │ │ + sbcseq lr, r8, r8, ror #31 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - sbcseq pc, r8, r0 │ │ │ │ - sbcseq pc, r8, r8, ror #14 │ │ │ │ - teqeq lr, ip, lsl r5 │ │ │ │ - ldrsbeq r2, [r6], #148 @ 0x94 │ │ │ │ - smullseq pc, r8, r8, r7 @ │ │ │ │ - teqeq lr, r8, lsr #10 │ │ │ │ - sbcseq pc, r8, ip, lsl #13 │ │ │ │ + ldrsheq lr, [r8], #244 @ 0xf4 │ │ │ │ sbcseq pc, r8, ip, asr r7 @ │ │ │ │ - sbcseq pc, r8, r8, asr r6 @ │ │ │ │ - sbcseq pc, r8, r0, lsr r6 @ │ │ │ │ - sbcseq pc, r8, ip, lsl #12 │ │ │ │ - sbcseq pc, r8, r8, ror #11 │ │ │ │ - sbcseq pc, r8, r4, asr #11 │ │ │ │ - sbcseq pc, r8, r0, lsr #11 │ │ │ │ + teqeq lr, r8, lsl r5 │ │ │ │ + sbcseq r2, r6, r8, asr #19 │ │ │ │ + sbcseq pc, r8, ip, lsl #15 │ │ │ │ + teqeq lr, r4, lsr #10 │ │ │ │ + sbcseq pc, r8, r0, lsl #13 │ │ │ │ + sbcseq pc, r8, r0, asr r7 @ │ │ │ │ + sbcseq pc, r8, ip, asr #12 │ │ │ │ + sbcseq pc, r8, r4, lsr #12 │ │ │ │ + sbcseq pc, r8, r0, lsl #12 │ │ │ │ + ldrsbeq pc, [r8], #92 @ 0x5c @ │ │ │ │ + ldrheq pc, [r8], #88 @ 0x58 @ │ │ │ │ + smullseq pc, r8, r4, r5 @ │ │ │ │ andeq r1, r0, ip, lsl sl │ │ │ │ - sbcseq r0, r9, r8, ror #25 │ │ │ │ - ldrsheq r6, [r7], #144 @ 0x90 │ │ │ │ - sbcseq r0, r9, r4, asr #25 │ │ │ │ - ldrheq r6, [r7], #156 @ 0x9c │ │ │ │ - sbcseq r0, r9, r0, lsr #25 │ │ │ │ - sbcseq r6, r7, r8, lsl #19 │ │ │ │ - sbcseq r0, r9, ip, ror ip │ │ │ │ - ldrheq r1, [r9], #112 @ 0x70 │ │ │ │ - sbcseq r6, r7, ip, lsr #23 │ │ │ │ - sbcseq r5, sl, r8, lsr r3 │ │ │ │ - sbcseq r5, sl, r0, lsr #6 │ │ │ │ - sbcseq r1, r9, ip, ror #13 │ │ │ │ - sbcseq r2, r6, r4, lsr #14 │ │ │ │ - sbcseq r5, sl, r0, lsl #6 │ │ │ │ - sbcseq r0, r9, ip, ror #28 │ │ │ │ - sbcseq r5, sl, r8, ror #5 │ │ │ │ - sbcseq r6, r7, r4, asr #16 │ │ │ │ - sbcseq r6, r7, ip, lsl #27 │ │ │ │ - teqeq lr, r7, lsl r2 │ │ │ │ - ldrheq r6, [r7], #208 @ 0xd0 │ │ │ │ - sbcseq r6, r7, r0, lsr #27 │ │ │ │ - sbcseq r2, r6, r0, lsr #12 │ │ │ │ - sbcseq r5, sl, ip, asr #4 │ │ │ │ - sbcseq r6, r7, r8, lsr #26 │ │ │ │ - sbcseq r6, r7, r4, lsl #26 │ │ │ │ - sbcseq r6, r7, r0, ror #25 │ │ │ │ - ldrheq r6, [r7], #204 @ 0xcc │ │ │ │ - smullseq r6, r7, r8, ip │ │ │ │ - sbcseq r6, r7, r4, ror ip │ │ │ │ - ldrsheq lr, [r8], #44 @ 0x2c │ │ │ │ - ldrsbeq lr, [r8], #32 │ │ │ │ + ldrsbeq r0, [r9], #204 @ 0xcc │ │ │ │ + sbcseq r6, r7, r4, ror #19 │ │ │ │ + ldrheq r0, [r9], #200 @ 0xc8 │ │ │ │ + ldrheq r6, [r7], #144 @ 0x90 │ │ │ │ + smullseq r0, r9, r4, ip │ │ │ │ + sbcseq r6, r7, ip, ror r9 │ │ │ │ + sbcseq r0, r9, r0, ror ip │ │ │ │ + sbcseq r1, r9, r4, lsr #15 │ │ │ │ + sbcseq r6, r7, r0, lsr #23 │ │ │ │ + sbcseq r5, sl, ip, lsr #6 │ │ │ │ + sbcseq r5, sl, r4, lsl r3 │ │ │ │ + sbcseq r1, r9, r0, ror #13 │ │ │ │ + sbcseq r2, r6, r8, lsl r7 │ │ │ │ + ldrsheq r5, [sl], #36 @ 0x24 │ │ │ │ + sbcseq r0, r9, r0, ror #28 │ │ │ │ + ldrsbeq r5, [sl], #44 @ 0x2c │ │ │ │ + sbcseq r6, r7, r8, lsr r8 │ │ │ │ + sbcseq r6, r7, r0, lsl #27 │ │ │ │ + teqeq lr, r3, lsl r2 │ │ │ │ + sbcseq r6, r7, r4, lsr #27 │ │ │ │ + smullseq r6, r7, r4, sp │ │ │ │ + sbcseq r2, r6, r4, lsl r6 │ │ │ │ + sbcseq r5, sl, r0, asr #4 │ │ │ │ + sbcseq r6, r7, ip, lsl sp │ │ │ │ + ldrsheq r6, [r7], #200 @ 0xc8 │ │ │ │ + ldrsbeq r6, [r7], #196 @ 0xc4 │ │ │ │ + ldrheq r6, [r7], #192 @ 0xc0 │ │ │ │ + sbcseq r6, r7, ip, lsl #25 │ │ │ │ + sbcseq r6, r7, r8, ror #24 │ │ │ │ + ldrsheq lr, [r8], #32 │ │ │ │ + sbcseq lr, r8, r4, asr #5 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ andeq r0, r1, r0, lsl #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 17) │ │ │ │ andeq r2, r0, r0, asr r0 │ │ │ │ - sbcseq pc, r8, r8, lsr #28 │ │ │ │ - sbcseq sp, r8, r0, lsl #23 │ │ │ │ - sbcseq sp, r8, r0, ror #22 │ │ │ │ - sbcseq sp, r8, ip, asr fp │ │ │ │ - sbcseq sp, r8, r4, asr #22 │ │ │ │ - smullseq r8, fp, r4, pc @ │ │ │ │ - sbcseq r8, fp, r0, ror pc │ │ │ │ - sbcseq r8, fp, ip, asr #30 │ │ │ │ - sbcseq r8, fp, r8, lsr #30 │ │ │ │ - sbcseq r8, fp, r4, lsl #30 │ │ │ │ - sbcseq r8, fp, r0, ror #29 │ │ │ │ - ldrsbeq pc, [r8], #192 @ 0xc0 @ │ │ │ │ - smullseq sp, r8, r4, r9 │ │ │ │ - sbcseq r5, r7, ip, lsr #9 │ │ │ │ - sbcseq r4, sl, r8, lsl r3 │ │ │ │ - sbcseq pc, r8, ip, asr #24 │ │ │ │ + sbcseq pc, r8, ip, lsl lr @ │ │ │ │ + sbcseq sp, r8, r4, ror fp │ │ │ │ + sbcseq sp, r8, r4, asr fp │ │ │ │ + sbcseq sp, r8, r0, asr fp │ │ │ │ + sbcseq sp, r8, r8, lsr fp │ │ │ │ + sbcseq r8, fp, r8, lsl #31 │ │ │ │ + sbcseq r8, fp, r4, ror #30 │ │ │ │ + sbcseq r8, fp, r0, asr #30 │ │ │ │ + sbcseq r8, fp, ip, lsl pc │ │ │ │ + ldrsheq r8, [fp], #232 @ 0xe8 │ │ │ │ + ldrsbeq r8, [fp], #228 @ 0xe4 │ │ │ │ + sbcseq pc, r8, r4, asr #25 │ │ │ │ + sbcseq sp, r8, r8, lsl #19 │ │ │ │ + sbcseq r5, r7, r0, lsr #9 │ │ │ │ + sbcseq r4, sl, ip, lsl #6 │ │ │ │ + sbcseq pc, r8, r0, asr #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - sbcseq r5, r7, r0, asr #17 │ │ │ │ - sbcseq r5, r7, r0, ror r4 │ │ │ │ - sbcseq r5, r7, ip, lsr #7 │ │ │ │ - teqeq lr, sl, asr #28 │ │ │ │ - sbcseq r8, fp, r8, lsl #28 │ │ │ │ - sbcseq pc, r8, ip, lsr #21 │ │ │ │ - sbcseq pc, r8, r0, lsl #21 │ │ │ │ - sbcseq pc, r8, r0, asr sl @ │ │ │ │ - sbcseq pc, r8, ip, lsr #20 │ │ │ │ - ldrsheq pc, [r8], #148 @ 0x94 @ │ │ │ │ - ldrsheq pc, [r8], #164 @ 0xa4 @ │ │ │ │ - smullseq sp, r8, ip, r7 │ │ │ │ - sbcseq r5, r7, r4, asr r2 │ │ │ │ - sbcseq sp, r8, r4, ror #14 │ │ │ │ + ldrheq r5, [r7], #132 @ 0x84 │ │ │ │ + sbcseq r5, r7, r4, ror #8 │ │ │ │ + sbcseq r5, r7, r0, lsr #7 │ │ │ │ + teqeq lr, r6, asr #28 │ │ │ │ + ldrsheq r8, [fp], #220 @ 0xdc │ │ │ │ + sbcseq pc, r8, r0, lsr #21 │ │ │ │ + sbcseq pc, r8, r4, ror sl @ │ │ │ │ + sbcseq pc, r8, r4, asr #20 │ │ │ │ + sbcseq pc, r8, r0, lsr #20 │ │ │ │ + sbcseq pc, r8, r8, ror #19 │ │ │ │ + sbcseq pc, r8, r8, ror #21 │ │ │ │ + smullseq sp, r8, r0, r7 │ │ │ │ + sbcseq r5, r7, r8, asr #4 │ │ │ │ + sbcseq sp, r8, r8, asr r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ - smullseq lr, r8, r4, r0 │ │ │ │ + sbcseq lr, r8, r8, lsl #1 │ │ │ │ tstne r0, r0 │ │ │ │ - sbcseq pc, r8, r8, lsl r9 @ │ │ │ │ - sbcseq sp, r8, r0, lsl #13 │ │ │ │ - ldrsheq pc, [r8], #140 @ 0x8c @ │ │ │ │ - sbcseq pc, r8, r0, ror #17 │ │ │ │ - sbcseq pc, r8, r0, asr #17 │ │ │ │ - sbcseq pc, r8, r4, lsr #17 │ │ │ │ - sbcseq pc, r8, r4, lsl #17 │ │ │ │ - sbcseq pc, r8, r8, ror #16 │ │ │ │ - sbcseq pc, r8, r8, asr #16 │ │ │ │ - sbcseq r3, sl, r0, lsl #29 │ │ │ │ - sbcseq r3, sl, r0, ror #28 │ │ │ │ - sbcseq r3, sl, r4, asr #28 │ │ │ │ - sbcseq r3, sl, r4, lsr #28 │ │ │ │ - sbcseq r3, sl, r8, lsl #28 │ │ │ │ + sbcseq pc, r8, ip, lsl #18 │ │ │ │ + sbcseq sp, r8, r4, ror r6 │ │ │ │ + ldrsheq pc, [r8], #128 @ 0x80 @ │ │ │ │ + ldrsbeq pc, [r8], #132 @ 0x84 @ │ │ │ │ + ldrheq pc, [r8], #132 @ 0x84 @ │ │ │ │ + smullseq pc, r8, r8, r8 @ │ │ │ │ + sbcseq pc, r8, r8, ror r8 @ │ │ │ │ + sbcseq pc, r8, ip, asr r8 @ │ │ │ │ + sbcseq pc, r8, ip, lsr r8 @ │ │ │ │ + sbcseq r3, sl, r4, ror lr │ │ │ │ + sbcseq r3, sl, r4, asr lr │ │ │ │ + sbcseq r3, sl, r8, lsr lr │ │ │ │ + sbcseq r3, sl, r8, lsl lr │ │ │ │ + ldrsheq r3, [sl], #220 @ 0xdc │ │ │ │ tstne r1, r1, lsl r1 │ │ │ │ - sbcseq sp, r8, r0, lsr fp │ │ │ │ - sbcseq sp, r8, ip, asr #7 │ │ │ │ + sbcseq sp, r8, r4, lsr #22 │ │ │ │ + sbcseq sp, r8, r0, asr #7 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ - ldr r2, [pc, #-24] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-24] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15552 @ 0x3cc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-76] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-76] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-100] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-100] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14080 @ 0x3700 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-148] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-148] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ - ldr r2, [pc, #-172] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-172] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13376 @ 0x3440 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-224] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-224] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-248] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-248] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-296] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-296] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ - ldr r2, [pc, #-320] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-320] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14464 @ 0x3880 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-372] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-372] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-396] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-396] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14208 @ 0x3780 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-444] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-444] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14784 @ 0x39c0 │ │ │ │ - ldr r2, [pc, #-468] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-468] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13696 @ 0x3580 │ │ │ │ - ldr r2, [pc, #-500] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-500] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ - ldr r2, [pc, #-532] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-532] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14720 @ 0x3980 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-584] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-584] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #9088 @ 0x2380 │ │ │ │ sub r3, r3, #16 │ │ │ │ - ldr r2, [pc, #-612] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-612] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16128 @ 0x3f00 │ │ │ │ - ldr r2, [pc, #-644] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-644] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16320 @ 0x3fc0 │ │ │ │ - ldr r2, [pc, #-676] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-676] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r1, r1, #16320 @ 0x3fc0 │ │ │ │ sub r1, r1, #32 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r1, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r3, [pc, #-728] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r3, [pc, #-728] @ 4b0720 │ │ │ │ lsr r3, r3, r1 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14528 @ 0x38c0 │ │ │ │ - ldr r2, [pc, #-752] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-752] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15168 @ 0x3b40 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-788] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-788] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-836] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-836] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13952 @ 0x3680 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-864] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-864] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15040 @ 0x3ac0 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-900] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-900] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ - ldr r2, [pc, #-932] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-932] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15808 @ 0x3dc0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-984] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-984] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14848 @ 0x3a00 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-1012] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1012] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14912 @ 0x3a40 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1060] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1060] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ - ldr r2, [pc, #-1084] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1084] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13632 @ 0x3540 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1136] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1136] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #8960 @ 0x2300 │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #-1164] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1164] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #9024 @ 0x2340 │ │ │ │ sub r3, r3, #4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1216] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1216] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ - ldr r2, [pc, #-1240] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1240] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15936 @ 0x3e40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1292] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1292] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ - ldr r2, [pc, #-1316] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1316] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15680 @ 0x3d40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1368] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1368] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ - ldr r2, [pc, #-1392] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1392] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16064 @ 0x3ec0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1444] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1444] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #15360 @ 0x3c00 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1488] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1488] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ - ldr r2, [pc, #-1512] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1512] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15424 @ 0x3c40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1564] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1564] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #15488 @ 0x3c80 │ │ │ │ - ldr r2, [pc, #-1588] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1588] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15872 @ 0x3e00 │ │ │ │ - ldr r2, [pc, #-1620] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1620] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16256 @ 0x3f80 │ │ │ │ - ldr r2, [pc, #-1652] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1652] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ - ldr r2, [pc, #-1684] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1684] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #16192 @ 0x3f40 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1736] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1736] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14272 @ 0x37c0 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1780] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1780] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ - ldr r2, [pc, #-1804] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1804] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #14336 @ 0x3800 │ │ │ │ sub r3, r3, #32 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1856] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1856] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #14400 @ 0x3840 │ │ │ │ - ldr r2, [pc, #-1880] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1880] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r3, #32 │ │ │ │ - ldr r2, [pc, #-1912] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1912] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15296 @ 0x3bc0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-1960] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-1960] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - bne 4a4454 │ │ │ │ - b 4a476c │ │ │ │ + bne 4a4480 │ │ │ │ + b 4a4798 │ │ │ │ sub r3, r1, #16000 @ 0x3e80 │ │ │ │ - ldr r2, [pc, #-1984] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-1984] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #15744 @ 0x3d80 │ │ │ │ - ldr r2, [pc, #-2016] @ 4b06f4 │ │ │ │ + ldr r2, [pc, #-2016] @ 4b0720 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - b 4a4454 │ │ │ │ + beq 4a4798 │ │ │ │ + b 4a4480 │ │ │ │ sub r3, r1, #13120 @ 0x3340 │ │ │ │ sub r3, r3, #40 @ 0x28 │ │ │ │ lsl r3, r3, #16 │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ add r2, r2, #272 @ 0x110 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4a4454 │ │ │ │ - ldr r2, [pc, #-2148] @ 4b06b8 │ │ │ │ + bne 4a4480 │ │ │ │ + ldr r2, [pc, #-2148] @ 4b06e4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #-2296] @ 4b0630 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #-2296] @ 4b065c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2316] @ 4b0634 │ │ │ │ + ldr r2, [pc, #-2316] @ 4b0660 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2344] @ 4b0638 │ │ │ │ - ldr r9, [pc, #-2344] @ 4b063c │ │ │ │ + ldr r2, [pc, #-2344] @ 4b0664 │ │ │ │ + ldr r9, [pc, #-2344] @ 4b0668 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r9 │ │ │ │ and r3, r5, #15 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2380] @ 4b0640 │ │ │ │ + ldr r2, [pc, #-2380] @ 4b066c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2424] @ 4b0644 │ │ │ │ + ldr r2, [pc, #-2424] @ 4b0670 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2468] @ 4b0648 │ │ │ │ + ldr r2, [pc, #-2468] @ 4b0674 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2512] @ 4b064c │ │ │ │ + ldr r2, [pc, #-2512] @ 4b0678 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2556] @ 4b0650 │ │ │ │ + ldr r2, [pc, #-2556] @ 4b067c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2600] @ 4b0654 │ │ │ │ + ldr r2, [pc, #-2600] @ 4b0680 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #24 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ and r3, r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2644] @ 4b0658 │ │ │ │ + ldr r2, [pc, #-2644] @ 4b0684 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #28 │ │ │ │ mov r2, r9 │ │ │ │ @@ -1143154,365 +1143165,365 @@ │ │ │ │ mov r2, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ add r2, r2, #272 @ 0x110 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4b1434 │ │ │ │ - ldr r2, [pc, #-2644] @ 4b06b8 │ │ │ │ + bne 4b1460 │ │ │ │ + ldr r2, [pc, #-2644] @ 4b06e4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #-2748] @ 4b065c │ │ │ │ - ldr r8, [pc, #-2748] @ 4b0660 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #-2748] @ 4b0688 │ │ │ │ + ldr r8, [pc, #-2748] @ 4b068c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r5, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2792] @ 4b0664 │ │ │ │ + ldr r2, [pc, #-2792] @ 4b0690 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, r1 │ │ │ │ mov r2, r8 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2836] @ 4b0668 │ │ │ │ + ldr r2, [pc, #-2836] @ 4b0694 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #3 │ │ │ │ and r3, r3, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2880] @ 4b066c │ │ │ │ + ldr r2, [pc, #-2880] @ 4b0698 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-2900] @ 4b0670 │ │ │ │ + ldr r3, [pc, #-2900] @ 4b069c │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, r5, lsr #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #8384 @ 0x20c0 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-2936] @ 4b0674 │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-2936] @ 4b06a0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #1 │ │ │ │ - bne 4b3368 │ │ │ │ - ldr r2, [pc, #-2964] @ 4b0678 │ │ │ │ + bne 4b3394 │ │ │ │ + ldr r2, [pc, #-2964] @ 4b06a4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-2980] @ 4b067c │ │ │ │ + ldr r2, [pc, #-2980] @ 4b06a8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #-3000] @ 4b0680 │ │ │ │ + ldr r3, [pc, #-3000] @ 4b06ac │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #5 │ │ │ │ - bhi 4b6138 │ │ │ │ + bhi 4b6164 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #-3032] @ 4b0684 │ │ │ │ + ldr r2, [pc, #-3032] @ 4b06b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3056] @ 4b0688 │ │ │ │ + ldr r2, [pc, #-3056] @ 4b06b4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3080] @ 4b068c │ │ │ │ + ldr r2, [pc, #-3080] @ 4b06b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3104] @ 4b0690 │ │ │ │ + ldr r2, [pc, #-3104] @ 4b06bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3128] @ 4b0694 │ │ │ │ + ldr r2, [pc, #-3128] @ 4b06c0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3152] @ 4b0698 │ │ │ │ + ldr r2, [pc, #-3152] @ 4b06c4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r3, #20 │ │ │ │ - bne 4a476c │ │ │ │ - ldr r2, [pc, #-3184] @ 4b069c │ │ │ │ + bne 4a4798 │ │ │ │ + ldr r2, [pc, #-3184] @ 4b06c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3204] @ 4b06a0 │ │ │ │ + ldr r2, [pc, #-3204] @ 4b06cc │ │ │ │ and r3, r5, #255 @ 0xff │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3232] @ 4b06a4 │ │ │ │ + ldr r2, [pc, #-3232] @ 4b06d0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3252] @ 4b06a8 │ │ │ │ + ldr r2, [pc, #-3252] @ 4b06d4 │ │ │ │ bic r3, r5, #-16777216 @ 0xff000000 │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #3008 @ 0xbc0 │ │ │ │ - ldr r2, [pc, #-3284] @ 4b06b0 │ │ │ │ + ldr r2, [pc, #-3284] @ 4b06dc │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ - ldr r3, [pc, #-3312] @ 4b06ac │ │ │ │ + bne 4a4578 │ │ │ │ + ldr r3, [pc, #-3312] @ 4b06d8 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - b 4add94 │ │ │ │ + bne 4a4798 │ │ │ │ + b 4addc0 │ │ │ │ sub r3, r1, #3040 @ 0xbe0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-3356] @ 4b06b0 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-3356] @ 4b06dc │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #-3388] @ 4b06b4 │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #-3388] @ 4b06e0 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a6320 │ │ │ │ + b 4a634c │ │ │ │ sub r3, r1, #13184 @ 0x3380 │ │ │ │ sub r3, r3, #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ mov r2, #1 │ │ │ │ lsl r3, r2, r3 │ │ │ │ add r2, r2, #69632 @ 0x11000 │ │ │ │ add r2, r2, #272 @ 0x110 │ │ │ │ and r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 4b0f20 │ │ │ │ - ldr r2, [pc, #-3448] @ 4b06b8 │ │ │ │ + bne 4b0f4c │ │ │ │ + ldr r2, [pc, #-3448] @ 4b06e4 │ │ │ │ tst r3, r2 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #-3456] @ 4b06bc │ │ │ │ - ldr r8, [pc, #-3456] @ 4b06c0 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #-3456] @ 4b06e8 │ │ │ │ + ldr r8, [pc, #-3456] @ 4b06ec │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3500] @ 4b06c4 │ │ │ │ + ldr r2, [pc, #-3500] @ 4b06f0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3544] @ 4b06c8 │ │ │ │ + ldr r2, [pc, #-3544] @ 4b06f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3588] @ 4b06cc │ │ │ │ + ldr r2, [pc, #-3588] @ 4b06f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3632] @ 4b06d0 │ │ │ │ + ldr r2, [pc, #-3632] @ 4b06fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3676] @ 4b06d4 │ │ │ │ + ldr r2, [pc, #-3676] @ 4b0700 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #12 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3720] @ 4b06d8 │ │ │ │ + ldr r2, [pc, #-3720] @ 4b0704 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3764] @ 4b06dc │ │ │ │ + ldr r2, [pc, #-3764] @ 4b0708 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #17 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3808] @ 4b06e0 │ │ │ │ + ldr r2, [pc, #-3808] @ 4b070c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3852] @ 4b06e4 │ │ │ │ + ldr r2, [pc, #-3852] @ 4b0710 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3896] @ 4b06e8 │ │ │ │ + ldr r2, [pc, #-3896] @ 4b0714 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #25 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3940] @ 4b06ec │ │ │ │ + ldr r2, [pc, #-3940] @ 4b0718 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #27 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-3984] @ 4b06f0 │ │ │ │ + ldr r2, [pc, #-3984] @ 4b071c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r5, #30 │ │ │ │ @@ -1143522,179 +1143533,179 @@ │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r1, #4480 @ 0x1180 │ │ │ │ sub r3, r3, #52 @ 0x34 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #-4056] @ 4b06f4 │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #-4056] @ 4b0720 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #-4068] @ 4b06f8 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #-4068] @ 4b0724 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #-4088] @ 4b06fc │ │ │ │ + ldr r2, [pc, #-4088] @ 4b0728 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #4028] @ 4b26c8 │ │ │ │ + ldr r2, [pc, #4028] @ 4b26f4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ - bne 4b3290 │ │ │ │ - ldr r2, [pc, #4000] @ 4b26cc │ │ │ │ + bne 4b32bc │ │ │ │ + ldr r2, [pc, #4000] @ 4b26f8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3984] @ 4b26d0 │ │ │ │ + ldr r2, [pc, #3984] @ 4b26fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #3964] @ 4b26d4 │ │ │ │ - ldr r2, [pc, #3964] @ 4b26d8 │ │ │ │ + ldr r3, [pc, #3964] @ 4b2700 │ │ │ │ + ldr r2, [pc, #3964] @ 4b2704 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, r5, lsr #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3944] @ 4b26dc │ │ │ │ + ldr r2, [pc, #3944] @ 4b2708 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r8, r5, #21 │ │ │ │ - ldr r3, [pc, #3920] @ 4b26e0 │ │ │ │ + ldr r3, [pc, #3920] @ 4b270c │ │ │ │ and r8, r8, #63 @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r8, #1 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ - bhi 4b17b0 │ │ │ │ + bhi 4b17dc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3884] @ 4b26e4 │ │ │ │ + ldr r2, [pc, #3884] @ 4b2710 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3864] @ 4b26e8 │ │ │ │ + ldr r2, [pc, #3864] @ 4b2714 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3844] @ 4b26ec │ │ │ │ + ldr r2, [pc, #3844] @ 4b2718 │ │ │ │ lsr r3, r5, #27 │ │ │ │ and r3, r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 4b5ec4 │ │ │ │ + bhi 4b5ef0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - ldr r2, [pc, #3808] @ 4b26f0 │ │ │ │ + ldr r2, [pc, #3808] @ 4b271c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3788] @ 4b26f4 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3788] @ 4b2720 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3768] @ 4b26f8 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3768] @ 4b2724 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3748] @ 4b26fc │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3748] @ 4b2728 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3728] @ 4b2700 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3728] @ 4b272c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3708] @ 4b2704 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3708] @ 4b2730 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ - ldr r2, [pc, #3688] @ 4b2708 │ │ │ │ + b 4afbac │ │ │ │ + ldr r2, [pc, #3688] @ 4b2734 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - b 4afb80 │ │ │ │ + b 4afbac │ │ │ │ sub r2, r1, #2752 @ 0xac0 │ │ │ │ - ldr r0, [pc, #3664] @ 4b270c │ │ │ │ + ldr r0, [pc, #3664] @ 4b2738 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r2 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4b19ec │ │ │ │ - ldr r3, [pc, #3636] @ 4b2710 │ │ │ │ + beq 4b1a18 │ │ │ │ + ldr r3, [pc, #3636] @ 4b273c │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - b 4add94 │ │ │ │ + bne 4a4798 │ │ │ │ + b 4addc0 │ │ │ │ sub r3, r1, #2784 @ 0xae0 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #3596] @ 4b270c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #3596] @ 4b2738 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #3568] @ 4b2714 │ │ │ │ - ldr r8, [pc, #3568] @ 4b2718 │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #3568] @ 4b2740 │ │ │ │ + ldr r8, [pc, #3568] @ 4b2744 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ add r8, pc, r8 │ │ │ │ lsl r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #1 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3524] @ 4b271c │ │ │ │ + ldr r2, [pc, #3524] @ 4b2748 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #16 │ │ │ │ mov r1, #1 │ │ │ │ @@ -1143702,7408 +1143713,7228 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r3, r3, #51 @ 0x33 │ │ │ │ cmp r1, r3 │ │ │ │ - bhi 4b2224 │ │ │ │ + bhi 4b2250 │ │ │ │ cmp r1, #6336 @ 0x18c0 │ │ │ │ - bcc 4a476c │ │ │ │ + bcc 4a4798 │ │ │ │ sub r3, r1, #6336 @ 0x18c0 │ │ │ │ - ldr r2, [pc, #3448] @ 4b2720 │ │ │ │ + ldr r2, [pc, #3448] @ 4b274c │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ - beq 4a476c │ │ │ │ - ldr r2, [pc, #3428] @ 4b2724 │ │ │ │ + beq 4a4798 │ │ │ │ + ldr r2, [pc, #3428] @ 4b2750 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 4a45e4 │ │ │ │ + b 4a4610 │ │ │ │ sub r3, r1, #2944 @ 0xb80 │ │ │ │ - ldr r2, [pc, #3388] @ 4b270c │ │ │ │ + ldr r2, [pc, #3388] @ 4b2738 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ mov r0, #1 │ │ │ │ ands r2, r2, r0, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ - ldr r3, [pc, #3392] @ 4b2728 │ │ │ │ + bne 4a4578 │ │ │ │ + ldr r3, [pc, #3392] @ 4b2754 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4b13a0 │ │ │ │ - ldr r2, [pc, #3384] @ 4b272c │ │ │ │ - ldr r8, [pc, #3384] @ 4b2730 │ │ │ │ + bne 4b13cc │ │ │ │ + ldr r2, [pc, #3384] @ 4b2758 │ │ │ │ + ldr r8, [pc, #3384] @ 4b275c │ │ │ │ mov r3, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ mov r2, r8 │ │ │ │ and r3, r5, #31 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3340] @ 4b2734 │ │ │ │ + ldr r2, [pc, #3340] @ 4b2760 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ lsr r3, r5, #8 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ sub r2, r1, #2880 @ 0xb40 │ │ │ │ - ldr r0, [pc, #3240] @ 4b270c │ │ │ │ + ldr r0, [pc, #3240] @ 4b2738 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r2 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4b19ec │ │ │ │ - ldr r3, [pc, #3252] @ 4b2738 │ │ │ │ + beq 4b1a18 │ │ │ │ + ldr r3, [pc, #3252] @ 4b2764 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - b 4add94 │ │ │ │ + bne 4a4798 │ │ │ │ + b 4addc0 │ │ │ │ sub r3, r1, #2912 @ 0xb60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #3172] @ 4b270c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #3172] @ 4b2738 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ - ldr r2, [pc, #3184] @ 4b273c │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ + ldr r2, [pc, #3184] @ 4b2768 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 53dcc <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #3164] @ 4b2740 │ │ │ │ + ldr r2, [pc, #3164] @ 4b276c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r5, #3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 53dcc <__fprintf_chk@plt> │ │ │ │ cmp r1, #1792 @ 0x700 │ │ │ │ - bcc 4a476c │ │ │ │ - ldr r3, [pc, #3128] @ 4b2744 │ │ │ │ + bcc 4a4798 │ │ │ │ + ldr r3, [pc, #3128] @ 4b2770 │ │ │ │ sub r1, r1, #1792 @ 0x700 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #16 │ │ │ │ - bhi 4a476c │ │ │ │ + bhi 4a4798 │ │ │ │ add r1, r1, r1 │ │ │ │ ldrsh r1, [r3, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ sub r3, r1, #2592 @ 0xa20 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ cmp r3, #28 │ │ │ │ - bhi 4a476c │ │ │ │ - ldr r2, [pc, #3016] @ 4b270c │ │ │ │ + bhi 4a4798 │ │ │ │ + ldr r2, [pc, #3016] @ 4b2738 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r3, #28 │ │ │ │ - beq 4b19ec │ │ │ │ + beq 4b1a18 │ │ │ │ cmp r3, #24 │ │ │ │ - beq 4add94 │ │ │ │ - b 4a476c │ │ │ │ + beq 4addc0 │ │ │ │ + b 4a4798 │ │ │ │ sub r2, r1, #2624 @ 0xa40 │ │ │ │ - ldr r0, [pc, #2976] @ 4b270c │ │ │ │ + ldr r0, [pc, #2976] @ 4b2738 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov ip, #1 │ │ │ │ ands r0, r0, ip, lsl r2 │ │ │ │ - bne 4a454c │ │ │ │ + bne 4a4578 │ │ │ │ cmp r1, r3 │ │ │ │ - beq 4b19ec │ │ │ │ - ldr r3, [pc, #3004] @ 4b2748 │ │ │ │ + beq 4b1a18 │ │ │ │ + ldr r3, [pc, #3004] @ 4b2774 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 4a476c │ │ │ │ - b 4add94 │ │ │ │ + bne 4a4798